--- /srv/rebuilderd/tmp/rebuilderdIUGhZO/inputs/hdav_1.3.4-5+b1_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdIUGhZO/out/hdav_1.3.4-5+b1_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-03-01 02:31:46.000000 debian-binary │ --rw-r--r-- 0 0 0 820 2026-03-01 02:31:46.000000 control.tar.xz │ --rw-r--r-- 0 0 0 8479284 2026-03-01 02:31:46.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 824 2026-03-01 02:31:46.000000 control.tar.xz │ +-rw-r--r-- 0 0 0 8491072 2026-03-01 02:31:46.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./control │ │ │ @@ -1,13 +1,13 @@ │ │ │ Package: hdav │ │ │ Source: haskell-dav (1.3.4-5) │ │ │ Version: 1.3.4-5+b1 │ │ │ Architecture: armhf │ │ │ Maintainer: Debian Haskell Group │ │ │ -Installed-Size: 51293 │ │ │ +Installed-Size: 51290 │ │ │ Depends: libc6 (>= 2.42), libffi8 (>= 3.4), libgmp10 (>= 2:6.3.0+dfsg), libnuma1 (>= 2.0.11), libtinfo6 (>= 6), zlib1g (>= 1:1.1.4) │ │ │ Section: web │ │ │ Priority: optional │ │ │ Homepage: https://hackage.haskell.org/package/DAV │ │ │ Description: command-line WebDAV client │ │ │ hdav currently only supports copying a file and associated WebDAV │ │ │ properties from one URL to another. │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── file list │ │ │ @@ -1,11 +1,11 @@ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-03-01 02:31:46.000000 ./ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-03-01 02:31:46.000000 ./usr/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-03-01 02:31:46.000000 ./usr/bin/ │ │ │ --rwxr-xr-x 0 root (0) root (0) 52508664 2026-03-01 02:31:46.000000 ./usr/bin/hdav │ │ │ +-rwxr-xr-x 0 root (0) root (0) 52504584 2026-03-01 02:31:46.000000 ./usr/bin/hdav │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-03-01 02:31:46.000000 ./usr/share/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-03-01 02:31:46.000000 ./usr/share/doc/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-03-01 02:31:46.000000 ./usr/share/doc/hdav/ │ │ │ -rw-r--r-- 0 root (0) root (0) 57 2020-01-06 00:24:56.000000 ./usr/share/doc/hdav/AUTHORS │ │ │ -rw-r--r-- 0 root (0) root (0) 234 2026-03-01 02:31:46.000000 ./usr/share/doc/hdav/changelog.Debian.armhf.gz │ │ │ -rw-r--r-- 0 root (0) root (0) 450 2026-03-01 02:31:46.000000 ./usr/share/doc/hdav/changelog.Debian.gz │ │ │ -rw-r--r-- 0 root (0) root (0) 1120 2025-02-19 03:45:44.000000 ./usr/share/doc/hdav/copyright │ │ ├── ./usr/bin/hdav │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --file-header {} │ │ │ │ @@ -6,15 +6,15 @@ │ │ │ │ OS/ABI: UNIX - System V │ │ │ │ ABI Version: 0 │ │ │ │ Type: EXEC (Executable file) │ │ │ │ Machine: ARM │ │ │ │ Version: 0x1 │ │ │ │ Entry point address: 0x118e1 │ │ │ │ Start of program headers: 52 (bytes into file) │ │ │ │ - Start of section headers: 52507424 (bytes into file) │ │ │ │ + Start of section headers: 52503344 (bytes into file) │ │ │ │ Flags: 0x5000400, Version5 EABI, hard-float ABI │ │ │ │ Size of this header: 52 (bytes) │ │ │ │ Size of program headers: 32 (bytes) │ │ │ │ Number of program headers: 10 │ │ │ │ Size of section headers: 40 (bytes) │ │ │ │ Number of section headers: 31 │ │ │ │ Section header string table index: 30 │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -4,22 +4,22 @@ │ │ │ │ There are 10 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ PHDR 0x000034 0x00008034 0x00008034 0x00140 0x00140 R 0x4 │ │ │ │ INTERP 0x000174 0x00008174 0x00008174 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00008000 0x00008000 0x2ff4928 0x2ff4928 R E 0x1000 │ │ │ │ - LOAD 0x2ff5760 0x02ffe760 0x02ffe760 0x21da28 0x2216cc RW 0x1000 │ │ │ │ - DYNAMIC 0x2ff5edc 0x02ffeedc 0x02ffeedc 0x00118 0x00118 RW 0x4 │ │ │ │ + LOAD 0x000000 0x00008000 0x00008000 0x2ff4728 0x2ff4728 R E 0x1000 │ │ │ │ + LOAD 0x2ff4760 0x02ffd760 0x02ffd760 0x21da38 0x2216cc RW 0x1000 │ │ │ │ + DYNAMIC 0x2ff4edc 0x02ffdedc 0x02ffdedc 0x00118 0x00118 RW 0x4 │ │ │ │ NOTE 0x000190 0x00008190 0x00008190 0x00044 0x00044 R 0x4 │ │ │ │ - GNU_EH_FRAME 0x2ff4920 0x02ffc920 0x02ffc920 0x00008 0x00008 R 0x4 │ │ │ │ + GNU_EH_FRAME 0x2ff4720 0x02ffc720 0x02ffc720 0x00008 0x00008 R 0x4 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ - ARM_EXIDX 0x2e2a3bc 0x02e323bc 0x02e323bc 0x00008 0x00008 R 0x4 │ │ │ │ - GNU_RELRO 0x2ff5760 0x02ffe760 0x02ffe760 0x008a0 0x008a0 RW 0x10 │ │ │ │ + ARM_EXIDX 0x2e2a22c 0x02e3222c 0x02e3222c 0x00008 0x00008 R 0x4 │ │ │ │ + GNU_RELRO 0x2ff4760 0x02ffd760 0x02ffd760 0x008a0 0x008a0 RW 0x10 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 │ │ │ │ 01 .interp │ │ │ │ 02 .interp .note.ABI-tag .note.gnu.build-id .dynsym .dynstr .gnu.hash .gnu.version .gnu.version_r .rel.dyn .rel.plt .init .plt .text .fini .ARM.exidx .rodata .eh_frame .eh_frame_hdr │ │ │ │ 03 .data.rel.ro.local .fini_array .init_array .data.rel.ro .dynamic .data .tm_clone_table .got .bss │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -There are 31 section headers, starting at offset 0x3213320: │ │ │ │ +There are 31 section headers, starting at offset 0x3212330: │ │ │ │ │ │ │ │ Section Headers: │ │ │ │ [Nr] Name Type Addr Off Size ES Flg Lk Inf Al │ │ │ │ [ 0] NULL 00000000 000000 000000 00 0 0 0 │ │ │ │ [ 1] .interp PROGBITS 00008174 000174 000019 00 A 0 0 1 │ │ │ │ [ 2] .note.ABI-tag NOTE 00008190 000190 000020 00 A 0 0 4 │ │ │ │ [ 3] .note.gnu.build-id NOTE 000081b0 0001b0 000024 00 A 0 0 4 │ │ │ │ @@ -11,30 +11,30 @@ │ │ │ │ [ 6] .gnu.hash GNU_HASH 0000ad48 002d48 00002c 04 A 4 0 4 │ │ │ │ [ 7] .gnu.version VERSYM 0000ad74 002d74 000322 02 A 4 0 2 │ │ │ │ [ 8] .gnu.version_r VERNEED 0000b098 003098 0001c0 00 A 5 5 4 │ │ │ │ [ 9] .rel.dyn REL 0000b258 003258 000110 08 A 4 0 4 │ │ │ │ [10] .rel.plt REL 0000b368 003368 000aa8 08 AI 4 26 4 │ │ │ │ [11] .init PROGBITS 0000be10 003e10 00000c 00 AX 0 0 4 │ │ │ │ [12] .plt PROGBITS 0000be1c 003e1c 001010 00 AX 0 0 4 │ │ │ │ - [13] .text PROGBITS 0000ce30 004e30 2e25584 00 AX 0 0 8 │ │ │ │ - [14] .fini PROGBITS 02e323b4 2e2a3b4 000008 00 AX 0 0 4 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 02e323bc 2e2a3bc 000008 08 AL 13 0 4 │ │ │ │ - [16] .rodata PROGBITS 02e32400 2e2a400 1ca51c 00 A 0 0 64 │ │ │ │ - [17] .eh_frame PROGBITS 02ffc91c 2ff491c 000004 00 A 0 0 4 │ │ │ │ - [18] .eh_frame_hdr PROGBITS 02ffc920 2ff4920 000008 00 A 0 0 4 │ │ │ │ - [19] .data.rel.ro.local PROGBITS 02ffe760 2ff5760 000064 00 WA 0 0 4 │ │ │ │ - [20] .fini_array FINI_ARRAY 02ffe7c4 2ff57c4 000004 04 WA 0 0 4 │ │ │ │ - [21] .init_array INIT_ARRAY 02ffe7c8 2ff57c8 000008 04 WA 0 0 4 │ │ │ │ - [22] .data.rel.ro PROGBITS 02ffe7d0 2ff57d0 00070c 00 WA 0 0 16 │ │ │ │ - [23] .dynamic DYNAMIC 02ffeedc 2ff5edc 000118 08 WA 5 0 4 │ │ │ │ - [24] .data PROGBITS 02fff000 2ff6000 218014 00 WA 0 0 16 │ │ │ │ - [25] .tm_clone_table PROGBITS 03217014 320e014 000000 00 WA 0 0 4 │ │ │ │ - [26] .got PROGBITS 03217014 320e014 005174 00 WA 0 0 4 │ │ │ │ - [27] .bss NOBITS 0321c1c0 3213188 003c6c 00 WA 0 0 64 │ │ │ │ - [28] .note.gnu.gold-version NOTE 00000000 3213188 00001c 00 0 0 4 │ │ │ │ - [29] .ARM.attributes ARM_ATTRIBUTES 00000000 32131a4 00003b 00 0 0 1 │ │ │ │ - [30] .shstrtab STRTAB 00000000 32131df 000141 00 0 0 1 │ │ │ │ + [13] .text PROGBITS 0000ce30 004e30 2e253f4 00 AX 0 0 8 │ │ │ │ + [14] .fini PROGBITS 02e32224 2e2a224 000008 00 AX 0 0 4 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 02e3222c 2e2a22c 000008 08 AL 13 0 4 │ │ │ │ + [16] .rodata PROGBITS 02e32240 2e2a240 1ca4dc 00 A 0 0 64 │ │ │ │ + [17] .eh_frame PROGBITS 02ffc71c 2ff471c 000004 00 A 0 0 4 │ │ │ │ + [18] .eh_frame_hdr PROGBITS 02ffc720 2ff4720 000008 00 A 0 0 4 │ │ │ │ + [19] .data.rel.ro.local PROGBITS 02ffd760 2ff4760 000064 00 WA 0 0 4 │ │ │ │ + [20] .fini_array FINI_ARRAY 02ffd7c4 2ff47c4 000004 04 WA 0 0 4 │ │ │ │ + [21] .init_array INIT_ARRAY 02ffd7c8 2ff47c8 000008 04 WA 0 0 4 │ │ │ │ + [22] .data.rel.ro PROGBITS 02ffd7d0 2ff47d0 00070c 00 WA 0 0 16 │ │ │ │ + [23] .dynamic DYNAMIC 02ffdedc 2ff4edc 000118 08 WA 5 0 4 │ │ │ │ + [24] .data PROGBITS 02ffe000 2ff5000 218024 00 WA 0 0 16 │ │ │ │ + [25] .tm_clone_table PROGBITS 03216024 320d024 000000 00 WA 0 0 4 │ │ │ │ + [26] .got PROGBITS 03216024 320d024 005174 00 WA 0 0 4 │ │ │ │ + [27] .bss NOBITS 0321b1c0 3212198 003c6c 00 WA 0 0 64 │ │ │ │ + [28] .note.gnu.gold-version NOTE 00000000 3212198 00001c 00 0 0 4 │ │ │ │ + [29] .ARM.attributes ARM_ATTRIBUTES 00000000 32121b4 00003b 00 0 0 1 │ │ │ │ + [30] .shstrtab STRTAB 00000000 32121ef 000141 00 0 0 1 │ │ │ │ Key to Flags: │ │ │ │ W (write), A (alloc), X (execute), M (merge), S (strings), I (info), │ │ │ │ L (link order), O (extra OS processing required), G (group), T (TLS), │ │ │ │ C (compressed), x (unknown), o (OS specific), E (exclude), │ │ │ │ D (mbind), y (purecode), p (processor specific) │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -230,175 +230,175 @@ │ │ │ │ 226: 00000000 0 FUNC GLOBAL DEFAULT UND bcmp@GLIBC_2.4 (3) │ │ │ │ 227: 00000000 0 FUNC GLOBAL DEFAULT UND close@GLIBC_2.4 (3) │ │ │ │ 228: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (3) │ │ │ │ 229: 00000000 0 FUNC GLOBAL DEFAULT UND sprintf@GLIBC_2.4 (3) │ │ │ │ 230: 00000000 0 FUNC GLOBAL DEFAULT UND exit@GLIBC_2.4 (3) │ │ │ │ 231: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_popcount │ │ │ │ 232: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (3) │ │ │ │ - 233: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (3) │ │ │ │ - 234: 00000000 0 FUNC GLOBAL DEFAULT UND inflateInit2_ │ │ │ │ - 235: 00000000 0 FUNC GLOBAL DEFAULT UND deflateInit2_ │ │ │ │ - 236: 00000000 0 FUNC GLOBAL DEFAULT UND inflateSetDictionary │ │ │ │ - 237: 00000000 0 FUNC GLOBAL DEFAULT UND deflateSetDictionary │ │ │ │ - 238: 00000000 0 FUNC GLOBAL DEFAULT UND inflateEnd │ │ │ │ - 239: 00000000 0 FUNC GLOBAL DEFAULT UND inflate │ │ │ │ - 240: 00000000 0 FUNC GLOBAL DEFAULT UND deflateEnd │ │ │ │ - 241: 00000000 0 FUNC GLOBAL DEFAULT UND deflate │ │ │ │ - 242: 00000000 0 FUNC GLOBAL DEFAULT UND inflateReset │ │ │ │ - 243: 00000000 0 FUNC GLOBAL DEFAULT UND zlibVersion │ │ │ │ - 244: 00000000 0 FUNC GLOBAL DEFAULT UND adler32 │ │ │ │ - 245: 00000000 0 FUNC GLOBAL DEFAULT UND writev@GLIBC_2.4 (3) │ │ │ │ - 246: 00000000 0 FUNC GLOBAL DEFAULT UND sendmsg@GLIBC_2.4 (3) │ │ │ │ - 247: 00000000 0 FUNC GLOBAL DEFAULT UND recvmsg@GLIBC_2.4 (3) │ │ │ │ - 248: 00000000 0 FUNC GLOBAL DEFAULT UND gai_strerror@GLIBC_2.4 (3) │ │ │ │ - 249: 00000000 0 FUNC GLOBAL DEFAULT UND htonl@GLIBC_2.4 (3) │ │ │ │ - 250: 00000000 0 FUNC GLOBAL DEFAULT UND setsockopt@GLIBC_2.4 (3) │ │ │ │ - 251: 00000000 0 FUNC GLOBAL DEFAULT UND getsockopt@GLIBC_2.4 (3) │ │ │ │ - 252: 00000000 0 FUNC GLOBAL DEFAULT UND socket@GLIBC_2.4 (3) │ │ │ │ - 253: 00000000 0 FUNC GLOBAL DEFAULT UND bind@GLIBC_2.4 (3) │ │ │ │ - 254: 00000000 0 FUNC GLOBAL DEFAULT UND connect@GLIBC_2.4 (3) │ │ │ │ - 255: 00000000 0 FUNC GLOBAL DEFAULT UND listen@GLIBC_2.4 (3) │ │ │ │ - 256: 00000000 0 FUNC GLOBAL DEFAULT UND accept4@GLIBC_2.10 (9) │ │ │ │ - 257: 00000000 0 FUNC GLOBAL DEFAULT UND ntohl@GLIBC_2.4 (3) │ │ │ │ - 258: 00000000 0 FUNC GLOBAL DEFAULT UND htons@GLIBC_2.4 (3) │ │ │ │ - 259: 00000000 0 FUNC GLOBAL DEFAULT UND ntohs@GLIBC_2.4 (3) │ │ │ │ - 260: 00000000 0 FUNC GLOBAL DEFAULT UND dup@GLIBC_2.4 (3) │ │ │ │ - 261: 00000000 0 FUNC GLOBAL DEFAULT UND getaddrinfo@GLIBC_2.4 (3) │ │ │ │ - 262: 00000000 0 FUNC GLOBAL DEFAULT UND getnameinfo@GLIBC_2.4 (3) │ │ │ │ - 263: 00000000 0 FUNC GLOBAL DEFAULT UND freeaddrinfo@GLIBC_2.4 (3) │ │ │ │ - 264: 00000000 0 FUNC GLOBAL DEFAULT UND send@GLIBC_2.4 (3) │ │ │ │ - 265: 00000000 0 FUNC GLOBAL DEFAULT UND sendto@GLIBC_2.4 (3) │ │ │ │ - 266: 00000000 0 FUNC GLOBAL DEFAULT UND recvfrom@GLIBC_2.4 (3) │ │ │ │ - 267: 00000000 0 FUNC GLOBAL DEFAULT UND recv@GLIBC_2.4 (3) │ │ │ │ - 268: 00000000 0 FUNC GLOBAL DEFAULT UND getpeername@GLIBC_2.4 (3) │ │ │ │ - 269: 00000000 0 FUNC GLOBAL DEFAULT UND getsockname@GLIBC_2.4 (3) │ │ │ │ - 270: 00000000 0 FUNC GLOBAL DEFAULT UND getpgid@GLIBC_2.4 (3) │ │ │ │ - 271: 00000000 0 FUNC GLOBAL DEFAULT UND killpg@GLIBC_2.4 (3) │ │ │ │ - 272: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addchdir_np@GLIBC_2.29 (10) │ │ │ │ - 273: 00000000 0 FUNC GLOBAL DEFAULT UND sysconf@GLIBC_2.4 (3) │ │ │ │ - 274: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (3) │ │ │ │ - 275: 00000000 0 FUNC GLOBAL DEFAULT UND getpwuid_r@GLIBC_2.4 (3) │ │ │ │ - 276: 00000000 0 FUNC GLOBAL DEFAULT UND setgid@GLIBC_2.4 (3) │ │ │ │ - 277: 00000000 0 FUNC GLOBAL DEFAULT UND __fcntl_time64@GLIBC_2.34 (2) │ │ │ │ - 278: 00000000 0 FUNC GLOBAL DEFAULT UND setuid@GLIBC_2.4 (3) │ │ │ │ - 279: 00000000 0 FUNC GLOBAL DEFAULT UND kill@GLIBC_2.4 (3) │ │ │ │ - 280: 00000000 0 FUNC GLOBAL DEFAULT UND initgroups@GLIBC_2.4 (3) │ │ │ │ - 281: 00000000 0 FUNC GLOBAL DEFAULT UND waitpid@GLIBC_2.4 (3) │ │ │ │ - 282: 00000000 0 FUNC GLOBAL DEFAULT UND __errno_location@GLIBC_2.4 (3) │ │ │ │ - 283: 00000000 0 FUNC GLOBAL DEFAULT UND chdir@GLIBC_2.4 (3) │ │ │ │ - 284: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (3) │ │ │ │ - 285: 00000000 0 FUNC GLOBAL DEFAULT UND setpgid@GLIBC_2.4 (3) │ │ │ │ - 286: 00000000 0 FUNC GLOBAL DEFAULT UND _exit@GLIBC_2.4 (3) │ │ │ │ - 287: 00000000 0 FUNC GLOBAL DEFAULT UND getgid@GLIBC_2.4 (3) │ │ │ │ - 288: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (3) │ │ │ │ - 289: 00000000 0 FUNC GLOBAL DEFAULT UND sigemptyset@GLIBC_2.4 (3) │ │ │ │ - 290: 00000000 0 FUNC GLOBAL DEFAULT UND setsid@GLIBC_2.4 (3) │ │ │ │ - 291: 00000000 0 FUNC GLOBAL DEFAULT UND pipe2@GLIBC_2.9 (11) │ │ │ │ - 292: 00000000 0 FUNC GLOBAL DEFAULT UND execvp@GLIBC_2.4 (3) │ │ │ │ - 293: 00000000 0 FUNC GLOBAL DEFAULT UND sigaction@GLIBC_2.4 (3) │ │ │ │ - 294: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addclose@GLIBC_2.4 (3) │ │ │ │ - 295: 00000000 0 FUNC GLOBAL DEFAULT UND fork@GLIBC_2.4 (3) │ │ │ │ - 296: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addopen@GLIBC_2.4 (3) │ │ │ │ - 297: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (3) │ │ │ │ - 298: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_init@GLIBC_2.4 (3) │ │ │ │ - 299: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_adddup2@GLIBC_2.4 (3) │ │ │ │ - 300: 00000000 0 FUNC GLOBAL DEFAULT UND execvpe@GLIBC_2.11 (12) │ │ │ │ - 301: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_init@GLIBC_2.4 (3) │ │ │ │ - 302: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_destroy@GLIBC_2.4 (3) │ │ │ │ - 303: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_destroy@GLIBC_2.4 (3) │ │ │ │ - 304: 00000000 0 FUNC GLOBAL DEFAULT UND sigaddset@GLIBC_2.4 (3) │ │ │ │ - 305: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setsigdefault@GLIBC_2.4 (3) │ │ │ │ - 306: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setflags@GLIBC_2.4 (3) │ │ │ │ - 307: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnp@GLIBC_2.15 (13) │ │ │ │ - 308: 00000000 0 OBJECT GLOBAL DEFAULT UND environ@GLIBC_2.4 (3) │ │ │ │ - 309: 00000000 0 FUNC GLOBAL DEFAULT UND geteuid@GLIBC_2.4 (3) │ │ │ │ - 310: 00000000 0 FUNC GLOBAL DEFAULT UND realpath@GLIBC_2.4 (3) │ │ │ │ - 311: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (3) │ │ │ │ - 312: 00000000 0 FUNC GLOBAL DEFAULT UND chown@GLIBC_2.4 (3) │ │ │ │ - 313: 00000000 0 FUNC GLOBAL DEFAULT UND __utimensat64@GLIBC_2.34 (2) │ │ │ │ - 314: 00000000 0 FUNC GLOBAL DEFAULT UND sigfillset@GLIBC_2.4 (3) │ │ │ │ - 315: 00000000 0 FUNC GLOBAL DEFAULT UND sigdelset@GLIBC_2.4 (3) │ │ │ │ - 316: 00000000 0 FUNC GLOBAL DEFAULT UND sigismember@GLIBC_2.4 (3) │ │ │ │ - 317: 00000000 0 FUNC GLOBAL DEFAULT UND alarm@GLIBC_2.4 (3) │ │ │ │ - 318: 00000000 0 FUNC GLOBAL DEFAULT UND sigsuspend@GLIBC_2.4 (3) │ │ │ │ - 319: 00000000 0 FUNC GLOBAL DEFAULT UND sigpending@GLIBC_2.4 (3) │ │ │ │ - 320: 00000000 0 FUNC GLOBAL DEFAULT UND getpwnam_r@GLIBC_2.4 (3) │ │ │ │ - 321: 00000000 0 FUNC GLOBAL DEFAULT UND getgrnam_r@GLIBC_2.4 (3) │ │ │ │ - 322: 00000000 0 FUNC GLOBAL DEFAULT UND getgrgid_r@GLIBC_2.4 (3) │ │ │ │ - 323: 00000000 0 FUNC GLOBAL DEFAULT UND setgroups@GLIBC_2.4 (3) │ │ │ │ - 324: 00000000 0 FUNC GLOBAL DEFAULT UND getgroups@GLIBC_2.4 (3) │ │ │ │ - 325: 00000000 0 FUNC GLOBAL DEFAULT UND getegid@GLIBC_2.4 (3) │ │ │ │ - 326: 00000000 0 FUNC GLOBAL DEFAULT UND getuid@GLIBC_2.4 (3) │ │ │ │ - 327: 00000000 0 FUNC GLOBAL DEFAULT UND setegid@GLIBC_2.4 (3) │ │ │ │ - 328: 00000000 0 FUNC GLOBAL DEFAULT UND seteuid@GLIBC_2.4 (3) │ │ │ │ - 329: 00000000 0 FUNC GLOBAL DEFAULT UND endgrent@GLIBC_2.4 (3) │ │ │ │ - 330: 00000000 0 FUNC GLOBAL DEFAULT UND setgrent@GLIBC_2.4 (3) │ │ │ │ - 331: 00000000 0 FUNC GLOBAL DEFAULT UND endpwent@GLIBC_2.4 (3) │ │ │ │ - 332: 00000000 0 FUNC GLOBAL DEFAULT UND getgrent@GLIBC_2.4 (3) │ │ │ │ - 333: 00000000 0 FUNC GLOBAL DEFAULT UND setpwent@GLIBC_2.4 (3) │ │ │ │ - 334: 00000000 0 FUNC GLOBAL DEFAULT UND getlogin@GLIBC_2.4 (3) │ │ │ │ - 335: 00000000 0 FUNC GLOBAL DEFAULT UND getpwent@GLIBC_2.4 (3) │ │ │ │ - 336: 00000000 0 FUNC GLOBAL DEFAULT UND opendir@GLIBC_2.4 (3) │ │ │ │ - 337: 00000000 0 FUNC GLOBAL DEFAULT UND mkdir@GLIBC_2.4 (3) │ │ │ │ - 338: 00000000 0 FUNC GLOBAL DEFAULT UND rmdir@GLIBC_2.4 (3) │ │ │ │ - 339: 00000000 0 FUNC GLOBAL DEFAULT UND getcwd@GLIBC_2.4 (3) │ │ │ │ - 340: 00000000 0 FUNC GLOBAL DEFAULT UND __lstat64_time64@GLIBC_2.34 (2) │ │ │ │ - 341: 00000000 0 FUNC GLOBAL DEFAULT UND mknod@GLIBC_2.33 (14) │ │ │ │ - 342: 00000000 0 FUNC GLOBAL DEFAULT UND truncate64@GLIBC_2.4 (3) │ │ │ │ - 343: 00000000 0 FUNC GLOBAL DEFAULT UND rename@GLIBC_2.4 (3) │ │ │ │ - 344: 00000000 0 FUNC GLOBAL DEFAULT UND symlink@GLIBC_2.4 (3) │ │ │ │ - 345: 00000000 0 FUNC GLOBAL DEFAULT UND link@GLIBC_2.4 (3) │ │ │ │ - 346: 00000000 0 FUNC GLOBAL DEFAULT UND lchown@GLIBC_2.4 (3) │ │ │ │ - 347: 00000000 0 FUNC GLOBAL DEFAULT UND readlink@GLIBC_2.4 (3) │ │ │ │ - 348: 00000000 0 FUNC GLOBAL DEFAULT UND unlink@GLIBC_2.4 (3) │ │ │ │ - 349: 00000000 0 FUNC GLOBAL DEFAULT UND access@GLIBC_2.4 (3) │ │ │ │ - 350: 00000000 0 FUNC GLOBAL DEFAULT UND chmod@GLIBC_2.4 (3) │ │ │ │ - 351: 00000000 0 FUNC GLOBAL DEFAULT UND pathconf@GLIBC_2.4 (3) │ │ │ │ - 352: 00000000 0 FUNC GLOBAL DEFAULT UND unsetenv@GLIBC_2.4 (3) │ │ │ │ - 353: 00000000 0 FUNC GLOBAL DEFAULT UND clearenv@GLIBC_2.4 (3) │ │ │ │ - 354: 00000000 0 FUNC GLOBAL DEFAULT UND setenv@GLIBC_2.4 (3) │ │ │ │ - 355: 00000000 0 FUNC GLOBAL DEFAULT UND getenv@GLIBC_2.4 (3) │ │ │ │ - 356: 00000000 0 FUNC GLOBAL DEFAULT UND putenv@GLIBC_2.4 (3) │ │ │ │ - 357: 00000000 0 FUNC GLOBAL DEFAULT UND fdopendir@GLIBC_2.4 (3) │ │ │ │ - 358: 00000000 0 FUNC GLOBAL DEFAULT UND closedir@GLIBC_2.4 (3) │ │ │ │ - 359: 00000000 0 FUNC GLOBAL DEFAULT UND telldir@GLIBC_2.4 (3) │ │ │ │ - 360: 00000000 0 FUNC GLOBAL DEFAULT UND seekdir@GLIBC_2.4 (3) │ │ │ │ - 361: 00000000 0 FUNC GLOBAL DEFAULT UND fchdir@GLIBC_2.4 (3) │ │ │ │ - 362: 00000000 0 FUNC GLOBAL DEFAULT UND rewinddir@GLIBC_2.4 (3) │ │ │ │ - 363: 00000000 0 FUNC GLOBAL DEFAULT UND __futimens64@GLIBC_2.34 (2) │ │ │ │ - 364: 00000000 0 FUNC GLOBAL DEFAULT UND __utimes64@GLIBC_2.34 (2) │ │ │ │ - 365: 00000000 0 FUNC GLOBAL DEFAULT UND __lutimes64@GLIBC_2.34 (2) │ │ │ │ - 366: 00000000 0 FUNC GLOBAL DEFAULT UND __futimes64@GLIBC_2.34 (2) │ │ │ │ + 233: 00000000 0 FUNC GLOBAL DEFAULT UND __lutimes64@GLIBC_2.34 (2) │ │ │ │ + 234: 00000000 0 FUNC GLOBAL DEFAULT UND __futimes64@GLIBC_2.34 (2) │ │ │ │ + 235: 00000000 0 FUNC GLOBAL DEFAULT UND __futimens64@GLIBC_2.34 (2) │ │ │ │ + 236: 00000000 0 FUNC GLOBAL DEFAULT UND __utimes64@GLIBC_2.34 (2) │ │ │ │ + 237: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (3) │ │ │ │ + 238: 00000000 0 FUNC GLOBAL DEFAULT UND inflateInit2_ │ │ │ │ + 239: 00000000 0 FUNC GLOBAL DEFAULT UND deflateInit2_ │ │ │ │ + 240: 00000000 0 FUNC GLOBAL DEFAULT UND inflateSetDictionary │ │ │ │ + 241: 00000000 0 FUNC GLOBAL DEFAULT UND deflateSetDictionary │ │ │ │ + 242: 00000000 0 FUNC GLOBAL DEFAULT UND inflateEnd │ │ │ │ + 243: 00000000 0 FUNC GLOBAL DEFAULT UND inflate │ │ │ │ + 244: 00000000 0 FUNC GLOBAL DEFAULT UND deflateEnd │ │ │ │ + 245: 00000000 0 FUNC GLOBAL DEFAULT UND deflate │ │ │ │ + 246: 00000000 0 FUNC GLOBAL DEFAULT UND inflateReset │ │ │ │ + 247: 00000000 0 FUNC GLOBAL DEFAULT UND zlibVersion │ │ │ │ + 248: 00000000 0 FUNC GLOBAL DEFAULT UND adler32 │ │ │ │ + 249: 00000000 0 FUNC GLOBAL DEFAULT UND getpgid@GLIBC_2.4 (3) │ │ │ │ + 250: 00000000 0 FUNC GLOBAL DEFAULT UND killpg@GLIBC_2.4 (3) │ │ │ │ + 251: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addchdir_np@GLIBC_2.29 (9) │ │ │ │ + 252: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (3) │ │ │ │ + 253: 00000000 0 FUNC GLOBAL DEFAULT UND _exit@GLIBC_2.4 (3) │ │ │ │ + 254: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (3) │ │ │ │ + 255: 00000000 0 FUNC GLOBAL DEFAULT UND fork@GLIBC_2.4 (3) │ │ │ │ + 256: 00000000 0 FUNC GLOBAL DEFAULT UND sysconf@GLIBC_2.4 (3) │ │ │ │ + 257: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (3) │ │ │ │ + 258: 00000000 0 FUNC GLOBAL DEFAULT UND getpwuid_r@GLIBC_2.4 (3) │ │ │ │ + 259: 00000000 0 FUNC GLOBAL DEFAULT UND setgid@GLIBC_2.4 (3) │ │ │ │ + 260: 00000000 0 FUNC GLOBAL DEFAULT UND __fcntl_time64@GLIBC_2.34 (2) │ │ │ │ + 261: 00000000 0 FUNC GLOBAL DEFAULT UND setuid@GLIBC_2.4 (3) │ │ │ │ + 262: 00000000 0 FUNC GLOBAL DEFAULT UND kill@GLIBC_2.4 (3) │ │ │ │ + 263: 00000000 0 FUNC GLOBAL DEFAULT UND initgroups@GLIBC_2.4 (3) │ │ │ │ + 264: 00000000 0 FUNC GLOBAL DEFAULT UND waitpid@GLIBC_2.4 (3) │ │ │ │ + 265: 00000000 0 FUNC GLOBAL DEFAULT UND __errno_location@GLIBC_2.4 (3) │ │ │ │ + 266: 00000000 0 FUNC GLOBAL DEFAULT UND chdir@GLIBC_2.4 (3) │ │ │ │ + 267: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (3) │ │ │ │ + 268: 00000000 0 FUNC GLOBAL DEFAULT UND pipe2@GLIBC_2.9 (10) │ │ │ │ + 269: 00000000 0 FUNC GLOBAL DEFAULT UND execvpe@GLIBC_2.11 (11) │ │ │ │ + 270: 00000000 0 FUNC GLOBAL DEFAULT UND getgid@GLIBC_2.4 (3) │ │ │ │ + 271: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setflags@GLIBC_2.4 (3) │ │ │ │ + 272: 00000000 0 FUNC GLOBAL DEFAULT UND setpgid@GLIBC_2.4 (3) │ │ │ │ + 273: 00000000 0 FUNC GLOBAL DEFAULT UND setsid@GLIBC_2.4 (3) │ │ │ │ + 274: 00000000 0 OBJECT GLOBAL DEFAULT UND environ@GLIBC_2.4 (3) │ │ │ │ + 275: 00000000 0 FUNC GLOBAL DEFAULT UND sigemptyset@GLIBC_2.4 (3) │ │ │ │ + 276: 00000000 0 FUNC GLOBAL DEFAULT UND sigaction@GLIBC_2.4 (3) │ │ │ │ + 277: 00000000 0 FUNC GLOBAL DEFAULT UND execvp@GLIBC_2.4 (3) │ │ │ │ + 278: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addopen@GLIBC_2.4 (3) │ │ │ │ + 279: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addclose@GLIBC_2.4 (3) │ │ │ │ + 280: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_adddup2@GLIBC_2.4 (3) │ │ │ │ + 281: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_init@GLIBC_2.4 (3) │ │ │ │ + 282: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_init@GLIBC_2.4 (3) │ │ │ │ + 283: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_destroy@GLIBC_2.4 (3) │ │ │ │ + 284: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_destroy@GLIBC_2.4 (3) │ │ │ │ + 285: 00000000 0 FUNC GLOBAL DEFAULT UND sigaddset@GLIBC_2.4 (3) │ │ │ │ + 286: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setsigdefault@GLIBC_2.4 (3) │ │ │ │ + 287: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnp@GLIBC_2.15 (12) │ │ │ │ + 288: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_gettime64@GLIBC_2.34 (2) │ │ │ │ + 289: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_getres64@GLIBC_2.34 (2) │ │ │ │ + 290: 00000000 0 FUNC GLOBAL DEFAULT UND __localtime64_r@GLIBC_2.34 (2) │ │ │ │ + 291: 00000000 0 FUNC GLOBAL DEFAULT UND writev@GLIBC_2.4 (3) │ │ │ │ + 292: 00000000 0 FUNC GLOBAL DEFAULT UND sendmsg@GLIBC_2.4 (3) │ │ │ │ + 293: 00000000 0 FUNC GLOBAL DEFAULT UND recvmsg@GLIBC_2.4 (3) │ │ │ │ + 294: 00000000 0 FUNC GLOBAL DEFAULT UND gai_strerror@GLIBC_2.4 (3) │ │ │ │ + 295: 00000000 0 FUNC GLOBAL DEFAULT UND htonl@GLIBC_2.4 (3) │ │ │ │ + 296: 00000000 0 FUNC GLOBAL DEFAULT UND setsockopt@GLIBC_2.4 (3) │ │ │ │ + 297: 00000000 0 FUNC GLOBAL DEFAULT UND getsockopt@GLIBC_2.4 (3) │ │ │ │ + 298: 00000000 0 FUNC GLOBAL DEFAULT UND socket@GLIBC_2.4 (3) │ │ │ │ + 299: 00000000 0 FUNC GLOBAL DEFAULT UND bind@GLIBC_2.4 (3) │ │ │ │ + 300: 00000000 0 FUNC GLOBAL DEFAULT UND connect@GLIBC_2.4 (3) │ │ │ │ + 301: 00000000 0 FUNC GLOBAL DEFAULT UND listen@GLIBC_2.4 (3) │ │ │ │ + 302: 00000000 0 FUNC GLOBAL DEFAULT UND accept4@GLIBC_2.10 (13) │ │ │ │ + 303: 00000000 0 FUNC GLOBAL DEFAULT UND ntohl@GLIBC_2.4 (3) │ │ │ │ + 304: 00000000 0 FUNC GLOBAL DEFAULT UND ntohs@GLIBC_2.4 (3) │ │ │ │ + 305: 00000000 0 FUNC GLOBAL DEFAULT UND htons@GLIBC_2.4 (3) │ │ │ │ + 306: 00000000 0 FUNC GLOBAL DEFAULT UND dup@GLIBC_2.4 (3) │ │ │ │ + 307: 00000000 0 FUNC GLOBAL DEFAULT UND getnameinfo@GLIBC_2.4 (3) │ │ │ │ + 308: 00000000 0 FUNC GLOBAL DEFAULT UND freeaddrinfo@GLIBC_2.4 (3) │ │ │ │ + 309: 00000000 0 FUNC GLOBAL DEFAULT UND getaddrinfo@GLIBC_2.4 (3) │ │ │ │ + 310: 00000000 0 FUNC GLOBAL DEFAULT UND send@GLIBC_2.4 (3) │ │ │ │ + 311: 00000000 0 FUNC GLOBAL DEFAULT UND recvfrom@GLIBC_2.4 (3) │ │ │ │ + 312: 00000000 0 FUNC GLOBAL DEFAULT UND sendto@GLIBC_2.4 (3) │ │ │ │ + 313: 00000000 0 FUNC GLOBAL DEFAULT UND recv@GLIBC_2.4 (3) │ │ │ │ + 314: 00000000 0 FUNC GLOBAL DEFAULT UND getsockname@GLIBC_2.4 (3) │ │ │ │ + 315: 00000000 0 FUNC GLOBAL DEFAULT UND getpeername@GLIBC_2.4 (3) │ │ │ │ + 316: 00000000 0 FUNC GLOBAL DEFAULT UND geteuid@GLIBC_2.4 (3) │ │ │ │ + 317: 00000000 0 FUNC GLOBAL DEFAULT UND realpath@GLIBC_2.4 (3) │ │ │ │ + 318: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (3) │ │ │ │ + 319: 00000000 0 FUNC GLOBAL DEFAULT UND chown@GLIBC_2.4 (3) │ │ │ │ + 320: 00000000 0 FUNC GLOBAL DEFAULT UND __utimensat64@GLIBC_2.34 (2) │ │ │ │ + 321: 00000000 0 FUNC GLOBAL DEFAULT UND sigdelset@GLIBC_2.4 (3) │ │ │ │ + 322: 00000000 0 FUNC GLOBAL DEFAULT UND sigfillset@GLIBC_2.4 (3) │ │ │ │ + 323: 00000000 0 FUNC GLOBAL DEFAULT UND sigismember@GLIBC_2.4 (3) │ │ │ │ + 324: 00000000 0 FUNC GLOBAL DEFAULT UND alarm@GLIBC_2.4 (3) │ │ │ │ + 325: 00000000 0 FUNC GLOBAL DEFAULT UND sigsuspend@GLIBC_2.4 (3) │ │ │ │ + 326: 00000000 0 FUNC GLOBAL DEFAULT UND sigpending@GLIBC_2.4 (3) │ │ │ │ + 327: 00000000 0 FUNC GLOBAL DEFAULT UND getgrgid_r@GLIBC_2.4 (3) │ │ │ │ + 328: 00000000 0 FUNC GLOBAL DEFAULT UND getgrnam_r@GLIBC_2.4 (3) │ │ │ │ + 329: 00000000 0 FUNC GLOBAL DEFAULT UND getpwnam_r@GLIBC_2.4 (3) │ │ │ │ + 330: 00000000 0 FUNC GLOBAL DEFAULT UND getgroups@GLIBC_2.4 (3) │ │ │ │ + 331: 00000000 0 FUNC GLOBAL DEFAULT UND setgroups@GLIBC_2.4 (3) │ │ │ │ + 332: 00000000 0 FUNC GLOBAL DEFAULT UND getuid@GLIBC_2.4 (3) │ │ │ │ + 333: 00000000 0 FUNC GLOBAL DEFAULT UND setegid@GLIBC_2.4 (3) │ │ │ │ + 334: 00000000 0 FUNC GLOBAL DEFAULT UND seteuid@GLIBC_2.4 (3) │ │ │ │ + 335: 00000000 0 FUNC GLOBAL DEFAULT UND getegid@GLIBC_2.4 (3) │ │ │ │ + 336: 00000000 0 FUNC GLOBAL DEFAULT UND getgrent@GLIBC_2.4 (3) │ │ │ │ + 337: 00000000 0 FUNC GLOBAL DEFAULT UND endpwent@GLIBC_2.4 (3) │ │ │ │ + 338: 00000000 0 FUNC GLOBAL DEFAULT UND setpwent@GLIBC_2.4 (3) │ │ │ │ + 339: 00000000 0 FUNC GLOBAL DEFAULT UND getpwent@GLIBC_2.4 (3) │ │ │ │ + 340: 00000000 0 FUNC GLOBAL DEFAULT UND getlogin@GLIBC_2.4 (3) │ │ │ │ + 341: 00000000 0 FUNC GLOBAL DEFAULT UND endgrent@GLIBC_2.4 (3) │ │ │ │ + 342: 00000000 0 FUNC GLOBAL DEFAULT UND setgrent@GLIBC_2.4 (3) │ │ │ │ + 343: 00000000 0 FUNC GLOBAL DEFAULT UND opendir@GLIBC_2.4 (3) │ │ │ │ + 344: 00000000 0 FUNC GLOBAL DEFAULT UND rmdir@GLIBC_2.4 (3) │ │ │ │ + 345: 00000000 0 FUNC GLOBAL DEFAULT UND mkdir@GLIBC_2.4 (3) │ │ │ │ + 346: 00000000 0 FUNC GLOBAL DEFAULT UND getcwd@GLIBC_2.4 (3) │ │ │ │ + 347: 00000000 0 FUNC GLOBAL DEFAULT UND truncate64@GLIBC_2.4 (3) │ │ │ │ + 348: 00000000 0 FUNC GLOBAL DEFAULT UND __lstat64_time64@GLIBC_2.34 (2) │ │ │ │ + 349: 00000000 0 FUNC GLOBAL DEFAULT UND mknod@GLIBC_2.33 (14) │ │ │ │ + 350: 00000000 0 FUNC GLOBAL DEFAULT UND rename@GLIBC_2.4 (3) │ │ │ │ + 351: 00000000 0 FUNC GLOBAL DEFAULT UND symlink@GLIBC_2.4 (3) │ │ │ │ + 352: 00000000 0 FUNC GLOBAL DEFAULT UND link@GLIBC_2.4 (3) │ │ │ │ + 353: 00000000 0 FUNC GLOBAL DEFAULT UND lchown@GLIBC_2.4 (3) │ │ │ │ + 354: 00000000 0 FUNC GLOBAL DEFAULT UND readlink@GLIBC_2.4 (3) │ │ │ │ + 355: 00000000 0 FUNC GLOBAL DEFAULT UND unlink@GLIBC_2.4 (3) │ │ │ │ + 356: 00000000 0 FUNC GLOBAL DEFAULT UND access@GLIBC_2.4 (3) │ │ │ │ + 357: 00000000 0 FUNC GLOBAL DEFAULT UND chmod@GLIBC_2.4 (3) │ │ │ │ + 358: 00000000 0 FUNC GLOBAL DEFAULT UND pathconf@GLIBC_2.4 (3) │ │ │ │ + 359: 00000000 0 FUNC GLOBAL DEFAULT UND unsetenv@GLIBC_2.4 (3) │ │ │ │ + 360: 00000000 0 FUNC GLOBAL DEFAULT UND setenv@GLIBC_2.4 (3) │ │ │ │ + 361: 00000000 0 FUNC GLOBAL DEFAULT UND clearenv@GLIBC_2.4 (3) │ │ │ │ + 362: 00000000 0 FUNC GLOBAL DEFAULT UND getenv@GLIBC_2.4 (3) │ │ │ │ + 363: 00000000 0 FUNC GLOBAL DEFAULT UND putenv@GLIBC_2.4 (3) │ │ │ │ + 364: 00000000 0 FUNC GLOBAL DEFAULT UND fdopendir@GLIBC_2.4 (3) │ │ │ │ + 365: 00000000 0 FUNC GLOBAL DEFAULT UND closedir@GLIBC_2.4 (3) │ │ │ │ + 366: 00000000 0 FUNC GLOBAL DEFAULT UND fchdir@GLIBC_2.4 (3) │ │ │ │ 367: 00000000 0 FUNC GLOBAL DEFAULT UND statx@GLIBC_2.28 (15) │ │ │ │ - 368: 00000000 0 FUNC GLOBAL DEFAULT UND fpathconf@GLIBC_2.4 (3) │ │ │ │ - 369: 00000000 0 FUNC GLOBAL DEFAULT UND fchown@GLIBC_2.4 (3) │ │ │ │ - 370: 00000000 0 FUNC GLOBAL DEFAULT UND fchmod@GLIBC_2.4 (3) │ │ │ │ - 371: 00000000 0 FUNC GLOBAL DEFAULT UND openat64@GLIBC_2.4 (3) │ │ │ │ - 372: 00000000 0 FUNC GLOBAL DEFAULT UND times@GLIBC_2.4 (3) │ │ │ │ - 373: 00000000 0 FUNC GLOBAL DEFAULT UND getpriority@GLIBC_2.4 (3) │ │ │ │ - 374: 00000000 0 FUNC GLOBAL DEFAULT UND cfgetispeed@GLIBC_2.42 (16) │ │ │ │ - 375: 00000000 0 FUNC GLOBAL DEFAULT UND setpriority@GLIBC_2.4 (3) │ │ │ │ - 376: 00000000 0 FUNC GLOBAL DEFAULT UND cfgetospeed@GLIBC_2.42 (16) │ │ │ │ - 377: 00000000 0 FUNC GLOBAL DEFAULT UND nice@GLIBC_2.4 (3) │ │ │ │ - 378: 00000000 0 FUNC GLOBAL DEFAULT UND cfsetispeed@GLIBC_2.42 (16) │ │ │ │ - 379: 00000000 0 FUNC GLOBAL DEFAULT UND cfsetospeed@GLIBC_2.42 (16) │ │ │ │ - 380: 00000000 0 FUNC GLOBAL DEFAULT UND tcgetattr@GLIBC_2.4 (3) │ │ │ │ - 381: 00000000 0 FUNC GLOBAL DEFAULT UND getpgrp@GLIBC_2.4 (3) │ │ │ │ - 382: 00000000 0 FUNC GLOBAL DEFAULT UND tcsendbreak@GLIBC_2.4 (3) │ │ │ │ - 383: 00000000 0 FUNC GLOBAL DEFAULT UND tcsetattr@GLIBC_2.4 (3) │ │ │ │ + 368: 00000000 0 FUNC GLOBAL DEFAULT UND telldir@GLIBC_2.4 (3) │ │ │ │ + 369: 00000000 0 FUNC GLOBAL DEFAULT UND seekdir@GLIBC_2.4 (3) │ │ │ │ + 370: 00000000 0 FUNC GLOBAL DEFAULT UND rewinddir@GLIBC_2.4 (3) │ │ │ │ + 371: 00000000 0 FUNC GLOBAL DEFAULT UND fpathconf@GLIBC_2.4 (3) │ │ │ │ + 372: 00000000 0 FUNC GLOBAL DEFAULT UND fchown@GLIBC_2.4 (3) │ │ │ │ + 373: 00000000 0 FUNC GLOBAL DEFAULT UND fchmod@GLIBC_2.4 (3) │ │ │ │ + 374: 00000000 0 FUNC GLOBAL DEFAULT UND openat64@GLIBC_2.4 (3) │ │ │ │ + 375: 00000000 0 FUNC GLOBAL DEFAULT UND times@GLIBC_2.4 (3) │ │ │ │ + 376: 00000000 0 FUNC GLOBAL DEFAULT UND cfgetispeed@GLIBC_2.42 (16) │ │ │ │ + 377: 00000000 0 FUNC GLOBAL DEFAULT UND setpriority@GLIBC_2.4 (3) │ │ │ │ + 378: 00000000 0 FUNC GLOBAL DEFAULT UND cfgetospeed@GLIBC_2.42 (16) │ │ │ │ + 379: 00000000 0 FUNC GLOBAL DEFAULT UND cfsetispeed@GLIBC_2.42 (16) │ │ │ │ + 380: 00000000 0 FUNC GLOBAL DEFAULT UND nice@GLIBC_2.4 (3) │ │ │ │ + 381: 00000000 0 FUNC GLOBAL DEFAULT UND cfsetospeed@GLIBC_2.42 (16) │ │ │ │ + 382: 00000000 0 FUNC GLOBAL DEFAULT UND getpriority@GLIBC_2.4 (3) │ │ │ │ + 383: 00000000 0 FUNC GLOBAL DEFAULT UND getpgrp@GLIBC_2.4 (3) │ │ │ │ 384: 00000000 0 FUNC GLOBAL DEFAULT UND getppid@GLIBC_2.4 (3) │ │ │ │ - 385: 00000000 0 FUNC GLOBAL DEFAULT UND tcflush@GLIBC_2.4 (3) │ │ │ │ - 386: 00000000 0 FUNC GLOBAL DEFAULT UND tcdrain@GLIBC_2.4 (3) │ │ │ │ - 387: 00000000 0 FUNC GLOBAL DEFAULT UND getpid@GLIBC_2.4 (3) │ │ │ │ - 388: 00000000 0 FUNC GLOBAL DEFAULT UND tcflow@GLIBC_2.4 (3) │ │ │ │ - 389: 00000000 0 FUNC GLOBAL DEFAULT UND isatty@GLIBC_2.4 (3) │ │ │ │ - 390: 00000000 0 FUNC GLOBAL DEFAULT UND tcsetpgrp@GLIBC_2.4 (3) │ │ │ │ - 391: 00000000 0 FUNC GLOBAL DEFAULT UND tcgetpgrp@GLIBC_2.4 (3) │ │ │ │ - 392: 00000000 0 FUNC GLOBAL DEFAULT UND readdir64@GLIBC_2.4 (3) │ │ │ │ - 393: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_gettime64@GLIBC_2.34 (2) │ │ │ │ - 394: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_getres64@GLIBC_2.34 (2) │ │ │ │ - 395: 00000000 0 FUNC GLOBAL DEFAULT UND tzset@GLIBC_2.4 (3) │ │ │ │ - 396: 00000000 0 FUNC GLOBAL DEFAULT UND __localtime64_r@GLIBC_2.34 (2) │ │ │ │ + 385: 00000000 0 FUNC GLOBAL DEFAULT UND getpid@GLIBC_2.4 (3) │ │ │ │ + 386: 00000000 0 FUNC GLOBAL DEFAULT UND tcgetattr@GLIBC_2.4 (3) │ │ │ │ + 387: 00000000 0 FUNC GLOBAL DEFAULT UND tcsetattr@GLIBC_2.4 (3) │ │ │ │ + 388: 00000000 0 FUNC GLOBAL DEFAULT UND tcsendbreak@GLIBC_2.4 (3) │ │ │ │ + 389: 00000000 0 FUNC GLOBAL DEFAULT UND tcdrain@GLIBC_2.4 (3) │ │ │ │ + 390: 00000000 0 FUNC GLOBAL DEFAULT UND tcflush@GLIBC_2.4 (3) │ │ │ │ + 391: 00000000 0 FUNC GLOBAL DEFAULT UND tcflow@GLIBC_2.4 (3) │ │ │ │ + 392: 00000000 0 FUNC GLOBAL DEFAULT UND isatty@GLIBC_2.4 (3) │ │ │ │ + 393: 00000000 0 FUNC GLOBAL DEFAULT UND tcsetpgrp@GLIBC_2.4 (3) │ │ │ │ + 394: 00000000 0 FUNC GLOBAL DEFAULT UND tcgetpgrp@GLIBC_2.4 (3) │ │ │ │ + 395: 00000000 0 FUNC GLOBAL DEFAULT UND readdir64@GLIBC_2.4 (3) │ │ │ │ + 396: 00000000 0 FUNC GLOBAL DEFAULT UND tzset@GLIBC_2.4 (3) │ │ │ │ 397: 00000000 0 FUNC GLOBAL DEFAULT UND realloc@GLIBC_2.4 (3) │ │ │ │ 398: 0000cd18 0 FUNC GLOBAL DEFAULT UND ffi_call@LIBFFI_BASE_8.0 (18) │ │ │ │ - 399: 0000bf8c 0 FUNC GLOBAL DEFAULT UND free@GLIBC_2.4 (3) │ │ │ │ + 399: 0000bf98 0 FUNC GLOBAL DEFAULT UND free@GLIBC_2.4 (3) │ │ │ │ 400: 0000caa8 0 FUNC GLOBAL DEFAULT UND ffi_prep_cif@LIBFFI_BASE_8.0 (18) │ │ │ ├── readelf --wide --relocs {} │ │ │ │ @@ -1,381 +1,381 @@ │ │ │ │ │ │ │ │ Relocation section '.rel.dyn' at offset 0x3258 contains 34 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -03217620 00000a15 R_ARM_GLOB_DAT 00000000 del_curterm@NCURSES6_TINFO_5.0.19991023 │ │ │ │ -03216f30 00004e02 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ -0321b8e8 00004e15 R_ARM_GLOB_DAT 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ -03216f20 00004f02 R_ARM_ABS32 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ -0321b8e4 00004f15 R_ARM_GLOB_DAT 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ -03216f40 00005002 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ -0321b8e0 00005015 R_ARM_GLOB_DAT 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ -03216f80 00005102 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ -0321b8dc 00005115 R_ARM_GLOB_DAT 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ -03216f60 00005202 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ -0321b8d8 00005215 R_ARM_GLOB_DAT 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ -03216fb0 00005302 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ -0321b8d4 00005315 R_ARM_GLOB_DAT 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ -03216f50 00005402 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ -0321b8d0 00005415 R_ARM_GLOB_DAT 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ -03216fc0 00005502 R_ARM_ABS32 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ -0321b8cc 00005515 R_ARM_GLOB_DAT 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ -03216f90 00005602 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ -0321b8c8 00005615 R_ARM_GLOB_DAT 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ -03216f10 00005702 R_ARM_ABS32 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ -0321b8c4 00005715 R_ARM_GLOB_DAT 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ -03216f70 00005802 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ -0321b8c0 00005815 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ -03216fa0 00005902 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ -0321b8bc 00005915 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ -0321b77c 00006b15 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ -0321b758 00007315 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ -0321bbd8 0000ae15 R_ARM_GLOB_DAT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ -0321bbd0 0000af15 R_ARM_GLOB_DAT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ -03217018 0000b315 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ -03219f1c 00013415 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ -0321bbd4 00015415 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ -0321bbcc 00015515 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ -0321a71c 00018f15 R_ARM_GLOB_DAT 0000bf8c free@GLIBC_2.4 │ │ │ │ +03216630 00000a15 R_ARM_GLOB_DAT 00000000 del_curterm@NCURSES6_TINFO_5.0.19991023 │ │ │ │ +03215f40 00004e02 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ +0321a8f8 00004e15 R_ARM_GLOB_DAT 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ +03215f30 00004f02 R_ARM_ABS32 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ +0321a8f4 00004f15 R_ARM_GLOB_DAT 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ +03215f50 00005002 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ +0321a8f0 00005015 R_ARM_GLOB_DAT 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ +03215f90 00005102 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ +0321a8ec 00005115 R_ARM_GLOB_DAT 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ +03215f70 00005202 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ +0321a8e8 00005215 R_ARM_GLOB_DAT 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ +03215fc0 00005302 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ +0321a8e4 00005315 R_ARM_GLOB_DAT 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ +03215f60 00005402 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ +0321a8e0 00005415 R_ARM_GLOB_DAT 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ +03215fd0 00005502 R_ARM_ABS32 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ +0321a8dc 00005515 R_ARM_GLOB_DAT 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ +03215fa0 00005602 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ +0321a8d8 00005615 R_ARM_GLOB_DAT 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ +03215f20 00005702 R_ARM_ABS32 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ +0321a8d4 00005715 R_ARM_GLOB_DAT 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ +03215f80 00005802 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ +0321a8d0 00005815 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ +03215fb0 00005902 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ +0321a8cc 00005915 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ +0321a78c 00006b15 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ +0321a768 00007315 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ +0321abe8 0000ae15 R_ARM_GLOB_DAT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ +0321abe0 0000af15 R_ARM_GLOB_DAT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ +03216028 0000b315 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ +032190fc 00011215 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ +0321abe4 00015c15 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +0321abdc 00015d15 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ +0321972c 00018f15 R_ARM_GLOB_DAT 0000bf98 free@GLIBC_2.4 │ │ │ │ │ │ │ │ Relocation section '.rel.plt' at offset 0x3368 contains 341 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -0321bc34 00000116 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ -0321bc38 0000b016 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ -0321bc3c 0000b316 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ -0321bc40 0000df16 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ -0321bc44 00000b16 R_ARM_JUMP_SLOT 00000000 __ioctl_time64@GLIBC_2.34 │ │ │ │ -0321bc48 00000316 R_ARM_JUMP_SLOT 00000000 set_curterm@NCURSES6_TINFO_5.0.19991023 │ │ │ │ -0321bc4c 00000516 R_ARM_JUMP_SLOT 00000000 tparm@NCURSES6_TINFO_5.0.19991023 │ │ │ │ -0321bc50 00000716 R_ARM_JUMP_SLOT 00000000 tigetnum@NCURSES6_TINFO_5.0.19991023 │ │ │ │ -0321bc54 00000616 R_ARM_JUMP_SLOT 00000000 tigetflag@NCURSES6_TINFO_5.0.19991023 │ │ │ │ -0321bc58 00000916 R_ARM_JUMP_SLOT 00000000 tigetstr@NCURSES6_TINFO_5.0.19991023 │ │ │ │ -0321bc5c 00000816 R_ARM_JUMP_SLOT 00000000 setupterm@NCURSES6_TINFO_5.0.19991023 │ │ │ │ -0321bc60 00000416 R_ARM_JUMP_SLOT 00000000 tputs@NCURSES6_TINFO_5.0.19991023 │ │ │ │ -0321bc64 0000e116 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ -0321bc68 0000e216 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ -0321bc6c 0000e016 R_ARM_JUMP_SLOT 00000000 memchr@GLIBC_2.4 │ │ │ │ -0321bc70 0000e316 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ -0321bc74 0000e416 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ -0321bc78 00007b16 R_ARM_JUMP_SLOT 00000000 __gettimeofday64@GLIBC_2.34 │ │ │ │ -0321bc7c 0000b516 R_ARM_JUMP_SLOT 00000000 __assert_fail@GLIBC_2.4 │ │ │ │ -0321bc80 0000e516 R_ARM_JUMP_SLOT 00000000 sprintf@GLIBC_2.4 │ │ │ │ -0321bc84 0000e616 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ -0321bc88 0000e716 R_ARM_JUMP_SLOT 00000000 __gmpn_popcount │ │ │ │ -0321bc8c 0000e816 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ -0321bc90 0000e916 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ -0321bc94 0000ea16 R_ARM_JUMP_SLOT 00000000 inflateInit2_ │ │ │ │ -0321bc98 0000eb16 R_ARM_JUMP_SLOT 00000000 deflateInit2_ │ │ │ │ -0321bc9c 0000ec16 R_ARM_JUMP_SLOT 00000000 inflateSetDictionary │ │ │ │ -0321bca0 0000ed16 R_ARM_JUMP_SLOT 00000000 deflateSetDictionary │ │ │ │ -0321bca4 0000ee16 R_ARM_JUMP_SLOT 00000000 inflateEnd │ │ │ │ -0321bca8 00018f16 R_ARM_JUMP_SLOT 0000bf8c free@GLIBC_2.4 │ │ │ │ -0321bcac 0000ef16 R_ARM_JUMP_SLOT 00000000 inflate │ │ │ │ -0321bcb0 0000f016 R_ARM_JUMP_SLOT 00000000 deflateEnd │ │ │ │ -0321bcb4 0000f116 R_ARM_JUMP_SLOT 00000000 deflate │ │ │ │ -0321bcb8 0000f416 R_ARM_JUMP_SLOT 00000000 adler32 │ │ │ │ -0321bcbc 0000f316 R_ARM_JUMP_SLOT 00000000 zlibVersion │ │ │ │ -0321bcc0 0000f216 R_ARM_JUMP_SLOT 00000000 inflateReset │ │ │ │ -0321bcc4 0000f516 R_ARM_JUMP_SLOT 00000000 writev@GLIBC_2.4 │ │ │ │ -0321bcc8 0000f616 R_ARM_JUMP_SLOT 00000000 sendmsg@GLIBC_2.4 │ │ │ │ -0321bccc 0000f716 R_ARM_JUMP_SLOT 00000000 recvmsg@GLIBC_2.4 │ │ │ │ -0321bcd0 0000f816 R_ARM_JUMP_SLOT 00000000 gai_strerror@GLIBC_2.4 │ │ │ │ -0321bcd4 0000f916 R_ARM_JUMP_SLOT 00000000 htonl@GLIBC_2.4 │ │ │ │ -0321bcd8 0000fb16 R_ARM_JUMP_SLOT 00000000 getsockopt@GLIBC_2.4 │ │ │ │ -0321bcdc 0000fa16 R_ARM_JUMP_SLOT 00000000 setsockopt@GLIBC_2.4 │ │ │ │ -0321bce0 0000fc16 R_ARM_JUMP_SLOT 00000000 socket@GLIBC_2.4 │ │ │ │ -0321bce4 0000fd16 R_ARM_JUMP_SLOT 00000000 bind@GLIBC_2.4 │ │ │ │ -0321bce8 0000fe16 R_ARM_JUMP_SLOT 00000000 connect@GLIBC_2.4 │ │ │ │ -0321bcec 0000ff16 R_ARM_JUMP_SLOT 00000000 listen@GLIBC_2.4 │ │ │ │ -0321bcf0 00010016 R_ARM_JUMP_SLOT 00000000 accept4@GLIBC_2.10 │ │ │ │ -0321bcf4 00010116 R_ARM_JUMP_SLOT 00000000 ntohl@GLIBC_2.4 │ │ │ │ -0321bcf8 00010316 R_ARM_JUMP_SLOT 00000000 ntohs@GLIBC_2.4 │ │ │ │ -0321bcfc 00010216 R_ARM_JUMP_SLOT 00000000 htons@GLIBC_2.4 │ │ │ │ -0321bd00 00010416 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ -0321bd04 00010616 R_ARM_JUMP_SLOT 00000000 getnameinfo@GLIBC_2.4 │ │ │ │ -0321bd08 00010516 R_ARM_JUMP_SLOT 00000000 getaddrinfo@GLIBC_2.4 │ │ │ │ -0321bd0c 00010716 R_ARM_JUMP_SLOT 00000000 freeaddrinfo@GLIBC_2.4 │ │ │ │ -0321bd10 00010816 R_ARM_JUMP_SLOT 00000000 send@GLIBC_2.4 │ │ │ │ -0321bd14 00010916 R_ARM_JUMP_SLOT 00000000 sendto@GLIBC_2.4 │ │ │ │ -0321bd18 00010a16 R_ARM_JUMP_SLOT 00000000 recvfrom@GLIBC_2.4 │ │ │ │ -0321bd1c 00010b16 R_ARM_JUMP_SLOT 00000000 recv@GLIBC_2.4 │ │ │ │ -0321bd20 00010d16 R_ARM_JUMP_SLOT 00000000 getsockname@GLIBC_2.4 │ │ │ │ -0321bd24 00010c16 R_ARM_JUMP_SLOT 00000000 getpeername@GLIBC_2.4 │ │ │ │ -0321bd28 00010e16 R_ARM_JUMP_SLOT 00000000 getpgid@GLIBC_2.4 │ │ │ │ -0321bd2c 00010f16 R_ARM_JUMP_SLOT 00000000 killpg@GLIBC_2.4 │ │ │ │ -0321bd30 00011116 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ -0321bd34 00011216 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ -0321bd38 00011516 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ -0321bd3c 00011716 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ -0321bd40 00011916 R_ARM_JUMP_SLOT 00000000 waitpid@GLIBC_2.4 │ │ │ │ -0321bd44 00011a16 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ -0321bd48 00011c16 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ -0321bd4c 00011e16 R_ARM_JUMP_SLOT 00000000 _exit@GLIBC_2.4 │ │ │ │ -0321bd50 00012016 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ -0321bd54 00012316 R_ARM_JUMP_SLOT 00000000 pipe2@GLIBC_2.9 │ │ │ │ -0321bd58 00012716 R_ARM_JUMP_SLOT 00000000 fork@GLIBC_2.4 │ │ │ │ -0321bd5c 00012916 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ -0321bd60 00011416 R_ARM_JUMP_SLOT 00000000 setgid@GLIBC_2.4 │ │ │ │ -0321bd64 00011316 R_ARM_JUMP_SLOT 00000000 getpwuid_r@GLIBC_2.4 │ │ │ │ -0321bd68 00011816 R_ARM_JUMP_SLOT 00000000 initgroups@GLIBC_2.4 │ │ │ │ -0321bd6c 00011616 R_ARM_JUMP_SLOT 00000000 setuid@GLIBC_2.4 │ │ │ │ -0321bd70 00011b16 R_ARM_JUMP_SLOT 00000000 chdir@GLIBC_2.4 │ │ │ │ -0321bd74 00012c16 R_ARM_JUMP_SLOT 00000000 execvpe@GLIBC_2.11 │ │ │ │ -0321bd78 00011f16 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ -0321bd7c 00011d16 R_ARM_JUMP_SLOT 00000000 setpgid@GLIBC_2.4 │ │ │ │ -0321bd80 00012216 R_ARM_JUMP_SLOT 00000000 setsid@GLIBC_2.4 │ │ │ │ -0321bd84 00012116 R_ARM_JUMP_SLOT 00000000 sigemptyset@GLIBC_2.4 │ │ │ │ -0321bd88 00012516 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ -0321bd8c 00012416 R_ARM_JUMP_SLOT 00000000 execvp@GLIBC_2.4 │ │ │ │ -0321bd90 00012816 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addopen@GLIBC_2.4 │ │ │ │ -0321bd94 00012616 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addclose@GLIBC_2.4 │ │ │ │ -0321bd98 00012b16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_adddup2@GLIBC_2.4 │ │ │ │ -0321bd9c 00012a16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_init@GLIBC_2.4 │ │ │ │ -0321bda0 00012d16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_init@GLIBC_2.4 │ │ │ │ -0321bda4 00011016 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addchdir_np@GLIBC_2.29 │ │ │ │ -0321bda8 00012e16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_destroy@GLIBC_2.4 │ │ │ │ -0321bdac 00012f16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_destroy@GLIBC_2.4 │ │ │ │ -0321bdb0 00013016 R_ARM_JUMP_SLOT 00000000 sigaddset@GLIBC_2.4 │ │ │ │ -0321bdb4 00013116 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setsigdefault@GLIBC_2.4 │ │ │ │ -0321bdb8 00013216 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setflags@GLIBC_2.4 │ │ │ │ -0321bdbc 00013316 R_ARM_JUMP_SLOT 00000000 posix_spawnp@GLIBC_2.15 │ │ │ │ -0321bdc0 00013516 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ -0321bdc4 00013616 R_ARM_JUMP_SLOT 00000000 realpath@GLIBC_2.4 │ │ │ │ -0321bdc8 00013716 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ -0321bdcc 00013816 R_ARM_JUMP_SLOT 00000000 chown@GLIBC_2.4 │ │ │ │ -0321bdd0 00013916 R_ARM_JUMP_SLOT 00000000 __utimensat64@GLIBC_2.34 │ │ │ │ -0321bdd4 00014016 R_ARM_JUMP_SLOT 00000000 getpwnam_r@GLIBC_2.4 │ │ │ │ -0321bdd8 00014116 R_ARM_JUMP_SLOT 00000000 getgrnam_r@GLIBC_2.4 │ │ │ │ -0321bddc 00014216 R_ARM_JUMP_SLOT 00000000 getgrgid_r@GLIBC_2.4 │ │ │ │ -0321bde0 00015016 R_ARM_JUMP_SLOT 00000000 opendir@GLIBC_2.4 │ │ │ │ -0321bde4 00015316 R_ARM_JUMP_SLOT 00000000 getcwd@GLIBC_2.4 │ │ │ │ -0321bde8 00015216 R_ARM_JUMP_SLOT 00000000 rmdir@GLIBC_2.4 │ │ │ │ -0321bdec 00015116 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ -0321bdf0 00015616 R_ARM_JUMP_SLOT 00000000 truncate64@GLIBC_2.4 │ │ │ │ -0321bdf4 00015516 R_ARM_JUMP_SLOT 00000000 mknod@GLIBC_2.33 │ │ │ │ -0321bdf8 00015416 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ -0321bdfc 00015e16 R_ARM_JUMP_SLOT 00000000 chmod@GLIBC_2.4 │ │ │ │ -0321be00 00015d16 R_ARM_JUMP_SLOT 00000000 access@GLIBC_2.4 │ │ │ │ -0321be04 00015c16 R_ARM_JUMP_SLOT 00000000 unlink@GLIBC_2.4 │ │ │ │ -0321be08 00015b16 R_ARM_JUMP_SLOT 00000000 readlink@GLIBC_2.4 │ │ │ │ -0321be0c 00015716 R_ARM_JUMP_SLOT 00000000 rename@GLIBC_2.4 │ │ │ │ -0321be10 00015816 R_ARM_JUMP_SLOT 00000000 symlink@GLIBC_2.4 │ │ │ │ -0321be14 00016316 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ -0321be18 00016616 R_ARM_JUMP_SLOT 00000000 closedir@GLIBC_2.4 │ │ │ │ -0321be1c 00017316 R_ARM_JUMP_SLOT 00000000 openat64@GLIBC_2.4 │ │ │ │ -0321be20 00018316 R_ARM_JUMP_SLOT 00000000 getpid@GLIBC_2.4 │ │ │ │ -0321be24 00018416 R_ARM_JUMP_SLOT 00000000 tcflow@GLIBC_2.4 │ │ │ │ -0321be28 00018116 R_ARM_JUMP_SLOT 00000000 tcflush@GLIBC_2.4 │ │ │ │ -0321be2c 00018216 R_ARM_JUMP_SLOT 00000000 tcdrain@GLIBC_2.4 │ │ │ │ -0321be30 00017e16 R_ARM_JUMP_SLOT 00000000 tcsendbreak@GLIBC_2.4 │ │ │ │ -0321be34 00017f16 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ -0321be38 00017c16 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ -0321be3c 00017b16 R_ARM_JUMP_SLOT 00000000 cfsetospeed@GLIBC_2.42 │ │ │ │ -0321be40 00017816 R_ARM_JUMP_SLOT 00000000 cfgetospeed@GLIBC_2.42 │ │ │ │ -0321be44 00017a16 R_ARM_JUMP_SLOT 00000000 cfsetispeed@GLIBC_2.42 │ │ │ │ -0321be48 00017616 R_ARM_JUMP_SLOT 00000000 cfgetispeed@GLIBC_2.42 │ │ │ │ -0321be4c 00018816 R_ARM_JUMP_SLOT 00000000 readdir64@GLIBC_2.4 │ │ │ │ -0321be50 00018a16 R_ARM_JUMP_SLOT 00000000 __clock_getres64@GLIBC_2.34 │ │ │ │ -0321be54 00018916 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ -0321be58 00018b16 R_ARM_JUMP_SLOT 00000000 tzset@GLIBC_2.4 │ │ │ │ -0321be5c 00018c16 R_ARM_JUMP_SLOT 00000000 __localtime64_r@GLIBC_2.34 │ │ │ │ -0321be60 0000da16 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ -0321be64 0000b416 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ -0321be68 00018d16 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ -0321be6c 0000c016 R_ARM_JUMP_SLOT 00000000 sincosf@GLIBC_2.4 │ │ │ │ -0321be70 0000d716 R_ARM_JUMP_SLOT 00000000 expf@GLIBC_2.27 │ │ │ │ -0321be74 0000cb16 R_ARM_JUMP_SLOT 00000000 sinhf@GLIBC_2.4 │ │ │ │ -0321be78 0000d816 R_ARM_JUMP_SLOT 00000000 coshf@GLIBC_2.4 │ │ │ │ -0321be7c 0000d016 R_ARM_JUMP_SLOT 00000000 sincos@GLIBC_2.4 │ │ │ │ -0321be80 0000c616 R_ARM_JUMP_SLOT 00000000 logf@GLIBC_2.27 │ │ │ │ -0321be84 0000d216 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ -0321be88 0000dc16 R_ARM_JUMP_SLOT 00000000 sinh@GLIBC_2.4 │ │ │ │ -0321be8c 0000bb16 R_ARM_JUMP_SLOT 00000000 cosh@GLIBC_2.4 │ │ │ │ -0321be90 0000c916 R_ARM_JUMP_SLOT 00000000 sin@GLIBC_2.4 │ │ │ │ -0321be94 0000c316 R_ARM_JUMP_SLOT 00000000 expm1@GLIBC_2.4 │ │ │ │ -0321be98 0000db16 R_ARM_JUMP_SLOT 00000000 sinf@GLIBC_2.4 │ │ │ │ -0321be9c 0000d616 R_ARM_JUMP_SLOT 00000000 expm1f@GLIBC_2.4 │ │ │ │ -0321bea0 0000cd16 R_ARM_JUMP_SLOT 00000000 log1p@GLIBC_2.4 │ │ │ │ -0321bea4 0000d916 R_ARM_JUMP_SLOT 00000000 log1pf@GLIBC_2.4 │ │ │ │ -0321bea8 0000ad16 R_ARM_JUMP_SLOT 00000000 ftruncate64@GLIBC_2.4 │ │ │ │ -0321beac 0000af16 R_ARM_JUMP_SLOT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ -0321beb0 0000ae16 R_ARM_JUMP_SLOT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ -0321beb4 0000ab16 R_ARM_JUMP_SLOT 00000000 open64@GLIBC_2.4 │ │ │ │ -0321beb8 0000ac16 R_ARM_JUMP_SLOT 00000000 nl_langinfo@GLIBC_2.4 │ │ │ │ -0321bebc 0000aa16 R_ARM_JUMP_SLOT 00000000 calloc@GLIBC_2.4 │ │ │ │ -0321bec0 0000bc16 R_ARM_JUMP_SLOT 00000000 cosf@GLIBC_2.4 │ │ │ │ -0321bec4 0000c716 R_ARM_JUMP_SLOT 00000000 tanf@GLIBC_2.4 │ │ │ │ -0321bec8 0000c816 R_ARM_JUMP_SLOT 00000000 asinf@GLIBC_2.4 │ │ │ │ -0321becc 0000cf16 R_ARM_JUMP_SLOT 00000000 acosf@GLIBC_2.4 │ │ │ │ -0321bed0 0000ba16 R_ARM_JUMP_SLOT 00000000 atanf@GLIBC_2.4 │ │ │ │ -0321bed4 0000ce16 R_ARM_JUMP_SLOT 00000000 tanhf@GLIBC_2.4 │ │ │ │ -0321bed8 0000d416 R_ARM_JUMP_SLOT 00000000 asinhf@GLIBC_2.4 │ │ │ │ -0321bedc 0000b816 R_ARM_JUMP_SLOT 00000000 acoshf@GLIBC_2.4 │ │ │ │ -0321bee0 0000de16 R_ARM_JUMP_SLOT 00000000 atanhf@GLIBC_2.4 │ │ │ │ -0321bee4 0000d116 R_ARM_JUMP_SLOT 00000000 powf@GLIBC_2.27 │ │ │ │ -0321bee8 0000b916 R_ARM_JUMP_SLOT 00000000 cos@GLIBC_2.4 │ │ │ │ -0321beec 0000c516 R_ARM_JUMP_SLOT 00000000 tan@GLIBC_2.4 │ │ │ │ -0321bef0 0000c416 R_ARM_JUMP_SLOT 00000000 asin@GLIBC_2.4 │ │ │ │ -0321bef4 0000dd16 R_ARM_JUMP_SLOT 00000000 acos@GLIBC_2.4 │ │ │ │ -0321bef8 0000bf16 R_ARM_JUMP_SLOT 00000000 atan@GLIBC_2.4 │ │ │ │ -0321befc 0000ca16 R_ARM_JUMP_SLOT 00000000 tanh@GLIBC_2.4 │ │ │ │ -0321bf00 0000cc16 R_ARM_JUMP_SLOT 00000000 asinh@GLIBC_2.4 │ │ │ │ -0321bf04 0000d316 R_ARM_JUMP_SLOT 00000000 acosh@GLIBC_2.4 │ │ │ │ -0321bf08 0000bd16 R_ARM_JUMP_SLOT 00000000 atanh@GLIBC_2.4 │ │ │ │ -0321bf0c 0000c116 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ -0321bf10 00018516 R_ARM_JUMP_SLOT 00000000 isatty@GLIBC_2.4 │ │ │ │ -0321bf14 00016416 R_ARM_JUMP_SLOT 00000000 putenv@GLIBC_2.4 │ │ │ │ -0321bf18 0000a616 R_ARM_JUMP_SLOT 00000000 sigprocmask@GLIBC_2.4 │ │ │ │ -0321bf1c 0000a716 R_ARM_JUMP_SLOT 00000000 mkfifo@GLIBC_2.4 │ │ │ │ -0321bf20 0000a916 R_ARM_JUMP_SLOT 00000000 __utime64@GLIBC_2.34 │ │ │ │ -0321bf24 0000a816 R_ARM_JUMP_SLOT 00000000 lseek64@GLIBC_2.4 │ │ │ │ -0321bf28 00015916 R_ARM_JUMP_SLOT 00000000 link@GLIBC_2.4 │ │ │ │ -0321bf2c 00016016 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ -0321bf30 0000a316 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ -0321bf34 0000a216 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ -0321bf38 0000a116 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ -0321bf3c 0000a016 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ -0321bf40 00009f16 R_ARM_JUMP_SLOT 00000000 __xpg_strerror_r@GLIBC_2.4 │ │ │ │ -0321bf44 00009e16 R_ARM_JUMP_SLOT 00000000 eventfd_write@GLIBC_2.7 │ │ │ │ -0321bf48 00009d16 R_ARM_JUMP_SLOT 00000000 eventfd@GLIBC_2.7 │ │ │ │ -0321bf4c 00009c16 R_ARM_JUMP_SLOT 00000000 epoll_wait@GLIBC_2.4 │ │ │ │ -0321bf50 00009b16 R_ARM_JUMP_SLOT 00000000 epoll_ctl@GLIBC_2.4 │ │ │ │ -0321bf54 00009a16 R_ARM_JUMP_SLOT 00000000 epoll_create@GLIBC_2.4 │ │ │ │ -0321bf58 00009916 R_ARM_JUMP_SLOT 00000000 __gmpn_rshift │ │ │ │ -0321bf5c 00009816 R_ARM_JUMP_SLOT 00000000 __gmpn_lshift │ │ │ │ -0321bf60 00009716 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d │ │ │ │ -0321bf64 00009616 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d_2exp │ │ │ │ -0321bf68 0000be16 R_ARM_JUMP_SLOT 00000000 ldexp@GLIBC_2.4 │ │ │ │ -0321bf6c 00009516 R_ARM_JUMP_SLOT 00000000 __gmpn_gcd_1 │ │ │ │ -0321bf70 00009416 R_ARM_JUMP_SLOT 00000000 __gmpz_init │ │ │ │ -0321bf74 00009316 R_ARM_JUMP_SLOT 00000000 __gmpz_gcd │ │ │ │ -0321bf78 00009216 R_ARM_JUMP_SLOT 00000000 __gmpz_clear │ │ │ │ -0321bf7c 00009116 R_ARM_JUMP_SLOT 00000000 __gmpz_gcdext │ │ │ │ -0321bf80 00009016 R_ARM_JUMP_SLOT 00000000 __gmpn_tdiv_qr │ │ │ │ -0321bf84 00008f16 R_ARM_JUMP_SLOT 00000000 __gmpz_sizeinbase │ │ │ │ -0321bf88 00008e16 R_ARM_JUMP_SLOT 00000000 __gmpz_export │ │ │ │ -0321bf8c 00008d16 R_ARM_JUMP_SLOT 00000000 __gmpz_probab_prime_p │ │ │ │ -0321bf90 00008c16 R_ARM_JUMP_SLOT 00000000 __gmpz_nextprime │ │ │ │ -0321bf94 00008b16 R_ARM_JUMP_SLOT 00000000 __gmpz_powm │ │ │ │ -0321bf98 00008a16 R_ARM_JUMP_SLOT 00000000 __gmpz_powm_sec │ │ │ │ -0321bf9c 00008916 R_ARM_JUMP_SLOT 00000000 __gmpz_invert │ │ │ │ -0321bfa0 00008816 R_ARM_JUMP_SLOT 00000000 __gmpn_and_n │ │ │ │ -0321bfa4 00008716 R_ARM_JUMP_SLOT 00000000 __gmpn_andn_n │ │ │ │ -0321bfa8 00008616 R_ARM_JUMP_SLOT 00000000 __gmpn_ior_n │ │ │ │ -0321bfac 00008516 R_ARM_JUMP_SLOT 00000000 __gmpn_xor_n │ │ │ │ -0321bfb0 00008416 R_ARM_JUMP_SLOT 00000000 __gmpn_cmp │ │ │ │ -0321bfb4 00008316 R_ARM_JUMP_SLOT 00000000 __gmpn_divrem_1 │ │ │ │ -0321bfb8 00008216 R_ARM_JUMP_SLOT 00000000 __gmpn_add │ │ │ │ -0321bfbc 00008116 R_ARM_JUMP_SLOT 00000000 __gmpn_sub │ │ │ │ -0321bfc0 00008016 R_ARM_JUMP_SLOT 00000000 __gmpn_mod_1 │ │ │ │ -0321bfc4 00007f16 R_ARM_JUMP_SLOT 00000000 __gmpn_add_1 │ │ │ │ -0321bfc8 00007e16 R_ARM_JUMP_SLOT 00000000 __gmpn_sub_1 │ │ │ │ -0321bfcc 00007d16 R_ARM_JUMP_SLOT 00000000 __gmpn_mul_1 │ │ │ │ -0321bfd0 00007c16 R_ARM_JUMP_SLOT 00000000 __gmpn_mul │ │ │ │ -0321bfd4 00007a16 R_ARM_JUMP_SLOT 00000000 strcmp@GLIBC_2.4 │ │ │ │ -0321bfd8 00007916 R_ARM_JUMP_SLOT 00000000 snprintf@GLIBC_2.4 │ │ │ │ -0321bfdc 00007616 R_ARM_JUMP_SLOT 00000000 fflush@GLIBC_2.4 │ │ │ │ -0321bfe0 00007416 R_ARM_JUMP_SLOT 00000000 strtod@GLIBC_2.4 │ │ │ │ -0321bfe4 00007216 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ -0321bfe8 00006f16 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ -0321bfec 00007016 R_ARM_JUMP_SLOT 00000000 vfprintf@GLIBC_2.4 │ │ │ │ -0321bff0 00007816 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ -0321bff4 00007716 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ -0321bff8 00007516 R_ARM_JUMP_SLOT 00000000 strdup@GLIBC_2.4 │ │ │ │ -0321bffc 00006c16 R_ARM_JUMP_SLOT 00000000 __isoc23_strtoul@GLIBC_2.38 │ │ │ │ -0321c000 00014616 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ -0321c004 00014516 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ -0321c008 00006916 R_ARM_JUMP_SLOT 00000000 __isoc23_strtol@GLIBC_2.38 │ │ │ │ -0321c00c 00007116 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ -0321c010 00006e16 R_ARM_JUMP_SLOT 00000000 fprintf@GLIBC_2.4 │ │ │ │ -0321c014 00006d16 R_ARM_JUMP_SLOT 00000000 fputc@GLIBC_2.4 │ │ │ │ -0321c018 0000b216 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ -0321c01c 00006a16 R_ARM_JUMP_SLOT 00000000 strerror@GLIBC_2.4 │ │ │ │ -0321c020 00006816 R_ARM_JUMP_SLOT 00000000 setlocale@GLIBC_2.4 │ │ │ │ -0321c024 00006716 R_ARM_JUMP_SLOT 00000000 strnlen@GLIBC_2.4 │ │ │ │ -0321c028 00006316 R_ARM_JUMP_SLOT 00000000 posix_memalign@GLIBC_2.4 │ │ │ │ -0321c02c 00006616 R_ARM_JUMP_SLOT 00000000 __nanosleep64@GLIBC_2.34 │ │ │ │ -0321c030 00006516 R_ARM_JUMP_SLOT 00000000 __time64@GLIBC_2.34 │ │ │ │ -0321c034 00006416 R_ARM_JUMP_SLOT 00000000 __ctime64_r@GLIBC_2.34 │ │ │ │ -0321c038 0000b116 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ -0321c03c 00006116 R_ARM_JUMP_SLOT 00000000 puts@GLIBC_2.4 │ │ │ │ -0321c040 00006216 R_ARM_JUMP_SLOT 00000000 printf@GLIBC_2.4 │ │ │ │ -0321c044 00006016 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ -0321c048 00018016 R_ARM_JUMP_SLOT 00000000 getppid@GLIBC_2.4 │ │ │ │ -0321c04c 00005f16 R_ARM_JUMP_SLOT 00000000 vsnprintf@GLIBC_2.4 │ │ │ │ -0321c050 00005e16 R_ARM_JUMP_SLOT 00000000 stpcpy@GLIBC_2.4 │ │ │ │ -0321c054 00005d16 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ -0321c058 00005c16 R_ARM_JUMP_SLOT 00000000 ffi_closure_free@LIBFFI_CLOSURE_8.0 │ │ │ │ -0321c05c 00019016 R_ARM_JUMP_SLOT 0000caa8 ffi_prep_cif@LIBFFI_BASE_8.0 │ │ │ │ -0321c060 00005b16 R_ARM_JUMP_SLOT 00000000 ffi_closure_alloc@LIBFFI_CLOSURE_8.0 │ │ │ │ -0321c064 00005a16 R_ARM_JUMP_SLOT 00000000 ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 │ │ │ │ -0321c068 00004d16 R_ARM_JUMP_SLOT 00000000 clock_getcpuclockid@GLIBC_2.17 │ │ │ │ -0321c06c 00004c16 R_ARM_JUMP_SLOT 00000000 __getrusage64@GLIBC_2.34 │ │ │ │ -0321c070 00004216 R_ARM_JUMP_SLOT 00000000 pthread_mutex_lock@GLIBC_2.4 │ │ │ │ -0321c074 00004416 R_ARM_JUMP_SLOT 00000000 pthread_mutex_unlock@GLIBC_2.4 │ │ │ │ -0321c078 00004b16 R_ARM_JUMP_SLOT 00000000 timerfd_create@GLIBC_2.8 │ │ │ │ -0321c07c 00004a16 R_ARM_JUMP_SLOT 00000000 __timerfd_settime64@GLIBC_2.34 │ │ │ │ -0321c080 00013a16 R_ARM_JUMP_SLOT 00000000 sigfillset@GLIBC_2.4 │ │ │ │ -0321c084 00002316 R_ARM_JUMP_SLOT 00000000 pthread_sigmask@GLIBC_2.32 │ │ │ │ -0321c088 00004916 R_ARM_JUMP_SLOT 00000000 pthread_join@GLIBC_2.34 │ │ │ │ -0321c08c 00004816 R_ARM_JUMP_SLOT 00000000 pthread_detach@GLIBC_2.34 │ │ │ │ -0321c090 00004716 R_ARM_JUMP_SLOT 00000000 mmap64@GLIBC_2.4 │ │ │ │ -0321c094 00004616 R_ARM_JUMP_SLOT 00000000 madvise@GLIBC_2.4 │ │ │ │ -0321c098 00004516 R_ARM_JUMP_SLOT 00000000 munmap@GLIBC_2.4 │ │ │ │ -0321c09c 00004316 R_ARM_JUMP_SLOT 00000000 mbind@libnuma_1.1 │ │ │ │ -0321c0a0 00004116 R_ARM_JUMP_SLOT 00000000 numa_available@libnuma_1.1 │ │ │ │ -0321c0a4 00004016 R_ARM_JUMP_SLOT 00000000 numa_num_configured_nodes@libnuma_1.2 │ │ │ │ -0321c0a8 00003f16 R_ARM_JUMP_SLOT 00000000 numa_get_mems_allowed@libnuma_1.2 │ │ │ │ -0321c0ac 00003e16 R_ARM_JUMP_SLOT 00000000 numa_bitmask_free@libnuma_1.2 │ │ │ │ -0321c0b0 00003d16 R_ARM_JUMP_SLOT 00000000 pthread_self@GLIBC_2.4 │ │ │ │ -0321c0b4 00003c16 R_ARM_JUMP_SLOT 00000000 pthread_setname_np@GLIBC_2.34 │ │ │ │ -0321c0b8 00003816 R_ARM_JUMP_SLOT 00000000 pthread_condattr_init@GLIBC_2.4 │ │ │ │ -0321c0bc 00003b16 R_ARM_JUMP_SLOT 00000000 pthread_condattr_setclock@GLIBC_2.34 │ │ │ │ -0321c0c0 00003716 R_ARM_JUMP_SLOT 00000000 pthread_cond_init@GLIBC_2.4 │ │ │ │ -0321c0c4 00003316 R_ARM_JUMP_SLOT 00000000 pthread_condattr_destroy@GLIBC_2.4 │ │ │ │ -0321c0c8 00003516 R_ARM_JUMP_SLOT 00000000 pthread_cond_destroy@GLIBC_2.4 │ │ │ │ -0321c0cc 00003216 R_ARM_JUMP_SLOT 00000000 pthread_cond_broadcast@GLIBC_2.4 │ │ │ │ -0321c0d0 00002e16 R_ARM_JUMP_SLOT 00000000 pthread_cond_signal@GLIBC_2.4 │ │ │ │ -0321c0d4 00003016 R_ARM_JUMP_SLOT 00000000 pthread_cond_wait@GLIBC_2.4 │ │ │ │ -0321c0d8 00003a16 R_ARM_JUMP_SLOT 00000000 __pthread_cond_timedwait64@GLIBC_2.34 │ │ │ │ -0321c0dc 00002c16 R_ARM_JUMP_SLOT 00000000 sched_yield@GLIBC_2.4 │ │ │ │ -0321c0e0 00002a16 R_ARM_JUMP_SLOT 00000000 pthread_exit@GLIBC_2.4 │ │ │ │ -0321c0e4 00003916 R_ARM_JUMP_SLOT 00000000 pthread_create@GLIBC_2.34 │ │ │ │ -0321c0e8 00003616 R_ARM_JUMP_SLOT 00000000 pthread_mutex_init@GLIBC_2.4 │ │ │ │ -0321c0ec 00003416 R_ARM_JUMP_SLOT 00000000 pthread_mutex_destroy@GLIBC_2.4 │ │ │ │ -0321c0f0 00003116 R_ARM_JUMP_SLOT 00000000 pthread_key_create@GLIBC_2.34 │ │ │ │ -0321c0f4 00002f16 R_ARM_JUMP_SLOT 00000000 pthread_getspecific@GLIBC_2.34 │ │ │ │ -0321c0f8 00002d16 R_ARM_JUMP_SLOT 00000000 pthread_setspecific@GLIBC_2.34 │ │ │ │ -0321c0fc 00002b16 R_ARM_JUMP_SLOT 00000000 pthread_key_delete@GLIBC_2.34 │ │ │ │ -0321c100 00002916 R_ARM_JUMP_SLOT 00000000 sched_setaffinity@GLIBC_2.4 │ │ │ │ -0321c104 00002816 R_ARM_JUMP_SLOT 00000000 numa_run_on_node@libnuma_1.1 │ │ │ │ -0321c108 00002716 R_ARM_JUMP_SLOT 00000000 pthread_kill@GLIBC_2.34 │ │ │ │ -0321c10c 00002516 R_ARM_JUMP_SLOT 00000000 syscall@GLIBC_2.4 │ │ │ │ -0321c110 00002616 R_ARM_JUMP_SLOT 00000000 __select64@GLIBC_2.34 │ │ │ │ -0321c114 00002416 R_ARM_JUMP_SLOT 00000000 pause@GLIBC_2.4 │ │ │ │ -0321c118 00013b16 R_ARM_JUMP_SLOT 00000000 sigdelset@GLIBC_2.4 │ │ │ │ -0321c11c 0000c216 R_ARM_JUMP_SLOT 00000000 log2@GLIBC_2.29 │ │ │ │ -0321c120 0000d516 R_ARM_JUMP_SLOT 00000000 ceil@GLIBC_2.4 │ │ │ │ -0321c124 00002216 R_ARM_JUMP_SLOT 00000000 getc@GLIBC_2.4 │ │ │ │ -0321c128 00002116 R_ARM_JUMP_SLOT 00000000 pthread_mutex_trylock@GLIBC_2.34 │ │ │ │ -0321c12c 00018e16 R_ARM_JUMP_SLOT 0000cd18 ffi_call@LIBFFI_BASE_8.0 │ │ │ │ -0321c130 00002016 R_ARM_JUMP_SLOT 00000000 dlerror@GLIBC_2.34 │ │ │ │ -0321c134 00001f16 R_ARM_JUMP_SLOT 00000000 dlsym@GLIBC_2.34 │ │ │ │ -0321c138 00001e16 R_ARM_JUMP_SLOT 00000000 regcomp@GLIBC_2.4 │ │ │ │ -0321c13c 00001d16 R_ARM_JUMP_SLOT 00000000 regfree@GLIBC_2.4 │ │ │ │ -0321c140 00001816 R_ARM_JUMP_SLOT 00000000 dirname@GLIBC_2.4 │ │ │ │ -0321c144 00001c16 R_ARM_JUMP_SLOT 00000000 freelocale@GLIBC_2.4 │ │ │ │ -0321c148 00001b16 R_ARM_JUMP_SLOT 00000000 uselocale@GLIBC_2.4 │ │ │ │ -0321c14c 00001a16 R_ARM_JUMP_SLOT 00000000 newlocale@GLIBC_2.4 │ │ │ │ -0321c150 00001916 R_ARM_JUMP_SLOT 00000000 fputs@GLIBC_2.4 │ │ │ │ -0321c154 00000d16 R_ARM_JUMP_SLOT 00000000 __isoc23_sscanf@GLIBC_2.38 │ │ │ │ -0321c158 00001716 R_ARM_JUMP_SLOT 00000000 regexec@GLIBC_2.4 │ │ │ │ -0321c15c 00001616 R_ARM_JUMP_SLOT 00000000 fgets@GLIBC_2.4 │ │ │ │ -0321c160 00001516 R_ARM_JUMP_SLOT 00000000 fread@GLIBC_2.4 │ │ │ │ -0321c164 00001416 R_ARM_JUMP_SLOT 00000000 ftell@GLIBC_2.4 │ │ │ │ -0321c168 00001316 R_ARM_JUMP_SLOT 00000000 feof@GLIBC_2.4 │ │ │ │ -0321c16c 00001216 R_ARM_JUMP_SLOT 00000000 fseek@GLIBC_2.4 │ │ │ │ -0321c170 00001116 R_ARM_JUMP_SLOT 00000000 dlclose@GLIBC_2.34 │ │ │ │ -0321c174 00001016 R_ARM_JUMP_SLOT 00000000 dlopen@GLIBC_2.34 │ │ │ │ -0321c178 00000f16 R_ARM_JUMP_SLOT 00000000 dlinfo@GLIBC_2.34 │ │ │ │ -0321c17c 00000e16 R_ARM_JUMP_SLOT 00000000 dl_iterate_phdr@GLIBC_2.4 │ │ │ │ -0321c180 00000c16 R_ARM_JUMP_SLOT 00000000 mprotect@GLIBC_2.4 │ │ │ │ -0321c184 00000216 R_ARM_JUMP_SLOT 00000000 __cxa_atexit@GLIBC_2.4 │ │ │ │ +0321ac44 00000116 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ +0321ac48 0000b016 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ +0321ac4c 0000b316 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ +0321ac50 0000df16 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ +0321ac54 00000b16 R_ARM_JUMP_SLOT 00000000 __ioctl_time64@GLIBC_2.34 │ │ │ │ +0321ac58 00000316 R_ARM_JUMP_SLOT 00000000 set_curterm@NCURSES6_TINFO_5.0.19991023 │ │ │ │ +0321ac5c 00000516 R_ARM_JUMP_SLOT 00000000 tparm@NCURSES6_TINFO_5.0.19991023 │ │ │ │ +0321ac60 00000716 R_ARM_JUMP_SLOT 00000000 tigetnum@NCURSES6_TINFO_5.0.19991023 │ │ │ │ +0321ac64 00000616 R_ARM_JUMP_SLOT 00000000 tigetflag@NCURSES6_TINFO_5.0.19991023 │ │ │ │ +0321ac68 00000916 R_ARM_JUMP_SLOT 00000000 tigetstr@NCURSES6_TINFO_5.0.19991023 │ │ │ │ +0321ac6c 00000816 R_ARM_JUMP_SLOT 00000000 setupterm@NCURSES6_TINFO_5.0.19991023 │ │ │ │ +0321ac70 00000416 R_ARM_JUMP_SLOT 00000000 tputs@NCURSES6_TINFO_5.0.19991023 │ │ │ │ +0321ac74 0000e116 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ +0321ac78 0000e216 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ +0321ac7c 0000e016 R_ARM_JUMP_SLOT 00000000 memchr@GLIBC_2.4 │ │ │ │ +0321ac80 0000e316 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ +0321ac84 0000e416 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ +0321ac88 00007b16 R_ARM_JUMP_SLOT 00000000 __gettimeofday64@GLIBC_2.34 │ │ │ │ +0321ac8c 0000b516 R_ARM_JUMP_SLOT 00000000 __assert_fail@GLIBC_2.4 │ │ │ │ +0321ac90 0000e516 R_ARM_JUMP_SLOT 00000000 sprintf@GLIBC_2.4 │ │ │ │ +0321ac94 0000e616 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ +0321ac98 0000e716 R_ARM_JUMP_SLOT 00000000 __gmpn_popcount │ │ │ │ +0321ac9c 0000e816 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ +0321aca0 0000da16 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ +0321aca4 0000ed16 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ +0321aca8 0000ee16 R_ARM_JUMP_SLOT 00000000 inflateInit2_ │ │ │ │ +0321acac 0000ef16 R_ARM_JUMP_SLOT 00000000 deflateInit2_ │ │ │ │ +0321acb0 0000f016 R_ARM_JUMP_SLOT 00000000 inflateSetDictionary │ │ │ │ +0321acb4 0000f116 R_ARM_JUMP_SLOT 00000000 deflateSetDictionary │ │ │ │ +0321acb8 0000f216 R_ARM_JUMP_SLOT 00000000 inflateEnd │ │ │ │ +0321acbc 00018f16 R_ARM_JUMP_SLOT 0000bf98 free@GLIBC_2.4 │ │ │ │ +0321acc0 0000f316 R_ARM_JUMP_SLOT 00000000 inflate │ │ │ │ +0321acc4 0000f416 R_ARM_JUMP_SLOT 00000000 deflateEnd │ │ │ │ +0321acc8 0000f516 R_ARM_JUMP_SLOT 00000000 deflate │ │ │ │ +0321accc 0000f816 R_ARM_JUMP_SLOT 00000000 adler32 │ │ │ │ +0321acd0 0000f716 R_ARM_JUMP_SLOT 00000000 zlibVersion │ │ │ │ +0321acd4 0000f616 R_ARM_JUMP_SLOT 00000000 inflateReset │ │ │ │ +0321acd8 0000f916 R_ARM_JUMP_SLOT 00000000 getpgid@GLIBC_2.4 │ │ │ │ +0321acdc 0000fa16 R_ARM_JUMP_SLOT 00000000 killpg@GLIBC_2.4 │ │ │ │ +0321ace0 00010016 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ +0321ace4 00010116 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ +0321ace8 00010416 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ +0321acec 00010616 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ +0321acf0 00010816 R_ARM_JUMP_SLOT 00000000 waitpid@GLIBC_2.4 │ │ │ │ +0321acf4 00010916 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ +0321acf8 00010b16 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ +0321acfc 0000fd16 R_ARM_JUMP_SLOT 00000000 _exit@GLIBC_2.4 │ │ │ │ +0321ad00 0000fc16 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ +0321ad04 00010c16 R_ARM_JUMP_SLOT 00000000 pipe2@GLIBC_2.9 │ │ │ │ +0321ad08 0000ff16 R_ARM_JUMP_SLOT 00000000 fork@GLIBC_2.4 │ │ │ │ +0321ad0c 0000fe16 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ +0321ad10 00010316 R_ARM_JUMP_SLOT 00000000 setgid@GLIBC_2.4 │ │ │ │ +0321ad14 00010216 R_ARM_JUMP_SLOT 00000000 getpwuid_r@GLIBC_2.4 │ │ │ │ +0321ad18 00010716 R_ARM_JUMP_SLOT 00000000 initgroups@GLIBC_2.4 │ │ │ │ +0321ad1c 00010516 R_ARM_JUMP_SLOT 00000000 setuid@GLIBC_2.4 │ │ │ │ +0321ad20 00010a16 R_ARM_JUMP_SLOT 00000000 chdir@GLIBC_2.4 │ │ │ │ +0321ad24 00010d16 R_ARM_JUMP_SLOT 00000000 execvpe@GLIBC_2.11 │ │ │ │ +0321ad28 00010e16 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ +0321ad2c 00011016 R_ARM_JUMP_SLOT 00000000 setpgid@GLIBC_2.4 │ │ │ │ +0321ad30 00011116 R_ARM_JUMP_SLOT 00000000 setsid@GLIBC_2.4 │ │ │ │ +0321ad34 00011316 R_ARM_JUMP_SLOT 00000000 sigemptyset@GLIBC_2.4 │ │ │ │ +0321ad38 00011416 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ +0321ad3c 00011516 R_ARM_JUMP_SLOT 00000000 execvp@GLIBC_2.4 │ │ │ │ +0321ad40 00011616 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addopen@GLIBC_2.4 │ │ │ │ +0321ad44 00011716 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addclose@GLIBC_2.4 │ │ │ │ +0321ad48 00011816 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_adddup2@GLIBC_2.4 │ │ │ │ +0321ad4c 00011916 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_init@GLIBC_2.4 │ │ │ │ +0321ad50 00011a16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_init@GLIBC_2.4 │ │ │ │ +0321ad54 0000fb16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addchdir_np@GLIBC_2.29 │ │ │ │ +0321ad58 00011b16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_destroy@GLIBC_2.4 │ │ │ │ +0321ad5c 00011c16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_destroy@GLIBC_2.4 │ │ │ │ +0321ad60 00011d16 R_ARM_JUMP_SLOT 00000000 sigaddset@GLIBC_2.4 │ │ │ │ +0321ad64 00011e16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setsigdefault@GLIBC_2.4 │ │ │ │ +0321ad68 00010f16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setflags@GLIBC_2.4 │ │ │ │ +0321ad6c 00011f16 R_ARM_JUMP_SLOT 00000000 posix_spawnp@GLIBC_2.15 │ │ │ │ +0321ad70 00012316 R_ARM_JUMP_SLOT 00000000 writev@GLIBC_2.4 │ │ │ │ +0321ad74 00012416 R_ARM_JUMP_SLOT 00000000 sendmsg@GLIBC_2.4 │ │ │ │ +0321ad78 00012516 R_ARM_JUMP_SLOT 00000000 recvmsg@GLIBC_2.4 │ │ │ │ +0321ad7c 00012616 R_ARM_JUMP_SLOT 00000000 gai_strerror@GLIBC_2.4 │ │ │ │ +0321ad80 00012716 R_ARM_JUMP_SLOT 00000000 htonl@GLIBC_2.4 │ │ │ │ +0321ad84 00012916 R_ARM_JUMP_SLOT 00000000 getsockopt@GLIBC_2.4 │ │ │ │ +0321ad88 00012816 R_ARM_JUMP_SLOT 00000000 setsockopt@GLIBC_2.4 │ │ │ │ +0321ad8c 00012a16 R_ARM_JUMP_SLOT 00000000 socket@GLIBC_2.4 │ │ │ │ +0321ad90 00012b16 R_ARM_JUMP_SLOT 00000000 bind@GLIBC_2.4 │ │ │ │ +0321ad94 00012c16 R_ARM_JUMP_SLOT 00000000 connect@GLIBC_2.4 │ │ │ │ +0321ad98 00012d16 R_ARM_JUMP_SLOT 00000000 listen@GLIBC_2.4 │ │ │ │ +0321ad9c 00012e16 R_ARM_JUMP_SLOT 00000000 accept4@GLIBC_2.10 │ │ │ │ +0321ada0 00012f16 R_ARM_JUMP_SLOT 00000000 ntohl@GLIBC_2.4 │ │ │ │ +0321ada4 00013016 R_ARM_JUMP_SLOT 00000000 ntohs@GLIBC_2.4 │ │ │ │ +0321ada8 00013116 R_ARM_JUMP_SLOT 00000000 htons@GLIBC_2.4 │ │ │ │ +0321adac 00013216 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ +0321adb0 00013316 R_ARM_JUMP_SLOT 00000000 getnameinfo@GLIBC_2.4 │ │ │ │ +0321adb4 00013516 R_ARM_JUMP_SLOT 00000000 getaddrinfo@GLIBC_2.4 │ │ │ │ +0321adb8 00013416 R_ARM_JUMP_SLOT 00000000 freeaddrinfo@GLIBC_2.4 │ │ │ │ +0321adbc 00013616 R_ARM_JUMP_SLOT 00000000 send@GLIBC_2.4 │ │ │ │ +0321adc0 00013816 R_ARM_JUMP_SLOT 00000000 sendto@GLIBC_2.4 │ │ │ │ +0321adc4 00013716 R_ARM_JUMP_SLOT 00000000 recvfrom@GLIBC_2.4 │ │ │ │ +0321adc8 00013916 R_ARM_JUMP_SLOT 00000000 recv@GLIBC_2.4 │ │ │ │ +0321adcc 00013a16 R_ARM_JUMP_SLOT 00000000 getsockname@GLIBC_2.4 │ │ │ │ +0321add0 00013b16 R_ARM_JUMP_SLOT 00000000 getpeername@GLIBC_2.4 │ │ │ │ +0321add4 00013c16 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ +0321add8 00013d16 R_ARM_JUMP_SLOT 00000000 realpath@GLIBC_2.4 │ │ │ │ +0321addc 00013e16 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ +0321ade0 00013f16 R_ARM_JUMP_SLOT 00000000 chown@GLIBC_2.4 │ │ │ │ +0321ade4 00014016 R_ARM_JUMP_SLOT 00000000 __utimensat64@GLIBC_2.34 │ │ │ │ +0321ade8 00014916 R_ARM_JUMP_SLOT 00000000 getpwnam_r@GLIBC_2.4 │ │ │ │ +0321adec 00014816 R_ARM_JUMP_SLOT 00000000 getgrnam_r@GLIBC_2.4 │ │ │ │ +0321adf0 00014716 R_ARM_JUMP_SLOT 00000000 getgrgid_r@GLIBC_2.4 │ │ │ │ +0321adf4 00015716 R_ARM_JUMP_SLOT 00000000 opendir@GLIBC_2.4 │ │ │ │ +0321adf8 00015a16 R_ARM_JUMP_SLOT 00000000 getcwd@GLIBC_2.4 │ │ │ │ +0321adfc 00015816 R_ARM_JUMP_SLOT 00000000 rmdir@GLIBC_2.4 │ │ │ │ +0321ae00 00015916 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ +0321ae04 00015b16 R_ARM_JUMP_SLOT 00000000 truncate64@GLIBC_2.4 │ │ │ │ +0321ae08 00015d16 R_ARM_JUMP_SLOT 00000000 mknod@GLIBC_2.33 │ │ │ │ +0321ae0c 00015c16 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +0321ae10 00016516 R_ARM_JUMP_SLOT 00000000 chmod@GLIBC_2.4 │ │ │ │ +0321ae14 00016416 R_ARM_JUMP_SLOT 00000000 access@GLIBC_2.4 │ │ │ │ +0321ae18 00016316 R_ARM_JUMP_SLOT 00000000 unlink@GLIBC_2.4 │ │ │ │ +0321ae1c 00016216 R_ARM_JUMP_SLOT 00000000 readlink@GLIBC_2.4 │ │ │ │ +0321ae20 00015e16 R_ARM_JUMP_SLOT 00000000 rename@GLIBC_2.4 │ │ │ │ +0321ae24 00015f16 R_ARM_JUMP_SLOT 00000000 symlink@GLIBC_2.4 │ │ │ │ +0321ae28 00016a16 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ +0321ae2c 00016d16 R_ARM_JUMP_SLOT 00000000 closedir@GLIBC_2.4 │ │ │ │ +0321ae30 00017616 R_ARM_JUMP_SLOT 00000000 openat64@GLIBC_2.4 │ │ │ │ +0321ae34 00018116 R_ARM_JUMP_SLOT 00000000 getpid@GLIBC_2.4 │ │ │ │ +0321ae38 00018716 R_ARM_JUMP_SLOT 00000000 tcflow@GLIBC_2.4 │ │ │ │ +0321ae3c 00018616 R_ARM_JUMP_SLOT 00000000 tcflush@GLIBC_2.4 │ │ │ │ +0321ae40 00018516 R_ARM_JUMP_SLOT 00000000 tcdrain@GLIBC_2.4 │ │ │ │ +0321ae44 00018416 R_ARM_JUMP_SLOT 00000000 tcsendbreak@GLIBC_2.4 │ │ │ │ +0321ae48 00018316 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ +0321ae4c 00018216 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ +0321ae50 00017d16 R_ARM_JUMP_SLOT 00000000 cfsetospeed@GLIBC_2.42 │ │ │ │ +0321ae54 00017a16 R_ARM_JUMP_SLOT 00000000 cfgetospeed@GLIBC_2.42 │ │ │ │ +0321ae58 00017b16 R_ARM_JUMP_SLOT 00000000 cfsetispeed@GLIBC_2.42 │ │ │ │ +0321ae5c 00017816 R_ARM_JUMP_SLOT 00000000 cfgetispeed@GLIBC_2.42 │ │ │ │ +0321ae60 00018b16 R_ARM_JUMP_SLOT 00000000 readdir64@GLIBC_2.4 │ │ │ │ +0321ae64 00012116 R_ARM_JUMP_SLOT 00000000 __clock_getres64@GLIBC_2.34 │ │ │ │ +0321ae68 00012016 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ +0321ae6c 00018c16 R_ARM_JUMP_SLOT 00000000 tzset@GLIBC_2.4 │ │ │ │ +0321ae70 00012216 R_ARM_JUMP_SLOT 00000000 __localtime64_r@GLIBC_2.34 │ │ │ │ +0321ae74 0000b416 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ +0321ae78 00018d16 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ +0321ae7c 0000c016 R_ARM_JUMP_SLOT 00000000 sincosf@GLIBC_2.4 │ │ │ │ +0321ae80 0000d716 R_ARM_JUMP_SLOT 00000000 expf@GLIBC_2.27 │ │ │ │ +0321ae84 0000cb16 R_ARM_JUMP_SLOT 00000000 sinhf@GLIBC_2.4 │ │ │ │ +0321ae88 0000d816 R_ARM_JUMP_SLOT 00000000 coshf@GLIBC_2.4 │ │ │ │ +0321ae8c 0000d016 R_ARM_JUMP_SLOT 00000000 sincos@GLIBC_2.4 │ │ │ │ +0321ae90 0000c616 R_ARM_JUMP_SLOT 00000000 logf@GLIBC_2.27 │ │ │ │ +0321ae94 0000d216 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ +0321ae98 0000dc16 R_ARM_JUMP_SLOT 00000000 sinh@GLIBC_2.4 │ │ │ │ +0321ae9c 0000bb16 R_ARM_JUMP_SLOT 00000000 cosh@GLIBC_2.4 │ │ │ │ +0321aea0 0000c916 R_ARM_JUMP_SLOT 00000000 sin@GLIBC_2.4 │ │ │ │ +0321aea4 0000c316 R_ARM_JUMP_SLOT 00000000 expm1@GLIBC_2.4 │ │ │ │ +0321aea8 0000db16 R_ARM_JUMP_SLOT 00000000 sinf@GLIBC_2.4 │ │ │ │ +0321aeac 0000d616 R_ARM_JUMP_SLOT 00000000 expm1f@GLIBC_2.4 │ │ │ │ +0321aeb0 0000cd16 R_ARM_JUMP_SLOT 00000000 log1p@GLIBC_2.4 │ │ │ │ +0321aeb4 0000d916 R_ARM_JUMP_SLOT 00000000 log1pf@GLIBC_2.4 │ │ │ │ +0321aeb8 0000ad16 R_ARM_JUMP_SLOT 00000000 ftruncate64@GLIBC_2.4 │ │ │ │ +0321aebc 0000af16 R_ARM_JUMP_SLOT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ +0321aec0 0000ae16 R_ARM_JUMP_SLOT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ +0321aec4 0000ab16 R_ARM_JUMP_SLOT 00000000 open64@GLIBC_2.4 │ │ │ │ +0321aec8 0000ac16 R_ARM_JUMP_SLOT 00000000 nl_langinfo@GLIBC_2.4 │ │ │ │ +0321aecc 0000aa16 R_ARM_JUMP_SLOT 00000000 calloc@GLIBC_2.4 │ │ │ │ +0321aed0 0000bc16 R_ARM_JUMP_SLOT 00000000 cosf@GLIBC_2.4 │ │ │ │ +0321aed4 0000c716 R_ARM_JUMP_SLOT 00000000 tanf@GLIBC_2.4 │ │ │ │ +0321aed8 0000c816 R_ARM_JUMP_SLOT 00000000 asinf@GLIBC_2.4 │ │ │ │ +0321aedc 0000cf16 R_ARM_JUMP_SLOT 00000000 acosf@GLIBC_2.4 │ │ │ │ +0321aee0 0000ba16 R_ARM_JUMP_SLOT 00000000 atanf@GLIBC_2.4 │ │ │ │ +0321aee4 0000ce16 R_ARM_JUMP_SLOT 00000000 tanhf@GLIBC_2.4 │ │ │ │ +0321aee8 0000d416 R_ARM_JUMP_SLOT 00000000 asinhf@GLIBC_2.4 │ │ │ │ +0321aeec 0000b816 R_ARM_JUMP_SLOT 00000000 acoshf@GLIBC_2.4 │ │ │ │ +0321aef0 0000de16 R_ARM_JUMP_SLOT 00000000 atanhf@GLIBC_2.4 │ │ │ │ +0321aef4 0000d116 R_ARM_JUMP_SLOT 00000000 powf@GLIBC_2.27 │ │ │ │ +0321aef8 0000b916 R_ARM_JUMP_SLOT 00000000 cos@GLIBC_2.4 │ │ │ │ +0321aefc 0000c516 R_ARM_JUMP_SLOT 00000000 tan@GLIBC_2.4 │ │ │ │ +0321af00 0000c416 R_ARM_JUMP_SLOT 00000000 asin@GLIBC_2.4 │ │ │ │ +0321af04 0000dd16 R_ARM_JUMP_SLOT 00000000 acos@GLIBC_2.4 │ │ │ │ +0321af08 0000bf16 R_ARM_JUMP_SLOT 00000000 atan@GLIBC_2.4 │ │ │ │ +0321af0c 0000ca16 R_ARM_JUMP_SLOT 00000000 tanh@GLIBC_2.4 │ │ │ │ +0321af10 0000cc16 R_ARM_JUMP_SLOT 00000000 asinh@GLIBC_2.4 │ │ │ │ +0321af14 0000d316 R_ARM_JUMP_SLOT 00000000 acosh@GLIBC_2.4 │ │ │ │ +0321af18 0000bd16 R_ARM_JUMP_SLOT 00000000 atanh@GLIBC_2.4 │ │ │ │ +0321af1c 0000c116 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ +0321af20 00018816 R_ARM_JUMP_SLOT 00000000 isatty@GLIBC_2.4 │ │ │ │ +0321af24 00016b16 R_ARM_JUMP_SLOT 00000000 putenv@GLIBC_2.4 │ │ │ │ +0321af28 0000a616 R_ARM_JUMP_SLOT 00000000 sigprocmask@GLIBC_2.4 │ │ │ │ +0321af2c 0000a716 R_ARM_JUMP_SLOT 00000000 mkfifo@GLIBC_2.4 │ │ │ │ +0321af30 0000a916 R_ARM_JUMP_SLOT 00000000 __utime64@GLIBC_2.34 │ │ │ │ +0321af34 0000a816 R_ARM_JUMP_SLOT 00000000 lseek64@GLIBC_2.4 │ │ │ │ +0321af38 00016016 R_ARM_JUMP_SLOT 00000000 link@GLIBC_2.4 │ │ │ │ +0321af3c 00016716 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ +0321af40 0000a316 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ +0321af44 0000a216 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ +0321af48 0000a116 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ +0321af4c 0000a016 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ +0321af50 00009f16 R_ARM_JUMP_SLOT 00000000 __xpg_strerror_r@GLIBC_2.4 │ │ │ │ +0321af54 00009e16 R_ARM_JUMP_SLOT 00000000 eventfd_write@GLIBC_2.7 │ │ │ │ +0321af58 00009d16 R_ARM_JUMP_SLOT 00000000 eventfd@GLIBC_2.7 │ │ │ │ +0321af5c 00009c16 R_ARM_JUMP_SLOT 00000000 epoll_wait@GLIBC_2.4 │ │ │ │ +0321af60 00009b16 R_ARM_JUMP_SLOT 00000000 epoll_ctl@GLIBC_2.4 │ │ │ │ +0321af64 00009a16 R_ARM_JUMP_SLOT 00000000 epoll_create@GLIBC_2.4 │ │ │ │ +0321af68 00009916 R_ARM_JUMP_SLOT 00000000 __gmpn_rshift │ │ │ │ +0321af6c 00009816 R_ARM_JUMP_SLOT 00000000 __gmpn_lshift │ │ │ │ +0321af70 00009716 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d │ │ │ │ +0321af74 00009616 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d_2exp │ │ │ │ +0321af78 0000be16 R_ARM_JUMP_SLOT 00000000 ldexp@GLIBC_2.4 │ │ │ │ +0321af7c 00009516 R_ARM_JUMP_SLOT 00000000 __gmpn_gcd_1 │ │ │ │ +0321af80 00009416 R_ARM_JUMP_SLOT 00000000 __gmpz_init │ │ │ │ +0321af84 00009316 R_ARM_JUMP_SLOT 00000000 __gmpz_gcd │ │ │ │ +0321af88 00009216 R_ARM_JUMP_SLOT 00000000 __gmpz_clear │ │ │ │ +0321af8c 00009116 R_ARM_JUMP_SLOT 00000000 __gmpz_gcdext │ │ │ │ +0321af90 00009016 R_ARM_JUMP_SLOT 00000000 __gmpn_tdiv_qr │ │ │ │ +0321af94 00008f16 R_ARM_JUMP_SLOT 00000000 __gmpz_sizeinbase │ │ │ │ +0321af98 00008e16 R_ARM_JUMP_SLOT 00000000 __gmpz_export │ │ │ │ +0321af9c 00008d16 R_ARM_JUMP_SLOT 00000000 __gmpz_probab_prime_p │ │ │ │ +0321afa0 00008c16 R_ARM_JUMP_SLOT 00000000 __gmpz_nextprime │ │ │ │ +0321afa4 00008b16 R_ARM_JUMP_SLOT 00000000 __gmpz_powm │ │ │ │ +0321afa8 00008a16 R_ARM_JUMP_SLOT 00000000 __gmpz_powm_sec │ │ │ │ +0321afac 00008916 R_ARM_JUMP_SLOT 00000000 __gmpz_invert │ │ │ │ +0321afb0 00008816 R_ARM_JUMP_SLOT 00000000 __gmpn_and_n │ │ │ │ +0321afb4 00008716 R_ARM_JUMP_SLOT 00000000 __gmpn_andn_n │ │ │ │ +0321afb8 00008616 R_ARM_JUMP_SLOT 00000000 __gmpn_ior_n │ │ │ │ +0321afbc 00008516 R_ARM_JUMP_SLOT 00000000 __gmpn_xor_n │ │ │ │ +0321afc0 00008416 R_ARM_JUMP_SLOT 00000000 __gmpn_cmp │ │ │ │ +0321afc4 00008316 R_ARM_JUMP_SLOT 00000000 __gmpn_divrem_1 │ │ │ │ +0321afc8 00008216 R_ARM_JUMP_SLOT 00000000 __gmpn_add │ │ │ │ +0321afcc 00008116 R_ARM_JUMP_SLOT 00000000 __gmpn_sub │ │ │ │ +0321afd0 00008016 R_ARM_JUMP_SLOT 00000000 __gmpn_mod_1 │ │ │ │ +0321afd4 00007f16 R_ARM_JUMP_SLOT 00000000 __gmpn_add_1 │ │ │ │ +0321afd8 00007e16 R_ARM_JUMP_SLOT 00000000 __gmpn_sub_1 │ │ │ │ +0321afdc 00007d16 R_ARM_JUMP_SLOT 00000000 __gmpn_mul_1 │ │ │ │ +0321afe0 00007c16 R_ARM_JUMP_SLOT 00000000 __gmpn_mul │ │ │ │ +0321afe4 00007a16 R_ARM_JUMP_SLOT 00000000 strcmp@GLIBC_2.4 │ │ │ │ +0321afe8 00007916 R_ARM_JUMP_SLOT 00000000 snprintf@GLIBC_2.4 │ │ │ │ +0321afec 00007616 R_ARM_JUMP_SLOT 00000000 fflush@GLIBC_2.4 │ │ │ │ +0321aff0 00007416 R_ARM_JUMP_SLOT 00000000 strtod@GLIBC_2.4 │ │ │ │ +0321aff4 00007216 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ +0321aff8 00006f16 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ +0321affc 00007016 R_ARM_JUMP_SLOT 00000000 vfprintf@GLIBC_2.4 │ │ │ │ +0321b000 00007816 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ +0321b004 00007716 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ +0321b008 00007516 R_ARM_JUMP_SLOT 00000000 strdup@GLIBC_2.4 │ │ │ │ +0321b00c 00006c16 R_ARM_JUMP_SLOT 00000000 __isoc23_strtoul@GLIBC_2.38 │ │ │ │ +0321b010 00014c16 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ +0321b014 00014f16 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ +0321b018 00006916 R_ARM_JUMP_SLOT 00000000 __isoc23_strtol@GLIBC_2.38 │ │ │ │ +0321b01c 00007116 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ +0321b020 00006e16 R_ARM_JUMP_SLOT 00000000 fprintf@GLIBC_2.4 │ │ │ │ +0321b024 00006d16 R_ARM_JUMP_SLOT 00000000 fputc@GLIBC_2.4 │ │ │ │ +0321b028 0000b216 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ +0321b02c 00006a16 R_ARM_JUMP_SLOT 00000000 strerror@GLIBC_2.4 │ │ │ │ +0321b030 00006816 R_ARM_JUMP_SLOT 00000000 setlocale@GLIBC_2.4 │ │ │ │ +0321b034 00006716 R_ARM_JUMP_SLOT 00000000 strnlen@GLIBC_2.4 │ │ │ │ +0321b038 00006316 R_ARM_JUMP_SLOT 00000000 posix_memalign@GLIBC_2.4 │ │ │ │ +0321b03c 00006616 R_ARM_JUMP_SLOT 00000000 __nanosleep64@GLIBC_2.34 │ │ │ │ +0321b040 00006516 R_ARM_JUMP_SLOT 00000000 __time64@GLIBC_2.34 │ │ │ │ +0321b044 00006416 R_ARM_JUMP_SLOT 00000000 __ctime64_r@GLIBC_2.34 │ │ │ │ +0321b048 0000b116 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ +0321b04c 00006116 R_ARM_JUMP_SLOT 00000000 puts@GLIBC_2.4 │ │ │ │ +0321b050 00006216 R_ARM_JUMP_SLOT 00000000 printf@GLIBC_2.4 │ │ │ │ +0321b054 00006016 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ +0321b058 00018016 R_ARM_JUMP_SLOT 00000000 getppid@GLIBC_2.4 │ │ │ │ +0321b05c 00005f16 R_ARM_JUMP_SLOT 00000000 vsnprintf@GLIBC_2.4 │ │ │ │ +0321b060 00005e16 R_ARM_JUMP_SLOT 00000000 stpcpy@GLIBC_2.4 │ │ │ │ +0321b064 00005d16 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ +0321b068 00005c16 R_ARM_JUMP_SLOT 00000000 ffi_closure_free@LIBFFI_CLOSURE_8.0 │ │ │ │ +0321b06c 00019016 R_ARM_JUMP_SLOT 0000caa8 ffi_prep_cif@LIBFFI_BASE_8.0 │ │ │ │ +0321b070 00005b16 R_ARM_JUMP_SLOT 00000000 ffi_closure_alloc@LIBFFI_CLOSURE_8.0 │ │ │ │ +0321b074 00005a16 R_ARM_JUMP_SLOT 00000000 ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 │ │ │ │ +0321b078 00004d16 R_ARM_JUMP_SLOT 00000000 clock_getcpuclockid@GLIBC_2.17 │ │ │ │ +0321b07c 00004c16 R_ARM_JUMP_SLOT 00000000 __getrusage64@GLIBC_2.34 │ │ │ │ +0321b080 00004216 R_ARM_JUMP_SLOT 00000000 pthread_mutex_lock@GLIBC_2.4 │ │ │ │ +0321b084 00004416 R_ARM_JUMP_SLOT 00000000 pthread_mutex_unlock@GLIBC_2.4 │ │ │ │ +0321b088 00004b16 R_ARM_JUMP_SLOT 00000000 timerfd_create@GLIBC_2.8 │ │ │ │ +0321b08c 00004a16 R_ARM_JUMP_SLOT 00000000 __timerfd_settime64@GLIBC_2.34 │ │ │ │ +0321b090 00014216 R_ARM_JUMP_SLOT 00000000 sigfillset@GLIBC_2.4 │ │ │ │ +0321b094 00002316 R_ARM_JUMP_SLOT 00000000 pthread_sigmask@GLIBC_2.32 │ │ │ │ +0321b098 00004916 R_ARM_JUMP_SLOT 00000000 pthread_join@GLIBC_2.34 │ │ │ │ +0321b09c 00004816 R_ARM_JUMP_SLOT 00000000 pthread_detach@GLIBC_2.34 │ │ │ │ +0321b0a0 00004716 R_ARM_JUMP_SLOT 00000000 mmap64@GLIBC_2.4 │ │ │ │ +0321b0a4 00004616 R_ARM_JUMP_SLOT 00000000 madvise@GLIBC_2.4 │ │ │ │ +0321b0a8 00004516 R_ARM_JUMP_SLOT 00000000 munmap@GLIBC_2.4 │ │ │ │ +0321b0ac 00004316 R_ARM_JUMP_SLOT 00000000 mbind@libnuma_1.1 │ │ │ │ +0321b0b0 00004116 R_ARM_JUMP_SLOT 00000000 numa_available@libnuma_1.1 │ │ │ │ +0321b0b4 00004016 R_ARM_JUMP_SLOT 00000000 numa_num_configured_nodes@libnuma_1.2 │ │ │ │ +0321b0b8 00003f16 R_ARM_JUMP_SLOT 00000000 numa_get_mems_allowed@libnuma_1.2 │ │ │ │ +0321b0bc 00003e16 R_ARM_JUMP_SLOT 00000000 numa_bitmask_free@libnuma_1.2 │ │ │ │ +0321b0c0 00003d16 R_ARM_JUMP_SLOT 00000000 pthread_self@GLIBC_2.4 │ │ │ │ +0321b0c4 00003c16 R_ARM_JUMP_SLOT 00000000 pthread_setname_np@GLIBC_2.34 │ │ │ │ +0321b0c8 00003816 R_ARM_JUMP_SLOT 00000000 pthread_condattr_init@GLIBC_2.4 │ │ │ │ +0321b0cc 00003b16 R_ARM_JUMP_SLOT 00000000 pthread_condattr_setclock@GLIBC_2.34 │ │ │ │ +0321b0d0 00003716 R_ARM_JUMP_SLOT 00000000 pthread_cond_init@GLIBC_2.4 │ │ │ │ +0321b0d4 00003316 R_ARM_JUMP_SLOT 00000000 pthread_condattr_destroy@GLIBC_2.4 │ │ │ │ +0321b0d8 00003516 R_ARM_JUMP_SLOT 00000000 pthread_cond_destroy@GLIBC_2.4 │ │ │ │ +0321b0dc 00003216 R_ARM_JUMP_SLOT 00000000 pthread_cond_broadcast@GLIBC_2.4 │ │ │ │ +0321b0e0 00002e16 R_ARM_JUMP_SLOT 00000000 pthread_cond_signal@GLIBC_2.4 │ │ │ │ +0321b0e4 00003016 R_ARM_JUMP_SLOT 00000000 pthread_cond_wait@GLIBC_2.4 │ │ │ │ +0321b0e8 00003a16 R_ARM_JUMP_SLOT 00000000 __pthread_cond_timedwait64@GLIBC_2.34 │ │ │ │ +0321b0ec 00002c16 R_ARM_JUMP_SLOT 00000000 sched_yield@GLIBC_2.4 │ │ │ │ +0321b0f0 00002a16 R_ARM_JUMP_SLOT 00000000 pthread_exit@GLIBC_2.4 │ │ │ │ +0321b0f4 00003916 R_ARM_JUMP_SLOT 00000000 pthread_create@GLIBC_2.34 │ │ │ │ +0321b0f8 00003616 R_ARM_JUMP_SLOT 00000000 pthread_mutex_init@GLIBC_2.4 │ │ │ │ +0321b0fc 00003416 R_ARM_JUMP_SLOT 00000000 pthread_mutex_destroy@GLIBC_2.4 │ │ │ │ +0321b100 00003116 R_ARM_JUMP_SLOT 00000000 pthread_key_create@GLIBC_2.34 │ │ │ │ +0321b104 00002f16 R_ARM_JUMP_SLOT 00000000 pthread_getspecific@GLIBC_2.34 │ │ │ │ +0321b108 00002d16 R_ARM_JUMP_SLOT 00000000 pthread_setspecific@GLIBC_2.34 │ │ │ │ +0321b10c 00002b16 R_ARM_JUMP_SLOT 00000000 pthread_key_delete@GLIBC_2.34 │ │ │ │ +0321b110 00002916 R_ARM_JUMP_SLOT 00000000 sched_setaffinity@GLIBC_2.4 │ │ │ │ +0321b114 00002816 R_ARM_JUMP_SLOT 00000000 numa_run_on_node@libnuma_1.1 │ │ │ │ +0321b118 00002716 R_ARM_JUMP_SLOT 00000000 pthread_kill@GLIBC_2.34 │ │ │ │ +0321b11c 00002516 R_ARM_JUMP_SLOT 00000000 syscall@GLIBC_2.4 │ │ │ │ +0321b120 00002616 R_ARM_JUMP_SLOT 00000000 __select64@GLIBC_2.34 │ │ │ │ +0321b124 00002416 R_ARM_JUMP_SLOT 00000000 pause@GLIBC_2.4 │ │ │ │ +0321b128 00014116 R_ARM_JUMP_SLOT 00000000 sigdelset@GLIBC_2.4 │ │ │ │ +0321b12c 0000c216 R_ARM_JUMP_SLOT 00000000 log2@GLIBC_2.29 │ │ │ │ +0321b130 0000d516 R_ARM_JUMP_SLOT 00000000 ceil@GLIBC_2.4 │ │ │ │ +0321b134 00002216 R_ARM_JUMP_SLOT 00000000 getc@GLIBC_2.4 │ │ │ │ +0321b138 00002116 R_ARM_JUMP_SLOT 00000000 pthread_mutex_trylock@GLIBC_2.34 │ │ │ │ +0321b13c 00018e16 R_ARM_JUMP_SLOT 0000cd18 ffi_call@LIBFFI_BASE_8.0 │ │ │ │ +0321b140 00002016 R_ARM_JUMP_SLOT 00000000 dlerror@GLIBC_2.34 │ │ │ │ +0321b144 00001f16 R_ARM_JUMP_SLOT 00000000 dlsym@GLIBC_2.34 │ │ │ │ +0321b148 00001e16 R_ARM_JUMP_SLOT 00000000 regcomp@GLIBC_2.4 │ │ │ │ +0321b14c 00001d16 R_ARM_JUMP_SLOT 00000000 regfree@GLIBC_2.4 │ │ │ │ +0321b150 00001816 R_ARM_JUMP_SLOT 00000000 dirname@GLIBC_2.4 │ │ │ │ +0321b154 00001c16 R_ARM_JUMP_SLOT 00000000 freelocale@GLIBC_2.4 │ │ │ │ +0321b158 00001b16 R_ARM_JUMP_SLOT 00000000 uselocale@GLIBC_2.4 │ │ │ │ +0321b15c 00001a16 R_ARM_JUMP_SLOT 00000000 newlocale@GLIBC_2.4 │ │ │ │ +0321b160 00001916 R_ARM_JUMP_SLOT 00000000 fputs@GLIBC_2.4 │ │ │ │ +0321b164 00000d16 R_ARM_JUMP_SLOT 00000000 __isoc23_sscanf@GLIBC_2.38 │ │ │ │ +0321b168 00001716 R_ARM_JUMP_SLOT 00000000 regexec@GLIBC_2.4 │ │ │ │ +0321b16c 00001616 R_ARM_JUMP_SLOT 00000000 fgets@GLIBC_2.4 │ │ │ │ +0321b170 00001516 R_ARM_JUMP_SLOT 00000000 fread@GLIBC_2.4 │ │ │ │ +0321b174 00001416 R_ARM_JUMP_SLOT 00000000 ftell@GLIBC_2.4 │ │ │ │ +0321b178 00001316 R_ARM_JUMP_SLOT 00000000 feof@GLIBC_2.4 │ │ │ │ +0321b17c 00001216 R_ARM_JUMP_SLOT 00000000 fseek@GLIBC_2.4 │ │ │ │ +0321b180 00001116 R_ARM_JUMP_SLOT 00000000 dlclose@GLIBC_2.34 │ │ │ │ +0321b184 00001016 R_ARM_JUMP_SLOT 00000000 dlopen@GLIBC_2.34 │ │ │ │ +0321b188 00000f16 R_ARM_JUMP_SLOT 00000000 dlinfo@GLIBC_2.34 │ │ │ │ +0321b18c 00000e16 R_ARM_JUMP_SLOT 00000000 dl_iterate_phdr@GLIBC_2.4 │ │ │ │ +0321b190 00000c16 R_ARM_JUMP_SLOT 00000000 mprotect@GLIBC_2.4 │ │ │ │ +0321b194 00000216 R_ARM_JUMP_SLOT 00000000 __cxa_atexit@GLIBC_2.4 │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -1,11 +1,11 @@ │ │ │ │ │ │ │ │ -Dynamic section at offset 0x2ff5edc contains 30 entries: │ │ │ │ +Dynamic section at offset 0x2ff4edc contains 30 entries: │ │ │ │ Tag Type Name/Value │ │ │ │ - 0x00000003 (PLTGOT) 0x321bc28 │ │ │ │ + 0x00000003 (PLTGOT) 0x321ac38 │ │ │ │ 0x00000002 (PLTRELSZ) 2728 (bytes) │ │ │ │ 0x00000017 (JMPREL) 0xb368 │ │ │ │ 0x00000014 (PLTREL) REL │ │ │ │ 0x00000011 (REL) 0xb258 │ │ │ │ 0x00000012 (RELSZ) 272 (bytes) │ │ │ │ 0x00000013 (RELENT) 8 (bytes) │ │ │ │ 0x00000015 (DEBUG) 0x0 │ │ │ │ @@ -18,16 +18,16 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libtinfo.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libz.so.1] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmp.so.10] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libffi.so.8] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libnuma.so.1] │ │ │ │ 0x0000000c (INIT) 0xbe10 │ │ │ │ - 0x0000000d (FINI) 0x2e323b4 │ │ │ │ - 0x0000001a (FINI_ARRAY) 0x2ffe7c4 │ │ │ │ + 0x0000000d (FINI) 0x2e32224 │ │ │ │ + 0x0000001a (FINI_ARRAY) 0x2ffd7c4 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ - 0x00000019 (INIT_ARRAY) 0x2ffe7c8 │ │ │ │ + 0x00000019 (INIT_ARRAY) 0x2ffd7c8 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 8 (bytes) │ │ │ │ 0x6ffffff0 (VERSYM) 0xad74 │ │ │ │ 0x6ffffffe (VERNEED) 0xb098 │ │ │ │ 0x6fffffff (VERNEEDNUM) 5 │ │ │ │ 0x00000000 (NULL) 0x0 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,12 +1,12 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: b0e51e0fb7a0a4fbc684679e3373f604cc1954b5 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: fa67b5846bf3805171abf31cf4022523b2caedea │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.gold-version │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000009 NT_GNU_GOLD_VERSION (gold version) Version: gold 1.16 │ │ │ ├── readelf --wide --version-info {} │ │ │ │ @@ -55,73 +55,73 @@ │ │ │ │ 0cc: 16 (GLIBC_2.4) 16 (GLIBC_2.4) 16 (GLIBC_2.4) 16 (GLIBC_2.4) │ │ │ │ 0d0: 16 (GLIBC_2.4) 18 (GLIBC_2.27) 17 (GLIBC_2.29) 16 (GLIBC_2.4) │ │ │ │ 0d4: 16 (GLIBC_2.4) 16 (GLIBC_2.4) 16 (GLIBC_2.4) 18 (GLIBC_2.27) │ │ │ │ 0d8: 16 (GLIBC_2.4) 16 (GLIBC_2.4) 17 (GLIBC_2.29) 16 (GLIBC_2.4) │ │ │ │ 0dc: 16 (GLIBC_2.4) 16 (GLIBC_2.4) 16 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 0e0: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 0e4: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 0 (*local*) │ │ │ │ - 0e8: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 0 (*local*) 0 (*local*) │ │ │ │ - 0ec: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 0e8: 3 (GLIBC_2.4) 2 (GLIBC_2.34) 2 (GLIBC_2.34) 2 (GLIBC_2.34) │ │ │ │ + 0ec: 2 (GLIBC_2.34) 3 (GLIBC_2.4) 0 (*local*) 0 (*local*) │ │ │ │ 0f0: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 0f4: 0 (*local*) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 0f8: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 0f4: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 0f8: 0 (*local*) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 9 (GLIBC_2.29) │ │ │ │ 0fc: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 100: 9 (GLIBC_2.10) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 104: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 100: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 104: 2 (GLIBC_2.34) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 108: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 10c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 110: a (GLIBC_2.29) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 114: 3 (GLIBC_2.4) 2 (GLIBC_2.34) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 10c: a (GLIBC_2.9) b (GLIBC_2.11) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 110: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 114: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 118: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 11c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 120: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) b (GLIBC_2.9) │ │ │ │ + 11c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) c (GLIBC_2.15) │ │ │ │ + 120: 2 (GLIBC_2.34) 2 (GLIBC_2.34) 2 (GLIBC_2.34) 3 (GLIBC_2.4) │ │ │ │ 124: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 128: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 12c: c (GLIBC_2.11) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 130: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) d (GLIBC_2.15) │ │ │ │ + 12c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) d (GLIBC_2.10) 3 (GLIBC_2.4) │ │ │ │ + 130: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 134: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 138: 3 (GLIBC_2.4) 2 (GLIBC_2.34) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 138: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 13c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 140: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 140: 2 (GLIBC_2.34) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 144: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 148: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 14c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 150: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 154: 2 (GLIBC_2.34) e (GLIBC_2.33) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 154: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 158: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 15c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 15c: 2 (GLIBC_2.34) e (GLIBC_2.33) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 160: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 164: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 168: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 2 (GLIBC_2.34) │ │ │ │ - 16c: 2 (GLIBC_2.34) 2 (GLIBC_2.34) 2 (GLIBC_2.34) f (GLIBC_2.28) │ │ │ │ + 168: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 16c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) f (GLIBC_2.28) │ │ │ │ 170: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 174: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 10 (GLIBC_2.42) 3 (GLIBC_2.4) │ │ │ │ + 174: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 178: 10 (GLIBC_2.42) 3 (GLIBC_2.4) 10 (GLIBC_2.42) 10 (GLIBC_2.42) │ │ │ │ - 17c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 17c: 3 (GLIBC_2.4) 10 (GLIBC_2.42) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 180: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 184: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 188: 3 (GLIBC_2.4) 2 (GLIBC_2.34) 2 (GLIBC_2.34) 3 (GLIBC_2.4) │ │ │ │ - 18c: 2 (GLIBC_2.34) 3 (GLIBC_2.4) 12 (LIBFFI_BASE_8.0) 3 (GLIBC_2.4) │ │ │ │ + 188: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 18c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 12 (LIBFFI_BASE_8.0) 3 (GLIBC_2.4) │ │ │ │ 190: 12 (LIBFFI_BASE_8.0) │ │ │ │ │ │ │ │ Version needs section '.gnu.version_r' contains 5 entries: │ │ │ │ Addr: 0x000000000000b098 Offset: 0x00003098 Link: 5 (.dynstr) │ │ │ │ 000000: Version: 1 File: libc.so.6 Cnt: 15 │ │ │ │ 0x0010: Name: GLIBC_2.34 Flags: none Version: 2 │ │ │ │ 0x0020: Name: GLIBC_2.4 Flags: none Version: 3 │ │ │ │ 0x0030: Name: GLIBC_2.38 Flags: none Version: 4 │ │ │ │ 0x0040: Name: GLIBC_2.32 Flags: none Version: 5 │ │ │ │ 0x0050: Name: GLIBC_2.8 Flags: none Version: 6 │ │ │ │ 0x0060: Name: GLIBC_2.17 Flags: none Version: 7 │ │ │ │ 0x0070: Name: GLIBC_2.7 Flags: none Version: 8 │ │ │ │ - 0x0080: Name: GLIBC_2.10 Flags: none Version: 9 │ │ │ │ - 0x0090: Name: GLIBC_2.29 Flags: none Version: 10 │ │ │ │ - 0x00a0: Name: GLIBC_2.9 Flags: none Version: 11 │ │ │ │ - 0x00b0: Name: GLIBC_2.11 Flags: none Version: 12 │ │ │ │ - 0x00c0: Name: GLIBC_2.15 Flags: none Version: 13 │ │ │ │ + 0x0080: Name: GLIBC_2.29 Flags: none Version: 9 │ │ │ │ + 0x0090: Name: GLIBC_2.9 Flags: none Version: 10 │ │ │ │ + 0x00a0: Name: GLIBC_2.11 Flags: none Version: 11 │ │ │ │ + 0x00b0: Name: GLIBC_2.15 Flags: none Version: 12 │ │ │ │ + 0x00c0: Name: GLIBC_2.10 Flags: none Version: 13 │ │ │ │ 0x00d0: Name: GLIBC_2.33 Flags: none Version: 14 │ │ │ │ 0x00e0: Name: GLIBC_2.28 Flags: none Version: 15 │ │ │ │ 0x00f0: Name: GLIBC_2.42 Flags: none Version: 16 │ │ │ │ 0x0100: Version: 1 File: libtinfo.so.6 Cnt: 1 │ │ │ │ 0x0110: Name: NCURSES6_TINFO_5.0.19991023 Flags: none Version: 17 │ │ │ │ 0x0120: Version: 1 File: libffi.so.8 Cnt: 2 │ │ │ │ 0x0130: Name: LIBFFI_BASE_8.0 Flags: none Version: 18 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -145,105 +145,105 @@ │ │ │ │ __assert_fail │ │ │ │ _ITM_deregisterTMCloneTable │ │ │ │ _ITM_registerTMCloneTable │ │ │ │ libm.so.6 │ │ │ │ GLIBC_2.29 │ │ │ │ GLIBC_2.27 │ │ │ │ __gmpn_popcount │ │ │ │ +__lutimes64 │ │ │ │ +__futimes64 │ │ │ │ +__futimens64 │ │ │ │ +__utimes64 │ │ │ │ inflateInit2_ │ │ │ │ deflateInit2_ │ │ │ │ inflateSetDictionary │ │ │ │ deflateSetDictionary │ │ │ │ inflateEnd │ │ │ │ deflateEnd │ │ │ │ inflateReset │ │ │ │ zlibVersion │ │ │ │ -gai_strerror │ │ │ │ -setsockopt │ │ │ │ -getsockopt │ │ │ │ -GLIBC_2.10 │ │ │ │ -getaddrinfo │ │ │ │ -getnameinfo │ │ │ │ -freeaddrinfo │ │ │ │ -recvfrom │ │ │ │ -getpeername │ │ │ │ -getsockname │ │ │ │ posix_spawn_file_actions_addchdir_np │ │ │ │ getpwuid_r │ │ │ │ __fcntl_time64 │ │ │ │ initgroups │ │ │ │ __errno_location │ │ │ │ -sigemptyset │ │ │ │ GLIBC_2.9 │ │ │ │ +GLIBC_2.11 │ │ │ │ +posix_spawnattr_setflags │ │ │ │ +sigemptyset │ │ │ │ sigaction │ │ │ │ -posix_spawn_file_actions_addclose │ │ │ │ posix_spawn_file_actions_addopen │ │ │ │ -posix_spawn_file_actions_init │ │ │ │ +posix_spawn_file_actions_addclose │ │ │ │ posix_spawn_file_actions_adddup2 │ │ │ │ -GLIBC_2.11 │ │ │ │ +posix_spawn_file_actions_init │ │ │ │ posix_spawnattr_init │ │ │ │ posix_spawn_file_actions_destroy │ │ │ │ posix_spawnattr_destroy │ │ │ │ sigaddset │ │ │ │ posix_spawnattr_setsigdefault │ │ │ │ -posix_spawnattr_setflags │ │ │ │ posix_spawnp │ │ │ │ GLIBC_2.15 │ │ │ │ +__clock_gettime64 │ │ │ │ +__clock_getres64 │ │ │ │ +__localtime64_r │ │ │ │ +gai_strerror │ │ │ │ +setsockopt │ │ │ │ +getsockopt │ │ │ │ +GLIBC_2.10 │ │ │ │ +getnameinfo │ │ │ │ +freeaddrinfo │ │ │ │ +getaddrinfo │ │ │ │ +recvfrom │ │ │ │ +getsockname │ │ │ │ +getpeername │ │ │ │ realpath │ │ │ │ __utimensat64 │ │ │ │ -sigfillset │ │ │ │ sigdelset │ │ │ │ +sigfillset │ │ │ │ sigismember │ │ │ │ sigsuspend │ │ │ │ sigpending │ │ │ │ -getpwnam_r │ │ │ │ -getgrnam_r │ │ │ │ getgrgid_r │ │ │ │ -setgroups │ │ │ │ +getgrnam_r │ │ │ │ +getpwnam_r │ │ │ │ getgroups │ │ │ │ -endgrent │ │ │ │ -setgrent │ │ │ │ -endpwent │ │ │ │ +setgroups │ │ │ │ getgrent │ │ │ │ +endpwent │ │ │ │ setpwent │ │ │ │ -getlogin │ │ │ │ getpwent │ │ │ │ +getlogin │ │ │ │ +endgrent │ │ │ │ +setgrent │ │ │ │ +truncate64 │ │ │ │ __lstat64_time64 │ │ │ │ GLIBC_2.33 │ │ │ │ -truncate64 │ │ │ │ readlink │ │ │ │ pathconf │ │ │ │ unsetenv │ │ │ │ clearenv │ │ │ │ fdopendir │ │ │ │ closedir │ │ │ │ -rewinddir │ │ │ │ -__futimens64 │ │ │ │ -__utimes64 │ │ │ │ -__lutimes64 │ │ │ │ -__futimes64 │ │ │ │ GLIBC_2.28 │ │ │ │ +rewinddir │ │ │ │ fpathconf │ │ │ │ openat64 │ │ │ │ -getpriority │ │ │ │ cfgetispeed │ │ │ │ GLIBC_2.42 │ │ │ │ setpriority │ │ │ │ cfgetospeed │ │ │ │ cfsetispeed │ │ │ │ cfsetospeed │ │ │ │ +getpriority │ │ │ │ tcgetattr │ │ │ │ -tcsendbreak │ │ │ │ tcsetattr │ │ │ │ +tcsendbreak │ │ │ │ tcsetpgrp │ │ │ │ tcgetpgrp │ │ │ │ readdir64 │ │ │ │ -__clock_gettime64 │ │ │ │ -__clock_getres64 │ │ │ │ -__localtime64_r │ │ │ │ libz.so.1 │ │ │ │ libgmp.so.10 │ │ │ │ 3333UUUU │ │ │ │ expand 32-byte k │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ @@ -381,17 +381,17 @@ │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ 3333UUUU │ │ │ │ -3333UUUU\ │ │ │ │ -3333UUUU │ │ │ │ +3333UUUUT │ │ │ │ 3333UUUU │ │ │ │ +3333UUUU| │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ 3333UUUU │ │ │ │ 3333UUUU │ │ │ │ @@ -2418,2836 +2418,14 @@ │ │ │ │ https_proxy │ │ │ │ http-client-tls-0.3.6.4-Lna743sabQYEd42xsvY2lL:Network.HTTP.Client.TLS.DigestAuthException │ │ │ │ http-client-tls-0.3.6.4-Lna743sabQYEd42xsvY2lL:Network.HTTP.Client.TLS.UnexpectedStatusCode │ │ │ │ http-client-tls-0.3.6.4-Lna743sabQYEd42xsvY2lL:Network.HTTP.Client.TLS.MissingWWWAuthenticateHeader │ │ │ │ http-client-tls-0.3.6.4-Lna743sabQYEd42xsvY2lL:Network.HTTP.Client.TLS.WWWAuthenticateIsNotDigest │ │ │ │ http-client-tls-0.3.6.4-Lna743sabQYEd42xsvY2lL:Network.HTTP.Client.TLS.MissingRealm │ │ │ │ http-client-tls-0.3.6.4-Lna743sabQYEd42xsvY2lL:Network.HTTP.Client.TLS.MissingNonce │ │ │ │ -tryAddresses invariant violated: │ │ │ │ -getAddrInfo returned empty list │ │ │ │ -./Network/HTTP/Client/Connection.hs │ │ │ │ -Network.HTTP.Client.Connection │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -./Network/HTTP/Client/Core.hs │ │ │ │ -Network.HTTP.Client.Core │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ - has newlines │ │ │ │ -'BadHeaders │ │ │ │ -'GoodHeaders │ │ │ │ -HeadersValidationResult │ │ │ │ -Network.HTTP.Client.Headers │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Headers.GoodHeaders │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Headers.BadHeaders │ │ │ │ -./Network/HTTP/Client/Manager.hs │ │ │ │ -Proxy-Authorization: │ │ │ │ - HTTP/1.1 │ │ │ │ -CONNECT │ │ │ │ -Proxy-Authorization │ │ │ │ -Network.HTTP.Client.Manager │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -Invalid URL │ │ │ │ -localhost │ │ │ │ -Transfer-Encoding │ │ │ │ -100-continue │ │ │ │ -Content-Length │ │ │ │ - HTTP/1.1 │ │ │ │ - HTTP/1.0 │ │ │ │ -https:// │ │ │ │ -Accept-Encoding │ │ │ │ -application/x-www-form-urlencoded │ │ │ │ -Content-Type │ │ │ │ -content-encoding │ │ │ │ -content-type │ │ │ │ -application/x-tar │ │ │ │ -Proxy-Authorization │ │ │ │ -Invalid scheme │ │ │ │ -URL must be absolute │ │ │ │ -Invalid port │ │ │ │ -Authorization │ │ │ │ -Network/HTTP/Client/Request.hs:226:9-79|(username, ':' : password) │ │ │ │ -./Network/HTTP/Client/Request.hs │ │ │ │ -'EncapsulatedPopperException │ │ │ │ -EncapsulatedPopperException │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -Network.HTTP.Client.Request │ │ │ │ -EncapsulatedPopperException │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Request.EncapsulatedPopperException │ │ │ │ -location │ │ │ │ -content-length │ │ │ │ -transfer-encoding │ │ │ │ -connection │ │ │ │ -Network.HTTP.Client.Response │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -StatusHeaders │ │ │ │ -HostName │ │ │ │ -HostAddress │ │ │ │ -CKProxy │ │ │ │ -CKSecure │ │ │ │ -, thisChunkSize = │ │ │ │ -, readSoFar = │ │ │ │ -StreamFileStatus {fileSize = │ │ │ │ -MaxHeaderLength {unMaxHeaderLength = │ │ │ │ -MaxNumberHeaders {unMaxNumberHeaders = │ │ │ │ -ManagerSettings │ │ │ │ -'HttpExceptionRequest │ │ │ │ -'InvalidUrlException │ │ │ │ -'HttpExceptionContentWrapper │ │ │ │ -'StatusCodeException │ │ │ │ -'InvalidDestinationHost │ │ │ │ -'InvalidRequestHeader │ │ │ │ -'InvalidHeader │ │ │ │ -'InvalidStatusLine │ │ │ │ -'ProxyConnectException │ │ │ │ -'InvalidProxyEnvironmentVariable │ │ │ │ -'InvalidProxySettings │ │ │ │ -'InternalException │ │ │ │ -'ConnectionFailure │ │ │ │ -'HttpZlibException │ │ │ │ -'ResponseBodyTooShort │ │ │ │ -'WrongRequestBodyStreamSize │ │ │ │ -'TooManyRedirects │ │ │ │ -'ConnectionClosed │ │ │ │ -'IncompleteHeaders │ │ │ │ -'InvalidChunkHeaders │ │ │ │ -'TlsNotSupported │ │ │ │ -'NoResponseDataReceived │ │ │ │ -'ConnectionTimeout │ │ │ │ -'ResponseTimeout │ │ │ │ -'TooManyHeaderFields │ │ │ │ -'OverlongHeaders │ │ │ │ -HttpExceptionContent │ │ │ │ -'ProxyOverride │ │ │ │ -ProxyOverride │ │ │ │ -'C:HasHttpManager │ │ │ │ -HasHttpManager │ │ │ │ -'Request │ │ │ │ -'Response │ │ │ │ -Response │ │ │ │ -'MaxNumberHeaders │ │ │ │ -MaxNumberHeaders │ │ │ │ -'MaxHeaderLength │ │ │ │ -MaxHeaderLength │ │ │ │ -'StreamFileStatus │ │ │ │ -StreamFileStatus │ │ │ │ -'ManagerOpen │ │ │ │ -'ManagerClosed │ │ │ │ -ConnsMap │ │ │ │ -'CKProxy │ │ │ │ -'CKSecure │ │ │ │ -'HostAddress │ │ │ │ -'HostName │ │ │ │ -ConnHost │ │ │ │ -NonEmptyList │ │ │ │ -'ResponseClose │ │ │ │ -'ResponseTimeoutMicro │ │ │ │ -'ResponseTimeoutDefault │ │ │ │ -'ResponseTimeoutNone │ │ │ │ -'RequestBodyIO │ │ │ │ -'RequestBodyBS │ │ │ │ -'RequestBodyBuilder │ │ │ │ -'RequestBodyLBS │ │ │ │ -'RequestBodyStream │ │ │ │ -'RequestBodyStreamChunked │ │ │ │ -RequestBody │ │ │ │ -'ProxySecureWithoutConnect │ │ │ │ -'ProxySecureWithConnect │ │ │ │ -ProxySecureMode │ │ │ │ -CookieJar │ │ │ │ -'StatusHeaders │ │ │ │ -StatusHeaders │ │ │ │ -'Connection │ │ │ │ -Connection │ │ │ │ -Network/HTTP/Client/Types.hs:661:15-16|case │ │ │ │ -proxyPort │ │ │ │ -proxyHost │ │ │ │ -cookie_http_only │ │ │ │ -cookie_secure_only │ │ │ │ -cookie_host_only │ │ │ │ -cookie_persistent │ │ │ │ -cookie_last_access_time │ │ │ │ -cookie_creation_time │ │ │ │ -cookie_path │ │ │ │ -cookie_domain │ │ │ │ -cookie_expiry_time │ │ │ │ -cookie_value │ │ │ │ -cookie_name │ │ │ │ -ResponseClose │ │ │ │ -Network/HTTP/Client/Types.hs:888:15-16|case │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -InvalidUrlException │ │ │ │ -HttpExceptionRequest │ │ │ │ -HttpExceptionContentWrapper {unHttpExceptionContentWrapper = │ │ │ │ -InvalidProxySettings │ │ │ │ -InvalidDestinationHost │ │ │ │ -ResponseBodyTooShort │ │ │ │ -WrongRequestBodyStreamSize │ │ │ │ -InvalidRequestHeader │ │ │ │ -InvalidHeader │ │ │ │ -InvalidStatusLine │ │ │ │ -StatusCodeException │ │ │ │ -TooManyRedirects │ │ │ │ -OverlongHeaders │ │ │ │ -TooManyHeaderFields │ │ │ │ -ResponseTimeout │ │ │ │ -ConnectionTimeout │ │ │ │ -ConnectionFailure │ │ │ │ -InternalException │ │ │ │ -ProxyConnectException │ │ │ │ -NoResponseDataReceived │ │ │ │ -TlsNotSupported │ │ │ │ -InvalidChunkHeaders │ │ │ │ -IncompleteHeaders │ │ │ │ -HttpZlibException │ │ │ │ -InvalidProxyEnvironmentVariable │ │ │ │ -ConnectionClosed │ │ │ │ -, responseCookieJar = │ │ │ │ -, responseEarlyHints = │ │ │ │ -, responseClose' = ResponseClose, responseOriginalRequest = │ │ │ │ -(), responseCookieJar = │ │ │ │ -, responseBody = │ │ │ │ -, responseHeaders = │ │ │ │ -, responseVersion = │ │ │ │ -Response {responseStatus = │ │ │ │ -HttpExceptionContentWrapper │ │ │ │ -HttpException │ │ │ │ -Network/HTTP/Client/Types.hs:907:15-16|case │ │ │ │ - proxySecureMode = │ │ │ │ - requestVersion = │ │ │ │ - responseTimeout = │ │ │ │ - redirectCount = │ │ │ │ - rawBody = │ │ │ │ - proxy = │ │ │ │ - method = │ │ │ │ - queryString = │ │ │ │ - path = │ │ │ │ - requestHeaders = │ │ │ │ - secure = │ │ │ │ - port = │ │ │ │ - host = │ │ │ │ -ProxySecureWithoutConnect │ │ │ │ -ProxySecureWithConnect │ │ │ │ - │ │ │ │ -Request { │ │ │ │ -ResponseTimeoutDefault │ │ │ │ -ResponseTimeoutNone │ │ │ │ -ResponseTimeoutMicro │ │ │ │ -, proxyPort = │ │ │ │ -Proxy {proxyHost = │ │ │ │ -CJ {expose = │ │ │ │ -, cookie_http_only = │ │ │ │ -, cookie_secure_only = │ │ │ │ -, cookie_host_only = │ │ │ │ -, cookie_persistent = │ │ │ │ -, cookie_last_access_time = │ │ │ │ -, cookie_creation_time = │ │ │ │ -, cookie_path = │ │ │ │ -, cookie_domain = │ │ │ │ -, cookie_expiry_time = │ │ │ │ -, cookie_value = │ │ │ │ -cookie_name = │ │ │ │ -Cookie { │ │ │ │ -FIXME No support for Monoid on RequestBodyIO │ │ │ │ -./Network/HTTP/Client/Types.hs │ │ │ │ -Network.HTTP.Client.Types │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ManagerSettings │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.HttpExceptionRequest │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidUrlException │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.StatusCodeException │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.TooManyRedirects │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.OverlongHeaders │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.TooManyHeaderFields │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ResponseTimeout │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ConnectionTimeout │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ConnectionFailure │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidStatusLine │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidHeader │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidRequestHeader │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InternalException │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ProxyConnectException │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.NoResponseDataReceived │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.TlsNotSupported │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.WrongRequestBodyStreamSize │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ResponseBodyTooShort │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidChunkHeaders │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.IncompleteHeaders │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidDestinationHost │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.HttpZlibException │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidProxyEnvironmentVariable │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ConnectionClosed │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidProxySettings │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Manager │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Response │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Request │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.StreamFileStatus │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ManagerClosed │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ManagerOpen │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.CKRaw │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.CKSecure │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.CKProxy │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.HostName │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.HostAddress │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.One │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Cons │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ResponseTimeoutMicro │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ResponseTimeoutNone │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ResponseTimeoutDefault │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyLBS │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyBS │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyBuilder │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyStream │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyStreamChunked │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyIO │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ProxySecureWithConnect │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ProxySecureWithoutConnect │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Proxy │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Cookie │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.StatusHeaders │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Connection │ │ │ │ -Network.HTTP.Client.Util │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -https_proxy │ │ │ │ -http_proxy │ │ │ │ -, _proxyAuth = │ │ │ │ -ProxySettings {_proxyHost = │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -Network.HTTP.Proxy │ │ │ │ -ProxyProtocol │ │ │ │ -'HTTPProxy │ │ │ │ -'HTTPSProxy │ │ │ │ -ProxySettings │ │ │ │ -'ProxySettings │ │ │ │ -EnvHelper │ │ │ │ -'EHFromRequest │ │ │ │ -'EHNoProxy │ │ │ │ -'EHUseProxy │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -errorEmptyList │ │ │ │ -no_proxy │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.EHFromRequest │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.EHNoProxy │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.EHUseProxy │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.ProxySettings │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.HTTPProxy │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.HTTPSProxy │ │ │ │ -plistFromList.go [] │ │ │ │ -./Data/KeyedPool.hs │ │ │ │ -'Managed │ │ │ │ -'DontReuse │ │ │ │ -'KeyedPool │ │ │ │ -KeyedPool │ │ │ │ -'PoolOpen │ │ │ │ -'PoolClosed │ │ │ │ -PoolList │ │ │ │ -Data.KeyedPool │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.Managed │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.Reuse │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.DontReuse │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.KeyedPool │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.PoolClosed │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.PoolOpen │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.One │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.Cons │ │ │ │ -Network.HTTP.Client.Body │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -Set-Cookie │ │ │ │ -./Network/HTTP/Client/Cookies.hs │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -errorEmptyList │ │ │ │ -Network.HTTP.Client.Cookies │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -localhost │ │ │ │ -localhost. │ │ │ │ -.localhost │ │ │ │ -.localhost. │ │ │ │ -libraries/text/src/Data/Text.hs │ │ │ │ -Data.Text │ │ │ │ -text-2.1.3-inplace │ │ │ │ -emptyError │ │ │ │ -publicsuffixlist/Network/PublicSuffixList/Lookup.hs │ │ │ │ -LookupResult │ │ │ │ -Network.PublicSuffixList.Lookup │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -publicsuffixlist/Network/PublicSuffixList/Lookup.hs:19:13-14|case │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.PublicSuffixList.Lookup.Inside │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.PublicSuffixList.Lookup.AtLeaf │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.PublicSuffixList.Lookup.OffEnd │ │ │ │ -accenture │ │ │ │ -accountant │ │ │ │ -accountants │ │ │ │ -blogspot │ │ │ │ -accident-investigation │ │ │ │ -accident-prevention │ │ │ │ -aerobatic │ │ │ │ -aeroclub │ │ │ │ -aerodrome │ │ │ │ -air-surveillance │ │ │ │ -air-traffic-control │ │ │ │ -aircraft │ │ │ │ -airtraffic │ │ │ │ -ambulance │ │ │ │ -amusement │ │ │ │ -association │ │ │ │ -ballooning │ │ │ │ -catering │ │ │ │ -certification │ │ │ │ -championship │ │ │ │ -civilaviation │ │ │ │ -conference │ │ │ │ -consultant │ │ │ │ -consulting │ │ │ │ -educator │ │ │ │ -emergency │ │ │ │ -engineer │ │ │ │ -entertainment │ │ │ │ -equipment │ │ │ │ -exchange │ │ │ │ -federation │ │ │ │ -government │ │ │ │ -groundhandling │ │ │ │ -hanggliding │ │ │ │ -homebuilt │ │ │ │ -insurance │ │ │ │ -journalist │ │ │ │ -logistics │ │ │ │ -magazine │ │ │ │ -maintenance │ │ │ │ -marketplace │ │ │ │ -microlight │ │ │ │ -modelling │ │ │ │ -navigation │ │ │ │ -parachuting │ │ │ │ -paragliding │ │ │ │ -passenger-association │ │ │ │ -production │ │ │ │ -recreation │ │ │ │ -research │ │ │ │ -rotorcraft │ │ │ │ -scientist │ │ │ │ -services │ │ │ │ -skydiving │ │ │ │ -software │ │ │ │ -workinggroup │ │ │ │ -africamagic │ │ │ │ -airforce │ │ │ │ -allfinanz │ │ │ │ -amsterdam │ │ │ │ -analytics │ │ │ │ -apartments │ │ │ │ -aquarelle │ │ │ │ -blogspot │ │ │ │ -associates │ │ │ │ -blogspot │ │ │ │ -attorney │ │ │ │ -blogspot │ │ │ │ -barcelona │ │ │ │ -barclaycard │ │ │ │ -barclays │ │ │ │ -bargains │ │ │ │ -blogspot │ │ │ │ -for-better │ │ │ │ -for-more │ │ │ │ -for-some │ │ │ │ -blogspot │ │ │ │ -blackfriday │ │ │ │ -bloomberg │ │ │ │ -bnpparibas │ │ │ │ -boutique │ │ │ │ -blogspot │ │ │ │ -bradesco │ │ │ │ -bridgestone │ │ │ │ -broadway │ │ │ │ -brussels │ │ │ │ -budapest │ │ │ │ -builders │ │ │ │ -business │ │ │ │ -blogspot │ │ │ │ -cancerresearch │ │ │ │ -capetown │ │ │ │ -catering │ │ │ │ -ftpaccess │ │ │ │ -game-server │ │ │ │ -myphotos │ │ │ │ -scrapping │ │ │ │ -blogspot │ │ │ │ -blogspot │ │ │ │ -christmas │ │ │ │ -xn--aroport-bya │ │ │ │ -cipriani │ │ │ │ -cityeats │ │ │ │ -cleaning │ │ │ │ -clothing │ │ │ │ -amazonaws │ │ │ │ -xn--55qx5d │ │ │ │ -xn--io0a7i │ │ │ │ -xn--od0alg │ │ │ │ -amazonaws │ │ │ │ -eu-central-1 │ │ │ │ -eu-west-1 │ │ │ │ -sa-east-1 │ │ │ │ -us-gov-west-1 │ │ │ │ -us-west-1 │ │ │ │ -us-west-2 │ │ │ │ -compute-1 │ │ │ │ -s3-ap-northeast-1 │ │ │ │ -s3-ap-southeast-1 │ │ │ │ -s3-ap-southeast-2 │ │ │ │ -s3-eu-west-1 │ │ │ │ -s3-fips-us-gov-west-1 │ │ │ │ -s3-sa-east-1 │ │ │ │ -s3-us-gov-west-1 │ │ │ │ -s3-us-west-1 │ │ │ │ -s3-us-west-2 │ │ │ │ -s3-website-ap-northeast-1 │ │ │ │ -s3-website-ap-southeast-1 │ │ │ │ -s3-website-ap-southeast-2 │ │ │ │ -s3-website-eu-west-1 │ │ │ │ -s3-website-sa-east-1 │ │ │ │ -s3-website-us-east-1 │ │ │ │ -s3-website-us-gov-west-1 │ │ │ │ -s3-website-us-west-1 │ │ │ │ -s3-website-us-west-2 │ │ │ │ -us-east-1 │ │ │ │ -betainabox │ │ │ │ -blogspot │ │ │ │ -cloudcontrolapp │ │ │ │ -cloudcontrolled │ │ │ │ -codespot │ │ │ │ -dnsalias │ │ │ │ -doesntexist │ │ │ │ -dontexist │ │ │ │ -dreamhosters │ │ │ │ -dyn-o-saur │ │ │ │ -dynalias │ │ │ │ -dyndns-at-home │ │ │ │ -dyndns-at-work │ │ │ │ -dyndns-blog │ │ │ │ -dyndns-free │ │ │ │ -dyndns-home │ │ │ │ -dyndns-ip │ │ │ │ -dyndns-mail │ │ │ │ -dyndns-office │ │ │ │ -dyndns-pics │ │ │ │ -dyndns-remote │ │ │ │ -dyndns-server │ │ │ │ -dyndns-web │ │ │ │ -dyndns-wiki │ │ │ │ -dyndns-work │ │ │ │ -elasticbeanstalk │ │ │ │ -est-a-la-maison │ │ │ │ -est-a-la-masion │ │ │ │ -est-le-patron │ │ │ │ -est-mon-blogueur │ │ │ │ -firebaseapp │ │ │ │ -flynnhub │ │ │ │ -githubusercontent │ │ │ │ -googleapis │ │ │ │ -googlecode │ │ │ │ -herokuapp │ │ │ │ -herokussl │ │ │ │ -hobby-site │ │ │ │ -homelinux │ │ │ │ -homeunix │ │ │ │ -iamallama │ │ │ │ -is-a-anarchist │ │ │ │ -is-a-blogger │ │ │ │ -is-a-bookkeeper │ │ │ │ -is-a-bulls-fan │ │ │ │ -is-a-caterer │ │ │ │ -is-a-chef │ │ │ │ -is-a-conservative │ │ │ │ -is-a-cpa │ │ │ │ -is-a-cubicle-slave │ │ │ │ -is-a-democrat │ │ │ │ -is-a-designer │ │ │ │ -is-a-doctor │ │ │ │ -is-a-financialadvisor │ │ │ │ -is-a-geek │ │ │ │ -is-a-green │ │ │ │ -is-a-guru │ │ │ │ -is-a-hard-worker │ │ │ │ -is-a-hunter │ │ │ │ -is-a-landscaper │ │ │ │ -is-a-lawyer │ │ │ │ -is-a-liberal │ │ │ │ -is-a-libertarian │ │ │ │ -is-a-llama │ │ │ │ -is-a-musician │ │ │ │ -is-a-nascarfan │ │ │ │ -is-a-nurse │ │ │ │ -is-a-painter │ │ │ │ -is-a-personaltrainer │ │ │ │ -is-a-photographer │ │ │ │ -is-a-player │ │ │ │ -is-a-republican │ │ │ │ -is-a-rockstar │ │ │ │ -is-a-socialist │ │ │ │ -is-a-student │ │ │ │ -is-a-teacher │ │ │ │ -is-a-techie │ │ │ │ -is-a-therapist │ │ │ │ -is-an-accountant │ │ │ │ -is-an-actor │ │ │ │ -is-an-actress │ │ │ │ -is-an-anarchist │ │ │ │ -is-an-artist │ │ │ │ -is-an-engineer │ │ │ │ -is-an-entertainer │ │ │ │ -is-certified │ │ │ │ -is-into-anime │ │ │ │ -is-into-cars │ │ │ │ -is-into-cartoons │ │ │ │ -is-into-games │ │ │ │ -is-not-certified │ │ │ │ -is-slick │ │ │ │ -is-uberleet │ │ │ │ -is-with-theband │ │ │ │ -isa-geek │ │ │ │ -isa-hockeynut │ │ │ │ -issmarterthanyou │ │ │ │ -likes-pie │ │ │ │ -likescandy │ │ │ │ -neat-url │ │ │ │ -operaunite │ │ │ │ -outsystemscloud │ │ │ │ -pagespeedmobilizer │ │ │ │ -saves-the-whales │ │ │ │ -sells-for-less │ │ │ │ -sells-for-u │ │ │ │ -servebbs │ │ │ │ -simple-url │ │ │ │ -space-to-rent │ │ │ │ -teaches-yoga │ │ │ │ -vipsinaapp │ │ │ │ -withgoogle │ │ │ │ -writesthisblog │ │ │ │ -yolasite │ │ │ │ -commbank │ │ │ │ -community │ │ │ │ -computer │ │ │ │ -construction │ │ │ │ -consulting │ │ │ │ -contractors │ │ │ │ -creditcard │ │ │ │ -creditunion │ │ │ │ -cuisinella │ │ │ │ -blogspot │ │ │ │ -blogspot │ │ │ │ -blogspot │ │ │ │ -fuettertdasnetz │ │ │ │ -isteingeek │ │ │ │ -lebtimnetz │ │ │ │ -leitungsen │ │ │ │ -traeumtgerade │ │ │ │ -delivery │ │ │ │ -democrat │ │ │ │ -diamonds │ │ │ │ -directory │ │ │ │ -discount │ │ │ │ -blogspot │ │ │ │ -download │ │ │ │ -education │ │ │ │ -engineer │ │ │ │ -engineering │ │ │ │ -enterprises │ │ │ │ -equipment │ │ │ │ -blogspot │ │ │ │ -eurovision │ │ │ │ -everbank │ │ │ │ -exchange │ │ │ │ -fairwinds │ │ │ │ -feedback │ │ │ │ -blogspot │ │ │ │ -financial │ │ │ │ -firestone │ │ │ │ -firmdale │ │ │ │ -flsmidth │ │ │ │ -football │ │ │ │ -foundation │ │ │ │ -aeroport │ │ │ │ -blogspot │ │ │ │ -chambagri │ │ │ │ -chirurgiens-dentistes │ │ │ │ -experts-comptables │ │ │ │ -geometre-expert │ │ │ │ -huissier-justice │ │ │ │ -notaires │ │ │ │ -pharmacien │ │ │ │ -veterinaire │ │ │ │ -frontier │ │ │ │ -furniture │ │ │ │ -goldpoint │ │ │ │ -blogspot │ │ │ │ -graphics │ │ │ │ -hdfcbank │ │ │ │ -healthcare │ │ │ │ -helsinki │ │ │ │ -blogspot │ │ │ │ -xn--55qx5d │ │ │ │ -xn--ciqpn │ │ │ │ -xn--gmq050i │ │ │ │ -xn--gmqw5a │ │ │ │ -xn--io0a7i │ │ │ │ -xn--lcvr32d │ │ │ │ -xn--mk0axi │ │ │ │ -xn--mxtq1m │ │ │ │ -xn--od0alg │ │ │ │ -xn--od0aq3b │ │ │ │ -xn--tn0ag │ │ │ │ -xn--uc0atv │ │ │ │ -xn--uc0ay4a │ │ │ │ -xn--wcvs22d │ │ │ │ -xn--zf0avx │ │ │ │ -holdings │ │ │ │ -homedepot │ │ │ │ -blogspot │ │ │ │ -ingatlan │ │ │ │ -konyvelo │ │ │ │ -blogspot │ │ │ │ -blogspot │ │ │ │ -immobilien │ │ │ │ -blogspot │ │ │ │ -industries │ │ │ │ -infiniti │ │ │ │ -barrel-of-knowledge │ │ │ │ -barrell-of-knowledge │ │ │ │ -groks-the │ │ │ │ -groks-this │ │ │ │ -here-for-more │ │ │ │ -knowsitall │ │ │ │ -institute │ │ │ │ -insurance │ │ │ │ -international │ │ │ │ -investments │ │ │ │ -ipiranga │ │ │ │ -xn--mgba3a4f16a │ │ │ │ -xn--mgba3a4fra │ │ │ │ -istanbul │ │ │ │ -agrigento │ │ │ │ -alessandria │ │ │ │ -alto-adige │ │ │ │ -altoadige │ │ │ │ -andria-barletta-trani │ │ │ │ -andria-trani-barletta │ │ │ │ -andriabarlettatrani │ │ │ │ -andriatranibarletta │ │ │ │ -aosta-valley │ │ │ │ -aostavalley │ │ │ │ -ascoli-piceno │ │ │ │ -ascolipiceno │ │ │ │ -avellino │ │ │ │ -barletta-trani-andria │ │ │ │ -barlettatraniandria │ │ │ │ -basilicata │ │ │ │ -benevento │ │ │ │ -blogspot │ │ │ │ -brindisi │ │ │ │ -cagliari │ │ │ │ -calabria │ │ │ │ -caltanissetta │ │ │ │ -campania │ │ │ │ -campidano-medio │ │ │ │ -campidanomedio │ │ │ │ -campobasso │ │ │ │ -carbonia-iglesias │ │ │ │ -carboniaiglesias │ │ │ │ -carrara-massa │ │ │ │ -carraramassa │ │ │ │ -catanzaro │ │ │ │ -cesena-forli │ │ │ │ -cesenaforli │ │ │ │ -dell-ogliastra │ │ │ │ -dellogliastra │ │ │ │ -emilia-romagna │ │ │ │ -emiliaromagna │ │ │ │ -florence │ │ │ │ -forli-cesena │ │ │ │ -forlicesena │ │ │ │ -friuli-v-giulia │ │ │ │ -friuli-ve-giulia │ │ │ │ -friuli-vegiulia │ │ │ │ -friuli-venezia-giulia │ │ │ │ -friuli-veneziagiulia │ │ │ │ -friuli-vgiulia │ │ │ │ -friuliv-giulia │ │ │ │ -friulive-giulia │ │ │ │ -friulivegiulia │ │ │ │ -friulivenezia-giulia │ │ │ │ -friuliveneziagiulia │ │ │ │ -friulivgiulia │ │ │ │ -frosinone │ │ │ │ -grosseto │ │ │ │ -iglesias-carbonia │ │ │ │ -iglesiascarbonia │ │ │ │ -la-spezia │ │ │ │ -laspezia │ │ │ │ -lombardia │ │ │ │ -lombardy │ │ │ │ -macerata │ │ │ │ -massa-carrara │ │ │ │ -massacarrara │ │ │ │ -medio-campidano │ │ │ │ -mediocampidano │ │ │ │ -monza-brianza │ │ │ │ -monza-e-della-brianza │ │ │ │ -monzabrianza │ │ │ │ -monzaebrianza │ │ │ │ -monzaedellabrianza │ │ │ │ -ogliastra │ │ │ │ -olbia-tempio │ │ │ │ -olbiatempio │ │ │ │ -oristano │ │ │ │ -pesaro-urbino │ │ │ │ -pesarourbino │ │ │ │ -piacenza │ │ │ │ -piedmont │ │ │ │ -piemonte │ │ │ │ -pordenone │ │ │ │ -reggio-calabria │ │ │ │ -reggio-emilia │ │ │ │ -reggiocalabria │ │ │ │ -reggioemilia │ │ │ │ -sardegna │ │ │ │ -sardinia │ │ │ │ -siracusa │ │ │ │ -suedtirol │ │ │ │ -tempio-olbia │ │ │ │ -tempioolbia │ │ │ │ -trani-andria-barletta │ │ │ │ -trani-barletta-andria │ │ │ │ -traniandriabarletta │ │ │ │ -tranibarlettaandria │ │ │ │ -trentino │ │ │ │ -trentino-a-adige │ │ │ │ -trentino-aadige │ │ │ │ -trentino-alto-adige │ │ │ │ -trentino-altoadige │ │ │ │ -trentino-s-tirol │ │ │ │ -trentino-stirol │ │ │ │ -trentino-sud-tirol │ │ │ │ -trentino-sudtirol │ │ │ │ -trentino-sued-tirol │ │ │ │ -trentino-suedtirol │ │ │ │ -trentinoa-adige │ │ │ │ -trentinoaadige │ │ │ │ -trentinoalto-adige │ │ │ │ -trentinoaltoadige │ │ │ │ -trentinos-tirol │ │ │ │ -trentinostirol │ │ │ │ -trentinosud-tirol │ │ │ │ -trentinosudtirol │ │ │ │ -trentinosued-tirol │ │ │ │ -trentinosuedtirol │ │ │ │ -urbino-pesaro │ │ │ │ -urbinopesaro │ │ │ │ -val-d-aosta │ │ │ │ -val-daosta │ │ │ │ -vald-aosta │ │ │ │ -valdaosta │ │ │ │ -valle-aosta │ │ │ │ -valle-d-aosta │ │ │ │ -valle-daosta │ │ │ │ -valleaosta │ │ │ │ -valled-aosta │ │ │ │ -valledaosta │ │ │ │ -vallee-aoste │ │ │ │ -valleeaoste │ │ │ │ -verbania │ │ │ │ -vercelli │ │ │ │ -vibo-valentia │ │ │ │ -vibovalentia │ │ │ │ -gamagori │ │ │ │ -higashiura │ │ │ │ -ichinomiya │ │ │ │ -owariasahi │ │ │ │ -shikatsu │ │ │ │ -shinshiro │ │ │ │ -takahama │ │ │ │ -tobishima │ │ │ │ -tokoname │ │ │ │ -toyohashi │ │ │ │ -toyokawa │ │ │ │ -tsushima │ │ │ │ -fujisato │ │ │ │ -hachirogata │ │ │ │ -higashinaruse │ │ │ │ -kamikoani │ │ │ │ -katagami │ │ │ │ -kitaakita │ │ │ │ -moriyoshi │ │ │ │ -yurihonjo │ │ │ │ -hachinohe │ │ │ │ -hashikami │ │ │ │ -hirosaki │ │ │ │ -itayanagi │ │ │ │ -kuroishi │ │ │ │ -nakadomari │ │ │ │ -rokunohe │ │ │ │ -shichinohe │ │ │ │ -blogspot │ │ │ │ -funabashi │ │ │ │ -hanamigawa │ │ │ │ -ichihara │ │ │ │ -ichikawa │ │ │ │ -ichinomiya │ │ │ │ -kamagaya │ │ │ │ -kamogawa │ │ │ │ -katsuura │ │ │ │ -kisarazu │ │ │ │ -kujukuri │ │ │ │ -minamiboso │ │ │ │ -mutsuzawa │ │ │ │ -nagareyama │ │ │ │ -narashino │ │ │ │ -oamishirasato │ │ │ │ -shimofusa │ │ │ │ -sodegaura │ │ │ │ -tateyama │ │ │ │ -tohnosho │ │ │ │ -tomisato │ │ │ │ -yachimata │ │ │ │ -yokaichiba │ │ │ │ -yokoshibahikari │ │ │ │ -yotsukaido │ │ │ │ -kamijima │ │ │ │ -kumakogen │ │ │ │ -matsuyama │ │ │ │ -namikata │ │ │ │ -shikokuchuo │ │ │ │ -yawatahama │ │ │ │ -katsuyama │ │ │ │ -minamiechizen │ │ │ │ -takahama │ │ │ │ -chikushino │ │ │ │ -chikuzen │ │ │ │ -hirokawa │ │ │ │ -hisayama │ │ │ │ -inatsuki │ │ │ │ -miyawaka │ │ │ │ -mizumaki │ │ │ │ -munakata │ │ │ │ -nakagawa │ │ │ │ -sasaguri │ │ │ │ -shinyoshitomi │ │ │ │ -tachiarai │ │ │ │ -yanagawa │ │ │ │ -yukuhashi │ │ │ │ -fukushima │ │ │ │ -aizubange │ │ │ │ -aizumisato │ │ │ │ -aizuwakamatsu │ │ │ │ -fukushima │ │ │ │ -furudono │ │ │ │ -inawashiro │ │ │ │ -ishikawa │ │ │ │ -izumizaki │ │ │ │ -kagamiishi │ │ │ │ -kaneyama │ │ │ │ -kawamata │ │ │ │ -kitakata │ │ │ │ -kitashiobara │ │ │ │ -koriyama │ │ │ │ -nishiaizu │ │ │ │ -samegawa │ │ │ │ -shirakawa │ │ │ │ -sukagawa │ │ │ │ -tamakawa │ │ │ │ -tanagura │ │ │ │ -yamatsuri │ │ │ │ -higashishirakawa │ │ │ │ -kakamigahara │ │ │ │ -kasahara │ │ │ │ -kasamatsu │ │ │ │ -kitagata │ │ │ │ -minokamo │ │ │ │ -mizunami │ │ │ │ -nakatsugawa │ │ │ │ -sakahogi │ │ │ │ -sekigahara │ │ │ │ -shirakawa │ │ │ │ -takayama │ │ │ │ -wanouchi │ │ │ │ -yamagata │ │ │ │ -higashiagatsuma │ │ │ │ -katashina │ │ │ │ -maebashi │ │ │ │ -minakami │ │ │ │ -naganohara │ │ │ │ -nakanojo │ │ │ │ -shibukawa │ │ │ │ -shimonita │ │ │ │ -takasaki │ │ │ │ -takayama │ │ │ │ -tamamura │ │ │ │ -tatebayashi │ │ │ │ -tsukiyono │ │ │ │ -tsumagoi │ │ │ │ -yoshioka │ │ │ │ -hiroshima │ │ │ │ -asaminami │ │ │ │ -fukuyama │ │ │ │ -hatsukaichi │ │ │ │ -higashihiroshima │ │ │ │ -jinsekikogen │ │ │ │ -onomichi │ │ │ │ -osakikamijima │ │ │ │ -seranishi │ │ │ │ -shinichi │ │ │ │ -takehara │ │ │ │ -hokkaido │ │ │ │ -abashiri │ │ │ │ -asahikawa │ │ │ │ -ashibetsu │ │ │ │ -biratori │ │ │ │ -chippubetsu │ │ │ │ -fukagawa │ │ │ │ -fukushima │ │ │ │ -furubira │ │ │ │ -hakodate │ │ │ │ -hamatonbetsu │ │ │ │ -higashikagura │ │ │ │ -higashikawa │ │ │ │ -honbetsu │ │ │ │ -horokanai │ │ │ │ -horonobe │ │ │ │ -ishikari │ │ │ │ -iwamizawa │ │ │ │ -kamifurano │ │ │ │ -kamikawa │ │ │ │ -kamishihoro │ │ │ │ -kamisunagawa │ │ │ │ -kamoenai │ │ │ │ -kembuchi │ │ │ │ -kimobetsu │ │ │ │ -kitahiroshima │ │ │ │ -kiyosato │ │ │ │ -koshimizu │ │ │ │ -kunneppu │ │ │ │ -kuriyama │ │ │ │ -kuromatsunai │ │ │ │ -matsumae │ │ │ │ -minamifurano │ │ │ │ -mombetsu │ │ │ │ -moseushi │ │ │ │ -nakagawa │ │ │ │ -nakasatsunai │ │ │ │ -nakatombetsu │ │ │ │ -niikappu │ │ │ │ -nishiokoppe │ │ │ │ -noboribetsu │ │ │ │ -otoineppu │ │ │ │ -rankoshi │ │ │ │ -rikubetsu │ │ │ │ -rishirifuji │ │ │ │ -sarufutsu │ │ │ │ -shakotan │ │ │ │ -shibecha │ │ │ │ -shibetsu │ │ │ │ -shimamaki │ │ │ │ -shimokawa │ │ │ │ -shinshinotsu │ │ │ │ -shintoku │ │ │ │ -shiranuka │ │ │ │ -shiriuchi │ │ │ │ -sunagawa │ │ │ │ -takikawa │ │ │ │ -takinoue │ │ │ │ -teshikaga │ │ │ │ -tomakomai │ │ │ │ -toyotomi │ │ │ │ -tsubetsu │ │ │ │ -tsukigata │ │ │ │ -utashinai │ │ │ │ -wakkanai │ │ │ │ -amagasaki │ │ │ │ -fukusaki │ │ │ │ -ichikawa │ │ │ │ -kakogawa │ │ │ │ -kamigori │ │ │ │ -kamikawa │ │ │ │ -kawanishi │ │ │ │ -minamiawaji │ │ │ │ -nishinomiya │ │ │ │ -nishiwaki │ │ │ │ -sasayama │ │ │ │ -shinonsen │ │ │ │ -takarazuka │ │ │ │ -takasago │ │ │ │ -chikusei │ │ │ │ -fujishiro │ │ │ │ -hitachinaka │ │ │ │ -hitachiomiya │ │ │ │ -hitachiota │ │ │ │ -inashiki │ │ │ │ -kasumigaura │ │ │ │ -namegata │ │ │ │ -ryugasaki │ │ │ │ -sakuragawa │ │ │ │ -shimodate │ │ │ │ -shimotsuma │ │ │ │ -shirosato │ │ │ │ -takahagi │ │ │ │ -tamatsukuri │ │ │ │ -tsuchiura │ │ │ │ -uchihara │ │ │ │ -yamagata │ │ │ │ -ishikawa │ │ │ │ -kanazawa │ │ │ │ -kawakita │ │ │ │ -nakanoto │ │ │ │ -nonoichi │ │ │ │ -uchinada │ │ │ │ -fujisawa │ │ │ │ -hanamaki │ │ │ │ -hiraizumi │ │ │ │ -ichinohe │ │ │ │ -ichinoseki │ │ │ │ -iwaizumi │ │ │ │ -kamaishi │ │ │ │ -kanegasaki │ │ │ │ -kitakami │ │ │ │ -kuzumaki │ │ │ │ -mizusawa │ │ │ │ -rikuzentakata │ │ │ │ -shizukuishi │ │ │ │ -tanohata │ │ │ │ -higashikagawa │ │ │ │ -kotohira │ │ │ │ -marugame │ │ │ │ -naoshima │ │ │ │ -takamatsu │ │ │ │ -uchinomi │ │ │ │ -zentsuji │ │ │ │ -kagoshima │ │ │ │ -kagoshima │ │ │ │ -kawanabe │ │ │ │ -makurazaki │ │ │ │ -matsumoto │ │ │ │ -minamitane │ │ │ │ -nakatane │ │ │ │ -nishinoomote │ │ │ │ -satsumasendai │ │ │ │ -tarumizu │ │ │ │ -kanagawa │ │ │ │ -chigasaki │ │ │ │ -fujisawa │ │ │ │ -hiratsuka │ │ │ │ -kamakura │ │ │ │ -kiyokawa │ │ │ │ -minamiashigara │ │ │ │ -ninomiya │ │ │ │ -sagamihara │ │ │ │ -samukawa │ │ │ │ -yamakita │ │ │ │ -yokosuka │ │ │ │ -yugawara │ │ │ │ -kawasaki │ │ │ │ -kitakyushu │ │ │ │ -higashitsuno │ │ │ │ -kitagawa │ │ │ │ -motoyama │ │ │ │ -nakamura │ │ │ │ -nishitosa │ │ │ │ -niyodogawa │ │ │ │ -tosashimizu │ │ │ │ -yusuhara │ │ │ │ -kumamoto │ │ │ │ -hitoyoshi │ │ │ │ -kamiamakusa │ │ │ │ -kumamoto │ │ │ │ -minamata │ │ │ │ -minamioguni │ │ │ │ -nishihara │ │ │ │ -takamori │ │ │ │ -yatsushiro │ │ │ │ -fukuchiyama │ │ │ │ -higashiyama │ │ │ │ -kumiyama │ │ │ │ -kyotamba │ │ │ │ -kyotanabe │ │ │ │ -kyotango │ │ │ │ -minamiyamashiro │ │ │ │ -nagaokakyo │ │ │ │ -oyamazaki │ │ │ │ -ujitawara │ │ │ │ -yamashina │ │ │ │ -kameyama │ │ │ │ -kisosaki │ │ │ │ -matsusaka │ │ │ │ -minamiise │ │ │ │ -ureshino │ │ │ │ -yokkaichi │ │ │ │ -furukawa │ │ │ │ -higashimatsushima │ │ │ │ -ishinomaki │ │ │ │ -kawasaki │ │ │ │ -kesennuma │ │ │ │ -marumori │ │ │ │ -matsushima │ │ │ │ -minamisanriku │ │ │ │ -shichikashuku │ │ │ │ -shiogama │ │ │ │ -shiroishi │ │ │ │ -yamamoto │ │ │ │ -miyazaki │ │ │ │ -kadogawa │ │ │ │ -kawaminami │ │ │ │ -kitagawa │ │ │ │ -kitakata │ │ │ │ -kobayashi │ │ │ │ -kunitomi │ │ │ │ -miyakonojo │ │ │ │ -miyazaki │ │ │ │ -morotsuka │ │ │ │ -nichinan │ │ │ │ -nishimera │ │ │ │ -shintomi │ │ │ │ -takaharu │ │ │ │ -takanabe │ │ │ │ -takazaki │ │ │ │ -agematsu │ │ │ │ -chikuhoku │ │ │ │ -karuizawa │ │ │ │ -kawakami │ │ │ │ -kisofukushima │ │ │ │ -kitaaiki │ │ │ │ -komagane │ │ │ │ -matsukawa │ │ │ │ -matsumoto │ │ │ │ -minamiaiki │ │ │ │ -minamimaki │ │ │ │ -minamiminowa │ │ │ │ -mochizuki │ │ │ │ -nakagawa │ │ │ │ -nozawaonsen │ │ │ │ -shimosuwa │ │ │ │ -shinanomachi │ │ │ │ -shiojiri │ │ │ │ -takamori │ │ │ │ -takayama │ │ │ │ -tateshina │ │ │ │ -togakushi │ │ │ │ -yamagata │ │ │ │ -yamanouchi │ │ │ │ -nagasaki │ │ │ │ -kawatana │ │ │ │ -kuchinotsu │ │ │ │ -matsuura │ │ │ │ -nagasaki │ │ │ │ -shimabara │ │ │ │ -shinkamigoto │ │ │ │ -tsushima │ │ │ │ -higashiyoshino │ │ │ │ -kamikitayama │ │ │ │ -kashihara │ │ │ │ -katsuragi │ │ │ │ -kawakami │ │ │ │ -kawanishi │ │ │ │ -kurotaki │ │ │ │ -nosegawa │ │ │ │ -shimoichi │ │ │ │ -shimokitayama │ │ │ │ -takatori │ │ │ │ -tawaramoto │ │ │ │ -yamatokoriyama │ │ │ │ -yamatotakada │ │ │ │ -itoigawa │ │ │ │ -izumozaki │ │ │ │ -kashiwazaki │ │ │ │ -minamiuonuma │ │ │ │ -murakami │ │ │ │ -sekikawa │ │ │ │ -tokamachi │ │ │ │ -bungoono │ │ │ │ -bungotakada │ │ │ │ -himeshima │ │ │ │ -kamitsue │ │ │ │ -kunisaki │ │ │ │ -asakuchi │ │ │ │ -hayashima │ │ │ │ -kagamino │ │ │ │ -kibichuo │ │ │ │ -kurashiki │ │ │ │ -nishiawakura │ │ │ │ -setouchi │ │ │ │ -takahashi │ │ │ │ -gushikami │ │ │ │ -ishigaki │ │ │ │ -ishikawa │ │ │ │ -kitadaito │ │ │ │ -kitanakagusuku │ │ │ │ -kumejima │ │ │ │ -kunigami │ │ │ │ -minamidaito │ │ │ │ -nakagusuku │ │ │ │ -nishihara │ │ │ │ -taketomi │ │ │ │ -tokashiki │ │ │ │ -tomigusuku │ │ │ │ -yonabaru │ │ │ │ -yonaguni │ │ │ │ -chihayaakasaka │ │ │ │ -fujiidera │ │ │ │ -habikino │ │ │ │ -higashiosaka │ │ │ │ -higashisumiyoshi │ │ │ │ -higashiyodogawa │ │ │ │ -hirakata │ │ │ │ -izumiotsu │ │ │ │ -izumisano │ │ │ │ -kashiwara │ │ │ │ -kawachinagano │ │ │ │ -kishiwada │ │ │ │ -kumatori │ │ │ │ -matsubara │ │ │ │ -moriguchi │ │ │ │ -neyagawa │ │ │ │ -osakasayama │ │ │ │ -shijonawate │ │ │ │ -shimamoto │ │ │ │ -takaishi │ │ │ │ -takatsuki │ │ │ │ -tondabayashi │ │ │ │ -toyonaka │ │ │ │ -fukudomi │ │ │ │ -hamatama │ │ │ │ -kamimine │ │ │ │ -kitagata │ │ │ │ -kitahata │ │ │ │ -nishiarita │ │ │ │ -shiroishi │ │ │ │ -yoshinogari │ │ │ │ -chichibu │ │ │ │ -fujimino │ │ │ │ -hatogaya │ │ │ │ -hatoyama │ │ │ │ -higashichichibu │ │ │ │ -higashimatsuyama │ │ │ │ -iwatsuki │ │ │ │ -kamiizumi │ │ │ │ -kamikawa │ │ │ │ -kamisato │ │ │ │ -kasukabe │ │ │ │ -kawaguchi │ │ │ │ -kawajima │ │ │ │ -kitamoto │ │ │ │ -koshigaya │ │ │ │ -kumagaya │ │ │ │ -matsubushi │ │ │ │ -miyashiro │ │ │ │ -moroyama │ │ │ │ -nagatoro │ │ │ │ -namegawa │ │ │ │ -shiraoka │ │ │ │ -tokigawa │ │ │ │ -tokorozawa │ │ │ │ -tsurugashima │ │ │ │ -yoshikawa │ │ │ │ -higashiomi │ │ │ │ -moriyama │ │ │ │ -nagahama │ │ │ │ -nishiazai │ │ │ │ -notogawa │ │ │ │ -omihachiman │ │ │ │ -takashima │ │ │ │ -takatsuki │ │ │ │ -torahime │ │ │ │ -toyosato │ │ │ │ -higashiizumo │ │ │ │ -kakinoki │ │ │ │ -nishinoshima │ │ │ │ -okinoshima │ │ │ │ -okuizumo │ │ │ │ -shizuoka │ │ │ │ -fujikawa │ │ │ │ -fujinomiya │ │ │ │ -hamamatsu │ │ │ │ -higashiizu │ │ │ │ -izunokuni │ │ │ │ -kakegawa │ │ │ │ -kawanehon │ │ │ │ -kikugawa │ │ │ │ -makinohara │ │ │ │ -matsuzaki │ │ │ │ -minamiizu │ │ │ │ -morimachi │ │ │ │ -nishiizu │ │ │ │ -omaezaki │ │ │ │ -shizuoka │ │ │ │ -ashikaga │ │ │ │ -kaminokawa │ │ │ │ -karasuyama │ │ │ │ -nasushiobara │ │ │ │ -nishikata │ │ │ │ -ohtawara │ │ │ │ -shimotsuke │ │ │ │ -takanezawa │ │ │ │ -utsunomiya │ │ │ │ -tokushima │ │ │ │ -komatsushima │ │ │ │ -matsushige │ │ │ │ -nakagawa │ │ │ │ -sanagochi │ │ │ │ -shishikui │ │ │ │ -tokushima │ │ │ │ -akishima │ │ │ │ -aogashima │ │ │ │ -hachioji │ │ │ │ -higashikurume │ │ │ │ -higashimurayama │ │ │ │ -higashiyamato │ │ │ │ -hinohara │ │ │ │ -itabashi │ │ │ │ -katsushika │ │ │ │ -kokubunji │ │ │ │ -kouzushima │ │ │ │ -kunitachi │ │ │ │ -musashimurayama │ │ │ │ -musashino │ │ │ │ -ogasawara │ │ │ │ -setagaya │ │ │ │ -shinagawa │ │ │ │ -shinjuku │ │ │ │ -suginami │ │ │ │ -tachikawa │ │ │ │ -kawahara │ │ │ │ -nichinan │ │ │ │ -sakaiminato │ │ │ │ -fukumitsu │ │ │ │ -funahashi │ │ │ │ -kamiichi │ │ │ │ -nakaniikawa │ │ │ │ -namerikawa │ │ │ │ -tateyama │ │ │ │ -wakayama │ │ │ │ -aridagawa │ │ │ │ -hashimoto │ │ │ │ -hirogawa │ │ │ │ -kamitonda │ │ │ │ -katsuragi │ │ │ │ -kinokawa │ │ │ │ -kitayama │ │ │ │ -kozagawa │ │ │ │ -kudoyama │ │ │ │ -kushimoto │ │ │ │ -nachikatsuura │ │ │ │ -shirahama │ │ │ │ -wakayama │ │ │ │ -xn--0trq7p7nn │ │ │ │ -xn--1ctwo │ │ │ │ -xn--1lqs03n │ │ │ │ -xn--1lqs71d │ │ │ │ -xn--2m4a15e │ │ │ │ -xn--32vp30h │ │ │ │ -xn--4it168d │ │ │ │ -xn--4it797k │ │ │ │ -xn--4pvxs │ │ │ │ -xn--5js045d │ │ │ │ -xn--5rtp49c │ │ │ │ -xn--5rtq34k │ │ │ │ -xn--6btw5a │ │ │ │ -xn--6orx2r │ │ │ │ -xn--7t0a264c │ │ │ │ -xn--8ltr62k │ │ │ │ -xn--8pvr4u │ │ │ │ -xn--c3s14m │ │ │ │ -xn--d5qv7z876c │ │ │ │ -xn--djrs72d6uy │ │ │ │ -xn--djty4k │ │ │ │ -xn--efvn9s │ │ │ │ -xn--ehqz56n │ │ │ │ -xn--elqq16h │ │ │ │ -xn--f6qx53a │ │ │ │ -xn--k7yn95e │ │ │ │ -xn--kbrq7o │ │ │ │ -xn--klt787d │ │ │ │ -xn--kltp7d │ │ │ │ -xn--kltx9a │ │ │ │ -xn--klty5x │ │ │ │ -xn--mkru45i │ │ │ │ -xn--nit225k │ │ │ │ -xn--ntso0iqx3a │ │ │ │ -xn--ntsq17g │ │ │ │ -xn--pssu33l │ │ │ │ -xn--qqqt11m │ │ │ │ -xn--rht27z │ │ │ │ -xn--rht3d │ │ │ │ -xn--rht61e │ │ │ │ -xn--rny31h │ │ │ │ -xn--tor131o │ │ │ │ -xn--uist22h │ │ │ │ -xn--uisz3g │ │ │ │ -xn--uuwu58a │ │ │ │ -xn--vgu402c │ │ │ │ -xn--zbx025d │ │ │ │ -yamagata │ │ │ │ -funagata │ │ │ │ -higashine │ │ │ │ -kaminoyama │ │ │ │ -kaneyama │ │ │ │ -kawanishi │ │ │ │ -mamurogawa │ │ │ │ -murayama │ │ │ │ -nakayama │ │ │ │ -nishikawa │ │ │ │ -obanazawa │ │ │ │ -sakegawa │ │ │ │ -shirataka │ │ │ │ -takahata │ │ │ │ -tsuruoka │ │ │ │ -yamagata │ │ │ │ -yamanobe │ │ │ │ -yonezawa │ │ │ │ -yamaguchi │ │ │ │ -kudamatsu │ │ │ │ -shimonoseki │ │ │ │ -tokuyama │ │ │ │ -yamanashi │ │ │ │ -fujikawa │ │ │ │ -fujikawaguchiko │ │ │ │ -fujiyoshida │ │ │ │ -hayakawa │ │ │ │ -ichikawamisato │ │ │ │ -minami-alps │ │ │ │ -nakamichi │ │ │ │ -narusawa │ │ │ │ -nirasaki │ │ │ │ -nishikatsura │ │ │ │ -tabayama │ │ │ │ -uenohara │ │ │ │ -yamanakako │ │ │ │ -yamanashi │ │ │ │ -yokohama │ │ │ │ -notaires │ │ │ │ -pharmaciens │ │ │ │ -veterinaire │ │ │ │ -blogspot │ │ │ │ -chungbuk │ │ │ │ -chungnam │ │ │ │ -gyeongbuk │ │ │ │ -gyeonggi │ │ │ │ -gyeongnam │ │ │ │ -lancaster │ │ │ │ -landrover │ │ │ │ -lifeinsurance │ │ │ │ -lifestyle │ │ │ │ -lighting │ │ │ │ -management │ │ │ │ -marketing │ │ │ │ -marriott │ │ │ │ -melbourne │ │ │ │ -memorial │ │ │ │ -microsoft │ │ │ │ -montblanc │ │ │ │ -mortgage │ │ │ │ -motorcycles │ │ │ │ -movistar │ │ │ │ -blogspot │ │ │ │ -multichoice │ │ │ │ -agriculture │ │ │ │ -airguard │ │ │ │ -ambulance │ │ │ │ -american │ │ │ │ -americana │ │ │ │ -americanantiques │ │ │ │ -americanart │ │ │ │ -amsterdam │ │ │ │ -annefrank │ │ │ │ -anthropology │ │ │ │ -antiques │ │ │ │ -aquarium │ │ │ │ -arboretum │ │ │ │ -archaeological │ │ │ │ -archaeology │ │ │ │ -architecture │ │ │ │ -artanddesign │ │ │ │ -artcenter │ │ │ │ -arteducation │ │ │ │ -artgallery │ │ │ │ -artsandcrafts │ │ │ │ -asmatart │ │ │ │ -assassination │ │ │ │ -association │ │ │ │ -astronomy │ │ │ │ -australia │ │ │ │ -automotive │ │ │ │ -aviation │ │ │ │ -baltimore │ │ │ │ -barcelona │ │ │ │ -baseball │ │ │ │ -beauxarts │ │ │ │ -beeldengeluid │ │ │ │ -bellevue │ │ │ │ -berkeley │ │ │ │ -birthplace │ │ │ │ -botanical │ │ │ │ -botanicalgarden │ │ │ │ -botanicgarden │ │ │ │ -brandywinevalley │ │ │ │ -britishcolumbia │ │ │ │ -broadcast │ │ │ │ -brussels │ │ │ │ -bruxelles │ │ │ │ -building │ │ │ │ -cadaques │ │ │ │ -california │ │ │ │ -cambridge │ │ │ │ -capebreton │ │ │ │ -cartoonart │ │ │ │ -casadelamoneda │ │ │ │ -chattanooga │ │ │ │ -cheltenham │ │ │ │ -chesapeakebay │ │ │ │ -children │ │ │ │ -childrens │ │ │ │ -childrensgarden │ │ │ │ -chiropractic │ │ │ │ -chocolate │ │ │ │ -christiansburg │ │ │ │ -cincinnati │ │ │ │ -civilisation │ │ │ │ -civilization │ │ │ │ -civilwar │ │ │ │ -coastaldefence │ │ │ │ -collection │ │ │ │ -colonialwilliamsburg │ │ │ │ -coloradoplateau │ │ │ │ -columbia │ │ │ │ -columbus │ │ │ │ -communication │ │ │ │ -communications │ │ │ │ -community │ │ │ │ -computer │ │ │ │ -computerhistory │ │ │ │ -contemporary │ │ │ │ -contemporaryart │ │ │ │ -copenhagen │ │ │ │ -corporation │ │ │ │ -corvette │ │ │ │ -countryestate │ │ │ │ -cranbrook │ │ │ │ -creation │ │ │ │ -cultural │ │ │ │ -culturalcenter │ │ │ │ -database │ │ │ │ -decorativearts │ │ │ │ -delaware │ │ │ │ -delmenhorst │ │ │ │ -dinosaur │ │ │ │ -discovery │ │ │ │ -donostia │ │ │ │ -eastafrica │ │ │ │ -eastcoast │ │ │ │ -education │ │ │ │ -educational │ │ │ │ -egyptian │ │ │ │ -eisenbahn │ │ │ │ -elvendrell │ │ │ │ -embroidery │ │ │ │ -encyclopedic │ │ │ │ -entomology │ │ │ │ -environment │ │ │ │ -environmentalconservation │ │ │ │ -epilepsy │ │ │ │ -ethnology │ │ │ │ -exhibition │ │ │ │ -farmequipment │ │ │ │ -farmstead │ │ │ │ -figueres │ │ │ │ -filatelia │ │ │ │ -finearts │ │ │ │ -flanders │ │ │ │ -fortmissoula │ │ │ │ -fortworth │ │ │ │ -foundation │ │ │ │ -francaise │ │ │ │ -frankfurt │ │ │ │ -franziskaner │ │ │ │ -freemasonry │ │ │ │ -freiburg │ │ │ │ -fribourg │ │ │ │ -fundacio │ │ │ │ -furniture │ │ │ │ -geelvinck │ │ │ │ -gemological │ │ │ │ -grandrapids │ │ │ │ -guernsey │ │ │ │ -halloffame │ │ │ │ -harvestcelebration │ │ │ │ -heimatunduhren │ │ │ │ -helsinki │ │ │ │ -hembygdsforbund │ │ │ │ -heritage │ │ │ │ -histoire │ │ │ │ -historical │ │ │ │ -historicalsociety │ │ │ │ -historichouses │ │ │ │ -historisch │ │ │ │ -historisches │ │ │ │ -historyofscience │ │ │ │ -horology │ │ │ │ -humanities │ │ │ │ -illustration │ │ │ │ -imageandsound │ │ │ │ -indianapolis │ │ │ │ -indianmarket │ │ │ │ -intelligence │ │ │ │ -interactive │ │ │ │ -isleofman │ │ │ │ -jefferson │ │ │ │ -jerusalem │ │ │ │ -jewishart │ │ │ │ -journalism │ │ │ │ -judygarland │ │ │ │ -juedisches │ │ │ │ -karikatur │ │ │ │ -koebenhavn │ │ │ │ -kunstsammlung │ │ │ │ -kunstunddesign │ │ │ │ -lancashire │ │ │ │ -lewismiller │ │ │ │ -livinghistory │ │ │ │ -localhistory │ │ │ │ -losangeles │ │ │ │ -loyalist │ │ │ │ -luxembourg │ │ │ │ -mallorca │ │ │ │ -manchester │ │ │ │ -mansions │ │ │ │ -maritime │ │ │ │ -maritimo │ │ │ │ -maryland │ │ │ │ -marylhurst │ │ │ │ -medizinhistorisches │ │ │ │ -memorial │ │ │ │ -mesaverde │ │ │ │ -michigan │ │ │ │ -midatlantic │ │ │ │ -military │ │ │ │ -minnesota │ │ │ │ -missoula │ │ │ │ -monmouth │ │ │ │ -monticello │ │ │ │ -montreal │ │ │ │ -motorcycle │ │ │ │ -muenchen │ │ │ │ -muenster │ │ │ │ -mulhouse │ │ │ │ -museumcenter │ │ │ │ -museumvereniging │ │ │ │ -national │ │ │ │ -nationalfirearms │ │ │ │ -nationalheritage │ │ │ │ -nativeamerican │ │ │ │ -naturalhistory │ │ │ │ -naturalhistorymuseum │ │ │ │ -naturalsciences │ │ │ │ -naturhistorisches │ │ │ │ -natuurwetenschappen │ │ │ │ -naumburg │ │ │ │ -nebraska │ │ │ │ -newhampshire │ │ │ │ -newjersey │ │ │ │ -newmexico │ │ │ │ -newspaper │ │ │ │ -nuernberg │ │ │ │ -nuremberg │ │ │ │ -oceanographic │ │ │ │ -oceanographique │ │ │ │ -oregontrail │ │ │ │ -paderborn │ │ │ │ -palmsprings │ │ │ │ -pasadena │ │ │ │ -pharmacy │ │ │ │ -philadelphia │ │ │ │ -philadelphiaarea │ │ │ │ -philately │ │ │ │ -photography │ │ │ │ -pittsburgh │ │ │ │ -planetarium │ │ │ │ -plantation │ │ │ │ -portland │ │ │ │ -portlligat │ │ │ │ -posts-and-telecommunications │ │ │ │ -preservation │ │ │ │ -presidio │ │ │ │ -railroad │ │ │ │ -research │ │ │ │ -resistance │ │ │ │ -riodejaneiro │ │ │ │ -rochester │ │ │ │ -saintlouis │ │ │ │ -salvadordali │ │ │ │ -salzburg │ │ │ │ -sandiego │ │ │ │ -sanfrancisco │ │ │ │ -santabarbara │ │ │ │ -santacruz │ │ │ │ -saskatchewan │ │ │ │ -savannahga │ │ │ │ -schlesisches │ │ │ │ -schoenbrunn │ │ │ │ -schokoladen │ │ │ │ -science-fiction │ │ │ │ -scienceandhistory │ │ │ │ -scienceandindustry │ │ │ │ -sciencecenter │ │ │ │ -sciencecenters │ │ │ │ -sciencehistory │ │ │ │ -sciences │ │ │ │ -sciencesnaturelles │ │ │ │ -scotland │ │ │ │ -settlement │ │ │ │ -settlers │ │ │ │ -sherbrooke │ │ │ │ -soundandvision │ │ │ │ -southcarolina │ │ │ │ -southwest │ │ │ │ -stalbans │ │ │ │ -starnberg │ │ │ │ -stateofdelaware │ │ │ │ -steiermark │ │ │ │ -stockholm │ │ │ │ -stpetersburg │ │ │ │ -stuttgart │ │ │ │ -surgeonshall │ │ │ │ -svizzera │ │ │ │ -technology │ │ │ │ -telekommunikation │ │ │ │ -television │ │ │ │ -timekeeping │ │ │ │ -topology │ │ │ │ -transport │ │ │ │ -undersea │ │ │ │ -university │ │ │ │ -usantiques │ │ │ │ -uscountryestate │ │ │ │ -usculture │ │ │ │ -usdecorativearts │ │ │ │ -usgarden │ │ │ │ -ushistory │ │ │ │ -uslivinghistory │ │ │ │ -versailles │ │ │ │ -virginia │ │ │ │ -vlaanderen │ │ │ │ -volkenkunde │ │ │ │ -wallonie │ │ │ │ -washingtondc │ │ │ │ -watch-and-clock │ │ │ │ -watchandclock │ │ │ │ -westfalen │ │ │ │ -wildlife │ │ │ │ -williamsburg │ │ │ │ -windmill │ │ │ │ -workshop │ │ │ │ -xn--9dbhblg6di │ │ │ │ -xn--comunicaes-v6a2o │ │ │ │ -xn--correios-e-telecomunicaes-ghc29a │ │ │ │ -xn--h1aegh │ │ │ │ -xn--lns-qla │ │ │ │ -yorkshire │ │ │ │ -yosemite │ │ │ │ -zoological │ │ │ │ -blogspot │ │ │ │ -mzansimagic │ │ │ │ -at-band-camp │ │ │ │ -azure-mobile │ │ │ │ -azurewebsites │ │ │ │ -broke-it │ │ │ │ -buyshouses │ │ │ │ -cloudapp │ │ │ │ -cloudfront │ │ │ │ -dnsalias │ │ │ │ -dontexist │ │ │ │ -dynalias │ │ │ │ -dynathome │ │ │ │ -endofinternet │ │ │ │ -ham-radio-op │ │ │ │ -homelinux │ │ │ │ -homeunix │ │ │ │ -in-the-band │ │ │ │ -is-a-chef │ │ │ │ -is-a-geek │ │ │ │ -isa-geek │ │ │ │ -kicks-ass │ │ │ │ -office-on-the │ │ │ │ -scrapper-site │ │ │ │ -sells-it │ │ │ │ -servebbs │ │ │ │ -serveftp │ │ │ │ -thruhere │ │ │ │ -blogspot │ │ │ │ -aarborte │ │ │ │ -akershus │ │ │ │ -aknoluokta │ │ │ │ -akrehamn │ │ │ │ -alaheadju │ │ │ │ -alstahaug │ │ │ │ -andasuolo │ │ │ │ -audnedaln │ │ │ │ -aurskog-holand │ │ │ │ -austevoll │ │ │ │ -austrheim │ │ │ │ -badaddja │ │ │ │ -bahcavuotna │ │ │ │ -bahccavuotna │ │ │ │ -balestrand │ │ │ │ -ballangen │ │ │ │ -balsfjord │ │ │ │ -batsfjord │ │ │ │ -bearalvahki │ │ │ │ -berlevag │ │ │ │ -birkenes │ │ │ │ -bjerkreim │ │ │ │ -blogspot │ │ │ │ -bremanger │ │ │ │ -bronnoysund │ │ │ │ -brumunddal │ │ │ │ -buskerud │ │ │ │ -cahcesuolo │ │ │ │ -davvenjarga │ │ │ │ -davvesiida │ │ │ │ -dielddanuorri │ │ │ │ -divtasvuodna │ │ │ │ -divttasvuotna │ │ │ │ -drangedal │ │ │ │ -egersund │ │ │ │ -eidfjord │ │ │ │ -eidsberg │ │ │ │ -eidsvoll │ │ │ │ -eigersund │ │ │ │ -engerdal │ │ │ │ -evenassi │ │ │ │ -evje-og-hornnes │ │ │ │ -flakstad │ │ │ │ -flatanger │ │ │ │ -flekkefjord │ │ │ │ -flesberg │ │ │ │ -folkebibl │ │ │ │ -fredrikstad │ │ │ │ -fylkesbibl │ │ │ │ -fyresdal │ │ │ │ -gaivuotna │ │ │ │ -gangaviika │ │ │ │ -giehtavuoatna │ │ │ │ -gildeskal │ │ │ │ -gjerdrum │ │ │ │ -gjerstad │ │ │ │ -gratangen │ │ │ │ -grimstad │ │ │ │ -guovdageaidnu │ │ │ │ -hagebostad │ │ │ │ -hammarfeasta │ │ │ │ -hammerfest │ │ │ │ -hattfjelldal │ │ │ │ -haugesund │ │ │ │ -xn--vler-qoa │ │ │ │ -hemsedal │ │ │ │ -hjartdal │ │ │ │ -hjelmeland │ │ │ │ -hokksund │ │ │ │ -holmestrand │ │ │ │ -holtalen │ │ │ │ -honefoss │ │ │ │ -hordaland │ │ │ │ -hornindal │ │ │ │ -hoyanger │ │ │ │ -hoylandet │ │ │ │ -hyllestad │ │ │ │ -jan-mayen │ │ │ │ -jessheim │ │ │ │ -jevnaker │ │ │ │ -jorpeland │ │ │ │ -karasjohka │ │ │ │ -karasjok │ │ │ │ -kautokeino │ │ │ │ -kirkenes │ │ │ │ -kongsberg │ │ │ │ -kongsvinger │ │ │ │ -kopervik │ │ │ │ -kraanghke │ │ │ │ -kristiansand │ │ │ │ -kristiansund │ │ │ │ -krodsherad │ │ │ │ -krokstadelva │ │ │ │ -kvafjord │ │ │ │ -kvalsund │ │ │ │ -kvanangen │ │ │ │ -kvinesdal │ │ │ │ -kvinnherad │ │ │ │ -kviteseid │ │ │ │ -laakesvuemie │ │ │ │ -langevag │ │ │ │ -lavangen │ │ │ │ -leangaviika │ │ │ │ -leikanger │ │ │ │ -leirfjord │ │ │ │ -levanger │ │ │ │ -lillehammer │ │ │ │ -lillesand │ │ │ │ -lindesnes │ │ │ │ -lodingen │ │ │ │ -lorenskog │ │ │ │ -malatvuopmi │ │ │ │ -marnardal │ │ │ │ -masfjorden │ │ │ │ -matta-varjjat │ │ │ │ -midtre-gauldal │ │ │ │ -mjondalen │ │ │ │ -mo-i-rana │ │ │ │ -more-og-romsdal │ │ │ │ -moskenes │ │ │ │ -naamesjevuemie │ │ │ │ -namdalseid │ │ │ │ -namsskogan │ │ │ │ -nannestad │ │ │ │ -narviika │ │ │ │ -naustdal │ │ │ │ -navuotna │ │ │ │ -nedre-eiker │ │ │ │ -nesodden │ │ │ │ -nesoddtangen │ │ │ │ -nissedal │ │ │ │ -nittedal │ │ │ │ -nord-aurdal │ │ │ │ -nord-fron │ │ │ │ -nord-odal │ │ │ │ -nordkapp │ │ │ │ -nordland │ │ │ │ -xn--b-5ga │ │ │ │ -xn--hery-ira │ │ │ │ -nordre-land │ │ │ │ -nordreisa │ │ │ │ -nore-og-uvdal │ │ │ │ -notodden │ │ │ │ -notteroy │ │ │ │ -omasvuotna │ │ │ │ -oppegard │ │ │ │ -orkanger │ │ │ │ -ostre-toten │ │ │ │ -overhalla │ │ │ │ -ovre-eiker │ │ │ │ -oygarden │ │ │ │ -oystre-slidre │ │ │ │ -porsanger │ │ │ │ -porsangu │ │ │ │ -porsgrunn │ │ │ │ -rahkkeravju │ │ │ │ -rakkestad │ │ │ │ -ralingen │ │ │ │ -randaberg │ │ │ │ -rendalen │ │ │ │ -rennesoy │ │ │ │ -ringerike │ │ │ │ -ringsaker │ │ │ │ -salangen │ │ │ │ -samnanger │ │ │ │ -sandefjord │ │ │ │ -sandnessjoen │ │ │ │ -sarpsborg │ │ │ │ -sauherad │ │ │ │ -skanland │ │ │ │ -skedsmokorset │ │ │ │ -skiptvet │ │ │ │ -skjervoy │ │ │ │ -snillfjord │ │ │ │ -sondre-land │ │ │ │ -songdalen │ │ │ │ -sor-aurdal │ │ │ │ -sor-fron │ │ │ │ -sor-odal │ │ │ │ -sor-varanger │ │ │ │ -sorreisa │ │ │ │ -sortland │ │ │ │ -spjelkavik │ │ │ │ -spydeberg │ │ │ │ -stathelle │ │ │ │ -stavanger │ │ │ │ -steinkjer │ │ │ │ -stjordal │ │ │ │ -stjordalshalsen │ │ │ │ -stor-elvdal │ │ │ │ -storfjord │ │ │ │ -surnadal │ │ │ │ -svalbard │ │ │ │ -sykkylven │ │ │ │ -tananger │ │ │ │ -telemark │ │ │ │ -xn--b-5ga │ │ │ │ -tingvoll │ │ │ │ -tjeldsund │ │ │ │ -tonsberg │ │ │ │ -troandin │ │ │ │ -trogstad │ │ │ │ -trondheim │ │ │ │ -tvedestrand │ │ │ │ -tysfjord │ │ │ │ -ullensaker │ │ │ │ -ullensvang │ │ │ │ -vanylven │ │ │ │ -vegarshei │ │ │ │ -vennesla │ │ │ │ -vestfold │ │ │ │ -vestre-slidre │ │ │ │ -vestre-toten │ │ │ │ -vestvagoy │ │ │ │ -vevelstad │ │ │ │ -vindafjord │ │ │ │ -vossevangen │ │ │ │ -xn--andy-ira │ │ │ │ -xn--asky-ira │ │ │ │ -xn--aurskog-hland-jnb │ │ │ │ -xn--avery-yua │ │ │ │ -xn--bdddj-mrabd │ │ │ │ -xn--bearalvhki-y4a │ │ │ │ -xn--berlevg-jxa │ │ │ │ -xn--bhcavuotna-s4a │ │ │ │ -xn--bhccavuotna-k7a │ │ │ │ -xn--bidr-5nac │ │ │ │ -xn--bievt-0qa │ │ │ │ -xn--bjarky-fya │ │ │ │ -xn--bjddar-pta │ │ │ │ -xn--blt-elab │ │ │ │ -xn--bmlo-gra │ │ │ │ -xn--bod-2na │ │ │ │ -xn--brnny-wuac │ │ │ │ -xn--brnnysund-m8ac │ │ │ │ -xn--brum-voa │ │ │ │ -xn--btsfjord-9za │ │ │ │ -xn--davvenjrga-y4a │ │ │ │ -xn--dnna-gra │ │ │ │ -xn--drbak-wua │ │ │ │ -xn--dyry-ira │ │ │ │ -xn--eveni-0qa01ga │ │ │ │ -xn--finny-yua │ │ │ │ -xn--fjord-lra │ │ │ │ -xn--fl-zia │ │ │ │ -xn--flor-jra │ │ │ │ -xn--frde-gra │ │ │ │ -xn--frna-woa │ │ │ │ -xn--frya-hra │ │ │ │ -xn--ggaviika-8ya47h │ │ │ │ -xn--gildeskl-g0a │ │ │ │ -xn--givuotna-8ya │ │ │ │ -xn--gjvik-wua │ │ │ │ -xn--gls-elac │ │ │ │ -xn--h-2fa │ │ │ │ -xn--hbmer-xqa │ │ │ │ -xn--hcesuolo-7ya35b │ │ │ │ -xn--hgebostad-g3a │ │ │ │ -xn--hmmrfeasta-s4ac │ │ │ │ -xn--hnefoss-q1a │ │ │ │ -xn--hobl-ira │ │ │ │ -xn--holtlen-hxa │ │ │ │ -xn--hpmir-xqa │ │ │ │ -xn--hyanger-q1a │ │ │ │ -xn--hylandet-54a │ │ │ │ -xn--indery-fya │ │ │ │ -xn--jlster-bya │ │ │ │ -xn--jrpeland-54a │ │ │ │ -xn--karmy-yua │ │ │ │ -xn--kfjord-iua │ │ │ │ -xn--klbu-woa │ │ │ │ -xn--koluokta-7ya57h │ │ │ │ -xn--krager-gya │ │ │ │ -xn--kranghke-b0a │ │ │ │ -xn--krdsherad-m8a │ │ │ │ -xn--krehamn-dxa │ │ │ │ -xn--krjohka-hwab49j │ │ │ │ -xn--ksnes-uua │ │ │ │ -xn--kvfjord-nxa │ │ │ │ -xn--kvitsy-fya │ │ │ │ -xn--kvnangen-k0a │ │ │ │ -xn--l-1fa │ │ │ │ -xn--laheadju-7ya │ │ │ │ -xn--langevg-jxa │ │ │ │ -xn--ldingen-q1a │ │ │ │ -xn--leagaviika-52b │ │ │ │ -xn--lesund-hua │ │ │ │ -xn--lgrd-poac │ │ │ │ -xn--lhppi-xqa │ │ │ │ -xn--linds-pra │ │ │ │ -xn--loabt-0qa │ │ │ │ -xn--lrdal-sra │ │ │ │ -xn--lrenskog-54a │ │ │ │ -xn--lt-liac │ │ │ │ -xn--lten-gra │ │ │ │ -xn--lury-ira │ │ │ │ -xn--mely-ira │ │ │ │ -xn--merker-kua │ │ │ │ -xn--mjndalen-64a │ │ │ │ -xn--mlatvuopmi-s4a │ │ │ │ -xn--mli-tla │ │ │ │ -xn--mlselv-iua │ │ │ │ -xn--moreke-jua │ │ │ │ -xn--mosjen-eya │ │ │ │ -xn--mot-tla │ │ │ │ -xn--mre-og-romsdal-qqb │ │ │ │ -xn--hery-ira │ │ │ │ -xn--msy-ula0h │ │ │ │ -xn--mtta-vrjjat-k7af │ │ │ │ -xn--muost-0qa │ │ │ │ -xn--nmesjevuemie-tcba │ │ │ │ -xn--nry-yla5g │ │ │ │ -xn--nttery-byae │ │ │ │ -xn--nvuotna-hwa │ │ │ │ -xn--oppegrd-ixa │ │ │ │ -xn--ostery-fya │ │ │ │ -xn--osyro-wua │ │ │ │ -xn--porsgu-sta26f │ │ │ │ -xn--rady-ira │ │ │ │ -xn--rdal-poa │ │ │ │ -xn--rde-ula │ │ │ │ -xn--rdy-0nab │ │ │ │ -xn--rennesy-v1a │ │ │ │ -xn--rhkkervju-01af │ │ │ │ -xn--rholt-mra │ │ │ │ -xn--risa-5na │ │ │ │ -xn--risr-ira │ │ │ │ -xn--rland-uua │ │ │ │ -xn--rlingen-mxa │ │ │ │ -xn--rmskog-bya │ │ │ │ -xn--rros-gra │ │ │ │ -xn--rskog-uua │ │ │ │ -xn--rst-0na │ │ │ │ -xn--rsta-fra │ │ │ │ -xn--ryken-vua │ │ │ │ -xn--ryrvik-bya │ │ │ │ -xn--s-1fa │ │ │ │ -xn--sandnessjen-ogb │ │ │ │ -xn--sandy-yua │ │ │ │ -xn--seral-lra │ │ │ │ -xn--sgne-gra │ │ │ │ -xn--skierv-uta │ │ │ │ -xn--skjervy-v1a │ │ │ │ -xn--skjk-soa │ │ │ │ -xn--sknit-yqa │ │ │ │ -xn--sknland-fxa │ │ │ │ -xn--slat-5na │ │ │ │ -xn--slt-elab │ │ │ │ -xn--smla-hra │ │ │ │ -xn--smna-gra │ │ │ │ -xn--snase-nra │ │ │ │ -xn--sndre-land-0cb │ │ │ │ -xn--snes-poa │ │ │ │ -xn--snsa-roa │ │ │ │ -xn--sr-aurdal-l8a │ │ │ │ -xn--sr-fron-q1a │ │ │ │ -xn--sr-odal-q1a │ │ │ │ -xn--sr-varanger-ggb │ │ │ │ -xn--srfold-bya │ │ │ │ -xn--srreisa-q1a │ │ │ │ -xn--srum-gra │ │ │ │ -xn--stfold-9xa │ │ │ │ -xn--vler-qoa │ │ │ │ -xn--stjrdal-s1a │ │ │ │ -xn--stjrdalshalsen-sqb │ │ │ │ -xn--stre-toten-zcb │ │ │ │ -xn--tjme-hra │ │ │ │ -xn--tnsberg-q1a │ │ │ │ -xn--trany-yua │ │ │ │ -xn--trgstad-r1a │ │ │ │ -xn--trna-woa │ │ │ │ -xn--troms-zua │ │ │ │ -xn--tysvr-vra │ │ │ │ -xn--unjrga-rta │ │ │ │ -xn--vads-jra │ │ │ │ -xn--vard-jra │ │ │ │ -xn--vegrshei-c0a │ │ │ │ -xn--vestvgy-ixa6o │ │ │ │ -xn--vg-yiab │ │ │ │ -xn--vgan-qoa │ │ │ │ -xn--vgsy-qoa0j │ │ │ │ -xn--vre-eiker-k8a │ │ │ │ -xn--vrggt-xqad │ │ │ │ -xn--vry-yla5g │ │ │ │ -xn--yer-zna │ │ │ │ -xn--ygarden-p1a │ │ │ │ -xn--ystre-slidre-ujb │ │ │ │ -merseine │ │ │ │ -shacknet │ │ │ │ -blogspot │ │ │ │ -parliament │ │ │ │ -xn--mori-qsa │ │ │ │ -blogsite │ │ │ │ -boldlygoingnowhere │ │ │ │ -dnsalias │ │ │ │ -doesntexist │ │ │ │ -dontexist │ │ │ │ -dynalias │ │ │ │ -endofinternet │ │ │ │ -endoftheinternet │ │ │ │ -game-host │ │ │ │ -hobby-site │ │ │ │ -homelinux │ │ │ │ -homeunix │ │ │ │ -is-a-bruinsfan │ │ │ │ -is-a-candidate │ │ │ │ -is-a-celticsfan │ │ │ │ -is-a-chef │ │ │ │ -is-a-geek │ │ │ │ -is-a-knight │ │ │ │ -is-a-linux-user │ │ │ │ -is-a-patsfan │ │ │ │ -is-a-soxfan │ │ │ │ -is-found │ │ │ │ -is-saved │ │ │ │ -is-very-bad │ │ │ │ -is-very-evil │ │ │ │ -is-very-good │ │ │ │ -is-very-nice │ │ │ │ -is-very-sweet │ │ │ │ -isa-geek │ │ │ │ -kicks-ass │ │ │ │ -misconfused │ │ │ │ -readmyblog │ │ │ │ -sellsyourhome │ │ │ │ -servebbs │ │ │ │ -serveftp │ │ │ │ -servegame │ │ │ │ -stuff-4-sale │ │ │ │ -orientexpress │ │ │ │ -pamperedchef │ │ │ │ -partners │ │ │ │ -passagens │ │ │ │ -pharmacy │ │ │ │ -photography │ │ │ │ -pictures │ │ │ │ -augustow │ │ │ │ -babia-gora │ │ │ │ -bialowieza │ │ │ │ -bialystok │ │ │ │ -bieszczady │ │ │ │ -boleslawiec │ │ │ │ -bydgoszcz │ │ │ │ -dlugoleka │ │ │ │ -starostwo │ │ │ │ -jaworzno │ │ │ │ -jelenia-gora │ │ │ │ -katowice │ │ │ │ -kazimierz-dolny │ │ │ │ -kobierzyce │ │ │ │ -kolobrzeg │ │ │ │ -konskowola │ │ │ │ -limanowa │ │ │ │ -malopolska │ │ │ │ -mazowsze │ │ │ │ -nieruchomosci │ │ │ │ -nowaruda │ │ │ │ -ostroleka │ │ │ │ -ostrowiec │ │ │ │ -ostrowwlkp │ │ │ │ -podlasie │ │ │ │ -polkowice │ │ │ │ -pomorskie │ │ │ │ -prochowice │ │ │ │ -pruszkow │ │ │ │ -przeworsk │ │ │ │ -rawa-maz │ │ │ │ -realestate │ │ │ │ -sosnowiec │ │ │ │ -stalowa-wola │ │ │ │ -starachowice │ │ │ │ -stargard │ │ │ │ -swidnica │ │ │ │ -swiebodzin │ │ │ │ -swinoujscie │ │ │ │ -szczecin │ │ │ │ -szczytno │ │ │ │ -tarnobrzeg │ │ │ │ -turystyka │ │ │ │ -walbrzych │ │ │ │ -warszawa │ │ │ │ -wloclawek │ │ │ │ -wodzislaw │ │ │ │ -zachpomor │ │ │ │ -zakopane │ │ │ │ -zgorzelec │ │ │ │ -plumbing │ │ │ │ -productions │ │ │ │ -properties │ │ │ │ -property │ │ │ │ -blogspot │ │ │ │ -blogspot │ │ │ │ -redstone │ │ │ │ -redumbrella │ │ │ │ -reliance │ │ │ │ -republican │ │ │ │ -restaurant │ │ │ │ -blogspot │ │ │ │ -arkhangelsk │ │ │ │ -astrakhan │ │ │ │ -bashkiria │ │ │ │ -belgorod │ │ │ │ -blogspot │ │ │ │ -buryatia │ │ │ │ -chelyabinsk │ │ │ │ -chukotka │ │ │ │ -chuvashia │ │ │ │ -dagestan │ │ │ │ -joshkar-ola │ │ │ │ -k-uralsk │ │ │ │ -kalmykia │ │ │ │ -kamchatka │ │ │ │ -kemerovo │ │ │ │ -khabarovsk │ │ │ │ -khakassia │ │ │ │ -kostroma │ │ │ │ -krasnoyarsk │ │ │ │ -kustanai │ │ │ │ -magnitka │ │ │ │ -mordovia │ │ │ │ -murmansk │ │ │ │ -nakhodka │ │ │ │ -novosibirsk │ │ │ │ -orenburg │ │ │ │ -pyatigorsk │ │ │ │ -rubtsovsk │ │ │ │ -sakhalin │ │ │ │ -simbirsk │ │ │ │ -smolensk │ │ │ │ -stavropol │ │ │ │ -tatarstan │ │ │ │ -tsaritsyn │ │ │ │ -udmurtia │ │ │ │ -ulan-ude │ │ │ │ -vladikavkaz │ │ │ │ -vladimir │ │ │ │ -vladivostok │ │ │ │ -volgograd │ │ │ │ -voronezh │ │ │ │ -yaroslavl │ │ │ │ -yekaterinburg │ │ │ │ -yuzhno-sakhalinsk │ │ │ │ -saarland │ │ │ │ -sandvikcoromant │ │ │ │ -scholarships │ │ │ │ -blogspot │ │ │ │ -kommunalforbund │ │ │ │ -naturbruksgymn │ │ │ │ -services │ │ │ │ -blogspot │ │ │ │ -platform │ │ │ │ -blogspot │ │ │ │ -software │ │ │ │ -solutions │ │ │ │ -spreadbetting │ │ │ │ -consulado │ │ │ │ -embaixada │ │ │ │ -principe │ │ │ │ -statebank │ │ │ │ -stcgroup │ │ │ │ -stockholm │ │ │ │ -arkhangelsk │ │ │ │ -balashov │ │ │ │ -bashkiria │ │ │ │ -dagestan │ │ │ │ -kalmykia │ │ │ │ -khakassia │ │ │ │ -krasnodar │ │ │ │ -mordovia │ │ │ │ -murmansk │ │ │ │ -pokrovsk │ │ │ │ -togliatti │ │ │ │ -vladikavkaz │ │ │ │ -vladimir │ │ │ │ -supersport │ │ │ │ -supplies │ │ │ │ -symantec │ │ │ │ -tatamotors │ │ │ │ -blogspot │ │ │ │ -technology │ │ │ │ -telecity │ │ │ │ -telefonica │ │ │ │ -blogspot │ │ │ │ -training │ │ │ │ -travelers │ │ │ │ -travelersinsurance │ │ │ │ -better-than │ │ │ │ -on-the-web │ │ │ │ -worse-than │ │ │ │ -blogspot │ │ │ │ -xn--czrw28b │ │ │ │ -xn--uc0atv │ │ │ │ -xn--zf0ao64a │ │ │ │ -cherkassy │ │ │ │ -cherkasy │ │ │ │ -chernigov │ │ │ │ -chernihiv │ │ │ │ -chernivtsi │ │ │ │ -chernovtsy │ │ │ │ -dnepropetrovsk │ │ │ │ -dnipropetrovsk │ │ │ │ -ivano-frankivsk │ │ │ │ -khmelnitskiy │ │ │ │ -khmelnytskyi │ │ │ │ -kirovograd │ │ │ │ -mykolaiv │ │ │ │ -nikolaev │ │ │ │ -sebastopol │ │ │ │ -sevastopol │ │ │ │ -ternopil │ │ │ │ -uzhgorod │ │ │ │ -vinnytsia │ │ │ │ -zaporizhzhe │ │ │ │ -zaporizhzhia │ │ │ │ -zhitomir │ │ │ │ -zhytomyr │ │ │ │ -blogspot │ │ │ │ -university │ │ │ │ -land-4-sale │ │ │ │ -stuff-4-sale │ │ │ │ -vacations │ │ │ │ -ventures │ │ │ │ -versicherung │ │ │ │ -vistaprint │ │ │ │ -vlaanderen │ │ │ │ -weatherchannel │ │ │ │ -williamhill │ │ │ │ -xn--11b4c3d │ │ │ │ -xn--1ck2e1b │ │ │ │ -xn--1qqw23a │ │ │ │ -xn--30rr7y │ │ │ │ -xn--3bst00m │ │ │ │ -xn--3ds443g │ │ │ │ -xn--3e0b707e │ │ │ │ -xn--3pxu8k │ │ │ │ -xn--42c2d9a │ │ │ │ -xn--45brj9c │ │ │ │ -xn--45q11c │ │ │ │ -xn--4gbrim │ │ │ │ -xn--54b7fta0cc │ │ │ │ -xn--55qw42g │ │ │ │ -xn--55qx5d │ │ │ │ -xn--5tzm5g │ │ │ │ -xn--6frz82g │ │ │ │ -xn--6qq986b3xl │ │ │ │ -xn--80adxhks │ │ │ │ -xn--80ao21a │ │ │ │ -xn--80asehdb │ │ │ │ -xn--80aswg │ │ │ │ -xn--8y0a063a │ │ │ │ -xn--90a3ac │ │ │ │ -xn--80au │ │ │ │ -xn--90azh │ │ │ │ -xn--c1avg │ │ │ │ -xn--d1at │ │ │ │ -xn--o1ac │ │ │ │ -xn--o1ach │ │ │ │ -xn--9dbq2a │ │ │ │ -xn--9et52u │ │ │ │ -xn--9krt00a │ │ │ │ -xn--b4w605ferd │ │ │ │ -xn--bck1b9a5dre4c │ │ │ │ -xn--c1avg │ │ │ │ -xn--c2br7g │ │ │ │ -xn--cck2b3b │ │ │ │ -xn--cg4bki │ │ │ │ -xn--clchc0ea0b2g2a9gcd │ │ │ │ -xn--czr694b │ │ │ │ -xn--czrs0t │ │ │ │ -xn--czru2d │ │ │ │ -xn--d1acj3b │ │ │ │ -xn--eckvdtc9d │ │ │ │ -xn--efvy88h │ │ │ │ -xn--estv75g │ │ │ │ -xn--fhbei │ │ │ │ -xn--fiq228c5hs │ │ │ │ -xn--fiq64b │ │ │ │ -xn--fiqs8s │ │ │ │ -xn--fiqz9s │ │ │ │ -xn--fjq720a │ │ │ │ -xn--flw351e │ │ │ │ -xn--fpcrj9c3d │ │ │ │ -xn--fzc2c9e2c │ │ │ │ -xn--g2xx48c │ │ │ │ -xn--gckr3f0f │ │ │ │ -xn--gecrj9c │ │ │ │ -xn--h2brj9c │ │ │ │ -xn--hxt814e │ │ │ │ -xn--i1b6b1a6a2e │ │ │ │ -xn--imr513n │ │ │ │ -xn--io0a7i │ │ │ │ -xn--j1aef │ │ │ │ -xn--j1amh │ │ │ │ -xn--j6w193g │ │ │ │ -xn--jlq61u9w7b │ │ │ │ -xn--jvr189m │ │ │ │ -xn--kcrx77d1x4a │ │ │ │ -xn--kprw13d │ │ │ │ -xn--kpry57d │ │ │ │ -xn--kpu716f │ │ │ │ -xn--kput3i │ │ │ │ -xn--l1acc │ │ │ │ -xn--lgbbat1ad8j │ │ │ │ -xn--mgb2ddes │ │ │ │ -xn--mgb9awbf │ │ │ │ -xn--mgba3a3ejt │ │ │ │ -xn--mgba3a4f16a │ │ │ │ -xn--mgba3a4fra │ │ │ │ -xn--mgbaam7a8h │ │ │ │ -xn--mgbab2bd │ │ │ │ -xn--mgbayh7gpa │ │ │ │ -xn--mgbb9fbpob │ │ │ │ -xn--mgbbh1a71e │ │ │ │ -xn--mgbc0a9azcg │ │ │ │ -xn--mgberp4a5d4a87g │ │ │ │ -xn--mgberp4a5d4ar │ │ │ │ -xn--mgbqly7c0a67fbc │ │ │ │ -xn--mgbqly7cvafr │ │ │ │ -xn--mgbt3dhd │ │ │ │ -xn--mgbtf8fl │ │ │ │ -xn--mgbx4cd0ab │ │ │ │ -xn--mk1bu44c │ │ │ │ -xn--mxtq1m │ │ │ │ -xn--ngbc5azd │ │ │ │ -xn--ngbe9e0a │ │ │ │ -xn--nnx388a │ │ │ │ -xn--node │ │ │ │ -xn--nqv7f │ │ │ │ -xn--nqv7fs00ema │ │ │ │ -xn--nyqy26a │ │ │ │ -xn--o3cw4h │ │ │ │ -xn--ogbpf8fl │ │ │ │ -xn--p1acf │ │ │ │ -xn--p1ai │ │ │ │ -xn--pbt977c │ │ │ │ -xn--pgbs0dh │ │ │ │ -xn--pssy2u │ │ │ │ -xn--q9jyb4c │ │ │ │ -xn--qcka1pmc │ │ │ │ -xn--rhqv96g │ │ │ │ -xn--rovu88b │ │ │ │ -xn--s9brj9c │ │ │ │ -xn--ses554g │ │ │ │ -xn--t60b56a │ │ │ │ -xn--tckwe │ │ │ │ -xn--unup4y │ │ │ │ -xn--vermgensberater-ctb │ │ │ │ -xn--vermgensberatung-pwb │ │ │ │ -xn--vhquv │ │ │ │ -xn--vuq861b │ │ │ │ -xn--wgbh1c │ │ │ │ -xn--wgbl6a │ │ │ │ -xn--xhq521b │ │ │ │ -xn--xkc2al3hye2a │ │ │ │ -xn--xkc2dl3a5ee0h │ │ │ │ -xn--yfro4i67o │ │ │ │ -xn--ygbi2ammx │ │ │ │ -xn--zfr164b │ │ │ │ -yodobashi │ │ │ │ -yokohama │ │ │ │ -kawasaki │ │ │ │ -kitakyushu │ │ │ │ -yokohama │ │ │ │ -teledata │ │ │ │ -Network.PublicSuffixList.DataStructure │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -Network.PublicSuffixList.Serialize │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -Accept-Charset │ │ │ │ -Accept-Encoding │ │ │ │ -Accept-Language │ │ │ │ -Accept-Ranges │ │ │ │ -Authorization │ │ │ │ -Cache-Control │ │ │ │ -Connection │ │ │ │ -Content-Encoding │ │ │ │ -Content-Language │ │ │ │ -Content-Length │ │ │ │ -Content-Location │ │ │ │ -Content-MD5 │ │ │ │ -Content-Range │ │ │ │ -Content-Type │ │ │ │ -If-Match │ │ │ │ -If-Modified-Since │ │ │ │ -If-None-Match │ │ │ │ -If-Range │ │ │ │ -If-Unmodified-Since │ │ │ │ -Last-Modified │ │ │ │ -Location │ │ │ │ -Max-Forwards │ │ │ │ -Proxy-Authenticate │ │ │ │ -Proxy-Authorization │ │ │ │ -Retry-After │ │ │ │ -Transfer-Encoding │ │ │ │ -User-Agent │ │ │ │ -WWW-Authenticate │ │ │ │ -Content-Disposition │ │ │ │ -MIME-Version │ │ │ │ -Set-Cookie │ │ │ │ -Preference-Applied │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'ByteRangeFromTo │ │ │ │ -'ByteRangeSuffix │ │ │ │ -'ByteRangeFrom │ │ │ │ -ByteRangeFromTo │ │ │ │ -ByteRangeFrom │ │ │ │ -ByteRangeSuffix │ │ │ │ -Network.HTTP.Types.Header.ByteRange │ │ │ │ -ByteRangeFromTo │ │ │ │ -ByteRangeSuffix │ │ │ │ -ByteRangeFrom │ │ │ │ -Network/HTTP/Types/Header.hs:468:11-12|case │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz │ │ │ │ -Network.HTTP.Types.Header │ │ │ │ -ByteRange │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Header.ByteRangeFrom │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Header.ByteRangeFromTo │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Header.ByteRangeSuffix │ │ │ │ -, statusMessage = │ │ │ │ -Status {statusCode = │ │ │ │ -Network Authentication Required │ │ │ │ -HTTP Version Not Supported │ │ │ │ -Gateway Timeout │ │ │ │ -Service Unavailable │ │ │ │ -Bad Gateway │ │ │ │ -Not Implemented │ │ │ │ -Internal Server Error │ │ │ │ -Request Header Fields Too Large │ │ │ │ -Too Many Requests │ │ │ │ -Precondition Required │ │ │ │ -Upgrade Required │ │ │ │ -Unprocessable Entity │ │ │ │ -I'm a teapot │ │ │ │ -Expectation Failed │ │ │ │ -Requested Range Not Satisfiable │ │ │ │ -Unsupported Media Type │ │ │ │ -Request-URI Too Long │ │ │ │ -Request Entity Too Large │ │ │ │ -Precondition Failed │ │ │ │ -Length Required │ │ │ │ -Conflict │ │ │ │ -Request Timeout │ │ │ │ -Proxy Authentication Required │ │ │ │ -Not Acceptable │ │ │ │ -Method Not Allowed │ │ │ │ -Not Found │ │ │ │ -Forbidden │ │ │ │ -Payment Required │ │ │ │ -Unauthorized │ │ │ │ -Bad Request │ │ │ │ -Permanent Redirect │ │ │ │ -Temporary Redirect │ │ │ │ -Use Proxy │ │ │ │ -Not Modified │ │ │ │ -See Other │ │ │ │ -Moved Permanently │ │ │ │ -Multiple Choices │ │ │ │ -Partial Content │ │ │ │ -Reset Content │ │ │ │ -No Content │ │ │ │ -Non-Authoritative Information │ │ │ │ -Accepted │ │ │ │ -Switching Protocols │ │ │ │ -Continue │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Network.HTTP.Types.Status.Status │ │ │ │ -statusMessage │ │ │ │ -statusCode │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz │ │ │ │ -Network.HTTP.Types.Status │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Status.Status │ │ │ │ -https:// │ │ │ │ --_.~:@&=+$, │ │ │ │ -EscapeItem │ │ │ │ -Network.HTTP.Types.URI │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz │ │ │ │ -Network/HTTP/Types/URI.hs:500:21-22|case │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.URI.QE │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.URI.QN │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'HttpVersion │ │ │ │ -Network.HTTP.Types.Version.HttpVersion │ │ │ │ -httpMinor │ │ │ │ -httpMajor │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz │ │ │ │ -Network.HTTP.Types.Version │ │ │ │ -HttpVersion │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Version.HttpVersion │ │ │ │ -partitioned │ │ │ │ -samesite │ │ │ │ -httponly │ │ │ │ -; Partitioned │ │ │ │ -; SameSite=None │ │ │ │ -; SameSite=Strict │ │ │ │ -; SameSite=Lax │ │ │ │ -; Secure │ │ │ │ -; HttpOnly │ │ │ │ -; Domain= │ │ │ │ -; Max-Age= │ │ │ │ -; Expires= │ │ │ │ -'SetCookie │ │ │ │ -SetCookie │ │ │ │ -SameSiteOption │ │ │ │ -Web.Cookie │ │ │ │ -cookie-0.5.1-ENKM4qaxBHJGGweizqTTLX │ │ │ │ -%a, %d-%b-%Y %X GMT │ │ │ │ -True, setCookieSameSite = │ │ │ │ -, setCookiePartitioned = │ │ │ │ -False, setCookieSameSite = │ │ │ │ -, setCookieSecure = │ │ │ │ -, setCookieHttpOnly = │ │ │ │ -, setCookieDomain = │ │ │ │ -, setCookieMaxAge = │ │ │ │ -, setCookieExpires = │ │ │ │ -, setCookiePath = │ │ │ │ -, setCookieValue = │ │ │ │ -SetCookie {setCookieName = │ │ │ │ -cookie-0.5.1-ENKM4qaxBHJGGweizqTTLX:Web.Cookie.SetCookie │ │ │ │ -cookie-0.5.1-ENKM4qaxBHJGGweizqTTLX:Web.Cookie.Lax │ │ │ │ -cookie-0.5.1-ENKM4qaxBHJGGweizqTTLX:Web.Cookie.Strict │ │ │ │ -cookie-0.5.1-ENKM4qaxBHJGGweizqTTLX:Web.Cookie.None │ │ │ │ -Data.ByteString.Base64 │ │ │ │ -base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF │ │ │ │ -invalid padding at offset: │ │ │ │ -errorEmptyList │ │ │ │ -Base64-encoded bytestring has invalid padding │ │ │ │ -Base64-encoded bytestring has invalid size │ │ │ │ -Base64-encoded bytestring is unpadded or has invalid padding │ │ │ │ -Base64-encoded bytestring required to be unpadded │ │ │ │ -invalid character at offset: │ │ │ │ -non-canonical encoding detected at offset: │ │ │ │ -negative index: │ │ │ │ -, length = │ │ │ │ -index too large: │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -moduleError │ │ │ │ -Data.ByteString.Base64.encode: input too long │ │ │ │ -./Data/ByteString/Base64/Internal.hs │ │ │ │ -EncodeTable │ │ │ │ -'Unpadded │ │ │ │ -'Don'tCare │ │ │ │ -Data.ByteString.Base64.Internal │ │ │ │ -base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF │ │ │ │ -base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF:Data.ByteString.Base64.Internal.ET │ │ │ │ -base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF:Data.ByteString.Base64.Internal.Padded │ │ │ │ -base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF:Data.ByteString.Base64.Internal.Don'tCare │ │ │ │ -base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF:Data.ByteString.Base64.Internal.Unpadded │ │ │ │ LineTooLong │ │ │ │ HostNotResolved │ │ │ │ HostCannotConnect │ │ │ │ HostCannotConnect │ │ │ │ HostNotResolved │ │ │ │ Network.Connection. │ │ │ │ 'LineTooLong │ │ │ │ @@ -7930,65 +5108,14 @@ │ │ │ │ ValidationCacheDenied │ │ │ │ ValidationCachePass │ │ │ │ Data/X509/Validation/Cache.hs:39:21-22|case │ │ │ │ crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.Cache.ValidationCache │ │ │ │ crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.Cache.ValidationCachePass │ │ │ │ crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.Cache.ValidationCacheDenied │ │ │ │ crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.Cache.ValidationCacheUnknown │ │ │ │ -IPv4 field list length != 4 │ │ │ │ -enumFromThenTo: Incompatible IP families │ │ │ │ -enumFromTo: Incompatible IP families │ │ │ │ -enumFromThen: Incompatible IP families │ │ │ │ -toIPv6 field list length != 8 │ │ │ │ -ip4ToIp6 │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -fromJust │ │ │ │ -Data.IP.Addr.IPv4 │ │ │ │ -Data.IP.Addr.IPv6 │ │ │ │ -Data.IP.Addr.IP │ │ │ │ -toIPv6b field list length != 16 │ │ │ │ -./Data/IP/Addr.hs │ │ │ │ -Data.IP.Addr │ │ │ │ -iproute-1.7.15-DXPWbbWrQlzGQlteaJ6ZG1 │ │ │ │ -errorEmptyList │ │ │ │ -ghc-internal │ │ │ │ -GHC.Internal.List │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -iproute-1.7.15-DXPWbbWrQlzGQlteaJ6ZG1:Data.IP.Addr.IPv4 │ │ │ │ -iproute-1.7.15-DXPWbbWrQlzGQlteaJ6ZG1:Data.IP.Addr.IPv6 │ │ │ │ -System/ByteOrder.hs:35:12-13|case │ │ │ │ -LittleEndian │ │ │ │ -BigEndian │ │ │ │ -BigEndian │ │ │ │ -LittleEndian │ │ │ │ -byteorder-1.0.4-K4qrX90zP2C18iwfCQq4Wz │ │ │ │ -System.ByteOrder │ │ │ │ -ByteOrder │ │ │ │ -'BigEndian │ │ │ │ -'LittleEndian │ │ │ │ -Pattern match failure in 'do' block at System/ByteOrder.hs:51:10-22 │ │ │ │ -byteorder-1.0.4-K4qrX90zP2C18iwfCQq4Wz:System.ByteOrder.BigEndian │ │ │ │ -byteorder-1.0.4-K4qrX90zP2C18iwfCQq4Wz:System.ByteOrder.LittleEndian │ │ │ │ -byteorder-1.0.4-K4qrX90zP2C18iwfCQq4Wz:System.ByteOrder.Mixed │ │ │ │ -'C:Input │ │ │ │ -libraries/bytestring/Data/ByteString/Lazy.hs │ │ │ │ -Data.ByteString.Lazy │ │ │ │ -./Text/Appar/Input.hs │ │ │ │ -Text.Appar.Input │ │ │ │ -appar-0.1.8-E4VW3YgPljpANeIbAUp0UX │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -errorEmptyList │ │ │ │ -appar-0.1.8-E4VW3YgPljpANeIbAUp0UX:Text.Appar.Input.C:Input │ │ │ │ -MkParser │ │ │ │ -Text.Appar.Parser │ │ │ │ -appar-0.1.8-E4VW3YgPljpANeIbAUp0UX │ │ │ │ -appar-0.1.8-E4VW3YgPljpANeIbAUp0UX:Text.Appar.Parser.P │ │ │ │ /etc/ssl/cert.pem │ │ │ │ /usr/local/share/certs/ │ │ │ │ /system/etc/security/cacerts/ │ │ │ │ /etc/ssl/certs/ │ │ │ │ SYSTEM_CERTIFICATE_PATH │ │ │ │ System.X509.Unix │ │ │ │ crypton-x509-system-1.6.7-DzfdK0xIzHACWRVS8zdamA │ │ │ │ @@ -10890,687 +8017,14 @@ │ │ │ │ PinnedStatus │ │ │ │ Basement.Compat.Primitive │ │ │ │ basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Compat.Primitive.Pinned │ │ │ │ basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Compat.Primitive.Unpinned │ │ │ │ Basement.Compat.MonadTrans │ │ │ │ basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -'C:FoldCase │ │ │ │ -FoldCase │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.CaseInsensitive.Internal │ │ │ │ -case-insensitive-1.2.1.0-dzG1OCwXUu7fJJ1GkjlLh │ │ │ │ -Data.CaseInsensitive.Internal.CI │ │ │ │ -foldedCase │ │ │ │ -original │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -case-insensitive-1.2.1.0-dzG1OCwXUu7fJJ1GkjlLh:Data.CaseInsensitive.Internal.C:FoldCase │ │ │ │ -case-insensitive-1.2.1.0-dzG1OCwXUu7fJJ1GkjlLh:Data.CaseInsensitive.Internal.CI │ │ │ │ -MonadBase │ │ │ │ -Control.Monad.Base │ │ │ │ -transformers-base-0.4.6-D2C6ntY92a2LpGEpHgWgaB │ │ │ │ -transformers-base-0.4.6-D2C6ntY92a2LpGEpHgWgaB:Control.Monad.Base.C:MonadBase │ │ │ │ -'PrefsMod │ │ │ │ -PrefsMod │ │ │ │ -'InfoMod │ │ │ │ -Options.Applicative.Builder │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -disabled option │ │ │ │ -cannot parse value ` │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -Options.Applicative.Builder.Completer │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -'DefaultProp │ │ │ │ -DefaultProp │ │ │ │ -HasMetavar │ │ │ │ -HasValue │ │ │ │ -HasCompleter │ │ │ │ -'ArgumentFields │ │ │ │ -ArgumentFields │ │ │ │ -'CommandFields │ │ │ │ -CommandFields │ │ │ │ -'FlagFields │ │ │ │ -FlagFields │ │ │ │ -'OptionFields │ │ │ │ -OptionFields │ │ │ │ -Options.Applicative.Builder.Internal │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.Mod │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.DefaultProp │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.ArgumentFields │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.CommandFields │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.FlagFields │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.OptionFields │ │ │ │ -Options.Applicative.Extra │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -Invalid option ` │ │ │ │ -Invalid argument ` │ │ │ │ -` expects an argument. │ │ │ │ -The option ` │ │ │ │ -Missing: │ │ │ │ -Did you mean this? │ │ │ │ -Did you mean one of these? │ │ │ │ -Show version information │ │ │ │ -Show this help text │ │ │ │ -Options.Applicative.Help.Chunk │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -Nothing} │ │ │ │ -Chunk {unChunk = │ │ │ │ -Global options: │ │ │ │ -Available options: │ │ │ │ -Available commands: │ │ │ │ -default: │ │ │ │ -'AlwaysRequired │ │ │ │ -'MaybeRequired │ │ │ │ -'NeverRequired │ │ │ │ -Parenthetic │ │ │ │ -'OptDescStyle │ │ │ │ -OptDescStyle │ │ │ │ -Options.Applicative.Help.Core │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -AlwaysRequired │ │ │ │ -MaybeRequired │ │ │ │ -NeverRequired │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.NeverRequired │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.MaybeRequired │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.AlwaysRequired │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.OptDescStyle │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ -ghc-internal │ │ │ │ -lastError │ │ │ │ -src/Options/Applicative/Help/Levenshtein.hs │ │ │ │ -Options.Applicative.Help.Levenshtein │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -Options.Applicative.Help.Pretty │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -'ParserHelp │ │ │ │ -ParserHelp │ │ │ │ -Options.Applicative.Help.Types │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Types.ParserHelp │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -src/Options/Applicative/Types.hs:134:13-14|case │ │ │ │ -CompletionResult _ │ │ │ │ - │ │ │ │ -CmdStart │ │ │ │ -, prefShowHelpOnEmpty = │ │ │ │ -, prefShowHelpOnError = │ │ │ │ -, prefDisambiguate = │ │ │ │ -ParserPrefs {prefMultiSuffix = │ │ │ │ -True, prefTabulateFill = │ │ │ │ -False, prefTabulateFill = │ │ │ │ -, prefHelpShowGlobal = │ │ │ │ -, prefHelpLongEquals = │ │ │ │ -, prefColumns = │ │ │ │ -, prefBacktrack = │ │ │ │ -Backtrack │ │ │ │ -NoBacktrack │ │ │ │ -SubparserInline │ │ │ │ -OptShort │ │ │ │ -OptLong │ │ │ │ -True, propDescMod = _ } │ │ │ │ -False, propDescMod = _ } │ │ │ │ -, propShowGlobal = │ │ │ │ -, propShowDefault = │ │ │ │ -, propMetaVar = │ │ │ │ -, propHelp = │ │ │ │ -Internal │ │ │ │ -OptProperties { propVisibility = │ │ │ │ -Success │ │ │ │ -Failure │ │ │ │ -CompletionInvoked │ │ │ │ -Intersperse │ │ │ │ -NoIntersperse │ │ │ │ -AllPositionals │ │ │ │ -ForwardOptions │ │ │ │ -ArgumentReachability {argumentIsUnreachable = │ │ │ │ -MarkDefault │ │ │ │ -NoDefault │ │ │ │ -BindNode │ │ │ │ -AltNode │ │ │ │ -MultNode │ │ │ │ -Option {optProps = │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -Options.Applicative.Types │ │ │ │ -IsCmdStart │ │ │ │ -'CmdStart │ │ │ │ -'CmdCont │ │ │ │ -Backtracking │ │ │ │ -'Backtrack │ │ │ │ -'NoBacktrack │ │ │ │ -'SubparserInline │ │ │ │ -ParserPrefs │ │ │ │ -'ParserPrefs │ │ │ │ -'OptLong │ │ │ │ -'OptShort │ │ │ │ -OptVisibility │ │ │ │ -'Internal │ │ │ │ -'Visible │ │ │ │ -OptProperties │ │ │ │ -'OptProperties │ │ │ │ -Completer │ │ │ │ -'Completer │ │ │ │ -CompletionResult │ │ │ │ -'CompletionResult │ │ │ │ -ParserFailure │ │ │ │ -'ParserFailure │ │ │ │ -ParserResult │ │ │ │ -'Success │ │ │ │ -'Failure │ │ │ │ -'CompletionInvoked │ │ │ │ -ArgPolicy │ │ │ │ -'Intersperse │ │ │ │ -'NoIntersperse │ │ │ │ -'AllPositionals │ │ │ │ -'ForwardOptions │ │ │ │ -SomeParser │ │ │ │ -ParseError │ │ │ │ -'UnknownError │ │ │ │ -'ShowHelpText │ │ │ │ -'ErrorMsg │ │ │ │ -'InfoMsg │ │ │ │ -'ExpectsArgError │ │ │ │ -'UnexpectedError │ │ │ │ -'MissingError │ │ │ │ -'CReader │ │ │ │ -OptReader │ │ │ │ -'FlagReader │ │ │ │ -'OptReader │ │ │ │ -'ArgReader │ │ │ │ -'SomeParser │ │ │ │ -ParserInfo │ │ │ │ -'ParserInfo │ │ │ │ -'CmdReader │ │ │ │ -'Context │ │ │ │ -ArgumentReachability │ │ │ │ -'ArgumentReachability │ │ │ │ -AltNodeType │ │ │ │ -'MarkDefault │ │ │ │ -'NoDefault │ │ │ │ -'BindNode │ │ │ │ -'MultNode │ │ │ │ -'AltNode │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Leaf │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MultNode │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.AltNode │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.BindNode │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MarkDefault │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NoDefault │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Context │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ParserInfo │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NilP │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptP │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MultP │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.AltP │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.BindP │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Option │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptReader │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.FlagReader │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ArgReader │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CmdReader │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CReader │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ErrorMsg │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.InfoMsg │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ShowHelpText │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.UnknownError │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MissingError │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ExpectsArgError │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.UnexpectedError │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.SomeParser │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Intersperse │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NoIntersperse │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.AllPositionals │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ForwardOptions │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Success │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Failure │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CompletionInvoked │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptProperties │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Internal │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Hidden │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Visible │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptShort │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptLong │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ParserPrefs │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Backtrack │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NoBacktrack │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.SubparserInline │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CmdStart │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CmdCont │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -Options.Applicative.Internal │ │ │ │ -ComplResult │ │ │ │ -'ComplResult │ │ │ │ -'ComplParser │ │ │ │ -'ComplOption │ │ │ │ -Completion │ │ │ │ -'Completion │ │ │ │ -'NondetT │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.TNil │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.TCons │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.ComplParser │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.ComplOption │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.ComplResult │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.C:MonadP │ │ │ │ -'Enriched │ │ │ │ -'Standard │ │ │ │ -Richness │ │ │ │ -Options.Applicative.BashCompletion │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -sh-completion-script │ │ │ │ -ish-completion-script │ │ │ │ -ash-completion-script │ │ │ │ -bash-completion-index │ │ │ │ -ash-completion-word │ │ │ │ -bash-completion-command-desc-length │ │ │ │ -bash-completion-option-desc-length │ │ │ │ -bash-completion-enriched │ │ │ │ -#compdef │ │ │ │ - compadd -f -- $word │ │ │ │ - compadd -l -d desc -- $parts[1] │ │ │ │ - local desc=($(print -f "%-019s -- %s" $parts[1] $parts[2])) │ │ │ │ - else │ │ │ │ - compadd -d desc -- $parts[1] │ │ │ │ - local desc=("$parts[1] ($parts[2])") │ │ │ │ - if [[ $word[1] == "-" ]]; then │ │ │ │ - if [[ -n $parts[2] ]]; then │ │ │ │ - IFS=$'\t' parts=($( echo $word )) │ │ │ │ - # Split the line at a tab if there is one. │ │ │ │ - local -a parts │ │ │ │ -for word in $completions; do │ │ │ │ - "${request[@]}" )) │ │ │ │ -IFS=$'\n' completions=($( │ │ │ │ - request=(${request[@]} --bash-completion-word $arg) │ │ │ │ -for arg in ${words[@]}; do │ │ │ │ -request=(--bash-completion-enriched --bash-completion-index $index) │ │ │ │ -local index=$((CURRENT - 1)) │ │ │ │ -local word │ │ │ │ -local completions │ │ │ │ -local request │ │ │ │ - function _ │ │ │ │ - --arguments '(_ │ │ │ │ -complete --no-files --command │ │ │ │ - end │ │ │ │ - echo -E "$opt" │ │ │ │ - else │ │ │ │ - echo -E "$opt/" │ │ │ │ - if test -d $opt │ │ │ │ - $tmpline) │ │ │ │ - for opt in ( │ │ │ │ - set tmpline $tmpline --bash-completion-word $arg │ │ │ │ - for arg in $cl │ │ │ │ - set -l tmpline --bash-completion-enriched --bash-completion-index $cn │ │ │ │ - set -l cn (count $cn) │ │ │ │ - set -l cn (commandline --tokenize --cut-at-cursor --current-process) │ │ │ │ - # Hack around fish issue #3934 │ │ │ │ - set -l cl (commandline --tokenize --current-process) │ │ │ │ -complete -o filenames -F _ │ │ │ │ - "${CMDLINE[@]}") ) │ │ │ │ - COMPREPLY=( $( │ │ │ │ - done │ │ │ │ - CMDLINE=(${CMDLINE[@]} --bash-completion-word $arg) │ │ │ │ - for arg in ${COMP_WORDS[@]}; do │ │ │ │ - CMDLINE=(--bash-completion-index $COMP_CWORD) │ │ │ │ - local IFS=$'\n' │ │ │ │ - local CMDLINE │ │ │ │ -Enriched │ │ │ │ -Standard │ │ │ │ -src/Options/Applicative/BashCompletion.hs:36:13-14|case │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.BashCompletion.Standard │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.BashCompletion.Enriched │ │ │ │ -'OptWord │ │ │ │ -Options.Applicative.Common │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Common.OptWord │ │ │ │ -overflow │ │ │ │ -'SetAnsiStyle │ │ │ │ -AnsiStyle │ │ │ │ -'Italicized │ │ │ │ -'Underlined │ │ │ │ -'Background │ │ │ │ -'Foreground │ │ │ │ -Intensity │ │ │ │ -'Magenta │ │ │ │ - styles left at theend of rendering (there should be only 1). Please report this as a bug. │ │ │ │ -There are │ │ │ │ -There is no empty style left at the end of rendering (but there should be). Please report this as a bug. │ │ │ │ -src/Prettyprinter/Render/Terminal/Internal.hs │ │ │ │ -Prettyprinter.Render.Terminal.Internal │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY │ │ │ │ -, ansiUnderlining = │ │ │ │ -, ansiItalics = │ │ │ │ -, ansiBold = │ │ │ │ -, ansiBackground = │ │ │ │ -SetAnsiStyle {ansiForeground = │ │ │ │ -Background │ │ │ │ -Foreground │ │ │ │ -Underlined │ │ │ │ -Italicized │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.SetAnsiStyle │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Italicized │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Underlined │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Bold │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Foreground │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Background │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Vivid │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Dull │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Black │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Red │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Green │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Yellow │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Blue │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Magenta │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Cyan │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.White │ │ │ │ -System.Console.ANSI.Codes │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv │ │ │ │ -src/System/Console/ANSI/Types.hs:161:13-14|case │ │ │ │ - (r g b) is outside of a 6 level (6x6x6) color cube. │ │ │ │ - (gray) is outside of the range 0 to 23. │ │ │ │ -toEnum{Color}: tag ( │ │ │ │ -toEnum{ColorIntensity}: tag ( │ │ │ │ -toEnum{ConsoleLayer}: tag ( │ │ │ │ -toEnum{BlinkSpeed}: tag ( │ │ │ │ -toEnum{Underlining}: tag ( │ │ │ │ -toEnum{ConsoleIntensity}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -SetPaletteColor │ │ │ │ -SetColor │ │ │ │ -SetSwapForegroundBackground │ │ │ │ -SetVisible │ │ │ │ -SetItalicized │ │ │ │ -SetDefaultColor │ │ │ │ -SetRGBColor │ │ │ │ -SetBlinkSpeed │ │ │ │ -SetUnderlining │ │ │ │ -SetConsoleIntensity │ │ │ │ -pred{Color}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{Color}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{ColorIntensity}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{ColorIntensity}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{ConsoleLayer}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{ConsoleLayer}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{BlinkSpeed}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{BlinkSpeed}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{Underlining}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{Underlining}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{ConsoleIntensity}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{ConsoleIntensity}: tried to take `succ' of last tag in enumeration │ │ │ │ -src/System/Console/ANSI/Types.hs │ │ │ │ -'SetDefaultColor │ │ │ │ -'SetPaletteColor │ │ │ │ -'SetColor │ │ │ │ -'SetBlinkSpeed │ │ │ │ -'SetUnderlining │ │ │ │ -'SetSwapForegroundBackground │ │ │ │ -'SetVisible │ │ │ │ -'SetItalicized │ │ │ │ -'SetConsoleIntensity │ │ │ │ -'SetRGBColor │ │ │ │ -'NormalIntensity │ │ │ │ -'FaintIntensity │ │ │ │ -'BoldIntensity │ │ │ │ -ConsoleIntensity │ │ │ │ -'NoUnderline │ │ │ │ -'DashedUnderline │ │ │ │ -'DottedUnderline │ │ │ │ -'CurlyUnderline │ │ │ │ -'DoubleUnderline │ │ │ │ -'SingleUnderline │ │ │ │ -'NoBlink │ │ │ │ -'RapidBlink │ │ │ │ -'SlowBlink │ │ │ │ -BlinkSpeed │ │ │ │ -'Underlining │ │ │ │ -'Background │ │ │ │ -'Foreground │ │ │ │ -ConsoleLayer │ │ │ │ -ColorIntensity │ │ │ │ -'Magenta │ │ │ │ -System.Console.ANSI.Types │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv │ │ │ │ -SetDefaultColor │ │ │ │ -SetPaletteColor │ │ │ │ -SetRGBColor │ │ │ │ -SetColor │ │ │ │ -SetSwapForegroundBackground │ │ │ │ -SetVisible │ │ │ │ -SetBlinkSpeed │ │ │ │ -SetUnderlining │ │ │ │ -SetItalicized │ │ │ │ -SetConsoleIntensity │ │ │ │ -NormalIntensity │ │ │ │ -FaintIntensity │ │ │ │ -BoldIntensity │ │ │ │ -NoUnderline │ │ │ │ -DashedUnderline │ │ │ │ -DottedUnderline │ │ │ │ -CurlyUnderline │ │ │ │ -DoubleUnderline │ │ │ │ -SingleUnderline │ │ │ │ -RapidBlink │ │ │ │ -SlowBlink │ │ │ │ -Underlining │ │ │ │ -Background │ │ │ │ -Foreground │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Reset │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetConsoleIntensity │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetItalicized │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetUnderlining │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetBlinkSpeed │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetVisible │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetSwapForegroundBackground │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetColor │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetRGBColor │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetPaletteColor │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetDefaultColor │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.BoldIntensity │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.FaintIntensity │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.NormalIntensity │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SingleUnderline │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.DoubleUnderline │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.CurlyUnderline │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.DottedUnderline │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.DashedUnderline │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.NoUnderline │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SlowBlink │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.RapidBlink │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.NoBlink │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Foreground │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Background │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Underlining │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Dull │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Vivid │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Black │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Red │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Green │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Yellow │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Blue │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Magenta │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Cyan │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.White │ │ │ │ -Data.Colour │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -withOpacity │ │ │ │ -transparent │ │ │ │ - `withOpacity` │ │ │ │ -Data.Colour.SRGB.Linear.rgb │ │ │ │ -Data.Colour.SRGB.Linear.rgb │ │ │ │ -Data.Colour.SRGB.sRGB24read: no parse │ │ │ │ -./Data/Colour/SRGB.hs │ │ │ │ -Data.Colour.SRGB │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -'RGBSpace │ │ │ │ -RGBSpace │ │ │ │ -'TransferFunction │ │ │ │ -TransferFunction │ │ │ │ -Data.Colour.RGBSpace │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -Data/Colour/RGBSpace.hs:75:3-34|[r, g, b] │ │ │ │ -Data/Colour/RGBSpace.hs:68:3-34|[r0, g0, b0] │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGBSpace.RGBSpace │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGBSpace.TransferFunction │ │ │ │ -ColourOps │ │ │ │ -AffineSpace │ │ │ │ -AlphaColour │ │ │ │ -./Data/Colour/Internal.hs │ │ │ │ -Data.Colour.Internal │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.C:ColourOps │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.RGBA │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Alpha │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.RGB │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Blue │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Green │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Red │ │ │ │ -Data.Colour.Chan │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -mkRGBGamut │ │ │ │ -'RGBGamut │ │ │ │ -RGBGamut │ │ │ │ -Data.Colour.RGB │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -Data/Colour/RGB.hs:114:3-31|Just o │ │ │ │ -Data/Colour/RGB.hs:113:3-49|[x, y, z] │ │ │ │ -mkRGBGamut │ │ │ │ -, channelBlue = │ │ │ │ -, channelGreen = │ │ │ │ -RGB {channelRed = │ │ │ │ -channelBlue │ │ │ │ -channelGreen │ │ │ │ -channelRed │ │ │ │ -;colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGB.RGBGamut │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGB.RGB │ │ │ │ -Data.Colour.Matrix │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -Data/Colour/Matrix.hs:(29,1)-(34,21)|function inverse │ │ │ │ -Data/Colour/Matrix.hs:(35,1)-(36,41)|function determinant │ │ │ │ -Chromaticity │ │ │ │ -Data.Colour.CIE.Chromaticity │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -mkChromaticity │ │ │ │ -mkChromaticity │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.CIE.Chromaticity.Chroma │ │ │ │ -Data.Colour.SRGB.Linear │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -Data.Colour.CIE.Illuminant │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -SAnnPush │ │ │ │ -SAnnPop │ │ │ │ -LayoutOptions {layoutPageWidth = │ │ │ │ -AvailablePerLine │ │ │ │ -Unbounded │ │ │ │ -Tried skipping spaces in unannotated data! Please report this as a bug in 'prettyprinter'. │ │ │ │ -'LayoutOptions │ │ │ │ -LayoutOptions │ │ │ │ -'UndoAnn │ │ │ │ -LayoutPipeline │ │ │ │ -'Nesting │ │ │ │ -'WithPageWidth │ │ │ │ -'FlatAlt │ │ │ │ -'Annotated │ │ │ │ -'AvailablePerLine │ │ │ │ -'Unbounded │ │ │ │ -PageWidth │ │ │ │ -'FittingPredicate │ │ │ │ -FittingPredicate │ │ │ │ -'RecordedWhitespace │ │ │ │ -'AnnotationLevel │ │ │ │ -WhitespaceStrippingState │ │ │ │ -'SAnnPush │ │ │ │ -'SAnnPop │ │ │ │ -SimpleDocStream │ │ │ │ -'Shallow │ │ │ │ -FusionDepth │ │ │ │ -'DontRemove │ │ │ │ -AnnotationRemoval │ │ │ │ -'Flattened │ │ │ │ -'NeverFlat │ │ │ │ -'AlreadyFlat │ │ │ │ -FlattenResult │ │ │ │ -libraries/text/src/Data/Text.hs │ │ │ │ -Data.Text │ │ │ │ -text-2.1.3-inplace │ │ │ │ -emptyError │ │ │ │ -src/Prettyprinter/Internal.hs │ │ │ │ -Prettyprinter.Internal │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ -overflow │ │ │ │ -src/Prettyprinter/Internal.hs:1597:15-16|case │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -src/Prettyprinter/Internal.hs:1775:15-16|case │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.C:Pretty │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nil │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Cons │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.UndoAnn │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Fail │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Empty │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Char │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Text │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Line │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.FlatAlt │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Cat │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nest │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Union │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Column │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.WithPageWidth │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nesting │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Annotated │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AvailablePerLine │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Unbounded │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AnnotationLevel │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.RecordedWhitespace │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SFail │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SEmpty │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SChar │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SText │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SLine │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SAnnPush │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SAnnPop │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Shallow │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Deep │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Remove │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.DontRemove │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Flattened │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AlreadyFlat │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.NeverFlat │ │ │ │ - an empty style stack! Please report this as a bug. │ │ │ │ -Please report this as a bug │ │ │ │ - must not appear in a rendered │ │ │ │ -SimpleDocStream │ │ │ │ -. This is a bug in the layout algorithm! │ │ │ │ -An unpaired style terminator was encountered. This is a bug in the layout algorithm! Please report this as a bug │ │ │ │ -Conversion from SimpleDocStream to SimpleDocTree failed! Please report this as a bug │ │ │ │ -Conversion from SimpleDocStream to SimpleDocTree left unconsumed input! Please report this as a bug │ │ │ │ -src/Prettyprinter/Render/Util/Panic.hs │ │ │ │ -Prettyprinter.Render.Util.Panic │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ -Prettyprinter.Symbols.Ascii │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ -Codec.Binary.UTF8.String │ │ │ │ -utf8-string-1.0.2-Hcf4GfMGHw6J5KI5BUWa7M │ │ │ │ -utf8-string-1.0.2-Hcf4GfMGHw6J5KI5BUWa7M │ │ │ │ -Data.ByteString.UTF8 │ │ │ │ -errorEmptyList │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -Data.ByteString │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -./Data/ByteString/UTF8.hs │ │ │ │ http://www.w3.org/XML/1998/namespace │ │ │ │ thetasym │ │ │ │ Missing attribute: │ │ │ │ parseOnly: impossible error! │ │ │ │ ./Data/Attoparsec/Text/Internal.hs │ │ │ │ Data.Attoparsec.Text.Internal │ │ │ │ attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ @@ -11997,719 +8451,234 @@ │ │ │ │ conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY:Data.Conduit.Text.DecodeException │ │ │ │ conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY:Data.Conduit.Text.EncodeException │ │ │ │ conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY:Data.Conduit.Text.LengthExceeded │ │ │ │ conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY:Data.Conduit.Text.TextException │ │ │ │ conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY:Data.Conduit.Text.NewDecodeException │ │ │ │ conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY:Data.Conduit.Text.Codec │ │ │ │ conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY:Data.Conduit.Text.NewCodec │ │ │ │ -'DecoderState │ │ │ │ -DecoderState │ │ │ │ -'CodePoint │ │ │ │ -CodePoint │ │ │ │ -'DecodeResultFailure │ │ │ │ -'DecodeResultSuccess │ │ │ │ -DecodeResult │ │ │ │ -Data.Streaming.Text │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN │ │ │ │ -DecoderState │ │ │ │ -CodePoint │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Text.DecodeResultSuccess │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Text.DecodeResultFailure │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Text.S0 │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Text.S1 │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Text.S2 │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Text.S3 │ │ │ │ -'PRError │ │ │ │ -PopperRes │ │ │ │ -'ZlibException │ │ │ │ -'Deflate │ │ │ │ -'Inflate │ │ │ │ -PRError │ │ │ │ -ZlibException │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN │ │ │ │ -Data.Streaming.Zlib │ │ │ │ -ZlibException │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.PRDone │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.PRNext │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.PRError │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.ZlibException │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Inflate │ │ │ │ -'StrategyFixed │ │ │ │ -'StrategyRLE │ │ │ │ -'StrategyHuffman │ │ │ │ -'StrategyFiltered │ │ │ │ -'StrategyDefault │ │ │ │ -Strategy │ │ │ │ -ZStreamStruct │ │ │ │ -toEnum{Strategy}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -succ{Strategy}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{Strategy}: tried to take `pred' of first tag in enumeration │ │ │ │ -./Data/Streaming/Zlib/Lowlevel.hs │ │ │ │ -Data.Streaming.Zlib.Lowlevel │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN │ │ │ │ -StrategyFixed │ │ │ │ -StrategyRLE │ │ │ │ -StrategyHuffman │ │ │ │ -StrategyFiltered │ │ │ │ -StrategyDefault │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Lowlevel.StrategyDefault │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Lowlevel.StrategyFiltered │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Lowlevel.StrategyHuffman │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Lowlevel.StrategyRLE │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Lowlevel.StrategyFixed │ │ │ │ -Codec.Compression.Zlib │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey │ │ │ │ -error when setting deflate dictionary │ │ │ │ -error when setting deflate dictionary, its length does not fit into CUInt │ │ │ │ -NeedDict is impossible! │ │ │ │ -BufferError should be impossible! │ │ │ │ -checkHeaderSplit: unexpected result of runStreamST │ │ │ │ -errorEmptyList │ │ │ │ -Pattern match failure in 'do' block at Codec/Compression/Zlib/Internal.hs:876:13-51 │ │ │ │ -, length = │ │ │ │ -index too large: │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +checkSlice │ │ │ │ +checkLength │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +checkError │ │ │ │ +src/Data/Conduit/Combinators.hs │ │ │ │ +Data.Conduit.Combinators │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W │ │ │ │ +Arg: $dMonad │ │ │ │ +Type: Monad m │ │ │ │ +In module `Data.Conduit.Combinators' │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Combinators.S │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Combinators.Buffer │ │ │ │ +chunksOf size must be positive (given │ │ │ │ +src/Data/Conduit/List.hs │ │ │ │ +Data.Conduit.List │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W │ │ │ │ +'NeedInput │ │ │ │ +'HaveOutput │ │ │ │ +'Leftover │ │ │ │ +src/Data/Conduit/Internal/Pipe.hs:(413,5)-(418,38)|function go │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +src/Data/Conduit/Internal/Pipe.hs │ │ │ │ +Data.Conduit.Internal.Pipe │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Pipe.HaveOutput │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Pipe.NeedInput │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Pipe.Done │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Pipe.PipeM │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Pipe.Leftover │ │ │ │ +'ZipConduit │ │ │ │ +ZipConduit │ │ │ │ +'ZipSink │ │ │ │ +'ZipSource │ │ │ │ +ZipSource │ │ │ │ +'SealedConduitT │ │ │ │ +SealedConduitT │ │ │ │ +ConduitT │ │ │ │ +src/Data/Conduit/Internal/Conduit.hs:(507,5)-(522,34)|function go │ │ │ │ +src/Data/Conduit/Internal/Conduit.hs │ │ │ │ +Data.Conduit.Internal.Conduit │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +src/Data/Conduit/Internal/Conduit.hs:1094:21-22|case │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Conduit.Chunk │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Conduit.Flush │ │ │ │ +'ReadHandle │ │ │ │ +ReadHandle │ │ │ │ +Data.Streaming.FileRead │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W │ │ │ │ +'FTOther │ │ │ │ +'FTDirectorySym │ │ │ │ +'FTDirectory │ │ │ │ +'FTFileSym │ │ │ │ +FileType │ │ │ │ +Data.Streaming.Filesystem │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W │ │ │ │ +FTDirectorySym │ │ │ │ +FTDirectory │ │ │ │ +FTFileSym │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Streaming.Filesystem.FTFile │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Streaming.Filesystem.FTFileSym │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Streaming.Filesystem.FTDirectory │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Streaming.Filesystem.FTDirectorySym │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Streaming.Filesystem.FTOther │ │ │ │ +./Control/Monad/Trans/Resource.hs │ │ │ │ +Control.Monad.Trans.Resource │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt │ │ │ │ +stateCleanupChecked │ │ │ │ +stateCleanup │ │ │ │ +stateAlloc │ │ │ │ +register' │ │ │ │ +'ResourceCleanupException │ │ │ │ +'InvalidAccess │ │ │ │ +MonadResource │ │ │ │ +'ResourceT │ │ │ │ +ResourceT │ │ │ │ +'ReleaseKey │ │ │ │ +ReleaseKey │ │ │ │ +'ReleaseMap │ │ │ │ +'ReleaseMapClosed │ │ │ │ +ReleaseMap │ │ │ │ +generalBracket │ │ │ │ +uninterruptibleMask │ │ │ │ +./Control/Monad/Trans/Resource/Internal.hs │ │ │ │ +, rceOtherCleanupExceptions = │ │ │ │ +, rceFirstCleanupException = │ │ │ │ +ResourceCleanupException {rceOriginalException = │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt │ │ │ │ +Control.Monad.Trans.Resource.Internal │ │ │ │ +InvalidAccess │ │ │ │ +ResourceCleanupException │ │ │ │ +: The mutable state is being accessed after cleanup. Please contact the maintainers. │ │ │ │ +Control.Monad.Trans.Resource. │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Control.Monad.Trans.Resource.Internal.ResourceCleanupException │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Control.Monad.Trans.Resource.Internal.InvalidAccess │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Control.Monad.Trans.Resource.Internal.C:MonadResource │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Control.Monad.Trans.Resource.Internal.ReleaseKey │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Control.Monad.Trans.Resource.Internal.ReleaseMap │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Control.Monad.Trans.Resource.Internal.ReleaseMapClosed │ │ │ │ +'Allocated │ │ │ │ +Allocated │ │ │ │ +'ReleaseExceptionWith │ │ │ │ +'ReleaseNormal │ │ │ │ +'ReleaseEarly │ │ │ │ +ReleaseType │ │ │ │ +ReleaseExceptionWith │ │ │ │ +ReleaseNormal │ │ │ │ +ReleaseEarly │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt │ │ │ │ +Data.Acquire.Internal │ │ │ │ +./Data/Acquire/Internal.hs │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Data.Acquire.Internal.Allocated │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Data.Acquire.Internal.ReleaseEarly │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Data.Acquire.Internal.ReleaseNormal │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Data.Acquire.Internal.ReleaseExceptionWith │ │ │ │ +MonadUnliftIO │ │ │ │ +UnliftIO │ │ │ │ +Control.Monad.IO.Unlift │ │ │ │ +unliftio-core-0.2.1.0-4w0XdrbbaozL3byKowXR47 │ │ │ │ +unliftio-core-0.2.1.0-4w0XdrbbaozL3byKowXR47:Control.Monad.IO.Unlift.C:MonadUnliftIO │ │ │ │ +'WrappedMono │ │ │ │ +WrappedMono │ │ │ │ +'WrappedPoly │ │ │ │ +WrappedPoly │ │ │ │ +'C:GrowingAppend │ │ │ │ +GrowingAppend │ │ │ │ +MonoComonad │ │ │ │ +MonoPointed │ │ │ │ +MonoTraversable │ │ │ │ +MonoFoldable │ │ │ │ +MonoFunctor │ │ │ │ +foldr1: empty structure │ │ │ │ +src/Data/MonoTraversable.hs:1356:19-28|_ :< xxs │ │ │ │ +src/Data/MonoTraversable.hs:1366:19-28|xxs :> _ │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +Arg: $fMonoFoldableEither │ │ │ │ +Type: forall {a} {b}. │ │ │ │ + Element (Either a b) │ │ │ │ + -> Element (Either a b) -> Element (Either a b) │ │ │ │ +In module `Data.MonoTraversable' │ │ │ │ +Data.MonoTraversable.headEx: empty │ │ │ │ +src/Data/MonoTraversable.hs:1364:15-22|_ :> x │ │ │ │ +src/Data/MonoTraversable.hs:1354:15-22|x :< _ │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +ofoldr1Ex on Either │ │ │ │ +ofoldl1Ex' on Either │ │ │ │ +Storable.basicUnsafeNew: negative length: │ │ │ │ +Storable.basicUnsafeNew: length too large: │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Foreign/Marshal/Array.hs │ │ │ │ +GHC.Internal.Foreign.Marshal.Array │ │ │ │ +ghc-internal │ │ │ │ +src/Data/Vector/Storable/Mutable.hs │ │ │ │ +Data.Vector.Storable.Mutable │ │ │ │ +undefined │ │ │ │ +libraries/bytestring/Data/ByteString/Lazy.hs │ │ │ │ +Data.ByteString.Lazy │ │ │ │ +Data.Text.Lazy │ │ │ │ +libraries/text/src/Data/Text/Lazy.hs │ │ │ │ libraries/bytestring/Data/ByteString.hs │ │ │ │ Data.ByteString │ │ │ │ bytestring-0.12.2.0-inplace │ │ │ │ -moduleError │ │ │ │ -error when setting inflate dictionary │ │ │ │ -error when setting inflate dictionary, its length does not fit into CUInt │ │ │ │ -cuint2int: cannot cast │ │ │ │ -int2cuint: cannot cast │ │ │ │ -, compressDictionary = │ │ │ │ -, compressBufferSize = │ │ │ │ -, compressStrategy = │ │ │ │ -, compressMemoryLevel = │ │ │ │ -, compressMethod = Deflated, compressWindowBits = │ │ │ │ -CompressParams {compressLevel = │ │ │ │ -, decompressAllMembers = │ │ │ │ -, decompressDictionary = │ │ │ │ -, decompressBufferSize = │ │ │ │ -DecompressParams {decompressWindowBits = │ │ │ │ -./Codec/Compression/Zlib/Internal.hs │ │ │ │ -'CompressInputRequired │ │ │ │ -'CompressOutputAvailable │ │ │ │ -'CompressStreamEnd │ │ │ │ -CompressStream │ │ │ │ -'DecompressStreamError │ │ │ │ -'DecompressStreamEnd │ │ │ │ -'DecompressInputRequired │ │ │ │ -'DecompressOutputAvailable │ │ │ │ -DecompressStream │ │ │ │ -'DataFormatError │ │ │ │ -'DictionaryMismatch │ │ │ │ -'DictionaryRequired │ │ │ │ -'TruncatedInput │ │ │ │ -'DecompressParams │ │ │ │ -DecompressParams │ │ │ │ -'CompressParams │ │ │ │ -CompressParams │ │ │ │ -compressSupplyInput │ │ │ │ -compressOutput │ │ │ │ -compressNext │ │ │ │ -decompressSupplyInput │ │ │ │ -decompressOutput │ │ │ │ -decompressNext │ │ │ │ -decompressUnconsumedInput │ │ │ │ -decompressStreamError │ │ │ │ -DecompressError │ │ │ │ -Codec.Compression.Zlib.Internal │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey │ │ │ │ -Codec.Compression.Zlib: compressed data stream format error ( │ │ │ │ -Codec.Compression.Zlib: given dictionary does not match the expected one │ │ │ │ -Codec.Compression.Zlib: compressed data stream requires custom dictionary │ │ │ │ -Codec.Compression.Zlib: premature end of compressed data stream │ │ │ │ -Codec/Compression/Zlib/Internal.hs:248:5-6|case │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.CompressInputRequired │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.CompressOutputAvailable │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.CompressStreamEnd │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DecompressInputRequired │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DecompressOutputAvailable │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DecompressStreamEnd │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DecompressStreamError │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.TruncatedInput │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DictionaryRequired │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DictionaryMismatch │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DataFormatError │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DecompressParams │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.CompressParams │ │ │ │ -CompressLevel must be in the range 0..9 │ │ │ │ -Codec.Compression.Zlib: version 1.1.x of the zlib C library does not support the 'gzip' format via the in-memory api, only the 'raw' and 'zlib' formats. │ │ │ │ -int2cuint: cannot cast │ │ │ │ -toEnum{Format}: tag ( │ │ │ │ -toEnum{Method}: tag ( │ │ │ │ -CompressionLevel │ │ │ │ -WindowBits │ │ │ │ -MemoryLevel │ │ │ │ -toEnum{CompressionStrategy}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -cuint2int: cannot cast │ │ │ │ -Codec.Compression.Zlib: custom dictionary needed │ │ │ │ -custom dictionary needed │ │ │ │ -buffer error │ │ │ │ -file error │ │ │ │ -stream error │ │ │ │ -data error │ │ │ │ -insufficient memory │ │ │ │ -incompatible zlib version │ │ │ │ -unexpected zlib status: │ │ │ │ -CompressionLevel must be in the range 0..9 │ │ │ │ -WindowBits must be in the range 9..15 │ │ │ │ -MemoryLevel must be in the range 1..9 │ │ │ │ -DictHash │ │ │ │ -pred{Format}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{Format}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{Method}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{Method}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{CompressionStrategy}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{CompressionStrategy}: tried to take `succ' of last tag in enumeration │ │ │ │ -Codec/Compression/Zlib/Stream.hsc │ │ │ │ -Codec.Compression.Zlib: │ │ │ │ -CompressionStrategy │ │ │ │ -MemoryLevel │ │ │ │ -WindowBits │ │ │ │ -CompressionLevel │ │ │ │ -Codec.Compression.Zlib.Stream │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey │ │ │ │ -HuffmanOnly │ │ │ │ -Filtered │ │ │ │ -DefaultStrategy │ │ │ │ -Deflated │ │ │ │ -GZipOrZlib │ │ │ │ -DictHash │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.State │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.DefaultStrategy │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Filtered │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.HuffmanOnly │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.RLE │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Fixed │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Deflated │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.GZip │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Zlib │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Raw │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.GZipOrZlib │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.NoFlush │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.SyncFlush │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.FullFlush │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Finish │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Block │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Ok │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.StreamEnd │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Error │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.NeedDict │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.FileError │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.StreamError │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.DataError │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.MemoryError │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.BufferError │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.VersionError │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Unexpected │ │ │ │ -Network.Socket.ByteString.sendManyTo │ │ │ │ -Network.Socket.ByteString.sendMany │ │ │ │ -etwork.Socket.ByteString.recv │ │ │ │ -Network.Socket.ByteString.IO │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp │ │ │ │ -Network.Socket.ByteString.Internal │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp │ │ │ │ -non-positive length │ │ │ │ -Nothing) │ │ │ │ -, service name: │ │ │ │ -, host name: │ │ │ │ -Network.Socket.getAddrInfo (called with preferred socket type/protocol: │ │ │ │ -Nothing} │ │ │ │ -, addrCanonName = │ │ │ │ -, addrAddress = │ │ │ │ -, addrProtocol = │ │ │ │ -, addrSocketType = │ │ │ │ -, addrFamily = │ │ │ │ -AddrInfo {addrFlags = │ │ │ │ -, socket address: │ │ │ │ -, service name lookup: │ │ │ │ -, hostname lookup: │ │ │ │ -Network.Socket.getNameInfo (called with flags: │ │ │ │ -getaddrinfo must return at least one addrinfo │ │ │ │ -'C:GetAddrInfo │ │ │ │ -GetAddrInfo │ │ │ │ -'NI_NUMERICSERV │ │ │ │ -'NI_NUMERICHOST │ │ │ │ -'NI_NOFQDN │ │ │ │ -'NI_NAMEREQD │ │ │ │ -'NI_DGRAM │ │ │ │ -NameInfoFlag │ │ │ │ -'AddrInfo │ │ │ │ -AddrInfo │ │ │ │ -'AI_V4MAPPED │ │ │ │ -'AI_PASSIVE │ │ │ │ -'AI_NUMERICSERV │ │ │ │ -'AI_NUMERICHOST │ │ │ │ -'AI_CANONNAME │ │ │ │ -'AI_ADDRCONFIG │ │ │ │ -AddrInfoFlag │ │ │ │ -Network.Socket.Info │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp │ │ │ │ -NI_NUMERICSERV │ │ │ │ -NI_NUMERICHOST │ │ │ │ -NI_NOFQDN │ │ │ │ -NI_NAMEREQD │ │ │ │ -NI_DGRAM │ │ │ │ -AI_V4MAPPED │ │ │ │ -AI_PASSIVE │ │ │ │ -AI_NUMERICSERV │ │ │ │ -AI_NUMERICHOST │ │ │ │ -AI_CANONNAME │ │ │ │ -AI_ADDRCONFIG │ │ │ │ errorEmptyList │ │ │ │ -ghc-internal │ │ │ │ -GHC.Internal.List │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.NI_DGRAM │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.NI_NAMEREQD │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.NI_NOFQDN │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.NI_NUMERICHOST │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.NI_NUMERICSERV │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.AddrInfo │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.AI_ADDRCONFIG │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.AI_ALL │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.AI_CANONNAME │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.AI_NUMERICHOST │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.AI_NUMERICSERV │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.AI_PASSIVE │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.AI_V4MAPPED │ │ │ │ -RecvIPv6PktInfo │ │ │ │ -RecvIPv6TClass │ │ │ │ -RecvIPv6HopLimit │ │ │ │ -IPv6Only │ │ │ │ -DontFragment │ │ │ │ -RecvIPv4PktInfo │ │ │ │ -RecvIPv4TOS │ │ │ │ -RecvIPv4TTL │ │ │ │ -TimeToLive │ │ │ │ -UserTimeout │ │ │ │ -MaxSegment │ │ │ │ -UseLoopBack │ │ │ │ -SendTimeOut │ │ │ │ -RecvTimeOut │ │ │ │ -SendLowWater │ │ │ │ -RecvLowWater │ │ │ │ -ReusePort │ │ │ │ -OOBInline │ │ │ │ -KeepInit │ │ │ │ -KeepAlive │ │ │ │ -RecvBuffer │ │ │ │ -SendBuffer │ │ │ │ -Broadcast │ │ │ │ -DontRoute │ │ │ │ -SoProtocol │ │ │ │ -SoDomain │ │ │ │ -ReuseAddr │ │ │ │ -UnsupportedSocketOption │ │ │ │ -Network.Socket.setSockOpt │ │ │ │ -Network/Socket/Options.hsc │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Foreign/Marshal/Alloc.hs │ │ │ │ -GHC.Internal.Foreign.Marshal.Alloc │ │ │ │ -ghc-internal │ │ │ │ -undefined │ │ │ │ -Network.Socket.getSockOpt │ │ │ │ -'SocketTimeout │ │ │ │ -SocketTimeout │ │ │ │ -'SockOptValue │ │ │ │ -SockOptValue │ │ │ │ -'StructLinger │ │ │ │ -StructLinger │ │ │ │ -'SockOpt │ │ │ │ -SocketOption │ │ │ │ -Network.Socket.Options │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp │ │ │ │ -SocketTimeout │ │ │ │ -, sl_linger = │ │ │ │ -StructLinger {sl_onoff = │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Options.SockOptValue │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Options.StructLinger │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Options.SockOpt │ │ │ │ -Network.Socket.ReadShow │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp │ │ │ │ -Network.Socket.bind │ │ │ │ -Network.Socket.listen │ │ │ │ -Network.Socket.accept │ │ │ │ -Network.Socket.socket │ │ │ │ -Network.Socket.connect: _ │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -Arg: $fMonoFoldableEither │ │ │ │ -Type: forall {a} {b}. │ │ │ │ - Element (Either a b) │ │ │ │ - -> Element (Either a b) -> Element (Either a b) │ │ │ │ -In module `Data.MonoTraversable' │ │ │ │ -Data.MonoTraversable.headEx: empty │ │ │ │ -src/Data/MonoTraversable.hs:1364:15-22|_ :> x │ │ │ │ -src/Data/MonoTraversable.hs:1354:15-22|x :< _ │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -ofoldr1Ex on Either │ │ │ │ -ofoldl1Ex' on Either │ │ │ │ -Storable.basicUnsafeNew: negative length: │ │ │ │ -Storable.basicUnsafeNew: length too large: │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Foreign/Marshal/Array.hs │ │ │ │ -GHC.Internal.Foreign.Marshal.Array │ │ │ │ -ghc-internal │ │ │ │ -src/Data/Vector/Storable/Mutable.hs │ │ │ │ -Data.Vector.Storable.Mutable │ │ │ │ -undefined │ │ │ │ -libraries/bytestring/Data/ByteString/Lazy.hs │ │ │ │ -Data.ByteString.Lazy │ │ │ │ -Data.Text.Lazy │ │ │ │ -libraries/text/src/Data/Text/Lazy.hs │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -errorEmptyList │ │ │ │ -emptyError │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ -Data.Text.Internal.Fusion.Common │ │ │ │ -head_empty │ │ │ │ -text-2.1.3-inplace │ │ │ │ -Data.Text │ │ │ │ -libraries/text/src/Data/Text.hs │ │ │ │ -Data.MonoTraversable.ofoldMap1Ex │ │ │ │ -src/Data/MonoTraversable.hs │ │ │ │ -Data.MonoTraversable │ │ │ │ -mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -foldl1M' │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.MonoTraversable.WrappedMono │ │ │ │ -mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.MonoTraversable.C:MonoComonad │ │ │ │ -mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.MonoTraversable.C:MonoTraversable │ │ │ │ -mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.MonoTraversable.C:MonoFoldable │ │ │ │ -src/Data/Sequences.hs:(1027,7)-(1028,32)|function its │ │ │ │ -fromList │ │ │ │ -Data.Vector.Strict │ │ │ │ -src/Data/Vector/Strict.hs │ │ │ │ -src/Data/Vector/Unboxed.hs │ │ │ │ -Data.Vector.Unboxed │ │ │ │ -Arg: step1 │ │ │ │ -Type: Int -> Id (Step Int a) │ │ │ │ -In module `Data.Sequences' │ │ │ │ -src/Data/Vector/Storable.hs │ │ │ │ -Data.Vector.Storable │ │ │ │ -Data.Vector │ │ │ │ -src/Data/Vector.hs │ │ │ │ -fromJust │ │ │ │ -'C:LazySequence │ │ │ │ -LazySequence │ │ │ │ -IsSequence │ │ │ │ -SemiSequence │ │ │ │ -Strict split returned [] for nonempty input │ │ │ │ -Storable.basicUnsafeNew: negative length: │ │ │ │ -Storable.basicUnsafeNew: length too large: │ │ │ │ -src/Data/Vector/Storable/Mutable.hs │ │ │ │ -Data.Vector.Storable.Mutable │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Foreign/Marshal/Array.hs │ │ │ │ -GHC.Internal.Foreign.Marshal.Array │ │ │ │ +emptyError │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ +Data.Text.Internal.Fusion.Common │ │ │ │ +head_empty │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Data.Text │ │ │ │ +libraries/text/src/Data/Text.hs │ │ │ │ +Data.MonoTraversable.ofoldMap1Ex │ │ │ │ +src/Data/MonoTraversable.hs │ │ │ │ +Data.MonoTraversable │ │ │ │ +mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +foldl1M' │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.MonoTraversable.WrappedMono │ │ │ │ +mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.MonoTraversable.C:MonoComonad │ │ │ │ +mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.MonoTraversable.C:MonoTraversable │ │ │ │ +mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.MonoTraversable.C:MonoFoldable │ │ │ │ +src/Data/Sequences.hs:(1027,7)-(1028,32)|function its │ │ │ │ +fromList │ │ │ │ +Data.Vector.Strict │ │ │ │ +src/Data/Vector/Strict.hs │ │ │ │ +src/Data/Vector/Unboxed.hs │ │ │ │ +Data.Vector.Unboxed │ │ │ │ +Arg: step1 │ │ │ │ +Type: Int -> Id (Step Int a) │ │ │ │ +In module `Data.Sequences' │ │ │ │ +src/Data/Vector/Storable.hs │ │ │ │ +Data.Vector.Storable │ │ │ │ +Data.Vector │ │ │ │ +src/Data/Vector.hs │ │ │ │ +fromJust │ │ │ │ +'C:LazySequence │ │ │ │ +LazySequence │ │ │ │ +IsSequence │ │ │ │ +SemiSequence │ │ │ │ +Strict split returned [] for nonempty input │ │ │ │ +Storable.basicUnsafeNew: negative length: │ │ │ │ +Storable.basicUnsafeNew: length too large: │ │ │ │ +src/Data/Vector/Storable/Mutable.hs │ │ │ │ +Data.Vector.Storable.Mutable │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Foreign/Marshal/Array.hs │ │ │ │ +GHC.Internal.Foreign.Marshal.Array │ │ │ │ ghc-internal │ │ │ │ undefined │ │ │ │ checkIndex │ │ │ │ src/Data/Vector/Generic.hs │ │ │ │ Data.Vector.Generic │ │ │ │ checkSlice │ │ │ │ libraries/bytestring/Data/ByteString/Lazy.hs │ │ │ │ @@ -12790,14 +8759,62 @@ │ │ │ │ split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Condense │ │ │ │ split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.DropBlankFields │ │ │ │ split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepBlankFields │ │ │ │ split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Drop │ │ │ │ split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Keep │ │ │ │ split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepLeft │ │ │ │ split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepRight │ │ │ │ +'C:ToValue │ │ │ │ +'C:ToMarkup │ │ │ │ +ToMarkup │ │ │ │ +Text.Blaze │ │ │ │ +blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo │ │ │ │ +blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.C:ToValue │ │ │ │ +blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.C:ToMarkup │ │ │ │ +'C:Attributable │ │ │ │ +Attributable │ │ │ │ +'AttributeValue │ │ │ │ +AttributeValue │ │ │ │ +Attribute │ │ │ │ +'AddCustomAttribute │ │ │ │ +'AddAttribute │ │ │ │ +'CustomParent │ │ │ │ +'Comment │ │ │ │ +'Content │ │ │ │ +'CustomLeaf │ │ │ │ +'ByteString │ │ │ │ +'AppendChoiceString │ │ │ │ +'External │ │ │ │ +'PreEscaped │ │ │ │ +'EmptyChoiceString │ │ │ │ +ChoiceString │ │ │ │ +'StaticString │ │ │ │ +StaticString │ │ │ │ +Text.Blaze.Internal │ │ │ │ +blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.Parent │ │ │ │ +blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.CustomParent │ │ │ │ +blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.Leaf │ │ │ │ +blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.CustomLeaf │ │ │ │ +blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.Content │ │ │ │ +blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.Comment │ │ │ │ +blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.Append │ │ │ │ +blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.AddAttribute │ │ │ │ +blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.AddCustomAttribute │ │ │ │ +blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.Empty │ │ │ │ +blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.Static │ │ │ │ +blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.String │ │ │ │ +blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.Text │ │ │ │ +blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.ByteString │ │ │ │ +blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.PreEscaped │ │ │ │ +blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.External │ │ │ │ +blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.AppendChoiceString │ │ │ │ +blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.EmptyChoiceString │ │ │ │ +blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.StaticString │ │ │ │ Data.Attoparsec.Combinator │ │ │ │ attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ Failed reading: empty │ │ │ │ satisfyElem │ │ │ │ endOfInput │ │ │ │ ./Data/Attoparsec/Internal.hs │ │ │ │ undefined │ │ │ │ @@ -12893,653 +8910,56 @@ │ │ │ │ attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ FastSet Sorted │ │ │ │ FastSet Table │ │ │ │ internal/Data/Attoparsec/ByteString/FastSet.hs:46:15-16|case │ │ │ │ attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.FastSet.I │ │ │ │ attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.FastSet.Sorted │ │ │ │ attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.FastSet.Table │ │ │ │ -rawSystem │ │ │ │ -runProcess │ │ │ │ -callProcess │ │ │ │ -spawnProcess │ │ │ │ -null command │ │ │ │ -ioException │ │ │ │ -runCommand │ │ │ │ -callCommand │ │ │ │ -spawnCommand │ │ │ │ -createProcess │ │ │ │ -readCreateProcessWithExitCode: Failed to get a stdin handle. │ │ │ │ -readCreateProcessWithExitCode: Failed to get a stderr handle. │ │ │ │ -readCreateProcessWithExitCode: Failed to get a stdout handle. │ │ │ │ -readCreateProcessWithExitCode │ │ │ │ -readCreateProcess: Failed to get a stdout handle. │ │ │ │ -readCreateProcess: Failed to get a stdin handle. │ │ │ │ -readCreateProcess │ │ │ │ -waitForProcess │ │ │ │ -waitForProcess(OpenExtHandle): this cannot happen │ │ │ │ -getProcessExitCode │ │ │ │ -terminateProcess with OpenExtHandle should not happen on POSIX. │ │ │ │ -terminateProcess │ │ │ │ -runInteractiveProcess │ │ │ │ -runInteractiveCommand │ │ │ │ -libraries/process/System/Process.hs │ │ │ │ -fromJust │ │ │ │ -System.Process │ │ │ │ -process-1.6.26.1-inplace │ │ │ │ -libraries/process/System/Process/Internals.hs │ │ │ │ -System.Process.Internals │ │ │ │ -process-1.6.26.1-inplace │ │ │ │ -handle is not a file descriptor │ │ │ │ -createProcess │ │ │ │ -'ProcRetHandles │ │ │ │ -ProcRetHandles │ │ │ │ -'ProcessHandle │ │ │ │ -ProcessHandle │ │ │ │ -'ClosedHandle │ │ │ │ -'OpenExtHandle │ │ │ │ -'OpenHandle │ │ │ │ -ProcessHandle__ │ │ │ │ -'CreateProcess │ │ │ │ -CreateProcess │ │ │ │ -'UseHandle │ │ │ │ -'NoStream │ │ │ │ -'CreatePipe │ │ │ │ -'Inherit │ │ │ │ -StdStream │ │ │ │ -'ShellCommand │ │ │ │ -'RawCommand │ │ │ │ -System.Process.Common │ │ │ │ -process-1.6.26.1-inplace │ │ │ │ -phdlProcessHandle │ │ │ │ -phdlJobHandle │ │ │ │ -, new_session = │ │ │ │ -, create_new_console = │ │ │ │ -, detach_console = │ │ │ │ -, delegate_ctlc = │ │ │ │ -, create_group = │ │ │ │ -, close_fds = │ │ │ │ -, std_err = │ │ │ │ -, std_out = │ │ │ │ -, std_in = │ │ │ │ -, env = │ │ │ │ -, cwd = │ │ │ │ -CreateProcess {cmdspec = │ │ │ │ -, use_process_jobs = │ │ │ │ -, child_user = │ │ │ │ -, child_group = │ │ │ │ -libraries/process/System/Process/Common.hs:203:13-14|case │ │ │ │ -UseHandle │ │ │ │ -NoStream │ │ │ │ -CreatePipe │ │ │ │ -RawCommand │ │ │ │ -ShellCommand │ │ │ │ -libraries/process/System/Process/Common.hs:176:19-20|case │ │ │ │ -process-1.6.26.1-inplace:System.Process.Common.ProcRetHandles │ │ │ │ -process-1.6.26.1-inplace:System.Process.Common.ProcessHandle │ │ │ │ -process-1.6.26.1-inplace:System.Process.Common.OpenHandle │ │ │ │ -process-1.6.26.1-inplace:System.Process.Common.OpenExtHandle │ │ │ │ -process-1.6.26.1-inplace:System.Process.Common.ClosedHandle │ │ │ │ -process-1.6.26.1-inplace:System.Process.Common.CreateProcess │ │ │ │ -process-1.6.26.1-inplace:System.Process.Common.Inherit │ │ │ │ -process-1.6.26.1-inplace:System.Process.Common.UseHandle │ │ │ │ -process-1.6.26.1-inplace:System.Process.Common.CreatePipe │ │ │ │ -process-1.6.26.1-inplace:System.Process.Common.NoStream │ │ │ │ -process-1.6.26.1-inplace:System.Process.Common.ShellCommand │ │ │ │ -process-1.6.26.1-inplace:System.Process.Common.RawCommand │ │ │ │ -process-1.6.26.1-inplace │ │ │ │ -System.Process.Posix │ │ │ │ -libraries/process/System/Process/Posix.hs │ │ │ │ -System.Directory │ │ │ │ -directory-1.3.8.5-inplace │ │ │ │ -removePathForcibly │ │ │ │ -copyFile │ │ │ │ -atomicCopyFileContents │ │ │ │ -withReplacementFile │ │ │ │ -.copyFile.tmp │ │ │ │ -copyFileToHandle │ │ │ │ -copyPermissions │ │ │ │ -removeDirectoryRecursive │ │ │ │ -is a directory symbolic link │ │ │ │ -removePathRecursive │ │ │ │ -removeContentsRecursive │ │ │ │ -not a directory │ │ │ │ -renameDirectory │ │ │ │ -renameFile │ │ │ │ -is a directory │ │ │ │ -canonicalizePath │ │ │ │ -copyFileWithMetadata │ │ │ │ -setAccessTime │ │ │ │ -setModificationTime │ │ │ │ -setFileTimes │ │ │ │ -getXdgDirectory │ │ │ │ -XDG_STATE_HOME │ │ │ │ -XDG_CACHE_HOME │ │ │ │ -XDG_CONFIG_HOME │ │ │ │ -XDG_DATA_HOME │ │ │ │ -getXdgDirectoryList │ │ │ │ -XDG_CONFIG_DIRS │ │ │ │ -XDG_DATA_DIRS │ │ │ │ -makeAbsolute │ │ │ │ -getFileSize │ │ │ │ -pathIsDirectory │ │ │ │ -pathIsSymbolicLink │ │ │ │ -getAccessTime │ │ │ │ -getModificationTime │ │ │ │ -System.Directory.OsPath │ │ │ │ -directory-1.3.8.5-inplace │ │ │ │ -getUserDocumentsDirectory │ │ │ │ -getAppUserDataDirectory │ │ │ │ -getHomeDirectory │ │ │ │ -getSymbolicLinkTarget │ │ │ │ -removeDirectoryLink │ │ │ │ -createDirectoryLink │ │ │ │ -createFileLink │ │ │ │ -getCurrentDirectory │ │ │ │ -Current working directory no longer exists │ │ │ │ -getDirectoryContents │ │ │ │ -renamePath │ │ │ │ -setPermissions │ │ │ │ -getPermissions │ │ │ │ -libraries/directory/System/Directory/Internal/Common.hs:(75,5)-(79,20)|function go │ │ │ │ -'XdgConfigDirs │ │ │ │ -'XdgDataDirs │ │ │ │ -XdgDirectoryList │ │ │ │ -'XdgState │ │ │ │ -'XdgCache │ │ │ │ -'XdgConfig │ │ │ │ -'XdgData │ │ │ │ -XdgDirectory │ │ │ │ -'Permissions │ │ │ │ -'DirectoryLink │ │ │ │ -'Directory │ │ │ │ -'SymbolicLink │ │ │ │ -FileType │ │ │ │ -toEnum{FileType}: tag ( │ │ │ │ -succ{FileType}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{FileType}: tried to take `pred' of first tag in enumeration │ │ │ │ -toEnum{XdgDirectory}: tag ( │ │ │ │ -succ{XdgDirectory}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{XdgDirectory}: tried to take `pred' of first tag in enumeration │ │ │ │ -toEnum{XdgDirectoryList}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -succ{XdgDirectoryList}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{XdgDirectoryList}: tried to take `pred' of first tag in enumeration │ │ │ │ -libraries/directory/System/Directory/Internal/Common.hs │ │ │ │ -System.Directory.Internal.Common │ │ │ │ -directory-1.3.8.5-inplace │ │ │ │ -copyData │ │ │ │ -XdgConfigDirs │ │ │ │ -XdgDataDirs │ │ │ │ -XdgState │ │ │ │ -XdgCache │ │ │ │ -XdgConfig │ │ │ │ -searchable │ │ │ │ -executable │ │ │ │ -writable │ │ │ │ -readable │ │ │ │ -Permissions │ │ │ │ -, searchable = │ │ │ │ -, executable = │ │ │ │ -, writable = │ │ │ │ -Permissions {readable = │ │ │ │ -DirectoryLink │ │ │ │ -Directory │ │ │ │ -SymbolicLink │ │ │ │ -directory-1.3.8.5-inplace:System.Directory.Internal.Common.XdgDataDirs │ │ │ │ -directory-1.3.8.5-inplace:System.Directory.Internal.Common.XdgConfigDirs │ │ │ │ -directory-1.3.8.5-inplace:System.Directory.Internal.Common.XdgData │ │ │ │ -directory-1.3.8.5-inplace:System.Directory.Internal.Common.XdgConfig │ │ │ │ -directory-1.3.8.5-inplace:System.Directory.Internal.Common.XdgCache │ │ │ │ -directory-1.3.8.5-inplace:System.Directory.Internal.Common.XdgState │ │ │ │ -directory-1.3.8.5-inplace:System.Directory.Internal.Common.Permissions │ │ │ │ -directory-1.3.8.5-inplace:System.Directory.Internal.Common.File │ │ │ │ -directory-1.3.8.5-inplace:System.Directory.Internal.Common.SymbolicLink │ │ │ │ -directory-1.3.8.5-inplace:System.Directory.Internal.Common.Directory │ │ │ │ -directory-1.3.8.5-inplace:System.Directory.Internal.Common.DirectoryLink │ │ │ │ -System.Directory.Internal.Config │ │ │ │ -directory-1.3.8.5-inplace │ │ │ │ -directory-1.3.8.5-inplace │ │ │ │ -System.Directory.Internal.Posix │ │ │ │ -libraries/directory/System/Directory/Internal/Posix.hsc │ │ │ │ -copyFileContents │ │ │ │ -.local/share │ │ │ │ -.local/state │ │ │ │ -/usr/share/ │ │ │ │ -/usr/local/share/ │ │ │ │ -/etc/xdg │ │ │ │ -env var │ │ │ │ - not found │ │ │ │ -prependCurrentDirectory │ │ │ │ -directory-1.3.8.5-inplace:System.Directory.Internal.C_utimensat.CTimeSpec │ │ │ │ -System.Posix.Error │ │ │ │ -unix-2.8.7.0-inplace │ │ │ │ -signalProcessGroup │ │ │ │ -unix-2.8.7.0-inplace │ │ │ │ -System.Posix.Signals │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.Signals.Default │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.Signals.Ignore │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.Signals.Catch │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.Signals.SignalInfo │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.Signals.NoSignalSpecificInfo │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.Signals.SigChldInfo │ │ │ │ -System.Posix.Signals.Exts │ │ │ │ -unix-2.8.7.0-inplace │ │ │ │ -no such │ │ │ │ -getUserEntryForID │ │ │ │ -POSIX filepaths must not contain internal NUL octets. │ │ │ │ -checkForInteriorNuls │ │ │ │ -System.Posix.PosixPath.FilePath │ │ │ │ -unix-2.8.7.0-inplace │ │ │ │ -openDirStream │ │ │ │ -createDirectory │ │ │ │ -changeWorkingDirectory │ │ │ │ -removeDirectory │ │ │ │ -openDirStream │ │ │ │ -getWorkingDirectory │ │ │ │ -getSymbolicLinkStatus │ │ │ │ -getFileStatus │ │ │ │ -setOwnerAndGroup │ │ │ │ -readSymbolicLink │ │ │ │ -createSymbolicLink │ │ │ │ -removeLink │ │ │ │ -createLink │ │ │ │ -getSymbolicLinkStatus │ │ │ │ -getFileStatus │ │ │ │ -fileAccess │ │ │ │ -setFileMode │ │ │ │ -openFdAt │ │ │ │ -System.Posix.IO │ │ │ │ -unix-2.8.7.0-inplace │ │ │ │ -openFdAt │ │ │ │ -System.Posix.IO.PosixString │ │ │ │ -unix-2.8.7.0-inplace │ │ │ │ -waitStatus │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.Process.Internals.Exited │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.Process.Internals.Terminated │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.Process.Internals.Stopped │ │ │ │ -closeDirStream │ │ │ │ -readDirStream │ │ │ │ -fdReadBuf │ │ │ │ -fdWriteBuf │ │ │ │ -createPipe │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.IO.Common.OpenFileFlags │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.IO.Common.ReadOnly │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.IO.Common.WriteOnly │ │ │ │ -getProcessGroupIDOf │ │ │ │ -getTerminalAttributes │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.Terminal.Common.Erase │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.Terminal.Common.Kill │ │ │ │ -userName │ │ │ │ -userPassword │ │ │ │ -userGroupID │ │ │ │ -userGecos │ │ │ │ -homeDirectory │ │ │ │ -userShell │ │ │ │ -, userShell = │ │ │ │ -, homeDirectory = │ │ │ │ -, userGecos = │ │ │ │ -, userGroupID = │ │ │ │ -, userID = │ │ │ │ -, userPassword = │ │ │ │ -UserEntry {userName = │ │ │ │ -groupName │ │ │ │ -groupPassword │ │ │ │ -groupMembers │ │ │ │ -, groupMembers = │ │ │ │ -, groupID = │ │ │ │ -, groupPassword = │ │ │ │ -GroupEntry {groupName = │ │ │ │ -unix-2.8.7.0-inplace │ │ │ │ -System.Posix.User.Common │ │ │ │ -LKUPTYPE │ │ │ │ -UserEntry │ │ │ │ -'UserEntry │ │ │ │ -GroupEntry │ │ │ │ -'GroupEntry │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.User.Common.GroupEntry │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.User.Common.UserEntry │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.User.Common.GETONE │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.User.Common.GETALL │ │ │ │ -unix-2.8.7.0-inplace │ │ │ │ -System.Posix.Env.Internal │ │ │ │ -'C:ToValue │ │ │ │ -'C:ToMarkup │ │ │ │ -ToMarkup │ │ │ │ -Text.Blaze │ │ │ │ -blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo │ │ │ │ -blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.C:ToValue │ │ │ │ -blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.C:ToMarkup │ │ │ │ -'C:Attributable │ │ │ │ -Attributable │ │ │ │ -'AttributeValue │ │ │ │ -AttributeValue │ │ │ │ -Attribute │ │ │ │ -'AddCustomAttribute │ │ │ │ -'AddAttribute │ │ │ │ -'CustomParent │ │ │ │ -'Comment │ │ │ │ -'Content │ │ │ │ -'CustomLeaf │ │ │ │ -'ByteString │ │ │ │ -'AppendChoiceString │ │ │ │ -'External │ │ │ │ -'PreEscaped │ │ │ │ -'EmptyChoiceString │ │ │ │ -ChoiceString │ │ │ │ -'StaticString │ │ │ │ -StaticString │ │ │ │ -Text.Blaze.Internal │ │ │ │ -blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.Parent │ │ │ │ -blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.CustomParent │ │ │ │ -blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.Leaf │ │ │ │ -blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.CustomLeaf │ │ │ │ -blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.Content │ │ │ │ -blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.Comment │ │ │ │ -blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.Append │ │ │ │ -blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.AddAttribute │ │ │ │ -blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.AddCustomAttribute │ │ │ │ -blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.Empty │ │ │ │ -blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.Static │ │ │ │ -blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.String │ │ │ │ -blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.Text │ │ │ │ -blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.ByteString │ │ │ │ -blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.PreEscaped │ │ │ │ -blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.External │ │ │ │ -blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.AppendChoiceString │ │ │ │ -blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.EmptyChoiceString │ │ │ │ -blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.StaticString │ │ │ │ -Blaze.ByteString.Builder │ │ │ │ -blaze-builder-0.4.4.1-IETbtXv9ANeIFxIssaYex9 │ │ │ │ -libraries/time/lib/Data/Time/Calendar/MonthDay.hs │ │ │ │ -Data.Time.Calendar.MonthDay │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.Calendar.OrdinalDate │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.Clock.System │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.Clock.POSIX │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.Calendar.Gregorian │ │ │ │ -time-1.12.2-inplace │ │ │ │ -'C:ShowPadded │ │ │ │ -ShowPadded │ │ │ │ -PadOption │ │ │ │ -Data.Time.Calendar.Private │ │ │ │ -time-1.12.2-inplace │ │ │ │ -time-1.12.2-inplace:Data.Time.Calendar.Private.C:ShowPadded │ │ │ │ -time-1.12.2-inplace:Data.Time.Calendar.Private.Pad │ │ │ │ -time-1.12.2-inplace:Data.Time.Calendar.Private.NoPad │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'MkDiffTime │ │ │ │ -MkDiffTime │ │ │ │ -Data.Time.Clock.Internal.DiffTime.DiffTime │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.Clock.Internal.DiffTime │ │ │ │ -DiffTime │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'MkNominalDiffTime │ │ │ │ -MkNominalDiffTime │ │ │ │ -Data.Time.Clock.Internal.NominalDiffTime.NominalDiffTime │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.Clock.Internal.NominalDiffTime │ │ │ │ -NominalDiffTime │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'MkSystemTime │ │ │ │ -Data.Time.Clock.Internal.SystemTime.SystemTime │ │ │ │ -MkSystemTime │ │ │ │ -systemNanoseconds │ │ │ │ -systemSeconds │ │ │ │ -, systemNanoseconds = │ │ │ │ -MkSystemTime {systemSeconds = │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.Clock.Internal.SystemTime │ │ │ │ -SystemTime │ │ │ │ -time-1.12.2-inplace:Data.Time.Clock.Internal.SystemTime.MkSystemTime │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'UTCTime │ │ │ │ -Data.Time.Clock.Internal.UTCTime.UTCTime │ │ │ │ -utctDayTime │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.Clock.Internal.UTCTime │ │ │ │ -time-1.12.2-inplace:Data.Time.Clock.Internal.UTCTime.UTCTime │ │ │ │ -clock_getres │ │ │ │ -clock_gettime │ │ │ │ -time-1.12.2-inplace:Data.Time.Clock.Internal.CTimespec.MkCTimespec │ │ │ │ -Data.Time.Clock.Internal.UTCDiff │ │ │ │ -time-1.12.2-inplace │ │ │ │ -localtime_r failed │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'TimeZone │ │ │ │ -Data.Time.LocalTime.Internal.TimeZone.TimeZone │ │ │ │ -timeZoneName │ │ │ │ -timeZoneSummerOnly │ │ │ │ -timeZoneMinutes │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.LocalTime.Internal.TimeZone │ │ │ │ -TimeZone │ │ │ │ -time-1.12.2-inplace:Data.Time.LocalTime.Internal.TimeZone.TimeZone │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'LocalTime │ │ │ │ -Data.Time.LocalTime.Internal.LocalTime.LocalTime │ │ │ │ -localTimeOfDay │ │ │ │ -localDay │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.LocalTime.Internal.LocalTime │ │ │ │ -LocalTime │ │ │ │ -time-1.12.2-inplace:Data.Time.LocalTime.Internal.LocalTime.LocalTime │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'ZonedTime │ │ │ │ -Data.Time.LocalTime.Internal.ZonedTime.ZonedTime │ │ │ │ -zonedTimeZone │ │ │ │ -zonedTimeToLocalTime │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.LocalTime.Internal.ZonedTime │ │ │ │ -ZonedTime │ │ │ │ -time-1.12.2-inplace:Data.Time.LocalTime.Internal.ZonedTime.ZonedTime │ │ │ │ -parseTimeOrError: multiple parses of │ │ │ │ -parseTimeOrError: no parse of │ │ │ │ -libraries/time/lib/Data/Time/Format/Parse.hs │ │ │ │ -Data.Time.Format.Parse │ │ │ │ -time-1.12.2-inplace │ │ │ │ -parseTimeM: no parse of │ │ │ │ -parseTimeM: cannot construct │ │ │ │ -parseTimeM: multiple parses of │ │ │ │ -%Y-%m-%d │ │ │ │ -%H:%M:%S%Q │ │ │ │ -%Y-%m-%d %H:%M:%S%Q │ │ │ │ -%I:%M:%S %p │ │ │ │ -%H:%M:%S │ │ │ │ -%m/%d/%y │ │ │ │ -%a %b %e %H:%M:%S %Z %Y │ │ │ │ -December │ │ │ │ -November │ │ │ │ -September │ │ │ │ -February │ │ │ │ -Saturday │ │ │ │ -Thursday │ │ │ │ -Wednesday │ │ │ │ -'TimeLocale │ │ │ │ -TimeLocale │ │ │ │ -Data.Time.Format.Locale │ │ │ │ -time-1.12.2-inplace │ │ │ │ -%a, %_d %b %Y %H:%M:%S %Z │ │ │ │ -%Y-%m-%d │ │ │ │ -, knownTimeZones = │ │ │ │ -, time12Fmt = │ │ │ │ -, timeFmt = │ │ │ │ -, dateFmt = │ │ │ │ -, dateTimeFmt = │ │ │ │ -, amPm = │ │ │ │ -, months = │ │ │ │ -TimeLocale {wDays = │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Locale.TimeLocale │ │ │ │ -'C:FormatTime │ │ │ │ -FormatTime │ │ │ │ -'MkFormatOptions │ │ │ │ -FormatOptions │ │ │ │ -Data.Time.Format.Format.Class │ │ │ │ -time-1.12.2-inplace │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Format.Class.MkFormatOptions │ │ │ │ -%H:%M:%S │ │ │ │ -%m/%d/%y │ │ │ │ -%Y-%m-%d │ │ │ │ -libraries/time/lib/Data/Time/Format/Format/Instances.hs │ │ │ │ -Data.Time.Format.Format.Instances │ │ │ │ -time-1.12.2-inplace │ │ │ │ -'PostPadding │ │ │ │ -'PrePadding │ │ │ │ -PaddingSide │ │ │ │ -'C:ParseTime │ │ │ │ -ParseTime │ │ │ │ -'ZeroPadding │ │ │ │ -'SpacePadding │ │ │ │ -'NoPadding │ │ │ │ -ParseNumericPadding │ │ │ │ -Data.Time.Format.Parse.Class │ │ │ │ -time-1.12.2-inplace │ │ │ │ -%H:%M:%S │ │ │ │ -%Y-%m-%d │ │ │ │ -%m/%d/%y │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Parse.Class.PrePadding │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Parse.Class.PostPadding │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Parse.Class.C:ParseTime │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Parse.Class.NoPadding │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Parse.Class.SpacePadding │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Parse.Class.ZeroPadding │ │ │ │ -'DCYearWeek │ │ │ │ -'DCWeekDay │ │ │ │ -'DCYearDay │ │ │ │ -'DCMonthDay │ │ │ │ -'DCYearMonth │ │ │ │ -'DCCenturyYear │ │ │ │ -'DCCentury │ │ │ │ -DayComponent │ │ │ │ -'MondayWeek │ │ │ │ -'SundayWeek │ │ │ │ -'ISOWeek │ │ │ │ -WeekType │ │ │ │ -Data.Time.Format.Parse.Instances │ │ │ │ -time-1.12.2-inplace │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Parse.Instances.DCCentury │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Parse.Instances.DCCenturyYear │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Parse.Instances.DCYearMonth │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Parse.Instances.DCMonthDay │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Parse.Instances.DCYearDay │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Parse.Instances.DCWeekDay │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Parse.Instances.DCYearWeek │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Parse.Instances.ISOWeek │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Parse.Instances.SundayWeek │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Parse.Instances.MondayWeek │ │ │ │ -'FirstMostWeek │ │ │ │ -'FirstWholeWeek │ │ │ │ -FirstWeekType │ │ │ │ -Data.Time.Calendar.WeekDate │ │ │ │ -time-1.12.2-inplace │ │ │ │ -time-1.12.2-inplace:Data.Time.Calendar.WeekDate.FirstWholeWeek │ │ │ │ -time-1.12.2-inplace:Data.Time.Calendar.WeekDate.FirstMostWeek │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'MkMonth │ │ │ │ -Data.Time.Calendar.Month.Month │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.Calendar.Month │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'CalendarDiffDays │ │ │ │ -Data.Time.Calendar.CalendarDiffDays.CalendarDiffDays │ │ │ │ -cdMonths │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.Calendar.CalendarDiffDays │ │ │ │ -CalendarDiffDays │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -time-1.12.2-inplace:Data.Time.Calendar.CalendarDiffDays.CalendarDiffDays │ │ │ │ -'C:DayPeriod │ │ │ │ -DayPeriod │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'ModifiedJulianDay │ │ │ │ -Data.Time.Calendar.Days.Day │ │ │ │ -ModifiedJulianDay │ │ │ │ -toModifiedJulianDay │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.Calendar.Days │ │ │ │ -time-1.12.2-inplace:Data.Time.Calendar.Days.C:DayPeriod │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'Saturday │ │ │ │ -'Thursday │ │ │ │ -'Wednesday │ │ │ │ -'Tuesday │ │ │ │ -Data.Time.Calendar.Week.DayOfWeek │ │ │ │ -Saturday │ │ │ │ -Thursday │ │ │ │ -Wednesday │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.Calendar.Week │ │ │ │ -DayOfWeek │ │ │ │ -time-1.12.2-inplace:Data.Time.Calendar.Week.Monday │ │ │ │ -time-1.12.2-inplace:Data.Time.Calendar.Week.Tuesday │ │ │ │ -time-1.12.2-inplace:Data.Time.Calendar.Week.Wednesday │ │ │ │ -time-1.12.2-inplace:Data.Time.Calendar.Week.Thursday │ │ │ │ -time-1.12.2-inplace:Data.Time.Calendar.Week.Friday │ │ │ │ -time-1.12.2-inplace:Data.Time.Calendar.Week.Saturday │ │ │ │ -time-1.12.2-inplace:Data.Time.Calendar.Week.Sunday │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'TimeOfDay │ │ │ │ -Data.Time.LocalTime.Internal.TimeOfDay.TimeOfDay │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.LocalTime.Internal.TimeOfDay │ │ │ │ -TimeOfDay │ │ │ │ -time-1.12.2-inplace:Data.Time.LocalTime.Internal.TimeOfDay.TimeOfDay │ │ │ │ +round default defn: Bad value │ │ │ │ +src/Data/Scientific.hs:1041:16-74|d : ds' │ │ │ │ +src/Data/Scientific.hs:1057:11-64|d : ds' │ │ │ │ +undefined │ │ │ │ +toRationalRepetend: Negative repetend index! │ │ │ │ +toRationalRepetend: Repetend index >= than number of digits in the fractional part! │ │ │ │ +not enough bytes │ │ │ │ +formatScientific/doFmt/FFExponent: [] │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -'CalendarDiffTime │ │ │ │ -Data.Time.LocalTime.Internal.CalendarDiffTime.CalendarDiffTime │ │ │ │ -ctMonths │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.LocalTime.Internal.CalendarDiffTime │ │ │ │ -CalendarDiffTime │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -time-1.12.2-inplace:Data.Time.LocalTime.Internal.CalendarDiffTime.CalendarDiffTime │ │ │ │ +'Scientific │ │ │ │ +Data.Scientific.Scientific │ │ │ │ +base10Exponent │ │ │ │ +coefficient │ │ │ │ +fromRational has been applied to a repeating decimal which can't be represented as a Scientific! It's better to avoid performing fractional operations on Scientifics and convert them to other fractional types like Double as early as possible. │ │ │ │ +src/Data/Scientific.hs │ │ │ │ +Scientific │ │ │ │ +Data.Scientific │ │ │ │ +scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ +scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV:Data.Scientific.SP │ │ │ │ +scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV:Data.Scientific.Scientific │ │ │ │ +roundTo: bad Value │ │ │ │ +Negative exponent │ │ │ │ +Data.Scientific: uninitialised element │ │ │ │ +src/Utils.hs │ │ │ │ +scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ +Math.NumberTheory.Logarithms.integerLogBase: argument must be positive. │ │ │ │ +Math.NumberTheory.Logarithms.integerLogBase: base must be greater than one. │ │ │ │ +Math.NumberTheory.Logarithms.naturalLogBase: argument must be positive. │ │ │ │ +Math.NumberTheory.Logarithms.naturalLogBase: base must be greater than one. │ │ │ │ +Math.NumberTheory.Logarithms.integerLog10: argument must be positive │ │ │ │ +Math.NumberTheory.Logarithms.naturalaLog10: argument must be non-zero │ │ │ │ +Math.NumberTheory.Logarithms.naturalLog2: argument must be non-zero │ │ │ │ +Math.NumberTheory.Logarithms.integerLog2: argument must be positive │ │ │ │ +Math.NumberTheory.Logarithms.wordLog2: argument must not be 0. │ │ │ │ +Math.NumberTheory.Logarithms.intLog2: argument must be positive │ │ │ │ +src/Math/NumberTheory/Logarithms.hs │ │ │ │ +Math.NumberTheory.Logarithms │ │ │ │ +integer-logarithms-1.0.4-EGUePRItLn25BOip7X1eqQ │ │ │ │ +Negative exponent │ │ │ │ 'C:Strict │ │ │ │ Data.Strict.Classes │ │ │ │ strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b │ │ │ │ strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Classes.C:Strict │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ @@ -13614,17 +9034,14 @@ │ │ │ │ maximum: empty structure │ │ │ │ foldr1: empty structure │ │ │ │ stimes: positive multiplier expected │ │ │ │ src/Data/These.hs:76:13-14|case │ │ │ │ these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.These.This │ │ │ │ these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.These.That │ │ │ │ these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.These.These │ │ │ │ -Data.Bifunctor.Assoc │ │ │ │ -assoc-1.1.1-30BCdn01wuCLUYQedFJHQR │ │ │ │ -assoc-1.1.1-30BCdn01wuCLUYQedFJHQR:Data.Bifunctor.Assoc.C:Assoc │ │ │ │ invalid slice │ │ │ │ index out of bounds │ │ │ │ negative length │ │ │ │ 'Internal │ │ │ │ checkError │ │ │ │ internalError │ │ │ │ *** Please submit a bug report at http://github.com/haskell/vector │ │ │ │ @@ -14045,14 +9462,95 @@ │ │ │ │ vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Yield │ │ │ │ vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Next │ │ │ │ vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Stream │ │ │ │ vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Yield │ │ │ │ vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Skip │ │ │ │ vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Done │ │ │ │ vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Box │ │ │ │ +'C:MonadPrimBase │ │ │ │ +MonadPrimBase │ │ │ │ +'C:MonadPrim │ │ │ │ +MonadPrim │ │ │ │ +PrimBase │ │ │ │ +PrimMonad │ │ │ │ +Control.Monad.Primitive │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrimBase │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrim │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimBase │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimMonad │ │ │ │ +'PrimStorable │ │ │ │ +PrimStorable │ │ │ │ +Data.Primitive.Types: implementation mistake in `Prim` instance │ │ │ │ +./Data/Primitive/Types.hs │ │ │ │ +Data.Primitive.Types │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +undefined │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Types.C:Prim │ │ │ │ +'PushArray │ │ │ │ +'EmptyStack │ │ │ │ +ArrayStack │ │ │ │ +'MutableArray │ │ │ │ +MutableArray │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +fromJust │ │ │ │ +fromList │ │ │ │ +Data.Primitive.Array.Array │ │ │ │ +unsafeArrayFromListN' │ │ │ │ +GHC.Internal.Base │ │ │ │ +ghc-internal │ │ │ │ +GHC.Types │ │ │ │ +ghc-prim │ │ │ │ +emptyArray# │ │ │ │ +negative multiplier │ │ │ │ +mfix for Data.Primitive.Array applied to strict function. │ │ │ │ +mzipWith │ │ │ │ +mapArray' │ │ │ │ +bad indexing │ │ │ │ +traverse │ │ │ │ +toConstr │ │ │ │ +Data.Primitive.Array.MutableArray │ │ │ │ +infinite arrays are not well defined │ │ │ │ +uninitialized element │ │ │ │ +list length less than specified size │ │ │ │ +list length greater than specified size │ │ │ │ +fromListN │ │ │ │ +impossible │ │ │ │ +emptyArray │ │ │ │ +empty array │ │ │ │ +Data.Primitive.Array. │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +Data.Primitive.Array │ │ │ │ +./Data/Primitive/Array.hs │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.PushArray │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.EmptyStack │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.MutableArray │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.Array │ │ │ │ +list length less than specified size │ │ │ │ +list length greater than specified size │ │ │ │ +byteArrayFromListN │ │ │ │ +Data.Primitive.ByteArray. │ │ │ │ +./Data/Primitive/ByteArray.hs │ │ │ │ +Data.Primitive.ByteArray │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +Data.Primitive.MutVar │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.MutVar.MutVar │ │ │ │ +fromList │ │ │ │ +'FromListNTag │ │ │ │ +'FromListTag │ │ │ │ +Data.Primitive.Internal.Read │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListTag │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListNTag │ │ │ │ +MonadBase │ │ │ │ +Control.Monad.Base │ │ │ │ +transformers-base-0.4.6-D2C6ntY92a2LpGEpHgWgaB │ │ │ │ +transformers-base-0.4.6-D2C6ntY92a2LpGEpHgWgaB:Control.Monad.Base.C:MonadBase │ │ │ │ 'Present │ │ │ │ LookupRes │ │ │ │ 'BitmapIndexed │ │ │ │ 'Collision │ │ │ │ Data.HashMap.Internal.HashMap │ │ │ │ unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ Data.HashMap.Internal │ │ │ │ @@ -14139,42 +9637,3598 @@ │ │ │ │ Type: Hashable a │ │ │ │ In module `Data.HashSet.Internal' │ │ │ │ fromList │ │ │ │ Data.HashSet.Internal.HashSet │ │ │ │ Data.HashSet.Internal │ │ │ │ unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ fromList │ │ │ │ -round default defn: Bad value │ │ │ │ -src/Data/Scientific.hs:1041:16-74|d : ds' │ │ │ │ -src/Data/Scientific.hs:1057:11-64|d : ds' │ │ │ │ -undefined │ │ │ │ -toRationalRepetend: Negative repetend index! │ │ │ │ -toRationalRepetend: Repetend index >= than number of digits in the fractional part! │ │ │ │ -not enough bytes │ │ │ │ -formatScientific/doFmt/FFExponent: [] │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ +Data.Bifunctor.Assoc │ │ │ │ +assoc-1.1.1-30BCdn01wuCLUYQedFJHQR │ │ │ │ +assoc-1.1.1-30BCdn01wuCLUYQedFJHQR:Data.Bifunctor.Assoc.C:Assoc │ │ │ │ +Codec.Binary.UTF8.String │ │ │ │ +utf8-string-1.0.2-Hcf4GfMGHw6J5KI5BUWa7M │ │ │ │ +utf8-string-1.0.2-Hcf4GfMGHw6J5KI5BUWa7M │ │ │ │ +Data.ByteString.UTF8 │ │ │ │ +errorEmptyList │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +Data.ByteString │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +./Data/ByteString/UTF8.hs │ │ │ │ +'PrefsMod │ │ │ │ +PrefsMod │ │ │ │ +'InfoMod │ │ │ │ +Options.Applicative.Builder │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +disabled option │ │ │ │ +cannot parse value ` │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +Options.Applicative.Builder.Completer │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +'DefaultProp │ │ │ │ +DefaultProp │ │ │ │ +HasMetavar │ │ │ │ +HasValue │ │ │ │ +HasCompleter │ │ │ │ +'ArgumentFields │ │ │ │ +ArgumentFields │ │ │ │ +'CommandFields │ │ │ │ +CommandFields │ │ │ │ +'FlagFields │ │ │ │ +FlagFields │ │ │ │ +'OptionFields │ │ │ │ +OptionFields │ │ │ │ +Options.Applicative.Builder.Internal │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.Mod │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.DefaultProp │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.ArgumentFields │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.CommandFields │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.FlagFields │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.OptionFields │ │ │ │ +Options.Applicative.Extra │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +Invalid option ` │ │ │ │ +Invalid argument ` │ │ │ │ +` expects an argument. │ │ │ │ +The option ` │ │ │ │ +Missing: │ │ │ │ +Did you mean this? │ │ │ │ +Did you mean one of these? │ │ │ │ +Show version information │ │ │ │ +Show this help text │ │ │ │ +Options.Applicative.Help.Chunk │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +Nothing} │ │ │ │ +Chunk {unChunk = │ │ │ │ +Global options: │ │ │ │ +Available options: │ │ │ │ +Available commands: │ │ │ │ +default: │ │ │ │ +'AlwaysRequired │ │ │ │ +'MaybeRequired │ │ │ │ +'NeverRequired │ │ │ │ +Parenthetic │ │ │ │ +'OptDescStyle │ │ │ │ +OptDescStyle │ │ │ │ +Options.Applicative.Help.Core │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +AlwaysRequired │ │ │ │ +MaybeRequired │ │ │ │ +NeverRequired │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.NeverRequired │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.MaybeRequired │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.AlwaysRequired │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.OptDescStyle │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ ghc-internal │ │ │ │ +lastError │ │ │ │ +src/Options/Applicative/Help/Levenshtein.hs │ │ │ │ +Options.Applicative.Help.Levenshtein │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +Options.Applicative.Help.Pretty │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +'ParserHelp │ │ │ │ +ParserHelp │ │ │ │ +Options.Applicative.Help.Types │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Types.ParserHelp │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +src/Options/Applicative/Types.hs:134:13-14|case │ │ │ │ +CompletionResult _ │ │ │ │ + │ │ │ │ +CmdStart │ │ │ │ +, prefShowHelpOnEmpty = │ │ │ │ +, prefShowHelpOnError = │ │ │ │ +, prefDisambiguate = │ │ │ │ +ParserPrefs {prefMultiSuffix = │ │ │ │ +True, prefTabulateFill = │ │ │ │ +False, prefTabulateFill = │ │ │ │ +, prefHelpShowGlobal = │ │ │ │ +, prefHelpLongEquals = │ │ │ │ +, prefColumns = │ │ │ │ +, prefBacktrack = │ │ │ │ +Backtrack │ │ │ │ +NoBacktrack │ │ │ │ +SubparserInline │ │ │ │ +OptShort │ │ │ │ +OptLong │ │ │ │ +True, propDescMod = _ } │ │ │ │ +False, propDescMod = _ } │ │ │ │ +, propShowGlobal = │ │ │ │ +, propShowDefault = │ │ │ │ +, propMetaVar = │ │ │ │ +, propHelp = │ │ │ │ +Internal │ │ │ │ +OptProperties { propVisibility = │ │ │ │ +Success │ │ │ │ +Failure │ │ │ │ +CompletionInvoked │ │ │ │ +Intersperse │ │ │ │ +NoIntersperse │ │ │ │ +AllPositionals │ │ │ │ +ForwardOptions │ │ │ │ +ArgumentReachability {argumentIsUnreachable = │ │ │ │ +MarkDefault │ │ │ │ +NoDefault │ │ │ │ +BindNode │ │ │ │ +AltNode │ │ │ │ +MultNode │ │ │ │ +Option {optProps = │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +Options.Applicative.Types │ │ │ │ +IsCmdStart │ │ │ │ +'CmdStart │ │ │ │ +'CmdCont │ │ │ │ +Backtracking │ │ │ │ +'Backtrack │ │ │ │ +'NoBacktrack │ │ │ │ +'SubparserInline │ │ │ │ +ParserPrefs │ │ │ │ +'ParserPrefs │ │ │ │ +'OptLong │ │ │ │ +'OptShort │ │ │ │ +OptVisibility │ │ │ │ +'Internal │ │ │ │ +'Visible │ │ │ │ +OptProperties │ │ │ │ +'OptProperties │ │ │ │ +Completer │ │ │ │ +'Completer │ │ │ │ +CompletionResult │ │ │ │ +'CompletionResult │ │ │ │ +ParserFailure │ │ │ │ +'ParserFailure │ │ │ │ +ParserResult │ │ │ │ +'Success │ │ │ │ +'Failure │ │ │ │ +'CompletionInvoked │ │ │ │ +ArgPolicy │ │ │ │ +'Intersperse │ │ │ │ +'NoIntersperse │ │ │ │ +'AllPositionals │ │ │ │ +'ForwardOptions │ │ │ │ +SomeParser │ │ │ │ +ParseError │ │ │ │ +'UnknownError │ │ │ │ +'ShowHelpText │ │ │ │ +'ErrorMsg │ │ │ │ +'InfoMsg │ │ │ │ +'ExpectsArgError │ │ │ │ +'UnexpectedError │ │ │ │ +'MissingError │ │ │ │ +'CReader │ │ │ │ +OptReader │ │ │ │ +'FlagReader │ │ │ │ +'OptReader │ │ │ │ +'ArgReader │ │ │ │ +'SomeParser │ │ │ │ +ParserInfo │ │ │ │ +'ParserInfo │ │ │ │ +'CmdReader │ │ │ │ +'Context │ │ │ │ +ArgumentReachability │ │ │ │ +'ArgumentReachability │ │ │ │ +AltNodeType │ │ │ │ +'MarkDefault │ │ │ │ +'NoDefault │ │ │ │ +'BindNode │ │ │ │ +'MultNode │ │ │ │ +'AltNode │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Leaf │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MultNode │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.AltNode │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.BindNode │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MarkDefault │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NoDefault │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Context │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ParserInfo │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NilP │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptP │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MultP │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.AltP │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.BindP │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Option │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptReader │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.FlagReader │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ArgReader │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CmdReader │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CReader │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ErrorMsg │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.InfoMsg │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ShowHelpText │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.UnknownError │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MissingError │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ExpectsArgError │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.UnexpectedError │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.SomeParser │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Intersperse │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NoIntersperse │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.AllPositionals │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ForwardOptions │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Success │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Failure │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CompletionInvoked │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptProperties │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Internal │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Hidden │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Visible │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptShort │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptLong │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ParserPrefs │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Backtrack │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NoBacktrack │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.SubparserInline │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CmdStart │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CmdCont │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +Options.Applicative.Internal │ │ │ │ +ComplResult │ │ │ │ +'ComplResult │ │ │ │ +'ComplParser │ │ │ │ +'ComplOption │ │ │ │ +Completion │ │ │ │ +'Completion │ │ │ │ +'NondetT │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.TNil │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.TCons │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.ComplParser │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.ComplOption │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.ComplResult │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.C:MonadP │ │ │ │ +'Enriched │ │ │ │ +'Standard │ │ │ │ +Richness │ │ │ │ +Options.Applicative.BashCompletion │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +sh-completion-script │ │ │ │ +ish-completion-script │ │ │ │ +ash-completion-script │ │ │ │ +bash-completion-index │ │ │ │ +ash-completion-word │ │ │ │ +bash-completion-command-desc-length │ │ │ │ +bash-completion-option-desc-length │ │ │ │ +bash-completion-enriched │ │ │ │ +#compdef │ │ │ │ + compadd -f -- $word │ │ │ │ + compadd -l -d desc -- $parts[1] │ │ │ │ + local desc=($(print -f "%-019s -- %s" $parts[1] $parts[2])) │ │ │ │ + else │ │ │ │ + compadd -d desc -- $parts[1] │ │ │ │ + local desc=("$parts[1] ($parts[2])") │ │ │ │ + if [[ $word[1] == "-" ]]; then │ │ │ │ + if [[ -n $parts[2] ]]; then │ │ │ │ + IFS=$'\t' parts=($( echo $word )) │ │ │ │ + # Split the line at a tab if there is one. │ │ │ │ + local -a parts │ │ │ │ +for word in $completions; do │ │ │ │ + "${request[@]}" )) │ │ │ │ +IFS=$'\n' completions=($( │ │ │ │ + request=(${request[@]} --bash-completion-word $arg) │ │ │ │ +for arg in ${words[@]}; do │ │ │ │ +request=(--bash-completion-enriched --bash-completion-index $index) │ │ │ │ +local index=$((CURRENT - 1)) │ │ │ │ +local word │ │ │ │ +local completions │ │ │ │ +local request │ │ │ │ + function _ │ │ │ │ + --arguments '(_ │ │ │ │ +complete --no-files --command │ │ │ │ + end │ │ │ │ + echo -E "$opt" │ │ │ │ + else │ │ │ │ + echo -E "$opt/" │ │ │ │ + if test -d $opt │ │ │ │ + $tmpline) │ │ │ │ + for opt in ( │ │ │ │ + set tmpline $tmpline --bash-completion-word $arg │ │ │ │ + for arg in $cl │ │ │ │ + set -l tmpline --bash-completion-enriched --bash-completion-index $cn │ │ │ │ + set -l cn (count $cn) │ │ │ │ + set -l cn (commandline --tokenize --cut-at-cursor --current-process) │ │ │ │ + # Hack around fish issue #3934 │ │ │ │ + set -l cl (commandline --tokenize --current-process) │ │ │ │ +complete -o filenames -F _ │ │ │ │ + "${CMDLINE[@]}") ) │ │ │ │ + COMPREPLY=( $( │ │ │ │ + done │ │ │ │ + CMDLINE=(${CMDLINE[@]} --bash-completion-word $arg) │ │ │ │ + for arg in ${COMP_WORDS[@]}; do │ │ │ │ + CMDLINE=(--bash-completion-index $COMP_CWORD) │ │ │ │ + local IFS=$'\n' │ │ │ │ + local CMDLINE │ │ │ │ +Enriched │ │ │ │ +Standard │ │ │ │ +src/Options/Applicative/BashCompletion.hs:36:13-14|case │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.BashCompletion.Standard │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.BashCompletion.Enriched │ │ │ │ +'OptWord │ │ │ │ +Options.Applicative.Common │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Common.OptWord │ │ │ │ +overflow │ │ │ │ +'SetAnsiStyle │ │ │ │ +AnsiStyle │ │ │ │ +'Italicized │ │ │ │ +'Underlined │ │ │ │ +'Background │ │ │ │ +'Foreground │ │ │ │ +Intensity │ │ │ │ +'Magenta │ │ │ │ + styles left at theend of rendering (there should be only 1). Please report this as a bug. │ │ │ │ +There are │ │ │ │ +There is no empty style left at the end of rendering (but there should be). Please report this as a bug. │ │ │ │ +src/Prettyprinter/Render/Terminal/Internal.hs │ │ │ │ +Prettyprinter.Render.Terminal.Internal │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY │ │ │ │ +, ansiUnderlining = │ │ │ │ +, ansiItalics = │ │ │ │ +, ansiBold = │ │ │ │ +, ansiBackground = │ │ │ │ +SetAnsiStyle {ansiForeground = │ │ │ │ +Background │ │ │ │ +Foreground │ │ │ │ +Underlined │ │ │ │ +Italicized │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.SetAnsiStyle │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Italicized │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Underlined │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Bold │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Foreground │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Background │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Vivid │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Dull │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Black │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Red │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Green │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Yellow │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Blue │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Magenta │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Cyan │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.White │ │ │ │ +System.Console.ANSI.Codes │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv │ │ │ │ +src/System/Console/ANSI/Types.hs:161:13-14|case │ │ │ │ + (r g b) is outside of a 6 level (6x6x6) color cube. │ │ │ │ + (gray) is outside of the range 0 to 23. │ │ │ │ +toEnum{Color}: tag ( │ │ │ │ +toEnum{ColorIntensity}: tag ( │ │ │ │ +toEnum{ConsoleLayer}: tag ( │ │ │ │ +toEnum{BlinkSpeed}: tag ( │ │ │ │ +toEnum{Underlining}: tag ( │ │ │ │ +toEnum{ConsoleIntensity}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +SetPaletteColor │ │ │ │ +SetColor │ │ │ │ +SetSwapForegroundBackground │ │ │ │ +SetVisible │ │ │ │ +SetItalicized │ │ │ │ +SetDefaultColor │ │ │ │ +SetRGBColor │ │ │ │ +SetBlinkSpeed │ │ │ │ +SetUnderlining │ │ │ │ +SetConsoleIntensity │ │ │ │ +pred{Color}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{Color}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{ColorIntensity}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{ColorIntensity}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{ConsoleLayer}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{ConsoleLayer}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{BlinkSpeed}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{BlinkSpeed}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{Underlining}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{Underlining}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{ConsoleIntensity}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{ConsoleIntensity}: tried to take `succ' of last tag in enumeration │ │ │ │ +src/System/Console/ANSI/Types.hs │ │ │ │ +'SetDefaultColor │ │ │ │ +'SetPaletteColor │ │ │ │ +'SetColor │ │ │ │ +'SetBlinkSpeed │ │ │ │ +'SetUnderlining │ │ │ │ +'SetSwapForegroundBackground │ │ │ │ +'SetVisible │ │ │ │ +'SetItalicized │ │ │ │ +'SetConsoleIntensity │ │ │ │ +'SetRGBColor │ │ │ │ +'NormalIntensity │ │ │ │ +'FaintIntensity │ │ │ │ +'BoldIntensity │ │ │ │ +ConsoleIntensity │ │ │ │ +'NoUnderline │ │ │ │ +'DashedUnderline │ │ │ │ +'DottedUnderline │ │ │ │ +'CurlyUnderline │ │ │ │ +'DoubleUnderline │ │ │ │ +'SingleUnderline │ │ │ │ +'NoBlink │ │ │ │ +'RapidBlink │ │ │ │ +'SlowBlink │ │ │ │ +BlinkSpeed │ │ │ │ +'Underlining │ │ │ │ +'Background │ │ │ │ +'Foreground │ │ │ │ +ConsoleLayer │ │ │ │ +ColorIntensity │ │ │ │ +'Magenta │ │ │ │ +System.Console.ANSI.Types │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv │ │ │ │ +SetDefaultColor │ │ │ │ +SetPaletteColor │ │ │ │ +SetRGBColor │ │ │ │ +SetColor │ │ │ │ +SetSwapForegroundBackground │ │ │ │ +SetVisible │ │ │ │ +SetBlinkSpeed │ │ │ │ +SetUnderlining │ │ │ │ +SetItalicized │ │ │ │ +SetConsoleIntensity │ │ │ │ +NormalIntensity │ │ │ │ +FaintIntensity │ │ │ │ +BoldIntensity │ │ │ │ +NoUnderline │ │ │ │ +DashedUnderline │ │ │ │ +DottedUnderline │ │ │ │ +CurlyUnderline │ │ │ │ +DoubleUnderline │ │ │ │ +SingleUnderline │ │ │ │ +RapidBlink │ │ │ │ +SlowBlink │ │ │ │ +Underlining │ │ │ │ +Background │ │ │ │ +Foreground │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Reset │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetConsoleIntensity │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetItalicized │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetUnderlining │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetBlinkSpeed │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetVisible │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetSwapForegroundBackground │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetColor │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetRGBColor │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetPaletteColor │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetDefaultColor │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.BoldIntensity │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.FaintIntensity │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.NormalIntensity │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SingleUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.DoubleUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.CurlyUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.DottedUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.DashedUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.NoUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SlowBlink │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.RapidBlink │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.NoBlink │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Foreground │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Background │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Underlining │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Dull │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Vivid │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Black │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Red │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Green │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Yellow │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Blue │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Magenta │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Cyan │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.White │ │ │ │ +Data.Colour │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +withOpacity │ │ │ │ +transparent │ │ │ │ + `withOpacity` │ │ │ │ +Data.Colour.SRGB.Linear.rgb │ │ │ │ +Data.Colour.SRGB.Linear.rgb │ │ │ │ +Data.Colour.SRGB.sRGB24read: no parse │ │ │ │ +./Data/Colour/SRGB.hs │ │ │ │ +Data.Colour.SRGB │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +'RGBSpace │ │ │ │ +RGBSpace │ │ │ │ +'TransferFunction │ │ │ │ +TransferFunction │ │ │ │ +Data.Colour.RGBSpace │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +Data/Colour/RGBSpace.hs:75:3-34|[r, g, b] │ │ │ │ +Data/Colour/RGBSpace.hs:68:3-34|[r0, g0, b0] │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGBSpace.RGBSpace │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGBSpace.TransferFunction │ │ │ │ +ColourOps │ │ │ │ +AffineSpace │ │ │ │ +AlphaColour │ │ │ │ +./Data/Colour/Internal.hs │ │ │ │ +Data.Colour.Internal │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.C:ColourOps │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.RGBA │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Alpha │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.RGB │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Blue │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Green │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Red │ │ │ │ +Data.Colour.Chan │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +mkRGBGamut │ │ │ │ +'RGBGamut │ │ │ │ +RGBGamut │ │ │ │ +Data.Colour.RGB │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +Data/Colour/RGB.hs:114:3-31|Just o │ │ │ │ +Data/Colour/RGB.hs:113:3-49|[x, y, z] │ │ │ │ +mkRGBGamut │ │ │ │ +, channelBlue = │ │ │ │ +, channelGreen = │ │ │ │ +RGB {channelRed = │ │ │ │ +channelBlue │ │ │ │ +channelGreen │ │ │ │ +channelRed │ │ │ │ +;colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGB.RGBGamut │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGB.RGB │ │ │ │ +Data.Colour.Matrix │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +Data/Colour/Matrix.hs:(29,1)-(34,21)|function inverse │ │ │ │ +Data/Colour/Matrix.hs:(35,1)-(36,41)|function determinant │ │ │ │ +Chromaticity │ │ │ │ +Data.Colour.CIE.Chromaticity │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +mkChromaticity │ │ │ │ +mkChromaticity │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.CIE.Chromaticity.Chroma │ │ │ │ +Data.Colour.SRGB.Linear │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +Data.Colour.CIE.Illuminant │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +SAnnPush │ │ │ │ +SAnnPop │ │ │ │ +LayoutOptions {layoutPageWidth = │ │ │ │ +AvailablePerLine │ │ │ │ +Unbounded │ │ │ │ +Tried skipping spaces in unannotated data! Please report this as a bug in 'prettyprinter'. │ │ │ │ +'LayoutOptions │ │ │ │ +LayoutOptions │ │ │ │ +'UndoAnn │ │ │ │ +LayoutPipeline │ │ │ │ +'Nesting │ │ │ │ +'WithPageWidth │ │ │ │ +'FlatAlt │ │ │ │ +'Annotated │ │ │ │ +'AvailablePerLine │ │ │ │ +'Unbounded │ │ │ │ +PageWidth │ │ │ │ +'FittingPredicate │ │ │ │ +FittingPredicate │ │ │ │ +'RecordedWhitespace │ │ │ │ +'AnnotationLevel │ │ │ │ +WhitespaceStrippingState │ │ │ │ +'SAnnPush │ │ │ │ +'SAnnPop │ │ │ │ +SimpleDocStream │ │ │ │ +'Shallow │ │ │ │ +FusionDepth │ │ │ │ +'DontRemove │ │ │ │ +AnnotationRemoval │ │ │ │ +'Flattened │ │ │ │ +'NeverFlat │ │ │ │ +'AlreadyFlat │ │ │ │ +FlattenResult │ │ │ │ +libraries/text/src/Data/Text.hs │ │ │ │ +Data.Text │ │ │ │ +text-2.1.3-inplace │ │ │ │ +emptyError │ │ │ │ +src/Prettyprinter/Internal.hs │ │ │ │ +Prettyprinter.Internal │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ +overflow │ │ │ │ +src/Prettyprinter/Internal.hs:1597:15-16|case │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +src/Prettyprinter/Internal.hs:1775:15-16|case │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.C:Pretty │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nil │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Cons │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.UndoAnn │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Fail │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Empty │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Char │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Text │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Line │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.FlatAlt │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Cat │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nest │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Union │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Column │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.WithPageWidth │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nesting │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Annotated │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AvailablePerLine │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Unbounded │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AnnotationLevel │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.RecordedWhitespace │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SFail │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SEmpty │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SChar │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SText │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SLine │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SAnnPush │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SAnnPop │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Shallow │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Deep │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Remove │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.DontRemove │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Flattened │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AlreadyFlat │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.NeverFlat │ │ │ │ + an empty style stack! Please report this as a bug. │ │ │ │ +Please report this as a bug │ │ │ │ + must not appear in a rendered │ │ │ │ +SimpleDocStream │ │ │ │ +. This is a bug in the layout algorithm! │ │ │ │ +An unpaired style terminator was encountered. This is a bug in the layout algorithm! Please report this as a bug │ │ │ │ +Conversion from SimpleDocStream to SimpleDocTree failed! Please report this as a bug │ │ │ │ +Conversion from SimpleDocStream to SimpleDocTree left unconsumed input! Please report this as a bug │ │ │ │ +src/Prettyprinter/Render/Util/Panic.hs │ │ │ │ +Prettyprinter.Render.Util.Panic │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ +Prettyprinter.Symbols.Ascii │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ +tryAddresses invariant violated: │ │ │ │ +getAddrInfo returned empty list │ │ │ │ +./Network/HTTP/Client/Connection.hs │ │ │ │ +Network.HTTP.Client.Connection │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +./Network/HTTP/Client/Core.hs │ │ │ │ +Network.HTTP.Client.Core │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ + has newlines │ │ │ │ +'BadHeaders │ │ │ │ +'GoodHeaders │ │ │ │ +HeadersValidationResult │ │ │ │ +Network.HTTP.Client.Headers │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Headers.GoodHeaders │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Headers.BadHeaders │ │ │ │ +./Network/HTTP/Client/Manager.hs │ │ │ │ +Proxy-Authorization: │ │ │ │ + HTTP/1.1 │ │ │ │ +CONNECT │ │ │ │ +Proxy-Authorization │ │ │ │ +Network.HTTP.Client.Manager │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +Invalid URL │ │ │ │ +localhost │ │ │ │ +Transfer-Encoding │ │ │ │ +100-continue │ │ │ │ +Content-Length │ │ │ │ + HTTP/1.1 │ │ │ │ + HTTP/1.0 │ │ │ │ +https:// │ │ │ │ +Accept-Encoding │ │ │ │ +application/x-www-form-urlencoded │ │ │ │ +Content-Type │ │ │ │ +content-encoding │ │ │ │ +content-type │ │ │ │ +application/x-tar │ │ │ │ +Proxy-Authorization │ │ │ │ +Invalid scheme │ │ │ │ +URL must be absolute │ │ │ │ +Invalid port │ │ │ │ +Authorization │ │ │ │ +Network/HTTP/Client/Request.hs:226:9-79|(username, ':' : password) │ │ │ │ +./Network/HTTP/Client/Request.hs │ │ │ │ +'EncapsulatedPopperException │ │ │ │ +EncapsulatedPopperException │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +Network.HTTP.Client.Request │ │ │ │ +EncapsulatedPopperException │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Request.EncapsulatedPopperException │ │ │ │ +location │ │ │ │ +content-length │ │ │ │ +transfer-encoding │ │ │ │ +connection │ │ │ │ +Network.HTTP.Client.Response │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +StatusHeaders │ │ │ │ +HostName │ │ │ │ +HostAddress │ │ │ │ +CKProxy │ │ │ │ +CKSecure │ │ │ │ +, thisChunkSize = │ │ │ │ +, readSoFar = │ │ │ │ +StreamFileStatus {fileSize = │ │ │ │ +MaxHeaderLength {unMaxHeaderLength = │ │ │ │ +MaxNumberHeaders {unMaxNumberHeaders = │ │ │ │ +ManagerSettings │ │ │ │ +'HttpExceptionRequest │ │ │ │ +'InvalidUrlException │ │ │ │ +'HttpExceptionContentWrapper │ │ │ │ +'StatusCodeException │ │ │ │ +'InvalidDestinationHost │ │ │ │ +'InvalidRequestHeader │ │ │ │ +'InvalidHeader │ │ │ │ +'InvalidStatusLine │ │ │ │ +'ProxyConnectException │ │ │ │ +'InvalidProxyEnvironmentVariable │ │ │ │ +'InvalidProxySettings │ │ │ │ +'InternalException │ │ │ │ +'ConnectionFailure │ │ │ │ +'HttpZlibException │ │ │ │ +'ResponseBodyTooShort │ │ │ │ +'WrongRequestBodyStreamSize │ │ │ │ +'TooManyRedirects │ │ │ │ +'ConnectionClosed │ │ │ │ +'IncompleteHeaders │ │ │ │ +'InvalidChunkHeaders │ │ │ │ +'TlsNotSupported │ │ │ │ +'NoResponseDataReceived │ │ │ │ +'ConnectionTimeout │ │ │ │ +'ResponseTimeout │ │ │ │ +'TooManyHeaderFields │ │ │ │ +'OverlongHeaders │ │ │ │ +HttpExceptionContent │ │ │ │ +'ProxyOverride │ │ │ │ +ProxyOverride │ │ │ │ +'C:HasHttpManager │ │ │ │ +HasHttpManager │ │ │ │ +'Request │ │ │ │ +'Response │ │ │ │ +Response │ │ │ │ +'MaxNumberHeaders │ │ │ │ +MaxNumberHeaders │ │ │ │ +'MaxHeaderLength │ │ │ │ +MaxHeaderLength │ │ │ │ +'StreamFileStatus │ │ │ │ +StreamFileStatus │ │ │ │ +'ManagerOpen │ │ │ │ +'ManagerClosed │ │ │ │ +ConnsMap │ │ │ │ +'CKProxy │ │ │ │ +'CKSecure │ │ │ │ +'HostAddress │ │ │ │ +'HostName │ │ │ │ +ConnHost │ │ │ │ +NonEmptyList │ │ │ │ +'ResponseClose │ │ │ │ +'ResponseTimeoutMicro │ │ │ │ +'ResponseTimeoutDefault │ │ │ │ +'ResponseTimeoutNone │ │ │ │ +'RequestBodyIO │ │ │ │ +'RequestBodyBS │ │ │ │ +'RequestBodyBuilder │ │ │ │ +'RequestBodyLBS │ │ │ │ +'RequestBodyStream │ │ │ │ +'RequestBodyStreamChunked │ │ │ │ +RequestBody │ │ │ │ +'ProxySecureWithoutConnect │ │ │ │ +'ProxySecureWithConnect │ │ │ │ +ProxySecureMode │ │ │ │ +CookieJar │ │ │ │ +'StatusHeaders │ │ │ │ +StatusHeaders │ │ │ │ +'Connection │ │ │ │ +Connection │ │ │ │ +Network/HTTP/Client/Types.hs:661:15-16|case │ │ │ │ +proxyPort │ │ │ │ +proxyHost │ │ │ │ +cookie_http_only │ │ │ │ +cookie_secure_only │ │ │ │ +cookie_host_only │ │ │ │ +cookie_persistent │ │ │ │ +cookie_last_access_time │ │ │ │ +cookie_creation_time │ │ │ │ +cookie_path │ │ │ │ +cookie_domain │ │ │ │ +cookie_expiry_time │ │ │ │ +cookie_value │ │ │ │ +cookie_name │ │ │ │ +ResponseClose │ │ │ │ +Network/HTTP/Client/Types.hs:888:15-16|case │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +InvalidUrlException │ │ │ │ +HttpExceptionRequest │ │ │ │ +HttpExceptionContentWrapper {unHttpExceptionContentWrapper = │ │ │ │ +InvalidProxySettings │ │ │ │ +InvalidDestinationHost │ │ │ │ +ResponseBodyTooShort │ │ │ │ +WrongRequestBodyStreamSize │ │ │ │ +InvalidRequestHeader │ │ │ │ +InvalidHeader │ │ │ │ +InvalidStatusLine │ │ │ │ +StatusCodeException │ │ │ │ +TooManyRedirects │ │ │ │ +OverlongHeaders │ │ │ │ +TooManyHeaderFields │ │ │ │ +ResponseTimeout │ │ │ │ +ConnectionTimeout │ │ │ │ +ConnectionFailure │ │ │ │ +InternalException │ │ │ │ +ProxyConnectException │ │ │ │ +NoResponseDataReceived │ │ │ │ +TlsNotSupported │ │ │ │ +InvalidChunkHeaders │ │ │ │ +IncompleteHeaders │ │ │ │ +HttpZlibException │ │ │ │ +InvalidProxyEnvironmentVariable │ │ │ │ +ConnectionClosed │ │ │ │ +, responseCookieJar = │ │ │ │ +, responseEarlyHints = │ │ │ │ +, responseClose' = ResponseClose, responseOriginalRequest = │ │ │ │ +(), responseCookieJar = │ │ │ │ +, responseBody = │ │ │ │ +, responseHeaders = │ │ │ │ +, responseVersion = │ │ │ │ +Response {responseStatus = │ │ │ │ +HttpExceptionContentWrapper │ │ │ │ +HttpException │ │ │ │ +Network/HTTP/Client/Types.hs:907:15-16|case │ │ │ │ + proxySecureMode = │ │ │ │ + requestVersion = │ │ │ │ + responseTimeout = │ │ │ │ + redirectCount = │ │ │ │ + rawBody = │ │ │ │ + proxy = │ │ │ │ + method = │ │ │ │ + queryString = │ │ │ │ + path = │ │ │ │ + requestHeaders = │ │ │ │ + secure = │ │ │ │ + port = │ │ │ │ + host = │ │ │ │ +ProxySecureWithoutConnect │ │ │ │ +ProxySecureWithConnect │ │ │ │ + │ │ │ │ +Request { │ │ │ │ +ResponseTimeoutDefault │ │ │ │ +ResponseTimeoutNone │ │ │ │ +ResponseTimeoutMicro │ │ │ │ +, proxyPort = │ │ │ │ +Proxy {proxyHost = │ │ │ │ +CJ {expose = │ │ │ │ +, cookie_http_only = │ │ │ │ +, cookie_secure_only = │ │ │ │ +, cookie_host_only = │ │ │ │ +, cookie_persistent = │ │ │ │ +, cookie_last_access_time = │ │ │ │ +, cookie_creation_time = │ │ │ │ +, cookie_path = │ │ │ │ +, cookie_domain = │ │ │ │ +, cookie_expiry_time = │ │ │ │ +, cookie_value = │ │ │ │ +cookie_name = │ │ │ │ +Cookie { │ │ │ │ +FIXME No support for Monoid on RequestBodyIO │ │ │ │ +./Network/HTTP/Client/Types.hs │ │ │ │ +Network.HTTP.Client.Types │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ManagerSettings │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.HttpExceptionRequest │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidUrlException │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.StatusCodeException │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.TooManyRedirects │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.OverlongHeaders │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.TooManyHeaderFields │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ResponseTimeout │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ConnectionTimeout │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ConnectionFailure │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidStatusLine │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidHeader │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidRequestHeader │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InternalException │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ProxyConnectException │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.NoResponseDataReceived │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.TlsNotSupported │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.WrongRequestBodyStreamSize │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ResponseBodyTooShort │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidChunkHeaders │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.IncompleteHeaders │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidDestinationHost │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.HttpZlibException │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidProxyEnvironmentVariable │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ConnectionClosed │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidProxySettings │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Manager │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Response │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Request │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.StreamFileStatus │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ManagerClosed │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ManagerOpen │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.CKRaw │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.CKSecure │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.CKProxy │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.HostName │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.HostAddress │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.One │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Cons │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ResponseTimeoutMicro │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ResponseTimeoutNone │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ResponseTimeoutDefault │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyLBS │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyBS │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyBuilder │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyStream │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyStreamChunked │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyIO │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ProxySecureWithConnect │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ProxySecureWithoutConnect │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Proxy │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Cookie │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.StatusHeaders │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Connection │ │ │ │ +Network.HTTP.Client.Util │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +https_proxy │ │ │ │ +http_proxy │ │ │ │ +, _proxyAuth = │ │ │ │ +ProxySettings {_proxyHost = │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +Network.HTTP.Proxy │ │ │ │ +ProxyProtocol │ │ │ │ +'HTTPProxy │ │ │ │ +'HTTPSProxy │ │ │ │ +ProxySettings │ │ │ │ +'ProxySettings │ │ │ │ +EnvHelper │ │ │ │ +'EHFromRequest │ │ │ │ +'EHNoProxy │ │ │ │ +'EHUseProxy │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +errorEmptyList │ │ │ │ +no_proxy │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.EHFromRequest │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.EHNoProxy │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.EHUseProxy │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.ProxySettings │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.HTTPProxy │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.HTTPSProxy │ │ │ │ +plistFromList.go [] │ │ │ │ +./Data/KeyedPool.hs │ │ │ │ +'Managed │ │ │ │ +'DontReuse │ │ │ │ +'KeyedPool │ │ │ │ +KeyedPool │ │ │ │ +'PoolOpen │ │ │ │ +'PoolClosed │ │ │ │ +PoolList │ │ │ │ +Data.KeyedPool │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.Managed │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.Reuse │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.DontReuse │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.KeyedPool │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.PoolClosed │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.PoolOpen │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.One │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.Cons │ │ │ │ +Network.HTTP.Client.Body │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +Set-Cookie │ │ │ │ +./Network/HTTP/Client/Cookies.hs │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +errorEmptyList │ │ │ │ +Network.HTTP.Client.Cookies │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +localhost │ │ │ │ +localhost. │ │ │ │ +.localhost │ │ │ │ +.localhost. │ │ │ │ +libraries/text/src/Data/Text.hs │ │ │ │ +Data.Text │ │ │ │ +text-2.1.3-inplace │ │ │ │ +emptyError │ │ │ │ +publicsuffixlist/Network/PublicSuffixList/Lookup.hs │ │ │ │ +LookupResult │ │ │ │ +Network.PublicSuffixList.Lookup │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +publicsuffixlist/Network/PublicSuffixList/Lookup.hs:19:13-14|case │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.PublicSuffixList.Lookup.Inside │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.PublicSuffixList.Lookup.AtLeaf │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.PublicSuffixList.Lookup.OffEnd │ │ │ │ +accenture │ │ │ │ +accountant │ │ │ │ +accountants │ │ │ │ +blogspot │ │ │ │ +accident-investigation │ │ │ │ +accident-prevention │ │ │ │ +aerobatic │ │ │ │ +aeroclub │ │ │ │ +aerodrome │ │ │ │ +air-surveillance │ │ │ │ +air-traffic-control │ │ │ │ +aircraft │ │ │ │ +airtraffic │ │ │ │ +ambulance │ │ │ │ +amusement │ │ │ │ +association │ │ │ │ +ballooning │ │ │ │ +catering │ │ │ │ +certification │ │ │ │ +championship │ │ │ │ +civilaviation │ │ │ │ +conference │ │ │ │ +consultant │ │ │ │ +consulting │ │ │ │ +educator │ │ │ │ +emergency │ │ │ │ +engineer │ │ │ │ +entertainment │ │ │ │ +equipment │ │ │ │ +exchange │ │ │ │ +federation │ │ │ │ +government │ │ │ │ +groundhandling │ │ │ │ +hanggliding │ │ │ │ +homebuilt │ │ │ │ +insurance │ │ │ │ +journalist │ │ │ │ +logistics │ │ │ │ +magazine │ │ │ │ +maintenance │ │ │ │ +marketplace │ │ │ │ +microlight │ │ │ │ +modelling │ │ │ │ +navigation │ │ │ │ +parachuting │ │ │ │ +paragliding │ │ │ │ +passenger-association │ │ │ │ +production │ │ │ │ +recreation │ │ │ │ +research │ │ │ │ +rotorcraft │ │ │ │ +scientist │ │ │ │ +services │ │ │ │ +skydiving │ │ │ │ +software │ │ │ │ +workinggroup │ │ │ │ +africamagic │ │ │ │ +airforce │ │ │ │ +allfinanz │ │ │ │ +amsterdam │ │ │ │ +analytics │ │ │ │ +apartments │ │ │ │ +aquarelle │ │ │ │ +blogspot │ │ │ │ +associates │ │ │ │ +blogspot │ │ │ │ +attorney │ │ │ │ +blogspot │ │ │ │ +barcelona │ │ │ │ +barclaycard │ │ │ │ +barclays │ │ │ │ +bargains │ │ │ │ +blogspot │ │ │ │ +for-better │ │ │ │ +for-more │ │ │ │ +for-some │ │ │ │ +blogspot │ │ │ │ +blackfriday │ │ │ │ +bloomberg │ │ │ │ +bnpparibas │ │ │ │ +boutique │ │ │ │ +blogspot │ │ │ │ +bradesco │ │ │ │ +bridgestone │ │ │ │ +broadway │ │ │ │ +brussels │ │ │ │ +budapest │ │ │ │ +builders │ │ │ │ +business │ │ │ │ +blogspot │ │ │ │ +cancerresearch │ │ │ │ +capetown │ │ │ │ +catering │ │ │ │ +ftpaccess │ │ │ │ +game-server │ │ │ │ +myphotos │ │ │ │ +scrapping │ │ │ │ +blogspot │ │ │ │ +blogspot │ │ │ │ +christmas │ │ │ │ +xn--aroport-bya │ │ │ │ +cipriani │ │ │ │ +cityeats │ │ │ │ +cleaning │ │ │ │ +clothing │ │ │ │ +amazonaws │ │ │ │ +xn--55qx5d │ │ │ │ +xn--io0a7i │ │ │ │ +xn--od0alg │ │ │ │ +amazonaws │ │ │ │ +eu-central-1 │ │ │ │ +eu-west-1 │ │ │ │ +sa-east-1 │ │ │ │ +us-gov-west-1 │ │ │ │ +us-west-1 │ │ │ │ +us-west-2 │ │ │ │ +compute-1 │ │ │ │ +s3-ap-northeast-1 │ │ │ │ +s3-ap-southeast-1 │ │ │ │ +s3-ap-southeast-2 │ │ │ │ +s3-eu-west-1 │ │ │ │ +s3-fips-us-gov-west-1 │ │ │ │ +s3-sa-east-1 │ │ │ │ +s3-us-gov-west-1 │ │ │ │ +s3-us-west-1 │ │ │ │ +s3-us-west-2 │ │ │ │ +s3-website-ap-northeast-1 │ │ │ │ +s3-website-ap-southeast-1 │ │ │ │ +s3-website-ap-southeast-2 │ │ │ │ +s3-website-eu-west-1 │ │ │ │ +s3-website-sa-east-1 │ │ │ │ +s3-website-us-east-1 │ │ │ │ +s3-website-us-gov-west-1 │ │ │ │ +s3-website-us-west-1 │ │ │ │ +s3-website-us-west-2 │ │ │ │ +us-east-1 │ │ │ │ +betainabox │ │ │ │ +blogspot │ │ │ │ +cloudcontrolapp │ │ │ │ +cloudcontrolled │ │ │ │ +codespot │ │ │ │ +dnsalias │ │ │ │ +doesntexist │ │ │ │ +dontexist │ │ │ │ +dreamhosters │ │ │ │ +dyn-o-saur │ │ │ │ +dynalias │ │ │ │ +dyndns-at-home │ │ │ │ +dyndns-at-work │ │ │ │ +dyndns-blog │ │ │ │ +dyndns-free │ │ │ │ +dyndns-home │ │ │ │ +dyndns-ip │ │ │ │ +dyndns-mail │ │ │ │ +dyndns-office │ │ │ │ +dyndns-pics │ │ │ │ +dyndns-remote │ │ │ │ +dyndns-server │ │ │ │ +dyndns-web │ │ │ │ +dyndns-wiki │ │ │ │ +dyndns-work │ │ │ │ +elasticbeanstalk │ │ │ │ +est-a-la-maison │ │ │ │ +est-a-la-masion │ │ │ │ +est-le-patron │ │ │ │ +est-mon-blogueur │ │ │ │ +firebaseapp │ │ │ │ +flynnhub │ │ │ │ +githubusercontent │ │ │ │ +googleapis │ │ │ │ +googlecode │ │ │ │ +herokuapp │ │ │ │ +herokussl │ │ │ │ +hobby-site │ │ │ │ +homelinux │ │ │ │ +homeunix │ │ │ │ +iamallama │ │ │ │ +is-a-anarchist │ │ │ │ +is-a-blogger │ │ │ │ +is-a-bookkeeper │ │ │ │ +is-a-bulls-fan │ │ │ │ +is-a-caterer │ │ │ │ +is-a-chef │ │ │ │ +is-a-conservative │ │ │ │ +is-a-cpa │ │ │ │ +is-a-cubicle-slave │ │ │ │ +is-a-democrat │ │ │ │ +is-a-designer │ │ │ │ +is-a-doctor │ │ │ │ +is-a-financialadvisor │ │ │ │ +is-a-geek │ │ │ │ +is-a-green │ │ │ │ +is-a-guru │ │ │ │ +is-a-hard-worker │ │ │ │ +is-a-hunter │ │ │ │ +is-a-landscaper │ │ │ │ +is-a-lawyer │ │ │ │ +is-a-liberal │ │ │ │ +is-a-libertarian │ │ │ │ +is-a-llama │ │ │ │ +is-a-musician │ │ │ │ +is-a-nascarfan │ │ │ │ +is-a-nurse │ │ │ │ +is-a-painter │ │ │ │ +is-a-personaltrainer │ │ │ │ +is-a-photographer │ │ │ │ +is-a-player │ │ │ │ +is-a-republican │ │ │ │ +is-a-rockstar │ │ │ │ +is-a-socialist │ │ │ │ +is-a-student │ │ │ │ +is-a-teacher │ │ │ │ +is-a-techie │ │ │ │ +is-a-therapist │ │ │ │ +is-an-accountant │ │ │ │ +is-an-actor │ │ │ │ +is-an-actress │ │ │ │ +is-an-anarchist │ │ │ │ +is-an-artist │ │ │ │ +is-an-engineer │ │ │ │ +is-an-entertainer │ │ │ │ +is-certified │ │ │ │ +is-into-anime │ │ │ │ +is-into-cars │ │ │ │ +is-into-cartoons │ │ │ │ +is-into-games │ │ │ │ +is-not-certified │ │ │ │ +is-slick │ │ │ │ +is-uberleet │ │ │ │ +is-with-theband │ │ │ │ +isa-geek │ │ │ │ +isa-hockeynut │ │ │ │ +issmarterthanyou │ │ │ │ +likes-pie │ │ │ │ +likescandy │ │ │ │ +neat-url │ │ │ │ +operaunite │ │ │ │ +outsystemscloud │ │ │ │ +pagespeedmobilizer │ │ │ │ +saves-the-whales │ │ │ │ +sells-for-less │ │ │ │ +sells-for-u │ │ │ │ +servebbs │ │ │ │ +simple-url │ │ │ │ +space-to-rent │ │ │ │ +teaches-yoga │ │ │ │ +vipsinaapp │ │ │ │ +withgoogle │ │ │ │ +writesthisblog │ │ │ │ +yolasite │ │ │ │ +commbank │ │ │ │ +community │ │ │ │ +computer │ │ │ │ +construction │ │ │ │ +consulting │ │ │ │ +contractors │ │ │ │ +creditcard │ │ │ │ +creditunion │ │ │ │ +cuisinella │ │ │ │ +blogspot │ │ │ │ +blogspot │ │ │ │ +blogspot │ │ │ │ +fuettertdasnetz │ │ │ │ +isteingeek │ │ │ │ +lebtimnetz │ │ │ │ +leitungsen │ │ │ │ +traeumtgerade │ │ │ │ +delivery │ │ │ │ +democrat │ │ │ │ +diamonds │ │ │ │ +directory │ │ │ │ +discount │ │ │ │ +blogspot │ │ │ │ +download │ │ │ │ +education │ │ │ │ +engineer │ │ │ │ +engineering │ │ │ │ +enterprises │ │ │ │ +equipment │ │ │ │ +blogspot │ │ │ │ +eurovision │ │ │ │ +everbank │ │ │ │ +exchange │ │ │ │ +fairwinds │ │ │ │ +feedback │ │ │ │ +blogspot │ │ │ │ +financial │ │ │ │ +firestone │ │ │ │ +firmdale │ │ │ │ +flsmidth │ │ │ │ +football │ │ │ │ +foundation │ │ │ │ +aeroport │ │ │ │ +blogspot │ │ │ │ +chambagri │ │ │ │ +chirurgiens-dentistes │ │ │ │ +experts-comptables │ │ │ │ +geometre-expert │ │ │ │ +huissier-justice │ │ │ │ +notaires │ │ │ │ +pharmacien │ │ │ │ +veterinaire │ │ │ │ +frontier │ │ │ │ +furniture │ │ │ │ +goldpoint │ │ │ │ +blogspot │ │ │ │ +graphics │ │ │ │ +hdfcbank │ │ │ │ +healthcare │ │ │ │ +helsinki │ │ │ │ +blogspot │ │ │ │ +xn--55qx5d │ │ │ │ +xn--ciqpn │ │ │ │ +xn--gmq050i │ │ │ │ +xn--gmqw5a │ │ │ │ +xn--io0a7i │ │ │ │ +xn--lcvr32d │ │ │ │ +xn--mk0axi │ │ │ │ +xn--mxtq1m │ │ │ │ +xn--od0alg │ │ │ │ +xn--od0aq3b │ │ │ │ +xn--tn0ag │ │ │ │ +xn--uc0atv │ │ │ │ +xn--uc0ay4a │ │ │ │ +xn--wcvs22d │ │ │ │ +xn--zf0avx │ │ │ │ +holdings │ │ │ │ +homedepot │ │ │ │ +blogspot │ │ │ │ +ingatlan │ │ │ │ +konyvelo │ │ │ │ +blogspot │ │ │ │ +blogspot │ │ │ │ +immobilien │ │ │ │ +blogspot │ │ │ │ +industries │ │ │ │ +infiniti │ │ │ │ +barrel-of-knowledge │ │ │ │ +barrell-of-knowledge │ │ │ │ +groks-the │ │ │ │ +groks-this │ │ │ │ +here-for-more │ │ │ │ +knowsitall │ │ │ │ +institute │ │ │ │ +insurance │ │ │ │ +international │ │ │ │ +investments │ │ │ │ +ipiranga │ │ │ │ +xn--mgba3a4f16a │ │ │ │ +xn--mgba3a4fra │ │ │ │ +istanbul │ │ │ │ +agrigento │ │ │ │ +alessandria │ │ │ │ +alto-adige │ │ │ │ +altoadige │ │ │ │ +andria-barletta-trani │ │ │ │ +andria-trani-barletta │ │ │ │ +andriabarlettatrani │ │ │ │ +andriatranibarletta │ │ │ │ +aosta-valley │ │ │ │ +aostavalley │ │ │ │ +ascoli-piceno │ │ │ │ +ascolipiceno │ │ │ │ +avellino │ │ │ │ +barletta-trani-andria │ │ │ │ +barlettatraniandria │ │ │ │ +basilicata │ │ │ │ +benevento │ │ │ │ +blogspot │ │ │ │ +brindisi │ │ │ │ +cagliari │ │ │ │ +calabria │ │ │ │ +caltanissetta │ │ │ │ +campania │ │ │ │ +campidano-medio │ │ │ │ +campidanomedio │ │ │ │ +campobasso │ │ │ │ +carbonia-iglesias │ │ │ │ +carboniaiglesias │ │ │ │ +carrara-massa │ │ │ │ +carraramassa │ │ │ │ +catanzaro │ │ │ │ +cesena-forli │ │ │ │ +cesenaforli │ │ │ │ +dell-ogliastra │ │ │ │ +dellogliastra │ │ │ │ +emilia-romagna │ │ │ │ +emiliaromagna │ │ │ │ +florence │ │ │ │ +forli-cesena │ │ │ │ +forlicesena │ │ │ │ +friuli-v-giulia │ │ │ │ +friuli-ve-giulia │ │ │ │ +friuli-vegiulia │ │ │ │ +friuli-venezia-giulia │ │ │ │ +friuli-veneziagiulia │ │ │ │ +friuli-vgiulia │ │ │ │ +friuliv-giulia │ │ │ │ +friulive-giulia │ │ │ │ +friulivegiulia │ │ │ │ +friulivenezia-giulia │ │ │ │ +friuliveneziagiulia │ │ │ │ +friulivgiulia │ │ │ │ +frosinone │ │ │ │ +grosseto │ │ │ │ +iglesias-carbonia │ │ │ │ +iglesiascarbonia │ │ │ │ +la-spezia │ │ │ │ +laspezia │ │ │ │ +lombardia │ │ │ │ +lombardy │ │ │ │ +macerata │ │ │ │ +massa-carrara │ │ │ │ +massacarrara │ │ │ │ +medio-campidano │ │ │ │ +mediocampidano │ │ │ │ +monza-brianza │ │ │ │ +monza-e-della-brianza │ │ │ │ +monzabrianza │ │ │ │ +monzaebrianza │ │ │ │ +monzaedellabrianza │ │ │ │ +ogliastra │ │ │ │ +olbia-tempio │ │ │ │ +olbiatempio │ │ │ │ +oristano │ │ │ │ +pesaro-urbino │ │ │ │ +pesarourbino │ │ │ │ +piacenza │ │ │ │ +piedmont │ │ │ │ +piemonte │ │ │ │ +pordenone │ │ │ │ +reggio-calabria │ │ │ │ +reggio-emilia │ │ │ │ +reggiocalabria │ │ │ │ +reggioemilia │ │ │ │ +sardegna │ │ │ │ +sardinia │ │ │ │ +siracusa │ │ │ │ +suedtirol │ │ │ │ +tempio-olbia │ │ │ │ +tempioolbia │ │ │ │ +trani-andria-barletta │ │ │ │ +trani-barletta-andria │ │ │ │ +traniandriabarletta │ │ │ │ +tranibarlettaandria │ │ │ │ +trentino │ │ │ │ +trentino-a-adige │ │ │ │ +trentino-aadige │ │ │ │ +trentino-alto-adige │ │ │ │ +trentino-altoadige │ │ │ │ +trentino-s-tirol │ │ │ │ +trentino-stirol │ │ │ │ +trentino-sud-tirol │ │ │ │ +trentino-sudtirol │ │ │ │ +trentino-sued-tirol │ │ │ │ +trentino-suedtirol │ │ │ │ +trentinoa-adige │ │ │ │ +trentinoaadige │ │ │ │ +trentinoalto-adige │ │ │ │ +trentinoaltoadige │ │ │ │ +trentinos-tirol │ │ │ │ +trentinostirol │ │ │ │ +trentinosud-tirol │ │ │ │ +trentinosudtirol │ │ │ │ +trentinosued-tirol │ │ │ │ +trentinosuedtirol │ │ │ │ +urbino-pesaro │ │ │ │ +urbinopesaro │ │ │ │ +val-d-aosta │ │ │ │ +val-daosta │ │ │ │ +vald-aosta │ │ │ │ +valdaosta │ │ │ │ +valle-aosta │ │ │ │ +valle-d-aosta │ │ │ │ +valle-daosta │ │ │ │ +valleaosta │ │ │ │ +valled-aosta │ │ │ │ +valledaosta │ │ │ │ +vallee-aoste │ │ │ │ +valleeaoste │ │ │ │ +verbania │ │ │ │ +vercelli │ │ │ │ +vibo-valentia │ │ │ │ +vibovalentia │ │ │ │ +gamagori │ │ │ │ +higashiura │ │ │ │ +ichinomiya │ │ │ │ +owariasahi │ │ │ │ +shikatsu │ │ │ │ +shinshiro │ │ │ │ +takahama │ │ │ │ +tobishima │ │ │ │ +tokoname │ │ │ │ +toyohashi │ │ │ │ +toyokawa │ │ │ │ +tsushima │ │ │ │ +fujisato │ │ │ │ +hachirogata │ │ │ │ +higashinaruse │ │ │ │ +kamikoani │ │ │ │ +katagami │ │ │ │ +kitaakita │ │ │ │ +moriyoshi │ │ │ │ +yurihonjo │ │ │ │ +hachinohe │ │ │ │ +hashikami │ │ │ │ +hirosaki │ │ │ │ +itayanagi │ │ │ │ +kuroishi │ │ │ │ +nakadomari │ │ │ │ +rokunohe │ │ │ │ +shichinohe │ │ │ │ +blogspot │ │ │ │ +funabashi │ │ │ │ +hanamigawa │ │ │ │ +ichihara │ │ │ │ +ichikawa │ │ │ │ +ichinomiya │ │ │ │ +kamagaya │ │ │ │ +kamogawa │ │ │ │ +katsuura │ │ │ │ +kisarazu │ │ │ │ +kujukuri │ │ │ │ +minamiboso │ │ │ │ +mutsuzawa │ │ │ │ +nagareyama │ │ │ │ +narashino │ │ │ │ +oamishirasato │ │ │ │ +shimofusa │ │ │ │ +sodegaura │ │ │ │ +tateyama │ │ │ │ +tohnosho │ │ │ │ +tomisato │ │ │ │ +yachimata │ │ │ │ +yokaichiba │ │ │ │ +yokoshibahikari │ │ │ │ +yotsukaido │ │ │ │ +kamijima │ │ │ │ +kumakogen │ │ │ │ +matsuyama │ │ │ │ +namikata │ │ │ │ +shikokuchuo │ │ │ │ +yawatahama │ │ │ │ +katsuyama │ │ │ │ +minamiechizen │ │ │ │ +takahama │ │ │ │ +chikushino │ │ │ │ +chikuzen │ │ │ │ +hirokawa │ │ │ │ +hisayama │ │ │ │ +inatsuki │ │ │ │ +miyawaka │ │ │ │ +mizumaki │ │ │ │ +munakata │ │ │ │ +nakagawa │ │ │ │ +sasaguri │ │ │ │ +shinyoshitomi │ │ │ │ +tachiarai │ │ │ │ +yanagawa │ │ │ │ +yukuhashi │ │ │ │ +fukushima │ │ │ │ +aizubange │ │ │ │ +aizumisato │ │ │ │ +aizuwakamatsu │ │ │ │ +fukushima │ │ │ │ +furudono │ │ │ │ +inawashiro │ │ │ │ +ishikawa │ │ │ │ +izumizaki │ │ │ │ +kagamiishi │ │ │ │ +kaneyama │ │ │ │ +kawamata │ │ │ │ +kitakata │ │ │ │ +kitashiobara │ │ │ │ +koriyama │ │ │ │ +nishiaizu │ │ │ │ +samegawa │ │ │ │ +shirakawa │ │ │ │ +sukagawa │ │ │ │ +tamakawa │ │ │ │ +tanagura │ │ │ │ +yamatsuri │ │ │ │ +higashishirakawa │ │ │ │ +kakamigahara │ │ │ │ +kasahara │ │ │ │ +kasamatsu │ │ │ │ +kitagata │ │ │ │ +minokamo │ │ │ │ +mizunami │ │ │ │ +nakatsugawa │ │ │ │ +sakahogi │ │ │ │ +sekigahara │ │ │ │ +shirakawa │ │ │ │ +takayama │ │ │ │ +wanouchi │ │ │ │ +yamagata │ │ │ │ +higashiagatsuma │ │ │ │ +katashina │ │ │ │ +maebashi │ │ │ │ +minakami │ │ │ │ +naganohara │ │ │ │ +nakanojo │ │ │ │ +shibukawa │ │ │ │ +shimonita │ │ │ │ +takasaki │ │ │ │ +takayama │ │ │ │ +tamamura │ │ │ │ +tatebayashi │ │ │ │ +tsukiyono │ │ │ │ +tsumagoi │ │ │ │ +yoshioka │ │ │ │ +hiroshima │ │ │ │ +asaminami │ │ │ │ +fukuyama │ │ │ │ +hatsukaichi │ │ │ │ +higashihiroshima │ │ │ │ +jinsekikogen │ │ │ │ +onomichi │ │ │ │ +osakikamijima │ │ │ │ +seranishi │ │ │ │ +shinichi │ │ │ │ +takehara │ │ │ │ +hokkaido │ │ │ │ +abashiri │ │ │ │ +asahikawa │ │ │ │ +ashibetsu │ │ │ │ +biratori │ │ │ │ +chippubetsu │ │ │ │ +fukagawa │ │ │ │ +fukushima │ │ │ │ +furubira │ │ │ │ +hakodate │ │ │ │ +hamatonbetsu │ │ │ │ +higashikagura │ │ │ │ +higashikawa │ │ │ │ +honbetsu │ │ │ │ +horokanai │ │ │ │ +horonobe │ │ │ │ +ishikari │ │ │ │ +iwamizawa │ │ │ │ +kamifurano │ │ │ │ +kamikawa │ │ │ │ +kamishihoro │ │ │ │ +kamisunagawa │ │ │ │ +kamoenai │ │ │ │ +kembuchi │ │ │ │ +kimobetsu │ │ │ │ +kitahiroshima │ │ │ │ +kiyosato │ │ │ │ +koshimizu │ │ │ │ +kunneppu │ │ │ │ +kuriyama │ │ │ │ +kuromatsunai │ │ │ │ +matsumae │ │ │ │ +minamifurano │ │ │ │ +mombetsu │ │ │ │ +moseushi │ │ │ │ +nakagawa │ │ │ │ +nakasatsunai │ │ │ │ +nakatombetsu │ │ │ │ +niikappu │ │ │ │ +nishiokoppe │ │ │ │ +noboribetsu │ │ │ │ +otoineppu │ │ │ │ +rankoshi │ │ │ │ +rikubetsu │ │ │ │ +rishirifuji │ │ │ │ +sarufutsu │ │ │ │ +shakotan │ │ │ │ +shibecha │ │ │ │ +shibetsu │ │ │ │ +shimamaki │ │ │ │ +shimokawa │ │ │ │ +shinshinotsu │ │ │ │ +shintoku │ │ │ │ +shiranuka │ │ │ │ +shiriuchi │ │ │ │ +sunagawa │ │ │ │ +takikawa │ │ │ │ +takinoue │ │ │ │ +teshikaga │ │ │ │ +tomakomai │ │ │ │ +toyotomi │ │ │ │ +tsubetsu │ │ │ │ +tsukigata │ │ │ │ +utashinai │ │ │ │ +wakkanai │ │ │ │ +amagasaki │ │ │ │ +fukusaki │ │ │ │ +ichikawa │ │ │ │ +kakogawa │ │ │ │ +kamigori │ │ │ │ +kamikawa │ │ │ │ +kawanishi │ │ │ │ +minamiawaji │ │ │ │ +nishinomiya │ │ │ │ +nishiwaki │ │ │ │ +sasayama │ │ │ │ +shinonsen │ │ │ │ +takarazuka │ │ │ │ +takasago │ │ │ │ +chikusei │ │ │ │ +fujishiro │ │ │ │ +hitachinaka │ │ │ │ +hitachiomiya │ │ │ │ +hitachiota │ │ │ │ +inashiki │ │ │ │ +kasumigaura │ │ │ │ +namegata │ │ │ │ +ryugasaki │ │ │ │ +sakuragawa │ │ │ │ +shimodate │ │ │ │ +shimotsuma │ │ │ │ +shirosato │ │ │ │ +takahagi │ │ │ │ +tamatsukuri │ │ │ │ +tsuchiura │ │ │ │ +uchihara │ │ │ │ +yamagata │ │ │ │ +ishikawa │ │ │ │ +kanazawa │ │ │ │ +kawakita │ │ │ │ +nakanoto │ │ │ │ +nonoichi │ │ │ │ +uchinada │ │ │ │ +fujisawa │ │ │ │ +hanamaki │ │ │ │ +hiraizumi │ │ │ │ +ichinohe │ │ │ │ +ichinoseki │ │ │ │ +iwaizumi │ │ │ │ +kamaishi │ │ │ │ +kanegasaki │ │ │ │ +kitakami │ │ │ │ +kuzumaki │ │ │ │ +mizusawa │ │ │ │ +rikuzentakata │ │ │ │ +shizukuishi │ │ │ │ +tanohata │ │ │ │ +higashikagawa │ │ │ │ +kotohira │ │ │ │ +marugame │ │ │ │ +naoshima │ │ │ │ +takamatsu │ │ │ │ +uchinomi │ │ │ │ +zentsuji │ │ │ │ +kagoshima │ │ │ │ +kagoshima │ │ │ │ +kawanabe │ │ │ │ +makurazaki │ │ │ │ +matsumoto │ │ │ │ +minamitane │ │ │ │ +nakatane │ │ │ │ +nishinoomote │ │ │ │ +satsumasendai │ │ │ │ +tarumizu │ │ │ │ +kanagawa │ │ │ │ +chigasaki │ │ │ │ +fujisawa │ │ │ │ +hiratsuka │ │ │ │ +kamakura │ │ │ │ +kiyokawa │ │ │ │ +minamiashigara │ │ │ │ +ninomiya │ │ │ │ +sagamihara │ │ │ │ +samukawa │ │ │ │ +yamakita │ │ │ │ +yokosuka │ │ │ │ +yugawara │ │ │ │ +kawasaki │ │ │ │ +kitakyushu │ │ │ │ +higashitsuno │ │ │ │ +kitagawa │ │ │ │ +motoyama │ │ │ │ +nakamura │ │ │ │ +nishitosa │ │ │ │ +niyodogawa │ │ │ │ +tosashimizu │ │ │ │ +yusuhara │ │ │ │ +kumamoto │ │ │ │ +hitoyoshi │ │ │ │ +kamiamakusa │ │ │ │ +kumamoto │ │ │ │ +minamata │ │ │ │ +minamioguni │ │ │ │ +nishihara │ │ │ │ +takamori │ │ │ │ +yatsushiro │ │ │ │ +fukuchiyama │ │ │ │ +higashiyama │ │ │ │ +kumiyama │ │ │ │ +kyotamba │ │ │ │ +kyotanabe │ │ │ │ +kyotango │ │ │ │ +minamiyamashiro │ │ │ │ +nagaokakyo │ │ │ │ +oyamazaki │ │ │ │ +ujitawara │ │ │ │ +yamashina │ │ │ │ +kameyama │ │ │ │ +kisosaki │ │ │ │ +matsusaka │ │ │ │ +minamiise │ │ │ │ +ureshino │ │ │ │ +yokkaichi │ │ │ │ +furukawa │ │ │ │ +higashimatsushima │ │ │ │ +ishinomaki │ │ │ │ +kawasaki │ │ │ │ +kesennuma │ │ │ │ +marumori │ │ │ │ +matsushima │ │ │ │ +minamisanriku │ │ │ │ +shichikashuku │ │ │ │ +shiogama │ │ │ │ +shiroishi │ │ │ │ +yamamoto │ │ │ │ +miyazaki │ │ │ │ +kadogawa │ │ │ │ +kawaminami │ │ │ │ +kitagawa │ │ │ │ +kitakata │ │ │ │ +kobayashi │ │ │ │ +kunitomi │ │ │ │ +miyakonojo │ │ │ │ +miyazaki │ │ │ │ +morotsuka │ │ │ │ +nichinan │ │ │ │ +nishimera │ │ │ │ +shintomi │ │ │ │ +takaharu │ │ │ │ +takanabe │ │ │ │ +takazaki │ │ │ │ +agematsu │ │ │ │ +chikuhoku │ │ │ │ +karuizawa │ │ │ │ +kawakami │ │ │ │ +kisofukushima │ │ │ │ +kitaaiki │ │ │ │ +komagane │ │ │ │ +matsukawa │ │ │ │ +matsumoto │ │ │ │ +minamiaiki │ │ │ │ +minamimaki │ │ │ │ +minamiminowa │ │ │ │ +mochizuki │ │ │ │ +nakagawa │ │ │ │ +nozawaonsen │ │ │ │ +shimosuwa │ │ │ │ +shinanomachi │ │ │ │ +shiojiri │ │ │ │ +takamori │ │ │ │ +takayama │ │ │ │ +tateshina │ │ │ │ +togakushi │ │ │ │ +yamagata │ │ │ │ +yamanouchi │ │ │ │ +nagasaki │ │ │ │ +kawatana │ │ │ │ +kuchinotsu │ │ │ │ +matsuura │ │ │ │ +nagasaki │ │ │ │ +shimabara │ │ │ │ +shinkamigoto │ │ │ │ +tsushima │ │ │ │ +higashiyoshino │ │ │ │ +kamikitayama │ │ │ │ +kashihara │ │ │ │ +katsuragi │ │ │ │ +kawakami │ │ │ │ +kawanishi │ │ │ │ +kurotaki │ │ │ │ +nosegawa │ │ │ │ +shimoichi │ │ │ │ +shimokitayama │ │ │ │ +takatori │ │ │ │ +tawaramoto │ │ │ │ +yamatokoriyama │ │ │ │ +yamatotakada │ │ │ │ +itoigawa │ │ │ │ +izumozaki │ │ │ │ +kashiwazaki │ │ │ │ +minamiuonuma │ │ │ │ +murakami │ │ │ │ +sekikawa │ │ │ │ +tokamachi │ │ │ │ +bungoono │ │ │ │ +bungotakada │ │ │ │ +himeshima │ │ │ │ +kamitsue │ │ │ │ +kunisaki │ │ │ │ +asakuchi │ │ │ │ +hayashima │ │ │ │ +kagamino │ │ │ │ +kibichuo │ │ │ │ +kurashiki │ │ │ │ +nishiawakura │ │ │ │ +setouchi │ │ │ │ +takahashi │ │ │ │ +gushikami │ │ │ │ +ishigaki │ │ │ │ +ishikawa │ │ │ │ +kitadaito │ │ │ │ +kitanakagusuku │ │ │ │ +kumejima │ │ │ │ +kunigami │ │ │ │ +minamidaito │ │ │ │ +nakagusuku │ │ │ │ +nishihara │ │ │ │ +taketomi │ │ │ │ +tokashiki │ │ │ │ +tomigusuku │ │ │ │ +yonabaru │ │ │ │ +yonaguni │ │ │ │ +chihayaakasaka │ │ │ │ +fujiidera │ │ │ │ +habikino │ │ │ │ +higashiosaka │ │ │ │ +higashisumiyoshi │ │ │ │ +higashiyodogawa │ │ │ │ +hirakata │ │ │ │ +izumiotsu │ │ │ │ +izumisano │ │ │ │ +kashiwara │ │ │ │ +kawachinagano │ │ │ │ +kishiwada │ │ │ │ +kumatori │ │ │ │ +matsubara │ │ │ │ +moriguchi │ │ │ │ +neyagawa │ │ │ │ +osakasayama │ │ │ │ +shijonawate │ │ │ │ +shimamoto │ │ │ │ +takaishi │ │ │ │ +takatsuki │ │ │ │ +tondabayashi │ │ │ │ +toyonaka │ │ │ │ +fukudomi │ │ │ │ +hamatama │ │ │ │ +kamimine │ │ │ │ +kitagata │ │ │ │ +kitahata │ │ │ │ +nishiarita │ │ │ │ +shiroishi │ │ │ │ +yoshinogari │ │ │ │ +chichibu │ │ │ │ +fujimino │ │ │ │ +hatogaya │ │ │ │ +hatoyama │ │ │ │ +higashichichibu │ │ │ │ +higashimatsuyama │ │ │ │ +iwatsuki │ │ │ │ +kamiizumi │ │ │ │ +kamikawa │ │ │ │ +kamisato │ │ │ │ +kasukabe │ │ │ │ +kawaguchi │ │ │ │ +kawajima │ │ │ │ +kitamoto │ │ │ │ +koshigaya │ │ │ │ +kumagaya │ │ │ │ +matsubushi │ │ │ │ +miyashiro │ │ │ │ +moroyama │ │ │ │ +nagatoro │ │ │ │ +namegawa │ │ │ │ +shiraoka │ │ │ │ +tokigawa │ │ │ │ +tokorozawa │ │ │ │ +tsurugashima │ │ │ │ +yoshikawa │ │ │ │ +higashiomi │ │ │ │ +moriyama │ │ │ │ +nagahama │ │ │ │ +nishiazai │ │ │ │ +notogawa │ │ │ │ +omihachiman │ │ │ │ +takashima │ │ │ │ +takatsuki │ │ │ │ +torahime │ │ │ │ +toyosato │ │ │ │ +higashiizumo │ │ │ │ +kakinoki │ │ │ │ +nishinoshima │ │ │ │ +okinoshima │ │ │ │ +okuizumo │ │ │ │ +shizuoka │ │ │ │ +fujikawa │ │ │ │ +fujinomiya │ │ │ │ +hamamatsu │ │ │ │ +higashiizu │ │ │ │ +izunokuni │ │ │ │ +kakegawa │ │ │ │ +kawanehon │ │ │ │ +kikugawa │ │ │ │ +makinohara │ │ │ │ +matsuzaki │ │ │ │ +minamiizu │ │ │ │ +morimachi │ │ │ │ +nishiizu │ │ │ │ +omaezaki │ │ │ │ +shizuoka │ │ │ │ +ashikaga │ │ │ │ +kaminokawa │ │ │ │ +karasuyama │ │ │ │ +nasushiobara │ │ │ │ +nishikata │ │ │ │ +ohtawara │ │ │ │ +shimotsuke │ │ │ │ +takanezawa │ │ │ │ +utsunomiya │ │ │ │ +tokushima │ │ │ │ +komatsushima │ │ │ │ +matsushige │ │ │ │ +nakagawa │ │ │ │ +sanagochi │ │ │ │ +shishikui │ │ │ │ +tokushima │ │ │ │ +akishima │ │ │ │ +aogashima │ │ │ │ +hachioji │ │ │ │ +higashikurume │ │ │ │ +higashimurayama │ │ │ │ +higashiyamato │ │ │ │ +hinohara │ │ │ │ +itabashi │ │ │ │ +katsushika │ │ │ │ +kokubunji │ │ │ │ +kouzushima │ │ │ │ +kunitachi │ │ │ │ +musashimurayama │ │ │ │ +musashino │ │ │ │ +ogasawara │ │ │ │ +setagaya │ │ │ │ +shinagawa │ │ │ │ +shinjuku │ │ │ │ +suginami │ │ │ │ +tachikawa │ │ │ │ +kawahara │ │ │ │ +nichinan │ │ │ │ +sakaiminato │ │ │ │ +fukumitsu │ │ │ │ +funahashi │ │ │ │ +kamiichi │ │ │ │ +nakaniikawa │ │ │ │ +namerikawa │ │ │ │ +tateyama │ │ │ │ +wakayama │ │ │ │ +aridagawa │ │ │ │ +hashimoto │ │ │ │ +hirogawa │ │ │ │ +kamitonda │ │ │ │ +katsuragi │ │ │ │ +kinokawa │ │ │ │ +kitayama │ │ │ │ +kozagawa │ │ │ │ +kudoyama │ │ │ │ +kushimoto │ │ │ │ +nachikatsuura │ │ │ │ +shirahama │ │ │ │ +wakayama │ │ │ │ +xn--0trq7p7nn │ │ │ │ +xn--1ctwo │ │ │ │ +xn--1lqs03n │ │ │ │ +xn--1lqs71d │ │ │ │ +xn--2m4a15e │ │ │ │ +xn--32vp30h │ │ │ │ +xn--4it168d │ │ │ │ +xn--4it797k │ │ │ │ +xn--4pvxs │ │ │ │ +xn--5js045d │ │ │ │ +xn--5rtp49c │ │ │ │ +xn--5rtq34k │ │ │ │ +xn--6btw5a │ │ │ │ +xn--6orx2r │ │ │ │ +xn--7t0a264c │ │ │ │ +xn--8ltr62k │ │ │ │ +xn--8pvr4u │ │ │ │ +xn--c3s14m │ │ │ │ +xn--d5qv7z876c │ │ │ │ +xn--djrs72d6uy │ │ │ │ +xn--djty4k │ │ │ │ +xn--efvn9s │ │ │ │ +xn--ehqz56n │ │ │ │ +xn--elqq16h │ │ │ │ +xn--f6qx53a │ │ │ │ +xn--k7yn95e │ │ │ │ +xn--kbrq7o │ │ │ │ +xn--klt787d │ │ │ │ +xn--kltp7d │ │ │ │ +xn--kltx9a │ │ │ │ +xn--klty5x │ │ │ │ +xn--mkru45i │ │ │ │ +xn--nit225k │ │ │ │ +xn--ntso0iqx3a │ │ │ │ +xn--ntsq17g │ │ │ │ +xn--pssu33l │ │ │ │ +xn--qqqt11m │ │ │ │ +xn--rht27z │ │ │ │ +xn--rht3d │ │ │ │ +xn--rht61e │ │ │ │ +xn--rny31h │ │ │ │ +xn--tor131o │ │ │ │ +xn--uist22h │ │ │ │ +xn--uisz3g │ │ │ │ +xn--uuwu58a │ │ │ │ +xn--vgu402c │ │ │ │ +xn--zbx025d │ │ │ │ +yamagata │ │ │ │ +funagata │ │ │ │ +higashine │ │ │ │ +kaminoyama │ │ │ │ +kaneyama │ │ │ │ +kawanishi │ │ │ │ +mamurogawa │ │ │ │ +murayama │ │ │ │ +nakayama │ │ │ │ +nishikawa │ │ │ │ +obanazawa │ │ │ │ +sakegawa │ │ │ │ +shirataka │ │ │ │ +takahata │ │ │ │ +tsuruoka │ │ │ │ +yamagata │ │ │ │ +yamanobe │ │ │ │ +yonezawa │ │ │ │ +yamaguchi │ │ │ │ +kudamatsu │ │ │ │ +shimonoseki │ │ │ │ +tokuyama │ │ │ │ +yamanashi │ │ │ │ +fujikawa │ │ │ │ +fujikawaguchiko │ │ │ │ +fujiyoshida │ │ │ │ +hayakawa │ │ │ │ +ichikawamisato │ │ │ │ +minami-alps │ │ │ │ +nakamichi │ │ │ │ +narusawa │ │ │ │ +nirasaki │ │ │ │ +nishikatsura │ │ │ │ +tabayama │ │ │ │ +uenohara │ │ │ │ +yamanakako │ │ │ │ +yamanashi │ │ │ │ +yokohama │ │ │ │ +notaires │ │ │ │ +pharmaciens │ │ │ │ +veterinaire │ │ │ │ +blogspot │ │ │ │ +chungbuk │ │ │ │ +chungnam │ │ │ │ +gyeongbuk │ │ │ │ +gyeonggi │ │ │ │ +gyeongnam │ │ │ │ +lancaster │ │ │ │ +landrover │ │ │ │ +lifeinsurance │ │ │ │ +lifestyle │ │ │ │ +lighting │ │ │ │ +management │ │ │ │ +marketing │ │ │ │ +marriott │ │ │ │ +melbourne │ │ │ │ +memorial │ │ │ │ +microsoft │ │ │ │ +montblanc │ │ │ │ +mortgage │ │ │ │ +motorcycles │ │ │ │ +movistar │ │ │ │ +blogspot │ │ │ │ +multichoice │ │ │ │ +agriculture │ │ │ │ +airguard │ │ │ │ +ambulance │ │ │ │ +american │ │ │ │ +americana │ │ │ │ +americanantiques │ │ │ │ +americanart │ │ │ │ +amsterdam │ │ │ │ +annefrank │ │ │ │ +anthropology │ │ │ │ +antiques │ │ │ │ +aquarium │ │ │ │ +arboretum │ │ │ │ +archaeological │ │ │ │ +archaeology │ │ │ │ +architecture │ │ │ │ +artanddesign │ │ │ │ +artcenter │ │ │ │ +arteducation │ │ │ │ +artgallery │ │ │ │ +artsandcrafts │ │ │ │ +asmatart │ │ │ │ +assassination │ │ │ │ +association │ │ │ │ +astronomy │ │ │ │ +australia │ │ │ │ +automotive │ │ │ │ +aviation │ │ │ │ +baltimore │ │ │ │ +barcelona │ │ │ │ +baseball │ │ │ │ +beauxarts │ │ │ │ +beeldengeluid │ │ │ │ +bellevue │ │ │ │ +berkeley │ │ │ │ +birthplace │ │ │ │ +botanical │ │ │ │ +botanicalgarden │ │ │ │ +botanicgarden │ │ │ │ +brandywinevalley │ │ │ │ +britishcolumbia │ │ │ │ +broadcast │ │ │ │ +brussels │ │ │ │ +bruxelles │ │ │ │ +building │ │ │ │ +cadaques │ │ │ │ +california │ │ │ │ +cambridge │ │ │ │ +capebreton │ │ │ │ +cartoonart │ │ │ │ +casadelamoneda │ │ │ │ +chattanooga │ │ │ │ +cheltenham │ │ │ │ +chesapeakebay │ │ │ │ +children │ │ │ │ +childrens │ │ │ │ +childrensgarden │ │ │ │ +chiropractic │ │ │ │ +chocolate │ │ │ │ +christiansburg │ │ │ │ +cincinnati │ │ │ │ +civilisation │ │ │ │ +civilization │ │ │ │ +civilwar │ │ │ │ +coastaldefence │ │ │ │ +collection │ │ │ │ +colonialwilliamsburg │ │ │ │ +coloradoplateau │ │ │ │ +columbia │ │ │ │ +columbus │ │ │ │ +communication │ │ │ │ +communications │ │ │ │ +community │ │ │ │ +computer │ │ │ │ +computerhistory │ │ │ │ +contemporary │ │ │ │ +contemporaryart │ │ │ │ +copenhagen │ │ │ │ +corporation │ │ │ │ +corvette │ │ │ │ +countryestate │ │ │ │ +cranbrook │ │ │ │ +creation │ │ │ │ +cultural │ │ │ │ +culturalcenter │ │ │ │ +database │ │ │ │ +decorativearts │ │ │ │ +delaware │ │ │ │ +delmenhorst │ │ │ │ +dinosaur │ │ │ │ +discovery │ │ │ │ +donostia │ │ │ │ +eastafrica │ │ │ │ +eastcoast │ │ │ │ +education │ │ │ │ +educational │ │ │ │ +egyptian │ │ │ │ +eisenbahn │ │ │ │ +elvendrell │ │ │ │ +embroidery │ │ │ │ +encyclopedic │ │ │ │ +entomology │ │ │ │ +environment │ │ │ │ +environmentalconservation │ │ │ │ +epilepsy │ │ │ │ +ethnology │ │ │ │ +exhibition │ │ │ │ +farmequipment │ │ │ │ +farmstead │ │ │ │ +figueres │ │ │ │ +filatelia │ │ │ │ +finearts │ │ │ │ +flanders │ │ │ │ +fortmissoula │ │ │ │ +fortworth │ │ │ │ +foundation │ │ │ │ +francaise │ │ │ │ +frankfurt │ │ │ │ +franziskaner │ │ │ │ +freemasonry │ │ │ │ +freiburg │ │ │ │ +fribourg │ │ │ │ +fundacio │ │ │ │ +furniture │ │ │ │ +geelvinck │ │ │ │ +gemological │ │ │ │ +grandrapids │ │ │ │ +guernsey │ │ │ │ +halloffame │ │ │ │ +harvestcelebration │ │ │ │ +heimatunduhren │ │ │ │ +helsinki │ │ │ │ +hembygdsforbund │ │ │ │ +heritage │ │ │ │ +histoire │ │ │ │ +historical │ │ │ │ +historicalsociety │ │ │ │ +historichouses │ │ │ │ +historisch │ │ │ │ +historisches │ │ │ │ +historyofscience │ │ │ │ +horology │ │ │ │ +humanities │ │ │ │ +illustration │ │ │ │ +imageandsound │ │ │ │ +indianapolis │ │ │ │ +indianmarket │ │ │ │ +intelligence │ │ │ │ +interactive │ │ │ │ +isleofman │ │ │ │ +jefferson │ │ │ │ +jerusalem │ │ │ │ +jewishart │ │ │ │ +journalism │ │ │ │ +judygarland │ │ │ │ +juedisches │ │ │ │ +karikatur │ │ │ │ +koebenhavn │ │ │ │ +kunstsammlung │ │ │ │ +kunstunddesign │ │ │ │ +lancashire │ │ │ │ +lewismiller │ │ │ │ +livinghistory │ │ │ │ +localhistory │ │ │ │ +losangeles │ │ │ │ +loyalist │ │ │ │ +luxembourg │ │ │ │ +mallorca │ │ │ │ +manchester │ │ │ │ +mansions │ │ │ │ +maritime │ │ │ │ +maritimo │ │ │ │ +maryland │ │ │ │ +marylhurst │ │ │ │ +medizinhistorisches │ │ │ │ +memorial │ │ │ │ +mesaverde │ │ │ │ +michigan │ │ │ │ +midatlantic │ │ │ │ +military │ │ │ │ +minnesota │ │ │ │ +missoula │ │ │ │ +monmouth │ │ │ │ +monticello │ │ │ │ +montreal │ │ │ │ +motorcycle │ │ │ │ +muenchen │ │ │ │ +muenster │ │ │ │ +mulhouse │ │ │ │ +museumcenter │ │ │ │ +museumvereniging │ │ │ │ +national │ │ │ │ +nationalfirearms │ │ │ │ +nationalheritage │ │ │ │ +nativeamerican │ │ │ │ +naturalhistory │ │ │ │ +naturalhistorymuseum │ │ │ │ +naturalsciences │ │ │ │ +naturhistorisches │ │ │ │ +natuurwetenschappen │ │ │ │ +naumburg │ │ │ │ +nebraska │ │ │ │ +newhampshire │ │ │ │ +newjersey │ │ │ │ +newmexico │ │ │ │ +newspaper │ │ │ │ +nuernberg │ │ │ │ +nuremberg │ │ │ │ +oceanographic │ │ │ │ +oceanographique │ │ │ │ +oregontrail │ │ │ │ +paderborn │ │ │ │ +palmsprings │ │ │ │ +pasadena │ │ │ │ +pharmacy │ │ │ │ +philadelphia │ │ │ │ +philadelphiaarea │ │ │ │ +philately │ │ │ │ +photography │ │ │ │ +pittsburgh │ │ │ │ +planetarium │ │ │ │ +plantation │ │ │ │ +portland │ │ │ │ +portlligat │ │ │ │ +posts-and-telecommunications │ │ │ │ +preservation │ │ │ │ +presidio │ │ │ │ +railroad │ │ │ │ +research │ │ │ │ +resistance │ │ │ │ +riodejaneiro │ │ │ │ +rochester │ │ │ │ +saintlouis │ │ │ │ +salvadordali │ │ │ │ +salzburg │ │ │ │ +sandiego │ │ │ │ +sanfrancisco │ │ │ │ +santabarbara │ │ │ │ +santacruz │ │ │ │ +saskatchewan │ │ │ │ +savannahga │ │ │ │ +schlesisches │ │ │ │ +schoenbrunn │ │ │ │ +schokoladen │ │ │ │ +science-fiction │ │ │ │ +scienceandhistory │ │ │ │ +scienceandindustry │ │ │ │ +sciencecenter │ │ │ │ +sciencecenters │ │ │ │ +sciencehistory │ │ │ │ +sciences │ │ │ │ +sciencesnaturelles │ │ │ │ +scotland │ │ │ │ +settlement │ │ │ │ +settlers │ │ │ │ +sherbrooke │ │ │ │ +soundandvision │ │ │ │ +southcarolina │ │ │ │ +southwest │ │ │ │ +stalbans │ │ │ │ +starnberg │ │ │ │ +stateofdelaware │ │ │ │ +steiermark │ │ │ │ +stockholm │ │ │ │ +stpetersburg │ │ │ │ +stuttgart │ │ │ │ +surgeonshall │ │ │ │ +svizzera │ │ │ │ +technology │ │ │ │ +telekommunikation │ │ │ │ +television │ │ │ │ +timekeeping │ │ │ │ +topology │ │ │ │ +transport │ │ │ │ +undersea │ │ │ │ +university │ │ │ │ +usantiques │ │ │ │ +uscountryestate │ │ │ │ +usculture │ │ │ │ +usdecorativearts │ │ │ │ +usgarden │ │ │ │ +ushistory │ │ │ │ +uslivinghistory │ │ │ │ +versailles │ │ │ │ +virginia │ │ │ │ +vlaanderen │ │ │ │ +volkenkunde │ │ │ │ +wallonie │ │ │ │ +washingtondc │ │ │ │ +watch-and-clock │ │ │ │ +watchandclock │ │ │ │ +westfalen │ │ │ │ +wildlife │ │ │ │ +williamsburg │ │ │ │ +windmill │ │ │ │ +workshop │ │ │ │ +xn--9dbhblg6di │ │ │ │ +xn--comunicaes-v6a2o │ │ │ │ +xn--correios-e-telecomunicaes-ghc29a │ │ │ │ +xn--h1aegh │ │ │ │ +xn--lns-qla │ │ │ │ +yorkshire │ │ │ │ +yosemite │ │ │ │ +zoological │ │ │ │ +blogspot │ │ │ │ +mzansimagic │ │ │ │ +at-band-camp │ │ │ │ +azure-mobile │ │ │ │ +azurewebsites │ │ │ │ +broke-it │ │ │ │ +buyshouses │ │ │ │ +cloudapp │ │ │ │ +cloudfront │ │ │ │ +dnsalias │ │ │ │ +dontexist │ │ │ │ +dynalias │ │ │ │ +dynathome │ │ │ │ +endofinternet │ │ │ │ +ham-radio-op │ │ │ │ +homelinux │ │ │ │ +homeunix │ │ │ │ +in-the-band │ │ │ │ +is-a-chef │ │ │ │ +is-a-geek │ │ │ │ +isa-geek │ │ │ │ +kicks-ass │ │ │ │ +office-on-the │ │ │ │ +scrapper-site │ │ │ │ +sells-it │ │ │ │ +servebbs │ │ │ │ +serveftp │ │ │ │ +thruhere │ │ │ │ +blogspot │ │ │ │ +aarborte │ │ │ │ +akershus │ │ │ │ +aknoluokta │ │ │ │ +akrehamn │ │ │ │ +alaheadju │ │ │ │ +alstahaug │ │ │ │ +andasuolo │ │ │ │ +audnedaln │ │ │ │ +aurskog-holand │ │ │ │ +austevoll │ │ │ │ +austrheim │ │ │ │ +badaddja │ │ │ │ +bahcavuotna │ │ │ │ +bahccavuotna │ │ │ │ +balestrand │ │ │ │ +ballangen │ │ │ │ +balsfjord │ │ │ │ +batsfjord │ │ │ │ +bearalvahki │ │ │ │ +berlevag │ │ │ │ +birkenes │ │ │ │ +bjerkreim │ │ │ │ +blogspot │ │ │ │ +bremanger │ │ │ │ +bronnoysund │ │ │ │ +brumunddal │ │ │ │ +buskerud │ │ │ │ +cahcesuolo │ │ │ │ +davvenjarga │ │ │ │ +davvesiida │ │ │ │ +dielddanuorri │ │ │ │ +divtasvuodna │ │ │ │ +divttasvuotna │ │ │ │ +drangedal │ │ │ │ +egersund │ │ │ │ +eidfjord │ │ │ │ +eidsberg │ │ │ │ +eidsvoll │ │ │ │ +eigersund │ │ │ │ +engerdal │ │ │ │ +evenassi │ │ │ │ +evje-og-hornnes │ │ │ │ +flakstad │ │ │ │ +flatanger │ │ │ │ +flekkefjord │ │ │ │ +flesberg │ │ │ │ +folkebibl │ │ │ │ +fredrikstad │ │ │ │ +fylkesbibl │ │ │ │ +fyresdal │ │ │ │ +gaivuotna │ │ │ │ +gangaviika │ │ │ │ +giehtavuoatna │ │ │ │ +gildeskal │ │ │ │ +gjerdrum │ │ │ │ +gjerstad │ │ │ │ +gratangen │ │ │ │ +grimstad │ │ │ │ +guovdageaidnu │ │ │ │ +hagebostad │ │ │ │ +hammarfeasta │ │ │ │ +hammerfest │ │ │ │ +hattfjelldal │ │ │ │ +haugesund │ │ │ │ +xn--vler-qoa │ │ │ │ +hemsedal │ │ │ │ +hjartdal │ │ │ │ +hjelmeland │ │ │ │ +hokksund │ │ │ │ +holmestrand │ │ │ │ +holtalen │ │ │ │ +honefoss │ │ │ │ +hordaland │ │ │ │ +hornindal │ │ │ │ +hoyanger │ │ │ │ +hoylandet │ │ │ │ +hyllestad │ │ │ │ +jan-mayen │ │ │ │ +jessheim │ │ │ │ +jevnaker │ │ │ │ +jorpeland │ │ │ │ +karasjohka │ │ │ │ +karasjok │ │ │ │ +kautokeino │ │ │ │ +kirkenes │ │ │ │ +kongsberg │ │ │ │ +kongsvinger │ │ │ │ +kopervik │ │ │ │ +kraanghke │ │ │ │ +kristiansand │ │ │ │ +kristiansund │ │ │ │ +krodsherad │ │ │ │ +krokstadelva │ │ │ │ +kvafjord │ │ │ │ +kvalsund │ │ │ │ +kvanangen │ │ │ │ +kvinesdal │ │ │ │ +kvinnherad │ │ │ │ +kviteseid │ │ │ │ +laakesvuemie │ │ │ │ +langevag │ │ │ │ +lavangen │ │ │ │ +leangaviika │ │ │ │ +leikanger │ │ │ │ +leirfjord │ │ │ │ +levanger │ │ │ │ +lillehammer │ │ │ │ +lillesand │ │ │ │ +lindesnes │ │ │ │ +lodingen │ │ │ │ +lorenskog │ │ │ │ +malatvuopmi │ │ │ │ +marnardal │ │ │ │ +masfjorden │ │ │ │ +matta-varjjat │ │ │ │ +midtre-gauldal │ │ │ │ +mjondalen │ │ │ │ +mo-i-rana │ │ │ │ +more-og-romsdal │ │ │ │ +moskenes │ │ │ │ +naamesjevuemie │ │ │ │ +namdalseid │ │ │ │ +namsskogan │ │ │ │ +nannestad │ │ │ │ +narviika │ │ │ │ +naustdal │ │ │ │ +navuotna │ │ │ │ +nedre-eiker │ │ │ │ +nesodden │ │ │ │ +nesoddtangen │ │ │ │ +nissedal │ │ │ │ +nittedal │ │ │ │ +nord-aurdal │ │ │ │ +nord-fron │ │ │ │ +nord-odal │ │ │ │ +nordkapp │ │ │ │ +nordland │ │ │ │ +xn--b-5ga │ │ │ │ +xn--hery-ira │ │ │ │ +nordre-land │ │ │ │ +nordreisa │ │ │ │ +nore-og-uvdal │ │ │ │ +notodden │ │ │ │ +notteroy │ │ │ │ +omasvuotna │ │ │ │ +oppegard │ │ │ │ +orkanger │ │ │ │ +ostre-toten │ │ │ │ +overhalla │ │ │ │ +ovre-eiker │ │ │ │ +oygarden │ │ │ │ +oystre-slidre │ │ │ │ +porsanger │ │ │ │ +porsangu │ │ │ │ +porsgrunn │ │ │ │ +rahkkeravju │ │ │ │ +rakkestad │ │ │ │ +ralingen │ │ │ │ +randaberg │ │ │ │ +rendalen │ │ │ │ +rennesoy │ │ │ │ +ringerike │ │ │ │ +ringsaker │ │ │ │ +salangen │ │ │ │ +samnanger │ │ │ │ +sandefjord │ │ │ │ +sandnessjoen │ │ │ │ +sarpsborg │ │ │ │ +sauherad │ │ │ │ +skanland │ │ │ │ +skedsmokorset │ │ │ │ +skiptvet │ │ │ │ +skjervoy │ │ │ │ +snillfjord │ │ │ │ +sondre-land │ │ │ │ +songdalen │ │ │ │ +sor-aurdal │ │ │ │ +sor-fron │ │ │ │ +sor-odal │ │ │ │ +sor-varanger │ │ │ │ +sorreisa │ │ │ │ +sortland │ │ │ │ +spjelkavik │ │ │ │ +spydeberg │ │ │ │ +stathelle │ │ │ │ +stavanger │ │ │ │ +steinkjer │ │ │ │ +stjordal │ │ │ │ +stjordalshalsen │ │ │ │ +stor-elvdal │ │ │ │ +storfjord │ │ │ │ +surnadal │ │ │ │ +svalbard │ │ │ │ +sykkylven │ │ │ │ +tananger │ │ │ │ +telemark │ │ │ │ +xn--b-5ga │ │ │ │ +tingvoll │ │ │ │ +tjeldsund │ │ │ │ +tonsberg │ │ │ │ +troandin │ │ │ │ +trogstad │ │ │ │ +trondheim │ │ │ │ +tvedestrand │ │ │ │ +tysfjord │ │ │ │ +ullensaker │ │ │ │ +ullensvang │ │ │ │ +vanylven │ │ │ │ +vegarshei │ │ │ │ +vennesla │ │ │ │ +vestfold │ │ │ │ +vestre-slidre │ │ │ │ +vestre-toten │ │ │ │ +vestvagoy │ │ │ │ +vevelstad │ │ │ │ +vindafjord │ │ │ │ +vossevangen │ │ │ │ +xn--andy-ira │ │ │ │ +xn--asky-ira │ │ │ │ +xn--aurskog-hland-jnb │ │ │ │ +xn--avery-yua │ │ │ │ +xn--bdddj-mrabd │ │ │ │ +xn--bearalvhki-y4a │ │ │ │ +xn--berlevg-jxa │ │ │ │ +xn--bhcavuotna-s4a │ │ │ │ +xn--bhccavuotna-k7a │ │ │ │ +xn--bidr-5nac │ │ │ │ +xn--bievt-0qa │ │ │ │ +xn--bjarky-fya │ │ │ │ +xn--bjddar-pta │ │ │ │ +xn--blt-elab │ │ │ │ +xn--bmlo-gra │ │ │ │ +xn--bod-2na │ │ │ │ +xn--brnny-wuac │ │ │ │ +xn--brnnysund-m8ac │ │ │ │ +xn--brum-voa │ │ │ │ +xn--btsfjord-9za │ │ │ │ +xn--davvenjrga-y4a │ │ │ │ +xn--dnna-gra │ │ │ │ +xn--drbak-wua │ │ │ │ +xn--dyry-ira │ │ │ │ +xn--eveni-0qa01ga │ │ │ │ +xn--finny-yua │ │ │ │ +xn--fjord-lra │ │ │ │ +xn--fl-zia │ │ │ │ +xn--flor-jra │ │ │ │ +xn--frde-gra │ │ │ │ +xn--frna-woa │ │ │ │ +xn--frya-hra │ │ │ │ +xn--ggaviika-8ya47h │ │ │ │ +xn--gildeskl-g0a │ │ │ │ +xn--givuotna-8ya │ │ │ │ +xn--gjvik-wua │ │ │ │ +xn--gls-elac │ │ │ │ +xn--h-2fa │ │ │ │ +xn--hbmer-xqa │ │ │ │ +xn--hcesuolo-7ya35b │ │ │ │ +xn--hgebostad-g3a │ │ │ │ +xn--hmmrfeasta-s4ac │ │ │ │ +xn--hnefoss-q1a │ │ │ │ +xn--hobl-ira │ │ │ │ +xn--holtlen-hxa │ │ │ │ +xn--hpmir-xqa │ │ │ │ +xn--hyanger-q1a │ │ │ │ +xn--hylandet-54a │ │ │ │ +xn--indery-fya │ │ │ │ +xn--jlster-bya │ │ │ │ +xn--jrpeland-54a │ │ │ │ +xn--karmy-yua │ │ │ │ +xn--kfjord-iua │ │ │ │ +xn--klbu-woa │ │ │ │ +xn--koluokta-7ya57h │ │ │ │ +xn--krager-gya │ │ │ │ +xn--kranghke-b0a │ │ │ │ +xn--krdsherad-m8a │ │ │ │ +xn--krehamn-dxa │ │ │ │ +xn--krjohka-hwab49j │ │ │ │ +xn--ksnes-uua │ │ │ │ +xn--kvfjord-nxa │ │ │ │ +xn--kvitsy-fya │ │ │ │ +xn--kvnangen-k0a │ │ │ │ +xn--l-1fa │ │ │ │ +xn--laheadju-7ya │ │ │ │ +xn--langevg-jxa │ │ │ │ +xn--ldingen-q1a │ │ │ │ +xn--leagaviika-52b │ │ │ │ +xn--lesund-hua │ │ │ │ +xn--lgrd-poac │ │ │ │ +xn--lhppi-xqa │ │ │ │ +xn--linds-pra │ │ │ │ +xn--loabt-0qa │ │ │ │ +xn--lrdal-sra │ │ │ │ +xn--lrenskog-54a │ │ │ │ +xn--lt-liac │ │ │ │ +xn--lten-gra │ │ │ │ +xn--lury-ira │ │ │ │ +xn--mely-ira │ │ │ │ +xn--merker-kua │ │ │ │ +xn--mjndalen-64a │ │ │ │ +xn--mlatvuopmi-s4a │ │ │ │ +xn--mli-tla │ │ │ │ +xn--mlselv-iua │ │ │ │ +xn--moreke-jua │ │ │ │ +xn--mosjen-eya │ │ │ │ +xn--mot-tla │ │ │ │ +xn--mre-og-romsdal-qqb │ │ │ │ +xn--hery-ira │ │ │ │ +xn--msy-ula0h │ │ │ │ +xn--mtta-vrjjat-k7af │ │ │ │ +xn--muost-0qa │ │ │ │ +xn--nmesjevuemie-tcba │ │ │ │ +xn--nry-yla5g │ │ │ │ +xn--nttery-byae │ │ │ │ +xn--nvuotna-hwa │ │ │ │ +xn--oppegrd-ixa │ │ │ │ +xn--ostery-fya │ │ │ │ +xn--osyro-wua │ │ │ │ +xn--porsgu-sta26f │ │ │ │ +xn--rady-ira │ │ │ │ +xn--rdal-poa │ │ │ │ +xn--rde-ula │ │ │ │ +xn--rdy-0nab │ │ │ │ +xn--rennesy-v1a │ │ │ │ +xn--rhkkervju-01af │ │ │ │ +xn--rholt-mra │ │ │ │ +xn--risa-5na │ │ │ │ +xn--risr-ira │ │ │ │ +xn--rland-uua │ │ │ │ +xn--rlingen-mxa │ │ │ │ +xn--rmskog-bya │ │ │ │ +xn--rros-gra │ │ │ │ +xn--rskog-uua │ │ │ │ +xn--rst-0na │ │ │ │ +xn--rsta-fra │ │ │ │ +xn--ryken-vua │ │ │ │ +xn--ryrvik-bya │ │ │ │ +xn--s-1fa │ │ │ │ +xn--sandnessjen-ogb │ │ │ │ +xn--sandy-yua │ │ │ │ +xn--seral-lra │ │ │ │ +xn--sgne-gra │ │ │ │ +xn--skierv-uta │ │ │ │ +xn--skjervy-v1a │ │ │ │ +xn--skjk-soa │ │ │ │ +xn--sknit-yqa │ │ │ │ +xn--sknland-fxa │ │ │ │ +xn--slat-5na │ │ │ │ +xn--slt-elab │ │ │ │ +xn--smla-hra │ │ │ │ +xn--smna-gra │ │ │ │ +xn--snase-nra │ │ │ │ +xn--sndre-land-0cb │ │ │ │ +xn--snes-poa │ │ │ │ +xn--snsa-roa │ │ │ │ +xn--sr-aurdal-l8a │ │ │ │ +xn--sr-fron-q1a │ │ │ │ +xn--sr-odal-q1a │ │ │ │ +xn--sr-varanger-ggb │ │ │ │ +xn--srfold-bya │ │ │ │ +xn--srreisa-q1a │ │ │ │ +xn--srum-gra │ │ │ │ +xn--stfold-9xa │ │ │ │ +xn--vler-qoa │ │ │ │ +xn--stjrdal-s1a │ │ │ │ +xn--stjrdalshalsen-sqb │ │ │ │ +xn--stre-toten-zcb │ │ │ │ +xn--tjme-hra │ │ │ │ +xn--tnsberg-q1a │ │ │ │ +xn--trany-yua │ │ │ │ +xn--trgstad-r1a │ │ │ │ +xn--trna-woa │ │ │ │ +xn--troms-zua │ │ │ │ +xn--tysvr-vra │ │ │ │ +xn--unjrga-rta │ │ │ │ +xn--vads-jra │ │ │ │ +xn--vard-jra │ │ │ │ +xn--vegrshei-c0a │ │ │ │ +xn--vestvgy-ixa6o │ │ │ │ +xn--vg-yiab │ │ │ │ +xn--vgan-qoa │ │ │ │ +xn--vgsy-qoa0j │ │ │ │ +xn--vre-eiker-k8a │ │ │ │ +xn--vrggt-xqad │ │ │ │ +xn--vry-yla5g │ │ │ │ +xn--yer-zna │ │ │ │ +xn--ygarden-p1a │ │ │ │ +xn--ystre-slidre-ujb │ │ │ │ +merseine │ │ │ │ +shacknet │ │ │ │ +blogspot │ │ │ │ +parliament │ │ │ │ +xn--mori-qsa │ │ │ │ +blogsite │ │ │ │ +boldlygoingnowhere │ │ │ │ +dnsalias │ │ │ │ +doesntexist │ │ │ │ +dontexist │ │ │ │ +dynalias │ │ │ │ +endofinternet │ │ │ │ +endoftheinternet │ │ │ │ +game-host │ │ │ │ +hobby-site │ │ │ │ +homelinux │ │ │ │ +homeunix │ │ │ │ +is-a-bruinsfan │ │ │ │ +is-a-candidate │ │ │ │ +is-a-celticsfan │ │ │ │ +is-a-chef │ │ │ │ +is-a-geek │ │ │ │ +is-a-knight │ │ │ │ +is-a-linux-user │ │ │ │ +is-a-patsfan │ │ │ │ +is-a-soxfan │ │ │ │ +is-found │ │ │ │ +is-saved │ │ │ │ +is-very-bad │ │ │ │ +is-very-evil │ │ │ │ +is-very-good │ │ │ │ +is-very-nice │ │ │ │ +is-very-sweet │ │ │ │ +isa-geek │ │ │ │ +kicks-ass │ │ │ │ +misconfused │ │ │ │ +readmyblog │ │ │ │ +sellsyourhome │ │ │ │ +servebbs │ │ │ │ +serveftp │ │ │ │ +servegame │ │ │ │ +stuff-4-sale │ │ │ │ +orientexpress │ │ │ │ +pamperedchef │ │ │ │ +partners │ │ │ │ +passagens │ │ │ │ +pharmacy │ │ │ │ +photography │ │ │ │ +pictures │ │ │ │ +augustow │ │ │ │ +babia-gora │ │ │ │ +bialowieza │ │ │ │ +bialystok │ │ │ │ +bieszczady │ │ │ │ +boleslawiec │ │ │ │ +bydgoszcz │ │ │ │ +dlugoleka │ │ │ │ +starostwo │ │ │ │ +jaworzno │ │ │ │ +jelenia-gora │ │ │ │ +katowice │ │ │ │ +kazimierz-dolny │ │ │ │ +kobierzyce │ │ │ │ +kolobrzeg │ │ │ │ +konskowola │ │ │ │ +limanowa │ │ │ │ +malopolska │ │ │ │ +mazowsze │ │ │ │ +nieruchomosci │ │ │ │ +nowaruda │ │ │ │ +ostroleka │ │ │ │ +ostrowiec │ │ │ │ +ostrowwlkp │ │ │ │ +podlasie │ │ │ │ +polkowice │ │ │ │ +pomorskie │ │ │ │ +prochowice │ │ │ │ +pruszkow │ │ │ │ +przeworsk │ │ │ │ +rawa-maz │ │ │ │ +realestate │ │ │ │ +sosnowiec │ │ │ │ +stalowa-wola │ │ │ │ +starachowice │ │ │ │ +stargard │ │ │ │ +swidnica │ │ │ │ +swiebodzin │ │ │ │ +swinoujscie │ │ │ │ +szczecin │ │ │ │ +szczytno │ │ │ │ +tarnobrzeg │ │ │ │ +turystyka │ │ │ │ +walbrzych │ │ │ │ +warszawa │ │ │ │ +wloclawek │ │ │ │ +wodzislaw │ │ │ │ +zachpomor │ │ │ │ +zakopane │ │ │ │ +zgorzelec │ │ │ │ +plumbing │ │ │ │ +productions │ │ │ │ +properties │ │ │ │ +property │ │ │ │ +blogspot │ │ │ │ +blogspot │ │ │ │ +redstone │ │ │ │ +redumbrella │ │ │ │ +reliance │ │ │ │ +republican │ │ │ │ +restaurant │ │ │ │ +blogspot │ │ │ │ +arkhangelsk │ │ │ │ +astrakhan │ │ │ │ +bashkiria │ │ │ │ +belgorod │ │ │ │ +blogspot │ │ │ │ +buryatia │ │ │ │ +chelyabinsk │ │ │ │ +chukotka │ │ │ │ +chuvashia │ │ │ │ +dagestan │ │ │ │ +joshkar-ola │ │ │ │ +k-uralsk │ │ │ │ +kalmykia │ │ │ │ +kamchatka │ │ │ │ +kemerovo │ │ │ │ +khabarovsk │ │ │ │ +khakassia │ │ │ │ +kostroma │ │ │ │ +krasnoyarsk │ │ │ │ +kustanai │ │ │ │ +magnitka │ │ │ │ +mordovia │ │ │ │ +murmansk │ │ │ │ +nakhodka │ │ │ │ +novosibirsk │ │ │ │ +orenburg │ │ │ │ +pyatigorsk │ │ │ │ +rubtsovsk │ │ │ │ +sakhalin │ │ │ │ +simbirsk │ │ │ │ +smolensk │ │ │ │ +stavropol │ │ │ │ +tatarstan │ │ │ │ +tsaritsyn │ │ │ │ +udmurtia │ │ │ │ +ulan-ude │ │ │ │ +vladikavkaz │ │ │ │ +vladimir │ │ │ │ +vladivostok │ │ │ │ +volgograd │ │ │ │ +voronezh │ │ │ │ +yaroslavl │ │ │ │ +yekaterinburg │ │ │ │ +yuzhno-sakhalinsk │ │ │ │ +saarland │ │ │ │ +sandvikcoromant │ │ │ │ +scholarships │ │ │ │ +blogspot │ │ │ │ +kommunalforbund │ │ │ │ +naturbruksgymn │ │ │ │ +services │ │ │ │ +blogspot │ │ │ │ +platform │ │ │ │ +blogspot │ │ │ │ +software │ │ │ │ +solutions │ │ │ │ +spreadbetting │ │ │ │ +consulado │ │ │ │ +embaixada │ │ │ │ +principe │ │ │ │ +statebank │ │ │ │ +stcgroup │ │ │ │ +stockholm │ │ │ │ +arkhangelsk │ │ │ │ +balashov │ │ │ │ +bashkiria │ │ │ │ +dagestan │ │ │ │ +kalmykia │ │ │ │ +khakassia │ │ │ │ +krasnodar │ │ │ │ +mordovia │ │ │ │ +murmansk │ │ │ │ +pokrovsk │ │ │ │ +togliatti │ │ │ │ +vladikavkaz │ │ │ │ +vladimir │ │ │ │ +supersport │ │ │ │ +supplies │ │ │ │ +symantec │ │ │ │ +tatamotors │ │ │ │ +blogspot │ │ │ │ +technology │ │ │ │ +telecity │ │ │ │ +telefonica │ │ │ │ +blogspot │ │ │ │ +training │ │ │ │ +travelers │ │ │ │ +travelersinsurance │ │ │ │ +better-than │ │ │ │ +on-the-web │ │ │ │ +worse-than │ │ │ │ +blogspot │ │ │ │ +xn--czrw28b │ │ │ │ +xn--uc0atv │ │ │ │ +xn--zf0ao64a │ │ │ │ +cherkassy │ │ │ │ +cherkasy │ │ │ │ +chernigov │ │ │ │ +chernihiv │ │ │ │ +chernivtsi │ │ │ │ +chernovtsy │ │ │ │ +dnepropetrovsk │ │ │ │ +dnipropetrovsk │ │ │ │ +ivano-frankivsk │ │ │ │ +khmelnitskiy │ │ │ │ +khmelnytskyi │ │ │ │ +kirovograd │ │ │ │ +mykolaiv │ │ │ │ +nikolaev │ │ │ │ +sebastopol │ │ │ │ +sevastopol │ │ │ │ +ternopil │ │ │ │ +uzhgorod │ │ │ │ +vinnytsia │ │ │ │ +zaporizhzhe │ │ │ │ +zaporizhzhia │ │ │ │ +zhitomir │ │ │ │ +zhytomyr │ │ │ │ +blogspot │ │ │ │ +university │ │ │ │ +land-4-sale │ │ │ │ +stuff-4-sale │ │ │ │ +vacations │ │ │ │ +ventures │ │ │ │ +versicherung │ │ │ │ +vistaprint │ │ │ │ +vlaanderen │ │ │ │ +weatherchannel │ │ │ │ +williamhill │ │ │ │ +xn--11b4c3d │ │ │ │ +xn--1ck2e1b │ │ │ │ +xn--1qqw23a │ │ │ │ +xn--30rr7y │ │ │ │ +xn--3bst00m │ │ │ │ +xn--3ds443g │ │ │ │ +xn--3e0b707e │ │ │ │ +xn--3pxu8k │ │ │ │ +xn--42c2d9a │ │ │ │ +xn--45brj9c │ │ │ │ +xn--45q11c │ │ │ │ +xn--4gbrim │ │ │ │ +xn--54b7fta0cc │ │ │ │ +xn--55qw42g │ │ │ │ +xn--55qx5d │ │ │ │ +xn--5tzm5g │ │ │ │ +xn--6frz82g │ │ │ │ +xn--6qq986b3xl │ │ │ │ +xn--80adxhks │ │ │ │ +xn--80ao21a │ │ │ │ +xn--80asehdb │ │ │ │ +xn--80aswg │ │ │ │ +xn--8y0a063a │ │ │ │ +xn--90a3ac │ │ │ │ +xn--80au │ │ │ │ +xn--90azh │ │ │ │ +xn--c1avg │ │ │ │ +xn--d1at │ │ │ │ +xn--o1ac │ │ │ │ +xn--o1ach │ │ │ │ +xn--9dbq2a │ │ │ │ +xn--9et52u │ │ │ │ +xn--9krt00a │ │ │ │ +xn--b4w605ferd │ │ │ │ +xn--bck1b9a5dre4c │ │ │ │ +xn--c1avg │ │ │ │ +xn--c2br7g │ │ │ │ +xn--cck2b3b │ │ │ │ +xn--cg4bki │ │ │ │ +xn--clchc0ea0b2g2a9gcd │ │ │ │ +xn--czr694b │ │ │ │ +xn--czrs0t │ │ │ │ +xn--czru2d │ │ │ │ +xn--d1acj3b │ │ │ │ +xn--eckvdtc9d │ │ │ │ +xn--efvy88h │ │ │ │ +xn--estv75g │ │ │ │ +xn--fhbei │ │ │ │ +xn--fiq228c5hs │ │ │ │ +xn--fiq64b │ │ │ │ +xn--fiqs8s │ │ │ │ +xn--fiqz9s │ │ │ │ +xn--fjq720a │ │ │ │ +xn--flw351e │ │ │ │ +xn--fpcrj9c3d │ │ │ │ +xn--fzc2c9e2c │ │ │ │ +xn--g2xx48c │ │ │ │ +xn--gckr3f0f │ │ │ │ +xn--gecrj9c │ │ │ │ +xn--h2brj9c │ │ │ │ +xn--hxt814e │ │ │ │ +xn--i1b6b1a6a2e │ │ │ │ +xn--imr513n │ │ │ │ +xn--io0a7i │ │ │ │ +xn--j1aef │ │ │ │ +xn--j1amh │ │ │ │ +xn--j6w193g │ │ │ │ +xn--jlq61u9w7b │ │ │ │ +xn--jvr189m │ │ │ │ +xn--kcrx77d1x4a │ │ │ │ +xn--kprw13d │ │ │ │ +xn--kpry57d │ │ │ │ +xn--kpu716f │ │ │ │ +xn--kput3i │ │ │ │ +xn--l1acc │ │ │ │ +xn--lgbbat1ad8j │ │ │ │ +xn--mgb2ddes │ │ │ │ +xn--mgb9awbf │ │ │ │ +xn--mgba3a3ejt │ │ │ │ +xn--mgba3a4f16a │ │ │ │ +xn--mgba3a4fra │ │ │ │ +xn--mgbaam7a8h │ │ │ │ +xn--mgbab2bd │ │ │ │ +xn--mgbayh7gpa │ │ │ │ +xn--mgbb9fbpob │ │ │ │ +xn--mgbbh1a71e │ │ │ │ +xn--mgbc0a9azcg │ │ │ │ +xn--mgberp4a5d4a87g │ │ │ │ +xn--mgberp4a5d4ar │ │ │ │ +xn--mgbqly7c0a67fbc │ │ │ │ +xn--mgbqly7cvafr │ │ │ │ +xn--mgbt3dhd │ │ │ │ +xn--mgbtf8fl │ │ │ │ +xn--mgbx4cd0ab │ │ │ │ +xn--mk1bu44c │ │ │ │ +xn--mxtq1m │ │ │ │ +xn--ngbc5azd │ │ │ │ +xn--ngbe9e0a │ │ │ │ +xn--nnx388a │ │ │ │ +xn--node │ │ │ │ +xn--nqv7f │ │ │ │ +xn--nqv7fs00ema │ │ │ │ +xn--nyqy26a │ │ │ │ +xn--o3cw4h │ │ │ │ +xn--ogbpf8fl │ │ │ │ +xn--p1acf │ │ │ │ +xn--p1ai │ │ │ │ +xn--pbt977c │ │ │ │ +xn--pgbs0dh │ │ │ │ +xn--pssy2u │ │ │ │ +xn--q9jyb4c │ │ │ │ +xn--qcka1pmc │ │ │ │ +xn--rhqv96g │ │ │ │ +xn--rovu88b │ │ │ │ +xn--s9brj9c │ │ │ │ +xn--ses554g │ │ │ │ +xn--t60b56a │ │ │ │ +xn--tckwe │ │ │ │ +xn--unup4y │ │ │ │ +xn--vermgensberater-ctb │ │ │ │ +xn--vermgensberatung-pwb │ │ │ │ +xn--vhquv │ │ │ │ +xn--vuq861b │ │ │ │ +xn--wgbh1c │ │ │ │ +xn--wgbl6a │ │ │ │ +xn--xhq521b │ │ │ │ +xn--xkc2al3hye2a │ │ │ │ +xn--xkc2dl3a5ee0h │ │ │ │ +xn--yfro4i67o │ │ │ │ +xn--ygbi2ammx │ │ │ │ +xn--zfr164b │ │ │ │ +yodobashi │ │ │ │ +yokohama │ │ │ │ +kawasaki │ │ │ │ +kitakyushu │ │ │ │ +yokohama │ │ │ │ +teledata │ │ │ │ +Network.PublicSuffixList.DataStructure │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +Network.PublicSuffixList.Serialize │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +'DecoderState │ │ │ │ +DecoderState │ │ │ │ +'CodePoint │ │ │ │ +CodePoint │ │ │ │ +'DecodeResultFailure │ │ │ │ +'DecodeResultSuccess │ │ │ │ +DecodeResult │ │ │ │ +Data.Streaming.Text │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN │ │ │ │ +DecoderState │ │ │ │ +CodePoint │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Text.DecodeResultSuccess │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Text.DecodeResultFailure │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Text.S0 │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Text.S1 │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Text.S2 │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Text.S3 │ │ │ │ +'PRError │ │ │ │ +PopperRes │ │ │ │ +'ZlibException │ │ │ │ +'Deflate │ │ │ │ +'Inflate │ │ │ │ +PRError │ │ │ │ +ZlibException │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN │ │ │ │ +Data.Streaming.Zlib │ │ │ │ +ZlibException │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.PRDone │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.PRNext │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.PRError │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.ZlibException │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Inflate │ │ │ │ +'StrategyFixed │ │ │ │ +'StrategyRLE │ │ │ │ +'StrategyHuffman │ │ │ │ +'StrategyFiltered │ │ │ │ +'StrategyDefault │ │ │ │ +Strategy │ │ │ │ +ZStreamStruct │ │ │ │ +toEnum{Strategy}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +succ{Strategy}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{Strategy}: tried to take `pred' of first tag in enumeration │ │ │ │ +./Data/Streaming/Zlib/Lowlevel.hs │ │ │ │ +Data.Streaming.Zlib.Lowlevel │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN │ │ │ │ +StrategyFixed │ │ │ │ +StrategyRLE │ │ │ │ +StrategyHuffman │ │ │ │ +StrategyFiltered │ │ │ │ +StrategyDefault │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Lowlevel.StrategyDefault │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Lowlevel.StrategyFiltered │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Lowlevel.StrategyHuffman │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Lowlevel.StrategyRLE │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Lowlevel.StrategyFixed │ │ │ │ +Codec.Compression.Zlib │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey │ │ │ │ +error when setting deflate dictionary │ │ │ │ +error when setting deflate dictionary, its length does not fit into CUInt │ │ │ │ +NeedDict is impossible! │ │ │ │ +BufferError should be impossible! │ │ │ │ +checkHeaderSplit: unexpected result of runStreamST │ │ │ │ +errorEmptyList │ │ │ │ +Pattern match failure in 'do' block at Codec/Compression/Zlib/Internal.hs:876:13-51 │ │ │ │ +, length = │ │ │ │ +index too large: │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +moduleError │ │ │ │ +error when setting inflate dictionary │ │ │ │ +error when setting inflate dictionary, its length does not fit into CUInt │ │ │ │ +cuint2int: cannot cast │ │ │ │ +int2cuint: cannot cast │ │ │ │ +, compressDictionary = │ │ │ │ +, compressBufferSize = │ │ │ │ +, compressStrategy = │ │ │ │ +, compressMemoryLevel = │ │ │ │ +, compressMethod = Deflated, compressWindowBits = │ │ │ │ +CompressParams {compressLevel = │ │ │ │ +, decompressAllMembers = │ │ │ │ +, decompressDictionary = │ │ │ │ +, decompressBufferSize = │ │ │ │ +DecompressParams {decompressWindowBits = │ │ │ │ +./Codec/Compression/Zlib/Internal.hs │ │ │ │ +'CompressInputRequired │ │ │ │ +'CompressOutputAvailable │ │ │ │ +'CompressStreamEnd │ │ │ │ +CompressStream │ │ │ │ +'DecompressStreamError │ │ │ │ +'DecompressStreamEnd │ │ │ │ +'DecompressInputRequired │ │ │ │ +'DecompressOutputAvailable │ │ │ │ +DecompressStream │ │ │ │ +'DataFormatError │ │ │ │ +'DictionaryMismatch │ │ │ │ +'DictionaryRequired │ │ │ │ +'TruncatedInput │ │ │ │ +'DecompressParams │ │ │ │ +DecompressParams │ │ │ │ +'CompressParams │ │ │ │ +CompressParams │ │ │ │ +compressSupplyInput │ │ │ │ +compressOutput │ │ │ │ +compressNext │ │ │ │ +decompressSupplyInput │ │ │ │ +decompressOutput │ │ │ │ +decompressNext │ │ │ │ +decompressUnconsumedInput │ │ │ │ +decompressStreamError │ │ │ │ +DecompressError │ │ │ │ +Codec.Compression.Zlib.Internal │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey │ │ │ │ +Codec.Compression.Zlib: compressed data stream format error ( │ │ │ │ +Codec.Compression.Zlib: given dictionary does not match the expected one │ │ │ │ +Codec.Compression.Zlib: compressed data stream requires custom dictionary │ │ │ │ +Codec.Compression.Zlib: premature end of compressed data stream │ │ │ │ +Codec/Compression/Zlib/Internal.hs:248:5-6|case │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.CompressInputRequired │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.CompressOutputAvailable │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.CompressStreamEnd │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DecompressInputRequired │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DecompressOutputAvailable │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DecompressStreamEnd │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DecompressStreamError │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.TruncatedInput │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DictionaryRequired │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DictionaryMismatch │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DataFormatError │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DecompressParams │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.CompressParams │ │ │ │ +CompressLevel must be in the range 0..9 │ │ │ │ +Codec.Compression.Zlib: version 1.1.x of the zlib C library does not support the 'gzip' format via the in-memory api, only the 'raw' and 'zlib' formats. │ │ │ │ +int2cuint: cannot cast │ │ │ │ +toEnum{Format}: tag ( │ │ │ │ +toEnum{Method}: tag ( │ │ │ │ +CompressionLevel │ │ │ │ +WindowBits │ │ │ │ +MemoryLevel │ │ │ │ +toEnum{CompressionStrategy}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +cuint2int: cannot cast │ │ │ │ +Codec.Compression.Zlib: custom dictionary needed │ │ │ │ +custom dictionary needed │ │ │ │ +buffer error │ │ │ │ +file error │ │ │ │ +stream error │ │ │ │ +data error │ │ │ │ +insufficient memory │ │ │ │ +incompatible zlib version │ │ │ │ +unexpected zlib status: │ │ │ │ +CompressionLevel must be in the range 0..9 │ │ │ │ +WindowBits must be in the range 9..15 │ │ │ │ +MemoryLevel must be in the range 1..9 │ │ │ │ +DictHash │ │ │ │ +pred{Format}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{Format}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{Method}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{Method}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{CompressionStrategy}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{CompressionStrategy}: tried to take `succ' of last tag in enumeration │ │ │ │ +Codec/Compression/Zlib/Stream.hsc │ │ │ │ +Codec.Compression.Zlib: │ │ │ │ +CompressionStrategy │ │ │ │ +MemoryLevel │ │ │ │ +WindowBits │ │ │ │ +CompressionLevel │ │ │ │ +Codec.Compression.Zlib.Stream │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey │ │ │ │ +HuffmanOnly │ │ │ │ +Filtered │ │ │ │ +DefaultStrategy │ │ │ │ +Deflated │ │ │ │ +GZipOrZlib │ │ │ │ +DictHash │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.State │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.DefaultStrategy │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Filtered │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.HuffmanOnly │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.RLE │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Fixed │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Deflated │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.GZip │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Zlib │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Raw │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.GZipOrZlib │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.NoFlush │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.SyncFlush │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.FullFlush │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Finish │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Block │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Ok │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.StreamEnd │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Error │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.NeedDict │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.FileError │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.StreamError │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.DataError │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.MemoryError │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.BufferError │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.VersionError │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Unexpected │ │ │ │ +rawSystem │ │ │ │ +runProcess │ │ │ │ +callProcess │ │ │ │ +spawnProcess │ │ │ │ +null command │ │ │ │ +ioException │ │ │ │ +runCommand │ │ │ │ +callCommand │ │ │ │ +spawnCommand │ │ │ │ +createProcess │ │ │ │ +readCreateProcessWithExitCode: Failed to get a stdin handle. │ │ │ │ +readCreateProcessWithExitCode: Failed to get a stderr handle. │ │ │ │ +readCreateProcessWithExitCode: Failed to get a stdout handle. │ │ │ │ +readCreateProcessWithExitCode │ │ │ │ +readCreateProcess: Failed to get a stdout handle. │ │ │ │ +readCreateProcess: Failed to get a stdin handle. │ │ │ │ +readCreateProcess │ │ │ │ +waitForProcess │ │ │ │ +waitForProcess(OpenExtHandle): this cannot happen │ │ │ │ +getProcessExitCode │ │ │ │ +terminateProcess with OpenExtHandle should not happen on POSIX. │ │ │ │ +terminateProcess │ │ │ │ +runInteractiveProcess │ │ │ │ +runInteractiveCommand │ │ │ │ +libraries/process/System/Process.hs │ │ │ │ fromJust │ │ │ │ -'Scientific │ │ │ │ -Data.Scientific.Scientific │ │ │ │ -base10Exponent │ │ │ │ -coefficient │ │ │ │ -fromRational has been applied to a repeating decimal which can't be represented as a Scientific! It's better to avoid performing fractional operations on Scientifics and convert them to other fractional types like Double as early as possible. │ │ │ │ -src/Data/Scientific.hs │ │ │ │ -Scientific │ │ │ │ -Data.Scientific │ │ │ │ -scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ -scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV:Data.Scientific.SP │ │ │ │ -scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV:Data.Scientific.Scientific │ │ │ │ -roundTo: bad Value │ │ │ │ -Negative exponent │ │ │ │ -Data.Scientific: uninitialised element │ │ │ │ -src/Utils.hs │ │ │ │ -scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ +System.Process │ │ │ │ +process-1.6.26.1-inplace │ │ │ │ +libraries/process/System/Process/Internals.hs │ │ │ │ +System.Process.Internals │ │ │ │ +process-1.6.26.1-inplace │ │ │ │ +handle is not a file descriptor │ │ │ │ +createProcess │ │ │ │ +'ProcRetHandles │ │ │ │ +ProcRetHandles │ │ │ │ +'ProcessHandle │ │ │ │ +ProcessHandle │ │ │ │ +'ClosedHandle │ │ │ │ +'OpenExtHandle │ │ │ │ +'OpenHandle │ │ │ │ +ProcessHandle__ │ │ │ │ +'CreateProcess │ │ │ │ +CreateProcess │ │ │ │ +'UseHandle │ │ │ │ +'NoStream │ │ │ │ +'CreatePipe │ │ │ │ +'Inherit │ │ │ │ +StdStream │ │ │ │ +'ShellCommand │ │ │ │ +'RawCommand │ │ │ │ +System.Process.Common │ │ │ │ +process-1.6.26.1-inplace │ │ │ │ +phdlProcessHandle │ │ │ │ +phdlJobHandle │ │ │ │ +, new_session = │ │ │ │ +, create_new_console = │ │ │ │ +, detach_console = │ │ │ │ +, delegate_ctlc = │ │ │ │ +, create_group = │ │ │ │ +, close_fds = │ │ │ │ +, std_err = │ │ │ │ +, std_out = │ │ │ │ +, std_in = │ │ │ │ +, env = │ │ │ │ +, cwd = │ │ │ │ +CreateProcess {cmdspec = │ │ │ │ +, use_process_jobs = │ │ │ │ +, child_user = │ │ │ │ +, child_group = │ │ │ │ +libraries/process/System/Process/Common.hs:203:13-14|case │ │ │ │ +UseHandle │ │ │ │ +NoStream │ │ │ │ +CreatePipe │ │ │ │ +RawCommand │ │ │ │ +ShellCommand │ │ │ │ +libraries/process/System/Process/Common.hs:176:19-20|case │ │ │ │ +process-1.6.26.1-inplace:System.Process.Common.ProcRetHandles │ │ │ │ +process-1.6.26.1-inplace:System.Process.Common.ProcessHandle │ │ │ │ +process-1.6.26.1-inplace:System.Process.Common.OpenHandle │ │ │ │ +process-1.6.26.1-inplace:System.Process.Common.OpenExtHandle │ │ │ │ +process-1.6.26.1-inplace:System.Process.Common.ClosedHandle │ │ │ │ +process-1.6.26.1-inplace:System.Process.Common.CreateProcess │ │ │ │ +process-1.6.26.1-inplace:System.Process.Common.Inherit │ │ │ │ +process-1.6.26.1-inplace:System.Process.Common.UseHandle │ │ │ │ +process-1.6.26.1-inplace:System.Process.Common.CreatePipe │ │ │ │ +process-1.6.26.1-inplace:System.Process.Common.NoStream │ │ │ │ +process-1.6.26.1-inplace:System.Process.Common.ShellCommand │ │ │ │ +process-1.6.26.1-inplace:System.Process.Common.RawCommand │ │ │ │ +process-1.6.26.1-inplace │ │ │ │ +System.Process.Posix │ │ │ │ +libraries/process/System/Process/Posix.hs │ │ │ │ end of input │ │ │ │ Arg: eta │ │ │ │ Type: ParseError -> Identity b │ │ │ │ In module `Network.URI' │ │ │ │ IPv6 address │ │ │ │ IPv4 Address │ │ │ │ Name character │ │ │ │ @@ -14200,207 +13254,14 @@ │ │ │ │ network-uri-2.6.4.2-BXV0MtFcaF6BxSkElkpvb1 │ │ │ │ Network.URI │ │ │ │ ./Network/URI.hs │ │ │ │ IP address literal │ │ │ │ Registered name │ │ │ │ network-uri-2.6.4.2-BXV0MtFcaF6BxSkElkpvb1:Network.URI.URI │ │ │ │ network-uri-2.6.4.2-BXV0MtFcaF6BxSkElkpvb1:Network.URI.URIAuth │ │ │ │ -Math.NumberTheory.Logarithms.integerLogBase: argument must be positive. │ │ │ │ -Math.NumberTheory.Logarithms.integerLogBase: base must be greater than one. │ │ │ │ -Math.NumberTheory.Logarithms.naturalLogBase: argument must be positive. │ │ │ │ -Math.NumberTheory.Logarithms.naturalLogBase: base must be greater than one. │ │ │ │ -Math.NumberTheory.Logarithms.integerLog10: argument must be positive │ │ │ │ -Math.NumberTheory.Logarithms.naturalaLog10: argument must be non-zero │ │ │ │ -Math.NumberTheory.Logarithms.naturalLog2: argument must be non-zero │ │ │ │ -Math.NumberTheory.Logarithms.integerLog2: argument must be positive │ │ │ │ -Math.NumberTheory.Logarithms.wordLog2: argument must not be 0. │ │ │ │ -Math.NumberTheory.Logarithms.intLog2: argument must be positive │ │ │ │ -src/Math/NumberTheory/Logarithms.hs │ │ │ │ -Math.NumberTheory.Logarithms │ │ │ │ -integer-logarithms-1.0.4-EGUePRItLn25BOip7X1eqQ │ │ │ │ -Negative exponent │ │ │ │ -'C:MonadPrimBase │ │ │ │ -MonadPrimBase │ │ │ │ -'C:MonadPrim │ │ │ │ -MonadPrim │ │ │ │ -PrimBase │ │ │ │ -PrimMonad │ │ │ │ -Control.Monad.Primitive │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrimBase │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrim │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimBase │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimMonad │ │ │ │ -'PrimStorable │ │ │ │ -PrimStorable │ │ │ │ -Data.Primitive.Types: implementation mistake in `Prim` instance │ │ │ │ -./Data/Primitive/Types.hs │ │ │ │ -Data.Primitive.Types │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -undefined │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Types.C:Prim │ │ │ │ -'PushArray │ │ │ │ -'EmptyStack │ │ │ │ -ArrayStack │ │ │ │ -'MutableArray │ │ │ │ -MutableArray │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -fromJust │ │ │ │ -fromList │ │ │ │ -Data.Primitive.Array.Array │ │ │ │ -unsafeArrayFromListN' │ │ │ │ -GHC.Internal.Base │ │ │ │ -ghc-internal │ │ │ │ -GHC.Types │ │ │ │ -ghc-prim │ │ │ │ -emptyArray# │ │ │ │ -negative multiplier │ │ │ │ -mfix for Data.Primitive.Array applied to strict function. │ │ │ │ -mzipWith │ │ │ │ -mapArray' │ │ │ │ -bad indexing │ │ │ │ -traverse │ │ │ │ -toConstr │ │ │ │ -Data.Primitive.Array.MutableArray │ │ │ │ -infinite arrays are not well defined │ │ │ │ -uninitialized element │ │ │ │ -list length less than specified size │ │ │ │ -list length greater than specified size │ │ │ │ -fromListN │ │ │ │ -impossible │ │ │ │ -emptyArray │ │ │ │ -empty array │ │ │ │ -Data.Primitive.Array. │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -Data.Primitive.Array │ │ │ │ -./Data/Primitive/Array.hs │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.PushArray │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.EmptyStack │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.MutableArray │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.Array │ │ │ │ -list length less than specified size │ │ │ │ -list length greater than specified size │ │ │ │ -byteArrayFromListN │ │ │ │ -Data.Primitive.ByteArray. │ │ │ │ -./Data/Primitive/ByteArray.hs │ │ │ │ -Data.Primitive.ByteArray │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -Data.Primitive.MutVar │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.MutVar.MutVar │ │ │ │ -fromList │ │ │ │ -'FromListNTag │ │ │ │ -'FromListTag │ │ │ │ -Data.Primitive.Internal.Read │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListTag │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListNTag │ │ │ │ -Hashable2 │ │ │ │ -Hashable1 │ │ │ │ -'C:Hashable │ │ │ │ -Hashable │ │ │ │ -GHashable │ │ │ │ -'HashArgs1 │ │ │ │ -'HashArgs0 │ │ │ │ -HashArgs │ │ │ │ -Data.Hashable.Class │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.Hashed │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.SP │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable2 │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable1 │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.HashArgs0 │ │ │ │ -K@~Data.Hashable.LowLevel │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ -libraries/filepath/System/FilePath/Internal.hs │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ -ghc-internal │ │ │ │ -lastError │ │ │ │ -System.FilePath.Posix │ │ │ │ -filepath-1.5.4.0-inplace │ │ │ │ -System.OsPath │ │ │ │ -filepath-1.5.4.0-inplace │ │ │ │ -libraries/filepath/System/OsPath/Posix/../../FilePath/Internal.hs │ │ │ │ -System.OsPath.Posix.Internal │ │ │ │ -filepath-1.5.4.0-inplace │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -System.OsString.Encoding.Internal │ │ │ │ -EncodingException │ │ │ │ -Cannot decode byte '\x │ │ │ │ -Cannot decode input: │ │ │ │ -'EncodingError │ │ │ │ -UTF-16LE_b │ │ │ │ -os-string-2.0.7-inplace:System.OsString.Encoding.Internal.EncodingError │ │ │ │ -libraries/os-string/System/OsString/Internal/Exception.hs │ │ │ │ -System.OsString.Internal.Exception │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -'OsString │ │ │ │ -OsString │ │ │ │ -'PosixChar │ │ │ │ -PosixChar │ │ │ │ -'WindowsChar │ │ │ │ -WindowsChar │ │ │ │ -'PosixString │ │ │ │ -'WindowsString │ │ │ │ -PosixString │ │ │ │ -System.OsString.Internal.Types │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -WindowsString │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -GHC.Types │ │ │ │ -ghc-prim │ │ │ │ -illegal QuasiQuote (allowed as expression or pattern only, used as a type) │ │ │ │ -illegal QuasiQuote (allowed as expression or pattern only, used as a declaration) │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -System.OsString.Posix │ │ │ │ -libraries/os-string/System/OsString/Common.hs │ │ │ │ -System.OsPath.Data.ByteString.Short. │ │ │ │ -moduleError │ │ │ │ -empty ShortByteString │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -System.OsString.Data.ByteString.Short.Internal │ │ │ │ -libraries/os-string/System/OsString/Data/ByteString/Short/Internal.hs │ │ │ │ -Uneven number of bytes: │ │ │ │ -. This is not a Word16 bytestream. │ │ │ │ -os-string-2.0.7-inplace:System.OsString.Data.ByteString.Short.Internal.MBA# │ │ │ │ -os-string-2.0.7-inplace:System.OsString.Data.ByteString.Short.Internal.BA# │ │ │ │ -'Handler │ │ │ │ -MonadMask │ │ │ │ -'ExitCaseException │ │ │ │ -'ExitCaseSuccess │ │ │ │ -'ExitCaseAbort │ │ │ │ -ExitCase │ │ │ │ -MonadCatch │ │ │ │ -MonadThrow │ │ │ │ -ExitCaseAbort │ │ │ │ -ExitCaseException │ │ │ │ -ExitCaseSuccess │ │ │ │ -uninterruptibleMask │ │ │ │ -generalBracket │ │ │ │ -exceptions-0.10.9-inplace │ │ │ │ -Control.Monad.Catch │ │ │ │ -libraries/exceptions/src/Control/Monad/Catch.hs │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.Handler │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadMask │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseSuccess │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseException │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseAbort │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadCatch │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadThrow │ │ │ │ -reading from a TChan created by newBroadcastTChanIO; use dupTChan first │ │ │ │ -reading from a TChan created by newBroadcastTChan; use dupTChan first │ │ │ │ -libraries/stm/Control/Concurrent/STM/TChan.hs │ │ │ │ -Control.Concurrent.STM.TChan │ │ │ │ -stm-2.5.3.1-inplace │ │ │ │ -stm-2.5.3.1-inplace:Control.Concurrent.STM.TChan.TChan │ │ │ │ -stm-2.5.3.1-inplace:Control.Concurrent.STM.TChan.TNil │ │ │ │ -stm-2.5.3.1-inplace:Control.Concurrent.STM.TChan.TCons │ │ │ │ Text.Parsec.Combinator │ │ │ │ parsec-3.1.18.0-inplace │ │ │ │ backtracked │ │ │ │ end of input │ │ │ │ 'ParseError │ │ │ │ 'Message │ │ │ │ 'UnExpect │ │ │ │ @@ -14445,14 +13306,1069 @@ │ │ │ │ parse error at │ │ │ │ parsec-3.1.18.0-inplace:Text.Parsec.Prim.C:Stream │ │ │ │ parsec-3.1.18.0-inplace:Text.Parsec.Prim.Ok │ │ │ │ parsec-3.1.18.0-inplace:Text.Parsec.Prim.Error │ │ │ │ parsec-3.1.18.0-inplace:Text.Parsec.Prim.State │ │ │ │ parsec-3.1.18.0-inplace:Text.Parsec.Prim.Consumed │ │ │ │ parsec-3.1.18.0-inplace:Text.Parsec.Prim.Empty │ │ │ │ +IPv4 field list length != 4 │ │ │ │ +enumFromThenTo: Incompatible IP families │ │ │ │ +enumFromTo: Incompatible IP families │ │ │ │ +enumFromThen: Incompatible IP families │ │ │ │ +toIPv6 field list length != 8 │ │ │ │ +ip4ToIp6 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +fromJust │ │ │ │ +Data.IP.Addr.IPv4 │ │ │ │ +Data.IP.Addr.IPv6 │ │ │ │ +Data.IP.Addr.IP │ │ │ │ +toIPv6b field list length != 16 │ │ │ │ +./Data/IP/Addr.hs │ │ │ │ +Data.IP.Addr │ │ │ │ +iproute-1.7.15-DXPWbbWrQlzGQlteaJ6ZG1 │ │ │ │ +errorEmptyList │ │ │ │ +ghc-internal │ │ │ │ +GHC.Internal.List │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +iproute-1.7.15-DXPWbbWrQlzGQlteaJ6ZG1:Data.IP.Addr.IPv4 │ │ │ │ +iproute-1.7.15-DXPWbbWrQlzGQlteaJ6ZG1:Data.IP.Addr.IPv6 │ │ │ │ +Network.Socket.ByteString.sendManyTo │ │ │ │ +Network.Socket.ByteString.sendMany │ │ │ │ +etwork.Socket.ByteString.recv │ │ │ │ +Network.Socket.ByteString.IO │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp │ │ │ │ +Network.Socket.ByteString.Internal │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp │ │ │ │ +non-positive length │ │ │ │ +Nothing) │ │ │ │ +, service name: │ │ │ │ +, host name: │ │ │ │ +Network.Socket.getAddrInfo (called with preferred socket type/protocol: │ │ │ │ +Nothing} │ │ │ │ +, addrCanonName = │ │ │ │ +, addrAddress = │ │ │ │ +, addrProtocol = │ │ │ │ +, addrSocketType = │ │ │ │ +, addrFamily = │ │ │ │ +AddrInfo {addrFlags = │ │ │ │ +, socket address: │ │ │ │ +, service name lookup: │ │ │ │ +, hostname lookup: │ │ │ │ +Network.Socket.getNameInfo (called with flags: │ │ │ │ +getaddrinfo must return at least one addrinfo │ │ │ │ +'C:GetAddrInfo │ │ │ │ +GetAddrInfo │ │ │ │ +'NI_NUMERICSERV │ │ │ │ +'NI_NUMERICHOST │ │ │ │ +'NI_NOFQDN │ │ │ │ +'NI_NAMEREQD │ │ │ │ +'NI_DGRAM │ │ │ │ +NameInfoFlag │ │ │ │ +'AddrInfo │ │ │ │ +AddrInfo │ │ │ │ +'AI_V4MAPPED │ │ │ │ +'AI_PASSIVE │ │ │ │ +'AI_NUMERICSERV │ │ │ │ +'AI_NUMERICHOST │ │ │ │ +'AI_CANONNAME │ │ │ │ +'AI_ADDRCONFIG │ │ │ │ +AddrInfoFlag │ │ │ │ +Network.Socket.Info │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp │ │ │ │ +NI_NUMERICSERV │ │ │ │ +NI_NUMERICHOST │ │ │ │ +NI_NOFQDN │ │ │ │ +NI_NAMEREQD │ │ │ │ +NI_DGRAM │ │ │ │ +AI_V4MAPPED │ │ │ │ +AI_PASSIVE │ │ │ │ +AI_NUMERICSERV │ │ │ │ +AI_NUMERICHOST │ │ │ │ +AI_CANONNAME │ │ │ │ +AI_ADDRCONFIG │ │ │ │ +errorEmptyList │ │ │ │ +ghc-internal │ │ │ │ +GHC.Internal.List │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.NI_DGRAM │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.NI_NAMEREQD │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.NI_NOFQDN │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.NI_NUMERICHOST │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.NI_NUMERICSERV │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.AddrInfo │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.AI_ADDRCONFIG │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.AI_ALL │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.AI_CANONNAME │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.AI_NUMERICHOST │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.AI_NUMERICSERV │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.AI_PASSIVE │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.AI_V4MAPPED │ │ │ │ +RecvIPv6PktInfo │ │ │ │ +RecvIPv6TClass │ │ │ │ +RecvIPv6HopLimit │ │ │ │ +IPv6Only │ │ │ │ +DontFragment │ │ │ │ +RecvIPv4PktInfo │ │ │ │ +RecvIPv4TOS │ │ │ │ +RecvIPv4TTL │ │ │ │ +TimeToLive │ │ │ │ +UserTimeout │ │ │ │ +MaxSegment │ │ │ │ +UseLoopBack │ │ │ │ +SendTimeOut │ │ │ │ +RecvTimeOut │ │ │ │ +SendLowWater │ │ │ │ +RecvLowWater │ │ │ │ +ReusePort │ │ │ │ +OOBInline │ │ │ │ +KeepInit │ │ │ │ +KeepAlive │ │ │ │ +RecvBuffer │ │ │ │ +SendBuffer │ │ │ │ +Broadcast │ │ │ │ +DontRoute │ │ │ │ +SoProtocol │ │ │ │ +SoDomain │ │ │ │ +ReuseAddr │ │ │ │ +UnsupportedSocketOption │ │ │ │ +Network.Socket.setSockOpt │ │ │ │ +Network/Socket/Options.hsc │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Foreign/Marshal/Alloc.hs │ │ │ │ +GHC.Internal.Foreign.Marshal.Alloc │ │ │ │ +ghc-internal │ │ │ │ +undefined │ │ │ │ +Network.Socket.getSockOpt │ │ │ │ +'SocketTimeout │ │ │ │ +SocketTimeout │ │ │ │ +'SockOptValue │ │ │ │ +SockOptValue │ │ │ │ +'StructLinger │ │ │ │ +StructLinger │ │ │ │ +'SockOpt │ │ │ │ +SocketOption │ │ │ │ +Network.Socket.Options │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp │ │ │ │ +SocketTimeout │ │ │ │ +, sl_linger = │ │ │ │ +StructLinger {sl_onoff = │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Options.SockOptValue │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Options.StructLinger │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Options.SockOpt │ │ │ │ +Network.Socket.ReadShow │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp │ │ │ │ +Network.Socket.bind │ │ │ │ +Network.Socket.listen │ │ │ │ +Network.Socket.accept │ │ │ │ +Network.Socket.socket │ │ │ │ +Network.Socket.connect: : │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [pc, #4] @ be2c <__libc_start_main@plt-0x4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr pc, [lr, #8]! │ │ │ │ - msreq CPSR_, #252, 26 @ 0x3f00 │ │ │ │ + @ instruction: 0x0320ee0c │ │ │ │ │ │ │ │ 0000be30 <__libc_start_main@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #3580]! @ 0xdfc │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #3596]! @ 0xe0c │ │ │ │ │ │ │ │ 0000be3c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #3572]! @ 0xdf4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #3588]! @ 0xe04 │ │ │ │ │ │ │ │ 0000be48 <__gmon_start__@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #3564]! @ 0xdec │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #3580]! @ 0xdfc │ │ │ │ │ │ │ │ 0000be54 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #3556]! @ 0xde4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #3572]! @ 0xdf4 │ │ │ │ │ │ │ │ 0000be60 <__ioctl_time64@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #3548]! @ 0xddc │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #3564]! @ 0xdec │ │ │ │ │ │ │ │ 0000be6c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #3540]! @ 0xdd4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #3556]! @ 0xde4 │ │ │ │ │ │ │ │ 0000be78 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #3532]! @ 0xdcc │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #3548]! @ 0xddc │ │ │ │ │ │ │ │ 0000be84 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #3524]! @ 0xdc4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #3540]! @ 0xdd4 │ │ │ │ │ │ │ │ 0000be90 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #3516]! @ 0xdbc │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #3532]! @ 0xdcc │ │ │ │ │ │ │ │ 0000be9c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #3508]! @ 0xdb4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #3524]! @ 0xdc4 │ │ │ │ │ │ │ │ 0000bea8 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #3500]! @ 0xdac │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #3516]! @ 0xdbc │ │ │ │ │ │ │ │ 0000beb4 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #3492]! @ 0xda4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #3508]! @ 0xdb4 │ │ │ │ │ │ │ │ 0000bec0 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #3484]! @ 0xd9c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #3500]! @ 0xdac │ │ │ │ │ │ │ │ 0000becc : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #3476]! @ 0xd94 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #3492]! @ 0xda4 │ │ │ │ │ │ │ │ 0000bed8 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #3468]! @ 0xd8c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #3484]! @ 0xd9c │ │ │ │ │ │ │ │ 0000bee4 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #3460]! @ 0xd84 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #3476]! @ 0xd94 │ │ │ │ │ │ │ │ 0000bef0 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #3452]! @ 0xd7c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #3468]! @ 0xd8c │ │ │ │ │ │ │ │ 0000befc <__gettimeofday64@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #3444]! @ 0xd74 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #3460]! @ 0xd84 │ │ │ │ │ │ │ │ 0000bf08 <__assert_fail@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #3436]! @ 0xd6c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #3452]! @ 0xd7c │ │ │ │ │ │ │ │ 0000bf14 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #3428]! @ 0xd64 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #3444]! @ 0xd74 │ │ │ │ │ │ │ │ 0000bf20 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #3420]! @ 0xd5c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #3436]! @ 0xd6c │ │ │ │ │ │ │ │ 0000bf2c <__gmpn_popcount@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #3412]! @ 0xd54 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #3428]! @ 0xd64 │ │ │ │ │ │ │ │ 0000bf38 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #3420]! @ 0xd5c │ │ │ │ + │ │ │ │ +0000bf44 : │ │ │ │ + add ip, pc, #52428800 @ 0x3200000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #3412]! @ 0xd54 │ │ │ │ + │ │ │ │ +0000bf50 : │ │ │ │ + add ip, pc, #52428800 @ 0x3200000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3404]! @ 0xd4c │ │ │ │ │ │ │ │ -0000bf44 : │ │ │ │ +0000bf5c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3396]! @ 0xd44 │ │ │ │ │ │ │ │ -0000bf50 : │ │ │ │ +0000bf68 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3388]! @ 0xd3c │ │ │ │ │ │ │ │ -0000bf5c : │ │ │ │ +0000bf74 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3380]! @ 0xd34 │ │ │ │ │ │ │ │ -0000bf68 : │ │ │ │ +0000bf80 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3372]! @ 0xd2c │ │ │ │ │ │ │ │ -0000bf74 : │ │ │ │ +0000bf8c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3364]! @ 0xd24 │ │ │ │ │ │ │ │ -0000bf80 : │ │ │ │ +0000bf98 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3356]! @ 0xd1c │ │ │ │ │ │ │ │ -0000bf8c : │ │ │ │ +0000bfa4 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3348]! @ 0xd14 │ │ │ │ │ │ │ │ -0000bf98 : │ │ │ │ +0000bfb0 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3340]! @ 0xd0c │ │ │ │ │ │ │ │ -0000bfa4 : │ │ │ │ +0000bfbc : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3332]! @ 0xd04 │ │ │ │ │ │ │ │ -0000bfb0 : │ │ │ │ +0000bfc8 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3324]! @ 0xcfc │ │ │ │ │ │ │ │ -0000bfbc : │ │ │ │ +0000bfd4 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3316]! @ 0xcf4 │ │ │ │ │ │ │ │ -0000bfc8 : │ │ │ │ +0000bfe0 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3308]! @ 0xcec │ │ │ │ │ │ │ │ -0000bfd4 : │ │ │ │ +0000bfec : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3300]! @ 0xce4 │ │ │ │ │ │ │ │ -0000bfe0 : │ │ │ │ +0000bff8 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3292]! @ 0xcdc │ │ │ │ │ │ │ │ -0000bfec : │ │ │ │ +0000c004 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3284]! @ 0xcd4 │ │ │ │ │ │ │ │ -0000bff8 : │ │ │ │ +0000c010 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3276]! @ 0xccc │ │ │ │ │ │ │ │ -0000c004 : │ │ │ │ +0000c01c <__fcntl_time64@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3268]! @ 0xcc4 │ │ │ │ │ │ │ │ -0000c010 : │ │ │ │ +0000c028 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3260]! @ 0xcbc │ │ │ │ │ │ │ │ -0000c01c : │ │ │ │ +0000c034 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3252]! @ 0xcb4 │ │ │ │ │ │ │ │ -0000c028 : │ │ │ │ +0000c040 <__errno_location@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3244]! @ 0xcac │ │ │ │ │ │ │ │ -0000c034 : │ │ │ │ +0000c04c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3236]! @ 0xca4 │ │ │ │ │ │ │ │ -0000c040 : │ │ │ │ +0000c058 <_exit@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3228]! @ 0xc9c │ │ │ │ │ │ │ │ -0000c04c : │ │ │ │ +0000c064 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3220]! @ 0xc94 │ │ │ │ │ │ │ │ -0000c058 : │ │ │ │ +0000c070 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3212]! @ 0xc8c │ │ │ │ │ │ │ │ -0000c064 : │ │ │ │ +0000c07c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3204]! @ 0xc84 │ │ │ │ │ │ │ │ -0000c070 : │ │ │ │ +0000c088 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3196]! @ 0xc7c │ │ │ │ │ │ │ │ -0000c07c : │ │ │ │ +0000c094 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3188]! @ 0xc74 │ │ │ │ │ │ │ │ -0000c088 : │ │ │ │ +0000c0a0 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3180]! @ 0xc6c │ │ │ │ │ │ │ │ -0000c094 : │ │ │ │ +0000c0ac : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3172]! @ 0xc64 │ │ │ │ │ │ │ │ -0000c0a0 : │ │ │ │ +0000c0b8 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3164]! @ 0xc5c │ │ │ │ │ │ │ │ -0000c0ac : │ │ │ │ +0000c0c4 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3156]! @ 0xc54 │ │ │ │ │ │ │ │ -0000c0b8 : │ │ │ │ +0000c0d0 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3148]! @ 0xc4c │ │ │ │ │ │ │ │ -0000c0c4 : │ │ │ │ +0000c0dc : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3140]! @ 0xc44 │ │ │ │ │ │ │ │ -0000c0d0 : │ │ │ │ +0000c0e8 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3132]! @ 0xc3c │ │ │ │ │ │ │ │ -0000c0dc : │ │ │ │ +0000c0f4 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3124]! @ 0xc34 │ │ │ │ │ │ │ │ -0000c0e8 : │ │ │ │ +0000c100 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3116]! @ 0xc2c │ │ │ │ │ │ │ │ -0000c0f4 : │ │ │ │ +0000c10c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3108]! @ 0xc24 │ │ │ │ │ │ │ │ -0000c100 : │ │ │ │ +0000c118 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3100]! @ 0xc1c │ │ │ │ │ │ │ │ -0000c10c : │ │ │ │ +0000c124 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3092]! @ 0xc14 │ │ │ │ │ │ │ │ -0000c118 : │ │ │ │ +0000c130 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3084]! @ 0xc0c │ │ │ │ │ │ │ │ -0000c124 : │ │ │ │ +0000c13c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3076]! @ 0xc04 │ │ │ │ │ │ │ │ -0000c130 : │ │ │ │ +0000c148 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3068]! @ 0xbfc │ │ │ │ │ │ │ │ -0000c13c <__fcntl_time64@plt>: │ │ │ │ +0000c154 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3060]! @ 0xbf4 │ │ │ │ │ │ │ │ -0000c148 : │ │ │ │ +0000c160 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3052]! @ 0xbec │ │ │ │ │ │ │ │ -0000c154 : │ │ │ │ +0000c16c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3044]! @ 0xbe4 │ │ │ │ │ │ │ │ -0000c160 <__errno_location@plt>: │ │ │ │ +0000c178 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3036]! @ 0xbdc │ │ │ │ │ │ │ │ -0000c16c : │ │ │ │ +0000c184 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3028]! @ 0xbd4 │ │ │ │ │ │ │ │ -0000c178 <_exit@plt>: │ │ │ │ +0000c190 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3020]! @ 0xbcc │ │ │ │ │ │ │ │ -0000c184 : │ │ │ │ +0000c19c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3012]! @ 0xbc4 │ │ │ │ │ │ │ │ -0000c190 : │ │ │ │ +0000c1a8 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #3004]! @ 0xbbc │ │ │ │ │ │ │ │ -0000c19c : │ │ │ │ +0000c1b4 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2996]! @ 0xbb4 │ │ │ │ │ │ │ │ -0000c1a8 : │ │ │ │ +0000c1c0 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2988]! @ 0xbac │ │ │ │ │ │ │ │ -0000c1b4 : │ │ │ │ +0000c1cc : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2980]! @ 0xba4 │ │ │ │ │ │ │ │ -0000c1c0 : │ │ │ │ +0000c1d8 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2972]! @ 0xb9c │ │ │ │ │ │ │ │ -0000c1cc : │ │ │ │ +0000c1e4 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2964]! @ 0xb94 │ │ │ │ │ │ │ │ -0000c1d8 : │ │ │ │ +0000c1f0 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2956]! @ 0xb8c │ │ │ │ │ │ │ │ -0000c1e4 : │ │ │ │ +0000c1fc : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2948]! @ 0xb84 │ │ │ │ │ │ │ │ -0000c1f0 : │ │ │ │ +0000c208 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2940]! @ 0xb7c │ │ │ │ │ │ │ │ -0000c1fc : │ │ │ │ +0000c214 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2932]! @ 0xb74 │ │ │ │ │ │ │ │ -0000c208 : │ │ │ │ +0000c220 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2924]! @ 0xb6c │ │ │ │ │ │ │ │ -0000c214 : │ │ │ │ +0000c22c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2916]! @ 0xb64 │ │ │ │ │ │ │ │ -0000c220 : │ │ │ │ +0000c238 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2908]! @ 0xb5c │ │ │ │ │ │ │ │ -0000c22c : │ │ │ │ +0000c244 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2900]! @ 0xb54 │ │ │ │ │ │ │ │ -0000c238 : │ │ │ │ +0000c250 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2892]! @ 0xb4c │ │ │ │ │ │ │ │ -0000c244 : │ │ │ │ +0000c25c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2884]! @ 0xb44 │ │ │ │ │ │ │ │ -0000c250 : │ │ │ │ +0000c268 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2876]! @ 0xb3c │ │ │ │ │ │ │ │ -0000c25c : │ │ │ │ +0000c274 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2868]! @ 0xb34 │ │ │ │ │ │ │ │ -0000c268 : │ │ │ │ +0000c280 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2860]! @ 0xb2c │ │ │ │ │ │ │ │ -0000c274 : │ │ │ │ +0000c28c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2852]! @ 0xb24 │ │ │ │ │ │ │ │ -0000c280 : │ │ │ │ +0000c298 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2844]! @ 0xb1c │ │ │ │ │ │ │ │ -0000c28c : │ │ │ │ +0000c2a4 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2836]! @ 0xb14 │ │ │ │ │ │ │ │ -0000c298 : │ │ │ │ +0000c2b0 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2828]! @ 0xb0c │ │ │ │ │ │ │ │ -0000c2a4 : │ │ │ │ +0000c2bc : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2820]! @ 0xb04 │ │ │ │ │ │ │ │ -0000c2b0 : │ │ │ │ +0000c2c8 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2812]! @ 0xafc │ │ │ │ │ │ │ │ -0000c2bc : │ │ │ │ +0000c2d4 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2804]! @ 0xaf4 │ │ │ │ │ │ │ │ -0000c2c8 : │ │ │ │ +0000c2e0 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2796]! @ 0xaec │ │ │ │ │ │ │ │ -0000c2d4 : │ │ │ │ +0000c2ec : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2788]! @ 0xae4 │ │ │ │ │ │ │ │ -0000c2e0 : │ │ │ │ +0000c2f8 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2780]! @ 0xadc │ │ │ │ │ │ │ │ -0000c2ec : │ │ │ │ +0000c304 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2772]! @ 0xad4 │ │ │ │ │ │ │ │ -0000c2f8 : │ │ │ │ +0000c310 <__utimensat64@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2764]! @ 0xacc │ │ │ │ │ │ │ │ -0000c304 <__utimensat64@plt>: │ │ │ │ +0000c31c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2756]! @ 0xac4 │ │ │ │ │ │ │ │ -0000c310 : │ │ │ │ +0000c328 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2748]! @ 0xabc │ │ │ │ │ │ │ │ -0000c31c : │ │ │ │ +0000c334 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2740]! @ 0xab4 │ │ │ │ │ │ │ │ -0000c328 : │ │ │ │ +0000c340 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2732]! @ 0xaac │ │ │ │ │ │ │ │ -0000c334 : │ │ │ │ +0000c34c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2724]! @ 0xaa4 │ │ │ │ │ │ │ │ -0000c340 : │ │ │ │ +0000c358 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2716]! @ 0xa9c │ │ │ │ │ │ │ │ -0000c34c : │ │ │ │ +0000c364 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2708]! @ 0xa94 │ │ │ │ │ │ │ │ -0000c358 : │ │ │ │ +0000c370 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2700]! @ 0xa8c │ │ │ │ │ │ │ │ -0000c364 : │ │ │ │ +0000c37c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2692]! @ 0xa84 │ │ │ │ │ │ │ │ -0000c370 : │ │ │ │ +0000c388 <__lstat64_time64@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2684]! @ 0xa7c │ │ │ │ │ │ │ │ -0000c37c <__lstat64_time64@plt>: │ │ │ │ +0000c394 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2676]! @ 0xa74 │ │ │ │ │ │ │ │ -0000c388 : │ │ │ │ +0000c3a0 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2668]! @ 0xa6c │ │ │ │ │ │ │ │ -0000c394 : │ │ │ │ +0000c3ac : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2660]! @ 0xa64 │ │ │ │ │ │ │ │ -0000c3a0 : │ │ │ │ +0000c3b8 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2652]! @ 0xa5c │ │ │ │ │ │ │ │ -0000c3ac : │ │ │ │ +0000c3c4 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2644]! @ 0xa54 │ │ │ │ │ │ │ │ -0000c3b8 : │ │ │ │ +0000c3d0 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2636]! @ 0xa4c │ │ │ │ │ │ │ │ -0000c3c4 : │ │ │ │ +0000c3dc : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2628]! @ 0xa44 │ │ │ │ │ │ │ │ -0000c3d0 : │ │ │ │ +0000c3e8 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2620]! @ 0xa3c │ │ │ │ │ │ │ │ -0000c3dc : │ │ │ │ +0000c3f4 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2612]! @ 0xa34 │ │ │ │ │ │ │ │ -0000c3e8 : │ │ │ │ +0000c400 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2604]! @ 0xa2c │ │ │ │ │ │ │ │ -0000c3f4 : │ │ │ │ +0000c40c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2596]! @ 0xa24 │ │ │ │ │ │ │ │ -0000c400 : │ │ │ │ +0000c418 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2588]! @ 0xa1c │ │ │ │ │ │ │ │ -0000c40c : │ │ │ │ +0000c424 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2580]! @ 0xa14 │ │ │ │ │ │ │ │ -0000c418 : │ │ │ │ +0000c430 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2572]! @ 0xa0c │ │ │ │ │ │ │ │ -0000c424 : │ │ │ │ +0000c43c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2564]! @ 0xa04 │ │ │ │ │ │ │ │ -0000c430 : │ │ │ │ +0000c448 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2556]! @ 0x9fc │ │ │ │ │ │ │ │ -0000c43c : │ │ │ │ +0000c454 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2548]! @ 0x9f4 │ │ │ │ │ │ │ │ -0000c448 : │ │ │ │ +0000c460 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2540]! @ 0x9ec │ │ │ │ │ │ │ │ -0000c454 : │ │ │ │ +0000c46c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2532]! @ 0x9e4 │ │ │ │ │ │ │ │ -0000c460 : │ │ │ │ +0000c478 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2524]! @ 0x9dc │ │ │ │ │ │ │ │ -0000c46c : │ │ │ │ +0000c484 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2516]! @ 0x9d4 │ │ │ │ │ │ │ │ -0000c478 : │ │ │ │ +0000c490 <__clock_getres64@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2508]! @ 0x9cc │ │ │ │ │ │ │ │ -0000c484 <__clock_getres64@plt>: │ │ │ │ +0000c49c <__clock_gettime64@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2500]! @ 0x9c4 │ │ │ │ │ │ │ │ -0000c490 <__clock_gettime64@plt>: │ │ │ │ +0000c4a8 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2492]! @ 0x9bc │ │ │ │ │ │ │ │ -0000c49c : │ │ │ │ +0000c4b4 <__localtime64_r@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2484]! @ 0x9b4 │ │ │ │ │ │ │ │ -0000c4a8 <__localtime64_r@plt>: │ │ │ │ - add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2476]! @ 0x9ac │ │ │ │ - │ │ │ │ -0000c4b4 : │ │ │ │ - add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2468]! @ 0x9a4 │ │ │ │ - │ │ │ │ 0000c4c0 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2460]! @ 0x99c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2476]! @ 0x9ac │ │ │ │ │ │ │ │ 0000c4cc : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2452]! @ 0x994 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2468]! @ 0x9a4 │ │ │ │ │ │ │ │ 0000c4d8 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2444]! @ 0x98c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2460]! @ 0x99c │ │ │ │ │ │ │ │ 0000c4e4 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2436]! @ 0x984 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2452]! @ 0x994 │ │ │ │ │ │ │ │ 0000c4f0 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2428]! @ 0x97c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2444]! @ 0x98c │ │ │ │ │ │ │ │ 0000c4fc : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2420]! @ 0x974 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2436]! @ 0x984 │ │ │ │ │ │ │ │ 0000c508 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2412]! @ 0x96c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2428]! @ 0x97c │ │ │ │ │ │ │ │ 0000c514 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2404]! @ 0x964 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2420]! @ 0x974 │ │ │ │ │ │ │ │ 0000c520 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2396]! @ 0x95c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2412]! @ 0x96c │ │ │ │ │ │ │ │ 0000c52c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2388]! @ 0x954 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2404]! @ 0x964 │ │ │ │ │ │ │ │ 0000c538 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2380]! @ 0x94c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2396]! @ 0x95c │ │ │ │ │ │ │ │ 0000c544 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2372]! @ 0x944 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2388]! @ 0x954 │ │ │ │ │ │ │ │ 0000c550 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2364]! @ 0x93c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2380]! @ 0x94c │ │ │ │ │ │ │ │ 0000c55c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2356]! @ 0x934 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2372]! @ 0x944 │ │ │ │ │ │ │ │ 0000c568 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2348]! @ 0x92c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2364]! @ 0x93c │ │ │ │ │ │ │ │ 0000c574 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2340]! @ 0x924 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2356]! @ 0x934 │ │ │ │ │ │ │ │ 0000c580 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2332]! @ 0x91c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2348]! @ 0x92c │ │ │ │ │ │ │ │ 0000c58c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2324]! @ 0x914 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2340]! @ 0x924 │ │ │ │ │ │ │ │ 0000c598 <__stat64_time64@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2316]! @ 0x90c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2332]! @ 0x91c │ │ │ │ │ │ │ │ 0000c5a4 <__fstat64_time64@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2308]! @ 0x904 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2324]! @ 0x914 │ │ │ │ │ │ │ │ 0000c5b0 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2300]! @ 0x8fc │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2316]! @ 0x90c │ │ │ │ │ │ │ │ 0000c5bc : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2292]! @ 0x8f4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2308]! @ 0x904 │ │ │ │ │ │ │ │ 0000c5c8 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2284]! @ 0x8ec │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2300]! @ 0x8fc │ │ │ │ │ │ │ │ 0000c5d4 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2276]! @ 0x8e4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2292]! @ 0x8f4 │ │ │ │ │ │ │ │ 0000c5e0 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2268]! @ 0x8dc │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2284]! @ 0x8ec │ │ │ │ │ │ │ │ 0000c5ec : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2260]! @ 0x8d4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2276]! @ 0x8e4 │ │ │ │ │ │ │ │ 0000c5f8 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2252]! @ 0x8cc │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2268]! @ 0x8dc │ │ │ │ │ │ │ │ 0000c604 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2244]! @ 0x8c4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2260]! @ 0x8d4 │ │ │ │ │ │ │ │ 0000c610 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2236]! @ 0x8bc │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2252]! @ 0x8cc │ │ │ │ │ │ │ │ 0000c61c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2228]! @ 0x8b4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2244]! @ 0x8c4 │ │ │ │ │ │ │ │ 0000c628 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2220]! @ 0x8ac │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2236]! @ 0x8bc │ │ │ │ │ │ │ │ 0000c634 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2212]! @ 0x8a4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2228]! @ 0x8b4 │ │ │ │ │ │ │ │ 0000c640 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2204]! @ 0x89c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2220]! @ 0x8ac │ │ │ │ │ │ │ │ 0000c64c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2196]! @ 0x894 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2212]! @ 0x8a4 │ │ │ │ │ │ │ │ 0000c658 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2188]! @ 0x88c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2204]! @ 0x89c │ │ │ │ │ │ │ │ 0000c664 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2180]! @ 0x884 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2196]! @ 0x894 │ │ │ │ │ │ │ │ 0000c670 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2172]! @ 0x87c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2188]! @ 0x88c │ │ │ │ │ │ │ │ 0000c67c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2164]! @ 0x874 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2180]! @ 0x884 │ │ │ │ │ │ │ │ 0000c688 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2156]! @ 0x86c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2172]! @ 0x87c │ │ │ │ │ │ │ │ 0000c694 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2148]! @ 0x864 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2164]! @ 0x874 │ │ │ │ │ │ │ │ 0000c6a0 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2140]! @ 0x85c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2156]! @ 0x86c │ │ │ │ │ │ │ │ 0000c6ac : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2132]! @ 0x854 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2148]! @ 0x864 │ │ │ │ │ │ │ │ 0000c6b8 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2124]! @ 0x84c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2140]! @ 0x85c │ │ │ │ │ │ │ │ 0000c6c4 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2116]! @ 0x844 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2132]! @ 0x854 │ │ │ │ │ │ │ │ 0000c6d0 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2108]! @ 0x83c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2124]! @ 0x84c │ │ │ │ │ │ │ │ 0000c6dc : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2100]! @ 0x834 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2116]! @ 0x844 │ │ │ │ │ │ │ │ 0000c6e8 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2092]! @ 0x82c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2108]! @ 0x83c │ │ │ │ │ │ │ │ 0000c6f4 <__utime64@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2084]! @ 0x824 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2100]! @ 0x834 │ │ │ │ │ │ │ │ 0000c700 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2076]! @ 0x81c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2092]! @ 0x82c │ │ │ │ │ │ │ │ 0000c70c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2068]! @ 0x814 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2084]! @ 0x824 │ │ │ │ │ │ │ │ 0000c718 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2060]! @ 0x80c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2076]! @ 0x81c │ │ │ │ │ │ │ │ 0000c724 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2052]! @ 0x804 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2068]! @ 0x814 │ │ │ │ │ │ │ │ 0000c730 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2044]! @ 0x7fc │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2060]! @ 0x80c │ │ │ │ │ │ │ │ 0000c73c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2036]! @ 0x7f4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2052]! @ 0x804 │ │ │ │ │ │ │ │ 0000c748 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2028]! @ 0x7ec │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2044]! @ 0x7fc │ │ │ │ │ │ │ │ 0000c754 <__xpg_strerror_r@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2020]! @ 0x7e4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2036]! @ 0x7f4 │ │ │ │ │ │ │ │ 0000c760 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2012]! @ 0x7dc │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2028]! @ 0x7ec │ │ │ │ │ │ │ │ 0000c76c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #2004]! @ 0x7d4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2020]! @ 0x7e4 │ │ │ │ │ │ │ │ 0000c778 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1996]! @ 0x7cc │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2012]! @ 0x7dc │ │ │ │ │ │ │ │ 0000c784 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1988]! @ 0x7c4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #2004]! @ 0x7d4 │ │ │ │ │ │ │ │ 0000c790 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1980]! @ 0x7bc │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1996]! @ 0x7cc │ │ │ │ │ │ │ │ 0000c79c <__gmpn_rshift@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1972]! @ 0x7b4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1988]! @ 0x7c4 │ │ │ │ │ │ │ │ 0000c7a8 <__gmpn_lshift@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1964]! @ 0x7ac │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1980]! @ 0x7bc │ │ │ │ │ │ │ │ 0000c7b4 <__gmpz_get_d@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1956]! @ 0x7a4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1972]! @ 0x7b4 │ │ │ │ │ │ │ │ 0000c7c0 <__gmpz_get_d_2exp@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1948]! @ 0x79c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1964]! @ 0x7ac │ │ │ │ │ │ │ │ 0000c7cc : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1940]! @ 0x794 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1956]! @ 0x7a4 │ │ │ │ │ │ │ │ 0000c7d8 <__gmpn_gcd_1@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1932]! @ 0x78c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1948]! @ 0x79c │ │ │ │ │ │ │ │ 0000c7e4 <__gmpz_init@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1924]! @ 0x784 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1940]! @ 0x794 │ │ │ │ │ │ │ │ 0000c7f0 <__gmpz_gcd@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1916]! @ 0x77c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1932]! @ 0x78c │ │ │ │ │ │ │ │ 0000c7fc <__gmpz_clear@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1908]! @ 0x774 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1924]! @ 0x784 │ │ │ │ │ │ │ │ 0000c808 <__gmpz_gcdext@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1900]! @ 0x76c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1916]! @ 0x77c │ │ │ │ │ │ │ │ 0000c814 <__gmpn_tdiv_qr@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1892]! @ 0x764 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1908]! @ 0x774 │ │ │ │ │ │ │ │ 0000c820 <__gmpz_sizeinbase@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1884]! @ 0x75c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1900]! @ 0x76c │ │ │ │ │ │ │ │ 0000c82c <__gmpz_export@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1876]! @ 0x754 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1892]! @ 0x764 │ │ │ │ │ │ │ │ 0000c838 <__gmpz_probab_prime_p@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1868]! @ 0x74c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1884]! @ 0x75c │ │ │ │ │ │ │ │ 0000c844 <__gmpz_nextprime@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1860]! @ 0x744 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1876]! @ 0x754 │ │ │ │ │ │ │ │ 0000c850 <__gmpz_powm@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1852]! @ 0x73c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1868]! @ 0x74c │ │ │ │ │ │ │ │ 0000c85c <__gmpz_powm_sec@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1844]! @ 0x734 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1860]! @ 0x744 │ │ │ │ │ │ │ │ 0000c868 <__gmpz_invert@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1836]! @ 0x72c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1852]! @ 0x73c │ │ │ │ │ │ │ │ 0000c874 <__gmpn_and_n@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1828]! @ 0x724 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1844]! @ 0x734 │ │ │ │ │ │ │ │ 0000c880 <__gmpn_andn_n@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1820]! @ 0x71c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1836]! @ 0x72c │ │ │ │ │ │ │ │ 0000c88c <__gmpn_ior_n@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1812]! @ 0x714 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1828]! @ 0x724 │ │ │ │ │ │ │ │ 0000c898 <__gmpn_xor_n@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1804]! @ 0x70c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1820]! @ 0x71c │ │ │ │ │ │ │ │ 0000c8a4 <__gmpn_cmp@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1796]! @ 0x704 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1812]! @ 0x714 │ │ │ │ │ │ │ │ 0000c8b0 <__gmpn_divrem_1@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1788]! @ 0x6fc │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1804]! @ 0x70c │ │ │ │ │ │ │ │ 0000c8bc <__gmpn_add@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1780]! @ 0x6f4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1796]! @ 0x704 │ │ │ │ │ │ │ │ 0000c8c8 <__gmpn_sub@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1772]! @ 0x6ec │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1788]! @ 0x6fc │ │ │ │ │ │ │ │ 0000c8d4 <__gmpn_mod_1@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1764]! @ 0x6e4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1780]! @ 0x6f4 │ │ │ │ │ │ │ │ 0000c8e0 <__gmpn_add_1@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1756]! @ 0x6dc │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1772]! @ 0x6ec │ │ │ │ │ │ │ │ 0000c8ec <__gmpn_sub_1@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1748]! @ 0x6d4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1764]! @ 0x6e4 │ │ │ │ │ │ │ │ 0000c8f8 <__gmpn_mul_1@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1740]! @ 0x6cc │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1756]! @ 0x6dc │ │ │ │ │ │ │ │ 0000c904 <__gmpn_mul@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1732]! @ 0x6c4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1748]! @ 0x6d4 │ │ │ │ │ │ │ │ 0000c910 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1724]! @ 0x6bc │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1740]! @ 0x6cc │ │ │ │ │ │ │ │ 0000c91c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1716]! @ 0x6b4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1732]! @ 0x6c4 │ │ │ │ │ │ │ │ 0000c928 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1708]! @ 0x6ac │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1724]! @ 0x6bc │ │ │ │ │ │ │ │ 0000c934 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1700]! @ 0x6a4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1716]! @ 0x6b4 │ │ │ │ │ │ │ │ 0000c940 <__ctype_b_loc@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1692]! @ 0x69c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1708]! @ 0x6ac │ │ │ │ │ │ │ │ 0000c94c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1684]! @ 0x694 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1700]! @ 0x6a4 │ │ │ │ │ │ │ │ 0000c958 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1676]! @ 0x68c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1692]! @ 0x69c │ │ │ │ │ │ │ │ 0000c964 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1668]! @ 0x684 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1684]! @ 0x694 │ │ │ │ │ │ │ │ 0000c970 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1660]! @ 0x67c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1676]! @ 0x68c │ │ │ │ │ │ │ │ 0000c97c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1652]! @ 0x674 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1668]! @ 0x684 │ │ │ │ │ │ │ │ 0000c988 <__isoc23_strtoul@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1644]! @ 0x66c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1660]! @ 0x67c │ │ │ │ │ │ │ │ 0000c994 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1636]! @ 0x664 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1652]! @ 0x674 │ │ │ │ │ │ │ │ 0000c9a0 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1628]! @ 0x65c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1644]! @ 0x66c │ │ │ │ │ │ │ │ 0000c9ac <__isoc23_strtol@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1620]! @ 0x654 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1636]! @ 0x664 │ │ │ │ │ │ │ │ 0000c9b8 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1612]! @ 0x64c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1628]! @ 0x65c │ │ │ │ │ │ │ │ 0000c9c4 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1604]! @ 0x644 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1620]! @ 0x654 │ │ │ │ │ │ │ │ 0000c9d0 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1596]! @ 0x63c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1612]! @ 0x64c │ │ │ │ │ │ │ │ 0000c9dc : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1588]! @ 0x634 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1604]! @ 0x644 │ │ │ │ │ │ │ │ 0000c9e8 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1580]! @ 0x62c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1596]! @ 0x63c │ │ │ │ │ │ │ │ 0000c9f4 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1572]! @ 0x624 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1588]! @ 0x634 │ │ │ │ │ │ │ │ 0000ca00 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1564]! @ 0x61c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1580]! @ 0x62c │ │ │ │ │ │ │ │ 0000ca0c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1556]! @ 0x614 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1572]! @ 0x624 │ │ │ │ │ │ │ │ 0000ca18 <__nanosleep64@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1548]! @ 0x60c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1564]! @ 0x61c │ │ │ │ │ │ │ │ 0000ca24 <__time64@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1540]! @ 0x604 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1556]! @ 0x614 │ │ │ │ │ │ │ │ 0000ca30 <__ctime64_r@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1532]! @ 0x5fc │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1548]! @ 0x60c │ │ │ │ │ │ │ │ 0000ca3c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1524]! @ 0x5f4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1540]! @ 0x604 │ │ │ │ │ │ │ │ 0000ca48 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1516]! @ 0x5ec │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1532]! @ 0x5fc │ │ │ │ │ │ │ │ 0000ca54 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1508]! @ 0x5e4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1524]! @ 0x5f4 │ │ │ │ │ │ │ │ 0000ca60 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1500]! @ 0x5dc │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1516]! @ 0x5ec │ │ │ │ │ │ │ │ 0000ca6c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1492]! @ 0x5d4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1508]! @ 0x5e4 │ │ │ │ │ │ │ │ 0000ca78 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1484]! @ 0x5cc │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1500]! @ 0x5dc │ │ │ │ │ │ │ │ 0000ca84 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1476]! @ 0x5c4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1492]! @ 0x5d4 │ │ │ │ │ │ │ │ 0000ca90 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1468]! @ 0x5bc │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1484]! @ 0x5cc │ │ │ │ │ │ │ │ 0000ca9c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1460]! @ 0x5b4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1476]! @ 0x5c4 │ │ │ │ │ │ │ │ 0000caa8 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1452]! @ 0x5ac │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1468]! @ 0x5bc │ │ │ │ │ │ │ │ 0000cab4 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1444]! @ 0x5a4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1460]! @ 0x5b4 │ │ │ │ │ │ │ │ 0000cac0 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1436]! @ 0x59c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1452]! @ 0x5ac │ │ │ │ │ │ │ │ 0000cacc : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1428]! @ 0x594 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1444]! @ 0x5a4 │ │ │ │ │ │ │ │ 0000cad8 <__getrusage64@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1420]! @ 0x58c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1436]! @ 0x59c │ │ │ │ │ │ │ │ 0000cae4 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1412]! @ 0x584 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1428]! @ 0x594 │ │ │ │ │ │ │ │ 0000caf0 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1404]! @ 0x57c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1420]! @ 0x58c │ │ │ │ │ │ │ │ 0000cafc : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1396]! @ 0x574 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1412]! @ 0x584 │ │ │ │ │ │ │ │ 0000cb08 <__timerfd_settime64@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1388]! @ 0x56c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1404]! @ 0x57c │ │ │ │ │ │ │ │ 0000cb14 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1380]! @ 0x564 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1396]! @ 0x574 │ │ │ │ │ │ │ │ 0000cb20 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1372]! @ 0x55c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1388]! @ 0x56c │ │ │ │ │ │ │ │ 0000cb2c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1364]! @ 0x554 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1380]! @ 0x564 │ │ │ │ │ │ │ │ 0000cb38 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1356]! @ 0x54c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1372]! @ 0x55c │ │ │ │ │ │ │ │ 0000cb44 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1348]! @ 0x544 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1364]! @ 0x554 │ │ │ │ │ │ │ │ 0000cb50 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1340]! @ 0x53c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1356]! @ 0x54c │ │ │ │ │ │ │ │ 0000cb5c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1332]! @ 0x534 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1348]! @ 0x544 │ │ │ │ │ │ │ │ 0000cb68 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1324]! @ 0x52c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1340]! @ 0x53c │ │ │ │ │ │ │ │ 0000cb74 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1316]! @ 0x524 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1332]! @ 0x534 │ │ │ │ │ │ │ │ 0000cb80 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1308]! @ 0x51c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1324]! @ 0x52c │ │ │ │ │ │ │ │ 0000cb8c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1300]! @ 0x514 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1316]! @ 0x524 │ │ │ │ │ │ │ │ 0000cb98 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1292]! @ 0x50c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1308]! @ 0x51c │ │ │ │ │ │ │ │ 0000cba4 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1284]! @ 0x504 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1300]! @ 0x514 │ │ │ │ │ │ │ │ 0000cbb0 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1276]! @ 0x4fc │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1292]! @ 0x50c │ │ │ │ │ │ │ │ 0000cbbc : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1268]! @ 0x4f4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1284]! @ 0x504 │ │ │ │ │ │ │ │ 0000cbc8 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1260]! @ 0x4ec │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1276]! @ 0x4fc │ │ │ │ │ │ │ │ 0000cbd4 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1252]! @ 0x4e4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1268]! @ 0x4f4 │ │ │ │ │ │ │ │ 0000cbe0 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1244]! @ 0x4dc │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1260]! @ 0x4ec │ │ │ │ │ │ │ │ 0000cbec : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1236]! @ 0x4d4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1252]! @ 0x4e4 │ │ │ │ │ │ │ │ 0000cbf8 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1228]! @ 0x4cc │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1244]! @ 0x4dc │ │ │ │ │ │ │ │ 0000cc04 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1220]! @ 0x4c4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1236]! @ 0x4d4 │ │ │ │ │ │ │ │ 0000cc10 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1212]! @ 0x4bc │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1228]! @ 0x4cc │ │ │ │ │ │ │ │ 0000cc1c <__pthread_cond_timedwait64@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1204]! @ 0x4b4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1220]! @ 0x4c4 │ │ │ │ │ │ │ │ 0000cc28 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1196]! @ 0x4ac │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1212]! @ 0x4bc │ │ │ │ │ │ │ │ 0000cc34 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1188]! @ 0x4a4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1204]! @ 0x4b4 │ │ │ │ │ │ │ │ 0000cc40 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1180]! @ 0x49c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1196]! @ 0x4ac │ │ │ │ │ │ │ │ 0000cc4c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1172]! @ 0x494 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1188]! @ 0x4a4 │ │ │ │ │ │ │ │ 0000cc58 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1164]! @ 0x48c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1180]! @ 0x49c │ │ │ │ │ │ │ │ 0000cc64 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1156]! @ 0x484 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1172]! @ 0x494 │ │ │ │ │ │ │ │ 0000cc70 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1148]! @ 0x47c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1164]! @ 0x48c │ │ │ │ │ │ │ │ 0000cc7c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1140]! @ 0x474 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1156]! @ 0x484 │ │ │ │ │ │ │ │ 0000cc88 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1132]! @ 0x46c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1148]! @ 0x47c │ │ │ │ │ │ │ │ 0000cc94 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1124]! @ 0x464 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1140]! @ 0x474 │ │ │ │ │ │ │ │ 0000cca0 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1116]! @ 0x45c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1132]! @ 0x46c │ │ │ │ │ │ │ │ 0000ccac : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1108]! @ 0x454 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1124]! @ 0x464 │ │ │ │ │ │ │ │ 0000ccb8 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1100]! @ 0x44c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1116]! @ 0x45c │ │ │ │ │ │ │ │ 0000ccc4 <__select64@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1092]! @ 0x444 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1108]! @ 0x454 │ │ │ │ │ │ │ │ 0000ccd0 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1084]! @ 0x43c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1100]! @ 0x44c │ │ │ │ │ │ │ │ 0000ccdc : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1076]! @ 0x434 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1092]! @ 0x444 │ │ │ │ │ │ │ │ 0000cce8 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1068]! @ 0x42c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1084]! @ 0x43c │ │ │ │ │ │ │ │ 0000ccf4 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1060]! @ 0x424 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1076]! @ 0x434 │ │ │ │ │ │ │ │ 0000cd00 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1052]! @ 0x41c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1068]! @ 0x42c │ │ │ │ │ │ │ │ 0000cd0c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1044]! @ 0x414 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1060]! @ 0x424 │ │ │ │ │ │ │ │ 0000cd18 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1036]! @ 0x40c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1052]! @ 0x41c │ │ │ │ │ │ │ │ 0000cd24 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1028]! @ 0x404 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1044]! @ 0x414 │ │ │ │ │ │ │ │ 0000cd30 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1020]! @ 0x3fc │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1036]! @ 0x40c │ │ │ │ │ │ │ │ 0000cd3c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1012]! @ 0x3f4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1028]! @ 0x404 │ │ │ │ │ │ │ │ 0000cd48 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #1004]! @ 0x3ec │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1020]! @ 0x3fc │ │ │ │ │ │ │ │ 0000cd54 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #996]! @ 0x3e4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1012]! @ 0x3f4 │ │ │ │ │ │ │ │ 0000cd60 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #988]! @ 0x3dc │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #1004]! @ 0x3ec │ │ │ │ │ │ │ │ 0000cd6c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #980]! @ 0x3d4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #996]! @ 0x3e4 │ │ │ │ │ │ │ │ 0000cd78 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #972]! @ 0x3cc │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #988]! @ 0x3dc │ │ │ │ │ │ │ │ 0000cd84 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #964]! @ 0x3c4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #980]! @ 0x3d4 │ │ │ │ │ │ │ │ 0000cd90 <__isoc23_sscanf@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #956]! @ 0x3bc │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #972]! @ 0x3cc │ │ │ │ │ │ │ │ 0000cd9c : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #948]! @ 0x3b4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #964]! @ 0x3c4 │ │ │ │ │ │ │ │ 0000cda8 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #940]! @ 0x3ac │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #956]! @ 0x3bc │ │ │ │ │ │ │ │ 0000cdb4 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #932]! @ 0x3a4 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #948]! @ 0x3b4 │ │ │ │ │ │ │ │ 0000cdc0 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #924]! @ 0x39c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #940]! @ 0x3ac │ │ │ │ │ │ │ │ 0000cdcc : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #916]! @ 0x394 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #932]! @ 0x3a4 │ │ │ │ │ │ │ │ 0000cdd8 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #908]! @ 0x38c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #924]! @ 0x39c │ │ │ │ │ │ │ │ 0000cde4 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #900]! @ 0x384 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #916]! @ 0x394 │ │ │ │ │ │ │ │ 0000cdf0 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #892]! @ 0x37c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #908]! @ 0x38c │ │ │ │ │ │ │ │ 0000cdfc : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #884]! @ 0x374 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #900]! @ 0x384 │ │ │ │ │ │ │ │ 0000ce08 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #876]! @ 0x36c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #892]! @ 0x37c │ │ │ │ │ │ │ │ 0000ce14 : │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #868]! @ 0x364 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #884]! @ 0x374 │ │ │ │ │ │ │ │ 0000ce20 <__cxa_atexit@plt>: │ │ │ │ add ip, pc, #52428800 @ 0x3200000 │ │ │ │ - add ip, ip, #61440 @ 0xf000 │ │ │ │ - ldr pc, [ip, #860]! @ 0x35c │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #876]! @ 0x36c │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -34,15 +34,15 @@ │ │ │ │ cmp r7, r5 │ │ │ │ beq cec8 <__cxa_atexit@plt+0xa8> │ │ │ │ ands r2, r4, #1 │ │ │ │ bne ce94 <__cxa_atexit@plt+0x74> │ │ │ │ ldr r1, [r5] │ │ │ │ mov r0, r6 │ │ │ │ add r5, r5, #4 │ │ │ │ - bl 3fc818 <__cxa_atexit@plt+0x3ef9f8> │ │ │ │ + bl 3dc938 <__cxa_atexit@plt+0x3cfb18> │ │ │ │ lsr r4, r4, #1 │ │ │ │ cmp r7, r5 │ │ │ │ bne cea4 <__cxa_atexit@plt+0x84> │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -123,24 +123,24 @@ │ │ │ │ mov r0, #16 │ │ │ │ str ip, [sp, #4] │ │ │ │ cmp ip, #0 │ │ │ │ beq d038 <__cxa_atexit@plt+0x218> │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 3fc820 <__cxa_atexit@plt+0x3efa00> │ │ │ │ + bl 3dc940 <__cxa_atexit@plt+0x3cfb20> │ │ │ │ ldr r0, [r7, #4] │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr ip, [r0] │ │ │ │ b cf54 <__cxa_atexit@plt+0x134> │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 3fc828 <__cxa_atexit@plt+0x3efa08> │ │ │ │ + bl 3dc948 <__cxa_atexit@plt+0x3cfb28> │ │ │ │ ldr ip, [r7] │ │ │ │ mov r2, #0 │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [r7] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [r7, #4] │ │ │ │ @@ -227,38 +227,38 @@ │ │ │ │ mov r0, #16 │ │ │ │ str ip, [sp, #4] │ │ │ │ cmp ip, #0 │ │ │ │ beq d1d8 <__cxa_atexit@plt+0x3b8> │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 3fc820 <__cxa_atexit@plt+0x3efa00> │ │ │ │ + bl 3dc940 <__cxa_atexit@plt+0x3cfb20> │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr ip, [r0] │ │ │ │ b d0f0 <__cxa_atexit@plt+0x2d0> │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 3fc828 <__cxa_atexit@plt+0x3efa08> │ │ │ │ + bl 3dc948 <__cxa_atexit@plt+0x3cfb28> │ │ │ │ ldr ip, [r6] │ │ │ │ mov r1, #0 │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [r6] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [r6, #4] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r3, [r0] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r6, #4] │ │ │ │ ldr ip, [r0] │ │ │ │ b d0f0 <__cxa_atexit@plt+0x2d0> │ │ │ │ - @ instruction: 0x0320eddc │ │ │ │ + @ instruction: 0x0320ddec │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ cmp r1, r2 │ │ │ │ ldr sl, [pc, #1292] @ d740 <__cxa_atexit@plt+0x920> │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -297,38 +297,38 @@ │ │ │ │ cmp r7, r4 │ │ │ │ beq d2e4 <__cxa_atexit@plt+0x4c4> │ │ │ │ ands r2, fp, #1 │ │ │ │ bne d2b0 <__cxa_atexit@plt+0x490> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #4 │ │ │ │ - bl 3fc818 <__cxa_atexit@plt+0x3ef9f8> │ │ │ │ + bl 3dc938 <__cxa_atexit@plt+0x3cfb18> │ │ │ │ lsr fp, fp, #1 │ │ │ │ cmp r7, r4 │ │ │ │ bne d2c0 <__cxa_atexit@plt+0x4a0> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r7, r8, r9, lsl #2 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #0 │ │ │ │ beq d3d8 <__cxa_atexit@plt+0x5b8> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #-12] │ │ │ │ add r1, r3, r1 │ │ │ │ - bl 3fc818 <__cxa_atexit@plt+0x3ef9f8> │ │ │ │ + bl 3dc938 <__cxa_atexit@plt+0x3cfb18> │ │ │ │ cmp r6, r7 │ │ │ │ bhi d254 <__cxa_atexit@plt+0x434> │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r7, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r4, r7, #8 │ │ │ │ - bl 3fc818 <__cxa_atexit@plt+0x3ef9f8> │ │ │ │ + bl 3dc938 <__cxa_atexit@plt+0x3cfb18> │ │ │ │ ldr r1, [r7, #4] │ │ │ │ ldr r8, [r1, #20] │ │ │ │ cmp r8, #0 │ │ │ │ beq d3d4 <__cxa_atexit@plt+0x5b4> │ │ │ │ mov r0, r4 │ │ │ │ str r4, [sp, #4] │ │ │ │ str sl, [sp, #12] │ │ │ │ @@ -347,15 +347,15 @@ │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r4, r0 │ │ │ │ ands r2, r7, #1 │ │ │ │ bne d3a0 <__cxa_atexit@plt+0x580> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fc818 <__cxa_atexit@plt+0x3ef9f8> │ │ │ │ + bl 3dc938 <__cxa_atexit@plt+0x3cfb18> │ │ │ │ lsr r7, r7, #1 │ │ │ │ add r4, r4, #4 │ │ │ │ subs fp, fp, #1 │ │ │ │ bne d38c <__cxa_atexit@plt+0x56c> │ │ │ │ ldr r4, [sp] │ │ │ │ add r0, r9, r8, lsl #2 │ │ │ │ add r4, r4, #4 │ │ │ │ @@ -370,21 +370,21 @@ │ │ │ │ bhi d254 <__cxa_atexit@plt+0x434> │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r7, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r7, r7, #8 │ │ │ │ - bl 3fc818 <__cxa_atexit@plt+0x3ef9f8> │ │ │ │ + bl 3dc938 <__cxa_atexit@plt+0x3cfb18> │ │ │ │ b d3d8 <__cxa_atexit@plt+0x5b8> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ mov r0, r5 │ │ │ │ add r4, r7, #12 │ │ │ │ - bl 3fc818 <__cxa_atexit@plt+0x3ef9f8> │ │ │ │ + bl 3dc938 <__cxa_atexit@plt+0x3cfb18> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r2, [r3, #-12] │ │ │ │ cmp r2, #0 │ │ │ │ beq d724 <__cxa_atexit@plt+0x904> │ │ │ │ cmp r2, #1 │ │ │ │ @@ -406,15 +406,15 @@ │ │ │ │ cmp r7, fp │ │ │ │ beq d498 <__cxa_atexit@plt+0x678> │ │ │ │ ands r2, r9, #1 │ │ │ │ bne d464 <__cxa_atexit@plt+0x644> │ │ │ │ ldr r1, [r7] │ │ │ │ mov r0, r5 │ │ │ │ add r7, r7, #4 │ │ │ │ - bl 3fc818 <__cxa_atexit@plt+0x3ef9f8> │ │ │ │ + bl 3dc938 <__cxa_atexit@plt+0x3cfb18> │ │ │ │ lsr r9, r9, #1 │ │ │ │ cmp r7, fp │ │ │ │ bne d474 <__cxa_atexit@plt+0x654> │ │ │ │ mov r3, r8 │ │ │ │ add r7, r4, r3, lsl #2 │ │ │ │ b d558 <__cxa_atexit@plt+0x738> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -443,15 +443,15 @@ │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r4, r0 │ │ │ │ ands r2, r8, #1 │ │ │ │ bne d520 <__cxa_atexit@plt+0x700> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fc818 <__cxa_atexit@plt+0x3ef9f8> │ │ │ │ + bl 3dc938 <__cxa_atexit@plt+0x3cfb18> │ │ │ │ lsr r8, r8, #1 │ │ │ │ add r4, r4, #4 │ │ │ │ subs fp, fp, #1 │ │ │ │ bne d50c <__cxa_atexit@plt+0x6ec> │ │ │ │ ldr r4, [sp] │ │ │ │ add r0, r7, r9, lsl #2 │ │ │ │ add sl, sl, #4 │ │ │ │ @@ -548,26 +548,26 @@ │ │ │ │ str r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq d6dc <__cxa_atexit@plt+0x8bc> │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fc820 <__cxa_atexit@plt+0x3efa00> │ │ │ │ + bl 3dc940 <__cxa_atexit@plt+0x3cfb20> │ │ │ │ ldr r0, [r7, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ b d5f0 <__cxa_atexit@plt+0x7d0> │ │ │ │ mov r0, #16 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 3fc828 <__cxa_atexit@plt+0x3efa08> │ │ │ │ + bl 3dc948 <__cxa_atexit@plt+0x3cfb28> │ │ │ │ ldr ip, [r7] │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [r7] │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [r7, #4] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ @@ -579,20 +579,20 @@ │ │ │ │ b d5f0 <__cxa_atexit@plt+0x7d0> │ │ │ │ ldr r9, [r3, #-20] @ 0xffffffec │ │ │ │ and r3, r9, #31 │ │ │ │ lsr r9, r9, #5 │ │ │ │ b d448 <__cxa_atexit@plt+0x628> │ │ │ │ ldr r0, [pc, #20] @ d750 <__cxa_atexit@plt+0x930> │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3fc830 <__cxa_atexit@plt+0x3efa10> │ │ │ │ - @ instruction: 0x0320e9ec │ │ │ │ - rscseq sp, lr, #136, 28 @ 0x880 │ │ │ │ + bl 3dc950 <__cxa_atexit@plt+0x3cfb30> │ │ │ │ + @ instruction: 0x0320d9fc │ │ │ │ + rscseq sp, lr, #136, 24 @ 0x8800 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ - rsceq lr, r2, #88, 8 @ 0x58000000 │ │ │ │ + rsceq lr, r2, #152, 4 @ 0x80000009 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldr fp, [pc, #2784] @ e244 <__cxa_atexit@plt+0x1424> │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [pc, #2780] @ e248 <__cxa_atexit@plt+0x1428> │ │ │ │ add fp, pc, fp │ │ │ │ bic sl, r1, #3 │ │ │ │ @@ -755,15 +755,15 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ mov r9, r4 │ │ │ │ mov r8, #0 │ │ │ │ ldr r1, [r9, #4]! │ │ │ │ mov r0, fp │ │ │ │ add r8, r8, #1 │ │ │ │ mov r2, r9 │ │ │ │ - bl 3fc818 <__cxa_atexit@plt+0x3ef9f8> │ │ │ │ + bl 3dc938 <__cxa_atexit@plt+0x3cfb18> │ │ │ │ ldrh r2, [r5, #-8] │ │ │ │ uxth r3, r8 │ │ │ │ cmp r2, r3 │ │ │ │ bhi d9ec <__cxa_atexit@plt+0xbcc> │ │ │ │ mov r5, #0 │ │ │ │ b d968 <__cxa_atexit@plt+0xb48> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -776,15 +776,15 @@ │ │ │ │ beq d960 <__cxa_atexit@plt+0xb40> │ │ │ │ mov r9, #0 │ │ │ │ b db58 <__cxa_atexit@plt+0xd38> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r9, #0 │ │ │ │ - bl 3fc818 <__cxa_atexit@plt+0x3ef9f8> │ │ │ │ + bl 3dc938 <__cxa_atexit@plt+0x3cfb18> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ cmp r7, #0 │ │ │ │ beq db50 <__cxa_atexit@plt+0xd30> │ │ │ │ tst r3, #8 │ │ │ │ bne dae0 <__cxa_atexit@plt+0xcc0> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ @@ -818,27 +818,27 @@ │ │ │ │ strh r3, [r5, #26] │ │ │ │ cmp r9, #0 │ │ │ │ beq d960 <__cxa_atexit@plt+0xb40> │ │ │ │ ldr r3, [sp] │ │ │ │ ldrb lr, [r3, r9, lsr #20] │ │ │ │ b d7a4 <__cxa_atexit@plt+0x984> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 3fc838 <__cxa_atexit@plt+0x3efa18> │ │ │ │ + bl 3dc958 <__cxa_atexit@plt+0x3cfb38> │ │ │ │ ldrh r9, [r8, #-8] │ │ │ │ cmp r9, #0 │ │ │ │ beq de74 <__cxa_atexit@plt+0x1054> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r9, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r9, #4]! │ │ │ │ mov r0, r7 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r9 │ │ │ │ - bl 3fc818 <__cxa_atexit@plt+0x3ef9f8> │ │ │ │ + bl 3dc938 <__cxa_atexit@plt+0x3cfb18> │ │ │ │ ldrh r2, [r8, #-8] │ │ │ │ cmp r2, r4 │ │ │ │ bhi db18 <__cxa_atexit@plt+0xcf8> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ mov r9, #0 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ and r7, r3, #2 │ │ │ │ @@ -878,74 +878,74 @@ │ │ │ │ add r3, r3, r1, lsr #2 │ │ │ │ str r3, [r2] │ │ │ │ b dae0 <__cxa_atexit@plt+0xcc0> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r9, #0 │ │ │ │ - bl 3fc840 <__cxa_atexit@plt+0x3efa20> │ │ │ │ + bl 3dc960 <__cxa_atexit@plt+0x3cfb40> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b da5c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r9, [r4, #4] │ │ │ │ cmp r9, #0 │ │ │ │ addne r8, r4, #4 │ │ │ │ movne r7, #0 │ │ │ │ ldrne r9, [sp, #8] │ │ │ │ beq da5c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r1, [r8, #4]! │ │ │ │ mov r0, r9 │ │ │ │ add r7, r7, #1 │ │ │ │ mov r2, r8 │ │ │ │ - bl 3fc818 <__cxa_atexit@plt+0x3ef9f8> │ │ │ │ + bl 3dc938 <__cxa_atexit@plt+0x3cfb18> │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, r7 │ │ │ │ bhi dc10 <__cxa_atexit@plt+0xdf0> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ mov r9, #0 │ │ │ │ and r7, r3, #2 │ │ │ │ b da5c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 3fc818 <__cxa_atexit@plt+0x3ef9f8> │ │ │ │ + bl 3dc938 <__cxa_atexit@plt+0x3cfb18> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3fc818 <__cxa_atexit@plt+0x3ef9f8> │ │ │ │ + bl 3dc938 <__cxa_atexit@plt+0x3cfb18> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r7 │ │ │ │ mov r9, #0 │ │ │ │ - bl 3fc818 <__cxa_atexit@plt+0x3ef9f8> │ │ │ │ + bl 3dc938 <__cxa_atexit@plt+0x3cfb18> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b da5c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r9, #0 │ │ │ │ - bl 3fc848 <__cxa_atexit@plt+0x3efa28> │ │ │ │ + bl 3dc968 <__cxa_atexit@plt+0x3cfb48> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b da5c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r9, #0 │ │ │ │ - bl 3fc838 <__cxa_atexit@plt+0x3efa18> │ │ │ │ + bl 3dc958 <__cxa_atexit@plt+0x3cfb38> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b da5c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 3fc848 <__cxa_atexit@plt+0x3efa28> │ │ │ │ + bl 3dc968 <__cxa_atexit@plt+0x3cfb48> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ b dc6c <__cxa_atexit@plt+0xe4c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 3fc838 <__cxa_atexit@plt+0x3efa18> │ │ │ │ + bl 3dc958 <__cxa_atexit@plt+0x3cfb38> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ b dc6c <__cxa_atexit@plt+0xe4c> │ │ │ │ ldr r3, [pc, #1424] @ e27c <__cxa_atexit@plt+0x145c> │ │ │ │ ldr sl, [sp, #24] │ │ │ │ ldr r7, [sp, #28] │ │ │ │ ldr r2, [pc, r3] │ │ │ │ @@ -956,15 +956,15 @@ │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r3, r3, r2 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ str r3, [r4, #8] │ │ │ │ mov r5, #0 │ │ │ │ - bl 3fc818 <__cxa_atexit@plt+0x3ef9f8> │ │ │ │ + bl 3dc938 <__cxa_atexit@plt+0x3cfb18> │ │ │ │ b d968 <__cxa_atexit@plt+0xb48> │ │ │ │ ldrh r2, [r5, #-8] │ │ │ │ ldrh r3, [r5, #-2] │ │ │ │ ldr sl, [sp, #24] │ │ │ │ ldr r7, [sp, #28] │ │ │ │ orrs r3, r2, r3 │ │ │ │ beq d92c <__cxa_atexit@plt+0xb0c> │ │ │ │ @@ -978,25 +978,25 @@ │ │ │ │ cmp r0, ip │ │ │ │ beq d92c <__cxa_atexit@plt+0xb0c> │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bic r2, r2, #3 │ │ │ │ orr r2, r2, r0 │ │ │ │ str r2, [r3, #4] │ │ │ │ mov r0, fp │ │ │ │ - bl 3fc838 <__cxa_atexit@plt+0x3efa18> │ │ │ │ + bl 3dc958 <__cxa_atexit@plt+0x3cfb38> │ │ │ │ ldrh r3, [r5, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq da10 <__cxa_atexit@plt+0xbf0> │ │ │ │ mov r9, r4 │ │ │ │ mov r8, #0 │ │ │ │ ldr r1, [r9, #4]! │ │ │ │ mov r0, fp │ │ │ │ add r8, r8, #1 │ │ │ │ mov r2, r9 │ │ │ │ - bl 3fc818 <__cxa_atexit@plt+0x3ef9f8> │ │ │ │ + bl 3dc938 <__cxa_atexit@plt+0x3cfb18> │ │ │ │ ldrh r2, [r5, #-8] │ │ │ │ uxth r3, r8 │ │ │ │ cmp r2, r3 │ │ │ │ bhi dd90 <__cxa_atexit@plt+0xf70> │ │ │ │ b da10 <__cxa_atexit@plt+0xbf0> │ │ │ │ ldrh r3, [r5, #-2] │ │ │ │ ldr sl, [sp, #24] │ │ │ │ @@ -1009,67 +1009,67 @@ │ │ │ │ and r0, r3, #3 │ │ │ │ cmp r2, r0 │ │ │ │ beq d92c <__cxa_atexit@plt+0xb0c> │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r3, r3, r2 │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 3fc848 <__cxa_atexit@plt+0x3efa28> │ │ │ │ + bl 3dc968 <__cxa_atexit@plt+0x3cfb48> │ │ │ │ b da10 <__cxa_atexit@plt+0xbf0> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 3fc838 <__cxa_atexit@plt+0x3efa18> │ │ │ │ + bl 3dc958 <__cxa_atexit@plt+0x3cfb38> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3fc818 <__cxa_atexit@plt+0x3ef9f8> │ │ │ │ + bl 3dc938 <__cxa_atexit@plt+0x3cfb18> │ │ │ │ b dcd8 <__cxa_atexit@plt+0xeb8> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 3fc818 <__cxa_atexit@plt+0x3ef9f8> │ │ │ │ + bl 3dc938 <__cxa_atexit@plt+0x3cfb18> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3fc818 <__cxa_atexit@plt+0x3ef9f8> │ │ │ │ + bl 3dc938 <__cxa_atexit@plt+0x3cfb18> │ │ │ │ ldr r1, [r4, #16] │ │ │ │ add r2, r4, #16 │ │ │ │ b de10 <__cxa_atexit@plt+0xff0> │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r9, [r2, #4]! │ │ │ │ mov r1, r9 │ │ │ │ - bl 3fc818 <__cxa_atexit@plt+0x3ef9f8> │ │ │ │ + bl 3dc938 <__cxa_atexit@plt+0x3cfb18> │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ubfx r3, r9, #0, #2 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r2, #0 │ │ │ │ moveq r9, #0 │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b da5c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #12 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3fc818 <__cxa_atexit@plt+0x3ef9f8> │ │ │ │ + bl 3dc938 <__cxa_atexit@plt+0x3cfb18> │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r1, r4, #16 │ │ │ │ mov r0, r7 │ │ │ │ add r2, r1, r2, lsl #2 │ │ │ │ bl d224 <__cxa_atexit@plt+0x404> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b da5c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 3fc818 <__cxa_atexit@plt+0x3ef9f8> │ │ │ │ + bl 3dc938 <__cxa_atexit@plt+0x3cfb18> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ beq e12c <__cxa_atexit@plt+0x130c> │ │ │ │ ldr r9, [r4, #4] │ │ │ │ b da5c <__cxa_atexit@plt+0xc3c> │ │ │ │ @@ -1083,72 +1083,72 @@ │ │ │ │ and r7, r3, #2 │ │ │ │ b da5c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3fc818 <__cxa_atexit@plt+0x3ef9f8> │ │ │ │ + bl 3dc938 <__cxa_atexit@plt+0x3cfb18> │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ - bl 3fc850 <__cxa_atexit@plt+0x3efa30> │ │ │ │ + bl 3dc970 <__cxa_atexit@plt+0x3cfb50> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b da5c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #12 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ mov r0, r7 │ │ │ │ - bl 3fc818 <__cxa_atexit@plt+0x3ef9f8> │ │ │ │ + bl 3dc938 <__cxa_atexit@plt+0x3cfb18> │ │ │ │ ldrh r3, [r4, #10] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r9, #0 │ │ │ │ bl ce30 <__cxa_atexit@plt+0x10> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b da5c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 3fc818 <__cxa_atexit@plt+0x3ef9f8> │ │ │ │ + bl 3dc938 <__cxa_atexit@plt+0x3cfb18> │ │ │ │ ldrh r3, [r4, #6] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #12 │ │ │ │ b df5c <__cxa_atexit@plt+0x113c> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ - bl 3fc858 <__cxa_atexit@plt+0x3efa38> │ │ │ │ + bl 3dc978 <__cxa_atexit@plt+0x3cfb58> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ mov r9, #0 │ │ │ │ and r7, r3, #2 │ │ │ │ b da5c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 3fc818 <__cxa_atexit@plt+0x3ef9f8> │ │ │ │ + bl 3dc938 <__cxa_atexit@plt+0x3cfb18> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ b dc6c <__cxa_atexit@plt+0xe4c> │ │ │ │ ldrh r9, [r8, #-8] │ │ │ │ cmp r9, #0 │ │ │ │ beq da5c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r9, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r9, #4]! │ │ │ │ mov r0, r7 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r9 │ │ │ │ - bl 3fc818 <__cxa_atexit@plt+0x3ef9f8> │ │ │ │ + bl 3dc938 <__cxa_atexit@plt+0x3cfb18> │ │ │ │ ldrh r1, [r8, #-8] │ │ │ │ uxth r2, r4 │ │ │ │ cmp r1, r2 │ │ │ │ bhi dff0 <__cxa_atexit@plt+0x11d0> │ │ │ │ b db38 <__cxa_atexit@plt+0xd18> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ @@ -1169,53 +1169,53 @@ │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r3, r4, #16 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r3, r2, lsl #2 │ │ │ │ b def0 <__cxa_atexit@plt+0x10d0> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 3fc848 <__cxa_atexit@plt+0x3efa28> │ │ │ │ + bl 3dc968 <__cxa_atexit@plt+0x3cfb48> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3fc818 <__cxa_atexit@plt+0x3ef9f8> │ │ │ │ + bl 3dc938 <__cxa_atexit@plt+0x3cfb18> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ b dc6c <__cxa_atexit@plt+0xe4c> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 3fc848 <__cxa_atexit@plt+0x3efa28> │ │ │ │ + bl 3dc968 <__cxa_atexit@plt+0x3cfb48> │ │ │ │ ldrh r9, [r8, #-8] │ │ │ │ cmp r9, #0 │ │ │ │ beq de74 <__cxa_atexit@plt+0x1054> │ │ │ │ ldr r9, [sp, #8] │ │ │ │ mov r7, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r4, r4, #4 │ │ │ │ ldr r1, [r4, #4]! │ │ │ │ mov r0, r9 │ │ │ │ add r7, r7, #1 │ │ │ │ mov r2, r4 │ │ │ │ - bl 3fc818 <__cxa_atexit@plt+0x3ef9f8> │ │ │ │ + bl 3dc938 <__cxa_atexit@plt+0x3cfb18> │ │ │ │ ldrh r3, [r8, #-8] │ │ │ │ cmp r3, r7 │ │ │ │ bhi e0b8 <__cxa_atexit@plt+0x1298> │ │ │ │ b db38 <__cxa_atexit@plt+0xd18> │ │ │ │ ldr r2, [pc, #428] @ e290 <__cxa_atexit@plt+0x1470> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r2] │ │ │ │ b da80 <__cxa_atexit@plt+0xc60> │ │ │ │ ldr r0, [pc, #416] @ e294 <__cxa_atexit@plt+0x1474> │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3fc830 <__cxa_atexit@plt+0x3efa10> │ │ │ │ + bl 3dc950 <__cxa_atexit@plt+0x3cfb30> │ │ │ │ ldr r0, [pc, #404] @ e298 <__cxa_atexit@plt+0x1478> │ │ │ │ mov r2, r4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3fc830 <__cxa_atexit@plt+0x3efa10> │ │ │ │ + bl 3dc950 <__cxa_atexit@plt+0x3cfb30> │ │ │ │ ldr r3, [pc, #388] @ e29c <__cxa_atexit@plt+0x147c> │ │ │ │ ldr r2, [fp, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, r2 │ │ │ │ beq e118 <__cxa_atexit@plt+0x12f8> │ │ │ │ mov r9, r4 │ │ │ │ b d7a4 <__cxa_atexit@plt+0x984> │ │ │ │ @@ -1228,15 +1228,15 @@ │ │ │ │ beq e13c <__cxa_atexit@plt+0x131c> │ │ │ │ b e124 <__cxa_atexit@plt+0x1304> │ │ │ │ tst r3, #4 │ │ │ │ bne d950 <__cxa_atexit@plt+0xb30> │ │ │ │ ldr r0, [pc, #324] @ e2a0 <__cxa_atexit@plt+0x1480> │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3fc830 <__cxa_atexit@plt+0x3efa10> │ │ │ │ + bl 3dc950 <__cxa_atexit@plt+0x3cfb30> │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr sl, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ ldreq r5, [r5, #8] │ │ │ │ ldr r3, [r5] │ │ │ │ movw r5, #8160 @ 0x1fe0 │ │ │ │ @@ -1285,46 +1285,46 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne d988 <__cxa_atexit@plt+0xb68> │ │ │ │ b d950 <__cxa_atexit@plt+0xb30> │ │ │ │ ldr r1, [pc, #112] @ e2ac <__cxa_atexit@plt+0x148c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r1, #20] │ │ │ │ b e1bc <__cxa_atexit@plt+0x139c> │ │ │ │ - @ instruction: 0x0320e4b8 │ │ │ │ + @ instruction: 0x0320d4c8 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ - @ instruction: 0x03211908 │ │ │ │ + @ instruction: 0x03210908 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ - rscseq sp, lr, #163840 @ 0x28000 │ │ │ │ - @ instruction: 0x03205ca4 │ │ │ │ - rscseq sp, lr, #14286848 @ 0xda0000 │ │ │ │ - rscseq sp, lr, #360448 @ 0x58000 │ │ │ │ - @ instruction: 0x03205b2c │ │ │ │ - @ instruction: 0x03211610 │ │ │ │ - @ instruction: 0x032115f4 │ │ │ │ - @ instruction: 0x03211510 │ │ │ │ - @ instruction: 0x0320596c │ │ │ │ - @ instruction: 0x032114e8 │ │ │ │ - @ instruction: 0x032057f0 │ │ │ │ - @ instruction: 0x03205790 │ │ │ │ - @ instruction: 0x03205710 │ │ │ │ - @ instruction: 0x032054c4 │ │ │ │ - @ instruction: 0x032054b0 │ │ │ │ - @ instruction: 0x03210fc8 │ │ │ │ - rsceq sp, r2, #212, 20 @ 0xd4000 │ │ │ │ - rsceq sp, r2, #24, 22 @ 0x6000 │ │ │ │ + rscseq sp, lr, #2621440 @ 0x280000 │ │ │ │ + @ instruction: 0x03204cb4 │ │ │ │ + rscseq sp, lr, #228589568 @ 0xda00000 │ │ │ │ + rscseq sp, lr, #5767168 @ 0x580000 │ │ │ │ + @ instruction: 0x03204b3c │ │ │ │ + @ instruction: 0x03210610 │ │ │ │ + @ instruction: 0x032105f4 │ │ │ │ + @ instruction: 0x03210510 │ │ │ │ + @ instruction: 0x0320497c │ │ │ │ + @ instruction: 0x032104e8 │ │ │ │ + nopeq {0} @ │ │ │ │ + @ instruction: 0x032047a0 │ │ │ │ + @ instruction: 0x03204720 │ │ │ │ + @ instruction: 0x032044d4 │ │ │ │ + @ instruction: 0x032044c0 │ │ │ │ + msreq CPSR_, #200, 30 @ 0x320 │ │ │ │ + rsceq sp, r2, #20, 18 @ 0x50000 │ │ │ │ + rsceq sp, r2, #88, 18 @ 0x160000 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ - rsceq sp, r2, #156, 20 @ 0x9c000 │ │ │ │ - @ instruction: 0x03210ed4 │ │ │ │ - @ instruction: 0x03210eb8 │ │ │ │ - @ instruction: 0x03210e70 │ │ │ │ + rsceq sp, r2, #220, 16 @ 0xdc0000 │ │ │ │ + msreq CPSR_, #212, 28 @ 0xd40 │ │ │ │ + msreq CPSR_, #184, 28 @ 0xb80 │ │ │ │ + msreq CPSR_, #112, 28 @ 0x700 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r7, r0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ - bl 3fc860 <__cxa_atexit@plt+0x3efa40> │ │ │ │ + bl 3dc980 <__cxa_atexit@plt+0x3cfb60> │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r2, [r7, #4] │ │ │ │ orrs r1, r3, r2 │ │ │ │ beq e440 <__cxa_atexit@plt+0x1620> │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #688] @ e594 <__cxa_atexit@plt+0x1774> │ │ │ │ @@ -1354,15 +1354,15 @@ │ │ │ │ ldr r0, [r4] │ │ │ │ ldr r1, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq e448 <__cxa_atexit@plt+0x1628> │ │ │ │ str r1, [r4] │ │ │ │ ldr r3, [r1] │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 3fc868 <__cxa_atexit@plt+0x3efa48> │ │ │ │ + bl 3dc988 <__cxa_atexit@plt+0x3cfb68> │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq e33c <__cxa_atexit@plt+0x151c> │ │ │ │ sub r2, r2, #1 │ │ │ │ str r2, [r3] │ │ │ │ mov ip, fp │ │ │ │ @@ -1448,64 +1448,64 @@ │ │ │ │ beq e55c <__cxa_atexit@plt+0x173c> │ │ │ │ ldr r0, [r4] │ │ │ │ str r3, [r4] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r4, #4] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r2, #16] │ │ │ │ - bl 3fc868 <__cxa_atexit@plt+0x3efa48> │ │ │ │ + bl 3dc988 <__cxa_atexit@plt+0x3cfb68> │ │ │ │ b e424 <__cxa_atexit@plt+0x1604> │ │ │ │ bic r6, r1, #3 │ │ │ │ add r2, fp, #128 @ 0x80 │ │ │ │ ldr sl, [r6, #4] │ │ │ │ cmp sl, r2 │ │ │ │ bhi e538 <__cxa_atexit@plt+0x1718> │ │ │ │ cmp sl, fp │ │ │ │ bls e424 <__cxa_atexit@plt+0x1604> │ │ │ │ add r6, r6, fp, lsl #2 │ │ │ │ add r6, r6, #8 │ │ │ │ ldr r1, [r6, #4]! │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add fp, fp, #1 │ │ │ │ - bl 3fc818 <__cxa_atexit@plt+0x3ef9f8> │ │ │ │ + bl 3dc938 <__cxa_atexit@plt+0x3cfb18> │ │ │ │ cmp sl, fp │ │ │ │ bhi e4fc <__cxa_atexit@plt+0x16dc> │ │ │ │ b e424 <__cxa_atexit@plt+0x1604> │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ bl d754 <__cxa_atexit@plt+0x934> │ │ │ │ b e424 <__cxa_atexit@plt+0x1604> │ │ │ │ and r0, r1, #3 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ b e40c <__cxa_atexit@plt+0x15ec> │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 3fc840 <__cxa_atexit@plt+0x3efa20> │ │ │ │ + bl 3dc960 <__cxa_atexit@plt+0x3cfb40> │ │ │ │ ldr sl, [sp, #12] │ │ │ │ b e4ec <__cxa_atexit@plt+0x16cc> │ │ │ │ mov sl, r0 │ │ │ │ add ip, sp, #24 │ │ │ │ b e3e8 <__cxa_atexit@plt+0x15c8> │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 3fc870 <__cxa_atexit@plt+0x3efa50> │ │ │ │ + b 3dc990 <__cxa_atexit@plt+0x3cfb70> │ │ │ │ add r3, r8, #1 │ │ │ │ movw ip, #52429 @ 0xcccd │ │ │ │ movt ip, #52428 @ 0xcccc │ │ │ │ umull lr, ip, ip, r3 │ │ │ │ bic lr, ip, #3 │ │ │ │ add ip, lr, ip, lsr #2 │ │ │ │ sub r3, r3, ip │ │ │ │ cmp r3, r8 │ │ │ │ bne e47c <__cxa_atexit@plt+0x165c> │ │ │ │ b e530 <__cxa_atexit@plt+0x1710> │ │ │ │ - @ instruction: 0x03210db8 │ │ │ │ + msreq CPSR_, #184, 26 @ 0x2e00 │ │ │ │ ldr r3, [pc, #636] @ e81c <__cxa_atexit@plt+0x19fc> │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr fp, [r3, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ cmp fp, #0 │ │ │ │ @@ -1613,15 +1613,15 @@ │ │ │ │ ldr r0, [r3, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne e5d4 <__cxa_atexit@plt+0x17b4> │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r6, #0 │ │ │ │ bne e76c <__cxa_atexit@plt+0x194c> │ │ │ │ - bl 3fc878 <__cxa_atexit@plt+0x3efa58> │ │ │ │ + bl 3dc998 <__cxa_atexit@plt+0x3cfb78> │ │ │ │ b e740 <__cxa_atexit@plt+0x1920> │ │ │ │ ldrh r2, [r4, #4] │ │ │ │ mov r1, #20 │ │ │ │ ldr r3, [pc, #176] @ e82c <__cxa_atexit@plt+0x1a0c> │ │ │ │ add r3, pc, r3 │ │ │ │ mla r2, r1, r2, r7 │ │ │ │ ldrb ip, [r3] │ │ │ │ @@ -1659,19 +1659,19 @@ │ │ │ │ rsb r2, r2, #32 │ │ │ │ clz r1, r1 │ │ │ │ add r3, ip, r2 │ │ │ │ rsb r2, r1, #32 │ │ │ │ sub r3, r3, r2 │ │ │ │ uxtb r3, r3 │ │ │ │ b e720 <__cxa_atexit@plt+0x1900> │ │ │ │ - @ instruction: 0x03210ae8 │ │ │ │ - @ instruction: 0x03204f30 │ │ │ │ - @ instruction: 0x0321099c │ │ │ │ - @ instruction: 0x03210944 │ │ │ │ - @ instruction: 0x03210928 │ │ │ │ + msreq CPSR_, #232, 20 @ 0xe8000 │ │ │ │ + @ instruction: 0x03203f40 │ │ │ │ + msreq CPSR_, #156, 18 @ 0x270000 │ │ │ │ + msreq CPSR_, #68, 18 @ 0x110000 │ │ │ │ + msreq CPSR_, #40, 18 @ 0xa0000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r8, r0 │ │ │ │ add r0, r0, #8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r4, [pc, #384] @ e9c8 <__cxa_atexit@plt+0x1ba8> │ │ │ │ bl f640 <__cxa_atexit@plt+0x2820> │ │ │ │ ldr r9, [r8, #8] │ │ │ │ @@ -1766,15 +1766,15 @@ │ │ │ │ add fp, fp, r6, lsl #2 │ │ │ │ cmp r7, r9 │ │ │ │ bhi e968 <__cxa_atexit@plt+0x1b48> │ │ │ │ b e8d0 <__cxa_atexit@plt+0x1ab0> │ │ │ │ ldr r4, [sl, #-20] @ 0xffffffec │ │ │ │ lsr r4, r4, #5 │ │ │ │ b e88c <__cxa_atexit@plt+0x1a6c> │ │ │ │ - @ instruction: 0x0320d3d0 │ │ │ │ + @ instruction: 0x0320c3e0 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ ldr r3, [pc, #64] @ ea18 <__cxa_atexit@plt+0x1bf8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldrh r3, [r0, #6] │ │ │ │ @@ -1786,15 +1786,15 @@ │ │ │ │ add r3, r0, r2 │ │ │ │ add r0, sp, #4 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl f640 <__cxa_atexit@plt+0x2820> │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x0320e5f0 │ │ │ │ + @ instruction: 0x0320d5f0 │ │ │ │ ldr r3, [pc, #64] @ ea64 <__cxa_atexit@plt+0x1c44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldrh r3, [r0, #6] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -1805,15 +1805,15 @@ │ │ │ │ add r3, r0, r2 │ │ │ │ add r0, sp, #4 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl f640 <__cxa_atexit@plt+0x2820> │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x0320e5a4 │ │ │ │ + @ instruction: 0x0320d5a4 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [pc, #2808] @ f570 <__cxa_atexit@plt+0x2750> │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r2, [pc, #2804] @ f574 <__cxa_atexit@plt+0x2754> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #2800] @ f578 <__cxa_atexit@plt+0x2758> │ │ │ │ @@ -1981,15 +1981,15 @@ │ │ │ │ ldr r2, [pc, #2196] @ f5a4 <__cxa_atexit@plt+0x2784> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ mov r5, r4 │ │ │ │ str r2, [r5], #8 │ │ │ │ b eb90 <__cxa_atexit@plt+0x1d70> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fc880 <__cxa_atexit@plt+0x3efa60> │ │ │ │ + bl 3dc9a0 <__cxa_atexit@plt+0x3cfb80> │ │ │ │ ldr r2, [pc, #2168] @ f5a8 <__cxa_atexit@plt+0x2788> │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldrb r2, [r2, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ beq f3fc <__cxa_atexit@plt+0x25dc> │ │ │ │ ldr r2, [pc, #2148] @ f5ac <__cxa_atexit@plt+0x278c> │ │ │ │ @@ -1997,15 +1997,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ b ec44 <__cxa_atexit@plt+0x1e24> │ │ │ │ ldr r5, [pc, #2136] @ f5b0 <__cxa_atexit@plt+0x2790> │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ strb r2, [r5, #37] @ 0x25 │ │ │ │ - bl 3fc880 <__cxa_atexit@plt+0x3efa60> │ │ │ │ + bl 3dc9a0 <__cxa_atexit@plt+0x3cfb80> │ │ │ │ ldrb r2, [r5, #36] @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ cmp r2, #0 │ │ │ │ bne f3ec <__cxa_atexit@plt+0x25cc> │ │ │ │ ldr r2, [pc, #2100] @ f5b4 <__cxa_atexit@plt+0x2794> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -2091,15 +2091,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne f48c <__cxa_atexit@plt+0x266c> │ │ │ │ add r5, r4, #8 │ │ │ │ b eb90 <__cxa_atexit@plt+0x1d70> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r0, r4, #16 │ │ │ │ add r1, r0, r1, lsl #2 │ │ │ │ - bl 3fc888 <__cxa_atexit@plt+0x3efa68> │ │ │ │ + bl 3dc9a8 <__cxa_atexit@plt+0x3cfb88> │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ add r5, r4, r5, lsl #2 │ │ │ │ b eb90 <__cxa_atexit@plt+0x1d70> │ │ │ │ ldr r2, [pc, #1760] @ f5d8 <__cxa_atexit@plt+0x27b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrb r2, [r2] │ │ │ │ @@ -2107,15 +2107,15 @@ │ │ │ │ beq ef10 <__cxa_atexit@plt+0x20f0> │ │ │ │ ldrh r2, [r5, #-2] │ │ │ │ cmp r2, #0 │ │ │ │ bne f434 <__cxa_atexit@plt+0x2614> │ │ │ │ add r5, r4, #16 │ │ │ │ b eb90 <__cxa_atexit@plt+0x1d70> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fc890 <__cxa_atexit@plt+0x3efa70> │ │ │ │ + bl 3dc9b0 <__cxa_atexit@plt+0x3cfb90> │ │ │ │ mov r5, r0 │ │ │ │ b eb90 <__cxa_atexit@plt+0x1d70> │ │ │ │ add r0, r4, #4 │ │ │ │ bl f640 <__cxa_atexit@plt+0x2820> │ │ │ │ add r0, r4, #8 │ │ │ │ bl f640 <__cxa_atexit@plt+0x2820> │ │ │ │ add r0, r4, #12 │ │ │ │ @@ -2125,15 +2125,15 @@ │ │ │ │ b eb90 <__cxa_atexit@plt+0x1d70> │ │ │ │ add r0, r4, #12 │ │ │ │ add r5, r4, #16 │ │ │ │ bl f640 <__cxa_atexit@plt+0x2820> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ add r1, r5, r1, lsl #2 │ │ │ │ - bl 3fc888 <__cxa_atexit@plt+0x3efa68> │ │ │ │ + bl 3dc9a8 <__cxa_atexit@plt+0x3cfb88> │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r5, r5, r2, lsl #2 │ │ │ │ b eb90 <__cxa_atexit@plt+0x1d70> │ │ │ │ mov r0, r4 │ │ │ │ bl e830 <__cxa_atexit@plt+0x1a10> │ │ │ │ mov r5, r0 │ │ │ │ b eb90 <__cxa_atexit@plt+0x1d70> │ │ │ │ @@ -2224,15 +2224,15 @@ │ │ │ │ add r5, r5, #3 │ │ │ │ bic r5, r5, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ add r5, r4, r5 │ │ │ │ b eb90 <__cxa_atexit@plt+0x1d70> │ │ │ │ mov r0, r4 │ │ │ │ add r5, r4, #88 @ 0x58 │ │ │ │ - bl 3fc898 <__cxa_atexit@plt+0x3efa78> │ │ │ │ + bl 3dc9b8 <__cxa_atexit@plt+0x3cfb98> │ │ │ │ b eb90 <__cxa_atexit@plt+0x1d70> │ │ │ │ ldr r2, [pc, #1272] @ f5f8 <__cxa_atexit@plt+0x27d8> │ │ │ │ mov r1, #0 │ │ │ │ add r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ strb r1, [r2, #37] @ 0x25 │ │ │ │ ldrh r2, [r5, #-8] │ │ │ │ @@ -2308,15 +2308,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add fp, pc, fp │ │ │ │ strb r1, [fp, #37] @ 0x25 │ │ │ │ add r1, r4, #16 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, r1, r0, lsl #2 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 3fc888 <__cxa_atexit@plt+0x3efa68> │ │ │ │ + bl 3dc9a8 <__cxa_atexit@plt+0x3cfb88> │ │ │ │ ldr r5, [r4, #4] │ │ │ │ ldrb r1, [fp, #36] @ 0x24 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [sp] │ │ │ │ strb r1, [r4, #8] │ │ │ │ add r5, r4, r5, lsl #2 │ │ │ │ strb r3, [fp, #37] @ 0x25 │ │ │ │ @@ -2350,15 +2350,15 @@ │ │ │ │ add r1, r3, #4 │ │ │ │ bic r2, r2, #3 │ │ │ │ add r3, r2, r1 │ │ │ │ b eb88 <__cxa_atexit@plt+0x1d68> │ │ │ │ mov r0, #1 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 3fc8a0 <__cxa_atexit@plt+0x3efa80> │ │ │ │ + bl 3dc9c0 <__cxa_atexit@plt+0x3cfba0> │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r1, [r0, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr ip, [r9, #28] │ │ │ │ str r0, [ip, r2, lsl #2] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ @@ -2375,15 +2375,15 @@ │ │ │ │ ldr r2, [r6, #4] │ │ │ │ str r2, [r6, #12] │ │ │ │ ldr r2, [sl, #8] │ │ │ │ cmp r2, r6 │ │ │ │ beq f350 <__cxa_atexit@plt+0x2530> │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 3fc8a8 <__cxa_atexit@plt+0x3efa88> │ │ │ │ + bl 3dc9c8 <__cxa_atexit@plt+0x3cfba8> │ │ │ │ ldr r3, [pc, #700] @ f614 <__cxa_atexit@plt+0x27f4> │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ strb r2, [r3, #24] │ │ │ │ strb r2, [r3, #25] │ │ │ │ strb r2, [r3, #26] │ │ │ │ strb r2, [r3, #27] │ │ │ │ @@ -2511,67 +2511,67 @@ │ │ │ │ add r2, r5, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl f640 <__cxa_atexit@plt+0x2820> │ │ │ │ b ee90 <__cxa_atexit@plt+0x2070> │ │ │ │ ldr r0, [pc, #212] @ f63c <__cxa_atexit@plt+0x281c> │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3fc830 <__cxa_atexit@plt+0x3efa10> │ │ │ │ - @ instruction: 0x0320e57c │ │ │ │ - @ instruction: 0x0320d19c │ │ │ │ - rscseq ip, lr, #248, 16 @ 0xf80000 │ │ │ │ - @ instruction: 0x0320e558 │ │ │ │ - @ instruction: 0x0320e54c │ │ │ │ - @ instruction: 0x0320e4ac │ │ │ │ - @ instruction: 0x0320e41c │ │ │ │ - @ instruction: 0x0320e3d0 │ │ │ │ + bl 3dc950 <__cxa_atexit@plt+0x3cfb30> │ │ │ │ + @ instruction: 0x0320d57c │ │ │ │ + @ instruction: 0x0320c1ac │ │ │ │ + rscseq ip, lr, #248, 12 @ 0xf800000 │ │ │ │ + @ instruction: 0x0320d558 │ │ │ │ + @ instruction: 0x0320d54c │ │ │ │ + @ instruction: 0x0320d4ac │ │ │ │ + @ instruction: 0x0320d41c │ │ │ │ + @ instruction: 0x0320d3d0 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ - @ instruction: 0x0320e3a0 │ │ │ │ - @ instruction: 0x0320e344 │ │ │ │ + @ instruction: 0x0320d3a0 │ │ │ │ + @ instruction: 0x0320d344 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ - @ instruction: 0x0320e310 │ │ │ │ + @ instruction: 0x0320d310 │ │ │ │ @ instruction: 0xffffb6d4 │ │ │ │ - @ instruction: 0x0320e2c8 │ │ │ │ - @ instruction: 0xffffcb70 │ │ │ │ - @ instruction: 0x0320e29c │ │ │ │ + @ instruction: 0x0320d2c8 │ │ │ │ + @ instruction: 0xffffc938 │ │ │ │ + @ instruction: 0x0320d29c │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ - @ instruction: 0x0320e268 │ │ │ │ - @ instruction: 0x0320e250 │ │ │ │ + @ instruction: 0x0320d268 │ │ │ │ + @ instruction: 0x0320d250 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - @ instruction: 0x0320e1d8 │ │ │ │ - @ instruction: 0x0320e1b0 │ │ │ │ - @ instruction: 0x0320e180 │ │ │ │ - @ instruction: 0x0320e150 │ │ │ │ - @ instruction: 0x0320e118 │ │ │ │ - @ instruction: 0x0320e0d0 │ │ │ │ - @ instruction: 0x0320e068 │ │ │ │ + @ instruction: 0x0320d1d8 │ │ │ │ + @ instruction: 0x0320d1b0 │ │ │ │ + @ instruction: 0x0320d180 │ │ │ │ + @ instruction: 0x0320d150 │ │ │ │ + @ instruction: 0x0320d118 │ │ │ │ + @ instruction: 0x0320d0d0 │ │ │ │ + @ instruction: 0x0320d068 │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ - @ instruction: 0x0320e00c │ │ │ │ + @ instruction: 0x0320d00c │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ - @ instruction: 0x0320df94 │ │ │ │ - @ instruction: 0x0320df64 │ │ │ │ - @ instruction: 0x0320df2c │ │ │ │ - @ instruction: 0x0320def4 │ │ │ │ - @ instruction: 0x0320de8c │ │ │ │ - @ instruction: 0x0320de38 │ │ │ │ - @ instruction: 0x0320dde4 │ │ │ │ - @ instruction: 0x0320ddd0 │ │ │ │ - @ instruction: 0x0320dd5c │ │ │ │ - @ instruction: 0x0320dcdc │ │ │ │ - @ instruction: 0x0320dca0 │ │ │ │ - @ instruction: 0x0320dc7c │ │ │ │ + @ instruction: 0x0320cf94 │ │ │ │ + @ instruction: 0x0320cf64 │ │ │ │ + @ instruction: 0x0320cf2c │ │ │ │ + @ instruction: 0x0320cef4 │ │ │ │ + @ instruction: 0x0320ce8c │ │ │ │ + @ instruction: 0x0320ce38 │ │ │ │ + @ instruction: 0x0320cde4 │ │ │ │ + @ instruction: 0x0320cdd0 │ │ │ │ + @ instruction: 0x0320cd5c │ │ │ │ + @ instruction: 0x0320ccdc │ │ │ │ + @ instruction: 0x0320cca0 │ │ │ │ + @ instruction: 0x0320cc7c │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ - @ instruction: 0xffffe808 │ │ │ │ - @ instruction: 0xffffe80c │ │ │ │ + @ instruction: 0xffffde64 │ │ │ │ + @ instruction: 0xffffde68 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ - @ instruction: 0xffffcb6c │ │ │ │ + @ instruction: 0xffffc934 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ - rsceq ip, r2, #100, 14 @ 0x1900000 │ │ │ │ + rsceq ip, r2, #164, 10 @ 0x29000000 │ │ │ │ ldr r1, [pc, #3972] @ 105cc <__cxa_atexit@plt+0x37ac> │ │ │ │ movw ip, #8160 @ 0x1fe0 │ │ │ │ ldr r3, [pc, #3968] @ 105d0 <__cxa_atexit@plt+0x37b0> │ │ │ │ add r1, pc, r1 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r7, [pc, #3960] @ 105d4 <__cxa_atexit@plt+0x37b4> │ │ │ │ mov r5, r0 │ │ │ │ @@ -2604,15 +2604,15 @@ │ │ │ │ add r0, r0, r0 │ │ │ │ ldrh r0, [r7, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop {0} │ │ │ │ ldr r5, [pc, #3836] @ 105d8 <__cxa_atexit@plt+0x37b8> │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r5 │ │ │ │ - bl 3fc830 <__cxa_atexit@plt+0x3efa10> │ │ │ │ + bl 3dc950 <__cxa_atexit@plt+0x3cfb30> │ │ │ │ ldr fp, [pc, #4048] @ 106bc <__cxa_atexit@plt+0x389c> │ │ │ │ ldrh ip, [r4, #-8] │ │ │ │ ldrh r6, [r4, #-6] │ │ │ │ ldr r2, [r1, fp] │ │ │ │ add fp, ip, r6 │ │ │ │ add r7, fp, #1 │ │ │ │ ldrb r9, [r2, #80] @ 0x50 │ │ │ │ @@ -3069,15 +3069,15 @@ │ │ │ │ orr r0, r0, r2 │ │ │ │ str r3, [sl] │ │ │ │ str r0, [r5] │ │ │ │ b f8dc <__cxa_atexit@plt+0x2abc> │ │ │ │ ldr r5, [pc, #2036] @ 10614 <__cxa_atexit@plt+0x37f4> │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r5 │ │ │ │ - bl 3fc830 <__cxa_atexit@plt+0x3efa10> │ │ │ │ + bl 3dc950 <__cxa_atexit@plt+0x3cfb30> │ │ │ │ ldr sl, [pc, #2188] @ 106bc <__cxa_atexit@plt+0x389c> │ │ │ │ ldr r9, [r1, sl] │ │ │ │ ldrb r6, [r9, #80] @ 0x50 │ │ │ │ cmp r6, #0 │ │ │ │ bne 1141c <__cxa_atexit@plt+0x45fc> │ │ │ │ ldr r0, [pc, #2004] @ 10618 <__cxa_atexit@plt+0x37f8> │ │ │ │ add fp, pc, r0 │ │ │ │ @@ -3559,110 +3559,110 @@ │ │ │ │ str r9, [sl, #24] │ │ │ │ ldr r6, [r1, #28] │ │ │ │ str r6, [sl, #28] │ │ │ │ ldr lr, [r1, #32]! │ │ │ │ str lr, [sl, #32]! │ │ │ │ bcc 1057c <__cxa_atexit@plt+0x375c> │ │ │ │ b 1000c <__cxa_atexit@plt+0x31ec> │ │ │ │ - @ instruction: 0x0320c5d4 │ │ │ │ + @ instruction: 0x0320b5e4 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ - rscseq sp, lr, #-2147483647 @ 0x80000001 │ │ │ │ - rsceq r2, r3, #100, 2 │ │ │ │ - @ instruction: 0x0320d8ec │ │ │ │ - @ instruction: 0x0320d8bc │ │ │ │ - @ instruction: 0x0320d790 │ │ │ │ - @ instruction: 0x0320d760 │ │ │ │ - @ instruction: 0x0320d6f4 │ │ │ │ - @ instruction: 0x0320d6c4 │ │ │ │ - @ instruction: 0x0320d59c │ │ │ │ - @ instruction: 0x0320d56c │ │ │ │ - @ instruction: 0x0320d450 │ │ │ │ - @ instruction: 0x0320d420 │ │ │ │ - @ instruction: 0x0320d3bc │ │ │ │ - @ instruction: 0x0320d38c │ │ │ │ - @ instruction: 0x0320d324 │ │ │ │ - @ instruction: 0x0320d2f4 │ │ │ │ - rsceq r1, r3, #64, 20 @ 0x40000 │ │ │ │ - @ instruction: 0x0320d1b8 │ │ │ │ - @ instruction: 0x0320d188 │ │ │ │ - @ instruction: 0x0320d128 │ │ │ │ - @ instruction: 0x0320d0f8 │ │ │ │ - @ instruction: 0x0320cfb8 │ │ │ │ - @ instruction: 0x0320cf88 │ │ │ │ - @ instruction: 0x0320ce60 │ │ │ │ - @ instruction: 0x0320ce30 │ │ │ │ - @ instruction: 0x0320ccfc │ │ │ │ - @ instruction: 0x0320cccc │ │ │ │ - @ instruction: 0x0320cb84 │ │ │ │ - @ instruction: 0x0320cb54 │ │ │ │ - @ instruction: 0x0320c894 │ │ │ │ - @ instruction: 0x0320c864 │ │ │ │ - @ instruction: 0x0320c7bc │ │ │ │ - @ instruction: 0x0320c78c │ │ │ │ - @ instruction: 0x0320c6d8 │ │ │ │ - @ instruction: 0x0320c6a8 │ │ │ │ + rscseq ip, lr, #6, 30 │ │ │ │ + rsceq r1, r3, #164, 30 @ 0x290 │ │ │ │ + @ instruction: 0x0320c8ec │ │ │ │ + @ instruction: 0x0320c8bc │ │ │ │ + @ instruction: 0x0320c790 │ │ │ │ + @ instruction: 0x0320c760 │ │ │ │ + @ instruction: 0x0320c6f4 │ │ │ │ + @ instruction: 0x0320c6c4 │ │ │ │ + @ instruction: 0x0320c59c │ │ │ │ + @ instruction: 0x0320c56c │ │ │ │ + @ instruction: 0x0320c450 │ │ │ │ + @ instruction: 0x0320c420 │ │ │ │ + @ instruction: 0x0320c3bc │ │ │ │ + @ instruction: 0x0320c38c │ │ │ │ + @ instruction: 0x0320c324 │ │ │ │ + @ instruction: 0x0320c2f4 │ │ │ │ + rsceq r1, r3, #128, 16 @ 0x800000 │ │ │ │ + @ instruction: 0x0320c1b8 │ │ │ │ + @ instruction: 0x0320c188 │ │ │ │ + @ instruction: 0x0320c128 │ │ │ │ + @ instruction: 0x0320c0f8 │ │ │ │ + @ instruction: 0x0320bfb8 │ │ │ │ + @ instruction: 0x0320bf88 │ │ │ │ + @ instruction: 0x0320be60 │ │ │ │ + @ instruction: 0x0320be30 │ │ │ │ + @ instruction: 0x0320bcfc │ │ │ │ + @ instruction: 0x0320bccc │ │ │ │ + @ instruction: 0x0320bb84 │ │ │ │ + @ instruction: 0x0320bb54 │ │ │ │ + @ instruction: 0x0320b894 │ │ │ │ + @ instruction: 0x0320b864 │ │ │ │ + @ instruction: 0x0320b7bc │ │ │ │ + @ instruction: 0x0320b78c │ │ │ │ + @ instruction: 0x0320b6d8 │ │ │ │ + @ instruction: 0x0320b6a8 │ │ │ │ @ instruction: 0xffffb600 │ │ │ │ @ instruction: 0xffffb55c │ │ │ │ - @ instruction: 0x0320c5d4 │ │ │ │ - @ instruction: 0x0320c5a8 │ │ │ │ - @ instruction: 0x0320c574 │ │ │ │ - @ instruction: 0x0320c544 │ │ │ │ - @ instruction: 0x0320c430 │ │ │ │ + @ instruction: 0x0320b5d4 │ │ │ │ + @ instruction: 0x0320b5a8 │ │ │ │ + @ instruction: 0x0320b574 │ │ │ │ + @ instruction: 0x0320b544 │ │ │ │ + @ instruction: 0x0320b430 │ │ │ │ nopeq {0} @ │ │ │ │ - @ instruction: 0x0320c3d0 │ │ │ │ - @ instruction: 0x0320c3a0 │ │ │ │ + @ instruction: 0x0320b3d0 │ │ │ │ + @ instruction: 0x0320b3a0 │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ - @ instruction: 0x0320c218 │ │ │ │ - @ instruction: 0x0320c1e8 │ │ │ │ - @ instruction: 0x0320c158 │ │ │ │ - @ instruction: 0x0320c146 │ │ │ │ - rscseq fp, lr, #1343488 @ 0x148000 │ │ │ │ - rsceq r0, r3, #80, 18 @ 0x140000 │ │ │ │ - @ instruction: 0x032025f0 │ │ │ │ - @ instruction: 0x032025c4 │ │ │ │ - @ instruction: 0x0320c0d8 │ │ │ │ + @ instruction: 0x0320b218 │ │ │ │ + @ instruction: 0x0320b1e8 │ │ │ │ + @ instruction: 0x0320b158 │ │ │ │ + @ instruction: 0x0320b146 │ │ │ │ + rscseq fp, lr, #21495808 @ 0x1480000 │ │ │ │ + rsceq r0, r3, #144, 14 @ 0x2400000 │ │ │ │ + nopeq {0} @ │ │ │ │ + @ instruction: 0x032015d4 │ │ │ │ + @ instruction: 0x0320b0d8 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ - @ instruction: 0x03202574 │ │ │ │ - @ instruction: 0x03202548 │ │ │ │ - @ instruction: 0x0320c05c │ │ │ │ - @ instruction: 0x03202510 │ │ │ │ - @ instruction: 0x032024ec │ │ │ │ + @ instruction: 0x03201584 │ │ │ │ + @ instruction: 0x03201558 │ │ │ │ + @ instruction: 0x0320b05c │ │ │ │ + @ instruction: 0x03201520 │ │ │ │ + @ instruction: 0x032014fc │ │ │ │ nopeq {0} @ │ │ │ │ - @ instruction: 0x032024a8 │ │ │ │ - @ instruction: 0x03202484 │ │ │ │ - @ instruction: 0x0320bf98 │ │ │ │ - @ instruction: 0x0320bf18 │ │ │ │ - @ instruction: 0x0320bee8 │ │ │ │ - @ instruction: 0x0320becc │ │ │ │ - @ instruction: 0x0320bed0 │ │ │ │ - @ instruction: 0x0320beb8 │ │ │ │ - @ instruction: 0x0320be88 │ │ │ │ + @ instruction: 0x032014b8 │ │ │ │ + @ instruction: 0x03201494 │ │ │ │ + @ instruction: 0x0320af98 │ │ │ │ + @ instruction: 0x0320af18 │ │ │ │ + @ instruction: 0x0320aee8 │ │ │ │ + @ instruction: 0x0320aecc │ │ │ │ + @ instruction: 0x0320aed0 │ │ │ │ + @ instruction: 0x0320aeb8 │ │ │ │ + @ instruction: 0x0320ae88 │ │ │ │ @ instruction: 0xffffb410 │ │ │ │ - @ instruction: 0x0320bce0 │ │ │ │ + @ instruction: 0x0320ace0 │ │ │ │ @ instruction: 0xffffb534 │ │ │ │ - @ instruction: 0x0320bad4 │ │ │ │ + @ instruction: 0x0320aad4 │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ - @ instruction: 0x0320ba30 │ │ │ │ - @ instruction: 0x0320b9e0 │ │ │ │ - @ instruction: 0x0320b9cd │ │ │ │ - @ instruction: 0x0320b9e8 │ │ │ │ - @ instruction: 0x0320b97c │ │ │ │ - @ instruction: 0x0320b969 │ │ │ │ - @ instruction: 0x0320b984 │ │ │ │ - @ instruction: 0x0320b95c │ │ │ │ - @ instruction: 0x0320b910 │ │ │ │ - @ instruction: 0x0320b8fd │ │ │ │ - @ instruction: 0x0320b918 │ │ │ │ - @ instruction: 0x0320b8d8 │ │ │ │ - @ instruction: 0x0320b8c5 │ │ │ │ - @ instruction: 0x0320b8e0 │ │ │ │ + @ instruction: 0x0320aa30 │ │ │ │ + @ instruction: 0x0320a9e0 │ │ │ │ + @ instruction: 0x0320a9cd │ │ │ │ + @ instruction: 0x0320a9e8 │ │ │ │ + @ instruction: 0x0320a97c │ │ │ │ + @ instruction: 0x0320a969 │ │ │ │ + @ instruction: 0x0320a984 │ │ │ │ + @ instruction: 0x0320a95c │ │ │ │ + @ instruction: 0x0320a910 │ │ │ │ + @ instruction: 0x0320a8fd │ │ │ │ + @ instruction: 0x0320a918 │ │ │ │ + @ instruction: 0x0320a8d8 │ │ │ │ + @ instruction: 0x0320a8c5 │ │ │ │ + @ instruction: 0x0320a8e0 │ │ │ │ ldr fp, [pc, #-152] @ 106bc <__cxa_atexit@plt+0x389c> │ │ │ │ ldr r2, [r1, fp] │ │ │ │ ldrb r0, [r2, #80] @ 0x50 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1144c <__cxa_atexit@plt+0x462c> │ │ │ │ ldr r1, [pc, #-288] @ 10648 <__cxa_atexit@plt+0x3828> │ │ │ │ add r9, pc, r1 │ │ │ │ @@ -3749,15 +3749,15 @@ │ │ │ │ str r9, [fp, #8] │ │ │ │ ldr r6, [r3, #12] │ │ │ │ str r6, [fp, #12] │ │ │ │ str fp, [r5] │ │ │ │ str r4, [r3] │ │ │ │ ldr r5, [r5] │ │ │ │ mov r1, r5 │ │ │ │ - bl 3fc8b0 <__cxa_atexit@plt+0x3efa90> │ │ │ │ + bl 3dc9d0 <__cxa_atexit@plt+0x3cfbb0> │ │ │ │ ldr r3, [sp] │ │ │ │ add ip, r3, #16 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ ldr r8, [r3, #12] │ │ │ │ add r1, ip, r2, lsl #2 │ │ │ │ cmp r8, r1 │ │ │ │ bcs f8dc <__cxa_atexit@plt+0x2abc> │ │ │ │ @@ -4043,15 +4043,15 @@ │ │ │ │ bne 10cf8 <__cxa_atexit@plt+0x3ed8> │ │ │ │ b 10ba0 <__cxa_atexit@plt+0x3d80> │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 3fc8b8 <__cxa_atexit@plt+0x3efa98> │ │ │ │ + b 3dc9d8 <__cxa_atexit@plt+0x3cfbb8> │ │ │ │ ldr r0, [r3, #4] │ │ │ │ tst r0, #3 │ │ │ │ bne 102d4 <__cxa_atexit@plt+0x34b4> │ │ │ │ ldr r2, [pc, #-1772] @ 10688 <__cxa_atexit@plt+0x3868> │ │ │ │ ldr fp, [pc, #-1772] @ 1068c <__cxa_atexit@plt+0x386c> │ │ │ │ ldr r9, [r0] │ │ │ │ tst r9, #1 │ │ │ │ @@ -4107,15 +4107,15 @@ │ │ │ │ str r4, [r3] │ │ │ │ str r7, [r5] │ │ │ │ b f8dc <__cxa_atexit@plt+0x2abc> │ │ │ │ mov r0, r3 │ │ │ │ b f670 <__cxa_atexit@plt+0x2850> │ │ │ │ mov r0, #3 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 3fc8c0 <__cxa_atexit@plt+0x3efaa0> │ │ │ │ + bl 3dc9e0 <__cxa_atexit@plt+0x3cfbc0> │ │ │ │ ldrd r2, [sp] │ │ │ │ b f8b8 <__cxa_atexit@plt+0x2a98> │ │ │ │ ldr r5, [pc, #-2000] @ 106a0 <__cxa_atexit@plt+0x3880> │ │ │ │ add r4, pc, r5 │ │ │ │ ldrb r9, [r4] │ │ │ │ cmp r9, #0 │ │ │ │ beq f8dc <__cxa_atexit@plt+0x2abc> │ │ │ │ @@ -4134,15 +4134,15 @@ │ │ │ │ add r2, r6, r6 │ │ │ │ ldrsh r2, [lr, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ ldr sl, [pc, #-2072] @ 106ac <__cxa_atexit@plt+0x388c> │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, sl │ │ │ │ - bl 3fc830 <__cxa_atexit@plt+0x3efa10> │ │ │ │ + bl 3dc950 <__cxa_atexit@plt+0x3cfb30> │ │ │ │ ldr fp, [pc, #-2072] @ 106bc <__cxa_atexit@plt+0x389c> │ │ │ │ ldr r1, [r1, fp] │ │ │ │ ldrb r6, [r1, #80] @ 0x50 │ │ │ │ cmp r6, #0 │ │ │ │ bne 116e8 <__cxa_atexit@plt+0x48c8> │ │ │ │ ldrh sl, [r8, #-8] │ │ │ │ ldrh r8, [r8, #-6] │ │ │ │ @@ -4285,15 +4285,15 @@ │ │ │ │ add ip, pc, r8 │ │ │ │ str r9, [fp] │ │ │ │ ldr r3, [r9] │ │ │ │ str r3, [ip] │ │ │ │ b f8dc <__cxa_atexit@plt+0x2abc> │ │ │ │ mov r0, #2 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 3fc8c0 <__cxa_atexit@plt+0x3efaa0> │ │ │ │ + bl 3dc9e0 <__cxa_atexit@plt+0x3cfbc0> │ │ │ │ ldrd r2, [sp] │ │ │ │ b fc8c <__cxa_atexit@plt+0x2e6c> │ │ │ │ ldr r9, [pc, #-2628] @ 106f4 <__cxa_atexit@plt+0x38d4> │ │ │ │ sub sl, r4, #1 │ │ │ │ orr r2, sl, r2 │ │ │ │ str r2, [r5] │ │ │ │ add r1, pc, r9 │ │ │ │ @@ -4317,103 +4317,103 @@ │ │ │ │ ldr r3, [pc, #-2708] @ 106fc <__cxa_atexit@plt+0x38dc> │ │ │ │ ldr r4, [r1, r3] │ │ │ │ add r1, r4, ip, lsl #3 │ │ │ │ orr r2, r1, r2 │ │ │ │ str r2, [r5] │ │ │ │ b f8dc <__cxa_atexit@plt+0x2abc> │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fc8c0 <__cxa_atexit@plt+0x3efaa0> │ │ │ │ + bl 3dc9e0 <__cxa_atexit@plt+0x3cfbc0> │ │ │ │ ldr r3, [sp] │ │ │ │ mov ip, r0 │ │ │ │ b 10ad4 <__cxa_atexit@plt+0x3cb4> │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 3fc8c0 <__cxa_atexit@plt+0x3efaa0> │ │ │ │ + bl 3dc9e0 <__cxa_atexit@plt+0x3cfbc0> │ │ │ │ ldrd r2, [sp] │ │ │ │ b fd24 <__cxa_atexit@plt+0x2f04> │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fc8c0 <__cxa_atexit@plt+0x3efaa0> │ │ │ │ + bl 3dc9e0 <__cxa_atexit@plt+0x3cfbc0> │ │ │ │ ldr r3, [sp] │ │ │ │ b f954 <__cxa_atexit@plt+0x2b34> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fc8c0 <__cxa_atexit@plt+0x3efaa0> │ │ │ │ + bl 3dc9e0 <__cxa_atexit@plt+0x3cfbc0> │ │ │ │ ldr r3, [sp] │ │ │ │ b f75c <__cxa_atexit@plt+0x293c> │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fc8c0 <__cxa_atexit@plt+0x3efaa0> │ │ │ │ + bl 3dc9e0 <__cxa_atexit@plt+0x3cfbc0> │ │ │ │ ldr r3, [sp] │ │ │ │ b 1034c <__cxa_atexit@plt+0x352c> │ │ │ │ mov r0, #51 @ 0x33 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fc8c0 <__cxa_atexit@plt+0x3efaa0> │ │ │ │ + bl 3dc9e0 <__cxa_atexit@plt+0x3cfbc0> │ │ │ │ ldr r3, [sp] │ │ │ │ b 107b4 <__cxa_atexit@plt+0x3994> │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fc8c0 <__cxa_atexit@plt+0x3efaa0> │ │ │ │ + bl 3dc9e0 <__cxa_atexit@plt+0x3cfbc0> │ │ │ │ ldr r3, [sp] │ │ │ │ mov fp, r0 │ │ │ │ b 1088c <__cxa_atexit@plt+0x3a6c> │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fc8c0 <__cxa_atexit@plt+0x3efaa0> │ │ │ │ + bl 3dc9e0 <__cxa_atexit@plt+0x3cfbc0> │ │ │ │ ldr r3, [sp] │ │ │ │ b 101e8 <__cxa_atexit@plt+0x33c8> │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fc8c0 <__cxa_atexit@plt+0x3efaa0> │ │ │ │ + bl 3dc9e0 <__cxa_atexit@plt+0x3cfbc0> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10090 <__cxa_atexit@plt+0x3270> │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fc8c0 <__cxa_atexit@plt+0x3efaa0> │ │ │ │ + bl 3dc9e0 <__cxa_atexit@plt+0x3cfbc0> │ │ │ │ ldr r3, [sp] │ │ │ │ b ff20 <__cxa_atexit@plt+0x3100> │ │ │ │ mov r0, #22 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fc8c0 <__cxa_atexit@plt+0x3efaa0> │ │ │ │ + bl 3dc9e0 <__cxa_atexit@plt+0x3cfbc0> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10970 <__cxa_atexit@plt+0x3b50> │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fc8c0 <__cxa_atexit@plt+0x3efaa0> │ │ │ │ + bl 3dc9e0 <__cxa_atexit@plt+0x3cfbc0> │ │ │ │ ldr r3, [sp] │ │ │ │ mov ip, r0 │ │ │ │ b 10c78 <__cxa_atexit@plt+0x3e58> │ │ │ │ mov r0, #3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fc8c0 <__cxa_atexit@plt+0x3efaa0> │ │ │ │ + bl 3dc9e0 <__cxa_atexit@plt+0x3cfbc0> │ │ │ │ ldr r3, [sp] │ │ │ │ b fe90 <__cxa_atexit@plt+0x3070> │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fc8c0 <__cxa_atexit@plt+0x3efaa0> │ │ │ │ + bl 3dc9e0 <__cxa_atexit@plt+0x3cfbc0> │ │ │ │ ldr r3, [sp] │ │ │ │ b 104c4 <__cxa_atexit@plt+0x36a4> │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fc8c0 <__cxa_atexit@plt+0x3efaa0> │ │ │ │ + bl 3dc9e0 <__cxa_atexit@plt+0x3cfbc0> │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ b faac <__cxa_atexit@plt+0x2c8c> │ │ │ │ mov r0, #4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fc8c0 <__cxa_atexit@plt+0x3efaa0> │ │ │ │ + bl 3dc9e0 <__cxa_atexit@plt+0x3cfbc0> │ │ │ │ ldr r3, [sp] │ │ │ │ b fbf8 <__cxa_atexit@plt+0x2dd8> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #3 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 3fc8c8 <__cxa_atexit@plt+0x3efaa8> │ │ │ │ + bl 3dc9e8 <__cxa_atexit@plt+0x3cfbc8> │ │ │ │ ldrd r2, [sp] │ │ │ │ b f8b8 <__cxa_atexit@plt+0x2a98> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #2 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 3fc8c8 <__cxa_atexit@plt+0x3efaa8> │ │ │ │ + bl 3dc9e8 <__cxa_atexit@plt+0x3cfbc8> │ │ │ │ ldrd r2, [sp] │ │ │ │ b fc8c <__cxa_atexit@plt+0x2e6c> │ │ │ │ ldr r5, [pc, #-3096] @ 10700 <__cxa_atexit@plt+0x38e0> │ │ │ │ ldrh r4, [fp, #20] │ │ │ │ add r1, pc, r5 │ │ │ │ ldr r9, [r1, #32] │ │ │ │ cmp r4, r9 │ │ │ │ @@ -4423,112 +4423,112 @@ │ │ │ │ ldr r0, [r1, r6] │ │ │ │ add sl, r0, fp, lsl #3 │ │ │ │ orr fp, sl, r2 │ │ │ │ str fp, [r5] │ │ │ │ b f8dc <__cxa_atexit@plt+0x2abc> │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fc8c8 <__cxa_atexit@plt+0x3efaa8> │ │ │ │ + bl 3dc9e8 <__cxa_atexit@plt+0x3cfbc8> │ │ │ │ ldr r3, [sp] │ │ │ │ mov ip, r0 │ │ │ │ b 10ad4 <__cxa_atexit@plt+0x3cb4> │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fc8c8 <__cxa_atexit@plt+0x3efaa8> │ │ │ │ + bl 3dc9e8 <__cxa_atexit@plt+0x3cfbc8> │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ b faac <__cxa_atexit@plt+0x2c8c> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fc8c8 <__cxa_atexit@plt+0x3efaa8> │ │ │ │ + bl 3dc9e8 <__cxa_atexit@plt+0x3cfbc8> │ │ │ │ ldr r3, [sp] │ │ │ │ b f954 <__cxa_atexit@plt+0x2b34> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fc8c8 <__cxa_atexit@plt+0x3efaa8> │ │ │ │ + bl 3dc9e8 <__cxa_atexit@plt+0x3cfbc8> │ │ │ │ ldr r3, [sp] │ │ │ │ b fbf8 <__cxa_atexit@plt+0x2dd8> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #22 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fc8c8 <__cxa_atexit@plt+0x3efaa8> │ │ │ │ + bl 3dc9e8 <__cxa_atexit@plt+0x3cfbc8> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10970 <__cxa_atexit@plt+0x3b50> │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fc8c8 <__cxa_atexit@plt+0x3efaa8> │ │ │ │ + bl 3dc9e8 <__cxa_atexit@plt+0x3cfbc8> │ │ │ │ ldr r3, [sp] │ │ │ │ mov fp, r0 │ │ │ │ b 1088c <__cxa_atexit@plt+0x3a6c> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fc8c8 <__cxa_atexit@plt+0x3efaa8> │ │ │ │ + bl 3dc9e8 <__cxa_atexit@plt+0x3cfbc8> │ │ │ │ ldr r3, [sp] │ │ │ │ b 101e8 <__cxa_atexit@plt+0x33c8> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fc8c8 <__cxa_atexit@plt+0x3efaa8> │ │ │ │ + bl 3dc9e8 <__cxa_atexit@plt+0x3cfbc8> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10090 <__cxa_atexit@plt+0x3270> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fc8c8 <__cxa_atexit@plt+0x3efaa8> │ │ │ │ + bl 3dc9e8 <__cxa_atexit@plt+0x3cfbc8> │ │ │ │ ldr r3, [sp] │ │ │ │ b ff20 <__cxa_atexit@plt+0x3100> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fc8c8 <__cxa_atexit@plt+0x3efaa8> │ │ │ │ + bl 3dc9e8 <__cxa_atexit@plt+0x3cfbc8> │ │ │ │ ldr r3, [sp] │ │ │ │ b fe90 <__cxa_atexit@plt+0x3070> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 3fc8c8 <__cxa_atexit@plt+0x3efaa8> │ │ │ │ + bl 3dc9e8 <__cxa_atexit@plt+0x3cfbc8> │ │ │ │ ldrd r2, [sp] │ │ │ │ b fd24 <__cxa_atexit@plt+0x2f04> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #51 @ 0x33 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fc8c8 <__cxa_atexit@plt+0x3efaa8> │ │ │ │ + bl 3dc9e8 <__cxa_atexit@plt+0x3cfbc8> │ │ │ │ ldr r3, [sp] │ │ │ │ b 107b4 <__cxa_atexit@plt+0x3994> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fc8c8 <__cxa_atexit@plt+0x3efaa8> │ │ │ │ + bl 3dc9e8 <__cxa_atexit@plt+0x3cfbc8> │ │ │ │ ldr r3, [sp] │ │ │ │ b f75c <__cxa_atexit@plt+0x293c> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fc8c8 <__cxa_atexit@plt+0x3efaa8> │ │ │ │ + bl 3dc9e8 <__cxa_atexit@plt+0x3cfbc8> │ │ │ │ ldr r3, [sp] │ │ │ │ b 1034c <__cxa_atexit@plt+0x352c> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fc8c8 <__cxa_atexit@plt+0x3efaa8> │ │ │ │ + bl 3dc9e8 <__cxa_atexit@plt+0x3cfbc8> │ │ │ │ ldr r3, [sp] │ │ │ │ b 104c4 <__cxa_atexit@plt+0x36a4> │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fc8c8 <__cxa_atexit@plt+0x3efaa8> │ │ │ │ + bl 3dc9e8 <__cxa_atexit@plt+0x3cfbc8> │ │ │ │ ldr r3, [sp] │ │ │ │ mov ip, r0 │ │ │ │ b 10c78 <__cxa_atexit@plt+0x3e58> │ │ │ │ mov r0, r3 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 3fc8d0 <__cxa_atexit@plt+0x3efab0> │ │ │ │ + b 3dc9f0 <__cxa_atexit@plt+0x3cfbd0> │ │ │ │ ldr r6, [fp, #28] │ │ │ │ movw r4, #8160 @ 0x1fe0 │ │ │ │ cmp r6, #0 │ │ │ │ ldreq fp, [fp, #8] │ │ │ │ ldr r7, [fp] │ │ │ │ ldr r5, [r7, #4] │ │ │ │ lsr sl, r5, #20 │ │ │ │ @@ -4605,19 +4605,19 @@ │ │ │ │ ldr lr, [pc, #-3824] @ 10720 <__cxa_atexit@plt+0x3900> │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, lr │ │ │ │ ldr r6, [r0] │ │ │ │ add r0, r6, #908 @ 0x38c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 3fc8d8 <__cxa_atexit@plt+0x3efab8> │ │ │ │ + b 3dc9f8 <__cxa_atexit@plt+0x3cfbd8> │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fc8e0 <__cxa_atexit@plt+0x3efac0> │ │ │ │ + bl 3dca00 <__cxa_atexit@plt+0x3cfbe0> │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 10e90 <__cxa_atexit@plt+0x4070> │ │ │ │ ldr r7, [pc, #-3880] @ 10724 <__cxa_atexit@plt+0x3904> │ │ │ │ add fp, pc, r7 │ │ │ │ ldrb ip, [fp] │ │ │ │ cmp ip, #0 │ │ │ │ @@ -4629,15 +4629,15 @@ │ │ │ │ bne f8dc <__cxa_atexit@plt+0x2abc> │ │ │ │ ldr lr, [pc, #-3912] @ 1072c <__cxa_atexit@plt+0x390c> │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, lr │ │ │ │ b 11614 <__cxa_atexit@plt+0x47f4> │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fc8c0 <__cxa_atexit@plt+0x3efaa0> │ │ │ │ + bl 3dc9e0 <__cxa_atexit@plt+0x3cfbc0> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r7, r0 │ │ │ │ b 10e30 <__cxa_atexit@plt+0x4010> │ │ │ │ ldr r4, [pc, #-3948] @ 10730 <__cxa_atexit@plt+0x3910> │ │ │ │ ldrh r2, [fp, #20] │ │ │ │ add r9, pc, r4 │ │ │ │ ldr r3, [r9, #32] │ │ │ │ @@ -4680,27 +4680,27 @@ │ │ │ │ str fp, [r8, #104] @ 0x68 │ │ │ │ ldr fp, [r8, #108] @ 0x6c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ add ip, fp, r5, lsr #10 │ │ │ │ str ip, [r8, #108] @ 0x6c │ │ │ │ b f8dc <__cxa_atexit@plt+0x2abc> │ │ │ │ ldr sl, [pc, #284] @ 11870 <__cxa_atexit@plt+0x4a50> │ │ │ │ - bl 3fc8a0 <__cxa_atexit@plt+0x3efa80> │ │ │ │ + bl 3dc9c0 <__cxa_atexit@plt+0x3cfba0> │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ add r2, pc, sl │ │ │ │ str r0, [r9, #8] │ │ │ │ str r6, [r9, #12] │ │ │ │ str r9, [r2] │ │ │ │ str r9, [r0, #12] │ │ │ │ b 110fc <__cxa_atexit@plt+0x42dc> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fc8c8 <__cxa_atexit@plt+0x3efaa8> │ │ │ │ + bl 3dc9e8 <__cxa_atexit@plt+0x3cfbc8> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r7, r0 │ │ │ │ b 10e30 <__cxa_atexit@plt+0x4010> │ │ │ │ ldr r5, [pc, #220] @ 11874 <__cxa_atexit@plt+0x4a54> │ │ │ │ add r0, pc, r5 │ │ │ │ ldrb r4, [r0] │ │ │ │ cmp r4, #0 │ │ │ │ @@ -4736,15 +4736,15 @@ │ │ │ │ cmp sl, #0 │ │ │ │ bne 115a0 <__cxa_atexit@plt+0x4780> │ │ │ │ ldr lr, [pc, #104] @ 1188c <__cxa_atexit@plt+0x4a6c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, lr │ │ │ │ ldr r0, [r2] │ │ │ │ add r0, r0, #908 @ 0x38c │ │ │ │ - bl 3fc8d8 <__cxa_atexit@plt+0x3efab8> │ │ │ │ + bl 3dc9f8 <__cxa_atexit@plt+0x3cfbd8> │ │ │ │ b 115a0 <__cxa_atexit@plt+0x4780> │ │ │ │ ldr ip, [pc, #80] @ 11890 <__cxa_atexit@plt+0x4a70> │ │ │ │ add r6, pc, ip │ │ │ │ ldrb sl, [r6] │ │ │ │ cmp sl, #0 │ │ │ │ beq f8dc <__cxa_atexit@plt+0x2abc> │ │ │ │ ldr r5, [pc, #64] @ 11894 <__cxa_atexit@plt+0x4a74> │ │ │ │ @@ -4752,95 +4752,95 @@ │ │ │ │ ldrb r4, [r0] │ │ │ │ cmp r4, #0 │ │ │ │ bne f8dc <__cxa_atexit@plt+0x2abc> │ │ │ │ ldr lr, [pc, #48] @ 11898 <__cxa_atexit@plt+0x4a78> │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, lr │ │ │ │ b 11614 <__cxa_atexit@plt+0x47f4> │ │ │ │ - @ instruction: 0x0320b878 │ │ │ │ - @ instruction: 0x0320b830 │ │ │ │ - @ instruction: 0x0320b81d │ │ │ │ - @ instruction: 0x0320b838 │ │ │ │ + @ instruction: 0x0320a878 │ │ │ │ + @ instruction: 0x0320a830 │ │ │ │ + @ instruction: 0x0320a81d │ │ │ │ + @ instruction: 0x0320a838 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ - @ instruction: 0x0320b7cc │ │ │ │ - @ instruction: 0x0320b7b9 │ │ │ │ - @ instruction: 0x0320b7d4 │ │ │ │ - @ instruction: 0x0320b788 │ │ │ │ - @ instruction: 0x0320b775 │ │ │ │ - @ instruction: 0x0320b790 │ │ │ │ - b 3fc8e8 <__cxa_atexit@plt+0x3efac8> │ │ │ │ + @ instruction: 0x0320a7cc │ │ │ │ + @ instruction: 0x0320a7b9 │ │ │ │ + @ instruction: 0x0320a7d4 │ │ │ │ + @ instruction: 0x0320a788 │ │ │ │ + @ instruction: 0x0320a775 │ │ │ │ + @ instruction: 0x0320a790 │ │ │ │ + b 3dca08 <__cxa_atexit@plt+0x3cfbe8> │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub sp, sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - bl 3fc8f0 <__cxa_atexit@plt+0x3efad0> │ │ │ │ + bl 3dca10 <__cxa_atexit@plt+0x3cfbf0> │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp] │ │ │ │ ldr r3, [r0, #1000] @ 0x3e8 │ │ │ │ ldr r2, [r0, #1004] @ 0x3ec │ │ │ │ adds r3, r3, r1 │ │ │ │ str r3, [r0, #1000] @ 0x3e8 │ │ │ │ adc r3, r2, #0 │ │ │ │ str r3, [r0, #1004] @ 0x3ec │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 3fc8e8 <__cxa_atexit@plt+0x3efac8> │ │ │ │ + b 3dca08 <__cxa_atexit@plt+0x3cfbe8> │ │ │ │ bleq 4da24 <__cxa_atexit@plt+0x40c04> │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ strbtmi fp, [sl], -r2, lsl #24 │ │ │ │ strlt fp, [r1], #-1028 @ 0xfffffbfc │ │ │ │ @ instruction: 0xa018f8df │ │ │ │ ldrmi sl, [sl], #773 @ 0x305 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stmdami r4, {r3, sl, ip, sp, pc} │ │ │ │ andeq pc, r0, sl, asr r8 @ │ │ │ │ b fe54f8f4 <__cxa_atexit@plt+0xfe542ad4> │ │ │ │ b fe64f8f8 <__cxa_atexit@plt+0xfe642ad8> │ │ │ │ - @ instruction: 0x0320a31c │ │ │ │ + @ instruction: 0x0320932c │ │ │ │ @ instruction: 0xffffb3ec │ │ │ │ ldr r3, [pc, #20] @ 11930 <__cxa_atexit@plt+0x4b10> │ │ │ │ ldr r2, [pc, #20] @ 11934 <__cxa_atexit@plt+0x4b14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ cmp r2, #0 │ │ │ │ bxeq lr │ │ │ │ b be48 <__gmon_start__@plt> │ │ │ │ - @ instruction: 0x0320a304 │ │ │ │ + @ instruction: 0x03209314 │ │ │ │ @ instruction: 0xffffb3f0 │ │ │ │ - andseq pc, r4, r7, asr #4 │ │ │ │ + eoreq pc, r4, r6, asr #4 │ │ │ │ eorcc pc, r1, r0, asr #5 │ │ │ │ - tstpeq r4, #1879048196 @ p-variant is OBSOLETE @ 0x70000004 │ │ │ │ + msreq CPSR_s, #1610612740 @ 0x60000004 │ │ │ │ msrcc CPSR_c, #192, 4 │ │ │ │ andle r4, r5, r3, lsl #5 │ │ │ │ movweq pc, #576 @ 0x240 @ │ │ │ │ movweq pc, #704 @ 0x2c0 @ │ │ │ │ ldrmi fp, [r8, -r3, lsl #2] │ │ │ │ svclt 0x00004770 │ │ │ │ - andseq pc, r4, r7, asr #4 │ │ │ │ + eoreq pc, r4, r6, asr #4 │ │ │ │ eorcc pc, r1, r0, asr #5 │ │ │ │ - tstpeq r4, #1879048196 @ p-variant is OBSOLETE @ 0x70000004 │ │ │ │ + msreq CPSR_s, #1610612740 @ 0x60000004 │ │ │ │ msrcc CPSR_c, #192, 4 │ │ │ │ svceq 0x00d91a1b │ │ │ │ @ instruction: 0x01a3eb01 │ │ │ │ andle r1, r5, r9, asr #32 │ │ │ │ movweq pc, #576 @ 0x240 @ │ │ │ │ movweq pc, #704 @ 0x2c0 @ │ │ │ │ ldrmi fp, [r8, -r3, lsl #2] │ │ │ │ svclt 0x00004770 │ │ │ │ - bicne pc, r0, #76, 4 @ 0xc0000004 │ │ │ │ + bicne pc, r0, #-1342177276 @ 0xb0000004 │ │ │ │ msrcc CPSR_c, #192, 4 │ │ │ │ stmdblt sl, {r1, r3, r4, fp, ip, sp, lr}^ │ │ │ │ addlt fp, r3, r0, lsl #10 │ │ │ │ @ instruction: 0xf7ff9301 │ │ │ │ blls 918d8 <__cxa_atexit@plt+0x84ab8> │ │ │ │ andsvc r2, sl, r1, lsl #4 │ │ │ │ stclt 0, cr11, [r0, #-12] │ │ │ │ svclt 0x00004770 │ │ │ │ svclt 0x0000e7d6 │ │ │ │ - rscseq sp, lr, #136, 12 @ 0x8800000 │ │ │ │ + rscseq ip, lr, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11a44 <__cxa_atexit@plt+0x4c24> │ │ │ │ ldr r3, [pc, #128] @ 11a54 <__cxa_atexit@plt+0x4c34> │ │ │ │ @@ -4874,22 +4874,22 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 11a70 <__cxa_atexit@plt+0x4c50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rscseq sp, lr, #240, 10 @ 0x3c000000 │ │ │ │ - rscseq sp, lr, #232, 10 @ 0x3a000000 │ │ │ │ - rscseq sp, lr, #4, 12 @ 0x400000 │ │ │ │ - rscseq sp, lr, #252, 10 @ 0x3f000000 │ │ │ │ - rscseq sp, lr, #220, 10 @ 0x37000000 │ │ │ │ - rscseq sp, lr, #212, 10 @ 0x35000000 │ │ │ │ - rscseq sp, lr, #12, 12 @ 0xc00000 │ │ │ │ - rscseq sp, lr, #200, 10 @ 0x32000000 │ │ │ │ + rscseq ip, lr, #240, 10 @ 0x3c000000 │ │ │ │ + rscseq ip, lr, #232, 10 @ 0x3a000000 │ │ │ │ + rscseq ip, lr, #4, 12 @ 0x400000 │ │ │ │ + rscseq ip, lr, #252, 10 @ 0x3f000000 │ │ │ │ + rscseq ip, lr, #220, 10 @ 0x37000000 │ │ │ │ + rscseq ip, lr, #212, 10 @ 0x35000000 │ │ │ │ + rscseq ip, lr, #12, 12 @ 0xc00000 │ │ │ │ + rscseq ip, lr, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 11aa4 <__cxa_atexit@plt+0x4c84> │ │ │ │ ldr r7, [pc, #36] @ 11ab8 <__cxa_atexit@plt+0x4c98> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -4898,17 +4898,17 @@ │ │ │ │ addeq r7, pc, r7 │ │ │ │ b 11aac <__cxa_atexit@plt+0x4c8c> │ │ │ │ ldr r7, [pc, #16] @ 11abc <__cxa_atexit@plt+0x4c9c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, lr, #148, 10 @ 0x25000000 │ │ │ │ - rscseq sp, lr, #104, 10 @ 0x1a000000 │ │ │ │ - rscseq sp, lr, #96, 10 @ 0x18000000 │ │ │ │ + rscseq ip, lr, #148, 10 @ 0x25000000 │ │ │ │ + rscseq ip, lr, #104, 10 @ 0x1a000000 │ │ │ │ + rscseq ip, lr, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11b40 <__cxa_atexit@plt+0x4d20> │ │ │ │ ldr r3, [pc, #108] @ 11b50 <__cxa_atexit@plt+0x4d30> │ │ │ │ @@ -4931,47 +4931,47 @@ │ │ │ │ ldr r8, [pc, #48] @ 11b58 <__cxa_atexit@plt+0x4d38> │ │ │ │ add r8, pc, r8 │ │ │ │ b 11b34 <__cxa_atexit@plt+0x4d14> │ │ │ │ ldr r8, [pc, #32] @ 11b54 <__cxa_atexit@plt+0x4d34> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #24] @ 11b60 <__cxa_atexit@plt+0x4d40> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq r0, r2, #1146880 @ 0x118000 │ │ │ │ - rsceq r0, r2, #84, 18 @ 0x150000 │ │ │ │ - rsceq r0, r2, #1867776 @ 0x1c8000 │ │ │ │ - rscseq sp, lr, #24, 10 @ 0x6000000 │ │ │ │ + rsceq r0, r2, #35127296 @ 0x2180000 │ │ │ │ + rsceq r0, r2, #148, 14 @ 0x2500000 │ │ │ │ + rsceq r0, r2, #46661632 @ 0x2c80000 │ │ │ │ + rscseq ip, lr, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 11b94 <__cxa_atexit@plt+0x4d74> │ │ │ │ cmp r3, #3 │ │ │ │ bne 11ba4 <__cxa_atexit@plt+0x4d84> │ │ │ │ ldr r8, [pc, #48] @ 11bbc <__cxa_atexit@plt+0x4d9c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r8, [pc, #28] @ 11bb8 <__cxa_atexit@plt+0x4d98> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r8, [pc, #8] @ 11bb4 <__cxa_atexit@plt+0x4d94> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ - rsceq r0, r2, #13500416 @ 0xce0000 │ │ │ │ - rsceq r0, r2, #224, 16 @ 0xe00000 │ │ │ │ - rsceq r0, r2, #15859712 @ 0xf20000 │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ + rsceq r0, r2, #3670016 @ 0x380000 │ │ │ │ + rsceq r0, r2, #32, 14 @ 0x800000 │ │ │ │ + rsceq r0, r2, #13107200 @ 0xc80000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11c3c <__cxa_atexit@plt+0x4e1c> │ │ │ │ ldr r3, [pc, #108] @ 11c4c <__cxa_atexit@plt+0x4e2c> │ │ │ │ @@ -4994,57 +4994,57 @@ │ │ │ │ ldr r3, [pc, #48] @ 11c54 <__cxa_atexit@plt+0x4e34> │ │ │ │ add r3, pc, r3 │ │ │ │ b 11c30 <__cxa_atexit@plt+0x4e10> │ │ │ │ ldr r3, [pc, #32] @ 11c50 <__cxa_atexit@plt+0x4e30> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #24] @ 11c5c <__cxa_atexit@plt+0x4e3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq r0, r2, #4849664 @ 0x4a0000 │ │ │ │ - rsceq r0, r2, #88, 16 @ 0x580000 │ │ │ │ - rsceq r0, r2, #7733248 @ 0x760000 │ │ │ │ - rscseq sp, lr, #32, 8 @ 0x20000000 │ │ │ │ + rsceq r0, r2, #144703488 @ 0x8a00000 │ │ │ │ + rsceq r0, r2, #152, 12 @ 0x9800000 │ │ │ │ + rsceq r0, r2, #190840832 @ 0xb600000 │ │ │ │ + rscseq ip, lr, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 11c90 <__cxa_atexit@plt+0x4e70> │ │ │ │ cmp r3, #3 │ │ │ │ bne 11ca0 <__cxa_atexit@plt+0x4e80> │ │ │ │ ldr r8, [pc, #48] @ 11cb8 <__cxa_atexit@plt+0x4e98> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r8, [pc, #28] @ 11cb4 <__cxa_atexit@plt+0x4e94> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r8, [pc, #8] @ 11cb0 <__cxa_atexit@plt+0x4e90> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ - rsceq r0, r2, #55050240 @ 0x3480000 │ │ │ │ - rsceq r0, r2, #228, 14 @ 0x3900000 │ │ │ │ - rsceq r0, r2, #64487424 @ 0x3d80000 │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ + rsceq r0, r2, #18874368 @ 0x1200000 │ │ │ │ + rsceq r0, r2, #36, 12 @ 0x2400000 │ │ │ │ + rsceq r0, r2, #56623104 @ 0x3600000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 11ce0 <__cxa_atexit@plt+0x4ec0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ - rscseq sp, lr, #140, 6 @ 0x30000002 │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ + rscseq ip, lr, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11d30 <__cxa_atexit@plt+0x4f10> │ │ │ │ ldr r3, [pc, #60] @ 11d40 <__cxa_atexit@plt+0x4f20> │ │ │ │ @@ -5061,15 +5061,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 11d44 <__cxa_atexit@plt+0x4f24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq sp, lr, #72, 6 @ 0x20000001 │ │ │ │ + rscseq ip, lr, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #35] @ 0x23 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -5093,15 +5093,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 11dc4 <__cxa_atexit@plt+0x4fa4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq sp, lr, #204, 4 @ 0xc000000c │ │ │ │ + rscseq ip, lr, #204, 4 @ 0xc000000c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #31] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -5125,15 +5125,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 11e44 <__cxa_atexit@plt+0x5024> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq sp, lr, #80, 4 │ │ │ │ + rscseq ip, lr, #80, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #27] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -5157,15 +5157,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 11ec4 <__cxa_atexit@plt+0x50a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq sp, lr, #212, 2 @ 0x35 │ │ │ │ + rscseq ip, lr, #212, 2 @ 0x35 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #23] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -5189,15 +5189,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 11f44 <__cxa_atexit@plt+0x5124> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq sp, lr, #88, 2 │ │ │ │ + rscseq ip, lr, #88, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -5221,15 +5221,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 11fc4 <__cxa_atexit@plt+0x51a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq sp, lr, #220 @ 0xdc │ │ │ │ + rscseq ip, lr, #220 @ 0xdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -5253,15 +5253,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 12044 <__cxa_atexit@plt+0x5224> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq sp, lr, #96 @ 0x60 │ │ │ │ + rscseq ip, lr, #96 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -5285,15 +5285,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 120c4 <__cxa_atexit@plt+0x52a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq ip, lr, #228, 30 @ 0x390 │ │ │ │ + rscseq fp, lr, #228, 30 @ 0x390 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -5317,15 +5317,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 12144 <__cxa_atexit@plt+0x5324> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq ip, lr, #104, 30 @ 0x1a0 │ │ │ │ + rscseq fp, lr, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -5337,18 +5337,18 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 121a0 <__cxa_atexit@plt+0x5380> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03204e90 │ │ │ │ + @ instruction: 0x03203ea0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -5373,15 +5373,15 @@ │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03204e2c │ │ │ │ + @ instruction: 0x03203e3c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12310 <__cxa_atexit@plt+0x54f0> │ │ │ │ @@ -5428,33 +5428,33 @@ │ │ │ │ str r7, [r2, #-8] │ │ │ │ ldr r7, [pc, #88] @ 12348 <__cxa_atexit@plt+0x5528> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r2, #-12] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 3fbe40 <__cxa_atexit@plt+0x3ef020> │ │ │ │ + b 3dc098 <__cxa_atexit@plt+0x3cf278> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 1233c <__cxa_atexit@plt+0x551c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - rscseq ip, lr, #140, 26 @ 0x2300 │ │ │ │ + rscseq fp, lr, #140, 26 @ 0x2300 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - @ instruction: 0x03204d30 │ │ │ │ + @ instruction: 0x03203d40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 123f8 <__cxa_atexit@plt+0x55d8> │ │ │ │ @@ -5489,37 +5489,37 @@ │ │ │ │ sub r3, r6, #31 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [pc, #32] @ 1240c <__cxa_atexit@plt+0x55ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 3fbe40 <__cxa_atexit@plt+0x3ef020> │ │ │ │ + b 3dc098 <__cxa_atexit@plt+0x3cf278> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - @ instruction: 0x03204c34 │ │ │ │ + @ instruction: 0x03203c44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12444 <__cxa_atexit@plt+0x5624> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 1244c <__cxa_atexit@plt+0x562c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03204be4 │ │ │ │ + @ instruction: 0x03203bf4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -5543,15 +5543,15 @@ │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03204b80 │ │ │ │ + @ instruction: 0x03203b90 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 125bc <__cxa_atexit@plt+0x579c> │ │ │ │ @@ -5599,33 +5599,33 @@ │ │ │ │ str r7, [r2, #-8] │ │ │ │ ldr r7, [pc, #88] @ 125f4 <__cxa_atexit@plt+0x57d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r2, #-12] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 3fbe40 <__cxa_atexit@plt+0x3ef020> │ │ │ │ + b 3dc098 <__cxa_atexit@plt+0x3cf278> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 125e8 <__cxa_atexit@plt+0x57c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - rscseq ip, lr, #228, 20 @ 0xe4000 │ │ │ │ + rscseq fp, lr, #228, 20 @ 0xe4000 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - @ instruction: 0x03204a84 │ │ │ │ + @ instruction: 0x03203a94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 126a4 <__cxa_atexit@plt+0x5884> │ │ │ │ @@ -5660,37 +5660,37 @@ │ │ │ │ sub r3, r6, #31 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [pc, #32] @ 126b8 <__cxa_atexit@plt+0x5898> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 3fbe40 <__cxa_atexit@plt+0x3ef020> │ │ │ │ + b 3dc098 <__cxa_atexit@plt+0x3cf278> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - @ instruction: 0x03204988 │ │ │ │ + @ instruction: 0x03203998 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 126f0 <__cxa_atexit@plt+0x58d0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 126f8 <__cxa_atexit@plt+0x58d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03204938 │ │ │ │ + @ instruction: 0x03203948 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -5716,15 +5716,15 @@ │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x032048d4 │ │ │ │ + @ instruction: 0x032038e4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ mov ip, r4 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -5776,15 +5776,15 @@ │ │ │ │ str r7, [r2, #-8] │ │ │ │ ldr r7, [pc, #100] @ 128c4 <__cxa_atexit@plt+0x5aa4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r2, #-12] │ │ │ │ mov r4, ip │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3fbe40 <__cxa_atexit@plt+0x3ef020> │ │ │ │ + b 3dc098 <__cxa_atexit@plt+0x3cf278> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r4, ip │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 128b8 <__cxa_atexit@plt+0x5a98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [ip, #-8] │ │ │ │ @@ -5792,20 +5792,20 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - rscseq ip, lr, #32, 16 @ 0x200000 │ │ │ │ + rscseq fp, lr, #32, 16 @ 0x200000 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - @ instruction: 0x032047c0 │ │ │ │ + @ instruction: 0x032037d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12978 <__cxa_atexit@plt+0x5b58> │ │ │ │ @@ -5841,37 +5841,37 @@ │ │ │ │ sub r3, r6, #31 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [pc, #32] @ 1298c <__cxa_atexit@plt+0x5b6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 3fbe40 <__cxa_atexit@plt+0x3ef020> │ │ │ │ + b 3dc098 <__cxa_atexit@plt+0x3cf278> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - @ instruction: 0x032046b4 │ │ │ │ + @ instruction: 0x032036c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 129c4 <__cxa_atexit@plt+0x5ba4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 129cc <__cxa_atexit@plt+0x5bac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03204664 │ │ │ │ + @ instruction: 0x03203674 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -5895,15 +5895,15 @@ │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - nopeq {0} @ │ │ │ │ + @ instruction: 0x03203610 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12b2c <__cxa_atexit@plt+0x5d0c> │ │ │ │ @@ -5947,33 +5947,33 @@ │ │ │ │ str r7, [r2, #-8] │ │ │ │ ldr r7, [pc, #88] @ 12b64 <__cxa_atexit@plt+0x5d44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r2, #-12] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 3fbe40 <__cxa_atexit@plt+0x3ef020> │ │ │ │ + b 3dc098 <__cxa_atexit@plt+0x3cf278> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 12b58 <__cxa_atexit@plt+0x5d38> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rscseq ip, lr, #124, 10 @ 0x1f000000 │ │ │ │ + rscseq fp, lr, #124, 10 @ 0x1f000000 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - @ instruction: 0x03204514 │ │ │ │ + @ instruction: 0x03203524 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12c14 <__cxa_atexit@plt+0x5df4> │ │ │ │ @@ -6008,37 +6008,37 @@ │ │ │ │ sub r3, r6, #31 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [pc, #32] @ 12c28 <__cxa_atexit@plt+0x5e08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 3fbe40 <__cxa_atexit@plt+0x3ef020> │ │ │ │ + b 3dc098 <__cxa_atexit@plt+0x3cf278> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - @ instruction: 0x03204418 │ │ │ │ + @ instruction: 0x03203428 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12c60 <__cxa_atexit@plt+0x5e40> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 12c68 <__cxa_atexit@plt+0x5e48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x032043c8 │ │ │ │ + @ instruction: 0x032033d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -6062,15 +6062,15 @@ │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03204364 │ │ │ │ + @ instruction: 0x03203374 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ mov ip, r4 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -6121,15 +6121,15 @@ │ │ │ │ str r7, [r2, #-8] │ │ │ │ ldr r7, [pc, #100] @ 12e28 <__cxa_atexit@plt+0x6008> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r2, #-12] │ │ │ │ mov r4, ip │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3fbe40 <__cxa_atexit@plt+0x3ef020> │ │ │ │ + b 3dc098 <__cxa_atexit@plt+0x3cf278> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r4, ip │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 12e1c <__cxa_atexit@plt+0x5ffc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [ip, #-8] │ │ │ │ @@ -6137,20 +6137,20 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - rscseq ip, lr, #196, 4 @ 0x4000000c │ │ │ │ + rscseq fp, lr, #196, 4 @ 0x4000000c │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - @ instruction: 0x0320425c │ │ │ │ + @ instruction: 0x0320326c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12edc <__cxa_atexit@plt+0x60bc> │ │ │ │ @@ -6186,37 +6186,37 @@ │ │ │ │ sub r3, r6, #31 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [pc, #32] @ 12ef0 <__cxa_atexit@plt+0x60d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 3fbe40 <__cxa_atexit@plt+0x3ef020> │ │ │ │ + b 3dc098 <__cxa_atexit@plt+0x3cf278> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - @ instruction: 0x03204150 │ │ │ │ + @ instruction: 0x03203160 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12f28 <__cxa_atexit@plt+0x6108> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 12f30 <__cxa_atexit@plt+0x6110> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - nopeq {0} @ │ │ │ │ + @ instruction: 0x03203110 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -6241,15 +6241,15 @@ │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0320409c │ │ │ │ + @ instruction: 0x032030ac │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ mov ip, r4 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -6300,15 +6300,15 @@ │ │ │ │ str r7, [r2, #-8] │ │ │ │ ldr r7, [pc, #100] @ 130f4 <__cxa_atexit@plt+0x62d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r2, #-12] │ │ │ │ mov r4, ip │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3fbe40 <__cxa_atexit@plt+0x3ef020> │ │ │ │ + b 3dc098 <__cxa_atexit@plt+0x3cf278> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r4, ip │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 130e8 <__cxa_atexit@plt+0x62c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [ip, #-8] │ │ │ │ @@ -6316,20 +6316,20 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - rscseq fp, lr, #252, 30 @ 0x3f0 │ │ │ │ + rscseq sl, lr, #252, 30 @ 0x3f0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - @ instruction: 0x03203f90 │ │ │ │ + @ instruction: 0x03202fa0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 131a8 <__cxa_atexit@plt+0x6388> │ │ │ │ @@ -6365,37 +6365,37 @@ │ │ │ │ sub r3, r6, #31 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [pc, #32] @ 131bc <__cxa_atexit@plt+0x639c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 3fbe40 <__cxa_atexit@plt+0x3ef020> │ │ │ │ + b 3dc098 <__cxa_atexit@plt+0x3cf278> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - @ instruction: 0x03203e84 │ │ │ │ + @ instruction: 0x03202e94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 131f4 <__cxa_atexit@plt+0x63d4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 131fc <__cxa_atexit@plt+0x63dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03203e34 │ │ │ │ + @ instruction: 0x03202e44 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -6420,15 +6420,15 @@ │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03203dd0 │ │ │ │ + @ instruction: 0x03202de0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1336c <__cxa_atexit@plt+0x654c> │ │ │ │ @@ -6475,33 +6475,33 @@ │ │ │ │ str r7, [r2, #-8] │ │ │ │ ldr r7, [pc, #88] @ 133a4 <__cxa_atexit@plt+0x6584> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r2, #-12] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, sl │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 3fbe40 <__cxa_atexit@plt+0x3ef020> │ │ │ │ + b 3dc098 <__cxa_atexit@plt+0x3cf278> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 13398 <__cxa_atexit@plt+0x6578> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ mov r7, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - rscseq fp, lr, #72, 26 @ 0x1200 │ │ │ │ + rscseq sl, lr, #72, 26 @ 0x1200 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - @ instruction: 0x03203cd4 │ │ │ │ + @ instruction: 0x03202ce4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13454 <__cxa_atexit@plt+0x6634> │ │ │ │ @@ -6536,37 +6536,37 @@ │ │ │ │ sub r3, r6, #31 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [pc, #32] @ 13468 <__cxa_atexit@plt+0x6648> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 3fbe40 <__cxa_atexit@plt+0x3ef020> │ │ │ │ + b 3dc098 <__cxa_atexit@plt+0x3cf278> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - @ instruction: 0x03203bd8 │ │ │ │ + @ instruction: 0x03202be8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 134a0 <__cxa_atexit@plt+0x6680> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 134a8 <__cxa_atexit@plt+0x6688> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03203b88 │ │ │ │ + @ instruction: 0x03202b98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -6592,15 +6592,15 @@ │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03203b24 │ │ │ │ + @ instruction: 0x03202b34 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 13620 <__cxa_atexit@plt+0x6800> │ │ │ │ @@ -6648,33 +6648,33 @@ │ │ │ │ str r7, [r2, #-8] │ │ │ │ ldr r7, [pc, #88] @ 13658 <__cxa_atexit@plt+0x6838> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r2, #-12] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, sl │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 3fbe40 <__cxa_atexit@plt+0x3ef020> │ │ │ │ + b 3dc098 <__cxa_atexit@plt+0x3cf278> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 1364c <__cxa_atexit@plt+0x682c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ mov r7, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - rscseq fp, lr, #152, 20 @ 0x98000 │ │ │ │ + rscseq sl, lr, #152, 20 @ 0x98000 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - @ instruction: 0x03203a20 │ │ │ │ + @ instruction: 0x03202a30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13700 <__cxa_atexit@plt+0x68e0> │ │ │ │ @@ -6707,37 +6707,37 @@ │ │ │ │ sub r3, r6, #31 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [pc, #32] @ 13714 <__cxa_atexit@plt+0x68f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 3fbe40 <__cxa_atexit@plt+0x3ef020> │ │ │ │ + b 3dc098 <__cxa_atexit@plt+0x3cf278> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - @ instruction: 0x0320392c │ │ │ │ + @ instruction: 0x0320293c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1374c <__cxa_atexit@plt+0x692c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 13754 <__cxa_atexit@plt+0x6934> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x032038dc │ │ │ │ + @ instruction: 0x032028ec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -6763,15 +6763,15 @@ │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03203878 │ │ │ │ + @ instruction: 0x03202888 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ mov ip, r4 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -6822,15 +6822,15 @@ │ │ │ │ str r7, [r2, #-8] │ │ │ │ ldr r7, [pc, #100] @ 1391c <__cxa_atexit@plt+0x6afc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r2, #-12] │ │ │ │ mov r4, ip │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3fbe40 <__cxa_atexit@plt+0x3ef020> │ │ │ │ + b 3dc098 <__cxa_atexit@plt+0x3cf278> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r4, ip │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 13910 <__cxa_atexit@plt+0x6af0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [ip, #-8] │ │ │ │ @@ -6838,20 +6838,20 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - rscseq fp, lr, #224, 14 @ 0x3800000 │ │ │ │ + rscseq sl, lr, #224, 14 @ 0x3800000 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - @ instruction: 0x03203768 │ │ │ │ + @ instruction: 0x03202778 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 139c8 <__cxa_atexit@plt+0x6ba8> │ │ │ │ @@ -6885,21 +6885,21 @@ │ │ │ │ sub r3, r6, #31 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [pc, #32] @ 139dc <__cxa_atexit@plt+0x6bbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 3fbe40 <__cxa_atexit@plt+0x3ef020> │ │ │ │ + b 3dc098 <__cxa_atexit@plt+0x3cf278> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - @ instruction: 0x03203664 │ │ │ │ + @ instruction: 0x03202674 │ │ │ │ mov r8, fp │ │ │ │ mov r7, r6 │ │ │ │ mov fp, r4 │ │ │ │ ldr r2, [r5] │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -6935,16 +6935,16 @@ │ │ │ │ stmib r5, {r1, lr} │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [fp, #-8] │ │ │ │ str r3, [fp, #828] @ 0x33c │ │ │ │ mov r4, fp │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x032035f0 │ │ │ │ - rscseq fp, lr, #236, 16 @ 0xec0000 │ │ │ │ + nopeq {0} @ │ │ │ │ + rscseq sl, lr, #236, 16 @ 0xec0000 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov lr, fp │ │ │ │ @@ -6986,37 +6986,37 @@ │ │ │ │ str r3, [fp, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [fp, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ mov r4, fp │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03203528 │ │ │ │ - rscseq fp, lr, #32, 16 @ 0x200000 │ │ │ │ + @ instruction: 0x03202538 │ │ │ │ + rscseq sl, lr, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13b94 <__cxa_atexit@plt+0x6d74> │ │ │ │ ldr r2, [pc, #36] @ 13ba4 <__cxa_atexit@plt+0x6d84> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [pc, #32] @ 13ba8 <__cxa_atexit@plt+0x6d88> │ │ │ │ add r9, pc, r9 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ ldr r7, [pc, #16] @ 13bac <__cxa_atexit@plt+0x6d8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq fp, lr, #160, 8 @ 0xa0000000 │ │ │ │ - rscseq fp, lr, #60, 16 @ 0x3c0000 │ │ │ │ - rscseq fp, lr, #16, 16 @ 0x100000 │ │ │ │ + rscseq sl, lr, #160, 8 @ 0xa0000000 │ │ │ │ + rscseq sl, lr, #60, 16 @ 0x3c0000 │ │ │ │ + rscseq sl, lr, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 13bdc <__cxa_atexit@plt+0x6dbc> │ │ │ │ ldr r7, [pc, #48] @ 13c00 <__cxa_atexit@plt+0x6de0> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -7025,19 +7025,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 13bf8 <__cxa_atexit@plt+0x6dd8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 13bfc <__cxa_atexit@plt+0x6ddc> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq fp, lr, #40, 8 @ 0x28000000 │ │ │ │ - rscseq fp, lr, #160, 14 @ 0x2800000 │ │ │ │ - rscseq fp, lr, #244, 6 @ 0xd0000003 │ │ │ │ + rscseq sl, lr, #40, 8 @ 0x28000000 │ │ │ │ + rscseq sl, lr, #160, 14 @ 0x2800000 │ │ │ │ + rscseq sl, lr, #244, 6 @ 0xd0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 13c30 <__cxa_atexit@plt+0x6e10> │ │ │ │ ldr r7, [pc, #48] @ 13c54 <__cxa_atexit@plt+0x6e34> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -7046,34 +7046,34 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 13c4c <__cxa_atexit@plt+0x6e2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [pc, #12] @ 13c50 <__cxa_atexit@plt+0x6e30> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq fp, lr, #188, 6 @ 0xf0000002 │ │ │ │ - rscseq fp, lr, #112, 14 @ 0x1c00000 │ │ │ │ + rscseq sl, lr, #188, 6 @ 0xf0000002 │ │ │ │ + rscseq sl, lr, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 13c8c <__cxa_atexit@plt+0x6e6c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ 13c90 <__cxa_atexit@plt+0x6e70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, lr, #80, 14 @ 0x1400000 │ │ │ │ - @ instruction: 0x032033b4 │ │ │ │ - rscseq fp, lr, #56, 14 @ 0xe00000 │ │ │ │ + rscseq sl, lr, #80, 14 @ 0x1400000 │ │ │ │ + @ instruction: 0x032023c4 │ │ │ │ + rscseq sl, lr, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 13d04 <__cxa_atexit@plt+0x6ee4> │ │ │ │ ldr r3, [pc, #108] @ 13d24 <__cxa_atexit@plt+0x6f04> │ │ │ │ @@ -7088,78 +7088,78 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r9, [pc, #84] @ 13d34 <__cxa_atexit@plt+0x6f14> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r7] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 13d2c <__cxa_atexit@plt+0x6f0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 13d28 <__cxa_atexit@plt+0x6f08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rscseq fp, lr, #188, 12 @ 0xbc00000 │ │ │ │ - rscseq fp, lr, #220, 12 @ 0xdc00000 │ │ │ │ + rscseq sl, lr, #188, 12 @ 0xbc00000 │ │ │ │ + rscseq sl, lr, #220, 12 @ 0xdc00000 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - rscseq fp, lr, #72, 6 @ 0x20000001 │ │ │ │ - rscseq fp, lr, #152, 12 @ 0x9800000 │ │ │ │ + rscseq sl, lr, #72, 6 @ 0x20000001 │ │ │ │ + rscseq sl, lr, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 13d74 <__cxa_atexit@plt+0x6f54> │ │ │ │ ldr r3, [pc, #44] @ 13d88 <__cxa_atexit@plt+0x6f68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #40] @ 13d8c <__cxa_atexit@plt+0x6f6c> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r3, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ ldr r7, [pc, #20] @ 13d90 <__cxa_atexit@plt+0x6f70> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - rscseq fp, lr, #196, 4 @ 0x4000000c │ │ │ │ - rscseq fp, lr, #92, 12 @ 0x5c00000 │ │ │ │ - rscseq fp, lr, #72, 12 @ 0x4800000 │ │ │ │ + rscseq sl, lr, #196, 4 @ 0x4000000c │ │ │ │ + rscseq sl, lr, #92, 12 @ 0x5c00000 │ │ │ │ + rscseq sl, lr, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 13dd0 <__cxa_atexit@plt+0x6fb0> │ │ │ │ ldr r3, [pc, #40] @ 13de4 <__cxa_atexit@plt+0x6fc4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 13de8 <__cxa_atexit@plt+0x6fc8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 3fbe58 <__cxa_atexit@plt+0x3ef038> │ │ │ │ + b 3dc0b0 <__cxa_atexit@plt+0x3cf290> │ │ │ │ ldr r7, [pc, #20] @ 13dec <__cxa_atexit@plt+0x6fcc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq fp, lr, #36, 12 @ 0x2400000 │ │ │ │ - rscseq fp, lr, #24, 12 @ 0x1800000 │ │ │ │ + rscseq sl, lr, #36, 12 @ 0x2400000 │ │ │ │ + rscseq sl, lr, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13e24 <__cxa_atexit@plt+0x7004> │ │ │ │ @@ -7167,25 +7167,25 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - @ instruction: 0x03203214 │ │ │ │ - rscseq fp, lr, #188, 10 @ 0x2f000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + @ instruction: 0x03202224 │ │ │ │ + rscseq sl, lr, #188, 10 @ 0x2f000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 13eb8 <__cxa_atexit@plt+0x7098> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 13eb0 <__cxa_atexit@plt+0x7090> │ │ │ │ ldr lr, [pc, #88] @ 13ec0 <__cxa_atexit@plt+0x70a0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [pc, #84] @ 13ec4 <__cxa_atexit@plt+0x70a4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r1, [pc, #80] @ 13ec8 <__cxa_atexit@plt+0x70a8> │ │ │ │ @@ -7199,56 +7199,56 @@ │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, lr, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fbe68 <__cxa_atexit@plt+0x3ef048> │ │ │ │ + b 3dc0c0 <__cxa_atexit@plt+0x3cf2a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, lr, #136, 10 @ 0x22000000 │ │ │ │ - @ instruction: 0x032031bc │ │ │ │ - @ instruction: 0x032031b8 │ │ │ │ - @ instruction: 0x032031b0 │ │ │ │ - @ instruction: 0x03203190 │ │ │ │ - rscseq fp, lr, #40, 10 @ 0xa000000 │ │ │ │ + rscseq sl, lr, #136, 10 @ 0x22000000 │ │ │ │ + @ instruction: 0x032021cc │ │ │ │ + @ instruction: 0x032021c8 │ │ │ │ + @ instruction: 0x032021c0 │ │ │ │ + @ instruction: 0x032021a0 │ │ │ │ + rscseq sl, lr, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 13ef4 <__cxa_atexit@plt+0x70d4> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe70 <__cxa_atexit@plt+0x3ef050> │ │ │ │ - rscseq fp, lr, #24, 10 @ 0x6000000 │ │ │ │ - rscseq fp, lr, #20, 10 @ 0x5000000 │ │ │ │ + b 3dc0c8 <__cxa_atexit@plt+0x3cf2a8> │ │ │ │ + rscseq sl, lr, #24, 10 @ 0x6000000 │ │ │ │ + rscseq sl, lr, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 13f34 <__cxa_atexit@plt+0x7114> │ │ │ │ ldr r3, [pc, #40] @ 13f48 <__cxa_atexit@plt+0x7128> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 13f4c <__cxa_atexit@plt+0x712c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 3fbe58 <__cxa_atexit@plt+0x3ef038> │ │ │ │ + b 3dc0b0 <__cxa_atexit@plt+0x3cf290> │ │ │ │ ldr r7, [pc, #20] @ 13f50 <__cxa_atexit@plt+0x7130> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq fp, lr, #240, 8 @ 0xf0000000 │ │ │ │ - rscseq fp, lr, #228, 8 @ 0xe4000000 │ │ │ │ + rscseq sl, lr, #240, 8 @ 0xf0000000 │ │ │ │ + rscseq sl, lr, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13f88 <__cxa_atexit@plt+0x7168> │ │ │ │ @@ -7256,17 +7256,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - @ instruction: 0x032030b0 │ │ │ │ - rscseq fp, lr, #52, 8 @ 0x34000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + @ instruction: 0x032020c0 │ │ │ │ + rscseq sl, lr, #52, 8 @ 0x34000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 14010 <__cxa_atexit@plt+0x71f0> │ │ │ │ ldr r3, [pc, #120] @ 14034 <__cxa_atexit@plt+0x7214> │ │ │ │ @@ -7283,89 +7283,89 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r7] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r2 │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 1403c <__cxa_atexit@plt+0x721c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 14038 <__cxa_atexit@plt+0x7218> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rscseq fp, lr, #176, 6 @ 0xc0000002 │ │ │ │ - rscseq fp, lr, #16, 8 @ 0x10000000 │ │ │ │ + rscseq sl, lr, #176, 6 @ 0xc0000002 │ │ │ │ + rscseq sl, lr, #16, 8 @ 0x10000000 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ - rscseq fp, lr, #68 @ 0x44 │ │ │ │ - rscseq fp, lr, #136, 6 @ 0x20000002 │ │ │ │ + rscseq sl, lr, #68 @ 0x44 │ │ │ │ + rscseq sl, lr, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 14084 <__cxa_atexit@plt+0x7264> │ │ │ │ ldr r3, [pc, #44] @ 14098 <__cxa_atexit@plt+0x7278> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #40] @ 1409c <__cxa_atexit@plt+0x727c> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r3, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ ldr r7, [pc, #20] @ 140a0 <__cxa_atexit@plt+0x7280> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ - rscseq sl, lr, #180, 30 @ 0x2d0 │ │ │ │ - rscseq fp, lr, #76, 6 @ 0x30000001 │ │ │ │ - rsceq lr, r1, #1811939331 @ 0x6c000003 │ │ │ │ + rscseq r9, lr, #180, 30 @ 0x2d0 │ │ │ │ + rscseq sl, lr, #76, 6 @ 0x30000001 │ │ │ │ + rsceq lr, r1, #-1342177279 @ 0xb0000001 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r1, #16, 8 @ 0x10000000 │ │ │ │ + rsceq lr, r1, #80, 4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r1, #1090519040 @ 0x41000000 │ │ │ │ + rsceq lr, r1, #268435464 @ 0x10000008 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r1, #1912602624 @ 0x72000000 │ │ │ │ + rsceq lr, r1, #536870923 @ 0x2000000b │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, lr, #116, 6 @ 0xd0000001 │ │ │ │ + rscseq sl, lr, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1416c <__cxa_atexit@plt+0x734c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 14164 <__cxa_atexit@plt+0x7344> │ │ │ │ ldr r3, [pc, #60] @ 14174 <__cxa_atexit@plt+0x7354> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 14178 <__cxa_atexit@plt+0x7358> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 1417c <__cxa_atexit@plt+0x735c> │ │ │ │ @@ -7378,25 +7378,25 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq fp, lr, #32, 6 @ 0x80000000 │ │ │ │ - @ instruction: 0x03202ee4 │ │ │ │ - rscseq fp, lr, #4, 6 @ 0x10000000 │ │ │ │ - rscseq fp, lr, #232, 4 @ 0x8000000e │ │ │ │ + rscseq sl, lr, #32, 6 @ 0x80000000 │ │ │ │ + @ instruction: 0x03201ef4 │ │ │ │ + rscseq sl, lr, #4, 6 @ 0x10000000 │ │ │ │ + rscseq sl, lr, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 141a4 <__cxa_atexit@plt+0x7384> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ed64d0 <__cxa_atexit@plt+0xec96b0> │ │ │ │ + b c68600 <__cxa_atexit@plt+0xc5b7e0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -7412,27 +7412,27 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1420c <__cxa_atexit@plt+0x73ec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - @ instruction: 0x03202e6c │ │ │ │ - @ instruction: 0x03202e64 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + @ instruction: 0x03201e7c │ │ │ │ + @ instruction: 0x03201e74 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq fp, lr, #156, 4 @ 0xc0000009 │ │ │ │ + rscseq sl, lr, #156, 4 @ 0xc0000009 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 14278 <__cxa_atexit@plt+0x7458> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 14270 <__cxa_atexit@plt+0x7450> │ │ │ │ ldr r3, [pc, #60] @ 14280 <__cxa_atexit@plt+0x7460> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 14284 <__cxa_atexit@plt+0x7464> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 14288 <__cxa_atexit@plt+0x7468> │ │ │ │ @@ -7445,25 +7445,25 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq fp, lr, #84, 4 @ 0x40000005 │ │ │ │ - @ instruction: 0x03202dd8 │ │ │ │ - rscseq fp, lr, #56, 4 @ 0x80000003 │ │ │ │ - rscseq fp, lr, #220, 2 @ 0x37 │ │ │ │ + rscseq sl, lr, #84, 4 @ 0x40000005 │ │ │ │ + @ instruction: 0x03201de8 │ │ │ │ + rscseq sl, lr, #56, 4 @ 0x80000003 │ │ │ │ + rscseq sl, lr, #220, 2 @ 0x37 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 142b0 <__cxa_atexit@plt+0x7490> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ed64d0 <__cxa_atexit@plt+0xec96b0> │ │ │ │ + b c68600 <__cxa_atexit@plt+0xc5b7e0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -7479,27 +7479,27 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 14318 <__cxa_atexit@plt+0x74f8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - @ instruction: 0x03202d60 │ │ │ │ - @ instruction: 0x03202d58 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + @ instruction: 0x03201d70 │ │ │ │ + @ instruction: 0x03201d68 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq fp, lr, #196, 2 @ 0x31 │ │ │ │ + rscseq sl, lr, #196, 2 @ 0x31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 14384 <__cxa_atexit@plt+0x7564> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1437c <__cxa_atexit@plt+0x755c> │ │ │ │ ldr r3, [pc, #60] @ 1438c <__cxa_atexit@plt+0x756c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 14390 <__cxa_atexit@plt+0x7570> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 14394 <__cxa_atexit@plt+0x7574> │ │ │ │ @@ -7512,25 +7512,25 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq fp, lr, #124, 2 │ │ │ │ - @ instruction: 0x03202ccc │ │ │ │ - rscseq fp, lr, #96, 2 │ │ │ │ - rscseq fp, lr, #208 @ 0xd0 │ │ │ │ + rscseq sl, lr, #124, 2 │ │ │ │ + @ instruction: 0x03201cdc │ │ │ │ + rscseq sl, lr, #96, 2 │ │ │ │ + rscseq sl, lr, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 143bc <__cxa_atexit@plt+0x759c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ed64d0 <__cxa_atexit@plt+0xec96b0> │ │ │ │ + b c68600 <__cxa_atexit@plt+0xc5b7e0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -7546,27 +7546,27 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 14424 <__cxa_atexit@plt+0x7604> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - @ instruction: 0x03202c54 │ │ │ │ - @ instruction: 0x03202c4c │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + @ instruction: 0x03201c64 │ │ │ │ + @ instruction: 0x03201c5c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq fp, lr, #236 @ 0xec │ │ │ │ + rscseq sl, lr, #236 @ 0xec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 14490 <__cxa_atexit@plt+0x7670> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 14488 <__cxa_atexit@plt+0x7668> │ │ │ │ ldr r3, [pc, #60] @ 14498 <__cxa_atexit@plt+0x7678> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 1449c <__cxa_atexit@plt+0x767c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 144a0 <__cxa_atexit@plt+0x7680> │ │ │ │ @@ -7579,25 +7579,25 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq fp, lr, #164 @ 0xa4 │ │ │ │ - @ instruction: 0x03202bc0 │ │ │ │ - rscseq fp, lr, #136 @ 0x88 │ │ │ │ - rscseq sl, lr, #196, 30 @ 0x310 │ │ │ │ + rscseq sl, lr, #164 @ 0xa4 │ │ │ │ + @ instruction: 0x03201bd0 │ │ │ │ + rscseq sl, lr, #136 @ 0x88 │ │ │ │ + rscseq r9, lr, #196, 30 @ 0x310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 144c8 <__cxa_atexit@plt+0x76a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ed64d0 <__cxa_atexit@plt+0xec96b0> │ │ │ │ + b c68600 <__cxa_atexit@plt+0xc5b7e0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -7613,27 +7613,27 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 14530 <__cxa_atexit@plt+0x7710> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - @ instruction: 0x03202b48 │ │ │ │ - @ instruction: 0x03202b40 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + @ instruction: 0x03201b58 │ │ │ │ + @ instruction: 0x03201b50 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq fp, lr, #20 │ │ │ │ + rscseq sl, lr, #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1459c <__cxa_atexit@plt+0x777c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 14594 <__cxa_atexit@plt+0x7774> │ │ │ │ ldr r3, [pc, #60] @ 145a4 <__cxa_atexit@plt+0x7784> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 145a8 <__cxa_atexit@plt+0x7788> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 145ac <__cxa_atexit@plt+0x778c> │ │ │ │ @@ -7646,25 +7646,25 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq sl, lr, #204, 30 @ 0x330 │ │ │ │ - @ instruction: 0x03202ab4 │ │ │ │ - rscseq sl, lr, #176, 30 @ 0x2c0 │ │ │ │ - rscseq sl, lr, #184, 28 @ 0xb80 │ │ │ │ + rscseq r9, lr, #204, 30 @ 0x330 │ │ │ │ + @ instruction: 0x03201ac4 │ │ │ │ + rscseq r9, lr, #176, 30 @ 0x2c0 │ │ │ │ + rscseq r9, lr, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 145d4 <__cxa_atexit@plt+0x77b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ed64d0 <__cxa_atexit@plt+0xec96b0> │ │ │ │ + b c68600 <__cxa_atexit@plt+0xc5b7e0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -7680,27 +7680,27 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1463c <__cxa_atexit@plt+0x781c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - @ instruction: 0x03202a3c │ │ │ │ - @ instruction: 0x03202a34 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + @ instruction: 0x03201a4c │ │ │ │ + @ instruction: 0x03201a44 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq sl, lr, #80, 30 @ 0x140 │ │ │ │ + rscseq r9, lr, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 146ac <__cxa_atexit@plt+0x788c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 146a4 <__cxa_atexit@plt+0x7884> │ │ │ │ ldr r3, [pc, #64] @ 146b4 <__cxa_atexit@plt+0x7894> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #60] @ 146b8 <__cxa_atexit@plt+0x7898> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ @@ -7708,23 +7708,23 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 146c0 <__cxa_atexit@plt+0x78a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #2 │ │ │ │ - b c7bf18 <__cxa_atexit@plt+0xc6f0f8> │ │ │ │ + b 1b9a308 <__cxa_atexit@plt+0x1b8d4e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq lr, r1, #-1342177272 @ 0xb0000008 │ │ │ │ - @ instruction: 0x032029a4 │ │ │ │ - @ instruction: 0x032029a8 │ │ │ │ + rsceq lr, r1, #203 @ 0xcb │ │ │ │ + @ instruction: 0x032019b4 │ │ │ │ + @ instruction: 0x032019b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -7755,19 +7755,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 14770 <__cxa_atexit@plt+0x7950> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - rscseq sl, lr, #148, 28 @ 0x940 │ │ │ │ - @ instruction: 0x0320294c │ │ │ │ - @ instruction: 0x03202944 │ │ │ │ - @ instruction: 0x03202914 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + rscseq r9, lr, #148, 28 @ 0x940 │ │ │ │ + @ instruction: 0x0320195c │ │ │ │ + @ instruction: 0x03201954 │ │ │ │ + @ instruction: 0x03201924 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -7798,29 +7798,29 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 1481c <__cxa_atexit@plt+0x79fc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - rscseq sl, lr, #236, 26 @ 0x3b00 │ │ │ │ - @ instruction: 0x032028a4 │ │ │ │ - @ instruction: 0x032028a0 │ │ │ │ - @ instruction: 0x0320289c │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + rscseq r9, lr, #236, 26 @ 0x3b00 │ │ │ │ + @ instruction: 0x032018b4 │ │ │ │ + @ instruction: 0x032018b0 │ │ │ │ + @ instruction: 0x032018ac │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq sl, lr, #216, 26 @ 0x3600 │ │ │ │ + rscseq r9, lr, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 14888 <__cxa_atexit@plt+0x7a68> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 14880 <__cxa_atexit@plt+0x7a60> │ │ │ │ ldr r3, [pc, #60] @ 14890 <__cxa_atexit@plt+0x7a70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 14894 <__cxa_atexit@plt+0x7a74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 14898 <__cxa_atexit@plt+0x7a78> │ │ │ │ @@ -7833,25 +7833,25 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq sl, lr, #144, 26 @ 0x2400 │ │ │ │ - @ instruction: 0x032027c8 │ │ │ │ - rscseq sl, lr, #116, 26 @ 0x1d00 │ │ │ │ - rscseq sl, lr, #204, 22 @ 0x33000 │ │ │ │ + rscseq r9, lr, #144, 26 @ 0x2400 │ │ │ │ + @ instruction: 0x032017d8 │ │ │ │ + rscseq r9, lr, #116, 26 @ 0x1d00 │ │ │ │ + rscseq r9, lr, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 148c0 <__cxa_atexit@plt+0x7aa0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ed64d0 <__cxa_atexit@plt+0xec96b0> │ │ │ │ + b c68600 <__cxa_atexit@plt+0xc5b7e0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -7867,27 +7867,27 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 14928 <__cxa_atexit@plt+0x7b08> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - @ instruction: 0x03202750 │ │ │ │ - @ instruction: 0x03202748 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + @ instruction: 0x03201760 │ │ │ │ + @ instruction: 0x03201758 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq sl, lr, #0, 26 │ │ │ │ + rscseq r9, lr, #0, 26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 14994 <__cxa_atexit@plt+0x7b74> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1498c <__cxa_atexit@plt+0x7b6c> │ │ │ │ ldr r3, [pc, #60] @ 1499c <__cxa_atexit@plt+0x7b7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 149a0 <__cxa_atexit@plt+0x7b80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 149a4 <__cxa_atexit@plt+0x7b84> │ │ │ │ @@ -7900,25 +7900,25 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq sl, lr, #184, 24 @ 0xb800 │ │ │ │ - @ instruction: 0x032026bc │ │ │ │ - rscseq sl, lr, #156, 24 @ 0x9c00 │ │ │ │ - rscseq sl, lr, #192, 20 @ 0xc0000 │ │ │ │ + rscseq r9, lr, #184, 24 @ 0xb800 │ │ │ │ + @ instruction: 0x032016cc │ │ │ │ + rscseq r9, lr, #156, 24 @ 0x9c00 │ │ │ │ + rscseq r9, lr, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 149cc <__cxa_atexit@plt+0x7bac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ed64d0 <__cxa_atexit@plt+0xec96b0> │ │ │ │ + b c68600 <__cxa_atexit@plt+0xc5b7e0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -7934,27 +7934,27 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 14a34 <__cxa_atexit@plt+0x7c14> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - @ instruction: 0x03202644 │ │ │ │ - @ instruction: 0x0320263c │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + @ instruction: 0x03201654 │ │ │ │ + @ instruction: 0x0320164c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq sl, lr, #40, 24 @ 0x2800 │ │ │ │ + rscseq r9, lr, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 14aa0 <__cxa_atexit@plt+0x7c80> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 14a98 <__cxa_atexit@plt+0x7c78> │ │ │ │ ldr r3, [pc, #60] @ 14aa8 <__cxa_atexit@plt+0x7c88> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 14aac <__cxa_atexit@plt+0x7c8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 14ab0 <__cxa_atexit@plt+0x7c90> │ │ │ │ @@ -7967,25 +7967,25 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq sl, lr, #224, 22 @ 0x38000 │ │ │ │ - @ instruction: 0x032025b0 │ │ │ │ - rscseq sl, lr, #196, 22 @ 0x31000 │ │ │ │ - rscseq sl, lr, #180, 18 @ 0x2d0000 │ │ │ │ + rscseq r9, lr, #224, 22 @ 0x38000 │ │ │ │ + @ instruction: 0x032015c0 │ │ │ │ + rscseq r9, lr, #196, 22 @ 0x31000 │ │ │ │ + rscseq r9, lr, #180, 18 @ 0x2d0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 14ad8 <__cxa_atexit@plt+0x7cb8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ed64d0 <__cxa_atexit@plt+0xec96b0> │ │ │ │ + b c68600 <__cxa_atexit@plt+0xc5b7e0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -8001,27 +8001,27 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 14b40 <__cxa_atexit@plt+0x7d20> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - @ instruction: 0x03202538 │ │ │ │ - @ instruction: 0x03202530 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + @ instruction: 0x03201548 │ │ │ │ + @ instruction: 0x03201540 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq sl, lr, #80, 22 @ 0x14000 │ │ │ │ + rscseq r9, lr, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 14bac <__cxa_atexit@plt+0x7d8c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 14ba4 <__cxa_atexit@plt+0x7d84> │ │ │ │ ldr r3, [pc, #60] @ 14bb4 <__cxa_atexit@plt+0x7d94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 14bb8 <__cxa_atexit@plt+0x7d98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 14bbc <__cxa_atexit@plt+0x7d9c> │ │ │ │ @@ -8034,25 +8034,25 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq sl, lr, #8, 22 @ 0x2000 │ │ │ │ - @ instruction: 0x032024a4 │ │ │ │ - rscseq sl, lr, #236, 20 @ 0xec000 │ │ │ │ - rscseq sl, lr, #168, 16 @ 0xa80000 │ │ │ │ + rscseq r9, lr, #8, 22 @ 0x2000 │ │ │ │ + @ instruction: 0x032014b4 │ │ │ │ + rscseq r9, lr, #236, 20 @ 0xec000 │ │ │ │ + rscseq r9, lr, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 14be4 <__cxa_atexit@plt+0x7dc4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ed64d0 <__cxa_atexit@plt+0xec96b0> │ │ │ │ + b c68600 <__cxa_atexit@plt+0xc5b7e0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -8068,27 +8068,27 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 14c4c <__cxa_atexit@plt+0x7e2c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - @ instruction: 0x0320242c │ │ │ │ - @ instruction: 0x03202424 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + @ instruction: 0x0320143c │ │ │ │ + @ instruction: 0x03201434 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq sl, lr, #120, 20 @ 0x78000 │ │ │ │ + rscseq r9, lr, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 14cb8 <__cxa_atexit@plt+0x7e98> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 14cb0 <__cxa_atexit@plt+0x7e90> │ │ │ │ ldr r3, [pc, #60] @ 14cc0 <__cxa_atexit@plt+0x7ea0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 14cc4 <__cxa_atexit@plt+0x7ea4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 14cc8 <__cxa_atexit@plt+0x7ea8> │ │ │ │ @@ -8101,25 +8101,25 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq sl, lr, #48, 20 @ 0x30000 │ │ │ │ - @ instruction: 0x03202398 │ │ │ │ - rscseq sl, lr, #20, 20 @ 0x14000 │ │ │ │ - rscseq sl, lr, #156, 14 @ 0x2700000 │ │ │ │ + rscseq r9, lr, #48, 20 @ 0x30000 │ │ │ │ + @ instruction: 0x032013a8 │ │ │ │ + rscseq r9, lr, #20, 20 @ 0x14000 │ │ │ │ + rscseq r9, lr, #156, 14 @ 0x2700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 14cf0 <__cxa_atexit@plt+0x7ed0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ed64d0 <__cxa_atexit@plt+0xec96b0> │ │ │ │ + b c68600 <__cxa_atexit@plt+0xc5b7e0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -8135,27 +8135,27 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 14d58 <__cxa_atexit@plt+0x7f38> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - @ instruction: 0x03202320 │ │ │ │ - @ instruction: 0x03202318 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + @ instruction: 0x03201330 │ │ │ │ + @ instruction: 0x03201328 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq sl, lr, #160, 18 @ 0x280000 │ │ │ │ + rscseq r9, lr, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 14dc4 <__cxa_atexit@plt+0x7fa4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 14dbc <__cxa_atexit@plt+0x7f9c> │ │ │ │ ldr r3, [pc, #60] @ 14dcc <__cxa_atexit@plt+0x7fac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 14dd0 <__cxa_atexit@plt+0x7fb0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 14dd4 <__cxa_atexit@plt+0x7fb4> │ │ │ │ @@ -8168,25 +8168,25 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq sl, lr, #88, 18 @ 0x160000 │ │ │ │ - @ instruction: 0x0320228c │ │ │ │ - rscseq sl, lr, #60, 18 @ 0xf0000 │ │ │ │ - rscseq sl, lr, #144, 12 @ 0x9000000 │ │ │ │ + rscseq r9, lr, #88, 18 @ 0x160000 │ │ │ │ + @ instruction: 0x0320129c │ │ │ │ + rscseq r9, lr, #60, 18 @ 0xf0000 │ │ │ │ + rscseq r9, lr, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 14dfc <__cxa_atexit@plt+0x7fdc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ed64d0 <__cxa_atexit@plt+0xec96b0> │ │ │ │ + b c68600 <__cxa_atexit@plt+0xc5b7e0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -8202,27 +8202,27 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 14e64 <__cxa_atexit@plt+0x8044> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - @ instruction: 0x03202214 │ │ │ │ - @ instruction: 0x0320220c │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + @ instruction: 0x03201224 │ │ │ │ + @ instruction: 0x0320121c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq sl, lr, #200, 16 @ 0xc80000 │ │ │ │ + rscseq r9, lr, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 14ed0 <__cxa_atexit@plt+0x80b0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 14ec8 <__cxa_atexit@plt+0x80a8> │ │ │ │ ldr r3, [pc, #60] @ 14ed8 <__cxa_atexit@plt+0x80b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 14edc <__cxa_atexit@plt+0x80bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 14ee0 <__cxa_atexit@plt+0x80c0> │ │ │ │ @@ -8235,25 +8235,25 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq sl, lr, #128, 16 @ 0x800000 │ │ │ │ - @ instruction: 0x03202180 │ │ │ │ - rscseq sl, lr, #100, 16 @ 0x640000 │ │ │ │ - rscseq sl, lr, #132, 10 @ 0x21000000 │ │ │ │ + rscseq r9, lr, #128, 16 @ 0x800000 │ │ │ │ + @ instruction: 0x03201190 │ │ │ │ + rscseq r9, lr, #100, 16 @ 0x640000 │ │ │ │ + rscseq r9, lr, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 14f08 <__cxa_atexit@plt+0x80e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ed64d0 <__cxa_atexit@plt+0xec96b0> │ │ │ │ + b c68600 <__cxa_atexit@plt+0xc5b7e0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -8269,27 +8269,27 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 14f70 <__cxa_atexit@plt+0x8150> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - @ instruction: 0x03202108 │ │ │ │ - nopeq {0} @ │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + @ instruction: 0x03201118 │ │ │ │ + @ instruction: 0x03201110 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq sl, lr, #240, 14 @ 0x3c00000 │ │ │ │ + rscseq r9, lr, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 14fdc <__cxa_atexit@plt+0x81bc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 14fd4 <__cxa_atexit@plt+0x81b4> │ │ │ │ ldr r3, [pc, #60] @ 14fe4 <__cxa_atexit@plt+0x81c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 14fe8 <__cxa_atexit@plt+0x81c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 14fec <__cxa_atexit@plt+0x81cc> │ │ │ │ @@ -8302,25 +8302,25 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq sl, lr, #168, 14 @ 0x2a00000 │ │ │ │ - @ instruction: 0x03202074 │ │ │ │ - rscseq sl, lr, #140, 14 @ 0x2300000 │ │ │ │ - rscseq sl, lr, #120, 8 @ 0x78000000 │ │ │ │ + rscseq r9, lr, #168, 14 @ 0x2a00000 │ │ │ │ + @ instruction: 0x03201084 │ │ │ │ + rscseq r9, lr, #140, 14 @ 0x2300000 │ │ │ │ + rscseq r9, lr, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 15014 <__cxa_atexit@plt+0x81f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ed64d0 <__cxa_atexit@plt+0xec96b0> │ │ │ │ + b c68600 <__cxa_atexit@plt+0xc5b7e0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -8336,27 +8336,27 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1507c <__cxa_atexit@plt+0x825c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - @ instruction: 0x03201ffc │ │ │ │ - @ instruction: 0x03201ff4 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + @ instruction: 0x0320100c │ │ │ │ + @ instruction: 0x03201004 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq sl, lr, #24, 14 @ 0x600000 │ │ │ │ + rscseq r9, lr, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 150e8 <__cxa_atexit@plt+0x82c8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 150e0 <__cxa_atexit@plt+0x82c0> │ │ │ │ ldr r3, [pc, #60] @ 150f0 <__cxa_atexit@plt+0x82d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 150f4 <__cxa_atexit@plt+0x82d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 150f8 <__cxa_atexit@plt+0x82d8> │ │ │ │ @@ -8369,25 +8369,25 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq sl, lr, #208, 12 @ 0xd000000 │ │ │ │ - @ instruction: 0x03201f68 │ │ │ │ - rscseq sl, lr, #180, 12 @ 0xb400000 │ │ │ │ - rscseq sl, lr, #108, 6 @ 0xb0000001 │ │ │ │ + rscseq r9, lr, #208, 12 @ 0xd000000 │ │ │ │ + @ instruction: 0x03200f78 │ │ │ │ + rscseq r9, lr, #180, 12 @ 0xb400000 │ │ │ │ + rscseq r9, lr, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 15120 <__cxa_atexit@plt+0x8300> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ed64d0 <__cxa_atexit@plt+0xec96b0> │ │ │ │ + b c68600 <__cxa_atexit@plt+0xc5b7e0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -8403,27 +8403,27 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 15188 <__cxa_atexit@plt+0x8368> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - @ instruction: 0x03201ef0 │ │ │ │ - @ instruction: 0x03201ee8 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + nopeq {0} @ │ │ │ │ + @ instruction: 0x03200ef8 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq sl, lr, #64, 12 @ 0x4000000 │ │ │ │ + rscseq r9, lr, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 151f4 <__cxa_atexit@plt+0x83d4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 151ec <__cxa_atexit@plt+0x83cc> │ │ │ │ ldr r3, [pc, #60] @ 151fc <__cxa_atexit@plt+0x83dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 15200 <__cxa_atexit@plt+0x83e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 15204 <__cxa_atexit@plt+0x83e4> │ │ │ │ @@ -8436,25 +8436,25 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq sl, lr, #248, 10 @ 0x3e000000 │ │ │ │ - @ instruction: 0x03201e5c │ │ │ │ - rscseq sl, lr, #220, 10 @ 0x37000000 │ │ │ │ - rscseq sl, lr, #96, 4 │ │ │ │ + rscseq r9, lr, #248, 10 @ 0x3e000000 │ │ │ │ + @ instruction: 0x03200e6c │ │ │ │ + rscseq r9, lr, #220, 10 @ 0x37000000 │ │ │ │ + rscseq r9, lr, #96, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1522c <__cxa_atexit@plt+0x840c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ed64d0 <__cxa_atexit@plt+0xec96b0> │ │ │ │ + b c68600 <__cxa_atexit@plt+0xc5b7e0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -8470,19 +8470,19 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 15294 <__cxa_atexit@plt+0x8474> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - @ instruction: 0x03201de4 │ │ │ │ - @ instruction: 0x03201ddc │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + @ instruction: 0x03200df4 │ │ │ │ + @ instruction: 0x03200dec │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq sl, lr, #244, 10 @ 0x3d000000 │ │ │ │ + rscseq r9, lr, #244, 10 @ 0x3d000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 152f4 <__cxa_atexit@plt+0x84d4> │ │ │ │ ldr r2, [pc, #88] @ 15310 <__cxa_atexit@plt+0x84f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -8504,18 +8504,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 15318 <__cxa_atexit@plt+0x84f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03201d60 │ │ │ │ + @ instruction: 0x03200d70 │ │ │ │ andeq r0, r0, r8, lsl r4 │ │ │ │ - rscseq sl, lr, #144, 10 @ 0x24000000 │ │ │ │ - rscseq sl, lr, #96, 10 @ 0x18000000 │ │ │ │ + rscseq r9, lr, #144, 10 @ 0x24000000 │ │ │ │ + rscseq r9, lr, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15364 <__cxa_atexit@plt+0x8544> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -8531,16 +8531,16 @@ │ │ │ │ b 153b4 <__cxa_atexit@plt+0x8594> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03201cd4 │ │ │ │ - rscseq sl, lr, #248, 8 @ 0xf8000000 │ │ │ │ + @ instruction: 0x03200ce4 │ │ │ │ + rscseq r9, lr, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 153ac <__cxa_atexit@plt+0x858c> │ │ │ │ str r7, [r5, #-8]! │ │ │ │ @@ -8581,15 +8581,15 @@ │ │ │ │ add r5, r3, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - rscseq sl, lr, #56, 8 @ 0x38000000 │ │ │ │ + rscseq r9, lr, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15484 <__cxa_atexit@plt+0x8664> │ │ │ │ ldr r3, [pc, #60] @ 154a0 <__cxa_atexit@plt+0x8680> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -8605,15 +8605,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq sl, lr, #216, 6 @ 0x60000003 │ │ │ │ + rscseq r9, lr, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ ldr r2, [pc, #144] @ 15554 <__cxa_atexit@plt+0x8734> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -8638,31 +8638,31 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ ldr r3, [pc, #68] @ 15564 <__cxa_atexit@plt+0x8744> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add sl, r2, #2 │ │ │ │ - b 3fbe88 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + b 3dc0e0 <__cxa_atexit@plt+0x3cf2c0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ add r5, r6, #4 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, fp │ │ │ │ b 153b4 <__cxa_atexit@plt+0x8594> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - rscseq sl, lr, #116, 6 @ 0xd0000001 │ │ │ │ - @ instruction: 0x03201b44 │ │ │ │ - @ instruction: 0x03201b34 │ │ │ │ - rscseq sl, lr, #20, 6 @ 0x50000000 │ │ │ │ + rscseq r9, lr, #116, 6 @ 0xd0000001 │ │ │ │ + @ instruction: 0x03200b54 │ │ │ │ + @ instruction: 0x03200b44 │ │ │ │ + rscseq r9, lr, #20, 6 @ 0x50000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #1 │ │ │ │ bne 155d0 <__cxa_atexit@plt+0x87b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -8679,27 +8679,27 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ ldr r3, [pc, #52] @ 155f8 <__cxa_atexit@plt+0x87d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add sl, r2, #2 │ │ │ │ - b 3fbe88 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + b 3dc0e0 <__cxa_atexit@plt+0x3cf2c0> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, fp │ │ │ │ b 153b4 <__cxa_atexit@plt+0x8594> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rscseq sl, lr, #208, 4 │ │ │ │ - @ instruction: 0x03201aa0 │ │ │ │ - @ instruction: 0x03201a90 │ │ │ │ - rscseq sl, lr, #128, 4 │ │ │ │ + rscseq r9, lr, #208, 4 │ │ │ │ + @ instruction: 0x03200ab0 │ │ │ │ + @ instruction: 0x03200aa0 │ │ │ │ + rscseq r9, lr, #128, 4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15620 <__cxa_atexit@plt+0x8800> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ @@ -8723,18 +8723,18 @@ │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ - @ instruction: 0x03201a04 │ │ │ │ - rscseq sl, lr, #240, 2 @ 0x3c │ │ │ │ + @ instruction: 0x03200a14 │ │ │ │ + rscseq r9, lr, #240, 2 @ 0x3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 156cc <__cxa_atexit@plt+0x88ac> │ │ │ │ ldr r7, [pc, #48] @ 156dc <__cxa_atexit@plt+0x88bc> │ │ │ │ @@ -8748,16 +8748,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 156e0 <__cxa_atexit@plt+0x88c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq sl, lr, #192, 2 @ 0x30 │ │ │ │ - rscseq sl, lr, #168, 2 @ 0x2a │ │ │ │ + rscseq r9, lr, #192, 2 @ 0x30 │ │ │ │ + rscseq r9, lr, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15780 <__cxa_atexit@plt+0x8960> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -8800,24 +8800,24 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ - @ instruction: 0x0320189c │ │ │ │ - rscseq sl, lr, #184 @ 0xb8 │ │ │ │ + @ instruction: 0x032008ac │ │ │ │ + rscseq r9, lr, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15838 <__cxa_atexit@plt+0x8a18> │ │ │ │ @@ -8836,29 +8836,29 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15844 <__cxa_atexit@plt+0x8a24> │ │ │ │ stm r5, {r7, r8} │ │ │ │ mov r7, fp │ │ │ │ b 153b4 <__cxa_atexit@plt+0x8594> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ - rscseq sl, lr, #52 @ 0x34 │ │ │ │ + rscseq r9, lr, #52 @ 0x34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 158d8 <__cxa_atexit@plt+0x8ab8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 158c8 <__cxa_atexit@plt+0x8aa8> │ │ │ │ ldr r7, [pc, #116] @ 15900 <__cxa_atexit@plt+0x8ae0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -8884,36 +8884,36 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ 15910 <__cxa_atexit@plt+0x8af0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x032017a0 │ │ │ │ + @ instruction: 0x032007b0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - @ instruction: 0x03201770 │ │ │ │ - rscseq r9, lr, #172, 30 @ 0x2b0 │ │ │ │ - @ instruction: 0x03201734 │ │ │ │ - rscseq r9, lr, #168, 30 @ 0x2a0 │ │ │ │ + @ instruction: 0x03200780 │ │ │ │ + rscseq r8, lr, #172, 30 @ 0x2b0 │ │ │ │ + @ instruction: 0x03200744 │ │ │ │ + rscseq r8, lr, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15948 <__cxa_atexit@plt+0x8b28> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 15950 <__cxa_atexit@plt+0x8b30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1605c <__cxa_atexit@plt+0x923c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x032016e0 │ │ │ │ - rscseq r9, lr, #80, 30 @ 0x140 │ │ │ │ + @ instruction: 0x032006f0 │ │ │ │ + rscseq r8, lr, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 159a4 <__cxa_atexit@plt+0x8b84> │ │ │ │ @@ -8928,15 +8928,15 @@ │ │ │ │ b 15acc <__cxa_atexit@plt+0x8cac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - rscseq r9, lr, #244, 28 @ 0xf40 │ │ │ │ + rscseq r8, lr, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15a00 <__cxa_atexit@plt+0x8be0> │ │ │ │ @@ -8951,15 +8951,15 @@ │ │ │ │ b 15acc <__cxa_atexit@plt+0x8cac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - rscseq r9, lr, #152, 28 @ 0x980 │ │ │ │ + rscseq r8, lr, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15a5c <__cxa_atexit@plt+0x8c3c> │ │ │ │ @@ -8974,15 +8974,15 @@ │ │ │ │ b 15acc <__cxa_atexit@plt+0x8cac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rscseq r9, lr, #56, 28 @ 0x380 │ │ │ │ + rscseq r8, lr, #56, 28 @ 0x380 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15ab4 <__cxa_atexit@plt+0x8c94> │ │ │ │ ldr r3, [pc, #48] @ 15abc <__cxa_atexit@plt+0x8c9c> │ │ │ │ @@ -8996,15 +8996,15 @@ │ │ │ │ b 15acc <__cxa_atexit@plt+0x8cac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r9, lr, #228, 26 @ 0x3900 │ │ │ │ + rscseq r8, lr, #228, 26 @ 0x3900 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15b1c <__cxa_atexit@plt+0x8cfc> │ │ │ │ ldr r3, [pc, #88] @ 15b38 <__cxa_atexit@plt+0x8d18> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -9028,29 +9028,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rscseq r9, lr, #100, 26 @ 0x1900 │ │ │ │ + rscseq r8, lr, #100, 26 @ 0x1900 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 15b74 <__cxa_atexit@plt+0x8d54> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 15b6c <__cxa_atexit@plt+0x8d4c> │ │ │ │ b 15b84 <__cxa_atexit@plt+0x8d64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r9, lr, #44, 26 @ 0xb00 │ │ │ │ + rscseq r8, lr, #44, 26 @ 0xb00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #1 │ │ │ │ bne 15bf4 <__cxa_atexit@plt+0x8dd4> │ │ │ │ ldr r6, [pc, #172] @ 15c48 <__cxa_atexit@plt+0x8e28> │ │ │ │ @@ -9087,29 +9087,29 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - rscseq r9, lr, #180, 16 @ 0xb40000 │ │ │ │ - rscseq r9, lr, #164, 16 @ 0xa40000 │ │ │ │ + rscseq r8, lr, #180, 16 @ 0xb40000 │ │ │ │ + rscseq r8, lr, #164, 16 @ 0xa40000 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - rscseq r9, lr, #136, 24 @ 0x8800 │ │ │ │ - rscseq r9, lr, #64, 24 @ 0x4000 │ │ │ │ + rscseq r8, lr, #136, 24 @ 0x8800 │ │ │ │ + rscseq r8, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 15cbc <__cxa_atexit@plt+0x8e9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -9125,34 +9125,34 @@ │ │ │ │ ldr r0, [pc, #24] @ 15cc8 <__cxa_atexit@plt+0x8ea8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rscseq r9, lr, #240, 14 @ 0x3c00000 │ │ │ │ - rscseq r9, lr, #224, 14 @ 0x3800000 │ │ │ │ - rscseq r9, lr, #216, 22 @ 0x36000 │ │ │ │ + rscseq r8, lr, #240, 14 @ 0x3c00000 │ │ │ │ + rscseq r8, lr, #224, 14 @ 0x3800000 │ │ │ │ + rscseq r8, lr, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 15d04 <__cxa_atexit@plt+0x8ee4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [pc, #24] @ 15d08 <__cxa_atexit@plt+0x8ee8> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r0, [pc, #12] @ 15d0c <__cxa_atexit@plt+0x8eec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r9, lr, #160, 14 @ 0x2800000 │ │ │ │ - rscseq r9, lr, #144, 14 @ 0x2400000 │ │ │ │ - rscseq r9, lr, #148, 22 @ 0x25000 │ │ │ │ + rscseq r8, lr, #160, 14 @ 0x2800000 │ │ │ │ + rscseq r8, lr, #144, 14 @ 0x2400000 │ │ │ │ + rscseq r8, lr, #148, 22 @ 0x25000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #108] @ 15d98 <__cxa_atexit@plt+0x8f78> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -9170,26 +9170,26 @@ │ │ │ │ beq 15d8c <__cxa_atexit@plt+0x8f6c> │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [pc, #52] @ 15da0 <__cxa_atexit@plt+0x8f80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b eb6848 <__cxa_atexit@plt+0xea9a28> │ │ │ │ + b c48978 <__cxa_atexit@plt+0xc3bb58> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - rscseq r9, lr, #0, 22 │ │ │ │ + rscseq r8, lr, #0, 22 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, #52] @ 15df0 <__cxa_atexit@plt+0x8fd0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r9} │ │ │ │ @@ -9197,32 +9197,32 @@ │ │ │ │ beq 15de8 <__cxa_atexit@plt+0x8fc8> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 15df4 <__cxa_atexit@plt+0x8fd4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b eb6848 <__cxa_atexit@plt+0xea9a28> │ │ │ │ + b c48978 <__cxa_atexit@plt+0xc3bb58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rscseq r9, lr, #172, 20 @ 0xac000 │ │ │ │ + rscseq r8, lr, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 15e24 <__cxa_atexit@plt+0x9004> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b eb6848 <__cxa_atexit@plt+0xea9a28> │ │ │ │ + b c48978 <__cxa_atexit@plt+0xc3bb58> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq r9, lr, #124, 20 @ 0x7c000 │ │ │ │ + rscseq r8, lr, #124, 20 @ 0x7c000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 15e54 <__cxa_atexit@plt+0x9034> │ │ │ │ str r7, [r5] │ │ │ │ @@ -9241,25 +9241,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r5, [pc, #20] @ 15eb4 <__cxa_atexit@plt+0x9094> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ - rscseq r9, lr, #32, 20 @ 0x20000 │ │ │ │ + rscseq r8, lr, #32, 20 @ 0x20000 │ │ │ │ mov fp, r7 │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 15f5c <__cxa_atexit@plt+0x913c> │ │ │ │ ldr r8, [pc, #172] @ 15f8c <__cxa_atexit@plt+0x916c> │ │ │ │ @@ -9297,40 +9297,40 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #64] @ 15fa4 <__cxa_atexit@plt+0x9184> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #32] @ 15fa0 <__cxa_atexit@plt+0x9180> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ - @ instruction: 0x0320114c │ │ │ │ - @ instruction: 0x03201110 │ │ │ │ + @ instruction: 0x0320015c │ │ │ │ + @ instruction: 0x03200120 │ │ │ │ @ instruction: 0xfffff7b0 │ │ │ │ - rscseq r9, lr, #20, 18 @ 0x50000 │ │ │ │ + rscseq r8, lr, #20, 18 @ 0x50000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rscseq r9, lr, #252, 16 @ 0xfc0000 │ │ │ │ + rscseq r8, lr, #252, 16 @ 0xfc0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 15ec0 <__cxa_atexit@plt+0x90a0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ - rscseq r9, lr, #204, 16 @ 0xcc0000 │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ + rscseq r8, lr, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -9341,25 +9341,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r3, [pc, #24] @ 16048 <__cxa_atexit@plt+0x9228> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff9b4 │ │ │ │ - rscseq r9, lr, #144, 16 @ 0x900000 │ │ │ │ + rscseq r8, lr, #144, 16 @ 0x900000 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - rscseq r9, lr, #84, 16 @ 0x540000 │ │ │ │ + rscseq r8, lr, #84, 16 @ 0x540000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 160d8 <__cxa_atexit@plt+0x92b8> │ │ │ │ ldr r3, [pc, #120] @ 160e8 <__cxa_atexit@plt+0x92c8> │ │ │ │ @@ -9392,17 +9392,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 160f0 <__cxa_atexit@plt+0x92d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - rscseq r9, lr, #228, 14 @ 0x3900000 │ │ │ │ - @ instruction: 0x03200f60 │ │ │ │ - rscseq r9, lr, #196, 14 @ 0x3100000 │ │ │ │ + rscseq r8, lr, #228, 14 @ 0x3900000 │ │ │ │ + tstpeq pc, #112, 30 @ p-variant is OBSOLETE @ 0x1c0 │ │ │ │ + rscseq r8, lr, #196, 14 @ 0x3100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 16138 <__cxa_atexit@plt+0x9318> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -9418,16 +9418,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03200ee4 │ │ │ │ - rscseq r9, lr, #96, 14 @ 0x1800000 │ │ │ │ + tstpeq pc, #244, 28 @ p-variant is OBSOLETE @ 0xf40 │ │ │ │ + rscseq r8, lr, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 161e0 <__cxa_atexit@plt+0x93c0> │ │ │ │ @@ -9454,30 +9454,30 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 15acc <__cxa_atexit@plt+0x8cac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff798 │ │ │ │ @ instruction: 0xfffff8e8 │ │ │ │ @ instruction: 0xfffff90c │ │ │ │ - rscseq r9, lr, #184, 12 @ 0xb800000 │ │ │ │ + rscseq r8, lr, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1625c <__cxa_atexit@plt+0x943c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 16254 <__cxa_atexit@plt+0x9434> │ │ │ │ ldr r7, [pc, #44] @ 16264 <__cxa_atexit@plt+0x9444> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #32] @ 16268 <__cxa_atexit@plt+0x9448> │ │ │ │ @@ -9485,33 +9485,33 @@ │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r9 │ │ │ │ b 1605c <__cxa_atexit@plt+0x923c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03200df4 │ │ │ │ - @ instruction: 0x03200ddc │ │ │ │ - rscseq r9, lr, #128, 12 @ 0x8000000 │ │ │ │ + tstpeq pc, #4, 28 @ p-variant is OBSOLETE @ 0x40 │ │ │ │ + tstpeq pc, #236, 26 @ p-variant is OBSOLETE @ 0x3b00 │ │ │ │ + rscseq r8, lr, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 162a0 <__cxa_atexit@plt+0x9480> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 162a8 <__cxa_atexit@plt+0x9488> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 169dc <__cxa_atexit@plt+0x9bbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03200d88 │ │ │ │ - rscseq r9, lr, #40, 12 @ 0x2800000 │ │ │ │ + tstpeq pc, #152, 26 @ p-variant is OBSOLETE @ 0x2600 │ │ │ │ + rscseq r8, lr, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 162fc <__cxa_atexit@plt+0x94dc> │ │ │ │ @@ -9526,15 +9526,15 @@ │ │ │ │ b 16424 <__cxa_atexit@plt+0x9604> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - rscseq r9, lr, #204, 10 @ 0x33000000 │ │ │ │ + rscseq r8, lr, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16358 <__cxa_atexit@plt+0x9538> │ │ │ │ @@ -9549,15 +9549,15 @@ │ │ │ │ b 16424 <__cxa_atexit@plt+0x9604> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - rscseq r9, lr, #112, 10 @ 0x1c000000 │ │ │ │ + rscseq r8, lr, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 163b4 <__cxa_atexit@plt+0x9594> │ │ │ │ @@ -9572,15 +9572,15 @@ │ │ │ │ b 16424 <__cxa_atexit@plt+0x9604> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rscseq r9, lr, #16, 10 @ 0x4000000 │ │ │ │ + rscseq r8, lr, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1640c <__cxa_atexit@plt+0x95ec> │ │ │ │ ldr r3, [pc, #48] @ 16414 <__cxa_atexit@plt+0x95f4> │ │ │ │ @@ -9594,15 +9594,15 @@ │ │ │ │ b 16424 <__cxa_atexit@plt+0x9604> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r9, lr, #188, 8 @ 0xbc000000 │ │ │ │ + rscseq r8, lr, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 16474 <__cxa_atexit@plt+0x9654> │ │ │ │ ldr r3, [pc, #88] @ 16490 <__cxa_atexit@plt+0x9670> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -9626,29 +9626,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rscseq r9, lr, #60, 8 @ 0x3c000000 │ │ │ │ + rscseq r8, lr, #60, 8 @ 0x3c000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 164cc <__cxa_atexit@plt+0x96ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 164c4 <__cxa_atexit@plt+0x96a4> │ │ │ │ b 164dc <__cxa_atexit@plt+0x96bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r9, lr, #4, 8 @ 0x4000000 │ │ │ │ + rscseq r8, lr, #4, 8 @ 0x4000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #1 │ │ │ │ bne 1654c <__cxa_atexit@plt+0x972c> │ │ │ │ ldr r6, [pc, #172] @ 165a0 <__cxa_atexit@plt+0x9780> │ │ │ │ @@ -9685,29 +9685,29 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - rscseq r8, lr, #144, 30 @ 0x240 │ │ │ │ - rscseq r8, lr, #128, 30 @ 0x200 │ │ │ │ + rscseq r7, lr, #144, 30 @ 0x240 │ │ │ │ + rscseq r7, lr, #128, 30 @ 0x200 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - rscseq r9, lr, #96, 6 @ 0x80000001 │ │ │ │ - rscseq r9, lr, #24, 6 @ 0x60000000 │ │ │ │ + rscseq r8, lr, #96, 6 @ 0x80000001 │ │ │ │ + rscseq r8, lr, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 16614 <__cxa_atexit@plt+0x97f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -9723,34 +9723,34 @@ │ │ │ │ ldr r0, [pc, #24] @ 16620 <__cxa_atexit@plt+0x9800> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rscseq r8, lr, #204, 28 @ 0xcc0 │ │ │ │ - rscseq r8, lr, #188, 28 @ 0xbc0 │ │ │ │ - rscseq r9, lr, #176, 4 │ │ │ │ + rscseq r7, lr, #204, 28 @ 0xcc0 │ │ │ │ + rscseq r7, lr, #188, 28 @ 0xbc0 │ │ │ │ + rscseq r8, lr, #176, 4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 1665c <__cxa_atexit@plt+0x983c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [pc, #24] @ 16660 <__cxa_atexit@plt+0x9840> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r0, [pc, #12] @ 16664 <__cxa_atexit@plt+0x9844> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r8, lr, #124, 28 @ 0x7c0 │ │ │ │ - rscseq r8, lr, #108, 28 @ 0x6c0 │ │ │ │ - rscseq r9, lr, #108, 4 @ 0xc0000006 │ │ │ │ + rscseq r7, lr, #124, 28 @ 0x7c0 │ │ │ │ + rscseq r7, lr, #108, 28 @ 0x6c0 │ │ │ │ + rscseq r8, lr, #108, 4 @ 0xc0000006 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #108] @ 166f0 <__cxa_atexit@plt+0x98d0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -9768,26 +9768,26 @@ │ │ │ │ beq 166e4 <__cxa_atexit@plt+0x98c4> │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [pc, #52] @ 166f8 <__cxa_atexit@plt+0x98d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b eb6848 <__cxa_atexit@plt+0xea9a28> │ │ │ │ + b c48978 <__cxa_atexit@plt+0xc3bb58> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - rscseq r9, lr, #216, 2 @ 0x36 │ │ │ │ + rscseq r8, lr, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, #52] @ 16748 <__cxa_atexit@plt+0x9928> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r9} │ │ │ │ @@ -9795,32 +9795,32 @@ │ │ │ │ beq 16740 <__cxa_atexit@plt+0x9920> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 1674c <__cxa_atexit@plt+0x992c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b eb6848 <__cxa_atexit@plt+0xea9a28> │ │ │ │ + b c48978 <__cxa_atexit@plt+0xc3bb58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rscseq r9, lr, #132, 2 @ 0x21 │ │ │ │ + rscseq r8, lr, #132, 2 @ 0x21 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 1677c <__cxa_atexit@plt+0x995c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b eb6848 <__cxa_atexit@plt+0xea9a28> │ │ │ │ + b c48978 <__cxa_atexit@plt+0xc3bb58> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq r9, lr, #84, 2 │ │ │ │ + rscseq r8, lr, #84, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 16804 <__cxa_atexit@plt+0x99e4> │ │ │ │ str r7, [r5] │ │ │ │ @@ -9861,37 +9861,37 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r3, [pc, #48] @ 16880 <__cxa_atexit@plt+0x9a60> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r5, [pc, #20] @ 1687c <__cxa_atexit@plt+0x9a5c> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ - rscseq r9, lr, #160 @ 0xa0 │ │ │ │ + rscseq r8, lr, #160 @ 0xa0 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ - @ instruction: 0x0320087c │ │ │ │ - @ instruction: 0x03200840 │ │ │ │ - rscseq r9, lr, #56 @ 0x38 │ │ │ │ + tstpeq pc, #140, 16 @ p-variant is OBSOLETE @ 0x8c0000 │ │ │ │ + tstpeq pc, #80, 16 @ p-variant is OBSOLETE @ 0x500000 │ │ │ │ + rscseq r8, lr, #56 @ 0x38 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -9918,27 +9918,27 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1605c <__cxa_atexit@plt+0x923c> │ │ │ │ ldr r3, [pc, #32] @ 1693c <__cxa_atexit@plt+0x9b1c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ - @ instruction: 0x03200768 │ │ │ │ - @ instruction: 0x0320072c │ │ │ │ + tstpeq pc, #120, 14 @ p-variant is OBSOLETE @ 0x1e00000 │ │ │ │ + tstpeq pc, #60, 14 @ p-variant is OBSOLETE @ 0xf00000 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ - rscseq r8, lr, #124, 30 @ 0x1f0 │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ + rscseq r7, lr, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -9949,25 +9949,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r3, [pc, #24] @ 169c8 <__cxa_atexit@plt+0x9ba8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ - rscseq r8, lr, #64, 30 @ 0x100 │ │ │ │ + rscseq r7, lr, #64, 30 @ 0x100 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - rscseq r8, lr, #4, 30 │ │ │ │ + rscseq r7, lr, #4, 30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 16a58 <__cxa_atexit@plt+0x9c38> │ │ │ │ ldr r3, [pc, #120] @ 16a68 <__cxa_atexit@plt+0x9c48> │ │ │ │ @@ -10000,17 +10000,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 16a70 <__cxa_atexit@plt+0x9c50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - rscseq r8, lr, #148, 28 @ 0x940 │ │ │ │ - @ instruction: 0x032005e0 │ │ │ │ - rscseq r8, lr, #116, 28 @ 0x740 │ │ │ │ + rscseq r7, lr, #148, 28 @ 0x940 │ │ │ │ + tstpeq pc, #240, 10 @ p-variant is OBSOLETE @ 0x3c000000 │ │ │ │ + rscseq r7, lr, #116, 28 @ 0x740 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 16ab8 <__cxa_atexit@plt+0x9c98> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -10026,16 +10026,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03200564 │ │ │ │ - rscseq r8, lr, #16, 28 @ 0x100 │ │ │ │ + tstpeq pc, #116, 10 @ p-variant is OBSOLETE @ 0x1d000000 │ │ │ │ + rscseq r7, lr, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16b60 <__cxa_atexit@plt+0x9d40> │ │ │ │ @@ -10062,30 +10062,30 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 16424 <__cxa_atexit@plt+0x9604> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff770 │ │ │ │ @ instruction: 0xfffff8c0 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - rscseq r8, lr, #104, 26 @ 0x1a00 │ │ │ │ + rscseq r7, lr, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 16bdc <__cxa_atexit@plt+0x9dbc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 16bd4 <__cxa_atexit@plt+0x9db4> │ │ │ │ ldr r7, [pc, #44] @ 16be4 <__cxa_atexit@plt+0x9dc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #32] @ 16be8 <__cxa_atexit@plt+0x9dc8> │ │ │ │ @@ -10093,17 +10093,17 @@ │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r9 │ │ │ │ b 169dc <__cxa_atexit@plt+0x9bbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03200474 │ │ │ │ - @ instruction: 0x0320045c │ │ │ │ - rscseq r8, lr, #24, 26 @ 0x600 │ │ │ │ + tstpeq pc, #132, 8 @ p-variant is OBSOLETE @ 0x84000000 │ │ │ │ + tstpeq pc, #108, 8 @ p-variant is OBSOLETE @ 0x6c000000 │ │ │ │ + rscseq r7, lr, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 16c30 <__cxa_atexit@plt+0x9e10> │ │ │ │ ldr r7, [pc, #48] @ 16c40 <__cxa_atexit@plt+0x9e20> │ │ │ │ @@ -10117,16 +10117,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 16c44 <__cxa_atexit@plt+0x9e24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - rscseq r8, lr, #212, 24 @ 0xd400 │ │ │ │ - rscseq r8, lr, #188, 24 @ 0xbc00 │ │ │ │ + rscseq r7, lr, #212, 24 @ 0xd400 │ │ │ │ + rscseq r7, lr, #188, 24 @ 0xbc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 16c8c <__cxa_atexit@plt+0x9e6c> │ │ │ │ ldr r7, [pc, #48] @ 16c9c <__cxa_atexit@plt+0x9e7c> │ │ │ │ @@ -10140,16 +10140,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 16ca0 <__cxa_atexit@plt+0x9e80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - rscseq r8, lr, #120, 24 @ 0x7800 │ │ │ │ - rscseq r8, lr, #96, 24 @ 0x6000 │ │ │ │ + rscseq r7, lr, #120, 24 @ 0x7800 │ │ │ │ + rscseq r7, lr, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 16ce8 <__cxa_atexit@plt+0x9ec8> │ │ │ │ ldr r7, [pc, #48] @ 16cf8 <__cxa_atexit@plt+0x9ed8> │ │ │ │ @@ -10163,15 +10163,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 16cfc <__cxa_atexit@plt+0x9edc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rscseq r8, lr, #28, 24 @ 0x1c00 │ │ │ │ + rscseq r7, lr, #28, 24 @ 0x1c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 16d40 <__cxa_atexit@plt+0x9f20> │ │ │ │ ldr r7, [pc, #48] @ 16d50 <__cxa_atexit@plt+0x9f30> │ │ │ │ @@ -10185,16 +10185,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 16d54 <__cxa_atexit@plt+0x9f34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r8, lr, #196, 22 @ 0x31000 │ │ │ │ - rscseq r8, lr, #172, 22 @ 0x2b000 │ │ │ │ + rscseq r7, lr, #196, 22 @ 0x31000 │ │ │ │ + rscseq r7, lr, #172, 22 @ 0x2b000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 16dbc <__cxa_atexit@plt+0x9f9c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -10224,30 +10224,30 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x03200260 │ │ │ │ - rscseq r8, lr, #16, 22 @ 0x4000 │ │ │ │ + tstpeq pc, #112, 4 @ p-variant is OBSOLETE │ │ │ │ + rscseq r7, lr, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 16e28 <__cxa_atexit@plt+0xa008> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 16e20 <__cxa_atexit@plt+0xa000> │ │ │ │ b 16e38 <__cxa_atexit@plt+0xa018> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r8, lr, #216, 20 @ 0xd8000 │ │ │ │ + rscseq r7, lr, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #1 │ │ │ │ bne 16ea8 <__cxa_atexit@plt+0xa088> │ │ │ │ ldr r6, [pc, #164] @ 16ef4 <__cxa_atexit@plt+0xa0d4> │ │ │ │ @@ -10282,29 +10282,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #68] @ 16f0c <__cxa_atexit@plt+0xa0ec> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - rscseq r8, lr, #104, 12 @ 0x6800000 │ │ │ │ - rscseq r8, lr, #88, 12 @ 0x5800000 │ │ │ │ + rscseq r7, lr, #104, 12 @ 0x6800000 │ │ │ │ + rscseq r7, lr, #88, 12 @ 0x5800000 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - rscseq r8, lr, #52, 20 @ 0x34000 │ │ │ │ - rscseq r8, lr, #244, 18 @ 0x3d0000 │ │ │ │ + rscseq r7, lr, #52, 20 @ 0x34000 │ │ │ │ + rscseq r7, lr, #244, 18 @ 0x3d0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 16f68 <__cxa_atexit@plt+0xa148> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -10320,34 +10320,34 @@ │ │ │ │ ldr r0, [pc, #24] @ 16f74 <__cxa_atexit@plt+0xa154> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rscseq r8, lr, #172, 10 @ 0x2b000000 │ │ │ │ - rscseq r8, lr, #156, 10 @ 0x27000000 │ │ │ │ - rscseq r8, lr, #140, 18 @ 0x230000 │ │ │ │ + rscseq r7, lr, #172, 10 @ 0x2b000000 │ │ │ │ + rscseq r7, lr, #156, 10 @ 0x27000000 │ │ │ │ + rscseq r7, lr, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 16fb0 <__cxa_atexit@plt+0xa190> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [pc, #24] @ 16fb4 <__cxa_atexit@plt+0xa194> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r0, [pc, #12] @ 16fb8 <__cxa_atexit@plt+0xa198> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r8, lr, #92, 10 @ 0x17000000 │ │ │ │ - rscseq r8, lr, #76, 10 @ 0x13000000 │ │ │ │ - rscseq r8, lr, #72, 18 @ 0x120000 │ │ │ │ + rscseq r7, lr, #92, 10 @ 0x17000000 │ │ │ │ + rscseq r7, lr, #76, 10 @ 0x13000000 │ │ │ │ + rscseq r7, lr, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #108] @ 17044 <__cxa_atexit@plt+0xa224> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -10365,26 +10365,26 @@ │ │ │ │ beq 17038 <__cxa_atexit@plt+0xa218> │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [pc, #52] @ 1704c <__cxa_atexit@plt+0xa22c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b eb6848 <__cxa_atexit@plt+0xea9a28> │ │ │ │ + b c48978 <__cxa_atexit@plt+0xc3bb58> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - rscseq r8, lr, #180, 16 @ 0xb40000 │ │ │ │ + rscseq r7, lr, #180, 16 @ 0xb40000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, #52] @ 1709c <__cxa_atexit@plt+0xa27c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r9} │ │ │ │ @@ -10392,32 +10392,32 @@ │ │ │ │ beq 17094 <__cxa_atexit@plt+0xa274> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 170a0 <__cxa_atexit@plt+0xa280> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b eb6848 <__cxa_atexit@plt+0xea9a28> │ │ │ │ + b c48978 <__cxa_atexit@plt+0xc3bb58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rscseq r8, lr, #96, 16 @ 0x600000 │ │ │ │ + rscseq r7, lr, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 170d0 <__cxa_atexit@plt+0xa2b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b eb6848 <__cxa_atexit@plt+0xea9a28> │ │ │ │ + b c48978 <__cxa_atexit@plt+0xc3bb58> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq r8, lr, #48, 16 @ 0x300000 │ │ │ │ + rscseq r7, lr, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 17154 <__cxa_atexit@plt+0xa334> │ │ │ │ str r7, [r5] │ │ │ │ @@ -10455,37 +10455,37 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #84] @ 171d0 <__cxa_atexit@plt+0xa3b0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r3, [pc, #48] @ 171c8 <__cxa_atexit@plt+0xa3a8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r5, [pc, #20] @ 171c4 <__cxa_atexit@plt+0xa3a4> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ - rscseq r8, lr, #128, 14 @ 0x2000000 │ │ │ │ + rscseq r7, lr, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ - tstpeq pc, #40, 30 @ p-variant is OBSOLETE @ 0xa0 │ │ │ │ - tstpeq pc, #236, 28 @ p-variant is OBSOLETE @ 0xec0 │ │ │ │ - rscseq r8, lr, #32, 14 @ 0x800000 │ │ │ │ + tsteq pc, #56, 30 @ 0xe0 │ │ │ │ + tsteq pc, #252, 28 @ 0xfc0 │ │ │ │ + rscseq r7, lr, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -10511,27 +10511,27 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ b 169dc <__cxa_atexit@plt+0x9bbc> │ │ │ │ ldr r3, [pc, #32] @ 17280 <__cxa_atexit@plt+0xa460> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ - tstpeq pc, #36, 28 @ p-variant is OBSOLETE @ 0x240 │ │ │ │ - tstpeq pc, #232, 26 @ p-variant is OBSOLETE @ 0x3a00 │ │ │ │ + tsteq pc, #52, 28 @ 0x340 │ │ │ │ + tsteq pc, #248, 26 @ 0x3e00 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ - rscseq r8, lr, #104, 12 @ 0x6800000 │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ + rscseq r7, lr, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -10540,33 +10540,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ 17300 <__cxa_atexit@plt+0xa4e0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r3, [pc, #24] @ 17304 <__cxa_atexit@plt+0xa4e4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff988 │ │ │ │ - rscseq r8, lr, #44, 12 @ 0x2c00000 │ │ │ │ + rscseq r7, lr, #44, 12 @ 0x2c00000 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq r8, lr, #60, 12 @ 0x3c00000 │ │ │ │ + rscseq r7, lr, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1737c <__cxa_atexit@plt+0xa55c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 17374 <__cxa_atexit@plt+0xa554> │ │ │ │ ldr r3, [pc, #72] @ 17384 <__cxa_atexit@plt+0xa564> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #60] @ 17388 <__cxa_atexit@plt+0xa568> │ │ │ │ @@ -10576,60 +10576,60 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #44] @ 17390 <__cxa_atexit@plt+0xa570> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b e33b44 <__cxa_atexit@plt+0xe26d24> │ │ │ │ + b bc5c74 <__cxa_atexit@plt+0xbb8e54> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq pc, #240, 24 @ p-variant is OBSOLETE @ 0xf000 │ │ │ │ - tstpeq pc, #16, 26 @ p-variant is OBSOLETE @ 0x400 │ │ │ │ - tstpeq pc, #8, 26 @ p-variant is OBSOLETE @ 0x200 │ │ │ │ - tstpeq pc, #0, 26 @ p-variant is OBSOLETE │ │ │ │ - rscseq r8, lr, #204, 10 @ 0x33000000 │ │ │ │ + tsteq pc, #0, 26 │ │ │ │ + tsteq pc, #32, 26 @ 0x800 │ │ │ │ + tsteq pc, #24, 26 @ 0x600 │ │ │ │ + tsteq pc, #16, 26 @ 0x400 │ │ │ │ + rscseq r7, lr, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 173f0 <__cxa_atexit@plt+0xa5d0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 173e8 <__cxa_atexit@plt+0xa5c8> │ │ │ │ ldr r8, [pc, #48] @ 173f8 <__cxa_atexit@plt+0xa5d8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #44] @ 173fc <__cxa_atexit@plt+0xa5dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r9, [pc, #32] @ 17400 <__cxa_atexit@plt+0xa5e0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b e7b444 <__cxa_atexit@plt+0xe6e624> │ │ │ │ + b c0d574 <__cxa_atexit@plt+0xc00754> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r8, lr, #144, 10 @ 0x24000000 │ │ │ │ - tstpeq pc, #92, 24 @ p-variant is OBSOLETE @ 0x5c00 │ │ │ │ - tstpeq pc, #136, 24 @ p-variant is OBSOLETE @ 0x8800 │ │ │ │ - rscseq r8, lr, #140, 2 @ 0x23 │ │ │ │ + rscseq r7, lr, #144, 10 @ 0x24000000 │ │ │ │ + tsteq pc, #108, 24 @ 0x6c00 │ │ │ │ + tsteq pc, #152, 24 @ 0x9800 │ │ │ │ + rscseq r7, lr, #140, 2 @ 0x23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17470 <__cxa_atexit@plt+0xa650> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 17468 <__cxa_atexit@plt+0xa648> │ │ │ │ ldr r3, [pc, #64] @ 17478 <__cxa_atexit@plt+0xa658> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #60] @ 1747c <__cxa_atexit@plt+0xa65c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ @@ -10637,23 +10637,23 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 17484 <__cxa_atexit@plt+0xa664> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #10 │ │ │ │ - b c7bf18 <__cxa_atexit@plt+0xc6f0f8> │ │ │ │ + b 1b9a308 <__cxa_atexit@plt+0x1b8d4e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq fp, r1, #180, 6 @ 0xd0000002 │ │ │ │ - tstpeq pc, #224, 22 @ p-variant is OBSOLETE @ 0x38000 │ │ │ │ - tstpeq pc, #228, 22 @ p-variant is OBSOLETE @ 0x39000 │ │ │ │ + rsceq fp, r1, #244, 2 @ 0x3d │ │ │ │ + tsteq pc, #240, 22 @ 0x3c000 │ │ │ │ + tsteq pc, #244, 22 @ 0x3d000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -10684,19 +10684,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 17534 <__cxa_atexit@plt+0xa714> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - rscseq r8, lr, #12, 10 @ 0x3000000 │ │ │ │ - tstpeq pc, #136, 22 @ p-variant is OBSOLETE @ 0x22000 │ │ │ │ - tstpeq pc, #128, 22 @ p-variant is OBSOLETE @ 0x20000 │ │ │ │ - tstpeq pc, #80, 22 @ p-variant is OBSOLETE @ 0x14000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + rscseq r7, lr, #12, 10 @ 0x3000000 │ │ │ │ + tsteq pc, #152, 22 @ 0x26000 │ │ │ │ + tsteq pc, #144, 22 @ 0x24000 │ │ │ │ + tsteq pc, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -10727,29 +10727,29 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 175e0 <__cxa_atexit@plt+0xa7c0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - rscseq r8, lr, #100, 8 @ 0x64000000 │ │ │ │ - tstpeq pc, #224, 20 @ p-variant is OBSOLETE @ 0xe0000 │ │ │ │ - tstpeq pc, #220, 20 @ p-variant is OBSOLETE @ 0xdc000 │ │ │ │ - tstpeq pc, #216, 20 @ p-variant is OBSOLETE @ 0xd8000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + rscseq r7, lr, #100, 8 @ 0x64000000 │ │ │ │ + tsteq pc, #240, 20 @ 0xf0000 │ │ │ │ + tsteq pc, #236, 20 @ 0xec000 │ │ │ │ + tsteq pc, #232, 20 @ 0xe8000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq r7, lr, #172, 30 @ 0x2b0 │ │ │ │ + rscseq r6, lr, #172, 30 @ 0x2b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17650 <__cxa_atexit@plt+0xa830> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 17648 <__cxa_atexit@plt+0xa828> │ │ │ │ ldr r3, [pc, #64] @ 17658 <__cxa_atexit@plt+0xa838> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #60] @ 1765c <__cxa_atexit@plt+0xa83c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ @@ -10757,23 +10757,23 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 17664 <__cxa_atexit@plt+0xa844> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #8 │ │ │ │ - b c7bf18 <__cxa_atexit@plt+0xc6f0f8> │ │ │ │ + b 1b9a308 <__cxa_atexit@plt+0x1b8d4e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq fp, r1, #1073741874 @ 0x40000032 │ │ │ │ - tstpeq pc, #0, 20 @ p-variant is OBSOLETE │ │ │ │ - tstpeq pc, #4, 20 @ p-variant is OBSOLETE @ 0x4000 │ │ │ │ + rsceq fp, r1, #9 │ │ │ │ + tsteq pc, #16, 20 @ 0x10000 │ │ │ │ + tsteq pc, #20, 20 @ 0x14000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -10804,19 +10804,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 17714 <__cxa_atexit@plt+0xa8f4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - rscseq r8, lr, #100, 6 @ 0x90000001 │ │ │ │ - tstpeq pc, #168, 18 @ p-variant is OBSOLETE @ 0x2a0000 │ │ │ │ - tstpeq pc, #160, 18 @ p-variant is OBSOLETE @ 0x280000 │ │ │ │ - tstpeq pc, #112, 18 @ p-variant is OBSOLETE @ 0x1c0000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + rscseq r7, lr, #100, 6 @ 0x90000001 │ │ │ │ + tsteq pc, #184, 18 @ 0x2e0000 │ │ │ │ + tsteq pc, #176, 18 @ 0x2c0000 │ │ │ │ + tsteq pc, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -10847,29 +10847,29 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 177c0 <__cxa_atexit@plt+0xa9a0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - rscseq r8, lr, #188, 4 @ 0xc000000b │ │ │ │ - tstpeq pc, #0, 18 @ p-variant is OBSOLETE │ │ │ │ - tstpeq pc, #252, 16 @ p-variant is OBSOLETE @ 0xfc0000 │ │ │ │ - tstpeq pc, #248, 16 @ p-variant is OBSOLETE @ 0xf80000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + rscseq r7, lr, #188, 4 @ 0xc000000b │ │ │ │ + tsteq pc, #16, 18 @ 0x40000 │ │ │ │ + tsteq pc, #12, 18 @ 0x30000 │ │ │ │ + tsteq pc, #8, 18 @ 0x20000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq r7, lr, #204, 26 @ 0x3300 │ │ │ │ + rscseq r6, lr, #204, 26 @ 0x3300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17830 <__cxa_atexit@plt+0xaa10> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 17828 <__cxa_atexit@plt+0xaa08> │ │ │ │ ldr r3, [pc, #64] @ 17838 <__cxa_atexit@plt+0xaa18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #60] @ 1783c <__cxa_atexit@plt+0xaa1c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ @@ -10877,23 +10877,23 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 17844 <__cxa_atexit@plt+0xaa24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #5 │ │ │ │ - b c7bf18 <__cxa_atexit@plt+0xc6f0f8> │ │ │ │ + b 1b9a308 <__cxa_atexit@plt+0x1b8d4e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq sl, r1, #908 @ 0x38c │ │ │ │ - tstpeq pc, #32, 16 @ p-variant is OBSOLETE @ 0x200000 │ │ │ │ - tstpeq pc, #36, 16 @ p-variant is OBSOLETE @ 0x240000 │ │ │ │ + rsceq sl, r1, #560 @ 0x230 │ │ │ │ + tsteq pc, #48, 16 @ 0x300000 │ │ │ │ + tsteq pc, #52, 16 @ 0x340000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -10924,19 +10924,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 178f4 <__cxa_atexit@plt+0xaad4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - rscseq r8, lr, #184, 2 @ 0x2e │ │ │ │ - tstpeq pc, #200, 14 @ p-variant is OBSOLETE @ 0x3200000 │ │ │ │ - tstpeq pc, #192, 14 @ p-variant is OBSOLETE @ 0x3000000 │ │ │ │ - tstpeq pc, #144, 14 @ p-variant is OBSOLETE @ 0x2400000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + rscseq r7, lr, #184, 2 @ 0x2e │ │ │ │ + tsteq pc, #216, 14 @ 0x3600000 │ │ │ │ + tsteq pc, #208, 14 @ 0x3400000 │ │ │ │ + tsteq pc, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -10967,29 +10967,29 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 179a0 <__cxa_atexit@plt+0xab80> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - rscseq r8, lr, #16, 2 │ │ │ │ - tstpeq pc, #32, 14 @ p-variant is OBSOLETE @ 0x800000 │ │ │ │ - tstpeq pc, #28, 14 @ p-variant is OBSOLETE @ 0x700000 │ │ │ │ - tstpeq pc, #24, 14 @ p-variant is OBSOLETE @ 0x600000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + rscseq r7, lr, #16, 2 │ │ │ │ + tsteq pc, #48, 14 @ 0xc00000 │ │ │ │ + tsteq pc, #44, 14 @ 0xb00000 │ │ │ │ + tsteq pc, #40, 14 @ 0xa00000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq r7, lr, #236, 22 @ 0x3b000 │ │ │ │ + rscseq r6, lr, #236, 22 @ 0x3b000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17a10 <__cxa_atexit@plt+0xabf0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 17a08 <__cxa_atexit@plt+0xabe8> │ │ │ │ ldr r3, [pc, #64] @ 17a18 <__cxa_atexit@plt+0xabf8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #60] @ 17a1c <__cxa_atexit@plt+0xabfc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ @@ -10997,23 +10997,23 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 17a24 <__cxa_atexit@plt+0xac04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #7 │ │ │ │ - b c7bf18 <__cxa_atexit@plt+0xc6f0f8> │ │ │ │ + b 1b9a308 <__cxa_atexit@plt+0x1b8d4e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq sl, r1, #15936 @ 0x3e40 │ │ │ │ - tstpeq pc, #64, 12 @ p-variant is OBSOLETE @ 0x4000000 │ │ │ │ - tstpeq pc, #68, 12 @ p-variant is OBSOLETE @ 0x4400000 │ │ │ │ + rsceq sl, r1, #14592 @ 0x3900 │ │ │ │ + tsteq pc, #80, 12 @ 0x5000000 │ │ │ │ + tsteq pc, #84, 12 @ 0x5400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -11044,19 +11044,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 17ad4 <__cxa_atexit@plt+0xacb4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - rscseq r8, lr, #32 │ │ │ │ - tstpeq pc, #232, 10 @ p-variant is OBSOLETE @ 0x3a000000 │ │ │ │ - tstpeq pc, #224, 10 @ p-variant is OBSOLETE @ 0x38000000 │ │ │ │ - tstpeq pc, #176, 10 @ p-variant is OBSOLETE @ 0x2c000000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + rscseq r7, lr, #32 │ │ │ │ + tsteq pc, #248, 10 @ 0x3e000000 │ │ │ │ + tsteq pc, #240, 10 @ 0x3c000000 │ │ │ │ + tsteq pc, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -11087,19 +11087,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 17b80 <__cxa_atexit@plt+0xad60> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - rscseq r7, lr, #120, 30 @ 0x1e0 │ │ │ │ - tstpeq pc, #64, 10 @ p-variant is OBSOLETE @ 0x10000000 │ │ │ │ - tstpeq pc, #60, 10 @ p-variant is OBSOLETE @ 0xf000000 │ │ │ │ - tstpeq pc, #56, 10 @ p-variant is OBSOLETE @ 0xe000000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + rscseq r6, lr, #120, 30 @ 0x1e0 │ │ │ │ + tsteq pc, #80, 10 @ 0x14000000 │ │ │ │ + tsteq pc, #76, 10 @ 0x13000000 │ │ │ │ + tsteq pc, #72, 10 @ 0x12000000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -11123,28 +11123,28 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 3fbe98 <__cxa_atexit@plt+0x3ef078> │ │ │ │ + b 3dc0f0 <__cxa_atexit@plt+0x3cf2d0> │ │ │ │ mov r6, r3 │ │ │ │ b 17c10 <__cxa_atexit@plt+0xadf0> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 17c20 <__cxa_atexit@plt+0xae00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r7, lr, #48, 30 @ 0xc0 │ │ │ │ - rscseq r7, lr, #128, 30 @ 0x200 │ │ │ │ + rscseq r6, lr, #48, 30 @ 0xc0 │ │ │ │ + rscseq r6, lr, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq r7, lr, #92, 30 @ 0x170 │ │ │ │ - tstpeq pc, #136, 8 @ p-variant is OBSOLETE @ 0x88000000 │ │ │ │ + rscseq r6, lr, #92, 30 @ 0x170 │ │ │ │ + tsteq pc, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -11162,16 +11162,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 17ca0 <__cxa_atexit@plt+0xae80> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tstpeq pc, #232, 6 @ p-variant is OBSOLETE @ 0xa0000003 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq pc, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -11188,18 +11188,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 17d08 <__cxa_atexit@plt+0xaee8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tstpeq pc, #112, 6 @ p-variant is OBSOLETE @ 0xc0000001 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq pc, #128, 6 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - rscseq r7, lr, #156, 28 @ 0x9c0 │ │ │ │ + rscseq r6, lr, #156, 28 @ 0x9c0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17d70 <__cxa_atexit@plt+0xaf50> │ │ │ │ ldr r3, [pc, #72] @ 17d78 <__cxa_atexit@plt+0xaf58> │ │ │ │ @@ -11213,51 +11213,51 @@ │ │ │ │ beq 17d68 <__cxa_atexit@plt+0xaf48> │ │ │ │ ldr r7, [pc, #44] @ 17d80 <__cxa_atexit@plt+0xaf60> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #36] @ 17d84 <__cxa_atexit@plt+0xaf64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r7 │ │ │ │ - b 18664c <__cxa_atexit@plt+0x17982c> │ │ │ │ + b 17bf7b0 <__cxa_atexit@plt+0x17b2990> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tstpeq pc, #40, 6 @ p-variant is OBSOLETE @ 0xa0000000 │ │ │ │ + tsteq pc, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tstpeq pc, #12, 6 @ p-variant is OBSOLETE @ 0x30000000 │ │ │ │ - rscseq r7, lr, #20, 28 @ 0x140 │ │ │ │ + tsteq pc, #28, 6 @ 0x70000000 │ │ │ │ + rscseq r6, lr, #20, 28 @ 0x140 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 17da8 <__cxa_atexit@plt+0xaf88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 18664c <__cxa_atexit@plt+0x17982c> │ │ │ │ + b 17bf7b0 <__cxa_atexit@plt+0x17b2990> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq r7, lr, #224, 26 @ 0x3800 │ │ │ │ + rscseq r6, lr, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 17dec <__cxa_atexit@plt+0xafcc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 17df0 <__cxa_atexit@plt+0xafd0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ str r8, [r5, #36] @ 0x24 │ │ │ │ stmib r5, {r3, r9, sl} │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #16] @ 17df4 <__cxa_atexit@plt+0xafd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 19d3b4 <__cxa_atexit@plt+0x190594> │ │ │ │ + b 17d6518 <__cxa_atexit@plt+0x17c96f8> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tstpeq pc, #168, 4 @ p-variant is OBSOLETE @ 0x8000000a │ │ │ │ - tstpeq pc, #144, 4 @ p-variant is OBSOLETE │ │ │ │ + tsteq pc, #184, 4 @ 0x8000000b │ │ │ │ + tsteq pc, #160, 4 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -11324,23 +11324,23 @@ │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r0, #88 @ 0x58 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq pc, #88, 4 @ p-variant is OBSOLETE @ 0x80000005 │ │ │ │ - tstpeq pc, #12, 4 @ p-variant is OBSOLETE @ 0xc0000000 │ │ │ │ - tstpeq pc, #60, 4 @ p-variant is OBSOLETE @ 0xc0000003 │ │ │ │ - tstpeq pc, #216, 2 @ p-variant is OBSOLETE @ 0x36 │ │ │ │ - rscseq r7, lr, #180, 24 @ 0xb400 │ │ │ │ - tstpeq pc, #156, 2 @ p-variant is OBSOLETE @ 0x27 │ │ │ │ - tstpeq pc, #40, 2 @ p-variant is OBSOLETE │ │ │ │ - rscseq r7, lr, #104, 24 @ 0x6800 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq pc, #104, 4 @ 0x80000006 │ │ │ │ + tsteq pc, #28, 4 @ 0xc0000001 │ │ │ │ + tsteq pc, #76, 4 @ 0xc0000004 │ │ │ │ + tsteq pc, #232, 2 @ 0x3a │ │ │ │ + rscseq r6, lr, #180, 24 @ 0xb400 │ │ │ │ + tsteq pc, #172, 2 @ 0x2b │ │ │ │ + tsteq pc, #56, 2 │ │ │ │ + rscseq r6, lr, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17f94 <__cxa_atexit@plt+0xb174> │ │ │ │ @@ -11352,27 +11352,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, #60] @ 17fbc <__cxa_atexit@plt+0xb19c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r1, r9} │ │ │ │ sub r2, r6, #3 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ mov r6, r2 │ │ │ │ b 17fa4 <__cxa_atexit@plt+0xb184> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 17fb4 <__cxa_atexit@plt+0xb194> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r7, lr, #24, 24 @ 0x1800 │ │ │ │ + rscseq r6, lr, #24, 24 @ 0x1800 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - tstpeq pc, #4, 2 @ p-variant is OBSOLETE │ │ │ │ - rscseq r7, lr, #232, 22 @ 0x3a000 │ │ │ │ + tsteq pc, #20, 2 │ │ │ │ + rscseq r6, lr, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18024 <__cxa_atexit@plt+0xb204> │ │ │ │ ldr r3, [pc, #72] @ 1802c <__cxa_atexit@plt+0xb20c> │ │ │ │ @@ -11386,51 +11386,51 @@ │ │ │ │ beq 1801c <__cxa_atexit@plt+0xb1fc> │ │ │ │ ldr r7, [pc, #44] @ 18034 <__cxa_atexit@plt+0xb214> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #36] @ 18038 <__cxa_atexit@plt+0xb218> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r7 │ │ │ │ - b 18664c <__cxa_atexit@plt+0x17982c> │ │ │ │ + b 17bf7b0 <__cxa_atexit@plt+0x17b2990> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tstpeq pc, #116 @ p-variant is OBSOLETE @ 0x74 │ │ │ │ + tsteq pc, #132 @ 0x84 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tstpeq pc, #88 @ p-variant is OBSOLETE @ 0x58 │ │ │ │ - rscseq r7, lr, #96, 22 @ 0x18000 │ │ │ │ + tsteq pc, #104 @ 0x68 │ │ │ │ + rscseq r6, lr, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1805c <__cxa_atexit@plt+0xb23c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 18664c <__cxa_atexit@plt+0x17982c> │ │ │ │ + b 17bf7b0 <__cxa_atexit@plt+0x17b2990> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq r7, lr, #44, 22 @ 0xb000 │ │ │ │ + rscseq r6, lr, #44, 22 @ 0xb000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 180a0 <__cxa_atexit@plt+0xb280> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 180a4 <__cxa_atexit@plt+0xb284> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ str r8, [r5, #36] @ 0x24 │ │ │ │ stmib r5, {r3, r9, sl} │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #16] @ 180a8 <__cxa_atexit@plt+0xb288> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 19d3b4 <__cxa_atexit@plt+0x190594> │ │ │ │ + b 17d6518 <__cxa_atexit@plt+0x17c96f8> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq pc, #244, 30 @ 0x3d0 │ │ │ │ - tsteq pc, #220, 30 @ 0x370 │ │ │ │ + tsteq pc, #4 │ │ │ │ + tsteq pc, #236, 30 @ 0x3b0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -11497,23 +11497,23 @@ │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r0, #88 @ 0x58 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #164, 30 @ 0x290 │ │ │ │ - tsteq pc, #88, 30 @ 0x160 │ │ │ │ - tsteq pc, #136, 30 @ 0x220 │ │ │ │ - tsteq pc, #36, 30 @ 0x90 │ │ │ │ - rscseq r7, lr, #0, 20 │ │ │ │ - tsteq pc, #232, 28 @ 0xe80 │ │ │ │ - tsteq pc, #116, 28 @ 0x740 │ │ │ │ - rscseq r7, lr, #184, 18 @ 0x2e0000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq pc, #180, 30 @ 0x2d0 │ │ │ │ + tsteq pc, #104, 30 @ 0x1a0 │ │ │ │ + tsteq pc, #152, 30 @ 0x260 │ │ │ │ + tsteq pc, #52, 30 @ 0xd0 │ │ │ │ + rscseq r6, lr, #0, 20 │ │ │ │ + tsteq pc, #248, 28 @ 0xf80 │ │ │ │ + tsteq pc, #132, 28 @ 0x840 │ │ │ │ + rscseq r6, lr, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 18264 <__cxa_atexit@plt+0xb444> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -11532,26 +11532,26 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #56] @ 18288 <__cxa_atexit@plt+0xb468> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - tsteq pc, #228, 26 @ 0x3900 │ │ │ │ - tsteq pc, #52, 28 @ 0x340 │ │ │ │ - rscseq r7, lr, #28, 18 @ 0x70000 │ │ │ │ + tsteq pc, #244, 26 @ 0x3d00 │ │ │ │ + tsteq pc, #68, 28 @ 0x440 │ │ │ │ + rscseq r6, lr, #28, 18 @ 0x70000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 182e4 <__cxa_atexit@plt+0xb4c4> │ │ │ │ @@ -11564,34 +11564,34 @@ │ │ │ │ ldr r0, [pc, #64] @ 1830c <__cxa_atexit@plt+0xb4ec> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, sl} │ │ │ │ str r9, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ mov r6, r3 │ │ │ │ b 182f4 <__cxa_atexit@plt+0xb4d4> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 18304 <__cxa_atexit@plt+0xb4e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r7, lr, #208, 16 @ 0xd00000 │ │ │ │ + rscseq r6, lr, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1832c <__cxa_atexit@plt+0xb50c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ - tsteq pc, #0, 26 │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ + tsteq pc, #16, 26 @ 0x400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1838c <__cxa_atexit@plt+0xb56c> │ │ │ │ @@ -11606,24 +11606,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #32, 26 @ 0x800 │ │ │ │ - tsteq pc, #224, 24 @ 0xe000 │ │ │ │ + tsteq pc, #48, 26 @ 0xc00 │ │ │ │ + tsteq pc, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 183fc <__cxa_atexit@plt+0xb5dc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 18404 <__cxa_atexit@plt+0xb5e4> │ │ │ │ @@ -11634,20 +11634,20 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ 1840c <__cxa_atexit@plt+0xb5ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #72, 24 @ 0x4800 │ │ │ │ - tsteq pc, #172, 24 @ 0xac00 │ │ │ │ - tsteq pc, #152, 24 @ 0x9800 │ │ │ │ + tsteq pc, #88, 24 @ 0x5800 │ │ │ │ + tsteq pc, #188, 24 @ 0xbc00 │ │ │ │ + tsteq pc, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18450 <__cxa_atexit@plt+0xb630> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -11655,19 +11655,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 1845c <__cxa_atexit@plt+0xb63c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #228, 22 @ 0x39000 │ │ │ │ - tsteq pc, #72, 24 @ 0x4800 │ │ │ │ + tsteq pc, #244, 22 @ 0x3d000 │ │ │ │ + tsteq pc, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 184c4 <__cxa_atexit@plt+0xb6a4> │ │ │ │ @@ -11684,40 +11684,40 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fbec0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ + b 3dc118 <__cxa_atexit@plt+0x3cf2f8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - tsteq pc, #124, 22 @ 0x1f000 │ │ │ │ + tsteq pc, #140, 22 @ 0x23000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1851c <__cxa_atexit@plt+0xb6fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 18524 <__cxa_atexit@plt+0xb704> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #12, 22 @ 0x3000 │ │ │ │ + tsteq pc, #28, 22 @ 0x7000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub sl, r5, #20 │ │ │ │ cmp fp, sl │ │ │ │ bhi 185a0 <__cxa_atexit@plt+0xb780> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -11739,25 +11739,25 @@ │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r5, #-12] │ │ │ │ mov r5, sl │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq pc, #180, 20 @ 0xb4000 │ │ │ │ - tsteq pc, #160, 20 @ 0xa0000 │ │ │ │ + tsteq pc, #196, 20 @ 0xc4000 │ │ │ │ + tsteq pc, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 18638 <__cxa_atexit@plt+0xb818> │ │ │ │ @@ -11777,25 +11777,25 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str ip, [r5, #-12] │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ mov r5, r9 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - tsteq pc, #16, 20 @ 0x10000 │ │ │ │ - rscseq r7, lr, #76, 10 @ 0x13000000 │ │ │ │ + tsteq pc, #32, 20 @ 0x20000 │ │ │ │ + rscseq r6, lr, #76, 10 @ 0x13000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 186c0 <__cxa_atexit@plt+0xb8a0> │ │ │ │ ldr r3, [pc, #72] @ 186c8 <__cxa_atexit@plt+0xb8a8> │ │ │ │ @@ -11809,51 +11809,51 @@ │ │ │ │ beq 186b8 <__cxa_atexit@plt+0xb898> │ │ │ │ ldr r7, [pc, #44] @ 186d0 <__cxa_atexit@plt+0xb8b0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #36] @ 186d4 <__cxa_atexit@plt+0xb8b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r7 │ │ │ │ - b 18664c <__cxa_atexit@plt+0x17982c> │ │ │ │ + b 17bf7b0 <__cxa_atexit@plt+0x17b2990> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq pc, #216, 18 @ 0x360000 │ │ │ │ + tsteq pc, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq pc, #188, 18 @ 0x2f0000 │ │ │ │ - rscseq r7, lr, #196, 8 @ 0xc4000000 │ │ │ │ + tsteq pc, #204, 18 @ 0x330000 │ │ │ │ + rscseq r6, lr, #196, 8 @ 0xc4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 186f8 <__cxa_atexit@plt+0xb8d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 18664c <__cxa_atexit@plt+0x17982c> │ │ │ │ + b 17bf7b0 <__cxa_atexit@plt+0x17b2990> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq r7, lr, #144, 8 @ 0x90000000 │ │ │ │ + rscseq r6, lr, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 1873c <__cxa_atexit@plt+0xb91c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 18740 <__cxa_atexit@plt+0xb920> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ str r8, [r5, #36] @ 0x24 │ │ │ │ stmib r5, {r3, r9, sl} │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #16] @ 18744 <__cxa_atexit@plt+0xb924> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 19d3b4 <__cxa_atexit@plt+0x190594> │ │ │ │ + b 17d6518 <__cxa_atexit@plt+0x17c96f8> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq pc, #88, 18 @ 0x160000 │ │ │ │ - tsteq pc, #64, 18 @ 0x100000 │ │ │ │ + tsteq pc, #104, 18 @ 0x1a0000 │ │ │ │ + tsteq pc, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -11920,23 +11920,23 @@ │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r0, #88 @ 0x58 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #8, 18 @ 0x20000 │ │ │ │ - tsteq pc, #188, 16 @ 0xbc0000 │ │ │ │ - tsteq pc, #236, 16 @ 0xec0000 │ │ │ │ - tsteq pc, #136, 16 @ 0x880000 │ │ │ │ - rscseq r7, lr, #100, 6 @ 0x90000001 │ │ │ │ - tsteq pc, #76, 16 @ 0x4c0000 │ │ │ │ - tsteq pc, #216, 14 @ 0x3600000 │ │ │ │ - rscseq r7, lr, #28, 6 @ 0x70000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq pc, #24, 18 @ 0x60000 │ │ │ │ + tsteq pc, #204, 16 @ 0xcc0000 │ │ │ │ + tsteq pc, #252, 16 @ 0xfc0000 │ │ │ │ + tsteq pc, #152, 16 @ 0x980000 │ │ │ │ + rscseq r6, lr, #100, 6 @ 0x90000001 │ │ │ │ + tsteq pc, #92, 16 @ 0x5c0000 │ │ │ │ + tsteq pc, #232, 14 @ 0x3a00000 │ │ │ │ + rscseq r6, lr, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 18900 <__cxa_atexit@plt+0xbae0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -11955,44 +11955,44 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #56] @ 18924 <__cxa_atexit@plt+0xbb04> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - tsteq pc, #72, 14 @ 0x1200000 │ │ │ │ - tsteq pc, #152, 14 @ 0x2600000 │ │ │ │ - rscseq r7, lr, #128, 4 │ │ │ │ + tsteq pc, #88, 14 @ 0x1600000 │ │ │ │ + tsteq pc, #168, 14 @ 0x2a00000 │ │ │ │ + rscseq r6, lr, #128, 4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18958 <__cxa_atexit@plt+0xbb38> │ │ │ │ ldr r2, [pc, #28] @ 18968 <__cxa_atexit@plt+0xbb48> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 1896c <__cxa_atexit@plt+0xbb4c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r7, lr, #116, 4 @ 0x40000007 │ │ │ │ - rscseq r7, lr, #60, 4 @ 0xc0000003 │ │ │ │ + rscseq r6, lr, #116, 4 @ 0x40000007 │ │ │ │ + rscseq r6, lr, #60, 4 @ 0xc0000003 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18a28 <__cxa_atexit@plt+0xbc08> │ │ │ │ @@ -12029,33 +12029,33 @@ │ │ │ │ str r7, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str sl, [r3, #32] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ @ instruction: 0xfffff988 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - tsteq pc, #92, 12 @ 0x5c00000 │ │ │ │ - rscseq r6, lr, #68, 22 @ 0x11000 │ │ │ │ + tsteq pc, #108, 12 @ 0x6c00000 │ │ │ │ + rscseq r5, lr, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18ab8 <__cxa_atexit@plt+0xbc98> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 18ab0 <__cxa_atexit@plt+0xbc90> │ │ │ │ ldr r3, [pc, #64] @ 18ac0 <__cxa_atexit@plt+0xbca0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #60] @ 18ac4 <__cxa_atexit@plt+0xbca4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ @@ -12063,23 +12063,23 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 18acc <__cxa_atexit@plt+0xbcac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #11 │ │ │ │ - b c7bf18 <__cxa_atexit@plt+0xc6f0f8> │ │ │ │ + b 1b9a308 <__cxa_atexit@plt+0x1b8d4e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r9, r1, #33536 @ 0x8300 │ │ │ │ - tsteq pc, #152, 10 @ 0x26000000 │ │ │ │ - tsteq pc, #156, 10 @ 0x27000000 │ │ │ │ + rsceq r9, r1, #798720 @ 0xc3000 │ │ │ │ + tsteq pc, #168, 10 @ 0x2a000000 │ │ │ │ + tsteq pc, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -12110,19 +12110,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 18b7c <__cxa_atexit@plt+0xbd5c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - rscseq r7, lr, #240, 2 @ 0x3c │ │ │ │ - tsteq pc, #64, 10 @ 0x10000000 │ │ │ │ - tsteq pc, #56, 10 @ 0xe000000 │ │ │ │ - tsteq pc, #8, 10 @ 0x2000000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + rscseq r6, lr, #240, 2 @ 0x3c │ │ │ │ + tsteq pc, #80, 10 @ 0x14000000 │ │ │ │ + tsteq pc, #72, 10 @ 0x12000000 │ │ │ │ + tsteq pc, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -12153,29 +12153,29 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 18c28 <__cxa_atexit@plt+0xbe08> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - rscseq r7, lr, #72, 2 │ │ │ │ - tsteq pc, #152, 8 @ 0x98000000 │ │ │ │ - tsteq pc, #148, 8 @ 0x94000000 │ │ │ │ - tsteq pc, #144, 8 @ 0x90000000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + rscseq r6, lr, #72, 2 │ │ │ │ + tsteq pc, #168, 8 @ 0xa8000000 │ │ │ │ + tsteq pc, #164, 8 @ 0xa4000000 │ │ │ │ + tsteq pc, #160, 8 @ 0xa0000000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq r6, lr, #100, 18 @ 0x190000 │ │ │ │ + rscseq r5, lr, #100, 18 @ 0x190000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18c98 <__cxa_atexit@plt+0xbe78> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 18c90 <__cxa_atexit@plt+0xbe70> │ │ │ │ ldr r3, [pc, #64] @ 18ca0 <__cxa_atexit@plt+0xbe80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #60] @ 18ca4 <__cxa_atexit@plt+0xbe84> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ @@ -12183,23 +12183,23 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 18cac <__cxa_atexit@plt+0xbe8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #3 │ │ │ │ - b c7bf18 <__cxa_atexit@plt+0xc6f0f8> │ │ │ │ + b 1b9a308 <__cxa_atexit@plt+0x1b8d4e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r9, r1, #602112 @ 0x93000 │ │ │ │ - tsteq pc, #184, 6 @ 0xe0000002 │ │ │ │ - tsteq pc, #188, 6 @ 0xf0000002 │ │ │ │ + rsceq r9, r1, #13828096 @ 0xd30000 │ │ │ │ + tsteq pc, #200, 6 @ 0x20000003 │ │ │ │ + tsteq pc, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -12230,19 +12230,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 18d5c <__cxa_atexit@plt+0xbf3c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - rscseq r7, lr, #92 @ 0x5c │ │ │ │ - tsteq pc, #96, 6 @ 0x80000001 │ │ │ │ - tsteq pc, #88, 6 @ 0x60000001 │ │ │ │ - tsteq pc, #40, 6 @ 0xa0000000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + rscseq r6, lr, #92 @ 0x5c │ │ │ │ + tsteq pc, #112, 6 @ 0xc0000001 │ │ │ │ + tsteq pc, #104, 6 @ 0xa0000001 │ │ │ │ + tsteq pc, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -12273,29 +12273,29 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 18e08 <__cxa_atexit@plt+0xbfe8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - rscseq r6, lr, #180, 30 @ 0x2d0 │ │ │ │ - tsteq pc, #184, 4 @ 0x8000000b │ │ │ │ - tsteq pc, #180, 4 @ 0x4000000b │ │ │ │ - tsteq pc, #176, 4 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + rscseq r5, lr, #180, 30 @ 0x2d0 │ │ │ │ + tsteq pc, #200, 4 @ 0x8000000c │ │ │ │ + tsteq pc, #196, 4 @ 0x4000000c │ │ │ │ + tsteq pc, #192, 4 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq r6, lr, #132, 14 @ 0x2100000 │ │ │ │ + rscseq r5, lr, #132, 14 @ 0x2100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18e78 <__cxa_atexit@plt+0xc058> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 18e70 <__cxa_atexit@plt+0xc050> │ │ │ │ ldr r3, [pc, #64] @ 18e80 <__cxa_atexit@plt+0xc060> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #60] @ 18e84 <__cxa_atexit@plt+0xc064> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ @@ -12303,23 +12303,23 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 18e8c <__cxa_atexit@plt+0xc06c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #5 │ │ │ │ - b c7bf18 <__cxa_atexit@plt+0xc6f0f8> │ │ │ │ + b 1b9a308 <__cxa_atexit@plt+0x1b8d4e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r9, r1, #11337728 @ 0xad0000 │ │ │ │ - tsteq pc, #216, 2 @ 0x36 │ │ │ │ - tsteq pc, #220, 2 @ 0x37 │ │ │ │ + rsceq r9, r1, #248512512 @ 0xed00000 │ │ │ │ + tsteq pc, #232, 2 @ 0x3a │ │ │ │ + tsteq pc, #236, 2 @ 0x3b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -12350,19 +12350,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 18f3c <__cxa_atexit@plt+0xc11c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - rscseq r6, lr, #160, 28 @ 0xa00 │ │ │ │ - tsteq pc, #128, 2 │ │ │ │ - tsteq pc, #120, 2 │ │ │ │ - tsteq pc, #72, 2 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + rscseq r5, lr, #160, 28 @ 0xa00 │ │ │ │ + tsteq pc, #144, 2 @ 0x24 │ │ │ │ + tsteq pc, #136, 2 @ 0x22 │ │ │ │ + tsteq pc, #88, 2 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -12393,29 +12393,29 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 18fe8 <__cxa_atexit@plt+0xc1c8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - rscseq r6, lr, #248, 26 @ 0x3e00 │ │ │ │ - tsteq pc, #216 @ 0xd8 │ │ │ │ - tsteq pc, #212 @ 0xd4 │ │ │ │ - tsteq pc, #208 @ 0xd0 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + rscseq r5, lr, #248, 26 @ 0x3e00 │ │ │ │ + tsteq pc, #232 @ 0xe8 │ │ │ │ + tsteq pc, #228 @ 0xe4 │ │ │ │ + tsteq pc, #224 @ 0xe0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq r6, lr, #164, 10 @ 0x29000000 │ │ │ │ + rscseq r5, lr, #164, 10 @ 0x29000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19058 <__cxa_atexit@plt+0xc238> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 19050 <__cxa_atexit@plt+0xc230> │ │ │ │ ldr r3, [pc, #64] @ 19060 <__cxa_atexit@plt+0xc240> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #60] @ 19064 <__cxa_atexit@plt+0xc244> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ @@ -12423,23 +12423,23 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 1906c <__cxa_atexit@plt+0xc24c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #10 │ │ │ │ - b c7bf18 <__cxa_atexit@plt+0xc6f0f8> │ │ │ │ + b 1b9a308 <__cxa_atexit@plt+0x1b8d4e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r9, r1, #148, 12 @ 0x9400000 │ │ │ │ - tsteq pc, #248, 30 @ 0x3e0 │ │ │ │ - tsteq pc, #252, 30 @ 0x3f0 │ │ │ │ + rsceq r9, r1, #212, 8 @ 0xd4000000 │ │ │ │ + tsteq pc, #8 │ │ │ │ + tsteq pc, #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -12470,19 +12470,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 1911c <__cxa_atexit@plt+0xc2fc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - rscseq r6, lr, #24, 26 @ 0x600 │ │ │ │ - tsteq pc, #160, 30 @ 0x280 │ │ │ │ - tsteq pc, #152, 30 @ 0x260 │ │ │ │ - tsteq pc, #104, 30 @ 0x1a0 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + rscseq r5, lr, #24, 26 @ 0x600 │ │ │ │ + tsteq pc, #176, 30 @ 0x2c0 │ │ │ │ + tsteq pc, #168, 30 @ 0x2a0 │ │ │ │ + tsteq pc, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -12513,29 +12513,29 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 191c8 <__cxa_atexit@plt+0xc3a8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - rscseq r6, lr, #112, 24 @ 0x7000 │ │ │ │ - tsteq pc, #248, 28 @ 0xf80 │ │ │ │ - tsteq pc, #244, 28 @ 0xf40 │ │ │ │ - tsteq pc, #240, 28 @ 0xf00 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + rscseq r5, lr, #112, 24 @ 0x7000 │ │ │ │ + tsteq pc, #8, 30 │ │ │ │ + tsteq pc, #4, 30 │ │ │ │ + tsteq pc, #0, 30 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 191ec <__cxa_atexit@plt+0xc3cc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbec8 <__cxa_atexit@plt+0x3ef0a8> │ │ │ │ - rscseq r6, lr, #180, 26 @ 0x2d00 │ │ │ │ + b 3dc120 <__cxa_atexit@plt+0x3cf300> │ │ │ │ + rscseq r5, lr, #180, 26 @ 0x2d00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -12566,27 +12566,27 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ mov r8, lr │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ b 1929c <__cxa_atexit@plt+0xc47c> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #84, 28 @ 0x540 │ │ │ │ + tsteq pc, #100, 28 @ 0x640 │ │ │ │ + tsteq pc, #92, 28 @ 0x5c0 │ │ │ │ + tsteq pc, #80, 28 @ 0x500 │ │ │ │ tsteq pc, #76, 28 @ 0x4c0 │ │ │ │ - tsteq pc, #64, 28 @ 0x400 │ │ │ │ - tsteq pc, #60, 28 @ 0x3c0 │ │ │ │ - tsteq pc, #236, 26 @ 0x3b00 │ │ │ │ + tsteq pc, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1932c <__cxa_atexit@plt+0xc50c> │ │ │ │ ldr r2, [pc, #92] @ 19334 <__cxa_atexit@plt+0xc514> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -12598,42 +12598,42 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 1930c <__cxa_atexit@plt+0xc4ec> │ │ │ │ cmp r2, #2 │ │ │ │ bne 19318 <__cxa_atexit@plt+0xc4f8> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 1a5670 <__cxa_atexit@plt+0x198850> │ │ │ │ + b 17de7d4 <__cxa_atexit@plt+0x17d19b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 1933c <__cxa_atexit@plt+0xc51c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq pc, #52, 26 @ 0xd00 │ │ │ │ - tsteq pc, #120, 26 @ 0x1e00 │ │ │ │ + tsteq pc, #68, 26 @ 0x1100 │ │ │ │ + tsteq pc, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 19360 <__cxa_atexit@plt+0xc540> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 1a5670 <__cxa_atexit@plt+0x198850> │ │ │ │ + b 17de7d4 <__cxa_atexit@plt+0x17d19b4> │ │ │ │ ldr r7, [pc, #12] @ 19374 <__cxa_atexit@plt+0xc554> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #48, 26 @ 0xc00 │ │ │ │ + tsteq pc, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 193cc <__cxa_atexit@plt+0xc5ac> │ │ │ │ ldr lr, [pc, #64] @ 193d8 <__cxa_atexit@plt+0xc5b8> │ │ │ │ @@ -12651,15 +12651,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq pc, #112, 24 @ 0x7000 │ │ │ │ + tsteq pc, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [r4, #804] @ 0x324 │ │ │ │ add sl, r3, #112 @ 0x70 │ │ │ │ cmp r6, sl │ │ │ │ bcc 19560 <__cxa_atexit@plt+0xc740> │ │ │ │ @@ -12751,17 +12751,17 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r6, sl │ │ │ │ ldr fp, [sp, #56] @ 0x38 │ │ │ │ bx r0 │ │ │ │ mov r6, #112 @ 0x70 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - tsteq pc, #140, 22 @ 0x23000 │ │ │ │ + tsteq pc, #156, 22 @ 0x27000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 19660 <__cxa_atexit@plt+0xc840> │ │ │ │ ldr lr, [pc, #232] @ 19680 <__cxa_atexit@plt+0xc860> │ │ │ │ @@ -12819,19 +12819,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - tsteq pc, #112, 20 @ 0x70000 │ │ │ │ + tsteq pc, #128, 20 @ 0x80000 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - tsteq pc, #0, 20 │ │ │ │ + tsteq pc, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19728 <__cxa_atexit@plt+0xc908> │ │ │ │ @@ -12864,17 +12864,17 @@ │ │ │ │ str r8, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - tsteq pc, #32, 18 @ 0x80000 │ │ │ │ + tsteq pc, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 197c4 <__cxa_atexit@plt+0xc9a4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -12900,44 +12900,44 @@ │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, #64] @ 197f0 <__cxa_atexit@plt+0xc9d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2, r5} │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - tsteq pc, #160, 16 @ 0xa00000 │ │ │ │ + tsteq pc, #176, 16 @ 0xb00000 │ │ │ │ + tsteq pc, #0, 18 │ │ │ │ + tsteq pc, #244, 16 @ 0xf40000 │ │ │ │ tsteq pc, #240, 16 @ 0xf00000 │ │ │ │ - tsteq pc, #228, 16 @ 0xe40000 │ │ │ │ - tsteq pc, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19820 <__cxa_atexit@plt+0xca00> │ │ │ │ ldr r2, [pc, #28] @ 19830 <__cxa_atexit@plt+0xca10> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 19834 <__cxa_atexit@plt+0xca14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r6, lr, #160, 14 @ 0x2800000 │ │ │ │ + rscseq r5, lr, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 198a4 <__cxa_atexit@plt+0xca84> │ │ │ │ @@ -12956,38 +12956,38 @@ │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff99c │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tsteq pc, #180, 14 @ 0x2d00000 │ │ │ │ + tsteq pc, #196, 14 @ 0x3100000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 198e8 <__cxa_atexit@plt+0xcac8> │ │ │ │ ldr r2, [pc, #28] @ 198f8 <__cxa_atexit@plt+0xcad8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 198fc <__cxa_atexit@plt+0xcadc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - rscseq r6, lr, #216, 12 @ 0xd800000 │ │ │ │ + rscseq r5, lr, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -13018,27 +13018,27 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ mov r8, lr │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ b 199ac <__cxa_atexit@plt+0xcb8c> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #68, 14 @ 0x1100000 │ │ │ │ + tsteq pc, #84, 14 @ 0x1500000 │ │ │ │ + tsteq pc, #76, 14 @ 0x1300000 │ │ │ │ + tsteq pc, #64, 14 @ 0x1000000 │ │ │ │ tsteq pc, #60, 14 @ 0xf00000 │ │ │ │ - tsteq pc, #48, 14 @ 0xc00000 │ │ │ │ - tsteq pc, #44, 14 @ 0xb00000 │ │ │ │ - tsteq pc, #220, 12 @ 0xdc00000 │ │ │ │ + tsteq pc, #236, 12 @ 0xec00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 19a84 <__cxa_atexit@plt+0xcc64> │ │ │ │ ldr lr, [pc, #184] @ 19aa4 <__cxa_atexit@plt+0xcc84> │ │ │ │ @@ -13084,18 +13084,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq pc, #28, 12 @ 0x1c00000 │ │ │ │ - tsteq pc, #220, 10 @ 0x37000000 │ │ │ │ + tsteq pc, #44, 12 @ 0x2c00000 │ │ │ │ + tsteq pc, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19b24 <__cxa_atexit@plt+0xcd04> │ │ │ │ @@ -13119,16 +13119,16 @@ │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ str r7, [r3, #40] @ 0x28 │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #44, 10 @ 0xb000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq pc, #60, 10 @ 0xf000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 19bbc <__cxa_atexit@plt+0xcd9c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -13154,44 +13154,44 @@ │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, #64] @ 19be8 <__cxa_atexit@plt+0xcdc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2, r5} │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - tsteq pc, #168, 8 @ 0xa8000000 │ │ │ │ + tsteq pc, #184, 8 @ 0xb8000000 │ │ │ │ + tsteq pc, #8, 10 @ 0x2000000 │ │ │ │ + tsteq pc, #252, 8 @ 0xfc000000 │ │ │ │ tsteq pc, #248, 8 @ 0xf8000000 │ │ │ │ - tsteq pc, #236, 8 @ 0xec000000 │ │ │ │ - tsteq pc, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19c18 <__cxa_atexit@plt+0xcdf8> │ │ │ │ ldr r2, [pc, #28] @ 19c28 <__cxa_atexit@plt+0xce08> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 19c2c <__cxa_atexit@plt+0xce0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r6, lr, #176, 6 @ 0xc0000002 │ │ │ │ + rscseq r5, lr, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19c9c <__cxa_atexit@plt+0xce7c> │ │ │ │ @@ -13210,38 +13210,38 @@ │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tsteq pc, #188, 6 @ 0xf0000002 │ │ │ │ + tsteq pc, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19ce0 <__cxa_atexit@plt+0xcec0> │ │ │ │ ldr r2, [pc, #28] @ 19cf0 <__cxa_atexit@plt+0xced0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 19cf4 <__cxa_atexit@plt+0xced4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - rscseq r6, lr, #232, 4 @ 0x8000000e │ │ │ │ + rscseq r5, lr, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -13272,27 +13272,27 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ mov r8, lr │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ b 19da4 <__cxa_atexit@plt+0xcf84> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #76, 6 @ 0x30000001 │ │ │ │ + tsteq pc, #92, 6 @ 0x70000001 │ │ │ │ + tsteq pc, #84, 6 @ 0x50000001 │ │ │ │ + tsteq pc, #72, 6 @ 0x20000001 │ │ │ │ tsteq pc, #68, 6 @ 0x10000001 │ │ │ │ - tsteq pc, #56, 6 @ 0xe0000000 │ │ │ │ - tsteq pc, #52, 6 @ 0xd0000000 │ │ │ │ - tsteq pc, #228, 4 @ 0x4000000e │ │ │ │ + tsteq pc, #244, 4 @ 0x4000000f │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov ip, fp │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 19e8c <__cxa_atexit@plt+0xd06c> │ │ │ │ @@ -13344,18 +13344,18 @@ │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq pc, #32, 4 │ │ │ │ - tsteq pc, #208, 2 @ 0x34 │ │ │ │ + tsteq pc, #48, 4 │ │ │ │ + tsteq pc, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19f3c <__cxa_atexit@plt+0xd11c> │ │ │ │ @@ -13381,16 +13381,16 @@ │ │ │ │ str r9, [r3, #32] │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #8, 2 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq pc, #24, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 19fd4 <__cxa_atexit@plt+0xd1b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -13416,44 +13416,44 @@ │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, #64] @ 1a000 <__cxa_atexit@plt+0xd1e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2, r5} │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - tsteq pc, #144 @ 0x90 │ │ │ │ + tsteq pc, #160 @ 0xa0 │ │ │ │ + tsteq pc, #240 @ 0xf0 │ │ │ │ + tsteq pc, #228 @ 0xe4 │ │ │ │ tsteq pc, #224 @ 0xe0 │ │ │ │ - tsteq pc, #212 @ 0xd4 │ │ │ │ - tsteq pc, #208 @ 0xd0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1a030 <__cxa_atexit@plt+0xd210> │ │ │ │ ldr r2, [pc, #28] @ 1a040 <__cxa_atexit@plt+0xd220> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 1a044 <__cxa_atexit@plt+0xd224> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r5, lr, #160, 30 @ 0x280 │ │ │ │ + rscseq r4, lr, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a0b4 <__cxa_atexit@plt+0xd294> │ │ │ │ @@ -13472,38 +13472,38 @@ │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tsteq pc, #164, 30 @ 0x290 │ │ │ │ + tsteq pc, #180, 30 @ 0x2d0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1a0f8 <__cxa_atexit@plt+0xd2d8> │ │ │ │ ldr r2, [pc, #28] @ 1a108 <__cxa_atexit@plt+0xd2e8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 1a10c <__cxa_atexit@plt+0xd2ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - rscseq r5, lr, #216, 28 @ 0xd80 │ │ │ │ + rscseq r4, lr, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -13534,27 +13534,27 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ mov r8, lr │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ b 1a1bc <__cxa_atexit@plt+0xd39c> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #52, 30 @ 0xd0 │ │ │ │ + tsteq pc, #68, 30 @ 0x110 │ │ │ │ + tsteq pc, #60, 30 @ 0xf0 │ │ │ │ + tsteq pc, #48, 30 @ 0xc0 │ │ │ │ tsteq pc, #44, 30 @ 0xb0 │ │ │ │ - tsteq pc, #32, 30 @ 0x80 │ │ │ │ - tsteq pc, #28, 30 @ 0x70 │ │ │ │ - tsteq pc, #204, 28 @ 0xcc0 │ │ │ │ + tsteq pc, #220, 28 @ 0xdc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov ip, fp │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1a2a0 <__cxa_atexit@plt+0xd480> │ │ │ │ @@ -13605,18 +13605,18 @@ │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq pc, #8, 28 @ 0x80 │ │ │ │ - tsteq pc, #184, 26 @ 0x2e00 │ │ │ │ + tsteq pc, #24, 28 @ 0x180 │ │ │ │ + tsteq pc, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a350 <__cxa_atexit@plt+0xd530> │ │ │ │ @@ -13642,16 +13642,16 @@ │ │ │ │ str r9, [r3, #32] │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #244, 24 @ 0xf400 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq pc, #4, 26 @ 0x100 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1a3e8 <__cxa_atexit@plt+0xd5c8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -13677,27 +13677,27 @@ │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, #64] @ 1a414 <__cxa_atexit@plt+0xd5f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2, r5} │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - tsteq pc, #124, 24 @ 0x7c00 │ │ │ │ + tsteq pc, #140, 24 @ 0x8c00 │ │ │ │ + tsteq pc, #220, 24 @ 0xdc00 │ │ │ │ + tsteq pc, #208, 24 @ 0xd000 │ │ │ │ tsteq pc, #204, 24 @ 0xcc00 │ │ │ │ - tsteq pc, #192, 24 @ 0xc000 │ │ │ │ - tsteq pc, #188, 24 @ 0xbc00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1a470 <__cxa_atexit@plt+0xd650> │ │ │ │ ldr r3, [pc, #64] @ 1a478 <__cxa_atexit@plt+0xd658> │ │ │ │ @@ -13746,34 +13746,34 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r3, [r6, #4]! │ │ │ │ stm r5, {r0, r6} │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r1, r3, r8} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r1, [pc, #40] @ 1a53c <__cxa_atexit@plt+0xd71c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq pc, #112, 22 @ 0x1c000 │ │ │ │ + tsteq pc, #128, 22 @ 0x20000 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - tsteq pc, #64, 22 @ 0x10000 │ │ │ │ + tsteq pc, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #16]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 1a5a4 <__cxa_atexit@plt+0xd784> │ │ │ │ @@ -13788,29 +13788,29 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r6, #4]! │ │ │ │ stm r5, {r0, r6} │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #32] @ 1a5d0 <__cxa_atexit@plt+0xd7b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #212, 20 @ 0xd4000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq pc, #228, 20 @ 0xe4000 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - tsteq pc, #152, 20 @ 0x98000 │ │ │ │ + tsteq pc, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov ip, fp │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1a6a4 <__cxa_atexit@plt+0xd884> │ │ │ │ @@ -13862,18 +13862,18 @@ │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq pc, #8, 20 @ 0x8000 │ │ │ │ - tsteq pc, #184, 18 @ 0x2e0000 │ │ │ │ + tsteq pc, #24, 20 @ 0x18000 │ │ │ │ + tsteq pc, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a758 <__cxa_atexit@plt+0xd938> │ │ │ │ @@ -13900,16 +13900,16 @@ │ │ │ │ str r9, [r3, #32] │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #240, 16 @ 0xf00000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq pc, #0, 18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1a7f0 <__cxa_atexit@plt+0xd9d0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -13935,27 +13935,27 @@ │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, #64] @ 1a81c <__cxa_atexit@plt+0xd9fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2, r5} │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - tsteq pc, #116, 16 @ 0x740000 │ │ │ │ + tsteq pc, #132, 16 @ 0x840000 │ │ │ │ + tsteq pc, #212, 16 @ 0xd40000 │ │ │ │ + tsteq pc, #200, 16 @ 0xc80000 │ │ │ │ tsteq pc, #196, 16 @ 0xc40000 │ │ │ │ - tsteq pc, #184, 16 @ 0xb80000 │ │ │ │ - tsteq pc, #180, 16 @ 0xb40000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1a89c <__cxa_atexit@plt+0xda7c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -13978,42 +13978,42 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq pc, #188, 14 @ 0x2f00000 │ │ │ │ - tsteq pc, #168, 14 @ 0x2a00000 │ │ │ │ + tsteq pc, #204, 14 @ 0x3300000 │ │ │ │ + tsteq pc, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1a8f0 <__cxa_atexit@plt+0xdad0> │ │ │ │ ldr r2, [pc, #28] @ 1a900 <__cxa_atexit@plt+0xdae0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 1a904 <__cxa_atexit@plt+0xdae4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r5, lr, #232, 12 @ 0xe800000 │ │ │ │ + rscseq r4, lr, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a994 <__cxa_atexit@plt+0xdb74> │ │ │ │ @@ -14040,75 +14040,75 @@ │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r1, [r3, #-4] │ │ │ │ str ip, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ @ instruction: 0xfffff7dc │ │ │ │ - tsteq pc, #216, 12 @ 0xd800000 │ │ │ │ + tsteq pc, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1a9dc <__cxa_atexit@plt+0xdbbc> │ │ │ │ ldr r2, [pc, #28] @ 1a9ec <__cxa_atexit@plt+0xdbcc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 1a9f0 <__cxa_atexit@plt+0xdbd0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - rscseq r5, lr, #252, 10 @ 0x3f000000 │ │ │ │ + rscseq r4, lr, #252, 10 @ 0x3f000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, sl │ │ │ │ mov r8, r9 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1aa34 <__cxa_atexit@plt+0xdc14> │ │ │ │ ldr r3, [pc, #24] @ 1aa44 <__cxa_atexit@plt+0xdc24> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 1aa48 <__cxa_atexit@plt+0xdc28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r5, lr, #176, 10 @ 0x2c000000 │ │ │ │ + rscseq r4, lr, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1aa78 <__cxa_atexit@plt+0xdc58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1aa7c <__cxa_atexit@plt+0xdc5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ - tsteq pc, #44, 12 @ 0x2c00000 │ │ │ │ - tsteq pc, #24, 12 @ 0x1800000 │ │ │ │ - rscseq r5, lr, #184, 10 @ 0x2e000000 │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ + tsteq pc, #60, 12 @ 0x3c00000 │ │ │ │ + tsteq pc, #40, 12 @ 0x2800000 │ │ │ │ + rscseq r4, lr, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1ab68 <__cxa_atexit@plt+0xdd48> │ │ │ │ ldr r3, [pc, #228] @ 1ab84 <__cxa_atexit@plt+0xdd64> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -14164,24 +14164,24 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - tsteq pc, #108, 10 @ 0x1b000000 │ │ │ │ - rscseq r5, lr, #20, 10 @ 0x5000000 │ │ │ │ - rscseq r5, lr, #48, 10 @ 0xc000000 │ │ │ │ + tsteq pc, #124, 10 @ 0x1f000000 │ │ │ │ + rscseq r4, lr, #20, 10 @ 0x5000000 │ │ │ │ + rscseq r4, lr, #48, 10 @ 0xc000000 │ │ │ │ + tsteq pc, #172, 10 @ 0x2b000000 │ │ │ │ + tsteq pc, #164, 10 @ 0x29000000 │ │ │ │ + tsteq pc, #160, 10 @ 0x28000000 │ │ │ │ tsteq pc, #156, 10 @ 0x27000000 │ │ │ │ - tsteq pc, #148, 10 @ 0x25000000 │ │ │ │ - tsteq pc, #144, 10 @ 0x24000000 │ │ │ │ - tsteq pc, #140, 10 @ 0x23000000 │ │ │ │ - rscseq r5, lr, #148, 8 @ 0x94000000 │ │ │ │ + rscseq r4, lr, #148, 8 @ 0x94000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 1abc4 <__cxa_atexit@plt+0xdda4> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @@ -14219,22 +14219,22 @@ │ │ │ │ str r0, [r6, #32] │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq r5, lr, #44, 8 @ 0x2c000000 │ │ │ │ - rscseq r5, lr, #72, 8 @ 0x48000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq r4, lr, #44, 8 @ 0x2c000000 │ │ │ │ + rscseq r4, lr, #72, 8 @ 0x48000000 │ │ │ │ + tsteq pc, #196, 8 @ 0xc4000000 │ │ │ │ + tsteq pc, #188, 8 @ 0xbc000000 │ │ │ │ + tsteq pc, #184, 8 @ 0xb8000000 │ │ │ │ tsteq pc, #180, 8 @ 0xb4000000 │ │ │ │ - tsteq pc, #172, 8 @ 0xac000000 │ │ │ │ - tsteq pc, #168, 8 @ 0xa8000000 │ │ │ │ - tsteq pc, #164, 8 @ 0xa4000000 │ │ │ │ - rscseq r5, lr, #192, 6 │ │ │ │ + rscseq r4, lr, #192, 6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1acec <__cxa_atexit@plt+0xdecc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -14254,47 +14254,47 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - b 1bf64a4 <__cxa_atexit@plt+0x1be9684> │ │ │ │ + b 1ede278 <__cxa_atexit@plt+0x1ed1458> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ + tsteq pc, #112, 6 @ 0xc0000001 │ │ │ │ tsteq pc, #96, 6 @ 0x80000001 │ │ │ │ - tsteq pc, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ad60 <__cxa_atexit@plt+0xdf40> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 1ad68 <__cxa_atexit@plt+0xdf48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #200, 4 @ 0x8000000c │ │ │ │ + tsteq pc, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -14308,22 +14308,22 @@ │ │ │ │ str sl, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r1, [r3, #-12] │ │ │ │ str sl, [r3, #-8] │ │ │ │ str r9, [r3, #-4] │ │ │ │ sub r9, r6, #23 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - rscseq r5, lr, #88, 4 @ 0x80000005 │ │ │ │ + rscseq r4, lr, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -14345,25 +14345,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - rscseq r5, lr, #32, 4 │ │ │ │ + rscseq r4, lr, #32, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1aee4 <__cxa_atexit@plt+0xe0c4> │ │ │ │ @@ -14380,42 +14380,42 @@ │ │ │ │ sub r1, r6, #7 │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ add r0, sl, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ b 1aef4 <__cxa_atexit@plt+0xe0d4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1af04 <__cxa_atexit@plt+0xe0e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, lr, #124, 2 │ │ │ │ - rscseq r5, lr, #184, 2 @ 0x2e │ │ │ │ - tsteq pc, #212, 2 @ 0x35 │ │ │ │ - tsteq pc, #192, 2 @ 0x30 │ │ │ │ + rscseq r4, lr, #124, 2 │ │ │ │ + rscseq r4, lr, #184, 2 @ 0x2e │ │ │ │ + tsteq pc, #228, 2 @ 0x39 │ │ │ │ + tsteq pc, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1af44 <__cxa_atexit@plt+0xe124> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1af4c <__cxa_atexit@plt+0xe12c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #224 @ 0xe0 │ │ │ │ + tsteq pc, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1afa4 <__cxa_atexit@plt+0xe184> │ │ │ │ ldr lr, [pc, #64] @ 1afb0 <__cxa_atexit@plt+0xe190> │ │ │ │ @@ -14433,15 +14433,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq pc, #152 @ 0x98 │ │ │ │ + tsteq pc, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #132] @ 1b04c <__cxa_atexit@plt+0xe22c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -14470,18 +14470,18 @@ │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - tsteq pc, #148 @ 0x94 │ │ │ │ + tsteq pc, #164 @ 0xa4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b074 <__cxa_atexit@plt+0xe254> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ @@ -14503,17 +14503,17 @@ │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - tsteq pc, #16 │ │ │ │ + tsteq pc, #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -14539,42 +14539,42 @@ │ │ │ │ mov r1, r3 │ │ │ │ str lr, [r1, #12]! │ │ │ │ str sl, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ add lr, r3, #28 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ mov r8, r9 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ b 1b170 <__cxa_atexit@plt+0xe350> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - tsteq pc, #96, 30 @ 0x180 │ │ │ │ - tsteq pc, #92, 30 @ 0x170 │ │ │ │ - tsteq pc, #84, 30 @ 0x150 │ │ │ │ + tsteq pc, #112, 30 @ 0x1c0 │ │ │ │ + tsteq pc, #108, 30 @ 0x1b0 │ │ │ │ + tsteq pc, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b1c0 <__cxa_atexit@plt+0xe3a0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 1b1c8 <__cxa_atexit@plt+0xe3a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #104, 28 @ 0x680 │ │ │ │ + tsteq pc, #120, 28 @ 0x780 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b218 <__cxa_atexit@plt+0xe3f8> │ │ │ │ ldr r3, [pc, #52] @ 1b220 <__cxa_atexit@plt+0xe400> │ │ │ │ @@ -14610,15 +14610,15 @@ │ │ │ │ cmp r1, #2 │ │ │ │ bne 1b288 <__cxa_atexit@plt+0xe468> │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r1, [pc, #144] @ 1b300 <__cxa_atexit@plt+0xe4e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 1b2e8 <__cxa_atexit@plt+0xe4c8> │ │ │ │ @@ -14637,39 +14637,39 @@ │ │ │ │ str r6, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r9, [r6, #-12] │ │ │ │ stmdb r6, {r0, r8} │ │ │ │ str sl, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq pc, #20, 28 @ 0x140 │ │ │ │ + tsteq pc, #36, 28 @ 0x240 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - tsteq pc, #120, 26 @ 0x1e00 │ │ │ │ + tsteq pc, #136, 26 @ 0x2200 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 1b348 <__cxa_atexit@plt+0xe528> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #128] @ 1b3b8 <__cxa_atexit@plt+0xe598> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1b3a8 <__cxa_atexit@plt+0xe588> │ │ │ │ ldr r2, [pc, #92] @ 1b3bc <__cxa_atexit@plt+0xe59c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr lr, [pc, #88] @ 1b3c0 <__cxa_atexit@plt+0xe5a0> │ │ │ │ @@ -14685,39 +14685,39 @@ │ │ │ │ stmdb r6, {r0, r8} │ │ │ │ sub r0, r3, #23 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #76, 26 @ 0x1300 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq pc, #92, 26 @ 0x1700 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ - tsteq pc, #168, 24 @ 0xa800 │ │ │ │ + tsteq pc, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b3fc <__cxa_atexit@plt+0xe5dc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 1b404 <__cxa_atexit@plt+0xe5e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #44, 24 @ 0x2c00 │ │ │ │ + tsteq pc, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1b47c <__cxa_atexit@plt+0xe65c> │ │ │ │ @@ -14738,27 +14738,27 @@ │ │ │ │ str ip, [r3, #16]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r8, sl} │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ b 1b48c <__cxa_atexit@plt+0xe66c> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1b49c <__cxa_atexit@plt+0xe67c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r4, lr, #232, 22 @ 0x3a000 │ │ │ │ + rscseq r3, lr, #232, 22 @ 0x3a000 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq pc, #212, 22 @ 0x35000 │ │ │ │ + tsteq pc, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -14770,15 +14770,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #124, 22 @ 0x1f000 │ │ │ │ + tsteq pc, #140, 22 @ 0x23000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1b548 <__cxa_atexit@plt+0xe728> │ │ │ │ ldr r2, [pc, #56] @ 1b554 <__cxa_atexit@plt+0xe734> │ │ │ │ @@ -14794,15 +14794,15 @@ │ │ │ │ b 1b564 <__cxa_atexit@plt+0xe744> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq pc, #240, 20 @ 0xf0000 │ │ │ │ + tsteq pc, #0, 22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #128] @ 1b5ec <__cxa_atexit@plt+0xe7cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -14830,18 +14830,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - tsteq pc, #228, 20 @ 0xe4000 │ │ │ │ + tsteq pc, #244, 20 @ 0xf4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b654 <__cxa_atexit@plt+0xe834> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -14862,17 +14862,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - tsteq pc, #92, 20 @ 0x5c000 │ │ │ │ + tsteq pc, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -14897,32 +14897,32 @@ │ │ │ │ ldr r7, [pc, #28] @ 1b6fc <__cxa_atexit@plt+0xe8dc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - tsteq pc, #232, 18 @ 0x3a0000 │ │ │ │ - tsteq pc, #224, 18 @ 0x380000 │ │ │ │ - rscseq r4, lr, #160, 18 @ 0x280000 │ │ │ │ + tsteq pc, #248, 18 @ 0x3e0000 │ │ │ │ + tsteq pc, #240, 18 @ 0x3c0000 │ │ │ │ + rscseq r3, lr, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b730 <__cxa_atexit@plt+0xe910> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1b738 <__cxa_atexit@plt+0xe918> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #244, 16 @ 0xf40000 │ │ │ │ + tsteq pc, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1b790 <__cxa_atexit@plt+0xe970> │ │ │ │ ldr lr, [pc, #64] @ 1b79c <__cxa_atexit@plt+0xe97c> │ │ │ │ @@ -14940,15 +14940,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq pc, #172, 16 @ 0xac0000 │ │ │ │ + tsteq pc, #188, 16 @ 0xbc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #132] @ 1b838 <__cxa_atexit@plt+0xea18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -14977,18 +14977,18 @@ │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - tsteq pc, #168, 16 @ 0xa80000 │ │ │ │ + tsteq pc, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b860 <__cxa_atexit@plt+0xea40> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ @@ -15010,17 +15010,17 @@ │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - tsteq pc, #36, 16 @ 0x240000 │ │ │ │ + tsteq pc, #52, 16 @ 0x340000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -15046,26 +15046,26 @@ │ │ │ │ mov r1, r3 │ │ │ │ str lr, [r1, #12]! │ │ │ │ str sl, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ add lr, r3, #28 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ mov r8, r9 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ b 1b95c <__cxa_atexit@plt+0xeb3c> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - tsteq pc, #116, 14 @ 0x1d00000 │ │ │ │ - tsteq pc, #112, 14 @ 0x1c00000 │ │ │ │ - tsteq pc, #104, 14 @ 0x1a00000 │ │ │ │ + tsteq pc, #132, 14 @ 0x2100000 │ │ │ │ + tsteq pc, #128, 14 @ 0x2000000 │ │ │ │ + tsteq pc, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1b9f4 <__cxa_atexit@plt+0xebd4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -15088,26 +15088,26 @@ │ │ │ │ ldr r0, [pc, #64] @ 1ba1c <__cxa_atexit@plt+0xebfc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #108, 12 @ 0x6c00000 │ │ │ │ - tsteq pc, #252, 12 @ 0xfc00000 │ │ │ │ - tsteq pc, #196, 12 @ 0xc400000 │ │ │ │ - tsteq pc, #168, 12 @ 0xa800000 │ │ │ │ + tsteq pc, #124, 12 @ 0x7c00000 │ │ │ │ + tsteq pc, #12, 14 @ 0x300000 │ │ │ │ + tsteq pc, #212, 12 @ 0xd400000 │ │ │ │ + tsteq pc, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ba68 <__cxa_atexit@plt+0xec48> │ │ │ │ ldr r3, [pc, #48] @ 1ba70 <__cxa_atexit@plt+0xec50> │ │ │ │ @@ -15140,15 +15140,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmp r3, #2 │ │ │ │ bne 1bad0 <__cxa_atexit@plt+0xecb0> │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r2, [pc, #144] @ 1bb4c <__cxa_atexit@plt+0xed2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 1bb34 <__cxa_atexit@plt+0xed14> │ │ │ │ @@ -15168,36 +15168,36 @@ │ │ │ │ str r1, [r5, #4] │ │ │ │ str lr, [r6, #-12] │ │ │ │ stmdb r6, {r0, r8} │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq pc, #200, 10 @ 0x32000000 │ │ │ │ + tsteq pc, #216, 10 @ 0x36000000 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - tsteq pc, #36, 10 @ 0x9000000 │ │ │ │ + tsteq pc, #52, 10 @ 0xd000000 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1bb88 <__cxa_atexit@plt+0xed68> │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r2, [pc, #116] @ 1bbf4 <__cxa_atexit@plt+0xedd4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1bbe4 <__cxa_atexit@plt+0xedc4> │ │ │ │ ldr r9, [pc, #88] @ 1bbf8 <__cxa_atexit@plt+0xedd8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr lr, [pc, #84] @ 1bbfc <__cxa_atexit@plt+0xeddc> │ │ │ │ @@ -15212,39 +15212,39 @@ │ │ │ │ str r6, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str lr, [r6, #-12] │ │ │ │ stmdb r6, {r1, r8} │ │ │ │ str r8, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #4, 10 @ 0x1000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq pc, #20, 10 @ 0x5000000 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - tsteq pc, #108, 8 @ 0x6c000000 │ │ │ │ + tsteq pc, #124, 8 @ 0x7c000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bc38 <__cxa_atexit@plt+0xee18> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 1bc40 <__cxa_atexit@plt+0xee20> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #240, 6 @ 0xc0000003 │ │ │ │ + tsteq pc, #0, 8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bc90 <__cxa_atexit@plt+0xee70> │ │ │ │ ldr r3, [pc, #52] @ 1bc98 <__cxa_atexit@plt+0xee78> │ │ │ │ @@ -15305,34 +15305,34 @@ │ │ │ │ str r0, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r3, [r6, #28] │ │ │ │ str sl, [r6, #32] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r1, [pc, #32] @ 1bd90 <__cxa_atexit@plt+0xef70> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq pc, #20, 6 @ 0x50000000 │ │ │ │ + tsteq pc, #36, 6 @ 0x90000000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - tsteq pc, #128, 6 │ │ │ │ - tsteq pc, #100, 6 @ 0x90000001 │ │ │ │ - tsteq pc, #96, 6 @ 0x80000001 │ │ │ │ + tsteq pc, #144, 6 @ 0x40000002 │ │ │ │ + tsteq pc, #116, 6 @ 0xd0000001 │ │ │ │ + tsteq pc, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1be34 <__cxa_atexit@plt+0xf014> │ │ │ │ @@ -15360,31 +15360,31 @@ │ │ │ │ str r0, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r2, [r6, #28] │ │ │ │ str sl, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r3, [r2, #8] │ │ │ │ ldr r1, [pc, #32] @ 1be60 <__cxa_atexit@plt+0xf040> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r3, [r2, #16] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #68, 4 @ 0x40000004 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq pc, #84, 4 @ 0x40000005 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - tsteq pc, #164, 4 @ 0x4000000a │ │ │ │ - tsteq pc, #136, 4 @ 0x80000008 │ │ │ │ - tsteq pc, #132, 4 @ 0x40000008 │ │ │ │ + tsteq pc, #180, 4 @ 0x4000000b │ │ │ │ + tsteq pc, #152, 4 @ 0x80000009 │ │ │ │ + tsteq pc, #148, 4 @ 0x40000009 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1bf04 <__cxa_atexit@plt+0xf0e4> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ @@ -15412,29 +15412,29 @@ │ │ │ │ str r2, [r6, #16] │ │ │ │ str ip, [r5, #-20] @ 0xffffffec │ │ │ │ str r6, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, sl │ │ │ │ mov r8, r9 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov sl, r6 │ │ │ │ b 1bf20 <__cxa_atexit@plt+0xf100> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #124, 2 │ │ │ │ + tsteq pc, #140, 2 @ 0x23 │ │ │ │ andeq r0, r0, r4, ror #6 │ │ │ │ - tsteq pc, #72, 2 │ │ │ │ + tsteq pc, #88, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub sl, r5, #20 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1bfb4 <__cxa_atexit@plt+0xf194> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -15456,25 +15456,25 @@ │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r5, #-12] │ │ │ │ mov r5, sl │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - tsteq pc, #160 @ 0xa0 │ │ │ │ - tsteq pc, #140 @ 0x8c │ │ │ │ + tsteq pc, #176 @ 0xb0 │ │ │ │ + tsteq pc, #156 @ 0x9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c034 <__cxa_atexit@plt+0xf214> │ │ │ │ ldr r3, [pc, #64] @ 1c03c <__cxa_atexit@plt+0xf21c> │ │ │ │ @@ -15531,33 +15531,33 @@ │ │ │ │ ldr r0, [pc, #96] @ 1c128 <__cxa_atexit@plt+0xf308> │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r6, {r0, r8, lr} │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r8, r9, sl, ip} │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr r3, [pc, #32] @ 1c11c <__cxa_atexit@plt+0xf2fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq pc, #136, 30 @ 0x220 │ │ │ │ + tsteq pc, #152, 30 @ 0x260 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - tsteq pc, #104, 30 @ 0x1a0 │ │ │ │ + tsteq pc, #120, 30 @ 0x1e0 │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -15582,45 +15582,45 @@ │ │ │ │ ldr r0, [pc, #76] @ 1c1e0 <__cxa_atexit@plt+0xf3c0> │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r6, {r0, r8, lr} │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r8, r9, sl, ip} │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r3, [pc, #32] @ 1c1d4 <__cxa_atexit@plt+0xf3b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #208, 28 @ 0xd00 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq pc, #224, 28 @ 0xe00 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - tsteq pc, #160, 28 @ 0xa00 │ │ │ │ + tsteq pc, #176, 28 @ 0xb00 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c218 <__cxa_atexit@plt+0xf3f8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 1c220 <__cxa_atexit@plt+0xf400> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #16, 28 @ 0x100 │ │ │ │ + tsteq pc, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1c2a4 <__cxa_atexit@plt+0xf484> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -15644,26 +15644,26 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbe40 <__cxa_atexit@plt+0x3ef020> │ │ │ │ + b 3dc098 <__cxa_atexit@plt+0x3cf278> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, lr, #44, 28 @ 0x2c0 │ │ │ │ + rscseq r2, lr, #44, 28 @ 0x2c0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - tsteq pc, #176, 26 @ 0x2c00 │ │ │ │ - tsteq pc, #152, 26 @ 0x2600 │ │ │ │ + tsteq pc, #192, 26 @ 0x3000 │ │ │ │ + tsteq pc, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1c338 <__cxa_atexit@plt+0xf518> │ │ │ │ @@ -15681,48 +15681,48 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str ip, [r5, #-12] │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - tsteq pc, #12, 26 @ 0x300 │ │ │ │ + tsteq pc, #28, 26 @ 0x700 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c388 <__cxa_atexit@plt+0xf568> │ │ │ │ ldr r2, [pc, #28] @ 1c398 <__cxa_atexit@plt+0xf578> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r7, [pc, #12] @ 1c39c <__cxa_atexit@plt+0xf57c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r3, lr, #244, 24 @ 0xf400 │ │ │ │ + rscseq r2, lr, #244, 24 @ 0xf400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c3bc <__cxa_atexit@plt+0xf59c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbee8 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + b 3dc140 <__cxa_atexit@plt+0x3cf320> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r9, r6 │ │ │ │ @@ -15766,43 +15766,43 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r5, r2, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff61c │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - tsteq pc, #196, 22 @ 0x31000 │ │ │ │ + tsteq pc, #212, 22 @ 0x35000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c4f0 <__cxa_atexit@plt+0xf6d0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1c4f8 <__cxa_atexit@plt+0xf6d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #52, 22 @ 0xd000 │ │ │ │ + tsteq pc, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1c550 <__cxa_atexit@plt+0xf730> │ │ │ │ ldr lr, [pc, #64] @ 1c55c <__cxa_atexit@plt+0xf73c> │ │ │ │ @@ -15820,15 +15820,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq pc, #236, 20 @ 0xec000 │ │ │ │ + tsteq pc, #252, 20 @ 0xfc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #132] @ 1c5f8 <__cxa_atexit@plt+0xf7d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -15857,18 +15857,18 @@ │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - tsteq pc, #232, 20 @ 0xe8000 │ │ │ │ + tsteq pc, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1c620 <__cxa_atexit@plt+0xf800> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ @@ -15890,17 +15890,17 @@ │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - tsteq pc, #100, 20 @ 0x64000 │ │ │ │ + tsteq pc, #116, 20 @ 0x74000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -15926,26 +15926,26 @@ │ │ │ │ mov r1, r3 │ │ │ │ str lr, [r1, #12]! │ │ │ │ str sl, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ add lr, r3, #28 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ mov r8, r9 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ b 1c71c <__cxa_atexit@plt+0xf8fc> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - tsteq pc, #180, 18 @ 0x2d0000 │ │ │ │ - tsteq pc, #176, 18 @ 0x2c0000 │ │ │ │ - tsteq pc, #168, 18 @ 0x2a0000 │ │ │ │ + tsteq pc, #196, 18 @ 0x310000 │ │ │ │ + tsteq pc, #192, 18 @ 0x300000 │ │ │ │ + tsteq pc, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1c7b4 <__cxa_atexit@plt+0xf994> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -15968,26 +15968,26 @@ │ │ │ │ ldr r0, [pc, #64] @ 1c7dc <__cxa_atexit@plt+0xf9bc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #172, 16 @ 0xac0000 │ │ │ │ - tsteq pc, #60, 18 @ 0xf0000 │ │ │ │ - tsteq pc, #4, 18 @ 0x10000 │ │ │ │ - tsteq pc, #232, 16 @ 0xe80000 │ │ │ │ + tsteq pc, #188, 16 @ 0xbc0000 │ │ │ │ + tsteq pc, #76, 18 @ 0x130000 │ │ │ │ + tsteq pc, #20, 18 @ 0x50000 │ │ │ │ + tsteq pc, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c828 <__cxa_atexit@plt+0xfa08> │ │ │ │ ldr r3, [pc, #48] @ 1c830 <__cxa_atexit@plt+0xfa10> │ │ │ │ @@ -16020,15 +16020,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmp r3, #2 │ │ │ │ bne 1c890 <__cxa_atexit@plt+0xfa70> │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r2, [pc, #144] @ 1c90c <__cxa_atexit@plt+0xfaec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 1c8f4 <__cxa_atexit@plt+0xfad4> │ │ │ │ @@ -16048,36 +16048,36 @@ │ │ │ │ str r1, [r5, #4] │ │ │ │ str lr, [r6, #-12] │ │ │ │ stmdb r6, {r0, r8} │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq pc, #8, 16 @ 0x80000 │ │ │ │ + tsteq pc, #24, 16 @ 0x180000 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - tsteq pc, #100, 14 @ 0x1900000 │ │ │ │ + tsteq pc, #116, 14 @ 0x1d00000 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1c948 <__cxa_atexit@plt+0xfb28> │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r2, [pc, #116] @ 1c9b4 <__cxa_atexit@plt+0xfb94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1c9a4 <__cxa_atexit@plt+0xfb84> │ │ │ │ ldr r9, [pc, #88] @ 1c9b8 <__cxa_atexit@plt+0xfb98> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr lr, [pc, #84] @ 1c9bc <__cxa_atexit@plt+0xfb9c> │ │ │ │ @@ -16092,39 +16092,39 @@ │ │ │ │ str r6, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str lr, [r6, #-12] │ │ │ │ stmdb r6, {r1, r8} │ │ │ │ str r8, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #68, 14 @ 0x1100000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq pc, #84, 14 @ 0x1500000 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - tsteq pc, #172, 12 @ 0xac00000 │ │ │ │ + tsteq pc, #188, 12 @ 0xbc00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c9f8 <__cxa_atexit@plt+0xfbd8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 1ca00 <__cxa_atexit@plt+0xfbe0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #48, 12 @ 0x3000000 │ │ │ │ + tsteq pc, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ca50 <__cxa_atexit@plt+0xfc30> │ │ │ │ ldr r3, [pc, #52] @ 1ca58 <__cxa_atexit@plt+0xfc38> │ │ │ │ @@ -16185,34 +16185,34 @@ │ │ │ │ str r0, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r3, [r6, #28] │ │ │ │ str sl, [r6, #32] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r1, [pc, #32] @ 1cb50 <__cxa_atexit@plt+0xfd30> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq pc, #84, 10 @ 0x15000000 │ │ │ │ + tsteq pc, #100, 10 @ 0x19000000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - tsteq pc, #192, 10 @ 0x30000000 │ │ │ │ - tsteq pc, #164, 10 @ 0x29000000 │ │ │ │ - tsteq pc, #160, 10 @ 0x28000000 │ │ │ │ + tsteq pc, #208, 10 @ 0x34000000 │ │ │ │ + tsteq pc, #180, 10 @ 0x2d000000 │ │ │ │ + tsteq pc, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1cbf4 <__cxa_atexit@plt+0xfdd4> │ │ │ │ @@ -16240,31 +16240,31 @@ │ │ │ │ str r0, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r2, [r6, #28] │ │ │ │ str sl, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r3, [r2, #8] │ │ │ │ ldr r1, [pc, #32] @ 1cc20 <__cxa_atexit@plt+0xfe00> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r3, [r2, #16] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #132, 8 @ 0x84000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq pc, #148, 8 @ 0x94000000 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - tsteq pc, #228, 8 @ 0xe4000000 │ │ │ │ - tsteq pc, #200, 8 @ 0xc8000000 │ │ │ │ - tsteq pc, #196, 8 @ 0xc4000000 │ │ │ │ + tsteq pc, #244, 8 @ 0xf4000000 │ │ │ │ + tsteq pc, #216, 8 @ 0xd8000000 │ │ │ │ + tsteq pc, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1cccc <__cxa_atexit@plt+0xfeac> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ @@ -16294,29 +16294,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 1cd00 <__cxa_atexit@plt+0xfee0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r3, r5, #20 │ │ │ │ stm r3, {r0, r6, sl} │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ mov r8, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov lr, r6 │ │ │ │ b 1cce8 <__cxa_atexit@plt+0xfec8> │ │ │ │ mov r0, #28 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #188, 6 @ 0xf0000002 │ │ │ │ + tsteq pc, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r0, r4, ror #6 │ │ │ │ - tsteq pc, #108, 6 @ 0xb0000001 │ │ │ │ + tsteq pc, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1cd50 <__cxa_atexit@plt+0xff30> │ │ │ │ ldr r3, [pc, #52] @ 1cd58 <__cxa_atexit@plt+0xff38> │ │ │ │ @@ -16371,33 +16371,33 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ str r9, [r6, #-12] │ │ │ │ str r8, [r6, #-8] │ │ │ │ str r0, [r6, #-4] │ │ │ │ str sl, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r1, [pc, #36] @ 1ce3c <__cxa_atexit@plt+0x1001c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq pc, #108, 4 @ 0xc0000006 │ │ │ │ + tsteq pc, #124, 4 @ 0xc0000007 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - tsteq pc, #100, 4 @ 0x40000006 │ │ │ │ + tsteq pc, #116, 4 @ 0x40000007 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -16422,46 +16422,46 @@ │ │ │ │ str r0, [r6, #-4] │ │ │ │ sub r0, r3, #23 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #32] @ 1cef8 <__cxa_atexit@plt+0x100d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #172, 2 @ 0x2b │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq pc, #188, 2 @ 0x2f │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ - tsteq pc, #136, 2 @ 0x22 │ │ │ │ + tsteq pc, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1cf3c <__cxa_atexit@plt+0x1011c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 1cf44 <__cxa_atexit@plt+0x10124> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #236 @ 0xec │ │ │ │ + tsteq pc, #252 @ 0xfc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1cfc8 <__cxa_atexit@plt+0x101a8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -16485,26 +16485,26 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbe40 <__cxa_atexit@plt+0x3ef020> │ │ │ │ + b 3dc098 <__cxa_atexit@plt+0x3cf278> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, lr, #8, 2 │ │ │ │ + rscseq r2, lr, #8, 2 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - tsteq pc, #140 @ 0x8c │ │ │ │ - tsteq pc, #116 @ 0x74 │ │ │ │ + tsteq pc, #156 @ 0x9c │ │ │ │ + tsteq pc, #132 @ 0x84 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1d074 <__cxa_atexit@plt+0x10254> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -16528,24 +16528,24 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #240, 30 @ 0x3c0 │ │ │ │ - tsteq pc, #216, 30 @ 0x360 │ │ │ │ + tsteq pc, #0 │ │ │ │ + tsteq pc, #232, 30 @ 0x3a0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -16567,48 +16567,48 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ ldr r0, [pc, #48] @ 1d130 <__cxa_atexit@plt+0x10310> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r3, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - tsteq pc, #32, 30 @ 0x80 │ │ │ │ + tsteq pc, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d160 <__cxa_atexit@plt+0x10340> │ │ │ │ ldr r2, [pc, #28] @ 1d170 <__cxa_atexit@plt+0x10350> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r7, [pc, #12] @ 1d174 <__cxa_atexit@plt+0x10354> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r2, lr, #32, 30 @ 0x80 │ │ │ │ + rscseq r1, lr, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1d194 <__cxa_atexit@plt+0x10374> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbee8 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + b 3dc140 <__cxa_atexit@plt+0x3cf320> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -16658,30 +16658,30 @@ │ │ │ │ ldr r5, [sp] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r5, r2, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r8, [sp] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff5fc │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - tsteq pc, #228, 26 @ 0x3900 │ │ │ │ + tsteq pc, #244, 26 @ 0x3d00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -16712,58 +16712,58 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ mov r8, lr │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ b 1d364 <__cxa_atexit@plt+0x10544> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #140, 26 @ 0x2300 │ │ │ │ + tsteq pc, #156, 26 @ 0x2700 │ │ │ │ + tsteq pc, #148, 26 @ 0x2500 │ │ │ │ + tsteq pc, #136, 26 @ 0x2200 │ │ │ │ tsteq pc, #132, 26 @ 0x2100 │ │ │ │ - tsteq pc, #120, 26 @ 0x1e00 │ │ │ │ - tsteq pc, #116, 26 @ 0x1d00 │ │ │ │ - tsteq pc, #36, 26 @ 0x900 │ │ │ │ + tsteq pc, #52, 26 @ 0xd00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d3b4 <__cxa_atexit@plt+0x10594> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1d3bc <__cxa_atexit@plt+0x1059c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b c836f8 <__cxa_atexit@plt+0xc768d8> │ │ │ │ + b 15c120c <__cxa_atexit@plt+0x15b43ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #112, 24 @ 0x7000 │ │ │ │ + tsteq pc, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d3f4 <__cxa_atexit@plt+0x105d4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 1d3fc <__cxa_atexit@plt+0x105dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #52, 24 @ 0x3400 │ │ │ │ + tsteq pc, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1d46c <__cxa_atexit@plt+0x1064c> │ │ │ │ @@ -16782,41 +16782,41 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq pc, #216, 22 @ 0x36000 │ │ │ │ + tsteq pc, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d4bc <__cxa_atexit@plt+0x1069c> │ │ │ │ ldr r2, [pc, #28] @ 1d4cc <__cxa_atexit@plt+0x106ac> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b c7cae0 <__cxa_atexit@plt+0xc6fcc0> │ │ │ │ + b 15ba5f4 <__cxa_atexit@plt+0x15ad7d4> │ │ │ │ ldr r7, [pc, #12] @ 1d4d0 <__cxa_atexit@plt+0x106b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r2, lr, #24, 24 @ 0x1800 │ │ │ │ + rscseq r1, lr, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d544 <__cxa_atexit@plt+0x10724> │ │ │ │ @@ -16839,15 +16839,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ @@ -16868,81 +16868,81 @@ │ │ │ │ stmib r2, {r0, r9, ip} │ │ │ │ str r1, [r2, #16] │ │ │ │ str sl, [r2, #20] │ │ │ │ sub r0, r6, #7 │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r2 │ │ │ │ b 1d5d4 <__cxa_atexit@plt+0x107b4> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1d5e4 <__cxa_atexit@plt+0x107c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, lr, #4, 22 @ 0x1000 │ │ │ │ - tsteq pc, #0, 22 │ │ │ │ - tsteq pc, #24, 22 @ 0x6000 │ │ │ │ - tsteq pc, #228, 20 @ 0xe4000 │ │ │ │ + rscseq r1, lr, #4, 22 @ 0x1000 │ │ │ │ + tsteq pc, #16, 22 @ 0x4000 │ │ │ │ + tsteq pc, #40, 22 @ 0xa000 │ │ │ │ + tsteq pc, #244, 20 @ 0xf4000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d620 <__cxa_atexit@plt+0x10800> │ │ │ │ ldr r5, [pc, #28] @ 1d630 <__cxa_atexit@plt+0x10810> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f87358 <__cxa_atexit@plt+0x1f7a538> │ │ │ │ + b 1f87240 <__cxa_atexit@plt+0x1f7a420> │ │ │ │ ldr r7, [pc, #12] @ 1d634 <__cxa_atexit@plt+0x10814> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r2, lr, #188, 20 @ 0xbc000 │ │ │ │ + rscseq r1, lr, #188, 20 @ 0xbc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #12] @ 1d658 <__cxa_atexit@plt+0x10838> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - tsteq pc, #108, 20 @ 0x6c000 │ │ │ │ - rscseq r2, lr, #128, 20 @ 0x80000 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + tsteq pc, #124, 20 @ 0x7c000 │ │ │ │ + rscseq r1, lr, #128, 20 @ 0x80000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d68c <__cxa_atexit@plt+0x1086c> │ │ │ │ ldr r5, [pc, #28] @ 1d69c <__cxa_atexit@plt+0x1087c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f87a8c <__cxa_atexit@plt+0x1f7ac6c> │ │ │ │ + b 1f87974 <__cxa_atexit@plt+0x1f7ab54> │ │ │ │ ldr r7, [pc, #12] @ 1d6a0 <__cxa_atexit@plt+0x10880> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r2, lr, #96, 20 @ 0x60000 │ │ │ │ - rscseq r2, lr, #60, 20 @ 0x3c000 │ │ │ │ + rscseq r1, lr, #96, 20 @ 0x60000 │ │ │ │ + rscseq r1, lr, #60, 20 @ 0x3c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #12] @ 1d6c8 <__cxa_atexit@plt+0x108a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - tsteq pc, #0, 20 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + tsteq pc, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -16973,27 +16973,27 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ mov r8, lr │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ b 1d778 <__cxa_atexit@plt+0x10958> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #120, 18 @ 0x1e0000 │ │ │ │ + tsteq pc, #136, 18 @ 0x220000 │ │ │ │ + tsteq pc, #128, 18 @ 0x200000 │ │ │ │ + tsteq pc, #116, 18 @ 0x1d0000 │ │ │ │ tsteq pc, #112, 18 @ 0x1c0000 │ │ │ │ - tsteq pc, #100, 18 @ 0x190000 │ │ │ │ - tsteq pc, #96, 18 @ 0x180000 │ │ │ │ - tsteq pc, #16, 18 @ 0x40000 │ │ │ │ + tsteq pc, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d7d8 <__cxa_atexit@plt+0x109b8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -17001,19 +17001,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 1d7e4 <__cxa_atexit@plt+0x109c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #92, 16 @ 0x5c0000 │ │ │ │ - tsteq pc, #192, 16 @ 0xc00000 │ │ │ │ + tsteq pc, #108, 16 @ 0x6c0000 │ │ │ │ + tsteq pc, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1d84c <__cxa_atexit@plt+0x10a2c> │ │ │ │ @@ -17030,24 +17030,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ str lr, [r3, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #108, 16 @ 0x6c0000 │ │ │ │ - tsteq pc, #84, 16 @ 0x540000 │ │ │ │ + tsteq pc, #124, 16 @ 0x7c0000 │ │ │ │ + tsteq pc, #100, 16 @ 0x640000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1d8e8 <__cxa_atexit@plt+0x10ac8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -17069,25 +17069,25 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - tsteq pc, #108, 14 @ 0x1b00000 │ │ │ │ - tsteq pc, #84, 14 @ 0x1500000 │ │ │ │ + tsteq pc, #124, 14 @ 0x1f00000 │ │ │ │ + tsteq pc, #100, 14 @ 0x1900000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1d97c <__cxa_atexit@plt+0x10b5c> │ │ │ │ @@ -17106,41 +17106,41 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - tsteq pc, #200, 12 @ 0xc800000 │ │ │ │ + tsteq pc, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d9cc <__cxa_atexit@plt+0x10bac> │ │ │ │ ldr r2, [pc, #28] @ 1d9dc <__cxa_atexit@plt+0x10bbc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 1d9e0 <__cxa_atexit@plt+0x10bc0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r2, lr, #40, 14 @ 0xa00000 │ │ │ │ + rscseq r1, lr, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1da54 <__cxa_atexit@plt+0x10c34> │ │ │ │ @@ -17163,49 +17163,49 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - rscseq r2, lr, #136, 12 @ 0x8800000 │ │ │ │ + rscseq r1, lr, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1da9c <__cxa_atexit@plt+0x10c7c> │ │ │ │ ldr r5, [pc, #28] @ 1daac <__cxa_atexit@plt+0x10c8c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f87358 <__cxa_atexit@plt+0x1f7a538> │ │ │ │ + b 1f87240 <__cxa_atexit@plt+0x1f7a420> │ │ │ │ ldr r7, [pc, #12] @ 1dab0 <__cxa_atexit@plt+0x10c90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r2, lr, #104, 12 @ 0x6800000 │ │ │ │ - rscseq r2, lr, #68, 12 @ 0x4400000 │ │ │ │ + rscseq r1, lr, #104, 12 @ 0x6800000 │ │ │ │ + rscseq r1, lr, #68, 12 @ 0x4400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #20] @ 1dae0 <__cxa_atexit@plt+0x10cc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #8] @ 1dae4 <__cxa_atexit@plt+0x10cc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ - tsteq pc, #244, 10 @ 0x3d000000 │ │ │ │ - tsteq pc, #232, 10 @ 0x3a000000 │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ + tsteq pc, #4, 12 @ 0x400000 │ │ │ │ + tsteq pc, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -17236,27 +17236,27 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ mov r8, lr │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ b 1db94 <__cxa_atexit@plt+0x10d74> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #92, 10 @ 0x17000000 │ │ │ │ + tsteq pc, #108, 10 @ 0x1b000000 │ │ │ │ + tsteq pc, #100, 10 @ 0x19000000 │ │ │ │ + tsteq pc, #88, 10 @ 0x16000000 │ │ │ │ tsteq pc, #84, 10 @ 0x15000000 │ │ │ │ - tsteq pc, #72, 10 @ 0x12000000 │ │ │ │ - tsteq pc, #68, 10 @ 0x11000000 │ │ │ │ - tsteq pc, #244, 8 @ 0xf4000000 │ │ │ │ + tsteq pc, #4, 10 @ 0x1000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1dc24 <__cxa_atexit@plt+0x10e04> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -17276,25 +17276,25 @@ │ │ │ │ ldr r0, [pc, #60] @ 1dc48 <__cxa_atexit@plt+0x10e28> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #48, 8 @ 0x30000000 │ │ │ │ - tsteq pc, #148, 8 @ 0x94000000 │ │ │ │ - tsteq pc, #120, 8 @ 0x78000000 │ │ │ │ + tsteq pc, #64, 8 @ 0x40000000 │ │ │ │ + tsteq pc, #164, 8 @ 0xa4000000 │ │ │ │ + tsteq pc, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1dcbc <__cxa_atexit@plt+0x10e9c> │ │ │ │ @@ -17314,28 +17314,28 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r8, [r3, #-4] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ b 1dccc <__cxa_atexit@plt+0x10eac> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1dcdc <__cxa_atexit@plt+0x10ebc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, lr, #64, 8 @ 0x40000000 │ │ │ │ + rscseq r1, lr, #64, 8 @ 0x40000000 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - tsteq pc, #144, 6 @ 0x40000002 │ │ │ │ - rscseq r2, lr, #36, 8 @ 0x24000000 │ │ │ │ + tsteq pc, #160, 6 @ 0x80000002 │ │ │ │ + rscseq r1, lr, #36, 8 @ 0x24000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1dd88 <__cxa_atexit@plt+0x10f68> │ │ │ │ ldr r2, [pc, #132] @ 1dd94 <__cxa_atexit@plt+0x10f74> │ │ │ │ @@ -17363,26 +17363,26 @@ │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ 1dda4 <__cxa_atexit@plt+0x10f84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b dcba68 <__cxa_atexit@plt+0xdbec48> │ │ │ │ + b 1666114 <__cxa_atexit@plt+0x16592f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq pc, #252, 4 @ 0xc000000f │ │ │ │ + tsteq pc, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - tsteq pc, #172, 4 @ 0xc000000a │ │ │ │ - rscseq r2, lr, #104, 6 @ 0xa0000001 │ │ │ │ + tsteq pc, #188, 4 @ 0xc000000b │ │ │ │ + rscseq r1, lr, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 1de0c <__cxa_atexit@plt+0x10fec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -17396,21 +17396,21 @@ │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 1de14 <__cxa_atexit@plt+0x10ff4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b dcba68 <__cxa_atexit@plt+0xdbec48> │ │ │ │ + b 1666114 <__cxa_atexit@plt+0x16592f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq pc, #40, 4 @ 0x80000002 │ │ │ │ - rscseq r2, lr, #248, 4 @ 0x8000000f │ │ │ │ + tsteq pc, #56, 4 @ 0x80000003 │ │ │ │ + rscseq r1, lr, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 1de64 <__cxa_atexit@plt+0x11044> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -17418,32 +17418,32 @@ │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 1de68 <__cxa_atexit@plt+0x11048> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b dcba68 <__cxa_atexit@plt+0xdbec48> │ │ │ │ + b 1666114 <__cxa_atexit@plt+0x16592f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq pc, #208, 2 @ 0x34 │ │ │ │ - rscseq r2, lr, #164, 4 @ 0x4000000a │ │ │ │ + tsteq pc, #224, 2 @ 0x38 │ │ │ │ + rscseq r1, lr, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 1de98 <__cxa_atexit@plt+0x11078> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b dcba68 <__cxa_atexit@plt+0xdbec48> │ │ │ │ - tsteq pc, #148, 2 @ 0x25 │ │ │ │ - rscseq r2, lr, #112, 4 │ │ │ │ + b 1666114 <__cxa_atexit@plt+0x16592f4> │ │ │ │ + tsteq pc, #164, 2 @ 0x29 │ │ │ │ + rscseq r1, lr, #112, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1dee8 <__cxa_atexit@plt+0x110c8> │ │ │ │ ldr r3, [pc, #48] @ 1def0 <__cxa_atexit@plt+0x110d0> │ │ │ │ @@ -17457,15 +17457,15 @@ │ │ │ │ b 1df00 <__cxa_atexit@plt+0x110e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r2, lr, #28, 4 @ 0xc0000001 │ │ │ │ + rscseq r1, lr, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #188] @ 1dfd0 <__cxa_atexit@plt+0x111b0> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -17498,35 +17498,35 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r2, [pc, #32] @ 1dfd4 <__cxa_atexit@plt+0x111b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq pc, #208 @ 0xd0 │ │ │ │ + tsteq pc, #224 @ 0xe0 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - tsteq pc, #48, 2 │ │ │ │ - tsteq pc, #28, 2 │ │ │ │ - tsteq pc, #24, 2 │ │ │ │ - rscseq r2, lr, #40, 2 │ │ │ │ + tsteq pc, #64, 2 │ │ │ │ + tsteq pc, #44, 2 │ │ │ │ + tsteq pc, #40, 2 │ │ │ │ + rscseq r1, lr, #40, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e070 <__cxa_atexit@plt+0x11250> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -17551,29 +17551,29 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r2, [pc, #24] @ 1e094 <__cxa_atexit@plt+0x11274> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #8 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq pc, #24 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - tsteq pc, #96 @ 0x60 │ │ │ │ - tsteq pc, #72 @ 0x48 │ │ │ │ - tsteq pc, #68 @ 0x44 │ │ │ │ + tsteq pc, #112 @ 0x70 │ │ │ │ + tsteq pc, #88 @ 0x58 │ │ │ │ + tsteq pc, #84 @ 0x54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1e134 <__cxa_atexit@plt+0x11314> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -17600,33 +17600,33 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ str r8, [r6, #-4] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 1e14c <__cxa_atexit@plt+0x1132c> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1e168 <__cxa_atexit@plt+0x11348> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #76, 30 @ 0x130 │ │ │ │ - rscseq r1, lr, #192, 30 @ 0x300 │ │ │ │ + tsteq pc, #92, 30 @ 0x170 │ │ │ │ + rscseq r0, lr, #192, 30 @ 0x300 │ │ │ │ @ instruction: 0xfffff9fc │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ - tsteq pc, #28, 30 @ 0x70 │ │ │ │ - rscseq r1, lr, #148, 30 @ 0x250 │ │ │ │ + tsteq pc, #44, 30 @ 0xb0 │ │ │ │ + rscseq r0, lr, #148, 30 @ 0x250 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1e1ec <__cxa_atexit@plt+0x113cc> │ │ │ │ @@ -17646,28 +17646,28 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r8, [r3, #-4] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ b 1e1fc <__cxa_atexit@plt+0x113dc> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1e20c <__cxa_atexit@plt+0x113ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, lr, #32, 30 @ 0x80 │ │ │ │ + rscseq r0, lr, #32, 30 @ 0x80 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - tsteq pc, #96, 28 @ 0x600 │ │ │ │ - rscseq r1, lr, #252, 28 @ 0xfc0 │ │ │ │ + tsteq pc, #112, 28 @ 0x700 │ │ │ │ + rscseq r0, lr, #252, 28 @ 0xfc0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1e290 <__cxa_atexit@plt+0x11470> │ │ │ │ @@ -17687,27 +17687,27 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r8, [r3, #-4] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ b 1e2a0 <__cxa_atexit@plt+0x11480> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1e2b0 <__cxa_atexit@plt+0x11490> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, lr, #124, 28 @ 0x7c0 │ │ │ │ + rscseq r0, lr, #124, 28 @ 0x7c0 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - tsteq pc, #188, 26 @ 0x2f00 │ │ │ │ + tsteq pc, #204, 26 @ 0x3300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e34c <__cxa_atexit@plt+0x1152c> │ │ │ │ ldr r2, [pc, #120] @ 1e354 <__cxa_atexit@plt+0x11534> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -17738,18 +17738,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq pc, #48, 26 @ 0xc00 │ │ │ │ - rscseq r1, lr, #244, 26 @ 0x3d00 │ │ │ │ - rscseq r1, lr, #32, 28 @ 0x200 │ │ │ │ - rscseq r1, lr, #40, 28 @ 0x280 │ │ │ │ + tsteq pc, #64, 26 @ 0x1000 │ │ │ │ + rscseq r0, lr, #244, 26 @ 0x3d00 │ │ │ │ + rscseq r0, lr, #32, 28 @ 0x200 │ │ │ │ + rscseq r0, lr, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 1e398 <__cxa_atexit@plt+0x11578> │ │ │ │ cmp r7, #3 │ │ │ │ @@ -17762,18 +17762,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #8] @ 1e3b8 <__cxa_atexit@plt+0x11598> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, lr, #132, 26 @ 0x2100 │ │ │ │ - rscseq r1, lr, #168, 26 @ 0x2a00 │ │ │ │ - rscseq r1, lr, #204, 26 @ 0x3300 │ │ │ │ - rscseq r1, lr, #116, 12 @ 0x7400000 │ │ │ │ + rscseq r0, lr, #132, 26 @ 0x2100 │ │ │ │ + rscseq r0, lr, #168, 26 @ 0x2a00 │ │ │ │ + rscseq r0, lr, #204, 26 @ 0x3300 │ │ │ │ + rscseq r0, lr, #116, 12 @ 0x7400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e494 <__cxa_atexit@plt+0x11674> │ │ │ │ ldr lr, [pc, #204] @ 1e4b4 <__cxa_atexit@plt+0x11694> │ │ │ │ @@ -17824,22 +17824,22 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq pc, #32, 24 @ 0x2000 │ │ │ │ + tsteq pc, #48, 24 @ 0x3000 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - rscseq r1, lr, #12, 12 @ 0xc00000 │ │ │ │ - tsteq pc, #12, 24 @ 0xc00 │ │ │ │ - tsteq pc, #60, 24 @ 0x3c00 │ │ │ │ - rscseq r1, lr, #108, 10 @ 0x1b000000 │ │ │ │ + rscseq r0, lr, #12, 12 @ 0xc00000 │ │ │ │ + tsteq pc, #28, 24 @ 0x1c00 │ │ │ │ + tsteq pc, #76, 24 @ 0x4c00 │ │ │ │ + rscseq r0, lr, #108, 10 @ 0x1b000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e54c <__cxa_atexit@plt+0x1172c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -17870,20 +17870,20 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - rscseq r1, lr, #56, 10 @ 0xe000000 │ │ │ │ - tsteq pc, #56, 22 @ 0xe000 │ │ │ │ - tsteq pc, #104, 22 @ 0x1a000 │ │ │ │ - rscseq r1, lr, #8, 24 @ 0x800 │ │ │ │ + rscseq r0, lr, #56, 10 @ 0xe000000 │ │ │ │ + tsteq pc, #72, 22 @ 0x12000 │ │ │ │ + tsteq pc, #120, 22 @ 0x1e000 │ │ │ │ + rscseq r0, lr, #8, 24 @ 0x800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e604 <__cxa_atexit@plt+0x117e4> │ │ │ │ ldr lr, [pc, #112] @ 1e60c <__cxa_atexit@plt+0x117ec> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -17913,15 +17913,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rscseq r1, lr, #112, 22 @ 0x1c000 │ │ │ │ + rscseq r0, lr, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r3, #23] │ │ │ │ ldr r3, [r3, #35] @ 0x23 │ │ │ │ ldr r1, [pc, #32] @ 1e658 <__cxa_atexit@plt+0x11838> │ │ │ │ @@ -17931,15 +17931,15 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 1e650 <__cxa_atexit@plt+0x11830> │ │ │ │ b 1e668 <__cxa_atexit@plt+0x11848> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r1, lr, #40, 22 @ 0xa000 │ │ │ │ + rscseq r0, lr, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #140 @ 0x8c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -18056,39 +18056,39 @@ │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ bx r0 │ │ │ │ mov r3, #140 @ 0x8c │ │ │ │ str r3, [r0, #828] @ 0x33c │ │ │ │ mov r4, r0 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - tsteq pc, #108, 18 @ 0x1b0000 │ │ │ │ - tsteq pc, #12, 18 @ 0x30000 │ │ │ │ - rscseq r1, lr, #56, 12 @ 0x3800000 │ │ │ │ - tsteq pc, #184, 16 @ 0xb80000 │ │ │ │ - rscseq r1, lr, #0, 18 │ │ │ │ + tsteq pc, #124, 18 @ 0x1f0000 │ │ │ │ + tsteq pc, #28, 18 @ 0x70000 │ │ │ │ + rscseq r0, lr, #56, 12 @ 0x3800000 │ │ │ │ + tsteq pc, #200, 16 @ 0xc80000 │ │ │ │ + rscseq r0, lr, #0, 18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e8a4 <__cxa_atexit@plt+0x11a84> │ │ │ │ ldr r3, [pc, #36] @ 1e8ac <__cxa_atexit@plt+0x11a8c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 1e8b0 <__cxa_atexit@plt+0x11a90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 18ae0c <__cxa_atexit@plt+0x17dfec> │ │ │ │ + b 17c3f70 <__cxa_atexit@plt+0x17b7150> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq pc, #124, 14 @ 0x1f00000 │ │ │ │ + tsteq pc, #140, 14 @ 0x2300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -18106,16 +18106,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1e920 <__cxa_atexit@plt+0x11b00> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq pc, #104, 14 @ 0x1a00000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq pc, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -18132,36 +18132,36 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1e988 <__cxa_atexit@plt+0x11b68> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq pc, #240, 12 @ 0xf000000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq pc, #0, 14 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - rscseq r1, lr, #220, 14 @ 0x3700000 │ │ │ │ + rscseq r0, lr, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e9c8 <__cxa_atexit@plt+0x11ba8> │ │ │ │ ldr r3, [pc, #36] @ 1e9d0 <__cxa_atexit@plt+0x11bb0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 1e9d4 <__cxa_atexit@plt+0x11bb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 18ae0c <__cxa_atexit@plt+0x17dfec> │ │ │ │ + b 17c3f70 <__cxa_atexit@plt+0x17b7150> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq pc, #88, 12 @ 0x5800000 │ │ │ │ + tsteq pc, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -18179,16 +18179,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1ea44 <__cxa_atexit@plt+0x11c24> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq pc, #68, 12 @ 0x4400000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq pc, #84, 12 @ 0x5400000 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -18205,18 +18205,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1eaac <__cxa_atexit@plt+0x11c8c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq pc, #204, 10 @ 0x33000000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq pc, #220, 10 @ 0x37000000 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - rscseq r1, lr, #228, 12 @ 0xe400000 │ │ │ │ + rscseq r0, lr, #228, 12 @ 0xe400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1eb30 <__cxa_atexit@plt+0x11d10> │ │ │ │ ldr r1, [pc, #104] @ 1eb38 <__cxa_atexit@plt+0x11d18> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -18243,17 +18243,17 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq pc, #48, 10 @ 0xc000000 │ │ │ │ + tsteq pc, #64, 10 @ 0x10000000 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rscseq r1, lr, #80, 12 @ 0x5000000 │ │ │ │ + rscseq r0, lr, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r3, [r3, #15] │ │ │ │ ldr r2, [pc, #28] @ 1eb80 <__cxa_atexit@plt+0x11d60> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -18261,15 +18261,15 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 1eb78 <__cxa_atexit@plt+0x11d58> │ │ │ │ b 1eb90 <__cxa_atexit@plt+0x11d70> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r1, lr, #16, 12 @ 0x1000000 │ │ │ │ + rscseq r0, lr, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ cmp r7, #1 │ │ │ │ blt 1ebb8 <__cxa_atexit@plt+0x11d98> │ │ │ │ ldr r7, [pc, #104] @ 1ec10 <__cxa_atexit@plt+0x11df0> │ │ │ │ @@ -18298,15 +18298,15 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ b 1e588 <__cxa_atexit@plt+0x11768> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq r1, lr, #124, 10 @ 0x1f000000 │ │ │ │ + rscseq r0, lr, #124, 10 @ 0x1f000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ cmp r2, #1 │ │ │ │ blt 1ec4c <__cxa_atexit@plt+0x11e2c> │ │ │ │ @@ -18314,15 +18314,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ b 1e588 <__cxa_atexit@plt+0x11768> │ │ │ │ add r5, r5, #12 │ │ │ │ b 1e588 <__cxa_atexit@plt+0x11768> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq r1, lr, #28, 10 @ 0x7000000 │ │ │ │ + rscseq r0, lr, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #140 @ 0x8c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ee04 <__cxa_atexit@plt+0x11fe4> │ │ │ │ @@ -18423,21 +18423,21 @@ │ │ │ │ sub r7, r6, #95 @ 0x5f │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ ldr fp, [sp, #56] @ 0x38 │ │ │ │ bx r0 │ │ │ │ mov r3, #140 @ 0x8c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ - tsteq pc, #32, 6 @ 0x80000000 │ │ │ │ - tsteq pc, #152, 4 @ 0x80000009 │ │ │ │ - tsteq pc, #0, 6 │ │ │ │ - tsteq pc, #192, 4 │ │ │ │ - rscseq r1, lr, #80, 6 @ 0x40000001 │ │ │ │ + tsteq pc, #48, 6 @ 0xc0000000 │ │ │ │ + tsteq pc, #168, 4 @ 0x8000000a │ │ │ │ + tsteq pc, #16, 6 @ 0x40000000 │ │ │ │ + tsteq pc, #208, 4 │ │ │ │ + rscseq r0, lr, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #140 @ 0x8c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1efd0 <__cxa_atexit@plt+0x121b0> │ │ │ │ @@ -18538,21 +18538,21 @@ │ │ │ │ sub r7, r6, #95 @ 0x5f │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ ldr fp, [sp, #56] @ 0x38 │ │ │ │ bx r0 │ │ │ │ mov r3, #140 @ 0x8c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff990 │ │ │ │ - tsteq pc, #84, 2 │ │ │ │ - tsteq pc, #204 @ 0xcc │ │ │ │ - tsteq pc, #52, 2 │ │ │ │ - tsteq pc, #244 @ 0xf4 │ │ │ │ - rscseq r1, lr, #160, 2 @ 0x28 │ │ │ │ + tsteq pc, #100, 2 │ │ │ │ + tsteq pc, #220 @ 0xdc │ │ │ │ + tsteq pc, #68, 2 │ │ │ │ + tsteq pc, #4, 2 │ │ │ │ + rscseq r0, lr, #160, 2 @ 0x28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f07c <__cxa_atexit@plt+0x1225c> │ │ │ │ ldr lr, [pc, #112] @ 1f084 <__cxa_atexit@plt+0x12264> │ │ │ │ @@ -18583,15 +18583,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq r1, lr, #8, 2 │ │ │ │ + rscseq r0, lr, #8, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #28] @ 1f0c8 <__cxa_atexit@plt+0x122a8> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -18599,15 +18599,15 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 1f0c0 <__cxa_atexit@plt+0x122a0> │ │ │ │ b 1f0d8 <__cxa_atexit@plt+0x122b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r1, lr, #200 @ 0xc8 │ │ │ │ + rscseq r0, lr, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, fp │ │ │ │ ldr r8, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f184 <__cxa_atexit@plt+0x12364> │ │ │ │ @@ -18644,33 +18644,33 @@ │ │ │ │ str r0, [r6, #44] @ 0x2c │ │ │ │ ldr r2, [pc, #88] @ 1f1c8 <__cxa_atexit@plt+0x123a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add lr, r6, #48 @ 0x30 │ │ │ │ stm lr, {r2, r9, fp} │ │ │ │ mov r6, r3 │ │ │ │ mov fp, sl │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r3, [pc, #40] @ 1f1b4 <__cxa_atexit@plt+0x12394> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #20]! │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov fp, sl │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #248, 28 @ 0xf80 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq pc, #8, 30 │ │ │ │ @ instruction: 0xfffff480 │ │ │ │ @ instruction: 0xfffff9ac │ │ │ │ - tsteq pc, #108, 30 @ 0x1b0 │ │ │ │ - tsteq pc, #52, 30 @ 0xd0 │ │ │ │ - tsteq pc, #32, 30 @ 0x80 │ │ │ │ + tsteq pc, #124, 30 @ 0x1f0 │ │ │ │ + tsteq pc, #68, 30 @ 0x110 │ │ │ │ + tsteq pc, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1f258 <__cxa_atexit@plt+0x12438> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -18697,51 +18697,51 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ str r8, [r6, #-4] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 1f270 <__cxa_atexit@plt+0x12450> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1f28c <__cxa_atexit@plt+0x1246c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #40, 28 @ 0x280 │ │ │ │ - rscseq r0, lr, #156, 28 @ 0x9c0 │ │ │ │ + tsteq pc, #56, 28 @ 0x380 │ │ │ │ + rscseq pc, sp, #156, 28 @ 0x9c0 │ │ │ │ @ instruction: 0xffffe8d8 │ │ │ │ @ instruction: 0xffffe998 │ │ │ │ - tsteq pc, #248, 26 @ 0x3e00 │ │ │ │ - rscseq r0, lr, #244, 28 @ 0xf40 │ │ │ │ + tsteq pc, #8, 28 @ 0x80 │ │ │ │ + rscseq pc, sp, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f2cc <__cxa_atexit@plt+0x124ac> │ │ │ │ ldr r2, [pc, #28] @ 1f2dc <__cxa_atexit@plt+0x124bc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 1f2e0 <__cxa_atexit@plt+0x124c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r0, lr, #216, 28 @ 0xd80 │ │ │ │ - rscseq r0, lr, #176, 28 @ 0xb00 │ │ │ │ + rscseq pc, sp, #216, 28 @ 0xd80 │ │ │ │ + rscseq pc, sp, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f35c <__cxa_atexit@plt+0x1253c> │ │ │ │ @@ -18762,29 +18762,29 @@ │ │ │ │ str lr, [r3, #-20] @ 0xffffffec │ │ │ │ str r7, [r3, #-16] │ │ │ │ str r2, [r3, #-12] │ │ │ │ stmdb r3, {r1, sl} │ │ │ │ str r7, [r3, #8] │ │ │ │ str ip, [r3, #12] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - tsteq pc, #0, 26 │ │ │ │ - rscseq r0, lr, #52, 28 @ 0x340 │ │ │ │ + tsteq pc, #16, 26 @ 0x400 │ │ │ │ + rscseq pc, sp, #52, 28 @ 0x340 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 17d064 <__cxa_atexit@plt+0x170244> │ │ │ │ - rscseq r0, lr, #36, 28 @ 0x240 │ │ │ │ + b 17b61c8 <__cxa_atexit@plt+0x17a93a8> │ │ │ │ + rscseq pc, sp, #36, 28 @ 0x240 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f418 <__cxa_atexit@plt+0x125f8> │ │ │ │ ldr r3, [pc, #108] @ 1f420 <__cxa_atexit@plt+0x12600> │ │ │ │ @@ -18814,15 +18814,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq r0, lr, #144, 26 @ 0x2400 │ │ │ │ + rscseq pc, sp, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #28] @ 1f464 <__cxa_atexit@plt+0x12644> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -18830,15 +18830,15 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 1f45c <__cxa_atexit@plt+0x1263c> │ │ │ │ b 1f474 <__cxa_atexit@plt+0x12654> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r0, lr, #80, 26 @ 0x1400 │ │ │ │ + rscseq pc, sp, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f4b4 <__cxa_atexit@plt+0x12694> │ │ │ │ ldr r3, [pc, #76] @ 1f4d4 <__cxa_atexit@plt+0x126b4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -18854,34 +18854,34 @@ │ │ │ │ beq 1f4cc <__cxa_atexit@plt+0x126ac> │ │ │ │ b 1f520 <__cxa_atexit@plt+0x12700> │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [pc, #24] @ 1f4dc <__cxa_atexit@plt+0x126bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq pc, #192, 22 @ 0x30000 │ │ │ │ - rscseq r0, lr, #216, 24 @ 0xd800 │ │ │ │ + tsteq pc, #208, 22 @ 0x34000 │ │ │ │ + rscseq pc, sp, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1f510 <__cxa_atexit@plt+0x126f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #27] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 1f508 <__cxa_atexit@plt+0x126e8> │ │ │ │ b 1f520 <__cxa_atexit@plt+0x12700> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r0, lr, #164, 24 @ 0xa400 │ │ │ │ + rscseq pc, sp, #164, 24 @ 0xa400 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ and r0, r7, #3 │ │ │ │ @@ -18906,15 +18906,15 @@ │ │ │ │ sub r9, r6, #7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f5e8 <__cxa_atexit@plt+0x127c8> │ │ │ │ ldr r2, [pc, #132] @ 1f614 <__cxa_atexit@plt+0x127f4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f5dc <__cxa_atexit@plt+0x127bc> │ │ │ │ ldr r2, [pc, #92] @ 1f608 <__cxa_atexit@plt+0x127e8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #88] @ 1f60c <__cxa_atexit@plt+0x127ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ @@ -18922,29 +18922,29 @@ │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ ldr r3, [pc, #68] @ 1f610 <__cxa_atexit@plt+0x127f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #20] @ 1f604 <__cxa_atexit@plt+0x127e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - tsteq pc, #44, 22 @ 0xb000 │ │ │ │ - rscseq r0, lr, #12, 22 @ 0x3000 │ │ │ │ - rscseq r0, lr, #252, 14 @ 0x3f00000 │ │ │ │ - tsteq pc, #220, 20 @ 0xdc000 │ │ │ │ - tsteq pc, #184, 20 @ 0xb8000 │ │ │ │ + tsteq pc, #60, 22 @ 0xf000 │ │ │ │ + rscseq pc, sp, #12, 22 @ 0x3000 │ │ │ │ + rscseq pc, sp, #252, 14 @ 0x3f00000 │ │ │ │ + tsteq pc, #236, 20 @ 0xec000 │ │ │ │ + tsteq pc, #200, 20 @ 0xc8000 │ │ │ │ @ instruction: 0xffffe458 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1f6a4 <__cxa_atexit@plt+0x12884> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -18972,33 +18972,33 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ str r8, [r6, #-4] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 1f6bc <__cxa_atexit@plt+0x1289c> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1f6d8 <__cxa_atexit@plt+0x128b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #220, 18 @ 0x370000 │ │ │ │ - rscseq r0, lr, #80, 20 @ 0x50000 │ │ │ │ + tsteq pc, #236, 18 @ 0x3b0000 │ │ │ │ + rscseq pc, sp, #80, 20 @ 0x50000 │ │ │ │ @ instruction: 0xffffe48c │ │ │ │ @ instruction: 0xffffe54c │ │ │ │ - tsteq pc, #172, 18 @ 0x2b0000 │ │ │ │ - rscseq r0, lr, #204, 20 @ 0xcc000 │ │ │ │ + tsteq pc, #188, 18 @ 0x2f0000 │ │ │ │ + rscseq pc, sp, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f738 <__cxa_atexit@plt+0x12918> │ │ │ │ ldr r3, [pc, #52] @ 1f740 <__cxa_atexit@plt+0x12920> │ │ │ │ @@ -19013,15 +19013,15 @@ │ │ │ │ b 1f750 <__cxa_atexit@plt+0x12930> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r0, lr, #116, 20 @ 0x74000 │ │ │ │ + rscseq pc, sp, #116, 20 @ 0x74000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #188] @ 1f820 <__cxa_atexit@plt+0x12a00> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -19053,35 +19053,35 @@ │ │ │ │ str r6, [r5, #4] │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ stmdb r6, {r0, r8} │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #32] @ 1f824 <__cxa_atexit@plt+0x12a04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq pc, #128, 16 @ 0x800000 │ │ │ │ + tsteq pc, #144, 16 @ 0x900000 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq pc, #116, 16 @ 0x740000 │ │ │ │ - rscseq r0, lr, #132, 18 @ 0x210000 │ │ │ │ + tsteq pc, #132, 16 @ 0x840000 │ │ │ │ + rscseq pc, sp, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f8b4 <__cxa_atexit@plt+0x12a94> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -19104,30 +19104,30 @@ │ │ │ │ str r6, [r5, #4] │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ stmdb r6, {r0, r8} │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r3, [pc, #32] @ 1f8dc <__cxa_atexit@plt+0x12abc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #200, 14 @ 0x3200000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq pc, #216, 14 @ 0x3600000 │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - tsteq pc, #168, 14 @ 0x2a00000 │ │ │ │ - rscseq r0, lr, #184, 16 @ 0xb80000 │ │ │ │ + tsteq pc, #184, 14 @ 0x2e00000 │ │ │ │ + rscseq pc, sp, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f950 <__cxa_atexit@plt+0x12b30> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -19143,44 +19143,44 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1f958 <__cxa_atexit@plt+0x12b38> │ │ │ │ ldr r3, [pc, #52] @ 1f974 <__cxa_atexit@plt+0x12b54> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #28 │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1f970 <__cxa_atexit@plt+0x12b50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #252, 12 @ 0xfc00000 │ │ │ │ - rscseq r0, lr, #76, 16 @ 0x4c0000 │ │ │ │ + tsteq pc, #12, 14 @ 0x300000 │ │ │ │ + rscseq pc, sp, #76, 16 @ 0x4c0000 │ │ │ │ @ instruction: 0xfffff9ac │ │ │ │ - rscseq r0, lr, #76, 16 @ 0x4c0000 │ │ │ │ + rscseq pc, sp, #76, 16 @ 0x4c0000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f9a8 <__cxa_atexit@plt+0x12b88> │ │ │ │ ldr r2, [pc, #28] @ 1f9b8 <__cxa_atexit@plt+0x12b98> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 1f9bc <__cxa_atexit@plt+0x12b9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r0, lr, #48, 16 @ 0x300000 │ │ │ │ - rscseq r0, lr, #8, 16 @ 0x80000 │ │ │ │ + rscseq pc, sp, #48, 16 @ 0x300000 │ │ │ │ + rscseq pc, sp, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fa38 <__cxa_atexit@plt+0x12c18> │ │ │ │ @@ -19201,21 +19201,21 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ str r2, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r8, r9, sl} │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - tsteq pc, #36, 12 @ 0x2400000 │ │ │ │ + tsteq pc, #52, 12 @ 0x3400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fa98 <__cxa_atexit@plt+0x12c78> │ │ │ │ ldr r3, [pc, #48] @ 1faa0 <__cxa_atexit@plt+0x12c80> │ │ │ │ @@ -19262,33 +19262,33 @@ │ │ │ │ sub r3, r2, #7 │ │ │ │ stm r5, {r0, r3} │ │ │ │ add r0, r9, #2 │ │ │ │ str lr, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r2, [pc, #32] @ 1fb64 <__cxa_atexit@plt+0x12d44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq pc, #64, 10 @ 0x10000000 │ │ │ │ - rscseq pc, sp, #92, 18 @ 0x170000 │ │ │ │ - tsteq pc, #144, 10 @ 0x24000000 │ │ │ │ - tsteq pc, #124, 10 @ 0x1f000000 │ │ │ │ + tsteq pc, #80, 10 @ 0x14000000 │ │ │ │ + rscseq lr, sp, #92, 18 @ 0x170000 │ │ │ │ + tsteq pc, #160, 10 @ 0x28000000 │ │ │ │ + tsteq pc, #140, 10 @ 0x23000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fbdc <__cxa_atexit@plt+0x12dbc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -19306,29 +19306,29 @@ │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ sub r1, r3, #7 │ │ │ │ str r1, [r5, #4] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r2, [pc, #24] @ 1fc00 <__cxa_atexit@plt+0x12de0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #156, 8 @ 0x9c000000 │ │ │ │ - rscseq pc, sp, #176, 16 @ 0xb00000 │ │ │ │ - tsteq pc, #228, 8 @ 0xe4000000 │ │ │ │ - tsteq pc, #204, 8 @ 0xcc000000 │ │ │ │ - rscseq r0, lr, #200, 10 @ 0x32000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq pc, #172, 8 @ 0xac000000 │ │ │ │ + rscseq lr, sp, #176, 16 @ 0xb00000 │ │ │ │ + tsteq pc, #244, 8 @ 0xf4000000 │ │ │ │ + tsteq pc, #220, 8 @ 0xdc000000 │ │ │ │ + rscseq pc, sp, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fc94 <__cxa_atexit@plt+0x12e74> │ │ │ │ ldr r2, [pc, #152] @ 1fcc8 <__cxa_atexit@plt+0x12ea8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -19352,55 +19352,55 @@ │ │ │ │ add r0, r0, #1 │ │ │ │ add r3, r3, #1 │ │ │ │ str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 1fcd0 <__cxa_atexit@plt+0x12eb0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #40] @ 1fcd4 <__cxa_atexit@plt+0x12eb4> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #36] @ 1fcd8 <__cxa_atexit@plt+0x12eb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #1 │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, lr, #140, 6 @ 0x30000002 │ │ │ │ - tsteq pc, #216, 6 @ 0x60000003 │ │ │ │ - rscseq r0, lr, #60, 10 @ 0xf000000 │ │ │ │ - rscseq r0, lr, #120 @ 0x78 │ │ │ │ - tsteq pc, #112, 6 @ 0xc0000001 │ │ │ │ - rscseq r0, lr, #192 @ 0xc0 │ │ │ │ + rscseq pc, sp, #140, 6 @ 0x30000002 │ │ │ │ + tsteq pc, #232, 6 @ 0xa0000003 │ │ │ │ + rscseq pc, sp, #60, 10 @ 0xf000000 │ │ │ │ + rscseq pc, sp, #120 @ 0x78 │ │ │ │ + tsteq pc, #128, 6 │ │ │ │ + rscseq pc, sp, #192 @ 0xc0 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ - tsteq pc, #176, 6 @ 0xc0000002 │ │ │ │ - rscseq r0, lr, #236, 8 @ 0xec000000 │ │ │ │ + tsteq pc, #192, 6 │ │ │ │ + rscseq pc, sp, #236, 8 @ 0xec000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fd18 <__cxa_atexit@plt+0x12ef8> │ │ │ │ ldr r2, [pc, #28] @ 1fd28 <__cxa_atexit@plt+0x12f08> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 1fd2c <__cxa_atexit@plt+0x12f0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r0, lr, #200, 8 @ 0xc8000000 │ │ │ │ - rscseq r0, lr, #168, 8 @ 0xa8000000 │ │ │ │ + rscseq pc, sp, #200, 8 @ 0xc8000000 │ │ │ │ + rscseq pc, sp, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fd9c <__cxa_atexit@plt+0x12f7c> │ │ │ │ @@ -19418,39 +19418,39 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - tsteq pc, #184, 4 @ 0x8000000b │ │ │ │ - rscseq r0, lr, #40, 8 @ 0x28000000 │ │ │ │ + tsteq pc, #200, 4 @ 0x8000000c │ │ │ │ + rscseq pc, sp, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fde4 <__cxa_atexit@plt+0x12fc4> │ │ │ │ ldr r2, [pc, #28] @ 1fdf4 <__cxa_atexit@plt+0x12fd4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 1fdf8 <__cxa_atexit@plt+0x12fd8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - rscseq r0, lr, #252, 6 @ 0xf0000003 │ │ │ │ + rscseq pc, sp, #252, 6 @ 0xf0000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fe44 <__cxa_atexit@plt+0x13024> │ │ │ │ ldr r3, [pc, #48] @ 1fe4c <__cxa_atexit@plt+0x1302c> │ │ │ │ @@ -19497,33 +19497,33 @@ │ │ │ │ sub r3, r2, #7 │ │ │ │ stm r5, {r0, r3} │ │ │ │ add r0, r9, #2 │ │ │ │ str lr, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r2, [pc, #32] @ 1ff10 <__cxa_atexit@plt+0x130f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq pc, #148, 2 @ 0x25 │ │ │ │ - rscseq pc, sp, #176, 10 @ 0x2c000000 │ │ │ │ - tsteq pc, #228, 2 @ 0x39 │ │ │ │ - tsteq pc, #208, 2 @ 0x34 │ │ │ │ + tsteq pc, #164, 2 @ 0x29 │ │ │ │ + rscseq lr, sp, #176, 10 @ 0x2c000000 │ │ │ │ + tsteq pc, #244, 2 @ 0x3d │ │ │ │ + tsteq pc, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ff88 <__cxa_atexit@plt+0x13168> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -19541,29 +19541,29 @@ │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ sub r1, r3, #7 │ │ │ │ str r1, [r5, #4] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r2, [pc, #24] @ 1ffac <__cxa_atexit@plt+0x1318c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #240 @ 0xf0 │ │ │ │ - rscseq pc, sp, #4, 10 @ 0x1000000 │ │ │ │ - tsteq pc, #56, 2 │ │ │ │ - tsteq pc, #32, 2 │ │ │ │ - rscseq r0, lr, #52, 4 @ 0x40000003 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq pc, #0, 2 │ │ │ │ + rscseq lr, sp, #4, 10 @ 0x1000000 │ │ │ │ + tsteq pc, #72, 2 │ │ │ │ + tsteq pc, #48, 2 │ │ │ │ + rscseq pc, sp, #52, 4 @ 0x40000003 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20094 <__cxa_atexit@plt+0x13274> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -19608,15 +19608,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #1 │ │ │ │ str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -19624,43 +19624,43 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [pc, #44] @ 200ec <__cxa_atexit@plt+0x132cc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #32 │ │ │ │ - tsteq pc, #32 │ │ │ │ - tsteq pc, #56 @ 0x38 │ │ │ │ - rscseq pc, sp, #148, 30 @ 0x250 │ │ │ │ - tsteq pc, #96 @ 0x60 │ │ │ │ - rscseq pc, sp, #188, 24 @ 0xbc00 │ │ │ │ - rscseq pc, sp, #88, 24 @ 0x5800 │ │ │ │ - rscseq r0, lr, #32, 2 │ │ │ │ + tsteq pc, #48 @ 0x30 │ │ │ │ + tsteq pc, #48 @ 0x30 │ │ │ │ + tsteq pc, #72 @ 0x48 │ │ │ │ + rscseq lr, sp, #148, 30 @ 0x250 │ │ │ │ + tsteq pc, #112 @ 0x70 │ │ │ │ + rscseq lr, sp, #188, 24 @ 0xbc00 │ │ │ │ + rscseq lr, sp, #88, 24 @ 0x5800 │ │ │ │ + rscseq pc, sp, #32, 2 │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ - rscseq pc, sp, #152, 24 @ 0x9800 │ │ │ │ - rscseq r0, lr, #244 @ 0xf4 │ │ │ │ + rscseq lr, sp, #152, 24 @ 0x9800 │ │ │ │ + rscseq pc, sp, #244 @ 0xf4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20128 <__cxa_atexit@plt+0x13308> │ │ │ │ ldr r2, [pc, #28] @ 20138 <__cxa_atexit@plt+0x13318> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 2013c <__cxa_atexit@plt+0x1331c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r0, lr, #216 @ 0xd8 │ │ │ │ - rscseq r0, lr, #176 @ 0xb0 │ │ │ │ + rscseq pc, sp, #216 @ 0xd8 │ │ │ │ + rscseq pc, sp, #176 @ 0xb0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 201b4 <__cxa_atexit@plt+0x13394> │ │ │ │ @@ -19680,39 +19680,39 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ - tsteq pc, #164, 28 @ 0xa40 │ │ │ │ - rscseq r0, lr, #48 @ 0x30 │ │ │ │ + tsteq pc, #180, 28 @ 0xb40 │ │ │ │ + rscseq pc, sp, #48 @ 0x30 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 201fc <__cxa_atexit@plt+0x133dc> │ │ │ │ ldr r2, [pc, #28] @ 2020c <__cxa_atexit@plt+0x133ec> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 20210 <__cxa_atexit@plt+0x133f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - rscseq r0, lr, #4 │ │ │ │ + rscseq pc, sp, #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -19743,27 +19743,27 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ mov r8, lr │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ b 202c0 <__cxa_atexit@plt+0x134a0> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #48, 28 @ 0x300 │ │ │ │ + tsteq pc, #64, 28 @ 0x400 │ │ │ │ + tsteq pc, #56, 28 @ 0x380 │ │ │ │ + tsteq pc, #44, 28 @ 0x2c0 │ │ │ │ tsteq pc, #40, 28 @ 0x280 │ │ │ │ - tsteq pc, #28, 28 @ 0x1c0 │ │ │ │ - tsteq pc, #24, 28 @ 0x180 │ │ │ │ - tsteq pc, #200, 26 @ 0x3200 │ │ │ │ + tsteq pc, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 20390 <__cxa_atexit@plt+0x13570> │ │ │ │ ldr r3, [pc, #176] @ 203ac <__cxa_atexit@plt+0x1358c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -19806,19 +19806,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq pc, #16, 26 @ 0x400 │ │ │ │ - tsteq pc, #236, 24 @ 0xec00 │ │ │ │ - tsteq pc, #188, 24 @ 0xbc00 │ │ │ │ + tsteq pc, #32, 26 @ 0x800 │ │ │ │ + tsteq pc, #252, 24 @ 0xfc00 │ │ │ │ + tsteq pc, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2042c <__cxa_atexit@plt+0x1360c> │ │ │ │ @@ -19841,17 +19841,17 @@ │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #64, 24 @ 0x4000 │ │ │ │ - tsteq pc, #16, 24 @ 0x1000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq pc, #80, 24 @ 0x5000 │ │ │ │ + tsteq pc, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 204c8 <__cxa_atexit@plt+0x136a8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -19877,27 +19877,27 @@ │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r1, [pc, #64] @ 204f4 <__cxa_atexit@plt+0x136d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r5} │ │ │ │ str r3, [r3, #20] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - tsteq pc, #156, 22 @ 0x27000 │ │ │ │ + tsteq pc, #172, 22 @ 0x2b000 │ │ │ │ + tsteq pc, #252, 22 @ 0x3f000 │ │ │ │ + tsteq pc, #240, 22 @ 0x3c000 │ │ │ │ tsteq pc, #236, 22 @ 0x3b000 │ │ │ │ - tsteq pc, #224, 22 @ 0x38000 │ │ │ │ - tsteq pc, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 205d0 <__cxa_atexit@plt+0x137b0> │ │ │ │ @@ -19923,15 +19923,15 @@ │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ str r8, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 205fc <__cxa_atexit@plt+0x137dc> │ │ │ │ @@ -19943,40 +19943,40 @@ │ │ │ │ sub r1, r2, #7 │ │ │ │ str r9, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 20620 <__cxa_atexit@plt+0x13800> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, #16 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #24] @ 2061c <__cxa_atexit@plt+0x137fc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq pc, #236, 20 @ 0xec000 │ │ │ │ - tsteq pc, #212, 20 @ 0xd4000 │ │ │ │ + tsteq pc, #252, 20 @ 0xfc000 │ │ │ │ + tsteq pc, #228, 20 @ 0xe4000 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - tsteq pc, #196, 20 @ 0xc4000 │ │ │ │ + tsteq pc, #212, 20 @ 0xd4000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -19990,24 +19990,24 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r3, [pc, #28] @ 206b0 <__cxa_atexit@plt+0x13890> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - tsteq pc, #184, 18 @ 0x2e0000 │ │ │ │ + tsteq pc, #200, 18 @ 0x320000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -20020,23 +20020,23 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r2, r6, #7 │ │ │ │ stm r5, {r0, r2} │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r3, [pc, #24] @ 20724 <__cxa_atexit@plt+0x13904> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #180, 18 @ 0x2d0000 │ │ │ │ - tsteq pc, #156, 18 @ 0x270000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq pc, #196, 18 @ 0x310000 │ │ │ │ + tsteq pc, #172, 18 @ 0x2b0000 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 207b0 <__cxa_atexit@plt+0x13990> │ │ │ │ @@ -20095,15 +20095,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 20504 <__cxa_atexit@plt+0x136e4> │ │ │ │ - rscseq pc, sp, #228, 18 @ 0x390000 │ │ │ │ + rscseq lr, sp, #228, 18 @ 0x390000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20904 <__cxa_atexit@plt+0x13ae4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -20148,15 +20148,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #1 │ │ │ │ str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -20164,25 +20164,25 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [pc, #44] @ 2095c <__cxa_atexit@plt+0x13b3c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #176, 14 @ 0x2c00000 │ │ │ │ - tsteq pc, #176, 14 @ 0x2c00000 │ │ │ │ - tsteq pc, #200, 14 @ 0x3200000 │ │ │ │ - rscseq pc, sp, #36, 14 @ 0x900000 │ │ │ │ - tsteq pc, #240, 14 @ 0x3c00000 │ │ │ │ - rscseq pc, sp, #32, 2 │ │ │ │ - rscseq lr, sp, #252, 30 @ 0x3f0 │ │ │ │ - rscseq pc, sp, #176, 16 @ 0xb00000 │ │ │ │ + tsteq pc, #192, 14 @ 0x3000000 │ │ │ │ + tsteq pc, #192, 14 @ 0x3000000 │ │ │ │ + tsteq pc, #216, 14 @ 0x3600000 │ │ │ │ + rscseq lr, sp, #36, 14 @ 0x900000 │ │ │ │ + tsteq pc, #0, 16 │ │ │ │ + rscseq lr, sp, #32, 2 │ │ │ │ + rscseq sp, sp, #252, 30 @ 0x3f0 │ │ │ │ + rscseq lr, sp, #176, 16 @ 0xb00000 │ │ │ │ @ instruction: 0xfffff0e8 │ │ │ │ - rscseq pc, sp, #60 @ 0x3c │ │ │ │ - rscseq pc, sp, #164, 16 @ 0xa40000 │ │ │ │ + rscseq lr, sp, #60 @ 0x3c │ │ │ │ + rscseq lr, sp, #164, 16 @ 0xa40000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 209f0 <__cxa_atexit@plt+0x13bd0> │ │ │ │ ldr r3, [pc, #108] @ 209f8 <__cxa_atexit@plt+0x13bd8> │ │ │ │ @@ -20212,15 +20212,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq pc, sp, #16, 16 @ 0x100000 │ │ │ │ + rscseq lr, sp, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #28] @ 20a3c <__cxa_atexit@plt+0x13c1c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -20228,15 +20228,15 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 20a34 <__cxa_atexit@plt+0x13c14> │ │ │ │ b 20a4c <__cxa_atexit@plt+0x13c2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq pc, sp, #208, 14 @ 0x3400000 │ │ │ │ + rscseq lr, sp, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20a8c <__cxa_atexit@plt+0x13c6c> │ │ │ │ ldr r3, [pc, #76] @ 20aac <__cxa_atexit@plt+0x13c8c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -20252,34 +20252,34 @@ │ │ │ │ beq 20aa4 <__cxa_atexit@plt+0x13c84> │ │ │ │ b 20af8 <__cxa_atexit@plt+0x13cd8> │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [pc, #24] @ 20ab4 <__cxa_atexit@plt+0x13c94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq pc, #232, 10 @ 0x3a000000 │ │ │ │ - rscseq pc, sp, #88, 14 @ 0x1600000 │ │ │ │ + tsteq pc, #248, 10 @ 0x3e000000 │ │ │ │ + rscseq lr, sp, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 20ae8 <__cxa_atexit@plt+0x13cc8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #31] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 20ae0 <__cxa_atexit@plt+0x13cc0> │ │ │ │ b 20af8 <__cxa_atexit@plt+0x13cd8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq pc, sp, #36, 14 @ 0x900000 │ │ │ │ + rscseq lr, sp, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #16]! │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r1, [r3, #-12] │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -20296,15 +20296,15 @@ │ │ │ │ ldr r2, [r7, #2] │ │ │ │ str lr, [r6, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r0, r2 │ │ │ │ bcc 20bb0 <__cxa_atexit@plt+0x13d90> │ │ │ │ ldr r9, [pc, #88] @ 20bc0 <__cxa_atexit@plt+0x13da0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr lr, [pc, #84] @ 20bc4 <__cxa_atexit@plt+0x13da4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -20315,28 +20315,28 @@ │ │ │ │ str r0, [r5, #20] │ │ │ │ add r0, r9, #2 │ │ │ │ str lr, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq lr, sp, #236, 16 @ 0xec0000 │ │ │ │ - tsteq pc, #32, 10 @ 0x8000000 │ │ │ │ - tsteq pc, #12, 10 @ 0x3000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq sp, sp, #236, 16 @ 0xec0000 │ │ │ │ + tsteq pc, #48, 10 @ 0xc000000 │ │ │ │ + tsteq pc, #28, 10 @ 0x7000000 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ - tsteq pc, #236, 8 @ 0xec000000 │ │ │ │ + tsteq pc, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 20c60 <__cxa_atexit@plt+0x13e40> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -20363,51 +20363,51 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ str r8, [r6, #-4] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 20c78 <__cxa_atexit@plt+0x13e58> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 20c94 <__cxa_atexit@plt+0x13e74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #32, 8 @ 0x20000000 │ │ │ │ - rscseq pc, sp, #148, 8 @ 0x94000000 │ │ │ │ + tsteq pc, #48, 8 @ 0x30000000 │ │ │ │ + rscseq lr, sp, #148, 8 @ 0x94000000 │ │ │ │ @ instruction: 0xffffced0 │ │ │ │ @ instruction: 0xffffcf90 │ │ │ │ - tsteq pc, #240, 6 @ 0xc0000003 │ │ │ │ - rscseq pc, sp, #104, 10 @ 0x1a000000 │ │ │ │ + tsteq pc, #0, 8 │ │ │ │ + rscseq lr, sp, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20cd4 <__cxa_atexit@plt+0x13eb4> │ │ │ │ ldr r2, [pc, #28] @ 20ce4 <__cxa_atexit@plt+0x13ec4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 20ce8 <__cxa_atexit@plt+0x13ec8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq pc, sp, #76, 10 @ 0x13000000 │ │ │ │ - rscseq pc, sp, #36, 10 @ 0x9000000 │ │ │ │ + rscseq lr, sp, #76, 10 @ 0x13000000 │ │ │ │ + rscseq lr, sp, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20d9c <__cxa_atexit@plt+0x13f7c> │ │ │ │ @@ -20442,32 +20442,32 @@ │ │ │ │ sub r2, r6, #35 @ 0x23 │ │ │ │ str r1, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str ip, [r3, #12] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - tsteq pc, #252, 4 @ 0xc000000f │ │ │ │ + tsteq pc, #12, 6 @ 0x30000000 │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ @ instruction: 0xfffff4d8 │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ - rscseq pc, sp, #100, 8 @ 0x64000000 │ │ │ │ + rscseq lr, sp, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 17ca00 <__cxa_atexit@plt+0x16fbe0> │ │ │ │ - rscseq pc, sp, #84, 8 @ 0x54000000 │ │ │ │ + b 17b5b64 <__cxa_atexit@plt+0x17a8d44> │ │ │ │ + rscseq lr, sp, #84, 8 @ 0x54000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20e64 <__cxa_atexit@plt+0x14044> │ │ │ │ ldr lr, [pc, #108] @ 20e6c <__cxa_atexit@plt+0x1404c> │ │ │ │ @@ -20497,15 +20497,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq pc, sp, #192, 6 │ │ │ │ + rscseq lr, sp, #192, 6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #28] @ 20eb0 <__cxa_atexit@plt+0x14090> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -20513,15 +20513,15 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 20ea8 <__cxa_atexit@plt+0x14088> │ │ │ │ b 20ec0 <__cxa_atexit@plt+0x140a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq pc, sp, #128, 6 │ │ │ │ + rscseq lr, sp, #128, 6 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20f00 <__cxa_atexit@plt+0x140e0> │ │ │ │ ldr r3, [pc, #76] @ 20f20 <__cxa_atexit@plt+0x14100> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -20537,34 +20537,34 @@ │ │ │ │ beq 20f18 <__cxa_atexit@plt+0x140f8> │ │ │ │ b 20f6c <__cxa_atexit@plt+0x1414c> │ │ │ │ ldr r8, [r5, #20]! │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ ldr r2, [pc, #24] @ 20f28 <__cxa_atexit@plt+0x14108> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq pc, #116, 2 │ │ │ │ - rscseq pc, sp, #8, 6 @ 0x20000000 │ │ │ │ + tsteq pc, #132, 2 @ 0x21 │ │ │ │ + rscseq lr, sp, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 20f5c <__cxa_atexit@plt+0x1413c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #27] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 20f54 <__cxa_atexit@plt+0x14134> │ │ │ │ b 20f6c <__cxa_atexit@plt+0x1414c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq pc, sp, #212, 4 @ 0x4000000d │ │ │ │ + rscseq lr, sp, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -20590,15 +20590,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21048 <__cxa_atexit@plt+0x14228> │ │ │ │ ldr r2, [pc, #152] @ 21074 <__cxa_atexit@plt+0x14254> │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2103c <__cxa_atexit@plt+0x1421c> │ │ │ │ ldr r2, [pc, #104] @ 21068 <__cxa_atexit@plt+0x14248> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #100] @ 2106c <__cxa_atexit@plt+0x1424c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -20607,32 +20607,32 @@ │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ ldr r3, [pc, #80] @ 21070 <__cxa_atexit@plt+0x14250> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #20] @ 21064 <__cxa_atexit@plt+0x14244> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - tsteq pc, #224 @ 0xe0 │ │ │ │ - rscseq pc, sp, #172 @ 0xac │ │ │ │ - rscseq lr, sp, #240, 22 @ 0x3c000 │ │ │ │ - tsteq pc, #136 @ 0x88 │ │ │ │ - tsteq pc, #100 @ 0x64 │ │ │ │ + tsteq pc, #240 @ 0xf0 │ │ │ │ + rscseq lr, sp, #172 @ 0xac │ │ │ │ + rscseq sp, sp, #240, 22 @ 0x3c000 │ │ │ │ + tsteq pc, #152 @ 0x98 │ │ │ │ + tsteq pc, #116 @ 0x74 │ │ │ │ @ instruction: 0xffffca0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 21104 <__cxa_atexit@plt+0x142e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -20660,33 +20660,33 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ str r8, [r6, #-4] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 2111c <__cxa_atexit@plt+0x142fc> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 21138 <__cxa_atexit@plt+0x14318> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #124, 30 @ 0x1f0 │ │ │ │ - rscseq lr, sp, #240, 30 @ 0x3c0 │ │ │ │ + tsteq pc, #140, 30 @ 0x230 │ │ │ │ + rscseq sp, sp, #240, 30 @ 0x3c0 │ │ │ │ @ instruction: 0xffffca2c │ │ │ │ @ instruction: 0xffffcaec │ │ │ │ - tsteq pc, #76, 30 @ 0x130 │ │ │ │ - rscseq pc, sp, #232 @ 0xe8 │ │ │ │ + tsteq pc, #92, 30 @ 0x170 │ │ │ │ + rscseq lr, sp, #232 @ 0xe8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2119c <__cxa_atexit@plt+0x1437c> │ │ │ │ ldr r3, [pc, #56] @ 211a4 <__cxa_atexit@plt+0x14384> │ │ │ │ @@ -20702,15 +20702,15 @@ │ │ │ │ b 211b4 <__cxa_atexit@plt+0x14394> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq pc, sp, #140 @ 0x8c │ │ │ │ + rscseq lr, sp, #140 @ 0x8c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #200] @ 21290 <__cxa_atexit@plt+0x14470> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -20745,35 +20745,35 @@ │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ str r9, [r6, #-8] │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr r3, [pc, #32] @ 21294 <__cxa_atexit@plt+0x14474> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq pc, #16, 28 @ 0x100 │ │ │ │ + tsteq pc, #32, 28 @ 0x200 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ - tsteq pc, #12, 28 @ 0xc0 │ │ │ │ - rscseq lr, sp, #144, 30 @ 0x240 │ │ │ │ + tsteq pc, #28, 28 @ 0x1c0 │ │ │ │ + rscseq sp, sp, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21330 <__cxa_atexit@plt+0x14510> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -20799,30 +20799,30 @@ │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ str r9, [r6, #-8] │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r3, [pc, #32] @ 21358 <__cxa_atexit@plt+0x14538> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #76, 26 @ 0x1300 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq pc, #92, 26 @ 0x1700 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ - tsteq pc, #52, 26 @ 0xd00 │ │ │ │ - rscseq lr, sp, #60, 28 @ 0x3c0 │ │ │ │ + tsteq pc, #68, 26 @ 0x1100 │ │ │ │ + rscseq sp, sp, #60, 28 @ 0x3c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 213e8 <__cxa_atexit@plt+0x145c8> │ │ │ │ ldr r2, [pc, #148] @ 2141c <__cxa_atexit@plt+0x145fc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -20845,55 +20845,55 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ add r3, r3, #1 │ │ │ │ str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 21424 <__cxa_atexit@plt+0x14604> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #40] @ 21428 <__cxa_atexit@plt+0x14608> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #36] @ 2142c <__cxa_atexit@plt+0x1460c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #1 │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, sp, #52, 24 @ 0x3400 │ │ │ │ - tsteq pc, #128, 24 @ 0x8000 │ │ │ │ - rscseq lr, sp, #180, 26 @ 0x2d00 │ │ │ │ - rscseq lr, sp, #252, 14 @ 0x3f00000 │ │ │ │ - tsteq pc, #28, 24 @ 0x1c00 │ │ │ │ - rscseq lr, sp, #64, 16 @ 0x400000 │ │ │ │ + rscseq sp, sp, #52, 24 @ 0x3400 │ │ │ │ + tsteq pc, #144, 24 @ 0x9000 │ │ │ │ + rscseq sp, sp, #180, 26 @ 0x2d00 │ │ │ │ + rscseq sp, sp, #252, 14 @ 0x3f00000 │ │ │ │ + tsteq pc, #44, 24 @ 0x2c00 │ │ │ │ + rscseq sp, sp, #64, 16 @ 0x400000 │ │ │ │ @ instruction: 0xffffdf28 │ │ │ │ - tsteq pc, #88, 24 @ 0x5800 │ │ │ │ - rscseq lr, sp, #4, 28 @ 0x40 │ │ │ │ + tsteq pc, #104, 24 @ 0x6800 │ │ │ │ + rscseq sp, sp, #4, 28 @ 0x40 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2146c <__cxa_atexit@plt+0x1464c> │ │ │ │ ldr r2, [pc, #28] @ 2147c <__cxa_atexit@plt+0x1465c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 21480 <__cxa_atexit@plt+0x14660> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq lr, sp, #232, 26 @ 0x3a00 │ │ │ │ - rscseq lr, sp, #192, 26 @ 0x3000 │ │ │ │ + rscseq sp, sp, #232, 26 @ 0x3a00 │ │ │ │ + rscseq sp, sp, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 214f4 <__cxa_atexit@plt+0x146d4> │ │ │ │ @@ -20912,39 +20912,39 @@ │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-16] │ │ │ │ str r2, [r3, #-12] │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ str r0, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - tsteq pc, #96, 22 @ 0x18000 │ │ │ │ - rscseq lr, sp, #68, 26 @ 0x1100 │ │ │ │ + tsteq pc, #112, 22 @ 0x1c000 │ │ │ │ + rscseq sp, sp, #68, 26 @ 0x1100 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2153c <__cxa_atexit@plt+0x1471c> │ │ │ │ ldr r2, [pc, #28] @ 2154c <__cxa_atexit@plt+0x1472c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 21550 <__cxa_atexit@plt+0x14730> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - rscseq lr, sp, #24, 26 @ 0x600 │ │ │ │ + rscseq sp, sp, #24, 26 @ 0x600 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -20978,38 +20978,38 @@ │ │ │ │ ldr r9, [pc, r9] │ │ │ │ sub r1, r6, #7 │ │ │ │ str r9, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 21658 <__cxa_atexit@plt+0x14838> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r3, #12 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #28] @ 2164c <__cxa_atexit@plt+0x1482c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #188, 20 @ 0xbc000 │ │ │ │ - tsteq pc, #164, 20 @ 0xa4000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq pc, #204, 20 @ 0xcc000 │ │ │ │ + tsteq pc, #180, 20 @ 0xb4000 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - rscseq sp, sp, #172, 28 @ 0xac0 │ │ │ │ - tsteq pc, #224, 20 @ 0xe0000 │ │ │ │ + rscseq ip, sp, #172, 28 @ 0xac0 │ │ │ │ + tsteq pc, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -21026,25 +21026,25 @@ │ │ │ │ sub r1, r6, #7 │ │ │ │ str r8, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r3, [pc, #32] @ 216e4 <__cxa_atexit@plt+0x148c4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq sp, sp, #208, 26 @ 0x3400 │ │ │ │ - tsteq pc, #4, 20 @ 0x4000 │ │ │ │ - tsteq pc, #232, 18 @ 0x3a0000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq ip, sp, #208, 26 @ 0x3400 │ │ │ │ + tsteq pc, #20, 20 @ 0x14000 │ │ │ │ + tsteq pc, #248, 18 @ 0x3e0000 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -21057,23 +21057,23 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r2, r6, #7 │ │ │ │ stm r5, {r0, r2} │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r3, [pc, #24] @ 21758 <__cxa_atexit@plt+0x14938> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #128, 18 @ 0x200000 │ │ │ │ - tsteq pc, #104, 18 @ 0x1a0000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq pc, #144, 18 @ 0x240000 │ │ │ │ + tsteq pc, #120, 18 @ 0x1e0000 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 217e4 <__cxa_atexit@plt+0x149c4> │ │ │ │ @@ -21132,15 +21132,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 21560 <__cxa_atexit@plt+0x14740> │ │ │ │ - rscseq lr, sp, #36, 20 @ 0x24000 │ │ │ │ + rscseq sp, sp, #36, 20 @ 0x24000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21928 <__cxa_atexit@plt+0x14b08> │ │ │ │ ldr r2, [pc, #196] @ 21944 <__cxa_atexit@plt+0x14b24> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -21188,23 +21188,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - tsteq pc, #140, 14 @ 0x2300000 │ │ │ │ - tsteq pc, #8, 14 @ 0x200000 │ │ │ │ - tsteq pc, #100, 14 @ 0x1900000 │ │ │ │ - tsteq pc, #128, 14 @ 0x2000000 │ │ │ │ - tsteq pc, #236, 14 @ 0x3b00000 │ │ │ │ - tsteq pc, #168, 14 @ 0x2a00000 │ │ │ │ - rscseq lr, sp, #36, 18 @ 0x90000 │ │ │ │ + tsteq pc, #156, 14 @ 0x2700000 │ │ │ │ + tsteq pc, #24, 14 @ 0x600000 │ │ │ │ + tsteq pc, #116, 14 @ 0x1d00000 │ │ │ │ + tsteq pc, #144, 14 @ 0x2400000 │ │ │ │ + tsteq pc, #252, 14 @ 0x3f00000 │ │ │ │ + tsteq pc, #184, 14 @ 0x2e00000 │ │ │ │ + rscseq sp, sp, #36, 18 @ 0x90000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 219d8 <__cxa_atexit@plt+0x14bb8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -21234,21 +21234,21 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #68, 12 @ 0x4400000 │ │ │ │ - tsteq pc, #148, 12 @ 0x9400000 │ │ │ │ - tsteq pc, #176, 12 @ 0xb000000 │ │ │ │ - tsteq pc, #28, 14 @ 0x700000 │ │ │ │ - tsteq pc, #216, 12 @ 0xd800000 │ │ │ │ - rscseq lr, sp, #48, 2 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq pc, #84, 12 @ 0x5400000 │ │ │ │ + tsteq pc, #164, 12 @ 0xa400000 │ │ │ │ + tsteq pc, #192, 12 @ 0xc000000 │ │ │ │ + tsteq pc, #44, 14 @ 0xb00000 │ │ │ │ + tsteq pc, #232, 12 @ 0xe800000 │ │ │ │ + rscseq sp, sp, #48, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 21aa8 <__cxa_atexit@plt+0x14c88> │ │ │ │ ldr r3, [pc, #168] @ 21ad8 <__cxa_atexit@plt+0x14cb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -21277,34 +21277,34 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe98 <__cxa_atexit@plt+0x3ef078> │ │ │ │ + b 3dc0f0 <__cxa_atexit@plt+0x3cf2d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 21ac0 <__cxa_atexit@plt+0x14ca0> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 21adc <__cxa_atexit@plt+0x14cbc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #232, 10 @ 0x3a000000 │ │ │ │ - rscseq lr, sp, #128 @ 0x80 │ │ │ │ - rscseq lr, sp, #220 @ 0xdc │ │ │ │ + tsteq pc, #248, 10 @ 0x3e000000 │ │ │ │ + rscseq sp, sp, #128 @ 0x80 │ │ │ │ + rscseq sp, sp, #220 @ 0xdc │ │ │ │ @ instruction: 0xffff61d4 │ │ │ │ - rscseq lr, sp, #184 @ 0xb8 │ │ │ │ - tsteq pc, #228, 10 @ 0x39000000 │ │ │ │ - rscseq lr, sp, #116, 14 @ 0x1d00000 │ │ │ │ + rscseq sp, sp, #184 @ 0xb8 │ │ │ │ + tsteq pc, #244, 10 @ 0x3d000000 │ │ │ │ + rscseq sp, sp, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 21b48 <__cxa_atexit@plt+0x14d28> │ │ │ │ ldr lr, [pc, #64] @ 21b54 <__cxa_atexit@plt+0x14d34> │ │ │ │ @@ -21322,16 +21322,16 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq pc, #244, 8 @ 0xf4000000 │ │ │ │ - rscseq lr, sp, #8, 14 @ 0x200000 │ │ │ │ + tsteq pc, #4, 10 @ 0x1000000 │ │ │ │ + rscseq sp, sp, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #168] @ 21c18 <__cxa_atexit@plt+0x14df8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #31] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -21369,21 +21369,21 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rscseq sp, sp, #248, 18 @ 0x3e0000 │ │ │ │ - tsteq pc, #148, 8 @ 0x94000000 │ │ │ │ - tsteq pc, #196, 8 @ 0xc4000000 │ │ │ │ - rscseq lr, sp, #56, 12 @ 0x3800000 │ │ │ │ + rscseq ip, sp, #248, 18 @ 0x3e0000 │ │ │ │ + tsteq pc, #164, 8 @ 0xa4000000 │ │ │ │ + tsteq pc, #212, 8 @ 0xd4000000 │ │ │ │ + rscseq sp, sp, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21cac <__cxa_atexit@plt+0x14e8c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -21414,20 +21414,20 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - rscseq sp, sp, #60, 18 @ 0xf0000 │ │ │ │ - tsteq pc, #216, 6 @ 0x60000003 │ │ │ │ - tsteq pc, #8, 8 @ 0x8000000 │ │ │ │ - rscseq lr, sp, #152, 10 @ 0x26000000 │ │ │ │ + rscseq ip, sp, #60, 18 @ 0xf0000 │ │ │ │ + tsteq pc, #232, 6 @ 0xa0000003 │ │ │ │ + tsteq pc, #24, 8 @ 0x18000000 │ │ │ │ + rscseq sp, sp, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ sub ip, r5, #16 │ │ │ │ cmp fp, ip │ │ │ │ bhi 21d80 <__cxa_atexit@plt+0x14f60> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -21459,15 +21459,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #1 │ │ │ │ str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -21476,20 +21476,20 @@ │ │ │ │ ldr r7, [pc, #28] @ 21dc8 <__cxa_atexit@plt+0x14fa8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - tsteq pc, #252, 4 @ 0xc000000f │ │ │ │ - rscseq sp, sp, #88, 26 @ 0x1600 │ │ │ │ - rscseq lr, sp, #52, 8 @ 0x34000000 │ │ │ │ + tsteq pc, #12, 6 @ 0x30000000 │ │ │ │ + rscseq ip, sp, #88, 26 @ 0x1600 │ │ │ │ + rscseq sp, sp, #52, 8 @ 0x34000000 │ │ │ │ @ instruction: 0xffffdc6c │ │ │ │ - rscseq sp, sp, #152, 26 @ 0x2600 │ │ │ │ - rscseq lr, sp, #156, 8 @ 0x9c000000 │ │ │ │ + rscseq ip, sp, #152, 26 @ 0x2600 │ │ │ │ + rscseq sp, sp, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21e38 <__cxa_atexit@plt+0x15018> │ │ │ │ ldr lr, [pc, #72] @ 21e40 <__cxa_atexit@plt+0x15020> │ │ │ │ @@ -21509,15 +21509,15 @@ │ │ │ │ b 21e50 <__cxa_atexit@plt+0x15030> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq lr, sp, #48, 8 @ 0x30000000 │ │ │ │ + rscseq sp, sp, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r0, [pc, #192] @ 21f24 <__cxa_atexit@plt+0x15104> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -21550,34 +21550,34 @@ │ │ │ │ str r0, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str ip, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, lr │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5] │ │ │ │ str r3, [r5, #20] │ │ │ │ ldr r3, [pc, #32] @ 21f28 <__cxa_atexit@plt+0x15108> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #16]! │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r0, #28 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq pc, #124, 2 │ │ │ │ + tsteq pc, #140, 2 @ 0x23 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - tsteq pc, #120, 2 │ │ │ │ - rscseq lr, sp, #64, 6 │ │ │ │ + tsteq pc, #136, 2 @ 0x22 │ │ │ │ + rscseq sp, sp, #64, 6 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #20]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 21fbc <__cxa_atexit@plt+0x1519c> │ │ │ │ @@ -21602,28 +21602,28 @@ │ │ │ │ str r0, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str ip, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, lr │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r3, [pc, #32] @ 21fe4 <__cxa_atexit@plt+0x151c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #24]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r0, #28 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #192 @ 0xc0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq pc, #208 @ 0xd0 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ - tsteq pc, #172 @ 0xac │ │ │ │ + tsteq pc, #188 @ 0xbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2207c <__cxa_atexit@plt+0x1525c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -21650,51 +21650,51 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ str r8, [r6, #-4] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 22094 <__cxa_atexit@plt+0x15274> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 220b0 <__cxa_atexit@plt+0x15290> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #4 │ │ │ │ - rscseq lr, sp, #120 @ 0x78 │ │ │ │ + tsteq pc, #20 │ │ │ │ + rscseq sp, sp, #120 @ 0x78 │ │ │ │ @ instruction: 0xffffbab4 │ │ │ │ @ instruction: 0xffffbb74 │ │ │ │ - tsteq pc, #212, 30 @ 0x350 │ │ │ │ - rscseq lr, sp, #204, 2 @ 0x33 │ │ │ │ + tsteq pc, #228, 30 @ 0x390 │ │ │ │ + rscseq sp, sp, #204, 2 @ 0x33 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 220f0 <__cxa_atexit@plt+0x152d0> │ │ │ │ ldr r2, [pc, #28] @ 22100 <__cxa_atexit@plt+0x152e0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 22104 <__cxa_atexit@plt+0x152e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq lr, sp, #176, 2 @ 0x2c │ │ │ │ - rscseq lr, sp, #136, 2 @ 0x22 │ │ │ │ + rscseq sp, sp, #176, 2 @ 0x2c │ │ │ │ + rscseq sp, sp, #136, 2 @ 0x22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 221c8 <__cxa_atexit@plt+0x153a8> │ │ │ │ @@ -21733,25 +21733,25 @@ │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r1, r3, fp} │ │ │ │ str r9, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ mov r8, r7 │ │ │ │ mov fp, sl │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff738 │ │ │ │ - tsteq pc, #228, 28 @ 0xe40 │ │ │ │ + tsteq pc, #244, 28 @ 0xf40 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0xfffff3e4 │ │ │ │ @ instruction: 0xfffff5dc │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ - rscseq lr, sp, #176 @ 0xb0 │ │ │ │ + rscseq sp, sp, #176 @ 0xb0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 222a0 <__cxa_atexit@plt+0x15480> │ │ │ │ ldr r3, [pc, #184] @ 222c8 <__cxa_atexit@plt+0x154a8> │ │ │ │ @@ -21779,15 +21779,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ @@ -21800,18 +21800,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - rscseq sp, sp, #240, 30 @ 0x3c0 │ │ │ │ - rscseq lr, sp, #8 │ │ │ │ + rscseq ip, sp, #240, 30 @ 0x3c0 │ │ │ │ + rscseq sp, sp, #8 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - rscseq sp, sp, #196, 30 @ 0x310 │ │ │ │ + rscseq ip, sp, #196, 30 @ 0x310 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #112] @ 22368 <__cxa_atexit@plt+0x15548> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -21828,56 +21828,56 @@ │ │ │ │ bhi 22354 <__cxa_atexit@plt+0x15534> │ │ │ │ ldr r3, [pc, #64] @ 22370 <__cxa_atexit@plt+0x15550> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #8 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2236c <__cxa_atexit@plt+0x1554c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq sp, sp, #76, 30 @ 0x130 │ │ │ │ + rscseq ip, sp, #76, 30 @ 0x130 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - rscseq sp, sp, #44, 30 @ 0xb0 │ │ │ │ + rscseq ip, sp, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 223b4 <__cxa_atexit@plt+0x15594> │ │ │ │ ldr r3, [pc, #40] @ 223c8 <__cxa_atexit@plt+0x155a8> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #16] @ 223cc <__cxa_atexit@plt+0x155ac> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - rscseq sp, sp, #236, 28 @ 0xec0 │ │ │ │ - rscseq sp, sp, #212, 28 @ 0xd40 │ │ │ │ + rscseq ip, sp, #236, 28 @ 0xec0 │ │ │ │ + rscseq ip, sp, #212, 28 @ 0xd40 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 221fc <__cxa_atexit@plt+0x153dc> │ │ │ │ - rscseq sp, sp, #184, 28 @ 0xb80 │ │ │ │ + rscseq ip, sp, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2242c <__cxa_atexit@plt+0x1560c> │ │ │ │ ldr r7, [pc, #52] @ 2243c <__cxa_atexit@plt+0x1561c> │ │ │ │ @@ -21892,16 +21892,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 22440 <__cxa_atexit@plt+0x15620> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq sp, sp, #140, 28 @ 0x8c0 │ │ │ │ - rscseq sp, sp, #92, 28 @ 0x5c0 │ │ │ │ + rscseq ip, sp, #140, 28 @ 0x8c0 │ │ │ │ + rscseq ip, sp, #92, 28 @ 0x5c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 224d4 <__cxa_atexit@plt+0x156b4> │ │ │ │ @@ -21924,54 +21924,54 @@ │ │ │ │ bhi 224e0 <__cxa_atexit@plt+0x156c0> │ │ │ │ ldr r5, [pc, #80] @ 22500 <__cxa_atexit@plt+0x156e0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [r7] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldm r5!, {r9, sl} │ │ │ │ ldr r7, [pc, #16] @ 224fc <__cxa_atexit@plt+0x156dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq pc, #92, 24 @ 0x5c00 │ │ │ │ - rscseq sp, sp, #188, 26 @ 0x2f00 │ │ │ │ + tsteq pc, #108, 24 @ 0x6c00 │ │ │ │ + rscseq ip, sp, #188, 26 @ 0x2f00 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ - rscseq sp, sp, #156, 26 @ 0x2700 │ │ │ │ + rscseq ip, sp, #156, 26 @ 0x2700 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 22540 <__cxa_atexit@plt+0x15720> │ │ │ │ ldr r3, [pc, #40] @ 22554 <__cxa_atexit@plt+0x15734> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #16] @ 22558 <__cxa_atexit@plt+0x15738> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ - rscseq sp, sp, #96, 26 @ 0x1800 │ │ │ │ - rscseq sp, sp, #88, 26 @ 0x1600 │ │ │ │ + rscseq ip, sp, #96, 26 @ 0x1800 │ │ │ │ + rscseq ip, sp, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 225a4 <__cxa_atexit@plt+0x15784> │ │ │ │ ldr r7, [pc, #52] @ 225b4 <__cxa_atexit@plt+0x15794> │ │ │ │ @@ -21986,15 +21986,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 225b8 <__cxa_atexit@plt+0x15798> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - rscseq sp, sp, #20, 26 @ 0x500 │ │ │ │ + rscseq ip, sp, #20, 26 @ 0x500 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -22025,27 +22025,27 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ mov r8, lr │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ b 22668 <__cxa_atexit@plt+0x15848> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #136, 20 @ 0x88000 │ │ │ │ + tsteq pc, #152, 20 @ 0x98000 │ │ │ │ + tsteq pc, #144, 20 @ 0x90000 │ │ │ │ + tsteq pc, #132, 20 @ 0x84000 │ │ │ │ tsteq pc, #128, 20 @ 0x80000 │ │ │ │ - tsteq pc, #116, 20 @ 0x74000 │ │ │ │ - tsteq pc, #112, 20 @ 0x70000 │ │ │ │ - tsteq pc, #32, 20 @ 0x20000 │ │ │ │ + tsteq pc, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 22704 <__cxa_atexit@plt+0x158e4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -22068,26 +22068,26 @@ │ │ │ │ ldr r0, [pc, #64] @ 2272c <__cxa_atexit@plt+0x1590c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #92, 18 @ 0x170000 │ │ │ │ - tsteq pc, #192, 18 @ 0x300000 │ │ │ │ - tsteq pc, #180, 18 @ 0x2d0000 │ │ │ │ - tsteq pc, #152, 18 @ 0x260000 │ │ │ │ + tsteq pc, #108, 18 @ 0x1b0000 │ │ │ │ + tsteq pc, #208, 18 @ 0x340000 │ │ │ │ + tsteq pc, #196, 18 @ 0x310000 │ │ │ │ + tsteq pc, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 227a0 <__cxa_atexit@plt+0x15980> │ │ │ │ @@ -22107,27 +22107,27 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r8, [r3, #-4] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ b 227b0 <__cxa_atexit@plt+0x15990> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 227c0 <__cxa_atexit@plt+0x159a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, sp, #24, 22 @ 0x6000 │ │ │ │ + rscseq ip, sp, #24, 22 @ 0x6000 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - tsteq pc, #172, 16 @ 0xac0000 │ │ │ │ + tsteq pc, #188, 16 @ 0xbc0000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 22870 <__cxa_atexit@plt+0x15a50> │ │ │ │ ldr r3, [pc, #180] @ 228a4 <__cxa_atexit@plt+0x15a84> │ │ │ │ @@ -22155,15 +22155,15 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ str r8, [r6, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 228ac <__cxa_atexit@plt+0x15a8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -22174,19 +22174,19 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 228a8 <__cxa_atexit@plt+0x15a88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rscseq sp, sp, #56, 20 @ 0x38000 │ │ │ │ - rscseq sp, sp, #92, 20 @ 0x5c000 │ │ │ │ + rscseq ip, sp, #56, 20 @ 0x38000 │ │ │ │ + rscseq ip, sp, #92, 20 @ 0x5c000 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - tsteq pc, #236, 14 @ 0x3b00000 │ │ │ │ + tsteq pc, #252, 14 @ 0x3f00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -22207,28 +22207,28 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ str r8, [r7, #8] │ │ │ │ str r9, [r7, #12] │ │ │ │ str lr, [r7, #-8] │ │ │ │ str r8, [r7, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r7 │ │ │ │ b 22940 <__cxa_atexit@plt+0x15b20> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #8] @ 22954 <__cxa_atexit@plt+0x15b34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, sp, #132, 18 @ 0x210000 │ │ │ │ + rscseq ip, sp, #132, 18 @ 0x210000 │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - tsteq pc, #28, 14 @ 0x700000 │ │ │ │ + tsteq pc, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -22259,43 +22259,43 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ mov r8, lr │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ b 22a10 <__cxa_atexit@plt+0x15bf0> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #224, 12 @ 0xe000000 │ │ │ │ + tsteq pc, #240, 12 @ 0xf000000 │ │ │ │ + tsteq pc, #232, 12 @ 0xe800000 │ │ │ │ + tsteq pc, #220, 12 @ 0xdc00000 │ │ │ │ tsteq pc, #216, 12 @ 0xd800000 │ │ │ │ - tsteq pc, #204, 12 @ 0xcc00000 │ │ │ │ - tsteq pc, #200, 12 @ 0xc800000 │ │ │ │ - tsteq pc, #120, 12 @ 0x7800000 │ │ │ │ + tsteq pc, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 22a64 <__cxa_atexit@plt+0x15c44> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 22a6c <__cxa_atexit@plt+0x15c4c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #196, 10 @ 0x31000000 │ │ │ │ + tsteq pc, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 22ae0 <__cxa_atexit@plt+0x15cc0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -22315,25 +22315,25 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq pc, #108, 10 @ 0x1b000000 │ │ │ │ - tsteq pc, #192, 10 @ 0x30000000 │ │ │ │ + tsteq pc, #124, 10 @ 0x1f000000 │ │ │ │ + tsteq pc, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 22b7c <__cxa_atexit@plt+0x15d5c> │ │ │ │ @@ -22354,27 +22354,27 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r8, [r3, #-4] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ b 22b8c <__cxa_atexit@plt+0x15d6c> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 22b9c <__cxa_atexit@plt+0x15d7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, sp, #68, 14 @ 0x1100000 │ │ │ │ + rscseq ip, sp, #68, 14 @ 0x1100000 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - tsteq pc, #212, 8 @ 0xd4000000 │ │ │ │ + tsteq pc, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -22405,27 +22405,27 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ mov r8, lr │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ b 22c58 <__cxa_atexit@plt+0x15e38> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #152, 8 @ 0x98000000 │ │ │ │ + tsteq pc, #168, 8 @ 0xa8000000 │ │ │ │ + tsteq pc, #160, 8 @ 0xa0000000 │ │ │ │ + tsteq pc, #148, 8 @ 0x94000000 │ │ │ │ tsteq pc, #144, 8 @ 0x90000000 │ │ │ │ - tsteq pc, #132, 8 @ 0x84000000 │ │ │ │ - tsteq pc, #128, 8 @ 0x80000000 │ │ │ │ - tsteq pc, #48, 8 @ 0x30000000 │ │ │ │ + tsteq pc, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 22cdc <__cxa_atexit@plt+0x15ebc> │ │ │ │ @@ -22442,24 +22442,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ str lr, [r3, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #220, 6 @ 0x70000003 │ │ │ │ - tsteq pc, #196, 6 @ 0x10000003 │ │ │ │ + tsteq pc, #236, 6 @ 0xb0000003 │ │ │ │ + tsteq pc, #212, 6 @ 0x50000003 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 22d78 <__cxa_atexit@plt+0x15f58> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -22481,25 +22481,25 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - tsteq pc, #220, 4 @ 0xc000000d │ │ │ │ - tsteq pc, #196, 4 @ 0x4000000c │ │ │ │ + tsteq pc, #236, 4 @ 0xc000000e │ │ │ │ + tsteq pc, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 22e14 <__cxa_atexit@plt+0x15ff4> │ │ │ │ @@ -22520,28 +22520,28 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r8, [r3, #-4] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ b 22e24 <__cxa_atexit@plt+0x16004> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 22e34 <__cxa_atexit@plt+0x16014> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, sp, #176, 8 @ 0xb0000000 │ │ │ │ + rscseq ip, sp, #176, 8 @ 0xb0000000 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - tsteq pc, #60, 4 @ 0xc0000003 │ │ │ │ - rscseq sp, sp, #148, 8 @ 0x94000000 │ │ │ │ + tsteq pc, #76, 4 @ 0xc0000004 │ │ │ │ + rscseq ip, sp, #148, 8 @ 0x94000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 22ee8 <__cxa_atexit@plt+0x160c8> │ │ │ │ ldr r2, [pc, #160] @ 22f04 <__cxa_atexit@plt+0x160e4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -22580,21 +22580,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq pc, #168, 2 @ 0x2a │ │ │ │ - rscseq sp, sp, #16, 4 │ │ │ │ - rscseq sp, sp, #228, 2 @ 0x39 │ │ │ │ - tsteq pc, #224, 2 @ 0x38 │ │ │ │ - rscseq sp, sp, #192, 6 │ │ │ │ + tsteq pc, #184, 2 @ 0x2e │ │ │ │ + rscseq ip, sp, #16, 4 │ │ │ │ + rscseq ip, sp, #228, 2 @ 0x39 │ │ │ │ + tsteq pc, #240, 2 @ 0x3c │ │ │ │ + rscseq ip, sp, #192, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 22f38 <__cxa_atexit@plt+0x16118> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @@ -22615,19 +22615,19 @@ │ │ │ │ str r7, [r6, #16] │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq sp, sp, #120, 2 │ │ │ │ - rscseq sp, sp, #76, 2 │ │ │ │ - tsteq pc, #72, 2 │ │ │ │ - rscseq sp, sp, #60, 6 @ 0xf0000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq ip, sp, #120, 2 │ │ │ │ + rscseq ip, sp, #76, 2 │ │ │ │ + tsteq pc, #88, 2 │ │ │ │ + rscseq ip, sp, #60, 6 @ 0xf0000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 23010 <__cxa_atexit@plt+0x161f0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -22647,41 +22647,41 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - b 1bf6594 <__cxa_atexit@plt+0x1be9774> │ │ │ │ + b 1ede368 <__cxa_atexit@plt+0x1ed1548> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ + tsteq pc, #76 @ 0x4c │ │ │ │ tsteq pc, #60 @ 0x3c │ │ │ │ - tsteq pc, #44 @ 0x2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2306c <__cxa_atexit@plt+0x1624c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 23074 <__cxa_atexit@plt+0x16254> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #188, 30 @ 0x2f0 │ │ │ │ + tsteq pc, #204, 30 @ 0x330 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -22693,40 +22693,40 @@ │ │ │ │ ldr r7, [pc, #44] @ 230dc <__cxa_atexit@plt+0x162bc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r7, r7, #3 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - rscseq sp, sp, #44, 4 @ 0xc0000002 │ │ │ │ - rscseq sp, sp, #244, 2 @ 0x3d │ │ │ │ + rscseq ip, sp, #44, 4 @ 0xc0000002 │ │ │ │ + rscseq ip, sp, #244, 2 @ 0x3d │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23110 <__cxa_atexit@plt+0x162f0> │ │ │ │ ldr r2, [pc, #28] @ 23120 <__cxa_atexit@plt+0x16300> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 1bf6514 <__cxa_atexit@plt+0x1be96f4> │ │ │ │ + b 1ede2e8 <__cxa_atexit@plt+0x1ed14c8> │ │ │ │ ldr r7, [pc, #12] @ 23124 <__cxa_atexit@plt+0x16304> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq sp, sp, #216, 2 @ 0x36 │ │ │ │ - rscseq sp, sp, #176, 2 @ 0x2c │ │ │ │ + rscseq ip, sp, #216, 2 @ 0x36 │ │ │ │ + rscseq ip, sp, #176, 2 @ 0x2c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2318c <__cxa_atexit@plt+0x1636c> │ │ │ │ @@ -22745,15 +22745,15 @@ │ │ │ │ str lr, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -22770,40 +22770,40 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #176, 28 @ 0xb00 │ │ │ │ - tsteq pc, #112, 28 @ 0x700 │ │ │ │ + tsteq pc, #192, 28 @ 0xc00 │ │ │ │ + tsteq pc, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23250 <__cxa_atexit@plt+0x16430> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 23258 <__cxa_atexit@plt+0x16438> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #216, 26 @ 0x3600 │ │ │ │ - rscseq ip, sp, #68, 26 @ 0x1100 │ │ │ │ + tsteq pc, #232, 26 @ 0x3a00 │ │ │ │ + rscseq fp, sp, #68, 26 @ 0x1100 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 232d0 <__cxa_atexit@plt+0x164b0> │ │ │ │ ldr r2, [pc, #88] @ 232d8 <__cxa_atexit@plt+0x164b8> │ │ │ │ @@ -22812,49 +22812,49 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ands r7, r8, #3 │ │ │ │ beq 232a4 <__cxa_atexit@plt+0x16484> │ │ │ │ cmp r7, #2 │ │ │ │ bne 232b4 <__cxa_atexit@plt+0x16494> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r8, [r8, #2] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 232dc <__cxa_atexit@plt+0x164bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r8, #3] │ │ │ │ add r3, r7, #2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbec8 <__cxa_atexit@plt+0x3ef0a8> │ │ │ │ + b 3dc120 <__cxa_atexit@plt+0x3cf300> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rscseq ip, sp, #220, 24 @ 0xdc00 │ │ │ │ - rscseq ip, sp, #196, 24 @ 0xc400 │ │ │ │ + rscseq fp, sp, #220, 24 @ 0xdc00 │ │ │ │ + rscseq fp, sp, #196, 24 @ 0xc400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2330c <__cxa_atexit@plt+0x164ec> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r3, [pc, #16] @ 23324 <__cxa_atexit@plt+0x16504> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbec8 <__cxa_atexit@plt+0x3ef0a8> │ │ │ │ - rscseq ip, sp, #132, 24 @ 0x8400 │ │ │ │ - rscseq ip, sp, #232, 26 @ 0x3a00 │ │ │ │ + b 3dc120 <__cxa_atexit@plt+0x3cf300> │ │ │ │ + rscseq fp, sp, #132, 24 @ 0x8400 │ │ │ │ + rscseq fp, sp, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 23394 <__cxa_atexit@plt+0x16574> │ │ │ │ ldr r2, [pc, #84] @ 233a0 <__cxa_atexit@plt+0x16580> │ │ │ │ @@ -22870,36 +22870,36 @@ │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 233a8 <__cxa_atexit@plt+0x16588> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b dcba68 <__cxa_atexit@plt+0xdbec48> │ │ │ │ + b 1666114 <__cxa_atexit@plt+0x16592f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq pc, #192, 24 @ 0xc000 │ │ │ │ - tsteq pc, #160, 24 @ 0xa000 │ │ │ │ - rscseq ip, sp, #100, 26 @ 0x1900 │ │ │ │ + tsteq pc, #208, 24 @ 0xd000 │ │ │ │ + tsteq pc, #176, 24 @ 0xb000 │ │ │ │ + rscseq fp, sp, #100, 26 @ 0x1900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 233d8 <__cxa_atexit@plt+0x165b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b dcba68 <__cxa_atexit@plt+0xdbec48> │ │ │ │ - tsteq pc, #84, 24 @ 0x5400 │ │ │ │ - rscseq ip, sp, #32, 30 @ 0x80 │ │ │ │ + b 1666114 <__cxa_atexit@plt+0x16592f4> │ │ │ │ + tsteq pc, #100, 24 @ 0x6400 │ │ │ │ + rscseq fp, sp, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r6, r5, #24 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 23440 <__cxa_atexit@plt+0x16620> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -22915,54 +22915,54 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r1, [pc, #56] @ 23464 <__cxa_atexit@plt+0x16644> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - tsteq pc, #0, 24 │ │ │ │ + tsteq pc, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq ip, sp, #136, 28 @ 0x880 │ │ │ │ + rscseq fp, sp, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 23488 <__cxa_atexit@plt+0x16668> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b dc8798 <__cxa_atexit@plt+0xdbb978> │ │ │ │ + b 1662e44 <__cxa_atexit@plt+0x1656024> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq ip, sp, #100, 28 @ 0x640 │ │ │ │ + rscseq fp, sp, #100, 28 @ 0x640 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 234b4 <__cxa_atexit@plt+0x16694> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq ip, sp, #56, 28 @ 0x380 │ │ │ │ + rscseq fp, sp, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 234dc <__cxa_atexit@plt+0x166bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbef8 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + b 3dc150 <__cxa_atexit@plt+0x3cf330> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -22986,17 +22986,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 23564 <__cxa_atexit@plt+0x16744> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq pc, #56, 22 @ 0xe000 │ │ │ │ - tsteq pc, #44, 22 @ 0xb000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq pc, #72, 22 @ 0x12000 │ │ │ │ + tsteq pc, #60, 22 @ 0xf000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -23017,19 +23017,19 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 235e0 <__cxa_atexit@plt+0x167c0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq pc, #184, 20 @ 0xb8000 │ │ │ │ - tsteq pc, #180, 20 @ 0xb4000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq pc, #200, 20 @ 0xc8000 │ │ │ │ + tsteq pc, #196, 20 @ 0xc4000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rscseq ip, sp, #24, 26 @ 0x600 │ │ │ │ + rscseq fp, sp, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2363c <__cxa_atexit@plt+0x1681c> │ │ │ │ ldr lr, [pc, #64] @ 23648 <__cxa_atexit@plt+0x16828> │ │ │ │ @@ -23047,16 +23047,16 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq pc, #0, 20 │ │ │ │ - rscseq ip, sp, #172, 24 @ 0xac00 │ │ │ │ + tsteq pc, #16, 20 @ 0x10000 │ │ │ │ + rscseq fp, sp, #172, 24 @ 0xac00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #116 @ 0x74 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 237b4 <__cxa_atexit@plt+0x16994> │ │ │ │ @@ -23139,18 +23139,18 @@ │ │ │ │ sub r7, r6, #95 @ 0x5f │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ mov r3, #116 @ 0x74 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ - tsteq pc, #52, 18 @ 0xd0000 │ │ │ │ - rscseq ip, sp, #52, 22 @ 0xd000 │ │ │ │ + tsteq pc, #68, 18 @ 0x110000 │ │ │ │ + rscseq fp, sp, #52, 22 @ 0xd000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 238b4 <__cxa_atexit@plt+0x16a94> │ │ │ │ ldr lr, [pc, #232] @ 238d4 <__cxa_atexit@plt+0x16ab4> │ │ │ │ @@ -23208,20 +23208,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - tsteq pc, #28, 16 @ 0x1c0000 │ │ │ │ + tsteq pc, #44, 16 @ 0x2c0000 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - tsteq pc, #172, 14 @ 0x2b00000 │ │ │ │ - rscseq ip, sp, #24, 20 @ 0x18000 │ │ │ │ + tsteq pc, #188, 14 @ 0x2f00000 │ │ │ │ + rscseq fp, sp, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23980 <__cxa_atexit@plt+0x16b60> │ │ │ │ @@ -23254,18 +23254,18 @@ │ │ │ │ str r8, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - tsteq pc, #200, 12 @ 0xc800000 │ │ │ │ - rscseq ip, sp, #104, 18 @ 0x1a0000 │ │ │ │ + tsteq pc, #216, 12 @ 0xd800000 │ │ │ │ + rscseq fp, sp, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 239f4 <__cxa_atexit@plt+0x16bd4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -23280,25 +23280,25 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - tsteq pc, #72, 12 @ 0x4800000 │ │ │ │ - rscseq ip, sp, #228, 16 @ 0xe40000 │ │ │ │ + tsteq pc, #88, 12 @ 0x5800000 │ │ │ │ + rscseq fp, sp, #228, 16 @ 0xe40000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 23a9c <__cxa_atexit@plt+0x16c7c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -23322,26 +23322,26 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #200, 10 @ 0x32000000 │ │ │ │ - tsteq pc, #176, 10 @ 0x2c000000 │ │ │ │ + tsteq pc, #216, 10 @ 0x36000000 │ │ │ │ + tsteq pc, #192, 10 @ 0x30000000 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq ip, sp, #56, 16 @ 0x380000 │ │ │ │ + rscseq fp, sp, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub lr, r5, #20 │ │ │ │ cmp fp, lr │ │ │ │ bhi 23b48 <__cxa_atexit@plt+0x16d28> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -23365,26 +23365,26 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r3, #8] │ │ │ │ str ip, [r3, #12] │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r2, r8, r9} │ │ │ │ str sl, [r5, #-12] │ │ │ │ mov r5, lr │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #28, 10 @ 0x7000000 │ │ │ │ - tsteq pc, #8, 10 @ 0x2000000 │ │ │ │ + tsteq pc, #44, 10 @ 0xb000000 │ │ │ │ + tsteq pc, #24, 10 @ 0x6000000 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - rscseq ip, sp, #136, 14 @ 0x2200000 │ │ │ │ + rscseq fp, sp, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23c00 <__cxa_atexit@plt+0x16de0> │ │ │ │ ldr lr, [pc, #116] @ 23c08 <__cxa_atexit@plt+0x16de8> │ │ │ │ @@ -23416,15 +23416,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq ip, sp, #236, 12 @ 0xec00000 │ │ │ │ + rscseq fp, sp, #236, 12 @ 0xec00000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #28] @ 23c4c <__cxa_atexit@plt+0x16e2c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -23432,15 +23432,15 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 23c44 <__cxa_atexit@plt+0x16e24> │ │ │ │ b 23c5c <__cxa_atexit@plt+0x16e3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq ip, sp, #172, 12 @ 0xac00000 │ │ │ │ + rscseq fp, sp, #172, 12 @ 0xac00000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 23d24 <__cxa_atexit@plt+0x16f04> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -23484,40 +23484,40 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, r6, #8 │ │ │ │ stm r1, {r0, r8, r9} │ │ │ │ str lr, [r6, #-8] │ │ │ │ str r8, [r6, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r3, [pc, #76] @ 23d78 <__cxa_atexit@plt+0x16f58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #24]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #32 │ │ │ │ ldr r7, [pc, #20] @ 23d74 <__cxa_atexit@plt+0x16f54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ ldr sl, [sp, #4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - rscseq ip, sp, #124, 10 @ 0x1f000000 │ │ │ │ - tsteq pc, #88, 6 @ 0x60000001 │ │ │ │ + rscseq fp, sp, #124, 10 @ 0x1f000000 │ │ │ │ + tsteq pc, #104, 6 @ 0xa0000001 │ │ │ │ @ instruction: 0xffffeed4 │ │ │ │ @ instruction: 0xfffff01c │ │ │ │ - tsteq pc, #48, 6 @ 0xc0000000 │ │ │ │ + tsteq pc, #64, 6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 23e14 <__cxa_atexit@plt+0x16ff4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -23544,51 +23544,51 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ str r8, [r6, #-4] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 23e2c <__cxa_atexit@plt+0x1700c> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 23e48 <__cxa_atexit@plt+0x17028> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #108, 4 @ 0xc0000006 │ │ │ │ - rscseq ip, sp, #224, 4 │ │ │ │ + tsteq pc, #124, 4 @ 0xc0000007 │ │ │ │ + rscseq fp, sp, #224, 4 │ │ │ │ @ instruction: 0xffff9d1c │ │ │ │ @ instruction: 0xffff9ddc │ │ │ │ - tsteq pc, #60, 4 @ 0xc0000003 │ │ │ │ - rscseq ip, sp, #176, 8 @ 0xb0000000 │ │ │ │ + tsteq pc, #76, 4 @ 0xc0000004 │ │ │ │ + rscseq fp, sp, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23e88 <__cxa_atexit@plt+0x17068> │ │ │ │ ldr r2, [pc, #28] @ 23e98 <__cxa_atexit@plt+0x17078> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 23e9c <__cxa_atexit@plt+0x1707c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq ip, sp, #148, 8 @ 0x94000000 │ │ │ │ - rscseq ip, sp, #108, 8 @ 0x6c000000 │ │ │ │ + rscseq fp, sp, #148, 8 @ 0x94000000 │ │ │ │ + rscseq fp, sp, #108, 8 @ 0x6c000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23f50 <__cxa_atexit@plt+0x17130> │ │ │ │ @@ -23623,42 +23623,42 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str ip, [r3, #24] │ │ │ │ add lr, r3, #28 │ │ │ │ stm lr, {r0, r7, sl} │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff35c │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ @ instruction: 0xfffff390 │ │ │ │ @ instruction: 0xfffff2c8 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - tsteq pc, #44, 2 │ │ │ │ - rscseq ip, sp, #164, 6 @ 0x90000002 │ │ │ │ + tsteq pc, #60, 2 │ │ │ │ + rscseq fp, sp, #164, 6 @ 0x90000002 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23fa4 <__cxa_atexit@plt+0x17184> │ │ │ │ ldr r2, [pc, #28] @ 23fb4 <__cxa_atexit@plt+0x17194> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 23fb8 <__cxa_atexit@plt+0x17198> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - rscseq ip, sp, #120, 6 @ 0xe0000001 │ │ │ │ + rscseq fp, sp, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -23692,38 +23692,38 @@ │ │ │ │ ldr r9, [pc, r9] │ │ │ │ sub r1, r6, #7 │ │ │ │ str r9, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 240c0 <__cxa_atexit@plt+0x172a0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r3, #12 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #28] @ 240b4 <__cxa_atexit@plt+0x17294> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #84 @ 0x54 │ │ │ │ - tsteq pc, #60 @ 0x3c │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq pc, #100 @ 0x64 │ │ │ │ + tsteq pc, #76 @ 0x4c │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - rscseq fp, sp, #68, 8 @ 0x44000000 │ │ │ │ - tsteq pc, #120 @ 0x78 │ │ │ │ + rscseq sl, sp, #68, 8 @ 0x44000000 │ │ │ │ + tsteq pc, #136 @ 0x88 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -23740,25 +23740,25 @@ │ │ │ │ sub r1, r6, #7 │ │ │ │ str r8, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r3, [pc, #32] @ 2414c <__cxa_atexit@plt+0x1732c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq fp, sp, #104, 6 @ 0xa0000001 │ │ │ │ - tsteq pc, #156, 30 @ 0x270 │ │ │ │ - tsteq pc, #128, 30 @ 0x200 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq sl, sp, #104, 6 @ 0xa0000001 │ │ │ │ + tsteq pc, #172, 30 @ 0x2b0 │ │ │ │ + tsteq pc, #144, 30 @ 0x240 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -23771,23 +23771,23 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r2, r6, #7 │ │ │ │ stm r5, {r0, r2} │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r3, [pc, #24] @ 241c0 <__cxa_atexit@plt+0x173a0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #24, 30 @ 0x60 │ │ │ │ - tsteq pc, #0, 30 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq pc, #40, 30 @ 0xa0 │ │ │ │ + tsteq pc, #16, 30 @ 0x40 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2424c <__cxa_atexit@plt+0x1742c> │ │ │ │ @@ -23887,38 +23887,38 @@ │ │ │ │ ldr r9, [pc, r9] │ │ │ │ sub r1, r6, #7 │ │ │ │ str r9, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 243cc <__cxa_atexit@plt+0x175ac> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r3, #12 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #28] @ 243c0 <__cxa_atexit@plt+0x175a0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #72, 26 @ 0x1200 │ │ │ │ - tsteq pc, #48, 26 @ 0xc00 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq pc, #88, 26 @ 0x1600 │ │ │ │ + tsteq pc, #64, 26 @ 0x1000 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - rscseq fp, sp, #0, 18 │ │ │ │ - tsteq pc, #108, 26 @ 0x1b00 │ │ │ │ + rscseq sl, sp, #0, 18 │ │ │ │ + tsteq pc, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -23935,25 +23935,25 @@ │ │ │ │ sub r1, r6, #7 │ │ │ │ str r8, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r3, [pc, #32] @ 24458 <__cxa_atexit@plt+0x17638> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq fp, sp, #36, 16 @ 0x240000 │ │ │ │ - tsteq pc, #144, 24 @ 0x9000 │ │ │ │ - tsteq pc, #116, 24 @ 0x7400 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq sl, sp, #36, 16 @ 0x240000 │ │ │ │ + tsteq pc, #160, 24 @ 0xa000 │ │ │ │ + tsteq pc, #132, 24 @ 0x8400 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -23966,23 +23966,23 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r2, r6, #7 │ │ │ │ stm r5, {r0, r2} │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r3, [pc, #24] @ 244cc <__cxa_atexit@plt+0x176ac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #12, 24 @ 0xc00 │ │ │ │ - tsteq pc, #244, 22 @ 0x3d000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq pc, #28, 24 @ 0x1c00 │ │ │ │ + tsteq pc, #4, 24 @ 0x400 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24558 <__cxa_atexit@plt+0x17738> │ │ │ │ @@ -24041,15 +24041,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 242d4 <__cxa_atexit@plt+0x174b4> │ │ │ │ - rscseq fp, sp, #140, 26 @ 0x2300 │ │ │ │ + rscseq sl, sp, #140, 26 @ 0x2300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24634 <__cxa_atexit@plt+0x17814> │ │ │ │ ldr r2, [pc, #72] @ 2463c <__cxa_atexit@plt+0x1781c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -24064,21 +24064,21 @@ │ │ │ │ ldr r1, [pc, #44] @ 24648 <__cxa_atexit@plt+0x17828> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #3 │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 1bf64a4 <__cxa_atexit@plt+0x1be9684> │ │ │ │ + b 1ede278 <__cxa_atexit@plt+0x1ed1458> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, sp, #236, 12 @ 0xec00000 │ │ │ │ - tsteq pc, #24, 20 @ 0x18000 │ │ │ │ - tsteq pc, #200, 20 @ 0xc8000 │ │ │ │ - tsteq pc, #4, 20 @ 0x4000 │ │ │ │ + rscseq sl, sp, #236, 12 @ 0xec00000 │ │ │ │ + tsteq pc, #40, 20 @ 0x28000 │ │ │ │ + tsteq pc, #216, 20 @ 0xd8000 │ │ │ │ + tsteq pc, #20, 20 @ 0x14000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 246c8 <__cxa_atexit@plt+0x178a8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -24101,27 +24101,27 @@ │ │ │ │ ldr r0, [pc, #64] @ 246f0 <__cxa_atexit@plt+0x178d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, sp, #148, 10 @ 0x25000000 │ │ │ │ - tsteq pc, #144, 18 @ 0x240000 │ │ │ │ - tsteq pc, #240, 18 @ 0x3c0000 │ │ │ │ - tsteq pc, #212, 18 @ 0x350000 │ │ │ │ - rscseq fp, sp, #76, 24 @ 0x4c00 │ │ │ │ + rscseq sl, sp, #148, 10 @ 0x25000000 │ │ │ │ + tsteq pc, #160, 18 @ 0x280000 │ │ │ │ + tsteq pc, #0, 20 │ │ │ │ + tsteq pc, #228, 18 @ 0x390000 │ │ │ │ + rscseq sl, sp, #76, 24 @ 0x4c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24758 <__cxa_atexit@plt+0x17938> │ │ │ │ ldr r9, [pc, #76] @ 24760 <__cxa_atexit@plt+0x17940> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -24137,22 +24137,22 @@ │ │ │ │ add r2, r9, #2 │ │ │ │ str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ sub r2, r5, #16 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1bf6594 <__cxa_atexit@plt+0x1be9774> │ │ │ │ + b 1ede368 <__cxa_atexit@plt+0x1ed1548> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, sp, #32, 24 @ 0x2000 │ │ │ │ - tsteq pc, #244, 16 @ 0xf40000 │ │ │ │ - tsteq pc, #168, 18 @ 0x2a0000 │ │ │ │ - tsteq pc, #160, 18 @ 0x280000 │ │ │ │ - rscseq fp, sp, #208, 22 @ 0x34000 │ │ │ │ + rscseq sl, sp, #32, 24 @ 0x2000 │ │ │ │ + tsteq pc, #4, 18 @ 0x10000 │ │ │ │ + tsteq pc, #184, 18 @ 0x2e0000 │ │ │ │ + tsteq pc, #176, 18 @ 0x2c0000 │ │ │ │ + rscseq sl, sp, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 247d4 <__cxa_atexit@plt+0x179b4> │ │ │ │ ldr r9, [pc, #76] @ 247dc <__cxa_atexit@plt+0x179bc> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -24168,22 +24168,22 @@ │ │ │ │ add r2, r9, #2 │ │ │ │ str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ sub r2, r5, #16 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1bf6594 <__cxa_atexit@plt+0x1be9774> │ │ │ │ + b 1ede368 <__cxa_atexit@plt+0x1ed1548> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, sp, #164, 22 @ 0x29000 │ │ │ │ - tsteq pc, #120, 16 @ 0x780000 │ │ │ │ - tsteq pc, #44, 18 @ 0xb0000 │ │ │ │ - tsteq pc, #36, 18 @ 0x90000 │ │ │ │ - rscseq fp, sp, #84, 22 @ 0x15000 │ │ │ │ + rscseq sl, sp, #164, 22 @ 0x29000 │ │ │ │ + tsteq pc, #136, 16 @ 0x880000 │ │ │ │ + tsteq pc, #60, 18 @ 0xf0000 │ │ │ │ + tsteq pc, #52, 18 @ 0xd0000 │ │ │ │ + rscseq sl, sp, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24850 <__cxa_atexit@plt+0x17a30> │ │ │ │ ldr r9, [pc, #76] @ 24858 <__cxa_atexit@plt+0x17a38> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -24199,22 +24199,22 @@ │ │ │ │ add r2, r9, #2 │ │ │ │ str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ sub r2, r5, #16 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1bf6594 <__cxa_atexit@plt+0x1be9774> │ │ │ │ + b 1ede368 <__cxa_atexit@plt+0x1ed1548> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, sp, #40, 22 @ 0xa000 │ │ │ │ - tsteq pc, #252, 14 @ 0x3f00000 │ │ │ │ - tsteq pc, #176, 16 @ 0xb00000 │ │ │ │ - tsteq pc, #168, 16 @ 0xa80000 │ │ │ │ - rscseq fp, sp, #212, 20 @ 0xd4000 │ │ │ │ + rscseq sl, sp, #40, 22 @ 0xa000 │ │ │ │ + tsteq pc, #12, 16 @ 0xc0000 │ │ │ │ + tsteq pc, #192, 16 @ 0xc00000 │ │ │ │ + tsteq pc, #184, 16 @ 0xb80000 │ │ │ │ + rscseq sl, sp, #212, 20 @ 0xd4000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 248c8 <__cxa_atexit@plt+0x17aa8> │ │ │ │ ldr r3, [pc, #68] @ 248d0 <__cxa_atexit@plt+0x17ab0> │ │ │ │ @@ -24233,15 +24233,15 @@ │ │ │ │ b 248e0 <__cxa_atexit@plt+0x17ac0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq fp, sp, #108, 20 @ 0x6c000 │ │ │ │ + rscseq sl, sp, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 24984 <__cxa_atexit@plt+0x17b64> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -24276,44 +24276,44 @@ │ │ │ │ str sl, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ str lr, [r6, #-8] │ │ │ │ str r8, [r6, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r3, [pc, #80] @ 249dc <__cxa_atexit@plt+0x17bbc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 249a4 <__cxa_atexit@plt+0x17b84> │ │ │ │ b 24a00 <__cxa_atexit@plt+0x17be0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r2, #12 │ │ │ │ ldr r7, [pc, #20] @ 249e4 <__cxa_atexit@plt+0x17bc4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - rscseq fp, sp, #12, 18 @ 0x30000 │ │ │ │ + rscseq sl, sp, #12, 18 @ 0x30000 │ │ │ │ @ instruction: 0xffffe274 │ │ │ │ @ instruction: 0xffffe3bc │ │ │ │ - tsteq pc, #208, 12 @ 0xd000000 │ │ │ │ - rscseq fp, sp, #76, 18 @ 0x130000 │ │ │ │ + tsteq pc, #224, 12 @ 0xe000000 │ │ │ │ + rscseq sl, sp, #76, 18 @ 0x130000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 24a58 <__cxa_atexit@plt+0x17c38> │ │ │ │ ldr r3, [pc, #284] @ 24b30 <__cxa_atexit@plt+0x17d10> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -24367,38 +24367,38 @@ │ │ │ │ str sl, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ str lr, [r6, #-8] │ │ │ │ str r8, [r6, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r2, #12 │ │ │ │ ldr r7, [pc, #16] @ 24b2c <__cxa_atexit@plt+0x17d0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - rscseq fp, sp, #192, 14 @ 0x3000000 │ │ │ │ + rscseq sl, sp, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0xffffe108 │ │ │ │ @ instruction: 0xffffe250 │ │ │ │ - tsteq pc, #100, 10 @ 0x19000000 │ │ │ │ - rscseq fp, sp, #248, 14 @ 0x3e00000 │ │ │ │ + tsteq pc, #116, 10 @ 0x1d000000 │ │ │ │ + rscseq sl, sp, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 24b90 <__cxa_atexit@plt+0x17d70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -24410,28 +24410,28 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 24b88 <__cxa_atexit@plt+0x17d68> │ │ │ │ b 24bd8 <__cxa_atexit@plt+0x17db8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq fp, sp, #168, 14 @ 0x2a00000 │ │ │ │ + rscseq sl, sp, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 24bc8 <__cxa_atexit@plt+0x17da8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 24bc0 <__cxa_atexit@plt+0x17da0> │ │ │ │ b 24bd8 <__cxa_atexit@plt+0x17db8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq fp, sp, #116, 14 @ 0x1d00000 │ │ │ │ + rscseq sl, sp, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 24c98 <__cxa_atexit@plt+0x17e78> │ │ │ │ @@ -24439,15 +24439,15 @@ │ │ │ │ mov r0, #153 @ 0x99 │ │ │ │ orr r0, r0, #256 @ 0x100 │ │ │ │ cmp r2, r0 │ │ │ │ bne 24c10 <__cxa_atexit@plt+0x17df0> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r2, #12]! │ │ │ │ ldr lr, [pc, #160] @ 24cc0 <__cxa_atexit@plt+0x17ea0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [r2, #-8] │ │ │ │ ldr r0, [r2, #-4] │ │ │ │ ldr sl, [r2, #4] │ │ │ │ @@ -24473,31 +24473,31 @@ │ │ │ │ str r0, [r5, #20] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r8, [r3, #-4] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r2, #12 │ │ │ │ ldr r7, [pc, #12] @ 24cc4 <__cxa_atexit@plt+0x17ea4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ - rscseq fp, sp, #36, 12 @ 0x2400000 │ │ │ │ + rscseq sl, sp, #36, 12 @ 0x2400000 │ │ │ │ @ instruction: 0xffffdf5c │ │ │ │ @ instruction: 0xffffe0a4 │ │ │ │ - tsteq pc, #184, 6 @ 0xe0000002 │ │ │ │ - rscseq fp, sp, #4, 10 @ 0x1000000 │ │ │ │ + tsteq pc, #200, 6 @ 0x20000003 │ │ │ │ + rscseq sl, sp, #4, 10 @ 0x1000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24d58 <__cxa_atexit@plt+0x17f38> │ │ │ │ ldr r2, [pc, #152] @ 24d8c <__cxa_atexit@plt+0x17f6c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -24521,37 +24521,37 @@ │ │ │ │ add r0, r0, #1 │ │ │ │ add r3, r3, #1 │ │ │ │ str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 24d94 <__cxa_atexit@plt+0x17f74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #40] @ 24d98 <__cxa_atexit@plt+0x17f78> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #36] @ 24d9c <__cxa_atexit@plt+0x17f7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #1 │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, sp, #200, 4 @ 0x8000000c │ │ │ │ - tsteq pc, #20, 6 @ 0x50000000 │ │ │ │ - rscseq fp, sp, #120, 8 @ 0x78000000 │ │ │ │ - rscseq sl, sp, #184, 28 @ 0xb80 │ │ │ │ - tsteq pc, #172, 4 @ 0xc000000a │ │ │ │ - rscseq sl, sp, #0, 30 │ │ │ │ + rscseq sl, sp, #200, 4 @ 0x8000000c │ │ │ │ + tsteq pc, #36, 6 @ 0x90000000 │ │ │ │ + rscseq sl, sp, #120, 8 @ 0x78000000 │ │ │ │ + rscseq r9, sp, #184, 28 @ 0xb80 │ │ │ │ + tsteq pc, #188, 4 @ 0xc000000b │ │ │ │ + rscseq r9, sp, #0, 30 │ │ │ │ @ instruction: 0xffffac98 │ │ │ │ - tsteq pc, #236, 4 @ 0xc000000e │ │ │ │ - rscseq fp, sp, #44, 8 @ 0x2c000000 │ │ │ │ + tsteq pc, #252, 4 @ 0xc000000f │ │ │ │ + rscseq sl, sp, #44, 8 @ 0x2c000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub sl, r5, #20 │ │ │ │ cmp fp, sl │ │ │ │ bhi 24e28 <__cxa_atexit@plt+0x18008> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -24573,26 +24573,26 @@ │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r5, #-12] │ │ │ │ mov r5, sl │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - tsteq pc, #44, 4 @ 0xc0000002 │ │ │ │ - tsteq pc, #24, 4 @ 0x80000001 │ │ │ │ - rscseq fp, sp, #136, 6 @ 0x20000002 │ │ │ │ + tsteq pc, #60, 4 @ 0xc0000003 │ │ │ │ + tsteq pc, #40, 4 @ 0x80000002 │ │ │ │ + rscseq sl, sp, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub lr, r5, #20 │ │ │ │ cmp fp, lr │ │ │ │ bhi 24ed8 <__cxa_atexit@plt+0x180b8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -24617,26 +24617,26 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r9, [r5, #-12] │ │ │ │ mov r5, lr │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #144, 2 @ 0x24 │ │ │ │ - tsteq pc, #120, 2 │ │ │ │ + tsteq pc, #160, 2 @ 0x28 │ │ │ │ + tsteq pc, #136, 2 @ 0x22 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - rscseq fp, sp, #76, 8 @ 0x4c000000 │ │ │ │ + rscseq sl, sp, #76, 8 @ 0x4c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -24665,41 +24665,41 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ ldr r2, [pc, #40] @ 24fb0 <__cxa_atexit@plt+0x18190> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #36]! @ 0x24 │ │ │ │ sub r9, r6, #43 @ 0x2b │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff708 │ │ │ │ @ instruction: 0xfffff920 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - rscseq fp, sp, #184, 6 @ 0xe0000002 │ │ │ │ + rscseq sl, sp, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24fe4 <__cxa_atexit@plt+0x181c4> │ │ │ │ ldr r3, [pc, #28] @ 24ff4 <__cxa_atexit@plt+0x181d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 24ff8 <__cxa_atexit@plt+0x181d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq fp, sp, #156, 6 @ 0x70000002 │ │ │ │ - rscseq fp, sp, #116, 6 @ 0xd0000001 │ │ │ │ + rscseq sl, sp, #156, 6 @ 0x70000002 │ │ │ │ + rscseq sl, sp, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2505c <__cxa_atexit@plt+0x1823c> │ │ │ │ @@ -24714,32 +24714,32 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ sub r0, r6, #3 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r5, #-8]! │ │ │ │ - b 1bf6424 <__cxa_atexit@plt+0x1be9604> │ │ │ │ + b 1ede1f8 <__cxa_atexit@plt+0x1ed13d8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff1a8 │ │ │ │ @ instruction: 0xffffef98 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq fp, sp, #252, 4 @ 0xc000000f │ │ │ │ + rscseq sl, sp, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 25098 <__cxa_atexit@plt+0x18278> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 1bf6514 <__cxa_atexit@plt+0x1be96f4> │ │ │ │ + b 1ede2e8 <__cxa_atexit@plt+0x1ed14c8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rscseq fp, sp, #212, 4 @ 0x4000000d │ │ │ │ + rscseq sl, sp, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25128 <__cxa_atexit@plt+0x18308> │ │ │ │ @@ -24768,64 +24768,64 @@ │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ sub r7, r6, #27 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff518 │ │ │ │ @ instruction: 0xfffff204 │ │ │ │ @ instruction: 0xfffff404 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - rscseq fp, sp, #56, 4 @ 0x80000003 │ │ │ │ + rscseq sl, sp, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25174 <__cxa_atexit@plt+0x18354> │ │ │ │ ldr r3, [pc, #32] @ 25188 <__cxa_atexit@plt+0x18368> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #16] @ 2518c <__cxa_atexit@plt+0x1836c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - rscseq fp, sp, #12, 4 @ 0xc0000000 │ │ │ │ + rscseq sl, sp, #12, 4 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 251e4 <__cxa_atexit@plt+0x183c4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 251dc <__cxa_atexit@plt+0x183bc> │ │ │ │ ldr r3, [pc, #44] @ 251ec <__cxa_atexit@plt+0x183cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 251f0 <__cxa_atexit@plt+0x183d0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b c7661c <__cxa_atexit@plt+0xc697fc> │ │ │ │ + b 1b94a0c <__cxa_atexit@plt+0x1b87bec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #108, 28 @ 0x6c0 │ │ │ │ - tsteq pc, #12, 30 @ 0x30 │ │ │ │ - rscseq fp, sp, #172, 2 @ 0x2b │ │ │ │ + tsteq pc, #124, 28 @ 0x7c0 │ │ │ │ + tsteq pc, #28, 30 @ 0x70 │ │ │ │ + rscseq sl, sp, #172, 2 @ 0x2b │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2525c <__cxa_atexit@plt+0x1843c> │ │ │ │ ldr r2, [pc, #80] @ 25264 <__cxa_atexit@plt+0x18444> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -24839,37 +24839,37 @@ │ │ │ │ beq 25250 <__cxa_atexit@plt+0x18430> │ │ │ │ ldr r8, [pc, #48] @ 2526c <__cxa_atexit@plt+0x1844c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr sl, [r7, #11] │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r9, [pc, #36] @ 25270 <__cxa_atexit@plt+0x18450> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fbf00 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ + b 3dc158 <__cxa_atexit@plt+0x3cf338> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq pc, #248, 26 @ 0x3e00 │ │ │ │ - rscseq fp, sp, #92, 2 │ │ │ │ - tsteq pc, #128, 28 @ 0x800 │ │ │ │ - rscseq fp, sp, #44, 2 │ │ │ │ + tsteq pc, #8, 28 @ 0x80 │ │ │ │ + rscseq sl, sp, #92, 2 │ │ │ │ + tsteq pc, #144, 28 @ 0x900 │ │ │ │ + rscseq sl, sp, #44, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #20] @ 2529c <__cxa_atexit@plt+0x1847c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr sl, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r9, [pc, #8] @ 252a0 <__cxa_atexit@plt+0x18480> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fbf00 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ - rscseq fp, sp, #16, 2 │ │ │ │ - tsteq pc, #52, 28 @ 0x340 │ │ │ │ - rscseq fp, sp, #248 @ 0xf8 │ │ │ │ + b 3dc158 <__cxa_atexit@plt+0x3cf338> │ │ │ │ + rscseq sl, sp, #16, 2 │ │ │ │ + tsteq pc, #68, 28 @ 0x440 │ │ │ │ + rscseq sl, sp, #248 @ 0xf8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 252f0 <__cxa_atexit@plt+0x184d0> │ │ │ │ ldr r3, [pc, #48] @ 252f8 <__cxa_atexit@plt+0x184d8> │ │ │ │ @@ -24883,15 +24883,15 @@ │ │ │ │ b 25308 <__cxa_atexit@plt+0x184e8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq fp, sp, #164 @ 0xa4 │ │ │ │ + rscseq sl, sp, #164 @ 0xa4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #220] @ 253f8 <__cxa_atexit@plt+0x185d8> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -24932,36 +24932,36 @@ │ │ │ │ str r0, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ add lr, r6, #28 │ │ │ │ stm lr, {r1, r6, r9} │ │ │ │ add lr, r6, #40 @ 0x28 │ │ │ │ stm lr, {r2, sl, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r2, [pc, #32] @ 253fc <__cxa_atexit@plt+0x185dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - tsteq pc, #168, 24 @ 0xa800 │ │ │ │ + tsteq pc, #184, 24 @ 0xb800 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - tsteq pc, #40, 26 @ 0xa00 │ │ │ │ - tsteq pc, #112, 26 @ 0x1c00 │ │ │ │ - tsteq pc, #12, 26 @ 0x300 │ │ │ │ - tsteq pc, #0, 26 │ │ │ │ - rscseq sl, sp, #140, 30 @ 0x230 │ │ │ │ + tsteq pc, #56, 26 @ 0xe00 │ │ │ │ + tsteq pc, #128, 26 @ 0x2000 │ │ │ │ + tsteq pc, #28, 26 @ 0x700 │ │ │ │ + tsteq pc, #16, 26 @ 0x400 │ │ │ │ + rscseq r9, sp, #140, 30 @ 0x230 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 254b4 <__cxa_atexit@plt+0x18694> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -24992,31 +24992,31 @@ │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ str r6, [r6, #32] │ │ │ │ ldr r1, [pc, #72] @ 254ec <__cxa_atexit@plt+0x186cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add lr, r6, #36 @ 0x24 │ │ │ │ stm lr, {r1, r2, sl, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r2, [pc, #24] @ 254d8 <__cxa_atexit@plt+0x186b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #196, 22 @ 0x31000 │ │ │ │ - tsteq pc, #60, 24 @ 0x3c00 │ │ │ │ - tsteq pc, #132, 24 @ 0x8400 │ │ │ │ - tsteq pc, #28, 24 @ 0x1c00 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq pc, #212, 22 @ 0x35000 │ │ │ │ + tsteq pc, #76, 24 @ 0x4c00 │ │ │ │ + tsteq pc, #148, 24 @ 0x9400 │ │ │ │ + tsteq pc, #44, 24 @ 0x2c00 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - tsteq pc, #240, 22 @ 0x3c000 │ │ │ │ - rscseq sl, sp, #232, 24 @ 0xe800 │ │ │ │ + tsteq pc, #0, 24 │ │ │ │ + rscseq r9, sp, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25574 <__cxa_atexit@plt+0x18754> │ │ │ │ ldr r2, [pc, #152] @ 255a8 <__cxa_atexit@plt+0x18788> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -25040,55 +25040,55 @@ │ │ │ │ add r0, r0, #1 │ │ │ │ add r3, r3, #1 │ │ │ │ str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 255b0 <__cxa_atexit@plt+0x18790> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #40] @ 255b4 <__cxa_atexit@plt+0x18794> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #36] @ 255b8 <__cxa_atexit@plt+0x18798> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #1 │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, sp, #172, 20 @ 0xac000 │ │ │ │ - tsteq pc, #248, 20 @ 0xf8000 │ │ │ │ - rscseq sl, sp, #92, 24 @ 0x5c00 │ │ │ │ - rscseq sl, sp, #112, 12 @ 0x7000000 │ │ │ │ - tsteq pc, #144, 20 @ 0x90000 │ │ │ │ - rscseq sl, sp, #184, 12 @ 0xb800000 │ │ │ │ + rscseq r9, sp, #172, 20 @ 0xac000 │ │ │ │ + tsteq pc, #8, 22 @ 0x2000 │ │ │ │ + rscseq r9, sp, #92, 24 @ 0x5c00 │ │ │ │ + rscseq r9, sp, #112, 12 @ 0x7000000 │ │ │ │ + tsteq pc, #160, 20 @ 0xa0000 │ │ │ │ + rscseq r9, sp, #184, 12 @ 0xb800000 │ │ │ │ @ instruction: 0xffffa47c │ │ │ │ - tsteq pc, #208, 20 @ 0xd0000 │ │ │ │ - rscseq sl, sp, #228, 26 @ 0x3900 │ │ │ │ + tsteq pc, #224, 20 @ 0xe0000 │ │ │ │ + rscseq r9, sp, #228, 26 @ 0x3900 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 255f8 <__cxa_atexit@plt+0x187d8> │ │ │ │ ldr r2, [pc, #28] @ 25608 <__cxa_atexit@plt+0x187e8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 2560c <__cxa_atexit@plt+0x187ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq sl, sp, #200, 26 @ 0x3200 │ │ │ │ - rscseq sl, sp, #160, 26 @ 0x2800 │ │ │ │ + rscseq r9, sp, #200, 26 @ 0x3200 │ │ │ │ + rscseq r9, sp, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2567c <__cxa_atexit@plt+0x1885c> │ │ │ │ @@ -25106,39 +25106,39 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - tsteq pc, #216, 18 @ 0x360000 │ │ │ │ - rscseq sl, sp, #40, 26 @ 0xa00 │ │ │ │ + tsteq pc, #232, 18 @ 0x3a0000 │ │ │ │ + rscseq r9, sp, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 256c4 <__cxa_atexit@plt+0x188a4> │ │ │ │ ldr r2, [pc, #28] @ 256d4 <__cxa_atexit@plt+0x188b4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 256d8 <__cxa_atexit@plt+0x188b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - rscseq sl, sp, #252, 24 @ 0xfc00 │ │ │ │ + rscseq r9, sp, #252, 24 @ 0xfc00 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 25768 <__cxa_atexit@plt+0x18948> │ │ │ │ andeq r0, r4, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -25159,15 +25159,15 @@ │ │ │ │ add r0, r2, r0 │ │ │ │ add r8, r0, #1 │ │ │ │ mov r7, lr │ │ │ │ b 25768 <__cxa_atexit@plt+0x18948> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #0, 18 │ │ │ │ + tsteq pc, #16, 18 @ 0x40000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #28 │ │ │ │ @@ -25257,31 +25257,31 @@ │ │ │ │ ldr r7, [pc, #56] @ 258f8 <__cxa_atexit@plt+0x18ad8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ ldr r7, [pc, #28] @ 258fc <__cxa_atexit@plt+0x18adc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - tsteq pc, #236, 14 @ 0x3b00000 │ │ │ │ - tsteq pc, #212, 14 @ 0x3500000 │ │ │ │ - tsteq pc, #128, 16 @ 0x800000 │ │ │ │ - tsteq pc, #84, 16 @ 0x540000 │ │ │ │ - tsteq pc, #124, 16 @ 0x7c0000 │ │ │ │ + tsteq pc, #252, 14 @ 0x3f00000 │ │ │ │ + tsteq pc, #228, 14 @ 0x3900000 │ │ │ │ + tsteq pc, #144, 16 @ 0x900000 │ │ │ │ + tsteq pc, #100, 16 @ 0x640000 │ │ │ │ + tsteq pc, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -25305,18 +25305,18 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 259a4 <__cxa_atexit@plt+0x18b84> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ - tsteq pc, #8, 14 @ 0x200000 │ │ │ │ - tsteq pc, #220, 12 @ 0xdc00000 │ │ │ │ - tsteq pc, #4, 14 @ 0x100000 │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ + tsteq pc, #24, 14 @ 0x600000 │ │ │ │ + tsteq pc, #236, 12 @ 0xec00000 │ │ │ │ + tsteq pc, #20, 14 @ 0x500000 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r7, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #24] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ @@ -25348,18 +25348,18 @@ │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 25a50 <__cxa_atexit@plt+0x18c30> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ + tsteq pc, #104, 12 @ 0x6800000 │ │ │ │ tsteq pc, #88, 12 @ 0x5800000 │ │ │ │ - tsteq pc, #72, 12 @ 0x4800000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ andeq r0, r3, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -25393,26 +25393,26 @@ │ │ │ │ b 25ae4 <__cxa_atexit@plt+0x18cc4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 25af8 <__cxa_atexit@plt+0x18cd8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #96, 10 @ 0x18000000 │ │ │ │ - rscseq sl, sp, #236, 16 @ 0xec0000 │ │ │ │ + tsteq pc, #112, 10 @ 0x1c000000 │ │ │ │ + rscseq r9, sp, #236, 16 @ 0xec0000 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 25b74 <__cxa_atexit@plt+0x18d54> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 25b68 <__cxa_atexit@plt+0x18d48> │ │ │ │ ldr r7, [pc, #132] @ 25bb8 <__cxa_atexit@plt+0x18d98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r8, #-8] │ │ │ │ str r0, [r8, #-4] │ │ │ │ sub r7, r8, #12 │ │ │ │ @@ -25421,15 +25421,15 @@ │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 25b88 <__cxa_atexit@plt+0x18d68> │ │ │ │ ldr r7, [pc, #100] @ 25bc4 <__cxa_atexit@plt+0x18da4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf10 <__cxa_atexit@plt+0x3ef0f0> │ │ │ │ + b 3dc168 <__cxa_atexit@plt+0x3cf348> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -25442,18 +25442,18 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ mov sl, #0 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #248, 8 @ 0xf8000000 │ │ │ │ - rscseq sl, sp, #64, 16 @ 0x400000 │ │ │ │ - tsteq pc, #160, 8 @ 0xa0000000 │ │ │ │ - tsteq pc, #196, 8 @ 0xc4000000 │ │ │ │ + tsteq pc, #8, 10 @ 0x2000000 │ │ │ │ + rscseq r9, sp, #64, 16 @ 0x400000 │ │ │ │ + tsteq pc, #176, 8 @ 0xb0000000 │ │ │ │ + tsteq pc, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -25484,28 +25484,28 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ mov r8, lr │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ b 25c74 <__cxa_atexit@plt+0x18e54> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #124, 8 @ 0x7c000000 │ │ │ │ + tsteq pc, #140, 8 @ 0x8c000000 │ │ │ │ + tsteq pc, #132, 8 @ 0x84000000 │ │ │ │ + tsteq pc, #120, 8 @ 0x78000000 │ │ │ │ tsteq pc, #116, 8 @ 0x74000000 │ │ │ │ - tsteq pc, #104, 8 @ 0x68000000 │ │ │ │ - tsteq pc, #100, 8 @ 0x64000000 │ │ │ │ - tsteq pc, #20, 8 @ 0x14000000 │ │ │ │ - rscseq sl, sp, #100, 14 @ 0x1900000 │ │ │ │ + tsteq pc, #36, 8 @ 0x24000000 │ │ │ │ + rscseq r9, sp, #100, 14 @ 0x1900000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 25d04 <__cxa_atexit@plt+0x18ee4> │ │ │ │ ldr r2, [pc, #88] @ 25d10 <__cxa_atexit@plt+0x18ef0> │ │ │ │ @@ -25522,41 +25522,41 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #52] @ 25d1c <__cxa_atexit@plt+0x18efc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #48] @ 25d20 <__cxa_atexit@plt+0x18f00> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf00 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ + b 3dc158 <__cxa_atexit@plt+0x3cf338> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq pc, #84, 6 @ 0x50000001 │ │ │ │ + tsteq pc, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rscseq sl, sp, #176, 12 @ 0xb000000 │ │ │ │ - rscseq sl, sp, #128 @ 0x80 │ │ │ │ - rscseq sl, sp, #212, 12 @ 0xd400000 │ │ │ │ + rscseq r9, sp, #176, 12 @ 0xb000000 │ │ │ │ + rscseq r9, sp, #128 @ 0x80 │ │ │ │ + rscseq r9, sp, #212, 12 @ 0xd400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 25d54 <__cxa_atexit@plt+0x18f34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #24] @ 25d58 <__cxa_atexit@plt+0x18f38> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #20] @ 25d5c <__cxa_atexit@plt+0x18f3c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf00 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ + b 3dc158 <__cxa_atexit@plt+0x3cf338> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq sl, sp, #88, 12 @ 0x5800000 │ │ │ │ - rscseq sl, sp, #40 @ 0x28 │ │ │ │ - rscseq sl, sp, #116, 12 @ 0x7400000 │ │ │ │ + rscseq r9, sp, #88, 12 @ 0x5800000 │ │ │ │ + rscseq r9, sp, #40 @ 0x28 │ │ │ │ + rscseq r9, sp, #116, 12 @ 0x7400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 25de4 <__cxa_atexit@plt+0x18fc4> │ │ │ │ ldr r3, [pc, #200] @ 25e48 <__cxa_atexit@plt+0x19028> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -25607,18 +25607,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq pc, #24, 4 @ 0x80000001 │ │ │ │ - rscseq sl, sp, #164, 10 @ 0x29000000 │ │ │ │ - rscseq sl, sp, #240, 10 @ 0x3c000000 │ │ │ │ - rscseq sl, sp, #228, 10 @ 0x39000000 │ │ │ │ + tsteq pc, #40, 4 @ 0x80000002 │ │ │ │ + rscseq r9, sp, #164, 10 @ 0x29000000 │ │ │ │ + rscseq r9, sp, #240, 10 @ 0x3c000000 │ │ │ │ + rscseq r9, sp, #228, 10 @ 0x39000000 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ @@ -25654,16 +25654,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 25f0c <__cxa_atexit@plt+0x190ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #84, 2 │ │ │ │ - rscseq sl, sp, #224, 8 @ 0xe0000000 │ │ │ │ + tsteq pc, #100, 2 │ │ │ │ + rscseq r9, sp, #224, 8 @ 0xe0000000 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 25fcc <__cxa_atexit@plt+0x191ac> │ │ │ │ @@ -25710,18 +25710,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq pc, #212 @ 0xd4 │ │ │ │ - tsteq pc, #148 @ 0x94 │ │ │ │ + tsteq pc, #228 @ 0xe4 │ │ │ │ + tsteq pc, #164 @ 0xa4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2606c <__cxa_atexit@plt+0x1924c> │ │ │ │ @@ -25745,16 +25745,16 @@ │ │ │ │ str r8, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #228, 30 @ 0x390 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq lr, #244, 30 @ p-variant is OBSOLETE @ 0x3d0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 26104 <__cxa_atexit@plt+0x192e4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -25780,27 +25780,27 @@ │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, #64] @ 26130 <__cxa_atexit@plt+0x19310> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2, r5} │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - tsteq pc, #96, 30 @ 0x180 │ │ │ │ - tsteq pc, #176, 30 @ 0x2c0 │ │ │ │ - tsteq pc, #164, 30 @ 0x290 │ │ │ │ - tsteq pc, #160, 30 @ 0x280 │ │ │ │ + tstpeq lr, #112, 30 @ p-variant is OBSOLETE @ 0x1c0 │ │ │ │ + tstpeq lr, #192, 30 @ p-variant is OBSOLETE @ 0x300 │ │ │ │ + tstpeq lr, #180, 30 @ p-variant is OBSOLETE @ 0x2d0 │ │ │ │ + tstpeq lr, #176, 30 @ p-variant is OBSOLETE @ 0x2c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26188 <__cxa_atexit@plt+0x19368> │ │ │ │ ldr r3, [pc, #60] @ 26190 <__cxa_atexit@plt+0x19370> │ │ │ │ @@ -25853,33 +25853,33 @@ │ │ │ │ str r6, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr r3, [pc, #32] @ 26264 <__cxa_atexit@plt+0x19444> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq pc, #64, 28 @ 0x400 │ │ │ │ + tstpeq lr, #80, 28 @ p-variant is OBSOLETE @ 0x500 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - tsteq pc, #44, 28 @ 0x2c0 │ │ │ │ + tstpeq lr, #60, 28 @ p-variant is OBSOLETE @ 0x3c0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 262e0 <__cxa_atexit@plt+0x194c0> │ │ │ │ @@ -25899,29 +25899,29 @@ │ │ │ │ str r6, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ str r0, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r3, [pc, #32] @ 26308 <__cxa_atexit@plt+0x194e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #156, 26 @ 0x2700 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq lr, #172, 26 @ p-variant is OBSOLETE @ 0x2b00 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - tsteq pc, #116, 26 @ 0x1d00 │ │ │ │ - rscseq sl, sp, #208 @ 0xd0 │ │ │ │ + tstpeq lr, #132, 26 @ p-variant is OBSOLETE @ 0x2100 │ │ │ │ + rscseq r9, sp, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 26384 <__cxa_atexit@plt+0x19564> │ │ │ │ ldr r2, [pc, #88] @ 26390 <__cxa_atexit@plt+0x19570> │ │ │ │ @@ -25938,41 +25938,41 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #52] @ 2639c <__cxa_atexit@plt+0x1957c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #48] @ 263a0 <__cxa_atexit@plt+0x19580> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf00 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ + b 3dc158 <__cxa_atexit@plt+0x3cf338> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq pc, #212, 24 @ 0xd400 │ │ │ │ + tstpeq lr, #228, 24 @ p-variant is OBSOLETE @ 0xe400 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rscseq sl, sp, #48 @ 0x30 │ │ │ │ - rscseq r9, sp, #220, 18 @ 0x370000 │ │ │ │ - rscseq sl, sp, #64 @ 0x40 │ │ │ │ + rscseq r9, sp, #48 @ 0x30 │ │ │ │ + rscseq r8, sp, #220, 18 @ 0x370000 │ │ │ │ + rscseq r9, sp, #64 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 263d4 <__cxa_atexit@plt+0x195b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #24] @ 263d8 <__cxa_atexit@plt+0x195b8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #20] @ 263dc <__cxa_atexit@plt+0x195bc> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf00 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ + b 3dc158 <__cxa_atexit@plt+0x3cf338> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r9, sp, #216, 30 @ 0x360 │ │ │ │ - rscseq r9, sp, #132, 18 @ 0x210000 │ │ │ │ - rscseq r9, sp, #244, 30 @ 0x3d0 │ │ │ │ + rscseq r8, sp, #216, 30 @ 0x360 │ │ │ │ + rscseq r8, sp, #132, 18 @ 0x210000 │ │ │ │ + rscseq r8, sp, #244, 30 @ 0x3d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 26464 <__cxa_atexit@plt+0x19644> │ │ │ │ ldr r3, [pc, #200] @ 264c8 <__cxa_atexit@plt+0x196a8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -26023,18 +26023,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq pc, #152, 22 @ 0x26000 │ │ │ │ - rscseq r9, sp, #36, 30 @ 0x90 │ │ │ │ - rscseq r9, sp, #112, 30 @ 0x1c0 │ │ │ │ - rscseq r9, sp, #100, 30 @ 0x190 │ │ │ │ + tstpeq lr, #168, 22 @ p-variant is OBSOLETE @ 0x2a000 │ │ │ │ + rscseq r8, sp, #36, 30 @ 0x90 │ │ │ │ + rscseq r8, sp, #112, 30 @ 0x1c0 │ │ │ │ + rscseq r8, sp, #100, 30 @ 0x190 │ │ │ │ @ instruction: 0xfffff318 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ @@ -26070,18 +26070,18 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 2658c <__cxa_atexit@plt+0x1976c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #212, 20 @ 0xd4000 │ │ │ │ - rscseq r9, sp, #96, 28 @ 0x600 │ │ │ │ + tstpeq lr, #228, 20 @ p-variant is OBSOLETE @ 0xe4000 │ │ │ │ + rscseq r8, sp, #96, 28 @ 0x600 │ │ │ │ @ instruction: 0xfffff23c │ │ │ │ - rscseq r9, sp, #80, 28 @ 0x500 │ │ │ │ + rscseq r8, sp, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 26664 <__cxa_atexit@plt+0x19844> │ │ │ │ ldr lr, [pc, #204] @ 26684 <__cxa_atexit@plt+0x19864> │ │ │ │ @@ -26132,20 +26132,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq pc, #80, 20 @ 0x50000 │ │ │ │ + tstpeq lr, #96, 20 @ p-variant is OBSOLETE @ 0x60000 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ - tsteq pc, #244, 18 @ 0x3d0000 │ │ │ │ - rscseq r9, sp, #80, 26 @ 0x1400 │ │ │ │ + tstpeq lr, #4, 20 @ p-variant is OBSOLETE @ 0x4000 │ │ │ │ + rscseq r8, sp, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 26720 <__cxa_atexit@plt+0x19900> │ │ │ │ @@ -26174,18 +26174,18 @@ │ │ │ │ str r3, [r3, #32] │ │ │ │ str r8, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - tsteq pc, #40, 18 @ 0xa0000 │ │ │ │ - rscseq r9, sp, #176, 24 @ 0xb000 │ │ │ │ + tstpeq lr, #56, 18 @ p-variant is OBSOLETE @ 0xe0000 │ │ │ │ + rscseq r8, sp, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 267c0 <__cxa_atexit@plt+0x199a0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -26211,28 +26211,28 @@ │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, #64] @ 267ec <__cxa_atexit@plt+0x199cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2, r5} │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - tsteq pc, #164, 16 @ 0xa40000 │ │ │ │ - tsteq pc, #244, 16 @ 0xf40000 │ │ │ │ - tsteq pc, #232, 16 @ 0xe80000 │ │ │ │ - tsteq pc, #228, 16 @ 0xe40000 │ │ │ │ - rscseq r9, sp, #244, 22 @ 0x3d000 │ │ │ │ + tstpeq lr, #180, 16 @ p-variant is OBSOLETE @ 0xb40000 │ │ │ │ + tstpeq lr, #4, 18 @ p-variant is OBSOLETE @ 0x10000 │ │ │ │ + tstpeq lr, #248, 16 @ p-variant is OBSOLETE @ 0xf80000 │ │ │ │ + tstpeq lr, #244, 16 @ p-variant is OBSOLETE @ 0xf40000 │ │ │ │ + rscseq r8, sp, #244, 22 @ 0x3d000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 26870 <__cxa_atexit@plt+0x19a50> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -26255,26 +26255,26 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - tsteq pc, #232, 14 @ 0x3a00000 │ │ │ │ - tsteq pc, #212, 14 @ 0x3500000 │ │ │ │ - rscseq r9, sp, #112, 22 @ 0x1c000 │ │ │ │ + tstpeq lr, #248, 14 @ p-variant is OBSOLETE @ 0x3e00000 │ │ │ │ + tstpeq lr, #228, 14 @ p-variant is OBSOLETE @ 0x3900000 │ │ │ │ + rscseq r8, sp, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 268e8 <__cxa_atexit@plt+0x19ac8> │ │ │ │ ldr r3, [pc, #52] @ 268f0 <__cxa_atexit@plt+0x19ad0> │ │ │ │ @@ -26289,15 +26289,15 @@ │ │ │ │ b 26900 <__cxa_atexit@plt+0x19ae0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r9, sp, #24, 22 @ 0x6000 │ │ │ │ + rscseq r8, sp, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #224] @ 269f4 <__cxa_atexit@plt+0x19bd4> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -26338,36 +26338,36 @@ │ │ │ │ str r0, [r5, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r1, [pc, #36] @ 269f8 <__cxa_atexit@plt+0x19bd8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - tsteq pc, #176, 12 @ 0xb000000 │ │ │ │ + tstpeq lr, #192, 12 @ p-variant is OBSOLETE @ 0xc000000 │ │ │ │ @ instruction: 0xfffff34c │ │ │ │ - tsteq pc, #200, 12 @ 0xc800000 │ │ │ │ + tstpeq lr, #216, 12 @ p-variant is OBSOLETE @ 0xd800000 │ │ │ │ @ instruction: 0xfffff7c0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rscseq r9, sp, #0, 20 │ │ │ │ + rscseq r8, sp, #0, 20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 26aac <__cxa_atexit@plt+0x19c8c> │ │ │ │ @@ -26398,32 +26398,32 @@ │ │ │ │ str r1, [r6, #48] @ 0x30 │ │ │ │ str r0, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #32] @ 26ad8 <__cxa_atexit@plt+0x19cb8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #204, 10 @ 0x33000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq lr, #220, 10 @ p-variant is OBSOLETE @ 0x37000000 │ │ │ │ @ instruction: 0xfffff258 │ │ │ │ @ instruction: 0xfffff6f0 │ │ │ │ - tsteq pc, #196, 10 @ 0x31000000 │ │ │ │ + tstpeq lr, #212, 10 @ p-variant is OBSOLETE @ 0x35000000 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - rscseq r9, sp, #236, 12 @ 0xec00000 │ │ │ │ + rscseq r8, sp, #236, 12 @ 0xec00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26b70 <__cxa_atexit@plt+0x19d50> │ │ │ │ ldr r2, [pc, #152] @ 26ba4 <__cxa_atexit@plt+0x19d84> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -26447,55 +26447,55 @@ │ │ │ │ add r0, r0, #1 │ │ │ │ add r3, r3, #1 │ │ │ │ str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 26bac <__cxa_atexit@plt+0x19d8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #40] @ 26bb0 <__cxa_atexit@plt+0x19d90> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #36] @ 26bb4 <__cxa_atexit@plt+0x19d94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #1 │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, sp, #176, 8 @ 0xb0000000 │ │ │ │ - tsteq pc, #252, 8 @ 0xfc000000 │ │ │ │ - rscseq r9, sp, #96, 12 @ 0x6000000 │ │ │ │ - rscseq r9, sp, #248, 2 @ 0x3e │ │ │ │ - tsteq pc, #148, 8 @ 0x94000000 │ │ │ │ - rscseq r9, sp, #64, 4 │ │ │ │ + rscseq r8, sp, #176, 8 @ 0xb0000000 │ │ │ │ + tstpeq lr, #12, 10 @ p-variant is OBSOLETE @ 0x3000000 │ │ │ │ + rscseq r8, sp, #96, 12 @ 0x6000000 │ │ │ │ + rscseq r8, sp, #248, 2 @ 0x3e │ │ │ │ + tstpeq lr, #164, 8 @ p-variant is OBSOLETE @ 0xa4000000 │ │ │ │ + rscseq r8, sp, #64, 4 │ │ │ │ @ instruction: 0xffff8e80 │ │ │ │ - tsteq pc, #212, 8 @ 0xd4000000 │ │ │ │ - rscseq r9, sp, #84, 16 @ 0x540000 │ │ │ │ + tstpeq lr, #228, 8 @ p-variant is OBSOLETE @ 0xe4000000 │ │ │ │ + rscseq r8, sp, #84, 16 @ 0x540000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26bf4 <__cxa_atexit@plt+0x19dd4> │ │ │ │ ldr r2, [pc, #28] @ 26c04 <__cxa_atexit@plt+0x19de4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 26c08 <__cxa_atexit@plt+0x19de8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r9, sp, #56, 16 @ 0x380000 │ │ │ │ - rscseq r9, sp, #16, 16 @ 0x100000 │ │ │ │ + rscseq r8, sp, #56, 16 @ 0x380000 │ │ │ │ + rscseq r8, sp, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 26c90 <__cxa_atexit@plt+0x19e70> │ │ │ │ @@ -26519,46 +26519,46 @@ │ │ │ │ str r7, [r3, #-16] │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @ instruction: 0xffffef94 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - tsteq pc, #212, 6 @ 0x50000003 │ │ │ │ + tstpeq lr, #228, 6 @ p-variant is OBSOLETE @ 0x90000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26ce8 <__cxa_atexit@plt+0x19ec8> │ │ │ │ ldr r2, [pc, #40] @ 26cf0 <__cxa_atexit@plt+0x19ed0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 26cf4 <__cxa_atexit@plt+0x19ed4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq pc, #68, 6 @ 0x10000001 │ │ │ │ + tstpeq lr, #84, 6 @ p-variant is OBSOLETE @ 0x50000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbee8 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + b 3dc140 <__cxa_atexit@plt+0x3cf320> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26d5c <__cxa_atexit@plt+0x19f3c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -26570,41 +26570,41 @@ │ │ │ │ ldr r1, [pc, #56] @ 26d7c <__cxa_atexit@plt+0x19f5c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f86004 <__cxa_atexit@plt+0x1f791e4> │ │ │ │ + b 1f85eec <__cxa_atexit@plt+0x1f790cc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq pc, #212, 4 @ 0x4000000d │ │ │ │ + tstpeq lr, #228, 4 @ p-variant is OBSOLETE @ 0x4000000e │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26dac <__cxa_atexit@plt+0x19f8c> │ │ │ │ ldr r2, [pc, #28] @ 26dbc <__cxa_atexit@plt+0x19f9c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 1f87358 <__cxa_atexit@plt+0x1f7a538> │ │ │ │ + b 1f87240 <__cxa_atexit@plt+0x1f7a420> │ │ │ │ ldr r7, [pc, #12] @ 26dc0 <__cxa_atexit@plt+0x19fa0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r9, sp, #136, 12 @ 0x8800000 │ │ │ │ + rscseq r8, sp, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r8, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -26614,37 +26614,37 @@ │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ ldr r7, [pc, #32] @ 26e20 <__cxa_atexit@plt+0x1a000> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - tsteq pc, #228, 4 @ 0x4000000e │ │ │ │ + tstpeq lr, #244, 4 @ p-variant is OBSOLETE @ 0x4000000f │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26e58 <__cxa_atexit@plt+0x1a038> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 26e60 <__cxa_atexit@plt+0x1a040> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #208, 2 @ 0x34 │ │ │ │ + tstpeq lr, #224, 2 @ p-variant is OBSOLETE @ 0x38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26eb0 <__cxa_atexit@plt+0x1a090> │ │ │ │ ldr r3, [pc, #52] @ 26eb8 <__cxa_atexit@plt+0x1a098> │ │ │ │ @@ -26705,34 +26705,34 @@ │ │ │ │ str r0, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r3, [r6, #28] │ │ │ │ str sl, [r6, #32] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r1, [pc, #32] @ 26fb0 <__cxa_atexit@plt+0x1a190> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq pc, #244 @ 0xf4 │ │ │ │ + tstpeq lr, #4, 2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - tsteq pc, #96, 2 │ │ │ │ - tsteq pc, #68, 2 │ │ │ │ - tsteq pc, #64, 2 │ │ │ │ + tstpeq lr, #112, 2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, #84, 2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, #80, 2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 27054 <__cxa_atexit@plt+0x1a234> │ │ │ │ @@ -26760,47 +26760,47 @@ │ │ │ │ str r0, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r2, [r6, #28] │ │ │ │ str sl, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r3, [r2, #8] │ │ │ │ ldr r1, [pc, #32] @ 27080 <__cxa_atexit@plt+0x1a260> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r3, [r2, #16] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq pc, #36 @ 0x24 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq lr, #52 @ p-variant is OBSOLETE @ 0x34 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - tsteq pc, #132 @ 0x84 │ │ │ │ - tsteq pc, #104 @ 0x68 │ │ │ │ - tsteq pc, #100 @ 0x64 │ │ │ │ + tstpeq lr, #148 @ p-variant is OBSOLETE @ 0x94 │ │ │ │ + tstpeq lr, #120 @ p-variant is OBSOLETE @ 0x78 │ │ │ │ + tstpeq lr, #116 @ p-variant is OBSOLETE @ 0x74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 270c8 <__cxa_atexit@plt+0x1a2a8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 270d0 <__cxa_atexit@plt+0x1a2b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq lr, #96, 30 @ p-variant is OBSOLETE @ 0x180 │ │ │ │ + tsteq lr, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27120 <__cxa_atexit@plt+0x1a300> │ │ │ │ ldr r3, [pc, #52] @ 27128 <__cxa_atexit@plt+0x1a308> │ │ │ │ @@ -26855,33 +26855,33 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ str r9, [r6, #-12] │ │ │ │ str r8, [r6, #-8] │ │ │ │ str r0, [r6, #-4] │ │ │ │ str sl, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r1, [pc, #36] @ 2720c <__cxa_atexit@plt+0x1a3ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tstpeq lr, #156, 28 @ p-variant is OBSOLETE @ 0x9c0 │ │ │ │ + tsteq lr, #172, 28 @ 0xac0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - tstpeq lr, #148, 28 @ p-variant is OBSOLETE @ 0x940 │ │ │ │ + tsteq lr, #164, 28 @ 0xa40 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -26906,46 +26906,46 @@ │ │ │ │ str r0, [r6, #-4] │ │ │ │ sub r0, r3, #23 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #32] @ 272c8 <__cxa_atexit@plt+0x1a4a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq lr, #220, 26 @ p-variant is OBSOLETE @ 0x3700 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq lr, #236, 26 @ 0x3b00 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - tstpeq lr, #184, 26 @ p-variant is OBSOLETE @ 0x2e00 │ │ │ │ + tsteq lr, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2730c <__cxa_atexit@plt+0x1a4ec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 27314 <__cxa_atexit@plt+0x1a4f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq lr, #28, 26 @ p-variant is OBSOLETE @ 0x700 │ │ │ │ + tsteq lr, #44, 26 @ 0xb00 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2738c <__cxa_atexit@plt+0x1a56c> │ │ │ │ @@ -26966,43 +26966,43 @@ │ │ │ │ str ip, [r3, #16]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r8, sl} │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ b 2739c <__cxa_atexit@plt+0x1a57c> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 273ac <__cxa_atexit@plt+0x1a58c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, sp, #156 @ 0x9c │ │ │ │ + rscseq r8, sp, #156 @ 0x9c │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tstpeq lr, #196, 24 @ p-variant is OBSOLETE @ 0xc400 │ │ │ │ + tsteq lr, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 273f0 <__cxa_atexit@plt+0x1a5d0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 273f8 <__cxa_atexit@plt+0x1a5d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq lr, #56, 24 @ p-variant is OBSOLETE @ 0x3800 │ │ │ │ + tsteq lr, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27448 <__cxa_atexit@plt+0x1a628> │ │ │ │ ldr r3, [pc, #52] @ 27450 <__cxa_atexit@plt+0x1a630> │ │ │ │ @@ -27063,34 +27063,34 @@ │ │ │ │ str r0, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r3, [r6, #28] │ │ │ │ str sl, [r6, #32] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r1, [pc, #32] @ 27548 <__cxa_atexit@plt+0x1a728> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tstpeq lr, #92, 22 @ p-variant is OBSOLETE @ 0x17000 │ │ │ │ + tsteq lr, #108, 22 @ 0x1b000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - tstpeq lr, #200, 22 @ p-variant is OBSOLETE @ 0x32000 │ │ │ │ - tstpeq lr, #172, 22 @ p-variant is OBSOLETE @ 0x2b000 │ │ │ │ - tstpeq lr, #168, 22 @ p-variant is OBSOLETE @ 0x2a000 │ │ │ │ + tsteq lr, #216, 22 @ 0x36000 │ │ │ │ + tsteq lr, #188, 22 @ 0x2f000 │ │ │ │ + tsteq lr, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 275ec <__cxa_atexit@plt+0x1a7cc> │ │ │ │ @@ -27118,47 +27118,47 @@ │ │ │ │ str r0, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r2, [r6, #28] │ │ │ │ str sl, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r3, [r2, #8] │ │ │ │ ldr r1, [pc, #32] @ 27618 <__cxa_atexit@plt+0x1a7f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r3, [r2, #16] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq lr, #140, 20 @ p-variant is OBSOLETE @ 0x8c000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq lr, #156, 20 @ 0x9c000 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - tstpeq lr, #236, 20 @ p-variant is OBSOLETE @ 0xec000 │ │ │ │ - tstpeq lr, #208, 20 @ p-variant is OBSOLETE @ 0xd0000 │ │ │ │ - tstpeq lr, #204, 20 @ p-variant is OBSOLETE @ 0xcc000 │ │ │ │ + tsteq lr, #252, 20 @ 0xfc000 │ │ │ │ + tsteq lr, #224, 20 @ 0xe0000 │ │ │ │ + tsteq lr, #220, 20 @ 0xdc000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27660 <__cxa_atexit@plt+0x1a840> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 27668 <__cxa_atexit@plt+0x1a848> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq lr, #200, 18 @ p-variant is OBSOLETE @ 0x320000 │ │ │ │ + tsteq lr, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 276b8 <__cxa_atexit@plt+0x1a898> │ │ │ │ ldr r3, [pc, #52] @ 276c0 <__cxa_atexit@plt+0x1a8a0> │ │ │ │ @@ -27213,33 +27213,33 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ str r9, [r6, #-12] │ │ │ │ str r8, [r6, #-8] │ │ │ │ str r0, [r6, #-4] │ │ │ │ str sl, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r1, [pc, #36] @ 277a4 <__cxa_atexit@plt+0x1a984> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tstpeq lr, #4, 18 @ p-variant is OBSOLETE @ 0x10000 │ │ │ │ + tsteq lr, #20, 18 @ 0x50000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - tstpeq lr, #252, 16 @ p-variant is OBSOLETE @ 0xfc0000 │ │ │ │ + tsteq lr, #12, 18 @ 0x30000 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -27264,62 +27264,62 @@ │ │ │ │ str r0, [r6, #-4] │ │ │ │ sub r0, r3, #23 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #32] @ 27860 <__cxa_atexit@plt+0x1aa40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq lr, #68, 16 @ p-variant is OBSOLETE @ 0x440000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq lr, #84, 16 @ 0x540000 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - tstpeq lr, #32, 16 @ p-variant is OBSOLETE @ 0x200000 │ │ │ │ + tsteq lr, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 278a4 <__cxa_atexit@plt+0x1aa84> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 278ac <__cxa_atexit@plt+0x1aa8c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq lr, #132, 14 @ p-variant is OBSOLETE @ 0x2100000 │ │ │ │ + tsteq lr, #148, 14 @ 0x2500000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 278e4 <__cxa_atexit@plt+0x1aac4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 278ec <__cxa_atexit@plt+0x1aacc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq lr, #68, 14 @ p-variant is OBSOLETE @ 0x1100000 │ │ │ │ + tsteq lr, #84, 14 @ 0x1500000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 27944 <__cxa_atexit@plt+0x1ab24> │ │ │ │ ldr lr, [pc, #64] @ 27950 <__cxa_atexit@plt+0x1ab30> │ │ │ │ @@ -27337,15 +27337,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tstpeq lr, #248, 12 @ p-variant is OBSOLETE @ 0xf800000 │ │ │ │ + tsteq lr, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #132] @ 279ec <__cxa_atexit@plt+0x1abcc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -27374,18 +27374,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tstpeq lr, #228, 12 @ p-variant is OBSOLETE @ 0xe400000 │ │ │ │ + tsteq lr, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 27a58 <__cxa_atexit@plt+0x1ac38> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -27407,17 +27407,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - tstpeq lr, #88, 12 @ p-variant is OBSOLETE @ 0x5800000 │ │ │ │ + tsteq lr, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -27441,16 +27441,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - tstpeq lr, #232, 10 @ p-variant is OBSOLETE @ 0x3a000000 │ │ │ │ - tstpeq lr, #220, 10 @ p-variant is OBSOLETE @ 0x37000000 │ │ │ │ + tsteq lr, #248, 10 @ 0x3e000000 │ │ │ │ + tsteq lr, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 27b80 <__cxa_atexit@plt+0x1ad60> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -27475,44 +27475,44 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ ldr r2, [pc, #56] @ 27ba8 <__cxa_atexit@plt+0x1ad88> │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #8 │ │ │ │ stm r3, {r0, r1, r2, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq lr, #232, 8 @ p-variant is OBSOLETE @ 0xe8000000 │ │ │ │ + tsteq lr, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 27bc8 <__cxa_atexit@plt+0x1ada8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbee8 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + b 3dc140 <__cxa_atexit@plt+0x3cf320> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 27bf0 <__cxa_atexit@plt+0x1add0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe40 <__cxa_atexit@plt+0x3ef020> │ │ │ │ - tstpeq lr, #60, 8 @ p-variant is OBSOLETE @ 0x3c000000 │ │ │ │ + b 3dc098 <__cxa_atexit@plt+0x3cf278> │ │ │ │ + tsteq lr, #76, 8 @ 0x4c000000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 27c70 <__cxa_atexit@plt+0x1ae50> │ │ │ │ @@ -27535,26 +27535,26 @@ │ │ │ │ str r8, [r3, #-8] │ │ │ │ str r0, [r3, #-4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ str sl, [r3, #20] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ b 27c80 <__cxa_atexit@plt+0x1ae60> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 27c90 <__cxa_atexit@plt+0x1ae70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r8, sp, #188, 14 @ 0x2f00000 │ │ │ │ + rscseq r7, sp, #188, 14 @ 0x2f00000 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - tstpeq lr, #228, 6 @ p-variant is OBSOLETE @ 0x90000003 │ │ │ │ + tsteq lr, #244, 6 @ 0xd0000003 │ │ │ │ @ instruction: 0xfffffa28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27cdc <__cxa_atexit@plt+0x1aebc> │ │ │ │ ldr r2, [pc, #40] @ 27ce4 <__cxa_atexit@plt+0x1aec4> │ │ │ │ @@ -27562,24 +27562,24 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 27ce8 <__cxa_atexit@plt+0x1aec8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tstpeq lr, #80, 6 @ p-variant is OBSOLETE @ 0x40000001 │ │ │ │ + tsteq lr, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbee8 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + b 3dc140 <__cxa_atexit@plt+0x3cf320> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27d50 <__cxa_atexit@plt+0x1af30> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -27591,41 +27591,41 @@ │ │ │ │ ldr r1, [pc, #56] @ 27d70 <__cxa_atexit@plt+0x1af50> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f86004 <__cxa_atexit@plt+0x1f791e4> │ │ │ │ + b 1f85eec <__cxa_atexit@plt+0x1f790cc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tstpeq lr, #224, 4 @ p-variant is OBSOLETE │ │ │ │ + tsteq lr, #240, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27da0 <__cxa_atexit@plt+0x1af80> │ │ │ │ ldr r2, [pc, #28] @ 27db0 <__cxa_atexit@plt+0x1af90> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 1f87358 <__cxa_atexit@plt+0x1f7a538> │ │ │ │ + b 1f87240 <__cxa_atexit@plt+0x1f7a420> │ │ │ │ ldr r7, [pc, #12] @ 27db4 <__cxa_atexit@plt+0x1af94> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r8, sp, #160, 12 @ 0xa000000 │ │ │ │ + rscseq r7, sp, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r8, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -27634,26 +27634,26 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #24] @ 27e10 <__cxa_atexit@plt+0x1aff0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - tstpeq lr, #240, 4 @ p-variant is OBSOLETE │ │ │ │ + tsteq lr, #0, 6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 27e74 <__cxa_atexit@plt+0x1b054> │ │ │ │ ldr r2, [pc, #56] @ 27e80 <__cxa_atexit@plt+0x1b060> │ │ │ │ @@ -27669,15 +27669,15 @@ │ │ │ │ b 27e90 <__cxa_atexit@plt+0x1b070> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tstpeq lr, #196, 2 @ p-variant is OBSOLETE @ 0x31 │ │ │ │ + tsteq lr, #212, 2 @ 0x35 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #128] @ 27f18 <__cxa_atexit@plt+0x1b0f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -27705,18 +27705,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tstpeq lr, #184, 2 @ p-variant is OBSOLETE @ 0x2e │ │ │ │ + tsteq lr, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 27f80 <__cxa_atexit@plt+0x1b160> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -27737,17 +27737,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - tstpeq lr, #48, 2 @ p-variant is OBSOLETE │ │ │ │ + tsteq lr, #64, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -27772,33 +27772,33 @@ │ │ │ │ ldr r7, [pc, #28] @ 28028 <__cxa_atexit@plt+0x1b208> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - tstpeq lr, #188 @ p-variant is OBSOLETE @ 0xbc │ │ │ │ - tstpeq lr, #180 @ p-variant is OBSOLETE @ 0xb4 │ │ │ │ - rscseq r8, sp, #64, 8 @ 0x40000000 │ │ │ │ + tsteq lr, #204 @ 0xcc │ │ │ │ + tsteq lr, #196 @ 0xc4 │ │ │ │ + rscseq r7, sp, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28060 <__cxa_atexit@plt+0x1b240> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 28068 <__cxa_atexit@plt+0x1b248> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #200, 30 @ 0x320 │ │ │ │ + tsteq lr, #216, 30 @ 0x360 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 280b8 <__cxa_atexit@plt+0x1b298> │ │ │ │ ldr r3, [pc, #52] @ 280c0 <__cxa_atexit@plt+0x1b2a0> │ │ │ │ @@ -27859,34 +27859,34 @@ │ │ │ │ str r0, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r3, [r6, #28] │ │ │ │ str sl, [r6, #32] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r1, [pc, #32] @ 281b8 <__cxa_atexit@plt+0x1b398> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq lr, #236, 28 @ 0xec0 │ │ │ │ + tsteq lr, #252, 28 @ 0xfc0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - tsteq lr, #88, 30 @ 0x160 │ │ │ │ - tsteq lr, #60, 30 @ 0xf0 │ │ │ │ - tsteq lr, #56, 30 @ 0xe0 │ │ │ │ + tsteq lr, #104, 30 @ 0x1a0 │ │ │ │ + tsteq lr, #76, 30 @ 0x130 │ │ │ │ + tsteq lr, #72, 30 @ 0x120 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2825c <__cxa_atexit@plt+0x1b43c> │ │ │ │ @@ -27914,47 +27914,47 @@ │ │ │ │ str r0, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r2, [r6, #28] │ │ │ │ str sl, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r3, [r2, #8] │ │ │ │ ldr r1, [pc, #32] @ 28288 <__cxa_atexit@plt+0x1b468> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r3, [r2, #16] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq lr, #28, 28 @ 0x1c0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq lr, #44, 28 @ 0x2c0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - tsteq lr, #124, 28 @ 0x7c0 │ │ │ │ - tsteq lr, #96, 28 @ 0x600 │ │ │ │ - tsteq lr, #92, 28 @ 0x5c0 │ │ │ │ + tsteq lr, #140, 28 @ 0x8c0 │ │ │ │ + tsteq lr, #112, 28 @ 0x700 │ │ │ │ + tsteq lr, #108, 28 @ 0x6c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 282d0 <__cxa_atexit@plt+0x1b4b0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 282d8 <__cxa_atexit@plt+0x1b4b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #88, 26 @ 0x1600 │ │ │ │ + tsteq lr, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28328 <__cxa_atexit@plt+0x1b508> │ │ │ │ ldr r3, [pc, #52] @ 28330 <__cxa_atexit@plt+0x1b510> │ │ │ │ @@ -28009,33 +28009,33 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ str r9, [r6, #-12] │ │ │ │ str r8, [r6, #-8] │ │ │ │ str r0, [r6, #-4] │ │ │ │ str sl, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r1, [pc, #36] @ 28414 <__cxa_atexit@plt+0x1b5f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq lr, #148, 24 @ 0x9400 │ │ │ │ + tsteq lr, #164, 24 @ 0xa400 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - tsteq lr, #140, 24 @ 0x8c00 │ │ │ │ + tsteq lr, #156, 24 @ 0x9c00 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -28060,46 +28060,46 @@ │ │ │ │ str r0, [r6, #-4] │ │ │ │ sub r0, r3, #23 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #32] @ 284d0 <__cxa_atexit@plt+0x1b6b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq lr, #212, 22 @ 0x35000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq lr, #228, 22 @ 0x39000 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - tsteq lr, #176, 22 @ 0x2c000 │ │ │ │ + tsteq lr, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28514 <__cxa_atexit@plt+0x1b6f4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 2851c <__cxa_atexit@plt+0x1b6fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #20, 22 @ 0x5000 │ │ │ │ + tsteq lr, #36, 22 @ 0x9000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 28588 <__cxa_atexit@plt+0x1b768> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -28117,46 +28117,46 @@ │ │ │ │ ldr r2, [pc, #60] @ 285ac <__cxa_atexit@plt+0x1b78c> │ │ │ │ add r2, pc, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq lr, #192, 20 @ 0xc0000 │ │ │ │ + tsteq lr, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 285cc <__cxa_atexit@plt+0x1b7ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbee8 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + b 3dc140 <__cxa_atexit@plt+0x3cf320> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 285fc <__cxa_atexit@plt+0x1b7dc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 28600 <__cxa_atexit@plt+0x1b7e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe40 <__cxa_atexit@plt+0x3ef020> │ │ │ │ - rscseq r7, sp, #108, 28 @ 0x6c0 │ │ │ │ - tsteq lr, #48, 20 @ 0x30000 │ │ │ │ + b 3dc098 <__cxa_atexit@plt+0x3cf278> │ │ │ │ + rscseq r6, sp, #108, 28 @ 0x6c0 │ │ │ │ + tsteq lr, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2867c <__cxa_atexit@plt+0x1b85c> │ │ │ │ @@ -28178,69 +28178,69 @@ │ │ │ │ str r3, [r5, #-4] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r8, sl} │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ b 2868c <__cxa_atexit@plt+0x1b86c> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2869c <__cxa_atexit@plt+0x1b87c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r7, sp, #188, 26 @ 0x2f00 │ │ │ │ + rscseq r6, sp, #188, 26 @ 0x2f00 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - tsteq lr, #216, 18 @ 0x360000 │ │ │ │ + tsteq lr, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 286d8 <__cxa_atexit@plt+0x1b8b8> │ │ │ │ ldr r5, [pc, #28] @ 286e8 <__cxa_atexit@plt+0x1b8c8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f86004 <__cxa_atexit@plt+0x1f791e4> │ │ │ │ + b 1f85eec <__cxa_atexit@plt+0x1f790cc> │ │ │ │ ldr r7, [pc, #12] @ 286ec <__cxa_atexit@plt+0x1b8cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r7, sp, #116, 26 @ 0x1d00 │ │ │ │ + rscseq r6, sp, #116, 26 @ 0x1d00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #12] @ 28710 <__cxa_atexit@plt+0x1b8f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - tsteq lr, #232, 18 @ 0x3a0000 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + tsteq lr, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28748 <__cxa_atexit@plt+0x1b928> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 28750 <__cxa_atexit@plt+0x1b930> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #224, 16 @ 0xe00000 │ │ │ │ + tsteq lr, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 287dc <__cxa_atexit@plt+0x1b9bc> │ │ │ │ ldr lr, [pc, #116] @ 287e4 <__cxa_atexit@plt+0x1b9c4> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -28270,15 +28270,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq lr, #152, 16 @ 0x980000 │ │ │ │ + tsteq lr, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 28830 <__cxa_atexit@plt+0x1ba10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ @@ -28327,16 +28327,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - tsteq lr, #16, 16 @ 0x100000 │ │ │ │ - tsteq lr, #4, 16 @ 0x40000 │ │ │ │ + tsteq lr, #32, 16 @ 0x200000 │ │ │ │ + tsteq lr, #20, 16 @ 0x140000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 28954 <__cxa_atexit@plt+0x1bb34> │ │ │ │ @@ -28360,28 +28360,28 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r0, r9} │ │ │ │ sub r0, r6, #26 │ │ │ │ add r5, r3, #8 │ │ │ │ stm r5, {r1, sl, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbe40 <__cxa_atexit@plt+0x3ef020> │ │ │ │ + b 3dc098 <__cxa_atexit@plt+0x3cf278> │ │ │ │ mov r6, r3 │ │ │ │ b 28964 <__cxa_atexit@plt+0x1bb44> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 28974 <__cxa_atexit@plt+0x1bb54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r7, sp, #236, 20 @ 0xec000 │ │ │ │ + rscseq r6, sp, #236, 20 @ 0xec000 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - tsteq lr, #8, 14 @ 0x200000 │ │ │ │ - tsteq lr, #92, 14 @ 0x1700000 │ │ │ │ + tsteq lr, #24, 14 @ 0x600000 │ │ │ │ + tsteq lr, #108, 14 @ 0x1b00000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov lr, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ @@ -28415,15 +28415,15 @@ │ │ │ │ ldr r5, [pc, #104] @ 28a80 <__cxa_atexit@plt+0x1bc60> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [r6, #-8] │ │ │ │ str r3, [r6, #-4] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, ip │ │ │ │ - b 3fbe40 <__cxa_atexit@plt+0x3ef020> │ │ │ │ + b 3dc098 <__cxa_atexit@plt+0x3cf278> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 28a50 <__cxa_atexit@plt+0x1bc30> │ │ │ │ mov r0, #32 │ │ │ │ @@ -28432,19 +28432,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, ip │ │ │ │ mov sl, lr │ │ │ │ bx r0 │ │ │ │ - rscseq r7, sp, #0, 20 │ │ │ │ + rscseq r6, sp, #0, 20 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - tsteq lr, #68, 12 @ 0x4400000 │ │ │ │ + tsteq lr, #84, 12 @ 0x5400000 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - tsteq lr, #124, 12 @ 0x7c00000 │ │ │ │ + tsteq lr, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 28acc <__cxa_atexit@plt+0x1bcac> │ │ │ │ ldr r2, [pc, #68] @ 28ae8 <__cxa_atexit@plt+0x1bcc8> │ │ │ │ @@ -28454,24 +28454,24 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28ad8 <__cxa_atexit@plt+0x1bcb8> │ │ │ │ ldr r5, [pc, #48] @ 28af0 <__cxa_atexit@plt+0x1bcd0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f86004 <__cxa_atexit@plt+0x1f791e4> │ │ │ │ + b 1f85eec <__cxa_atexit@plt+0x1f790cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 28aec <__cxa_atexit@plt+0x1bccc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #116, 10 @ 0x1d000000 │ │ │ │ - rscseq r7, sp, #116, 18 @ 0x1d0000 │ │ │ │ + tsteq lr, #132, 10 @ 0x21000000 │ │ │ │ + rscseq r6, sp, #116, 18 @ 0x1d0000 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -28497,40 +28497,40 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - tsteq lr, #184, 10 @ 0x2e000000 │ │ │ │ - rscseq r7, sp, #0, 18 │ │ │ │ + tsteq lr, #200, 10 @ 0x32000000 │ │ │ │ + rscseq r6, sp, #0, 18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28bb8 <__cxa_atexit@plt+0x1bd98> │ │ │ │ ldr r2, [pc, #40] @ 28bc0 <__cxa_atexit@plt+0x1bda0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 28bc4 <__cxa_atexit@plt+0x1bda4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq lr, #116, 8 @ 0x74000000 │ │ │ │ + tsteq lr, #132, 8 @ 0x84000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbee8 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + b 3dc140 <__cxa_atexit@plt+0x3cf320> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r7, r2 │ │ │ │ @@ -28571,19 +28571,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq r7, sp, #216, 14 @ 0x3600000 │ │ │ │ - rscseq r7, sp, #252, 14 @ 0x3f00000 │ │ │ │ + rscseq r6, sp, #216, 14 @ 0x3600000 │ │ │ │ + rscseq r6, sp, #252, 14 @ 0x3f00000 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - tsteq lr, #176, 8 @ 0xb0000000 │ │ │ │ + tsteq lr, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov lr, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ @@ -28612,15 +28612,15 @@ │ │ │ │ ldr r5, [pc, #96] @ 28d8c <__cxa_atexit@plt+0x1bf6c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r6, #-12] │ │ │ │ str r8, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 28d64 <__cxa_atexit@plt+0x1bf44> │ │ │ │ mov r7, #32 │ │ │ │ @@ -28628,17 +28628,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 28d80 <__cxa_atexit@plt+0x1bf60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov sl, lr │ │ │ │ bx r0 │ │ │ │ - rscseq r7, sp, #228, 12 @ 0xe400000 │ │ │ │ + rscseq r6, sp, #228, 12 @ 0xe400000 │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ - tsteq lr, #28, 6 @ 0x70000000 │ │ │ │ + tsteq lr, #44, 6 @ 0xb0000000 │ │ │ │ @ instruction: 0xfffff5b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28dd8 <__cxa_atexit@plt+0x1bfb8> │ │ │ │ ldr r2, [pc, #72] @ 28df4 <__cxa_atexit@plt+0x1bfd4> │ │ │ │ @@ -28649,24 +28649,24 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 28de0 <__cxa_atexit@plt+0x1bfc0> │ │ │ │ ldr r3, [pc, #52] @ 28dfc <__cxa_atexit@plt+0x1bfdc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - b 1f87358 <__cxa_atexit@plt+0x1f7a538> │ │ │ │ + b 1f87240 <__cxa_atexit@plt+0x1f7a420> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 28df8 <__cxa_atexit@plt+0x1bfd8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #108, 4 @ 0xc0000006 │ │ │ │ - rscseq r7, sp, #96, 12 @ 0x6000000 │ │ │ │ + tsteq lr, #124, 4 @ 0xc0000007 │ │ │ │ + rscseq r6, sp, #96, 12 @ 0x6000000 │ │ │ │ @ instruction: 0xffffeff4 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov lr, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r1, r5, #4 │ │ │ │ @@ -28697,15 +28697,15 @@ │ │ │ │ stmdb r6, {r5, r8, sl} │ │ │ │ str r9, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 28eb8 <__cxa_atexit@plt+0x1c098> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ @@ -28713,17 +28713,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 28ed4 <__cxa_atexit@plt+0x1c0b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov sl, lr │ │ │ │ bx r0 │ │ │ │ - rscseq r7, sp, #132, 10 @ 0x21000000 │ │ │ │ + rscseq r6, sp, #132, 10 @ 0x21000000 │ │ │ │ @ instruction: 0xffffecb4 │ │ │ │ - tsteq lr, #204, 2 @ 0x33 │ │ │ │ + tsteq lr, #220, 2 @ 0x37 │ │ │ │ @ instruction: 0xffffe7fc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov lr, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r1, r5, #4 │ │ │ │ @@ -28752,15 +28752,15 @@ │ │ │ │ ldr r5, [pc, #96] @ 28fbc <__cxa_atexit@plt+0x1c19c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r6, #-12] │ │ │ │ str r8, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 28f94 <__cxa_atexit@plt+0x1c174> │ │ │ │ mov r7, #28 │ │ │ │ @@ -28768,17 +28768,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 28fb0 <__cxa_atexit@plt+0x1c190> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov sl, lr │ │ │ │ bx r0 │ │ │ │ - rscseq r7, sp, #164, 8 @ 0xa4000000 │ │ │ │ + rscseq r6, sp, #164, 8 @ 0xa4000000 │ │ │ │ @ instruction: 0xffffe3ac │ │ │ │ - tsteq lr, #232 @ 0xe8 │ │ │ │ + tsteq lr, #248 @ 0xf8 │ │ │ │ @ instruction: 0xffffe180 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29008 <__cxa_atexit@plt+0x1c1e8> │ │ │ │ ldr r2, [pc, #72] @ 29024 <__cxa_atexit@plt+0x1c204> │ │ │ │ @@ -28789,24 +28789,24 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 29010 <__cxa_atexit@plt+0x1c1f0> │ │ │ │ ldr r3, [pc, #52] @ 2902c <__cxa_atexit@plt+0x1c20c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - b 1f87358 <__cxa_atexit@plt+0x1f7a538> │ │ │ │ + b 1f87240 <__cxa_atexit@plt+0x1f7a420> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 29028 <__cxa_atexit@plt+0x1c208> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #60 @ 0x3c │ │ │ │ - rscseq r7, sp, #36, 8 @ 0x24000000 │ │ │ │ + tsteq lr, #76 @ 0x4c │ │ │ │ + rscseq r6, sp, #36, 8 @ 0x24000000 │ │ │ │ @ instruction: 0xffffddd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 290c4 <__cxa_atexit@plt+0x1c2a4> │ │ │ │ @@ -28836,15 +28836,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r6, {r2, r8} │ │ │ │ str r8, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r1, r6, r7} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 29118 <__cxa_atexit@plt+0x1c2f8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -28855,21 +28855,21 @@ │ │ │ │ ldr r7, [pc, #28] @ 29114 <__cxa_atexit@plt+0x1c2f4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #200, 30 @ 0x320 │ │ │ │ + tsteq lr, #216, 30 @ 0x360 │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ - rscseq r7, sp, #100, 6 @ 0x90000001 │ │ │ │ - rscseq r7, sp, #136, 6 @ 0x20000002 │ │ │ │ + rscseq r6, sp, #100, 6 @ 0x90000001 │ │ │ │ + rscseq r6, sp, #136, 6 @ 0x20000002 │ │ │ │ @ instruction: 0xfffff9f8 │ │ │ │ @ instruction: 0xfffff8f8 │ │ │ │ - tsteq lr, #72 @ 0x48 │ │ │ │ + tsteq lr, #88 @ 0x58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -28921,33 +28921,33 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - tsteq lr, #104, 30 @ 0x1a0 │ │ │ │ - rscseq r7, sp, #120, 4 @ 0x80000007 │ │ │ │ + tsteq lr, #120, 30 @ 0x1e0 │ │ │ │ + rscseq r6, sp, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29248 <__cxa_atexit@plt+0x1c428> │ │ │ │ ldr r5, [pc, #28] @ 29258 <__cxa_atexit@plt+0x1c438> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b c7cae0 <__cxa_atexit@plt+0xc6fcc0> │ │ │ │ + b 15ba5f4 <__cxa_atexit@plt+0x15ad7d4> │ │ │ │ ldr r7, [pc, #12] @ 2925c <__cxa_atexit@plt+0x1c43c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r7, sp, #24, 4 @ 0x80000001 │ │ │ │ + rscseq r6, sp, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ @@ -29000,56 +29000,56 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - tsteq lr, #44, 28 @ 0x2c0 │ │ │ │ - rscseq r7, sp, #60, 2 │ │ │ │ + tsteq lr, #60, 28 @ 0x3c0 │ │ │ │ + rscseq r6, sp, #60, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29390 <__cxa_atexit@plt+0x1c570> │ │ │ │ ldr r2, [pc, #28] @ 293a0 <__cxa_atexit@plt+0x1c580> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r7, [pc, #12] @ 293a4 <__cxa_atexit@plt+0x1c584> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff3df8 │ │ │ │ - rscseq r6, sp, #240, 24 @ 0xf000 │ │ │ │ + rscseq r5, sp, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 293e0 <__cxa_atexit@plt+0x1c5c0> │ │ │ │ ldr r2, [pc, #28] @ 293f0 <__cxa_atexit@plt+0x1c5d0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r7, [pc, #12] @ 293f4 <__cxa_atexit@plt+0x1c5d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff2fd0 │ │ │ │ - rscseq r6, sp, #156, 24 @ 0x9c00 │ │ │ │ + rscseq r5, sp, #156, 24 @ 0x9c00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov lr, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ @@ -29077,15 +29077,15 @@ │ │ │ │ ldr r5, [pc, #96] @ 294d0 <__cxa_atexit@plt+0x1c6b0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r6, #-12] │ │ │ │ str r8, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 294a8 <__cxa_atexit@plt+0x1c688> │ │ │ │ mov r7, #28 │ │ │ │ @@ -29093,17 +29093,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 294c4 <__cxa_atexit@plt+0x1c6a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov sl, lr │ │ │ │ bx r0 │ │ │ │ - rscseq r6, sp, #204, 22 @ 0x33000 │ │ │ │ + rscseq r5, sp, #204, 22 @ 0x33000 │ │ │ │ @ instruction: 0xffff1f88 │ │ │ │ - tsteq lr, #212, 22 @ 0x35000 │ │ │ │ + tsteq lr, #228, 22 @ 0x39000 │ │ │ │ @ instruction: 0xffff1d64 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -29123,27 +29123,27 @@ │ │ │ │ sub r1, r6, #7 │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ add r0, sl, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ b 29550 <__cxa_atexit@plt+0x1c730> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 29560 <__cxa_atexit@plt+0x1c740> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r6, sp, #32, 22 @ 0x8000 │ │ │ │ - rscseq r6, sp, #92, 22 @ 0x17000 │ │ │ │ - tsteq lr, #120, 22 @ 0x1e000 │ │ │ │ - tsteq lr, #100, 22 @ 0x19000 │ │ │ │ + rscseq r5, sp, #32, 22 @ 0x8000 │ │ │ │ + rscseq r5, sp, #92, 22 @ 0x17000 │ │ │ │ + tsteq lr, #136, 22 @ 0x22000 │ │ │ │ + tsteq lr, #116, 22 @ 0x1d000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 296f8 <__cxa_atexit@plt+0x1c8d8> │ │ │ │ @@ -29256,30 +29256,30 @@ │ │ │ │ bx r1 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ ldr r5, [sp] │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ @ instruction: 0xfffff774 │ │ │ │ @ instruction: 0xfffff8c4 │ │ │ │ @ instruction: 0xfffff688 │ │ │ │ @ instruction: 0xfffff7d0 │ │ │ │ @ instruction: 0xfffff984 │ │ │ │ - tsteq lr, #156, 20 @ 0x9c000 │ │ │ │ + tsteq lr, #172, 20 @ 0xac000 │ │ │ │ @ instruction: 0xfffff9a8 │ │ │ │ - rscseq r6, sp, #68, 26 @ 0x1100 │ │ │ │ - rscseq r6, sp, #92, 26 @ 0x1700 │ │ │ │ - tsteq lr, #36, 20 @ 0x24000 │ │ │ │ + rscseq r5, sp, #68, 26 @ 0x1100 │ │ │ │ + rscseq r5, sp, #92, 26 @ 0x1700 │ │ │ │ + tsteq lr, #52, 20 @ 0x34000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 297dc <__cxa_atexit@plt+0x1c9bc> │ │ │ │ @@ -29293,68 +29293,68 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r0, r8, lr} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq lr, #52, 18 @ 0xd0000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq lr, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29818 <__cxa_atexit@plt+0x1c9f8> │ │ │ │ ldr r5, [pc, #28] @ 29828 <__cxa_atexit@plt+0x1ca08> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f87358 <__cxa_atexit@plt+0x1f7a538> │ │ │ │ + b 1f87240 <__cxa_atexit@plt+0x1f7a420> │ │ │ │ ldr r7, [pc, #12] @ 2982c <__cxa_atexit@plt+0x1ca0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r6, sp, #80, 24 @ 0x5000 │ │ │ │ + rscseq r5, sp, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #12] @ 29850 <__cxa_atexit@plt+0x1ca30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - tsteq lr, #184, 16 @ 0xb80000 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + tsteq lr, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29880 <__cxa_atexit@plt+0x1ca60> │ │ │ │ ldr r5, [pc, #28] @ 29890 <__cxa_atexit@plt+0x1ca70> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f87358 <__cxa_atexit@plt+0x1f7a538> │ │ │ │ + b 1f87240 <__cxa_atexit@plt+0x1f7a420> │ │ │ │ ldr r7, [pc, #12] @ 29894 <__cxa_atexit@plt+0x1ca74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r6, sp, #236, 22 @ 0x3b000 │ │ │ │ + rscseq r5, sp, #236, 22 @ 0x3b000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #12] @ 298b8 <__cxa_atexit@plt+0x1ca98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - tsteq lr, #84, 16 @ 0x540000 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + tsteq lr, #100, 16 @ 0x640000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29924 <__cxa_atexit@plt+0x1cb04> │ │ │ │ @@ -29372,27 +29372,27 @@ │ │ │ │ stmib r2, {r0, r9, ip} │ │ │ │ str r1, [r2, #16] │ │ │ │ str sl, [r2, #20] │ │ │ │ sub r0, r6, #7 │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r2 │ │ │ │ b 29934 <__cxa_atexit@plt+0x1cb14> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 29944 <__cxa_atexit@plt+0x1cb24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r6, sp, #60, 22 @ 0xf000 │ │ │ │ - tsteq lr, #160, 14 @ 0x2800000 │ │ │ │ - tsteq lr, #156, 14 @ 0x2700000 │ │ │ │ - tsteq lr, #132, 14 @ 0x2100000 │ │ │ │ + rscseq r5, sp, #60, 22 @ 0xf000 │ │ │ │ + tsteq lr, #176, 14 @ 0x2c00000 │ │ │ │ + tsteq lr, #172, 14 @ 0x2b00000 │ │ │ │ + tsteq lr, #148, 14 @ 0x2500000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -29413,27 +29413,27 @@ │ │ │ │ stmib r3, {r0, r9, ip} │ │ │ │ str r1, [r3, #16] │ │ │ │ str sl, [r3, #20] │ │ │ │ sub r0, r6, #7 │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ b 299d8 <__cxa_atexit@plt+0x1cbb8> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 299e8 <__cxa_atexit@plt+0x1cbc8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r6, sp, #152, 20 @ 0x98000 │ │ │ │ - tsteq lr, #252, 12 @ 0xfc00000 │ │ │ │ - tsteq lr, #248, 12 @ 0xf800000 │ │ │ │ - tsteq lr, #224, 12 @ 0xe000000 │ │ │ │ + rscseq r5, sp, #152, 20 @ 0x98000 │ │ │ │ + tsteq lr, #12, 14 @ 0x300000 │ │ │ │ + tsteq lr, #8, 14 @ 0x200000 │ │ │ │ + tsteq lr, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 29a40 <__cxa_atexit@plt+0x1cc20> │ │ │ │ ldr r2, [pc, #68] @ 29a5c <__cxa_atexit@plt+0x1cc3c> │ │ │ │ @@ -29443,24 +29443,24 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29a4c <__cxa_atexit@plt+0x1cc2c> │ │ │ │ ldr r5, [pc, #48] @ 29a64 <__cxa_atexit@plt+0x1cc44> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f87358 <__cxa_atexit@plt+0x1f7a538> │ │ │ │ + b 1f87240 <__cxa_atexit@plt+0x1f7a420> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 29a60 <__cxa_atexit@plt+0x1cc40> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #0, 12 │ │ │ │ - rscseq r6, sp, #32, 20 @ 0x20000 │ │ │ │ + tsteq lr, #16, 12 @ 0x1000000 │ │ │ │ + rscseq r5, sp, #32, 20 @ 0x20000 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 29ab0 <__cxa_atexit@plt+0x1cc90> │ │ │ │ @@ -29471,24 +29471,24 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29abc <__cxa_atexit@plt+0x1cc9c> │ │ │ │ ldr r5, [pc, #48] @ 29ad4 <__cxa_atexit@plt+0x1ccb4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f87358 <__cxa_atexit@plt+0x1f7a538> │ │ │ │ + b 1f87240 <__cxa_atexit@plt+0x1f7a420> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 29ad0 <__cxa_atexit@plt+0x1ccb0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #144, 10 @ 0x24000000 │ │ │ │ - rscseq r6, sp, #172, 18 @ 0x2b0000 │ │ │ │ + tsteq lr, #160, 10 @ 0x28000000 │ │ │ │ + rscseq r5, sp, #172, 18 @ 0x2b0000 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -29596,29 +29596,29 @@ │ │ │ │ bx r1 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ ldr r5, [sp] │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffff224 │ │ │ │ @ instruction: 0xfffff374 │ │ │ │ @ instruction: 0xfffff138 │ │ │ │ @ instruction: 0xfffff280 │ │ │ │ @ instruction: 0xfffff434 │ │ │ │ @ instruction: 0xfffff460 │ │ │ │ - tsteq lr, #16, 10 @ 0x4000000 │ │ │ │ - rscseq r6, sp, #244, 14 @ 0x3d00000 │ │ │ │ - rscseq r6, sp, #28, 16 @ 0x1c0000 │ │ │ │ - tsteq lr, #224, 8 @ 0xe0000000 │ │ │ │ + tsteq lr, #32, 10 @ 0x8000000 │ │ │ │ + rscseq r5, sp, #244, 14 @ 0x3d00000 │ │ │ │ + rscseq r5, sp, #28, 16 @ 0x1c0000 │ │ │ │ + tsteq lr, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 29d24 <__cxa_atexit@plt+0x1cf04> │ │ │ │ @@ -29631,33 +29631,33 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ add r2, r3, #12 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq lr, #244, 6 @ 0xd0000003 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq lr, #4, 8 @ 0x4000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29d60 <__cxa_atexit@plt+0x1cf40> │ │ │ │ ldr r5, [pc, #28] @ 29d70 <__cxa_atexit@plt+0x1cf50> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b c7cae0 <__cxa_atexit@plt+0xc6fcc0> │ │ │ │ + b 15ba5f4 <__cxa_atexit@plt+0x15ad7d4> │ │ │ │ ldr r7, [pc, #12] @ 29d74 <__cxa_atexit@plt+0x1cf54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r6, sp, #24, 14 @ 0x600000 │ │ │ │ + rscseq r5, sp, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 29ae4 <__cxa_atexit@plt+0x1ccc4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -29667,21 +29667,21 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29dc0 <__cxa_atexit@plt+0x1cfa0> │ │ │ │ ldr r2, [pc, #28] @ 29dd0 <__cxa_atexit@plt+0x1cfb0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b c7cae0 <__cxa_atexit@plt+0xc6fcc0> │ │ │ │ + b 15ba5f4 <__cxa_atexit@plt+0x15ad7d4> │ │ │ │ ldr r7, [pc, #12] @ 29dd4 <__cxa_atexit@plt+0x1cfb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff3724 │ │ │ │ - rscseq r6, sp, #20, 6 @ 0x50000000 │ │ │ │ + rscseq r5, sp, #20, 6 @ 0x50000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 29e20 <__cxa_atexit@plt+0x1d000> │ │ │ │ ldr r2, [pc, #68] @ 29e3c <__cxa_atexit@plt+0x1d01c> │ │ │ │ @@ -29691,24 +29691,24 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29e2c <__cxa_atexit@plt+0x1d00c> │ │ │ │ ldr r5, [pc, #48] @ 29e44 <__cxa_atexit@plt+0x1d024> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b c7cae0 <__cxa_atexit@plt+0xc6fcc0> │ │ │ │ + b 15ba5f4 <__cxa_atexit@plt+0x15ad7d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 29e40 <__cxa_atexit@plt+0x1d020> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #32, 4 │ │ │ │ - rscseq r6, sp, #76, 12 @ 0x4c00000 │ │ │ │ + tsteq lr, #48, 4 │ │ │ │ + rscseq r5, sp, #76, 12 @ 0x4c00000 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 29e90 <__cxa_atexit@plt+0x1d070> │ │ │ │ @@ -29719,24 +29719,24 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29e9c <__cxa_atexit@plt+0x1d07c> │ │ │ │ ldr r5, [pc, #48] @ 29eb4 <__cxa_atexit@plt+0x1d094> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b c7cae0 <__cxa_atexit@plt+0xc6fcc0> │ │ │ │ + b 15ba5f4 <__cxa_atexit@plt+0x15ad7d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 29eb0 <__cxa_atexit@plt+0x1d090> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #176, 2 @ 0x2c │ │ │ │ - rscseq r6, sp, #196, 10 @ 0x31000000 │ │ │ │ + tsteq lr, #192, 2 @ 0x30 │ │ │ │ + rscseq r5, sp, #196, 10 @ 0x31000000 │ │ │ │ @ instruction: 0xfffff3e0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -29753,24 +29753,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r3, #12]! │ │ │ │ str r8, [r3, #8] │ │ │ │ stmdb r3, {r1, r8} │ │ │ │ str r0, [r5, #-16]! │ │ │ │ sub r2, r6, #15 │ │ │ │ stmib r5, {r2, r3, r8} │ │ │ │ - b c7ca60 <__cxa_atexit@plt+0xc6fc40> │ │ │ │ + b 15ba574 <__cxa_atexit@plt+0x15ad754> │ │ │ │ mov r6, r3 │ │ │ │ b 29f28 <__cxa_atexit@plt+0x1d108> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 29f38 <__cxa_atexit@plt+0x1d118> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r6, sp, #84, 10 @ 0x15000000 │ │ │ │ + rscseq r5, sp, #84, 10 @ 0x15000000 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -29783,18 +29783,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r3, [r5, #12] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b c7c960 <__cxa_atexit@plt+0xc6fb40> │ │ │ │ + b 15ba474 <__cxa_atexit@plt+0x15ad654> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -29811,16 +29811,16 @@ │ │ │ │ str r8, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq lr, #48, 2 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq lr, #64, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2a04c <__cxa_atexit@plt+0x1d22c> │ │ │ │ ldr r2, [pc, #68] @ 2a068 <__cxa_atexit@plt+0x1d248> │ │ │ │ @@ -29830,24 +29830,24 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a058 <__cxa_atexit@plt+0x1d238> │ │ │ │ ldr r5, [pc, #48] @ 2a070 <__cxa_atexit@plt+0x1d250> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f87358 <__cxa_atexit@plt+0x1f7a538> │ │ │ │ + b 1f87240 <__cxa_atexit@plt+0x1f7a420> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2a06c <__cxa_atexit@plt+0x1d24c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #244, 30 @ 0x3d0 │ │ │ │ - rscseq r6, sp, #132 @ 0x84 │ │ │ │ + tsteq lr, #4 │ │ │ │ + rscseq r5, sp, #132 @ 0x84 │ │ │ │ @ instruction: 0xffff35fc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -29869,27 +29869,27 @@ │ │ │ │ stmib r3, {r0, r9, ip} │ │ │ │ str r1, [r3, #16] │ │ │ │ str sl, [r3, #20] │ │ │ │ sub r0, r6, #7 │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ b 2a0f8 <__cxa_atexit@plt+0x1d2d8> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2a108 <__cxa_atexit@plt+0x1d2e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, sp, #224, 30 @ 0x380 │ │ │ │ - tsteq lr, #220, 30 @ 0x370 │ │ │ │ - tsteq lr, #244, 30 @ 0x3d0 │ │ │ │ - tsteq lr, #192, 30 @ 0x300 │ │ │ │ + rscseq r4, sp, #224, 30 @ 0x380 │ │ │ │ + tsteq lr, #236, 30 @ 0x3b0 │ │ │ │ + tsteq lr, #4 │ │ │ │ + tsteq lr, #208, 30 @ 0x340 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a184 <__cxa_atexit@plt+0x1d364> │ │ │ │ @@ -29917,15 +29917,15 @@ │ │ │ │ b 2a194 <__cxa_atexit@plt+0x1d374> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2a1a4 <__cxa_atexit@plt+0x1d384> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r6, sp, #236, 4 @ 0xc000000e │ │ │ │ + rscseq r5, sp, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -29940,39 +29940,39 @@ │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq lr, #40, 30 @ 0xa0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq lr, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a234 <__cxa_atexit@plt+0x1d414> │ │ │ │ ldr r5, [pc, #28] @ 2a244 <__cxa_atexit@plt+0x1d424> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbf20 <__cxa_atexit@plt+0x3ef100> │ │ │ │ + b 3dc178 <__cxa_atexit@plt+0x3cf358> │ │ │ │ ldr r7, [pc, #12] @ 2a248 <__cxa_atexit@plt+0x1d428> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r6, sp, #80, 4 │ │ │ │ + rscseq r5, sp, #80, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 29ae4 <__cxa_atexit@plt+0x1ccc4> │ │ │ │ - rscseq r5, sp, #140, 28 @ 0x8c0 │ │ │ │ + rscseq r4, sp, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2a2ac <__cxa_atexit@plt+0x1d48c> │ │ │ │ ldr r2, [pc, #68] @ 2a2c8 <__cxa_atexit@plt+0x1d4a8> │ │ │ │ @@ -29982,24 +29982,24 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a2b8 <__cxa_atexit@plt+0x1d498> │ │ │ │ ldr r5, [pc, #48] @ 2a2d0 <__cxa_atexit@plt+0x1d4b0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f87a8c <__cxa_atexit@plt+0x1f7ac6c> │ │ │ │ + b 1f87974 <__cxa_atexit@plt+0x1f7ab54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2a2cc <__cxa_atexit@plt+0x1d4ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #148, 26 @ 0x2500 │ │ │ │ - rscseq r5, sp, #52, 28 @ 0x340 │ │ │ │ + tsteq lr, #164, 26 @ 0x2900 │ │ │ │ + rscseq r4, sp, #52, 28 @ 0x340 │ │ │ │ @ instruction: 0xffff340c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2a31c <__cxa_atexit@plt+0x1d4fc> │ │ │ │ @@ -30010,26 +30010,26 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a328 <__cxa_atexit@plt+0x1d508> │ │ │ │ ldr r5, [pc, #48] @ 2a340 <__cxa_atexit@plt+0x1d520> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbf20 <__cxa_atexit@plt+0x3ef100> │ │ │ │ + b 3dc178 <__cxa_atexit@plt+0x3cf358> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2a33c <__cxa_atexit@plt+0x1d51c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #36, 26 @ 0x900 │ │ │ │ - rscseq r6, sp, #92, 2 │ │ │ │ + tsteq lr, #52, 26 @ 0xd00 │ │ │ │ + rscseq r5, sp, #92, 2 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - rscseq r5, sp, #164, 26 @ 0x2900 │ │ │ │ + rscseq r4, sp, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -30054,33 +30054,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - tsteq lr, #144, 26 @ 0x2400 │ │ │ │ - rscseq r6, sp, #224 @ 0xe0 │ │ │ │ + tsteq lr, #160, 26 @ 0x2800 │ │ │ │ + rscseq r5, sp, #224 @ 0xe0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a3fc <__cxa_atexit@plt+0x1d5dc> │ │ │ │ ldr r5, [pc, #28] @ 2a40c <__cxa_atexit@plt+0x1d5ec> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 2a410 <__cxa_atexit@plt+0x1d5f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r6, sp, #148 @ 0x94 │ │ │ │ + rscseq r5, sp, #148 @ 0x94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 29ae4 <__cxa_atexit@plt+0x1ccc4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -30090,21 +30090,21 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a45c <__cxa_atexit@plt+0x1d63c> │ │ │ │ ldr r2, [pc, #28] @ 2a46c <__cxa_atexit@plt+0x1d64c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 2a470 <__cxa_atexit@plt+0x1d650> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff3598 │ │ │ │ - rscseq r5, sp, #152, 24 @ 0x9800 │ │ │ │ + rscseq r4, sp, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2a4bc <__cxa_atexit@plt+0x1d69c> │ │ │ │ ldr r2, [pc, #68] @ 2a4d8 <__cxa_atexit@plt+0x1d6b8> │ │ │ │ @@ -30114,24 +30114,24 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a4c8 <__cxa_atexit@plt+0x1d6a8> │ │ │ │ ldr r5, [pc, #48] @ 2a4e0 <__cxa_atexit@plt+0x1d6c0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2a4dc <__cxa_atexit@plt+0x1d6bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #132, 22 @ 0x21000 │ │ │ │ - rscseq r5, sp, #200, 30 @ 0x320 │ │ │ │ + tsteq lr, #148, 22 @ 0x25000 │ │ │ │ + rscseq r4, sp, #200, 30 @ 0x320 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -30157,16 +30157,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq lr, #236, 22 @ 0x3b000 │ │ │ │ - rscseq r5, sp, #80, 30 @ 0x140 │ │ │ │ + tsteq lr, #252, 22 @ 0x3f000 │ │ │ │ + rscseq r4, sp, #80, 30 @ 0x140 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -30190,27 +30190,27 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r8, [r3, #-4] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ b 2a5fc <__cxa_atexit@plt+0x1d7dc> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2a60c <__cxa_atexit@plt+0x1d7ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, sp, #212, 24 @ 0xd400 │ │ │ │ + rscseq r4, sp, #212, 24 @ 0xd400 │ │ │ │ @ instruction: 0xffff83c0 │ │ │ │ @ instruction: 0xffff84c0 │ │ │ │ - tsteq lr, #100, 20 @ 0x64000 │ │ │ │ + tsteq lr, #116, 20 @ 0x74000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a6cc <__cxa_atexit@plt+0x1d8ac> │ │ │ │ ldr r1, [pc, #192] @ 2a6fc <__cxa_atexit@plt+0x1d8dc> │ │ │ │ @@ -30242,15 +30242,15 @@ │ │ │ │ str r9, [r6, #12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r1, r6 │ │ │ │ @@ -30260,18 +30260,18 @@ │ │ │ │ ldr r7, [pc, #20] @ 2a700 <__cxa_atexit@plt+0x1d8e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - rscseq r5, sp, #228, 22 @ 0x39000 │ │ │ │ + rscseq r4, sp, #228, 22 @ 0x39000 │ │ │ │ @ instruction: 0xffff7f50 │ │ │ │ @ instruction: 0xffff8010 │ │ │ │ - tsteq lr, #156, 18 @ 0x270000 │ │ │ │ + tsteq lr, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -30292,28 +30292,28 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ str r8, [r7, #8] │ │ │ │ str r9, [r7, #12] │ │ │ │ str lr, [r7, #-8] │ │ │ │ str r8, [r7, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r7 │ │ │ │ b 2a794 <__cxa_atexit@plt+0x1d974> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #8] @ 2a7a8 <__cxa_atexit@plt+0x1d988> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, sp, #48, 22 @ 0xc000 │ │ │ │ + rscseq r4, sp, #48, 22 @ 0xc000 │ │ │ │ @ instruction: 0xffff7e7c │ │ │ │ @ instruction: 0xffff7f3c │ │ │ │ - tsteq lr, #200, 16 @ 0xc80000 │ │ │ │ + tsteq lr, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r2, r5, #12 │ │ │ │ @@ -30335,27 +30335,27 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r8, [r3, #-4] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ b 2a840 <__cxa_atexit@plt+0x1da20> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2a850 <__cxa_atexit@plt+0x1da30> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, sp, #204, 16 @ 0xcc0000 │ │ │ │ + rscseq r4, sp, #204, 16 @ 0xcc0000 │ │ │ │ @ instruction: 0xffff32fc │ │ │ │ @ instruction: 0xffff33bc │ │ │ │ - tsteq lr, #28, 16 @ 0x1c0000 │ │ │ │ + tsteq lr, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2a8e4 <__cxa_atexit@plt+0x1dac4> │ │ │ │ @@ -30389,15 +30389,15 @@ │ │ │ │ b 2a8f4 <__cxa_atexit@plt+0x1dad4> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2a904 <__cxa_atexit@plt+0x1dae4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, sp, #164, 22 @ 0x29000 │ │ │ │ + rscseq r4, sp, #164, 22 @ 0x29000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -30414,59 +30414,59 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ add r2, r3, #12 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq lr, #204, 14 @ 0x3300000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq lr, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a99c <__cxa_atexit@plt+0x1db7c> │ │ │ │ ldr r5, [pc, #28] @ 2a9ac <__cxa_atexit@plt+0x1db8c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1bf6514 <__cxa_atexit@plt+0x1be96f4> │ │ │ │ + b 1ede2e8 <__cxa_atexit@plt+0x1ed14c8> │ │ │ │ ldr r7, [pc, #12] @ 2a9b0 <__cxa_atexit@plt+0x1db90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r5, sp, #16, 22 @ 0x4000 │ │ │ │ + rscseq r4, sp, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 29ae4 <__cxa_atexit@plt+0x1ccc4> │ │ │ │ - rscseq r5, sp, #28, 18 @ 0x70000 │ │ │ │ + rscseq r4, sp, #28, 18 @ 0x70000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2aa04 <__cxa_atexit@plt+0x1dbe4> │ │ │ │ ldr r2, [pc, #28] @ 2aa14 <__cxa_atexit@plt+0x1dbf4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 1bf6514 <__cxa_atexit@plt+0x1be96f4> │ │ │ │ + b 1ede2e8 <__cxa_atexit@plt+0x1ed14c8> │ │ │ │ ldr r7, [pc, #12] @ 2aa18 <__cxa_atexit@plt+0x1dbf8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff8738 │ │ │ │ - rscseq r5, sp, #228, 16 @ 0xe40000 │ │ │ │ + rscseq r4, sp, #228, 16 @ 0xe40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2aa64 <__cxa_atexit@plt+0x1dc44> │ │ │ │ ldr r2, [pc, #68] @ 2aa80 <__cxa_atexit@plt+0x1dc60> │ │ │ │ @@ -30476,26 +30476,26 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2aa70 <__cxa_atexit@plt+0x1dc50> │ │ │ │ ldr r5, [pc, #48] @ 2aa88 <__cxa_atexit@plt+0x1dc68> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1bf6514 <__cxa_atexit@plt+0x1be96f4> │ │ │ │ + b 1ede2e8 <__cxa_atexit@plt+0x1ed14c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2aa84 <__cxa_atexit@plt+0x1dc64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #220, 10 @ 0x37000000 │ │ │ │ - rscseq r5, sp, #60, 20 @ 0x3c000 │ │ │ │ + tsteq lr, #236, 10 @ 0x3b000000 │ │ │ │ + rscseq r4, sp, #60, 20 @ 0x3c000 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - rscseq r5, sp, #88, 16 @ 0x580000 │ │ │ │ + rscseq r4, sp, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -30520,35 +30520,35 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - tsteq lr, #72, 12 @ 0x4800000 │ │ │ │ - rscseq r5, sp, #192, 18 @ 0x300000 │ │ │ │ - rscseq r5, sp, #148, 18 @ 0x250000 │ │ │ │ + tsteq lr, #88, 12 @ 0x5800000 │ │ │ │ + rscseq r4, sp, #192, 18 @ 0x300000 │ │ │ │ + rscseq r4, sp, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ab48 <__cxa_atexit@plt+0x1dd28> │ │ │ │ ldr r5, [pc, #28] @ 2ab58 <__cxa_atexit@plt+0x1dd38> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1bf6424 <__cxa_atexit@plt+0x1be9604> │ │ │ │ + b 1ede1f8 <__cxa_atexit@plt+0x1ed13d8> │ │ │ │ ldr r7, [pc, #12] @ 2ab5c <__cxa_atexit@plt+0x1dd3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r5, sp, #112, 18 @ 0x1c0000 │ │ │ │ - rscseq r5, sp, #80, 18 @ 0x140000 │ │ │ │ + rscseq r4, sp, #112, 18 @ 0x1c0000 │ │ │ │ + rscseq r4, sp, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -30574,17 +30574,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - tsteq lr, #112, 10 @ 0x1c000000 │ │ │ │ - rscseq r5, sp, #232, 16 @ 0xe80000 │ │ │ │ - rscseq r5, sp, #96, 8 @ 0x60000000 │ │ │ │ + tsteq lr, #128, 10 @ 0x20000000 │ │ │ │ + rscseq r4, sp, #232, 16 @ 0xe80000 │ │ │ │ + rscseq r4, sp, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -30609,16 +30609,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff0058 │ │ │ │ @ instruction: 0xffff0144 │ │ │ │ - rscseq r5, sp, #0, 8 │ │ │ │ - rscseq r5, sp, #64, 16 @ 0x400000 │ │ │ │ + rscseq r4, sp, #0, 8 │ │ │ │ + rscseq r4, sp, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2acc4 <__cxa_atexit@plt+0x1dea4> │ │ │ │ ldr r2, [pc, #68] @ 2ace0 <__cxa_atexit@plt+0x1dec0> │ │ │ │ @@ -30628,24 +30628,24 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2acd0 <__cxa_atexit@plt+0x1deb0> │ │ │ │ ldr r5, [pc, #48] @ 2ace8 <__cxa_atexit@plt+0x1dec8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1bf6424 <__cxa_atexit@plt+0x1be9604> │ │ │ │ + b 1ede1f8 <__cxa_atexit@plt+0x1ed13d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2ace4 <__cxa_atexit@plt+0x1dec4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #124, 6 @ 0xf0000001 │ │ │ │ - rscseq r5, sp, #232, 14 @ 0x3a00000 │ │ │ │ + tsteq lr, #140, 6 @ 0x30000002 │ │ │ │ + rscseq r4, sp, #232, 14 @ 0x3a00000 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -30671,17 +30671,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - tsteq lr, #240, 6 @ 0xc0000003 │ │ │ │ - rscseq r5, sp, #116, 14 @ 0x1d00000 │ │ │ │ - rscseq r5, sp, #144, 6 @ 0x40000002 │ │ │ │ + tsteq lr, #0, 8 │ │ │ │ + rscseq r4, sp, #116, 14 @ 0x1d00000 │ │ │ │ + rscseq r4, sp, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2adc0 <__cxa_atexit@plt+0x1dfa0> │ │ │ │ ldr r2, [pc, #68] @ 2addc <__cxa_atexit@plt+0x1dfbc> │ │ │ │ @@ -30691,24 +30691,24 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2adcc <__cxa_atexit@plt+0x1dfac> │ │ │ │ ldr r5, [pc, #48] @ 2ade4 <__cxa_atexit@plt+0x1dfc4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f87358 <__cxa_atexit@plt+0x1f7a538> │ │ │ │ + b 1f87240 <__cxa_atexit@plt+0x1f7a420> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2ade0 <__cxa_atexit@plt+0x1dfc0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #128, 4 │ │ │ │ - rscseq r5, sp, #56, 6 @ 0xe0000000 │ │ │ │ + tsteq lr, #144, 4 │ │ │ │ + rscseq r4, sp, #56, 6 @ 0xe0000000 │ │ │ │ @ instruction: 0xffff2d08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -30728,28 +30728,28 @@ │ │ │ │ sub r1, r6, #7 │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ add r0, sl, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ b 2ae64 <__cxa_atexit@plt+0x1e044> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2ae74 <__cxa_atexit@plt+0x1e054> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, sp, #12, 4 @ 0xc0000000 │ │ │ │ - rscseq r5, sp, #72, 4 @ 0x80000004 │ │ │ │ - tsteq lr, #100, 4 @ 0x40000006 │ │ │ │ - tsteq lr, #80, 4 │ │ │ │ - rscseq r5, sp, #124, 4 @ 0xc0000007 │ │ │ │ + rscseq r4, sp, #12, 4 @ 0xc0000000 │ │ │ │ + rscseq r4, sp, #72, 4 @ 0x80000004 │ │ │ │ + tsteq lr, #116, 4 @ 0x40000007 │ │ │ │ + tsteq lr, #96, 4 │ │ │ │ + rscseq r4, sp, #124, 4 @ 0xc0000007 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2aef4 <__cxa_atexit@plt+0x1e0d4> │ │ │ │ @@ -30777,15 +30777,15 @@ │ │ │ │ b 2af04 <__cxa_atexit@plt+0x1e0e4> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2af14 <__cxa_atexit@plt+0x1e0f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, sp, #204, 10 @ 0x33000000 │ │ │ │ + rscseq r4, sp, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2af44 <__cxa_atexit@plt+0x1e124> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -30810,16 +30810,16 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ add r2, r3, #12 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq lr, #168, 2 @ 0x2a │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq lr, #184, 2 @ 0x2e │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2b0f8 <__cxa_atexit@plt+0x1e2d8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -30886,15 +30886,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-48]! @ 0xffffffd0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ - b eb7578 <__cxa_atexit@plt+0xeaa758> │ │ │ │ + b c496a8 <__cxa_atexit@plt+0xc3c888> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ @@ -30907,22 +30907,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - rscseq r5, sp, #248, 6 @ 0xe0000003 │ │ │ │ - tsteq lr, #48, 2 │ │ │ │ - tsteq lr, #40, 2 │ │ │ │ + rscseq r4, sp, #248, 6 @ 0xe0000003 │ │ │ │ + tsteq lr, #64, 2 │ │ │ │ + tsteq lr, #56, 2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2b198 <__cxa_atexit@plt+0x1e378> │ │ │ │ @@ -30940,18 +30940,18 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq lr, #200, 30 @ 0x320 │ │ │ │ - tsteq lr, #192, 30 @ 0x300 │ │ │ │ - rscseq r5, sp, #68, 6 @ 0x10000001 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq lr, #216, 30 @ 0x360 │ │ │ │ + tsteq lr, #208, 30 @ 0x340 │ │ │ │ + rscseq r4, sp, #68, 6 @ 0x10000001 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, #56] @ 2b1fc <__cxa_atexit@plt+0x1e3dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ @@ -30960,32 +30960,32 @@ │ │ │ │ beq 2b1f4 <__cxa_atexit@plt+0x1e3d4> │ │ │ │ ldr r3, [pc, #32] @ 2b200 <__cxa_atexit@plt+0x1e3e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b eb7578 <__cxa_atexit@plt+0xeaa758> │ │ │ │ + b c496a8 <__cxa_atexit@plt+0xc3c888> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq r5, sp, #236, 4 @ 0xc000000e │ │ │ │ + rscseq r4, sp, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 2b230 <__cxa_atexit@plt+0x1e410> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b eb7578 <__cxa_atexit@plt+0xeaa758> │ │ │ │ + b c496a8 <__cxa_atexit@plt+0xc3c888> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r5, sp, #188, 4 @ 0xc000000b │ │ │ │ + rscseq r4, sp, #188, 4 @ 0xc000000b │ │ │ │ andeq r6, r0, ip, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r3, #40] @ 0x28 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -31071,44 +31071,44 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #36] @ 2b3dc <__cxa_atexit@plt+0x1e5bc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #12]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - tsteq lr, #24, 28 @ 0x180 │ │ │ │ - tsteq lr, #176, 26 @ 0x2c00 │ │ │ │ - rscseq r5, sp, #248 @ 0xf8 │ │ │ │ + tsteq lr, #40, 28 @ 0x280 │ │ │ │ + tsteq lr, #192, 26 @ 0x3000 │ │ │ │ + rscseq r4, sp, #248 @ 0xf8 │ │ │ │ andeq r7, r0, sl, asr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r7, r3 │ │ │ │ bne 2b410 <__cxa_atexit@plt+0x1e5f0> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ bx r0 │ │ │ │ str r7, [r5, #40]! @ 0x28 │ │ │ │ ldr r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ - b 3fbf28 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + b 3dc180 <__cxa_atexit@plt+0x3cf360> │ │ │ │ andeq r5, r0, sl, asr #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ cmp r7, r3 │ │ │ │ bne 2b444 <__cxa_atexit@plt+0x1e624> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ @@ -31139,17 +31139,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 2b4c0 <__cxa_atexit@plt+0x1e6a0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ mov r6, #24 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq lr, #188, 24 @ 0xbc00 │ │ │ │ + tsteq lr, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, r9, ror #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -31171,16 +31171,16 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 2b544 <__cxa_atexit@plt+0x1e724> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ - tsteq lr, #52, 24 @ 0x3400 │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ + tsteq lr, #68, 24 @ 0x4400 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r2, r0, r9, ror #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -31196,65 +31196,65 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq lr, #168, 22 @ 0x2a000 │ │ │ │ - rscseq r4, sp, #48, 30 @ 0xc0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq lr, #184, 22 @ 0x2e000 │ │ │ │ + rscseq r3, sp, #48, 30 @ 0xc0 │ │ │ │ andeq r7, r0, sl, asr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r7, r3 │ │ │ │ bne 2b5cc <__cxa_atexit@plt+0x1e7ac> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r3, [r5, #40]! @ 0x28 │ │ │ │ ldr r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ mov sl, r7 │ │ │ │ - b 3fbf30 <__cxa_atexit@plt+0x3ef110> │ │ │ │ - rscseq r4, sp, #40, 30 @ 0xa0 │ │ │ │ + b 3dc188 <__cxa_atexit@plt+0x3cf368> │ │ │ │ + rscseq r3, sp, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2b618 <__cxa_atexit@plt+0x1e7f8> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 2b620 <__cxa_atexit@plt+0x1e800> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbf38 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + b 3dc190 <__cxa_atexit@plt+0x3cf370> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #12, 20 @ 0xc000 │ │ │ │ - rscseq r4, sp, #220, 28 @ 0xdc0 │ │ │ │ + tsteq lr, #28, 20 @ 0x1c000 │ │ │ │ + rscseq r3, sp, #220, 28 @ 0xdc0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2b660 <__cxa_atexit@plt+0x1e840> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldr r1, [pc, #24] @ 2b668 <__cxa_atexit@plt+0x1e848> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbf40 <__cxa_atexit@plt+0x3ef120> │ │ │ │ + b 3dc198 <__cxa_atexit@plt+0x3cf378> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #200, 18 @ 0x320000 │ │ │ │ + tsteq lr, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2b70c <__cxa_atexit@plt+0x1e8ec> │ │ │ │ ldr lr, [pc, #160] @ 2b72c <__cxa_atexit@plt+0x1e90c> │ │ │ │ @@ -31294,19 +31294,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq lr, #124, 18 @ 0x1f0000 │ │ │ │ - tsteq lr, #100, 20 @ 0x64000 │ │ │ │ - tsteq lr, #92, 20 @ 0x5c000 │ │ │ │ + tsteq lr, #140, 18 @ 0x230000 │ │ │ │ + tsteq lr, #116, 20 @ 0x74000 │ │ │ │ + tsteq lr, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2b798 <__cxa_atexit@plt+0x1e978> │ │ │ │ @@ -31324,17 +31324,17 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq lr, #200, 18 @ 0x320000 │ │ │ │ - tsteq lr, #192, 18 @ 0x300000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq lr, #216, 18 @ 0x360000 │ │ │ │ + tsteq lr, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ ldr r3, [pc, #208] @ 2b894 <__cxa_atexit@plt+0x1ea74> │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -31388,17 +31388,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r6 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq r4, sp, #24, 26 @ 0x600 │ │ │ │ - tsteq lr, #20, 18 @ 0x50000 │ │ │ │ - tsteq lr, #0, 16 │ │ │ │ + rscseq r3, sp, #24, 26 @ 0x600 │ │ │ │ + tsteq lr, #36, 18 @ 0x90000 │ │ │ │ + tsteq lr, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 2b8e4 <__cxa_atexit@plt+0x1eac4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -31447,19 +31447,19 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - tsteq lr, #180, 12 @ 0xb400000 │ │ │ │ + tsteq lr, #196, 12 @ 0xc400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2b9cc <__cxa_atexit@plt+0x1ebac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -31502,15 +31502,15 @@ │ │ │ │ beq 2ba8c <__cxa_atexit@plt+0x1ec6c> │ │ │ │ ldr r3, [pc, #76] @ 2baa4 <__cxa_atexit@plt+0x1ec84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ - b eb7578 <__cxa_atexit@plt+0xeaa758> │ │ │ │ + b c496a8 <__cxa_atexit@plt+0xc3c888> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ @@ -31545,15 +31545,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 2bb3c <__cxa_atexit@plt+0x1ed1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r2 │ │ │ │ - b eb7578 <__cxa_atexit@plt+0xeaa758> │ │ │ │ + b c496a8 <__cxa_atexit@plt+0xc3c888> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -31574,29 +31574,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 2bb98 <__cxa_atexit@plt+0x1ed78> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b eb7578 <__cxa_atexit@plt+0xeaa758> │ │ │ │ + b c496a8 <__cxa_atexit@plt+0xc3c888> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 2bbc4 <__cxa_atexit@plt+0x1eda4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b eb7578 <__cxa_atexit@plt+0xeaa758> │ │ │ │ + b c496a8 <__cxa_atexit@plt+0xc3c888> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ add r6, r6, #24 │ │ │ │ mvn r7, r7 │ │ │ │ @@ -31655,23 +31655,23 @@ │ │ │ │ b 2bcbc <__cxa_atexit@plt+0x1ee9c> │ │ │ │ ldr r3, [pc, #20] @ 2bcd0 <__cxa_atexit@plt+0x1eeb0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq lr, #204, 8 @ 0xcc000000 │ │ │ │ - tsteq lr, #196, 8 @ 0xc4000000 │ │ │ │ - tsteq lr, #136, 6 @ 0x20000002 │ │ │ │ - tsteq lr, #44, 10 @ 0xb000000 │ │ │ │ - tsteq lr, #36, 10 @ 0x9000000 │ │ │ │ - tsteq lr, #232, 6 @ 0xa0000003 │ │ │ │ + tsteq lr, #220, 8 @ 0xdc000000 │ │ │ │ + tsteq lr, #212, 8 @ 0xd4000000 │ │ │ │ + tsteq lr, #152, 6 @ 0x60000002 │ │ │ │ + tsteq lr, #60, 10 @ 0xf000000 │ │ │ │ + tsteq lr, #52, 10 @ 0xd000000 │ │ │ │ + tsteq lr, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -31699,18 +31699,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 2bd8c <__cxa_atexit@plt+0x1ef6c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq lr, #16, 8 @ 0x10000000 │ │ │ │ - tsteq lr, #8, 8 @ 0x8000000 │ │ │ │ - tsteq lr, #204, 4 @ 0xc000000c │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq lr, #32, 8 @ 0x20000000 │ │ │ │ + tsteq lr, #24, 8 @ 0x18000000 │ │ │ │ + tsteq lr, #220, 4 @ 0xc000000d │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -31739,20 +31739,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 2be2c <__cxa_atexit@plt+0x1f00c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq lr, #112, 6 @ 0xc0000001 │ │ │ │ - tsteq lr, #104, 6 @ 0xa0000001 │ │ │ │ - tsteq lr, #44, 4 @ 0xc0000002 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq lr, #128, 6 │ │ │ │ + tsteq lr, #120, 6 @ 0xe0000001 │ │ │ │ + tsteq lr, #60, 4 @ 0xc0000003 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - rscseq r4, sp, #232, 12 @ 0xe800000 │ │ │ │ + rscseq r3, sp, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2bea0 <__cxa_atexit@plt+0x1f080> │ │ │ │ ldr r2, [pc, #112] @ 2bec0 <__cxa_atexit@plt+0x1f0a0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -31782,15 +31782,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rscseq r4, sp, #80, 12 @ 0x5000000 │ │ │ │ + rscseq r3, sp, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #36] @ 2bf08 <__cxa_atexit@plt+0x1f0e8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -31799,15 +31799,15 @@ │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 2bf00 <__cxa_atexit@plt+0x1f0e0> │ │ │ │ b 2bf18 <__cxa_atexit@plt+0x1f0f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r4, sp, #12, 12 @ 0xc00000 │ │ │ │ + rscseq r3, sp, #12, 12 @ 0xc00000 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2bf5c <__cxa_atexit@plt+0x1f13c> │ │ │ │ ldr r2, [pc, #164] @ 2bfd0 <__cxa_atexit@plt+0x1f1b0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -31847,33 +31847,33 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff670 │ │ │ │ - tsteq lr, #124 @ 0x7c │ │ │ │ - rscseq r4, sp, #56, 10 @ 0xe000000 │ │ │ │ + tsteq lr, #140 @ 0x8c │ │ │ │ + rscseq r3, sp, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2c010 <__cxa_atexit@plt+0x1f1f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 2c008 <__cxa_atexit@plt+0x1f1e8> │ │ │ │ b 2c020 <__cxa_atexit@plt+0x1f200> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r4, sp, #4, 10 @ 0x1000000 │ │ │ │ + rscseq r3, sp, #4, 10 @ 0x1000000 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #176] @ 2c0e0 <__cxa_atexit@plt+0x1f2c0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ @@ -31904,15 +31904,15 @@ │ │ │ │ beq 2c0d4 <__cxa_atexit@plt+0x1f2b4> │ │ │ │ ldr r3, [pc, #76] @ 2c0ec <__cxa_atexit@plt+0x1f2cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ - b eb7578 <__cxa_atexit@plt+0xeaa758> │ │ │ │ + b c496a8 <__cxa_atexit@plt+0xc3c888> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ @@ -31920,15 +31920,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - rscseq r4, sp, #40, 8 @ 0x28000000 │ │ │ │ + rscseq r3, sp, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #124] @ 2c180 <__cxa_atexit@plt+0x1f360> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -31948,26 +31948,26 @@ │ │ │ │ ldr r3, [pc, #60] @ 2c188 <__cxa_atexit@plt+0x1f368> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r2 │ │ │ │ - b eb7578 <__cxa_atexit@plt+0xeaa758> │ │ │ │ + b c496a8 <__cxa_atexit@plt+0xc3c888> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - rscseq r4, sp, #140, 6 @ 0x30000002 │ │ │ │ + rscseq r3, sp, #140, 6 @ 0x30000002 │ │ │ │ andeq r2, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r2, [pc, #64] @ 2c1e4 <__cxa_atexit@plt+0x1f3c4> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ @@ -31978,32 +31978,32 @@ │ │ │ │ ldr r2, [pc, #36] @ 2c1e8 <__cxa_atexit@plt+0x1f3c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b eb7578 <__cxa_atexit@plt+0xeaa758> │ │ │ │ + b c496a8 <__cxa_atexit@plt+0xc3c888> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq r4, sp, #44, 6 @ 0xb0000000 │ │ │ │ + rscseq r3, sp, #44, 6 @ 0xb0000000 │ │ │ │ andeq r2, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 2c218 <__cxa_atexit@plt+0x1f3f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b eb7578 <__cxa_atexit@plt+0xeaa758> │ │ │ │ + b c496a8 <__cxa_atexit@plt+0xc3c888> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq r4, sp, #252, 4 @ 0xc000000f │ │ │ │ + rscseq r3, sp, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r0, r7, lsl #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 2c250 <__cxa_atexit@plt+0x1f430> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ @@ -32015,17 +32015,17 @@ │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r3, [pc, #16] @ 2c26c <__cxa_atexit@plt+0x1f44c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #200, 26 @ 0x3200 │ │ │ │ + tsteq lr, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r4, sp, #140, 4 @ 0xc0000008 │ │ │ │ + rscseq r3, sp, #140, 4 @ 0xc0000008 │ │ │ │ andeq r0, r0, r7, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2c2c8 <__cxa_atexit@plt+0x1f4a8> │ │ │ │ @@ -32040,17 +32040,17 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ mov r7, r3 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbf48 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + b 3dc1a0 <__cxa_atexit@plt+0x3cf380> │ │ │ │ @ instruction: 0xfffff38c │ │ │ │ - rscseq r4, sp, #20, 4 @ 0x40000001 │ │ │ │ + rscseq r3, sp, #20, 4 @ 0x40000001 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2c320 <__cxa_atexit@plt+0x1f500> │ │ │ │ ldr r7, [pc, #52] @ 2c330 <__cxa_atexit@plt+0x1f510> │ │ │ │ @@ -32065,16 +32065,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2c334 <__cxa_atexit@plt+0x1f514> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r4, sp, #8, 4 @ 0x80000000 │ │ │ │ - rscseq r4, sp, #184, 2 @ 0x2e │ │ │ │ + rscseq r3, sp, #8, 4 @ 0x80000000 │ │ │ │ + rscseq r3, sp, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 2c3e0 <__cxa_atexit@plt+0x1f5c0> │ │ │ │ @@ -32127,15 +32127,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - rscseq r4, sp, #196 @ 0xc4 │ │ │ │ + rscseq r3, sp, #196 @ 0xc4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #116] @ 2c4b4 <__cxa_atexit@plt+0x1f694> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -32164,15 +32164,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - rscseq r4, sp, #48 @ 0x30 │ │ │ │ + rscseq r3, sp, #48 @ 0x30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [pc, #72] @ 2c524 <__cxa_atexit@plt+0x1f704> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ @@ -32191,43 +32191,43 @@ │ │ │ │ b 2afac <__cxa_atexit@plt+0x1e18c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq r3, sp, #196, 30 @ 0x310 │ │ │ │ + rscseq r2, sp, #196, 30 @ 0x310 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 2c560 <__cxa_atexit@plt+0x1f740> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 2afac <__cxa_atexit@plt+0x1e18c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r3, sp, #140, 30 @ 0x230 │ │ │ │ + rscseq r2, sp, #140, 30 @ 0x230 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #24] @ 2c598 <__cxa_atexit@plt+0x1f778> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 2c590 <__cxa_atexit@plt+0x1f770> │ │ │ │ b 2c344 <__cxa_atexit@plt+0x1f524> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - rscseq r3, sp, #80, 30 @ 0x140 │ │ │ │ + rscseq r2, sp, #80, 30 @ 0x140 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2c5e4 <__cxa_atexit@plt+0x1f7c4> │ │ │ │ ldr r7, [pc, #52] @ 2c5f4 <__cxa_atexit@plt+0x1f7d4> │ │ │ │ @@ -32242,16 +32242,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2c5f8 <__cxa_atexit@plt+0x1f7d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r3, sp, #76, 30 @ 0x130 │ │ │ │ - rscseq r3, sp, #244, 28 @ 0xf40 │ │ │ │ + rscseq r2, sp, #76, 30 @ 0x130 │ │ │ │ + rscseq r2, sp, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 2c6a4 <__cxa_atexit@plt+0x1f884> │ │ │ │ @@ -32304,15 +32304,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - rscseq r3, sp, #0, 28 │ │ │ │ + rscseq r2, sp, #0, 28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #116] @ 2c778 <__cxa_atexit@plt+0x1f958> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -32341,15 +32341,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - rscseq r3, sp, #108, 26 @ 0x1b00 │ │ │ │ + rscseq r2, sp, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [pc, #72] @ 2c7e8 <__cxa_atexit@plt+0x1f9c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ @@ -32368,58 +32368,58 @@ │ │ │ │ b 2afac <__cxa_atexit@plt+0x1e18c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq r3, sp, #0, 26 │ │ │ │ + rscseq r2, sp, #0, 26 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 2c824 <__cxa_atexit@plt+0x1fa04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 2afac <__cxa_atexit@plt+0x1e18c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r3, sp, #200, 24 @ 0xc800 │ │ │ │ + rscseq r2, sp, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #24] @ 2c85c <__cxa_atexit@plt+0x1fa3c> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 2c854 <__cxa_atexit@plt+0x1fa34> │ │ │ │ b 2c608 <__cxa_atexit@plt+0x1f7e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - rscseq r3, sp, #212, 24 @ 0xd400 │ │ │ │ + rscseq r2, sp, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2c88c <__cxa_atexit@plt+0x1fa6c> │ │ │ │ str r8, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ mov r7, fp │ │ │ │ b 2c8a0 <__cxa_atexit@plt+0x1fa80> │ │ │ │ ldr r7, [pc, #8] @ 2c89c <__cxa_atexit@plt+0x1fa7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, sp, #192, 24 @ 0xc000 │ │ │ │ + rscseq r2, sp, #192, 24 @ 0xc000 │ │ │ │ mov fp, r7 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2c900 <__cxa_atexit@plt+0x1fae0> │ │ │ │ ldr r2, [pc, #100] @ 2c920 <__cxa_atexit@plt+0x1fb00> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -32446,15 +32446,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rscseq r3, sp, #16, 24 @ 0x1000 │ │ │ │ + rscseq r2, sp, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 2c964 <__cxa_atexit@plt+0x1fb44> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -32462,15 +32462,15 @@ │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 2c95c <__cxa_atexit@plt+0x1fb3c> │ │ │ │ b 2c974 <__cxa_atexit@plt+0x1fb54> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r3, sp, #208, 22 @ 0x34000 │ │ │ │ + rscseq r2, sp, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2c9b8 <__cxa_atexit@plt+0x1fb98> │ │ │ │ ldr r3, [pc, #76] @ 2c9d4 <__cxa_atexit@plt+0x1fbb4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32486,33 +32486,33 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 2c9cc <__cxa_atexit@plt+0x1fbac> │ │ │ │ b 2ca1c <__cxa_atexit@plt+0x1fbfc> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fbf38 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + b 3dc190 <__cxa_atexit@plt+0x3cf370> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq r3, sp, #92, 22 @ 0x17000 │ │ │ │ + rscseq r2, sp, #92, 22 @ 0x17000 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2ca0c <__cxa_atexit@plt+0x1fbec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 2ca04 <__cxa_atexit@plt+0x1fbe4> │ │ │ │ b 2ca1c <__cxa_atexit@plt+0x1fbfc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r3, sp, #40, 22 @ 0xa000 │ │ │ │ + rscseq r2, sp, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #176] @ 2cadc <__cxa_atexit@plt+0x1fcbc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ @@ -32543,15 +32543,15 @@ │ │ │ │ beq 2cad0 <__cxa_atexit@plt+0x1fcb0> │ │ │ │ ldr r3, [pc, #76] @ 2cae8 <__cxa_atexit@plt+0x1fcc8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ - b eb7578 <__cxa_atexit@plt+0xeaa758> │ │ │ │ + b c496a8 <__cxa_atexit@plt+0xc3c888> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ @@ -32559,15 +32559,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - rscseq r3, sp, #76, 20 @ 0x4c000 │ │ │ │ + rscseq r2, sp, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r0, r7, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #124] @ 2cb7c <__cxa_atexit@plt+0x1fd5c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -32587,26 +32587,26 @@ │ │ │ │ ldr r3, [pc, #60] @ 2cb84 <__cxa_atexit@plt+0x1fd64> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r2 │ │ │ │ - b eb7578 <__cxa_atexit@plt+0xeaa758> │ │ │ │ + b c496a8 <__cxa_atexit@plt+0xc3c888> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - rscseq r3, sp, #176, 18 @ 0x2c0000 │ │ │ │ + rscseq r2, sp, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r9, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r2, [pc, #64] @ 2cbe0 <__cxa_atexit@plt+0x1fdc0> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ @@ -32617,32 +32617,32 @@ │ │ │ │ ldr r2, [pc, #36] @ 2cbe4 <__cxa_atexit@plt+0x1fdc4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b eb7578 <__cxa_atexit@plt+0xeaa758> │ │ │ │ + b c496a8 <__cxa_atexit@plt+0xc3c888> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq r3, sp, #80, 18 @ 0x140000 │ │ │ │ + rscseq r2, sp, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r0, r9, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 2cc14 <__cxa_atexit@plt+0x1fdf4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b eb7578 <__cxa_atexit@plt+0xeaa758> │ │ │ │ + b c496a8 <__cxa_atexit@plt+0xc3c888> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq r3, sp, #32, 18 @ 0x80000 │ │ │ │ + rscseq r2, sp, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 2cc48 <__cxa_atexit@plt+0x1fe28> │ │ │ │ ldr r3, [pc, #108] @ 2cca4 <__cxa_atexit@plt+0x1fe84> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32668,17 +32668,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2cca0 <__cxa_atexit@plt+0x1fe80> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9a0 │ │ │ │ - rscseq r3, sp, #168, 16 @ 0xa80000 │ │ │ │ + rscseq r2, sp, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq r3, sp, #144, 16 @ 0x900000 │ │ │ │ + rscseq r2, sp, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r7, asr #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ ldr r9, [r2, #12]! │ │ │ │ ldr r8, [r2, #-8] │ │ │ │ @@ -32695,18 +32695,18 @@ │ │ │ │ b 2cd04 <__cxa_atexit@plt+0x1fee4> │ │ │ │ ldr r3, [pc, #20] @ 2cd10 <__cxa_atexit@plt+0x1fef0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r1, [r5, #28] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbf40 <__cxa_atexit@plt+0x3ef120> │ │ │ │ + b 3dc198 <__cxa_atexit@plt+0x3cf378> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r3, sp, #16, 16 @ 0x100000 │ │ │ │ + rscseq r2, sp, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2cd60 <__cxa_atexit@plt+0x1ff40> │ │ │ │ @@ -32722,24 +32722,24 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2cd78 <__cxa_atexit@plt+0x1ff58> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff600 │ │ │ │ - rscseq r3, sp, #200, 14 @ 0x3200000 │ │ │ │ - rscseq r3, sp, #188, 14 @ 0x2f00000 │ │ │ │ + rscseq r2, sp, #200, 14 @ 0x3200000 │ │ │ │ + rscseq r2, sp, #188, 14 @ 0x2f00000 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ lsl r3, r3, #1 │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b 2c8a0 <__cxa_atexit@plt+0x1fa80> │ │ │ │ - rscseq r3, sp, #80, 14 @ 0x1400000 │ │ │ │ + rscseq r2, sp, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2cde4 <__cxa_atexit@plt+0x1ffc4> │ │ │ │ ldr r7, [pc, #52] @ 2cdf4 <__cxa_atexit@plt+0x1ffd4> │ │ │ │ @@ -32754,16 +32754,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2cdf8 <__cxa_atexit@plt+0x1ffd8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r3, sp, #112, 14 @ 0x1c00000 │ │ │ │ - rscseq r3, sp, #244, 12 @ 0xf400000 │ │ │ │ + rscseq r2, sp, #112, 14 @ 0x1c00000 │ │ │ │ + rscseq r2, sp, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 2cea4 <__cxa_atexit@plt+0x20084> │ │ │ │ @@ -32816,15 +32816,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - rscseq r3, sp, #0, 12 │ │ │ │ + rscseq r2, sp, #0, 12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #116] @ 2cf78 <__cxa_atexit@plt+0x20158> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -32853,15 +32853,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - rscseq r3, sp, #108, 10 @ 0x1b000000 │ │ │ │ + rscseq r2, sp, #108, 10 @ 0x1b000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [pc, #72] @ 2cfe8 <__cxa_atexit@plt+0x201c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ @@ -32880,43 +32880,43 @@ │ │ │ │ b 2afac <__cxa_atexit@plt+0x1e18c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq r3, sp, #0, 10 │ │ │ │ + rscseq r2, sp, #0, 10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 2d024 <__cxa_atexit@plt+0x20204> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 2afac <__cxa_atexit@plt+0x1e18c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r3, sp, #200, 8 @ 0xc8000000 │ │ │ │ + rscseq r2, sp, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #24] @ 2d05c <__cxa_atexit@plt+0x2023c> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 2d054 <__cxa_atexit@plt+0x20234> │ │ │ │ b 2ce08 <__cxa_atexit@plt+0x1ffe8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - rscseq r3, sp, #248, 8 @ 0xf8000000 │ │ │ │ + rscseq r2, sp, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2d0a4 <__cxa_atexit@plt+0x20284> │ │ │ │ ldr r7, [pc, #48] @ 2d0b4 <__cxa_atexit@plt+0x20294> │ │ │ │ @@ -32930,16 +32930,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2d0b8 <__cxa_atexit@plt+0x20298> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r3, sp, #200, 8 @ 0xc8000000 │ │ │ │ - rscseq r3, sp, #160, 8 @ 0xa0000000 │ │ │ │ + rscseq r2, sp, #200, 8 @ 0xc8000000 │ │ │ │ + rscseq r2, sp, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2d124 <__cxa_atexit@plt+0x20304> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -32969,16 +32969,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq lr, #0 │ │ │ │ - rscseq r3, sp, #4, 8 @ 0x4000000 │ │ │ │ + tsteq lr, #16 │ │ │ │ + rscseq r2, sp, #4, 8 @ 0x4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 2d194 <__cxa_atexit@plt+0x20374> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -32986,15 +32986,15 @@ │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 2d18c <__cxa_atexit@plt+0x2036c> │ │ │ │ b 2d1a4 <__cxa_atexit@plt+0x20384> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r3, sp, #196, 6 @ 0x10000003 │ │ │ │ + rscseq r2, sp, #196, 6 @ 0x10000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2d1e8 <__cxa_atexit@plt+0x203c8> │ │ │ │ ldr r3, [pc, #184] @ 2d270 <__cxa_atexit@plt+0x20450> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -33038,34 +33038,34 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, ror #10 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - tsteq lr, #16, 30 @ 0x40 │ │ │ │ - tsteq lr, #8, 30 │ │ │ │ - rscseq r3, sp, #220, 4 @ 0xc000000d │ │ │ │ + tsteq lr, #32, 30 @ 0x80 │ │ │ │ + tsteq lr, #24, 30 @ 0x60 │ │ │ │ + rscseq r2, sp, #220, 4 @ 0xc000000d │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2d2b0 <__cxa_atexit@plt+0x20490> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 2d2a8 <__cxa_atexit@plt+0x20488> │ │ │ │ b 2d2c0 <__cxa_atexit@plt+0x204a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r3, sp, #168, 4 @ 0x8000000a │ │ │ │ + rscseq r2, sp, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #176] @ 2d380 <__cxa_atexit@plt+0x20560> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ @@ -33096,15 +33096,15 @@ │ │ │ │ beq 2d374 <__cxa_atexit@plt+0x20554> │ │ │ │ ldr r3, [pc, #76] @ 2d38c <__cxa_atexit@plt+0x2056c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ - b eb7578 <__cxa_atexit@plt+0xeaa758> │ │ │ │ + b c496a8 <__cxa_atexit@plt+0xc3c888> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ @@ -33112,15 +33112,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - rscseq r3, sp, #204, 2 @ 0x33 │ │ │ │ + rscseq r2, sp, #204, 2 @ 0x33 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #124] @ 2d420 <__cxa_atexit@plt+0x20600> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -33140,26 +33140,26 @@ │ │ │ │ ldr r3, [pc, #60] @ 2d428 <__cxa_atexit@plt+0x20608> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r2 │ │ │ │ - b eb7578 <__cxa_atexit@plt+0xeaa758> │ │ │ │ + b c496a8 <__cxa_atexit@plt+0xc3c888> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - rscseq r3, sp, #48, 2 │ │ │ │ + rscseq r2, sp, #48, 2 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r2, [pc, #64] @ 2d484 <__cxa_atexit@plt+0x20664> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ @@ -33170,32 +33170,32 @@ │ │ │ │ ldr r2, [pc, #36] @ 2d488 <__cxa_atexit@plt+0x20668> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b eb7578 <__cxa_atexit@plt+0xeaa758> │ │ │ │ + b c496a8 <__cxa_atexit@plt+0xc3c888> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq r3, sp, #208 @ 0xd0 │ │ │ │ + rscseq r2, sp, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 2d4b8 <__cxa_atexit@plt+0x20698> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b eb7578 <__cxa_atexit@plt+0xeaa758> │ │ │ │ + b c496a8 <__cxa_atexit@plt+0xc3c888> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq r3, sp, #160 @ 0xa0 │ │ │ │ + rscseq r2, sp, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ bne 2d550 <__cxa_atexit@plt+0x20730> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -33233,25 +33233,25 @@ │ │ │ │ b 2d664 <__cxa_atexit@plt+0x20844> │ │ │ │ ldr r3, [pc, #52] @ 2d598 <__cxa_atexit@plt+0x20778> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #20] @ 2d594 <__cxa_atexit@plt+0x20774> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #52, 24 @ 0x3400 │ │ │ │ - tsteq lr, #44, 24 @ 0x2c00 │ │ │ │ - rscseq r2, sp, #212, 30 @ 0x350 │ │ │ │ + tsteq lr, #68, 24 @ 0x4400 │ │ │ │ + tsteq lr, #60, 24 @ 0x3c00 │ │ │ │ + rscseq r1, sp, #212, 30 @ 0x350 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r2, sp, #176, 30 @ 0x2c0 │ │ │ │ + rscseq r1, sp, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -33283,23 +33283,23 @@ │ │ │ │ b 2c8a0 <__cxa_atexit@plt+0x1fa80> │ │ │ │ ldr r3, [pc, #52] @ 2d660 <__cxa_atexit@plt+0x20840> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #20] @ 2d65c <__cxa_atexit@plt+0x2083c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #96, 22 @ 0x18000 │ │ │ │ - tsteq lr, #88, 22 @ 0x16000 │ │ │ │ - rscseq r2, sp, #12, 30 @ 0x30 │ │ │ │ + tsteq lr, #112, 22 @ 0x1c000 │ │ │ │ + tsteq lr, #104, 22 @ 0x1a000 │ │ │ │ + rscseq r1, sp, #12, 30 @ 0x30 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ mov fp, r7 │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 2d6f0 <__cxa_atexit@plt+0x208d0> │ │ │ │ @@ -33334,26 +33334,26 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 2d730 <__cxa_atexit@plt+0x20910> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #24] @ 2d72c <__cxa_atexit@plt+0x2090c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + tsteq lr, #180, 20 @ 0xb4000 │ │ │ │ tsteq lr, #164, 20 @ 0xa4000 │ │ │ │ - tsteq lr, #148, 20 @ 0x94000 │ │ │ │ @ instruction: 0xfffff738 │ │ │ │ - rscseq r2, sp, #72, 28 @ 0x480 │ │ │ │ + rscseq r1, sp, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r2, sp, #32, 28 @ 0x200 │ │ │ │ + rscseq r1, sp, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 2d664 <__cxa_atexit@plt+0x20844> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ @@ -33377,26 +33377,26 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq lr, #180, 18 @ 0x2d0000 │ │ │ │ - tsteq lr, #172, 18 @ 0x2b0000 │ │ │ │ - rscseq r2, sp, #200, 26 @ 0x3200 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq lr, #196, 18 @ 0x310000 │ │ │ │ + tsteq lr, #188, 18 @ 0x2f0000 │ │ │ │ + rscseq r1, sp, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 2d828 <__cxa_atexit@plt+0x20a08> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d820 <__cxa_atexit@plt+0x20a00> │ │ │ │ ldr r3, [pc, #60] @ 2d830 <__cxa_atexit@plt+0x20a10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 2d834 <__cxa_atexit@plt+0x20a14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 2d838 <__cxa_atexit@plt+0x20a18> │ │ │ │ @@ -33409,25 +33409,25 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq r2, sp, #128, 26 @ 0x2000 │ │ │ │ - tsteq lr, #40, 16 @ 0x280000 │ │ │ │ - rscseq r2, sp, #100, 26 @ 0x1900 │ │ │ │ - rscseq r1, sp, #44, 24 @ 0x2c00 │ │ │ │ + rscseq r1, sp, #128, 26 @ 0x2000 │ │ │ │ + tsteq lr, #56, 16 @ 0x380000 │ │ │ │ + rscseq r1, sp, #100, 26 @ 0x1900 │ │ │ │ + rscseq r0, sp, #44, 24 @ 0x2c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2d860 <__cxa_atexit@plt+0x20a40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ed64d0 <__cxa_atexit@plt+0xec96b0> │ │ │ │ + b c68600 <__cxa_atexit@plt+0xc5b7e0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -33443,27 +33443,27 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 2d8c8 <__cxa_atexit@plt+0x20aa8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq lr, #176, 14 @ 0x2c00000 │ │ │ │ - tsteq lr, #168, 14 @ 0x2a00000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq lr, #192, 14 @ 0x3000000 │ │ │ │ + tsteq lr, #184, 14 @ 0x2e00000 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq r2, sp, #240, 24 @ 0xf000 │ │ │ │ + rscseq r1, sp, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 2d934 <__cxa_atexit@plt+0x20b14> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d92c <__cxa_atexit@plt+0x20b0c> │ │ │ │ ldr r3, [pc, #60] @ 2d93c <__cxa_atexit@plt+0x20b1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 2d940 <__cxa_atexit@plt+0x20b20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 2d944 <__cxa_atexit@plt+0x20b24> │ │ │ │ @@ -33476,25 +33476,25 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq r2, sp, #168, 24 @ 0xa800 │ │ │ │ - tsteq lr, #28, 14 @ 0x700000 │ │ │ │ - rscseq r2, sp, #140, 24 @ 0x8c00 │ │ │ │ - rscseq r1, sp, #32, 22 @ 0x8000 │ │ │ │ + rscseq r1, sp, #168, 24 @ 0xa800 │ │ │ │ + tsteq lr, #44, 14 @ 0xb00000 │ │ │ │ + rscseq r1, sp, #140, 24 @ 0x8c00 │ │ │ │ + rscseq r0, sp, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2d96c <__cxa_atexit@plt+0x20b4c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ed64d0 <__cxa_atexit@plt+0xec96b0> │ │ │ │ + b c68600 <__cxa_atexit@plt+0xc5b7e0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -33510,45 +33510,45 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 2d9d4 <__cxa_atexit@plt+0x20bb4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq lr, #164, 12 @ 0xa400000 │ │ │ │ - tsteq lr, #156, 12 @ 0x9c00000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq lr, #180, 12 @ 0xb400000 │ │ │ │ + tsteq lr, #172, 12 @ 0xac00000 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2da30 <__cxa_atexit@plt+0x20c10> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 2da28 <__cxa_atexit@plt+0x20c08> │ │ │ │ ldr r3, [pc, #48] @ 2da38 <__cxa_atexit@plt+0x20c18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 2da3c <__cxa_atexit@plt+0x20c1c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 2da40 <__cxa_atexit@plt+0x20c20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 1e2774c <__cxa_atexit@plt+0x1e1a92c> │ │ │ │ + b 1dc2584 <__cxa_atexit@plt+0x1db5764> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r4, r0, #30208 @ 0x7600 │ │ │ │ - tsteq lr, #16, 12 @ 0x1000000 │ │ │ │ + rsceq r4, r0, #745472 @ 0xb6000 │ │ │ │ + tsteq lr, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -33566,16 +33566,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2dab0 <__cxa_atexit@plt+0x20c90> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq lr, #192, 12 @ 0xc000000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq lr, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -33591,26 +33591,26 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 2db14 <__cxa_atexit@plt+0x20cf4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq lr, #72, 12 @ 0x4800000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq lr, #88, 12 @ 0x5800000 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq r2, sp, #244, 20 @ 0xf4000 │ │ │ │ + rscseq r1, sp, #244, 20 @ 0xf4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 2dbc8 <__cxa_atexit@plt+0x20da8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 2dbb0 <__cxa_atexit@plt+0x20d90> │ │ │ │ ldr r7, [pc, #164] @ 2dbf0 <__cxa_atexit@plt+0x20dd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ @@ -33648,47 +33648,47 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [pc, #36] @ 2dc04 <__cxa_atexit@plt+0x20de4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #224, 8 @ 0xe0000000 │ │ │ │ - rscseq r2, sp, #156, 20 @ 0x9c000 │ │ │ │ + tsteq lr, #240, 8 @ 0xf0000000 │ │ │ │ + rscseq r1, sp, #156, 20 @ 0x9c000 │ │ │ │ @ instruction: 0xfffff5f0 │ │ │ │ @ instruction: 0xfffff610 │ │ │ │ - rscseq r2, sp, #44, 20 @ 0x2c000 │ │ │ │ - rscseq r2, sp, #148, 18 @ 0x250000 │ │ │ │ + rscseq r1, sp, #44, 20 @ 0x2c000 │ │ │ │ + rscseq r1, sp, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2dc60 <__cxa_atexit@plt+0x20e40> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 2dc58 <__cxa_atexit@plt+0x20e38> │ │ │ │ ldr r3, [pc, #48] @ 2dc68 <__cxa_atexit@plt+0x20e48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 2dc6c <__cxa_atexit@plt+0x20e4c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 2dc70 <__cxa_atexit@plt+0x20e50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 1e2774c <__cxa_atexit@plt+0x1e1a92c> │ │ │ │ + b 1dc2584 <__cxa_atexit@plt+0x1db5764> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r4, r0, #237568 @ 0x3a000 │ │ │ │ - tsteq lr, #224, 6 @ 0x80000003 │ │ │ │ + rsceq r4, r0, #7995392 @ 0x7a0000 │ │ │ │ + tsteq lr, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -33706,16 +33706,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2dce0 <__cxa_atexit@plt+0x20ec0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq lr, #144, 8 @ 0x90000000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq lr, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -33731,44 +33731,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 2dd44 <__cxa_atexit@plt+0x20f24> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq lr, #24, 8 @ 0x18000000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq lr, #40, 8 @ 0x28000000 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2dda0 <__cxa_atexit@plt+0x20f80> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 2dd98 <__cxa_atexit@plt+0x20f78> │ │ │ │ ldr r3, [pc, #48] @ 2dda8 <__cxa_atexit@plt+0x20f88> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 2ddac <__cxa_atexit@plt+0x20f8c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 2ddb0 <__cxa_atexit@plt+0x20f90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 1e2774c <__cxa_atexit@plt+0x1e1a92c> │ │ │ │ + b 1dc2584 <__cxa_atexit@plt+0x1db5764> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r4, r0, #15597568 @ 0xee0000 │ │ │ │ - tsteq lr, #160, 4 │ │ │ │ + rsceq r4, r0, #12058624 @ 0xb80000 │ │ │ │ + tsteq lr, #176, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -33786,16 +33786,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2de20 <__cxa_atexit@plt+0x21000> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq lr, #80, 6 @ 0x40000001 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq lr, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -33811,44 +33811,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 2de84 <__cxa_atexit@plt+0x21064> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq lr, #216, 4 @ 0x8000000d │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq lr, #232, 4 @ 0x8000000e │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2dee0 <__cxa_atexit@plt+0x210c0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ded8 <__cxa_atexit@plt+0x210b8> │ │ │ │ ldr r3, [pc, #48] @ 2dee8 <__cxa_atexit@plt+0x210c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 2deec <__cxa_atexit@plt+0x210cc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 2def0 <__cxa_atexit@plt+0x210d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 1e2774c <__cxa_atexit@plt+0x1e1a92c> │ │ │ │ + b 1dc2584 <__cxa_atexit@plt+0x1db5764> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r4, r0, #42729472 @ 0x28c0000 │ │ │ │ - tsteq lr, #96, 2 │ │ │ │ + rsceq r4, r0, #952107008 @ 0x38c00000 │ │ │ │ + tsteq lr, #112, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -33866,16 +33866,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2df60 <__cxa_atexit@plt+0x21140> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq lr, #16, 4 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq lr, #32, 4 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -33891,44 +33891,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 2dfc4 <__cxa_atexit@plt+0x211a4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq lr, #152, 2 @ 0x26 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq lr, #168, 2 @ 0x2a │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e020 <__cxa_atexit@plt+0x21200> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e018 <__cxa_atexit@plt+0x211f8> │ │ │ │ ldr r3, [pc, #48] @ 2e028 <__cxa_atexit@plt+0x21208> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 2e02c <__cxa_atexit@plt+0x2120c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 2e030 <__cxa_atexit@plt+0x21210> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 1e2774c <__cxa_atexit@plt+0x1e1a92c> │ │ │ │ + b 1dc2584 <__cxa_atexit@plt+0x1db5764> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r4, r0, #95420416 @ 0x5b00000 │ │ │ │ - tsteq lr, #32 │ │ │ │ + rsceq r4, r0, #-1694498816 @ 0x9b000000 │ │ │ │ + tsteq lr, #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -33946,16 +33946,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2e0a0 <__cxa_atexit@plt+0x21280> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq lr, #208 @ 0xd0 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq lr, #224 @ 0xe0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -33971,44 +33971,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 2e104 <__cxa_atexit@plt+0x212e4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq lr, #88 @ 0x58 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq lr, #104 @ 0x68 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e160 <__cxa_atexit@plt+0x21340> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e158 <__cxa_atexit@plt+0x21338> │ │ │ │ ldr r3, [pc, #48] @ 2e168 <__cxa_atexit@plt+0x21348> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 2e16c <__cxa_atexit@plt+0x2134c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 2e170 <__cxa_atexit@plt+0x21350> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 1e2774c <__cxa_atexit@plt+0x1e1a92c> │ │ │ │ + b 1dc2584 <__cxa_atexit@plt+0x1db5764> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r4, r0, #79691776 @ 0x4c00000 │ │ │ │ - tsteq lr, #224, 28 @ 0xe00 │ │ │ │ + rsceq r4, r0, #1275068417 @ 0x4c000001 │ │ │ │ + tsteq lr, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -34026,16 +34026,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2e1e0 <__cxa_atexit@plt+0x213c0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq lr, #144, 30 @ 0x240 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq lr, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -34051,44 +34051,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 2e244 <__cxa_atexit@plt+0x21424> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq lr, #24, 30 @ 0x60 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq lr, #40, 30 @ 0xa0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e2a0 <__cxa_atexit@plt+0x21480> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e298 <__cxa_atexit@plt+0x21478> │ │ │ │ ldr r3, [pc, #48] @ 2e2a8 <__cxa_atexit@plt+0x21488> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 2e2ac <__cxa_atexit@plt+0x2148c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 2e2b0 <__cxa_atexit@plt+0x21490> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 1e2774c <__cxa_atexit@plt+0x1e1a92c> │ │ │ │ + b 1dc2584 <__cxa_atexit@plt+0x1db5764> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r4, r0, #134217731 @ 0x8000003 │ │ │ │ - tsteq lr, #160, 26 @ 0x2800 │ │ │ │ + rsceq r4, r0, #536870912 @ 0x20000000 │ │ │ │ + tsteq lr, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -34106,16 +34106,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2e320 <__cxa_atexit@plt+0x21500> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq lr, #80, 28 @ 0x500 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq lr, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -34131,47 +34131,47 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 2e384 <__cxa_atexit@plt+0x21564> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq lr, #216, 26 @ 0x3600 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq lr, #232, 26 @ 0x3a00 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq r2, sp, #156, 8 @ 0x9c000000 │ │ │ │ + rscseq r1, sp, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 2e3ec <__cxa_atexit@plt+0x215cc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e3e4 <__cxa_atexit@plt+0x215c4> │ │ │ │ ldr r3, [pc, #56] @ 2e3f4 <__cxa_atexit@plt+0x215d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 2e3f8 <__cxa_atexit@plt+0x215d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ 2e3fc <__cxa_atexit@plt+0x215dc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r3, #1 │ │ │ │ mov r5, sl │ │ │ │ - b e70754 <__cxa_atexit@plt+0xe63934> │ │ │ │ + b c02884 <__cxa_atexit@plt+0xbf5a64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, sp, #92, 8 @ 0x5c000000 │ │ │ │ - tsteq lr, #104, 24 @ 0x6800 │ │ │ │ - tsteq lr, #96, 26 @ 0x1800 │ │ │ │ + rscseq r1, sp, #92, 8 @ 0x5c000000 │ │ │ │ + tsteq lr, #120, 24 @ 0x7800 │ │ │ │ + tsteq lr, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -34202,28 +34202,28 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ mov r8, lr │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ b 2e4ac <__cxa_atexit@plt+0x2168c> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #68, 24 @ 0x4400 │ │ │ │ + tsteq lr, #84, 24 @ 0x5400 │ │ │ │ + tsteq lr, #76, 24 @ 0x4c00 │ │ │ │ + tsteq lr, #64, 24 @ 0x4000 │ │ │ │ tsteq lr, #60, 24 @ 0x3c00 │ │ │ │ - tsteq lr, #48, 24 @ 0x3000 │ │ │ │ - tsteq lr, #44, 24 @ 0x2c00 │ │ │ │ - tsteq lr, #220, 22 @ 0x37000 │ │ │ │ - rscseq r2, sp, #168, 6 @ 0xa0000002 │ │ │ │ + tsteq lr, #236, 22 @ 0x3b000 │ │ │ │ + rscseq r1, sp, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e534 <__cxa_atexit@plt+0x21714> │ │ │ │ ldr r2, [pc, #80] @ 2e53c <__cxa_atexit@plt+0x2171c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -34237,37 +34237,37 @@ │ │ │ │ beq 2e528 <__cxa_atexit@plt+0x21708> │ │ │ │ ldr r8, [pc, #48] @ 2e544 <__cxa_atexit@plt+0x21724> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #44] @ 2e548 <__cxa_atexit@plt+0x21728> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r7, #11] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 3fbf00 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ + b 3dc158 <__cxa_atexit@plt+0x3cf338> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq lr, #32, 22 @ 0x8000 │ │ │ │ - rscseq r1, sp, #132, 28 @ 0x840 │ │ │ │ - rscseq r1, sp, #184, 8 @ 0xb8000000 │ │ │ │ - rscseq r2, sp, #40, 6 @ 0xa0000000 │ │ │ │ + tsteq lr, #48, 22 @ 0xc000 │ │ │ │ + rscseq r0, sp, #132, 28 @ 0x840 │ │ │ │ + rscseq r0, sp, #184, 8 @ 0xb8000000 │ │ │ │ + rscseq r1, sp, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #20] @ 2e574 <__cxa_atexit@plt+0x21754> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #16] @ 2e578 <__cxa_atexit@plt+0x21758> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbf00 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ - rscseq r1, sp, #56, 28 @ 0x380 │ │ │ │ - rscseq r1, sp, #108, 8 @ 0x6c000000 │ │ │ │ - rscseq r2, sp, #248, 4 @ 0x8000000f │ │ │ │ + b 3dc158 <__cxa_atexit@plt+0x3cf338> │ │ │ │ + rscseq r0, sp, #56, 28 @ 0x380 │ │ │ │ + rscseq r0, sp, #108, 8 @ 0x6c000000 │ │ │ │ + rscseq r1, sp, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2e648 <__cxa_atexit@plt+0x21828> │ │ │ │ ldr lr, [pc, #200] @ 2e668 <__cxa_atexit@plt+0x21848> │ │ │ │ @@ -34317,20 +34317,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - tsteq lr, #104, 20 @ 0x68000 │ │ │ │ + tsteq lr, #120, 20 @ 0x78000 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - tsteq lr, #20, 20 @ 0x14000 │ │ │ │ - rscseq r2, sp, #252, 2 @ 0x3f │ │ │ │ + tsteq lr, #36, 20 @ 0x24000 │ │ │ │ + rscseq r1, sp, #252, 2 @ 0x3f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2e700 <__cxa_atexit@plt+0x218e0> │ │ │ │ @@ -34358,18 +34358,18 @@ │ │ │ │ str r3, [r3, #44] @ 0x2c │ │ │ │ str ip, [r3, #48] @ 0x30 │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - tsteq lr, #76, 18 @ 0x130000 │ │ │ │ - rscseq r2, sp, #96, 2 │ │ │ │ + tsteq lr, #92, 18 @ 0x170000 │ │ │ │ + rscseq r1, sp, #96, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 2e7a0 <__cxa_atexit@plt+0x21980> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -34395,28 +34395,28 @@ │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, #64] @ 2e7cc <__cxa_atexit@plt+0x219ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2, r5} │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - tsteq lr, #196, 16 @ 0xc40000 │ │ │ │ + tsteq lr, #212, 16 @ 0xd40000 │ │ │ │ + tsteq lr, #36, 18 @ 0x90000 │ │ │ │ + tsteq lr, #24, 18 @ 0x60000 │ │ │ │ tsteq lr, #20, 18 @ 0x50000 │ │ │ │ - tsteq lr, #8, 18 @ 0x20000 │ │ │ │ - tsteq lr, #4, 18 @ 0x10000 │ │ │ │ - rscseq r2, sp, #160 @ 0xa0 │ │ │ │ + rscseq r1, sp, #160 @ 0xa0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e820 <__cxa_atexit@plt+0x21a00> │ │ │ │ ldr r3, [pc, #52] @ 2e828 <__cxa_atexit@plt+0x21a08> │ │ │ │ @@ -34431,15 +34431,15 @@ │ │ │ │ b 2e838 <__cxa_atexit@plt+0x21a18> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r2, sp, #72 @ 0x48 │ │ │ │ + rscseq r1, sp, #72 @ 0x48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #164] @ 2e8f0 <__cxa_atexit@plt+0x21ad0> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -34465,34 +34465,34 @@ │ │ │ │ str r3, [r6, #4]! │ │ │ │ str lr, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r1, [pc, #36] @ 2e8f4 <__cxa_atexit@plt+0x21ad4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq lr, #180, 14 @ 0x2d00000 │ │ │ │ + tsteq lr, #196, 14 @ 0x3100000 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - tsteq lr, #144, 14 @ 0x2400000 │ │ │ │ - rscseq r1, sp, #116, 30 @ 0x1d0 │ │ │ │ + tsteq lr, #160, 14 @ 0x2800000 │ │ │ │ + rscseq r0, sp, #116, 30 @ 0x1d0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 2e964 <__cxa_atexit@plt+0x21b44> │ │ │ │ @@ -34508,30 +34508,30 @@ │ │ │ │ ldr r1, [r7, #2] │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #32] @ 2e990 <__cxa_atexit@plt+0x21b70> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq lr, #20, 14 @ 0x500000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq lr, #36, 14 @ 0x900000 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - tsteq lr, #224, 12 @ 0xe000000 │ │ │ │ - rscseq r1, sp, #180, 28 @ 0xb40 │ │ │ │ + tsteq lr, #240, 12 @ 0xf000000 │ │ │ │ + rscseq r0, sp, #180, 28 @ 0xb40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ea14 <__cxa_atexit@plt+0x21bf4> │ │ │ │ ldr r2, [pc, #96] @ 2ea1c <__cxa_atexit@plt+0x21bfc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -34556,34 +34556,34 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq lr, #80, 12 @ 0x5000000 │ │ │ │ - rscseq r1, sp, #212 @ 0xd4 │ │ │ │ - rscseq r1, sp, #240 @ 0xf0 │ │ │ │ - rscseq r1, sp, #36, 28 @ 0x240 │ │ │ │ + tsteq lr, #96, 12 @ 0x6000000 │ │ │ │ + rscseq r0, sp, #212 @ 0xd4 │ │ │ │ + rscseq r0, sp, #240 @ 0xf0 │ │ │ │ + rscseq r0, sp, #36, 28 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 2ea64 <__cxa_atexit@plt+0x21c44> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ 2ea68 <__cxa_atexit@plt+0x21c48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, sp, #172 @ 0xac │ │ │ │ - rscseq r1, sp, #148 @ 0x94 │ │ │ │ - rscseq r1, sp, #244, 26 @ 0x3d00 │ │ │ │ + rscseq r0, sp, #172 @ 0xac │ │ │ │ + rscseq r0, sp, #148 @ 0x94 │ │ │ │ + rscseq r0, sp, #244, 26 @ 0x3d00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2eb10 <__cxa_atexit@plt+0x21cf0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -34615,15 +34615,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #1 │ │ │ │ str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -34631,40 +34631,40 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [pc, #32] @ 2eb5c <__cxa_atexit@plt+0x21d3c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, sp, #172, 26 @ 0x2b00 │ │ │ │ + rscseq r0, sp, #172, 26 @ 0x2b00 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - tsteq lr, #100, 10 @ 0x19000000 │ │ │ │ - rscseq r0, sp, #4, 28 @ 0x40 │ │ │ │ - rscseq r1, sp, #164, 12 @ 0xa400000 │ │ │ │ + tsteq lr, #116, 10 @ 0x1d000000 │ │ │ │ + rscseq pc, ip, #4, 28 @ 0x40 │ │ │ │ + rscseq r0, sp, #164, 12 @ 0xa400000 │ │ │ │ @ instruction: 0xffff0edc │ │ │ │ - rscseq r0, sp, #68, 28 @ 0x440 │ │ │ │ - rscseq r1, sp, #24, 26 @ 0x600 │ │ │ │ + rscseq pc, ip, #68, 28 @ 0x440 │ │ │ │ + rscseq r0, sp, #24, 26 @ 0x600 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2eb98 <__cxa_atexit@plt+0x21d78> │ │ │ │ ldr r2, [pc, #28] @ 2eba8 <__cxa_atexit@plt+0x21d88> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 2ebac <__cxa_atexit@plt+0x21d8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r1, sp, #252, 24 @ 0xfc00 │ │ │ │ - rscseq r1, sp, #212, 24 @ 0xd400 │ │ │ │ + rscseq r0, sp, #252, 24 @ 0xfc00 │ │ │ │ + rscseq r0, sp, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2ec38 <__cxa_atexit@plt+0x21e18> │ │ │ │ @@ -34689,22 +34689,22 @@ │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ @ instruction: 0xfffff820 │ │ │ │ - tsteq lr, #44, 8 @ 0x2c000000 │ │ │ │ + tsteq lr, #60, 8 @ 0x3c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2ecd0 <__cxa_atexit@plt+0x21eb0> │ │ │ │ ldr r1, [pc, #104] @ 2ecdc <__cxa_atexit@plt+0x21ebc> │ │ │ │ @@ -34724,65 +34724,65 @@ │ │ │ │ ldr sl, [r7, #3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str sl, [r5, #4] │ │ │ │ ldr r3, [pc, #52] @ 2ecec <__cxa_atexit@plt+0x21ecc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 3fbe88 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + b 3dc0e0 <__cxa_atexit@plt+0x3cf2c0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq lr, #144, 6 @ 0x40000002 │ │ │ │ + tsteq lr, #160, 6 @ 0x80000002 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rscseq r0, sp, #148, 24 @ 0x9400 │ │ │ │ - tsteq lr, #36, 8 @ 0x24000000 │ │ │ │ + rscseq pc, ip, #148, 24 @ 0x9400 │ │ │ │ + tsteq lr, #52, 8 @ 0x34000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 2ed28 <__cxa_atexit@plt+0x21f08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r2, [pc, #32] @ 2ed2c <__cxa_atexit@plt+0x21f0c> │ │ │ │ add r2, pc, r2 │ │ │ │ str sl, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ 2ed30 <__cxa_atexit@plt+0x21f10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 3fbe88 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + b 3dc0e0 <__cxa_atexit@plt+0x3cf2c0> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r0, sp, #44, 24 @ 0x2c00 │ │ │ │ - tsteq lr, #192, 6 │ │ │ │ + rscseq pc, ip, #44, 24 @ 0x2c00 │ │ │ │ + tsteq lr, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2ed6c <__cxa_atexit@plt+0x21f4c> │ │ │ │ ldr r3, [pc, #52] @ 2ed84 <__cxa_atexit@plt+0x21f64> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 2ed88 <__cxa_atexit@plt+0x21f68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbe88 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + b 3dc0e0 <__cxa_atexit@plt+0x3cf2c0> │ │ │ │ ldr r7, [pc, #12] @ 2ed80 <__cxa_atexit@plt+0x21f60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #196, 6 @ 0x10000003 │ │ │ │ - rscseq r0, sp, #212, 22 @ 0x35000 │ │ │ │ - tsteq lr, #132, 6 @ 0x10000002 │ │ │ │ + tsteq lr, #212, 6 @ 0x50000003 │ │ │ │ + rscseq pc, ip, #212, 22 @ 0x35000 │ │ │ │ + tsteq lr, #148, 6 @ 0x50000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2eddc <__cxa_atexit@plt+0x21fbc> │ │ │ │ ldr r3, [pc, #56] @ 2ede4 <__cxa_atexit@plt+0x21fc4> │ │ │ │ @@ -34832,33 +34832,33 @@ │ │ │ │ str r9, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r1, [pc, #36] @ 2eeb0 <__cxa_atexit@plt+0x22090> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq lr, #248, 2 @ 0x3e │ │ │ │ - tsteq lr, #80, 4 │ │ │ │ - tsteq lr, #52, 4 @ 0x40000003 │ │ │ │ + tsteq lr, #8, 4 @ 0x80000000 │ │ │ │ + tsteq lr, #96, 4 │ │ │ │ + tsteq lr, #68, 4 @ 0x40000004 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 2ef20 <__cxa_atexit@plt+0x22100> │ │ │ │ @@ -34875,30 +34875,30 @@ │ │ │ │ sub r0, r2, #7 │ │ │ │ str r9, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r1, [pc, #32] @ 2ef4c <__cxa_atexit@plt+0x2212c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq lr, #88, 2 │ │ │ │ - tsteq lr, #160, 2 @ 0x28 │ │ │ │ - tsteq lr, #132, 2 @ 0x21 │ │ │ │ - rscseq r1, sp, #200, 4 @ 0x8000000c │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq lr, #104, 2 │ │ │ │ + tsteq lr, #176, 2 @ 0x2c │ │ │ │ + tsteq lr, #148, 2 @ 0x25 │ │ │ │ + rscseq r0, sp, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r8, r5, #24 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 2f030 <__cxa_atexit@plt+0x22210> │ │ │ │ ldr lr, [pc, #232] @ 2f064 <__cxa_atexit@plt+0x22244> │ │ │ │ @@ -34922,15 +34922,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2f03c <__cxa_atexit@plt+0x2221c> │ │ │ │ ldr r2, [pc, #176] @ 2f07c <__cxa_atexit@plt+0x2225c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r3, r2 │ │ │ │ bcc 2f050 <__cxa_atexit@plt+0x22230> │ │ │ │ @@ -34943,51 +34943,51 @@ │ │ │ │ stmib r6, {r1, r3, r9} │ │ │ │ ldr r6, [pc, #92] @ 2f078 <__cxa_atexit@plt+0x22258> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ sub r3, r2, #7 │ │ │ │ str r6, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 2f06c <__cxa_atexit@plt+0x2224c> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - tsteq lr, #140 @ 0x8c │ │ │ │ - rscseq r1, sp, #228, 2 @ 0x39 │ │ │ │ - rscseq r0, sp, #84, 8 @ 0x54000000 │ │ │ │ - tsteq lr, #136 @ 0x88 │ │ │ │ - tsteq lr, #104 @ 0x68 │ │ │ │ + tsteq lr, #156 @ 0x9c │ │ │ │ + rscseq r0, sp, #228, 2 @ 0x39 │ │ │ │ + rscseq pc, ip, #84, 8 @ 0x54000000 │ │ │ │ + tsteq lr, #152 @ 0x98 │ │ │ │ + tsteq lr, #120 @ 0x78 │ │ │ │ @ instruction: 0xffff1d28 │ │ │ │ - rscseq r1, sp, #160, 2 @ 0x28 │ │ │ │ + rscseq r0, sp, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2f0c0 <__cxa_atexit@plt+0x222a0> │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2f108 <__cxa_atexit@plt+0x222e8> │ │ │ │ ldr r2, [pc, #136] @ 2f13c <__cxa_atexit@plt+0x2231c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 2f11c <__cxa_atexit@plt+0x222fc> │ │ │ │ ldr r2, [pc, #88] @ 2f130 <__cxa_atexit@plt+0x22310> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #84] @ 2f134 <__cxa_atexit@plt+0x22314> │ │ │ │ @@ -34997,30 +34997,30 @@ │ │ │ │ stmib r6, {r1, r2, r9} │ │ │ │ ldr r6, [pc, #68] @ 2f138 <__cxa_atexit@plt+0x22318> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ sub r2, r3, #7 │ │ │ │ str r6, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r7, [pc, #28] @ 2f12c <__cxa_atexit@plt+0x2230c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq r1, sp, #24, 2 │ │ │ │ - rscseq r0, sp, #124, 6 @ 0xf0000001 │ │ │ │ - tsteq lr, #176, 30 @ 0x2c0 │ │ │ │ - tsteq lr, #144, 30 @ 0x240 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq r0, sp, #24, 2 │ │ │ │ + rscseq pc, ip, #124, 6 @ 0xf0000001 │ │ │ │ + tsteq lr, #192, 30 @ 0x300 │ │ │ │ + tsteq lr, #160, 30 @ 0x280 │ │ │ │ @ instruction: 0xffff1c40 │ │ │ │ - rscseq r1, sp, #220 @ 0xdc │ │ │ │ + rscseq r0, sp, #220 @ 0xdc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2f240 <__cxa_atexit@plt+0x22420> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -35054,15 +35054,15 @@ │ │ │ │ str r8, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r2, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r0, sl, ip} │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 2f268 <__cxa_atexit@plt+0x22448> │ │ │ │ @@ -35075,41 +35075,41 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 2f28c <__cxa_atexit@plt+0x2246c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #24] @ 2f288 <__cxa_atexit@plt+0x22468> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq lr, #128, 28 @ 0x800 │ │ │ │ - tsteq lr, #104, 28 @ 0x680 │ │ │ │ + tsteq lr, #144, 28 @ 0x900 │ │ │ │ + tsteq lr, #120, 28 @ 0x780 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - tsteq lr, #116, 28 @ 0x740 │ │ │ │ + tsteq lr, #132, 28 @ 0x840 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ - rscseq r0, sp, #124, 30 @ 0x1f0 │ │ │ │ + rscseq pc, ip, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -35130,24 +35130,24 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ str r8, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r3, [pc, #28] @ 2f340 <__cxa_atexit@plt+0x22520> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ - tsteq lr, #60, 26 @ 0xf00 │ │ │ │ + tsteq lr, #76, 26 @ 0x1300 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -35160,25 +35160,25 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r2, r6, #7 │ │ │ │ stm r5, {r0, r2} │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r3, [pc, #24] @ 2f3b4 <__cxa_atexit@plt+0x22594> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq lr, #36, 26 @ 0x900 │ │ │ │ - tsteq lr, #12, 26 @ 0x300 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq lr, #52, 26 @ 0xd00 │ │ │ │ + tsteq lr, #28, 26 @ 0x700 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - rscseq r0, sp, #100, 28 @ 0x640 │ │ │ │ + rscseq pc, ip, #100, 28 @ 0x640 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2f444 <__cxa_atexit@plt+0x22624> │ │ │ │ ldr r3, [pc, #112] @ 2f44c <__cxa_atexit@plt+0x2262c> │ │ │ │ @@ -35209,15 +35209,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rscseq r0, sp, #204, 26 @ 0x3300 │ │ │ │ + rscseq pc, ip, #204, 26 @ 0x3300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [pc, #52] @ 2f4a4 <__cxa_atexit@plt+0x22684> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ @@ -35230,15 +35230,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ b 2f150 <__cxa_atexit@plt+0x22330> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r0, sp, #120, 26 @ 0x1e00 │ │ │ │ + rscseq pc, ip, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 2f150 <__cxa_atexit@plt+0x22330> │ │ │ │ @@ -35250,18 +35250,18 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 2f504 <__cxa_atexit@plt+0x226e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #44, 22 @ 0xb000 │ │ │ │ + tsteq lr, #60, 22 @ 0xf000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2f560 <__cxa_atexit@plt+0x22740> │ │ │ │ ldr r3, [pc, #64] @ 2f568 <__cxa_atexit@plt+0x22748> │ │ │ │ @@ -35310,34 +35310,34 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r3, [r6, #4]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ stm r5, {r0, r6} │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r1, [pc, #40] @ 2f62c <__cxa_atexit@plt+0x2280c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq lr, #128, 20 @ 0x80000 │ │ │ │ + tsteq lr, #144, 20 @ 0x90000 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - tsteq lr, #80, 20 @ 0x50000 │ │ │ │ + tsteq lr, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #16]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 2f694 <__cxa_atexit@plt+0x22874> │ │ │ │ @@ -35352,30 +35352,30 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ stm r5, {r0, r6} │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #32] @ 2f6c0 <__cxa_atexit@plt+0x228a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq lr, #228, 18 @ 0x390000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq lr, #244, 18 @ 0x3d0000 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - tsteq lr, #168, 18 @ 0x2a0000 │ │ │ │ - rscseq r1, sp, #200, 2 @ 0x32 │ │ │ │ + tsteq lr, #184, 18 @ 0x2e0000 │ │ │ │ + rscseq r0, sp, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2f76c <__cxa_atexit@plt+0x2294c> │ │ │ │ ldr lr, [pc, #136] @ 2f778 <__cxa_atexit@plt+0x22958> │ │ │ │ @@ -35403,45 +35403,45 @@ │ │ │ │ ldr sl, [r7, #3] │ │ │ │ str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ str sl, [r5, #4] │ │ │ │ ldr r3, [pc, #52] @ 2f788 <__cxa_atexit@plt+0x22968> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 3fbe88 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + b 3dc0e0 <__cxa_atexit@plt+0x3cf2c0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq lr, #4, 18 @ 0x10000 │ │ │ │ + tsteq lr, #20, 18 @ 0x50000 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - rscseq r0, sp, #248, 2 @ 0x3e │ │ │ │ - tsteq lr, #136, 18 @ 0x220000 │ │ │ │ - rscseq r1, sp, #8, 2 │ │ │ │ + rscseq pc, ip, #248, 2 @ 0x3e │ │ │ │ + tsteq lr, #152, 18 @ 0x260000 │ │ │ │ + rscseq r0, sp, #8, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 2f7c8 <__cxa_atexit@plt+0x229a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r2, [pc, #32] @ 2f7cc <__cxa_atexit@plt+0x229ac> │ │ │ │ add r2, pc, r2 │ │ │ │ str sl, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ 2f7d0 <__cxa_atexit@plt+0x229b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 3fbe88 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + b 3dc0e0 <__cxa_atexit@plt+0x3cf2c0> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r0, sp, #140, 2 @ 0x23 │ │ │ │ - tsteq lr, #32, 18 @ 0x80000 │ │ │ │ - rscseq r1, sp, #192 @ 0xc0 │ │ │ │ + rscseq pc, ip, #140, 2 @ 0x23 │ │ │ │ + tsteq lr, #48, 18 @ 0xc0000 │ │ │ │ + rscseq r0, sp, #192 @ 0xc0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2f818 <__cxa_atexit@plt+0x229f8> │ │ │ │ ldr r3, [pc, #136] @ 2f87c <__cxa_atexit@plt+0x22a5c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -35449,15 +35449,15 @@ │ │ │ │ ldr r2, [pc, #128] @ 2f880 <__cxa_atexit@plt+0x22a60> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #120] @ 2f884 <__cxa_atexit@plt+0x22a64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 3fbe88 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + b 3dc0e0 <__cxa_atexit@plt+0x3cf2c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 2f86c <__cxa_atexit@plt+0x22a4c> │ │ │ │ ldr r2, [pc, #88] @ 2f888 <__cxa_atexit@plt+0x22a68> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr lr, [pc, #84] @ 2f88c <__cxa_atexit@plt+0x22a6c> │ │ │ │ @@ -35470,26 +35470,26 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ sub r1, r3, #7 │ │ │ │ str r1, [r5, #4] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rscseq r0, sp, #36, 2 │ │ │ │ - tsteq lr, #208, 16 @ 0xd00000 │ │ │ │ - rscseq pc, ip, #36, 24 @ 0x2400 │ │ │ │ - tsteq lr, #88, 16 @ 0x580000 │ │ │ │ - tsteq lr, #60, 16 @ 0x3c0000 │ │ │ │ - rscseq r1, sp, #0 │ │ │ │ + rscseq pc, ip, #36, 2 │ │ │ │ + tsteq lr, #224, 16 @ 0xe00000 │ │ │ │ + rscseq lr, ip, #36, 24 @ 0x2400 │ │ │ │ + tsteq lr, #104, 16 @ 0x680000 │ │ │ │ + tsteq lr, #76, 16 @ 0x4c0000 │ │ │ │ + rscseq r0, sp, #0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2f8d8 <__cxa_atexit@plt+0x22ab8> │ │ │ │ mov r3, r5 │ │ │ │ @@ -35497,15 +35497,15 @@ │ │ │ │ ldr r9, [r3, #4] │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2f920 <__cxa_atexit@plt+0x22b00> │ │ │ │ ldr r2, [pc, #136] @ 2f954 <__cxa_atexit@plt+0x22b34> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 2f934 <__cxa_atexit@plt+0x22b14> │ │ │ │ ldr r2, [pc, #88] @ 2f948 <__cxa_atexit@plt+0x22b28> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #84] @ 2f94c <__cxa_atexit@plt+0x22b2c> │ │ │ │ @@ -35515,30 +35515,30 @@ │ │ │ │ stmib r6, {r1, r2, sl} │ │ │ │ ldr r6, [pc, #68] @ 2f950 <__cxa_atexit@plt+0x22b30> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ sub r2, r3, #7 │ │ │ │ str r6, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r7, [pc, #28] @ 2f944 <__cxa_atexit@plt+0x22b24> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq r0, sp, #116, 30 @ 0x1d0 │ │ │ │ - rscseq pc, ip, #100, 22 @ 0x19000 │ │ │ │ - tsteq lr, #152, 14 @ 0x2600000 │ │ │ │ - tsteq lr, #120, 14 @ 0x1e00000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq pc, ip, #116, 30 @ 0x1d0 │ │ │ │ + rscseq lr, ip, #100, 22 @ 0x19000 │ │ │ │ + tsteq lr, #168, 14 @ 0x2a00000 │ │ │ │ + tsteq lr, #136, 14 @ 0x2200000 │ │ │ │ @ instruction: 0xfffff2ec │ │ │ │ - rscseq r0, sp, #64, 30 @ 0x100 │ │ │ │ + rscseq pc, ip, #64, 30 @ 0x100 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov ip, fp │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2fac4 <__cxa_atexit@plt+0x22ca4> │ │ │ │ @@ -35598,15 +35598,15 @@ │ │ │ │ sub r1, r3, #39 @ 0x27 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r6, #68] @ 0x44 │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 2faec <__cxa_atexit@plt+0x22ccc> │ │ │ │ @@ -35620,15 +35620,15 @@ │ │ │ │ str r1, [r5, #4] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov fp, ip │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 2fb14 <__cxa_atexit@plt+0x22cf4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #80 @ 0x50 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -35639,26 +35639,26 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ mov fp, ip │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq lr, #0, 12 │ │ │ │ - tsteq lr, #232, 10 @ 0x3a000000 │ │ │ │ + tsteq lr, #16, 12 @ 0x1000000 │ │ │ │ + tsteq lr, #248, 10 @ 0x3e000000 │ │ │ │ @ instruction: 0xfffff298 │ │ │ │ @ instruction: 0xfffff784 │ │ │ │ - tsteq lr, #72, 12 @ 0x4800000 │ │ │ │ + tsteq lr, #88, 12 @ 0x5800000 │ │ │ │ @ instruction: 0xfffff9a4 │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ - rscseq r0, sp, #100, 26 @ 0x1900 │ │ │ │ + rscseq pc, ip, #100, 26 @ 0x1900 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, fp │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #24] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ @@ -35701,28 +35701,28 @@ │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r1, [pc, #68] @ 2fc38 <__cxa_atexit@plt+0x22e18> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r0, [r3, #68] @ 0x44 │ │ │ │ mov fp, r9 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r3, [pc, #44] @ 2fc3c <__cxa_atexit@plt+0x22e1c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ mov fp, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff0f0 │ │ │ │ @ instruction: 0xfffff5dc │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ @ instruction: 0xfffff948 │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ - tsteq lr, #44, 8 @ 0x2c000000 │ │ │ │ + tsteq lr, #60, 8 @ 0x3c000000 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -35735,25 +35735,25 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r2, r6, #7 │ │ │ │ stm r5, {r0, r2} │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r3, [pc, #24] @ 2fcb0 <__cxa_atexit@plt+0x22e90> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq lr, #40, 8 @ 0x28000000 │ │ │ │ - tsteq lr, #16, 8 @ 0x10000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq lr, #56, 8 @ 0x38000000 │ │ │ │ + tsteq lr, #32, 8 @ 0x20000000 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - rscseq r0, sp, #228, 22 @ 0x39000 │ │ │ │ + rscseq pc, ip, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2fd40 <__cxa_atexit@plt+0x22f20> │ │ │ │ ldr r3, [pc, #112] @ 2fd48 <__cxa_atexit@plt+0x22f28> │ │ │ │ @@ -35784,15 +35784,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rscseq r0, sp, #76, 22 @ 0x13000 │ │ │ │ + rscseq pc, ip, #76, 22 @ 0x13000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [pc, #52] @ 2fda0 <__cxa_atexit@plt+0x22f80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ @@ -35805,15 +35805,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ b 2f968 <__cxa_atexit@plt+0x22b48> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r0, sp, #248, 20 @ 0xf8000 │ │ │ │ + rscseq pc, ip, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 2f968 <__cxa_atexit@plt+0x22b48> │ │ │ │ @@ -35847,32 +35847,32 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ str r8, [r6, #-4] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 2fe68 <__cxa_atexit@plt+0x23048> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 2fe84 <__cxa_atexit@plt+0x23064> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #48, 4 │ │ │ │ - rscseq r0, sp, #164, 4 @ 0x4000000a │ │ │ │ + tsteq lr, #64, 4 │ │ │ │ + rscseq pc, ip, #164, 4 @ 0x4000000a │ │ │ │ @ instruction: 0xfffedce0 │ │ │ │ @ instruction: 0xfffedda0 │ │ │ │ - tsteq lr, #0, 4 │ │ │ │ + tsteq lr, #16, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2fee0 <__cxa_atexit@plt+0x230c0> │ │ │ │ ldr r3, [pc, #52] @ 2fee8 <__cxa_atexit@plt+0x230c8> │ │ │ │ @@ -35917,33 +35917,33 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str r3, [r6, #4]! │ │ │ │ stm r5, {r1, r6} │ │ │ │ str r8, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r1, [pc, #36] @ 2ffa4 <__cxa_atexit@plt+0x23184> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq lr, #4, 2 │ │ │ │ + tsteq lr, #20, 2 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - tsteq lr, #212 @ 0xd4 │ │ │ │ + tsteq lr, #228 @ 0xe4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 3000c <__cxa_atexit@plt+0x231ec> │ │ │ │ @@ -35958,30 +35958,30 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #32] @ 30038 <__cxa_atexit@plt+0x23218> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq lr, #108 @ 0x6c │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq lr, #124 @ 0x7c │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - tsteq lr, #48 @ 0x30 │ │ │ │ - rscseq r0, sp, #232, 6 @ 0xa0000003 │ │ │ │ + tsteq lr, #64 @ 0x40 │ │ │ │ + rscseq pc, ip, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30094 <__cxa_atexit@plt+0x23274> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -35992,44 +35992,44 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3009c <__cxa_atexit@plt+0x2327c> │ │ │ │ ldr r3, [pc, #52] @ 300b8 <__cxa_atexit@plt+0x23298> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #20 │ │ │ │ stm lr, {r3, r8, r9} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 300b4 <__cxa_atexit@plt+0x23294> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #172, 30 @ 0x2b0 │ │ │ │ - rscseq r0, sp, #144, 6 @ 0x40000002 │ │ │ │ + tsteq lr, #188, 30 @ 0x2f0 │ │ │ │ + rscseq pc, ip, #144, 6 @ 0x40000002 │ │ │ │ @ instruction: 0xffff6b90 │ │ │ │ - rscseq r0, sp, #236, 14 @ 0x3b00000 │ │ │ │ + rscseq pc, ip, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 300ec <__cxa_atexit@plt+0x232cc> │ │ │ │ ldr r2, [pc, #28] @ 300fc <__cxa_atexit@plt+0x232dc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 30100 <__cxa_atexit@plt+0x232e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r0, sp, #208, 14 @ 0x3400000 │ │ │ │ - rscseq r0, sp, #168, 14 @ 0x2a00000 │ │ │ │ + rscseq pc, ip, #208, 14 @ 0x3400000 │ │ │ │ + rscseq pc, ip, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 301ac <__cxa_atexit@plt+0x2338c> │ │ │ │ @@ -36062,24 +36062,24 @@ │ │ │ │ str r1, [r3, #-16] │ │ │ │ ldr r1, [pc, #48] @ 301c8 <__cxa_atexit@plt+0x233a8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-12] │ │ │ │ str r2, [r3, #8] │ │ │ │ str ip, [r3, #12] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xfffff830 │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ - tsteq lr, #216, 28 @ 0xd80 │ │ │ │ + tsteq lr, #232, 28 @ 0xe80 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - rscseq r0, sp, #236, 12 @ 0xec00000 │ │ │ │ + rscseq pc, ip, #236, 12 @ 0xec00000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 30234 <__cxa_atexit@plt+0x23414> │ │ │ │ ldr r3, [pc, #108] @ 3025c <__cxa_atexit@plt+0x2343c> │ │ │ │ @@ -36092,15 +36092,15 @@ │ │ │ │ bhi 30244 <__cxa_atexit@plt+0x23424> │ │ │ │ ldr r5, [pc, #88] @ 30268 <__cxa_atexit@plt+0x23448> │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [r7] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 30264 <__cxa_atexit@plt+0x23444> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -36108,40 +36108,40 @@ │ │ │ │ ldmda r5, {r9, sl} │ │ │ │ ldr r7, [pc, #16] @ 30260 <__cxa_atexit@plt+0x23440> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq r0, sp, #116, 12 @ 0x7400000 │ │ │ │ - rscseq r0, sp, #144, 12 @ 0x9000000 │ │ │ │ + rscseq pc, ip, #116, 12 @ 0x7400000 │ │ │ │ + rscseq pc, ip, #144, 12 @ 0x9000000 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - rscseq r0, sp, #80, 12 @ 0x5000000 │ │ │ │ + rscseq pc, ip, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 302a8 <__cxa_atexit@plt+0x23488> │ │ │ │ ldr r3, [pc, #40] @ 302bc <__cxa_atexit@plt+0x2349c> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #16] @ 302c0 <__cxa_atexit@plt+0x234a0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - rscseq r0, sp, #20, 12 @ 0x1400000 │ │ │ │ - rscseq r0, sp, #252, 10 @ 0x3f000000 │ │ │ │ + rscseq pc, ip, #20, 12 @ 0x1400000 │ │ │ │ + rscseq pc, ip, #252, 10 @ 0x3f000000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 30330 <__cxa_atexit@plt+0x23510> │ │ │ │ ldr r3, [pc, #116] @ 3035c <__cxa_atexit@plt+0x2353c> │ │ │ │ @@ -36155,15 +36155,15 @@ │ │ │ │ bhi 30340 <__cxa_atexit@plt+0x23520> │ │ │ │ ldr r5, [pc, #92] @ 30368 <__cxa_atexit@plt+0x23548> │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [r7] │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 30364 <__cxa_atexit@plt+0x23544> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -36172,16 +36172,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - rscseq r0, sp, #124, 10 @ 0x1f000000 │ │ │ │ - rscseq r0, sp, #148, 10 @ 0x25000000 │ │ │ │ + rscseq pc, ip, #124, 10 @ 0x1f000000 │ │ │ │ + rscseq pc, ip, #148, 10 @ 0x25000000 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 303e8 <__cxa_atexit@plt+0x235c8> │ │ │ │ @@ -36202,65 +36202,65 @@ │ │ │ │ ldr sl, [r7, #3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str sl, [r5, #4] │ │ │ │ ldr r3, [pc, #52] @ 30404 <__cxa_atexit@plt+0x235e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 3fbe88 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + b 3dc0e0 <__cxa_atexit@plt+0x3cf2c0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq lr, #120, 24 @ 0x7800 │ │ │ │ + tsteq lr, #136, 24 @ 0x8800 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rscseq pc, ip, #124, 10 @ 0x1f000000 │ │ │ │ - tsteq lr, #12, 26 @ 0x300 │ │ │ │ + rscseq lr, ip, #124, 10 @ 0x1f000000 │ │ │ │ + tsteq lr, #28, 26 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 30440 <__cxa_atexit@plt+0x23620> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r2, [pc, #32] @ 30444 <__cxa_atexit@plt+0x23624> │ │ │ │ add r2, pc, r2 │ │ │ │ str sl, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ 30448 <__cxa_atexit@plt+0x23628> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 3fbe88 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + b 3dc0e0 <__cxa_atexit@plt+0x3cf2c0> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq pc, ip, #20, 10 @ 0x5000000 │ │ │ │ - tsteq lr, #168, 24 @ 0xa800 │ │ │ │ + rscseq lr, ip, #20, 10 @ 0x5000000 │ │ │ │ + tsteq lr, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 30484 <__cxa_atexit@plt+0x23664> │ │ │ │ ldr r3, [pc, #52] @ 3049c <__cxa_atexit@plt+0x2367c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 304a0 <__cxa_atexit@plt+0x23680> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbe88 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + b 3dc0e0 <__cxa_atexit@plt+0x3cf2c0> │ │ │ │ ldr r7, [pc, #12] @ 30498 <__cxa_atexit@plt+0x23678> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #172, 24 @ 0xac00 │ │ │ │ - rscseq pc, ip, #188, 8 @ 0xbc000000 │ │ │ │ - tsteq lr, #108, 24 @ 0x6c00 │ │ │ │ + tsteq lr, #188, 24 @ 0xbc00 │ │ │ │ + rscseq lr, ip, #188, 8 @ 0xbc000000 │ │ │ │ + tsteq lr, #124, 24 @ 0x7c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 304f4 <__cxa_atexit@plt+0x236d4> │ │ │ │ ldr r3, [pc, #56] @ 304fc <__cxa_atexit@plt+0x236dc> │ │ │ │ @@ -36310,33 +36310,33 @@ │ │ │ │ str r9, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r1, [pc, #36] @ 305c8 <__cxa_atexit@plt+0x237a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq lr, #224, 20 @ 0xe0000 │ │ │ │ - tsteq lr, #56, 22 @ 0xe000 │ │ │ │ - tsteq lr, #28, 22 @ 0x7000 │ │ │ │ + tsteq lr, #240, 20 @ 0xf0000 │ │ │ │ + tsteq lr, #72, 22 @ 0x12000 │ │ │ │ + tsteq lr, #44, 22 @ 0xb000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 30638 <__cxa_atexit@plt+0x23818> │ │ │ │ @@ -36353,30 +36353,30 @@ │ │ │ │ sub r0, r2, #7 │ │ │ │ str r9, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r1, [pc, #32] @ 30664 <__cxa_atexit@plt+0x23844> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq lr, #64, 20 @ 0x40000 │ │ │ │ - tsteq lr, #136, 20 @ 0x88000 │ │ │ │ - tsteq lr, #108, 20 @ 0x6c000 │ │ │ │ - rscseq pc, ip, #176, 22 @ 0x2c000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq lr, #80, 20 @ 0x50000 │ │ │ │ + tsteq lr, #152, 20 @ 0x98000 │ │ │ │ + tsteq lr, #124, 20 @ 0x7c000 │ │ │ │ + rscseq lr, ip, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r8, r5, #24 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 30748 <__cxa_atexit@plt+0x23928> │ │ │ │ ldr lr, [pc, #232] @ 3077c <__cxa_atexit@plt+0x2395c> │ │ │ │ @@ -36400,15 +36400,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30754 <__cxa_atexit@plt+0x23934> │ │ │ │ ldr r2, [pc, #176] @ 30794 <__cxa_atexit@plt+0x23974> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r3, r2 │ │ │ │ bcc 30768 <__cxa_atexit@plt+0x23948> │ │ │ │ @@ -36421,51 +36421,51 @@ │ │ │ │ stmib r6, {r1, r3, r9} │ │ │ │ ldr r6, [pc, #92] @ 30790 <__cxa_atexit@plt+0x23970> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ sub r3, r2, #7 │ │ │ │ str r6, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 30784 <__cxa_atexit@plt+0x23964> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - tsteq lr, #116, 18 @ 0x1d0000 │ │ │ │ - rscseq pc, ip, #204, 20 @ 0xcc000 │ │ │ │ - rscseq lr, ip, #60, 26 @ 0xf00 │ │ │ │ - tsteq lr, #112, 18 @ 0x1c0000 │ │ │ │ - tsteq lr, #80, 18 @ 0x140000 │ │ │ │ + tsteq lr, #132, 18 @ 0x210000 │ │ │ │ + rscseq lr, ip, #204, 20 @ 0xcc000 │ │ │ │ + rscseq sp, ip, #60, 26 @ 0xf00 │ │ │ │ + tsteq lr, #128, 18 @ 0x200000 │ │ │ │ + tsteq lr, #96, 18 @ 0x180000 │ │ │ │ @ instruction: 0xffff0610 │ │ │ │ - rscseq pc, ip, #136, 20 @ 0x88000 │ │ │ │ + rscseq lr, ip, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 307d8 <__cxa_atexit@plt+0x239b8> │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30820 <__cxa_atexit@plt+0x23a00> │ │ │ │ ldr r2, [pc, #136] @ 30854 <__cxa_atexit@plt+0x23a34> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 30834 <__cxa_atexit@plt+0x23a14> │ │ │ │ ldr r2, [pc, #88] @ 30848 <__cxa_atexit@plt+0x23a28> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #84] @ 3084c <__cxa_atexit@plt+0x23a2c> │ │ │ │ @@ -36475,30 +36475,30 @@ │ │ │ │ stmib r6, {r1, r2, r9} │ │ │ │ ldr r6, [pc, #68] @ 30850 <__cxa_atexit@plt+0x23a30> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ sub r2, r3, #7 │ │ │ │ str r6, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r7, [pc, #28] @ 30844 <__cxa_atexit@plt+0x23a24> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq pc, ip, #0, 20 │ │ │ │ - rscseq lr, ip, #100, 24 @ 0x6400 │ │ │ │ - tsteq lr, #152, 16 @ 0x980000 │ │ │ │ - tsteq lr, #120, 16 @ 0x780000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq lr, ip, #0, 20 │ │ │ │ + rscseq sp, ip, #100, 24 @ 0x6400 │ │ │ │ + tsteq lr, #168, 16 @ 0xa80000 │ │ │ │ + tsteq lr, #136, 16 @ 0x880000 │ │ │ │ @ instruction: 0xffff0528 │ │ │ │ - rscseq pc, ip, #196, 18 @ 0x310000 │ │ │ │ + rscseq lr, ip, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30958 <__cxa_atexit@plt+0x23b38> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -36521,15 +36521,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr sl, [r7, #6] │ │ │ │ ldr r2, [r7, #10] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ @@ -36553,40 +36553,40 @@ │ │ │ │ str r8, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r2, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r0, sl, ip} │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 309a4 <__cxa_atexit@plt+0x23b84> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #24] @ 309a0 <__cxa_atexit@plt+0x23b80> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - tsteq lr, #8, 14 @ 0x200000 │ │ │ │ + tsteq lr, #24, 14 @ 0x600000 │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ - tsteq lr, #232, 14 @ 0x3a00000 │ │ │ │ - tsteq lr, #208, 14 @ 0x3400000 │ │ │ │ + tsteq lr, #248, 14 @ 0x3e00000 │ │ │ │ + tsteq lr, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -36598,25 +36598,25 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r2, r6, #7 │ │ │ │ stm r5, {r0, r2} │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r3, [pc, #24] @ 30a2c <__cxa_atexit@plt+0x23c0c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq lr, #172, 12 @ 0xac00000 │ │ │ │ - tsteq lr, #148, 12 @ 0x9400000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq lr, #188, 12 @ 0xbc00000 │ │ │ │ + tsteq lr, #164, 12 @ 0xa400000 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - rscseq pc, ip, #240, 14 @ 0x3c00000 │ │ │ │ + rscseq lr, ip, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -36637,26 +36637,26 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ str r8, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r3, [pc, #28] @ 30acc <__cxa_atexit@plt+0x23cac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ @ instruction: 0xfffffa48 │ │ │ │ - tsteq lr, #176, 10 @ 0x2c000000 │ │ │ │ + tsteq lr, #192, 10 @ 0x30000000 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - rscseq pc, ip, #76, 14 @ 0x1300000 │ │ │ │ + rscseq lr, ip, #76, 14 @ 0x1300000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30b5c <__cxa_atexit@plt+0x23d3c> │ │ │ │ ldr r3, [pc, #112] @ 30b64 <__cxa_atexit@plt+0x23d44> │ │ │ │ @@ -36687,15 +36687,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rscseq pc, ip, #180, 12 @ 0xb400000 │ │ │ │ + rscseq lr, ip, #180, 12 @ 0xb400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [pc, #52] @ 30bbc <__cxa_atexit@plt+0x23d9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ @@ -36708,15 +36708,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ b 30868 <__cxa_atexit@plt+0x23a48> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq pc, ip, #96, 12 @ 0x6000000 │ │ │ │ + rscseq lr, ip, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 30868 <__cxa_atexit@plt+0x23a48> │ │ │ │ @@ -36728,18 +36728,18 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 30c1c <__cxa_atexit@plt+0x23dfc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #20, 8 @ 0x14000000 │ │ │ │ + tsteq lr, #36, 8 @ 0x24000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30c78 <__cxa_atexit@plt+0x23e58> │ │ │ │ ldr r3, [pc, #64] @ 30c80 <__cxa_atexit@plt+0x23e60> │ │ │ │ @@ -36788,34 +36788,34 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r3, [r6, #4]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ stm r5, {r0, r6} │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r1, [pc, #40] @ 30d44 <__cxa_atexit@plt+0x23f24> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq lr, #104, 6 @ 0xa0000001 │ │ │ │ + tsteq lr, #120, 6 @ 0xe0000001 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - tsteq lr, #56, 6 @ 0xe0000000 │ │ │ │ + tsteq lr, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #16]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 30dac <__cxa_atexit@plt+0x23f8c> │ │ │ │ @@ -36830,30 +36830,30 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ stm r5, {r0, r6} │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #32] @ 30dd8 <__cxa_atexit@plt+0x23fb8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq lr, #204, 4 @ 0xc000000c │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq lr, #220, 4 @ 0xc000000d │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - tsteq lr, #144, 4 │ │ │ │ - rscseq pc, ip, #176, 20 @ 0xb0000 │ │ │ │ + tsteq lr, #160, 4 │ │ │ │ + rscseq lr, ip, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 30e84 <__cxa_atexit@plt+0x24064> │ │ │ │ ldr lr, [pc, #136] @ 30e90 <__cxa_atexit@plt+0x24070> │ │ │ │ @@ -36881,45 +36881,45 @@ │ │ │ │ ldr sl, [r7, #3] │ │ │ │ str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ str sl, [r5, #4] │ │ │ │ ldr r3, [pc, #52] @ 30ea0 <__cxa_atexit@plt+0x24080> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 3fbe88 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + b 3dc0e0 <__cxa_atexit@plt+0x3cf2c0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq lr, #236, 2 @ 0x3b │ │ │ │ + tsteq lr, #252, 2 @ 0x3f │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - rscseq lr, ip, #224, 20 @ 0xe0000 │ │ │ │ - tsteq lr, #112, 4 │ │ │ │ - rscseq pc, ip, #240, 18 @ 0x3c0000 │ │ │ │ + rscseq sp, ip, #224, 20 @ 0xe0000 │ │ │ │ + tsteq lr, #128, 4 │ │ │ │ + rscseq lr, ip, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 30ee0 <__cxa_atexit@plt+0x240c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r2, [pc, #32] @ 30ee4 <__cxa_atexit@plt+0x240c4> │ │ │ │ add r2, pc, r2 │ │ │ │ str sl, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ 30ee8 <__cxa_atexit@plt+0x240c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 3fbe88 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + b 3dc0e0 <__cxa_atexit@plt+0x3cf2c0> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq lr, ip, #116, 20 @ 0x74000 │ │ │ │ - tsteq lr, #8, 4 @ 0x80000000 │ │ │ │ - rscseq pc, ip, #168, 18 @ 0x2a0000 │ │ │ │ + rscseq sp, ip, #116, 20 @ 0x74000 │ │ │ │ + tsteq lr, #24, 4 @ 0x80000001 │ │ │ │ + rscseq lr, ip, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 30f30 <__cxa_atexit@plt+0x24110> │ │ │ │ ldr r3, [pc, #136] @ 30f94 <__cxa_atexit@plt+0x24174> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -36927,15 +36927,15 @@ │ │ │ │ ldr r2, [pc, #128] @ 30f98 <__cxa_atexit@plt+0x24178> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #120] @ 30f9c <__cxa_atexit@plt+0x2417c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 3fbe88 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + b 3dc0e0 <__cxa_atexit@plt+0x3cf2c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 30f84 <__cxa_atexit@plt+0x24164> │ │ │ │ ldr r2, [pc, #88] @ 30fa0 <__cxa_atexit@plt+0x24180> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr lr, [pc, #84] @ 30fa4 <__cxa_atexit@plt+0x24184> │ │ │ │ @@ -36948,26 +36948,26 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ sub r1, r3, #7 │ │ │ │ str r1, [r5, #4] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rscseq lr, ip, #12, 20 @ 0xc000 │ │ │ │ - tsteq lr, #184, 2 @ 0x2e │ │ │ │ - rscseq lr, ip, #12, 10 @ 0x3000000 │ │ │ │ - tsteq lr, #64, 2 │ │ │ │ - tsteq lr, #36, 2 │ │ │ │ - rscseq pc, ip, #232, 16 @ 0xe80000 │ │ │ │ + rscseq sp, ip, #12, 20 @ 0xc000 │ │ │ │ + tsteq lr, #200, 2 @ 0x32 │ │ │ │ + rscseq sp, ip, #12, 10 @ 0x3000000 │ │ │ │ + tsteq lr, #80, 2 │ │ │ │ + tsteq lr, #52, 2 │ │ │ │ + rscseq lr, ip, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 30ff0 <__cxa_atexit@plt+0x241d0> │ │ │ │ mov r3, r5 │ │ │ │ @@ -36975,15 +36975,15 @@ │ │ │ │ ldr r9, [r3, #4] │ │ │ │ cmp fp, r3 │ │ │ │ bhi 31038 <__cxa_atexit@plt+0x24218> │ │ │ │ ldr r2, [pc, #136] @ 3106c <__cxa_atexit@plt+0x2424c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 3104c <__cxa_atexit@plt+0x2422c> │ │ │ │ ldr r2, [pc, #88] @ 31060 <__cxa_atexit@plt+0x24240> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #84] @ 31064 <__cxa_atexit@plt+0x24244> │ │ │ │ @@ -36993,30 +36993,30 @@ │ │ │ │ stmib r6, {r1, r2, sl} │ │ │ │ ldr r6, [pc, #68] @ 31068 <__cxa_atexit@plt+0x24248> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ sub r2, r3, #7 │ │ │ │ str r6, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r7, [pc, #28] @ 3105c <__cxa_atexit@plt+0x2423c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq pc, ip, #92, 16 @ 0x5c0000 │ │ │ │ - rscseq lr, ip, #76, 8 @ 0x4c000000 │ │ │ │ - tsteq lr, #128 @ 0x80 │ │ │ │ - tsteq lr, #96 @ 0x60 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq lr, ip, #92, 16 @ 0x5c0000 │ │ │ │ + rscseq sp, ip, #76, 8 @ 0x4c000000 │ │ │ │ + tsteq lr, #144 @ 0x90 │ │ │ │ + tsteq lr, #112 @ 0x70 │ │ │ │ @ instruction: 0xffffdbd4 │ │ │ │ - rscseq pc, ip, #40, 16 @ 0x280000 │ │ │ │ + rscseq lr, ip, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov ip, fp │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 311dc <__cxa_atexit@plt+0x243bc> │ │ │ │ @@ -37076,15 +37076,15 @@ │ │ │ │ sub r1, r3, #39 @ 0x27 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r6, #68] @ 0x44 │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 31204 <__cxa_atexit@plt+0x243e4> │ │ │ │ @@ -37098,15 +37098,15 @@ │ │ │ │ str r1, [r5, #4] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov fp, ip │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 3122c <__cxa_atexit@plt+0x2440c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #80 @ 0x50 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -37117,26 +37117,26 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ mov fp, ip │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq lr, #232, 28 @ 0xe80 │ │ │ │ - tsteq lr, #208, 28 @ 0xd00 │ │ │ │ + tsteq lr, #248, 28 @ 0xf80 │ │ │ │ + tsteq lr, #224, 28 @ 0xe00 │ │ │ │ @ instruction: 0xfffff298 │ │ │ │ @ instruction: 0xfffff784 │ │ │ │ - tsteq lr, #48, 30 @ 0xc0 │ │ │ │ + tsteq lr, #64, 30 @ 0x100 │ │ │ │ @ instruction: 0xfffff9a4 │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ - rscseq pc, ip, #76, 12 @ 0x4c00000 │ │ │ │ + rscseq lr, ip, #76, 12 @ 0x4c00000 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, fp │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #24] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ @@ -37179,28 +37179,28 @@ │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r1, [pc, #68] @ 31350 <__cxa_atexit@plt+0x24530> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r0, [r3, #68] @ 0x44 │ │ │ │ mov fp, r9 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r3, [pc, #44] @ 31354 <__cxa_atexit@plt+0x24534> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ mov fp, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff0f0 │ │ │ │ @ instruction: 0xfffff5dc │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ @ instruction: 0xfffff948 │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ - tsteq lr, #20, 26 @ 0x500 │ │ │ │ + tsteq lr, #36, 26 @ 0x900 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -37213,25 +37213,25 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r2, r6, #7 │ │ │ │ stm r5, {r0, r2} │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r3, [pc, #24] @ 313c8 <__cxa_atexit@plt+0x245a8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq lr, #16, 26 @ 0x400 │ │ │ │ - tsteq lr, #248, 24 @ 0xf800 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq lr, #32, 26 @ 0x800 │ │ │ │ + tsteq lr, #8, 26 @ 0x200 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - rscseq pc, ip, #204, 8 @ 0xcc000000 │ │ │ │ + rscseq lr, ip, #204, 8 @ 0xcc000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 31458 <__cxa_atexit@plt+0x24638> │ │ │ │ ldr r3, [pc, #112] @ 31460 <__cxa_atexit@plt+0x24640> │ │ │ │ @@ -37262,15 +37262,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rscseq pc, ip, #52, 8 @ 0x34000000 │ │ │ │ + rscseq lr, ip, #52, 8 @ 0x34000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [pc, #52] @ 314b8 <__cxa_atexit@plt+0x24698> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ @@ -37283,15 +37283,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ b 31080 <__cxa_atexit@plt+0x24260> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq pc, ip, #224, 6 @ 0x80000003 │ │ │ │ + rscseq lr, ip, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 31080 <__cxa_atexit@plt+0x24260> │ │ │ │ @@ -37325,32 +37325,32 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ str r8, [r6, #-4] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 31580 <__cxa_atexit@plt+0x24760> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 3159c <__cxa_atexit@plt+0x2477c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #24, 22 @ 0x6000 │ │ │ │ - rscseq lr, ip, #140, 22 @ 0x23000 │ │ │ │ + tsteq lr, #40, 22 @ 0xa000 │ │ │ │ + rscseq sp, ip, #140, 22 @ 0x23000 │ │ │ │ @ instruction: 0xfffec5c8 │ │ │ │ @ instruction: 0xfffec688 │ │ │ │ - tsteq lr, #232, 20 @ 0xe8000 │ │ │ │ + tsteq lr, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 315f8 <__cxa_atexit@plt+0x247d8> │ │ │ │ ldr r3, [pc, #52] @ 31600 <__cxa_atexit@plt+0x247e0> │ │ │ │ @@ -37395,33 +37395,33 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str r3, [r6, #4]! │ │ │ │ stm r5, {r1, r6} │ │ │ │ str r8, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r1, [pc, #36] @ 316bc <__cxa_atexit@plt+0x2489c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq lr, #236, 18 @ 0x3b0000 │ │ │ │ + tsteq lr, #252, 18 @ 0x3f0000 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - tsteq lr, #188, 18 @ 0x2f0000 │ │ │ │ + tsteq lr, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 31724 <__cxa_atexit@plt+0x24904> │ │ │ │ @@ -37436,30 +37436,30 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #32] @ 31750 <__cxa_atexit@plt+0x24930> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq lr, #84, 18 @ 0x150000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq lr, #100, 18 @ 0x190000 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - tsteq lr, #24, 18 @ 0x60000 │ │ │ │ - rscseq lr, ip, #208, 24 @ 0xd000 │ │ │ │ + tsteq lr, #40, 18 @ 0xa0000 │ │ │ │ + rscseq sp, ip, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 317ac <__cxa_atexit@plt+0x2498c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -37470,44 +37470,44 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 317b4 <__cxa_atexit@plt+0x24994> │ │ │ │ ldr r3, [pc, #52] @ 317d0 <__cxa_atexit@plt+0x249b0> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #20 │ │ │ │ stm lr, {r3, r8, r9} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 317cc <__cxa_atexit@plt+0x249ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #148, 16 @ 0x940000 │ │ │ │ - rscseq lr, ip, #120, 24 @ 0x7800 │ │ │ │ + tsteq lr, #164, 16 @ 0xa40000 │ │ │ │ + rscseq sp, ip, #120, 24 @ 0x7800 │ │ │ │ @ instruction: 0xffff5478 │ │ │ │ - rscseq pc, ip, #212 @ 0xd4 │ │ │ │ + rscseq lr, ip, #212 @ 0xd4 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 31804 <__cxa_atexit@plt+0x249e4> │ │ │ │ ldr r2, [pc, #28] @ 31814 <__cxa_atexit@plt+0x249f4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 31818 <__cxa_atexit@plt+0x249f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq pc, ip, #208 @ 0xd0 │ │ │ │ - rscseq pc, ip, #144 @ 0x90 │ │ │ │ + rscseq lr, ip, #208 @ 0xd0 │ │ │ │ + rscseq lr, ip, #144 @ 0x90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 318c4 <__cxa_atexit@plt+0x24aa4> │ │ │ │ @@ -37540,24 +37540,24 @@ │ │ │ │ str r1, [r3, #-16] │ │ │ │ ldr r1, [pc, #48] @ 318e0 <__cxa_atexit@plt+0x24ac0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-12] │ │ │ │ str r2, [r3, #8] │ │ │ │ str ip, [r3, #12] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xfffff830 │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ - tsteq lr, #192, 14 @ 0x3000000 │ │ │ │ + tsteq lr, #208, 14 @ 0x3400000 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - rscseq lr, ip, #236, 30 @ 0x3b0 │ │ │ │ + rscseq sp, ip, #236, 30 @ 0x3b0 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3194c <__cxa_atexit@plt+0x24b2c> │ │ │ │ ldr r3, [pc, #108] @ 31974 <__cxa_atexit@plt+0x24b54> │ │ │ │ @@ -37570,15 +37570,15 @@ │ │ │ │ bhi 3195c <__cxa_atexit@plt+0x24b3c> │ │ │ │ ldr r5, [pc, #88] @ 31980 <__cxa_atexit@plt+0x24b60> │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [r7] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 3197c <__cxa_atexit@plt+0x24b5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -37586,40 +37586,40 @@ │ │ │ │ ldmda r5, {r9, sl} │ │ │ │ ldr r7, [pc, #16] @ 31978 <__cxa_atexit@plt+0x24b58> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq lr, ip, #116, 30 @ 0x1d0 │ │ │ │ - rscseq lr, ip, #144, 30 @ 0x240 │ │ │ │ + rscseq sp, ip, #116, 30 @ 0x1d0 │ │ │ │ + rscseq sp, ip, #144, 30 @ 0x240 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - rscseq lr, ip, #80, 30 @ 0x140 │ │ │ │ + rscseq sp, ip, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 319c0 <__cxa_atexit@plt+0x24ba0> │ │ │ │ ldr r3, [pc, #40] @ 319d4 <__cxa_atexit@plt+0x24bb4> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #16] @ 319d8 <__cxa_atexit@plt+0x24bb8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - rscseq lr, ip, #20, 30 @ 0x50 │ │ │ │ - rscseq lr, ip, #252, 28 @ 0xfc0 │ │ │ │ + rscseq sp, ip, #20, 30 @ 0x50 │ │ │ │ + rscseq sp, ip, #252, 28 @ 0xfc0 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 31a48 <__cxa_atexit@plt+0x24c28> │ │ │ │ ldr r3, [pc, #116] @ 31a74 <__cxa_atexit@plt+0x24c54> │ │ │ │ @@ -37633,15 +37633,15 @@ │ │ │ │ bhi 31a58 <__cxa_atexit@plt+0x24c38> │ │ │ │ ldr r5, [pc, #92] @ 31a80 <__cxa_atexit@plt+0x24c60> │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [r7] │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 31a7c <__cxa_atexit@plt+0x24c5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -37650,26 +37650,26 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - rscseq lr, ip, #124, 28 @ 0x7c0 │ │ │ │ - rscseq lr, ip, #148, 28 @ 0x940 │ │ │ │ + rscseq sp, ip, #124, 28 @ 0x7c0 │ │ │ │ + rscseq sp, ip, #148, 28 @ 0x940 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - rscseq lr, ip, #124, 28 @ 0x7c0 │ │ │ │ + rscseq sp, ip, #124, 28 @ 0x7c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 31aec <__cxa_atexit@plt+0x24ccc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 31ae4 <__cxa_atexit@plt+0x24cc4> │ │ │ │ ldr r3, [pc, #60] @ 31af4 <__cxa_atexit@plt+0x24cd4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 31af8 <__cxa_atexit@plt+0x24cd8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 31afc <__cxa_atexit@plt+0x24cdc> │ │ │ │ @@ -37682,25 +37682,25 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq lr, ip, #52, 28 @ 0x340 │ │ │ │ - tsteq lr, #100, 10 @ 0x19000000 │ │ │ │ - rscseq lr, ip, #24, 28 @ 0x180 │ │ │ │ - rscseq sp, ip, #104, 18 @ 0x1a0000 │ │ │ │ + rscseq sp, ip, #52, 28 @ 0x340 │ │ │ │ + tsteq lr, #116, 10 @ 0x1d000000 │ │ │ │ + rscseq sp, ip, #24, 28 @ 0x180 │ │ │ │ + rscseq ip, ip, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 31b24 <__cxa_atexit@plt+0x24d04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ed64d0 <__cxa_atexit@plt+0xec96b0> │ │ │ │ + b c68600 <__cxa_atexit@plt+0xc5b7e0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -37716,45 +37716,45 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 31b8c <__cxa_atexit@plt+0x24d6c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq lr, #236, 8 @ 0xec000000 │ │ │ │ - tsteq lr, #228, 8 @ 0xe4000000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq lr, #252, 8 @ 0xfc000000 │ │ │ │ + tsteq lr, #244, 8 @ 0xf4000000 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 31be8 <__cxa_atexit@plt+0x24dc8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 31be0 <__cxa_atexit@plt+0x24dc0> │ │ │ │ ldr r3, [pc, #48] @ 31bf0 <__cxa_atexit@plt+0x24dd0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 31bf4 <__cxa_atexit@plt+0x24dd4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 31bf8 <__cxa_atexit@plt+0x24dd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 1e2774c <__cxa_atexit@plt+0x1e1a92c> │ │ │ │ + b 1dc2584 <__cxa_atexit@plt+0x1db5764> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r0, r0, #413696 @ 0x65000 │ │ │ │ - tsteq lr, #88, 8 @ 0x58000000 │ │ │ │ + rsceq r0, r0, #10813440 @ 0xa50000 │ │ │ │ + tsteq lr, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -37772,16 +37772,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 31c68 <__cxa_atexit@plt+0x24e48> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq lr, #8, 10 @ 0x2000000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq lr, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -37797,72 +37797,72 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 31ccc <__cxa_atexit@plt+0x24eac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq lr, #144, 8 @ 0x90000000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq lr, #160, 8 @ 0xa0000000 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq lr, ip, #204, 24 @ 0xcc00 │ │ │ │ + rscseq sp, ip, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 31d34 <__cxa_atexit@plt+0x24f14> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 31d2c <__cxa_atexit@plt+0x24f0c> │ │ │ │ ldr r3, [pc, #56] @ 31d3c <__cxa_atexit@plt+0x24f1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 31d40 <__cxa_atexit@plt+0x24f20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ 31d44 <__cxa_atexit@plt+0x24f24> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r3, #1 │ │ │ │ mov r5, sl │ │ │ │ - b e70754 <__cxa_atexit@plt+0xe63934> │ │ │ │ + b c02884 <__cxa_atexit@plt+0xbf5a64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, ip, #140, 24 @ 0x8c00 │ │ │ │ - tsteq lr, #32, 6 @ 0x80000000 │ │ │ │ - tsteq lr, #24, 8 @ 0x18000000 │ │ │ │ + rscseq sp, ip, #140, 24 @ 0x8c00 │ │ │ │ + tsteq lr, #48, 6 @ 0xc0000000 │ │ │ │ + tsteq lr, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 31d88 <__cxa_atexit@plt+0x24f68> │ │ │ │ ldr r2, [pc, #44] @ 31d90 <__cxa_atexit@plt+0x24f70> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ beq 31d7c <__cxa_atexit@plt+0x24f5c> │ │ │ │ ldr r8, [r7, #15] │ │ │ │ - b 1febba4 <__cxa_atexit@plt+0x1fded84> │ │ │ │ + b 1feba8c <__cxa_atexit@plt+0x1fdec6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #15] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 1febba4 <__cxa_atexit@plt+0x1fded84> │ │ │ │ - rscseq lr, ip, #64, 24 @ 0x4000 │ │ │ │ + b 1feba8c <__cxa_atexit@plt+0x1fdec6c> │ │ │ │ + rscseq sp, ip, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 31e24 <__cxa_atexit@plt+0x25004> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -37894,46 +37894,46 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - rscseq sp, ip, #140, 22 @ 0x23000 │ │ │ │ - tsteq lr, #32, 4 │ │ │ │ - rscseq sp, ip, #96, 22 @ 0x18000 │ │ │ │ - rscseq lr, ip, #136, 22 @ 0x22000 │ │ │ │ + rscseq ip, ip, #140, 22 @ 0x23000 │ │ │ │ + tsteq lr, #48, 4 │ │ │ │ + rscseq ip, ip, #96, 22 @ 0x18000 │ │ │ │ + rscseq sp, ip, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 31e84 <__cxa_atexit@plt+0x25064> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 31e88 <__cxa_atexit@plt+0x25068> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b e7acbc <__cxa_atexit@plt+0xe6de9c> │ │ │ │ + b c0cdec <__cxa_atexit@plt+0xbfffcc> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq lr, #172, 2 @ 0x2b │ │ │ │ - rscseq lr, ip, #80, 22 @ 0x14000 │ │ │ │ + tsteq lr, #188, 2 @ 0x2f │ │ │ │ + rscseq sp, ip, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 31eb8 <__cxa_atexit@plt+0x25098> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b e75a1c <__cxa_atexit@plt+0xe68bfc> │ │ │ │ - rscseq lr, ip, #32, 22 @ 0x8000 │ │ │ │ + b c07b4c <__cxa_atexit@plt+0xbfad2c> │ │ │ │ + rscseq sp, ip, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 31f10 <__cxa_atexit@plt+0x250f0> │ │ │ │ ldr r3, [pc, #48] @ 31f18 <__cxa_atexit@plt+0x250f8> │ │ │ │ @@ -37947,15 +37947,15 @@ │ │ │ │ b 31f28 <__cxa_atexit@plt+0x25108> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq lr, ip, #204, 20 @ 0xcc000 │ │ │ │ + rscseq sp, ip, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #188] @ 31ff8 <__cxa_atexit@plt+0x251d8> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -37988,35 +37988,35 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r2, [pc, #32] @ 31ffc <__cxa_atexit@plt+0x251dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq lr, #168 @ 0xa8 │ │ │ │ + tsteq lr, #184 @ 0xb8 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - tsteq lr, #8, 2 │ │ │ │ - tsteq lr, #244 @ 0xf4 │ │ │ │ - tsteq lr, #240 @ 0xf0 │ │ │ │ - rscseq lr, ip, #216, 18 @ 0x360000 │ │ │ │ + tsteq lr, #24, 2 │ │ │ │ + tsteq lr, #4, 2 │ │ │ │ + tsteq lr, #0, 2 │ │ │ │ + rscseq sp, ip, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 32098 <__cxa_atexit@plt+0x25278> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -38041,30 +38041,30 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r2, [pc, #24] @ 320bc <__cxa_atexit@plt+0x2529c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq lr, #224, 30 @ 0x380 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq lr, #240, 30 @ 0x3c0 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - tsteq lr, #56 @ 0x38 │ │ │ │ - tsteq lr, #32 │ │ │ │ - tsteq lr, #28 │ │ │ │ - rscseq lr, ip, #248, 16 @ 0xf80000 │ │ │ │ + tsteq lr, #72 @ 0x48 │ │ │ │ + tsteq lr, #48 @ 0x30 │ │ │ │ + tsteq lr, #44 @ 0x2c │ │ │ │ + rscseq sp, ip, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32154 <__cxa_atexit@plt+0x25334> │ │ │ │ ldr r2, [pc, #152] @ 32188 <__cxa_atexit@plt+0x25368> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -38088,55 +38088,55 @@ │ │ │ │ add r1, r1, #2 │ │ │ │ add r0, r0, #1 │ │ │ │ str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #44] @ 32190 <__cxa_atexit@plt+0x25370> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #40] @ 32194 <__cxa_atexit@plt+0x25374> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, #36] @ 32198 <__cxa_atexit@plt+0x25378> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r5, #1 │ │ │ │ add sl, r2, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, ip, #212, 16 @ 0xd40000 │ │ │ │ - tsteq lr, #24, 30 @ 0x60 │ │ │ │ - rscseq sp, ip, #72, 16 @ 0x480000 │ │ │ │ - rscseq sp, ip, #28, 16 @ 0x1c0000 │ │ │ │ - rscseq lr, ip, #108 @ 0x6c │ │ │ │ + rscseq sp, ip, #212, 16 @ 0xd40000 │ │ │ │ + tsteq lr, #40, 30 @ 0xa0 │ │ │ │ + rscseq ip, ip, #72, 16 @ 0x480000 │ │ │ │ + rscseq ip, ip, #28, 16 @ 0x1c0000 │ │ │ │ + rscseq sp, ip, #108 @ 0x6c │ │ │ │ @ instruction: 0xfffed8a4 │ │ │ │ - rscseq sp, ip, #92, 16 @ 0x5c0000 │ │ │ │ - rscseq sp, ip, #120, 16 @ 0x780000 │ │ │ │ - rscseq lr, ip, #76, 16 @ 0x4c0000 │ │ │ │ + rscseq ip, ip, #92, 16 @ 0x5c0000 │ │ │ │ + rscseq ip, ip, #120, 16 @ 0x780000 │ │ │ │ + rscseq sp, ip, #76, 16 @ 0x4c0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 321d8 <__cxa_atexit@plt+0x253b8> │ │ │ │ ldr r2, [pc, #28] @ 321e8 <__cxa_atexit@plt+0x253c8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 321ec <__cxa_atexit@plt+0x253cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq lr, ip, #48, 16 @ 0x300000 │ │ │ │ - rscseq lr, ip, #8, 16 @ 0x80000 │ │ │ │ + rscseq sp, ip, #48, 16 @ 0x300000 │ │ │ │ + rscseq sp, ip, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3225c <__cxa_atexit@plt+0x2543c> │ │ │ │ @@ -38154,48 +38154,48 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - tsteq lr, #248, 26 @ 0x3e00 │ │ │ │ - rscseq lr, ip, #144, 14 @ 0x2400000 │ │ │ │ + tsteq lr, #8, 28 @ 0x80 │ │ │ │ + rscseq sp, ip, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 322a4 <__cxa_atexit@plt+0x25484> │ │ │ │ ldr r2, [pc, #28] @ 322b4 <__cxa_atexit@plt+0x25494> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 322b8 <__cxa_atexit@plt+0x25498> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - rscseq lr, ip, #100, 14 @ 0x1900000 │ │ │ │ - rscseq lr, ip, #112, 14 @ 0x1c00000 │ │ │ │ + rscseq sp, ip, #100, 14 @ 0x1900000 │ │ │ │ + rscseq sp, ip, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 32324 <__cxa_atexit@plt+0x25504> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3231c <__cxa_atexit@plt+0x254fc> │ │ │ │ ldr r3, [pc, #60] @ 3232c <__cxa_atexit@plt+0x2550c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 32330 <__cxa_atexit@plt+0x25510> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 32334 <__cxa_atexit@plt+0x25514> │ │ │ │ @@ -38208,25 +38208,25 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq lr, ip, #40, 14 @ 0xa00000 │ │ │ │ - tsteq lr, #44, 26 @ 0xb00 │ │ │ │ - rscseq lr, ip, #12, 14 @ 0x300000 │ │ │ │ - rscseq sp, ip, #48, 2 │ │ │ │ + rscseq sp, ip, #40, 14 @ 0xa00000 │ │ │ │ + tsteq lr, #60, 26 @ 0xf00 │ │ │ │ + rscseq sp, ip, #12, 14 @ 0x300000 │ │ │ │ + rscseq ip, ip, #48, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3235c <__cxa_atexit@plt+0x2553c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ed64d0 <__cxa_atexit@plt+0xec96b0> │ │ │ │ + b c68600 <__cxa_atexit@plt+0xc5b7e0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -38242,27 +38242,27 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 323c4 <__cxa_atexit@plt+0x255a4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq lr, #180, 24 @ 0xb400 │ │ │ │ - tsteq lr, #172, 24 @ 0xac00 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq lr, #196, 24 @ 0xc400 │ │ │ │ + tsteq lr, #188, 24 @ 0xbc00 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq lr, ip, #152, 12 @ 0x9800000 │ │ │ │ + rscseq sp, ip, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 32430 <__cxa_atexit@plt+0x25610> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 32428 <__cxa_atexit@plt+0x25608> │ │ │ │ ldr r3, [pc, #60] @ 32438 <__cxa_atexit@plt+0x25618> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 3243c <__cxa_atexit@plt+0x2561c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 32440 <__cxa_atexit@plt+0x25620> │ │ │ │ @@ -38275,25 +38275,25 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq lr, ip, #80, 12 @ 0x5000000 │ │ │ │ - tsteq lr, #32, 24 @ 0x2000 │ │ │ │ - rscseq lr, ip, #52, 12 @ 0x3400000 │ │ │ │ - rscseq sp, ip, #36 @ 0x24 │ │ │ │ + rscseq sp, ip, #80, 12 @ 0x5000000 │ │ │ │ + tsteq lr, #48, 24 @ 0x3000 │ │ │ │ + rscseq sp, ip, #52, 12 @ 0x3400000 │ │ │ │ + rscseq ip, ip, #36 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 32468 <__cxa_atexit@plt+0x25648> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ed64d0 <__cxa_atexit@plt+0xec96b0> │ │ │ │ + b c68600 <__cxa_atexit@plt+0xc5b7e0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -38309,45 +38309,45 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 324d0 <__cxa_atexit@plt+0x256b0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq lr, #168, 22 @ 0x2a000 │ │ │ │ - tsteq lr, #160, 22 @ 0x28000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq lr, #184, 22 @ 0x2e000 │ │ │ │ + tsteq lr, #176, 22 @ 0x2c000 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3252c <__cxa_atexit@plt+0x2570c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 32524 <__cxa_atexit@plt+0x25704> │ │ │ │ ldr r3, [pc, #48] @ 32534 <__cxa_atexit@plt+0x25714> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 32538 <__cxa_atexit@plt+0x25718> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 3253c <__cxa_atexit@plt+0x2571c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 1e2774c <__cxa_atexit@plt+0x1e1a92c> │ │ │ │ + b 1dc2584 <__cxa_atexit@plt+0x1db5764> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r0, r0, #234 @ 0xea │ │ │ │ - tsteq lr, #20, 22 @ 0x5000 │ │ │ │ + sbcseq pc, pc, #42, 30 @ 0xa8 │ │ │ │ + tsteq lr, #36, 22 @ 0x9000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -38365,16 +38365,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 325ac <__cxa_atexit@plt+0x2578c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq lr, #196, 22 @ 0x31000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq lr, #212, 22 @ 0x35000 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -38390,26 +38390,26 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 32610 <__cxa_atexit@plt+0x257f0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq lr, #76, 22 @ 0x13000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq lr, #92, 22 @ 0x17000 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq lr, ip, #172, 8 @ 0xac000000 │ │ │ │ + rscseq sp, ip, #172, 8 @ 0xac000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 326c4 <__cxa_atexit@plt+0x258a4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 326ac <__cxa_atexit@plt+0x2588c> │ │ │ │ ldr r7, [pc, #164] @ 326ec <__cxa_atexit@plt+0x258cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ @@ -38447,47 +38447,47 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [pc, #36] @ 32700 <__cxa_atexit@plt+0x258e0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #228, 18 @ 0x390000 │ │ │ │ - rscseq lr, ip, #84, 8 @ 0x54000000 │ │ │ │ + tsteq lr, #244, 18 @ 0x3d0000 │ │ │ │ + rscseq sp, ip, #84, 8 @ 0x54000000 │ │ │ │ @ instruction: 0xffffaaf4 │ │ │ │ @ instruction: 0xffffab14 │ │ │ │ - rscseq lr, ip, #228, 6 @ 0x90000003 │ │ │ │ - rscseq sp, ip, #152, 28 @ 0x980 │ │ │ │ + rscseq sp, ip, #228, 6 @ 0x90000003 │ │ │ │ + rscseq ip, ip, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3275c <__cxa_atexit@plt+0x2593c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 32754 <__cxa_atexit@plt+0x25934> │ │ │ │ ldr r3, [pc, #48] @ 32764 <__cxa_atexit@plt+0x25944> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 32768 <__cxa_atexit@plt+0x25948> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 3276c <__cxa_atexit@plt+0x2594c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 1e2774c <__cxa_atexit@plt+0x1e1a92c> │ │ │ │ + b 1dc2584 <__cxa_atexit@plt+0x1db5764> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r0, r0, #212, 2 @ 0x35 │ │ │ │ - tsteq lr, #228, 16 @ 0xe40000 │ │ │ │ + rsceq r0, r0, #20 │ │ │ │ + tsteq lr, #244, 16 @ 0xf40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -38505,16 +38505,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 327dc <__cxa_atexit@plt+0x259bc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq lr, #148, 18 @ 0x250000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq lr, #164, 18 @ 0x290000 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -38530,44 +38530,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 32840 <__cxa_atexit@plt+0x25a20> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq lr, #28, 18 @ 0x70000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq lr, #44, 18 @ 0xb0000 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3289c <__cxa_atexit@plt+0x25a7c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 32894 <__cxa_atexit@plt+0x25a74> │ │ │ │ ldr r3, [pc, #48] @ 328a4 <__cxa_atexit@plt+0x25a84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 328a8 <__cxa_atexit@plt+0x25a88> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 328ac <__cxa_atexit@plt+0x25a8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 1e2774c <__cxa_atexit@plt+0x1e1a92c> │ │ │ │ + b 1dc2584 <__cxa_atexit@plt+0x1db5764> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - sbcseq pc, pc, #112, 26 @ 0x1c00 │ │ │ │ - tsteq lr, #164, 14 @ 0x2900000 │ │ │ │ + sbcseq pc, pc, #176, 22 @ 0x2c000 │ │ │ │ + tsteq lr, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -38585,16 +38585,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3291c <__cxa_atexit@plt+0x25afc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq lr, #84, 16 @ 0x540000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq lr, #100, 16 @ 0x640000 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -38610,44 +38610,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 32980 <__cxa_atexit@plt+0x25b60> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq lr, #220, 14 @ 0x3700000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq lr, #236, 14 @ 0x3b00000 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 329dc <__cxa_atexit@plt+0x25bbc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 329d4 <__cxa_atexit@plt+0x25bb4> │ │ │ │ ldr r3, [pc, #48] @ 329e4 <__cxa_atexit@plt+0x25bc4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 329e8 <__cxa_atexit@plt+0x25bc8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 329ec <__cxa_atexit@plt+0x25bcc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 1e2774c <__cxa_atexit@plt+0x1e1a92c> │ │ │ │ + b 1dc2584 <__cxa_atexit@plt+0x1db5764> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - sbcseq pc, pc, #32, 24 @ 0x2000 │ │ │ │ - tsteq lr, #100, 12 @ 0x6400000 │ │ │ │ + sbcseq pc, pc, #96, 20 @ 0x60000 │ │ │ │ + tsteq lr, #116, 12 @ 0x7400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -38665,16 +38665,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 32a5c <__cxa_atexit@plt+0x25c3c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq lr, #20, 14 @ 0x500000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq lr, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -38690,44 +38690,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 32ac0 <__cxa_atexit@plt+0x25ca0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq lr, #156, 12 @ 0x9c00000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq lr, #172, 12 @ 0xac00000 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32b1c <__cxa_atexit@plt+0x25cfc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 32b14 <__cxa_atexit@plt+0x25cf4> │ │ │ │ ldr r3, [pc, #48] @ 32b24 <__cxa_atexit@plt+0x25d04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 32b28 <__cxa_atexit@plt+0x25d08> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 32b2c <__cxa_atexit@plt+0x25d0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 1e2774c <__cxa_atexit@plt+0x1e1a92c> │ │ │ │ + b 1dc2584 <__cxa_atexit@plt+0x1db5764> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - sbcseq pc, pc, #880640 @ 0xd7000 │ │ │ │ - tsteq lr, #36, 10 @ 0x9000000 │ │ │ │ + sbcseq pc, pc, #376832 @ 0x5c000 │ │ │ │ + tsteq lr, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -38745,16 +38745,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 32b9c <__cxa_atexit@plt+0x25d7c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq lr, #212, 10 @ 0x35000000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq lr, #228, 10 @ 0x39000000 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -38770,44 +38770,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 32c00 <__cxa_atexit@plt+0x25de0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq lr, #92, 10 @ 0x17000000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq lr, #108, 10 @ 0x1b000000 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32c5c <__cxa_atexit@plt+0x25e3c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 32c54 <__cxa_atexit@plt+0x25e34> │ │ │ │ ldr r3, [pc, #48] @ 32c64 <__cxa_atexit@plt+0x25e44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 32c68 <__cxa_atexit@plt+0x25e48> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 32c6c <__cxa_atexit@plt+0x25e4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 1e2774c <__cxa_atexit@plt+0x1e1a92c> │ │ │ │ + b 1dc2584 <__cxa_atexit@plt+0x1db5764> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - sbcseq pc, pc, #2244608 @ 0x224000 │ │ │ │ - tsteq lr, #228, 6 @ 0x90000003 │ │ │ │ + sbcseq pc, pc, #52690944 @ 0x3240000 │ │ │ │ + tsteq lr, #244, 6 @ 0xd0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -38825,16 +38825,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 32cdc <__cxa_atexit@plt+0x25ebc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq lr, #148, 8 @ 0x94000000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq lr, #164, 8 @ 0xa4000000 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -38850,44 +38850,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 32d40 <__cxa_atexit@plt+0x25f20> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq lr, #28, 8 @ 0x1c000000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq lr, #44, 8 @ 0x2c000000 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32d9c <__cxa_atexit@plt+0x25f7c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 32d94 <__cxa_atexit@plt+0x25f74> │ │ │ │ ldr r3, [pc, #48] @ 32da4 <__cxa_atexit@plt+0x25f84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 32da8 <__cxa_atexit@plt+0x25f88> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 32dac <__cxa_atexit@plt+0x25f8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 1e2774c <__cxa_atexit@plt+0x1e1a92c> │ │ │ │ + b 1dc2584 <__cxa_atexit@plt+0x1db5764> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - sbcseq pc, pc, #68, 16 @ 0x440000 │ │ │ │ - tsteq lr, #164, 4 @ 0x4000000a │ │ │ │ + sbcseq pc, pc, #132, 12 @ 0x8400000 │ │ │ │ + tsteq lr, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -38905,16 +38905,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 32e1c <__cxa_atexit@plt+0x25ffc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq lr, #84, 6 @ 0x50000001 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq lr, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -38930,44 +38930,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 32e80 <__cxa_atexit@plt+0x26060> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq lr, #220, 4 @ 0xc000000d │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq lr, #236, 4 @ 0xc000000e │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32edc <__cxa_atexit@plt+0x260bc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 32ed4 <__cxa_atexit@plt+0x260b4> │ │ │ │ ldr r3, [pc, #48] @ 32ee4 <__cxa_atexit@plt+0x260c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 32ee8 <__cxa_atexit@plt+0x260c8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 32eec <__cxa_atexit@plt+0x260cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 1e2774c <__cxa_atexit@plt+0x1e1a92c> │ │ │ │ + b 1dc2584 <__cxa_atexit@plt+0x1db5764> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - sbcseq pc, pc, #262144000 @ 0xfa00000 │ │ │ │ - tsteq lr, #100, 2 │ │ │ │ + sbcseq pc, pc, #243269632 @ 0xe800000 │ │ │ │ + tsteq lr, #116, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -38985,16 +38985,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 32f5c <__cxa_atexit@plt+0x2613c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq lr, #20, 4 @ 0x40000001 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq lr, #36, 4 @ 0x40000002 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -39010,52 +39010,52 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 32fc0 <__cxa_atexit@plt+0x261a0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq lr, #156, 2 @ 0x27 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq lr, #172, 2 @ 0x2b │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq sp, ip, #148, 24 @ 0x9400 │ │ │ │ + rscseq ip, ip, #148, 24 @ 0x9400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3301c <__cxa_atexit@plt+0x261fc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 33014 <__cxa_atexit@plt+0x261f4> │ │ │ │ ldr r3, [pc, #44] @ 33024 <__cxa_atexit@plt+0x26204> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 33028 <__cxa_atexit@plt+0x26208> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 1c5ffbc <__cxa_atexit@plt+0x1c5319c> │ │ │ │ + b 1bfadf0 <__cxa_atexit@plt+0x1bedfd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, ip, #88, 24 @ 0x5800 │ │ │ │ - tsteq lr, #44 @ 0x2c │ │ │ │ - rscseq sp, ip, #76, 24 @ 0x4c00 │ │ │ │ + rscseq ip, ip, #88, 24 @ 0x5800 │ │ │ │ + tsteq lr, #60 @ 0x3c │ │ │ │ + rscseq ip, ip, #76, 24 @ 0x4c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 330b8 <__cxa_atexit@plt+0x26298> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 330b0 <__cxa_atexit@plt+0x26290> │ │ │ │ ldr r3, [pc, #96] @ 330c0 <__cxa_atexit@plt+0x262a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 330c4 <__cxa_atexit@plt+0x262a4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr lr, [pc, #88] @ 330c8 <__cxa_atexit@plt+0x262a8> │ │ │ │ @@ -39076,75 +39076,75 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, lr │ │ │ │ b 2afac <__cxa_atexit@plt+0x1e18c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, ip, #16, 24 @ 0x1000 │ │ │ │ - rscseq sp, ip, #196, 22 @ 0x31000 │ │ │ │ - rscseq sp, ip, #172, 22 @ 0x2b000 │ │ │ │ - tsteq lr, #180, 30 @ 0x2d0 │ │ │ │ - tsteq lr, #172 @ 0xac │ │ │ │ - tsteq lr, #156, 30 @ 0x270 │ │ │ │ - rscseq sp, ip, #96, 24 @ 0x6000 │ │ │ │ + rscseq ip, ip, #16, 24 @ 0x1000 │ │ │ │ + rscseq ip, ip, #196, 22 @ 0x31000 │ │ │ │ + rscseq ip, ip, #172, 22 @ 0x2b000 │ │ │ │ + tsteq lr, #196, 30 @ 0x310 │ │ │ │ + tsteq lr, #188 @ 0xbc │ │ │ │ + tsteq lr, #172, 30 @ 0x2b0 │ │ │ │ + rscseq ip, ip, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 3313c <__cxa_atexit@plt+0x2631c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 33134 <__cxa_atexit@plt+0x26314> │ │ │ │ ldr r3, [pc, #56] @ 33144 <__cxa_atexit@plt+0x26324> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 33148 <__cxa_atexit@plt+0x26328> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ 3314c <__cxa_atexit@plt+0x2632c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r3, #1 │ │ │ │ mov r5, sl │ │ │ │ - b e70754 <__cxa_atexit@plt+0xe63934> │ │ │ │ + b c02884 <__cxa_atexit@plt+0xbf5a64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, ip, #32, 24 @ 0x2000 │ │ │ │ - tsteq lr, #24, 30 @ 0x60 │ │ │ │ - tsteq lr, #16 │ │ │ │ + rscseq ip, ip, #32, 24 @ 0x2000 │ │ │ │ + tsteq lr, #40, 30 @ 0xa0 │ │ │ │ + tsteq lr, #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33190 <__cxa_atexit@plt+0x26370> │ │ │ │ ldr r2, [pc, #44] @ 33198 <__cxa_atexit@plt+0x26378> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ beq 33184 <__cxa_atexit@plt+0x26364> │ │ │ │ ldr r8, [r7, #15] │ │ │ │ - b 1febba4 <__cxa_atexit@plt+0x1fded84> │ │ │ │ + b 1feba8c <__cxa_atexit@plt+0x1fdec6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #15] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 1febba4 <__cxa_atexit@plt+0x1fded84> │ │ │ │ - rscseq sp, ip, #56, 16 @ 0x380000 │ │ │ │ + b 1feba8c <__cxa_atexit@plt+0x1fdec6c> │ │ │ │ + rscseq ip, ip, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3322c <__cxa_atexit@plt+0x2640c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -39176,46 +39176,46 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - rscseq ip, ip, #132, 14 @ 0x2100000 │ │ │ │ - tsteq lr, #24, 28 @ 0x180 │ │ │ │ - rscseq ip, ip, #88, 14 @ 0x1600000 │ │ │ │ - rscseq sp, ip, #128, 14 @ 0x2000000 │ │ │ │ + rscseq fp, ip, #132, 14 @ 0x2100000 │ │ │ │ + tsteq lr, #40, 28 @ 0x280 │ │ │ │ + rscseq fp, ip, #88, 14 @ 0x1600000 │ │ │ │ + rscseq ip, ip, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 3328c <__cxa_atexit@plt+0x2646c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 33290 <__cxa_atexit@plt+0x26470> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b e7acbc <__cxa_atexit@plt+0xe6de9c> │ │ │ │ + b c0cdec <__cxa_atexit@plt+0xbfffcc> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq lr, #164, 26 @ 0x2900 │ │ │ │ - rscseq sp, ip, #72, 14 @ 0x1200000 │ │ │ │ + tsteq lr, #180, 26 @ 0x2d00 │ │ │ │ + rscseq ip, ip, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 332c0 <__cxa_atexit@plt+0x264a0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b e75a1c <__cxa_atexit@plt+0xe68bfc> │ │ │ │ - rscseq sp, ip, #24, 14 @ 0x600000 │ │ │ │ + b c07b4c <__cxa_atexit@plt+0xbfad2c> │ │ │ │ + rscseq ip, ip, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33318 <__cxa_atexit@plt+0x264f8> │ │ │ │ ldr r3, [pc, #48] @ 33320 <__cxa_atexit@plt+0x26500> │ │ │ │ @@ -39229,15 +39229,15 @@ │ │ │ │ b 33330 <__cxa_atexit@plt+0x26510> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq sp, ip, #196, 12 @ 0xc400000 │ │ │ │ + rscseq ip, ip, #196, 12 @ 0xc400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #188] @ 33400 <__cxa_atexit@plt+0x265e0> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -39270,35 +39270,35 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r2, [pc, #32] @ 33404 <__cxa_atexit@plt+0x265e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq lr, #160, 24 @ 0xa000 │ │ │ │ + tsteq lr, #176, 24 @ 0xb000 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - tsteq lr, #0, 26 │ │ │ │ - tsteq lr, #236, 24 @ 0xec00 │ │ │ │ - tsteq lr, #232, 24 @ 0xe800 │ │ │ │ - rscseq sp, ip, #208, 10 @ 0x34000000 │ │ │ │ + tsteq lr, #16, 26 @ 0x400 │ │ │ │ + tsteq lr, #252, 24 @ 0xfc00 │ │ │ │ + tsteq lr, #248, 24 @ 0xf800 │ │ │ │ + rscseq ip, ip, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 334a0 <__cxa_atexit@plt+0x26680> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -39323,30 +39323,30 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r2, [pc, #24] @ 334c4 <__cxa_atexit@plt+0x266a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq lr, #216, 22 @ 0x36000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq lr, #232, 22 @ 0x3a000 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - tsteq lr, #48, 24 @ 0x3000 │ │ │ │ - tsteq lr, #24, 24 @ 0x1800 │ │ │ │ - tsteq lr, #20, 24 @ 0x1400 │ │ │ │ - rscseq sp, ip, #140, 16 @ 0x8c0000 │ │ │ │ + tsteq lr, #64, 24 @ 0x4000 │ │ │ │ + tsteq lr, #40, 24 @ 0x2800 │ │ │ │ + tsteq lr, #36, 24 @ 0x2400 │ │ │ │ + rscseq ip, ip, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3355c <__cxa_atexit@plt+0x2673c> │ │ │ │ ldr r2, [pc, #152] @ 33590 <__cxa_atexit@plt+0x26770> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -39370,55 +39370,55 @@ │ │ │ │ add r1, r1, #2 │ │ │ │ add r0, r0, #1 │ │ │ │ str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #44] @ 33598 <__cxa_atexit@plt+0x26778> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #40] @ 3359c <__cxa_atexit@plt+0x2677c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, #36] @ 335a0 <__cxa_atexit@plt+0x26780> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r5, #1 │ │ │ │ add sl, r2, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, ip, #104, 16 @ 0x680000 │ │ │ │ - tsteq lr, #16, 22 @ 0x4000 │ │ │ │ - rscseq ip, ip, #44, 8 @ 0x2c000000 │ │ │ │ - rscseq ip, ip, #20, 8 @ 0x14000000 │ │ │ │ - rscseq ip, ip, #100, 24 @ 0x6400 │ │ │ │ + rscseq ip, ip, #104, 16 @ 0x680000 │ │ │ │ + tsteq lr, #32, 22 @ 0x8000 │ │ │ │ + rscseq fp, ip, #44, 8 @ 0x2c000000 │ │ │ │ + rscseq fp, ip, #20, 8 @ 0x14000000 │ │ │ │ + rscseq fp, ip, #100, 24 @ 0x6400 │ │ │ │ @ instruction: 0xfffec49c │ │ │ │ - rscseq ip, ip, #84, 8 @ 0x54000000 │ │ │ │ - rscseq ip, ip, #92, 8 @ 0x5c000000 │ │ │ │ - rscseq sp, ip, #196, 14 @ 0x3100000 │ │ │ │ + rscseq fp, ip, #84, 8 @ 0x54000000 │ │ │ │ + rscseq fp, ip, #92, 8 @ 0x5c000000 │ │ │ │ + rscseq ip, ip, #196, 14 @ 0x3100000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 335e0 <__cxa_atexit@plt+0x267c0> │ │ │ │ ldr r2, [pc, #28] @ 335f0 <__cxa_atexit@plt+0x267d0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 335f4 <__cxa_atexit@plt+0x267d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq sp, ip, #168, 14 @ 0x2a00000 │ │ │ │ - rscseq sp, ip, #128, 14 @ 0x2000000 │ │ │ │ + rscseq ip, ip, #168, 14 @ 0x2a00000 │ │ │ │ + rscseq ip, ip, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 33664 <__cxa_atexit@plt+0x26844> │ │ │ │ @@ -39436,40 +39436,40 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - tsteq lr, #240, 18 @ 0x3c0000 │ │ │ │ - rscseq sp, ip, #8, 14 @ 0x200000 │ │ │ │ + tsteq lr, #0, 20 │ │ │ │ + rscseq ip, ip, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 336ac <__cxa_atexit@plt+0x2688c> │ │ │ │ ldr r2, [pc, #28] @ 336bc <__cxa_atexit@plt+0x2689c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 336c0 <__cxa_atexit@plt+0x268a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - rscseq sp, ip, #220, 12 @ 0xdc00000 │ │ │ │ - rscseq sp, ip, #24, 14 @ 0x600000 │ │ │ │ + rscseq ip, ip, #220, 12 @ 0xdc00000 │ │ │ │ + rscseq ip, ip, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33768 <__cxa_atexit@plt+0x26948> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -39501,30 +39501,30 @@ │ │ │ │ ldr r5, [pc, #72] @ 33798 <__cxa_atexit@plt+0x26978> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #64] @ 3379c <__cxa_atexit@plt+0x2697c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b e56cf8 <__cxa_atexit@plt+0xe49ed8> │ │ │ │ + b be8e28 <__cxa_atexit@plt+0xbdc008> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq lr, #20, 18 @ 0x50000 │ │ │ │ - tsteq lr, #28, 20 @ 0x1c000 │ │ │ │ - tsteq lr, #92, 18 @ 0x170000 │ │ │ │ + tsteq lr, #36, 18 @ 0x90000 │ │ │ │ + tsteq lr, #44, 20 @ 0x2c000 │ │ │ │ + tsteq lr, #108, 18 @ 0x1b0000 │ │ │ │ + tsteq lr, #20, 20 @ 0x14000 │ │ │ │ tsteq lr, #4, 20 @ 0x4000 │ │ │ │ - tsteq lr, #244, 18 @ 0x3d0000 │ │ │ │ - tsteq lr, #220, 16 @ 0xdc0000 │ │ │ │ - rscseq sp, ip, #60, 12 @ 0x3c00000 │ │ │ │ + tsteq lr, #236, 16 @ 0xec0000 │ │ │ │ + rscseq ip, ip, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 33800 <__cxa_atexit@plt+0x269e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #15] │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7], #-24 @ 0xffffffe8 │ │ │ │ @@ -39542,29 +39542,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 33808 <__cxa_atexit@plt+0x269e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffe3590 │ │ │ │ - rscseq ip, ip, #20, 2 │ │ │ │ - rscseq sp, ip, #180, 10 @ 0x2d000000 │ │ │ │ + rscseq fp, ip, #20, 2 │ │ │ │ + rscseq ip, ip, #180, 10 @ 0x2d000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 33838 <__cxa_atexit@plt+0x26a18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 3383c <__cxa_atexit@plt+0x26a1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fbf50 <__cxa_atexit@plt+0x3ef130> │ │ │ │ + b 3dc1a8 <__cxa_atexit@plt+0x3cf388> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq lr, #28, 18 @ 0x70000 │ │ │ │ - rscseq sp, ip, #128, 10 @ 0x20000000 │ │ │ │ + tsteq lr, #44, 18 @ 0xb0000 │ │ │ │ + rscseq ip, ip, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 33924 <__cxa_atexit@plt+0x26b04> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #88 @ 0x58 │ │ │ │ @@ -39621,26 +39621,26 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #88 @ 0x58 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq sp, ip, #116, 8 @ 0x74000000 │ │ │ │ - tsteq lr, #220, 16 @ 0xdc0000 │ │ │ │ - tsteq lr, #172, 14 @ 0x2b00000 │ │ │ │ - tsteq lr, #212, 14 @ 0x3500000 │ │ │ │ - tsteq lr, #160, 16 @ 0xa00000 │ │ │ │ - tsteq lr, #168, 16 @ 0xa80000 │ │ │ │ - rscseq fp, ip, #92, 26 @ 0x1700 │ │ │ │ - rscseq ip, ip, #100, 26 @ 0x1900 │ │ │ │ - rscseq fp, ip, #128, 24 @ 0x8000 │ │ │ │ - rscseq fp, ip, #40, 24 @ 0x2800 │ │ │ │ - rscseq sp, ip, #124, 8 @ 0x7c000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq ip, ip, #116, 8 @ 0x74000000 │ │ │ │ + tsteq lr, #236, 16 @ 0xec0000 │ │ │ │ + tsteq lr, #188, 14 @ 0x2f00000 │ │ │ │ + tsteq lr, #228, 14 @ 0x3900000 │ │ │ │ + tsteq lr, #176, 16 @ 0xb00000 │ │ │ │ + tsteq lr, #184, 16 @ 0xb80000 │ │ │ │ + rscseq sl, ip, #92, 26 @ 0x1700 │ │ │ │ + rscseq fp, ip, #100, 26 @ 0x1900 │ │ │ │ + rscseq sl, ip, #128, 24 @ 0x8000 │ │ │ │ + rscseq sl, ip, #40, 24 @ 0x2800 │ │ │ │ + rscseq ip, ip, #124, 8 @ 0x7c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 33a04 <__cxa_atexit@plt+0x26be4> │ │ │ │ @@ -39668,28 +39668,28 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ ldr r3, [pc, #60] @ 33a34 <__cxa_atexit@plt+0x26c14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #11 │ │ │ │ - b e70754 <__cxa_atexit@plt+0xe63934> │ │ │ │ + b c02884 <__cxa_atexit@plt+0xbf5a64> │ │ │ │ mov r6, r3 │ │ │ │ b 33a14 <__cxa_atexit@plt+0x26bf4> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - rscseq fp, ip, #192, 22 @ 0x30000 │ │ │ │ - tsteq lr, #96, 12 @ 0x6000000 │ │ │ │ - tsteq lr, #88, 12 @ 0x5800000 │ │ │ │ - tsteq lr, #116, 14 @ 0x1d00000 │ │ │ │ - tsteq lr, #60, 14 @ 0xf00000 │ │ │ │ + rscseq sl, ip, #192, 22 @ 0x30000 │ │ │ │ + tsteq lr, #112, 12 @ 0x7000000 │ │ │ │ + tsteq lr, #104, 12 @ 0x6800000 │ │ │ │ + tsteq lr, #132, 14 @ 0x2100000 │ │ │ │ + tsteq lr, #76, 14 @ 0x1300000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -39723,38 +39723,38 @@ │ │ │ │ ldr r9, [pc, r9] │ │ │ │ sub r1, r6, #7 │ │ │ │ str r9, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 33b3c <__cxa_atexit@plt+0x26d1c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r3, #12 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #28] @ 33b30 <__cxa_atexit@plt+0x26d10> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq lr, #216, 10 @ 0x36000000 │ │ │ │ - tsteq lr, #192, 10 @ 0x30000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq lr, #232, 10 @ 0x3a000000 │ │ │ │ + tsteq lr, #208, 10 @ 0x34000000 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - rscseq fp, ip, #200, 18 @ 0x320000 │ │ │ │ - tsteq lr, #252, 10 @ 0x3f000000 │ │ │ │ + rscseq sl, ip, #200, 18 @ 0x320000 │ │ │ │ + tsteq lr, #12, 12 @ 0xc00000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -39771,25 +39771,25 @@ │ │ │ │ sub r1, r6, #7 │ │ │ │ str r8, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r3, [pc, #32] @ 33bc8 <__cxa_atexit@plt+0x26da8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq fp, ip, #236, 16 @ 0xec0000 │ │ │ │ - tsteq lr, #32, 10 @ 0x8000000 │ │ │ │ - tsteq lr, #4, 10 @ 0x1000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq sl, ip, #236, 16 @ 0xec0000 │ │ │ │ + tsteq lr, #48, 10 @ 0xc000000 │ │ │ │ + tsteq lr, #20, 10 @ 0x5000000 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -39802,23 +39802,23 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r2, r6, #7 │ │ │ │ stm r5, {r0, r2} │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r3, [pc, #24] @ 33c3c <__cxa_atexit@plt+0x26e1c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq lr, #156, 8 @ 0x9c000000 │ │ │ │ - tsteq lr, #132, 8 @ 0x84000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq lr, #172, 8 @ 0xac000000 │ │ │ │ + tsteq lr, #148, 8 @ 0x94000000 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33cc8 <__cxa_atexit@plt+0x26ea8> │ │ │ │ @@ -39877,15 +39877,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 33a44 <__cxa_atexit@plt+0x26c24> │ │ │ │ - rscseq fp, ip, #252, 26 @ 0x3f00 │ │ │ │ + rscseq sl, ip, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 33ddc <__cxa_atexit@plt+0x26fbc> │ │ │ │ ldr r3, [pc, #168] @ 33e0c <__cxa_atexit@plt+0x26fec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -39914,34 +39914,34 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe98 <__cxa_atexit@plt+0x3ef078> │ │ │ │ + b 3dc0f0 <__cxa_atexit@plt+0x3cf2d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 33df4 <__cxa_atexit@plt+0x26fd4> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 33e10 <__cxa_atexit@plt+0x26ff0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #180, 4 @ 0x4000000b │ │ │ │ - rscseq fp, ip, #76, 26 @ 0x1300 │ │ │ │ - rscseq fp, ip, #168, 26 @ 0x2a00 │ │ │ │ + tsteq lr, #196, 4 @ 0x4000000c │ │ │ │ + rscseq sl, ip, #76, 26 @ 0x1300 │ │ │ │ + rscseq sl, ip, #168, 26 @ 0x2a00 │ │ │ │ @ instruction: 0xfffe3ea0 │ │ │ │ - rscseq fp, ip, #132, 26 @ 0x2100 │ │ │ │ - tsteq lr, #176, 4 │ │ │ │ - rscseq ip, ip, #64, 8 @ 0x40000000 │ │ │ │ + rscseq sl, ip, #132, 26 @ 0x2100 │ │ │ │ + tsteq lr, #192, 4 │ │ │ │ + rscseq fp, ip, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 33e74 <__cxa_atexit@plt+0x27054> │ │ │ │ ldr r2, [pc, #56] @ 33e80 <__cxa_atexit@plt+0x27060> │ │ │ │ @@ -39957,16 +39957,16 @@ │ │ │ │ b 33e94 <__cxa_atexit@plt+0x27074> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq lr, #196, 2 @ 0x31 │ │ │ │ - rscseq ip, ip, #220, 6 @ 0x70000003 │ │ │ │ + tsteq lr, #212, 2 @ 0x35 │ │ │ │ + rscseq fp, ip, #220, 6 @ 0x70000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #180] @ 33f50 <__cxa_atexit@plt+0x27130> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #31] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -40007,23 +40007,23 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq lr, #240 @ 0xf0 │ │ │ │ - rscseq fp, ip, #216, 12 @ 0xd800000 │ │ │ │ + tsteq lr, #0, 2 │ │ │ │ + rscseq sl, ip, #216, 12 @ 0xd800000 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq lr, #72, 2 │ │ │ │ - tsteq lr, #96, 2 │ │ │ │ - tsteq lr, #144, 2 @ 0x24 │ │ │ │ - rscseq ip, ip, #248, 4 @ 0x8000000f │ │ │ │ + tsteq lr, #88, 2 │ │ │ │ + tsteq lr, #112, 2 │ │ │ │ + tsteq lr, #160, 2 @ 0x28 │ │ │ │ + rscseq fp, ip, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 33ff4 <__cxa_atexit@plt+0x271d4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -40057,22 +40057,22 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq lr, #40 @ 0x28 │ │ │ │ - rscseq fp, ip, #8, 12 @ 0x800000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq lr, #56 @ 0x38 │ │ │ │ + rscseq sl, ip, #8, 12 @ 0x800000 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - tsteq lr, #120 @ 0x78 │ │ │ │ - tsteq lr, #144 @ 0x90 │ │ │ │ - tsteq lr, #192 @ 0xc0 │ │ │ │ - rscseq ip, ip, #124, 26 @ 0x1f00 │ │ │ │ + tsteq lr, #136 @ 0x88 │ │ │ │ + tsteq lr, #160 @ 0xa0 │ │ │ │ + tsteq lr, #208 @ 0xd0 │ │ │ │ + rscseq fp, ip, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub ip, r5, #16 │ │ │ │ cmp fp, ip │ │ │ │ bhi 340f0 <__cxa_atexit@plt+0x272d0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -40111,15 +40111,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #1 │ │ │ │ str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -40128,22 +40128,22 @@ │ │ │ │ ldr r7, [pc, #36] @ 34140 <__cxa_atexit@plt+0x27320> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - tsteq lr, #168, 30 @ 0x2a0 │ │ │ │ - rscseq fp, ip, #60, 10 @ 0xf000000 │ │ │ │ - tsteq lr, #188, 30 @ 0x2f0 │ │ │ │ - rscseq fp, ip, #196, 8 @ 0xc4000000 │ │ │ │ - rscseq ip, ip, #196 @ 0xc4 │ │ │ │ + tsteq lr, #184, 30 @ 0x2e0 │ │ │ │ + rscseq sl, ip, #60, 10 @ 0xf000000 │ │ │ │ + tsteq lr, #204, 30 @ 0x330 │ │ │ │ + rscseq sl, ip, #196, 8 @ 0xc4000000 │ │ │ │ + rscseq fp, ip, #196 @ 0xc4 │ │ │ │ @ instruction: 0xfffeb8fc │ │ │ │ - rscseq fp, ip, #4, 10 @ 0x1000000 │ │ │ │ - rscseq ip, ip, #92, 24 @ 0x5c00 │ │ │ │ + rscseq sl, ip, #4, 10 @ 0x1000000 │ │ │ │ + rscseq fp, ip, #92, 24 @ 0x5c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 341b0 <__cxa_atexit@plt+0x27390> │ │ │ │ ldr r3, [pc, #72] @ 341b8 <__cxa_atexit@plt+0x27398> │ │ │ │ @@ -40163,15 +40163,15 @@ │ │ │ │ b 341c8 <__cxa_atexit@plt+0x273a8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq ip, ip, #240, 22 @ 0x3c000 │ │ │ │ + rscseq fp, ip, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #180] @ 34290 <__cxa_atexit@plt+0x27470> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -40200,35 +40200,35 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r1, [pc, #40] @ 34294 <__cxa_atexit@plt+0x27474> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq lr, #24, 28 @ 0x180 │ │ │ │ + tsteq lr, #40, 28 @ 0x280 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - tsteq lr, #252, 26 @ 0x3f00 │ │ │ │ - rscseq ip, ip, #12, 22 @ 0x3000 │ │ │ │ + tsteq lr, #12, 28 @ 0xc0 │ │ │ │ + rscseq fp, ip, #12, 22 @ 0x3000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #20]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 34314 <__cxa_atexit@plt+0x274f4> │ │ │ │ @@ -40248,29 +40248,29 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #32] @ 34340 <__cxa_atexit@plt+0x27520> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #20] │ │ │ │ str r2, [r5, #24] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq lr, #100, 26 @ 0x1900 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq lr, #116, 26 @ 0x1d00 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - tsteq lr, #60, 26 @ 0xf00 │ │ │ │ + tsteq lr, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 343d8 <__cxa_atexit@plt+0x275b8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -40297,32 +40297,32 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ str r8, [r6, #-4] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 343f0 <__cxa_atexit@plt+0x275d0> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 3440c <__cxa_atexit@plt+0x275ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #168, 24 @ 0xa800 │ │ │ │ - rscseq fp, ip, #28, 26 @ 0x700 │ │ │ │ + tsteq lr, #184, 24 @ 0xb800 │ │ │ │ + rscseq sl, ip, #28, 26 @ 0x700 │ │ │ │ @ instruction: 0xfffe9758 │ │ │ │ @ instruction: 0xfffe9818 │ │ │ │ - tsteq lr, #120, 24 @ 0x7800 │ │ │ │ + tsteq lr, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 34484 <__cxa_atexit@plt+0x27664> │ │ │ │ @@ -40340,28 +40340,28 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ ldr r5, [pc, #64] @ 344b0 <__cxa_atexit@plt+0x27690> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ mov r6, r3 │ │ │ │ b 34494 <__cxa_atexit@plt+0x27674> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 344a4 <__cxa_atexit@plt+0x27684> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq ip, ip, #104, 18 @ 0x1a0000 │ │ │ │ + rscseq fp, ip, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffff520 │ │ │ │ - tsteq lr, #96, 24 @ 0x6000 │ │ │ │ - rscseq ip, ip, #248, 16 @ 0xf80000 │ │ │ │ + tsteq lr, #112, 24 @ 0x7000 │ │ │ │ + rscseq fp, ip, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 34554 <__cxa_atexit@plt+0x27734> │ │ │ │ @@ -40392,24 +40392,24 @@ │ │ │ │ str lr, [r3, #-20] @ 0xffffffec │ │ │ │ str r2, [r3, #-16] │ │ │ │ str sl, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r7, [r3, #8] │ │ │ │ str ip, [r3, #12] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffff75c │ │ │ │ @ instruction: 0xfffff54c │ │ │ │ - tsteq lr, #32, 22 @ 0x8000 │ │ │ │ - rscseq ip, ip, #132, 16 @ 0x840000 │ │ │ │ + tsteq lr, #48, 22 @ 0xc000 │ │ │ │ + rscseq fp, ip, #132, 16 @ 0x840000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 345e0 <__cxa_atexit@plt+0x277c0> │ │ │ │ @@ -40427,35 +40427,35 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ ldr r5, [pc, #64] @ 3460c <__cxa_atexit@plt+0x277ec> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ mov r6, r3 │ │ │ │ b 345f0 <__cxa_atexit@plt+0x277d0> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 34600 <__cxa_atexit@plt+0x277e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq ip, ip, #12, 16 @ 0xc0000 │ │ │ │ + rscseq fp, ip, #12, 16 @ 0xc0000 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xfffff3c4 │ │ │ │ - tsteq lr, #4, 22 @ 0x1000 │ │ │ │ + tsteq lr, #20, 22 @ 0x5000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 34628 <__cxa_atexit@plt+0x27808> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbf58 <__cxa_atexit@plt+0x3ef138> │ │ │ │ - rscseq ip, ip, #120, 16 @ 0x780000 │ │ │ │ - rscseq ip, ip, #156, 16 @ 0x9c0000 │ │ │ │ + b 3dc1b0 <__cxa_atexit@plt+0x3cf390> │ │ │ │ + rscseq fp, ip, #120, 16 @ 0x780000 │ │ │ │ + rscseq fp, ip, #156, 16 @ 0x9c0000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 34690 <__cxa_atexit@plt+0x27870> │ │ │ │ ldr r3, [pc, #80] @ 346a0 <__cxa_atexit@plt+0x27880> │ │ │ │ @@ -40467,95 +40467,95 @@ │ │ │ │ ldr r7, [pc, #60] @ 346a4 <__cxa_atexit@plt+0x27884> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 346a8 <__cxa_atexit@plt+0x27888> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq ip, ip, #80, 16 @ 0x500000 │ │ │ │ - rscseq ip, ip, #32, 16 @ 0x200000 │ │ │ │ + rscseq fp, ip, #80, 16 @ 0x500000 │ │ │ │ + rscseq fp, ip, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 346d0 <__cxa_atexit@plt+0x278b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rscseq ip, ip, #248, 14 @ 0x3e00000 │ │ │ │ + rscseq fp, ip, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 346fc <__cxa_atexit@plt+0x278dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 34700 <__cxa_atexit@plt+0x278e0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbf68 <__cxa_atexit@plt+0x3ef148> │ │ │ │ + b 3dc1c0 <__cxa_atexit@plt+0x3cf3a0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq lr, #96, 20 @ 0x60000 │ │ │ │ - rscseq ip, ip, #180, 14 @ 0x2d00000 │ │ │ │ + tsteq lr, #112, 20 @ 0x70000 │ │ │ │ + rscseq fp, ip, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 3472c <__cxa_atexit@plt+0x2790c> │ │ │ │ ldr r7, [pc, #20] @ 34738 <__cxa_atexit@plt+0x27918> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbf70 <__cxa_atexit@plt+0x3ef150> │ │ │ │ - rscseq ip, ip, #156, 14 @ 0x2700000 │ │ │ │ + b 3dc1c8 <__cxa_atexit@plt+0x3cf3a8> │ │ │ │ + rscseq fp, ip, #156, 14 @ 0x2700000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 34764 <__cxa_atexit@plt+0x27944> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 34768 <__cxa_atexit@plt+0x27948> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ - rscseq ip, ip, #96, 14 @ 0x1800000 │ │ │ │ - rscseq ip, ip, #144, 14 @ 0x2400000 │ │ │ │ - rscseq ip, ip, #120, 14 @ 0x1e00000 │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ + rscseq fp, ip, #96, 14 @ 0x1800000 │ │ │ │ + rscseq fp, ip, #144, 14 @ 0x2400000 │ │ │ │ + rscseq fp, ip, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 34798 <__cxa_atexit@plt+0x27978> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 3479c <__cxa_atexit@plt+0x2797c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ - rscseq ip, ip, #44, 14 @ 0xb00000 │ │ │ │ - rscseq ip, ip, #92, 14 @ 0x1700000 │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ + rscseq fp, ip, #44, 14 @ 0xb00000 │ │ │ │ + rscseq fp, ip, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 347b8 <__cxa_atexit@plt+0x27998> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbf58 <__cxa_atexit@plt+0x3ef138> │ │ │ │ - rscseq ip, ip, #84, 14 @ 0x1500000 │ │ │ │ - rscseq ip, ip, #120, 14 @ 0x1e00000 │ │ │ │ + b 3dc1b0 <__cxa_atexit@plt+0x3cf390> │ │ │ │ + rscseq fp, ip, #84, 14 @ 0x1500000 │ │ │ │ + rscseq fp, ip, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 34820 <__cxa_atexit@plt+0x27a00> │ │ │ │ ldr r3, [pc, #80] @ 34830 <__cxa_atexit@plt+0x27a10> │ │ │ │ @@ -40567,95 +40567,95 @@ │ │ │ │ ldr r7, [pc, #60] @ 34834 <__cxa_atexit@plt+0x27a14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 34838 <__cxa_atexit@plt+0x27a18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq ip, ip, #44, 14 @ 0xb00000 │ │ │ │ - rscseq ip, ip, #252, 12 @ 0xfc00000 │ │ │ │ + rscseq fp, ip, #44, 14 @ 0xb00000 │ │ │ │ + rscseq fp, ip, #252, 12 @ 0xfc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 34860 <__cxa_atexit@plt+0x27a40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rscseq ip, ip, #212, 12 @ 0xd400000 │ │ │ │ + rscseq fp, ip, #212, 12 @ 0xd400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3488c <__cxa_atexit@plt+0x27a6c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 34890 <__cxa_atexit@plt+0x27a70> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbf68 <__cxa_atexit@plt+0x3ef148> │ │ │ │ + b 3dc1c0 <__cxa_atexit@plt+0x3cf3a0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq lr, #208, 16 @ 0xd00000 │ │ │ │ - rscseq ip, ip, #144, 12 @ 0x9000000 │ │ │ │ + tsteq lr, #224, 16 @ 0xe00000 │ │ │ │ + rscseq fp, ip, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 348bc <__cxa_atexit@plt+0x27a9c> │ │ │ │ ldr r7, [pc, #20] @ 348c8 <__cxa_atexit@plt+0x27aa8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbf70 <__cxa_atexit@plt+0x3ef150> │ │ │ │ - rscseq ip, ip, #120, 12 @ 0x7800000 │ │ │ │ + b 3dc1c8 <__cxa_atexit@plt+0x3cf3a8> │ │ │ │ + rscseq fp, ip, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 348f4 <__cxa_atexit@plt+0x27ad4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 348f8 <__cxa_atexit@plt+0x27ad8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ - rscseq ip, ip, #60, 12 @ 0x3c00000 │ │ │ │ - rscseq ip, ip, #108, 12 @ 0x6c00000 │ │ │ │ - rscseq ip, ip, #84, 12 @ 0x5400000 │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ + rscseq fp, ip, #60, 12 @ 0x3c00000 │ │ │ │ + rscseq fp, ip, #108, 12 @ 0x6c00000 │ │ │ │ + rscseq fp, ip, #84, 12 @ 0x5400000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 34928 <__cxa_atexit@plt+0x27b08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 3492c <__cxa_atexit@plt+0x27b0c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ - rscseq ip, ip, #8, 12 @ 0x800000 │ │ │ │ - rscseq ip, ip, #56, 12 @ 0x3800000 │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ + rscseq fp, ip, #8, 12 @ 0x800000 │ │ │ │ + rscseq fp, ip, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 34948 <__cxa_atexit@plt+0x27b28> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbf58 <__cxa_atexit@plt+0x3ef138> │ │ │ │ - rscseq ip, ip, #48, 12 @ 0x3000000 │ │ │ │ - rscseq ip, ip, #84, 12 @ 0x5400000 │ │ │ │ + b 3dc1b0 <__cxa_atexit@plt+0x3cf390> │ │ │ │ + rscseq fp, ip, #48, 12 @ 0x3000000 │ │ │ │ + rscseq fp, ip, #84, 12 @ 0x5400000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 349b0 <__cxa_atexit@plt+0x27b90> │ │ │ │ ldr r3, [pc, #80] @ 349c0 <__cxa_atexit@plt+0x27ba0> │ │ │ │ @@ -40667,95 +40667,95 @@ │ │ │ │ ldr r7, [pc, #60] @ 349c4 <__cxa_atexit@plt+0x27ba4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 349c8 <__cxa_atexit@plt+0x27ba8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq ip, ip, #8, 12 @ 0x800000 │ │ │ │ - rscseq ip, ip, #216, 10 @ 0x36000000 │ │ │ │ + rscseq fp, ip, #8, 12 @ 0x800000 │ │ │ │ + rscseq fp, ip, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 349f0 <__cxa_atexit@plt+0x27bd0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rscseq ip, ip, #176, 10 @ 0x2c000000 │ │ │ │ + rscseq fp, ip, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 34a1c <__cxa_atexit@plt+0x27bfc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 34a20 <__cxa_atexit@plt+0x27c00> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbf68 <__cxa_atexit@plt+0x3ef148> │ │ │ │ + b 3dc1c0 <__cxa_atexit@plt+0x3cf3a0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq lr, #64, 14 @ 0x1000000 │ │ │ │ - rscseq ip, ip, #108, 10 @ 0x1b000000 │ │ │ │ + tsteq lr, #80, 14 @ 0x1400000 │ │ │ │ + rscseq fp, ip, #108, 10 @ 0x1b000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 34a4c <__cxa_atexit@plt+0x27c2c> │ │ │ │ ldr r7, [pc, #20] @ 34a58 <__cxa_atexit@plt+0x27c38> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbf70 <__cxa_atexit@plt+0x3ef150> │ │ │ │ - rscseq ip, ip, #84, 10 @ 0x15000000 │ │ │ │ + b 3dc1c8 <__cxa_atexit@plt+0x3cf3a8> │ │ │ │ + rscseq fp, ip, #84, 10 @ 0x15000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 34a84 <__cxa_atexit@plt+0x27c64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 34a88 <__cxa_atexit@plt+0x27c68> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ - rscseq ip, ip, #24, 10 @ 0x6000000 │ │ │ │ - rscseq ip, ip, #72, 10 @ 0x12000000 │ │ │ │ - rscseq ip, ip, #48, 10 @ 0xc000000 │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ + rscseq fp, ip, #24, 10 @ 0x6000000 │ │ │ │ + rscseq fp, ip, #72, 10 @ 0x12000000 │ │ │ │ + rscseq fp, ip, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 34ab8 <__cxa_atexit@plt+0x27c98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 34abc <__cxa_atexit@plt+0x27c9c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ - rscseq ip, ip, #228, 8 @ 0xe4000000 │ │ │ │ - rscseq ip, ip, #20, 10 @ 0x5000000 │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ + rscseq fp, ip, #228, 8 @ 0xe4000000 │ │ │ │ + rscseq fp, ip, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 34ad8 <__cxa_atexit@plt+0x27cb8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbf58 <__cxa_atexit@plt+0x3ef138> │ │ │ │ - rscseq ip, ip, #12, 10 @ 0x3000000 │ │ │ │ - rscseq ip, ip, #48, 10 @ 0xc000000 │ │ │ │ + b 3dc1b0 <__cxa_atexit@plt+0x3cf390> │ │ │ │ + rscseq fp, ip, #12, 10 @ 0x3000000 │ │ │ │ + rscseq fp, ip, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 34b40 <__cxa_atexit@plt+0x27d20> │ │ │ │ ldr r3, [pc, #80] @ 34b50 <__cxa_atexit@plt+0x27d30> │ │ │ │ @@ -40767,95 +40767,95 @@ │ │ │ │ ldr r7, [pc, #60] @ 34b54 <__cxa_atexit@plt+0x27d34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 34b58 <__cxa_atexit@plt+0x27d38> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq ip, ip, #228, 8 @ 0xe4000000 │ │ │ │ - rscseq ip, ip, #180, 8 @ 0xb4000000 │ │ │ │ + rscseq fp, ip, #228, 8 @ 0xe4000000 │ │ │ │ + rscseq fp, ip, #180, 8 @ 0xb4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 34b80 <__cxa_atexit@plt+0x27d60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rscseq ip, ip, #140, 8 @ 0x8c000000 │ │ │ │ + rscseq fp, ip, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 34bac <__cxa_atexit@plt+0x27d8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 34bb0 <__cxa_atexit@plt+0x27d90> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbf68 <__cxa_atexit@plt+0x3ef148> │ │ │ │ + b 3dc1c0 <__cxa_atexit@plt+0x3cf3a0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq lr, #176, 10 @ 0x2c000000 │ │ │ │ - rscseq ip, ip, #72, 8 @ 0x48000000 │ │ │ │ + tsteq lr, #192, 10 @ 0x30000000 │ │ │ │ + rscseq fp, ip, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 34bdc <__cxa_atexit@plt+0x27dbc> │ │ │ │ ldr r7, [pc, #20] @ 34be8 <__cxa_atexit@plt+0x27dc8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbf70 <__cxa_atexit@plt+0x3ef150> │ │ │ │ - rscseq ip, ip, #48, 8 @ 0x30000000 │ │ │ │ + b 3dc1c8 <__cxa_atexit@plt+0x3cf3a8> │ │ │ │ + rscseq fp, ip, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 34c14 <__cxa_atexit@plt+0x27df4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 34c18 <__cxa_atexit@plt+0x27df8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ - rscseq ip, ip, #244, 6 @ 0xd0000003 │ │ │ │ - rscseq ip, ip, #36, 8 @ 0x24000000 │ │ │ │ - rscseq ip, ip, #12, 8 @ 0xc000000 │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ + rscseq fp, ip, #244, 6 @ 0xd0000003 │ │ │ │ + rscseq fp, ip, #36, 8 @ 0x24000000 │ │ │ │ + rscseq fp, ip, #12, 8 @ 0xc000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 34c48 <__cxa_atexit@plt+0x27e28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 34c4c <__cxa_atexit@plt+0x27e2c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ - rscseq ip, ip, #192, 6 │ │ │ │ - rscseq ip, ip, #240, 6 @ 0xc0000003 │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ + rscseq fp, ip, #192, 6 │ │ │ │ + rscseq fp, ip, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 34c68 <__cxa_atexit@plt+0x27e48> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbf58 <__cxa_atexit@plt+0x3ef138> │ │ │ │ - rscseq ip, ip, #232, 6 @ 0xa0000003 │ │ │ │ - rscseq ip, ip, #12, 8 @ 0xc000000 │ │ │ │ + b 3dc1b0 <__cxa_atexit@plt+0x3cf390> │ │ │ │ + rscseq fp, ip, #232, 6 @ 0xa0000003 │ │ │ │ + rscseq fp, ip, #12, 8 @ 0xc000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 34cd0 <__cxa_atexit@plt+0x27eb0> │ │ │ │ ldr r3, [pc, #80] @ 34ce0 <__cxa_atexit@plt+0x27ec0> │ │ │ │ @@ -40867,95 +40867,95 @@ │ │ │ │ ldr r7, [pc, #60] @ 34ce4 <__cxa_atexit@plt+0x27ec4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 34ce8 <__cxa_atexit@plt+0x27ec8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq ip, ip, #192, 6 │ │ │ │ - rscseq ip, ip, #144, 6 @ 0x40000002 │ │ │ │ + rscseq fp, ip, #192, 6 │ │ │ │ + rscseq fp, ip, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 34d10 <__cxa_atexit@plt+0x27ef0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rscseq ip, ip, #104, 6 @ 0xa0000001 │ │ │ │ + rscseq fp, ip, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 34d3c <__cxa_atexit@plt+0x27f1c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 34d40 <__cxa_atexit@plt+0x27f20> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbf68 <__cxa_atexit@plt+0x3ef148> │ │ │ │ + b 3dc1c0 <__cxa_atexit@plt+0x3cf3a0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq lr, #32, 8 @ 0x20000000 │ │ │ │ - rscseq ip, ip, #36, 6 @ 0x90000000 │ │ │ │ + tsteq lr, #48, 8 @ 0x30000000 │ │ │ │ + rscseq fp, ip, #36, 6 @ 0x90000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 34d6c <__cxa_atexit@plt+0x27f4c> │ │ │ │ ldr r7, [pc, #20] @ 34d78 <__cxa_atexit@plt+0x27f58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbf70 <__cxa_atexit@plt+0x3ef150> │ │ │ │ - rscseq ip, ip, #12, 6 @ 0x30000000 │ │ │ │ + b 3dc1c8 <__cxa_atexit@plt+0x3cf3a8> │ │ │ │ + rscseq fp, ip, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 34da4 <__cxa_atexit@plt+0x27f84> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 34da8 <__cxa_atexit@plt+0x27f88> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ - rscseq ip, ip, #208, 4 │ │ │ │ - rscseq ip, ip, #0, 6 │ │ │ │ - rscseq ip, ip, #232, 4 @ 0x8000000e │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ + rscseq fp, ip, #208, 4 │ │ │ │ + rscseq fp, ip, #0, 6 │ │ │ │ + rscseq fp, ip, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 34dd8 <__cxa_atexit@plt+0x27fb8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 34ddc <__cxa_atexit@plt+0x27fbc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ - rscseq ip, ip, #156, 4 @ 0xc0000009 │ │ │ │ - rscseq ip, ip, #204, 4 @ 0xc000000c │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ + rscseq fp, ip, #156, 4 @ 0xc0000009 │ │ │ │ + rscseq fp, ip, #204, 4 @ 0xc000000c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 34df8 <__cxa_atexit@plt+0x27fd8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbf58 <__cxa_atexit@plt+0x3ef138> │ │ │ │ - rscseq ip, ip, #196, 4 @ 0x4000000c │ │ │ │ - rscseq ip, ip, #232, 4 @ 0x8000000e │ │ │ │ + b 3dc1b0 <__cxa_atexit@plt+0x3cf390> │ │ │ │ + rscseq fp, ip, #196, 4 @ 0x4000000c │ │ │ │ + rscseq fp, ip, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 34e60 <__cxa_atexit@plt+0x28040> │ │ │ │ ldr r3, [pc, #80] @ 34e70 <__cxa_atexit@plt+0x28050> │ │ │ │ @@ -40967,114 +40967,114 @@ │ │ │ │ ldr r7, [pc, #60] @ 34e74 <__cxa_atexit@plt+0x28054> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 34e78 <__cxa_atexit@plt+0x28058> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq ip, ip, #156, 4 @ 0xc0000009 │ │ │ │ - rscseq ip, ip, #108, 4 @ 0xc0000006 │ │ │ │ + rscseq fp, ip, #156, 4 @ 0xc0000009 │ │ │ │ + rscseq fp, ip, #108, 4 @ 0xc0000006 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 34ea0 <__cxa_atexit@plt+0x28080> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rscseq ip, ip, #68, 4 @ 0x40000004 │ │ │ │ + rscseq fp, ip, #68, 4 @ 0x40000004 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 34ecc <__cxa_atexit@plt+0x280ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 34ed0 <__cxa_atexit@plt+0x280b0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbf68 <__cxa_atexit@plt+0x3ef148> │ │ │ │ + b 3dc1c0 <__cxa_atexit@plt+0x3cf3a0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq lr, #144, 4 │ │ │ │ - rscseq ip, ip, #0, 4 │ │ │ │ + tsteq lr, #160, 4 │ │ │ │ + rscseq fp, ip, #0, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 34efc <__cxa_atexit@plt+0x280dc> │ │ │ │ ldr r7, [pc, #20] @ 34f08 <__cxa_atexit@plt+0x280e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbf70 <__cxa_atexit@plt+0x3ef150> │ │ │ │ - rscseq ip, ip, #232, 2 @ 0x3a │ │ │ │ + b 3dc1c8 <__cxa_atexit@plt+0x3cf3a8> │ │ │ │ + rscseq fp, ip, #232, 2 @ 0x3a │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 34f34 <__cxa_atexit@plt+0x28114> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 34f38 <__cxa_atexit@plt+0x28118> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ - rscseq ip, ip, #172, 2 @ 0x2b │ │ │ │ - rscseq ip, ip, #220, 2 @ 0x37 │ │ │ │ - rscseq ip, ip, #196, 2 @ 0x31 │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ + rscseq fp, ip, #172, 2 @ 0x2b │ │ │ │ + rscseq fp, ip, #220, 2 @ 0x37 │ │ │ │ + rscseq fp, ip, #196, 2 @ 0x31 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 34f68 <__cxa_atexit@plt+0x28148> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 34f6c <__cxa_atexit@plt+0x2814c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ - rscseq ip, ip, #120, 2 │ │ │ │ - rscseq ip, ip, #168, 2 @ 0x2a │ │ │ │ - rscseq ip, ip, #188, 4 @ 0xc000000b │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ + rscseq fp, ip, #120, 2 │ │ │ │ + rscseq fp, ip, #168, 2 @ 0x2a │ │ │ │ + rscseq fp, ip, #188, 4 @ 0xc000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 34fc8 <__cxa_atexit@plt+0x281a8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 34fc0 <__cxa_atexit@plt+0x281a0> │ │ │ │ ldr r3, [pc, #44] @ 34fd0 <__cxa_atexit@plt+0x281b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 34fd4 <__cxa_atexit@plt+0x281b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fbf80 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + b 3dc1d8 <__cxa_atexit@plt+0x3cf3b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq ip, ip, #124, 4 @ 0xc0000007 │ │ │ │ - tsteq lr, #128 @ 0x80 │ │ │ │ - rscseq ip, ip, #100, 4 @ 0x40000006 │ │ │ │ + rscseq fp, ip, #124, 4 @ 0xc0000007 │ │ │ │ + tsteq lr, #144 @ 0x90 │ │ │ │ + rscseq fp, ip, #100, 4 @ 0x40000006 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3507c <__cxa_atexit@plt+0x2825c> │ │ │ │ ldr r1, [pc, #140] @ 35088 <__cxa_atexit@plt+0x28268> │ │ │ │ @@ -41111,17 +41111,17 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq lr, #4 │ │ │ │ + tsteq lr, #20 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - rscseq ip, ip, #168, 2 @ 0x2a │ │ │ │ + rscseq fp, ip, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 350d4 <__cxa_atexit@plt+0x282b4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -41137,15 +41137,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq ip, ip, #72, 2 │ │ │ │ + rscseq fp, ip, #72, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #46 @ 0x2e │ │ │ │ bne 35130 <__cxa_atexit@plt+0x28310> │ │ │ │ ldr r2, [pc, #132] @ 3519c <__cxa_atexit@plt+0x2837c> │ │ │ │ @@ -41178,17 +41178,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ b 35258 <__cxa_atexit@plt+0x28438> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - rscseq ip, ip, #204 @ 0xcc │ │ │ │ + rscseq fp, ip, #204 @ 0xcc │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rscseq ip, ip, #156 @ 0x9c │ │ │ │ + rscseq fp, ip, #156 @ 0x9c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 351e8 <__cxa_atexit@plt+0x283c8> │ │ │ │ ldr r3, [pc, #80] @ 35210 <__cxa_atexit@plt+0x283f0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -41209,31 +41209,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 35214 <__cxa_atexit@plt+0x283f4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 35258 <__cxa_atexit@plt+0x28438> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq ip, ip, #64 @ 0x40 │ │ │ │ - rscseq ip, ip, #36 @ 0x24 │ │ │ │ + rscseq fp, ip, #64 @ 0x40 │ │ │ │ + rscseq fp, ip, #36 @ 0x24 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 35248 <__cxa_atexit@plt+0x28428> │ │ │ │ ldr r3, [pc, #28] @ 35254 <__cxa_atexit@plt+0x28434> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 35258 <__cxa_atexit@plt+0x28438> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq ip, ip, #12 │ │ │ │ + rscseq fp, ip, #12 │ │ │ │ mov fp, r7 │ │ │ │ ldr r3, [pc, #212] @ 35338 <__cxa_atexit@plt+0x28518> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 35298 <__cxa_atexit@plt+0x28478> │ │ │ │ @@ -41259,42 +41259,42 @@ │ │ │ │ bcc 3531c <__cxa_atexit@plt+0x284fc> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ bne 352e8 <__cxa_atexit@plt+0x284c8> │ │ │ │ add r5, r5, #20 │ │ │ │ - b 3fbf88 <__cxa_atexit@plt+0x3ef168> │ │ │ │ + b 3dc1e0 <__cxa_atexit@plt+0x3cf3c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #84] @ 35344 <__cxa_atexit@plt+0x28524> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #80] @ 35348 <__cxa_atexit@plt+0x28528> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #121 @ 0x79 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf88 <__cxa_atexit@plt+0x3ef168> │ │ │ │ + b 3dc1e0 <__cxa_atexit@plt+0x3cf3c0> │ │ │ │ ldr r6, [pc, #28] @ 35340 <__cxa_atexit@plt+0x28520> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq lr, #104, 26 @ 0x1a00 │ │ │ │ - tsteq lr, #96, 28 @ 0x600 │ │ │ │ + tsteq lr, #120, 26 @ 0x1e00 │ │ │ │ + tsteq lr, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 35258 <__cxa_atexit@plt+0x28438> │ │ │ │ @@ -41309,36 +41309,36 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ bne 353a8 <__cxa_atexit@plt+0x28588> │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf88 <__cxa_atexit@plt+0x3ef168> │ │ │ │ + b 3dc1e0 <__cxa_atexit@plt+0x3cf3c0> │ │ │ │ ldr r2, [pc, #68] @ 353f4 <__cxa_atexit@plt+0x285d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #64] @ 353f8 <__cxa_atexit@plt+0x285d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #121 @ 0x79 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r6, #6 │ │ │ │ - b 3fbf88 <__cxa_atexit@plt+0x3ef168> │ │ │ │ + b 3dc1e0 <__cxa_atexit@plt+0x3cf3c0> │ │ │ │ ldr r3, [pc, #16] @ 353f0 <__cxa_atexit@plt+0x285d0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq lr, #168, 24 @ 0xa800 │ │ │ │ - tsteq lr, #160, 26 @ 0x2800 │ │ │ │ + tsteq lr, #184, 24 @ 0xb800 │ │ │ │ + tsteq lr, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -41346,36 +41346,36 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ bne 3543c <__cxa_atexit@plt+0x2861c> │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf88 <__cxa_atexit@plt+0x3ef168> │ │ │ │ + b 3dc1e0 <__cxa_atexit@plt+0x3cf3c0> │ │ │ │ ldr r2, [pc, #68] @ 35488 <__cxa_atexit@plt+0x28668> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #64] @ 3548c <__cxa_atexit@plt+0x2866c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #121 @ 0x79 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r6, #6 │ │ │ │ - b 3fbf88 <__cxa_atexit@plt+0x3ef168> │ │ │ │ + b 3dc1e0 <__cxa_atexit@plt+0x3cf3c0> │ │ │ │ ldr r3, [pc, #16] @ 35484 <__cxa_atexit@plt+0x28664> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - tsteq lr, #20, 24 @ 0x1400 │ │ │ │ - tsteq lr, #12, 26 @ 0x300 │ │ │ │ + tsteq lr, #36, 24 @ 0x2400 │ │ │ │ + tsteq lr, #28, 26 @ 0x700 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 354d4 <__cxa_atexit@plt+0x286b4> │ │ │ │ ldr r7, [pc, #52] @ 354e4 <__cxa_atexit@plt+0x286c4> │ │ │ │ @@ -41384,24 +41384,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #44] @ 354ec <__cxa_atexit@plt+0x286cc> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ add r7, r2, #1 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ ldr r7, [pc, #20] @ 354f0 <__cxa_atexit@plt+0x286d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rscseq fp, ip, #60, 22 @ 0xf000 │ │ │ │ - rscseq fp, ip, #108, 22 @ 0x1b000 │ │ │ │ - rscseq fp, ip, #120, 26 @ 0x1e00 │ │ │ │ - rscseq fp, ip, #72, 26 @ 0x1200 │ │ │ │ + rscseq sl, ip, #60, 22 @ 0xf000 │ │ │ │ + rscseq sl, ip, #108, 22 @ 0x1b000 │ │ │ │ + rscseq sl, ip, #120, 26 @ 0x1e00 │ │ │ │ + rscseq sl, ip, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 35538 <__cxa_atexit@plt+0x28718> │ │ │ │ @@ -41412,17 +41412,17 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ - rscseq fp, ip, #0, 26 │ │ │ │ + rscseq sl, ip, #0, 26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35590 <__cxa_atexit@plt+0x28770> │ │ │ │ ldr r7, [pc, #52] @ 355a0 <__cxa_atexit@plt+0x28780> │ │ │ │ @@ -41431,23 +41431,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #44] @ 355a8 <__cxa_atexit@plt+0x28788> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ add r7, r2, #1 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ ldr r7, [pc, #20] @ 355ac <__cxa_atexit@plt+0x2878c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - rscseq fp, ip, #128, 20 @ 0x80000 │ │ │ │ - rscseq fp, ip, #176, 20 @ 0xb0000 │ │ │ │ - rscseq fp, ip, #188, 24 @ 0xbc00 │ │ │ │ + rscseq sl, ip, #128, 20 @ 0x80000 │ │ │ │ + rscseq sl, ip, #176, 20 @ 0xb0000 │ │ │ │ + rscseq sl, ip, #188, 24 @ 0xbc00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 355fc <__cxa_atexit@plt+0x287dc> │ │ │ │ ldr r3, [pc, #60] @ 3560c <__cxa_atexit@plt+0x287ec> │ │ │ │ @@ -41464,15 +41464,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 35610 <__cxa_atexit@plt+0x287f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq fp, ip, #108, 24 @ 0x6c00 │ │ │ │ + rscseq sl, ip, #108, 24 @ 0x6c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #23] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -41496,15 +41496,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 35690 <__cxa_atexit@plt+0x28870> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq fp, ip, #240, 22 @ 0x3c000 │ │ │ │ + rscseq sl, ip, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -41528,15 +41528,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 35710 <__cxa_atexit@plt+0x288f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq fp, ip, #116, 22 @ 0x1d000 │ │ │ │ + rscseq sl, ip, #116, 22 @ 0x1d000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -41560,15 +41560,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 35790 <__cxa_atexit@plt+0x28970> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq fp, ip, #248, 20 @ 0xf8000 │ │ │ │ + rscseq sl, ip, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -41592,15 +41592,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 35810 <__cxa_atexit@plt+0x289f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq fp, ip, #124, 20 @ 0x7c000 │ │ │ │ + rscseq sl, ip, #124, 20 @ 0x7c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -41624,114 +41624,114 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 35890 <__cxa_atexit@plt+0x28a70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq fp, ip, #0, 20 │ │ │ │ + rscseq sl, ip, #0, 20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, ip, #88, 20 @ 0x58000 │ │ │ │ + rscseq sl, ip, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 35914 <__cxa_atexit@plt+0x28af4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3590c <__cxa_atexit@plt+0x28aec> │ │ │ │ ldr r3, [pc, #56] @ 3591c <__cxa_atexit@plt+0x28afc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #44] @ 35920 <__cxa_atexit@plt+0x28b00> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r5, [pc, #36] @ 35924 <__cxa_atexit@plt+0x28b04> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fbf90 <__cxa_atexit@plt+0x3ef170> │ │ │ │ + b 3dc1e8 <__cxa_atexit@plt+0x3cf3c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #72, 14 @ 0x1200000 │ │ │ │ - tsteq lr, #104, 16 @ 0x680000 │ │ │ │ - tsteq lr, #36, 14 @ 0x900000 │ │ │ │ - rscseq fp, ip, #236, 18 @ 0x3b0000 │ │ │ │ + tsteq lr, #88, 14 @ 0x1600000 │ │ │ │ + tsteq lr, #120, 16 @ 0x780000 │ │ │ │ + tsteq lr, #52, 14 @ 0xd00000 │ │ │ │ + rscseq sl, ip, #236, 18 @ 0x3b0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 35984 <__cxa_atexit@plt+0x28b64> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3597c <__cxa_atexit@plt+0x28b5c> │ │ │ │ ldr r8, [pc, #48] @ 3598c <__cxa_atexit@plt+0x28b6c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #44] @ 35990 <__cxa_atexit@plt+0x28b70> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ 35994 <__cxa_atexit@plt+0x28b74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbcseq sp, pc, #440401920 @ 0x1a400000 │ │ │ │ - rscseq fp, ip, #184, 18 @ 0x2e0000 │ │ │ │ - tsteq lr, #192, 12 @ 0xc000000 │ │ │ │ - rscseq fp, ip, #140, 18 @ 0x230000 │ │ │ │ + sbcseq sp, pc, #-1543503870 @ 0xa4000002 │ │ │ │ + rscseq sl, ip, #184, 18 @ 0x2e0000 │ │ │ │ + tsteq lr, #208, 12 @ 0xd000000 │ │ │ │ + rscseq sl, ip, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 359ec <__cxa_atexit@plt+0x28bcc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 359e4 <__cxa_atexit@plt+0x28bc4> │ │ │ │ ldr r8, [pc, #40] @ 359f4 <__cxa_atexit@plt+0x28bd4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 359f8 <__cxa_atexit@plt+0x28bd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b dc8798 <__cxa_atexit@plt+0xdbb978> │ │ │ │ + b 1662e44 <__cxa_atexit@plt+0x1656024> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, ip, #96, 18 @ 0x180000 │ │ │ │ - tsteq lr, #88, 12 @ 0x5800000 │ │ │ │ - rscseq fp, ip, #84, 18 @ 0x150000 │ │ │ │ + rscseq sl, ip, #96, 18 @ 0x180000 │ │ │ │ + tsteq lr, #104, 12 @ 0x6800000 │ │ │ │ + rscseq sl, ip, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35a60 <__cxa_atexit@plt+0x28c40> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 35a58 <__cxa_atexit@plt+0x28c38> │ │ │ │ ldr r3, [pc, #56] @ 35a68 <__cxa_atexit@plt+0x28c48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #52] @ 35a6c <__cxa_atexit@plt+0x28c4c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ @@ -41743,52 +41743,52 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq fp, ip, #4, 18 @ 0x10000 │ │ │ │ - tsteq lr, #232, 10 @ 0x3a000000 │ │ │ │ - rscseq fp, ip, #232, 16 @ 0xe80000 │ │ │ │ - rscseq fp, ip, #216, 16 @ 0xd80000 │ │ │ │ + rscseq sl, ip, #4, 18 @ 0x10000 │ │ │ │ + tsteq lr, #248, 10 @ 0x3e000000 │ │ │ │ + rscseq sl, ip, #232, 16 @ 0xe80000 │ │ │ │ + rscseq sl, ip, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 35a9c <__cxa_atexit@plt+0x28c7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rscseq fp, ip, #176, 16 @ 0xb00000 │ │ │ │ + rscseq sl, ip, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 35ad4 <__cxa_atexit@plt+0x28cb4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ 35ad8 <__cxa_atexit@plt+0x28cb8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #16] @ 35adc <__cxa_atexit@plt+0x28cbc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq fp, ip, #128, 16 @ 0x800000 │ │ │ │ - rscseq fp, ip, #112, 16 @ 0x700000 │ │ │ │ - rscseq fp, ip, #100, 16 @ 0x640000 │ │ │ │ + rscseq sl, ip, #128, 16 @ 0x800000 │ │ │ │ + rscseq sl, ip, #112, 16 @ 0x700000 │ │ │ │ + rscseq sl, ip, #100, 16 @ 0x640000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 35b04 <__cxa_atexit@plt+0x28ce4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fbef8 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + b 3dc150 <__cxa_atexit@plt+0x3cf330> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -41812,17 +41812,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 35b8c <__cxa_atexit@plt+0x28d6c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq lr, #16, 10 @ 0x4000000 │ │ │ │ - tsteq lr, #4, 10 @ 0x1000000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq lr, #32, 10 @ 0x8000000 │ │ │ │ + tsteq lr, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -41843,28 +41843,28 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 35c08 <__cxa_atexit@plt+0x28de8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq lr, #144, 8 @ 0x90000000 │ │ │ │ - tsteq lr, #140, 8 @ 0x8c000000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq lr, #160, 8 @ 0xa0000000 │ │ │ │ + tsteq lr, #156, 8 @ 0x9c000000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 35c2c <__cxa_atexit@plt+0x28e0c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbec8 <__cxa_atexit@plt+0x3ef0a8> │ │ │ │ - rscseq fp, ip, #216, 12 @ 0xd800000 │ │ │ │ - rscseq fp, ip, #44, 14 @ 0xb00000 │ │ │ │ + b 3dc120 <__cxa_atexit@plt+0x3cf300> │ │ │ │ + rscseq sl, ip, #216, 12 @ 0xd800000 │ │ │ │ + rscseq sl, ip, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35c88 <__cxa_atexit@plt+0x28e68> │ │ │ │ @@ -41881,18 +41881,18 @@ │ │ │ │ ldr r3, [pc, #32] @ 35ca0 <__cxa_atexit@plt+0x28e80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 19bf8 <__cxa_atexit@plt+0xcdd8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ - rscseq fp, ip, #16, 14 @ 0x400000 │ │ │ │ + rscseq sl, ip, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq lr, #8, 8 @ 0x8000000 │ │ │ │ - tsteq lr, #224, 8 @ 0xe0000000 │ │ │ │ + tsteq lr, #24, 8 @ 0x18000000 │ │ │ │ + tsteq lr, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #108] @ 35d20 <__cxa_atexit@plt+0x28f00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 35d04 <__cxa_atexit@plt+0x28ee4> │ │ │ │ @@ -41913,15 +41913,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbf98 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + b 3dc1f0 <__cxa_atexit@plt+0x3cf3d0> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -41939,30 +41939,30 @@ │ │ │ │ bne 35d80 <__cxa_atexit@plt+0x28f60> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbf98 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + b 3dc1f0 <__cxa_atexit@plt+0x3cf3d0> │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r3, #8]! │ │ │ │ ldr r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 35dbc <__cxa_atexit@plt+0x28f9c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fbf98 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + b 3dc1f0 <__cxa_atexit@plt+0x3cf3d0> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov lr, r8 │ │ │ │ @@ -41994,20 +41994,20 @@ │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 35e58 <__cxa_atexit@plt+0x29038> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ - rscseq fp, ip, #60, 10 @ 0xf000000 │ │ │ │ + rscseq sl, ip, #60, 10 @ 0xf000000 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq lr, #96, 4 │ │ │ │ - tsteq lr, #64, 6 │ │ │ │ - rscseq fp, ip, #4, 10 @ 0x1000000 │ │ │ │ + tsteq lr, #112, 4 │ │ │ │ + tsteq lr, #80, 6 @ 0x40000001 │ │ │ │ + rscseq sl, ip, #4, 10 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 35ec0 <__cxa_atexit@plt+0x290a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 35ea4 <__cxa_atexit@plt+0x29084> │ │ │ │ @@ -42019,33 +42019,33 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 35ec4 <__cxa_atexit@plt+0x290a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbec8 <__cxa_atexit@plt+0x3ef0a8> │ │ │ │ + b 3dc120 <__cxa_atexit@plt+0x3cf300> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq fp, ip, #72, 8 @ 0x48000000 │ │ │ │ - rscseq fp, ip, #168, 8 @ 0xa8000000 │ │ │ │ + rscseq sl, ip, #72, 8 @ 0x48000000 │ │ │ │ + rscseq sl, ip, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 35ef0 <__cxa_atexit@plt+0x290d0> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 35f04 <__cxa_atexit@plt+0x290e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbec8 <__cxa_atexit@plt+0x3ef0a8> │ │ │ │ - rscseq fp, ip, #4, 8 @ 0x4000000 │ │ │ │ + b 3dc120 <__cxa_atexit@plt+0x3cf300> │ │ │ │ + rscseq sl, ip, #4, 8 @ 0x4000000 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -42066,16 +42066,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 35f7c <__cxa_atexit@plt+0x2915c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #40, 4 @ 0x80000002 │ │ │ │ - rscseq fp, ip, #116, 14 @ 0x1d00000 │ │ │ │ + tsteq lr, #56, 4 @ 0x80000003 │ │ │ │ + rscseq sl, ip, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -42088,173 +42088,173 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 35fd4 <__cxa_atexit@plt+0x291b4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #236 @ 0xec │ │ │ │ - rscseq fp, ip, #32, 14 @ 0x800000 │ │ │ │ - rscseq fp, ip, #100, 14 @ 0x1900000 │ │ │ │ + tsteq lr, #252 @ 0xfc │ │ │ │ + rscseq sl, ip, #32, 14 @ 0x800000 │ │ │ │ + rscseq sl, ip, #100, 14 @ 0x1900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 36038 <__cxa_atexit@plt+0x29218> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 36030 <__cxa_atexit@plt+0x29210> │ │ │ │ ldr r3, [pc, #52] @ 36040 <__cxa_atexit@plt+0x29220> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ 36044 <__cxa_atexit@plt+0x29224> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 36048 <__cxa_atexit@plt+0x29228> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b cc70ec <__cxa_atexit@plt+0xcba2cc> │ │ │ │ + b 16a9b0c <__cxa_atexit@plt+0x169ccec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, ip, #56, 14 @ 0xe00000 │ │ │ │ - rscseq fp, ip, #200, 12 @ 0xc800000 │ │ │ │ - tsteq lr, #16 │ │ │ │ - rscseq fp, ip, #156, 14 @ 0x2700000 │ │ │ │ + rscseq sl, ip, #56, 14 @ 0xe00000 │ │ │ │ + rscseq sl, ip, #200, 12 @ 0xc800000 │ │ │ │ + tsteq lr, #32 │ │ │ │ + rscseq sl, ip, #156, 14 @ 0x2700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 360a0 <__cxa_atexit@plt+0x29280> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 36098 <__cxa_atexit@plt+0x29278> │ │ │ │ ldr r8, [pc, #40] @ 360a8 <__cxa_atexit@plt+0x29288> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 360ac <__cxa_atexit@plt+0x2928c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b ca53ac <__cxa_atexit@plt+0xc9858c> │ │ │ │ + b 1687dcc <__cxa_atexit@plt+0x167afac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, ip, #92, 14 @ 0x1700000 │ │ │ │ - tsteq lr, #164, 30 @ 0x290 │ │ │ │ - rscseq fp, ip, #156, 14 @ 0x2700000 │ │ │ │ + rscseq sl, ip, #92, 14 @ 0x1700000 │ │ │ │ + tstpeq sp, #180, 30 @ p-variant is OBSOLETE @ 0x2d0 │ │ │ │ + rscseq sl, ip, #156, 14 @ 0x2700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 36114 <__cxa_atexit@plt+0x292f4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3610c <__cxa_atexit@plt+0x292ec> │ │ │ │ ldr r3, [pc, #56] @ 3611c <__cxa_atexit@plt+0x292fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 36120 <__cxa_atexit@plt+0x29300> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ 36124 <__cxa_atexit@plt+0x29304> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b cc70ec <__cxa_atexit@plt+0xcba2cc> │ │ │ │ + b 16a9b0c <__cxa_atexit@plt+0x169ccec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, ip, #112, 14 @ 0x1c00000 │ │ │ │ - tsteq lr, #64, 30 @ 0x100 │ │ │ │ - tsteq lr, #108 @ 0x6c │ │ │ │ - rscseq fp, ip, #224, 14 @ 0x3800000 │ │ │ │ + rscseq sl, ip, #112, 14 @ 0x1c00000 │ │ │ │ + tstpeq sp, #80, 30 @ p-variant is OBSOLETE @ 0x140 │ │ │ │ + tsteq lr, #124 @ 0x7c │ │ │ │ + rscseq sl, ip, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3617c <__cxa_atexit@plt+0x2935c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 36174 <__cxa_atexit@plt+0x29354> │ │ │ │ ldr r8, [pc, #40] @ 36184 <__cxa_atexit@plt+0x29364> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 36188 <__cxa_atexit@plt+0x29368> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b ca53ac <__cxa_atexit@plt+0xc9858c> │ │ │ │ + b 1687dcc <__cxa_atexit@plt+0x167afac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, ip, #160, 14 @ 0x2800000 │ │ │ │ - tsteq lr, #200, 28 @ 0xc80 │ │ │ │ - rscseq fp, ip, #224, 14 @ 0x3800000 │ │ │ │ + rscseq sl, ip, #160, 14 @ 0x2800000 │ │ │ │ + tstpeq sp, #216, 28 @ p-variant is OBSOLETE @ 0xd80 │ │ │ │ + rscseq sl, ip, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 361f0 <__cxa_atexit@plt+0x293d0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 361e8 <__cxa_atexit@plt+0x293c8> │ │ │ │ ldr r3, [pc, #56] @ 361f8 <__cxa_atexit@plt+0x293d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 361fc <__cxa_atexit@plt+0x293dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ 36200 <__cxa_atexit@plt+0x293e0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b cc70ec <__cxa_atexit@plt+0xcba2cc> │ │ │ │ + b 16a9b0c <__cxa_atexit@plt+0x169ccec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, ip, #180, 14 @ 0x2d00000 │ │ │ │ - tsteq lr, #100, 28 @ 0x640 │ │ │ │ - tsteq lr, #144, 30 @ 0x240 │ │ │ │ + rscseq sl, ip, #180, 14 @ 0x2d00000 │ │ │ │ + tstpeq sp, #116, 28 @ p-variant is OBSOLETE @ 0x740 │ │ │ │ + tstpeq sp, #160, 30 @ p-variant is OBSOLETE @ 0x280 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 36224 <__cxa_atexit@plt+0x29404> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 4cfd8 <__cxa_atexit@plt+0x401b8> │ │ │ │ - tsteq lr, #68, 30 @ 0x110 │ │ │ │ - rscseq fp, ip, #204, 14 @ 0x3300000 │ │ │ │ + tstpeq sp, #84, 30 @ p-variant is OBSOLETE @ 0x150 │ │ │ │ + rscseq sl, ip, #204, 14 @ 0x3300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 3628c <__cxa_atexit@plt+0x2946c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 36284 <__cxa_atexit@plt+0x29464> │ │ │ │ ldr r3, [pc, #56] @ 36294 <__cxa_atexit@plt+0x29474> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #44] @ 36298 <__cxa_atexit@plt+0x29478> │ │ │ │ @@ -42265,68 +42265,68 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b 42fc0 <__cxa_atexit@plt+0x361a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #208, 26 @ 0x3400 │ │ │ │ - tsteq lr, #244, 28 @ 0xf40 │ │ │ │ - tsteq lr, #244, 28 @ 0xf40 │ │ │ │ - rscseq fp, ip, #116, 14 @ 0x1d00000 │ │ │ │ + tstpeq sp, #224, 26 @ p-variant is OBSOLETE @ 0x3800 │ │ │ │ + tstpeq sp, #4, 30 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, #4, 30 @ p-variant is OBSOLETE │ │ │ │ + rscseq sl, ip, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 362bc <__cxa_atexit@plt+0x2949c> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ - rscseq fp, ip, #100, 14 @ 0x1900000 │ │ │ │ - rscseq fp, ip, #84, 14 @ 0x1500000 │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ + rscseq sl, ip, #100, 14 @ 0x1900000 │ │ │ │ + rscseq sl, ip, #84, 14 @ 0x1500000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 36300 <__cxa_atexit@plt+0x294e0> │ │ │ │ ldr r3, [pc, #40] @ 36310 <__cxa_atexit@plt+0x294f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #36] @ 36314 <__cxa_atexit@plt+0x294f4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - sbcseq ip, pc, #32, 22 @ 0x8000 │ │ │ │ - rscseq fp, ip, #252, 12 @ 0xfc00000 │ │ │ │ + sbcseq ip, pc, #96, 18 @ 0x180000 │ │ │ │ + rscseq sl, ip, #252, 12 @ 0xfc00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 36354 <__cxa_atexit@plt+0x29534> │ │ │ │ ldr r3, [pc, #36] @ 36364 <__cxa_atexit@plt+0x29544> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - rscseq fp, ip, #172, 12 @ 0xac00000 │ │ │ │ + rscseq sl, ip, #172, 12 @ 0xac00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 363cc <__cxa_atexit@plt+0x295ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -42342,26 +42342,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 363f0 <__cxa_atexit@plt+0x295d0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - tsteq lr, #116, 24 @ 0x7400 │ │ │ │ - sbcseq ip, pc, #380928 @ 0x5d000 │ │ │ │ - rscseq fp, ip, #64, 12 @ 0x4000000 │ │ │ │ + tstpeq sp, #132, 24 @ p-variant is OBSOLETE @ 0x8400 │ │ │ │ + sbcseq ip, pc, #10289152 @ 0x9d0000 │ │ │ │ + rscseq sl, ip, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 36464 <__cxa_atexit@plt+0x29644> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -42380,27 +42380,27 @@ │ │ │ │ ldr r7, [pc, #64] @ 3648c <__cxa_atexit@plt+0x2966c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - rscseq fp, ip, #192, 10 @ 0x30000000 │ │ │ │ - tsteq lr, #224, 22 @ 0x38000 │ │ │ │ - rscseq fp, ip, #192, 10 @ 0x30000000 │ │ │ │ - rscseq fp, ip, #152, 10 @ 0x26000000 │ │ │ │ + rscseq sl, ip, #192, 10 @ 0x30000000 │ │ │ │ + tstpeq sp, #240, 22 @ p-variant is OBSOLETE @ 0x3c000 │ │ │ │ + rscseq sl, ip, #192, 10 @ 0x30000000 │ │ │ │ + rscseq sl, ip, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 36504 <__cxa_atexit@plt+0x296e4> │ │ │ │ ldr r2, [pc, #92] @ 3650c <__cxa_atexit@plt+0x296ec> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42412,92 +42412,92 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 364e4 <__cxa_atexit@plt+0x296c4> │ │ │ │ cmp r2, #2 │ │ │ │ bne 364f0 <__cxa_atexit@plt+0x296d0> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b dcce18 <__cxa_atexit@plt+0xdbfff8> │ │ │ │ + b 16674c4 <__cxa_atexit@plt+0x165a6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 36514 <__cxa_atexit@plt+0x296f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq lr, #92, 22 @ 0x17000 │ │ │ │ - tsteq lr, #132, 22 @ 0x21000 │ │ │ │ - rscseq fp, ip, #16, 10 @ 0x4000000 │ │ │ │ + tstpeq sp, #108, 22 @ p-variant is OBSOLETE @ 0x1b000 │ │ │ │ + tstpeq sp, #148, 22 @ p-variant is OBSOLETE @ 0x25000 │ │ │ │ + rscseq sl, ip, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3653c <__cxa_atexit@plt+0x2971c> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - b dcce18 <__cxa_atexit@plt+0xdbfff8> │ │ │ │ + b 16674c4 <__cxa_atexit@plt+0x165a6a4> │ │ │ │ ldr r7, [pc, #12] @ 36550 <__cxa_atexit@plt+0x29730> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #56, 22 @ 0xe000 │ │ │ │ - rscseq fp, ip, #212, 8 @ 0xd4000000 │ │ │ │ + tstpeq sp, #72, 22 @ p-variant is OBSOLETE @ 0x12000 │ │ │ │ + rscseq sl, ip, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 36588 <__cxa_atexit@plt+0x29768> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 36590 <__cxa_atexit@plt+0x29770> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b dcce18 <__cxa_atexit@plt+0xdbfff8> │ │ │ │ + b 16674c4 <__cxa_atexit@plt+0x165a6a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #160, 20 @ 0xa0000 │ │ │ │ - rscseq fp, ip, #148, 8 @ 0x94000000 │ │ │ │ + tstpeq sp, #176, 20 @ p-variant is OBSOLETE @ 0xb0000 │ │ │ │ + rscseq sl, ip, #148, 8 @ 0x94000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 365c8 <__cxa_atexit@plt+0x297a8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 365d0 <__cxa_atexit@plt+0x297b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b dcce18 <__cxa_atexit@plt+0xdbfff8> │ │ │ │ + b 16674c4 <__cxa_atexit@plt+0x165a6a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #96, 20 @ 0x60000 │ │ │ │ - rscseq fp, ip, #84, 8 @ 0x54000000 │ │ │ │ + tstpeq sp, #112, 20 @ p-variant is OBSOLETE @ 0x70000 │ │ │ │ + rscseq sl, ip, #84, 8 @ 0x54000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 36608 <__cxa_atexit@plt+0x297e8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 36610 <__cxa_atexit@plt+0x297f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b dcce18 <__cxa_atexit@plt+0xdbfff8> │ │ │ │ + b 16674c4 <__cxa_atexit@plt+0x165a6a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #32, 20 @ 0x20000 │ │ │ │ - rscseq fp, ip, #44, 8 @ 0x2c000000 │ │ │ │ + tstpeq sp, #48, 20 @ p-variant is OBSOLETE @ 0x30000 │ │ │ │ + rscseq sl, ip, #44, 8 @ 0x2c000000 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 36688 <__cxa_atexit@plt+0x29868> │ │ │ │ and r7, r9, #3 │ │ │ │ @@ -42523,17 +42523,17 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3669c <__cxa_atexit@plt+0x2987c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rscseq fp, ip, #220, 6 @ 0x70000003 │ │ │ │ - tsteq lr, #16, 20 @ 0x10000 │ │ │ │ - rscseq fp, ip, #160, 6 @ 0x80000002 │ │ │ │ + rscseq sl, ip, #220, 6 @ 0x70000003 │ │ │ │ + tstpeq sp, #32, 20 @ p-variant is OBSOLETE @ 0x20000 │ │ │ │ + rscseq sl, ip, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -42581,28 +42581,28 @@ │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #56] @ 367ac <__cxa_atexit@plt+0x2998c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b 7aaf4 <__cxa_atexit@plt+0x6dcd4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - rscseq fp, ip, #188, 4 @ 0xc000000b │ │ │ │ + rscseq sl, ip, #188, 4 @ 0xc000000b │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq lr, #64, 18 @ 0x100000 │ │ │ │ - tsteq lr, #4, 20 @ 0x4000 │ │ │ │ - tsteq lr, #4, 20 @ 0x4000 │ │ │ │ - tsteq lr, #252, 18 @ 0x3f0000 │ │ │ │ + tstpeq sp, #80, 18 @ p-variant is OBSOLETE @ 0x140000 │ │ │ │ + tstpeq sp, #20, 20 @ p-variant is OBSOLETE @ 0x14000 │ │ │ │ + tstpeq sp, #20, 20 @ p-variant is OBSOLETE @ 0x14000 │ │ │ │ + tstpeq sp, #12, 20 @ p-variant is OBSOLETE @ 0xc000 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - rscseq fp, ip, #112, 4 │ │ │ │ + rscseq sl, ip, #112, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 36808 <__cxa_atexit@plt+0x299e8> │ │ │ │ @@ -42616,15 +42616,15 @@ │ │ │ │ str r7, [r8, #8] │ │ │ │ str r1, [r8, #20] │ │ │ │ mov r7, r8 │ │ │ │ str r2, [r7, #12]! │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -42642,18 +42642,18 @@ │ │ │ │ b 321b8 <__cxa_atexit@plt+0x25398> │ │ │ │ ldr r7, [pc, #24] @ 36880 <__cxa_atexit@plt+0x29a60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq lr, #40, 16 @ 0x280000 │ │ │ │ - tsteq lr, #8, 18 @ 0x20000 │ │ │ │ - rscseq fp, ip, #36, 4 @ 0x40000002 │ │ │ │ - rscseq fp, ip, #244, 2 @ 0x3d │ │ │ │ + tstpeq sp, #56, 16 @ p-variant is OBSOLETE @ 0x380000 │ │ │ │ + tstpeq sp, #24, 18 @ p-variant is OBSOLETE @ 0x60000 │ │ │ │ + rscseq sl, ip, #36, 4 @ 0x40000002 │ │ │ │ + rscseq sl, ip, #244, 2 @ 0x3d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #140] @ 36924 <__cxa_atexit@plt+0x29b04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 36904 <__cxa_atexit@plt+0x29ae4> │ │ │ │ @@ -42688,17 +42688,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - tsteq lr, #128, 14 @ 0x2000000 │ │ │ │ - tsteq lr, #100, 16 @ 0x640000 │ │ │ │ - rscseq fp, ip, #64, 2 │ │ │ │ + tstpeq sp, #144, 14 @ p-variant is OBSOLETE @ 0x2400000 │ │ │ │ + tstpeq sp, #116, 16 @ p-variant is OBSOLETE @ 0x740000 │ │ │ │ + rscseq sl, ip, #64, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #104] @ 369c0 <__cxa_atexit@plt+0x29ba0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42726,17 +42726,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq lr, #220, 12 @ 0xdc00000 │ │ │ │ - tsteq lr, #192, 14 @ 0x3000000 │ │ │ │ - rscseq fp, ip, #168 @ 0xa8 │ │ │ │ + tstpeq sp, #236, 12 @ p-variant is OBSOLETE @ 0xec00000 │ │ │ │ + tstpeq sp, #208, 14 @ p-variant is OBSOLETE @ 0x3400000 │ │ │ │ + rscseq sl, ip, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 36a1c <__cxa_atexit@plt+0x29bfc> │ │ │ │ ldr r3, [pc, #52] @ 36a28 <__cxa_atexit@plt+0x29c08> │ │ │ │ @@ -42751,16 +42751,16 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 255d8 <__cxa_atexit@plt+0x187b8> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq lr, #104, 12 @ 0x6800000 │ │ │ │ - tsteq lr, #76, 14 @ 0x1300000 │ │ │ │ + tstpeq sp, #120, 12 @ p-variant is OBSOLETE @ 0x7800000 │ │ │ │ + tstpeq sp, #92, 14 @ p-variant is OBSOLETE @ 0x1700000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 36a5c <__cxa_atexit@plt+0x29c3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 36a54 <__cxa_atexit@plt+0x29c34> │ │ │ │ @@ -42807,18 +42807,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq lr, #220, 10 @ 0x37000000 │ │ │ │ - tsteq lr, #204, 10 @ 0x33000000 │ │ │ │ + tstpeq sp, #236, 10 @ p-variant is OBSOLETE @ 0x3b000000 │ │ │ │ + tstpeq sp, #220, 10 @ p-variant is OBSOLETE @ 0x37000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 36b80 <__cxa_atexit@plt+0x29d60> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -42841,18 +42841,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq lr, #68, 10 @ 0x11000000 │ │ │ │ - tsteq lr, #52, 10 @ 0xd000000 │ │ │ │ - rscseq sl, ip, #224, 28 @ 0xe00 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq sp, #84, 10 @ p-variant is OBSOLETE @ 0x15000000 │ │ │ │ + tstpeq sp, #68, 10 @ p-variant is OBSOLETE @ 0x11000000 │ │ │ │ + rscseq r9, ip, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 36c00 <__cxa_atexit@plt+0x29de0> │ │ │ │ @@ -42880,19 +42880,19 @@ │ │ │ │ ldr r7, [pc, #20] @ 36c30 <__cxa_atexit@plt+0x29e10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq sl, ip, #112, 28 @ 0x700 │ │ │ │ - rscseq sl, ip, #148, 28 @ 0x940 │ │ │ │ + rscseq r9, ip, #112, 28 @ 0x700 │ │ │ │ + rscseq r9, ip, #148, 28 @ 0x940 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ - tsteq lr, #136, 8 @ 0x88000000 │ │ │ │ - tsteq lr, #104, 10 @ 0x1a000000 │ │ │ │ + tstpeq sp, #152, 8 @ p-variant is OBSOLETE @ 0x98000000 │ │ │ │ + tstpeq sp, #120, 10 @ p-variant is OBSOLETE @ 0x1e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 36c78 <__cxa_atexit@plt+0x29e58> │ │ │ │ @@ -42900,34 +42900,34 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq lr, #40, 8 @ 0x28000000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tstpeq sp, #56, 8 @ p-variant is OBSOLETE @ 0x38000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 36ca8 <__cxa_atexit@plt+0x29e88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1fcf8 <__cxa_atexit@plt+0x12ed8> │ │ │ │ - tsteq lr, #192, 8 @ 0xc0000000 │ │ │ │ - rscseq sl, ip, #252, 26 @ 0x3f00 │ │ │ │ + tstpeq sp, #208, 8 @ p-variant is OBSOLETE @ 0xd0000000 │ │ │ │ + rscseq r9, ip, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 36d10 <__cxa_atexit@plt+0x29ef0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 36d08 <__cxa_atexit@plt+0x29ee8> │ │ │ │ ldr r3, [pc, #56] @ 36d18 <__cxa_atexit@plt+0x29ef8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #44] @ 36d1c <__cxa_atexit@plt+0x29efc> │ │ │ │ @@ -42938,18 +42938,18 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b 24fc4 <__cxa_atexit@plt+0x181a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #76, 6 @ 0x30000001 │ │ │ │ - tsteq lr, #112, 8 @ 0x70000000 │ │ │ │ - tsteq lr, #120, 8 @ 0x78000000 │ │ │ │ - rscseq sl, ip, #144, 26 @ 0x2400 │ │ │ │ + tstpeq sp, #92, 6 @ p-variant is OBSOLETE @ 0x70000001 │ │ │ │ + tstpeq sp, #128, 8 @ p-variant is OBSOLETE @ 0x80000000 │ │ │ │ + tstpeq sp, #136, 8 @ p-variant is OBSOLETE @ 0x88000000 │ │ │ │ + rscseq r9, ip, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 36dc0 <__cxa_atexit@plt+0x29fa0> │ │ │ │ ldr r3, [pc, #136] @ 36dd0 <__cxa_atexit@plt+0x29fb0> │ │ │ │ @@ -42976,27 +42976,27 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 36dd8 <__cxa_atexit@plt+0x29fb8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fbf98 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + b 3dc1f0 <__cxa_atexit@plt+0x3cf3d0> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 36ddc <__cxa_atexit@plt+0x29fbc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - rscseq sl, ip, #20, 26 @ 0x500 │ │ │ │ - rscseq sl, ip, #8, 26 @ 0x200 │ │ │ │ - rscseq sl, ip, #216, 24 @ 0xd800 │ │ │ │ + rscseq r9, ip, #20, 26 @ 0x500 │ │ │ │ + rscseq r9, ip, #8, 26 @ 0x200 │ │ │ │ + rscseq r9, ip, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #84] @ 36e54 <__cxa_atexit@plt+0x2a034> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -43011,38 +43011,38 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 36e58 <__cxa_atexit@plt+0x2a038> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbf98 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + b 3dc1f0 <__cxa_atexit@plt+0x3cf3d0> │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ ldr r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq sl, ip, #140, 24 @ 0x8c00 │ │ │ │ - rscseq sl, ip, #92, 24 @ 0x5c00 │ │ │ │ + rscseq r9, ip, #140, 24 @ 0x8c00 │ │ │ │ + rscseq r9, ip, #92, 24 @ 0x5c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #12 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 36e8c <__cxa_atexit@plt+0x2a06c> │ │ │ │ ldr r8, [r3, #4] │ │ │ │ ldr r7, [pc, #16] @ 36e98 <__cxa_atexit@plt+0x2a078> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 3fbf98 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + b 3dc1f0 <__cxa_atexit@plt+0x3cf3d0> │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ldr r0, [r3, #12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, #56, 24 @ 0x3800 │ │ │ │ + rscseq r9, ip, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 36f08 <__cxa_atexit@plt+0x2a0e8> │ │ │ │ ldr r3, [pc, #92] @ 36f18 <__cxa_atexit@plt+0x2a0f8> │ │ │ │ @@ -43067,65 +43067,65 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 36f20 <__cxa_atexit@plt+0x2a100> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq lr, #152, 4 @ 0x80000009 │ │ │ │ - rscseq sl, ip, #0, 24 │ │ │ │ - tsteq lr, #56, 4 @ 0x80000003 │ │ │ │ + tstpeq sp, #168, 4 @ p-variant is OBSOLETE @ 0x8000000a │ │ │ │ + rscseq r9, ip, #0, 24 │ │ │ │ + tstpeq sp, #72, 4 @ p-variant is OBSOLETE @ 0x80000004 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 36f58 <__cxa_atexit@plt+0x2a138> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 36f5c <__cxa_atexit@plt+0x2a13c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #47 @ 0x2f │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #64, 4 │ │ │ │ - tsteq lr, #248, 2 @ 0x3e │ │ │ │ - rscseq sl, ip, #168, 22 @ 0x2a000 │ │ │ │ + tstpeq sp, #80, 4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, #8, 4 @ p-variant is OBSOLETE @ 0x80000000 │ │ │ │ + rscseq r9, ip, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 36f9c <__cxa_atexit@plt+0x2a17c> │ │ │ │ ldr r5, [pc, #40] @ 36fb0 <__cxa_atexit@plt+0x2a190> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [pc, #36] @ 36fb4 <__cxa_atexit@plt+0x2a194> │ │ │ │ add r8, pc, r8 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #20] @ 36fb8 <__cxa_atexit@plt+0x2a198> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq fp, pc, #104, 28 @ 0x680 │ │ │ │ - rscseq sl, ip, #128, 22 @ 0x20000 │ │ │ │ - rscseq sl, ip, #80, 22 @ 0x14000 │ │ │ │ + sbcseq fp, pc, #168, 24 @ 0xa800 │ │ │ │ + rscseq r9, ip, #128, 22 @ 0x20000 │ │ │ │ + rscseq r9, ip, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 36fe0 <__cxa_atexit@plt+0x2a1c0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fbec8 <__cxa_atexit@plt+0x3ef0a8> │ │ │ │ - rscseq sl, ip, #44, 22 @ 0xb000 │ │ │ │ - rscseq sl, ip, #224, 20 @ 0xe0000 │ │ │ │ + b 3dc120 <__cxa_atexit@plt+0x3cf300> │ │ │ │ + rscseq r9, ip, #44, 22 @ 0xb000 │ │ │ │ + rscseq r9, ip, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 37034 <__cxa_atexit@plt+0x2a214> │ │ │ │ ldr r2, [pc, #52] @ 3703c <__cxa_atexit@plt+0x2a21c> │ │ │ │ @@ -43140,23 +43140,23 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1a8d0 <__cxa_atexit@plt+0xdab0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq lr, #96 @ 0x60 │ │ │ │ - tsteq lr, #56, 2 │ │ │ │ - rscseq sl, ip, #128, 20 @ 0x80000 │ │ │ │ + tstpeq sp, #112 @ p-variant is OBSOLETE @ 0x70 │ │ │ │ + tstpeq sp, #72, 2 @ p-variant is OBSOLETE │ │ │ │ + rscseq r9, ip, #128, 20 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 36d34 <__cxa_atexit@plt+0x29f14> │ │ │ │ - rscseq sl, ip, #248, 20 @ 0xf8000 │ │ │ │ + rscseq r9, ip, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 370a8 <__cxa_atexit@plt+0x2a288> │ │ │ │ ldr r2, [pc, #48] @ 370b0 <__cxa_atexit@plt+0x2a290> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43165,63 +43165,63 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 370b8 <__cxa_atexit@plt+0x2a298> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq sl, ip, #164, 20 @ 0xa4000 │ │ │ │ - tstpeq sp, #132, 30 @ p-variant is OBSOLETE @ 0x210 │ │ │ │ - rscseq sl, ip, #144, 20 @ 0x90000 │ │ │ │ + rscseq r9, ip, #164, 20 @ 0xa4000 │ │ │ │ + tsteq sp, #148, 30 @ 0x250 │ │ │ │ + rscseq r9, ip, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 370dc <__cxa_atexit@plt+0x2a2bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1b37980 <__cxa_atexit@plt+0x1b2ab60> │ │ │ │ + b 195fd30 <__cxa_atexit@plt+0x1952f10> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 37108 <__cxa_atexit@plt+0x2a2e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 3710c <__cxa_atexit@plt+0x2a2ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tstpeq sp, #40, 30 @ p-variant is OBSOLETE @ 0xa0 │ │ │ │ + tsteq sp, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 37138 <__cxa_atexit@plt+0x2a318> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 3713c <__cxa_atexit@plt+0x2a31c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq sl, ip, #232, 18 @ 0x3a0000 │ │ │ │ + rscseq r9, ip, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 37160 <__cxa_atexit@plt+0x2a340> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ - tstpeq sp, #212, 28 @ p-variant is OBSOLETE @ 0xd40 │ │ │ │ - rscseq sl, ip, #96, 18 @ 0x180000 │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ + tsteq sp, #228, 28 @ 0xe40 │ │ │ │ + rscseq r9, ip, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 371b4 <__cxa_atexit@plt+0x2a394> │ │ │ │ ldr r2, [pc, #52] @ 371bc <__cxa_atexit@plt+0x2a39c> │ │ │ │ @@ -43236,17 +43236,17 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1a8d0 <__cxa_atexit@plt+0xdab0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tstpeq sp, #224, 28 @ p-variant is OBSOLETE @ 0xe00 │ │ │ │ - tstpeq sp, #184, 30 @ p-variant is OBSOLETE @ 0x2e0 │ │ │ │ - rscseq sl, ip, #0, 18 │ │ │ │ + tsteq sp, #240, 28 @ 0xf00 │ │ │ │ + tsteq sp, #200, 30 @ 0x320 │ │ │ │ + rscseq r9, ip, #0, 18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 36d34 <__cxa_atexit@plt+0x29f14> │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -43307,33 +43307,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rscseq sl, ip, #196 @ 0xc4 │ │ │ │ - rscseq sl, ip, #200, 16 @ 0xc80000 │ │ │ │ + rscseq r9, ip, #196 @ 0xc4 │ │ │ │ + rscseq r9, ip, #200, 16 @ 0xc80000 │ │ │ │ @ instruction: 0xffffe9e8 │ │ │ │ @ instruction: 0xffffec18 │ │ │ │ - tstpeq sp, #12, 28 @ p-variant is OBSOLETE @ 0xc0 │ │ │ │ - tstpeq sp, #228, 28 @ p-variant is OBSOLETE @ 0xe40 │ │ │ │ - rscseq sl, ip, #116, 16 @ 0x740000 │ │ │ │ + tsteq sp, #28, 28 @ 0x1c0 │ │ │ │ + tsteq sp, #244, 28 @ 0xf40 │ │ │ │ + rscseq r9, ip, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 37320 <__cxa_atexit@plt+0x2a500> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 37318 <__cxa_atexit@plt+0x2a4f8> │ │ │ │ b 37330 <__cxa_atexit@plt+0x2a510> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq sl, ip, #68, 16 @ 0x440000 │ │ │ │ + rscseq r9, ip, #68, 16 @ 0x440000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 3734c <__cxa_atexit@plt+0x2a52c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ @@ -43388,15 +43388,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ sub sl, r6, #2 │ │ │ │ mov r5, r0 │ │ │ │ b 18938 <__cxa_atexit@plt+0xbb18> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #64] @ 37474 <__cxa_atexit@plt+0x2a654> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ b 37454 <__cxa_atexit@plt+0x2a634> │ │ │ │ mov r0, #8 │ │ │ │ @@ -43408,21 +43408,21 @@ │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - rscseq r9, ip, #60, 30 @ 0xf0 │ │ │ │ - rscseq sl, ip, #60, 14 @ 0xf00000 │ │ │ │ + rscseq r8, ip, #60, 30 @ 0xf0 │ │ │ │ + rscseq r9, ip, #60, 14 @ 0xf00000 │ │ │ │ @ instruction: 0xffffe85c │ │ │ │ @ instruction: 0xffffea8c │ │ │ │ - tstpeq sp, #128, 24 @ p-variant is OBSOLETE @ 0x8000 │ │ │ │ - tstpeq sp, #88, 26 @ p-variant is OBSOLETE @ 0x1600 │ │ │ │ - rscseq sl, ip, #176, 12 @ 0xb000000 │ │ │ │ + tsteq sp, #144, 24 @ 0x9000 │ │ │ │ + tsteq sp, #104, 26 @ 0x1a00 │ │ │ │ + rscseq r9, ip, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 3752c <__cxa_atexit@plt+0x2a70c> │ │ │ │ @@ -43457,31 +43457,31 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ sub sl, r6, #2 │ │ │ │ mov r5, r1 │ │ │ │ b 18938 <__cxa_atexit@plt+0xbb18> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 37560 <__cxa_atexit@plt+0x2a740> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - rscseq r9, ip, #64, 28 @ 0x400 │ │ │ │ + rscseq r8, ip, #64, 28 @ 0x400 │ │ │ │ @ instruction: 0xffffe744 │ │ │ │ @ instruction: 0xffffe974 │ │ │ │ - tstpeq sp, #104, 22 @ p-variant is OBSOLETE @ 0x1a000 │ │ │ │ - tstpeq sp, #68, 24 @ p-variant is OBSOLETE @ 0x4400 │ │ │ │ - rscseq sl, ip, #168, 10 @ 0x2a000000 │ │ │ │ + tsteq sp, #120, 22 @ 0x1e000 │ │ │ │ + tsteq sp, #84, 24 @ 0x5400 │ │ │ │ + rscseq r9, ip, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 375f0 <__cxa_atexit@plt+0x2a7d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 375a4 <__cxa_atexit@plt+0x2a784> │ │ │ │ @@ -43497,26 +43497,26 @@ │ │ │ │ bhi 375d8 <__cxa_atexit@plt+0x2a7b8> │ │ │ │ ldr r5, [pc, #52] @ 375f8 <__cxa_atexit@plt+0x2a7d8> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [pc, #48] @ 375fc <__cxa_atexit@plt+0x2a7dc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #20] @ 375f4 <__cxa_atexit@plt+0x2a7d4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq sl, ip, #68, 10 @ 0x11000000 │ │ │ │ + rscseq r9, ip, #68, 10 @ 0x11000000 │ │ │ │ @ instruction: 0xfffffa00 │ │ │ │ - sbcseq fp, pc, #44, 16 @ 0x2c0000 │ │ │ │ - rscseq sl, ip, #28, 10 @ 0x7000000 │ │ │ │ + sbcseq fp, pc, #108, 12 @ 0x6c00000 │ │ │ │ + rscseq r9, ip, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 37620 <__cxa_atexit@plt+0x2a800> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ @@ -43526,25 +43526,25 @@ │ │ │ │ bhi 3764c <__cxa_atexit@plt+0x2a82c> │ │ │ │ ldr r5, [pc, #48] @ 37668 <__cxa_atexit@plt+0x2a848> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [pc, #44] @ 3766c <__cxa_atexit@plt+0x2a84c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #16] @ 37664 <__cxa_atexit@plt+0x2a844> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, #208, 8 @ 0xd0000000 │ │ │ │ + rscseq r9, ip, #208, 8 @ 0xd0000000 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ - sbcseq fp, pc, #184, 14 @ 0x2e00000 │ │ │ │ - rscseq sl, ip, #16, 10 @ 0x4000000 │ │ │ │ + sbcseq fp, pc, #248, 10 @ 0x3e000000 │ │ │ │ + rscseq r9, ip, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 376c0 <__cxa_atexit@plt+0x2a8a0> │ │ │ │ mov r3, r5 │ │ │ │ @@ -43560,16 +43560,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #8] @ 376d0 <__cxa_atexit@plt+0x2a8b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, #212, 8 @ 0xd4000000 │ │ │ │ - tstpeq sp, #212, 18 @ p-variant is OBSOLETE @ 0x350000 │ │ │ │ + rscseq r9, ip, #212, 8 @ 0xd4000000 │ │ │ │ + tsteq sp, #228, 18 @ 0x390000 │ │ │ │ mov fp, r8 │ │ │ │ ldr lr, [pc, #220] @ 377c0 <__cxa_atexit@plt+0x2a9a0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r0, r3 │ │ │ │ @@ -43608,56 +43608,56 @@ │ │ │ │ add r6, r6, #2 │ │ │ │ str r6, [r5, #-12]! │ │ │ │ sub r9, r3, #3 │ │ │ │ sub sl, r3, #11 │ │ │ │ ldr r8, [pc, #80] @ 377dc <__cxa_atexit@plt+0x2a9bc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfb0 <__cxa_atexit@plt+0x3ef190> │ │ │ │ + b 3dc208 <__cxa_atexit@plt+0x3cf3e8> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 377c8 <__cxa_atexit@plt+0x2a9a8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - tstpeq sp, #92, 18 @ p-variant is OBSOLETE @ 0x170000 │ │ │ │ + tsteq sp, #108, 18 @ 0x1b0000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - tstpeq sp, #44, 20 @ p-variant is OBSOLETE @ 0x2c000 │ │ │ │ - tstpeq sp, #40, 20 @ p-variant is OBSOLETE @ 0x28000 │ │ │ │ - tstpeq sp, #4, 20 @ p-variant is OBSOLETE @ 0x4000 │ │ │ │ - tstpeq sp, #248, 18 @ p-variant is OBSOLETE @ 0x3e0000 │ │ │ │ - rscseq sl, ip, #164, 6 @ 0x90000002 │ │ │ │ + tsteq sp, #60, 20 @ 0x3c000 │ │ │ │ + tsteq sp, #56, 20 @ 0x38000 │ │ │ │ + tsteq sp, #20, 20 @ 0x14000 │ │ │ │ + tsteq sp, #8, 20 @ 0x8000 │ │ │ │ + rscseq r9, ip, #164, 6 @ 0x90000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 376d8 <__cxa_atexit@plt+0x2a8b8> │ │ │ │ - rscseq sl, ip, #140, 6 @ 0x30000002 │ │ │ │ + rscseq r9, ip, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3781c <__cxa_atexit@plt+0x2a9fc> │ │ │ │ mov r8, fp │ │ │ │ b 376d8 <__cxa_atexit@plt+0x2a8b8> │ │ │ │ ldr r7, [pc, #12] @ 37830 <__cxa_atexit@plt+0x2aa10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - tstpeq sp, #100, 16 @ p-variant is OBSOLETE @ 0x640000 │ │ │ │ - rscseq sl, ip, #80, 6 @ 0x40000001 │ │ │ │ + tsteq sp, #116, 16 @ 0x740000 │ │ │ │ + rscseq r9, ip, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #76] @ 37894 <__cxa_atexit@plt+0x2aa74> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #8]! │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ @@ -43674,30 +43674,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 37898 <__cxa_atexit@plt+0x2aa78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tstpeq sp, #0, 16 @ p-variant is OBSOLETE │ │ │ │ - rscseq sl, ip, #232, 4 @ 0x8000000e │ │ │ │ + tsteq sp, #16, 16 @ 0x100000 │ │ │ │ + rscseq r9, ip, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 378c0 <__cxa_atexit@plt+0x2aaa0> │ │ │ │ mov r8, fp │ │ │ │ b 376d8 <__cxa_atexit@plt+0x2a8b8> │ │ │ │ ldr r7, [pc, #12] @ 378d4 <__cxa_atexit@plt+0x2aab4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - tstpeq sp, #192, 14 @ p-variant is OBSOLETE @ 0x3000000 │ │ │ │ + tsteq sp, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -43710,71 +43710,71 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3792c <__cxa_atexit@plt+0x2ab0c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq sp, #136, 16 @ p-variant is OBSOLETE @ 0x880000 │ │ │ │ - rscseq sl, ip, #204, 4 @ 0xc000000c │ │ │ │ - rscseq sl, ip, #136 @ 0x88 │ │ │ │ + tsteq sp, #152, 16 @ 0x980000 │ │ │ │ + rscseq r9, ip, #204, 4 @ 0xc000000c │ │ │ │ + rscseq r9, ip, #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 37994 <__cxa_atexit@plt+0x2ab74> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3798c <__cxa_atexit@plt+0x2ab6c> │ │ │ │ ldr r3, [pc, #56] @ 3799c <__cxa_atexit@plt+0x2ab7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 379a0 <__cxa_atexit@plt+0x2ab80> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #48] @ 379a4 <__cxa_atexit@plt+0x2ab84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #3 │ │ │ │ mov r5, sl │ │ │ │ - b cc70ec <__cxa_atexit@plt+0xcba2cc> │ │ │ │ + b 16a9b0c <__cxa_atexit@plt+0x169ccec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, #128, 4 │ │ │ │ - rscseq sl, ip, #84 @ 0x54 │ │ │ │ - tstpeq sp, #184, 12 @ p-variant is OBSOLETE @ 0xb800000 │ │ │ │ - rscseq sl, ip, #92, 4 @ 0xc0000005 │ │ │ │ + rscseq r9, ip, #128, 4 │ │ │ │ + rscseq r9, ip, #84 @ 0x54 │ │ │ │ + tsteq sp, #200, 12 @ 0xc800000 │ │ │ │ + rscseq r9, ip, #92, 4 @ 0xc0000005 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 379fc <__cxa_atexit@plt+0x2abdc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 379f4 <__cxa_atexit@plt+0x2abd4> │ │ │ │ ldr r8, [pc, #40] @ 37a04 <__cxa_atexit@plt+0x2abe4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 37a08 <__cxa_atexit@plt+0x2abe8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b ca53ac <__cxa_atexit@plt+0xc9858c> │ │ │ │ + b 1687dcc <__cxa_atexit@plt+0x167afac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, #28, 4 @ 0xc0000001 │ │ │ │ - tstpeq sp, #72, 12 @ p-variant is OBSOLETE @ 0x4800000 │ │ │ │ + rscseq r9, ip, #28, 4 @ 0xc0000001 │ │ │ │ + tsteq sp, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -43787,71 +43787,71 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 37a60 <__cxa_atexit@plt+0x2ac40> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq sp, #88, 14 @ p-variant is OBSOLETE @ 0x1600000 │ │ │ │ - rscseq sl, ip, #40, 4 @ 0x80000002 │ │ │ │ - rscseq sl, ip, #80, 4 │ │ │ │ + tsteq sp, #104, 14 @ 0x1a00000 │ │ │ │ + rscseq r9, ip, #40, 4 @ 0x80000002 │ │ │ │ + rscseq r9, ip, #80, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 37ac8 <__cxa_atexit@plt+0x2aca8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 37ac0 <__cxa_atexit@plt+0x2aca0> │ │ │ │ ldr r3, [pc, #56] @ 37ad0 <__cxa_atexit@plt+0x2acb0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 37ad4 <__cxa_atexit@plt+0x2acb4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #48] @ 37ad8 <__cxa_atexit@plt+0x2acb8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, sl │ │ │ │ - b cc70ec <__cxa_atexit@plt+0xcba2cc> │ │ │ │ + b 16a9b0c <__cxa_atexit@plt+0x169ccec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, #220, 2 @ 0x37 │ │ │ │ - rscseq sl, ip, #28, 4 @ 0xc0000001 │ │ │ │ - tstpeq sp, #132, 10 @ p-variant is OBSOLETE @ 0x21000000 │ │ │ │ - rscseq sl, ip, #24, 4 @ 0x80000001 │ │ │ │ + rscseq r9, ip, #220, 2 @ 0x37 │ │ │ │ + rscseq r9, ip, #28, 4 @ 0xc0000001 │ │ │ │ + tsteq sp, #148, 10 @ 0x25000000 │ │ │ │ + rscseq r9, ip, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 37b30 <__cxa_atexit@plt+0x2ad10> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 37b28 <__cxa_atexit@plt+0x2ad08> │ │ │ │ ldr r8, [pc, #40] @ 37b38 <__cxa_atexit@plt+0x2ad18> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 37b3c <__cxa_atexit@plt+0x2ad1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b ca53ac <__cxa_atexit@plt+0xc9858c> │ │ │ │ + b 1687dcc <__cxa_atexit@plt+0x167afac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, #216, 2 @ 0x36 │ │ │ │ - tstpeq sp, #20, 10 @ p-variant is OBSOLETE @ 0x5000000 │ │ │ │ + rscseq r9, ip, #216, 2 @ 0x36 │ │ │ │ + tsteq sp, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -43864,100 +43864,100 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 37b94 <__cxa_atexit@plt+0x2ad74> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq sp, #40, 12 @ p-variant is OBSOLETE @ 0x2800000 │ │ │ │ - rscseq sl, ip, #228, 2 @ 0x39 │ │ │ │ - rscseq sl, ip, #12, 4 @ 0xc0000000 │ │ │ │ + tsteq sp, #56, 12 @ 0x3800000 │ │ │ │ + rscseq r9, ip, #228, 2 @ 0x39 │ │ │ │ + rscseq r9, ip, #12, 4 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 37bf8 <__cxa_atexit@plt+0x2add8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 37bf0 <__cxa_atexit@plt+0x2add0> │ │ │ │ ldr r3, [pc, #52] @ 37c00 <__cxa_atexit@plt+0x2ade0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ 37c04 <__cxa_atexit@plt+0x2ade4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 37c08 <__cxa_atexit@plt+0x2ade8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b cc70ec <__cxa_atexit@plt+0xcba2cc> │ │ │ │ + b 16a9b0c <__cxa_atexit@plt+0x169ccec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, #224, 2 @ 0x38 │ │ │ │ - rscseq r9, ip, #8, 22 @ 0x2000 │ │ │ │ - tstpeq sp, #80, 8 @ p-variant is OBSOLETE @ 0x50000000 │ │ │ │ - rscseq sl, ip, #68, 4 @ 0x40000004 │ │ │ │ + rscseq r9, ip, #224, 2 @ 0x38 │ │ │ │ + rscseq r8, ip, #8, 22 @ 0x2000 │ │ │ │ + tsteq sp, #96, 8 @ 0x60000000 │ │ │ │ + rscseq r9, ip, #68, 4 @ 0x40000004 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 37c70 <__cxa_atexit@plt+0x2ae50> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 37c68 <__cxa_atexit@plt+0x2ae48> │ │ │ │ ldr r3, [pc, #56] @ 37c78 <__cxa_atexit@plt+0x2ae58> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 37c7c <__cxa_atexit@plt+0x2ae5c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #48] @ 37c80 <__cxa_atexit@plt+0x2ae60> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #3 │ │ │ │ mov r5, sl │ │ │ │ - b cc70ec <__cxa_atexit@plt+0xcba2cc> │ │ │ │ + b 16a9b0c <__cxa_atexit@plt+0x169ccec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, #36, 2 │ │ │ │ - rscseq sl, ip, #16, 4 │ │ │ │ - tstpeq sp, #220, 6 @ p-variant is OBSOLETE @ 0x70000003 │ │ │ │ - rscseq sl, ip, #0, 4 │ │ │ │ + rscseq r9, ip, #36, 2 │ │ │ │ + rscseq r9, ip, #16, 4 │ │ │ │ + tsteq sp, #236, 6 @ 0xb0000003 │ │ │ │ + rscseq r9, ip, #0, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 37cd8 <__cxa_atexit@plt+0x2aeb8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 37cd0 <__cxa_atexit@plt+0x2aeb0> │ │ │ │ ldr r8, [pc, #40] @ 37ce0 <__cxa_atexit@plt+0x2aec0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 37ce4 <__cxa_atexit@plt+0x2aec4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b ca53ac <__cxa_atexit@plt+0xc9858c> │ │ │ │ + b 1687dcc <__cxa_atexit@plt+0x167afac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, #192, 2 @ 0x30 │ │ │ │ - tstpeq sp, #108, 6 @ p-variant is OBSOLETE @ 0xb0000001 │ │ │ │ + rscseq r9, ip, #192, 2 @ 0x30 │ │ │ │ + tsteq sp, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -43970,71 +43970,71 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 37d3c <__cxa_atexit@plt+0x2af1c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq sp, #132, 8 @ p-variant is OBSOLETE @ 0x84000000 │ │ │ │ - rscseq sl, ip, #204, 2 @ 0x33 │ │ │ │ - rscseq r9, ip, #120, 24 @ 0x7800 │ │ │ │ + tsteq sp, #148, 8 @ 0x94000000 │ │ │ │ + rscseq r9, ip, #204, 2 @ 0x33 │ │ │ │ + rscseq r8, ip, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 37da4 <__cxa_atexit@plt+0x2af84> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 37d9c <__cxa_atexit@plt+0x2af7c> │ │ │ │ ldr r3, [pc, #56] @ 37dac <__cxa_atexit@plt+0x2af8c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 37db0 <__cxa_atexit@plt+0x2af90> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #48] @ 37db4 <__cxa_atexit@plt+0x2af94> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #3 │ │ │ │ mov r5, sl │ │ │ │ - b cc70ec <__cxa_atexit@plt+0xcba2cc> │ │ │ │ + b 16a9b0c <__cxa_atexit@plt+0x169ccec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, #128, 2 │ │ │ │ - rscseq r9, ip, #68, 24 @ 0x4400 │ │ │ │ - tstpeq sp, #168, 4 @ p-variant is OBSOLETE @ 0x8000000a │ │ │ │ - rscseq sl, ip, #92, 2 │ │ │ │ + rscseq r9, ip, #128, 2 │ │ │ │ + rscseq r8, ip, #68, 24 @ 0x4400 │ │ │ │ + tsteq sp, #184, 4 @ 0x8000000b │ │ │ │ + rscseq r9, ip, #92, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 37e0c <__cxa_atexit@plt+0x2afec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 37e04 <__cxa_atexit@plt+0x2afe4> │ │ │ │ ldr r8, [pc, #40] @ 37e14 <__cxa_atexit@plt+0x2aff4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 37e18 <__cxa_atexit@plt+0x2aff8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b ca53ac <__cxa_atexit@plt+0xc9858c> │ │ │ │ + b 1687dcc <__cxa_atexit@plt+0x167afac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, #28, 2 │ │ │ │ - tstpeq sp, #56, 4 @ p-variant is OBSOLETE @ 0x80000003 │ │ │ │ + rscseq r9, ip, #28, 2 │ │ │ │ + tsteq sp, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -44047,135 +44047,135 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 37e70 <__cxa_atexit@plt+0x2b050> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq sp, #84, 6 @ p-variant is OBSOLETE @ 0x50000001 │ │ │ │ - rscseq sl, ip, #40, 2 │ │ │ │ - rscseq r9, ip, #68, 22 @ 0x11000 │ │ │ │ + tsteq sp, #100, 6 @ 0x90000001 │ │ │ │ + rscseq r9, ip, #40, 2 │ │ │ │ + rscseq r8, ip, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 37ed8 <__cxa_atexit@plt+0x2b0b8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 37ed0 <__cxa_atexit@plt+0x2b0b0> │ │ │ │ ldr r3, [pc, #56] @ 37ee0 <__cxa_atexit@plt+0x2b0c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 37ee4 <__cxa_atexit@plt+0x2b0c4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #48] @ 37ee8 <__cxa_atexit@plt+0x2b0c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ add r9, r2, #3 │ │ │ │ mov r5, sl │ │ │ │ - b cc70ec <__cxa_atexit@plt+0xcba2cc> │ │ │ │ + b 16a9b0c <__cxa_atexit@plt+0x169ccec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, #220 @ 0xdc │ │ │ │ - rscseq r9, ip, #16, 22 @ 0x4000 │ │ │ │ - tstpeq sp, #116, 2 @ p-variant is OBSOLETE │ │ │ │ + rscseq r9, ip, #220 @ 0xdc │ │ │ │ + rscseq r8, ip, #16, 22 @ 0x4000 │ │ │ │ + tsteq sp, #132, 2 @ 0x21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 37f0c <__cxa_atexit@plt+0x2b0ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b c87b50 <__cxa_atexit@plt+0xc7ad30> │ │ │ │ - tstpeq sp, #152, 4 @ p-variant is OBSOLETE @ 0x80000009 │ │ │ │ - rscseq sl, ip, #8, 2 │ │ │ │ + b 166a570 <__cxa_atexit@plt+0x165d750> │ │ │ │ + tsteq sp, #168, 4 @ 0x8000000a │ │ │ │ + rscseq r9, ip, #8, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 37f64 <__cxa_atexit@plt+0x2b144> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 37f5c <__cxa_atexit@plt+0x2b13c> │ │ │ │ ldr r8, [pc, #40] @ 37f6c <__cxa_atexit@plt+0x2b14c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 37f70 <__cxa_atexit@plt+0x2b150> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b ca53ac <__cxa_atexit@plt+0xc9858c> │ │ │ │ + b 1687dcc <__cxa_atexit@plt+0x167afac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, #200 @ 0xc8 │ │ │ │ - tstpeq sp, #224 @ p-variant is OBSOLETE @ 0xe0 │ │ │ │ - rscseq sl, ip, #8, 2 │ │ │ │ + rscseq r9, ip, #200 @ 0xc8 │ │ │ │ + tsteq sp, #240 @ 0xf0 │ │ │ │ + rscseq r9, ip, #8, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 37fd8 <__cxa_atexit@plt+0x2b1b8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 37fd0 <__cxa_atexit@plt+0x2b1b0> │ │ │ │ ldr r3, [pc, #56] @ 37fe0 <__cxa_atexit@plt+0x2b1c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 37fe4 <__cxa_atexit@plt+0x2b1c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ 37fe8 <__cxa_atexit@plt+0x2b1c8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b cc70ec <__cxa_atexit@plt+0xcba2cc> │ │ │ │ + b 16a9b0c <__cxa_atexit@plt+0x169ccec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, #220 @ 0xdc │ │ │ │ - tstpeq sp, #124 @ p-variant is OBSOLETE @ 0x7c │ │ │ │ - tstpeq sp, #168, 2 @ p-variant is OBSOLETE @ 0x2a │ │ │ │ - rscseq sl, ip, #248 @ 0xf8 │ │ │ │ + rscseq r9, ip, #220 @ 0xdc │ │ │ │ + tsteq sp, #140 @ 0x8c │ │ │ │ + tsteq sp, #184, 2 @ 0x2e │ │ │ │ + rscseq r9, ip, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 38040 <__cxa_atexit@plt+0x2b220> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 38038 <__cxa_atexit@plt+0x2b218> │ │ │ │ ldr r8, [pc, #40] @ 38048 <__cxa_atexit@plt+0x2b228> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 3804c <__cxa_atexit@plt+0x2b22c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b ca53ac <__cxa_atexit@plt+0xc9858c> │ │ │ │ + b 1687dcc <__cxa_atexit@plt+0x167afac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, #184 @ 0xb8 │ │ │ │ - tstpeq sp, #4 @ p-variant is OBSOLETE │ │ │ │ + rscseq r9, ip, #184 @ 0xb8 │ │ │ │ + tsteq sp, #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -44188,71 +44188,71 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 380a4 <__cxa_atexit@plt+0x2b284> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq sp, #40, 2 @ p-variant is OBSOLETE │ │ │ │ - rscseq sl, ip, #196 @ 0xc4 │ │ │ │ - rscseq r9, ip, #16, 18 @ 0x40000 │ │ │ │ + tsteq sp, #56, 2 │ │ │ │ + rscseq r9, ip, #196 @ 0xc4 │ │ │ │ + rscseq r8, ip, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 3810c <__cxa_atexit@plt+0x2b2ec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 38104 <__cxa_atexit@plt+0x2b2e4> │ │ │ │ ldr r3, [pc, #56] @ 38114 <__cxa_atexit@plt+0x2b2f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 38118 <__cxa_atexit@plt+0x2b2f8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #48] @ 3811c <__cxa_atexit@plt+0x2b2fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #3 │ │ │ │ mov r5, sl │ │ │ │ - b cc70ec <__cxa_atexit@plt+0xcba2cc> │ │ │ │ + b 16a9b0c <__cxa_atexit@plt+0x169ccec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, #120 @ 0x78 │ │ │ │ - rscseq r9, ip, #220, 16 @ 0xdc0000 │ │ │ │ - tsteq sp, #64, 30 @ 0x100 │ │ │ │ - rscseq sl, ip, #84 @ 0x54 │ │ │ │ + rscseq r9, ip, #120 @ 0x78 │ │ │ │ + rscseq r8, ip, #220, 16 @ 0xdc0000 │ │ │ │ + tsteq sp, #80, 30 @ 0x140 │ │ │ │ + rscseq r9, ip, #84 @ 0x54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 38174 <__cxa_atexit@plt+0x2b354> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3816c <__cxa_atexit@plt+0x2b34c> │ │ │ │ ldr r8, [pc, #40] @ 3817c <__cxa_atexit@plt+0x2b35c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 38180 <__cxa_atexit@plt+0x2b360> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b ca53ac <__cxa_atexit@plt+0xc9858c> │ │ │ │ + b 1687dcc <__cxa_atexit@plt+0x167afac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, #20 │ │ │ │ - tsteq sp, #208, 28 @ 0xd00 │ │ │ │ + rscseq r9, ip, #20 │ │ │ │ + tsteq sp, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -44265,362 +44265,362 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 381d8 <__cxa_atexit@plt+0x2b3b8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #248, 30 @ 0x3e0 │ │ │ │ - rscseq sl, ip, #32 │ │ │ │ - rscseq sl, ip, #108 @ 0x6c │ │ │ │ + tsteq sp, #8 │ │ │ │ + rscseq r9, ip, #32 │ │ │ │ + rscseq r9, ip, #108 @ 0x6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 38230 <__cxa_atexit@plt+0x2b410> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 38228 <__cxa_atexit@plt+0x2b408> │ │ │ │ ldr r8, [pc, #40] @ 38238 <__cxa_atexit@plt+0x2b418> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 3823c <__cxa_atexit@plt+0x2b41c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b ca53ac <__cxa_atexit@plt+0xc9858c> │ │ │ │ + b 1687dcc <__cxa_atexit@plt+0x167afac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, #44 @ 0x2c │ │ │ │ - tsteq sp, #20, 28 @ 0x140 │ │ │ │ - rscseq sl, ip, #88 @ 0x58 │ │ │ │ + rscseq r9, ip, #44 @ 0x2c │ │ │ │ + tsteq sp, #36, 28 @ 0x240 │ │ │ │ + rscseq r9, ip, #88 @ 0x58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 382a4 <__cxa_atexit@plt+0x2b484> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3829c <__cxa_atexit@plt+0x2b47c> │ │ │ │ ldr r3, [pc, #56] @ 382ac <__cxa_atexit@plt+0x2b48c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 382b0 <__cxa_atexit@plt+0x2b490> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ 382b4 <__cxa_atexit@plt+0x2b494> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b cc70ec <__cxa_atexit@plt+0xcba2cc> │ │ │ │ + b 16a9b0c <__cxa_atexit@plt+0x169ccec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, #44 @ 0x2c │ │ │ │ - tsteq sp, #176, 26 @ 0x2c00 │ │ │ │ - tsteq sp, #220, 28 @ 0xdc0 │ │ │ │ - rscseq sl, ip, #132 @ 0x84 │ │ │ │ + rscseq r9, ip, #44 @ 0x2c │ │ │ │ + tsteq sp, #192, 26 @ 0x3000 │ │ │ │ + tsteq sp, #236, 28 @ 0xec0 │ │ │ │ + rscseq r9, ip, #132 @ 0x84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3830c <__cxa_atexit@plt+0x2b4ec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 38304 <__cxa_atexit@plt+0x2b4e4> │ │ │ │ ldr r8, [pc, #40] @ 38314 <__cxa_atexit@plt+0x2b4f4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 38318 <__cxa_atexit@plt+0x2b4f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b ca53ac <__cxa_atexit@plt+0xc9858c> │ │ │ │ + b 1687dcc <__cxa_atexit@plt+0x167afac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, #68 @ 0x44 │ │ │ │ - tsteq sp, #56, 26 @ 0xe00 │ │ │ │ - rscseq sl, ip, #112 @ 0x70 │ │ │ │ + rscseq r9, ip, #68 @ 0x44 │ │ │ │ + tsteq sp, #72, 26 @ 0x1200 │ │ │ │ + rscseq r9, ip, #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 38380 <__cxa_atexit@plt+0x2b560> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 38378 <__cxa_atexit@plt+0x2b558> │ │ │ │ ldr r3, [pc, #56] @ 38388 <__cxa_atexit@plt+0x2b568> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 3838c <__cxa_atexit@plt+0x2b56c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ 38390 <__cxa_atexit@plt+0x2b570> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b cc70ec <__cxa_atexit@plt+0xcba2cc> │ │ │ │ + b 16a9b0c <__cxa_atexit@plt+0x169ccec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, #68 @ 0x44 │ │ │ │ - tsteq sp, #212, 24 @ 0xd400 │ │ │ │ - tsteq sp, #0, 28 │ │ │ │ - rscseq sl, ip, #156 @ 0x9c │ │ │ │ + rscseq r9, ip, #68 @ 0x44 │ │ │ │ + tsteq sp, #228, 24 @ 0xe400 │ │ │ │ + tsteq sp, #16, 28 @ 0x100 │ │ │ │ + rscseq r9, ip, #156 @ 0x9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 383e8 <__cxa_atexit@plt+0x2b5c8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 383e0 <__cxa_atexit@plt+0x2b5c0> │ │ │ │ ldr r8, [pc, #40] @ 383f0 <__cxa_atexit@plt+0x2b5d0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 383f4 <__cxa_atexit@plt+0x2b5d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b ca53ac <__cxa_atexit@plt+0xc9858c> │ │ │ │ + b 1687dcc <__cxa_atexit@plt+0x167afac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, #92 @ 0x5c │ │ │ │ - tsteq sp, #92, 24 @ 0x5c00 │ │ │ │ - rscseq sl, ip, #136 @ 0x88 │ │ │ │ + rscseq r9, ip, #92 @ 0x5c │ │ │ │ + tsteq sp, #108, 24 @ 0x6c00 │ │ │ │ + rscseq r9, ip, #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 3845c <__cxa_atexit@plt+0x2b63c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 38454 <__cxa_atexit@plt+0x2b634> │ │ │ │ ldr r3, [pc, #56] @ 38464 <__cxa_atexit@plt+0x2b644> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 38468 <__cxa_atexit@plt+0x2b648> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ 3846c <__cxa_atexit@plt+0x2b64c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b cc70ec <__cxa_atexit@plt+0xcba2cc> │ │ │ │ + b 16a9b0c <__cxa_atexit@plt+0x169ccec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, #92 @ 0x5c │ │ │ │ - tsteq sp, #248, 22 @ 0x3e000 │ │ │ │ - tsteq sp, #36, 26 @ 0x900 │ │ │ │ - rscseq sl, ip, #180 @ 0xb4 │ │ │ │ + rscseq r9, ip, #92 @ 0x5c │ │ │ │ + tsteq sp, #8, 24 @ 0x800 │ │ │ │ + tsteq sp, #52, 26 @ 0xd00 │ │ │ │ + rscseq r9, ip, #180 @ 0xb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 384c4 <__cxa_atexit@plt+0x2b6a4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 384bc <__cxa_atexit@plt+0x2b69c> │ │ │ │ ldr r8, [pc, #40] @ 384cc <__cxa_atexit@plt+0x2b6ac> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 384d0 <__cxa_atexit@plt+0x2b6b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b ca53ac <__cxa_atexit@plt+0xc9858c> │ │ │ │ + b 1687dcc <__cxa_atexit@plt+0x167afac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, #116 @ 0x74 │ │ │ │ - tsteq sp, #128, 22 @ 0x20000 │ │ │ │ - rscseq sl, ip, #160 @ 0xa0 │ │ │ │ + rscseq r9, ip, #116 @ 0x74 │ │ │ │ + tsteq sp, #144, 22 @ 0x24000 │ │ │ │ + rscseq r9, ip, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 38538 <__cxa_atexit@plt+0x2b718> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 38530 <__cxa_atexit@plt+0x2b710> │ │ │ │ ldr r3, [pc, #56] @ 38540 <__cxa_atexit@plt+0x2b720> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 38544 <__cxa_atexit@plt+0x2b724> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ 38548 <__cxa_atexit@plt+0x2b728> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b cc70ec <__cxa_atexit@plt+0xcba2cc> │ │ │ │ + b 16a9b0c <__cxa_atexit@plt+0x169ccec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, #116 @ 0x74 │ │ │ │ - tsteq sp, #28, 22 @ 0x7000 │ │ │ │ - tsteq sp, #72, 24 @ 0x4800 │ │ │ │ - rscseq sl, ip, #84 @ 0x54 │ │ │ │ + rscseq r9, ip, #116 @ 0x74 │ │ │ │ + tsteq sp, #44, 22 @ 0xb000 │ │ │ │ + tsteq sp, #88, 24 @ 0x5800 │ │ │ │ + rscseq r9, ip, #84 @ 0x54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 385b0 <__cxa_atexit@plt+0x2b790> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 385a8 <__cxa_atexit@plt+0x2b788> │ │ │ │ ldr r3, [pc, #56] @ 385b8 <__cxa_atexit@plt+0x2b798> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 385bc <__cxa_atexit@plt+0x2b79c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #48] @ 385c0 <__cxa_atexit@plt+0x2b7a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #3 │ │ │ │ mov r5, sl │ │ │ │ - b cc70ec <__cxa_atexit@plt+0xcba2cc> │ │ │ │ + b 16a9b0c <__cxa_atexit@plt+0x169ccec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, ip, #100, 24 @ 0x6400 │ │ │ │ - rscseq sl, ip, #32 │ │ │ │ - tsteq sp, #156, 20 @ 0x9c000 │ │ │ │ - rscseq sl, ip, #16 │ │ │ │ + rscseq r8, ip, #100, 24 @ 0x6400 │ │ │ │ + rscseq r9, ip, #32 │ │ │ │ + tsteq sp, #172, 20 @ 0xac000 │ │ │ │ + rscseq r9, ip, #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 38618 <__cxa_atexit@plt+0x2b7f8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 38610 <__cxa_atexit@plt+0x2b7f0> │ │ │ │ ldr r8, [pc, #40] @ 38620 <__cxa_atexit@plt+0x2b800> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 38624 <__cxa_atexit@plt+0x2b804> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b ca53ac <__cxa_atexit@plt+0xc9858c> │ │ │ │ + b 1687dcc <__cxa_atexit@plt+0x167afac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, ip, #208, 30 @ 0x340 │ │ │ │ - tsteq sp, #44, 20 @ 0x2c000 │ │ │ │ - rscseq sl, ip, #244 @ 0xf4 │ │ │ │ + rscseq r8, ip, #208, 30 @ 0x340 │ │ │ │ + tsteq sp, #60, 20 @ 0x3c000 │ │ │ │ + rscseq r9, ip, #244 @ 0xf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 38684 <__cxa_atexit@plt+0x2b864> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3867c <__cxa_atexit@plt+0x2b85c> │ │ │ │ ldr r8, [pc, #48] @ 3868c <__cxa_atexit@plt+0x2b86c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #44] @ 38690 <__cxa_atexit@plt+0x2b870> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ 38694 <__cxa_atexit@plt+0x2b874> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r8, ip, #192, 24 @ 0xc000 │ │ │ │ - rscseq sl, ip, #172 @ 0xac │ │ │ │ - tsteq sp, #192, 18 @ 0x300000 │ │ │ │ - rscseq sl, ip, #148 @ 0x94 │ │ │ │ + rscseq r7, ip, #192, 24 @ 0xc000 │ │ │ │ + rscseq r9, ip, #172 @ 0xac │ │ │ │ + tsteq sp, #208, 18 @ 0x340000 │ │ │ │ + rscseq r9, ip, #148 @ 0x94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 386f4 <__cxa_atexit@plt+0x2b8d4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 386ec <__cxa_atexit@plt+0x2b8cc> │ │ │ │ ldr r8, [pc, #48] @ 386fc <__cxa_atexit@plt+0x2b8dc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #44] @ 38700 <__cxa_atexit@plt+0x2b8e0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ 38704 <__cxa_atexit@plt+0x2b8e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbcseq sl, pc, #20, 10 @ 0x5000000 │ │ │ │ - rscseq sl, ip, #96 @ 0x60 │ │ │ │ - tsteq sp, #80, 18 @ 0x140000 │ │ │ │ + sbcseq sl, pc, #84, 6 @ 0x50000001 │ │ │ │ + rscseq r9, ip, #96 @ 0x60 │ │ │ │ + tsteq sp, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 38720 <__cxa_atexit@plt+0x2b900> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ - sbcseq sl, pc, #196, 12 @ 0xc400000 │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ + sbcseq sl, pc, #4, 10 @ 0x1000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 3873c <__cxa_atexit@plt+0x2b91c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ - sbcseq sl, pc, #180, 12 @ 0xb400000 │ │ │ │ - rscseq sl, ip, #112, 2 │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ + sbcseq sl, pc, #244, 8 @ 0xf4000000 │ │ │ │ + rscseq r9, ip, #112, 2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 38790 <__cxa_atexit@plt+0x2b970> │ │ │ │ ldr r2, [pc, #52] @ 38798 <__cxa_atexit@plt+0x2b978> │ │ │ │ @@ -44635,17 +44635,17 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1a8d0 <__cxa_atexit@plt+0xdab0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq sp, #4, 18 @ 0x10000 │ │ │ │ - tsteq sp, #220, 18 @ 0x370000 │ │ │ │ - rscseq sl, ip, #16, 2 │ │ │ │ + tsteq sp, #20, 18 @ 0x50000 │ │ │ │ + tsteq sp, #236, 18 @ 0x3b0000 │ │ │ │ + rscseq r9, ip, #16, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #156] @ 38854 <__cxa_atexit@plt+0x2ba34> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 3880c <__cxa_atexit@plt+0x2b9ec> │ │ │ │ @@ -44683,19 +44683,19 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 1a010 <__cxa_atexit@plt+0xd1f0> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - rscseq r9, ip, #88, 4 @ 0x80000005 │ │ │ │ + rscseq r8, ip, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - tsteq sp, #68, 16 @ 0x440000 │ │ │ │ - tsteq sp, #40, 18 @ 0xa0000 │ │ │ │ - rscseq sl, ip, #72 @ 0x48 │ │ │ │ + tsteq sp, #84, 16 @ 0x540000 │ │ │ │ + tsteq sp, #56, 18 @ 0xe0000 │ │ │ │ + rscseq r9, ip, #72 @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #128] @ 3890c <__cxa_atexit@plt+0x2baec> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -44729,18 +44729,18 @@ │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ ldr r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rscseq r9, ip, #172, 2 @ 0x2b │ │ │ │ - tsteq sp, #148, 14 @ 0x2500000 │ │ │ │ - tsteq sp, #120, 16 @ 0x780000 │ │ │ │ - rscseq r9, ip, #148, 30 @ 0x250 │ │ │ │ + rscseq r8, ip, #172, 2 @ 0x2b │ │ │ │ + tsteq sp, #164, 14 @ 0x2900000 │ │ │ │ + tsteq sp, #136, 16 @ 0x880000 │ │ │ │ + rscseq r8, ip, #148, 30 @ 0x250 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3896c <__cxa_atexit@plt+0x2bb4c> │ │ │ │ ldr r3, [pc, #56] @ 38978 <__cxa_atexit@plt+0x2bb58> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -44755,18 +44755,18 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #2 │ │ │ │ b 1a010 <__cxa_atexit@plt+0xd1f0> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r9, ip, #40, 2 │ │ │ │ - tsteq sp, #28, 14 @ 0x700000 │ │ │ │ - tsteq sp, #0, 16 │ │ │ │ - rscseq r9, ip, #44, 30 @ 0xb0 │ │ │ │ + rscseq r8, ip, #40, 2 │ │ │ │ + tsteq sp, #44, 14 @ 0xb00000 │ │ │ │ + tsteq sp, #16, 16 @ 0x100000 │ │ │ │ + rscseq r8, ip, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #160] @ 38a3c <__cxa_atexit@plt+0x2bc1c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 389f0 <__cxa_atexit@plt+0x2bbd0> │ │ │ │ @@ -44805,19 +44805,19 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 300cc <__cxa_atexit@plt+0x232ac> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - rscseq r9, ip, #156 @ 0x9c │ │ │ │ - tsteq sp, #104, 12 @ 0x6800000 │ │ │ │ - tsteq sp, #76, 14 @ 0x1300000 │ │ │ │ - tsteq sp, #88, 14 @ 0x1600000 │ │ │ │ - rscseq r9, ip, #96, 28 @ 0x600 │ │ │ │ + rscseq r8, ip, #156 @ 0x9c │ │ │ │ + tsteq sp, #120, 12 @ 0x7800000 │ │ │ │ + tsteq sp, #92, 14 @ 0x1700000 │ │ │ │ + tsteq sp, #104, 14 @ 0x1a00000 │ │ │ │ + rscseq r8, ip, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #116] @ 38ae8 <__cxa_atexit@plt+0x2bcc8> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -44847,19 +44847,19 @@ │ │ │ │ b 300cc <__cxa_atexit@plt+0x232ac> │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ ldr r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rscseq r8, ip, #244, 30 @ 0x3d0 │ │ │ │ - tsteq sp, #192, 10 @ 0x30000000 │ │ │ │ - tsteq sp, #164, 12 @ 0xa400000 │ │ │ │ - tsteq sp, #176, 12 @ 0xb000000 │ │ │ │ - rscseq r9, ip, #184, 26 @ 0x2e00 │ │ │ │ + rscseq r7, ip, #244, 30 @ 0x3d0 │ │ │ │ + tsteq sp, #208, 10 @ 0x34000000 │ │ │ │ + tsteq sp, #180, 12 @ 0xb400000 │ │ │ │ + tsteq sp, #192, 12 @ 0xc000000 │ │ │ │ + rscseq r8, ip, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 38b4c <__cxa_atexit@plt+0x2bd2c> │ │ │ │ ldr r3, [pc, #60] @ 38b58 <__cxa_atexit@plt+0x2bd38> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -44874,19 +44874,19 @@ │ │ │ │ add r9, r2, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ add sl, r3, #2 │ │ │ │ b 300cc <__cxa_atexit@plt+0x232ac> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - rscseq r8, ip, #128, 30 @ 0x200 │ │ │ │ - tsteq sp, #76, 10 @ 0x13000000 │ │ │ │ - tsteq sp, #48, 12 @ 0x3000000 │ │ │ │ - tsteq sp, #60, 12 @ 0x3c00000 │ │ │ │ - rscseq r9, ip, #36, 26 @ 0x900 │ │ │ │ + rscseq r7, ip, #128, 30 @ 0x200 │ │ │ │ + tsteq sp, #92, 10 @ 0x17000000 │ │ │ │ + tsteq sp, #64, 12 @ 0x4000000 │ │ │ │ + tsteq sp, #76, 12 @ 0x4c00000 │ │ │ │ + rscseq r8, ip, #36, 26 @ 0x900 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 38c10 <__cxa_atexit@plt+0x2bdf0> │ │ │ │ ldr r3, [pc, #160] @ 38c2c <__cxa_atexit@plt+0x2be0c> │ │ │ │ @@ -44926,21 +44926,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - tsteq sp, #8, 10 @ 0x2000000 │ │ │ │ - tsteq sp, #136, 8 @ 0x88000000 │ │ │ │ - tsteq sp, #108, 10 @ 0x1b000000 │ │ │ │ - rscseq r9, ip, #80, 24 @ 0x5000 │ │ │ │ + tsteq sp, #24, 10 @ 0x6000000 │ │ │ │ + tsteq sp, #152, 8 @ 0x98000000 │ │ │ │ + tsteq sp, #124, 10 @ 0x1f000000 │ │ │ │ + rscseq r8, ip, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 38ca8 <__cxa_atexit@plt+0x2be88> │ │ │ │ @@ -44960,20 +44960,20 @@ │ │ │ │ ldr r3, [pc, #36] @ 38cc0 <__cxa_atexit@plt+0x2bea0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ b 220d0 <__cxa_atexit@plt+0x152b0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq sp, #0, 8 │ │ │ │ - tsteq sp, #80, 8 @ 0x50000000 │ │ │ │ - tsteq sp, #196, 8 @ 0xc4000000 │ │ │ │ - rscseq r9, ip, #192, 22 @ 0x30000 │ │ │ │ + tsteq sp, #16, 8 @ 0x10000000 │ │ │ │ + tsteq sp, #96, 8 @ 0x60000000 │ │ │ │ + tsteq sp, #212, 8 @ 0xd4000000 │ │ │ │ + rscseq r8, ip, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #140] @ 38d64 <__cxa_atexit@plt+0x2bf44> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r2, #8]! │ │ │ │ @@ -45007,17 +45007,17 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 34428 <__cxa_atexit@plt+0x27608> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - tsteq sp, #52, 6 @ 0xd0000000 │ │ │ │ - tsteq sp, #24, 8 @ 0x18000000 │ │ │ │ - rscseq r9, ip, #16, 22 @ 0x4000 │ │ │ │ + tsteq sp, #68, 6 @ 0x10000001 │ │ │ │ + tsteq sp, #40, 8 @ 0x28000000 │ │ │ │ + rscseq r8, ip, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #92] @ 38df0 <__cxa_atexit@plt+0x2bfd0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -45041,17 +45041,17 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 34428 <__cxa_atexit@plt+0x27608> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq sp, #168, 4 @ 0x8000000a │ │ │ │ - tsteq sp, #132, 6 @ 0x10000002 │ │ │ │ - rscseq r9, ip, #136, 20 @ 0x88000 │ │ │ │ + tsteq sp, #184, 4 @ 0x8000000b │ │ │ │ + tsteq sp, #148, 6 @ 0x50000002 │ │ │ │ + rscseq r8, ip, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 38e38 <__cxa_atexit@plt+0x2c018> │ │ │ │ ldr r3, [pc, #40] @ 38e44 <__cxa_atexit@plt+0x2c024> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -45061,17 +45061,17 @@ │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ b 34428 <__cxa_atexit@plt+0x27608> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #84, 4 @ 0x40000005 │ │ │ │ - tsteq sp, #56, 6 @ 0xe0000000 │ │ │ │ - rscseq r9, ip, #40, 20 @ 0x28000 │ │ │ │ + tsteq sp, #100, 4 @ 0x40000006 │ │ │ │ + tsteq sp, #72, 6 @ 0x20000001 │ │ │ │ + rscseq r8, ip, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 38ea4 <__cxa_atexit@plt+0x2c084> │ │ │ │ ldr r2, [pc, #60] @ 38eac <__cxa_atexit@plt+0x2c08c> │ │ │ │ @@ -45088,17 +45088,17 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1a8d0 <__cxa_atexit@plt+0xdab0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq sp, #248, 2 @ 0x3e │ │ │ │ - tsteq sp, #200, 4 @ 0x8000000c │ │ │ │ - rscseq r9, ip, #192, 18 @ 0x300000 │ │ │ │ + tsteq sp, #8, 4 @ 0x80000000 │ │ │ │ + tsteq sp, #216, 4 @ 0x8000000d │ │ │ │ + rscseq r8, ip, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #152] @ 38f64 <__cxa_atexit@plt+0x2c144> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ @@ -45135,18 +45135,18 @@ │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r3, #8]! │ │ │ │ ldr r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - tsteq sp, #68, 2 │ │ │ │ - tsteq sp, #36, 4 @ 0x40000002 │ │ │ │ - tsteq sp, #240, 2 @ 0x3c │ │ │ │ - rscseq r9, ip, #0, 18 │ │ │ │ + tsteq sp, #84, 2 │ │ │ │ + tsteq sp, #52, 4 @ 0x40000003 │ │ │ │ + tsteq sp, #0, 4 │ │ │ │ + rscseq r8, ip, #0, 18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #108] @ 39004 <__cxa_atexit@plt+0x2c1e4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -45174,18 +45174,18 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 300cc <__cxa_atexit@plt+0x232ac> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq sp, #156 @ 0x9c │ │ │ │ - tsteq sp, #124, 2 │ │ │ │ - tsteq sp, #72, 2 │ │ │ │ - rscseq r9, ip, #100, 16 @ 0x640000 │ │ │ │ + tsteq sp, #172 @ 0xac │ │ │ │ + tsteq sp, #140, 2 @ 0x23 │ │ │ │ + tsteq sp, #88, 2 │ │ │ │ + rscseq r8, ip, #100, 16 @ 0x640000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 39060 <__cxa_atexit@plt+0x2c240> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #8]! │ │ │ │ @@ -45199,62 +45199,62 @@ │ │ │ │ ldr r3, [pc, #28] @ 39074 <__cxa_atexit@plt+0x2c254> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 300cc <__cxa_atexit@plt+0x232ac> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #52 @ 0x34 │ │ │ │ - tsteq sp, #20, 2 │ │ │ │ - tsteq sp, #224 @ 0xe0 │ │ │ │ + tsteq sp, #68 @ 0x44 │ │ │ │ + tsteq sp, #36, 2 │ │ │ │ + tsteq sp, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 39090 <__cxa_atexit@plt+0x2c270> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ - sbcseq r9, pc, #5056 @ 0x13c0 │ │ │ │ - rscseq r8, ip, #176, 4 │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ + sbcseq r9, pc, #146432 @ 0x23c00 │ │ │ │ + rscseq r7, ip, #176, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 390cc <__cxa_atexit@plt+0x2c2ac> │ │ │ │ ldr r3, [pc, #32] @ 390d4 <__cxa_atexit@plt+0x2c2b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 390d8 <__cxa_atexit@plt+0x2c2b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b dc8798 <__cxa_atexit@plt+0xdbb978> │ │ │ │ + b 1662e44 <__cxa_atexit@plt+0x1656024> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq sp, #84, 30 @ 0x150 │ │ │ │ - rscseq r8, ip, #104, 4 @ 0x80000006 │ │ │ │ + tsteq sp, #100, 30 @ 0x190 │ │ │ │ + rscseq r7, ip, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 39104 <__cxa_atexit@plt+0x2c2e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq r8, ip, #60, 4 @ 0xc0000003 │ │ │ │ + rscseq r7, ip, #60, 4 @ 0xc0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3912c <__cxa_atexit@plt+0x2c30c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbef8 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + b 3dc150 <__cxa_atexit@plt+0x3cf330> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -45278,17 +45278,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 391b4 <__cxa_atexit@plt+0x2c394> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq sp, #232, 28 @ 0xe80 │ │ │ │ - tsteq sp, #220, 28 @ 0xdc0 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq sp, #248, 28 @ 0xf80 │ │ │ │ + tsteq sp, #236, 28 @ 0xec0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -45309,19 +45309,19 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 39230 <__cxa_atexit@plt+0x2c410> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq sp, #104, 28 @ 0x680 │ │ │ │ - tsteq sp, #100, 28 @ 0x640 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq sp, #120, 28 @ 0x780 │ │ │ │ + tsteq sp, #116, 28 @ 0x740 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rscseq r9, ip, #16, 12 @ 0x1000000 │ │ │ │ + rscseq r8, ip, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3928c <__cxa_atexit@plt+0x2c46c> │ │ │ │ ldr r2, [pc, #60] @ 39294 <__cxa_atexit@plt+0x2c474> │ │ │ │ @@ -45338,17 +45338,17 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1a8d0 <__cxa_atexit@plt+0xdab0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq sp, #16, 28 @ 0x100 │ │ │ │ - tsteq sp, #224, 28 @ 0xe00 │ │ │ │ - rscseq r9, ip, #168, 10 @ 0x2a000000 │ │ │ │ + tsteq sp, #32, 28 @ 0x200 │ │ │ │ + tsteq sp, #240, 28 @ 0xf00 │ │ │ │ + rscseq r8, ip, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #136] @ 3933c <__cxa_atexit@plt+0x2c51c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ @@ -45381,17 +45381,17 @@ │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r3, #8]! │ │ │ │ ldr r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - tsteq sp, #92, 26 @ 0x1700 │ │ │ │ - tsteq sp, #64, 28 @ 0x400 │ │ │ │ - rscseq r9, ip, #252, 8 @ 0xfc000000 │ │ │ │ + tsteq sp, #108, 26 @ 0x1b00 │ │ │ │ + tsteq sp, #80, 28 @ 0x500 │ │ │ │ + rscseq r8, ip, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #100] @ 393d0 <__cxa_atexit@plt+0x2c5b0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -45417,17 +45417,17 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 20108 <__cxa_atexit@plt+0x132e8> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq sp, #208, 24 @ 0xd000 │ │ │ │ - tsteq sp, #168, 26 @ 0x2a00 │ │ │ │ - rscseq r9, ip, #108, 8 @ 0x6c000000 │ │ │ │ + tsteq sp, #224, 24 @ 0xe000 │ │ │ │ + tsteq sp, #184, 26 @ 0x2e00 │ │ │ │ + rscseq r8, ip, #108, 8 @ 0x6c000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 39418 <__cxa_atexit@plt+0x2c5f8> │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldr r3, [pc, #36] @ 39424 <__cxa_atexit@plt+0x2c604> │ │ │ │ @@ -45437,24 +45437,24 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ b 20108 <__cxa_atexit@plt+0x132e8> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #112, 24 @ 0x7000 │ │ │ │ - tsteq sp, #84, 26 @ 0x1500 │ │ │ │ + tsteq sp, #128, 24 @ 0x8000 │ │ │ │ + tsteq sp, #100, 26 @ 0x1900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 39444 <__cxa_atexit@plt+0x2c624> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ - sbcseq r9, pc, #2539520 @ 0x26c000 │ │ │ │ - rscseq r9, ip, #204, 6 @ 0x30000003 │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ + sbcseq r9, pc, #57409536 @ 0x36c0000 │ │ │ │ + rscseq r8, ip, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 39498 <__cxa_atexit@plt+0x2c678> │ │ │ │ ldr r2, [pc, #52] @ 394a0 <__cxa_atexit@plt+0x2c680> │ │ │ │ @@ -45469,17 +45469,17 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1a8d0 <__cxa_atexit@plt+0xdab0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq sp, #252, 22 @ 0x3f000 │ │ │ │ - tsteq sp, #212, 24 @ 0xd400 │ │ │ │ - rscseq r9, ip, #108, 6 @ 0xb0000001 │ │ │ │ + tsteq sp, #12, 24 @ 0xc00 │ │ │ │ + tsteq sp, #228, 24 @ 0xe400 │ │ │ │ + rscseq r8, ip, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #172] @ 3956c <__cxa_atexit@plt+0x2c74c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ @@ -45521,19 +45521,19 @@ │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ ldr r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - rscseq r8, ip, #124, 10 @ 0x1f000000 │ │ │ │ - tsteq sp, #64, 22 @ 0x10000 │ │ │ │ - tsteq sp, #36, 24 @ 0x2400 │ │ │ │ - tsteq sp, #240, 22 @ 0x3c000 │ │ │ │ - rscseq r9, ip, #148, 4 @ 0x40000009 │ │ │ │ + rscseq r7, ip, #124, 10 @ 0x1f000000 │ │ │ │ + tsteq sp, #80, 22 @ 0x14000 │ │ │ │ + tsteq sp, #52, 24 @ 0x3400 │ │ │ │ + tsteq sp, #0, 24 │ │ │ │ + rscseq r8, ip, #148, 4 @ 0x40000009 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #108] @ 39610 <__cxa_atexit@plt+0x2c7f0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -45561,19 +45561,19 @@ │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r3, #1 │ │ │ │ b 317e4 <__cxa_atexit@plt+0x249c4> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rscseq r8, ip, #204, 8 @ 0xcc000000 │ │ │ │ - tsteq sp, #144, 20 @ 0x90000 │ │ │ │ - tsteq sp, #116, 22 @ 0x1d000 │ │ │ │ - tsteq sp, #64, 22 @ 0x10000 │ │ │ │ - rscseq r9, ip, #244, 2 @ 0x3d │ │ │ │ + rscseq r7, ip, #204, 8 @ 0xcc000000 │ │ │ │ + tsteq sp, #160, 20 @ 0xa0000 │ │ │ │ + tsteq sp, #132, 22 @ 0x21000 │ │ │ │ + tsteq sp, #80, 22 @ 0x14000 │ │ │ │ + rscseq r8, ip, #244, 2 @ 0x3d │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 39674 <__cxa_atexit@plt+0x2c854> │ │ │ │ ldr r3, [pc, #60] @ 39680 <__cxa_atexit@plt+0x2c860> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -45588,33 +45588,33 @@ │ │ │ │ add r9, r2, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ add sl, r3, #1 │ │ │ │ b 317e4 <__cxa_atexit@plt+0x249c4> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - rscseq r8, ip, #96, 8 @ 0x60000000 │ │ │ │ - tsteq sp, #36, 20 @ 0x24000 │ │ │ │ - tsteq sp, #8, 22 @ 0x2000 │ │ │ │ - tsteq sp, #212, 20 @ 0xd4000 │ │ │ │ + rscseq r7, ip, #96, 8 @ 0x60000000 │ │ │ │ + tsteq sp, #52, 20 @ 0x34000 │ │ │ │ + tsteq sp, #24, 22 @ 0x6000 │ │ │ │ + tsteq sp, #228, 20 @ 0xe4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 396a8 <__cxa_atexit@plt+0x2c888> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ - sbcseq r9, pc, #14417920 @ 0xdc0000 │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ + sbcseq r9, pc, #499122176 @ 0x1dc00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 396c4 <__cxa_atexit@plt+0x2c8a4> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ - sbcseq r9, pc, #7077888 @ 0x6c0000 │ │ │ │ - rscseq r9, ip, #28, 2 │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ + sbcseq r9, pc, #381681664 @ 0x16c00000 │ │ │ │ + rscseq r8, ip, #28, 2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 39720 <__cxa_atexit@plt+0x2c900> │ │ │ │ ldr r2, [pc, #60] @ 39728 <__cxa_atexit@plt+0x2c908> │ │ │ │ @@ -45631,17 +45631,17 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1a8d0 <__cxa_atexit@plt+0xdab0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq sp, #124, 18 @ 0x1f0000 │ │ │ │ - tsteq sp, #76, 20 @ 0x4c000 │ │ │ │ - rscseq r9, ip, #180 @ 0xb4 │ │ │ │ + tsteq sp, #140, 18 @ 0x230000 │ │ │ │ + tsteq sp, #92, 20 @ 0x5c000 │ │ │ │ + rscseq r8, ip, #180 @ 0xb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #144] @ 397d8 <__cxa_atexit@plt+0x2c9b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 39798 <__cxa_atexit@plt+0x2c978> │ │ │ │ @@ -45677,17 +45677,17 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 1a010 <__cxa_atexit@plt+0xd1f0> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - tsteq sp, #192, 16 @ 0xc00000 │ │ │ │ - tsteq sp, #156, 18 @ 0x270000 │ │ │ │ - rscseq r8, ip, #252, 30 @ 0x3f0 │ │ │ │ + tsteq sp, #208, 16 @ 0xd00000 │ │ │ │ + tsteq sp, #172, 18 @ 0x2b0000 │ │ │ │ + rscseq r7, ip, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #108] @ 39878 <__cxa_atexit@plt+0x2ca58> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -45716,17 +45716,17 @@ │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r3, #8]! │ │ │ │ ldr r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq sp, #40, 16 @ 0x280000 │ │ │ │ - tsteq sp, #4, 18 @ 0x10000 │ │ │ │ - rscseq r8, ip, #96, 30 @ 0x180 │ │ │ │ + tsteq sp, #56, 16 @ 0x380000 │ │ │ │ + tsteq sp, #20, 18 @ 0x50000 │ │ │ │ + rscseq r7, ip, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 398d0 <__cxa_atexit@plt+0x2cab0> │ │ │ │ ldr r3, [pc, #52] @ 398dc <__cxa_atexit@plt+0x2cabc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -45740,17 +45740,17 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1a010 <__cxa_atexit@plt+0xd1f0> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq sp, #192, 14 @ 0x3000000 │ │ │ │ - tsteq sp, #152, 16 @ 0x980000 │ │ │ │ - rscseq r8, ip, #0, 30 │ │ │ │ + tsteq sp, #208, 14 @ 0x3400000 │ │ │ │ + tsteq sp, #168, 16 @ 0xa80000 │ │ │ │ + rscseq r7, ip, #0, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #128] @ 3997c <__cxa_atexit@plt+0x2cb5c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 3994c <__cxa_atexit@plt+0x2cb2c> │ │ │ │ @@ -45781,17 +45781,17 @@ │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ b 321b8 <__cxa_atexit@plt+0x25398> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - tsteq sp, #20, 14 @ 0x500000 │ │ │ │ - tsteq sp, #248, 14 @ 0x3e00000 │ │ │ │ - rscseq r8, ip, #92, 28 @ 0x5c0 │ │ │ │ + tsteq sp, #36, 14 @ 0x900000 │ │ │ │ + tsteq sp, #8, 16 @ 0x80000 │ │ │ │ + rscseq r7, ip, #92, 28 @ 0x5c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #96] @ 39a0c <__cxa_atexit@plt+0x2cbec> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -45816,17 +45816,17 @@ │ │ │ │ b 321b8 <__cxa_atexit@plt+0x25398> │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ ldr r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq sp, #144, 12 @ 0x9000000 │ │ │ │ - tsteq sp, #116, 14 @ 0x1d00000 │ │ │ │ - rscseq r8, ip, #208, 26 @ 0x3400 │ │ │ │ + tsteq sp, #160, 12 @ 0xa000000 │ │ │ │ + tsteq sp, #132, 14 @ 0x2100000 │ │ │ │ + rscseq r7, ip, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 39a50 <__cxa_atexit@plt+0x2cc30> │ │ │ │ ldr r3, [pc, #36] @ 39a5c <__cxa_atexit@plt+0x2cc3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -45835,24 +45835,24 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ b 321b8 <__cxa_atexit@plt+0x25398> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #56, 12 @ 0x3800000 │ │ │ │ - tsteq sp, #28, 14 @ 0x700000 │ │ │ │ + tsteq sp, #72, 12 @ 0x4800000 │ │ │ │ + tsteq sp, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 39a7c <__cxa_atexit@plt+0x2cc5c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ - sbcseq r9, pc, #-1946157055 @ 0x8c000001 │ │ │ │ - rscseq r8, ip, #24, 26 @ 0x600 │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ + sbcseq r9, pc, #-1073741784 @ 0xc0000028 │ │ │ │ + rscseq r7, ip, #24, 26 @ 0x600 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 39ad8 <__cxa_atexit@plt+0x2ccb8> │ │ │ │ ldr r2, [pc, #60] @ 39ae0 <__cxa_atexit@plt+0x2ccc0> │ │ │ │ @@ -45869,17 +45869,17 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1a8d0 <__cxa_atexit@plt+0xdab0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq sp, #196, 10 @ 0x31000000 │ │ │ │ - tsteq sp, #148, 12 @ 0x9400000 │ │ │ │ - rscseq r8, ip, #176, 24 @ 0xb000 │ │ │ │ + tsteq sp, #212, 10 @ 0x35000000 │ │ │ │ + tsteq sp, #164, 12 @ 0xa400000 │ │ │ │ + rscseq r7, ip, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #152] @ 39b98 <__cxa_atexit@plt+0x2cd78> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ @@ -45916,18 +45916,18 @@ │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r3, #8]! │ │ │ │ ldr r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - tsteq sp, #16, 10 @ 0x4000000 │ │ │ │ - tsteq sp, #240, 10 @ 0x3c000000 │ │ │ │ - tsteq sp, #188, 8 @ 0xbc000000 │ │ │ │ - rscseq r8, ip, #240, 22 @ 0x3c000 │ │ │ │ + tsteq sp, #32, 10 @ 0x8000000 │ │ │ │ + tsteq sp, #0, 12 │ │ │ │ + tsteq sp, #204, 8 @ 0xcc000000 │ │ │ │ + rscseq r7, ip, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #108] @ 39c38 <__cxa_atexit@plt+0x2ce18> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -45955,18 +45955,18 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 220d0 <__cxa_atexit@plt+0x152b0> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq sp, #104, 8 @ 0x68000000 │ │ │ │ - tsteq sp, #72, 10 @ 0x12000000 │ │ │ │ - tsteq sp, #20, 8 @ 0x14000000 │ │ │ │ - rscseq r8, ip, #84, 22 @ 0x15000 │ │ │ │ + tsteq sp, #120, 8 @ 0x78000000 │ │ │ │ + tsteq sp, #88, 10 @ 0x16000000 │ │ │ │ + tsteq sp, #36, 8 @ 0x24000000 │ │ │ │ + rscseq r7, ip, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 39c94 <__cxa_atexit@plt+0x2ce74> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #8]! │ │ │ │ @@ -45980,25 +45980,25 @@ │ │ │ │ ldr r3, [pc, #28] @ 39ca8 <__cxa_atexit@plt+0x2ce88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 220d0 <__cxa_atexit@plt+0x152b0> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #0, 8 │ │ │ │ - tsteq sp, #224, 8 @ 0xe0000000 │ │ │ │ - tsteq sp, #172, 6 @ 0xb0000002 │ │ │ │ + tsteq sp, #16, 8 @ 0x10000000 │ │ │ │ + tsteq sp, #240, 8 @ 0xf0000000 │ │ │ │ + tsteq sp, #188, 6 @ 0xf0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 39cc4 <__cxa_atexit@plt+0x2cea4> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ - sbcseq r9, pc, #-1073741818 @ 0xc0000006 │ │ │ │ - rscseq r8, ip, #160, 20 @ 0xa0000 │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ + sbcseq r8, pc, #364 @ 0x16c │ │ │ │ + rscseq r7, ip, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 39d18 <__cxa_atexit@plt+0x2cef8> │ │ │ │ ldr r2, [pc, #52] @ 39d20 <__cxa_atexit@plt+0x2cf00> │ │ │ │ @@ -46013,17 +46013,17 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1a8d0 <__cxa_atexit@plt+0xdab0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq sp, #124, 6 @ 0xf0000001 │ │ │ │ - tsteq sp, #84, 8 @ 0x54000000 │ │ │ │ - rscseq r8, ip, #64, 20 @ 0x40000 │ │ │ │ + tsteq sp, #140, 6 @ 0x30000002 │ │ │ │ + tsteq sp, #100, 8 @ 0x64000000 │ │ │ │ + rscseq r7, ip, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #156] @ 39ddc <__cxa_atexit@plt+0x2cfbc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 39d94 <__cxa_atexit@plt+0x2cf74> │ │ │ │ @@ -46061,19 +46061,19 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 1a010 <__cxa_atexit@plt+0xd1f0> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - rscseq r7, ip, #220, 26 @ 0x3700 │ │ │ │ + rscseq r6, ip, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - tsteq sp, #188, 4 @ 0xc000000b │ │ │ │ - tsteq sp, #160, 6 @ 0x80000002 │ │ │ │ - rscseq r8, ip, #120, 18 @ 0x1e0000 │ │ │ │ + tsteq sp, #204, 4 @ 0xc000000c │ │ │ │ + tsteq sp, #176, 6 @ 0xc0000002 │ │ │ │ + rscseq r7, ip, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #128] @ 39e94 <__cxa_atexit@plt+0x2d074> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -46107,18 +46107,18 @@ │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ ldr r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rscseq r7, ip, #48, 26 @ 0xc00 │ │ │ │ - tsteq sp, #12, 4 @ 0xc0000000 │ │ │ │ - tsteq sp, #240, 4 │ │ │ │ - rscseq r8, ip, #196, 16 @ 0xc40000 │ │ │ │ + rscseq r6, ip, #48, 26 @ 0xc00 │ │ │ │ + tsteq sp, #28, 4 @ 0xc0000001 │ │ │ │ + tsteq sp, #0, 6 │ │ │ │ + rscseq r7, ip, #196, 16 @ 0xc40000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 39ef4 <__cxa_atexit@plt+0x2d0d4> │ │ │ │ ldr r3, [pc, #56] @ 39f00 <__cxa_atexit@plt+0x2d0e0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -46133,18 +46133,18 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #2 │ │ │ │ b 1a010 <__cxa_atexit@plt+0xd1f0> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r7, ip, #172, 24 @ 0xac00 │ │ │ │ - tsteq sp, #148, 2 @ 0x25 │ │ │ │ - tsteq sp, #120, 4 @ 0x80000007 │ │ │ │ - rscseq r8, ip, #92, 16 @ 0x5c0000 │ │ │ │ + rscseq r6, ip, #172, 24 @ 0xac00 │ │ │ │ + tsteq sp, #164, 2 @ 0x29 │ │ │ │ + tsteq sp, #136, 4 @ 0x80000008 │ │ │ │ + rscseq r7, ip, #92, 16 @ 0x5c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #128] @ 39fa4 <__cxa_atexit@plt+0x2d184> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 39f74 <__cxa_atexit@plt+0x2d154> │ │ │ │ @@ -46175,17 +46175,17 @@ │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ b 335c0 <__cxa_atexit@plt+0x267a0> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - tsteq sp, #236 @ 0xec │ │ │ │ - tsteq sp, #208, 2 @ 0x34 │ │ │ │ - rscseq r8, ip, #184, 14 @ 0x2e00000 │ │ │ │ + tsteq sp, #252 @ 0xfc │ │ │ │ + tsteq sp, #224, 2 @ 0x38 │ │ │ │ + rscseq r7, ip, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #96] @ 3a034 <__cxa_atexit@plt+0x2d214> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -46210,17 +46210,17 @@ │ │ │ │ b 335c0 <__cxa_atexit@plt+0x267a0> │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ ldr r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq sp, #104 @ 0x68 │ │ │ │ - tsteq sp, #76, 2 │ │ │ │ - rscseq r8, ip, #44, 14 @ 0xb00000 │ │ │ │ + tsteq sp, #120 @ 0x78 │ │ │ │ + tsteq sp, #92, 2 │ │ │ │ + rscseq r7, ip, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3a078 <__cxa_atexit@plt+0x2d258> │ │ │ │ ldr r3, [pc, #36] @ 3a084 <__cxa_atexit@plt+0x2d264> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -46229,16 +46229,16 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ b 335c0 <__cxa_atexit@plt+0x267a0> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #16 │ │ │ │ - tsteq sp, #244 @ 0xf4 │ │ │ │ + tsteq sp, #32 │ │ │ │ + tsteq sp, #4, 2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3a0d0 <__cxa_atexit@plt+0x2d2b0> │ │ │ │ ldr r3, [pc, #52] @ 3a0e0 <__cxa_atexit@plt+0x2d2c0> │ │ │ │ @@ -46247,77 +46247,77 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #40] @ 3a0e8 <__cxa_atexit@plt+0x2d2c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #32] @ 3a0ec <__cxa_atexit@plt+0x2d2cc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fbfb8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + b 3dc210 <__cxa_atexit@plt+0x3cf3f0> │ │ │ │ ldr r7, [pc, #24] @ 3a0f0 <__cxa_atexit@plt+0x2d2d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r8, ip, #144, 12 @ 0x9000000 │ │ │ │ - tsteq sp, #184 @ 0xb8 │ │ │ │ - tsteq sp, #184 @ 0xb8 │ │ │ │ - rscseq r8, ip, #112, 16 @ 0x700000 │ │ │ │ - rscseq r8, ip, #56, 16 @ 0x380000 │ │ │ │ + rscseq r7, ip, #144, 12 @ 0x9000000 │ │ │ │ + tsteq sp, #200 @ 0xc8 │ │ │ │ + tsteq sp, #200 @ 0xc8 │ │ │ │ + rscseq r7, ip, #112, 16 @ 0x700000 │ │ │ │ + rscseq r7, ip, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 3a124 <__cxa_atexit@plt+0x2d304> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 3a128 <__cxa_atexit@plt+0x2d308> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 3fbfc0 <__cxa_atexit@plt+0x3ef1a0> │ │ │ │ + b 3dc218 <__cxa_atexit@plt+0x3cf3f8> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq sp, #148 @ 0x94 │ │ │ │ - rscseq r8, ip, #236, 14 @ 0x3b00000 │ │ │ │ + tsteq sp, #164 @ 0xa4 │ │ │ │ + rscseq r7, ip, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 3a164 <__cxa_atexit@plt+0x2d344> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #32] @ 3a168 <__cxa_atexit@plt+0x2d348> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #28] @ 3a16c <__cxa_atexit@plt+0x2d34c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ add r9, r1, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b c9e2c8 <__cxa_atexit@plt+0xc914a8> │ │ │ │ + b 1680ce8 <__cxa_atexit@plt+0x1673ec8> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r7, ip, #92, 20 @ 0x5c000 │ │ │ │ - rscseq r8, ip, #156, 10 @ 0x27000000 │ │ │ │ - rscseq r8, ip, #152, 14 @ 0x2600000 │ │ │ │ + rscseq r6, ip, #92, 20 @ 0x5c000 │ │ │ │ + rscseq r7, ip, #156, 10 @ 0x27000000 │ │ │ │ + rscseq r7, ip, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a190 <__cxa_atexit@plt+0x2d370> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b c9ec40 <__cxa_atexit@plt+0xc91e20> │ │ │ │ + b 1681660 <__cxa_atexit@plt+0x1674840> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq r8, ip, #80, 14 @ 0x1400000 │ │ │ │ + rscseq r7, ip, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3a1c0 <__cxa_atexit@plt+0x2d3a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 3a1b8 <__cxa_atexit@plt+0x2d398> │ │ │ │ b 3a1d0 <__cxa_atexit@plt+0x2d3b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r8, ip, #32, 14 @ 0x800000 │ │ │ │ + rscseq r7, ip, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3a284 <__cxa_atexit@plt+0x2d464> │ │ │ │ cmp r3, #3 │ │ │ │ bne 3a2ec <__cxa_atexit@plt+0x2d4cc> │ │ │ │ @@ -46521,26 +46521,26 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r1, r0, r4, lsr #13 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ @ instruction: 0xffffedc8 │ │ │ │ andeq r1, r0, r0, lsr #8 │ │ │ │ andeq r0, r0, r8, lsl pc │ │ │ │ @ instruction: 0xffffefa4 │ │ │ │ andeq r0, r0, ip, asr pc │ │ │ │ @@ -46552,15 +46552,15 @@ │ │ │ │ andeq r0, r0, ip, lsr r8 │ │ │ │ andeq r0, r0, r4, lsr r6 │ │ │ │ @ instruction: 0xfffff724 │ │ │ │ andeq r0, r0, r4, ror r6 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ @ instruction: 0xfffff900 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - rscseq r8, ip, #252, 2 @ 0x3f │ │ │ │ + rscseq r7, ip, #252, 2 @ 0x3f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -46581,18 +46581,18 @@ │ │ │ │ beq 3a5f0 <__cxa_atexit@plt+0x2d7d0> │ │ │ │ b 3a61c <__cxa_atexit@plt+0x2d7fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff6f4 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r8, ip, #124, 2 │ │ │ │ + rscseq r7, ip, #124, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #340] @ 3a77c <__cxa_atexit@plt+0x2d95c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ @@ -46664,38 +46664,38 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #76] @ 3a790 <__cxa_atexit@plt+0x2d970> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #40] @ 3a78c <__cxa_atexit@plt+0x2d96c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ @ instruction: 0xfffff63c │ │ │ │ - tsteq sp, #220, 18 @ 0x370000 │ │ │ │ - rscseq r6, ip, #36, 24 @ 0x2400 │ │ │ │ - tsteq sp, #56, 18 @ 0xe0000 │ │ │ │ + tsteq sp, #236, 18 @ 0x3b0000 │ │ │ │ + rscseq r5, ip, #36, 24 @ 0x2400 │ │ │ │ + tsteq sp, #72, 18 @ 0x120000 │ │ │ │ @ instruction: 0xffffc054 │ │ │ │ - rscseq r7, ip, #68, 6 @ 0x10000001 │ │ │ │ + rscseq r6, ip, #68, 6 @ 0x10000001 │ │ │ │ @ instruction: 0xffffb560 │ │ │ │ @ instruction: 0xffffb790 │ │ │ │ - tsteq sp, #132, 18 @ 0x210000 │ │ │ │ - tsteq sp, #96, 20 @ 0x60000 │ │ │ │ - rscseq r7, ip, #204, 30 @ 0x330 │ │ │ │ + tsteq sp, #148, 18 @ 0x250000 │ │ │ │ + tsteq sp, #112, 20 @ 0x70000 │ │ │ │ + rscseq r6, ip, #204, 30 @ 0x330 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3a844 <__cxa_atexit@plt+0x2da24> │ │ │ │ @@ -46730,46 +46730,46 @@ │ │ │ │ mov r5, r1 │ │ │ │ b 18938 <__cxa_atexit@plt+0xbb18> │ │ │ │ ldr r3, [pc, #64] @ 3a88c <__cxa_atexit@plt+0x2da6c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ mov r1, #8 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 3a888 <__cxa_atexit@plt+0x2da68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, lr │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffff500 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - rscseq r6, ip, #28, 22 @ 0x7000 │ │ │ │ + rscseq r5, ip, #28, 22 @ 0x7000 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xffffb42c │ │ │ │ @ instruction: 0xffffb65c │ │ │ │ - tsteq sp, #80, 16 @ 0x500000 │ │ │ │ - tsteq sp, #44, 18 @ 0xb0000 │ │ │ │ - rscseq r7, ip, #188, 28 @ 0xbc0 │ │ │ │ + tsteq sp, #96, 16 @ 0x600000 │ │ │ │ + tsteq sp, #60, 18 @ 0xf0000 │ │ │ │ + rscseq r6, ip, #188, 28 @ 0xbc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3a8cc <__cxa_atexit@plt+0x2daac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 3a8d0 <__cxa_atexit@plt+0x2dab0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b e70754 <__cxa_atexit@plt+0xe63934> │ │ │ │ + b c02884 <__cxa_atexit@plt+0xbf5a64> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq sp, #116, 16 @ 0x740000 │ │ │ │ - rscseq r7, ip, #192, 4 │ │ │ │ + tsteq sp, #132, 16 @ 0x840000 │ │ │ │ + rscseq r6, ip, #192, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r5 │ │ │ │ add r5, r5, #4 │ │ │ │ sub r3, r7, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -46787,17 +46787,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #8] @ 3a93c <__cxa_atexit@plt+0x2db1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r7, ip, #104, 4 @ 0x80000006 │ │ │ │ - tsteq sp, #104, 14 @ 0x1a00000 │ │ │ │ - rscseq r7, ip, #148, 28 @ 0x940 │ │ │ │ + rscseq r6, ip, #104, 4 @ 0x80000006 │ │ │ │ + tsteq sp, #120, 14 @ 0x1e00000 │ │ │ │ + rscseq r6, ip, #148, 28 @ 0x940 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -46818,18 +46818,18 @@ │ │ │ │ beq 3a9a4 <__cxa_atexit@plt+0x2db84> │ │ │ │ b 3a9d0 <__cxa_atexit@plt+0x2dbb0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff0f8 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r7, ip, #20, 28 @ 0x140 │ │ │ │ + rscseq r6, ip, #20, 28 @ 0x140 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #156] @ 3aa78 <__cxa_atexit@plt+0x2dc58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ @@ -46858,53 +46858,53 @@ │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r3, [pc, #56] @ 3aa8c <__cxa_atexit@plt+0x2dc6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfc8 <__cxa_atexit@plt+0x3ef1a8> │ │ │ │ + b 3dc220 <__cxa_atexit@plt+0x3cf400> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3aa80 <__cxa_atexit@plt+0x2dc60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffbca4 │ │ │ │ - rscseq r6, ip, #252, 30 @ 0x3f0 │ │ │ │ + rscseq r5, ip, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq sp, #68, 12 @ 0x4400000 │ │ │ │ - tsteq sp, #88, 14 @ 0x1600000 │ │ │ │ - rscseq r7, ip, #56, 26 @ 0xe00 │ │ │ │ + tsteq sp, #84, 12 @ 0x5400000 │ │ │ │ + tsteq sp, #104, 14 @ 0x1a00000 │ │ │ │ + rscseq r6, ip, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 3aac4 <__cxa_atexit@plt+0x2dca4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r3, [pc, #12] @ 3aac8 <__cxa_atexit@plt+0x2dca8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfc8 <__cxa_atexit@plt+0x3ef1a8> │ │ │ │ + b 3dc220 <__cxa_atexit@plt+0x3cf400> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq sp, #240, 12 @ 0xf000000 │ │ │ │ - rscseq r7, ip, #236, 24 @ 0xec00 │ │ │ │ + tsteq sp, #0, 14 │ │ │ │ + rscseq r6, ip, #236, 24 @ 0xec00 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3aaec <__cxa_atexit@plt+0x2dccc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1ff4fe8 <__cxa_atexit@plt+0x1fe81c8> │ │ │ │ + b 1ff4ed0 <__cxa_atexit@plt+0x1fe80b0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq r7, ip, #184, 24 @ 0xb800 │ │ │ │ + rscseq r6, ip, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp ip, r6 │ │ │ │ bcc 3aba4 <__cxa_atexit@plt+0x2dd84> │ │ │ │ @@ -46943,32 +46943,32 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ sub sl, r6, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 18938 <__cxa_atexit@plt+0xbb18> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r7, [pc, #24] @ 3abdc <__cxa_atexit@plt+0x2ddbc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffef74 │ │ │ │ - tsteq sp, #176, 10 @ 0x2c000000 │ │ │ │ - rscseq r6, ip, #196, 14 @ 0x3100000 │ │ │ │ + tsteq sp, #192, 10 @ 0x30000000 │ │ │ │ + rscseq r5, ip, #196, 14 @ 0x3100000 │ │ │ │ @ instruction: 0xffffb0d0 │ │ │ │ @ instruction: 0xffffb300 │ │ │ │ - tsteq sp, #244, 8 @ 0xf4000000 │ │ │ │ - tsteq sp, #204, 10 @ 0x33000000 │ │ │ │ - rscseq r7, ip, #24, 24 @ 0x1800 │ │ │ │ + tsteq sp, #4, 10 @ 0x1000000 │ │ │ │ + tsteq sp, #220, 10 @ 0x37000000 │ │ │ │ + rscseq r6, ip, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -46989,18 +46989,18 @@ │ │ │ │ beq 3ac50 <__cxa_atexit@plt+0x2de30> │ │ │ │ b 3ac7c <__cxa_atexit@plt+0x2de5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffea94 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r7, ip, #152, 22 @ 0x26000 │ │ │ │ + rscseq r6, ip, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #352] @ 3ade8 <__cxa_atexit@plt+0x2dfc8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ @@ -47075,38 +47075,38 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #76] @ 3adfc <__cxa_atexit@plt+0x2dfdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ mov r1, #8 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #40] @ 3adf8 <__cxa_atexit@plt+0x2dfd8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, lr │ │ │ │ bx r1 │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ @ instruction: 0xffffe9dc │ │ │ │ - tsteq sp, #124, 6 @ 0xf0000001 │ │ │ │ - rscseq r6, ip, #184, 10 @ 0x2e000000 │ │ │ │ - tsteq sp, #204, 4 @ 0xc000000c │ │ │ │ + tsteq sp, #140, 6 @ 0x30000002 │ │ │ │ + rscseq r5, ip, #184, 10 @ 0x2e000000 │ │ │ │ + tsteq sp, #220, 4 @ 0xc000000d │ │ │ │ @ instruction: 0xffffb9f4 │ │ │ │ - rscseq r6, ip, #216, 24 @ 0xd800 │ │ │ │ + rscseq r5, ip, #216, 24 @ 0xd800 │ │ │ │ @ instruction: 0xffffaef8 │ │ │ │ @ instruction: 0xffffb128 │ │ │ │ - tsteq sp, #28, 6 @ 0x70000000 │ │ │ │ - tsteq sp, #244, 6 @ 0xd0000003 │ │ │ │ - rscseq r7, ip, #220, 18 @ 0x370000 │ │ │ │ + tsteq sp, #44, 6 @ 0xb0000000 │ │ │ │ + tsteq sp, #4, 8 @ 0x4000000 │ │ │ │ + rscseq r6, ip, #220, 18 @ 0x370000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3aec0 <__cxa_atexit@plt+0x2e0a0> │ │ │ │ @@ -47145,46 +47145,46 @@ │ │ │ │ mov r5, r0 │ │ │ │ b 18938 <__cxa_atexit@plt+0xbb18> │ │ │ │ ldr r3, [pc, #64] @ 3af08 <__cxa_atexit@plt+0x2e0e8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 3af04 <__cxa_atexit@plt+0x2e0e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe894 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rscseq r6, ip, #160, 8 @ 0xa0000000 │ │ │ │ + rscseq r5, ip, #160, 8 @ 0xa0000000 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xffffadb4 │ │ │ │ @ instruction: 0xffffafe4 │ │ │ │ - tsteq sp, #216, 2 @ 0x36 │ │ │ │ - tsteq sp, #176, 4 │ │ │ │ - rscseq r7, ip, #64, 16 @ 0x400000 │ │ │ │ + tsteq sp, #232, 2 @ 0x3a │ │ │ │ + tsteq sp, #192, 4 │ │ │ │ + rscseq r6, ip, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3af48 <__cxa_atexit@plt+0x2e128> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 3af4c <__cxa_atexit@plt+0x2e12c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b e70754 <__cxa_atexit@plt+0xe63934> │ │ │ │ + b c02884 <__cxa_atexit@plt+0xbf5a64> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq sp, #248, 2 @ 0x3e │ │ │ │ - rscseq r6, ip, #68, 24 @ 0x4400 │ │ │ │ + tsteq sp, #8, 4 @ 0x80000000 │ │ │ │ + rscseq r5, ip, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r5 │ │ │ │ add r5, r5, #4 │ │ │ │ sub r3, r7, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -47202,17 +47202,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #8] @ 3afb8 <__cxa_atexit@plt+0x2e198> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r6, ip, #236, 22 @ 0x3b000 │ │ │ │ - tsteq sp, #236 @ 0xec │ │ │ │ - rscseq r7, ip, #140, 14 @ 0x2300000 │ │ │ │ + rscseq r5, ip, #236, 22 @ 0x3b000 │ │ │ │ + tsteq sp, #252 @ 0xfc │ │ │ │ + rscseq r6, ip, #140, 14 @ 0x2300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -47233,18 +47233,18 @@ │ │ │ │ beq 3b020 <__cxa_atexit@plt+0x2e200> │ │ │ │ b 3b04c <__cxa_atexit@plt+0x2e22c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe6a8 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r7, ip, #12, 14 @ 0x300000 │ │ │ │ + rscseq r6, ip, #12, 14 @ 0x300000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #396] @ 3b1e4 <__cxa_atexit@plt+0x2e3c4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r2, #12]! │ │ │ │ @@ -47345,25 +47345,25 @@ │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ @ instruction: 0xffffc220 │ │ │ │ @ instruction: 0xffffbf0c │ │ │ │ - tsteq sp, #144, 30 @ 0x240 │ │ │ │ - rscseq r6, ip, #188, 2 @ 0x2f │ │ │ │ - rscseq r6, ip, #216, 18 @ 0x360000 │ │ │ │ - tsteq sp, #220, 28 @ 0xdc0 │ │ │ │ + tsteq sp, #160, 30 @ 0x280 │ │ │ │ + rscseq r5, ip, #188, 2 @ 0x2f │ │ │ │ + rscseq r5, ip, #216, 18 @ 0x360000 │ │ │ │ + tsteq sp, #236, 28 @ 0xec0 │ │ │ │ @ instruction: 0xffffb624 │ │ │ │ - rscseq r6, ip, #244, 16 @ 0xf40000 │ │ │ │ + rscseq r5, ip, #244, 16 @ 0xf40000 │ │ │ │ @ instruction: 0xffffab14 │ │ │ │ @ instruction: 0xffffad44 │ │ │ │ - tsteq sp, #56, 30 @ 0xe0 │ │ │ │ - tsteq sp, #16 │ │ │ │ - rscseq r6, ip, #76, 18 @ 0x130000 │ │ │ │ + tsteq sp, #72, 30 @ 0x120 │ │ │ │ + tsteq sp, #32 │ │ │ │ + rscseq r5, ip, #76, 18 @ 0x130000 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #248] @ 3b330 <__cxa_atexit@plt+0x2e510> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r5 │ │ │ │ @@ -47427,29 +47427,29 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ @ instruction: 0xffffbd88 │ │ │ │ @ instruction: 0xffffc08c │ │ │ │ - rscseq r6, ip, #108 @ 0x6c │ │ │ │ - rscseq r6, ip, #120, 16 @ 0x780000 │ │ │ │ + rscseq r5, ip, #108 @ 0x6c │ │ │ │ + rscseq r5, ip, #120, 16 @ 0x780000 │ │ │ │ @ instruction: 0xffffa99c │ │ │ │ @ instruction: 0xffffabcc │ │ │ │ - tsteq sp, #192, 26 @ 0x3000 │ │ │ │ - tsteq sp, #152, 28 @ 0x980 │ │ │ │ + tsteq sp, #208, 26 @ 0x3400 │ │ │ │ + tsteq sp, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 3b370 <__cxa_atexit@plt+0x2e550> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #36, 26 @ 0x900 │ │ │ │ - rscseq r7, ip, #196, 8 @ 0xc4000000 │ │ │ │ + tsteq sp, #52, 26 @ 0xd00 │ │ │ │ + rscseq r6, ip, #196, 8 @ 0xc4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -47470,18 +47470,18 @@ │ │ │ │ beq 3b3d4 <__cxa_atexit@plt+0x2e5b4> │ │ │ │ b 3b400 <__cxa_atexit@plt+0x2e5e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe090 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r7, ip, #68, 8 @ 0x44000000 │ │ │ │ + rscseq r6, ip, #68, 8 @ 0x44000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #324] @ 3b550 <__cxa_atexit@plt+0x2e730> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ @@ -47549,37 +47549,37 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #72] @ 3b560 <__cxa_atexit@plt+0x2e740> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, #32] @ 3b55c <__cxa_atexit@plt+0x2e73c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ @ instruction: 0xffffdfe0 │ │ │ │ - tsteq sp, #0, 24 │ │ │ │ - rscseq r5, ip, #76, 28 @ 0x4c0 │ │ │ │ - tsteq sp, #100, 22 @ 0x19000 │ │ │ │ + tsteq sp, #16, 24 @ 0x1000 │ │ │ │ + rscseq r4, ip, #76, 28 @ 0x4c0 │ │ │ │ + tsteq sp, #116, 22 @ 0x1d000 │ │ │ │ @ instruction: 0xffffb270 │ │ │ │ - rscseq r6, ip, #112, 10 @ 0x1c000000 │ │ │ │ + rscseq r5, ip, #112, 10 @ 0x1c000000 │ │ │ │ @ instruction: 0xffffa790 │ │ │ │ @ instruction: 0xffffa9c0 │ │ │ │ - tsteq sp, #180, 22 @ 0x2d000 │ │ │ │ - tsteq sp, #140, 24 @ 0x8c00 │ │ │ │ - rscseq r7, ip, #172, 4 @ 0xc000000a │ │ │ │ + tsteq sp, #196, 22 @ 0x31000 │ │ │ │ + tsteq sp, #156, 24 @ 0x9c00 │ │ │ │ + rscseq r6, ip, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 3b608 <__cxa_atexit@plt+0x2e7e8> │ │ │ │ @@ -47611,32 +47611,32 @@ │ │ │ │ mov r5, r1 │ │ │ │ b 18938 <__cxa_atexit@plt+0xbb18> │ │ │ │ ldr r3, [pc, #60] @ 3b64c <__cxa_atexit@plt+0x2e82c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, #20] @ 3b648 <__cxa_atexit@plt+0x2e828> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffdeb0 │ │ │ │ - rscseq r5, ip, #84, 26 @ 0x1500 │ │ │ │ + rscseq r4, ip, #84, 26 @ 0x1500 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0xffffa66c │ │ │ │ @ instruction: 0xffffa89c │ │ │ │ - tsteq sp, #144, 20 @ 0x90000 │ │ │ │ - tsteq sp, #104, 22 @ 0x1a000 │ │ │ │ - rscseq r7, ip, #8, 4 @ 0x80000000 │ │ │ │ + tsteq sp, #160, 20 @ 0xa0000 │ │ │ │ + tsteq sp, #120, 22 @ 0x1e000 │ │ │ │ + rscseq r6, ip, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -47656,18 +47656,18 @@ │ │ │ │ beq 3b6bc <__cxa_atexit@plt+0x2e89c> │ │ │ │ b 3b6e8 <__cxa_atexit@plt+0x2e8c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffd9f0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r7, ip, #140, 2 @ 0x23 │ │ │ │ + rscseq r6, ip, #140, 2 @ 0x23 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #356] @ 3b858 <__cxa_atexit@plt+0x2ea38> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ mov r3, r5 │ │ │ │ @@ -47743,38 +47743,38 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #76] @ 3b86c <__cxa_atexit@plt+0x2ea4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, #36] @ 3b868 <__cxa_atexit@plt+0x2ea48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r1 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r1 │ │ │ │ @ instruction: 0xffffdae4 │ │ │ │ @ instruction: 0xffffd938 │ │ │ │ - tsteq sp, #16, 18 @ 0x40000 │ │ │ │ - rscseq r5, ip, #68, 22 @ 0x11000 │ │ │ │ - tsteq sp, #92, 16 @ 0x5c0000 │ │ │ │ + tsteq sp, #32, 18 @ 0x80000 │ │ │ │ + rscseq r4, ip, #68, 22 @ 0x11000 │ │ │ │ + tsteq sp, #108, 16 @ 0x6c0000 │ │ │ │ @ instruction: 0xffffaf88 │ │ │ │ - rscseq r6, ip, #104, 4 @ 0x80000006 │ │ │ │ + rscseq r5, ip, #104, 4 @ 0x80000006 │ │ │ │ @ instruction: 0xffffa488 │ │ │ │ @ instruction: 0xffffa6b8 │ │ │ │ - tsteq sp, #172, 16 @ 0xac0000 │ │ │ │ - tsteq sp, #132, 18 @ 0x210000 │ │ │ │ - rscseq r6, ip, #204, 30 @ 0x330 │ │ │ │ + tsteq sp, #188, 16 @ 0xbc0000 │ │ │ │ + tsteq sp, #148, 18 @ 0x250000 │ │ │ │ + rscseq r5, ip, #204, 30 @ 0x330 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 3b934 <__cxa_atexit@plt+0x2eb14> │ │ │ │ @@ -47814,33 +47814,33 @@ │ │ │ │ mov r5, r1 │ │ │ │ b 18938 <__cxa_atexit@plt+0xbb18> │ │ │ │ ldr r3, [pc, #64] @ 3b97c <__cxa_atexit@plt+0x2eb5c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, #24] @ 3b978 <__cxa_atexit@plt+0x2eb58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd7ec │ │ │ │ @ instruction: 0xffffd988 │ │ │ │ - rscseq r5, ip, #40, 20 @ 0x28000 │ │ │ │ + rscseq r4, ip, #40, 20 @ 0x28000 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xffffa340 │ │ │ │ @ instruction: 0xffffa570 │ │ │ │ - tsteq sp, #100, 14 @ 0x1900000 │ │ │ │ - tsteq sp, #60, 16 @ 0x3c0000 │ │ │ │ - rscseq r6, ip, #68, 30 @ 0x110 │ │ │ │ + tsteq sp, #116, 14 @ 0x1d00000 │ │ │ │ + tsteq sp, #76, 16 @ 0x4c0000 │ │ │ │ + rscseq r5, ip, #68, 30 @ 0x110 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -47867,18 +47867,18 @@ │ │ │ │ beq 3ba08 <__cxa_atexit@plt+0x2ebe8> │ │ │ │ b 3ba34 <__cxa_atexit@plt+0x2ec14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffcd50 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rscseq r6, ip, #172, 28 @ 0xac0 │ │ │ │ + rscseq r5, ip, #172, 28 @ 0xac0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #244] @ 3bb34 <__cxa_atexit@plt+0x2ed14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ @@ -47936,23 +47936,23 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #32] @ 3bb44 <__cxa_atexit@plt+0x2ed24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xffffcc84 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - tsteq sp, #200, 10 @ 0x32000000 │ │ │ │ - tsteq sp, #88, 10 @ 0x16000000 │ │ │ │ + tsteq sp, #216, 10 @ 0x36000000 │ │ │ │ + tsteq sp, #104, 10 @ 0x1a000000 │ │ │ │ @ instruction: 0xffffac40 │ │ │ │ - rscseq r5, ip, #100, 30 @ 0x190 │ │ │ │ - rscseq r6, ip, #132, 26 @ 0x2100 │ │ │ │ + rscseq r4, ip, #100, 30 @ 0x190 │ │ │ │ + rscseq r5, ip, #132, 26 @ 0x2100 │ │ │ │ andeq r0, r0, r6, lsl #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3bbbc <__cxa_atexit@plt+0x2ed9c> │ │ │ │ @@ -47976,19 +47976,19 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 3bbdc <__cxa_atexit@plt+0x2edbc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xffffcba8 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - rscseq r6, ip, #244, 24 @ 0xf400 │ │ │ │ + rscseq r5, ip, #244, 24 @ 0xf400 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #356] @ 3bd5c <__cxa_atexit@plt+0x2ef3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ @@ -48064,38 +48064,38 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #76] @ 3bd70 <__cxa_atexit@plt+0x2ef50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #40] @ 3bd6c <__cxa_atexit@plt+0x2ef4c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r1 │ │ │ │ @ instruction: 0xffffcaf0 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ - tsteq sp, #252, 6 @ 0xf0000003 │ │ │ │ - rscseq r5, ip, #68, 12 @ 0x4400000 │ │ │ │ - tsteq sp, #88, 6 @ 0x60000001 │ │ │ │ + tsteq sp, #12, 8 @ 0xc000000 │ │ │ │ + rscseq r4, ip, #68, 12 @ 0x4400000 │ │ │ │ + tsteq sp, #104, 6 @ 0xa0000001 │ │ │ │ @ instruction: 0xffffaa88 │ │ │ │ - rscseq r5, ip, #100, 26 @ 0x1900 │ │ │ │ + rscseq r4, ip, #100, 26 @ 0x1900 │ │ │ │ @ instruction: 0xffff9f80 │ │ │ │ @ instruction: 0xffffa1b0 │ │ │ │ - tsteq sp, #164, 6 @ 0x90000002 │ │ │ │ - tsteq sp, #128, 8 @ 0x80000000 │ │ │ │ - rscseq r6, ip, #56, 22 @ 0xe000 │ │ │ │ + tsteq sp, #180, 6 @ 0xd0000002 │ │ │ │ + tsteq sp, #144, 8 @ 0x90000000 │ │ │ │ + rscseq r5, ip, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp ip, r6 │ │ │ │ bcc 3be3c <__cxa_atexit@plt+0x2f01c> │ │ │ │ @@ -48136,33 +48136,33 @@ │ │ │ │ mov r5, r0 │ │ │ │ b 18938 <__cxa_atexit@plt+0xbb18> │ │ │ │ ldr r3, [pc, #64] @ 3be84 <__cxa_atexit@plt+0x2f064> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 3be80 <__cxa_atexit@plt+0x2f060> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffc998 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - rscseq r5, ip, #36, 10 @ 0x9000000 │ │ │ │ + rscseq r4, ip, #36, 10 @ 0x9000000 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xffff9e34 │ │ │ │ @ instruction: 0xffffa064 │ │ │ │ - tsteq sp, #88, 4 @ 0x80000005 │ │ │ │ - tsteq sp, #52, 6 @ 0xd0000000 │ │ │ │ - rscseq r6, ip, #8, 20 @ 0x8000 │ │ │ │ + tsteq sp, #104, 4 @ 0x80000006 │ │ │ │ + tsteq sp, #68, 6 @ 0x10000001 │ │ │ │ + rscseq r5, ip, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #248] @ 3bfa8 <__cxa_atexit@plt+0x2f188> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -48212,33 +48212,33 @@ │ │ │ │ ldr r9, [sp] │ │ │ │ b 18938 <__cxa_atexit@plt+0xbb18> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r2, #8 │ │ │ │ ldr r7, [pc, #28] @ 3bfb4 <__cxa_atexit@plt+0x2f194> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r8, [sp] │ │ │ │ mov r9, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ @ instruction: 0xffffcc80 │ │ │ │ @ instruction: 0xffffcf58 │ │ │ │ - rscseq r5, ip, #240, 6 @ 0xc0000003 │ │ │ │ + rscseq r4, ip, #240, 6 @ 0xc0000003 │ │ │ │ @ instruction: 0xffff9d0c │ │ │ │ @ instruction: 0xffff9f3c │ │ │ │ - tsteq sp, #48, 2 │ │ │ │ - tsteq sp, #8, 4 @ 0x80000000 │ │ │ │ - rscseq r6, ip, #216, 16 @ 0xd80000 │ │ │ │ + tsteq sp, #64, 2 │ │ │ │ + tsteq sp, #24, 4 @ 0x80000001 │ │ │ │ + rscseq r5, ip, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r9, r6 │ │ │ │ bcc 3c088 <__cxa_atexit@plt+0x2f268> │ │ │ │ @@ -48280,32 +48280,32 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ sub sl, r6, #2 │ │ │ │ mov r5, r3 │ │ │ │ ldr r9, [sp] │ │ │ │ b 18938 <__cxa_atexit@plt+0xbb18> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r7, [pc, #24] @ 3c0c0 <__cxa_atexit@plt+0x2f2a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r8, [sp] │ │ │ │ mov r9, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffcb64 │ │ │ │ @ instruction: 0xffffce3c │ │ │ │ - rscseq r5, ip, #224, 4 │ │ │ │ + rscseq r4, ip, #224, 4 │ │ │ │ @ instruction: 0xffff9bf0 │ │ │ │ @ instruction: 0xffff9e20 │ │ │ │ - tsteq sp, #20 │ │ │ │ - tsteq sp, #236 @ 0xec │ │ │ │ - rscseq r6, ip, #104, 16 @ 0x680000 │ │ │ │ + tsteq sp, #36 @ 0x24 │ │ │ │ + tsteq sp, #252 @ 0xfc │ │ │ │ + rscseq r5, ip, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3c11c <__cxa_atexit@plt+0x2f2fc> │ │ │ │ ldr r3, [pc, #52] @ 3c12c <__cxa_atexit@plt+0x2f30c> │ │ │ │ @@ -48314,41 +48314,41 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #40] @ 3c134 <__cxa_atexit@plt+0x2f314> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #32] @ 3c138 <__cxa_atexit@plt+0x2f318> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fbfb8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + b 3dc210 <__cxa_atexit@plt+0x3cf3f0> │ │ │ │ ldr r7, [pc, #24] @ 3c13c <__cxa_atexit@plt+0x2f31c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe004 │ │ │ │ - rscseq r6, ip, #68, 12 @ 0x4400000 │ │ │ │ - tsteq sp, #108 @ 0x6c │ │ │ │ - tsteq sp, #108 @ 0x6c │ │ │ │ - rscseq r6, ip, #36, 16 @ 0x240000 │ │ │ │ + rscseq r5, ip, #68, 12 @ 0x4400000 │ │ │ │ + tsteq sp, #124 @ 0x7c │ │ │ │ + tsteq sp, #124 @ 0x7c │ │ │ │ + rscseq r5, ip, #36, 16 @ 0x240000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #8] @ 3c15c <__cxa_atexit@plt+0x2f33c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbfd0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ - rscseq r6, ip, #244, 14 @ 0x3d00000 │ │ │ │ - rscseq r6, ip, #252, 14 @ 0x3f00000 │ │ │ │ + b 3dc228 <__cxa_atexit@plt+0x3cf408> │ │ │ │ + rscseq r5, ip, #244, 14 @ 0x3d00000 │ │ │ │ + rscseq r5, ip, #252, 14 @ 0x3f00000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #8] @ 3c180 <__cxa_atexit@plt+0x2f360> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbfd0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ - rscseq r6, ip, #208, 14 @ 0x3400000 │ │ │ │ + b 3dc228 <__cxa_atexit@plt+0x3cf408> │ │ │ │ + rscseq r5, ip, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -48361,16 +48361,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3c1d8 <__cxa_atexit@plt+0x2f3b8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #248, 30 @ 0x3e0 │ │ │ │ - rscseq r6, ip, #188, 14 @ 0x2f00000 │ │ │ │ + tsteq sp, #8 │ │ │ │ + rscseq r5, ip, #188, 14 @ 0x2f00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -48383,16 +48383,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3c230 <__cxa_atexit@plt+0x2f410> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #140, 30 @ 0x230 │ │ │ │ - rscseq r6, ip, #104, 14 @ 0x1a00000 │ │ │ │ + tsteq sp, #156, 30 @ 0x270 │ │ │ │ + rscseq r5, ip, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -48405,16 +48405,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3c288 <__cxa_atexit@plt+0x2f468> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #68, 30 @ 0x110 │ │ │ │ - rscseq r6, ip, #20, 14 @ 0x500000 │ │ │ │ + tsteq sp, #84, 30 @ 0x150 │ │ │ │ + rscseq r5, ip, #20, 14 @ 0x500000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -48427,16 +48427,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3c2e0 <__cxa_atexit@plt+0x2f4c0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #224, 28 @ 0xe00 │ │ │ │ - rscseq r6, ip, #192, 12 @ 0xc000000 │ │ │ │ + tsteq sp, #240, 28 @ 0xf00 │ │ │ │ + rscseq r5, ip, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -48449,16 +48449,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3c338 <__cxa_atexit@plt+0x2f518> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #140, 28 @ 0x8c0 │ │ │ │ - rscseq r6, ip, #108, 12 @ 0x6c00000 │ │ │ │ + tsteq sp, #156, 28 @ 0x9c0 │ │ │ │ + rscseq r5, ip, #108, 12 @ 0x6c00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -48471,16 +48471,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3c390 <__cxa_atexit@plt+0x2f570> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #40, 28 @ 0x280 │ │ │ │ - rscseq r6, ip, #24, 12 @ 0x1800000 │ │ │ │ + tsteq sp, #56, 28 @ 0x380 │ │ │ │ + rscseq r5, ip, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -48493,16 +48493,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3c3e8 <__cxa_atexit@plt+0x2f5c8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #204, 26 @ 0x3300 │ │ │ │ - rscseq r6, ip, #196, 10 @ 0x31000000 │ │ │ │ + tsteq sp, #220, 26 @ 0x3700 │ │ │ │ + rscseq r5, ip, #196, 10 @ 0x31000000 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -48523,59 +48523,59 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3c460 <__cxa_atexit@plt+0x2f640> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #68, 26 @ 0x1100 │ │ │ │ - rscseq r6, ip, #80, 10 @ 0x14000000 │ │ │ │ - sbcseq r6, pc, #618496 @ 0x97000 │ │ │ │ + tsteq sp, #84, 26 @ 0x1500 │ │ │ │ + rscseq r5, ip, #80, 10 @ 0x14000000 │ │ │ │ + sbcseq r6, pc, #14090240 @ 0xd70000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq r6, pc, #712704 @ 0xae000 │ │ │ │ + sbcseq r6, pc, #15597568 @ 0xee0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq r6, pc, #806912 @ 0xc5000 │ │ │ │ + sbcseq r6, pc, #81920 @ 0x14000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq r6, pc, #909312 @ 0xde000 │ │ │ │ + sbcseq r6, pc, #491520 @ 0x78000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r3, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq r6, pc, #1044480 @ 0xff000 │ │ │ │ + sbcseq r6, pc, #1032192 @ 0xfc000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r4, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq r6, pc, #26624 @ 0x6800 │ │ │ │ + sbcseq r6, pc, #1474560 @ 0x168000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r5, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq r6, pc, #48, 22 @ 0xc000 │ │ │ │ + sbcseq r6, pc, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r6, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq r6, pc, #80896 @ 0x13c00 │ │ │ │ + sbcseq r6, pc, #2342912 @ 0x23c000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ push {r4, fp, lr} │ │ │ │ add fp, sp, #8 │ │ │ │ @@ -48615,26 +48615,26 @@ │ │ │ │ ldr r3, [ip] │ │ │ │ str r3, [lr] │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ ldr r2, [pc, #20] @ 3c5d8 <__cxa_atexit@plt+0x2f7b8> │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [fp, #-76] @ 0xffffffb4 │ │ │ │ ldr r0, [fp, #-72] @ 0xffffffb8 │ │ │ │ - bl 3fbfd8 <__cxa_atexit@plt+0x3ef1b8> │ │ │ │ - tstpeq sp, #228, 12 @ p-variant is OBSOLETE @ 0xe400000 │ │ │ │ + bl 3dc230 <__cxa_atexit@plt+0x3cf410> │ │ │ │ + tsteq sp, #244, 12 @ 0xf400000 │ │ │ │ @ instruction: 0xffffb58c │ │ │ │ @ instruction: 0xffffb590 │ │ │ │ - rscseq r6, ip, #184, 6 @ 0xe0000002 │ │ │ │ + rscseq r5, ip, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 4cfd8 <__cxa_atexit@plt+0x401b8> │ │ │ │ - rscseq r6, ip, #156, 6 @ 0x70000002 │ │ │ │ + rscseq r5, ip, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -48662,34 +48662,34 @@ │ │ │ │ ldr r7, [pc, #32] @ 3c694 <__cxa_atexit@plt+0x2f874> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - tsteq sp, #72, 22 @ 0x12000 │ │ │ │ - tsteq sp, #252, 18 @ 0x3f0000 │ │ │ │ - tsteq sp, #112, 22 @ 0x1c000 │ │ │ │ - rscseq r6, ip, #48, 6 @ 0xc0000000 │ │ │ │ + tsteq sp, #88, 22 @ 0x16000 │ │ │ │ + tsteq sp, #12, 20 @ 0xc000 │ │ │ │ + tsteq sp, #128, 22 @ 0x20000 │ │ │ │ + rscseq r5, ip, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3c6cc <__cxa_atexit@plt+0x2f8ac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 3c6d4 <__cxa_atexit@plt+0x2f8b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #92, 18 @ 0x170000 │ │ │ │ + tsteq sp, #108, 18 @ 0x1b0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3c73c <__cxa_atexit@plt+0x2f91c> │ │ │ │ @@ -48706,24 +48706,24 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - tsteq sp, #104, 18 @ 0x1a0000 │ │ │ │ + tsteq sp, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3c7bc <__cxa_atexit@plt+0x2f99c> │ │ │ │ @@ -48738,24 +48738,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #240, 16 @ 0xf00000 │ │ │ │ - tsteq sp, #176, 16 @ 0xb00000 │ │ │ │ + tsteq sp, #0, 18 │ │ │ │ + tsteq sp, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3c820 <__cxa_atexit@plt+0x2fa00> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -48763,19 +48763,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 3c82c <__cxa_atexit@plt+0x2fa0c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #20, 16 @ 0x140000 │ │ │ │ - tsteq sp, #120, 16 @ 0x780000 │ │ │ │ + tsteq sp, #36, 16 @ 0x240000 │ │ │ │ + tsteq sp, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3c874 <__cxa_atexit@plt+0x2fa54> │ │ │ │ ldr r2, [pc, #48] @ 3c87c <__cxa_atexit@plt+0x2fa5c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -48784,19 +48784,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq sp, #188, 14 @ 0x2f00000 │ │ │ │ + tsteq sp, #204, 14 @ 0x3300000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3c8e4 <__cxa_atexit@plt+0x2fac4> │ │ │ │ @@ -48812,21 +48812,21 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - tsteq sp, #100, 14 @ 0x1900000 │ │ │ │ + tsteq sp, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3c948 <__cxa_atexit@plt+0x2fb28> │ │ │ │ ldr r2, [pc, #56] @ 3c950 <__cxa_atexit@plt+0x2fb30> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -48837,19 +48837,19 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ sub r2, r5, #16 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq sp, #236, 12 @ 0xec00000 │ │ │ │ + tsteq sp, #252, 12 @ 0xfc00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3c9c4 <__cxa_atexit@plt+0x2fba4> │ │ │ │ @@ -48868,27 +48868,27 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r2, sl} │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - tsteq sp, #140, 12 @ 0x8c00000 │ │ │ │ + tsteq sp, #156, 12 @ 0x9c00000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -48909,15 +48909,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq r5, ip, #96, 30 @ 0x180 │ │ │ │ + rscseq r4, ip, #96, 30 @ 0x180 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -48938,35 +48938,35 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - rscseq r5, ip, #236, 28 @ 0xec0 │ │ │ │ - rscseq r5, ip, #216, 28 @ 0xd80 │ │ │ │ + rscseq r4, ip, #236, 28 @ 0xec0 │ │ │ │ + rscseq r4, ip, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3cb18 <__cxa_atexit@plt+0x2fcf8> │ │ │ │ ldr r9, [pc, #36] @ 3cb20 <__cxa_atexit@plt+0x2fd00> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #32] @ 3cb24 <__cxa_atexit@plt+0x2fd04> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, ip, #184, 28 @ 0xb80 │ │ │ │ - tsteq sp, #16, 10 @ 0x4000000 │ │ │ │ - rscseq r5, ip, #136, 28 @ 0x880 │ │ │ │ + rscseq r4, ip, #184, 28 @ 0xb80 │ │ │ │ + tsteq sp, #32, 10 @ 0x8000000 │ │ │ │ + rscseq r4, ip, #136, 28 @ 0x880 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -48975,25 +48975,25 @@ │ │ │ │ ldr r2, [pc, #52] @ 3cb8c <__cxa_atexit@plt+0x2fd6c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ add r7, r2, #3 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r7, [pc, #24] @ 3cb90 <__cxa_atexit@plt+0x2fd70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - rscseq r5, ip, #84, 28 @ 0x540 │ │ │ │ - rscseq r5, ip, #80, 28 @ 0x500 │ │ │ │ - rscseq r5, ip, #48, 28 @ 0x300 │ │ │ │ + rscseq r4, ip, #84, 28 @ 0x540 │ │ │ │ + rscseq r4, ip, #80, 28 @ 0x500 │ │ │ │ + rscseq r4, ip, #48, 28 @ 0x300 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -49002,25 +49002,25 @@ │ │ │ │ ldr r2, [pc, #52] @ 3cbf8 <__cxa_atexit@plt+0x2fdd8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ add r7, r2, #3 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r7, [pc, #24] @ 3cbfc <__cxa_atexit@plt+0x2fddc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq r5, ip, #232, 26 @ 0x3a00 │ │ │ │ - rscseq r5, ip, #228, 26 @ 0x3900 │ │ │ │ - rscseq r5, ip, #112, 28 @ 0x700 │ │ │ │ + rscseq r4, ip, #232, 26 @ 0x3a00 │ │ │ │ + rscseq r4, ip, #228, 26 @ 0x3900 │ │ │ │ + rscseq r4, ip, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3cc40 <__cxa_atexit@plt+0x2fe20> │ │ │ │ ldr r2, [pc, #40] @ 3cc48 <__cxa_atexit@plt+0x2fe28> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -49031,15 +49031,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b e56e8 <__cxa_atexit@plt+0xd88c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq sp, #232, 6 @ 0xa0000003 │ │ │ │ + tsteq sp, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3cc84 <__cxa_atexit@plt+0x2fe64> │ │ │ │ @@ -49047,17 +49047,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq sp, #72, 10 @ 0x12000000 │ │ │ │ - rscseq r5, ip, #208, 26 @ 0x3400 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq sp, #88, 10 @ 0x16000000 │ │ │ │ + rscseq r4, ip, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3ccd4 <__cxa_atexit@plt+0x2feb4> │ │ │ │ ldr r2, [pc, #40] @ 3ccdc <__cxa_atexit@plt+0x2febc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -49068,15 +49068,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 6e288 <__cxa_atexit@plt+0x61468> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq sp, #84, 6 @ 0x50000001 │ │ │ │ + tsteq sp, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3cd18 <__cxa_atexit@plt+0x2fef8> │ │ │ │ @@ -49084,16 +49084,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq sp, #180, 8 @ 0xb4000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq sp, #196, 8 @ 0xc4000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3cd84 <__cxa_atexit@plt+0x2ff64> │ │ │ │ @@ -49108,24 +49108,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #40, 6 @ 0xa0000000 │ │ │ │ - tsteq sp, #120, 6 @ 0xe0000001 │ │ │ │ + tsteq sp, #56, 6 @ 0xe0000000 │ │ │ │ + tsteq sp, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3cdf4 <__cxa_atexit@plt+0x2ffd4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 3cdfc <__cxa_atexit@plt+0x2ffdc> │ │ │ │ @@ -49136,20 +49136,20 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ 3ce04 <__cxa_atexit@plt+0x2ffe4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #80, 4 │ │ │ │ - tsteq sp, #180, 4 @ 0x4000000b │ │ │ │ - tsteq sp, #160, 4 │ │ │ │ + tsteq sp, #96, 4 │ │ │ │ + tsteq sp, #196, 4 @ 0x4000000c │ │ │ │ + tsteq sp, #176, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3ce64 <__cxa_atexit@plt+0x30044> │ │ │ │ @@ -49164,24 +49164,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #72, 4 @ 0x80000004 │ │ │ │ - tsteq sp, #68, 4 @ 0x40000004 │ │ │ │ + tsteq sp, #88, 4 @ 0x80000005 │ │ │ │ + tsteq sp, #84, 4 @ 0x40000005 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3cefc <__cxa_atexit@plt+0x300dc> │ │ │ │ ldr r3, [pc, #92] @ 3cf04 <__cxa_atexit@plt+0x300e4> │ │ │ │ @@ -49264,27 +49264,27 @@ │ │ │ │ str sl, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ stm r0, {r6, r9, lr} │ │ │ │ str r2, [r6, #28] │ │ │ │ str r1, [r6, #32] │ │ │ │ str lr, [r6, #36] @ 0x24 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq sp, #244 @ 0xf4 │ │ │ │ - tsteq sp, #168 @ 0xa8 │ │ │ │ - tsteq sp, #208 @ 0xd0 │ │ │ │ + tsteq sp, #4, 2 │ │ │ │ + tsteq sp, #184 @ 0xb8 │ │ │ │ + tsteq sp, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3d0ac <__cxa_atexit@plt+0x3028c> │ │ │ │ @@ -49310,22 +49310,22 @@ │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ str sl, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ stm r1, {r3, r9, lr} │ │ │ │ str ip, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq sp, #56 @ 0x38 │ │ │ │ - tsteq sp, #236, 30 @ 0x3b0 │ │ │ │ - tsteq sp, #28 │ │ │ │ - rscseq r5, ip, #84, 18 @ 0x150000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq sp, #72 @ 0x48 │ │ │ │ + tsteq sp, #252, 30 @ 0x3f0 │ │ │ │ + tsteq sp, #44 @ 0x2c │ │ │ │ + rscseq r4, ip, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #44 @ 0x2c │ │ │ │ cmp fp, r8 │ │ │ │ bhi 3d16c <__cxa_atexit@plt+0x3034c> │ │ │ │ ldr lr, [pc, #144] @ 3d174 <__cxa_atexit@plt+0x30354> │ │ │ │ mov r1, r5 │ │ │ │ @@ -49354,39 +49354,39 @@ │ │ │ │ ldr r2, [r2, #15] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-44] @ 0xffffffd4 │ │ │ │ str r0, [r5, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ mov r5, r8 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq sp, #8, 30 │ │ │ │ + tsteq sp, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rscseq r5, ip, #152, 16 @ 0x980000 │ │ │ │ + rscseq r4, ip, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r1, r3, r7} │ │ │ │ ldr r0, [pc, #20] @ 3d1b4 <__cxa_atexit@plt+0x30394> │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rscseq r5, ip, #96, 16 @ 0x600000 │ │ │ │ + rscseq r4, ip, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 3d21c <__cxa_atexit@plt+0x303fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #32] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -49403,98 +49403,98 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str lr, [r5, #24] │ │ │ │ ldr r3, [pc, #16] @ 3d224 <__cxa_atexit@plt+0x30404> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b a4eb8 <__cxa_atexit@plt+0x98098> │ │ │ │ - tsteq sp, #244, 30 @ 0x3d0 │ │ │ │ - tsteq sp, #148, 28 @ 0x940 │ │ │ │ - tsteq sp, #176, 30 @ 0x2c0 │ │ │ │ + tsteq sp, #4 │ │ │ │ + tsteq sp, #164, 28 @ 0xa40 │ │ │ │ + tsteq sp, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3d260 <__cxa_atexit@plt+0x30440> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 3d268 <__cxa_atexit@plt+0x30448> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #200, 26 @ 0x3200 │ │ │ │ + tsteq sp, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3d2a0 <__cxa_atexit@plt+0x30480> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 3d2a8 <__cxa_atexit@plt+0x30488> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #136, 26 @ 0x2200 │ │ │ │ + tsteq sp, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3d2e0 <__cxa_atexit@plt+0x304c0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 3d2e8 <__cxa_atexit@plt+0x304c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #72, 26 @ 0x1200 │ │ │ │ + tsteq sp, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3d320 <__cxa_atexit@plt+0x30500> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 3d328 <__cxa_atexit@plt+0x30508> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #8, 26 @ 0x200 │ │ │ │ + tsteq sp, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3d360 <__cxa_atexit@plt+0x30540> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 3d368 <__cxa_atexit@plt+0x30548> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #200, 24 @ 0xc800 │ │ │ │ + tsteq sp, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3d3d8 <__cxa_atexit@plt+0x305b8> │ │ │ │ @@ -49513,24 +49513,24 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - tsteq sp, #108, 24 @ 0x6c00 │ │ │ │ + tsteq sp, #124, 24 @ 0x7c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -49640,15 +49640,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - rscseq r5, ip, #72, 8 @ 0x48000000 │ │ │ │ + rscseq r4, ip, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #44 @ 0x2c │ │ │ │ cmp fp, r8 │ │ │ │ bhi 3d678 <__cxa_atexit@plt+0x30858> │ │ │ │ ldr lr, [pc, #144] @ 3d680 <__cxa_atexit@plt+0x30860> │ │ │ │ mov r1, r5 │ │ │ │ @@ -49677,39 +49677,39 @@ │ │ │ │ ldr r2, [r2, #15] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-44] @ 0xffffffd4 │ │ │ │ str r0, [r5, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ mov r5, r8 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq sp, #252, 18 @ 0x3f0000 │ │ │ │ + tsteq sp, #12, 20 @ 0xc000 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rscseq r5, ip, #140, 6 @ 0x30000002 │ │ │ │ + rscseq r4, ip, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r1, r3, r7} │ │ │ │ ldr r0, [pc, #20] @ 3d6c0 <__cxa_atexit@plt+0x308a0> │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rscseq r5, ip, #84, 6 @ 0x50000001 │ │ │ │ + rscseq r4, ip, #84, 6 @ 0x50000001 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ @@ -49719,15 +49719,15 @@ │ │ │ │ str r3, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ str lr, [r5, #24] │ │ │ │ ldr r3, [pc, #8] @ 3d70c <__cxa_atexit@plt+0x308ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b a4eb8 <__cxa_atexit@plt+0x98098> │ │ │ │ - tsteq sp, #192, 20 @ 0xc0000 │ │ │ │ + tsteq sp, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3d750 <__cxa_atexit@plt+0x30930> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -49735,19 +49735,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 3d75c <__cxa_atexit@plt+0x3093c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #228, 16 @ 0xe40000 │ │ │ │ - tsteq sp, #72, 18 @ 0x120000 │ │ │ │ + tsteq sp, #244, 16 @ 0xf40000 │ │ │ │ + tsteq sp, #88, 18 @ 0x160000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 3d7d8 <__cxa_atexit@plt+0x309b8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -49769,25 +49769,25 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-12] │ │ │ │ mov r5, sl │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - tsteq sp, #124, 16 @ 0x7c0000 │ │ │ │ - tsteq sp, #104, 16 @ 0x680000 │ │ │ │ + tsteq sp, #140, 16 @ 0x8c0000 │ │ │ │ + tsteq sp, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3d840 <__cxa_atexit@plt+0x30a20> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -49795,25 +49795,25 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 3d84c <__cxa_atexit@plt+0x30a2c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #244, 14 @ 0x3d00000 │ │ │ │ - tsteq sp, #88, 16 @ 0x580000 │ │ │ │ + tsteq sp, #4, 16 @ 0x40000 │ │ │ │ + tsteq sp, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3d8a8 <__cxa_atexit@plt+0x30a88> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -49821,19 +49821,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 3d8b4 <__cxa_atexit@plt+0x30a94> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #140, 14 @ 0x2300000 │ │ │ │ - tsteq sp, #240, 14 @ 0x3c00000 │ │ │ │ + tsteq sp, #156, 14 @ 0x2700000 │ │ │ │ + tsteq sp, #0, 16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 3d930 <__cxa_atexit@plt+0x30b10> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -49855,26 +49855,26 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-12] │ │ │ │ mov r5, sl │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - tsteq sp, #36, 14 @ 0x900000 │ │ │ │ - tsteq sp, #16, 14 @ 0x400000 │ │ │ │ - rscseq r5, ip, #136 @ 0x88 │ │ │ │ + tsteq sp, #52, 14 @ 0xd00000 │ │ │ │ + tsteq sp, #32, 14 @ 0x800000 │ │ │ │ + rscseq r4, ip, #136 @ 0x88 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3d9cc <__cxa_atexit@plt+0x30bac> │ │ │ │ @@ -49899,29 +49899,29 @@ │ │ │ │ b 4dea4 <__cxa_atexit@plt+0x41084> │ │ │ │ b 56a94 <__cxa_atexit@plt+0x49c74> │ │ │ │ b 4db20 <__cxa_atexit@plt+0x40d00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq r5, ip, #8 │ │ │ │ + rscseq r4, ip, #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #12 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3da0c <__cxa_atexit@plt+0x30bec> │ │ │ │ cmp r3, #3 │ │ │ │ bne 3da10 <__cxa_atexit@plt+0x30bf0> │ │ │ │ b 56a94 <__cxa_atexit@plt+0x49c74> │ │ │ │ b 4dea4 <__cxa_atexit@plt+0x41084> │ │ │ │ b 4db20 <__cxa_atexit@plt+0x40d00> │ │ │ │ - rscseq r4, ip, #224, 30 @ 0x380 │ │ │ │ + rscseq r3, ip, #224, 30 @ 0x380 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3da94 <__cxa_atexit@plt+0x30c74> │ │ │ │ ldr r3, [pc, #100] @ 3da9c <__cxa_atexit@plt+0x30c7c> │ │ │ │ @@ -49948,15 +49948,15 @@ │ │ │ │ b 3daac <__cxa_atexit@plt+0x30c8c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rscseq r4, ip, #88, 30 @ 0x160 │ │ │ │ + rscseq r3, ip, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3daf4 <__cxa_atexit@plt+0x30cd4> │ │ │ │ ldr r3, [pc, #72] @ 3db08 <__cxa_atexit@plt+0x30ce8> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ @@ -49971,33 +49971,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 3db00 <__cxa_atexit@plt+0x30ce0> │ │ │ │ b 3db50 <__cxa_atexit@plt+0x30d30> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rscseq r4, ip, #232, 28 @ 0xe80 │ │ │ │ + rscseq r3, ip, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 3db40 <__cxa_atexit@plt+0x30d20> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 3db38 <__cxa_atexit@plt+0x30d18> │ │ │ │ b 3db50 <__cxa_atexit@plt+0x30d30> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r4, ip, #180, 28 @ 0xb40 │ │ │ │ + rscseq r3, ip, #180, 28 @ 0xb40 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 3dbb4 <__cxa_atexit@plt+0x30d94> │ │ │ │ ldr r7, [pc, #112] @ 3dbd4 <__cxa_atexit@plt+0x30db4> │ │ │ │ ldr r3, [r5, #28] │ │ │ │ @@ -50016,27 +50016,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq 3dbcc <__cxa_atexit@plt+0x30dac> │ │ │ │ ldr r3, [pc, #52] @ 3dbdc <__cxa_atexit@plt+0x30dbc> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rscseq r4, ip, #24, 28 @ 0x180 │ │ │ │ + rscseq r3, ip, #24, 28 @ 0x180 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 3dc34 <__cxa_atexit@plt+0x30e14> │ │ │ │ mov r3, r7 │ │ │ │ @@ -50048,32 +50048,32 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq 3dc40 <__cxa_atexit@plt+0x30e20> │ │ │ │ ldr r3, [pc, #36] @ 3dc4c <__cxa_atexit@plt+0x30e2c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r4, ip, #168, 26 @ 0x2a00 │ │ │ │ + rscseq r3, ip, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3dc70 <__cxa_atexit@plt+0x30e50> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r4, ip, #132, 26 @ 0x2100 │ │ │ │ + rscseq r3, ip, #132, 26 @ 0x2100 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3dce4 <__cxa_atexit@plt+0x30ec4> │ │ │ │ mov r7, r5 │ │ │ │ ldr r2, [pc, #240] @ 3dd88 <__cxa_atexit@plt+0x30f68> │ │ │ │ @@ -50092,15 +50092,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ beq 3dd60 <__cxa_atexit@plt+0x30f40> │ │ │ │ ldr r3, [pc, #184] @ 3dd90 <__cxa_atexit@plt+0x30f70> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 3dd68 <__cxa_atexit@plt+0x30f48> │ │ │ │ ldr r9, [pc, #152] @ 3dd94 <__cxa_atexit@plt+0x30f74> │ │ │ │ ldr ip, [r5, #24]! │ │ │ │ ldr r1, [r5, #8] │ │ │ │ @@ -50123,31 +50123,31 @@ │ │ │ │ b 77810 <__cxa_atexit@plt+0x6a9f0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 3dd84 <__cxa_atexit@plt+0x30f64> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ - tsteq sp, #168, 6 @ 0xa0000002 │ │ │ │ - rscseq r4, ip, #92, 24 @ 0x5c00 │ │ │ │ + tsteq sp, #184, 6 @ 0xe0000002 │ │ │ │ + rscseq r3, ip, #92, 24 @ 0x5c00 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 3ddf0 <__cxa_atexit@plt+0x30fd0> │ │ │ │ mov r3, r7 │ │ │ │ @@ -50159,23 +50159,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq 3ddfc <__cxa_atexit@plt+0x30fdc> │ │ │ │ ldr r3, [pc, #36] @ 3de08 <__cxa_atexit@plt+0x30fe8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - rscseq r4, ip, #216, 22 @ 0x36000 │ │ │ │ + rscseq r3, ip, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3de78 <__cxa_atexit@plt+0x31058> │ │ │ │ @@ -50199,19 +50199,19 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ b 77810 <__cxa_atexit@plt+0x6a9f0> │ │ │ │ ldr r3, [pc, #24] @ 3de98 <__cxa_atexit@plt+0x31078> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - tsteq sp, #112, 4 │ │ │ │ + tsteq sp, #128, 4 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - rscseq r4, ip, #88, 22 @ 0x16000 │ │ │ │ + rscseq r3, ip, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r0 │ │ │ │ bhi 3df50 <__cxa_atexit@plt+0x31130> │ │ │ │ @@ -50247,24 +50247,24 @@ │ │ │ │ ldr r1, [pc, #56] @ 3df70 <__cxa_atexit@plt+0x31150> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ stmdb r5, {r1, fp, lr} │ │ │ │ ldr fp, [sp, #16] │ │ │ │ mov r5, r0 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ - tsteq sp, #232 @ 0xe8 │ │ │ │ + tsteq sp, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3dfb4 <__cxa_atexit@plt+0x31194> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -50272,20 +50272,20 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 3dfc0 <__cxa_atexit@plt+0x311a0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #128 @ 0x80 │ │ │ │ - tsteq sp, #228 @ 0xe4 │ │ │ │ - rscseq r4, ip, #48, 20 @ 0x30000 │ │ │ │ + tsteq sp, #144 @ 0x90 │ │ │ │ + tsteq sp, #244 @ 0xf4 │ │ │ │ + rscseq r3, ip, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e0c0 <__cxa_atexit@plt+0x312a0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -50339,27 +50339,27 @@ │ │ │ │ str r3, [r6, #52] @ 0x34 │ │ │ │ ldr r6, [pc, #60] @ 3e0e8 <__cxa_atexit@plt+0x312c8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ str r6, [r5, #-4] │ │ │ │ ldr r5, [sp, #12] │ │ │ │ mov r6, ip │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov ip, r6 │ │ │ │ b 3e0d0 <__cxa_atexit@plt+0x312b0> │ │ │ │ mov r6, #80 @ 0x50 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff884 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - tsteq sp, #116, 30 @ 0x1d0 │ │ │ │ - rscseq r4, ip, #8, 18 @ 0x20000 │ │ │ │ + tsteq sp, #132, 30 @ 0x210 │ │ │ │ + rscseq r3, ip, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ mov lr, fp │ │ │ │ mov sl, r6 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -50428,15 +50428,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff698 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xfffff6a8 │ │ │ │ - tsteq sp, #16 │ │ │ │ + tsteq sp, #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e29c <__cxa_atexit@plt+0x3147c> │ │ │ │ ldr lr, [pc, #100] @ 3e2a4 <__cxa_atexit@plt+0x31484> │ │ │ │ ldr r8, [pc, #100] @ 3e2a8 <__cxa_atexit@plt+0x31488> │ │ │ │ @@ -50456,34 +50456,34 @@ │ │ │ │ cmp r7, #0 │ │ │ │ bne 3e294 <__cxa_atexit@plt+0x31474> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r7, r0 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq sp, #208, 26 @ 0x3400 │ │ │ │ + tsteq sp, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #12 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 3e2d0 <__cxa_atexit@plt+0x314b0> │ │ │ │ ldr r7, [r3, #8] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r0, [r3, #12] │ │ │ │ bx r0 │ │ │ │ - rscseq r4, ip, #252, 12 @ 0xfc00000 │ │ │ │ + rscseq r3, ip, #252, 12 @ 0xfc00000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ mov sl, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e3a8 <__cxa_atexit@plt+0x31588> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -50533,18 +50533,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #4, 26 @ 0x100 │ │ │ │ - tsteq sp, #112, 28 @ 0x700 │ │ │ │ + tsteq sp, #20, 26 @ 0x500 │ │ │ │ + tsteq sp, #128, 28 @ 0x800 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - rscseq r4, ip, #4, 12 @ 0x400000 │ │ │ │ + rscseq r3, ip, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3e4a0 <__cxa_atexit@plt+0x31680> │ │ │ │ @@ -50587,25 +50587,25 @@ │ │ │ │ ldr r8, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ stm lr, {r0, r9, sl, ip} │ │ │ │ ldr r0, [sp] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #28] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #216, 22 @ 0x36000 │ │ │ │ + tsteq sp, #232, 22 @ 0x3a000 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - rscseq r4, ip, #64, 10 @ 0x10000000 │ │ │ │ + rscseq r3, ip, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r0 │ │ │ │ bhi 3e5fc <__cxa_atexit@plt+0x317dc> │ │ │ │ @@ -50674,26 +50674,26 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ str r3, [r5, #-12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ stmdb r5, {r3, r4} │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r5, [sp] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ - tsteq sp, #64, 20 @ 0x40000 │ │ │ │ - rscseq r4, ip, #252, 6 @ 0xf0000003 │ │ │ │ + tsteq sp, #80, 20 @ 0x50000 │ │ │ │ + rscseq r3, ip, #252, 6 @ 0xf0000003 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #160 @ 0xa0 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -50820,38 +50820,38 @@ │ │ │ │ add lr, r5, #8 │ │ │ │ str r8, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r3, [r5, #4] │ │ │ │ stm lr, {r2, r8, r9, sl} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ mov r6, r3 │ │ │ │ b 3e854 <__cxa_atexit@plt+0x31a34> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3e864 <__cxa_atexit@plt+0x31a44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, ip, #36, 4 @ 0x40000002 │ │ │ │ + rscseq r3, ip, #36, 4 @ 0x40000002 │ │ │ │ @ instruction: 0xffffe3fc │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffe47c │ │ │ │ - rscseq r4, ip, #224, 2 @ 0x38 │ │ │ │ + rscseq r3, ip, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3e898 <__cxa_atexit@plt+0x31a78> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r4, ip, #184, 2 @ 0x2e │ │ │ │ + rscseq r3, ip, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3e92c <__cxa_atexit@plt+0x31b0c> │ │ │ │ @@ -50878,351 +50878,351 @@ │ │ │ │ str r7, [r3, #24] │ │ │ │ str r9, [r3, #-8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [pc, #36] @ 3e948 <__cxa_atexit@plt+0x31b28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe4dc │ │ │ │ @ instruction: 0xffffe5b8 │ │ │ │ @ instruction: 0xffffe534 │ │ │ │ @ instruction: 0xffffe450 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r4, ip, #8, 2 │ │ │ │ + rscseq r3, ip, #8, 2 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3e970 <__cxa_atexit@plt+0x31b50> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r4, ip, #224 @ 0xe0 │ │ │ │ + rscseq r3, ip, #224 @ 0xe0 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3e994 <__cxa_atexit@plt+0x31b74> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r4, ip, #188 @ 0xbc │ │ │ │ + rscseq r3, ip, #188 @ 0xbc │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3e9bc <__cxa_atexit@plt+0x31b9c> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r4, ip, #148 @ 0x94 │ │ │ │ + rscseq r3, ip, #148 @ 0x94 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3e9e4 <__cxa_atexit@plt+0x31bc4> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r4, ip, #108 @ 0x6c │ │ │ │ + rscseq r3, ip, #108 @ 0x6c │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3ea0c <__cxa_atexit@plt+0x31bec> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 938bc <__cxa_atexit@plt+0x86a9c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r4, ip, #68 @ 0x44 │ │ │ │ + rscseq r3, ip, #68 @ 0x44 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3ea34 <__cxa_atexit@plt+0x31c14> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r4, ip, #28 │ │ │ │ + rscseq r3, ip, #28 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3ea5c <__cxa_atexit@plt+0x31c3c> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, ip, #244, 30 @ 0x3d0 │ │ │ │ + rscseq r2, ip, #244, 30 @ 0x3d0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 3ea94 <__cxa_atexit@plt+0x31c74> │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #16] @ 3ea98 <__cxa_atexit@plt+0x31c78> │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq sp, #68, 14 @ 0x1100000 │ │ │ │ - rscseq r3, ip, #184, 30 @ 0x2e0 │ │ │ │ + tsteq sp, #84, 14 @ 0x1500000 │ │ │ │ + rscseq r2, ip, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3eac4 <__cxa_atexit@plt+0x31ca4> │ │ │ │ ldr r8, [r5, #64] @ 0x40 │ │ │ │ ldr r9, [r5, #68] @ 0x44 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 75dc4 <__cxa_atexit@plt+0x68fa4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq r3, ip, #124, 30 @ 0x1f0 │ │ │ │ + rscseq r2, ip, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3eaec <__cxa_atexit@plt+0x31ccc> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 93abc <__cxa_atexit@plt+0x86c9c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, ip, #84, 30 @ 0x150 │ │ │ │ + rscseq r2, ip, #84, 30 @ 0x150 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 3eb20 <__cxa_atexit@plt+0x31d00> │ │ │ │ ldr sl, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 3eb24 <__cxa_atexit@plt+0x31d04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 936c0 <__cxa_atexit@plt+0x868a0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq sp, #184, 12 @ 0xb800000 │ │ │ │ - rscseq r3, ip, #28, 30 @ 0x70 │ │ │ │ + tsteq sp, #200, 12 @ 0xc800000 │ │ │ │ + rscseq r2, ip, #28, 30 @ 0x70 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3eb4c <__cxa_atexit@plt+0x31d2c> │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 93438 <__cxa_atexit@plt+0x86618> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, ip, #244, 28 @ 0xf40 │ │ │ │ + rscseq r2, ip, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 3eb80 <__cxa_atexit@plt+0x31d60> │ │ │ │ ldr sl, [r5, #32] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 3eb84 <__cxa_atexit@plt+0x31d64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 936c0 <__cxa_atexit@plt+0x868a0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq sp, #92, 12 @ 0x5c00000 │ │ │ │ - rscseq r3, ip, #188, 28 @ 0xbc0 │ │ │ │ + tsteq sp, #108, 12 @ 0x6c00000 │ │ │ │ + rscseq r2, ip, #188, 28 @ 0xbc0 │ │ │ │ andeq r1, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 3ebb8 <__cxa_atexit@plt+0x31d98> │ │ │ │ ldr sl, [r5, #28] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 3ebbc <__cxa_atexit@plt+0x31d9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 936c0 <__cxa_atexit@plt+0x868a0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq sp, #32, 12 @ 0x2000000 │ │ │ │ - rscseq r3, ip, #132, 28 @ 0x840 │ │ │ │ + tsteq sp, #48, 12 @ 0x3000000 │ │ │ │ + rscseq r2, ip, #132, 28 @ 0x840 │ │ │ │ andeq r1, r0, r4, lsl r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 3ebf0 <__cxa_atexit@plt+0x31dd0> │ │ │ │ ldr sl, [r5, #24] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 3ebf4 <__cxa_atexit@plt+0x31dd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 936c0 <__cxa_atexit@plt+0x868a0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq sp, #232, 10 @ 0x3a000000 │ │ │ │ - rscseq r3, ip, #76, 28 @ 0x4c0 │ │ │ │ + tsteq sp, #248, 10 @ 0x3e000000 │ │ │ │ + rscseq r2, ip, #76, 28 @ 0x4c0 │ │ │ │ andeq r1, r0, r4, lsl ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 3ec28 <__cxa_atexit@plt+0x31e08> │ │ │ │ ldr sl, [r5, #16] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 3ec2c <__cxa_atexit@plt+0x31e0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 936c0 <__cxa_atexit@plt+0x868a0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq sp, #176, 10 @ 0x2c000000 │ │ │ │ - rscseq r3, ip, #20, 28 @ 0x140 │ │ │ │ + tsteq sp, #192, 10 @ 0x30000000 │ │ │ │ + rscseq r2, ip, #20, 28 @ 0x140 │ │ │ │ andeq r1, r0, r4, lsl sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 3ec60 <__cxa_atexit@plt+0x31e40> │ │ │ │ ldr sl, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 3ec64 <__cxa_atexit@plt+0x31e44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 936c0 <__cxa_atexit@plt+0x868a0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq sp, #120, 10 @ 0x1e000000 │ │ │ │ - rscseq r3, ip, #220, 26 @ 0x3700 │ │ │ │ + tsteq sp, #136, 10 @ 0x22000000 │ │ │ │ + rscseq r2, ip, #220, 26 @ 0x3700 │ │ │ │ muleq r0, r4, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3ec8c <__cxa_atexit@plt+0x31e6c> │ │ │ │ ldr r8, [r5, #72] @ 0x48 │ │ │ │ str r7, [r5, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f66da8 <__cxa_atexit@plt+0x1f59f88> │ │ │ │ + b 1f66c90 <__cxa_atexit@plt+0x1f59e70> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, ip, #180, 26 @ 0x2d00 │ │ │ │ + rscseq r2, ip, #180, 26 @ 0x2d00 │ │ │ │ muleq r0, r4, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3ecb0 <__cxa_atexit@plt+0x31e90> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f66da8 <__cxa_atexit@plt+0x1f59f88> │ │ │ │ + b 1f66c90 <__cxa_atexit@plt+0x1f59e70> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, ip, #144, 26 @ 0x2400 │ │ │ │ + rscseq r2, ip, #144, 26 @ 0x2400 │ │ │ │ muleq r0, r4, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3ecd4 <__cxa_atexit@plt+0x31eb4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f66da8 <__cxa_atexit@plt+0x1f59f88> │ │ │ │ + b 1f66c90 <__cxa_atexit@plt+0x1f59e70> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, ip, #108, 26 @ 0x1b00 │ │ │ │ + rscseq r2, ip, #108, 26 @ 0x1b00 │ │ │ │ muleq r0, r4, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3ecf8 <__cxa_atexit@plt+0x31ed8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d9dc <__cxa_atexit@plt+0x1f80bbc> │ │ │ │ + b 1f8d8c4 <__cxa_atexit@plt+0x1f80aa4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, ip, #72, 26 @ 0x1200 │ │ │ │ + rscseq r2, ip, #72, 26 @ 0x1200 │ │ │ │ muleq r0, r4, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3ed1c <__cxa_atexit@plt+0x31efc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d9dc <__cxa_atexit@plt+0x1f80bbc> │ │ │ │ + b 1f8d8c4 <__cxa_atexit@plt+0x1f80aa4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, ip, #36, 26 @ 0x900 │ │ │ │ + rscseq r2, ip, #36, 26 @ 0x900 │ │ │ │ muleq r0, r4, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3ed40 <__cxa_atexit@plt+0x31f20> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d9dc <__cxa_atexit@plt+0x1f80bbc> │ │ │ │ + b 1f8d8c4 <__cxa_atexit@plt+0x1f80aa4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, ip, #0, 26 │ │ │ │ + rscseq r2, ip, #0, 26 │ │ │ │ muleq r0, r4, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3ed64 <__cxa_atexit@plt+0x31f44> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d9dc <__cxa_atexit@plt+0x1f80bbc> │ │ │ │ + b 1f8d8c4 <__cxa_atexit@plt+0x1f80aa4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, ip, #220, 24 @ 0xdc00 │ │ │ │ + rscseq r2, ip, #220, 24 @ 0xdc00 │ │ │ │ muleq r0, r4, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3ed8c <__cxa_atexit@plt+0x31f6c> │ │ │ │ ldr r8, [r5, #76] @ 0x4c │ │ │ │ str r7, [r5, #76] @ 0x4c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c02f28 <__cxa_atexit@plt+0x1bf6108> │ │ │ │ + b 1eeacfc <__cxa_atexit@plt+0x1eddedc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, ip, #180, 24 @ 0xb400 │ │ │ │ + rscseq r2, ip, #180, 24 @ 0xb400 │ │ │ │ muleq r0, r4, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3edb0 <__cxa_atexit@plt+0x31f90> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c02f28 <__cxa_atexit@plt+0x1bf6108> │ │ │ │ + b 1eeacfc <__cxa_atexit@plt+0x1eddedc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, ip, #144, 24 @ 0x9000 │ │ │ │ + rscseq r2, ip, #144, 24 @ 0x9000 │ │ │ │ muleq r0, r4, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3edd4 <__cxa_atexit@plt+0x31fb4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c02f28 <__cxa_atexit@plt+0x1bf6108> │ │ │ │ + b 1eeacfc <__cxa_atexit@plt+0x1eddedc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, ip, #92, 24 @ 0x5c00 │ │ │ │ + rscseq r2, ip, #92, 24 @ 0x5c00 │ │ │ │ muleq r0, r4, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3edf8 <__cxa_atexit@plt+0x31fd8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c13800 <__cxa_atexit@plt+0x1c069e0> │ │ │ │ + b 1efb5d4 <__cxa_atexit@plt+0x1eee7b4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, ip, #56, 24 @ 0x3800 │ │ │ │ + rscseq r2, ip, #56, 24 @ 0x3800 │ │ │ │ muleq r0, r4, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3ee1c <__cxa_atexit@plt+0x31ffc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c13800 <__cxa_atexit@plt+0x1c069e0> │ │ │ │ + b 1efb5d4 <__cxa_atexit@plt+0x1eee7b4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, ip, #20, 24 @ 0x1400 │ │ │ │ + rscseq r2, ip, #20, 24 @ 0x1400 │ │ │ │ muleq r0, r4, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3ee40 <__cxa_atexit@plt+0x32020> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c13800 <__cxa_atexit@plt+0x1c069e0> │ │ │ │ + b 1efb5d4 <__cxa_atexit@plt+0x1eee7b4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, ip, #240, 22 @ 0x3c000 │ │ │ │ + rscseq r2, ip, #240, 22 @ 0x3c000 │ │ │ │ muleq r0, r4, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3ee64 <__cxa_atexit@plt+0x32044> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c13800 <__cxa_atexit@plt+0x1c069e0> │ │ │ │ + b 1efb5d4 <__cxa_atexit@plt+0x1eee7b4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, ip, #188, 22 @ 0x2f000 │ │ │ │ + rscseq r2, ip, #188, 22 @ 0x2f000 │ │ │ │ muleq r0, r4, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 3eea8 <__cxa_atexit@plt+0x32088> │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #76] @ 0x4c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -51231,16 +51231,16 @@ │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-12]! │ │ │ │ ldr r3, [pc, #12] @ 3eeac <__cxa_atexit@plt+0x3208c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b a6110 <__cxa_atexit@plt+0x992f0> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq sp, #48, 6 @ 0xc0000000 │ │ │ │ - rscseq r3, ip, #116, 22 @ 0x1d000 │ │ │ │ + tsteq sp, #64, 6 │ │ │ │ + rscseq r2, ip, #116, 22 @ 0x1d000 │ │ │ │ umulleq r3, r0, r4, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3ef4c <__cxa_atexit@plt+0x3212c> │ │ │ │ @@ -51273,34 +51273,34 @@ │ │ │ │ str sl, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ str r0, [r3, #56] @ 0x38 │ │ │ │ bx ip │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff750 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 3ef7c <__cxa_atexit@plt+0x3215c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #104, 4 @ 0x80000006 │ │ │ │ - rscseq r3, ip, #84, 22 @ 0x15000 │ │ │ │ + tsteq sp, #120, 4 @ 0x80000007 │ │ │ │ + rscseq r2, ip, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 3eff0 <__cxa_atexit@plt+0x321d0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3efe8 <__cxa_atexit@plt+0x321c8> │ │ │ │ ldr r3, [pc, #68] @ 3eff8 <__cxa_atexit@plt+0x321d8> │ │ │ │ ldr r2, [pc, #68] @ 3effc <__cxa_atexit@plt+0x321dc> │ │ │ │ ldr lr, [pc, #68] @ 3f000 <__cxa_atexit@plt+0x321e0> │ │ │ │ ldr r1, [pc, #68] @ 3f004 <__cxa_atexit@plt+0x321e4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -51315,17 +51315,17 @@ │ │ │ │ mov r5, sl │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r3, ip, #8, 22 @ 0x2000 │ │ │ │ - rscseq r3, ip, #20, 22 @ 0x5000 │ │ │ │ - tsteq sp, #96 @ 0x60 │ │ │ │ + rscseq r2, ip, #8, 22 @ 0x2000 │ │ │ │ + rscseq r2, ip, #20, 22 @ 0x5000 │ │ │ │ + tsteq sp, #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3f03c <__cxa_atexit@plt+0x3221c> │ │ │ │ @@ -51333,17 +51333,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq sp, #144, 2 @ 0x24 │ │ │ │ - rscseq r3, ip, #164, 20 @ 0xa4000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq sp, #160, 2 @ 0x28 │ │ │ │ + rscseq r2, ip, #164, 20 @ 0xa4000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f0ec <__cxa_atexit@plt+0x322cc> │ │ │ │ ldr r7, [r2, #8] │ │ │ │ @@ -51379,18 +51379,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq sp, #144, 30 @ 0x240 │ │ │ │ + tsteq sp, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rscseq r3, ip, #232, 18 @ 0x3a0000 │ │ │ │ + rscseq r2, ip, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r2, [pc, #52] @ 3f160 <__cxa_atexit@plt+0x32340> │ │ │ │ @@ -51406,15 +51406,15 @@ │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 90614 <__cxa_atexit@plt+0x837f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rscseq r3, ip, #136, 18 @ 0x220000 │ │ │ │ + rscseq r2, ip, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 3f190 <__cxa_atexit@plt+0x32370> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -51435,16 +51435,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3f1e4 <__cxa_atexit@plt+0x323c4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq sp, #36 @ 0x24 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq sp, #52 @ 0x34 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ @@ -51464,15 +51464,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 3f250 <__cxa_atexit@plt+0x32430> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #220, 26 @ 0x3700 │ │ │ │ + tsteq sp, #236, 26 @ 0x3b00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -51491,16 +51491,16 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq sp, #248, 26 @ 0x3e00 │ │ │ │ - rscseq r3, ip, #44, 16 @ 0x2c0000 │ │ │ │ + tsteq sp, #8, 28 @ 0x80 │ │ │ │ + rscseq r2, ip, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f3d8 <__cxa_atexit@plt+0x325b8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -51570,31 +51570,31 @@ │ │ │ │ b 3f3e8 <__cxa_atexit@plt+0x325c8> │ │ │ │ mov r6, #88 @ 0x58 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - tsteq sp, #204, 28 @ 0xcc0 │ │ │ │ - tsteq sp, #180, 28 @ 0xb40 │ │ │ │ - tsteq sp, #60, 26 @ 0xf00 │ │ │ │ - tsteq sp, #48, 26 @ 0xc00 │ │ │ │ + tsteq sp, #220, 28 @ 0xdc0 │ │ │ │ + tsteq sp, #196, 28 @ 0xc40 │ │ │ │ + tsteq sp, #76, 26 @ 0x1300 │ │ │ │ + tsteq sp, #64, 26 @ 0x1000 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq sp, #32, 28 @ 0x200 │ │ │ │ + tsteq sp, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ - rscseq r3, ip, #196, 12 @ 0xc400000 │ │ │ │ + rscseq r2, ip, #196, 12 @ 0xc400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f4b4 <__cxa_atexit@plt+0x32694> │ │ │ │ ldr r2, [pc, #140] @ 3f4e4 <__cxa_atexit@plt+0x326c4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -51630,16 +51630,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 3f4ec <__cxa_atexit@plt+0x326cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq sp, #180, 22 @ 0x2d000 │ │ │ │ - rscseq r3, ip, #40, 12 @ 0x2800000 │ │ │ │ + tsteq sp, #196, 22 @ 0x31000 │ │ │ │ + rscseq r2, ip, #40, 12 @ 0x2800000 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ andeq r0, r0, r0, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -51649,16 +51649,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq sp, #160, 24 @ 0xa000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq sp, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 5bb18 <__cxa_atexit@plt+0x4ecf8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -51685,32 +51685,32 @@ │ │ │ │ stmib r3, {r2, r8, lr} │ │ │ │ mov r8, ip │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #96, 24 @ 0x6000 │ │ │ │ - tsteq sp, #88, 24 @ 0x5800 │ │ │ │ - tsteq sp, #68, 24 @ 0x4400 │ │ │ │ + tsteq sp, #112, 24 @ 0x7000 │ │ │ │ + tsteq sp, #104, 24 @ 0x6800 │ │ │ │ + tsteq sp, #84, 24 @ 0x5400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f60c <__cxa_atexit@plt+0x327ec> │ │ │ │ ldr r2, [pc, #36] @ 3f614 <__cxa_atexit@plt+0x327f4> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -51718,26 +51718,26 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 3f64c <__cxa_atexit@plt+0x3282c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3f66c <__cxa_atexit@plt+0x3284c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #12 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 3f6c8 <__cxa_atexit@plt+0x328a8> │ │ │ │ @@ -51758,18 +51758,18 @@ │ │ │ │ b 3f6d8 <__cxa_atexit@plt+0x328b8> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3f6e8 <__cxa_atexit@plt+0x328c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, ip, #32, 8 @ 0x20000000 │ │ │ │ + rscseq r2, ip, #32, 8 @ 0x20000000 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r3, ip, #8, 8 @ 0x8000000 │ │ │ │ + rscseq r2, ip, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3f770 <__cxa_atexit@plt+0x32950> │ │ │ │ @@ -51794,36 +51794,36 @@ │ │ │ │ str r3, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - rscseq r3, ip, #112, 6 @ 0xc0000001 │ │ │ │ - rscseq r3, ip, #80, 6 @ 0x40000001 │ │ │ │ + rscseq r2, ip, #112, 6 @ 0xc0000001 │ │ │ │ + rscseq r2, ip, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 3f7c4 <__cxa_atexit@plt+0x329a4> │ │ │ │ ldr r3, [pc, #32] @ 3f7c8 <__cxa_atexit@plt+0x329a8> │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #20] @ 3f7cc <__cxa_atexit@plt+0x329ac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r3, ip, #48, 6 @ 0xc0000000 │ │ │ │ - rscseq r3, ip, #40, 6 @ 0xa0000000 │ │ │ │ + rscseq r2, ip, #48, 6 @ 0xc0000000 │ │ │ │ + rscseq r2, ip, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3f818 <__cxa_atexit@plt+0x329f8> │ │ │ │ @@ -51836,15 +51836,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f868 <__cxa_atexit@plt+0x32a48> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -51853,19 +51853,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 3f874 <__cxa_atexit@plt+0x32a54> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #204, 14 @ 0x3300000 │ │ │ │ - tsteq sp, #48, 16 @ 0x300000 │ │ │ │ + tsteq sp, #220, 14 @ 0x3700000 │ │ │ │ + tsteq sp, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #36 @ 0x24 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3f970 <__cxa_atexit@plt+0x32b50> │ │ │ │ @@ -51919,20 +51919,20 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm r2, {r4, ip, lr} │ │ │ │ mov r4, fp │ │ │ │ ldr r6, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, r1 │ │ │ │ - b 3fbff0 <__cxa_atexit@plt+0x3ef1d0> │ │ │ │ + b 3dc248 <__cxa_atexit@plt+0x3cf428> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq sp, #204, 12 @ 0xcc00000 │ │ │ │ + tsteq sp, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r5, #12]! │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ @@ -51953,16 +51953,16 @@ │ │ │ │ ldr r2, [pc, #24] @ 3f9f8 <__cxa_atexit@plt+0x32bd8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r3, #12] │ │ │ │ ldr r1, [sp] │ │ │ │ str ip, [r3, #16] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 3fbff0 <__cxa_atexit@plt+0x3ef1d0> │ │ │ │ - tsteq sp, #64, 12 @ 0x4000000 │ │ │ │ + b 3dc248 <__cxa_atexit@plt+0x3cf428> │ │ │ │ + tsteq sp, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r0, r5, #8 │ │ │ │ mov ip, fp │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r0 │ │ │ │ @@ -51998,24 +51998,24 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ str r3, [r5, #-4] │ │ │ │ ldr r5, [sp] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r2 │ │ │ │ b 3fabc <__cxa_atexit@plt+0x32c9c> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov fp, ip │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - tsteq sp, #148, 10 @ 0x25000000 │ │ │ │ + tsteq sp, #164, 10 @ 0x29000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -52041,43 +52041,43 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - rscseq r2, ip, #188, 30 @ 0x2f0 │ │ │ │ + rscseq r1, ip, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3fb84 <__cxa_atexit@plt+0x32d64> │ │ │ │ ldr r3, [pc, #28] @ 3fb94 <__cxa_atexit@plt+0x32d74> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 3fb98 <__cxa_atexit@plt+0x32d78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r2, ip, #152, 30 @ 0x260 │ │ │ │ - rscseq r2, ip, #120, 30 @ 0x1e0 │ │ │ │ + rscseq r1, ip, #152, 30 @ 0x260 │ │ │ │ + rscseq r1, ip, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3fbc0 <__cxa_atexit@plt+0x32da0> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r2, ip, #80, 30 @ 0x140 │ │ │ │ + rscseq r1, ip, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3fbe8 <__cxa_atexit@plt+0x32dc8> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -52110,78 +52110,78 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - rscseq r2, ip, #100, 30 @ 0x190 │ │ │ │ + rscseq r1, ip, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3fca8 <__cxa_atexit@plt+0x32e88> │ │ │ │ ldr r3, [pc, #32] @ 3fcb0 <__cxa_atexit@plt+0x32e90> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 3fcb4 <__cxa_atexit@plt+0x32e94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 1bf6254 <__cxa_atexit@plt+0x1be9434> │ │ │ │ + b 1ede028 <__cxa_atexit@plt+0x1ed1208> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq sp, #120, 6 @ 0xe0000001 │ │ │ │ - rscseq r2, ip, #28, 30 @ 0x70 │ │ │ │ + tsteq sp, #136, 6 @ 0x20000002 │ │ │ │ + rscseq r1, ip, #28, 30 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 3fcf8 <__cxa_atexit@plt+0x32ed8> │ │ │ │ ldr r2, [pc, #44] @ 3fcfc <__cxa_atexit@plt+0x32edc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-4] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [pc, #16] @ 3fd00 <__cxa_atexit@plt+0x32ee0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 1bf64a4 <__cxa_atexit@plt+0x1be9684> │ │ │ │ - rscseq r2, ip, #252, 28 @ 0xfc0 │ │ │ │ - tsteq sp, #24, 10 @ 0x6000000 │ │ │ │ - tsteq sp, #48, 6 @ 0xc0000000 │ │ │ │ + b 1ede278 <__cxa_atexit@plt+0x1ed1458> │ │ │ │ + rscseq r1, ip, #252, 28 @ 0xfc0 │ │ │ │ + tsteq sp, #40, 10 @ 0xa000000 │ │ │ │ + tsteq sp, #64, 6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3fd48 <__cxa_atexit@plt+0x32f28> │ │ │ │ ldr r2, [pc, #44] @ 3fd50 <__cxa_atexit@plt+0x32f30> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ beq 3fd38 <__cxa_atexit@plt+0x32f18> │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -52189,21 +52189,21 @@ │ │ │ │ ldr r2, [pc, #40] @ 3fdb8 <__cxa_atexit@plt+0x32f98> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r3, r6, #3 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - rscseq r2, ip, #20, 28 @ 0x140 │ │ │ │ + rscseq r1, ip, #20, 28 @ 0x140 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -52223,15 +52223,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - rscseq r2, ip, #208, 26 @ 0x3400 │ │ │ │ + rscseq r1, ip, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3fee8 <__cxa_atexit@plt+0x330c8> │ │ │ │ ldr r0, [pc, #164] @ 3fef0 <__cxa_atexit@plt+0x330d0> │ │ │ │ ldr r2, [pc, #164] @ 3fef4 <__cxa_atexit@plt+0x330d4> │ │ │ │ @@ -52251,37 +52251,37 @@ │ │ │ │ ands r1, r7, #3 │ │ │ │ str lr, [r3] │ │ │ │ str r0, [r2] │ │ │ │ beq 3feb0 <__cxa_atexit@plt+0x33090> │ │ │ │ cmp r1, #2 │ │ │ │ bne 3febc <__cxa_atexit@plt+0x3309c> │ │ │ │ mov r7, r0 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #56] @ 3fefc <__cxa_atexit@plt+0x330dc> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r2] │ │ │ │ beq 3fedc <__cxa_atexit@plt+0x330bc> │ │ │ │ ldr r7, [r7, #19] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq sp, #196, 2 @ 0x31 │ │ │ │ + tsteq sp, #212, 2 @ 0x35 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #96] @ 3ff78 <__cxa_atexit@plt+0x33158> │ │ │ │ @@ -52291,58 +52291,58 @@ │ │ │ │ str r1, [r2, #-4]! │ │ │ │ ands r1, r7, #3 │ │ │ │ beq 3ff40 <__cxa_atexit@plt+0x33120> │ │ │ │ cmp r1, #2 │ │ │ │ bne 3ff4c <__cxa_atexit@plt+0x3312c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 3ff7c <__cxa_atexit@plt+0x3315c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 3ff70 <__cxa_atexit@plt+0x33150> │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3ffa0 <__cxa_atexit@plt+0x33180> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r2, [pc, #44] @ 3ffd4 <__cxa_atexit@plt+0x331b4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq 3ffc8 <__cxa_atexit@plt+0x331a8> │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 40048 <__cxa_atexit@plt+0x33228> │ │ │ │ @@ -52357,24 +52357,24 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r0, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - tsteq sp, #92 @ 0x5c │ │ │ │ + tsteq sp, #108 @ 0x6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 400ac <__cxa_atexit@plt+0x3328c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -52382,45 +52382,45 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 400b8 <__cxa_atexit@plt+0x33298> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #136, 30 @ 0x220 │ │ │ │ - tsteq sp, #236, 30 @ 0x3b0 │ │ │ │ + tsteq sp, #152, 30 @ 0x260 │ │ │ │ + tsteq sp, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 400f4 <__cxa_atexit@plt+0x332d4> │ │ │ │ ldr r3, [pc, #36] @ 400fc <__cxa_atexit@plt+0x332dc> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r3, [pc, #20] @ 40100 <__cxa_atexit@plt+0x332e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq sp, #44, 30 @ 0xb0 │ │ │ │ + tsteq sp, #60, 30 @ 0xf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 40124 <__cxa_atexit@plt+0x33304> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -52438,27 +52438,27 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - tsteq sp, #192, 28 @ 0xc00 │ │ │ │ + tsteq sp, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -52478,15 +52478,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq r2, ip, #220, 18 @ 0x370000 │ │ │ │ + rscseq r1, ip, #220, 18 @ 0x370000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -52506,90 +52506,90 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - rscseq r2, ip, #108, 18 @ 0x1b0000 │ │ │ │ + rscseq r1, ip, #108, 18 @ 0x1b0000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 402b4 <__cxa_atexit@plt+0x33494> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fbff8 <__cxa_atexit@plt+0x3ef1d8> │ │ │ │ - tsteq sp, #212, 28 @ 0xd40 │ │ │ │ - rscseq r2, ip, #128, 18 @ 0x200000 │ │ │ │ + b 3dc250 <__cxa_atexit@plt+0x3cf430> │ │ │ │ + tsteq sp, #228, 28 @ 0xe40 │ │ │ │ + rscseq r1, ip, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 40318 <__cxa_atexit@plt+0x334f8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 40310 <__cxa_atexit@plt+0x334f0> │ │ │ │ ldr r9, [pc, #52] @ 40320 <__cxa_atexit@plt+0x33500> │ │ │ │ ldr r3, [pc, #52] @ 40324 <__cxa_atexit@plt+0x33504> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 40328 <__cxa_atexit@plt+0x33508> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, ip, #60, 18 @ 0xf0000 │ │ │ │ - tsteq sp, #56, 26 @ 0xe00 │ │ │ │ - tsteq sp, #244, 28 @ 0xf40 │ │ │ │ - rscseq r2, ip, #44, 18 @ 0xb0000 │ │ │ │ + rscseq r1, ip, #60, 18 @ 0xf0000 │ │ │ │ + tsteq sp, #72, 26 @ 0x1200 │ │ │ │ + tsteq sp, #4, 30 │ │ │ │ + rscseq r1, ip, #44, 18 @ 0xb0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 40380 <__cxa_atexit@plt+0x33560> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 40378 <__cxa_atexit@plt+0x33558> │ │ │ │ ldr r8, [pc, #40] @ 40388 <__cxa_atexit@plt+0x33568> │ │ │ │ ldr r3, [pc, #40] @ 4038c <__cxa_atexit@plt+0x3356c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b 85cdc <__cxa_atexit@plt+0x78ebc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, ip, #236, 16 @ 0xec0000 │ │ │ │ - tsteq sp, #196, 24 @ 0xc400 │ │ │ │ - rscseq r2, ip, #212, 16 @ 0xd40000 │ │ │ │ + rscseq r1, ip, #236, 16 @ 0xec0000 │ │ │ │ + tsteq sp, #212, 24 @ 0xd400 │ │ │ │ + rscseq r1, ip, #212, 16 @ 0xd40000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr sl, [pc, #20] @ 403bc <__cxa_atexit@plt+0x3359c> │ │ │ │ ldr r3, [pc, #20] @ 403c0 <__cxa_atexit@plt+0x335a0> │ │ │ │ mov r9, r8 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbe88 <__cxa_atexit@plt+0x3ef068> │ │ │ │ - rscseq r2, ip, #192, 16 @ 0xc00000 │ │ │ │ - tsteq sp, #72, 28 @ 0x480 │ │ │ │ - rscseq r2, ip, #204, 16 @ 0xcc0000 │ │ │ │ + b 3dc0e0 <__cxa_atexit@plt+0x3cf2c0> │ │ │ │ + rscseq r1, ip, #192, 16 @ 0xc00000 │ │ │ │ + tsteq sp, #88, 28 @ 0x580 │ │ │ │ + rscseq r1, ip, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40410 <__cxa_atexit@plt+0x335f0> │ │ │ │ ldr r2, [pc, #52] @ 40418 <__cxa_atexit@plt+0x335f8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -52599,55 +52599,55 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r5, [pc, #28] @ 40420 <__cxa_atexit@plt+0x33600> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq sp, #40, 24 @ 0x2800 │ │ │ │ - tsteq sp, #244, 26 @ 0x3d00 │ │ │ │ - rscseq r2, ip, #92, 16 @ 0x5c0000 │ │ │ │ + tsteq sp, #56, 24 @ 0x3800 │ │ │ │ + tsteq sp, #4, 28 @ 0x40 │ │ │ │ + rscseq r1, ip, #92, 16 @ 0x5c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 40444 <__cxa_atexit@plt+0x33624> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 85cdc <__cxa_atexit@plt+0x78ebc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r2, ip, #48, 16 @ 0x300000 │ │ │ │ + rscseq r1, ip, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 40474 <__cxa_atexit@plt+0x33654> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 40478 <__cxa_atexit@plt+0x33658> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq sp, #184, 22 @ 0x2e000 │ │ │ │ - rscseq r2, ip, #252, 14 @ 0x3f00000 │ │ │ │ + tsteq sp, #200, 22 @ 0x32000 │ │ │ │ + rscseq r1, ip, #252, 14 @ 0x3f00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 404a8 <__cxa_atexit@plt+0x33688> │ │ │ │ ldr r2, [pc, #24] @ 404ac <__cxa_atexit@plt+0x3368c> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc000 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + b 3dc258 <__cxa_atexit@plt+0x3cf438> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rscseq r2, ip, #228, 14 @ 0x3900000 │ │ │ │ + rscseq r1, ip, #228, 14 @ 0x3900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 404e4 <__cxa_atexit@plt+0x336c4> │ │ │ │ @@ -52655,16 +52655,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq sp, #188, 22 @ 0x2f000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq sp, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4055c <__cxa_atexit@plt+0x3373c> │ │ │ │ ldr r2, [pc, #84] @ 40568 <__cxa_atexit@plt+0x33748> │ │ │ │ @@ -52680,36 +52680,36 @@ │ │ │ │ ldr r3, [pc, #52] @ 40570 <__cxa_atexit@plt+0x33750> │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 40574 <__cxa_atexit@plt+0x33754> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq sp, #248, 20 @ 0xf8000 │ │ │ │ + tsteq sp, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq sp, #216, 20 @ 0xd8000 │ │ │ │ + tsteq sp, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 405a0 <__cxa_atexit@plt+0x33780> │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 405a4 <__cxa_atexit@plt+0x33784> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq sp, #140, 20 @ 0x8c000 │ │ │ │ + tsteq sp, #156, 20 @ 0x9c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 91fd4 <__cxa_atexit@plt+0x851b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -52739,15 +52739,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffc308 │ │ │ │ @ instruction: 0xffffc3e4 │ │ │ │ - rscseq r2, ip, #136, 6 @ 0x20000002 │ │ │ │ + rscseq r1, ip, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 406a4 <__cxa_atexit@plt+0x33884> │ │ │ │ ldr r1, [pc, #80] @ 406ac <__cxa_atexit@plt+0x3388c> │ │ │ │ ldr r3, [pc, #80] @ 406b0 <__cxa_atexit@plt+0x33890> │ │ │ │ @@ -52760,33 +52760,33 @@ │ │ │ │ tst r3, #3 │ │ │ │ beq 40694 <__cxa_atexit@plt+0x33874> │ │ │ │ ldr r7, [pc, #48] @ 406b4 <__cxa_atexit@plt+0x33894> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r3, #3] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq sp, #180, 18 @ 0x2d0000 │ │ │ │ - tsteq sp, #160, 18 @ 0x280000 │ │ │ │ + tsteq sp, #196, 18 @ 0x310000 │ │ │ │ + tsteq sp, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 406d8 <__cxa_atexit@plt+0x338b8> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ - tsteq sp, #88, 18 @ 0x160000 │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ + tsteq sp, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4071c <__cxa_atexit@plt+0x338fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -52794,41 +52794,41 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 40728 <__cxa_atexit@plt+0x33908> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #24, 18 @ 0x60000 │ │ │ │ - tsteq sp, #124, 18 @ 0x1f0000 │ │ │ │ + tsteq sp, #40, 18 @ 0xa0000 │ │ │ │ + tsteq sp, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40778 <__cxa_atexit@plt+0x33958> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 40780 <__cxa_atexit@plt+0x33960> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #176, 16 @ 0xb00000 │ │ │ │ + tsteq sp, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 407c8 <__cxa_atexit@plt+0x339a8> │ │ │ │ ldr r2, [pc, #44] @ 407d0 <__cxa_atexit@plt+0x339b0> │ │ │ │ @@ -52837,15 +52837,15 @@ │ │ │ │ ldr r8, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbf98 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + b 3dc1f0 <__cxa_atexit@plt+0x3cf3d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [pc, #96] @ 40848 <__cxa_atexit@plt+0x33a28> │ │ │ │ @@ -52863,21 +52863,21 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r8, #4]! │ │ │ │ add r5, r5, #12 │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r8, #12] │ │ │ │ - b 3fbf98 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + b 3dc1f0 <__cxa_atexit@plt+0x3cf3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -52888,18 +52888,18 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r8, #4]! │ │ │ │ add r5, r5, #12 │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r8, #12] │ │ │ │ - b 3fbf98 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + b 3dc1f0 <__cxa_atexit@plt+0x3cf3d0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #56 @ 0x38 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -52988,15 +52988,15 @@ │ │ │ │ ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r1, [r5, #-44] @ 0xffffffd4 │ │ │ │ ldr r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ str r1, [sl, #20] │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ cmp r3, r6 │ │ │ │ bcc 40a6c <__cxa_atexit@plt+0x33c4c> │ │ │ │ ldr r3, [pc, #76] @ 40a80 <__cxa_atexit@plt+0x33c60> │ │ │ │ ldr r8, [r5, #32]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sl, #4]! │ │ │ │ @@ -53009,19 +53009,19 @@ │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ str r3, [sl, #16] │ │ │ │ stm r5, {r0, lr} │ │ │ │ b 71194 <__cxa_atexit@plt+0x64374> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - tsteq sp, #144, 12 @ 0x9000000 │ │ │ │ + tsteq sp, #160, 12 @ 0xa000000 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - tsteq sp, #112, 14 @ 0x1c00000 │ │ │ │ + tsteq sp, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40b6c <__cxa_atexit@plt+0x33d4c> │ │ │ │ @@ -53070,24 +53070,24 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-8] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ stmda r5, {r4, fp} │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r5, [sp, #20] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - tsteq sp, #208, 8 @ 0xd0000000 │ │ │ │ + tsteq sp, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -53122,15 +53122,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - rscseq r1, ip, #220, 30 @ 0x370 │ │ │ │ + rscseq r0, ip, #220, 30 @ 0x370 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40c88 <__cxa_atexit@plt+0x33e68> │ │ │ │ ldr r2, [pc, #56] @ 40c90 <__cxa_atexit@plt+0x33e70> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -53141,26 +53141,26 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 40c98 <__cxa_atexit@plt+0x33e78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, ip, #188, 30 @ 0x2f0 │ │ │ │ - tsteq sp, #176, 6 @ 0xc0000002 │ │ │ │ - tsteq sp, #16, 8 @ 0x10000000 │ │ │ │ + rscseq r0, ip, #188, 30 @ 0x2f0 │ │ │ │ + tsteq sp, #192, 6 │ │ │ │ + tsteq sp, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #28 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 40d4c <__cxa_atexit@plt+0x33f2c> │ │ │ │ @@ -53190,40 +53190,40 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ str ip, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ ldr r3, [pc, #60] @ 40d80 <__cxa_atexit@plt+0x33f60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ mov r6, r3 │ │ │ │ b 40d5c <__cxa_atexit@plt+0x33f3c> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 40d6c <__cxa_atexit@plt+0x33f4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, ip, #64, 30 @ 0x100 │ │ │ │ + rscseq r0, ip, #64, 30 @ 0x100 │ │ │ │ @ instruction: 0xfffff6dc │ │ │ │ @ instruction: 0xfffff8b4 │ │ │ │ @ instruction: 0xfffff7f8 │ │ │ │ @ instruction: 0xfffff940 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r1, ip, #144, 28 @ 0x900 │ │ │ │ + rscseq r0, ip, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 40da8 <__cxa_atexit@plt+0x33f88> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r1, ip, #104, 28 @ 0x680 │ │ │ │ + rscseq r0, ip, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 40e48 <__cxa_atexit@plt+0x34028> │ │ │ │ @@ -53253,51 +53253,51 @@ │ │ │ │ str r2, [r9, #-8] │ │ │ │ str r9, [r9, #16] │ │ │ │ str sl, [r9, #12]! │ │ │ │ ldr r7, [pc, #36] @ 40e60 <__cxa_atexit@plt+0x34040> │ │ │ │ add r5, r5, #32 │ │ │ │ sub sl, r6, #51 @ 0x33 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fc008 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ + b 3dc260 <__cxa_atexit@plt+0x3cf440> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - tsteq sp, #188, 6 @ 0xf0000002 │ │ │ │ + tsteq sp, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 40ea8 <__cxa_atexit@plt+0x34088> │ │ │ │ ldr r3, [pc, #52] @ 40eb8 <__cxa_atexit@plt+0x34098> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 40e98 <__cxa_atexit@plt+0x34078> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 40ebc <__cxa_atexit@plt+0x3409c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r1, ip, #4, 28 @ 0x40 │ │ │ │ + rscseq r0, ip, #4, 28 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ - rscseq r1, ip, #168, 22 @ 0x2a000 │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ + rscseq r0, ip, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 40f78 <__cxa_atexit@plt+0x34158> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -53329,15 +53329,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ add r2, r2, #1 │ │ │ │ str r0, [r1, #16]! │ │ │ │ stm lr, {r1, r8, r9} │ │ │ │ str r2, [r5, #20] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 40f90 <__cxa_atexit@plt+0x34170> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #32] @ 40fb8 <__cxa_atexit@plt+0x34198> │ │ │ │ @@ -53345,21 +53345,21 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add sl, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #28, 2 │ │ │ │ - rscseq r1, ip, #228, 20 @ 0xe4000 │ │ │ │ - tsteq sp, #96, 4 │ │ │ │ + tsteq sp, #44, 2 │ │ │ │ + rscseq r0, ip, #228, 20 @ 0xe4000 │ │ │ │ + tsteq sp, #112, 4 │ │ │ │ @ instruction: 0xffffbcdc │ │ │ │ @ instruction: 0xffffd948 │ │ │ │ @ instruction: 0xffffbd48 │ │ │ │ - tsteq sp, #168, 4 @ 0x8000000a │ │ │ │ + tsteq sp, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -53371,26 +53371,26 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r9, [r3, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, r1, #1 │ │ │ │ mov r9, r3 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b 3fc008 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ + b 3dc260 <__cxa_atexit@plt+0x3cf440> │ │ │ │ ldr r7, [pc, #28] @ 41044 <__cxa_atexit@plt+0x34224> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - rscseq r1, ip, #176, 24 @ 0xb000 │ │ │ │ - rscseq r1, ip, #152, 24 @ 0x9800 │ │ │ │ - rscseq r1, ip, #140, 24 @ 0x8c00 │ │ │ │ - rscseq r1, ip, #136, 24 @ 0x8800 │ │ │ │ + rscseq r0, ip, #176, 24 @ 0xb000 │ │ │ │ + rscseq r0, ip, #152, 24 @ 0x9800 │ │ │ │ + rscseq r0, ip, #140, 24 @ 0x8c00 │ │ │ │ + rscseq r0, ip, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 41094 <__cxa_atexit@plt+0x34274> │ │ │ │ ldr r2, [pc, #52] @ 4109c <__cxa_atexit@plt+0x3427c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -53400,21 +53400,21 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r5, [pc, #28] @ 410a4 <__cxa_atexit@plt+0x34284> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq sp, #164, 30 @ 0x290 │ │ │ │ - tsteq sp, #112, 2 │ │ │ │ - rscseq r1, ip, #28, 24 @ 0x1c00 │ │ │ │ + tsteq sp, #180, 30 @ 0x2d0 │ │ │ │ + tsteq sp, #128, 2 │ │ │ │ + rscseq r0, ip, #28, 24 @ 0x1c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 410c8 <__cxa_atexit@plt+0x342a8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 85cdc <__cxa_atexit@plt+0x78ebc> │ │ │ │ @@ -53424,27 +53424,27 @@ │ │ │ │ ldr r3, [pc, #24] @ 410f4 <__cxa_atexit@plt+0x342d4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 410f8 <__cxa_atexit@plt+0x342d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq sp, #56, 30 @ 0xe0 │ │ │ │ + tsteq sp, #72, 30 @ 0x120 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4111c <__cxa_atexit@plt+0x342fc> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ - tsteq sp, #16, 30 @ 0x40 │ │ │ │ - rscseq r1, ip, #176, 22 @ 0x2c000 │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ + tsteq sp, #32, 30 @ 0x80 │ │ │ │ + rscseq r0, ip, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4116c <__cxa_atexit@plt+0x3434c> │ │ │ │ ldr r2, [pc, #52] @ 41174 <__cxa_atexit@plt+0x34354> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -53454,21 +53454,21 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r5, [pc, #28] @ 4117c <__cxa_atexit@plt+0x3435c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq sp, #204, 28 @ 0xcc0 │ │ │ │ - tsteq sp, #152 @ 0x98 │ │ │ │ - rscseq r1, ip, #68, 22 @ 0x11000 │ │ │ │ + tsteq sp, #220, 28 @ 0xdc0 │ │ │ │ + tsteq sp, #168 @ 0xa8 │ │ │ │ + rscseq r0, ip, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 411a0 <__cxa_atexit@plt+0x34380> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 85cdc <__cxa_atexit@plt+0x78ebc> │ │ │ │ @@ -53476,17 +53476,17 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 411c4 <__cxa_atexit@plt+0x343a4> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ - tsteq sp, #104, 28 @ 0x680 │ │ │ │ - rscseq r1, ip, #24, 22 @ 0x6000 │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ + tsteq sp, #120, 28 @ 0x780 │ │ │ │ + rscseq r0, ip, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r0, r5, #8 │ │ │ │ cmp fp, r0 │ │ │ │ bhi 412b4 <__cxa_atexit@plt+0x34494> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #36 @ 0x24 │ │ │ │ @@ -53536,15 +53536,15 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, lr │ │ │ │ str r2, [r0, #16]! │ │ │ │ add r1, r5, #8 │ │ │ │ stm r1, {r0, r8, r9, sl} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ mov lr, r6 │ │ │ │ b 412c4 <__cxa_atexit@plt+0x344a4> │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ @@ -53553,18 +53553,18 @@ │ │ │ │ ldr r7, [pc, #32] @ 41300 <__cxa_atexit@plt+0x344e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r5, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - tsteq sp, #16, 28 @ 0x100 │ │ │ │ + tsteq sp, #32, 28 @ 0x200 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - tsteq sp, #172, 30 @ 0x2b0 │ │ │ │ - rscseq r1, ip, #156, 14 @ 0x2700000 │ │ │ │ + tsteq sp, #188, 30 @ 0x2f0 │ │ │ │ + rscseq r0, ip, #156, 14 @ 0x2700000 │ │ │ │ @ instruction: 0xffffb990 │ │ │ │ @ instruction: 0xffffd600 │ │ │ │ @ instruction: 0xffffba10 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -53622,15 +53622,15 @@ │ │ │ │ ldr r7, [sp, #4] │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r3, #44] @ 0x2c │ │ │ │ str r3, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #68] @ 41458 <__cxa_atexit@plt+0x34638> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ @@ -53640,24 +53640,24 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add sl, r5, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rscseq r1, ip, #124, 16 @ 0x7c0000 │ │ │ │ - rscseq r1, ip, #100, 16 @ 0x640000 │ │ │ │ - rscseq r1, ip, #220, 16 @ 0xdc0000 │ │ │ │ - rscseq r1, ip, #36, 18 @ 0x90000 │ │ │ │ + rscseq r0, ip, #124, 16 @ 0x7c0000 │ │ │ │ + rscseq r0, ip, #100, 16 @ 0x640000 │ │ │ │ + rscseq r0, ip, #220, 16 @ 0xdc0000 │ │ │ │ + rscseq r0, ip, #36, 18 @ 0x90000 │ │ │ │ @ instruction: 0xfffff018 │ │ │ │ @ instruction: 0xfffff1d0 │ │ │ │ @ instruction: 0xfffff134 │ │ │ │ @ instruction: 0xfffff274 │ │ │ │ @ instruction: 0xfffff9b0 │ │ │ │ - rscseq r1, ip, #120, 16 @ 0x780000 │ │ │ │ + rscseq r0, ip, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4150c <__cxa_atexit@plt+0x346ec> │ │ │ │ ldr r0, [pc, #132] @ 4151c <__cxa_atexit@plt+0x346fc> │ │ │ │ @@ -53693,16 +53693,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 41524 <__cxa_atexit@plt+0x34704> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - rscseq r1, ip, #240, 14 @ 0x3c00000 │ │ │ │ - rscseq r1, ip, #200, 14 @ 0x3200000 │ │ │ │ + rscseq r0, ip, #240, 14 @ 0x3c00000 │ │ │ │ + rscseq r0, ip, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [pc, #64] @ 41584 <__cxa_atexit@plt+0x34764> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ @@ -53718,15 +53718,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ b 4131c <__cxa_atexit@plt+0x344fc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r1, ip, #104, 14 @ 0x1a00000 │ │ │ │ + rscseq r0, ip, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #12]! │ │ │ │ mov r8, r7 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldmdb r5, {r3, r9} │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -53735,59 +53735,59 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 415cc <__cxa_atexit@plt+0x347ac> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, ip, #76, 14 @ 0x1300000 │ │ │ │ + rscseq r0, ip, #76, 14 @ 0x1300000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 415f0 <__cxa_atexit@plt+0x347d0> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, ip, #80, 14 @ 0x1400000 │ │ │ │ + rscseq r0, ip, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 41624 <__cxa_atexit@plt+0x34804> │ │ │ │ ldr r3, [pc, #24] @ 41630 <__cxa_atexit@plt+0x34810> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 41658 <__cxa_atexit@plt+0x34838> │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #2 │ │ │ │ addne r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, ip, #224, 12 @ 0xe000000 │ │ │ │ - rscseq r1, ip, #120, 8 @ 0x78000000 │ │ │ │ + rscseq r0, ip, #224, 12 @ 0xe000000 │ │ │ │ + rscseq r0, ip, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 416cc <__cxa_atexit@plt+0x348ac> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 416c4 <__cxa_atexit@plt+0x348a4> │ │ │ │ ldr r3, [pc, #68] @ 416d4 <__cxa_atexit@plt+0x348b4> │ │ │ │ ldr r2, [pc, #68] @ 416d8 <__cxa_atexit@plt+0x348b8> │ │ │ │ ldr lr, [pc, #68] @ 416dc <__cxa_atexit@plt+0x348bc> │ │ │ │ ldr r1, [pc, #68] @ 416e0 <__cxa_atexit@plt+0x348c0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -53802,17 +53802,17 @@ │ │ │ │ mov r5, sl │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r1, ip, #44, 8 @ 0x2c000000 │ │ │ │ - rscseq r1, ip, #164, 12 @ 0xa400000 │ │ │ │ - tsteq sp, #132, 18 @ 0x210000 │ │ │ │ + rscseq r0, ip, #44, 8 @ 0x2c000000 │ │ │ │ + rscseq r0, ip, #164, 12 @ 0xa400000 │ │ │ │ + tsteq sp, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 41728 <__cxa_atexit@plt+0x34908> │ │ │ │ @@ -53824,17 +53824,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, lr} │ │ │ │ sub r7, r6, #3 │ │ │ │ str r1, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - tsteq sp, #168, 20 @ 0xa8000 │ │ │ │ + tsteq sp, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 417a8 <__cxa_atexit@plt+0x34988> │ │ │ │ ldr r1, [pc, #88] @ 417b0 <__cxa_atexit@plt+0x34990> │ │ │ │ ldr r2, [pc, #88] @ 417b4 <__cxa_atexit@plt+0x34994> │ │ │ │ @@ -53849,40 +53849,40 @@ │ │ │ │ ldr r3, [pc, #56] @ 417b8 <__cxa_atexit@plt+0x34998> │ │ │ │ cmp r1, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [pc, #48] @ 417bc <__cxa_atexit@plt+0x3499c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq sp, #184, 16 @ 0xb80000 │ │ │ │ - tsteq sp, #244, 18 @ 0x3d0000 │ │ │ │ - tsteq sp, #172, 18 @ 0x2b0000 │ │ │ │ + tsteq sp, #200, 16 @ 0xc80000 │ │ │ │ + tsteq sp, #4, 20 @ 0x4000 │ │ │ │ + tsteq sp, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 417f4 <__cxa_atexit@plt+0x349d4> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 417f8 <__cxa_atexit@plt+0x349d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #160, 18 @ 0x280000 │ │ │ │ - tsteq sp, #88, 18 @ 0x160000 │ │ │ │ + tsteq sp, #176, 18 @ 0x2c0000 │ │ │ │ + tsteq sp, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4184c <__cxa_atexit@plt+0x34a2c> │ │ │ │ @@ -53891,33 +53891,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ beq 41840 <__cxa_atexit@plt+0x34a20> │ │ │ │ ldr r3, [pc, #48] @ 41864 <__cxa_atexit@plt+0x34a44> │ │ │ │ ldr r7, [r8, #15] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 41868 <__cxa_atexit@plt+0x34a48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rscseq r1, ip, #252, 8 @ 0xfc000000 │ │ │ │ + rscseq r0, ip, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 41888 <__cxa_atexit@plt+0x34a68> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -53927,17 +53927,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - rscseq r1, ip, #128, 8 @ 0x80000000 │ │ │ │ + rscseq r0, ip, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #36 @ 0x24 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 4196c <__cxa_atexit@plt+0x34b4c> │ │ │ │ ldr lr, [pc, #128] @ 41974 <__cxa_atexit@plt+0x34b54> │ │ │ │ mov r1, r5 │ │ │ │ @@ -53962,39 +53962,39 @@ │ │ │ │ ldr r2, [r2, #15] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-36] @ 0xffffffdc │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r5, r8 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq sp, #0, 14 │ │ │ │ + tsteq sp, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rscseq r1, ip, #212, 6 @ 0x50000003 │ │ │ │ + rscseq r0, ip, #212, 6 @ 0x50000003 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r1, r3, r7} │ │ │ │ ldr r0, [pc, #20] @ 419b4 <__cxa_atexit@plt+0x34b94> │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rscseq r1, ip, #156, 6 @ 0x70000002 │ │ │ │ + rscseq r0, ip, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #68] @ 41a10 <__cxa_atexit@plt+0x34bf0> │ │ │ │ ldr r2, [pc, #68] @ 41a14 <__cxa_atexit@plt+0x34bf4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ @@ -54008,18 +54008,18 @@ │ │ │ │ str r7, [r5, #8] │ │ │ │ stm r0, {r1, r3, lr} │ │ │ │ str r2, [r5, #24] │ │ │ │ ldr r3, [pc, #16] @ 41a18 <__cxa_atexit@plt+0x34bf8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b a4eb8 <__cxa_atexit@plt+0x98098> │ │ │ │ - rscseq r1, ip, #120, 6 @ 0xe0000001 │ │ │ │ - tsteq sp, #48, 16 @ 0x300000 │ │ │ │ - tsteq sp, #188, 14 @ 0x2f00000 │ │ │ │ - rscseq r1, ip, #68, 6 @ 0x10000001 │ │ │ │ + rscseq r0, ip, #120, 6 @ 0xe0000001 │ │ │ │ + tsteq sp, #64, 16 @ 0x400000 │ │ │ │ + tsteq sp, #204, 14 @ 0x3300000 │ │ │ │ + rscseq r0, ip, #68, 6 @ 0x10000001 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ mov r3, r8 │ │ │ │ @@ -54039,97 +54039,97 @@ │ │ │ │ b 7869c <__cxa_atexit@plt+0x6b87c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - rscseq r1, ip, #244, 4 @ 0x4000000f │ │ │ │ + rscseq r0, ip, #244, 4 @ 0x4000000f │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 41abc <__cxa_atexit@plt+0x34c9c> │ │ │ │ ldr r2, [pc, #28] @ 41acc <__cxa_atexit@plt+0x34cac> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 41ad0 <__cxa_atexit@plt+0x34cb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r1, ip, #212, 4 @ 0x4000000d │ │ │ │ - rscseq r1, ip, #176, 4 │ │ │ │ + rscseq r0, ip, #212, 4 @ 0x4000000d │ │ │ │ + rscseq r0, ip, #176, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 41af4 <__cxa_atexit@plt+0x34cd4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r1, ip, #140, 4 @ 0xc0000008 │ │ │ │ + rscseq r0, ip, #140, 4 @ 0xc0000008 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 41b18 <__cxa_atexit@plt+0x34cf8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r1, ip, #104, 4 @ 0x80000006 │ │ │ │ + rscseq r0, ip, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 41b3c <__cxa_atexit@plt+0x34d1c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r1, ip, #68, 4 @ 0x40000004 │ │ │ │ + rscseq r0, ip, #68, 4 @ 0x40000004 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 41b60 <__cxa_atexit@plt+0x34d40> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r1, ip, #32, 4 │ │ │ │ + rscseq r0, ip, #32, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 41b84 <__cxa_atexit@plt+0x34d64> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r1, ip, #252, 2 @ 0x3f │ │ │ │ + rscseq r0, ip, #252, 2 @ 0x3f │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 41ba8 <__cxa_atexit@plt+0x34d88> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 938bc <__cxa_atexit@plt+0x86a9c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r1, ip, #216, 2 @ 0x36 │ │ │ │ + rscseq r0, ip, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 41bd0 <__cxa_atexit@plt+0x34db0> │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ b 75dc4 <__cxa_atexit@plt+0x68fa4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq r1, ip, #160, 2 @ 0x28 │ │ │ │ + rscseq r0, ip, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 41c34 <__cxa_atexit@plt+0x34e14> │ │ │ │ @@ -54144,39 +54144,39 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ add r5, r5, #12 │ │ │ │ sub r9, r6, #10 │ │ │ │ add sl, r0, #2 │ │ │ │ mov r7, lr │ │ │ │ str r2, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ - b 3fc008 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ + b 3dc260 <__cxa_atexit@plt+0x3cf440> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - rscseq r1, ip, #72, 2 │ │ │ │ - rscseq r1, ip, #148 @ 0x94 │ │ │ │ + rscseq r0, ip, #72, 2 │ │ │ │ + rscseq r0, ip, #148 @ 0x94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 41c84 <__cxa_atexit@plt+0x34e64> │ │ │ │ ldr r2, [pc, #36] @ 41c8c <__cxa_atexit@plt+0x34e6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 41c90 <__cxa_atexit@plt+0x34e70> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #176, 6 @ 0xc0000002 │ │ │ │ - tsteq sp, #176, 6 @ 0xc0000002 │ │ │ │ + tsteq sp, #192, 6 │ │ │ │ + tsteq sp, #192, 6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 41cd8 <__cxa_atexit@plt+0x34eb8> │ │ │ │ @@ -54192,15 +54192,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 41cf0 <__cxa_atexit@plt+0x34ed0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r1, ip, #188 @ 0xbc │ │ │ │ + rscseq r0, ip, #188 @ 0xbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #148] @ 41d98 <__cxa_atexit@plt+0x34f78> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -54233,20 +54233,20 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq sp, #92, 8 @ 0x5c000000 │ │ │ │ + tsteq sp, #108, 8 @ 0x6c000000 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - tsteq sp, #156, 8 @ 0x9c000000 │ │ │ │ - tsteq sp, #48, 6 @ 0xc0000000 │ │ │ │ + tsteq sp, #172, 8 @ 0xac000000 │ │ │ │ + tsteq sp, #64, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 41e10 <__cxa_atexit@plt+0x34ff0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -54272,28 +54272,28 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq sp, #192, 6 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq sp, #208, 6 @ 0x40000003 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - tsteq sp, #248, 6 @ 0xe0000003 │ │ │ │ - tsteq sp, #140, 4 @ 0xc0000008 │ │ │ │ - rscseq r0, ip, #144, 24 @ 0x9000 │ │ │ │ + tsteq sp, #8, 8 @ 0x8000000 │ │ │ │ + tsteq sp, #156, 4 @ 0xc0000009 │ │ │ │ + rscseq pc, fp, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 41eb4 <__cxa_atexit@plt+0x35094> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 41eac <__cxa_atexit@plt+0x3508c> │ │ │ │ ldr r3, [pc, #68] @ 41ebc <__cxa_atexit@plt+0x3509c> │ │ │ │ ldr r2, [pc, #68] @ 41ec0 <__cxa_atexit@plt+0x350a0> │ │ │ │ ldr lr, [pc, #68] @ 41ec4 <__cxa_atexit@plt+0x350a4> │ │ │ │ ldr r1, [pc, #68] @ 41ec8 <__cxa_atexit@plt+0x350a8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -54308,17 +54308,17 @@ │ │ │ │ mov r5, sl │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r0, ip, #68, 24 @ 0x4400 │ │ │ │ - rscseq r0, ip, #28, 30 @ 0x70 │ │ │ │ - tsteq sp, #156, 2 @ 0x27 │ │ │ │ + rscseq pc, fp, #68, 24 @ 0x4400 │ │ │ │ + rscseq pc, fp, #28, 30 @ 0x70 │ │ │ │ + tsteq sp, #172, 2 @ 0x2b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 41f00 <__cxa_atexit@plt+0x350e0> │ │ │ │ @@ -54326,31 +54326,31 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq sp, #204, 4 @ 0xc000000c │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq sp, #220, 4 @ 0xc000000d │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 41f40 <__cxa_atexit@plt+0x35120> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 41f48 <__cxa_atexit@plt+0x35128> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 8a46c <__cxa_atexit@plt+0x7d64c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #232 @ 0xe8 │ │ │ │ + tsteq sp, #248 @ 0xf8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -54374,26 +54374,26 @@ │ │ │ │ ldr r7, [pc, #28] @ 41fd0 <__cxa_atexit@plt+0x351b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - tsteq sp, #92, 4 @ 0xc0000005 │ │ │ │ - tsteq sp, #240 @ 0xf0 │ │ │ │ - rscseq r0, ip, #40, 28 @ 0x280 │ │ │ │ - rscseq r0, ip, #0, 22 │ │ │ │ + tsteq sp, #108, 4 @ 0xc0000006 │ │ │ │ + tsteq sp, #0, 2 │ │ │ │ + rscseq pc, fp, #40, 28 @ 0x280 │ │ │ │ + rscseq pc, fp, #0, 22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 42044 <__cxa_atexit@plt+0x35224> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 4203c <__cxa_atexit@plt+0x3521c> │ │ │ │ ldr r3, [pc, #68] @ 4204c <__cxa_atexit@plt+0x3522c> │ │ │ │ ldr r2, [pc, #68] @ 42050 <__cxa_atexit@plt+0x35230> │ │ │ │ ldr lr, [pc, #68] @ 42054 <__cxa_atexit@plt+0x35234> │ │ │ │ ldr r1, [pc, #68] @ 42058 <__cxa_atexit@plt+0x35238> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -54408,17 +54408,17 @@ │ │ │ │ mov r5, sl │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r0, ip, #192, 26 @ 0x3000 │ │ │ │ - rscseq r0, ip, #204, 26 @ 0x3300 │ │ │ │ - tsteq sp, #12 │ │ │ │ + rscseq pc, fp, #192, 26 @ 0x3000 │ │ │ │ + rscseq pc, fp, #204, 26 @ 0x3300 │ │ │ │ + tsteq sp, #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 42090 <__cxa_atexit@plt+0x35270> │ │ │ │ @@ -54426,17 +54426,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq sp, #60, 2 │ │ │ │ - rscseq r0, ip, #76, 26 @ 0x1300 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq sp, #76, 2 │ │ │ │ + rscseq pc, fp, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 42108 <__cxa_atexit@plt+0x352e8> │ │ │ │ ldr r3, [pc, #84] @ 42118 <__cxa_atexit@plt+0x352f8> │ │ │ │ @@ -54449,43 +54449,43 @@ │ │ │ │ ldr r2, [pc, #64] @ 42120 <__cxa_atexit@plt+0x35300> │ │ │ │ add r3, r7, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r8, #3] │ │ │ │ ldr sl, [r8, #11] │ │ │ │ add r9, r2, #1 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fc008 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ + b 3dc260 <__cxa_atexit@plt+0x3cf440> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 42124 <__cxa_atexit@plt+0x35304> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq sp, #136 @ 0x88 │ │ │ │ - tsteq sp, #136 @ 0x88 │ │ │ │ - rscseq r0, ip, #240, 24 @ 0xf000 │ │ │ │ - rscseq r0, ip, #200, 24 @ 0xc800 │ │ │ │ + tsteq sp, #152 @ 0x98 │ │ │ │ + tsteq sp, #152 @ 0x98 │ │ │ │ + rscseq pc, fp, #240, 24 @ 0xf000 │ │ │ │ + rscseq pc, fp, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 42160 <__cxa_atexit@plt+0x35340> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #24] @ 42164 <__cxa_atexit@plt+0x35344> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fc008 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ - tsteq sp, #32 │ │ │ │ - tsteq sp, #32 │ │ │ │ + b 3dc260 <__cxa_atexit@plt+0x3cf440> │ │ │ │ + tsteq sp, #48 @ 0x30 │ │ │ │ + tsteq sp, #48 @ 0x30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 5bb18 <__cxa_atexit@plt+0x4ecf8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -54506,15 +54506,15 @@ │ │ │ │ b 421e4 <__cxa_atexit@plt+0x353c4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq sp, #104, 28 @ 0x680 │ │ │ │ + tsteq sp, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [pc, #124] @ 42274 <__cxa_atexit@plt+0x35454> │ │ │ │ mov r2, r5 │ │ │ │ @@ -54544,17 +54544,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq sp, #212, 30 @ 0x350 │ │ │ │ + tsteq sp, #228, 30 @ 0x390 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 422c8 <__cxa_atexit@plt+0x354a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -54572,39 +54572,39 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq sp, #96, 30 @ 0x180 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq sp, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, ip, #88, 22 @ 0x16000 │ │ │ │ + rscseq pc, fp, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 42334 <__cxa_atexit@plt+0x35514> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 4233c <__cxa_atexit@plt+0x3551c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 8681c <__cxa_atexit@plt+0x799fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #240, 24 @ 0xf000 │ │ │ │ - rscseq r0, ip, #20, 22 @ 0x5000 │ │ │ │ + tsteq sp, #0, 26 │ │ │ │ + rscseq pc, fp, #20, 22 @ 0x5000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -54627,17 +54627,17 @@ │ │ │ │ str r1, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq sp, #176, 24 @ 0xb000 │ │ │ │ - tsteq sp, #4, 26 @ 0x100 │ │ │ │ - rscseq r0, ip, #144, 20 @ 0x90000 │ │ │ │ + tsteq sp, #192, 24 @ 0xc000 │ │ │ │ + tsteq sp, #20, 26 @ 0x500 │ │ │ │ + rscseq pc, fp, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 42484 <__cxa_atexit@plt+0x35664> │ │ │ │ @@ -54686,19 +54686,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - tsteq sp, #176, 26 @ 0x2c00 │ │ │ │ + tsteq sp, #192, 26 @ 0x3000 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - tsteq sp, #164, 26 @ 0x2900 │ │ │ │ + tsteq sp, #180, 26 @ 0x2d00 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - tsteq sp, #112, 26 @ 0x1c00 │ │ │ │ + tsteq sp, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ @@ -54734,30 +54734,30 @@ │ │ │ │ str r0, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ str r7, [r6, #4] │ │ │ │ add r7, r6, #8 │ │ │ │ stm r7, {r1, r3, lr} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq sp, #24, 22 @ 0x6000 │ │ │ │ - tsteq sp, #196, 24 @ 0xc400 │ │ │ │ - tsteq sp, #12, 22 @ 0x3000 │ │ │ │ + tsteq sp, #40, 22 @ 0xa000 │ │ │ │ + tsteq sp, #212, 24 @ 0xd400 │ │ │ │ + tsteq sp, #28, 22 @ 0x7000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 42604 <__cxa_atexit@plt+0x357e4> │ │ │ │ @@ -54775,40 +54775,40 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ str r2, [r3, #20] │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq sp, #136, 20 @ 0x88000 │ │ │ │ - tsteq sp, #36, 24 @ 0x2400 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq sp, #152, 20 @ 0x98000 │ │ │ │ + tsteq sp, #52, 24 @ 0x3400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, ip, #40, 16 @ 0x280000 │ │ │ │ + rscseq pc, fp, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 42664 <__cxa_atexit@plt+0x35844> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 4266c <__cxa_atexit@plt+0x3584c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 8681c <__cxa_atexit@plt+0x799fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #192, 18 @ 0x300000 │ │ │ │ - rscseq r0, ip, #228, 14 @ 0x3900000 │ │ │ │ + tsteq sp, #208, 18 @ 0x340000 │ │ │ │ + rscseq pc, fp, #228, 14 @ 0x3900000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -54831,17 +54831,17 @@ │ │ │ │ str r1, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq sp, #128, 18 @ 0x200000 │ │ │ │ - tsteq sp, #212, 18 @ 0x350000 │ │ │ │ - rscseq r0, ip, #96, 14 @ 0x1800000 │ │ │ │ + tsteq sp, #144, 18 @ 0x240000 │ │ │ │ + tsteq sp, #228, 18 @ 0x390000 │ │ │ │ + rscseq pc, fp, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub ip, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi 427b8 <__cxa_atexit@plt+0x35998> │ │ │ │ @@ -54891,19 +54891,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - tsteq sp, #136, 20 @ 0x88000 │ │ │ │ + tsteq sp, #152, 20 @ 0x98000 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - tsteq sp, #112, 20 @ 0x70000 │ │ │ │ + tsteq sp, #128, 20 @ 0x80000 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tsteq sp, #60, 20 @ 0x3c000 │ │ │ │ + tsteq sp, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ @@ -54931,17 +54931,17 @@ │ │ │ │ stmib r3, {r2, r8, lr} │ │ │ │ mov r8, ip │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #168, 18 @ 0x2a0000 │ │ │ │ - tsteq sp, #160, 18 @ 0x280000 │ │ │ │ - tsteq sp, #140, 18 @ 0x230000 │ │ │ │ + tsteq sp, #184, 18 @ 0x2e0000 │ │ │ │ + tsteq sp, #176, 18 @ 0x2c0000 │ │ │ │ + tsteq sp, #156, 18 @ 0x270000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 428dc <__cxa_atexit@plt+0x35abc> │ │ │ │ ldr lr, [pc, #60] @ 428e4 <__cxa_atexit@plt+0x35ac4> │ │ │ │ @@ -54954,15 +54954,15 @@ │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -54970,55 +54970,55 @@ │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 4291c <__cxa_atexit@plt+0x35afc> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4293c <__cxa_atexit@plt+0x35b1c> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 42954 <__cxa_atexit@plt+0x35b34> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 42974 <__cxa_atexit@plt+0x35b54> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 4298c <__cxa_atexit@plt+0x35b6c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 429ac <__cxa_atexit@plt+0x35b8c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - rscseq r0, ip, #192, 8 @ 0xc0000000 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + rscseq pc, fp, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r2, [pc, #48] @ 42a08 <__cxa_atexit@plt+0x35be8> │ │ │ │ ldrls r3, [pc, #48] @ 42a0c <__cxa_atexit@plt+0x35bec> │ │ │ │ @@ -55031,29 +55031,29 @@ │ │ │ │ ldrls r2, [pc, r2] │ │ │ │ stmibls r5, {r0, r1, r2, r7} │ │ │ │ ldrls r0, [pc, #20] @ 42a14 <__cxa_atexit@plt+0x35bf4> │ │ │ │ movls r7, r3 │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r0, ip, #248, 6 @ 0xe0000003 │ │ │ │ - tsteq sp, #36, 12 @ 0x2400000 │ │ │ │ - rscseq r0, ip, #228, 6 @ 0x90000003 │ │ │ │ - rscseq r0, ip, #76, 8 @ 0x4c000000 │ │ │ │ + rscseq pc, fp, #248, 6 @ 0xe0000003 │ │ │ │ + tsteq sp, #52, 12 @ 0x3400000 │ │ │ │ + rscseq pc, fp, #228, 6 @ 0x90000003 │ │ │ │ + rscseq pc, fp, #76, 8 @ 0x4c000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 42a40 <__cxa_atexit@plt+0x35c20> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq r0, ip, #32, 8 @ 0x20000000 │ │ │ │ + rscseq pc, fp, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 42a9c <__cxa_atexit@plt+0x35c7c> │ │ │ │ @@ -55069,19 +55069,19 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r0, [r3, #12] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff940 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r0, ip, #60, 6 @ 0xf0000000 │ │ │ │ - rscseq r0, ip, #176, 6 @ 0xc0000002 │ │ │ │ + rscseq pc, fp, #60, 6 @ 0xf0000000 │ │ │ │ + rscseq pc, fp, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 42b08 <__cxa_atexit@plt+0x35ce8> │ │ │ │ @@ -55096,34 +55096,34 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ b 5c7a0 <__cxa_atexit@plt+0x4f980> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r0, ip, #44, 6 @ 0xb0000000 │ │ │ │ + rscseq pc, fp, #44, 6 @ 0xb0000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 42b50 <__cxa_atexit@plt+0x35d30> │ │ │ │ ldr r3, [pc, #32] @ 42b54 <__cxa_atexit@plt+0x35d34> │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #20] @ 42b58 <__cxa_atexit@plt+0x35d38> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r0, ip, #100, 4 @ 0x40000006 │ │ │ │ - rscseq r0, ip, #92, 4 @ 0xc0000005 │ │ │ │ - rscseq pc, fp, #120, 30 @ 0x1e0 │ │ │ │ + rscseq pc, fp, #100, 4 @ 0x40000006 │ │ │ │ + rscseq pc, fp, #92, 4 @ 0xc0000005 │ │ │ │ + rscseq lr, fp, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 42bc0 <__cxa_atexit@plt+0x35da0> │ │ │ │ @@ -55142,18 +55142,18 @@ │ │ │ │ str r1, [r5, #20] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq pc, fp, #4, 30 │ │ │ │ + rscseq lr, fp, #4, 30 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 42c38 <__cxa_atexit@plt+0x35e18> │ │ │ │ @@ -55172,18 +55172,18 @@ │ │ │ │ stm r7, {r0, r1, r2, r9, lr} │ │ │ │ sub r7, r6, #3 │ │ │ │ str r8, [r3, #4] │ │ │ │ str sl, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - tsteq sp, #180, 10 @ 0x2d000000 │ │ │ │ - rscseq r0, ip, #184, 2 @ 0x2e │ │ │ │ + tsteq sp, #196, 10 @ 0x31000000 │ │ │ │ + rscseq pc, fp, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #44 @ 0x2c │ │ │ │ cmp fp, r8 │ │ │ │ bhi 42cf0 <__cxa_atexit@plt+0x35ed0> │ │ │ │ ldr lr, [pc, #140] @ 42cf8 <__cxa_atexit@plt+0x35ed8> │ │ │ │ mov r1, r5 │ │ │ │ @@ -55211,39 +55211,39 @@ │ │ │ │ ldr r2, [r2, #15] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-44] @ 0xffffffd4 │ │ │ │ str r0, [r5, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ mov r5, r8 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq sp, #128, 6 │ │ │ │ + tsteq sp, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rscseq r0, ip, #0, 2 │ │ │ │ + rscseq pc, fp, #0, 2 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r1, r3, r7} │ │ │ │ ldr r0, [pc, #20] @ 42d38 <__cxa_atexit@plt+0x35f18> │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rscseq r0, ip, #200 @ 0xc8 │ │ │ │ + rscseq pc, fp, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r5, #8]! │ │ │ │ ldmib r5, {r1, sl} │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ @@ -55253,16 +55253,16 @@ │ │ │ │ str r0, [r5, #16] │ │ │ │ str sl, [r5, #20] │ │ │ │ str r3, [r5, #24] │ │ │ │ ldr r3, [pc, #8] @ 42d84 <__cxa_atexit@plt+0x35f64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b a4eb8 <__cxa_atexit@plt+0x98098> │ │ │ │ - tsteq sp, #144, 8 @ 0x90000000 │ │ │ │ - rscseq r0, ip, #136 @ 0x88 │ │ │ │ + tsteq sp, #160, 8 @ 0xa0000000 │ │ │ │ + rscseq pc, fp, #136 @ 0x88 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ mov ip, r8 │ │ │ │ @@ -55283,15 +55283,15 @@ │ │ │ │ b 7869c <__cxa_atexit@plt+0x6b87c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - rscseq r0, ip, #36 @ 0x24 │ │ │ │ + rscseq pc, fp, #36 @ 0x24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ str fp, [sp, #8] │ │ │ │ @@ -55358,15 +55358,15 @@ │ │ │ │ str sl, [r2, #12]! │ │ │ │ str r1, [r5, #4] │ │ │ │ str lr, [r5, #12] │ │ │ │ str ip, [r5, #16] │ │ │ │ str r9, [r5, #20] │ │ │ │ str r3, [r3, #44] @ 0x2c │ │ │ │ str r2, [r3, #32] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ mov r6, r3 │ │ │ │ b 42f3c <__cxa_atexit@plt+0x3611c> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ @@ -55381,89 +55381,89 @@ │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, lr │ │ │ │ mov r9, ip │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #216, 2 @ 0x36 │ │ │ │ - tsteq sp, #176, 6 @ 0xc0000002 │ │ │ │ + tsteq sp, #232, 2 @ 0x3a │ │ │ │ + tsteq sp, #192, 6 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - rscseq pc, fp, #160, 28 @ 0xa00 │ │ │ │ - rscseq pc, fp, #48, 26 @ 0xc00 │ │ │ │ + rscseq lr, fp, #160, 28 @ 0xa00 │ │ │ │ + rscseq lr, fp, #48, 26 @ 0xc00 │ │ │ │ @ instruction: 0xffffd50c │ │ │ │ @ instruction: 0xffffd6e4 │ │ │ │ @ instruction: 0xffffdec4 │ │ │ │ - rscseq pc, fp, #16, 30 @ 0x40 │ │ │ │ + rscseq lr, fp, #16, 30 @ 0x40 │ │ │ │ @ instruction: 0xffffd5fc │ │ │ │ @ instruction: 0xffffd770 │ │ │ │ - rscseq pc, fp, #212, 28 @ 0xd40 │ │ │ │ + rscseq lr, fp, #212, 28 @ 0xd40 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 42fe0 <__cxa_atexit@plt+0x361c0> │ │ │ │ ldr r3, [pc, #28] @ 42ff0 <__cxa_atexit@plt+0x361d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 42ff4 <__cxa_atexit@plt+0x361d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq pc, fp, #180, 28 @ 0xb40 │ │ │ │ - rscseq pc, fp, #144, 28 @ 0x900 │ │ │ │ + rscseq lr, fp, #180, 28 @ 0xb40 │ │ │ │ + rscseq lr, fp, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 43018 <__cxa_atexit@plt+0x361f8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, fp, #108, 28 @ 0x6c0 │ │ │ │ + rscseq lr, fp, #108, 28 @ 0x6c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 4303c <__cxa_atexit@plt+0x3621c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, fp, #72, 28 @ 0x480 │ │ │ │ + rscseq lr, fp, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 43060 <__cxa_atexit@plt+0x36240> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, fp, #36, 28 @ 0x240 │ │ │ │ + rscseq lr, fp, #36, 28 @ 0x240 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 43084 <__cxa_atexit@plt+0x36264> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, fp, #0, 28 │ │ │ │ + rscseq lr, fp, #0, 28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 430a8 <__cxa_atexit@plt+0x36288> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, fp, #220, 26 @ 0x3700 │ │ │ │ + rscseq lr, fp, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 43108 <__cxa_atexit@plt+0x362e8> │ │ │ │ @@ -55480,30 +55480,30 @@ │ │ │ │ sub r2, r6, #19 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ stmdb r3, {r1, r3} │ │ │ │ b 938bc <__cxa_atexit@plt+0x86a9c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ @ instruction: 0xfffff07c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq pc, fp, #24, 26 @ 0x600 │ │ │ │ + rscseq lr, fp, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 43148 <__cxa_atexit@plt+0x36328> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #12] │ │ │ │ b 75dc4 <__cxa_atexit@plt+0x68fa4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq pc, fp, #216, 24 @ 0xd800 │ │ │ │ + rscseq lr, fp, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4319c <__cxa_atexit@plt+0x3637c> │ │ │ │ @@ -55517,36 +55517,36 @@ │ │ │ │ add lr, r3, #12 │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - rscseq pc, fp, #240, 24 @ 0xf000 │ │ │ │ + rscseq lr, fp, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 431e0 <__cxa_atexit@plt+0x363c0> │ │ │ │ ldr r7, [pc, #32] @ 431f0 <__cxa_atexit@plt+0x363d0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r7, [pc, #12] @ 431f4 <__cxa_atexit@plt+0x363d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq pc, fp, #200, 24 @ 0xc800 │ │ │ │ - rscseq pc, fp, #168, 24 @ 0xa800 │ │ │ │ + rscseq lr, fp, #200, 24 @ 0xc800 │ │ │ │ + rscseq lr, fp, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #92] @ 43268 <__cxa_atexit@plt+0x36448> │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ @@ -55560,24 +55560,24 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 43254 <__cxa_atexit@plt+0x36434> │ │ │ │ ldr r3, [pc, #40] @ 43270 <__cxa_atexit@plt+0x36450> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc018 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + b 3dc270 <__cxa_atexit@plt+0x3cf450> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3, #8]! │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rscseq pc, fp, #44, 24 @ 0x2c00 │ │ │ │ + rscseq lr, fp, #44, 24 @ 0x2c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 432b8 <__cxa_atexit@plt+0x36498> │ │ │ │ ldr r3, [pc, #56] @ 432cc <__cxa_atexit@plt+0x364ac> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -55585,47 +55585,47 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 432c4 <__cxa_atexit@plt+0x364a4> │ │ │ │ ldr r3, [pc, #36] @ 432d0 <__cxa_atexit@plt+0x364b0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc018 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + b 3dc270 <__cxa_atexit@plt+0x3cf450> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq pc, fp, #204, 22 @ 0x33000 │ │ │ │ + rscseq lr, fp, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 432f4 <__cxa_atexit@plt+0x364d4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc018 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + b 3dc270 <__cxa_atexit@plt+0x3cf450> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, fp, #168, 22 @ 0x2a000 │ │ │ │ + rscseq lr, fp, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 4331c <__cxa_atexit@plt+0x364fc> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 43330 <__cxa_atexit@plt+0x36510> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - rscseq pc, fp, #116, 22 @ 0x1d000 │ │ │ │ + rscseq lr, fp, #116, 22 @ 0x1d000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 43388 <__cxa_atexit@plt+0x36568> │ │ │ │ @@ -55634,56 +55634,56 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ beq 4337c <__cxa_atexit@plt+0x3655c> │ │ │ │ ldr r3, [pc, #48] @ 433a0 <__cxa_atexit@plt+0x36580> │ │ │ │ ldr r7, [r8, #15] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 433a4 <__cxa_atexit@plt+0x36584> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq pc, fp, #36, 22 @ 0x9000 │ │ │ │ - rscseq pc, fp, #4, 22 @ 0x1000 │ │ │ │ + rscseq lr, fp, #36, 22 @ 0x9000 │ │ │ │ + rscseq lr, fp, #4, 22 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 433c8 <__cxa_atexit@plt+0x365a8> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, fp, #224, 20 @ 0xe0000 │ │ │ │ + rscseq lr, fp, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 43400 <__cxa_atexit@plt+0x365e0> │ │ │ │ ldr r7, [pc, #36] @ 43414 <__cxa_atexit@plt+0x365f4> │ │ │ │ str r8, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r7, [pc, #16] @ 43418 <__cxa_atexit@plt+0x365f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - rscseq pc, fp, #164, 20 @ 0xa4000 │ │ │ │ - rscseq pc, fp, #140, 20 @ 0x8c000 │ │ │ │ + rscseq lr, fp, #164, 20 @ 0xa4000 │ │ │ │ + rscseq lr, fp, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 43478 <__cxa_atexit@plt+0x36658> │ │ │ │ ldr r7, [pc, #72] @ 43488 <__cxa_atexit@plt+0x36668> │ │ │ │ @@ -55694,96 +55694,96 @@ │ │ │ │ ldr r2, [pc, #56] @ 4348c <__cxa_atexit@plt+0x3666c> │ │ │ │ ldr r1, [r8, #19] │ │ │ │ ldr r7, [r8, #15] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 43490 <__cxa_atexit@plt+0x36670> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rscseq pc, fp, #64, 20 @ 0x40000 │ │ │ │ - rscseq pc, fp, #24, 20 @ 0x18000 │ │ │ │ + rscseq lr, fp, #64, 20 @ 0x40000 │ │ │ │ + rscseq lr, fp, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ ldr r2, [pc, #16] @ 434c0 <__cxa_atexit@plt+0x366a0> │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq pc, fp, #232, 18 @ 0x3a0000 │ │ │ │ + rscseq lr, fp, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #56] @ 43514 <__cxa_atexit@plt+0x366f4> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 43504 <__cxa_atexit@plt+0x366e4> │ │ │ │ ldr r7, [pc, #36] @ 43518 <__cxa_atexit@plt+0x366f8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r7, [pc, #16] @ 4351c <__cxa_atexit@plt+0x366fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ - rscseq pc, fp, #164, 18 @ 0x290000 │ │ │ │ + rscseq lr, fp, #164, 18 @ 0x290000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 43544 <__cxa_atexit@plt+0x36724> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, fp, #160, 10 @ 0x28000000 │ │ │ │ + rscseq lr, fp, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4359c <__cxa_atexit@plt+0x3677c> │ │ │ │ ldr r2, [pc, #40] @ 435a4 <__cxa_atexit@plt+0x36784> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 435a8 <__cxa_atexit@plt+0x36788> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq sp, #144, 20 @ 0x90000 │ │ │ │ - rscseq pc, fp, #80, 10 @ 0x14000000 │ │ │ │ + tsteq sp, #160, 20 @ 0xa0000 │ │ │ │ + rscseq lr, fp, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r6 │ │ │ │ ldr r6, [pc, #108] @ 43634 <__cxa_atexit@plt+0x36814> │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -55810,15 +55810,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 43638 <__cxa_atexit@plt+0x36818> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rscseq pc, fp, #212, 8 @ 0xd4000000 │ │ │ │ + rscseq lr, fp, #212, 8 @ 0xd4000000 │ │ │ │ @ instruction: 0xffffbcd4 │ │ │ │ @ instruction: 0xffffc100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -55828,17 +55828,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq sp, #84, 22 @ 0x15000 │ │ │ │ - rscseq pc, fp, #144, 6 @ 0x40000002 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq sp, #100, 22 @ 0x19000 │ │ │ │ + rscseq lr, fp, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #40 @ 0x28 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 4371c <__cxa_atexit@plt+0x368fc> │ │ │ │ ldr lr, [pc, #124] @ 43724 <__cxa_atexit@plt+0x36904> │ │ │ │ mov r1, r5 │ │ │ │ @@ -55862,39 +55862,39 @@ │ │ │ │ ldr r2, [r2, #15] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-40] @ 0xffffffd8 │ │ │ │ str r0, [r5, #-36] @ 0xffffffdc │ │ │ │ str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ mov r5, r8 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq sp, #72, 18 @ 0x120000 │ │ │ │ + tsteq sp, #88, 18 @ 0x160000 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rscseq pc, fp, #232, 4 @ 0x8000000e │ │ │ │ + rscseq lr, fp, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r1, r3, r7} │ │ │ │ ldr r0, [pc, #20] @ 43764 <__cxa_atexit@plt+0x36944> │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rscseq pc, fp, #176, 4 │ │ │ │ + rscseq lr, fp, #176, 4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 437c0 <__cxa_atexit@plt+0x369a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr lr, [r5, #4]! │ │ │ │ add r9, r5, #8 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ @@ -55908,17 +55908,17 @@ │ │ │ │ str r2, [r5, #20] │ │ │ │ str r1, [r5, #16] │ │ │ │ stm r5, {r0, lr} │ │ │ │ ldr r3, [pc, #12] @ 437c4 <__cxa_atexit@plt+0x369a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b a4eb8 <__cxa_atexit@plt+0x98098> │ │ │ │ - tsteq sp, #136, 20 @ 0x88000 │ │ │ │ - tsteq sp, #12, 20 @ 0xc000 │ │ │ │ - rscseq pc, fp, #248, 12 @ 0xf800000 │ │ │ │ + tsteq sp, #152, 20 @ 0x98000 │ │ │ │ + tsteq sp, #28, 20 @ 0x1c000 │ │ │ │ + rscseq lr, fp, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ mov r3, r8 │ │ │ │ @@ -55939,78 +55939,78 @@ │ │ │ │ b 7869c <__cxa_atexit@plt+0x6b87c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - rscseq pc, fp, #184, 12 @ 0xb800000 │ │ │ │ + rscseq lr, fp, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4386c <__cxa_atexit@plt+0x36a4c> │ │ │ │ ldr r3, [pc, #28] @ 4387c <__cxa_atexit@plt+0x36a5c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 43880 <__cxa_atexit@plt+0x36a60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq pc, fp, #152, 12 @ 0x9800000 │ │ │ │ - rscseq pc, fp, #116, 12 @ 0x7400000 │ │ │ │ + rscseq lr, fp, #152, 12 @ 0x9800000 │ │ │ │ + rscseq lr, fp, #116, 12 @ 0x7400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 438a4 <__cxa_atexit@plt+0x36a84> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, fp, #80, 12 @ 0x5000000 │ │ │ │ + rscseq lr, fp, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 438c8 <__cxa_atexit@plt+0x36aa8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, fp, #44, 12 @ 0x2c00000 │ │ │ │ + rscseq lr, fp, #44, 12 @ 0x2c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 438ec <__cxa_atexit@plt+0x36acc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, fp, #8, 12 @ 0x800000 │ │ │ │ + rscseq lr, fp, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 43910 <__cxa_atexit@plt+0x36af0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, fp, #228, 10 @ 0x39000000 │ │ │ │ + rscseq lr, fp, #228, 10 @ 0x39000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 43934 <__cxa_atexit@plt+0x36b14> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, fp, #192, 10 @ 0x30000000 │ │ │ │ + rscseq lr, fp, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 43980 <__cxa_atexit@plt+0x36b60> │ │ │ │ @@ -56022,29 +56022,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ b 938bc <__cxa_atexit@plt+0x86a9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq pc, fp, #84, 10 @ 0x15000000 │ │ │ │ + rscseq lr, fp, #84, 10 @ 0x15000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 439bc <__cxa_atexit@plt+0x36b9c> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #12] │ │ │ │ b 75dc4 <__cxa_atexit@plt+0x68fa4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq pc, fp, #20, 10 @ 0x5000000 │ │ │ │ + rscseq lr, fp, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 43a24 <__cxa_atexit@plt+0x36c04> │ │ │ │ @@ -56060,58 +56060,58 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r9, r6, #14 │ │ │ │ add sl, lr, #2 │ │ │ │ mov r7, ip │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ - b 3fc008 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ + b 3dc260 <__cxa_atexit@plt+0x3cf440> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - rscseq pc, fp, #200, 8 @ 0xc8000000 │ │ │ │ - rscseq pc, fp, #168, 4 @ 0x8000000a │ │ │ │ + rscseq lr, fp, #200, 8 @ 0xc8000000 │ │ │ │ + rscseq lr, fp, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 43a74 <__cxa_atexit@plt+0x36c54> │ │ │ │ ldr r2, [pc, #40] @ 43a84 <__cxa_atexit@plt+0x36c64> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ ldr r2, [r5] │ │ │ │ str r9, [r5] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ ldr r7, [pc, #12] @ 43a88 <__cxa_atexit@plt+0x36c68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq pc, fp, #152, 8 @ 0x98000000 │ │ │ │ + rscseq lr, fp, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 43ab8 <__cxa_atexit@plt+0x36c98> │ │ │ │ ldr r3, [pc, #40] @ 43ad0 <__cxa_atexit@plt+0x36cb0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ ldr r7, [pc, #12] @ 43acc <__cxa_atexit@plt+0x36cac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #120, 12 @ 0x7800000 │ │ │ │ + tsteq sp, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 43b40 <__cxa_atexit@plt+0x36d20> │ │ │ │ ldr r7, [pc, #112] @ 43b60 <__cxa_atexit@plt+0x36d40> │ │ │ │ @@ -56142,16 +56142,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq sp, #224, 12 @ 0xe000000 │ │ │ │ - tsteq sp, #240, 10 @ 0x3c000000 │ │ │ │ + tsteq sp, #240, 12 @ 0xf000000 │ │ │ │ + tsteq sp, #0, 12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #68] @ 43bc4 <__cxa_atexit@plt+0x36da4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -56166,28 +56166,28 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq sp, #100, 12 @ 0x6400000 │ │ │ │ + tsteq sp, #116, 12 @ 0x7400000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 43bfc <__cxa_atexit@plt+0x36ddc> │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ cmp r2, r7 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #44, 12 @ 0x2c00000 │ │ │ │ + tsteq sp, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 43c7c <__cxa_atexit@plt+0x36e5c> │ │ │ │ ldr r3, [pc, #108] @ 43c8c <__cxa_atexit@plt+0x36e6c> │ │ │ │ @@ -56217,15 +56217,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 43c94 <__cxa_atexit@plt+0x36e74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rscseq pc, fp, #148, 4 @ 0x40000009 │ │ │ │ + rscseq lr, fp, #148, 4 @ 0x40000009 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #36] @ 43cd8 <__cxa_atexit@plt+0x36eb8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -56272,30 +56272,30 @@ │ │ │ │ bhi 43d90 <__cxa_atexit@plt+0x36f70> │ │ │ │ ldr r2, [pc, #80] @ 43db0 <__cxa_atexit@plt+0x36f90> │ │ │ │ str r9, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 43dac <__cxa_atexit@plt+0x36f8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - rscseq pc, fp, #120, 2 │ │ │ │ + rscseq lr, fp, #120, 2 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #124] @ 43e40 <__cxa_atexit@plt+0x37020> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -56316,24 +56316,24 @@ │ │ │ │ bhi 43e2c <__cxa_atexit@plt+0x3700c> │ │ │ │ ldr r3, [pc, #56] @ 43e48 <__cxa_atexit@plt+0x37028> │ │ │ │ str r9, [r5, #12] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r5, {r3, sl} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 43e44 <__cxa_atexit@plt+0x37024> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq pc, fp, #220 @ 0xdc │ │ │ │ + rscseq lr, fp, #220 @ 0xdc │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #12]! │ │ │ │ mov r2, r3 │ │ │ │ ldr r9, [r3, #4] │ │ │ │ @@ -56347,22 +56347,22 @@ │ │ │ │ bhi 43ea0 <__cxa_atexit@plt+0x37080> │ │ │ │ ldr r3, [pc, #40] @ 43eb4 <__cxa_atexit@plt+0x37094> │ │ │ │ str r9, [r5, #12] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r5, {r3, sl} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ ldr r7, [pc, #16] @ 43eb8 <__cxa_atexit@plt+0x37098> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ - rscseq pc, fp, #104 @ 0x68 │ │ │ │ + rscseq lr, fp, #104 @ 0x68 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 43f74 <__cxa_atexit@plt+0x37154> │ │ │ │ ldr r2, [pc, #168] @ 43f84 <__cxa_atexit@plt+0x37164> │ │ │ │ @@ -56392,15 +56392,15 @@ │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ @@ -56408,15 +56408,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 43f90 <__cxa_atexit@plt+0x37170> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - rscseq lr, fp, #160, 30 @ 0x280 │ │ │ │ + rscseq sp, fp, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r1, [pc, #76] @ 43ffc <__cxa_atexit@plt+0x371dc> │ │ │ │ sub lr, r5, #4 │ │ │ │ @@ -56431,15 +56431,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r1, [r5, #4] │ │ │ │ str r2, [r5, #16] │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -56448,33 +56448,33 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 44034 <__cxa_atexit@plt+0x37214> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 44064 <__cxa_atexit@plt+0x37244> │ │ │ │ ldr r3, [pc, #40] @ 4407c <__cxa_atexit@plt+0x3725c> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ ldr r7, [pc, #12] @ 44078 <__cxa_atexit@plt+0x37258> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #12, 2 │ │ │ │ + tsteq sp, #28, 2 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 440f4 <__cxa_atexit@plt+0x372d4> │ │ │ │ ldr r3, [pc, #128] @ 4411c <__cxa_atexit@plt+0x372fc> │ │ │ │ @@ -56509,17 +56509,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq sp, #92 @ 0x5c │ │ │ │ - tsteq sp, #148 @ 0x94 │ │ │ │ - tsteq sp, #124 @ 0x7c │ │ │ │ + tsteq sp, #108 @ 0x6c │ │ │ │ + tsteq sp, #164 @ 0xa4 │ │ │ │ + tsteq sp, #140 @ 0x8c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #80] @ 44190 <__cxa_atexit@plt+0x37370> │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #12]! │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -56537,16 +56537,16 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq sp, #204, 30 @ 0x330 │ │ │ │ - tsteq sp, #4 │ │ │ │ + tsteq sp, #220, 30 @ 0x370 │ │ │ │ + tsteq sp, #20 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #44] @ 441d8 <__cxa_atexit@plt+0x373b8> │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 441dc <__cxa_atexit@plt+0x373bc> │ │ │ │ @@ -56554,16 +56554,16 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ add r3, r3, #2 │ │ │ │ cmp r1, r7 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #132, 30 @ 0x210 │ │ │ │ - tsteq sp, #188, 30 @ 0x2f0 │ │ │ │ + tsteq sp, #148, 30 @ 0x250 │ │ │ │ + tsteq sp, #204, 30 @ 0x330 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 44238 <__cxa_atexit@plt+0x37418> │ │ │ │ ldr r2, [pc, #68] @ 44240 <__cxa_atexit@plt+0x37420> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -56574,38 +56574,38 @@ │ │ │ │ beq 4422c <__cxa_atexit@plt+0x3740c> │ │ │ │ ldr r3, [pc, #44] @ 44244 <__cxa_atexit@plt+0x37424> │ │ │ │ ldr r8, [pc, #44] @ 44248 <__cxa_atexit@plt+0x37428> │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ moveq r8, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - sbcseq lr, lr, #396 @ 0x18c │ │ │ │ - sbcseq lr, lr, #404 @ 0x194 │ │ │ │ + sbcseq lr, lr, #10432 @ 0x28c0 │ │ │ │ + sbcseq lr, lr, #10560 @ 0x2940 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 44280 <__cxa_atexit@plt+0x37460> │ │ │ │ ldr r8, [pc, #36] @ 44284 <__cxa_atexit@plt+0x37464> │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ - sbcseq lr, lr, #23, 30 @ 0x5c │ │ │ │ - sbcseq lr, lr, #25, 30 @ 0x64 │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ + sbcseq lr, lr, #5568 @ 0x15c0 │ │ │ │ + sbcseq lr, lr, #5696 @ 0x1640 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 442e8 <__cxa_atexit@plt+0x374c8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -56621,26 +56621,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 4430c <__cxa_atexit@plt+0x374ec> │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - tsteq sp, #88, 26 @ 0x1600 │ │ │ │ - sbcseq lr, lr, #180, 28 @ 0xb40 │ │ │ │ - rscseq lr, fp, #28, 24 @ 0x1c00 │ │ │ │ + tsteq sp, #104, 26 @ 0x1a00 │ │ │ │ + sbcseq lr, lr, #244, 24 @ 0xf400 │ │ │ │ + rscseq sp, fp, #28, 24 @ 0x1c00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 44394 <__cxa_atexit@plt+0x37574> │ │ │ │ @@ -56664,27 +56664,27 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 3fc020 <__cxa_atexit@plt+0x3ef200> │ │ │ │ + b 3dc278 <__cxa_atexit@plt+0x3cf458> │ │ │ │ mov r6, r3 │ │ │ │ b 443a4 <__cxa_atexit@plt+0x37584> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - tsteq sp, #196, 24 @ 0xc400 │ │ │ │ - tsteq sp, #164, 28 @ 0xa40 │ │ │ │ - tsteq sp, #220, 24 @ 0xdc00 │ │ │ │ - rscseq lr, fp, #108, 22 @ 0x1b000 │ │ │ │ + tsteq sp, #212, 24 @ 0xd400 │ │ │ │ + tsteq sp, #180, 28 @ 0xb40 │ │ │ │ + tsteq sp, #236, 24 @ 0xec00 │ │ │ │ + rscseq sp, fp, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 44450 <__cxa_atexit@plt+0x37630> │ │ │ │ @@ -56711,28 +56711,28 @@ │ │ │ │ str r9, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ mov r6, r3 │ │ │ │ b 44460 <__cxa_atexit@plt+0x37640> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq sp, #24, 24 @ 0x1800 │ │ │ │ - sbcseq lr, lr, #128, 26 @ 0x2000 │ │ │ │ - tsteq sp, #240, 26 @ 0x3c00 │ │ │ │ tsteq sp, #40, 24 @ 0x2800 │ │ │ │ - rscseq lr, fp, #172, 20 @ 0xac000 │ │ │ │ + sbcseq lr, lr, #192, 22 @ 0x30000 │ │ │ │ + tsteq sp, #0, 28 │ │ │ │ + tsteq sp, #56, 24 @ 0x3800 │ │ │ │ + rscseq sp, fp, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4450c <__cxa_atexit@plt+0x376ec> │ │ │ │ @@ -56758,27 +56758,27 @@ │ │ │ │ str r9, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ - b 3fc020 <__cxa_atexit@plt+0x3ef200> │ │ │ │ + b 3dc278 <__cxa_atexit@plt+0x3cf458> │ │ │ │ mov r6, r3 │ │ │ │ b 4451c <__cxa_atexit@plt+0x376fc> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - tsteq sp, #88, 22 @ 0x16000 │ │ │ │ - tsteq sp, #52, 26 @ 0xd00 │ │ │ │ - tsteq sp, #108, 22 @ 0x1b000 │ │ │ │ - rscseq lr, fp, #240, 18 @ 0x3c0000 │ │ │ │ + tsteq sp, #104, 22 @ 0x1a000 │ │ │ │ + tsteq sp, #68, 26 @ 0x1100 │ │ │ │ + tsteq sp, #124, 22 @ 0x1f000 │ │ │ │ + rscseq sp, fp, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -56797,29 +56797,29 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm ip, {r2, r8, r9, sl} │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r8, lr │ │ │ │ str r1, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #32] @ 445d0 <__cxa_atexit@plt+0x377b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - sbcseq lr, lr, #16640 @ 0x4100 │ │ │ │ + sbcseq lr, lr, #528384 @ 0x81000 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - tsteq sp, #160, 24 @ 0xa000 │ │ │ │ - tsteq sp, #204, 20 @ 0xcc000 │ │ │ │ - rscseq lr, fp, #136, 18 @ 0x220000 │ │ │ │ + tsteq sp, #176, 24 @ 0xb000 │ │ │ │ + tsteq sp, #220, 20 @ 0xdc000 │ │ │ │ + rscseq sp, fp, #136, 18 @ 0x220000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 4470c <__cxa_atexit@plt+0x378ec> │ │ │ │ - rscseq lr, fp, #92, 18 @ 0x170000 │ │ │ │ + rscseq sp, fp, #92, 18 @ 0x170000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub ip, r5, #12 │ │ │ │ cmp fp, ip │ │ │ │ bhi 44698 <__cxa_atexit@plt+0x37878> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ @@ -56857,15 +56857,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r9, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ mov r2, r6 │ │ │ │ b 446a8 <__cxa_atexit@plt+0x37888> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ @@ -56874,24 +56874,24 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, ip │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #4, 20 @ 0x4000 │ │ │ │ - tsteq sp, #244, 22 @ 0x3d000 │ │ │ │ - tsteq sp, #24, 20 @ 0x18000 │ │ │ │ - rscseq lr, fp, #116, 16 @ 0x740000 │ │ │ │ + tsteq sp, #20, 20 @ 0x14000 │ │ │ │ + tsteq sp, #4, 24 @ 0x400 │ │ │ │ + tsteq sp, #40, 20 @ 0x28000 │ │ │ │ + rscseq sp, fp, #116, 16 @ 0x740000 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - sbcseq lr, lr, #62464 @ 0xf400 │ │ │ │ - tsteq sp, #160, 22 @ 0x28000 │ │ │ │ + sbcseq lr, lr, #2048000 @ 0x1f4000 │ │ │ │ + tsteq sp, #176, 22 @ 0x2c000 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ - rscseq lr, fp, #56, 16 @ 0x380000 │ │ │ │ + rscseq sp, fp, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -56933,32 +56933,32 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r9, [r3, #20] │ │ │ │ sub r9, r6, #6 │ │ │ │ stm ip, {r1, r2, sl} │ │ │ │ str lr, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #36] @ 447f4 <__cxa_atexit@plt+0x379d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - tsteq sp, #212, 20 @ 0xd4000 │ │ │ │ - tsteq sp, #4, 18 @ 0x10000 │ │ │ │ - rscseq lr, fp, #112, 14 @ 0x1c00000 │ │ │ │ - sbcseq lr, lr, #151552 @ 0x25000 │ │ │ │ + tsteq sp, #228, 20 @ 0xe4000 │ │ │ │ + tsteq sp, #20, 18 @ 0x50000 │ │ │ │ + rscseq sp, fp, #112, 14 @ 0x1c00000 │ │ │ │ + sbcseq lr, lr, #6619136 @ 0x650000 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ - tsteq sp, #132, 20 @ 0x84000 │ │ │ │ - tsteq sp, #172, 16 @ 0xac0000 │ │ │ │ - rscseq lr, fp, #52, 14 @ 0xd00000 │ │ │ │ + tsteq sp, #148, 20 @ 0x94000 │ │ │ │ + tsteq sp, #188, 16 @ 0xbc0000 │ │ │ │ + rscseq sp, fp, #52, 14 @ 0xd00000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 44898 <__cxa_atexit@plt+0x37a78> │ │ │ │ ldr r3, [pc, #124] @ 448a8 <__cxa_atexit@plt+0x37a88> │ │ │ │ @@ -56992,16 +56992,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 448b0 <__cxa_atexit@plt+0x37a90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - rscseq lr, fp, #172, 12 @ 0xac00000 │ │ │ │ - rscseq lr, fp, #140, 12 @ 0x8c00000 │ │ │ │ + rscseq sp, fp, #172, 12 @ 0xac00000 │ │ │ │ + rscseq sp, fp, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #56] @ 44904 <__cxa_atexit@plt+0x37ae4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -57014,24 +57014,24 @@ │ │ │ │ ldr sl, [r7, #7] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 4470c <__cxa_atexit@plt+0x378ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq lr, fp, #56, 12 @ 0x3800000 │ │ │ │ + rscseq sp, fp, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ b 4470c <__cxa_atexit@plt+0x378ec> │ │ │ │ - rscseq lr, fp, #16, 12 @ 0x1000000 │ │ │ │ + rscseq sp, fp, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 449e4 <__cxa_atexit@plt+0x37bc4> │ │ │ │ ldr r3, [pc, #208] @ 44a20 <__cxa_atexit@plt+0x37c00> │ │ │ │ @@ -57064,15 +57064,15 @@ │ │ │ │ str r0, [r6, #16] │ │ │ │ str sl, [r6, #20] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r9, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, lr │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 44a28 <__cxa_atexit@plt+0x37c08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -57085,21 +57085,21 @@ │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ str sl, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ bx r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - rscseq lr, fp, #56, 10 @ 0xe000000 │ │ │ │ - rscseq lr, fp, #104, 10 @ 0x1a000000 │ │ │ │ + rscseq sp, fp, #56, 10 @ 0xe000000 │ │ │ │ + rscseq sp, fp, #104, 10 @ 0x1a000000 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ - sbcseq lr, lr, #1638400 @ 0x190000 │ │ │ │ - tsteq sp, #124, 16 @ 0x7c0000 │ │ │ │ - tsteq sp, #180, 12 @ 0xb400000 │ │ │ │ - rscseq lr, fp, #4, 10 @ 0x1000000 │ │ │ │ + sbcseq lr, lr, #93323264 @ 0x5900000 │ │ │ │ + tsteq sp, #140, 16 @ 0x8c0000 │ │ │ │ + tsteq sp, #196, 12 @ 0xc400000 │ │ │ │ + rscseq sp, fp, #4, 10 @ 0x1000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -57122,42 +57122,42 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ add r1, r3, #12 │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ str r2, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ ldr r7, [pc, #44] @ 44af4 <__cxa_atexit@plt+0x37cd4> │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str lr, [r5, #4] │ │ │ │ str sl, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - sbcseq lr, lr, #12845056 @ 0xc40000 │ │ │ │ + sbcseq lr, lr, #473956352 @ 0x1c400000 │ │ │ │ @ instruction: 0xfffffa08 │ │ │ │ - tsteq sp, #144, 14 @ 0x2400000 │ │ │ │ - tsteq sp, #188, 10 @ 0x2f000000 │ │ │ │ - rscseq lr, fp, #112, 8 @ 0x70000000 │ │ │ │ - rscseq lr, fp, #84, 8 @ 0x54000000 │ │ │ │ + tsteq sp, #160, 14 @ 0x2800000 │ │ │ │ + tsteq sp, #204, 10 @ 0x33000000 │ │ │ │ + rscseq sp, fp, #112, 8 @ 0x70000000 │ │ │ │ + rscseq sp, fp, #84, 8 @ 0x54000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 44b20 <__cxa_atexit@plt+0x37d00> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ - rscseq lr, fp, #64, 8 @ 0x40000000 │ │ │ │ - rscseq lr, fp, #24, 8 @ 0x18000000 │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ + rscseq sp, fp, #64, 8 @ 0x40000000 │ │ │ │ + rscseq sp, fp, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 44bec <__cxa_atexit@plt+0x37dcc> │ │ │ │ ldr r2, [pc, #224] @ 44c28 <__cxa_atexit@plt+0x37e08> │ │ │ │ @@ -57194,15 +57194,15 @@ │ │ │ │ str r7, [r6, #28] │ │ │ │ mov r7, r8 │ │ │ │ str r3, [r6, #24] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r9, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, sl │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 44c34 <__cxa_atexit@plt+0x37e14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -57215,22 +57215,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ str lr, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - tsteq sp, #196, 8 @ 0xc4000000 │ │ │ │ - rscseq lr, fp, #48, 6 @ 0xc0000000 │ │ │ │ - rscseq lr, fp, #120, 6 @ 0xe0000001 │ │ │ │ + tsteq sp, #212, 8 @ 0xd4000000 │ │ │ │ + rscseq sp, fp, #48, 6 @ 0xc0000000 │ │ │ │ + rscseq sp, fp, #120, 6 @ 0xe0000001 │ │ │ │ @ instruction: 0xfffff8f4 │ │ │ │ - sbcseq lr, lr, #13631488 @ 0xd00000 │ │ │ │ - tsteq sp, #112, 12 @ 0x7000000 │ │ │ │ - tsteq sp, #168, 8 @ 0xa8000000 │ │ │ │ - rscseq lr, fp, #248, 4 @ 0x8000000f │ │ │ │ + sbcseq lr, lr, #1291845632 @ 0x4d000000 │ │ │ │ + tsteq sp, #128, 12 @ 0x8000000 │ │ │ │ + tsteq sp, #184, 8 @ 0xb8000000 │ │ │ │ + rscseq sp, fp, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #152] @ 44cf8 <__cxa_atexit@plt+0x37ed8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr lr, [r7, #3] │ │ │ │ @@ -57255,51 +57255,51 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ stm ip, {r0, r2, r9, lr} │ │ │ │ sub r9, r6, #6 │ │ │ │ str sl, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ ldr r7, [pc, #48] @ 44d0c <__cxa_atexit@plt+0x37eec> │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5, #-16]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str lr, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #196, 6 @ 0x10000003 │ │ │ │ + tsteq sp, #212, 6 @ 0x50000003 │ │ │ │ @ instruction: 0xfffff7f0 │ │ │ │ - sbcseq lr, lr, #20971520 @ 0x1400000 │ │ │ │ - tsteq sp, #104, 10 @ 0x1a000000 │ │ │ │ - tsteq sp, #160, 6 @ 0x80000002 │ │ │ │ - rscseq lr, fp, #92, 4 @ 0xc0000005 │ │ │ │ + sbcseq lr, lr, #335544321 @ 0x14000001 │ │ │ │ + tsteq sp, #120, 10 @ 0x1e000000 │ │ │ │ + tsteq sp, #176, 6 @ 0xc0000002 │ │ │ │ + rscseq sp, fp, #92, 4 @ 0xc0000005 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 44d48 <__cxa_atexit@plt+0x37f28> │ │ │ │ ldr r2, [pc, #40] @ 44d58 <__cxa_atexit@plt+0x37f38> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ ldr r2, [r5] │ │ │ │ str r9, [r5] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 3fc028 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + b 3dc280 <__cxa_atexit@plt+0x3cf460> │ │ │ │ ldr r7, [pc, #12] @ 44d5c <__cxa_atexit@plt+0x37f3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq lr, fp, #56, 4 @ 0x80000003 │ │ │ │ + rscseq sp, fp, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 44d90 <__cxa_atexit@plt+0x37f70> │ │ │ │ cmp r3, #3 │ │ │ │ bne 44da8 <__cxa_atexit@plt+0x37f88> │ │ │ │ @@ -57309,23 +57309,23 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 44dc0 <__cxa_atexit@plt+0x37fa0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc028 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + b 3dc280 <__cxa_atexit@plt+0x3cf460> │ │ │ │ ldr r7, [pc, #12] @ 44dbc <__cxa_atexit@plt+0x37f9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #200, 6 @ 0x20000003 │ │ │ │ + tsteq sp, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq sp, #180, 6 @ 0xd0000002 │ │ │ │ + tsteq sp, #196, 6 @ 0x10000003 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 44df8 <__cxa_atexit@plt+0x37fd8> │ │ │ │ cmp r7, #3 │ │ │ │ bne 44e44 <__cxa_atexit@plt+0x38024> │ │ │ │ @@ -57358,18 +57358,18 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #44, 6 @ 0xb0000000 │ │ │ │ + tsteq sp, #60, 6 @ 0xf0000000 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq sp, #76, 6 @ 0x30000001 │ │ │ │ + tsteq sp, #92, 6 @ 0x70000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -57388,23 +57388,23 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq sp, #132, 4 @ 0x40000008 │ │ │ │ + tsteq sp, #148, 4 @ 0x40000009 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 44f00 <__cxa_atexit@plt+0x380e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #68, 4 @ 0x40000004 │ │ │ │ + tsteq sp, #84, 4 @ 0x40000005 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 44f80 <__cxa_atexit@plt+0x38160> │ │ │ │ ldr r3, [pc, #108] @ 44f90 <__cxa_atexit@plt+0x38170> │ │ │ │ @@ -57434,15 +57434,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 44f98 <__cxa_atexit@plt+0x38178> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rscseq lr, fp, #4 │ │ │ │ + rscseq sp, fp, #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #36] @ 44fdc <__cxa_atexit@plt+0x381bc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -57489,30 +57489,30 @@ │ │ │ │ bhi 45094 <__cxa_atexit@plt+0x38274> │ │ │ │ ldr r2, [pc, #80] @ 450b4 <__cxa_atexit@plt+0x38294> │ │ │ │ str r9, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc028 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + b 3dc280 <__cxa_atexit@plt+0x3cf460> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 450b0 <__cxa_atexit@plt+0x38290> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - rscseq sp, fp, #232, 28 @ 0xe80 │ │ │ │ + rscseq ip, fp, #232, 28 @ 0xe80 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #124] @ 45144 <__cxa_atexit@plt+0x38324> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -57533,24 +57533,24 @@ │ │ │ │ bhi 45130 <__cxa_atexit@plt+0x38310> │ │ │ │ ldr r3, [pc, #56] @ 4514c <__cxa_atexit@plt+0x3832c> │ │ │ │ str r9, [r5, #12] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r5, {r3, sl} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fc028 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + b 3dc280 <__cxa_atexit@plt+0x3cf460> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 45148 <__cxa_atexit@plt+0x38328> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq sp, fp, #76, 28 @ 0x4c0 │ │ │ │ + rscseq ip, fp, #76, 28 @ 0x4c0 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #12]! │ │ │ │ mov r2, r3 │ │ │ │ ldr r9, [r3, #4] │ │ │ │ @@ -57564,65 +57564,65 @@ │ │ │ │ bhi 451a4 <__cxa_atexit@plt+0x38384> │ │ │ │ ldr r3, [pc, #40] @ 451b8 <__cxa_atexit@plt+0x38398> │ │ │ │ str r9, [r5, #12] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r5, {r3, sl} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fc028 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + b 3dc280 <__cxa_atexit@plt+0x3cf460> │ │ │ │ ldr r7, [pc, #16] @ 451bc <__cxa_atexit@plt+0x3839c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ - rscseq sp, fp, #216, 26 @ 0x3600 │ │ │ │ + rscseq ip, fp, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 451f8 <__cxa_atexit@plt+0x383d8> │ │ │ │ ldr r2, [pc, #40] @ 45208 <__cxa_atexit@plt+0x383e8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ ldr r2, [r5] │ │ │ │ str r9, [r5] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 3fc028 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + b 3dc280 <__cxa_atexit@plt+0x3cf460> │ │ │ │ ldr r7, [pc, #12] @ 4520c <__cxa_atexit@plt+0x383ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq sp, fp, #144, 26 @ 0x2400 │ │ │ │ + rscseq ip, fp, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4523c <__cxa_atexit@plt+0x3841c> │ │ │ │ ldr r3, [pc, #24] @ 45244 <__cxa_atexit@plt+0x38424> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc028 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + b 3dc280 <__cxa_atexit@plt+0x3cf460> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4526c <__cxa_atexit@plt+0x3844c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 3fc030 <__cxa_atexit@plt+0x3ef210> │ │ │ │ + b 3dc288 <__cxa_atexit@plt+0x3cf468> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -57654,15 +57654,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 45308 <__cxa_atexit@plt+0x384e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rscseq sp, fp, #156, 24 @ 0x9c00 │ │ │ │ + rscseq ip, fp, #156, 24 @ 0x9c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #36] @ 4534c <__cxa_atexit@plt+0x3852c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -57709,30 +57709,30 @@ │ │ │ │ bhi 45404 <__cxa_atexit@plt+0x385e4> │ │ │ │ ldr r2, [pc, #80] @ 45424 <__cxa_atexit@plt+0x38604> │ │ │ │ str r9, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc028 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + b 3dc280 <__cxa_atexit@plt+0x3cf460> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 45420 <__cxa_atexit@plt+0x38600> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - rscseq sp, fp, #128, 22 @ 0x20000 │ │ │ │ + rscseq ip, fp, #128, 22 @ 0x20000 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #124] @ 454b4 <__cxa_atexit@plt+0x38694> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -57753,24 +57753,24 @@ │ │ │ │ bhi 454a0 <__cxa_atexit@plt+0x38680> │ │ │ │ ldr r3, [pc, #56] @ 454bc <__cxa_atexit@plt+0x3869c> │ │ │ │ str r9, [r5, #12] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r5, {r3, sl} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fc028 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + b 3dc280 <__cxa_atexit@plt+0x3cf460> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 454b8 <__cxa_atexit@plt+0x38698> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq sp, fp, #228, 20 @ 0xe4000 │ │ │ │ + rscseq ip, fp, #228, 20 @ 0xe4000 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #12]! │ │ │ │ mov r2, r3 │ │ │ │ ldr r9, [r3, #4] │ │ │ │ @@ -57784,44 +57784,44 @@ │ │ │ │ bhi 45514 <__cxa_atexit@plt+0x386f4> │ │ │ │ ldr r3, [pc, #40] @ 45528 <__cxa_atexit@plt+0x38708> │ │ │ │ str r9, [r5, #12] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r5, {r3, sl} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fc028 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + b 3dc280 <__cxa_atexit@plt+0x3cf460> │ │ │ │ ldr r7, [pc, #16] @ 4552c <__cxa_atexit@plt+0x3870c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ - rscseq sp, fp, #112, 20 @ 0x70000 │ │ │ │ + rscseq ip, fp, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4556c <__cxa_atexit@plt+0x3874c> │ │ │ │ ldr r1, [pc, #44] @ 45580 <__cxa_atexit@plt+0x38760> │ │ │ │ ldr r8, [r5] │ │ │ │ str r9, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fc028 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + b 3dc280 <__cxa_atexit@plt+0x3cf460> │ │ │ │ ldr r7, [pc, #16] @ 45584 <__cxa_atexit@plt+0x38764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq sp, fp, #32, 20 @ 0x20000 │ │ │ │ + rscseq ip, fp, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 455b8 <__cxa_atexit@plt+0x38798> │ │ │ │ cmp r3, #3 │ │ │ │ bne 455d0 <__cxa_atexit@plt+0x387b0> │ │ │ │ @@ -57831,23 +57831,23 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 455e8 <__cxa_atexit@plt+0x387c8> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc028 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + b 3dc280 <__cxa_atexit@plt+0x3cf460> │ │ │ │ ldr r7, [pc, #12] @ 455e4 <__cxa_atexit@plt+0x387c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #96, 22 @ 0x18000 │ │ │ │ + tsteq sp, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq sp, #204, 22 @ 0x33000 │ │ │ │ + tsteq sp, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 45620 <__cxa_atexit@plt+0x38800> │ │ │ │ cmp r7, #3 │ │ │ │ bne 45664 <__cxa_atexit@plt+0x38844> │ │ │ │ @@ -57893,21 +57893,21 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #204, 20 @ 0xcc000 │ │ │ │ + tsteq sp, #220, 20 @ 0xdc000 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - tsteq sp, #152, 20 @ 0x98000 │ │ │ │ - tsteq sp, #208, 20 @ 0xd0000 │ │ │ │ + tsteq sp, #168, 20 @ 0xa8000 │ │ │ │ + tsteq sp, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - tsteq sp, #100, 22 @ 0x19000 │ │ │ │ + tsteq sp, #116, 22 @ 0x1d000 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, r5, #16 │ │ │ │ and r2, r2, #3 │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -57937,41 +57937,41 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq sp, #236, 18 @ 0x3b0000 │ │ │ │ - tsteq sp, #36, 20 @ 0x24000 │ │ │ │ + tsteq sp, #252, 18 @ 0x3f0000 │ │ │ │ + tsteq sp, #52, 20 @ 0x34000 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq sp, #88, 20 @ 0x58000 │ │ │ │ + tsteq sp, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 457a0 <__cxa_atexit@plt+0x38980> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #228, 18 @ 0x390000 │ │ │ │ + tsteq sp, #244, 18 @ 0x3d0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 457d8 <__cxa_atexit@plt+0x389b8> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 457dc <__cxa_atexit@plt+0x389bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #124, 18 @ 0x1f0000 │ │ │ │ - tsteq sp, #180, 18 @ 0x2d0000 │ │ │ │ + tsteq sp, #140, 18 @ 0x230000 │ │ │ │ + tsteq sp, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4585c <__cxa_atexit@plt+0x38a3c> │ │ │ │ ldr r3, [pc, #108] @ 4586c <__cxa_atexit@plt+0x38a4c> │ │ │ │ @@ -58001,15 +58001,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 45874 <__cxa_atexit@plt+0x38a54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rscseq sp, fp, #56, 14 @ 0xe00000 │ │ │ │ + rscseq ip, fp, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #36] @ 458b8 <__cxa_atexit@plt+0x38a98> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -58056,15 +58056,15 @@ │ │ │ │ bhi 45970 <__cxa_atexit@plt+0x38b50> │ │ │ │ ldr r1, [pc, #88] @ 45998 <__cxa_atexit@plt+0x38b78> │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r1, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc028 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + b 3dc280 <__cxa_atexit@plt+0x3cf460> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -58073,15 +58073,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - rscseq sp, fp, #28, 12 @ 0x1c00000 │ │ │ │ + rscseq ip, fp, #28, 12 @ 0x1c00000 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #128] @ 45a2c <__cxa_atexit@plt+0x38c0c> │ │ │ │ mov lr, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -58102,25 +58102,25 @@ │ │ │ │ ldr r0, [pc, #64] @ 45a34 <__cxa_atexit@plt+0x38c14> │ │ │ │ str r9, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r5, {r0, sl} │ │ │ │ mov r5, r1 │ │ │ │ mov r9, lr │ │ │ │ - b 3fc028 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + b 3dc280 <__cxa_atexit@plt+0x3cf460> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 45a30 <__cxa_atexit@plt+0x38c10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rscseq sp, fp, #120, 10 @ 0x1e000000 │ │ │ │ + rscseq ip, fp, #120, 10 @ 0x1e000000 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr sl, [r2, #12]! │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [r2, #-4] │ │ │ │ @@ -58132,24 +58132,24 @@ │ │ │ │ stmib r2, {r0, r3} │ │ │ │ bhi 45a84 <__cxa_atexit@plt+0x38c64> │ │ │ │ ldr r0, [pc, #44] @ 45aa0 <__cxa_atexit@plt+0x38c80> │ │ │ │ mov r8, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r5, {r0, sl, lr} │ │ │ │ mov r5, r1 │ │ │ │ - b 3fc028 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + b 3dc280 <__cxa_atexit@plt+0x3cf460> │ │ │ │ ldr r7, [pc, #24] @ 45aa4 <__cxa_atexit@plt+0x38c84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ - rscseq sp, fp, #8, 10 @ 0x2000000 │ │ │ │ + rscseq ip, fp, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 45b5c <__cxa_atexit@plt+0x38d3c> │ │ │ │ ldr r2, [pc, #164] @ 45b6c <__cxa_atexit@plt+0x38d4c> │ │ │ │ @@ -58178,15 +58178,15 @@ │ │ │ │ str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fc028 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + b 3dc280 <__cxa_atexit@plt+0x3cf460> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ @@ -58194,15 +58194,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 45b78 <__cxa_atexit@plt+0x38d58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - rscseq sp, fp, #60, 8 @ 0x3c000000 │ │ │ │ + rscseq ip, fp, #60, 8 @ 0x3c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ 45bf4 <__cxa_atexit@plt+0x38dd4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -58221,15 +58221,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 45bf8 <__cxa_atexit@plt+0x38dd8> │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 3fc028 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + b 3dc280 <__cxa_atexit@plt+0x3cf460> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -58239,15 +58239,15 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r8} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fc028 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + b 3dc280 <__cxa_atexit@plt+0x3cf460> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 45c5c <__cxa_atexit@plt+0x38e3c> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ @@ -58256,15 +58256,15 @@ │ │ │ │ ldrne r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 45c74 <__cxa_atexit@plt+0x38e54> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc028 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + b 3dc280 <__cxa_atexit@plt+0x3cf460> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 45ca0 <__cxa_atexit@plt+0x38e80> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ @@ -58330,19 +58330,19 @@ │ │ │ │ str r2, [r6, #16] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq sp, #200, 8 @ 0xc8000000 │ │ │ │ - tsteq sp, #212, 6 @ 0x50000003 │ │ │ │ + tsteq sp, #216, 8 @ 0xd8000000 │ │ │ │ + tsteq sp, #228, 6 @ 0x90000003 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r7, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -58370,37 +58370,37 @@ │ │ │ │ str r2, [r6, #16] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq sp, #40, 8 @ 0x28000000 │ │ │ │ - tsteq sp, #52, 6 @ 0xd0000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq sp, #56, 8 @ 0x38000000 │ │ │ │ + tsteq sp, #68, 6 @ 0x10000001 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 45e7c <__cxa_atexit@plt+0x3905c> │ │ │ │ ldr r2, [pc, #40] @ 45e8c <__cxa_atexit@plt+0x3906c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ ldr r2, [r5] │ │ │ │ str r9, [r5] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 3fc028 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + b 3dc280 <__cxa_atexit@plt+0x3cf460> │ │ │ │ ldr r7, [pc, #12] @ 45e90 <__cxa_atexit@plt+0x39070> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq sp, fp, #32, 2 │ │ │ │ + rscseq ip, fp, #32, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 45ec4 <__cxa_atexit@plt+0x390a4> │ │ │ │ cmp r3, #3 │ │ │ │ bne 45edc <__cxa_atexit@plt+0x390bc> │ │ │ │ @@ -58410,23 +58410,23 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 45ef4 <__cxa_atexit@plt+0x390d4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc028 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + b 3dc280 <__cxa_atexit@plt+0x3cf460> │ │ │ │ ldr r7, [pc, #12] @ 45ef0 <__cxa_atexit@plt+0x390d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #84, 4 @ 0x40000005 │ │ │ │ + tsteq sp, #100, 4 @ 0x40000006 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq sp, #192, 4 │ │ │ │ + tsteq sp, #208, 4 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 45f2c <__cxa_atexit@plt+0x3910c> │ │ │ │ cmp r7, #3 │ │ │ │ bne 45f74 <__cxa_atexit@plt+0x39154> │ │ │ │ @@ -58471,21 +58471,21 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #188, 2 @ 0x2f │ │ │ │ + tsteq sp, #204, 2 @ 0x33 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - tsteq sp, #144, 2 @ 0x24 │ │ │ │ - tsteq sp, #200, 2 @ 0x32 │ │ │ │ + tsteq sp, #160, 2 @ 0x28 │ │ │ │ + tsteq sp, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - tsteq sp, #88, 4 @ 0x80000005 │ │ │ │ + tsteq sp, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -58515,41 +58515,41 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq sp, #228 @ 0xe4 │ │ │ │ - tsteq sp, #28, 2 │ │ │ │ + tsteq sp, #244 @ 0xf4 │ │ │ │ + tsteq sp, #44, 2 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq sp, #80, 2 │ │ │ │ + tsteq sp, #96, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 460a8 <__cxa_atexit@plt+0x39288> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #220 @ 0xdc │ │ │ │ + tsteq sp, #236 @ 0xec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 460e0 <__cxa_atexit@plt+0x392c0> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 460e4 <__cxa_atexit@plt+0x392c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #116 @ 0x74 │ │ │ │ - tsteq sp, #172 @ 0xac │ │ │ │ + tsteq sp, #132 @ 0x84 │ │ │ │ + tsteq sp, #188 @ 0xbc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 46164 <__cxa_atexit@plt+0x39344> │ │ │ │ ldr r3, [pc, #108] @ 46174 <__cxa_atexit@plt+0x39354> │ │ │ │ @@ -58579,15 +58579,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4617c <__cxa_atexit@plt+0x3935c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rscseq ip, fp, #60, 28 @ 0x3c0 │ │ │ │ + rscseq fp, fp, #60, 28 @ 0x3c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #36] @ 461c0 <__cxa_atexit@plt+0x393a0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -58634,30 +58634,30 @@ │ │ │ │ bhi 46278 <__cxa_atexit@plt+0x39458> │ │ │ │ ldr r2, [pc, #80] @ 46298 <__cxa_atexit@plt+0x39478> │ │ │ │ str r9, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc028 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + b 3dc280 <__cxa_atexit@plt+0x3cf460> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 46294 <__cxa_atexit@plt+0x39474> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - rscseq ip, fp, #32, 26 @ 0x800 │ │ │ │ + rscseq fp, fp, #32, 26 @ 0x800 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #124] @ 46328 <__cxa_atexit@plt+0x39508> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -58678,24 +58678,24 @@ │ │ │ │ bhi 46314 <__cxa_atexit@plt+0x394f4> │ │ │ │ ldr r3, [pc, #56] @ 46330 <__cxa_atexit@plt+0x39510> │ │ │ │ str r9, [r5, #12] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r5, {r3, sl} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fc028 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + b 3dc280 <__cxa_atexit@plt+0x3cf460> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4632c <__cxa_atexit@plt+0x3950c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq ip, fp, #132, 24 @ 0x8400 │ │ │ │ + rscseq fp, fp, #132, 24 @ 0x8400 │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #12]! │ │ │ │ mov r2, r3 │ │ │ │ ldr r9, [r3, #4] │ │ │ │ @@ -58709,22 +58709,22 @@ │ │ │ │ bhi 46388 <__cxa_atexit@plt+0x39568> │ │ │ │ ldr r3, [pc, #40] @ 4639c <__cxa_atexit@plt+0x3957c> │ │ │ │ str r9, [r5, #12] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r5, {r3, sl} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fc028 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + b 3dc280 <__cxa_atexit@plt+0x3cf460> │ │ │ │ ldr r7, [pc, #16] @ 463a0 <__cxa_atexit@plt+0x39580> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - rscseq ip, fp, #16, 24 @ 0x1000 │ │ │ │ + rscseq fp, fp, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r7 │ │ │ │ b 44f10 <__cxa_atexit@plt+0x380f0> │ │ │ │ @@ -58759,15 +58759,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fc028 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + b 3dc280 <__cxa_atexit@plt+0x3cf460> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ @@ -58775,15 +58775,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 4648c <__cxa_atexit@plt+0x3966c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - rscseq ip, fp, #56, 22 @ 0xe000 │ │ │ │ + rscseq fp, fp, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ 46504 <__cxa_atexit@plt+0x396e4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -58801,15 +58801,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #36] @ 46508 <__cxa_atexit@plt+0x396e8> │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-16] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 3fc028 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + b 3dc280 <__cxa_atexit@plt+0x3cf460> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -58818,15 +58818,15 @@ │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r7, [r5, #12] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fc028 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + b 3dc280 <__cxa_atexit@plt+0x3cf460> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 46568 <__cxa_atexit@plt+0x39748> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ @@ -58835,15 +58835,15 @@ │ │ │ │ ldrne r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 46580 <__cxa_atexit@plt+0x39760> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc028 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + b 3dc280 <__cxa_atexit@plt+0x3cf460> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 465ac <__cxa_atexit@plt+0x3978c> │ │ │ │ cmp r7, #3 │ │ │ │ @@ -58956,15 +58956,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 46760 <__cxa_atexit@plt+0x39940> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq ip, fp, #136, 16 @ 0x880000 │ │ │ │ + rscseq fp, fp, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -58988,15 +58988,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 467e0 <__cxa_atexit@plt+0x399c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq ip, fp, #12, 16 @ 0xc0000 │ │ │ │ + rscseq fp, fp, #12, 16 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -59020,15 +59020,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 46860 <__cxa_atexit@plt+0x39a40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq ip, fp, #144, 14 @ 0x2400000 │ │ │ │ + rscseq fp, fp, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -59060,33 +59060,33 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r1, [r6, #8] │ │ │ │ str lr, [r6, #4] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ str r0, [r2, #-4] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 4693c <__cxa_atexit@plt+0x39b1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rscseq ip, fp, #204, 12 @ 0xcc00000 │ │ │ │ - tsteq sp, #184, 14 @ 0x2e00000 │ │ │ │ - tsteq sp, #76, 14 @ 0x1300000 │ │ │ │ - tsteq sp, #168, 14 @ 0x2a00000 │ │ │ │ + rscseq fp, fp, #204, 12 @ 0xcc00000 │ │ │ │ + tstpeq ip, #200, 14 @ p-variant is OBSOLETE @ 0x3200000 │ │ │ │ + tstpeq ip, #92, 14 @ p-variant is OBSOLETE @ 0x1700000 │ │ │ │ + tstpeq ip, #184, 14 @ p-variant is OBSOLETE @ 0x2e00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 469a8 <__cxa_atexit@plt+0x39b88> │ │ │ │ @@ -59101,21 +59101,21 @@ │ │ │ │ ldr lr, [pc, #44] @ 469bc <__cxa_atexit@plt+0x39b9c> │ │ │ │ add r2, r2, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r0, [r5, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq sp, #16, 14 @ 0x400000 │ │ │ │ - tsteq sp, #164, 12 @ 0xa400000 │ │ │ │ - tsteq sp, #252, 12 @ 0xfc00000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq ip, #32, 14 @ p-variant is OBSOLETE @ 0x800000 │ │ │ │ + tstpeq ip, #180, 12 @ p-variant is OBSOLETE @ 0xb400000 │ │ │ │ + tstpeq ip, #12, 14 @ p-variant is OBSOLETE @ 0x300000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -59133,17 +59133,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 46a2c <__cxa_atexit@plt+0x39c0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #144, 14 @ 0x2400000 │ │ │ │ - tsteq sp, #44, 16 @ 0x2c0000 │ │ │ │ - rscseq ip, fp, #232, 10 @ 0x3a000000 │ │ │ │ + tstpeq ip, #160, 14 @ p-variant is OBSOLETE @ 0x2800000 │ │ │ │ + tstpeq ip, #60, 16 @ p-variant is OBSOLETE @ 0x3c0000 │ │ │ │ + rscseq fp, fp, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 46a88 <__cxa_atexit@plt+0x39c68> │ │ │ │ ldr r2, [pc, #68] @ 46a90 <__cxa_atexit@plt+0x39c70> │ │ │ │ ldr r1, [pc, #68] @ 46a94 <__cxa_atexit@plt+0x39c74> │ │ │ │ @@ -59161,15 +59161,15 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq sp, #196, 10 @ 0x31000000 │ │ │ │ + tstpeq ip, #212, 10 @ p-variant is OBSOLETE @ 0x35000000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ b 46bbc <__cxa_atexit@plt+0x39d9c> │ │ │ │ andeq r0, r1, r2 │ │ │ │ @@ -59193,15 +59193,15 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq sp, #68, 10 @ 0x11000000 │ │ │ │ + tstpeq ip, #84, 10 @ p-variant is OBSOLETE @ 0x15000000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ b 46bbc <__cxa_atexit@plt+0x39d9c> │ │ │ │ andeq r0, r1, r2 │ │ │ │ @@ -59225,15 +59225,15 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq sp, #196, 8 @ 0xc4000000 │ │ │ │ + tstpeq ip, #212, 8 @ p-variant is OBSOLETE @ 0xd4000000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ b 46bbc <__cxa_atexit@plt+0x39d9c> │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ @@ -59296,31 +59296,31 @@ │ │ │ │ ldr r7, [pc, #88] @ 46cf4 <__cxa_atexit@plt+0x39ed4> │ │ │ │ mov r5, r2 │ │ │ │ str r3, [r1] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #48] @ 46cec <__cxa_atexit@plt+0x39ecc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - tsteq sp, #36, 8 @ 0x24000000 │ │ │ │ - tsteq sp, #216, 10 @ 0x36000000 │ │ │ │ - rscseq ip, fp, #72, 6 @ 0x20000001 │ │ │ │ - tsteq sp, #172, 6 @ 0xb0000002 │ │ │ │ + tstpeq ip, #52, 8 @ p-variant is OBSOLETE @ 0x34000000 │ │ │ │ + tstpeq ip, #232, 10 @ p-variant is OBSOLETE @ 0x3a000000 │ │ │ │ + rscseq fp, fp, #72, 6 @ 0x20000001 │ │ │ │ + tstpeq ip, #188, 6 @ p-variant is OBSOLETE @ 0xf0000002 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ cmp r7, r3 │ │ │ │ @@ -59355,23 +59355,23 @@ │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #44] @ 46dc0 <__cxa_atexit@plt+0x39fa0> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - tsteq sp, #12, 6 @ 0x30000000 │ │ │ │ - tsteq sp, #196, 8 @ 0xc4000000 │ │ │ │ + tstpeq ip, #28, 6 @ p-variant is OBSOLETE @ 0x70000000 │ │ │ │ + tstpeq ip, #212, 8 @ p-variant is OBSOLETE @ 0xd4000000 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ @@ -59422,20 +59422,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ b 46ea0 <__cxa_atexit@plt+0x3a080> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ - tsteq sp, #232, 2 @ 0x3a │ │ │ │ + tstpeq ip, #248, 2 @ p-variant is OBSOLETE @ 0x3e │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ - tsteq sp, #64, 4 │ │ │ │ - tsteq sp, #248, 6 @ 0xe0000003 │ │ │ │ + tstpeq ip, #80, 4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq ip, #8, 8 @ p-variant is OBSOLETE @ 0x8000000 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 46f18 <__cxa_atexit@plt+0x3a0f8> │ │ │ │ ldr r2, [pc, #68] @ 46f20 <__cxa_atexit@plt+0x3a100> │ │ │ │ ldr r1, [pc, #68] @ 46f24 <__cxa_atexit@plt+0x3a104> │ │ │ │ @@ -59453,15 +59453,15 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq sp, #52, 2 │ │ │ │ + tstpeq ip, #68, 2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ b 46bbc <__cxa_atexit@plt+0x39d9c> │ │ │ │ andeq r0, r1, r2 │ │ │ │ @@ -59485,15 +59485,15 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq sp, #180 @ 0xb4 │ │ │ │ + tstpeq ip, #196 @ p-variant is OBSOLETE @ 0xc4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ b 46bbc <__cxa_atexit@plt+0x39d9c> │ │ │ │ andeq r0, r1, r2 │ │ │ │ @@ -59517,15 +59517,15 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq sp, #52 @ 0x34 │ │ │ │ + tstpeq ip, #68 @ p-variant is OBSOLETE @ 0x44 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ b 46bbc <__cxa_atexit@plt+0x39d9c> │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -59565,25 +59565,25 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 4710c <__cxa_atexit@plt+0x3a2ec> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tstpeq ip, #172, 30 @ p-variant is OBSOLETE @ 0x2b0 │ │ │ │ + tsteq ip, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tstpeq ip, #68, 30 @ p-variant is OBSOLETE @ 0x110 │ │ │ │ + tsteq ip, #84, 30 @ 0x150 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4714c <__cxa_atexit@plt+0x3a32c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -59599,15 +59599,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tstpeq ip, #208, 28 @ p-variant is OBSOLETE @ 0xd00 │ │ │ │ + tsteq ip, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #204] @ 4724c <__cxa_atexit@plt+0x3a42c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ mov r2, r5 │ │ │ │ @@ -59649,23 +59649,23 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #48] @ 47258 <__cxa_atexit@plt+0x3a438> │ │ │ │ stmda r5, {r0, r7} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - tstpeq ip, #112, 28 @ p-variant is OBSOLETE @ 0x700 │ │ │ │ + tsteq ip, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ bcc 472f4 <__cxa_atexit@plt+0x3a4d4> │ │ │ │ @@ -59696,21 +59696,21 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #40] @ 4730c <__cxa_atexit@plt+0x3a4ec> │ │ │ │ stm r5, {r1, r7} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ - tstpeq ip, #168, 26 @ p-variant is OBSOLETE @ 0x2a00 │ │ │ │ + tsteq ip, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add lr, r5, #12 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldm lr, {r0, r2, lr} │ │ │ │ @@ -59755,19 +59755,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ b 473d4 <__cxa_atexit@plt+0x3a5b4> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ - tstpeq ip, #180, 24 @ p-variant is OBSOLETE @ 0xb400 │ │ │ │ + tsteq ip, #196, 24 @ 0xc400 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - tstpeq ip, #252, 24 @ p-variant is OBSOLETE @ 0xfc00 │ │ │ │ + tsteq ip, #12, 26 @ 0x300 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 47478 <__cxa_atexit@plt+0x3a658> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -59805,17 +59805,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 474a8 <__cxa_atexit@plt+0x3a688> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq fp, fp, #136, 22 @ 0x22000 │ │ │ │ + rscseq sl, fp, #136, 22 @ 0x22000 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -59835,15 +59835,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 47524 <__cxa_atexit@plt+0x3a704> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffb60 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4758c <__cxa_atexit@plt+0x3a76c> │ │ │ │ @@ -59866,15 +59866,15 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tstpeq ip, #184, 20 @ p-variant is OBSOLETE @ 0xb8000 │ │ │ │ + tsteq ip, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 475c4 <__cxa_atexit@plt+0x3a7a4> │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov sl, r7 │ │ │ │ @@ -59896,16 +59896,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 47618 <__cxa_atexit@plt+0x3a7f8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tstpeq ip, #164, 20 @ p-variant is OBSOLETE @ 0xa4000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq ip, #180, 20 @ 0xb4000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 47680 <__cxa_atexit@plt+0x3a860> │ │ │ │ ldr r9, [r7, #16] │ │ │ │ @@ -59927,15 +59927,15 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tstpeq ip, #196, 18 @ p-variant is OBSOLETE @ 0x310000 │ │ │ │ + tsteq ip, #212, 18 @ 0x350000 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 476b8 <__cxa_atexit@plt+0x3a898> │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov sl, r7 │ │ │ │ @@ -59957,16 +59957,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 4770c <__cxa_atexit@plt+0x3a8ec> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tstpeq ip, #176, 18 @ p-variant is OBSOLETE @ 0x2c0000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq ip, #192, 18 @ 0x300000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 47774 <__cxa_atexit@plt+0x3a954> │ │ │ │ ldr r9, [r7, #16] │ │ │ │ @@ -59988,15 +59988,15 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tstpeq ip, #208, 16 @ p-variant is OBSOLETE @ 0xd00000 │ │ │ │ + tsteq ip, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 477ac <__cxa_atexit@plt+0x3a98c> │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov sl, r7 │ │ │ │ @@ -60018,16 +60018,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 47800 <__cxa_atexit@plt+0x3a9e0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tstpeq ip, #188, 16 @ p-variant is OBSOLETE @ 0xbc0000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq ip, #204, 16 @ 0xcc0000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 478d0 <__cxa_atexit@plt+0x3aab0> │ │ │ │ @@ -60068,26 +60068,26 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 478f0 <__cxa_atexit@plt+0x3aad0> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 478e8 <__cxa_atexit@plt+0x3aac8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - rscseq fp, fp, #52, 14 @ 0xd00000 │ │ │ │ - tstpeq ip, #152, 14 @ p-variant is OBSOLETE @ 0x2600000 │ │ │ │ + rscseq sl, fp, #52, 14 @ 0xd00000 │ │ │ │ + tsteq ip, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r4, ror #6 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 47930 <__cxa_atexit@plt+0x3ab10> │ │ │ │ mov r3, r7 │ │ │ │ @@ -60101,15 +60101,15 @@ │ │ │ │ beq 47948 <__cxa_atexit@plt+0x3ab28> │ │ │ │ b 47960 <__cxa_atexit@plt+0x3ab40> │ │ │ │ ldr r3, [pc, #28] @ 47954 <__cxa_atexit@plt+0x3ab34> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -60157,34 +60157,34 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ ldr r7, [pc, #92] @ 47a74 <__cxa_atexit@plt+0x3ac54> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #60] @ 47a78 <__cxa_atexit@plt+0x3ac58> │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - tstpeq ip, #136, 12 @ p-variant is OBSOLETE @ 0x8800000 │ │ │ │ - tstpeq ip, #120, 12 @ p-variant is OBSOLETE @ 0x7800000 │ │ │ │ - tstpeq ip, #136, 12 @ p-variant is OBSOLETE @ 0x8800000 │ │ │ │ + tsteq ip, #152, 12 @ 0x9800000 │ │ │ │ + tsteq ip, #136, 12 @ 0x8800000 │ │ │ │ + tsteq ip, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ @@ -60222,22 +60222,22 @@ │ │ │ │ ldr r6, [pc, #52] @ 47b48 <__cxa_atexit@plt+0x3ad28> │ │ │ │ str r7, [r5] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r8 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ - tstpeq ip, #140, 10 @ p-variant is OBSOLETE @ 0x23000000 │ │ │ │ - tstpeq ip, #124, 10 @ p-variant is OBSOLETE @ 0x1f000000 │ │ │ │ - tstpeq ip, #140, 10 @ p-variant is OBSOLETE @ 0x23000000 │ │ │ │ + tsteq ip, #156, 10 @ 0x27000000 │ │ │ │ + tsteq ip, #140, 10 @ 0x23000000 │ │ │ │ + tsteq ip, #156, 10 @ 0x27000000 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 47bdc <__cxa_atexit@plt+0x3adbc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -60272,23 +60272,23 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ ldr r7, [pc, #28] @ 47c00 <__cxa_atexit@plt+0x3ade0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ - tstpeq ip, #200, 8 @ p-variant is OBSOLETE @ 0xc8000000 │ │ │ │ - tstpeq ip, #168, 8 @ p-variant is OBSOLETE @ 0xa8000000 │ │ │ │ - tstpeq ip, #188, 8 @ p-variant is OBSOLETE @ 0xbc000000 │ │ │ │ + tsteq ip, #216, 8 @ 0xd8000000 │ │ │ │ + tsteq ip, #184, 8 @ 0xb8000000 │ │ │ │ + tsteq ip, #204, 8 @ 0xcc000000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 47c40 <__cxa_atexit@plt+0x3ae20> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #148] @ 47cc8 <__cxa_atexit@plt+0x3aea8> │ │ │ │ @@ -60325,20 +60325,20 @@ │ │ │ │ ldr r7, [pc, #40] @ 47cd8 <__cxa_atexit@plt+0x3aeb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r8, #20]! │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq ip, #240, 6 @ p-variant is OBSOLETE @ 0xc0000003 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #0, 8 │ │ │ │ @ instruction: 0xfffff8cc │ │ │ │ - tstpeq ip, #232, 6 @ p-variant is OBSOLETE @ 0xa0000003 │ │ │ │ - tstpeq ip, #204, 6 @ p-variant is OBSOLETE @ 0x30000003 │ │ │ │ - tstpeq ip, #220, 6 @ p-variant is OBSOLETE @ 0x70000003 │ │ │ │ + tsteq ip, #248, 6 @ 0xe0000003 │ │ │ │ + tsteq ip, #220, 6 @ 0x70000003 │ │ │ │ + tsteq ip, #236, 6 @ 0xb0000003 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 47d3c <__cxa_atexit@plt+0x3af1c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -60358,15 +60358,15 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tstpeq ip, #8, 6 @ p-variant is OBSOLETE @ 0x20000000 │ │ │ │ + tsteq ip, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 47d74 <__cxa_atexit@plt+0x3af54> │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov sl, r7 │ │ │ │ @@ -60388,16 +60388,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 47dc8 <__cxa_atexit@plt+0x3afa8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tstpeq ip, #244, 4 @ p-variant is OBSOLETE @ 0x4000000f │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq ip, #4, 6 @ 0x10000000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 47e30 <__cxa_atexit@plt+0x3b010> │ │ │ │ ldr r9, [r7, #16] │ │ │ │ @@ -60419,15 +60419,15 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tstpeq ip, #20, 4 @ p-variant is OBSOLETE @ 0x40000001 │ │ │ │ + tsteq ip, #36, 4 @ 0x40000002 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 47e68 <__cxa_atexit@plt+0x3b048> │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov sl, r7 │ │ │ │ @@ -60449,16 +60449,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 47ebc <__cxa_atexit@plt+0x3b09c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tstpeq ip, #0, 4 @ p-variant is OBSOLETE │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq ip, #16, 4 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 47f24 <__cxa_atexit@plt+0x3b104> │ │ │ │ ldr r9, [r7, #16] │ │ │ │ @@ -60480,15 +60480,15 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tstpeq ip, #32, 2 @ p-variant is OBSOLETE │ │ │ │ + tsteq ip, #48, 2 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 47f5c <__cxa_atexit@plt+0x3b13c> │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov sl, r7 │ │ │ │ @@ -60510,16 +60510,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 47fb0 <__cxa_atexit@plt+0x3b190> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tstpeq ip, #12, 2 @ p-variant is OBSOLETE │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq ip, #28, 2 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 48024 <__cxa_atexit@plt+0x3b204> │ │ │ │ @@ -60546,16 +60546,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 48038 <__cxa_atexit@plt+0x3b218> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq sl, fp, #228, 30 @ 0x390 │ │ │ │ - tstpeq ip, #24 @ p-variant is OBSOLETE │ │ │ │ + rscseq r9, fp, #228, 30 @ 0x390 │ │ │ │ + tsteq ip, #40 @ 0x28 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 480a0 <__cxa_atexit@plt+0x3b280> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -60577,15 +60577,15 @@ │ │ │ │ beq 480c4 <__cxa_atexit@plt+0x3b2a4> │ │ │ │ b 48118 <__cxa_atexit@plt+0x3b2f8> │ │ │ │ ldr r3, [pc, #44] @ 480d4 <__cxa_atexit@plt+0x3b2b4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @@ -60651,34 +60651,34 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ ldr r7, [pc, #92] @ 4822c <__cxa_atexit@plt+0x3b40c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #60] @ 48230 <__cxa_atexit@plt+0x3b410> │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ + tsteq ip, #224, 28 @ 0xe00 │ │ │ │ tsteq ip, #208, 28 @ 0xd00 │ │ │ │ - tsteq ip, #192, 28 @ 0xc00 │ │ │ │ - tsteq ip, #208, 28 @ 0xd00 │ │ │ │ + tsteq ip, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ @@ -60716,22 +60716,22 @@ │ │ │ │ ldr r6, [pc, #52] @ 48300 <__cxa_atexit@plt+0x3b4e0> │ │ │ │ str r7, [r5] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r8 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ + tsteq ip, #228, 26 @ 0x3900 │ │ │ │ tsteq ip, #212, 26 @ 0x3500 │ │ │ │ - tsteq ip, #196, 26 @ 0x3100 │ │ │ │ - tsteq ip, #212, 26 @ 0x3500 │ │ │ │ + tsteq ip, #228, 26 @ 0x3900 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 48398 <__cxa_atexit@plt+0x3b578> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -60767,23 +60767,23 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ ldr r7, [pc, #28] @ 483bc <__cxa_atexit@plt+0x3b59c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #12]! │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ - tsteq ip, #16, 26 @ 0x400 │ │ │ │ - tsteq ip, #240, 24 @ 0xf000 │ │ │ │ + tsteq ip, #32, 26 @ 0x800 │ │ │ │ tsteq ip, #0, 26 │ │ │ │ + tsteq ip, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 483fc <__cxa_atexit@plt+0x3b5dc> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #148] @ 48484 <__cxa_atexit@plt+0x3b664> │ │ │ │ @@ -60820,20 +60820,20 @@ │ │ │ │ ldr r7, [pc, #40] @ 48494 <__cxa_atexit@plt+0x3b674> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r8, #20]! │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #52, 24 @ 0x3400 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #68, 24 @ 0x4400 │ │ │ │ @ instruction: 0xfffff8c4 │ │ │ │ - tsteq ip, #44, 24 @ 0x2c00 │ │ │ │ - tsteq ip, #16, 24 @ 0x1000 │ │ │ │ + tsteq ip, #60, 24 @ 0x3c00 │ │ │ │ tsteq ip, #32, 24 @ 0x2000 │ │ │ │ + tsteq ip, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4853c <__cxa_atexit@plt+0x3b71c> │ │ │ │ ldr r0, [pc, #140] @ 48544 <__cxa_atexit@plt+0x3b724> │ │ │ │ @@ -60929,16 +60929,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 4863c <__cxa_atexit@plt+0x3b81c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf48 <__cxa_atexit@plt+0x3ef128> │ │ │ │ - tsteq ip, #16, 24 @ 0x1000 │ │ │ │ + b 3dc1a0 <__cxa_atexit@plt+0x3cf380> │ │ │ │ + tsteq ip, #32, 24 @ 0x2000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4869c <__cxa_atexit@plt+0x3b87c> │ │ │ │ @@ -60959,15 +60959,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq ip, #164, 18 @ 0x290000 │ │ │ │ + tsteq ip, #180, 18 @ 0x2d0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -60993,15 +60993,15 @@ │ │ │ │ beq 48738 <__cxa_atexit@plt+0x3b918> │ │ │ │ ldr r2, [pc, #32] @ 48744 <__cxa_atexit@plt+0x3b924> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc000 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + b 3dc258 <__cxa_atexit@plt+0x3cf438> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -61028,25 +61028,25 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 487c8 <__cxa_atexit@plt+0x3b9a8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq ip, #244, 16 @ 0xf40000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq ip, #4, 18 @ 0x10000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 487ec <__cxa_atexit@plt+0x3b9cc> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ - b 3fc000 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + b 3dc258 <__cxa_atexit@plt+0x3cf438> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -61058,32 +61058,32 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 48840 <__cxa_atexit@plt+0x3ba20> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq ip, #124, 16 @ 0x7c0000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq ip, #140, 16 @ 0x8c0000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 48874 <__cxa_atexit@plt+0x3ba54> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 4887c <__cxa_atexit@plt+0x3ba5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbf50 <__cxa_atexit@plt+0x3ef130> │ │ │ │ + b 3dc1a8 <__cxa_atexit@plt+0x3cf388> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #176, 14 @ 0x2c00000 │ │ │ │ + tsteq ip, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub ip, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi 48900 <__cxa_atexit@plt+0x3bae0> │ │ │ │ @@ -61107,25 +61107,25 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r8, r9 │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r5, ip │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - tsteq ip, #184, 14 @ 0x2e00000 │ │ │ │ - tsteq ip, #176, 14 @ 0x2c00000 │ │ │ │ + tsteq ip, #200, 14 @ 0x3200000 │ │ │ │ + tsteq ip, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4898c <__cxa_atexit@plt+0x3bb6c> │ │ │ │ ldr r1, [pc, #80] @ 48994 <__cxa_atexit@plt+0x3bb74> │ │ │ │ ldr r3, [pc, #80] @ 48998 <__cxa_atexit@plt+0x3bb78> │ │ │ │ @@ -61138,33 +61138,33 @@ │ │ │ │ tst r3, #3 │ │ │ │ beq 4897c <__cxa_atexit@plt+0x3bb5c> │ │ │ │ ldr r7, [pc, #48] @ 4899c <__cxa_atexit@plt+0x3bb7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r3, #3] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq ip, #204, 12 @ 0xcc00000 │ │ │ │ - tsteq ip, #184, 12 @ 0xb800000 │ │ │ │ + tsteq ip, #220, 12 @ 0xdc00000 │ │ │ │ + tsteq ip, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 489c0 <__cxa_atexit@plt+0x3bba0> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ - tsteq ip, #112, 12 @ 0x7000000 │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ + tsteq ip, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 48a20 <__cxa_atexit@plt+0x3bc00> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -61179,24 +61179,24 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r9, #8] │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq ip, #28, 12 @ 0x1c00000 │ │ │ │ + tsteq ip, #44, 12 @ 0x2c00000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 48b0c <__cxa_atexit@plt+0x3bcec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -61238,31 +61238,31 @@ │ │ │ │ str r6, [r6, #64] @ 0x40 │ │ │ │ ldr r7, [pc, #80] @ 48b48 <__cxa_atexit@plt+0x3bd28> │ │ │ │ mov r6, r0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ ldm sp, {r7, fp} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r0, r6 │ │ │ │ b 48b1c <__cxa_atexit@plt+0x3bcfc> │ │ │ │ mov r7, #80 @ 0x50 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 48b30 <__cxa_atexit@plt+0x3bd10> │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r6, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r1 │ │ │ │ - rscseq sl, fp, #236, 8 @ 0xec000000 │ │ │ │ + rscseq r9, fp, #236, 8 @ 0xec000000 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffffa0c │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - tsteq ip, #208, 10 @ 0x34000000 │ │ │ │ + tsteq ip, #224, 10 @ 0x38000000 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - tsteq ip, #36, 10 @ 0x9000000 │ │ │ │ + tsteq ip, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 48b90 <__cxa_atexit@plt+0x3bd70> │ │ │ │ @@ -61278,15 +61278,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 48ba8 <__cxa_atexit@plt+0x3bd88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq sl, fp, #124, 8 @ 0x7c000000 │ │ │ │ + rscseq r9, fp, #124, 8 @ 0x7c000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [pc, #276] @ 48cd4 <__cxa_atexit@plt+0x3beb4> │ │ │ │ ldr r8, [r3, #16] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov ip, fp │ │ │ │ @@ -61336,15 +61336,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ stm r1, {r0, r7, r8, lr} │ │ │ │ str r7, [r6, #56] @ 0x38 │ │ │ │ str r6, [r6, #64] @ 0x40 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ mov fp, ip │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 48cb8 <__cxa_atexit@plt+0x3be98> │ │ │ │ @@ -61354,19 +61354,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - rscseq sl, fp, #80, 6 @ 0x40000001 │ │ │ │ + rscseq r9, fp, #80, 6 @ 0x40000001 │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ - tsteq ip, #12, 8 @ 0xc000000 │ │ │ │ + tsteq ip, #28, 8 @ 0x1c000000 │ │ │ │ @ instruction: 0xfffff860 │ │ │ │ - tsteq ip, #64, 8 @ 0x40000000 │ │ │ │ + tsteq ip, #80, 8 @ 0x50000000 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ mov r8, r7 │ │ │ │ @@ -61411,42 +61411,42 @@ │ │ │ │ str r0, [r6, #60] @ 0x3c │ │ │ │ str r6, [r6, #64] @ 0x40 │ │ │ │ ldr r7, [pc, #80] @ 48e00 <__cxa_atexit@plt+0x3bfe0> │ │ │ │ mov r6, ip │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov ip, r6 │ │ │ │ b 48dd0 <__cxa_atexit@plt+0x3bfb0> │ │ │ │ mov r7, #80 @ 0x50 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 48de8 <__cxa_atexit@plt+0x3bfc8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ - rscseq sl, fp, #56, 4 @ 0x80000003 │ │ │ │ + rscseq r9, fp, #56, 4 @ 0x80000003 │ │ │ │ @ instruction: 0xfffff910 │ │ │ │ @ instruction: 0xfffff760 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ - tsteq ip, #28, 6 @ 0x70000000 │ │ │ │ + tsteq ip, #44, 6 @ 0xb0000000 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ - tsteq ip, #108, 4 @ 0xc0000006 │ │ │ │ + tsteq ip, #124, 4 @ 0xc0000007 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [pc, #16] @ 48e28 <__cxa_atexit@plt+0x3c008> │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbe88 <__cxa_atexit@plt+0x3ef068> │ │ │ │ - tsteq ip, #12, 8 @ 0xc000000 │ │ │ │ + b 3dc0e0 <__cxa_atexit@plt+0x3cf2c0> │ │ │ │ + tsteq ip, #28, 8 @ 0x1c000000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 48e70 <__cxa_atexit@plt+0x3c050> │ │ │ │ @@ -61462,15 +61462,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 48e88 <__cxa_atexit@plt+0x3c068> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq sl, fp, #160, 2 @ 0x28 │ │ │ │ + rscseq r9, fp, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #8 │ │ │ │ cmp r1, ip │ │ │ │ bcc 48fa8 <__cxa_atexit@plt+0x3c188> │ │ │ │ mov r3, r5 │ │ │ │ @@ -61529,38 +61529,38 @@ │ │ │ │ stm r0, {r5, r7, r8} │ │ │ │ str r7, [r6, #56] @ 0x38 │ │ │ │ str lr, [r6, #60] @ 0x3c │ │ │ │ str r6, [r6, #64] @ 0x40 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, ip │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r6, ip │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r7, #80 @ 0x50 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 48fe0 <__cxa_atexit@plt+0x3c1c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - rscseq sl, fp, #72 @ 0x48 │ │ │ │ + rscseq r9, fp, #72 @ 0x48 │ │ │ │ @ instruction: 0xfffff590 │ │ │ │ @ instruction: 0xfffff730 │ │ │ │ - tsteq ip, #4, 2 │ │ │ │ - tsteq ip, #60, 2 │ │ │ │ + tsteq ip, #20, 2 │ │ │ │ + tsteq ip, #76, 2 │ │ │ │ @ instruction: 0xfffffa68 │ │ │ │ @ instruction: 0xfffff910 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #8]! │ │ │ │ mov r8, r7 │ │ │ │ @@ -61606,47 +61606,47 @@ │ │ │ │ str r7, [r6, #32] │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ str r2, [r6, #56] @ 0x38 │ │ │ │ str lr, [r6, #60] @ 0x3c │ │ │ │ str r6, [r6, #64] @ 0x40 │ │ │ │ mov r6, ip │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov ip, r6 │ │ │ │ b 490dc <__cxa_atexit@plt+0x3c2bc> │ │ │ │ mov r7, #80 @ 0x50 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 490f4 <__cxa_atexit@plt+0x3c2d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ - rscseq r9, fp, #44, 30 @ 0xb0 │ │ │ │ + rscseq r8, fp, #44, 30 @ 0xb0 │ │ │ │ @ instruction: 0xfffff45c │ │ │ │ @ instruction: 0xfffff5fc │ │ │ │ - tsteq ip, #208, 30 @ 0x340 │ │ │ │ - tsteq ip, #8 │ │ │ │ + tsteq ip, #224, 30 @ 0x380 │ │ │ │ + tsteq ip, #24 │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ @ instruction: 0xfffff7dc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [pc, #16] @ 49148 <__cxa_atexit@plt+0x3c328> │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbe88 <__cxa_atexit@plt+0x3ef068> │ │ │ │ - tsteq ip, #236 @ 0xec │ │ │ │ + b 3dc0e0 <__cxa_atexit@plt+0x3cf2c0> │ │ │ │ + tsteq ip, #252 @ 0xfc │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 49190 <__cxa_atexit@plt+0x3c370> │ │ │ │ @@ -61662,15 +61662,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 491a8 <__cxa_atexit@plt+0x3c388> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r9, fp, #132, 28 @ 0x840 │ │ │ │ + rscseq r8, fp, #132, 28 @ 0x840 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ str fp, [sp] │ │ │ │ add fp, r6, #16 │ │ │ │ cmp r9, fp │ │ │ │ bcc 49300 <__cxa_atexit@plt+0x3c4e0> │ │ │ │ @@ -61742,43 +61742,43 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #32] │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ mov r6, fp │ │ │ │ ldr fp, [sp] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, fp │ │ │ │ ldr r0, [r8] │ │ │ │ ldr fp, [sp] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r7, #80 @ 0x50 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #36] @ 49348 <__cxa_atexit@plt+0x3c528> │ │ │ │ mov r6, fp │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr fp, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - rscseq r9, fp, #232, 24 @ 0xe800 │ │ │ │ + rscseq r8, fp, #232, 24 @ 0xe800 │ │ │ │ @ instruction: 0xfffff248 │ │ │ │ @ instruction: 0xfffff3e8 │ │ │ │ - tsteq ip, #188, 26 @ 0x2f00 │ │ │ │ - tsteq ip, #236, 26 @ 0x3b00 │ │ │ │ + tsteq ip, #204, 26 @ 0x3300 │ │ │ │ + tsteq ip, #252, 26 @ 0x3f00 │ │ │ │ @ instruction: 0xfffff710 │ │ │ │ @ instruction: 0xfffff5b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ ldr sl, [r3, #12]! │ │ │ │ @@ -61825,37 +61825,37 @@ │ │ │ │ str r6, [r6, #28] │ │ │ │ ldr r7, [pc, #84] @ 49478 <__cxa_atexit@plt+0x3c658> │ │ │ │ stm lr, {r3, r8, ip} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #32] │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r1, r6 │ │ │ │ b 49448 <__cxa_atexit@plt+0x3c628> │ │ │ │ mov r7, #80 @ 0x50 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 49460 <__cxa_atexit@plt+0x3c640> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, fp, #192, 22 @ 0x30000 │ │ │ │ + rscseq r8, fp, #192, 22 @ 0x30000 │ │ │ │ @ instruction: 0xfffff28c │ │ │ │ - tsteq ip, #100, 24 @ 0x6400 │ │ │ │ + tsteq ip, #116, 24 @ 0x7400 │ │ │ │ @ instruction: 0xfffff0b8 │ │ │ │ - tsteq ip, #148, 24 @ 0x9400 │ │ │ │ + tsteq ip, #164, 24 @ 0xa400 │ │ │ │ @ instruction: 0xfffff5b8 │ │ │ │ @ instruction: 0xfffff460 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 494d4 <__cxa_atexit@plt+0x3c6b4> │ │ │ │ @@ -61871,15 +61871,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 494ec <__cxa_atexit@plt+0x3c6cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r9, fp, #68, 22 @ 0x11000 │ │ │ │ + rscseq r8, fp, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #8 │ │ │ │ cmp lr, r8 │ │ │ │ bcc 4961c <__cxa_atexit@plt+0x3c7fc> │ │ │ │ ldr r9, [pc, #324] @ 49654 <__cxa_atexit@plt+0x3c834> │ │ │ │ @@ -61942,40 +61942,40 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #32] │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ mov r6, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r6, r8 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r7, #80 @ 0x50 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #32] @ 4965c <__cxa_atexit@plt+0x3c83c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - rscseq r9, fp, #208, 18 @ 0x340000 │ │ │ │ + rscseq r8, fp, #208, 18 @ 0x340000 │ │ │ │ @ instruction: 0xfffff0c8 │ │ │ │ - tsteq ip, #160, 20 @ 0xa0000 │ │ │ │ + tsteq ip, #176, 20 @ 0xb0000 │ │ │ │ @ instruction: 0xffffeef8 │ │ │ │ - tsteq ip, #204, 20 @ 0xcc000 │ │ │ │ + tsteq ip, #220, 20 @ 0xdc000 │ │ │ │ @ instruction: 0xfffff3f0 │ │ │ │ @ instruction: 0xfffff298 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ mov r2, r5 │ │ │ │ @@ -62022,48 +62022,48 @@ │ │ │ │ str r6, [r6, #28] │ │ │ │ ldr r7, [pc, #84] @ 4978c <__cxa_atexit@plt+0x3c96c> │ │ │ │ stm lr, {r2, r8, ip} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #32] │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r1, r6 │ │ │ │ b 4975c <__cxa_atexit@plt+0x3c93c> │ │ │ │ mov r7, #80 @ 0x50 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 49774 <__cxa_atexit@plt+0x3c954> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, fp, #172, 16 @ 0xac0000 │ │ │ │ + rscseq r8, fp, #172, 16 @ 0xac0000 │ │ │ │ @ instruction: 0xffffef78 │ │ │ │ - tsteq ip, #80, 18 @ 0x140000 │ │ │ │ + tsteq ip, #96, 18 @ 0x180000 │ │ │ │ @ instruction: 0xffffeda4 │ │ │ │ - tsteq ip, #128, 18 @ 0x200000 │ │ │ │ + tsteq ip, #144, 18 @ 0x240000 │ │ │ │ @ instruction: 0xfffff2a4 │ │ │ │ @ instruction: 0xfffff14c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 497c4 <__cxa_atexit@plt+0x3c9a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 497cc <__cxa_atexit@plt+0x3c9ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #100, 16 @ 0x640000 │ │ │ │ + tsteq ip, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4987c <__cxa_atexit@plt+0x3ca5c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -62097,21 +62097,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #40] @ 4988c <__cxa_atexit@plt+0x3ca6c> │ │ │ │ mov r7, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r0 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq ip, #28, 16 @ 0x1c0000 │ │ │ │ + tsteq ip, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [pc, #84] @ 498f4 <__cxa_atexit@plt+0x3cad4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -62125,51 +62125,51 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [pc, #24] @ 498f8 <__cxa_atexit@plt+0x3cad8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq ip, #164, 14 @ 0x2900000 │ │ │ │ + tsteq ip, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 49928 <__cxa_atexit@plt+0x3cb08> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r2, [pc, #20] @ 49934 <__cxa_atexit@plt+0x3cb14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ - tsteq ip, #100, 14 @ 0x1900000 │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ + tsteq ip, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4996c <__cxa_atexit@plt+0x3cb4c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 49974 <__cxa_atexit@plt+0x3cb54> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #188, 12 @ 0xbc00000 │ │ │ │ + tsteq ip, #204, 12 @ 0xcc00000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 49a08 <__cxa_atexit@plt+0x3cbe8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -62197,27 +62197,27 @@ │ │ │ │ ldr r5, [pc, #76] @ 49a3c <__cxa_atexit@plt+0x3cc1c> │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r6, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, ip │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov ip, r6 │ │ │ │ b 49a18 <__cxa_atexit@plt+0x3cbf8> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 49a2c <__cxa_atexit@plt+0x3cc0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, ip │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, fp, #4, 12 @ 0x400000 │ │ │ │ + rscseq r8, fp, #4, 12 @ 0x400000 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - tsteq ip, #108, 12 @ 0x6c00000 │ │ │ │ + tsteq ip, #124, 12 @ 0x7c00000 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -62261,28 +62261,28 @@ │ │ │ │ mov r9, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ ldr r5, [pc, #60] @ 49b38 <__cxa_atexit@plt+0x3cd18> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbe88 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + b 3dc0e0 <__cxa_atexit@plt+0x3cf2c0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 49b2c <__cxa_atexit@plt+0x3cd0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - rscseq r9, fp, #16, 12 @ 0x1000000 │ │ │ │ - tsteq ip, #112, 10 @ 0x1c000000 │ │ │ │ + rscseq r8, fp, #16, 12 @ 0x1000000 │ │ │ │ + tsteq ip, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, ip, ror #8 │ │ │ │ - tsteq ip, #44, 14 @ 0xb00000 │ │ │ │ + tsteq ip, #60, 14 @ 0xf00000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 49b78 <__cxa_atexit@plt+0x3cd58> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -62298,21 +62298,21 @@ │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 49bb0 <__cxa_atexit@plt+0x3cd90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbe88 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + b 3dc0e0 <__cxa_atexit@plt+0x3cf2c0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq ip, #148, 12 @ 0x9400000 │ │ │ │ + tsteq ip, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r8, r3 │ │ │ │ bne 49c2c <__cxa_atexit@plt+0x3ce0c> │ │ │ │ mov r3, r5 │ │ │ │ @@ -62343,38 +62343,38 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r3, [pc, #96] @ 49ca0 <__cxa_atexit@plt+0x3ce80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbe88 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + b 3dc0e0 <__cxa_atexit@plt+0x3cf2c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #68] @ 49ca4 <__cxa_atexit@plt+0x3ce84> │ │ │ │ str r7, [r5] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #52] @ 49ca8 <__cxa_atexit@plt+0x3ce88> │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbe88 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + b 3dc0e0 <__cxa_atexit@plt+0x3cf2c0> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr #6 │ │ │ │ - tsteq ip, #232, 10 @ 0x3a000000 │ │ │ │ + tsteq ip, #248, 10 @ 0x3e000000 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq ip, #176, 10 @ 0x2c000000 │ │ │ │ + tsteq ip, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r8, r3 │ │ │ │ bne 49cf8 <__cxa_atexit@plt+0x3ced8> │ │ │ │ mov r3, r5 │ │ │ │ @@ -62395,23 +62395,23 @@ │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #40] @ 49d3c <__cxa_atexit@plt+0x3cf1c> │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbe88 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + b 3dc0e0 <__cxa_atexit@plt+0x3cf2c0> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq ip, #16, 10 @ 0x4000000 │ │ │ │ + tsteq ip, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 49d8c <__cxa_atexit@plt+0x3cf6c> │ │ │ │ mov r7, r5 │ │ │ │ ldr sl, [r7, #8]! │ │ │ │ @@ -62431,23 +62431,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [pc, #44] @ 49dcc <__cxa_atexit@plt+0x3cfac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbe88 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + b 3dc0e0 <__cxa_atexit@plt+0x3cf2c0> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ - tsteq ip, #136, 8 @ 0x88000000 │ │ │ │ + tsteq ip, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 49df0 <__cxa_atexit@plt+0x3cfd0> │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldmdb r5, {r8, r9} │ │ │ │ @@ -62497,20 +62497,20 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq ip, #164, 2 @ 0x29 │ │ │ │ - tsteq ip, #24, 4 @ 0x80000001 │ │ │ │ - tsteq ip, #44, 4 @ 0xc0000002 │ │ │ │ - tsteq ip, #52, 4 @ 0x40000003 │ │ │ │ + tsteq ip, #180, 2 @ 0x2d │ │ │ │ + tsteq ip, #40, 4 @ 0x80000002 │ │ │ │ + tsteq ip, #60, 4 @ 0xc0000003 │ │ │ │ + tsteq ip, #68, 4 @ 0x40000004 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 49f40 <__cxa_atexit@plt+0x3d120> │ │ │ │ @@ -62534,18 +62534,18 @@ │ │ │ │ str r0, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #96, 2 │ │ │ │ - tsteq ip, #116, 2 │ │ │ │ - tsteq ip, #124, 2 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #112, 2 │ │ │ │ + tsteq ip, #132, 2 @ 0x21 │ │ │ │ + tsteq ip, #140, 2 @ 0x23 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 49fb8 <__cxa_atexit@plt+0x3d198> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -62579,20 +62579,20 @@ │ │ │ │ b 49a4c <__cxa_atexit@plt+0x3cc2c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq ip, #244 @ 0xf4 │ │ │ │ - tsteq ip, #144 @ 0x90 │ │ │ │ - tsteq ip, #240 @ 0xf0 │ │ │ │ + tsteq ip, #4, 2 │ │ │ │ + tsteq ip, #160 @ 0xa0 │ │ │ │ + tsteq ip, #0, 2 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 4a038 <__cxa_atexit@plt+0x3d218> │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -62643,20 +62643,20 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq ip, #92, 30 @ 0x170 │ │ │ │ - tsteq ip, #208, 30 @ 0x340 │ │ │ │ - tsteq ip, #228, 30 @ 0x390 │ │ │ │ - tsteq ip, #236, 30 @ 0x3b0 │ │ │ │ + tsteq ip, #108, 30 @ 0x1b0 │ │ │ │ + tsteq ip, #224, 30 @ 0x380 │ │ │ │ + tsteq ip, #244, 30 @ 0x3d0 │ │ │ │ + tsteq ip, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4a188 <__cxa_atexit@plt+0x3d368> │ │ │ │ @@ -62680,18 +62680,18 @@ │ │ │ │ str r0, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #24, 30 @ 0x60 │ │ │ │ - tsteq ip, #44, 30 @ 0xb0 │ │ │ │ - tsteq ip, #52, 30 @ 0xd0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #40, 30 @ 0xa0 │ │ │ │ + tsteq ip, #60, 30 @ 0xf0 │ │ │ │ + tsteq ip, #68, 30 @ 0x110 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4a1e4 <__cxa_atexit@plt+0x3d3c4> │ │ │ │ ldr r7, [pc, #52] @ 4a1f4 <__cxa_atexit@plt+0x3d3d4> │ │ │ │ @@ -62706,15 +62706,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4a1f8 <__cxa_atexit@plt+0x3d3d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r8, fp, #68, 30 @ 0x110 │ │ │ │ + rscseq r7, fp, #68, 30 @ 0x110 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4a264 <__cxa_atexit@plt+0x3d444> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -62749,22 +62749,22 @@ │ │ │ │ ldr sl, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 4a2c0 <__cxa_atexit@plt+0x3d4a0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe88 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + b 3dc0e0 <__cxa_atexit@plt+0x3cf2c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq ip, #204, 26 @ 0x3300 │ │ │ │ + tsteq ip, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r0, r4, lsr r5 │ │ │ │ - tsteq ip, #140, 30 @ 0x230 │ │ │ │ + tsteq ip, #156, 30 @ 0x270 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4a300 <__cxa_atexit@plt+0x3d4e0> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ @@ -62780,20 +62780,20 @@ │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 4a334 <__cxa_atexit@plt+0x3d514> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbe88 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + b 3dc0e0 <__cxa_atexit@plt+0x3cf2c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0x000004b4 │ │ │ │ - tsteq ip, #12, 30 @ 0x30 │ │ │ │ + tsteq ip, #28, 30 @ 0x70 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4a38c <__cxa_atexit@plt+0x3d56c> │ │ │ │ ldr r2, [pc, #112] @ 4a3c4 <__cxa_atexit@plt+0x3d5a4> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -62815,24 +62815,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [pc, #48] @ 4a3d0 <__cxa_atexit@plt+0x3d5b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbe88 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + b 3dc0e0 <__cxa_atexit@plt+0x3cf2c0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, lsr r4 │ │ │ │ - tsteq ip, #136, 28 @ 0x880 │ │ │ │ + tsteq ip, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 4a408 <__cxa_atexit@plt+0x3d5e8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -62879,38 +62879,38 @@ │ │ │ │ ldr sl, [r5, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r5, [pc, #92] @ 4a500 <__cxa_atexit@plt+0x3d6e0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe88 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + b 3dc0e0 <__cxa_atexit@plt+0x3cf2c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #68] @ 4a504 <__cxa_atexit@plt+0x3d6e4> │ │ │ │ str r7, [r5] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #52] @ 4a508 <__cxa_atexit@plt+0x3d6e8> │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbe88 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + b 3dc0e0 <__cxa_atexit@plt+0x3cf2c0> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, ip, lsr #6 │ │ │ │ - tsteq ip, #132, 26 @ 0x2100 │ │ │ │ + tsteq ip, #148, 26 @ 0x2500 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq ip, #80, 26 @ 0x1400 │ │ │ │ + tsteq ip, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r8, r3 │ │ │ │ bne 4a558 <__cxa_atexit@plt+0x3d738> │ │ │ │ mov r3, r5 │ │ │ │ @@ -62931,23 +62931,23 @@ │ │ │ │ ldr sl, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #40] @ 4a59c <__cxa_atexit@plt+0x3d77c> │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbe88 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + b 3dc0e0 <__cxa_atexit@plt+0x3cf2c0> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq ip, #176, 24 @ 0xb000 │ │ │ │ + tsteq ip, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r7, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4a5f0 <__cxa_atexit@plt+0x3d7d0> │ │ │ │ mov r7, r5 │ │ │ │ ldr sl, [r7, #8]! │ │ │ │ @@ -62968,23 +62968,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [pc, #44] @ 4a630 <__cxa_atexit@plt+0x3d810> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbe88 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + b 3dc0e0 <__cxa_atexit@plt+0x3cf2c0> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - tsteq ip, #36, 24 @ 0x2400 │ │ │ │ + tsteq ip, #52, 24 @ 0x3400 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4a658 <__cxa_atexit@plt+0x3d838> │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ @@ -63035,20 +63035,20 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq ip, #60, 18 @ 0xf0000 │ │ │ │ - tsteq ip, #176, 18 @ 0x2c0000 │ │ │ │ - tsteq ip, #196, 18 @ 0x310000 │ │ │ │ - tsteq ip, #204, 18 @ 0x330000 │ │ │ │ + tsteq ip, #76, 18 @ 0x130000 │ │ │ │ + tsteq ip, #192, 18 @ 0x300000 │ │ │ │ + tsteq ip, #212, 18 @ 0x350000 │ │ │ │ + tsteq ip, #220, 18 @ 0x370000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4a7a8 <__cxa_atexit@plt+0x3d988> │ │ │ │ @@ -63072,18 +63072,18 @@ │ │ │ │ str r0, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #248, 16 @ 0xf80000 │ │ │ │ - tsteq ip, #12, 18 @ 0x30000 │ │ │ │ - tsteq ip, #20, 18 @ 0x50000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #8, 18 @ 0x20000 │ │ │ │ + tsteq ip, #28, 18 @ 0x70000 │ │ │ │ + tsteq ip, #36, 18 @ 0x90000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr sl, [r3, #4]! │ │ │ │ cmp r2, #2 │ │ │ │ bne 4a824 <__cxa_atexit@plt+0x3da04> │ │ │ │ @@ -63123,26 +63123,26 @@ │ │ │ │ b 4a204 <__cxa_atexit@plt+0x3d3e4> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #20] @ 4a89c <__cxa_atexit@plt+0x3da7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff9b0 │ │ │ │ - rscseq r8, fp, #164, 16 @ 0xa40000 │ │ │ │ - tsteq ip, #136, 16 @ 0x880000 │ │ │ │ - tsteq ip, #36, 16 @ 0x240000 │ │ │ │ - tsteq ip, #132, 16 @ 0x840000 │ │ │ │ + rscseq r7, fp, #164, 16 @ 0xa40000 │ │ │ │ + tsteq ip, #152, 16 @ 0x980000 │ │ │ │ + tsteq ip, #52, 16 @ 0x340000 │ │ │ │ + tsteq ip, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4a944 <__cxa_atexit@plt+0x3db24> │ │ │ │ ldr r3, [pc, #168] @ 4a970 <__cxa_atexit@plt+0x3db50> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -63183,20 +63183,20 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq ip, #236, 12 @ 0xec00000 │ │ │ │ - tsteq ip, #96, 14 @ 0x1800000 │ │ │ │ - tsteq ip, #116, 14 @ 0x1d00000 │ │ │ │ - tsteq ip, #124, 14 @ 0x1f00000 │ │ │ │ + tsteq ip, #252, 12 @ 0xfc00000 │ │ │ │ + tsteq ip, #112, 14 @ 0x1c00000 │ │ │ │ + tsteq ip, #132, 14 @ 0x2100000 │ │ │ │ + tsteq ip, #140, 14 @ 0x2300000 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4a9f8 <__cxa_atexit@plt+0x3dbd8> │ │ │ │ @@ -63220,18 +63220,18 @@ │ │ │ │ str r0, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #168, 12 @ 0xa800000 │ │ │ │ - tsteq ip, #188, 12 @ 0xbc00000 │ │ │ │ - tsteq ip, #196, 12 @ 0xc400000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #184, 12 @ 0xb800000 │ │ │ │ + tsteq ip, #204, 12 @ 0xcc00000 │ │ │ │ + tsteq ip, #212, 12 @ 0xd400000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4aa6c <__cxa_atexit@plt+0x3dc4c> │ │ │ │ ldr r7, [pc, #96] @ 4aa90 <__cxa_atexit@plt+0x3dc70> │ │ │ │ @@ -63258,16 +63258,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 4aa98 <__cxa_atexit@plt+0x3dc78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffff7b4 │ │ │ │ - rscseq r8, fp, #168, 12 @ 0xa800000 │ │ │ │ - rscseq r8, fp, #192, 12 @ 0xc000000 │ │ │ │ + rscseq r7, fp, #168, 12 @ 0xa800000 │ │ │ │ + rscseq r7, fp, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4aad0 <__cxa_atexit@plt+0x3dcb0> │ │ │ │ ldr r3, [pc, #48] @ 4aaec <__cxa_atexit@plt+0x3dccc> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -63280,15 +63280,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq ip, #160, 12 @ 0xa000000 │ │ │ │ + tsteq ip, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #140] @ 4ab94 <__cxa_atexit@plt+0x3dd74> │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r3, #-4] │ │ │ │ @@ -63324,68 +63324,68 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0xfffff6b4 │ │ │ │ - rscseq r8, fp, #164, 10 @ 0x29000000 │ │ │ │ - rscseq r8, fp, #188, 10 @ 0x2f000000 │ │ │ │ + rscseq r7, fp, #164, 10 @ 0x29000000 │ │ │ │ + rscseq r7, fp, #188, 10 @ 0x2f000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 4abdc <__cxa_atexit@plt+0x3ddbc> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 4abe0 <__cxa_atexit@plt+0x3ddc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #120, 10 @ 0x1e000000 │ │ │ │ - tsteq ip, #176, 10 @ 0x2c000000 │ │ │ │ + tsteq ip, #136, 10 @ 0x22000000 │ │ │ │ + tsteq ip, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [pc, #16] @ 4ac08 <__cxa_atexit@plt+0x3dde8> │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbe88 <__cxa_atexit@plt+0x3ef068> │ │ │ │ - tsteq ip, #44, 12 @ 0x2c00000 │ │ │ │ + b 3dc0e0 <__cxa_atexit@plt+0x3cf2c0> │ │ │ │ + tsteq ip, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4ac44 <__cxa_atexit@plt+0x3de24> │ │ │ │ ldr r8, [pc, #36] @ 4ac4c <__cxa_atexit@plt+0x3de2c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #32] @ 4ac50 <__cxa_atexit@plt+0x3de30> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbcseq r8, lr, #-318767104 @ 0xed000000 │ │ │ │ - tsteq ip, #228, 6 @ 0x90000003 │ │ │ │ - rscseq r8, fp, #224, 8 @ 0xe0000000 │ │ │ │ + sbcseq r8, lr, #-1275068416 @ 0xb4000000 │ │ │ │ + tsteq ip, #244, 6 @ 0xd0000003 │ │ │ │ + rscseq r7, fp, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 4ac70 <__cxa_atexit@plt+0x3de50> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ - rscseq r8, fp, #208, 8 @ 0xd0000000 │ │ │ │ - rscseq r8, fp, #192, 8 @ 0xc0000000 │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ + rscseq r7, fp, #208, 8 @ 0xd0000000 │ │ │ │ + rscseq r7, fp, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4acd0 <__cxa_atexit@plt+0x3deb0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -63399,26 +63399,26 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - sbcseq r8, lr, #1761607680 @ 0x69000000 │ │ │ │ - tsteq ip, #96, 6 @ 0x80000001 │ │ │ │ - rscseq r8, fp, #56, 8 @ 0x38000000 │ │ │ │ + sbcseq r8, lr, #-1879048182 @ 0x9000000a │ │ │ │ + tsteq ip, #112, 6 @ 0xc0000001 │ │ │ │ + rscseq r7, fp, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r1, r5, #20 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 4ad74 <__cxa_atexit@plt+0x3df54> │ │ │ │ @@ -63446,29 +63446,29 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq r8, fp, #172, 6 @ 0xb0000002 │ │ │ │ + rscseq r7, fp, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 4adbc <__cxa_atexit@plt+0x3df9c> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ b 473fc <__cxa_atexit@plt+0x3a5dc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq r8, fp, #116, 6 @ 0xd0000001 │ │ │ │ + rscseq r7, fp, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #176] @ 4ae88 <__cxa_atexit@plt+0x3e068> │ │ │ │ mov r2, r5 │ │ │ │ ands r0, r9, #3 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -63509,21 +63509,21 @@ │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - tsteq ip, #84, 6 @ 0x50000001 │ │ │ │ + tsteq ip, #100, 6 @ 0x90000001 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - tsteq ip, #208, 4 │ │ │ │ - rscseq r8, fp, #152, 4 @ 0x80000009 │ │ │ │ + tsteq ip, #224, 4 │ │ │ │ + rscseq r7, fp, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -63552,20 +63552,20 @@ │ │ │ │ ldr r7, [pc, #36] @ 4af40 <__cxa_atexit@plt+0x3e120> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - tsteq ip, #140, 4 @ 0xc0000008 │ │ │ │ + tsteq ip, #156, 4 @ 0xc0000009 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - tsteq ip, #28, 4 @ 0xc0000001 │ │ │ │ - rscseq r8, fp, #236, 2 @ 0x3b │ │ │ │ + tsteq ip, #44, 4 @ 0xc0000002 │ │ │ │ + rscseq r7, fp, #236, 2 @ 0x3b │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4af90 <__cxa_atexit@plt+0x3e170> │ │ │ │ @@ -63580,15 +63580,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq r8, fp, #148, 2 @ 0x25 │ │ │ │ + rscseq r7, fp, #148, 2 @ 0x25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #156] @ 4b050 <__cxa_atexit@plt+0x3e230> │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ ldr sl, [r3, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ @@ -63642,31 +63642,31 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8, r9} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbf48 <__cxa_atexit@plt+0x3ef128> │ │ │ │ - tsteq ip, #160, 2 @ 0x28 │ │ │ │ + b 3dc1a0 <__cxa_atexit@plt+0x3cf380> │ │ │ │ + tsteq ip, #176, 2 @ 0x2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4b0d0 <__cxa_atexit@plt+0x3e2b0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 4b0d8 <__cxa_atexit@plt+0x3e2b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbf50 <__cxa_atexit@plt+0x3ef130> │ │ │ │ + b 3dc1a8 <__cxa_atexit@plt+0x3cf388> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #84, 30 @ 0x150 │ │ │ │ + tsteq ip, #100, 30 @ 0x190 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub ip, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi 4b15c <__cxa_atexit@plt+0x3e33c> │ │ │ │ @@ -63690,43 +63690,43 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r8, r9 │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r5, ip │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - tsteq ip, #92, 30 @ 0x170 │ │ │ │ - tsteq ip, #84, 30 @ 0x150 │ │ │ │ + tsteq ip, #108, 30 @ 0x1b0 │ │ │ │ + tsteq ip, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4b1bc <__cxa_atexit@plt+0x3e39c> │ │ │ │ ldr r2, [pc, #36] @ 4b1c4 <__cxa_atexit@plt+0x3e3a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 4b1c8 <__cxa_atexit@plt+0x3e3a8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #120, 28 @ 0x780 │ │ │ │ - tsteq ip, #120, 28 @ 0x780 │ │ │ │ + tsteq ip, #136, 28 @ 0x880 │ │ │ │ + tsteq ip, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4b224 <__cxa_atexit@plt+0x3e404> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -63740,25 +63740,25 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r1, [r8, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq ip, #20, 28 @ 0x140 │ │ │ │ - rscseq r7, fp, #232, 28 @ 0xe80 │ │ │ │ + tsteq ip, #36, 28 @ 0x240 │ │ │ │ + rscseq r6, fp, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4b2e0 <__cxa_atexit@plt+0x3e4c0> │ │ │ │ ldr r3, [pc, #172] @ 4b318 <__cxa_atexit@plt+0x3e4f8> │ │ │ │ @@ -63805,17 +63805,17 @@ │ │ │ │ mov r9, sl │ │ │ │ mov r7, r3 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ @ instruction: 0xffffef48 │ │ │ │ - rscseq r7, fp, #52, 28 @ 0x340 │ │ │ │ - rscseq r7, fp, #100, 28 @ 0x640 │ │ │ │ - rscseq r7, fp, #8, 28 @ 0x80 │ │ │ │ + rscseq r6, fp, #52, 28 @ 0x340 │ │ │ │ + rscseq r6, fp, #100, 28 @ 0x640 │ │ │ │ + rscseq r6, fp, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #96] @ 4b3a0 <__cxa_atexit@plt+0x3e580> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ @@ -63838,16 +63838,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 4b3a8 <__cxa_atexit@plt+0x3e588> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffee94 │ │ │ │ - rscseq r7, fp, #152, 26 @ 0x2600 │ │ │ │ - rscseq r7, fp, #136, 26 @ 0x2200 │ │ │ │ + rscseq r6, fp, #152, 26 @ 0x2600 │ │ │ │ + rscseq r6, fp, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4b3e0 <__cxa_atexit@plt+0x3e5c0> │ │ │ │ ldr r3, [pc, #44] @ 4b3f8 <__cxa_atexit@plt+0x3e5d8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -63855,19 +63855,19 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 4b3f0 <__cxa_atexit@plt+0x3e5d0> │ │ │ │ b 4b408 <__cxa_atexit@plt+0x3e5e8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq r7, fp, #56, 26 @ 0xe00 │ │ │ │ + rscseq r6, fp, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [pc, #148] @ 4b4ac <__cxa_atexit@plt+0x3e68c> │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -63906,17 +63906,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffff65c │ │ │ │ @ instruction: 0xffffed9c │ │ │ │ - rscseq r7, fp, #140, 24 @ 0x8c00 │ │ │ │ - rscseq r7, fp, #164, 24 @ 0xa400 │ │ │ │ - rscseq r7, fp, #116, 24 @ 0x7400 │ │ │ │ + rscseq r6, fp, #140, 24 @ 0x8c00 │ │ │ │ + rscseq r6, fp, #164, 24 @ 0xa400 │ │ │ │ + rscseq r6, fp, #116, 24 @ 0x7400 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4b594 <__cxa_atexit@plt+0x3e774> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #60 @ 0x3c │ │ │ │ @@ -63960,25 +63960,25 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str ip, [r6, #-12] │ │ │ │ stmdb r6, {r8, sl} │ │ │ │ str r6, [r5, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - tsteq ip, #24, 22 @ 0x6000 │ │ │ │ + tsteq ip, #40, 22 @ 0xa000 │ │ │ │ @ instruction: 0xfffff6b8 │ │ │ │ @ instruction: 0xfffff7bc │ │ │ │ @ instruction: 0xfffff9f8 │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -63993,51 +63993,51 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 4b618 <__cxa_atexit@plt+0x3e7f8> │ │ │ │ ldr r9, [r2, #3] │ │ │ │ mov r7, r2 │ │ │ │ - b 1bb8d10 <__cxa_atexit@plt+0x1babef0> │ │ │ │ + b 1ea0ae4 <__cxa_atexit@plt+0x1e93cc4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq ip, #40, 20 @ 0x28000 │ │ │ │ + tsteq ip, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1bb8d10 <__cxa_atexit@plt+0x1babef0> │ │ │ │ - rscseq r7, fp, #48, 22 @ 0xc000 │ │ │ │ + b 1ea0ae4 <__cxa_atexit@plt+0x1e93cc4> │ │ │ │ + rscseq r6, fp, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1380d50 <__cxa_atexit@plt+0x1373f30> │ │ │ │ + b 1a37ab0 <__cxa_atexit@plt+0x1a2ac90> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4b698 <__cxa_atexit@plt+0x3e878> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 4b6a0 <__cxa_atexit@plt+0x3e880> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 1bb91bc <__cxa_atexit@plt+0x1bac39c> │ │ │ │ + b 1ea0f90 <__cxa_atexit@plt+0x1e94170> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #140, 18 @ 0x230000 │ │ │ │ - rscseq r7, fp, #212, 20 @ 0xd4000 │ │ │ │ + tsteq ip, #156, 18 @ 0x270000 │ │ │ │ + rscseq r6, fp, #212, 20 @ 0xd4000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4b6e8 <__cxa_atexit@plt+0x3e8c8> │ │ │ │ ldr r2, [pc, #44] @ 4b6f0 <__cxa_atexit@plt+0x3e8d0> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -64045,26 +64045,26 @@ │ │ │ │ ldr r0, [pc, #36] @ 4b6f4 <__cxa_atexit@plt+0x3e8d4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 1bb5c88 <__cxa_atexit@plt+0x1ba8e68> │ │ │ │ + b 1e9da5c <__cxa_atexit@plt+0x1e90c3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq ip, #68, 18 @ 0x110000 │ │ │ │ + tsteq ip, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 1bb91bc <__cxa_atexit@plt+0x1bac39c> │ │ │ │ - rscseq r7, fp, #104, 20 @ 0x68000 │ │ │ │ + b 1ea0f90 <__cxa_atexit@plt+0x1e94170> │ │ │ │ + rscseq r6, fp, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4b770 <__cxa_atexit@plt+0x3e950> │ │ │ │ add r3, r7, #8 │ │ │ │ @@ -64084,16 +64084,16 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq ip, #208, 16 @ 0xd00000 │ │ │ │ - rscseq r7, fp, #244, 18 @ 0x3d0000 │ │ │ │ + tsteq ip, #224, 16 @ 0xe00000 │ │ │ │ + rscseq r6, fp, #244, 18 @ 0x3d0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -64152,23 +64152,23 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - tsteq ip, #192, 18 @ 0x300000 │ │ │ │ + tsteq ip, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq ip, #72, 18 @ 0x120000 │ │ │ │ - tsteq ip, #32, 20 @ 0x20000 │ │ │ │ - rscseq r7, fp, #200, 16 @ 0xc80000 │ │ │ │ + tsteq ip, #88, 18 @ 0x160000 │ │ │ │ + tsteq ip, #48, 20 @ 0x30000 │ │ │ │ + rscseq r6, fp, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4b91c <__cxa_atexit@plt+0x3eafc> │ │ │ │ @@ -64189,18 +64189,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ stm r8, {r0, r1, lr} │ │ │ │ str r3, [r3, #20] │ │ │ │ str r2, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - tsteq ip, #68, 16 @ 0x440000 │ │ │ │ - tsteq ip, #28, 18 @ 0x70000 │ │ │ │ + tsteq ip, #84, 16 @ 0x540000 │ │ │ │ + tsteq ip, #44, 18 @ 0xb0000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4b990 <__cxa_atexit@plt+0x3eb70> │ │ │ │ @@ -64218,17 +64218,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ stm r8, {r0, r1, lr} │ │ │ │ str r3, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ - tsteq ip, #168, 16 @ 0xa80000 │ │ │ │ + tsteq ip, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4ba60 <__cxa_atexit@plt+0x3ec40> │ │ │ │ ldr r2, [pc, #192] @ 4ba84 <__cxa_atexit@plt+0x3ec64> │ │ │ │ @@ -64258,15 +64258,15 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r5, [pc, #108] @ 4ba98 <__cxa_atexit@plt+0x3ec78> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 1bcfaec <__cxa_atexit@plt+0x1bc2ccc> │ │ │ │ + b 1eb78c0 <__cxa_atexit@plt+0x1eaaaa0> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 4ba8c <__cxa_atexit@plt+0x3ec6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -64276,22 +64276,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rscseq r7, fp, #44, 14 @ 0xb00000 │ │ │ │ - tsteq ip, #208, 10 @ 0x34000000 │ │ │ │ + rscseq r6, fp, #44, 14 @ 0xb00000 │ │ │ │ + tsteq ip, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ - tsteq ip, #0, 16 │ │ │ │ - rscseq r7, fp, #244, 12 @ 0xf400000 │ │ │ │ + tsteq ip, #16, 16 @ 0x100000 │ │ │ │ + rscseq r6, fp, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 4bb08 <__cxa_atexit@plt+0x3ece8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -64309,29 +64309,29 @@ │ │ │ │ stmda r5, {r0, r1} │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str lr, [r5, #-8]! │ │ │ │ ldr r3, [pc, #56] @ 4bb38 <__cxa_atexit@plt+0x3ed18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 1bcfaec <__cxa_atexit@plt+0x1bc2ccc> │ │ │ │ + b 1eb78c0 <__cxa_atexit@plt+0x1eaaaa0> │ │ │ │ ldr r7, [pc, #28] @ 4bb2c <__cxa_atexit@plt+0x3ed0c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #16, 10 @ 0x4000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #32, 10 @ 0x8000000 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq ip, #44, 14 @ 0xb00000 │ │ │ │ - rscseq r7, fp, #84, 12 @ 0x5400000 │ │ │ │ + tsteq ip, #60, 14 @ 0xf00000 │ │ │ │ + rscseq r6, fp, #84, 12 @ 0x5400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4bb88 <__cxa_atexit@plt+0x3ed68> │ │ │ │ @@ -64341,34 +64341,34 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r5] │ │ │ │ ldr r7, [pc, #32] @ 4bb9c <__cxa_atexit@plt+0x3ed7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq ip, #180, 12 @ 0xb400000 │ │ │ │ - rscseq r7, fp, #240, 10 @ 0x3c000000 │ │ │ │ + tsteq ip, #196, 12 @ 0xc400000 │ │ │ │ + rscseq r6, fp, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 4bbcc <__cxa_atexit@plt+0x3edac> │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #12] │ │ │ │ b 4b9b0 <__cxa_atexit@plt+0x3eb90> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq r7, fp, #168, 10 @ 0x2a000000 │ │ │ │ + rscseq r6, fp, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4bc34 <__cxa_atexit@plt+0x3ee14> │ │ │ │ @@ -64387,18 +64387,18 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - tsteq ip, #68, 8 @ 0x44000000 │ │ │ │ - rscseq r7, fp, #100, 10 @ 0x19000000 │ │ │ │ + tsteq ip, #84, 8 @ 0x54000000 │ │ │ │ + rscseq r6, fp, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4bcfc <__cxa_atexit@plt+0x3eedc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ @@ -64425,38 +64425,38 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 4bd30 <__cxa_atexit@plt+0x3ef10> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 4bd2c <__cxa_atexit@plt+0x3ef0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r1 │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #168, 6 @ 0xa0000002 │ │ │ │ + tsteq ip, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - rscseq r7, fp, #168, 8 @ 0xa8000000 │ │ │ │ - rscseq r7, fp, #160, 8 @ 0xa0000000 │ │ │ │ - tsteq ip, #48, 6 @ 0xc0000000 │ │ │ │ + rscseq r6, fp, #168, 8 @ 0xa8000000 │ │ │ │ + rscseq r6, fp, #160, 8 @ 0xa0000000 │ │ │ │ + tsteq ip, #64, 6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4bdc8 <__cxa_atexit@plt+0x3efa8> │ │ │ │ ldr r2, [pc, #132] @ 4bdd8 <__cxa_atexit@plt+0x3efb8> │ │ │ │ @@ -64476,15 +64476,15 @@ │ │ │ │ str r8, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 4bde8 <__cxa_atexit@plt+0x3efc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -64492,42 +64492,42 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 4bde4 <__cxa_atexit@plt+0x3efc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rscseq r7, fp, #224, 6 @ 0x80000003 │ │ │ │ - rscseq r7, fp, #224, 6 @ 0x80000003 │ │ │ │ - tsteq ip, #104, 4 @ 0x80000006 │ │ │ │ - rscseq r7, fp, #192, 6 │ │ │ │ + rscseq r6, fp, #224, 6 @ 0x80000003 │ │ │ │ + rscseq r6, fp, #224, 6 @ 0x80000003 │ │ │ │ + tsteq ip, #120, 4 @ 0x80000007 │ │ │ │ + rscseq r6, fp, #192, 6 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4be2c <__cxa_atexit@plt+0x3f00c> │ │ │ │ ldr r3, [pc, #56] @ 4be44 <__cxa_atexit@plt+0x3f024> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r9, [pc, #48] @ 4be48 <__cxa_atexit@plt+0x3f028> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ ldr r7, [pc, #12] @ 4be40 <__cxa_atexit@plt+0x3f020> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #240, 2 @ 0x3c │ │ │ │ + tsteq ip, #0, 4 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r7, fp, #72, 6 @ 0x20000001 │ │ │ │ - rscseq r7, fp, #96, 6 @ 0x80000001 │ │ │ │ + rscseq r6, fp, #72, 6 @ 0x20000001 │ │ │ │ + rscseq r6, fp, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4beb4 <__cxa_atexit@plt+0x3f094> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #128] @ 4bef0 <__cxa_atexit@plt+0x3f0d0> │ │ │ │ @@ -64544,37 +64544,37 @@ │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r9, [pc, #88] @ 4bef8 <__cxa_atexit@plt+0x3f0d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #12] │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ ldr r3, [pc, #64] @ 4befc <__cxa_atexit@plt+0x3f0dc> │ │ │ │ ldr r9, [pc, #64] @ 4bf00 <__cxa_atexit@plt+0x3f0e0> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 4bf04 <__cxa_atexit@plt+0x3f0e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - rscseq r7, fp, #196, 4 @ 0x4000000c │ │ │ │ + rscseq r6, fp, #196, 4 @ 0x4000000c │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rscseq r7, fp, #144, 4 │ │ │ │ - tsteq ip, #64, 2 │ │ │ │ - rscseq r7, fp, #164, 4 @ 0x4000000a │ │ │ │ + rscseq r6, fp, #144, 4 │ │ │ │ + tsteq ip, #80, 2 │ │ │ │ + rscseq r6, fp, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4bf70 <__cxa_atexit@plt+0x3f150> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #136] @ 4bfb4 <__cxa_atexit@plt+0x3f194> │ │ │ │ @@ -64591,39 +64591,39 @@ │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r9, [pc, #96] @ 4bfbc <__cxa_atexit@plt+0x3f19c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #12] │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ ldr r3, [pc, #72] @ 4bfc0 <__cxa_atexit@plt+0x3f1a0> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #56] @ 4bfc4 <__cxa_atexit@plt+0x3f1a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fc038 <__cxa_atexit@plt+0x3ef218> │ │ │ │ + b 3dc290 <__cxa_atexit@plt+0x3cf470> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 4bfc8 <__cxa_atexit@plt+0x3f1a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - rscseq r7, fp, #8, 4 @ 0x80000000 │ │ │ │ + rscseq r6, fp, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq ip, #156, 4 @ 0xc0000009 │ │ │ │ - tsteq ip, #124 @ 0x7c │ │ │ │ - rscseq r7, fp, #224, 2 @ 0x38 │ │ │ │ + tsteq ip, #172, 4 @ 0xc000000a │ │ │ │ + tsteq ip, #140 @ 0x8c │ │ │ │ + rscseq r6, fp, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4c054 <__cxa_atexit@plt+0x3f234> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ @@ -64668,35 +64668,35 @@ │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r9, [pc, #76] @ 4c0dc <__cxa_atexit@plt+0x3f2bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #12] │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 4c0e0 <__cxa_atexit@plt+0x3f2c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - rscseq r7, fp, #212 @ 0xd4 │ │ │ │ - tsteq ip, #108, 30 @ 0x1b0 │ │ │ │ + rscseq r6, fp, #212 @ 0xd4 │ │ │ │ + tsteq ip, #124, 30 @ 0x1f0 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ - tsteq ip, #12, 4 @ 0xc0000000 │ │ │ │ - tsteq ip, #52 @ 0x34 │ │ │ │ - tsteq ip, #76, 2 │ │ │ │ + tsteq ip, #28, 4 @ 0xc0000001 │ │ │ │ + tsteq ip, #68 @ 0x44 │ │ │ │ + tsteq ip, #92, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4c14c <__cxa_atexit@plt+0x3f32c> │ │ │ │ ldr r2, [pc, #68] @ 4c158 <__cxa_atexit@plt+0x3f338> │ │ │ │ @@ -64708,30 +64708,30 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ beq 4c144 <__cxa_atexit@plt+0x3f324> │ │ │ │ ldr r3, [pc, #40] @ 4c160 <__cxa_atexit@plt+0x3f340> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1bb5ef8 <__cxa_atexit@plt+0x1ba90d8> │ │ │ │ + b 1e9dccc <__cxa_atexit@plt+0x1e90eac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq ip, #240, 28 @ 0xf00 │ │ │ │ + tsteq ip, #0, 30 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 4c180 <__cxa_atexit@plt+0x3f360> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1bb5ef8 <__cxa_atexit@plt+0x1ba90d8> │ │ │ │ + b 1e9dccc <__cxa_atexit@plt+0x1e90eac> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #132] @ 4c21c <__cxa_atexit@plt+0x3f3fc> │ │ │ │ mov r2, r5 │ │ │ │ ands r0, r7, #3 │ │ │ │ @@ -64762,18 +64762,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r8, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq ip, #76 @ 0x4c │ │ │ │ - tsteq ip, #156, 28 @ 0x9c0 │ │ │ │ + tsteq ip, #92 @ 0x5c │ │ │ │ + tsteq ip, #172, 28 @ 0xac0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ and r0, r7, #3 │ │ │ │ @@ -64793,24 +64793,24 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r2, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #204, 30 @ 0x330 │ │ │ │ - tsteq ip, #28, 28 @ 0x1c0 │ │ │ │ - rscseq r6, fp, #224, 28 @ 0xe00 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #220, 30 @ 0x370 │ │ │ │ + tsteq ip, #44, 28 @ 0x2c0 │ │ │ │ + rscseq r5, fp, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1380d50 <__cxa_atexit@plt+0x1373f30> │ │ │ │ - rscseq r6, fp, #48, 30 @ 0xc0 │ │ │ │ + b 1a37ab0 <__cxa_atexit@plt+0x1a2ac90> │ │ │ │ + rscseq r5, fp, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -64833,38 +64833,38 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r8, #24] │ │ │ │ str r3, [r8, #28] │ │ │ │ stmib r8, {r1, r9} │ │ │ │ add r1, r8, #12 │ │ │ │ sub r8, r6, #7 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ - b 1be141c <__cxa_atexit@plt+0x1bd45fc> │ │ │ │ + b 1ec91f0 <__cxa_atexit@plt+0x1ebc3d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #132, 26 @ 0x2100 │ │ │ │ - tsteq ip, #104, 28 @ 0x680 │ │ │ │ - tsteq ip, #100, 28 @ 0x640 │ │ │ │ + tsteq ip, #148, 26 @ 0x2500 │ │ │ │ + tsteq ip, #120, 28 @ 0x780 │ │ │ │ + tsteq ip, #116, 28 @ 0x740 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4c384 <__cxa_atexit@plt+0x3f564> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 4c38c <__cxa_atexit@plt+0x3f56c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 1bb8d10 <__cxa_atexit@plt+0x1babef0> │ │ │ │ + b 1ea0ae4 <__cxa_atexit@plt+0x1e93cc4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #160, 24 @ 0xa000 │ │ │ │ - rscseq r6, fp, #116, 28 @ 0x740 │ │ │ │ + tsteq ip, #176, 24 @ 0xb000 │ │ │ │ + rscseq r5, fp, #116, 28 @ 0x740 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4c3dc <__cxa_atexit@plt+0x3f5bc> │ │ │ │ ldr r3, [pc, #48] @ 4c3e4 <__cxa_atexit@plt+0x3f5c4> │ │ │ │ @@ -64878,15 +64878,15 @@ │ │ │ │ beq 4c3d4 <__cxa_atexit@plt+0x3f5b4> │ │ │ │ b 4c3f4 <__cxa_atexit@plt+0x3f5d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r6, fp, #32, 28 @ 0x200 │ │ │ │ + rscseq r5, fp, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #124] @ 4c478 <__cxa_atexit@plt+0x3f658> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -64910,24 +64910,24 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #36] @ 4c488 <__cxa_atexit@plt+0x3f668> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 1bcfaec <__cxa_atexit@plt+0x1bc2ccc> │ │ │ │ + b 1eb78c0 <__cxa_atexit@plt+0x1eaaaa0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - rscseq r6, fp, #28, 26 @ 0x700 │ │ │ │ + rscseq r5, fp, #28, 26 @ 0x700 │ │ │ │ andeq r0, r0, r4, lsl #9 │ │ │ │ - tsteq ip, #200, 26 @ 0x3200 │ │ │ │ - rscseq r6, fp, #124, 26 @ 0x1f00 │ │ │ │ + tsteq ip, #216, 26 @ 0x3600 │ │ │ │ + rscseq r5, fp, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4c4cc <__cxa_atexit@plt+0x3f6ac> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ @@ -64944,23 +64944,23 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #32] @ 4c50c <__cxa_atexit@plt+0x3f6ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 1bcfaec <__cxa_atexit@plt+0x1bc2ccc> │ │ │ │ + b 1eb78c0 <__cxa_atexit@plt+0x1eaaaa0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq r6, fp, #148, 24 @ 0x9400 │ │ │ │ + rscseq r5, fp, #148, 24 @ 0x9400 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - tsteq ip, #64, 26 @ 0x1000 │ │ │ │ - rscseq r6, fp, #248, 24 @ 0xf800 │ │ │ │ + tsteq ip, #80, 26 @ 0x1400 │ │ │ │ + rscseq r5, fp, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #126 @ 0x7e │ │ │ │ bne 4c59c <__cxa_atexit@plt+0x3f77c> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #236] @ 4c620 <__cxa_atexit@plt+0x3f800> │ │ │ │ @@ -64986,60 +64986,60 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #164] @ 4c62c <__cxa_atexit@plt+0x3f80c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r3, [pc, #160] @ 4c630 <__cxa_atexit@plt+0x3f810> │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ ldr r3, [pc, #144] @ 4c634 <__cxa_atexit@plt+0x3f814> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r3, [pc, #136] @ 4c638 <__cxa_atexit@plt+0x3f818> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 1bcfaec <__cxa_atexit@plt+0x1bc2ccc> │ │ │ │ + b 1eb78c0 <__cxa_atexit@plt+0x1eaaaa0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #108] @ 4c63c <__cxa_atexit@plt+0x3f81c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #96] @ 4c640 <__cxa_atexit@plt+0x3f820> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 1bcfaec <__cxa_atexit@plt+0x1bc2ccc> │ │ │ │ + b 1eb78c0 <__cxa_atexit@plt+0x1eaaaa0> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 4c644 <__cxa_atexit@plt+0x3f824> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #56] @ 4c648 <__cxa_atexit@plt+0x3f828> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, r2 │ │ │ │ - b 1bcfaec <__cxa_atexit@plt+0x1bc2ccc> │ │ │ │ + b 1eb78c0 <__cxa_atexit@plt+0x1eaaaa0> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ - tsteq ip, #176, 24 @ 0xb000 │ │ │ │ - tsteq ip, #168, 24 @ 0xa800 │ │ │ │ + tsteq ip, #192, 24 @ 0xc000 │ │ │ │ + tsteq ip, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r4, lsr r3 │ │ │ │ - tsteq ip, #124, 24 @ 0x7c00 │ │ │ │ + tsteq ip, #140, 24 @ 0x8c00 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ - tsteq ip, #76, 24 @ 0x4c00 │ │ │ │ + tsteq ip, #92, 24 @ 0x5c00 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq ip, #24, 24 @ 0x1800 │ │ │ │ - rscseq r6, fp, #188, 22 @ 0x2f000 │ │ │ │ + tsteq ip, #40, 24 @ 0x2800 │ │ │ │ + rscseq r5, fp, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4c6c4 <__cxa_atexit@plt+0x3f8a4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -65060,94 +65060,94 @@ │ │ │ │ ldr r7, [pc, #84] @ 4c700 <__cxa_atexit@plt+0x3f8e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r5, [pc, #80] @ 4c704 <__cxa_atexit@plt+0x3f8e4> │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ ldr r3, [pc, #40] @ 4c6f4 <__cxa_atexit@plt+0x3f8d4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 4c6f8 <__cxa_atexit@plt+0x3f8d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 1bcfaec <__cxa_atexit@plt+0x1bc2ccc> │ │ │ │ + b 1eb78c0 <__cxa_atexit@plt+0x1eaaaa0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ - tsteq ip, #80, 22 @ 0x14000 │ │ │ │ + tsteq ip, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq ip, #140, 22 @ 0x23000 │ │ │ │ - tsteq ip, #132, 22 @ 0x21000 │ │ │ │ - rscseq r6, fp, #0, 22 │ │ │ │ + tsteq ip, #156, 22 @ 0x27000 │ │ │ │ + tsteq ip, #148, 22 @ 0x25000 │ │ │ │ + rscseq r5, fp, #0, 22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ bne 4c748 <__cxa_atexit@plt+0x3f928> │ │ │ │ ldr r7, [pc, #72] @ 4c770 <__cxa_atexit@plt+0x3f950> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #64] @ 4c774 <__cxa_atexit@plt+0x3f954> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r3, [pc, #60] @ 4c778 <__cxa_atexit@plt+0x3f958> │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ ldr r3, [pc, #24] @ 4c768 <__cxa_atexit@plt+0x3f948> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r3, [pc, #16] @ 4c76c <__cxa_atexit@plt+0x3f94c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 1bcfaec <__cxa_atexit@plt+0x1bc2ccc> │ │ │ │ + b 1eb78c0 <__cxa_atexit@plt+0x1eaaaa0> │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - tsteq ip, #208, 20 @ 0xd0000 │ │ │ │ + tsteq ip, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq ip, #4, 22 @ 0x1000 │ │ │ │ - tsteq ip, #252, 20 @ 0xfc000 │ │ │ │ - rscseq r6, fp, #124, 20 @ 0x7c000 │ │ │ │ + tsteq ip, #20, 22 @ 0x5000 │ │ │ │ + tsteq ip, #12, 22 @ 0x3000 │ │ │ │ + rscseq r5, fp, #124, 20 @ 0x7c000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 4c7c4 <__cxa_atexit@plt+0x3f9a4> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 4c7bc <__cxa_atexit@plt+0x3f99c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #28] @ 4c7c8 <__cxa_atexit@plt+0x3f9a8> │ │ │ │ str r3, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fc040 <__cxa_atexit@plt+0x3ef220> │ │ │ │ + b 3dc298 <__cxa_atexit@plt+0x3cf478> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r6, fp, #44, 20 @ 0x2c000 │ │ │ │ + rscseq r5, fp, #44, 20 @ 0x2c000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 4c7f8 <__cxa_atexit@plt+0x3f9d8> │ │ │ │ str r3, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fc040 <__cxa_atexit@plt+0x3ef220> │ │ │ │ + b 3dc298 <__cxa_atexit@plt+0x3cf478> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r6, fp, #252, 18 @ 0x3f0000 │ │ │ │ + rscseq r5, fp, #252, 18 @ 0x3f0000 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4c850 <__cxa_atexit@plt+0x3fa30> │ │ │ │ @@ -65159,21 +65159,21 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - b 3fc048 <__cxa_atexit@plt+0x3ef228> │ │ │ │ + b 3dc2a0 <__cxa_atexit@plt+0x3cf480> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq r6, fp, #120, 18 @ 0x1e0000 │ │ │ │ + rscseq r5, fp, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 4c8b8 <__cxa_atexit@plt+0x3fa98> │ │ │ │ @@ -65185,22 +65185,22 @@ │ │ │ │ str r1, [r8, #4]! │ │ │ │ stm r5, {r3, r8} │ │ │ │ str r7, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ ldr r3, [pc, #28] @ 4c8cc <__cxa_atexit@plt+0x3faac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 1bcfaec <__cxa_atexit@plt+0x1bc2ccc> │ │ │ │ + b 1eb78c0 <__cxa_atexit@plt+0x1eaaaa0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ - tsteq ip, #124, 18 @ 0x1f0000 │ │ │ │ - rscseq r6, fp, #12, 18 @ 0x30000 │ │ │ │ + tsteq ip, #140, 18 @ 0x230000 │ │ │ │ + rscseq r5, fp, #12, 18 @ 0x30000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4c91c <__cxa_atexit@plt+0x3fafc> │ │ │ │ @@ -65210,22 +65210,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r5] │ │ │ │ ldr r7, [pc, #32] @ 4c930 <__cxa_atexit@plt+0x3fb10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff9b0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq ip, #32, 18 @ 0x80000 │ │ │ │ - rscseq r6, fp, #168, 16 @ 0xa80000 │ │ │ │ + tsteq ip, #48, 18 @ 0xc0000 │ │ │ │ + rscseq r5, fp, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 4c9a8 <__cxa_atexit@plt+0x3fb88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -65237,71 +65237,71 @@ │ │ │ │ ldr r3, [pc, #64] @ 4c9b0 <__cxa_atexit@plt+0x3fb90> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #52] @ 4c9b4 <__cxa_atexit@plt+0x3fb94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 1bcfaec <__cxa_atexit@plt+0x1bc2ccc> │ │ │ │ + b 1eb78c0 <__cxa_atexit@plt+0x1eaaaa0> │ │ │ │ ldr r7, [pc, #28] @ 4c9ac <__cxa_atexit@plt+0x3fb8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add sl, r7, #1 │ │ │ │ str sl, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ b 4b9b0 <__cxa_atexit@plt+0x3eb90> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq ip, #148, 12 @ 0x9400000 │ │ │ │ + tsteq ip, #164, 12 @ 0xa400000 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq ip, #172, 16 @ 0xac0000 │ │ │ │ - rscseq r6, fp, #36, 16 @ 0x240000 │ │ │ │ + tsteq ip, #188, 16 @ 0xbc0000 │ │ │ │ + rscseq r5, fp, #36, 16 @ 0x240000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4c9f0 <__cxa_atexit@plt+0x3fbd0> │ │ │ │ ldr r3, [pc, #60] @ 4ca14 <__cxa_atexit@plt+0x3fbf4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #48] @ 4ca18 <__cxa_atexit@plt+0x3fbf8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 1bcfaec <__cxa_atexit@plt+0x1bc2ccc> │ │ │ │ + b 1eb78c0 <__cxa_atexit@plt+0x1eaaaa0> │ │ │ │ ldr r7, [pc, #24] @ 4ca10 <__cxa_atexit@plt+0x3fbf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add sl, r7, #1 │ │ │ │ str sl, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ b 4b9b0 <__cxa_atexit@plt+0x3eb90> │ │ │ │ - tsteq ip, #44, 12 @ 0x2c00000 │ │ │ │ + tsteq ip, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq ip, #68, 16 @ 0x440000 │ │ │ │ - rscseq r6, fp, #192, 14 @ 0x3000000 │ │ │ │ + tsteq ip, #84, 16 @ 0x540000 │ │ │ │ + rscseq r5, fp, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 4ca3c <__cxa_atexit@plt+0x3fc1c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 137bdb8 <__cxa_atexit@plt+0x136ef98> │ │ │ │ + b 1a32b18 <__cxa_atexit@plt+0x1a25cf8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r6, fp, #140, 14 @ 0x2300000 │ │ │ │ + rscseq r5, fp, #140, 14 @ 0x2300000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 4ca60 <__cxa_atexit@plt+0x3fc40> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1376d74 <__cxa_atexit@plt+0x1369f54> │ │ │ │ + b 1a2dad4 <__cxa_atexit@plt+0x1a20cb4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r6, fp, #88, 14 @ 0x1600000 │ │ │ │ + rscseq r5, fp, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #176] @ 4cb2c <__cxa_atexit@plt+0x3fd0c> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -65325,15 +65325,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #-4] │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 4cb40 <__cxa_atexit@plt+0x3fd20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -65346,27 +65346,27 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xfffff358 │ │ │ │ @ instruction: 0xfffff388 │ │ │ │ - rscseq r6, fp, #152, 12 @ 0x9800000 │ │ │ │ - rscseq r6, fp, #140, 12 @ 0x8c00000 │ │ │ │ - tsteq ip, #36, 10 @ 0x9000000 │ │ │ │ - rscseq r6, fp, #76, 12 @ 0x4c00000 │ │ │ │ + rscseq r5, fp, #152, 12 @ 0x9800000 │ │ │ │ + rscseq r5, fp, #140, 12 @ 0x8c00000 │ │ │ │ + tsteq ip, #52, 10 @ 0xd000000 │ │ │ │ + rscseq r5, fp, #76, 12 @ 0x4c00000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov sl, r7 │ │ │ │ b 4b9b0 <__cxa_atexit@plt+0x3eb90> │ │ │ │ - rscseq r6, fp, #156, 12 @ 0x9c00000 │ │ │ │ + rscseq r5, fp, #156, 12 @ 0x9c00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4cbf0 <__cxa_atexit@plt+0x3fdd0> │ │ │ │ @@ -65391,42 +65391,42 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r3, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r0, [r1, #12]! │ │ │ │ str r1, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ mov r6, r3 │ │ │ │ b 4cc00 <__cxa_atexit@plt+0x3fde0> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 4cc10 <__cxa_atexit@plt+0x3fdf0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, fp, #24, 12 @ 0x1800000 │ │ │ │ + rscseq r5, fp, #24, 12 @ 0x1800000 │ │ │ │ @ instruction: 0xfffff7ec │ │ │ │ @ instruction: 0xfffff54c │ │ │ │ - tsteq ip, #208, 8 @ 0xd0000000 │ │ │ │ - tsteq ip, #184, 8 @ 0xb8000000 │ │ │ │ - rscseq r6, fp, #36, 12 @ 0x2400000 │ │ │ │ + tsteq ip, #224, 8 @ 0xe0000000 │ │ │ │ + tsteq ip, #200, 8 @ 0xc8000000 │ │ │ │ + rscseq r5, fp, #36, 12 @ 0x2400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr sl, [pc, #20] @ 4cc50 <__cxa_atexit@plt+0x3fe30> │ │ │ │ ldr r3, [pc, #20] @ 4cc54 <__cxa_atexit@plt+0x3fe34> │ │ │ │ mov r9, r8 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbe88 <__cxa_atexit@plt+0x3ef068> │ │ │ │ - rscseq r6, fp, #16, 12 @ 0x1000000 │ │ │ │ - tsteq ip, #224, 10 @ 0x38000000 │ │ │ │ - rscseq r6, fp, #192, 10 @ 0x30000000 │ │ │ │ + b 3dc0e0 <__cxa_atexit@plt+0x3cf2c0> │ │ │ │ + rscseq r5, fp, #16, 12 @ 0x1000000 │ │ │ │ + tsteq ip, #240, 10 @ 0x3c000000 │ │ │ │ + rscseq r5, fp, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -65452,29 +65452,29 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r3, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r0, [r1, #12]! │ │ │ │ str r1, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ mov r6, r3 │ │ │ │ b 4ccf4 <__cxa_atexit@plt+0x3fed4> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 4cd04 <__cxa_atexit@plt+0x3fee4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, fp, #36, 10 @ 0x9000000 │ │ │ │ + rscseq r5, fp, #36, 10 @ 0x9000000 │ │ │ │ @ instruction: 0xfffff6f8 │ │ │ │ @ instruction: 0xfffff458 │ │ │ │ - tsteq ip, #220, 6 @ 0x70000003 │ │ │ │ - tsteq ip, #196, 6 @ 0x10000003 │ │ │ │ - rscseq r6, fp, #76, 10 @ 0x13000000 │ │ │ │ + tsteq ip, #236, 6 @ 0xb0000003 │ │ │ │ + tsteq ip, #212, 6 @ 0x50000003 │ │ │ │ + rscseq r5, fp, #76, 10 @ 0x13000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4cd70 <__cxa_atexit@plt+0x3ff50> │ │ │ │ @@ -65492,15 +65492,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r6, fp, #232, 8 @ 0xe8000000 │ │ │ │ + rscseq r5, fp, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #8 │ │ │ │ cmp r1, ip │ │ │ │ bcc 4ce8c <__cxa_atexit@plt+0x4006c> │ │ │ │ mov r2, r5 │ │ │ │ @@ -65558,19 +65558,19 @@ │ │ │ │ str r6, [r6, #28] │ │ │ │ str r2, [r1, #20]! │ │ │ │ str r1, [r6, #56] @ 0x38 │ │ │ │ str r1, [r6, #36] @ 0x24 │ │ │ │ mov r6, ip │ │ │ │ str r0, [r3, #48]! @ 0x30 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r7, #80 @ 0x50 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #44] @ 4ced8 <__cxa_atexit@plt+0x400b8> │ │ │ │ ldr r5, [pc, #44] @ 4cedc <__cxa_atexit@plt+0x400bc> │ │ │ │ ldr r7, [pc, #44] @ 4cee0 <__cxa_atexit@plt+0x400c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -65578,26 +65578,26 @@ │ │ │ │ add r9, r6, #2 │ │ │ │ add sl, r5, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - rscseq r6, fp, #124, 6 @ 0xf0000001 │ │ │ │ - rscseq r6, fp, #172, 6 @ 0xb0000002 │ │ │ │ - rscseq r6, fp, #80, 2 │ │ │ │ - rscseq r6, fp, #72, 8 @ 0x48000000 │ │ │ │ - rscseq r6, fp, #60, 8 @ 0x3c000000 │ │ │ │ + rscseq r5, fp, #124, 6 @ 0xf0000001 │ │ │ │ + rscseq r5, fp, #172, 6 @ 0xb0000002 │ │ │ │ + rscseq r5, fp, #80, 2 │ │ │ │ + rscseq r5, fp, #72, 8 @ 0x48000000 │ │ │ │ + rscseq r5, fp, #60, 8 @ 0x3c000000 │ │ │ │ @ instruction: 0xffffb850 │ │ │ │ - tsteq ip, #36, 4 @ 0x40000002 │ │ │ │ + tsteq ip, #52, 4 @ 0x40000003 │ │ │ │ @ instruction: 0xffffbb64 │ │ │ │ @ instruction: 0xffffba60 │ │ │ │ @ instruction: 0xffffb650 │ │ │ │ - tsteq ip, #36, 4 @ 0x40000002 │ │ │ │ - rscseq r6, fp, #20, 6 @ 0x50000000 │ │ │ │ + tsteq ip, #52, 4 @ 0x40000003 │ │ │ │ + rscseq r5, fp, #20, 6 @ 0x50000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -65624,47 +65624,47 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r3, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r0, [r1, #12]! │ │ │ │ str r1, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ mov r6, r3 │ │ │ │ b 4cfa4 <__cxa_atexit@plt+0x40184> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 4cfb4 <__cxa_atexit@plt+0x40194> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, fp, #116, 4 @ 0x40000007 │ │ │ │ + rscseq r5, fp, #116, 4 @ 0x40000007 │ │ │ │ @ instruction: 0xfffff448 │ │ │ │ @ instruction: 0xfffff1a8 │ │ │ │ - tsteq ip, #44, 2 │ │ │ │ - tsteq ip, #20, 2 │ │ │ │ - rscseq r6, fp, #172, 4 @ 0xc000000a │ │ │ │ + tsteq ip, #60, 2 │ │ │ │ + tsteq ip, #36, 2 │ │ │ │ + rscseq r5, fp, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4cff8 <__cxa_atexit@plt+0x401d8> │ │ │ │ ldr r2, [pc, #28] @ 4d008 <__cxa_atexit@plt+0x401e8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 4d00c <__cxa_atexit@plt+0x401ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r6, fp, #144, 4 │ │ │ │ - rscseq r6, fp, #104, 4 @ 0x80000006 │ │ │ │ + rscseq r5, fp, #144, 4 │ │ │ │ + rscseq r5, fp, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4d084 <__cxa_atexit@plt+0x40264> │ │ │ │ @@ -65687,19 +65687,19 @@ │ │ │ │ str r1, [r5, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r0, [r3, #20] │ │ │ │ b 4b258 <__cxa_atexit@plt+0x3e438> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - rscseq r6, fp, #228, 2 @ 0x39 │ │ │ │ - rscseq r6, fp, #228, 2 @ 0x39 │ │ │ │ + rscseq r5, fp, #228, 2 @ 0x39 │ │ │ │ + rscseq r5, fp, #228, 2 @ 0x39 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -65712,91 +65712,91 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 4d0f4 <__cxa_atexit@plt+0x402d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #88, 2 │ │ │ │ - rscseq r6, fp, #180, 2 @ 0x2d │ │ │ │ - sbcseq r6, lr, #200 @ 0xc8 │ │ │ │ + tsteq ip, #104, 2 │ │ │ │ + rscseq r5, fp, #180, 2 @ 0x2d │ │ │ │ + sbcseq r5, lr, #8, 30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4d164 <__cxa_atexit@plt+0x40344> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 4d15c <__cxa_atexit@plt+0x4033c> │ │ │ │ ldr r3, [pc, #44] @ 4d16c <__cxa_atexit@plt+0x4034c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ 4d170 <__cxa_atexit@plt+0x40350> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fc050 <__cxa_atexit@plt+0x3ef230> │ │ │ │ + b 3dc2a8 <__cxa_atexit@plt+0x3cf488> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #236, 28 @ 0xec0 │ │ │ │ - tsteq ip, #212, 28 @ 0xd40 │ │ │ │ - rscseq r6, fp, #36, 2 │ │ │ │ + tsteq ip, #252, 28 @ 0xfc0 │ │ │ │ + tsteq ip, #228, 28 @ 0xe40 │ │ │ │ + rscseq r5, fp, #36, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4d1c8 <__cxa_atexit@plt+0x403a8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 4d1c0 <__cxa_atexit@plt+0x403a0> │ │ │ │ ldr r8, [pc, #40] @ 4d1d0 <__cxa_atexit@plt+0x403b0> │ │ │ │ ldr r3, [pc, #40] @ 4d1d4 <__cxa_atexit@plt+0x403b4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fc058 <__cxa_atexit@plt+0x3ef238> │ │ │ │ + b 3dc2b0 <__cxa_atexit@plt+0x3cf490> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r6, fp, #244 @ 0xf4 │ │ │ │ - tsteq ip, #124, 28 @ 0x7c0 │ │ │ │ + rscseq r5, fp, #244 @ 0xf4 │ │ │ │ + tsteq ip, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 4d1f8 <__cxa_atexit@plt+0x403d8> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, fp, #224 @ 0xe0 │ │ │ │ + rscseq r5, fp, #224 @ 0xe0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 4d21c <__cxa_atexit@plt+0x403fc> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, fp, #220 @ 0xdc │ │ │ │ - rscseq r6, fp, #248 @ 0xf8 │ │ │ │ + rscseq r5, fp, #220 @ 0xdc │ │ │ │ + rscseq r5, fp, #248 @ 0xf8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4d280 <__cxa_atexit@plt+0x40460> │ │ │ │ ldr r3, [pc, #76] @ 4d290 <__cxa_atexit@plt+0x40470> │ │ │ │ @@ -65808,62 +65808,62 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r8, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4d298 <__cxa_atexit@plt+0x40478> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r6, fp, #168 @ 0xa8 │ │ │ │ - rscseq r6, fp, #128 @ 0x80 │ │ │ │ + rscseq r5, fp, #168 @ 0xa8 │ │ │ │ + rscseq r5, fp, #128 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4d2c0 <__cxa_atexit@plt+0x404a0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r6, fp, #88 @ 0x58 │ │ │ │ + rscseq r5, fp, #88 @ 0x58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4d2ec <__cxa_atexit@plt+0x404cc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 4d2f0 <__cxa_atexit@plt+0x404d0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fbf68 <__cxa_atexit@plt+0x3ef148> │ │ │ │ + b 3dc1c0 <__cxa_atexit@plt+0x3cf3a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq ip, #108, 28 @ 0x6c0 │ │ │ │ + tsteq ip, #124, 28 @ 0x7c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 4d31c <__cxa_atexit@plt+0x404fc> │ │ │ │ ldr r7, [pc, #24] @ 4d328 <__cxa_atexit@plt+0x40508> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbf70 <__cxa_atexit@plt+0x3ef150> │ │ │ │ - tsteq ip, #120, 26 @ 0x1e00 │ │ │ │ - rscseq r6, fp, #4 │ │ │ │ + b 3dc1c8 <__cxa_atexit@plt+0x3cf3a8> │ │ │ │ + tsteq ip, #136, 26 @ 0x2200 │ │ │ │ + rscseq r5, fp, #4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub sl, r5, #64 @ 0x40 │ │ │ │ cmp fp, sl │ │ │ │ bhi 4d3f8 <__cxa_atexit@plt+0x405d8> │ │ │ │ ldr r2, [pc, #184] @ 4d408 <__cxa_atexit@plt+0x405e8> │ │ │ │ @@ -65901,27 +65901,27 @@ │ │ │ │ str r7, [r5, #-12] │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ stmdb r5, {r3, lr} │ │ │ │ mov r5, sl │ │ │ │ mov r7, r8 │ │ │ │ - b 3fc060 <__cxa_atexit@plt+0x3ef240> │ │ │ │ + b 3dc2b8 <__cxa_atexit@plt+0x3cf498> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4d410 <__cxa_atexit@plt+0x405f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - rscseq r5, fp, #68, 30 @ 0x110 │ │ │ │ - rscseq r5, fp, #32, 30 @ 0x80 │ │ │ │ + rscseq r4, fp, #68, 30 @ 0x110 │ │ │ │ + rscseq r4, fp, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add lr, sp, #12 │ │ │ │ stm lr, {r4, r6, fp} │ │ │ │ ldr r6, [r7, #3] │ │ │ │ ldr r4, [r7, #39] @ 0x27 │ │ │ │ add lr, r7, #15 │ │ │ │ @@ -65952,15 +65952,15 @@ │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #16] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fc060 <__cxa_atexit@plt+0x3ef240> │ │ │ │ + b 3dc2b8 <__cxa_atexit@plt+0x3cf498> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -65998,17 +65998,17 @@ │ │ │ │ str r1, [r3, #48] @ 0x30 │ │ │ │ str lr, [r3, #52] @ 0x34 │ │ │ │ str r8, [r3, #56] @ 0x38 │ │ │ │ str r9, [r3, #60] @ 0x3c │ │ │ │ bx r0 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq ip, #92, 26 @ 0x1700 │ │ │ │ - tsteq ip, #52, 26 @ 0xd00 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq ip, #108, 26 @ 0x1b00 │ │ │ │ + tsteq ip, #68, 26 @ 0x1100 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4d5b8 <__cxa_atexit@plt+0x40798> │ │ │ │ @@ -66024,15 +66024,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4d5d0 <__cxa_atexit@plt+0x407b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r5, fp, #136, 26 @ 0x2200 │ │ │ │ + rscseq r4, fp, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4d63c <__cxa_atexit@plt+0x4081c> │ │ │ │ @@ -66074,43 +66074,43 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 4d690 <__cxa_atexit@plt+0x40870> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #248, 18 @ 0x3e0000 │ │ │ │ - tsteq ip, #56, 20 @ 0x38000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #8, 20 @ 0x8000 │ │ │ │ + tsteq ip, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4d6f8 <__cxa_atexit@plt+0x408d8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 4d6f0 <__cxa_atexit@plt+0x408d0> │ │ │ │ ldr r3, [pc, #44] @ 4d700 <__cxa_atexit@plt+0x408e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ 4d704 <__cxa_atexit@plt+0x408e4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fc068 <__cxa_atexit@plt+0x3ef248> │ │ │ │ + b 3dc2c0 <__cxa_atexit@plt+0x3cf4a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #88, 18 @ 0x160000 │ │ │ │ - tsteq ip, #100, 22 @ 0x19000 │ │ │ │ - rscseq r5, fp, #116, 26 @ 0x1d00 │ │ │ │ + tsteq ip, #104, 18 @ 0x1a0000 │ │ │ │ + tsteq ip, #116, 22 @ 0x1d000 │ │ │ │ + rscseq r4, fp, #116, 26 @ 0x1d00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r1, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4d798 <__cxa_atexit@plt+0x40978> │ │ │ │ ldr r8, [r1, #8] │ │ │ │ @@ -66134,43 +66134,43 @@ │ │ │ │ ldr r3, [pc, #56] @ 4d7ac <__cxa_atexit@plt+0x4098c> │ │ │ │ ldr r1, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r1 │ │ │ │ - b 3fc070 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + b 3dc2c8 <__cxa_atexit@plt+0x3cf4a8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq ip, #192, 16 @ 0xc00000 │ │ │ │ + tsteq ip, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rscseq r5, fp, #204, 24 @ 0xcc00 │ │ │ │ + rscseq r4, fp, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r2, #2 │ │ │ │ bne 4d7ec <__cxa_atexit@plt+0x409cc> │ │ │ │ ldr r2, [pc, #24] @ 4d7f4 <__cxa_atexit@plt+0x409d4> │ │ │ │ ldr r1, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fc070 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + b 3dc2c8 <__cxa_atexit@plt+0x3cf4a8> │ │ │ │ add r5, r3, #12 │ │ │ │ - b 3fc070 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + b 3dc2c8 <__cxa_atexit@plt+0x3cf4a8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq r5, fp, #132, 24 @ 0x8400 │ │ │ │ + rscseq r4, fp, #132, 24 @ 0x8400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r8, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -66187,15 +66187,15 @@ │ │ │ │ beq 4d8c0 <__cxa_atexit@plt+0x40aa0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, r2 │ │ │ │ bge 4d880 <__cxa_atexit@plt+0x40a60> │ │ │ │ ldr r3, [pc, #192] @ 4d918 <__cxa_atexit@plt+0x40af8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc068 <__cxa_atexit@plt+0x3ef248> │ │ │ │ + b 3dc2c0 <__cxa_atexit@plt+0x3cf4a0> │ │ │ │ ldr r3, [pc, #168] @ 4d910 <__cxa_atexit@plt+0x40af0> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ beq 4d8cc <__cxa_atexit@plt+0x40aac> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -66220,46 +66220,46 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #76] @ 4d928 <__cxa_atexit@plt+0x40b08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc068 <__cxa_atexit@plt+0x3ef248> │ │ │ │ + b 3dc2c0 <__cxa_atexit@plt+0x3cf4a0> │ │ │ │ ldr r5, [pc, #48] @ 4d91c <__cxa_atexit@plt+0x40afc> │ │ │ │ ldr r7, [pc, #48] @ 4d920 <__cxa_atexit@plt+0x40b00> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ ldr r0, [pc, #40] @ 4d924 <__cxa_atexit@plt+0x40b04> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - tsteq ip, #148, 18 @ 0x250000 │ │ │ │ + tsteq ip, #164, 18 @ 0x290000 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - rscseq r5, fp, #136, 22 @ 0x22000 │ │ │ │ - rscseq r5, fp, #128, 22 @ 0x20000 │ │ │ │ + rscseq r4, fp, #136, 22 @ 0x22000 │ │ │ │ + rscseq r4, fp, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ cmp r1, r2 │ │ │ │ bge 4d960 <__cxa_atexit@plt+0x40b40> │ │ │ │ ldr r2, [pc, #28] @ 4d96c <__cxa_atexit@plt+0x40b4c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc068 <__cxa_atexit@plt+0x3ef248> │ │ │ │ + b 3dc2c0 <__cxa_atexit@plt+0x3cf4a0> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -66281,30 +66281,30 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 4d9d8 <__cxa_atexit@plt+0x40bb8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc068 <__cxa_atexit@plt+0x3ef248> │ │ │ │ + b 3dc2c0 <__cxa_atexit@plt+0x3cf4a0> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4da04 <__cxa_atexit@plt+0x40be4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, fp, #108, 20 @ 0x6c000 │ │ │ │ + rscseq r4, fp, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmn r7, #1 │ │ │ │ ble 4da3c <__cxa_atexit@plt+0x40c1c> │ │ │ │ ldr r7, [pc, #56] @ 4da68 <__cxa_atexit@plt+0x40c48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -66316,17 +66316,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #16] @ 4da64 <__cxa_atexit@plt+0x40c44> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r5, fp, #48, 20 @ 0x30000 │ │ │ │ - rscseq r5, fp, #44, 20 @ 0x2c000 │ │ │ │ - tsteq ip, #24, 16 @ 0x180000 │ │ │ │ + rscseq r4, fp, #48, 20 @ 0x30000 │ │ │ │ + rscseq r4, fp, #44, 20 @ 0x2c000 │ │ │ │ + tsteq ip, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4da94 <__cxa_atexit@plt+0x40c74> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -66334,16 +66334,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4daa8 <__cxa_atexit@plt+0x40c88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #172, 14 @ 0x2b00000 │ │ │ │ - rscseq r5, fp, #204, 18 @ 0x330000 │ │ │ │ + tsteq ip, #188, 14 @ 0x2f00000 │ │ │ │ + rscseq r4, fp, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -66359,16 +66359,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 4db0c <__cxa_atexit@plt+0x40cec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - rscseq r5, fp, #148, 18 @ 0x250000 │ │ │ │ - rscseq r5, fp, #120, 18 @ 0x1e0000 │ │ │ │ + rscseq r4, fp, #148, 18 @ 0x250000 │ │ │ │ + rscseq r4, fp, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4dbc4 <__cxa_atexit@plt+0x40da4> │ │ │ │ ldr r3, [pc, #220] @ 4dc10 <__cxa_atexit@plt+0x40df0> │ │ │ │ @@ -66423,22 +66423,22 @@ │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, sl │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ - rscseq r5, fp, #172, 16 @ 0xac0000 │ │ │ │ - rscseq r5, fp, #204, 16 @ 0xcc0000 │ │ │ │ - tsteq ip, #168, 12 @ 0xa800000 │ │ │ │ - rscseq r5, fp, #100, 16 @ 0x640000 │ │ │ │ + rscseq r4, fp, #172, 16 @ 0xac0000 │ │ │ │ + rscseq r4, fp, #204, 16 @ 0xcc0000 │ │ │ │ + tsteq ip, #184, 12 @ 0xb800000 │ │ │ │ + rscseq r4, fp, #100, 16 @ 0x640000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #160] @ 4dcdc <__cxa_atexit@plt+0x40ebc> │ │ │ │ mov r2, r5 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r2, #4]! │ │ │ │ @@ -66474,19 +66474,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, sl │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ - rscseq r5, fp, #220, 14 @ 0x3700000 │ │ │ │ - tsteq ip, #184, 10 @ 0x2e000000 │ │ │ │ + rscseq r4, fp, #220, 14 @ 0x3700000 │ │ │ │ + tsteq ip, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4dd20 <__cxa_atexit@plt+0x40f00> │ │ │ │ @@ -66494,47 +66494,47 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq ip, #60, 10 @ 0xf000000 │ │ │ │ - rscseq r5, fp, #88, 14 @ 0x1600000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq ip, #76, 10 @ 0x13000000 │ │ │ │ + rscseq r4, fp, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4dd64 <__cxa_atexit@plt+0x40f44> │ │ │ │ ldr r2, [pc, #32] @ 4dd74 <__cxa_atexit@plt+0x40f54> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fc078 <__cxa_atexit@plt+0x3ef258> │ │ │ │ + b 3dc2d0 <__cxa_atexit@plt+0x3cf4b0> │ │ │ │ ldr r7, [pc, #12] @ 4dd78 <__cxa_atexit@plt+0x40f58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r5, fp, #52, 14 @ 0xd00000 │ │ │ │ - rscseq r5, fp, #16, 14 @ 0x400000 │ │ │ │ + rscseq r4, fp, #52, 14 @ 0xd00000 │ │ │ │ + rscseq r4, fp, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4ddac <__cxa_atexit@plt+0x40f8c> │ │ │ │ ldr r3, [pc, #108] @ 4de08 <__cxa_atexit@plt+0x40fe8> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ mov r7, r5 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldmib r7, {r8, r9, sl} │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ add r5, r5, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -66549,18 +66549,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4de04 <__cxa_atexit@plt+0x40fe4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r5, fp, #152, 12 @ 0x9800000 │ │ │ │ + rscseq r4, fp, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffff938 │ │ │ │ - rscseq r5, fp, #124, 12 @ 0x7c00000 │ │ │ │ + rscseq r4, fp, #124, 12 @ 0x7c00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 4de34 <__cxa_atexit@plt+0x41014> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldmdb r5, {r7, r8} │ │ │ │ @@ -66583,17 +66583,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4de8c <__cxa_atexit@plt+0x4106c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r5, fp, #16, 12 @ 0x1000000 │ │ │ │ + rscseq r4, fp, #16, 12 @ 0x1000000 │ │ │ │ @ instruction: 0xfffff8b0 │ │ │ │ - rscseq r5, fp, #4, 12 @ 0x400000 │ │ │ │ + rscseq r4, fp, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4df4c <__cxa_atexit@plt+0x4112c> │ │ │ │ ldr r3, [pc, #188] @ 4df74 <__cxa_atexit@plt+0x41154> │ │ │ │ @@ -66622,15 +66622,15 @@ │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fc078 <__cxa_atexit@plt+0x3ef258> │ │ │ │ + b 3dc2d0 <__cxa_atexit@plt+0x3cf4b0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ @@ -66644,18 +66644,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - rscseq r5, fp, #56, 10 @ 0xe000000 │ │ │ │ - rscseq r5, fp, #84, 10 @ 0x15000000 │ │ │ │ + rscseq r4, fp, #56, 10 @ 0xe000000 │ │ │ │ + rscseq r4, fp, #84, 10 @ 0x15000000 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - rscseq r5, fp, #16, 10 @ 0x4000000 │ │ │ │ + rscseq r4, fp, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [pc, #116] @ 4e01c <__cxa_atexit@plt+0x411fc> │ │ │ │ mov r7, r5 │ │ │ │ str sl, [r5] │ │ │ │ @@ -66673,29 +66673,29 @@ │ │ │ │ bhi 4e008 <__cxa_atexit@plt+0x411e8> │ │ │ │ ldr r7, [pc, #68] @ 4e028 <__cxa_atexit@plt+0x41208> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fc078 <__cxa_atexit@plt+0x3ef258> │ │ │ │ + b 3dc2d0 <__cxa_atexit@plt+0x3cf4b0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 4e024 <__cxa_atexit@plt+0x41204> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - rscseq r5, fp, #140, 8 @ 0x8c000000 │ │ │ │ + rscseq r4, fp, #140, 8 @ 0x8c000000 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - rscseq r5, fp, #112, 8 @ 0x70000000 │ │ │ │ + rscseq r4, fp, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #76] @ 4e094 <__cxa_atexit@plt+0x41274> │ │ │ │ ldr r8, [r2, #8]! │ │ │ │ sub r3, r2, #16 │ │ │ │ @@ -66707,23 +66707,23 @@ │ │ │ │ ldr r7, [pc, #48] @ 4e098 <__cxa_atexit@plt+0x41278> │ │ │ │ sub lr, r5, #8 │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ stm lr, {r7, r8, r9, sl} │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fc078 <__cxa_atexit@plt+0x3ef258> │ │ │ │ + b 3dc2d0 <__cxa_atexit@plt+0x3cf4b0> │ │ │ │ ldr r7, [pc, #20] @ 4e09c <__cxa_atexit@plt+0x4127c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - rscseq r5, fp, #20, 8 @ 0x14000000 │ │ │ │ + rscseq r4, fp, #20, 8 @ 0x14000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4e0d4 <__cxa_atexit@plt+0x412b4> │ │ │ │ @@ -66734,16 +66734,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 4e0f0 <__cxa_atexit@plt+0x412d0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq ip, #136, 2 @ 0x22 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq ip, #152, 2 @ 0x26 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4e150 <__cxa_atexit@plt+0x41330> │ │ │ │ @@ -66759,24 +66759,24 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r5, [pc, #52] @ 4e170 <__cxa_atexit@plt+0x41350> │ │ │ │ sub r7, r7, #2 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r3, {r5, r7} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #240, 28 @ 0xf00 │ │ │ │ - tsteq ip, #64 @ 0x40 │ │ │ │ + tsteq ip, #0, 30 │ │ │ │ + tsteq ip, #80 @ 0x50 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4e218 <__cxa_atexit@plt+0x413f8> │ │ │ │ @@ -66797,39 +66797,39 @@ │ │ │ │ str r7, [r3, #12]! │ │ │ │ ldr r7, [pc, #104] @ 4e23c <__cxa_atexit@plt+0x4141c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #-8] │ │ │ │ sub r7, r6, #22 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [pc, #80] @ 4e240 <__cxa_atexit@plt+0x41420> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ ldr r0, [pc, #68] @ 4e244 <__cxa_atexit@plt+0x41424> │ │ │ │ add lr, r3, #16 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #6 │ │ │ │ str r1, [r3, #12] │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ mov r6, r3 │ │ │ │ b 4e228 <__cxa_atexit@plt+0x41408> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + tsteq ip, #128, 28 @ 0x800 │ │ │ │ tsteq ip, #112, 28 @ 0x700 │ │ │ │ - tsteq ip, #96, 28 @ 0x600 │ │ │ │ - tsteq ip, #132, 28 @ 0x840 │ │ │ │ + tsteq ip, #148, 28 @ 0x940 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - tsteq ip, #84, 28 @ 0x540 │ │ │ │ + tsteq ip, #100, 28 @ 0x640 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4e2a4 <__cxa_atexit@plt+0x41484> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -66844,24 +66844,24 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r5, [pc, #52] @ 4e2c4 <__cxa_atexit@plt+0x414a4> │ │ │ │ sub r7, r7, #3 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r3, {r5, r7} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #156, 26 @ 0x2700 │ │ │ │ - tsteq ip, #236, 28 @ 0xec0 │ │ │ │ + tsteq ip, #172, 26 @ 0x2b00 │ │ │ │ + tsteq ip, #252, 28 @ 0xfc0 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4e36c <__cxa_atexit@plt+0x4154c> │ │ │ │ @@ -66882,39 +66882,39 @@ │ │ │ │ str r7, [r3, #12]! │ │ │ │ ldr r7, [pc, #104] @ 4e390 <__cxa_atexit@plt+0x41570> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #-8] │ │ │ │ sub r7, r6, #22 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [pc, #80] @ 4e394 <__cxa_atexit@plt+0x41574> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ ldr r0, [pc, #68] @ 4e398 <__cxa_atexit@plt+0x41578> │ │ │ │ add lr, r3, #16 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #6 │ │ │ │ str r1, [r3, #12] │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ mov r6, r3 │ │ │ │ b 4e37c <__cxa_atexit@plt+0x4155c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + tsteq ip, #44, 26 @ 0xb00 │ │ │ │ tsteq ip, #28, 26 @ 0x700 │ │ │ │ - tsteq ip, #12, 26 @ 0x300 │ │ │ │ - tsteq ip, #48, 26 @ 0xc00 │ │ │ │ + tsteq ip, #64, 26 @ 0x1000 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - tsteq ip, #0, 26 │ │ │ │ + tsteq ip, #16, 26 @ 0x400 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4e44c <__cxa_atexit@plt+0x4162c> │ │ │ │ @@ -66935,42 +66935,42 @@ │ │ │ │ str r7, [r3, #12]! │ │ │ │ ldr r7, [pc, #116] @ 4e470 <__cxa_atexit@plt+0x41650> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #-8] │ │ │ │ sub r7, r6, #26 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr lr, [pc, #92] @ 4e474 <__cxa_atexit@plt+0x41654> │ │ │ │ ldr r0, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r3, #4]! │ │ │ │ ldr lr, [pc, #76] @ 4e478 <__cxa_atexit@plt+0x41658> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ mov r6, r3 │ │ │ │ b 4e45c <__cxa_atexit@plt+0x4163c> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + tsteq ip, #88, 24 @ 0x5800 │ │ │ │ tsteq ip, #72, 24 @ 0x4800 │ │ │ │ - tsteq ip, #56, 24 @ 0x3800 │ │ │ │ - tsteq ip, #92, 24 @ 0x5c00 │ │ │ │ + tsteq ip, #108, 24 @ 0x6c00 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - tsteq ip, #44, 24 @ 0x2c00 │ │ │ │ + tsteq ip, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4e4c0 <__cxa_atexit@plt+0x416a0> │ │ │ │ ldr r7, [pc, #52] @ 4e4d0 <__cxa_atexit@plt+0x416b0> │ │ │ │ @@ -66985,15 +66985,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4e4d4 <__cxa_atexit@plt+0x416b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r4, fp, #232, 30 @ 0x3a0 │ │ │ │ + rscseq r3, fp, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 4e570 <__cxa_atexit@plt+0x41750> │ │ │ │ @@ -67094,25 +67094,25 @@ │ │ │ │ bx ip │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ b 4e67c <__cxa_atexit@plt+0x4185c> │ │ │ │ mov r0, #32 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ @ instruction: 0xfffffb38 │ │ │ │ - tsteq ip, #20, 20 @ 0x14000 │ │ │ │ - tsteq ip, #96, 20 @ 0x60000 │ │ │ │ - tsteq ip, #136, 20 @ 0x88000 │ │ │ │ + tsteq ip, #36, 20 @ 0x24000 │ │ │ │ + tsteq ip, #112, 20 @ 0x70000 │ │ │ │ + tsteq ip, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - tsteq ip, #80, 20 @ 0x50000 │ │ │ │ - tsteq ip, #212, 20 @ 0xd4000 │ │ │ │ - tsteq ip, #252, 20 @ 0xfc000 │ │ │ │ + tsteq ip, #96, 20 @ 0x60000 │ │ │ │ + tsteq ip, #228, 20 @ 0xe4000 │ │ │ │ + tsteq ip, #12, 22 @ 0x3000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4e754 <__cxa_atexit@plt+0x41934> │ │ │ │ @@ -67147,19 +67147,19 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r1, [r3, #32] │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #56, 18 @ 0xe0000 │ │ │ │ - tsteq ip, #96, 18 @ 0x180000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #72, 18 @ 0x120000 │ │ │ │ + tsteq ip, #112, 18 @ 0x1c0000 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - tsteq ip, #56, 18 @ 0xe0000 │ │ │ │ + tsteq ip, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4e808 <__cxa_atexit@plt+0x419e8> │ │ │ │ @@ -67192,78 +67192,78 @@ │ │ │ │ stm lr, {r0, r7, r8} │ │ │ │ sub r7, r6, #6 │ │ │ │ str r2, [r3, #12] │ │ │ │ str r9, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #124, 16 @ 0x7c0000 │ │ │ │ - tsteq ip, #164, 16 @ 0xa40000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #140, 16 @ 0x8c0000 │ │ │ │ + tsteq ip, #180, 16 @ 0xb40000 │ │ │ │ @ instruction: 0xfffff9a0 │ │ │ │ - tsteq ip, #124, 16 @ 0x7c0000 │ │ │ │ + tsteq ip, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4e878 <__cxa_atexit@plt+0x41a58> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 4e870 <__cxa_atexit@plt+0x41a50> │ │ │ │ ldr r3, [pc, #44] @ 4e880 <__cxa_atexit@plt+0x41a60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ 4e884 <__cxa_atexit@plt+0x41a64> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fc058 <__cxa_atexit@plt+0x3ef238> │ │ │ │ + b 3dc2b0 <__cxa_atexit@plt+0x3cf490> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #216, 14 @ 0x3600000 │ │ │ │ - tsteq ip, #192, 14 @ 0x3000000 │ │ │ │ + tsteq ip, #232, 14 @ 0x3a00000 │ │ │ │ + tsteq ip, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4e8c0 <__cxa_atexit@plt+0x41aa0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 4e8c8 <__cxa_atexit@plt+0x41aa8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #104, 14 @ 0x1a00000 │ │ │ │ + tsteq ip, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4e904 <__cxa_atexit@plt+0x41ae4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 4e90c <__cxa_atexit@plt+0x41aec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #36, 14 @ 0x900000 │ │ │ │ + tsteq ip, #52, 14 @ 0xd00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4e974 <__cxa_atexit@plt+0x41b54> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -67280,41 +67280,41 @@ │ │ │ │ ldm r8, {r0, r2, r8} │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r7, r2 │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r0, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq ip, #204, 12 @ 0xcc00000 │ │ │ │ + tsteq ip, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4e9d0 <__cxa_atexit@plt+0x41bb0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 4e9d8 <__cxa_atexit@plt+0x41bb8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #88, 12 @ 0x5800000 │ │ │ │ + tsteq ip, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4ea40 <__cxa_atexit@plt+0x41c20> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -67331,24 +67331,24 @@ │ │ │ │ ldm r8, {r0, r2, r8} │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r7, r2 │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r0, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq ip, #0, 12 │ │ │ │ + tsteq ip, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4ead4 <__cxa_atexit@plt+0x41cb4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -67368,24 +67368,24 @@ │ │ │ │ str lr, [r9, #4]! │ │ │ │ mov r7, r2 │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r0, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ str r1, [r9, #20] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - tsteq ip, #124, 10 @ 0x1f000000 │ │ │ │ + tsteq ip, #140, 10 @ 0x23000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #24 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ cmp fp, lr │ │ │ │ bhi 4ec34 <__cxa_atexit@plt+0x41e14> │ │ │ │ @@ -67439,15 +67439,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r3, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ b 4ec28 <__cxa_atexit@plt+0x41e08> │ │ │ │ ldr r8, [r3, #3] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #24 │ │ │ │ cmp r0, r1 │ │ │ │ bcc 4ec64 <__cxa_atexit@plt+0x41e44> │ │ │ │ ldr r2, [pc, #140] @ 4ec94 <__cxa_atexit@plt+0x41e74> │ │ │ │ ldr r8, [r3, #1] │ │ │ │ ldr r0, [r3, #5] │ │ │ │ @@ -67456,15 +67456,15 @@ │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r3, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r1 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r2, [r4, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [pc, #68] @ 4ec90 <__cxa_atexit@plt+0x41e70> │ │ │ │ mov r2, #20 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -67477,16 +67477,16 @@ │ │ │ │ mov r2, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #248, 8 @ 0xf8000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #8, 10 @ 0x2000000 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ @@ -67507,21 +67507,21 @@ │ │ │ │ str r3, [r9, #4]! │ │ │ │ ldr r3, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ add lr, r9, #8 │ │ │ │ stm lr, {r0, r3, r7} │ │ │ │ str r1, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r3, [pc, #20] @ 4ed1c <__cxa_atexit@plt+0x41efc> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -67537,21 +67537,21 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #16 │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r7, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r3, [pc, #20] @ 4ed94 <__cxa_atexit@plt+0x41f74> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffbbc │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -67565,29 +67565,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #16 │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r7, [r9, #16] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r3, [pc, #20] @ 4ee04 <__cxa_atexit@plt+0x41fe4> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 3fc080 <__cxa_atexit@plt+0x3ef260> │ │ │ │ + b 3dc2d8 <__cxa_atexit@plt+0x3cf4b8> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4eec8 <__cxa_atexit@plt+0x420a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -67635,52 +67635,52 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 4ef08 <__cxa_atexit@plt+0x420e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ - tsteq ip, #184, 2 @ 0x2e │ │ │ │ + tsteq ip, #200, 2 @ 0x32 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ - rscseq r4, fp, #212, 10 @ 0x35000000 │ │ │ │ + rscseq r3, fp, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4ef44 <__cxa_atexit@plt+0x42124> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 4ef4c <__cxa_atexit@plt+0x4212c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #228 @ 0xe4 │ │ │ │ + tsteq ip, #244 @ 0xf4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4ef88 <__cxa_atexit@plt+0x42168> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 4ef90 <__cxa_atexit@plt+0x42170> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #160 @ 0xa0 │ │ │ │ + tsteq ip, #176 @ 0xb0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4eff8 <__cxa_atexit@plt+0x421d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -67697,41 +67697,41 @@ │ │ │ │ ldm r8, {r0, r2, r8} │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r7, r2 │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r0, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq ip, #72 @ 0x48 │ │ │ │ + tsteq ip, #88 @ 0x58 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4f054 <__cxa_atexit@plt+0x42234> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 4f05c <__cxa_atexit@plt+0x4223c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #212, 30 @ 0x350 │ │ │ │ + tsteq ip, #228, 30 @ 0x390 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4f0c4 <__cxa_atexit@plt+0x422a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -67748,24 +67748,24 @@ │ │ │ │ ldm r8, {r0, r2, r8} │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r7, r2 │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r0, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq ip, #124, 30 @ 0x1f0 │ │ │ │ + tsteq ip, #140, 30 @ 0x230 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4f158 <__cxa_atexit@plt+0x42338> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -67785,24 +67785,24 @@ │ │ │ │ str lr, [r9, #4]! │ │ │ │ mov r7, r2 │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r0, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ str r1, [r9, #20] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - tsteq ip, #248, 28 @ 0xf80 │ │ │ │ + tsteq ip, #8, 30 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4f1c0 <__cxa_atexit@plt+0x423a0> │ │ │ │ @@ -67818,15 +67818,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4f1d8 <__cxa_atexit@plt+0x423b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r4, fp, #248, 4 @ 0x8000000f │ │ │ │ + rscseq r3, fp, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ and r6, r1, #3 │ │ │ │ @@ -67873,48 +67873,48 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ b 4f320 <__cxa_atexit@plt+0x42500> │ │ │ │ ldr r8, [r1, #2] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r6, [pc, #112] @ 4f340 <__cxa_atexit@plt+0x42520> │ │ │ │ ldr r8, [r0, #2] │ │ │ │ ldr r2, [r0, #6] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3, #28]! │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r7, [r6, #16]! │ │ │ │ b 4f320 <__cxa_atexit@plt+0x42500> │ │ │ │ ldr r8, [r0, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r0, [pc, #60] @ 4f344 <__cxa_atexit@plt+0x42524> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #28]! │ │ │ │ mov r6, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r6, #20]! │ │ │ │ str r9, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ @@ -67936,15 +67936,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4f3b0 <__cxa_atexit@plt+0x42590> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff160 │ │ │ │ - rscseq r4, fp, #12, 2 │ │ │ │ + rscseq r3, fp, #12, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r7, r5, #20 │ │ │ │ @@ -67962,15 +67962,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4f418 <__cxa_atexit@plt+0x425f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff0f8 │ │ │ │ - rscseq r4, fp, #164 @ 0xa4 │ │ │ │ + rscseq r3, fp, #164 @ 0xa4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r7, r5, #20 │ │ │ │ @@ -67988,15 +67988,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4f480 <__cxa_atexit@plt+0x42660> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff090 │ │ │ │ - rscseq r4, fp, #60 @ 0x3c │ │ │ │ + rscseq r3, fp, #60 @ 0x3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r7, r5, #20 │ │ │ │ @@ -68014,15 +68014,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4f4e8 <__cxa_atexit@plt+0x426c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff028 │ │ │ │ - rscseq r3, fp, #212, 30 @ 0x350 │ │ │ │ + rscseq r2, fp, #212, 30 @ 0x350 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r7, r5, #20 │ │ │ │ @@ -68040,15 +68040,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4f550 <__cxa_atexit@plt+0x42730> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffefc0 │ │ │ │ - rscseq r3, fp, #108, 30 @ 0x1b0 │ │ │ │ + rscseq r2, fp, #108, 30 @ 0x1b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r7, r5, #20 │ │ │ │ @@ -68066,15 +68066,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4f5b8 <__cxa_atexit@plt+0x42798> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffef58 │ │ │ │ - rscseq r3, fp, #4, 30 │ │ │ │ + rscseq r2, fp, #4, 30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4f670 <__cxa_atexit@plt+0x42850> │ │ │ │ @@ -68120,15 +68120,15 @@ │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4f690 <__cxa_atexit@plt+0x42870> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffee90 │ │ │ │ - rscseq r3, fp, #44, 28 @ 0x2c0 │ │ │ │ + rscseq r2, fp, #44, 28 @ 0x2c0 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4f740 <__cxa_atexit@plt+0x42920> │ │ │ │ @@ -68169,25 +68169,25 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #56] @ 4f780 <__cxa_atexit@plt+0x42960> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #28] @ 4f77c <__cxa_atexit@plt+0x4295c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0xffffedb8 │ │ │ │ - rscseq r3, fp, #76, 26 @ 0x1300 │ │ │ │ + rscseq r2, fp, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 4f694 <__cxa_atexit@plt+0x42874> │ │ │ │ @@ -68229,24 +68229,24 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #52] @ 4f86c <__cxa_atexit@plt+0x42a4c> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #24] @ 4f868 <__cxa_atexit@plt+0x42a48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ @ instruction: 0xffffecc8 │ │ │ │ - rscseq r3, fp, #92, 24 @ 0x5c00 │ │ │ │ + rscseq r2, fp, #92, 24 @ 0x5c00 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 4f79c <__cxa_atexit@plt+0x4297c> │ │ │ │ @@ -68280,23 +68280,23 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #48] @ 4f934 <__cxa_atexit@plt+0x42b14> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #20] @ 4f930 <__cxa_atexit@plt+0x42b10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - rscseq r3, fp, #144, 22 @ 0x24000 │ │ │ │ + rscseq r2, fp, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 4f888 <__cxa_atexit@plt+0x42a68> │ │ │ │ @@ -68321,15 +68321,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4f9b4 <__cxa_atexit@plt+0x42b94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffeb5c │ │ │ │ - rscseq r3, fp, #8, 22 @ 0x2000 │ │ │ │ + rscseq r2, fp, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r7, r5, #20 │ │ │ │ @@ -68347,15 +68347,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4fa1c <__cxa_atexit@plt+0x42bfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffeaf4 │ │ │ │ - rscseq r3, fp, #160, 20 @ 0xa0000 │ │ │ │ + rscseq r2, fp, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r7, r5, #20 │ │ │ │ @@ -68373,15 +68373,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4fa84 <__cxa_atexit@plt+0x42c64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffea8c │ │ │ │ - rscseq r3, fp, #56, 20 @ 0x38000 │ │ │ │ + rscseq r2, fp, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4facc <__cxa_atexit@plt+0x42cac> │ │ │ │ @@ -68461,24 +68461,24 @@ │ │ │ │ ldr r7, [pc, #56] @ 4fc08 <__cxa_atexit@plt+0x42de8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ @ instruction: 0xffffe930 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0xffffe980 │ │ │ │ - rscseq r3, fp, #220, 16 @ 0xdc0000 │ │ │ │ + rscseq r2, fp, #220, 16 @ 0xdc0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4fcac <__cxa_atexit@plt+0x42e8c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -68524,18 +68524,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 4fcec <__cxa_atexit@plt+0x42ecc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - tsteq ip, #204, 6 @ 0x30000003 │ │ │ │ + tsteq ip, #220, 6 @ 0x70000003 │ │ │ │ @ instruction: 0xfffff964 │ │ │ │ @ instruction: 0xfffff558 │ │ │ │ - rscseq r3, fp, #240, 14 @ 0x3c00000 │ │ │ │ + rscseq r2, fp, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r7, r5, #20 │ │ │ │ @@ -68553,15 +68553,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4fd54 <__cxa_atexit@plt+0x42f34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe7bc │ │ │ │ - rscseq r3, fp, #104, 14 @ 0x1a00000 │ │ │ │ + rscseq r2, fp, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r7, r5, #20 │ │ │ │ @@ -68579,15 +68579,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4fdbc <__cxa_atexit@plt+0x42f9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe754 │ │ │ │ - rscseq r3, fp, #0, 14 │ │ │ │ + rscseq r2, fp, #0, 14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r7, r5, #20 │ │ │ │ @@ -68605,15 +68605,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4fe24 <__cxa_atexit@plt+0x43004> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe6ec │ │ │ │ - rscseq r3, fp, #152, 12 @ 0x9800000 │ │ │ │ + rscseq r2, fp, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r7, r5, #20 │ │ │ │ @@ -68631,15 +68631,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4fe8c <__cxa_atexit@plt+0x4306c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe684 │ │ │ │ - rscseq r3, fp, #48, 12 @ 0x3000000 │ │ │ │ + rscseq r2, fp, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r7, r5, #20 │ │ │ │ @@ -68657,15 +68657,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4fef4 <__cxa_atexit@plt+0x430d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe61c │ │ │ │ - rscseq r3, fp, #200, 10 @ 0x32000000 │ │ │ │ + rscseq r2, fp, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r7, r5, #20 │ │ │ │ @@ -68683,15 +68683,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4ff5c <__cxa_atexit@plt+0x4313c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe5b4 │ │ │ │ - rscseq r3, fp, #96, 10 @ 0x18000000 │ │ │ │ + rscseq r2, fp, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4ffc0 <__cxa_atexit@plt+0x431a0> │ │ │ │ and r7, r9, #3 │ │ │ │ @@ -68705,23 +68705,23 @@ │ │ │ │ b 4ffd8 <__cxa_atexit@plt+0x431b8> │ │ │ │ ldr r7, [pc, #44] @ 4ffd0 <__cxa_atexit@plt+0x431b0> │ │ │ │ ldr r3, [r9, #2] │ │ │ │ mov r9, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r7, [pc, #12] @ 4ffd4 <__cxa_atexit@plt+0x431b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, fp, #8, 10 @ 0x2000000 │ │ │ │ - rscseq r3, fp, #0, 10 │ │ │ │ + rscseq r2, fp, #8, 10 @ 0x2000000 │ │ │ │ + rscseq r2, fp, #0, 10 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 50148 <__cxa_atexit@plt+0x43328> │ │ │ │ @@ -68768,36 +68768,36 @@ │ │ │ │ stm r0, {r2, ip, lr} │ │ │ │ str r7, [r3, #52] @ 0x34 │ │ │ │ ldr r7, [pc, #216] @ 5017c <__cxa_atexit@plt+0x4335c> │ │ │ │ add r5, r5, #8 │ │ │ │ sub r9, r6, #7 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r7, [pc, #172] @ 50168 <__cxa_atexit@plt+0x43348> │ │ │ │ ldr r8, [r1, #2] │ │ │ │ ldr r2, [r1, #6] │ │ │ │ ldr r1, [pc, #164] @ 5016c <__cxa_atexit@plt+0x4334c> │ │ │ │ str r9, [r3, #32]! │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r3, #-8] │ │ │ │ sub r9, r6, #31 │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, r1, #3 │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r3, #-4] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r7, [pc, #112] @ 50164 <__cxa_atexit@plt+0x43344> │ │ │ │ ldr r8, [r1, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr sl, [pc, #116] @ 50184 <__cxa_atexit@plt+0x43364> │ │ │ │ ldr r0, [pc, #116] @ 50188 <__cxa_atexit@plt+0x43368> │ │ │ │ ldr lr, [pc, #116] @ 5018c <__cxa_atexit@plt+0x4336c> │ │ │ │ sub r1, r6, #31 │ │ │ │ str r1, [r3, #44]! @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -68805,33 +68805,33 @@ │ │ │ │ add sl, pc, sl │ │ │ │ stm r1, {r0, r2, r9, sl} │ │ │ │ str r7, [r3, #-4] │ │ │ │ sub r9, r6, #19 │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, lr, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r3, [pc, #48] @ 50180 <__cxa_atexit@plt+0x43360> │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ - rscseq r3, fp, #184, 6 @ 0xe0000002 │ │ │ │ + rscseq r2, fp, #184, 6 @ 0xe0000002 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ - rscseq r3, fp, #228, 6 @ 0x90000003 │ │ │ │ + rscseq r2, fp, #228, 6 @ 0x90000003 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - rscseq r3, fp, #8, 8 @ 0x8000000 │ │ │ │ + rscseq r2, fp, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ - rscseq r3, fp, #144, 6 @ 0x40000002 │ │ │ │ + rscseq r2, fp, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 4ffd8 <__cxa_atexit@plt+0x431b8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -68855,15 +68855,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq ip, #60, 28 @ 0x3c0 │ │ │ │ + tsteq ip, #76, 28 @ 0x4c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 50278 <__cxa_atexit@plt+0x43458> │ │ │ │ @@ -68905,17 +68905,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 502cc <__cxa_atexit@plt+0x434ac> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #188, 26 @ 0x2f00 │ │ │ │ - tsteq ip, #252, 26 @ 0x3f00 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #204, 26 @ 0x3300 │ │ │ │ + tsteq ip, #12, 28 @ 0xc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 50334 <__cxa_atexit@plt+0x43514> │ │ │ │ ldr lr, [pc, #64] @ 50340 <__cxa_atexit@plt+0x43520> │ │ │ │ @@ -68933,15 +68933,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq ip, #4, 26 @ 0x100 │ │ │ │ + tsteq ip, #20, 26 @ 0x500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 503b0 <__cxa_atexit@plt+0x43590> │ │ │ │ @@ -68983,17 +68983,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 50404 <__cxa_atexit@plt+0x435e4> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #132, 24 @ 0x8400 │ │ │ │ - tsteq ip, #196, 24 @ 0xc400 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #148, 24 @ 0x9400 │ │ │ │ + tsteq ip, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5046c <__cxa_atexit@plt+0x4364c> │ │ │ │ ldr lr, [pc, #64] @ 50478 <__cxa_atexit@plt+0x43658> │ │ │ │ @@ -69011,15 +69011,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq ip, #204, 22 @ 0x33000 │ │ │ │ + tsteq ip, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 504e8 <__cxa_atexit@plt+0x436c8> │ │ │ │ @@ -69061,17 +69061,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 5053c <__cxa_atexit@plt+0x4371c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #76, 22 @ 0x13000 │ │ │ │ - tsteq ip, #140, 22 @ 0x23000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #92, 22 @ 0x17000 │ │ │ │ + tsteq ip, #156, 22 @ 0x27000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 505a4 <__cxa_atexit@plt+0x43784> │ │ │ │ ldr lr, [pc, #64] @ 505b0 <__cxa_atexit@plt+0x43790> │ │ │ │ @@ -69089,15 +69089,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq ip, #148, 20 @ 0x94000 │ │ │ │ + tsteq ip, #164, 20 @ 0xa4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 50620 <__cxa_atexit@plt+0x43800> │ │ │ │ @@ -69139,17 +69139,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 50674 <__cxa_atexit@plt+0x43854> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #20, 20 @ 0x14000 │ │ │ │ - tsteq ip, #84, 20 @ 0x54000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #36, 20 @ 0x24000 │ │ │ │ + tsteq ip, #100, 20 @ 0x64000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 506e4 <__cxa_atexit@plt+0x438c4> │ │ │ │ add r3, r7, #8 │ │ │ │ @@ -69169,15 +69169,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq ip, #92, 18 @ 0x170000 │ │ │ │ + tsteq ip, #108, 18 @ 0x1b0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 50764 <__cxa_atexit@plt+0x43944> │ │ │ │ @@ -69224,19 +69224,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ b 507c8 <__cxa_atexit@plt+0x439a8> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - tsteq ip, #192, 16 @ 0xc00000 │ │ │ │ + tsteq ip, #208, 16 @ 0xd00000 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - tsteq ip, #20, 18 @ 0x50000 │ │ │ │ + tsteq ip, #36, 18 @ 0x90000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 50838 <__cxa_atexit@plt+0x43a18> │ │ │ │ ldr lr, [pc, #64] @ 50844 <__cxa_atexit@plt+0x43a24> │ │ │ │ @@ -69254,15 +69254,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq ip, #0, 16 │ │ │ │ + tsteq ip, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 508b4 <__cxa_atexit@plt+0x43a94> │ │ │ │ @@ -69304,17 +69304,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 50908 <__cxa_atexit@plt+0x43ae8> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #128, 14 @ 0x2000000 │ │ │ │ - tsteq ip, #192, 14 @ 0x3000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #144, 14 @ 0x2400000 │ │ │ │ + tsteq ip, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 50970 <__cxa_atexit@plt+0x43b50> │ │ │ │ ldr lr, [pc, #64] @ 5097c <__cxa_atexit@plt+0x43b5c> │ │ │ │ @@ -69332,15 +69332,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq ip, #200, 12 @ 0xc800000 │ │ │ │ + tsteq ip, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 509ec <__cxa_atexit@plt+0x43bcc> │ │ │ │ @@ -69382,17 +69382,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 50a40 <__cxa_atexit@plt+0x43c20> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #72, 12 @ 0x4800000 │ │ │ │ - tsteq ip, #136, 12 @ 0x8800000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #88, 12 @ 0x5800000 │ │ │ │ + tsteq ip, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 50ab0 <__cxa_atexit@plt+0x43c90> │ │ │ │ add r3, r7, #8 │ │ │ │ @@ -69412,15 +69412,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq ip, #144, 10 @ 0x24000000 │ │ │ │ + tsteq ip, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 50b30 <__cxa_atexit@plt+0x43d10> │ │ │ │ @@ -69467,19 +69467,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ b 50b94 <__cxa_atexit@plt+0x43d74> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - tsteq ip, #244, 8 @ 0xf4000000 │ │ │ │ + tsteq ip, #4, 10 @ 0x1000000 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - tsteq ip, #72, 10 @ 0x12000000 │ │ │ │ + tsteq ip, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 50c04 <__cxa_atexit@plt+0x43de4> │ │ │ │ ldr lr, [pc, #64] @ 50c10 <__cxa_atexit@plt+0x43df0> │ │ │ │ @@ -69497,15 +69497,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq ip, #52, 8 @ 0x34000000 │ │ │ │ + tsteq ip, #68, 8 @ 0x44000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 50c80 <__cxa_atexit@plt+0x43e60> │ │ │ │ @@ -69547,17 +69547,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 50cd4 <__cxa_atexit@plt+0x43eb4> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #180, 6 @ 0xd0000002 │ │ │ │ - tsteq ip, #244, 6 @ 0xd0000003 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #196, 6 @ 0x10000003 │ │ │ │ + tsteq ip, #4, 8 @ 0x4000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 50d3c <__cxa_atexit@plt+0x43f1c> │ │ │ │ ldr lr, [pc, #64] @ 50d48 <__cxa_atexit@plt+0x43f28> │ │ │ │ @@ -69575,15 +69575,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq ip, #252, 4 @ 0xc000000f │ │ │ │ + tsteq ip, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 50db8 <__cxa_atexit@plt+0x43f98> │ │ │ │ @@ -69625,17 +69625,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 50e0c <__cxa_atexit@plt+0x43fec> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #124, 4 @ 0xc0000007 │ │ │ │ - tsteq ip, #188, 4 @ 0xc000000b │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #140, 4 @ 0xc0000008 │ │ │ │ + tsteq ip, #204, 4 @ 0xc000000c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 50fc4 <__cxa_atexit@plt+0x441a4> │ │ │ │ @@ -69746,16 +69746,16 @@ │ │ │ │ b 50fe8 <__cxa_atexit@plt+0x441c8> │ │ │ │ ldr r0, [pc, #40] @ 51010 <__cxa_atexit@plt+0x441f0> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r1, #20 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #204, 2 @ 0x33 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #220, 2 @ 0x37 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsr r4 │ │ │ │ andeq r0, r0, r0, lsl #6 │ │ │ │ @ instruction: 0xfffff738 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ @@ -69790,15 +69790,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 510b4 <__cxa_atexit@plt+0x44294> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff9fc │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ @@ -69849,19 +69849,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ b 5118c <__cxa_atexit@plt+0x4436c> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffa70 │ │ │ │ - tsteq ip, #252, 28 @ 0xfc0 │ │ │ │ + tsteq ip, #12, 30 @ 0x30 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - tsteq ip, #80, 30 @ 0x140 │ │ │ │ + tsteq ip, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -69891,15 +69891,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 51248 <__cxa_atexit@plt+0x44428> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffff4b0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -69944,17 +69944,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 51308 <__cxa_atexit@plt+0x444e8> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #128, 26 @ 0x2000 │ │ │ │ - tsteq ip, #192, 26 @ 0x3000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #144, 26 @ 0x2400 │ │ │ │ + tsteq ip, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 51388 <__cxa_atexit@plt+0x44568> │ │ │ │ @@ -70001,19 +70001,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ b 513ec <__cxa_atexit@plt+0x445cc> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffee08 │ │ │ │ - tsteq ip, #156, 24 @ 0x9c00 │ │ │ │ + tsteq ip, #172, 24 @ 0xac00 │ │ │ │ @ instruction: 0xffffef90 │ │ │ │ - tsteq ip, #240, 24 @ 0xf000 │ │ │ │ + tsteq ip, #0, 26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 51470 <__cxa_atexit@plt+0x44650> │ │ │ │ @@ -70055,17 +70055,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 514c4 <__cxa_atexit@plt+0x446a4> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #196, 22 @ 0x31000 │ │ │ │ - tsteq ip, #4, 24 @ 0x400 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #212, 22 @ 0x35000 │ │ │ │ + tsteq ip, #20, 24 @ 0x1400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5152c <__cxa_atexit@plt+0x4470c> │ │ │ │ ldr lr, [pc, #64] @ 51538 <__cxa_atexit@plt+0x44718> │ │ │ │ @@ -70083,15 +70083,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq ip, #12, 22 @ 0x3000 │ │ │ │ + tsteq ip, #28, 22 @ 0x7000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 515a8 <__cxa_atexit@plt+0x44788> │ │ │ │ @@ -70133,17 +70133,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 515fc <__cxa_atexit@plt+0x447dc> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #140, 20 @ 0x8c000 │ │ │ │ - tsteq ip, #204, 20 @ 0xcc000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #156, 20 @ 0x9c000 │ │ │ │ + tsteq ip, #220, 20 @ 0xdc000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 51664 <__cxa_atexit@plt+0x44844> │ │ │ │ ldr lr, [pc, #64] @ 51670 <__cxa_atexit@plt+0x44850> │ │ │ │ @@ -70161,15 +70161,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq ip, #212, 18 @ 0x350000 │ │ │ │ + tsteq ip, #228, 18 @ 0x390000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 516e0 <__cxa_atexit@plt+0x448c0> │ │ │ │ @@ -70211,17 +70211,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 51734 <__cxa_atexit@plt+0x44914> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #84, 18 @ 0x150000 │ │ │ │ - tsteq ip, #148, 18 @ 0x250000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #100, 18 @ 0x190000 │ │ │ │ + tsteq ip, #164, 18 @ 0x290000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5179c <__cxa_atexit@plt+0x4497c> │ │ │ │ ldr lr, [pc, #64] @ 517a8 <__cxa_atexit@plt+0x44988> │ │ │ │ @@ -70239,15 +70239,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq ip, #156, 16 @ 0x9c0000 │ │ │ │ + tsteq ip, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 51818 <__cxa_atexit@plt+0x449f8> │ │ │ │ @@ -70289,17 +70289,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 5186c <__cxa_atexit@plt+0x44a4c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #28, 16 @ 0x1c0000 │ │ │ │ - tsteq ip, #92, 16 @ 0x5c0000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #44, 16 @ 0x2c0000 │ │ │ │ + tsteq ip, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 518d4 <__cxa_atexit@plt+0x44ab4> │ │ │ │ ldr lr, [pc, #64] @ 518e0 <__cxa_atexit@plt+0x44ac0> │ │ │ │ @@ -70317,15 +70317,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq ip, #100, 14 @ 0x1900000 │ │ │ │ + tsteq ip, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 51950 <__cxa_atexit@plt+0x44b30> │ │ │ │ @@ -70367,17 +70367,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 519a4 <__cxa_atexit@plt+0x44b84> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #228, 12 @ 0xe400000 │ │ │ │ - tsteq ip, #36, 14 @ 0x900000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #244, 12 @ 0xf400000 │ │ │ │ + tsteq ip, #52, 14 @ 0xd00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 51a14 <__cxa_atexit@plt+0x44bf4> │ │ │ │ add r3, r7, #8 │ │ │ │ @@ -70397,15 +70397,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq ip, #44, 12 @ 0x2c00000 │ │ │ │ + tsteq ip, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 51a94 <__cxa_atexit@plt+0x44c74> │ │ │ │ @@ -70452,19 +70452,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ b 51af8 <__cxa_atexit@plt+0x44cd8> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - tsteq ip, #144, 10 @ 0x24000000 │ │ │ │ + tsteq ip, #160, 10 @ 0x28000000 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - tsteq ip, #228, 10 @ 0x39000000 │ │ │ │ + tsteq ip, #244, 10 @ 0x3d000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 51b58 <__cxa_atexit@plt+0x44d38> │ │ │ │ ldr r7, [pc, #44] @ 51b60 <__cxa_atexit@plt+0x44d40> │ │ │ │ @@ -70525,15 +70525,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -70578,17 +70578,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 51cf0 <__cxa_atexit@plt+0x44ed0> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #152, 6 @ 0x60000002 │ │ │ │ - tsteq ip, #216, 6 @ 0x60000003 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #168, 6 @ 0xa0000002 │ │ │ │ + tsteq ip, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -70636,19 +70636,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ b 51dd8 <__cxa_atexit@plt+0x44fb8> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff74c │ │ │ │ - tsteq ip, #176, 4 │ │ │ │ + tsteq ip, #192, 4 │ │ │ │ @ instruction: 0xfffff8d4 │ │ │ │ - tsteq ip, #4, 6 @ 0x10000000 │ │ │ │ + tsteq ip, #20, 6 @ 0x50000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 51e98 <__cxa_atexit@plt+0x45078> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -70695,18 +70695,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 51ed8 <__cxa_atexit@plt+0x450b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffeff8 │ │ │ │ - tsteq ip, #232, 2 @ 0x3a │ │ │ │ + tsteq ip, #248, 2 @ 0x3e │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0xffffd36c │ │ │ │ - rscseq r1, fp, #4, 12 @ 0x400000 │ │ │ │ + rscseq r0, fp, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 51f30 <__cxa_atexit@plt+0x45110> │ │ │ │ ldr lr, [pc, #64] @ 51f3c <__cxa_atexit@plt+0x4511c> │ │ │ │ @@ -70724,15 +70724,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq ip, #8, 2 │ │ │ │ + tsteq ip, #24, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 51fac <__cxa_atexit@plt+0x4518c> │ │ │ │ @@ -70774,17 +70774,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 52000 <__cxa_atexit@plt+0x451e0> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #136 @ 0x88 │ │ │ │ - tsteq ip, #200 @ 0xc8 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #152 @ 0x98 │ │ │ │ + tsteq ip, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 52068 <__cxa_atexit@plt+0x45248> │ │ │ │ ldr lr, [pc, #64] @ 52074 <__cxa_atexit@plt+0x45254> │ │ │ │ @@ -70802,15 +70802,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq ip, #208, 30 @ 0x340 │ │ │ │ + tsteq ip, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 520e4 <__cxa_atexit@plt+0x452c4> │ │ │ │ @@ -70852,17 +70852,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 52138 <__cxa_atexit@plt+0x45318> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #80, 30 @ 0x140 │ │ │ │ - tsteq ip, #144, 30 @ 0x240 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #96, 30 @ 0x180 │ │ │ │ + tsteq ip, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 521a0 <__cxa_atexit@plt+0x45380> │ │ │ │ ldr lr, [pc, #64] @ 521ac <__cxa_atexit@plt+0x4538c> │ │ │ │ @@ -70880,15 +70880,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq ip, #152, 28 @ 0x980 │ │ │ │ + tsteq ip, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5221c <__cxa_atexit@plt+0x453fc> │ │ │ │ @@ -70930,17 +70930,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 52270 <__cxa_atexit@plt+0x45450> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #24, 28 @ 0x180 │ │ │ │ - tsteq ip, #88, 28 @ 0x580 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #40, 28 @ 0x280 │ │ │ │ + tsteq ip, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 522d8 <__cxa_atexit@plt+0x454b8> │ │ │ │ ldr lr, [pc, #64] @ 522e4 <__cxa_atexit@plt+0x454c4> │ │ │ │ @@ -70958,15 +70958,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq ip, #96, 26 @ 0x1800 │ │ │ │ + tsteq ip, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 52354 <__cxa_atexit@plt+0x45534> │ │ │ │ @@ -71008,17 +71008,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 523a8 <__cxa_atexit@plt+0x45588> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #224, 24 @ 0xe000 │ │ │ │ - tsteq ip, #32, 26 @ 0x800 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #240, 24 @ 0xf000 │ │ │ │ + tsteq ip, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 52418 <__cxa_atexit@plt+0x455f8> │ │ │ │ add r3, r7, #8 │ │ │ │ @@ -71038,15 +71038,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq ip, #40, 24 @ 0x2800 │ │ │ │ + tsteq ip, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 52498 <__cxa_atexit@plt+0x45678> │ │ │ │ @@ -71093,19 +71093,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ b 524fc <__cxa_atexit@plt+0x456dc> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - tsteq ip, #140, 22 @ 0x23000 │ │ │ │ + tsteq ip, #156, 22 @ 0x27000 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - tsteq ip, #224, 22 @ 0x38000 │ │ │ │ + tsteq ip, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5256c <__cxa_atexit@plt+0x4574c> │ │ │ │ ldr lr, [pc, #64] @ 52578 <__cxa_atexit@plt+0x45758> │ │ │ │ @@ -71123,15 +71123,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq ip, #204, 20 @ 0xcc000 │ │ │ │ + tsteq ip, #220, 20 @ 0xdc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 525e8 <__cxa_atexit@plt+0x457c8> │ │ │ │ @@ -71173,17 +71173,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 5263c <__cxa_atexit@plt+0x4581c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #76, 20 @ 0x4c000 │ │ │ │ - tsteq ip, #140, 20 @ 0x8c000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #92, 20 @ 0x5c000 │ │ │ │ + tsteq ip, #156, 20 @ 0x9c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 526a4 <__cxa_atexit@plt+0x45884> │ │ │ │ ldr lr, [pc, #64] @ 526b0 <__cxa_atexit@plt+0x45890> │ │ │ │ @@ -71201,15 +71201,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq ip, #148, 18 @ 0x250000 │ │ │ │ + tsteq ip, #164, 18 @ 0x290000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 52720 <__cxa_atexit@plt+0x45900> │ │ │ │ @@ -71251,17 +71251,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 52774 <__cxa_atexit@plt+0x45954> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #20, 18 @ 0x50000 │ │ │ │ - tsteq ip, #84, 18 @ 0x150000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #36, 18 @ 0x90000 │ │ │ │ + tsteq ip, #100, 18 @ 0x190000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 527e4 <__cxa_atexit@plt+0x459c4> │ │ │ │ add r3, r7, #8 │ │ │ │ @@ -71281,15 +71281,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq ip, #92, 16 @ 0x5c0000 │ │ │ │ + tsteq ip, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 52864 <__cxa_atexit@plt+0x45a44> │ │ │ │ @@ -71336,19 +71336,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ b 528c8 <__cxa_atexit@plt+0x45aa8> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - tsteq ip, #192, 14 @ 0x3000000 │ │ │ │ + tsteq ip, #208, 14 @ 0x3400000 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - tsteq ip, #20, 16 @ 0x140000 │ │ │ │ + tsteq ip, #36, 16 @ 0x240000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 52938 <__cxa_atexit@plt+0x45b18> │ │ │ │ ldr lr, [pc, #64] @ 52944 <__cxa_atexit@plt+0x45b24> │ │ │ │ @@ -71366,15 +71366,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq ip, #0, 14 │ │ │ │ + tsteq ip, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 529b4 <__cxa_atexit@plt+0x45b94> │ │ │ │ @@ -71416,17 +71416,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 52a08 <__cxa_atexit@plt+0x45be8> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #128, 12 @ 0x8000000 │ │ │ │ - tsteq ip, #192, 12 @ 0xc000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #144, 12 @ 0x9000000 │ │ │ │ + tsteq ip, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 52a70 <__cxa_atexit@plt+0x45c50> │ │ │ │ ldr lr, [pc, #64] @ 52a7c <__cxa_atexit@plt+0x45c5c> │ │ │ │ @@ -71444,15 +71444,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq ip, #200, 10 @ 0x32000000 │ │ │ │ + tsteq ip, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 52aec <__cxa_atexit@plt+0x45ccc> │ │ │ │ @@ -71494,17 +71494,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 52b40 <__cxa_atexit@plt+0x45d20> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #72, 10 @ 0x12000000 │ │ │ │ - tsteq ip, #136, 10 @ 0x22000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #88, 10 @ 0x16000000 │ │ │ │ + tsteq ip, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 52bd4 <__cxa_atexit@plt+0x45db4> │ │ │ │ and r7, r9, #3 │ │ │ │ @@ -71542,16 +71542,16 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r8 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffaa2c │ │ │ │ - rscseq r0, fp, #92, 14 @ 0x1700000 │ │ │ │ - rscseq r0, fp, #240, 16 @ 0xf00000 │ │ │ │ + rscseq pc, sl, #92, 14 @ 0x1700000 │ │ │ │ + rscseq pc, sl, #240, 16 @ 0xf00000 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 52d70 <__cxa_atexit@plt+0x45f50> │ │ │ │ @@ -71637,24 +71637,24 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #72] @ 52dc0 <__cxa_atexit@plt+0x45fa0> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #24] @ 52da8 <__cxa_atexit@plt+0x45f88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff1bc │ │ │ │ @ instruction: 0xffffa8d0 │ │ │ │ - rscseq r0, fp, #184, 10 @ 0x2e000000 │ │ │ │ + rscseq pc, sl, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r4, asr #5 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ @ instruction: 0xfffff690 │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ @@ -71714,19 +71714,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ b 52eb0 <__cxa_atexit@plt+0x46090> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ - tsteq ip, #216, 2 @ 0x36 │ │ │ │ + tsteq ip, #232, 2 @ 0x3a │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ - tsteq ip, #44, 4 @ 0xc0000002 │ │ │ │ + tsteq ip, #60, 4 @ 0xc0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 52f34 <__cxa_atexit@plt+0x46114> │ │ │ │ @@ -71768,17 +71768,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 52f88 <__cxa_atexit@plt+0x46168> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #0, 2 │ │ │ │ - tsteq ip, #64, 2 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #16, 2 │ │ │ │ + tsteq ip, #80, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -71826,19 +71826,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ b 53070 <__cxa_atexit@plt+0x46250> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffeeb8 │ │ │ │ - tsteq ip, #24 │ │ │ │ + tsteq ip, #40 @ 0x28 │ │ │ │ @ instruction: 0xfffff040 │ │ │ │ - tsteq ip, #108 @ 0x6c │ │ │ │ + tsteq ip, #124 @ 0x7c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 530d4 <__cxa_atexit@plt+0x462b4> │ │ │ │ ldr r3, [pc, #56] @ 530e4 <__cxa_atexit@plt+0x462c4> │ │ │ │ @@ -71854,15 +71854,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 530e8 <__cxa_atexit@plt+0x462c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r0, fp, #244, 6 @ 0xd0000003 │ │ │ │ + rscseq pc, sl, #244, 6 @ 0xd0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -71887,15 +71887,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 5316c <__cxa_atexit@plt+0x4634c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r0, fp, #116, 6 @ 0xd0000001 │ │ │ │ + rscseq pc, sl, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, #8 │ │ │ │ cmp r7, #1 │ │ │ │ moveq r3, #4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -71911,19 +71911,19 @@ │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #32] @ 531dc <__cxa_atexit@plt+0x463bc> │ │ │ │ cmp r2, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldrne r7, [r7, #12] │ │ │ │ str r1, [r3, #-8] │ │ │ │ ldreq r7, [r7, #8] │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #88, 28 @ 0x580 │ │ │ │ + tsteq ip, #104, 28 @ 0x680 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5328c <__cxa_atexit@plt+0x4646c> │ │ │ │ ldr r2, [pc, #176] @ 532b0 <__cxa_atexit@plt+0x46490> │ │ │ │ @@ -71967,19 +71967,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - rscseq r0, fp, #68, 4 @ 0x40000004 │ │ │ │ + rscseq pc, sl, #68, 4 @ 0x40000004 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - tsteq ip, #240, 26 @ 0x3c00 │ │ │ │ + tsteq ip, #0, 28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 53330 <__cxa_atexit@plt+0x46510> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -72003,36 +72003,36 @@ │ │ │ │ str r0, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - tsteq ip, #76, 26 @ 0x1300 │ │ │ │ + tsteq ip, #92, 26 @ 0x1700 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 53384 <__cxa_atexit@plt+0x46564> │ │ │ │ str r7, [r3, #-4] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #32] @ 53390 <__cxa_atexit@plt+0x46570> │ │ │ │ cmp r2, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldrne r7, [r7, #12] │ │ │ │ str r1, [r3, #-8] │ │ │ │ ldreq r7, [r7, #8] │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #164, 24 @ 0xa400 │ │ │ │ + tsteq ip, #180, 24 @ 0xb400 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 53418 <__cxa_atexit@plt+0x465f8> │ │ │ │ @@ -72044,38 +72044,38 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r2, {r1, r7} │ │ │ │ ldr r2, [r7, #24] │ │ │ │ cmp r2, #2 │ │ │ │ bne 533e4 <__cxa_atexit@plt+0x465c4> │ │ │ │ ldr r7, [r7, #20] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr lr, [pc, #76] @ 53438 <__cxa_atexit@plt+0x46618> │ │ │ │ add r7, r7, #8 │ │ │ │ add lr, pc, lr │ │ │ │ ldm r7, {r0, r1, r7} │ │ │ │ str lr, [r3, #4]! │ │ │ │ ldr lr, [pc, #60] @ 5343c <__cxa_atexit@plt+0x4661c> │ │ │ │ add r8, r3, #8 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ stm r8, {r0, r1, r2, lr} │ │ │ │ str r3, [r3, #28] │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ mov r6, r3 │ │ │ │ b 53428 <__cxa_atexit@plt+0x46608> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #80, 24 @ 0x5000 │ │ │ │ + tsteq ip, #96, 24 @ 0x6000 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq ip, #84, 24 @ 0x5400 │ │ │ │ + tsteq ip, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #28 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 53508 <__cxa_atexit@plt+0x466e8> │ │ │ │ ldr lr, [pc, #200] @ 53528 <__cxa_atexit@plt+0x46708> │ │ │ │ @@ -72125,18 +72125,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r0, #40 @ 0x28 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - tsteq ip, #120, 22 @ 0x1e000 │ │ │ │ + tsteq ip, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 535b8 <__cxa_atexit@plt+0x46798> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -72165,17 +72165,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ stm r1, {r0, r2, r9} │ │ │ │ bx ip │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - tsteq ip, #220, 20 @ 0xdc000 │ │ │ │ + tsteq ip, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r1, r5, #12 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 536c4 <__cxa_atexit@plt+0x468a4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -72238,18 +72238,18 @@ │ │ │ │ ldr r6, [pc, #24] @ 536ec <__cxa_atexit@plt+0x468cc> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r1] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - tsteq ip, #168, 18 @ 0x2a0000 │ │ │ │ - tsteq ip, #208, 18 @ 0x340000 │ │ │ │ + tsteq ip, #184, 18 @ 0x2e0000 │ │ │ │ + tsteq ip, #224, 18 @ 0x380000 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 537bc <__cxa_atexit@plt+0x4699c> │ │ │ │ @@ -72296,17 +72296,17 @@ │ │ │ │ str sl, [r3, #32] │ │ │ │ b 5344c <__cxa_atexit@plt+0x4662c> │ │ │ │ ldr r2, [pc, #28] @ 537e0 <__cxa_atexit@plt+0x469c0> │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #16, 18 @ 0x40000 │ │ │ │ - tsteq ip, #212, 16 @ 0xd40000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #32, 18 @ 0x80000 │ │ │ │ + tsteq ip, #228, 16 @ 0xe40000 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ @@ -72345,17 +72345,17 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ b 531ec <__cxa_atexit@plt+0x463cc> │ │ │ │ ldr r3, [pc, #24] @ 538a0 <__cxa_atexit@plt+0x46a80> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #232, 14 @ 0x3a00000 │ │ │ │ - tsteq ip, #16, 16 @ 0x100000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #248, 14 @ 0x3e00000 │ │ │ │ + tsteq ip, #32, 16 @ 0x200000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -72400,24 +72400,24 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #52] @ 53998 <__cxa_atexit@plt+0x46b78> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #24] @ 53994 <__cxa_atexit@plt+0x46b74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #68, 14 @ 0x1100000 │ │ │ │ - tsteq ip, #104, 14 @ 0x1a00000 │ │ │ │ + tsteq ip, #84, 14 @ 0x1500000 │ │ │ │ + tsteq ip, #120, 14 @ 0x1e00000 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ - rscseq pc, sl, #84, 22 @ 0x15000 │ │ │ │ + rscseq lr, sl, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 538a4 <__cxa_atexit@plt+0x46a84> │ │ │ │ @@ -72454,24 +72454,24 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #52] @ 53a70 <__cxa_atexit@plt+0x46c50> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #24] @ 53a6c <__cxa_atexit@plt+0x46c4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #68, 12 @ 0x4400000 │ │ │ │ - tsteq ip, #96, 12 @ 0x6000000 │ │ │ │ + tsteq ip, #84, 12 @ 0x5400000 │ │ │ │ + tsteq ip, #112, 12 @ 0x7000000 │ │ │ │ @ instruction: 0xfffff6e0 │ │ │ │ - rscseq pc, sl, #120, 20 @ 0x78000 │ │ │ │ + rscseq lr, sl, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 539b4 <__cxa_atexit@plt+0x46b94> │ │ │ │ @@ -72513,17 +72513,17 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #80] @ 53b7c <__cxa_atexit@plt+0x46d5c> │ │ │ │ ldr r8, [r3, #2] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -72531,16 +72531,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - rscseq pc, sl, #132, 18 @ 0x210000 │ │ │ │ - rscseq pc, sl, #96, 18 @ 0x180000 │ │ │ │ + rscseq lr, sl, #132, 18 @ 0x210000 │ │ │ │ + rscseq lr, sl, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ sub r1, r3, #4 │ │ │ │ cmp fp, r1 │ │ │ │ @@ -72555,26 +72555,26 @@ │ │ │ │ mov r7, fp │ │ │ │ b 4ffd8 <__cxa_atexit@plt+0x431b8> │ │ │ │ ldr r3, [pc, #52] @ 53c04 <__cxa_atexit@plt+0x46de4> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ mov r9, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r3, #3 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r3, [pc, #24] @ 53c08 <__cxa_atexit@plt+0x46de8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, sl, #220, 16 @ 0xdc0000 │ │ │ │ - rscseq pc, sl, #212, 16 @ 0xd40000 │ │ │ │ + rscseq lr, sl, #220, 16 @ 0xdc0000 │ │ │ │ + rscseq lr, sl, #212, 16 @ 0xd40000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 53c68 <__cxa_atexit@plt+0x46e48> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -72589,24 +72589,24 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r5, [pc, #52] @ 53c88 <__cxa_atexit@plt+0x46e68> │ │ │ │ sub r7, r7, #1 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r3, {r5, r7} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #216, 6 @ 0x60000003 │ │ │ │ - tsteq ip, #40, 10 @ 0xa000000 │ │ │ │ + tsteq ip, #232, 6 @ 0xa0000003 │ │ │ │ + tsteq ip, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 53ce8 <__cxa_atexit@plt+0x46ec8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -72621,24 +72621,24 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r5, [pc, #52] @ 53d08 <__cxa_atexit@plt+0x46ee8> │ │ │ │ sub r7, r7, #2 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r3, {r5, r7} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #88, 6 @ 0x60000001 │ │ │ │ - tsteq ip, #168, 8 @ 0xa8000000 │ │ │ │ + tsteq ip, #104, 6 @ 0xa0000001 │ │ │ │ + tsteq ip, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 53db0 <__cxa_atexit@plt+0x46f90> │ │ │ │ @@ -72659,39 +72659,39 @@ │ │ │ │ str r7, [r3, #12]! │ │ │ │ ldr r7, [pc, #104] @ 53dd4 <__cxa_atexit@plt+0x46fb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #-8] │ │ │ │ sub r7, r6, #22 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [pc, #80] @ 53dd8 <__cxa_atexit@plt+0x46fb8> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ ldr r0, [pc, #68] @ 53ddc <__cxa_atexit@plt+0x46fbc> │ │ │ │ add lr, r3, #16 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #6 │ │ │ │ str r1, [r3, #12] │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ mov r6, r3 │ │ │ │ b 53dc0 <__cxa_atexit@plt+0x46fa0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + tsteq ip, #232, 4 @ 0x8000000e │ │ │ │ tsteq ip, #216, 4 @ 0x8000000d │ │ │ │ - tsteq ip, #200, 4 @ 0x8000000c │ │ │ │ - tsteq ip, #236, 4 @ 0xc000000e │ │ │ │ + tsteq ip, #252, 4 @ 0xc000000f │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - tsteq ip, #188, 4 @ 0xc000000b │ │ │ │ + tsteq ip, #204, 4 @ 0xc000000c │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 53e3c <__cxa_atexit@plt+0x4701c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -72706,24 +72706,24 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r5, [pc, #52] @ 53e5c <__cxa_atexit@plt+0x4703c> │ │ │ │ sub r7, r7, #3 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r3, {r5, r7} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #4, 4 @ 0x40000000 │ │ │ │ - tsteq ip, #84, 6 @ 0x50000001 │ │ │ │ + tsteq ip, #20, 4 @ 0x40000001 │ │ │ │ + tsteq ip, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 53f04 <__cxa_atexit@plt+0x470e4> │ │ │ │ @@ -72744,39 +72744,39 @@ │ │ │ │ str r7, [r3, #12]! │ │ │ │ ldr r7, [pc, #104] @ 53f28 <__cxa_atexit@plt+0x47108> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #-8] │ │ │ │ sub r7, r6, #22 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [pc, #80] @ 53f2c <__cxa_atexit@plt+0x4710c> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ ldr r0, [pc, #68] @ 53f30 <__cxa_atexit@plt+0x47110> │ │ │ │ add lr, r3, #16 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #6 │ │ │ │ str r1, [r3, #12] │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ mov r6, r3 │ │ │ │ b 53f14 <__cxa_atexit@plt+0x470f4> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + tsteq ip, #148, 2 @ 0x25 │ │ │ │ tsteq ip, #132, 2 @ 0x21 │ │ │ │ - tsteq ip, #116, 2 │ │ │ │ - tsteq ip, #152, 2 @ 0x26 │ │ │ │ + tsteq ip, #168, 2 @ 0x2a │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - tsteq ip, #104, 2 │ │ │ │ + tsteq ip, #120, 2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 53fe4 <__cxa_atexit@plt+0x471c4> │ │ │ │ @@ -72797,42 +72797,42 @@ │ │ │ │ str r7, [r3, #12]! │ │ │ │ ldr r7, [pc, #116] @ 54008 <__cxa_atexit@plt+0x471e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #-8] │ │ │ │ sub r7, r6, #26 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr lr, [pc, #92] @ 5400c <__cxa_atexit@plt+0x471ec> │ │ │ │ ldr r0, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r3, #4]! │ │ │ │ ldr lr, [pc, #76] @ 54010 <__cxa_atexit@plt+0x471f0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ mov r6, r3 │ │ │ │ b 53ff4 <__cxa_atexit@plt+0x471d4> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + tsteq ip, #192 @ 0xc0 │ │ │ │ tsteq ip, #176 @ 0xb0 │ │ │ │ - tsteq ip, #160 @ 0xa0 │ │ │ │ - tsteq ip, #196 @ 0xc4 │ │ │ │ + tsteq ip, #212 @ 0xd4 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - tsteq ip, #148 @ 0x94 │ │ │ │ + tsteq ip, #164 @ 0xa4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 54070 <__cxa_atexit@plt+0x47250> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -72847,24 +72847,24 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r5, [pc, #52] @ 54090 <__cxa_atexit@plt+0x47270> │ │ │ │ sub r7, r7, #4 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r3, {r5, r7} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #208, 30 @ 0x340 │ │ │ │ - tsteq ip, #32, 2 │ │ │ │ + tsteq ip, #224, 30 @ 0x380 │ │ │ │ + tsteq ip, #48, 2 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 54138 <__cxa_atexit@plt+0x47318> │ │ │ │ @@ -72885,39 +72885,39 @@ │ │ │ │ str r7, [r3, #12]! │ │ │ │ ldr r7, [pc, #104] @ 5415c <__cxa_atexit@plt+0x4733c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #-8] │ │ │ │ sub r7, r6, #22 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [pc, #80] @ 54160 <__cxa_atexit@plt+0x47340> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ ldr r0, [pc, #68] @ 54164 <__cxa_atexit@plt+0x47344> │ │ │ │ add lr, r3, #16 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #6 │ │ │ │ str r1, [r3, #12] │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ mov r6, r3 │ │ │ │ b 54148 <__cxa_atexit@plt+0x47328> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + tsteq ip, #96, 30 @ 0x180 │ │ │ │ tsteq ip, #80, 30 @ 0x140 │ │ │ │ - tsteq ip, #64, 30 @ 0x100 │ │ │ │ - tsteq ip, #100, 30 @ 0x190 │ │ │ │ + tsteq ip, #116, 30 @ 0x1d0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - tsteq ip, #52, 30 @ 0xd0 │ │ │ │ + tsteq ip, #68, 30 @ 0x110 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 54218 <__cxa_atexit@plt+0x473f8> │ │ │ │ @@ -72938,42 +72938,42 @@ │ │ │ │ str r7, [r3, #12]! │ │ │ │ ldr r7, [pc, #116] @ 5423c <__cxa_atexit@plt+0x4741c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #-8] │ │ │ │ sub r7, r6, #26 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr lr, [pc, #92] @ 54240 <__cxa_atexit@plt+0x47420> │ │ │ │ ldr r0, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r3, #4]! │ │ │ │ ldr lr, [pc, #76] @ 54244 <__cxa_atexit@plt+0x47424> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ mov r6, r3 │ │ │ │ b 54228 <__cxa_atexit@plt+0x47408> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + tsteq ip, #140, 28 @ 0x8c0 │ │ │ │ tsteq ip, #124, 28 @ 0x7c0 │ │ │ │ - tsteq ip, #108, 28 @ 0x6c0 │ │ │ │ - tsteq ip, #144, 28 @ 0x900 │ │ │ │ + tsteq ip, #160, 28 @ 0xa00 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - tsteq ip, #96, 28 @ 0x600 │ │ │ │ + tsteq ip, #112, 28 @ 0x700 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 54300 <__cxa_atexit@plt+0x474e0> │ │ │ │ @@ -72994,15 +72994,15 @@ │ │ │ │ str r7, [r3, #12]! │ │ │ │ ldr r7, [pc, #124] @ 54324 <__cxa_atexit@plt+0x47504> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #-8] │ │ │ │ sub r7, r6, #30 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr lr, [pc, #100] @ 54328 <__cxa_atexit@plt+0x47508> │ │ │ │ ldr r0, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ add lr, pc, lr │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str lr, [r3, #4]! │ │ │ │ ldr lr, [pc, #80] @ 5432c <__cxa_atexit@plt+0x4750c> │ │ │ │ @@ -73011,28 +73011,28 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ mov r6, r3 │ │ │ │ b 54310 <__cxa_atexit@plt+0x474f0> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + tsteq ip, #172, 26 @ 0x2b00 │ │ │ │ tsteq ip, #156, 26 @ 0x2700 │ │ │ │ - tsteq ip, #140, 26 @ 0x2300 │ │ │ │ - tsteq ip, #176, 26 @ 0x2c00 │ │ │ │ + tsteq ip, #192, 26 @ 0x3000 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - tsteq ip, #124, 26 @ 0x1f00 │ │ │ │ - rscseq pc, sl, #128, 2 │ │ │ │ + tsteq ip, #140, 26 @ 0x2300 │ │ │ │ + rscseq lr, sl, #128, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 543ac <__cxa_atexit@plt+0x4758c> │ │ │ │ ldr r1, [pc, #100] @ 543b4 <__cxa_atexit@plt+0x47594> │ │ │ │ mov r2, r5 │ │ │ │ @@ -73058,31 +73058,31 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq ip, #172, 24 @ 0xac00 │ │ │ │ + tsteq ip, #188, 24 @ 0xbc00 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq pc, sl, #240 @ 0xf0 │ │ │ │ + rscseq lr, sl, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [pc, #28] @ 543f4 <__cxa_atexit@plt+0x475d4> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 543ec <__cxa_atexit@plt+0x475cc> │ │ │ │ b 54404 <__cxa_atexit@plt+0x475e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq pc, sl, #184 @ 0xb8 │ │ │ │ + rscseq lr, sl, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 54450 <__cxa_atexit@plt+0x47630> │ │ │ │ cmp r2, #3 │ │ │ │ @@ -73132,57 +73132,57 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq ip, #160, 26 @ 0x2800 │ │ │ │ + tsteq ip, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - rscseq lr, sl, #196, 30 @ 0x310 │ │ │ │ + rscseq sp, sl, #196, 30 @ 0x310 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, r3 │ │ │ │ ble 54514 <__cxa_atexit@plt+0x476f4> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, fp │ │ │ │ b 5458c <__cxa_atexit@plt+0x4776c> │ │ │ │ - rscseq lr, sl, #144, 30 @ 0x240 │ │ │ │ + rscseq sp, sl, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #1 │ │ │ │ ble 54544 <__cxa_atexit@plt+0x47724> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ b 5458c <__cxa_atexit@plt+0x4776c> │ │ │ │ - rscseq lr, sl, #96, 30 @ 0x180 │ │ │ │ + rscseq sp, sl, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #0 │ │ │ │ ble 5457c <__cxa_atexit@plt+0x4775c> │ │ │ │ ldr r7, [pc, #24] @ 54588 <__cxa_atexit@plt+0x47768> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 5458c <__cxa_atexit@plt+0x4776c> │ │ │ │ - tsteq ip, #216, 24 @ 0xd800 │ │ │ │ + tsteq ip, #232, 24 @ 0xe800 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [pc, #104] @ 54600 <__cxa_atexit@plt+0x477e0> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ ldr r7, [r3, #8] │ │ │ │ tst r7, #3 │ │ │ │ @@ -73206,17 +73206,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rscseq lr, sl, #200, 28 @ 0xc80 │ │ │ │ - rscseq lr, sl, #196, 28 @ 0xc40 │ │ │ │ - rscseq lr, sl, #160, 28 @ 0xa00 │ │ │ │ + rscseq sp, sl, #200, 28 @ 0xc80 │ │ │ │ + rscseq sp, sl, #196, 28 @ 0xc40 │ │ │ │ + rscseq sp, sl, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ ble 54644 <__cxa_atexit@plt+0x47824> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #48] @ 54664 <__cxa_atexit@plt+0x47844> │ │ │ │ @@ -73230,17 +73230,17 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq lr, sl, #100, 28 @ 0x640 │ │ │ │ - rscseq lr, sl, #96, 28 @ 0x600 │ │ │ │ - rscseq lr, sl, #64, 28 @ 0x400 │ │ │ │ + rscseq sp, sl, #100, 28 @ 0x640 │ │ │ │ + rscseq sp, sl, #96, 28 @ 0x600 │ │ │ │ + rscseq sp, sl, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 54738 <__cxa_atexit@plt+0x47918> │ │ │ │ cmp r3, #3 │ │ │ │ bne 54774 <__cxa_atexit@plt+0x47954> │ │ │ │ @@ -73281,30 +73281,30 @@ │ │ │ │ ldr sl, [pc, sl] │ │ │ │ str r1, [r6, #8] │ │ │ │ add r1, r6, #12 │ │ │ │ stm r1, {r0, r2, r3, r8, sl, lr} │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r8, r9, #6 │ │ │ │ mov r6, r9 │ │ │ │ - b 3fc058 <__cxa_atexit@plt+0x3ef238> │ │ │ │ + b 3dc2b0 <__cxa_atexit@plt+0x3cf490> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 548c8 <__cxa_atexit@plt+0x47aa8> │ │ │ │ ldr r2, [pc, #436] @ 54904 <__cxa_atexit@plt+0x47ae4> │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r3, #6 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r0, [pc, #420] @ 54908 <__cxa_atexit@plt+0x47ae8> │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r2} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fc058 <__cxa_atexit@plt+0x3ef238> │ │ │ │ + b 3dc2b0 <__cxa_atexit@plt+0x3cf490> │ │ │ │ ldr r7, [pc, #348] @ 548d8 <__cxa_atexit@plt+0x47ab8> │ │ │ │ ldr r0, [pc, #348] @ 548dc <__cxa_atexit@plt+0x47abc> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr lr, [r0, #2] │ │ │ │ @@ -73321,15 +73321,15 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r2, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ add r6, r6, #28 │ │ │ │ sub r8, r9, #14 │ │ │ │ - b 3fc058 <__cxa_atexit@plt+0x3ef238> │ │ │ │ + b 3dc2b0 <__cxa_atexit@plt+0x3cf490> │ │ │ │ ldr r0, [r0, #3] │ │ │ │ cmp r8, #1 │ │ │ │ bne 5483c <__cxa_atexit@plt+0x47a1c> │ │ │ │ ldr r3, [pc, #248] @ 548e4 <__cxa_atexit@plt+0x47ac4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r6, #28]! │ │ │ │ @@ -73346,29 +73346,29 @@ │ │ │ │ str r0, [r6, #28]! │ │ │ │ ldr r0, [pc, #200] @ 548f0 <__cxa_atexit@plt+0x47ad0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r6, #-4] │ │ │ │ str r0, [r6, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r9, #34 @ 0x22 │ │ │ │ - b 3fc058 <__cxa_atexit@plt+0x3ef238> │ │ │ │ + b 3dc2b0 <__cxa_atexit@plt+0x3cf490> │ │ │ │ add r3, r6, #20 │ │ │ │ ldr r2, [pc, #196] @ 5490c <__cxa_atexit@plt+0x47aec> │ │ │ │ str r3, [r6, #44]! @ 0x2c │ │ │ │ ldr r3, [pc, #192] @ 54910 <__cxa_atexit@plt+0x47af0> │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r8, [r6, #-12] │ │ │ │ sub r8, r9, #18 │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r0, [r6, #-4] │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ - b 3fc058 <__cxa_atexit@plt+0x3ef238> │ │ │ │ + b 3dc2b0 <__cxa_atexit@plt+0x3cf490> │ │ │ │ ldr r2, [pc, #120] @ 548f4 <__cxa_atexit@plt+0x47ad4> │ │ │ │ ldr r3, [r0, #5] │ │ │ │ ldr r0, [r0, #9] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #20]! │ │ │ │ ldr r2, [pc, #104] @ 548f8 <__cxa_atexit@plt+0x47ad8> │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -73377,41 +73377,41 @@ │ │ │ │ add r1, r6, #12 │ │ │ │ stm r1, {r0, r3, r8} │ │ │ │ str r2, [r6, #24] │ │ │ │ str lr, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ add r6, r6, #32 │ │ │ │ sub r8, r9, #10 │ │ │ │ - b 3fc058 <__cxa_atexit@plt+0x3ef238> │ │ │ │ + b 3dc2b0 <__cxa_atexit@plt+0x3cf490> │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq lr, sl, #52, 26 @ 0xd00 │ │ │ │ - rscseq lr, sl, #48, 26 @ 0xc00 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq sp, sl, #52, 26 @ 0xd00 │ │ │ │ + rscseq sp, sl, #48, 26 @ 0xc00 │ │ │ │ @ instruction: 0xfffff3e0 │ │ │ │ - tsteq ip, #56, 16 @ 0x380000 │ │ │ │ - tsteq ip, #92, 16 @ 0x5c0000 │ │ │ │ - tsteq ip, #12, 16 @ 0xc0000 │ │ │ │ - tsteq ip, #48, 16 @ 0x300000 │ │ │ │ + tsteq ip, #72, 16 @ 0x480000 │ │ │ │ + tsteq ip, #108, 16 @ 0x6c0000 │ │ │ │ + tsteq ip, #28, 16 @ 0x1c0000 │ │ │ │ + tsteq ip, #64, 16 @ 0x400000 │ │ │ │ @ instruction: 0xfffff6b4 │ │ │ │ - tsteq ip, #196, 14 @ 0x3100000 │ │ │ │ + tsteq ip, #212, 14 @ 0x3500000 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ - tsteq ip, #60, 18 @ 0xf0000 │ │ │ │ - tsteq ip, #204, 16 @ 0xcc0000 │ │ │ │ - tsteq ip, #240, 16 @ 0xf00000 │ │ │ │ + tsteq ip, #76, 18 @ 0x130000 │ │ │ │ + tsteq ip, #220, 16 @ 0xdc0000 │ │ │ │ + tsteq ip, #0, 18 │ │ │ │ @ instruction: 0xfffff3bc │ │ │ │ - tsteq ip, #0, 16 │ │ │ │ + tsteq ip, #16, 16 @ 0x100000 │ │ │ │ @ instruction: 0xfffff568 │ │ │ │ - tsteq ip, #164, 16 @ 0xa40000 │ │ │ │ - rscseq lr, sl, #144, 22 @ 0x24000 │ │ │ │ + tsteq ip, #180, 16 @ 0xb40000 │ │ │ │ + rscseq sp, sl, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 549cc <__cxa_atexit@plt+0x47bac> │ │ │ │ @@ -73459,21 +73459,21 @@ │ │ │ │ ldr r7, [pc, #32] @ 54a08 <__cxa_atexit@plt+0x47be8> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq ip, #148, 12 @ 0x9400000 │ │ │ │ + tsteq ip, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq lr, sl, #4, 22 @ 0x1000 │ │ │ │ + rscseq sp, sl, #4, 22 @ 0x1000 │ │ │ │ @ instruction: 0xfffff9c8 │ │ │ │ - rscseq lr, sl, #156, 20 @ 0x9c000 │ │ │ │ + rscseq sp, sl, #156, 20 @ 0x9c000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -73490,27 +73490,27 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 54a80 <__cxa_atexit@plt+0x47c60> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 54aa4 <__cxa_atexit@plt+0x47c84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #164, 10 @ 0x29000000 │ │ │ │ - rscseq lr, sl, #44, 20 @ 0x2c000 │ │ │ │ + tsteq ip, #180, 10 @ 0x2d000000 │ │ │ │ + rscseq sp, sl, #44, 20 @ 0x2c000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 54afc <__cxa_atexit@plt+0x47cdc> │ │ │ │ ldr r3, [pc, #64] @ 54b0c <__cxa_atexit@plt+0x47cec> │ │ │ │ @@ -73529,16 +73529,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 54b14 <__cxa_atexit@plt+0x47cf4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq lr, sl, #224, 18 @ 0x380000 │ │ │ │ - rscseq lr, sl, #192, 18 @ 0x300000 │ │ │ │ + rscseq sp, sl, #224, 18 @ 0x380000 │ │ │ │ + rscseq sp, sl, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 54b3c <__cxa_atexit@plt+0x47d1c> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -73558,16 +73558,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 54b90 <__cxa_atexit@plt+0x47d70> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq ip, #232, 12 @ 0xe800000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq ip, #248, 12 @ 0xf800000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 54bd4 <__cxa_atexit@plt+0x47db4> │ │ │ │ ldr r2, [pc, #44] @ 54bdc <__cxa_atexit@plt+0x47dbc> │ │ │ │ @@ -73576,19 +73576,19 @@ │ │ │ │ ldr r1, [pc, #36] @ 54be0 <__cxa_atexit@plt+0x47dc0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq ip, #88, 8 @ 0x58000000 │ │ │ │ + tsteq ip, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 54c0c <__cxa_atexit@plt+0x47dec> │ │ │ │ ldr r7, [pc, #96] @ 54c60 <__cxa_atexit@plt+0x47e40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -73611,18 +73611,18 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #36, 8 @ 0x24000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ tsteq ip, #52, 8 @ 0x34000000 │ │ │ │ - tsteq ip, #244, 6 @ 0xd0000003 │ │ │ │ + tsteq ip, #68, 8 @ 0x44000000 │ │ │ │ + tsteq ip, #4, 8 @ 0x4000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 54cac <__cxa_atexit@plt+0x47e8c> │ │ │ │ ldr r2, [pc, #44] @ 54cb4 <__cxa_atexit@plt+0x47e94> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -73630,19 +73630,19 @@ │ │ │ │ ldr r1, [pc, #36] @ 54cb8 <__cxa_atexit@plt+0x47e98> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq ip, #128, 6 │ │ │ │ + tsteq ip, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 54ce4 <__cxa_atexit@plt+0x47ec4> │ │ │ │ ldr r7, [pc, #96] @ 54d38 <__cxa_atexit@plt+0x47f18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -73665,18 +73665,18 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #76, 6 @ 0x30000001 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ tsteq ip, #92, 6 @ 0x70000001 │ │ │ │ - tsteq ip, #28, 6 @ 0x70000000 │ │ │ │ + tsteq ip, #108, 6 @ 0xb0000001 │ │ │ │ + tsteq ip, #44, 6 @ 0xb0000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 54d90 <__cxa_atexit@plt+0x47f70> │ │ │ │ ldr r2, [pc, #56] @ 54d98 <__cxa_atexit@plt+0x47f78> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -73687,30 +73687,30 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r9, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq ip, #164, 4 @ 0x4000000a │ │ │ │ + tsteq ip, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 54dcc <__cxa_atexit@plt+0x47fac> │ │ │ │ ldr r3, [pc, #100] @ 54e28 <__cxa_atexit@plt+0x48008> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 54e18 <__cxa_atexit@plt+0x47ff8> │ │ │ │ ldr r7, [pc, #72] @ 54e2c <__cxa_atexit@plt+0x4800c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -73725,18 +73725,18 @@ │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - tsteq ip, #100, 4 @ 0x40000006 │ │ │ │ + tsteq ip, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 54e5c <__cxa_atexit@plt+0x4803c> │ │ │ │ ldr r7, [pc, #96] @ 54eb0 <__cxa_atexit@plt+0x48090> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -73759,18 +73759,18 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #212, 2 @ 0x35 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ tsteq ip, #228, 2 @ 0x39 │ │ │ │ - tsteq ip, #164, 2 @ 0x29 │ │ │ │ + tsteq ip, #244, 2 @ 0x3d │ │ │ │ + tsteq ip, #180, 2 @ 0x2d │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 54efc <__cxa_atexit@plt+0x480dc> │ │ │ │ ldr r2, [pc, #44] @ 54f04 <__cxa_atexit@plt+0x480e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -73778,19 +73778,19 @@ │ │ │ │ ldr r1, [pc, #36] @ 54f08 <__cxa_atexit@plt+0x480e8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq ip, #48, 2 │ │ │ │ + tsteq ip, #64, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 54f34 <__cxa_atexit@plt+0x48114> │ │ │ │ ldr r7, [pc, #96] @ 54f88 <__cxa_atexit@plt+0x48168> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -73813,18 +73813,18 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #252 @ 0xfc │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ tsteq ip, #12, 2 │ │ │ │ - tsteq ip, #204 @ 0xcc │ │ │ │ + tsteq ip, #28, 2 │ │ │ │ + tsteq ip, #220 @ 0xdc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 54fe0 <__cxa_atexit@plt+0x481c0> │ │ │ │ ldr r2, [pc, #56] @ 54fe8 <__cxa_atexit@plt+0x481c8> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -73835,30 +73835,30 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r9, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq ip, #84 @ 0x54 │ │ │ │ + tsteq ip, #100 @ 0x64 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5501c <__cxa_atexit@plt+0x481fc> │ │ │ │ ldr r3, [pc, #100] @ 55078 <__cxa_atexit@plt+0x48258> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 55068 <__cxa_atexit@plt+0x48248> │ │ │ │ ldr r7, [pc, #72] @ 5507c <__cxa_atexit@plt+0x4825c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -73873,18 +73873,18 @@ │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - tsteq ip, #20 │ │ │ │ + tsteq ip, #36 @ 0x24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 550ac <__cxa_atexit@plt+0x4828c> │ │ │ │ ldr r7, [pc, #96] @ 55100 <__cxa_atexit@plt+0x482e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -73907,18 +73907,18 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #132, 30 @ 0x210 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ tsteq ip, #148, 30 @ 0x250 │ │ │ │ - tsteq ip, #84, 30 @ 0x150 │ │ │ │ + tsteq ip, #164, 30 @ 0x290 │ │ │ │ + tsteq ip, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 55188 <__cxa_atexit@plt+0x48368> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -73941,24 +73941,24 @@ │ │ │ │ add sl, pc, sl │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq ip, #208, 28 @ 0xd00 │ │ │ │ + tsteq ip, #224, 28 @ 0xe00 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 551d8 <__cxa_atexit@plt+0x483b8> │ │ │ │ @@ -73979,16 +73979,16 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #100, 28 @ 0x640 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #116, 28 @ 0x740 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #24 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 55354 <__cxa_atexit@plt+0x48534> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ @@ -74030,21 +74030,21 @@ │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r8, [r3, #2] │ │ │ │ str r9, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r2, [pc, #156] @ 55390 <__cxa_atexit@plt+0x48570> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16]! │ │ │ │ ldr r8, [r3, #3] │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 5536c <__cxa_atexit@plt+0x4854c> │ │ │ │ ldr r1, [pc, #124] @ 55398 <__cxa_atexit@plt+0x48578> │ │ │ │ ldr r8, [r3, #1] │ │ │ │ ldr r0, [r3, #5] │ │ │ │ @@ -74056,30 +74056,30 @@ │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r6, [r5, #8] │ │ │ │ mov r6, r2 │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #72] @ 553ac <__cxa_atexit@plt+0x4858c> │ │ │ │ mov r6, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ b 55378 <__cxa_atexit@plt+0x48558> │ │ │ │ ldr r7, [pc, #44] @ 553a0 <__cxa_atexit@plt+0x48580> │ │ │ │ mov r6, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #208, 26 @ 0x3400 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #224, 26 @ 0x3800 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @@ -74104,21 +74104,21 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #8] │ │ │ │ str r8, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r3, [pc, #24] @ 55434 <__cxa_atexit@plt+0x48614> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -74141,16 +74141,16 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #220, 22 @ 0x37000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #236, 22 @ 0x3b000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -74166,21 +74166,21 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r8, [r5, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r3, [pc, #24] @ 5552c <__cxa_atexit@plt+0x4870c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffff868 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -74203,27 +74203,27 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #228, 20 @ 0xe4000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #244, 20 @ 0xf4000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 555d0 <__cxa_atexit@plt+0x487b0> │ │ │ │ ldr r3, [pc, #100] @ 5562c <__cxa_atexit@plt+0x4880c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 5561c <__cxa_atexit@plt+0x487fc> │ │ │ │ ldr r7, [pc, #72] @ 55630 <__cxa_atexit@plt+0x48810> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -74238,18 +74238,18 @@ │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffff5ac │ │ │ │ - tsteq ip, #96, 20 @ 0x60000 │ │ │ │ + tsteq ip, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 55660 <__cxa_atexit@plt+0x48840> │ │ │ │ ldr r7, [pc, #96] @ 556b4 <__cxa_atexit@plt+0x48894> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -74272,18 +74272,18 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #208, 18 @ 0x340000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ tsteq ip, #224, 18 @ 0x380000 │ │ │ │ - tsteq ip, #160, 18 @ 0x280000 │ │ │ │ + tsteq ip, #240, 18 @ 0x3c0000 │ │ │ │ + tsteq ip, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 556e8 <__cxa_atexit@plt+0x488c8> │ │ │ │ ldr r7, [pc, #96] @ 5573c <__cxa_atexit@plt+0x4891c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -74306,18 +74306,18 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #72, 18 @ 0x120000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ tsteq ip, #88, 18 @ 0x160000 │ │ │ │ - tsteq ip, #24, 18 @ 0x60000 │ │ │ │ + tsteq ip, #104, 18 @ 0x1a0000 │ │ │ │ + tsteq ip, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 55790 <__cxa_atexit@plt+0x48970> │ │ │ │ ldr r2, [pc, #52] @ 55798 <__cxa_atexit@plt+0x48978> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -74327,19 +74327,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq ip, #160, 16 @ 0xa00000 │ │ │ │ + tsteq ip, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 557c8 <__cxa_atexit@plt+0x489a8> │ │ │ │ bic r7, r2, #3 │ │ │ │ @@ -74359,16 +74359,16 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #116, 16 @ 0x740000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #132, 16 @ 0x840000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5585c <__cxa_atexit@plt+0x48a3c> │ │ │ │ ldr r2, [pc, #52] @ 55864 <__cxa_atexit@plt+0x48a44> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -74378,19 +74378,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq ip, #212, 14 @ 0x3500000 │ │ │ │ + tsteq ip, #228, 14 @ 0x3900000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 55894 <__cxa_atexit@plt+0x48a74> │ │ │ │ bic r7, r2, #3 │ │ │ │ @@ -74410,16 +74410,16 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #168, 14 @ 0x2a00000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 55938 <__cxa_atexit@plt+0x48b18> │ │ │ │ ldr r2, [pc, #68] @ 55940 <__cxa_atexit@plt+0x48b20> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -74433,32 +74433,32 @@ │ │ │ │ str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq ip, #4, 14 @ 0x100000 │ │ │ │ + tsteq ip, #20, 14 @ 0x500000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ cmp r2, #2 │ │ │ │ ldr r8, [r3, #12] │ │ │ │ bne 5597c <__cxa_atexit@plt+0x48b5c> │ │ │ │ ldr r5, [pc, #108] @ 559dc <__cxa_atexit@plt+0x48bbc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 559cc <__cxa_atexit@plt+0x48bac> │ │ │ │ ldr r7, [pc, #76] @ 559e0 <__cxa_atexit@plt+0x48bc0> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -74474,18 +74474,18 @@ │ │ │ │ stm lr, {r1, r2, r6} │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - tsteq ip, #168, 12 @ 0xa800000 │ │ │ │ + tsteq ip, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 55a10 <__cxa_atexit@plt+0x48bf0> │ │ │ │ bic r7, r2, #3 │ │ │ │ @@ -74505,16 +74505,16 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #44, 12 @ 0x2c00000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r9 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 55b38 <__cxa_atexit@plt+0x48d18> │ │ │ │ @@ -74546,39 +74546,39 @@ │ │ │ │ stmdb r5, {r1, r6} │ │ │ │ str lr, [r5, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, ip │ │ │ │ mov r8, r1 │ │ │ │ stm sl, {r2, r3, r9} │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #76] @ 55b60 <__cxa_atexit@plt+0x48d40> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r1, [r8, #7] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ mov r7, r8 │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, ip │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -74601,26 +74601,26 @@ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add lr, r6, #8 │ │ │ │ str r6, [r5, #8] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #28] @ 55c04 <__cxa_atexit@plt+0x48de4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r8} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -74643,27 +74643,27 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #4, 8 @ 0x4000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #20, 8 @ 0x14000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 55cb0 <__cxa_atexit@plt+0x48e90> │ │ │ │ ldr r3, [pc, #108] @ 55d14 <__cxa_atexit@plt+0x48ef4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 55d04 <__cxa_atexit@plt+0x48ee4> │ │ │ │ ldr r7, [pc, #80] @ 55d18 <__cxa_atexit@plt+0x48ef8> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -74680,18 +74680,18 @@ │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ - tsteq ip, #120, 6 @ 0xe0000001 │ │ │ │ + tsteq ip, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 55d48 <__cxa_atexit@plt+0x48f28> │ │ │ │ bic r7, r2, #3 │ │ │ │ @@ -74711,16 +74711,16 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #244, 4 @ 0x4000000f │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #4, 6 @ 0x10000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 55e3c <__cxa_atexit@plt+0x4901c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -74768,18 +74768,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 55e7c <__cxa_atexit@plt+0x4905c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff45c │ │ │ │ - tsteq ip, #72, 4 @ 0x80000004 │ │ │ │ + tsteq ip, #88, 4 @ 0x80000005 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @ instruction: 0xffff93c8 │ │ │ │ - rscseq sp, sl, #96, 12 @ 0x6000000 │ │ │ │ + rscseq ip, sl, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 55ec8 <__cxa_atexit@plt+0x490a8> │ │ │ │ ldr r2, [pc, #52] @ 55ed0 <__cxa_atexit@plt+0x490b0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -74789,19 +74789,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq ip, #104, 2 │ │ │ │ + tsteq ip, #120, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 55f00 <__cxa_atexit@plt+0x490e0> │ │ │ │ bic r7, r2, #3 │ │ │ │ @@ -74821,16 +74821,16 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #60, 2 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #76, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 55f94 <__cxa_atexit@plt+0x49174> │ │ │ │ ldr r2, [pc, #52] @ 55f9c <__cxa_atexit@plt+0x4917c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -74840,19 +74840,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq ip, #156 @ 0x9c │ │ │ │ + tsteq ip, #172 @ 0xac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 55fcc <__cxa_atexit@plt+0x491ac> │ │ │ │ bic r7, r2, #3 │ │ │ │ @@ -74872,16 +74872,16 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #112 @ 0x70 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq ip, #128 @ 0x80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 56070 <__cxa_atexit@plt+0x49250> │ │ │ │ ldr r2, [pc, #68] @ 56078 <__cxa_atexit@plt+0x49258> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -74895,32 +74895,32 @@ │ │ │ │ str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq ip, #204, 30 @ 0x330 │ │ │ │ + tstpeq fp, #220, 30 @ p-variant is OBSOLETE @ 0x370 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ cmp r2, #2 │ │ │ │ ldr r8, [r3, #12] │ │ │ │ bne 560b4 <__cxa_atexit@plt+0x49294> │ │ │ │ ldr r5, [pc, #108] @ 56114 <__cxa_atexit@plt+0x492f4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 56104 <__cxa_atexit@plt+0x492e4> │ │ │ │ ldr r7, [pc, #76] @ 56118 <__cxa_atexit@plt+0x492f8> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -74936,18 +74936,18 @@ │ │ │ │ stm lr, {r1, r2, r6} │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - tsteq ip, #112, 30 @ 0x1c0 │ │ │ │ + tstpeq fp, #128, 30 @ p-variant is OBSOLETE @ 0x200 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 56148 <__cxa_atexit@plt+0x49328> │ │ │ │ bic r7, r2, #3 │ │ │ │ @@ -74967,16 +74967,16 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #244, 28 @ 0xf40 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq fp, #4, 30 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 561dc <__cxa_atexit@plt+0x493bc> │ │ │ │ ldr r2, [pc, #52] @ 561e4 <__cxa_atexit@plt+0x493c4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -74986,19 +74986,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq ip, #84, 28 @ 0x540 │ │ │ │ + tstpeq fp, #100, 28 @ p-variant is OBSOLETE @ 0x640 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 56214 <__cxa_atexit@plt+0x493f4> │ │ │ │ bic r7, r2, #3 │ │ │ │ @@ -75018,16 +75018,16 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #40, 28 @ 0x280 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq fp, #56, 28 @ p-variant is OBSOLETE @ 0x380 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 562b8 <__cxa_atexit@plt+0x49498> │ │ │ │ ldr r2, [pc, #68] @ 562c0 <__cxa_atexit@plt+0x494a0> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -75041,32 +75041,32 @@ │ │ │ │ str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq ip, #132, 26 @ 0x2100 │ │ │ │ + tstpeq fp, #148, 26 @ p-variant is OBSOLETE @ 0x2500 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ cmp r2, #2 │ │ │ │ ldr r8, [r3, #12] │ │ │ │ bne 562fc <__cxa_atexit@plt+0x494dc> │ │ │ │ ldr r5, [pc, #108] @ 5635c <__cxa_atexit@plt+0x4953c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 5634c <__cxa_atexit@plt+0x4952c> │ │ │ │ ldr r7, [pc, #76] @ 56360 <__cxa_atexit@plt+0x49540> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -75082,18 +75082,18 @@ │ │ │ │ stm lr, {r1, r2, r6} │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - tsteq ip, #40, 26 @ 0xa00 │ │ │ │ + tstpeq fp, #56, 26 @ p-variant is OBSOLETE @ 0xe00 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 56390 <__cxa_atexit@plt+0x49570> │ │ │ │ bic r7, r2, #3 │ │ │ │ @@ -75113,16 +75113,16 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #172, 24 @ 0xac00 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq fp, #188, 24 @ p-variant is OBSOLETE @ 0xbc00 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 56460 <__cxa_atexit@plt+0x49640> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -75147,24 +75147,24 @@ │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, sl │ │ │ │ str ip, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq ip, #0, 24 │ │ │ │ + tstpeq fp, #16, 24 @ p-variant is OBSOLETE @ 0x1000 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 564b0 <__cxa_atexit@plt+0x49690> │ │ │ │ @@ -75185,17 +75185,17 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #140, 22 @ 0x23000 │ │ │ │ - rscseq ip, sl, #180, 30 @ 0x2d0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq fp, #156, 22 @ p-variant is OBSOLETE @ 0x27000 │ │ │ │ + rscseq fp, sl, #180, 30 @ 0x2d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 56540 <__cxa_atexit@plt+0x49720> │ │ │ │ ldr r3, [pc, #44] @ 56548 <__cxa_atexit@plt+0x49728> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -75207,15 +75207,15 @@ │ │ │ │ beq 56538 <__cxa_atexit@plt+0x49718> │ │ │ │ b 56558 <__cxa_atexit@plt+0x49738> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq ip, sl, #100, 30 @ 0x190 │ │ │ │ + rscseq fp, sl, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 56618 <__cxa_atexit@plt+0x497f8> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -75257,20 +75257,20 @@ │ │ │ │ str r8, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r1, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str ip, [r5, #-4]! │ │ │ │ mov r6, sl │ │ │ │ stm r3, {r0, r2, r9} │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r3, [pc, #180] @ 566d4 <__cxa_atexit@plt+0x498b4> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r7, [pc, #152] @ 566cc <__cxa_atexit@plt+0x498ac> │ │ │ │ ldr r0, [pc, #152] @ 566d0 <__cxa_atexit@plt+0x498b0> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r0, #2] │ │ │ │ @@ -75278,41 +75278,41 @@ │ │ │ │ ldr r3, [pc, #140] @ 566e0 <__cxa_atexit@plt+0x498c0> │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r6, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ mov r6, r1 │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r8, [r0, #3] │ │ │ │ ldr r6, [pc, #100] @ 566dc <__cxa_atexit@plt+0x498bc> │ │ │ │ str r2, [r5, #4] │ │ │ │ str r8, [r5] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r1 │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r0, [pc, #88] @ 566ec <__cxa_atexit@plt+0x498cc> │ │ │ │ ldr r3, [pc, #88] @ 566f0 <__cxa_atexit@plt+0x498d0> │ │ │ │ str r8, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #24]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r6, [r5, #4] │ │ │ │ add r0, r6, #8 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ str lr, [r6, #20]! │ │ │ │ stm r0, {r1, r2, r9} │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq ip, sl, #124, 28 @ 0x7c0 │ │ │ │ - rscseq ip, sl, #120, 28 @ 0x780 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq fp, sl, #124, 28 @ 0x7c0 │ │ │ │ + rscseq fp, sl, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r8, lsr #6 │ │ │ │ @ instruction: 0xfffff808 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ @@ -75320,72 +75320,72 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 56714 <__cxa_atexit@plt+0x498f4> │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fc058 <__cxa_atexit@plt+0x3ef238> │ │ │ │ + b 3dc2b0 <__cxa_atexit@plt+0x3cf490> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 5674c <__cxa_atexit@plt+0x4992c> │ │ │ │ ldr r2, [pc, #48] @ 5675c <__cxa_atexit@plt+0x4993c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fc058 <__cxa_atexit@plt+0x3ef238> │ │ │ │ + b 3dc2b0 <__cxa_atexit@plt+0x3cf490> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #44, 18 @ 0xb0000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq fp, #60, 18 @ p-variant is OBSOLETE @ 0xf0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 56780 <__cxa_atexit@plt+0x49960> │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fc058 <__cxa_atexit@plt+0x3ef238> │ │ │ │ + b 3dc2b0 <__cxa_atexit@plt+0x3cf490> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 567b8 <__cxa_atexit@plt+0x49998> │ │ │ │ ldr r2, [pc, #48] @ 567c8 <__cxa_atexit@plt+0x499a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fc058 <__cxa_atexit@plt+0x3ef238> │ │ │ │ + b 3dc2b0 <__cxa_atexit@plt+0x3cf490> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #192, 16 @ 0xc00000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq fp, #208, 16 @ p-variant is OBSOLETE @ 0xd00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 567f8 <__cxa_atexit@plt+0x499d8> │ │ │ │ ldr r3, [pc, #108] @ 5685c <__cxa_atexit@plt+0x49a3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 5684c <__cxa_atexit@plt+0x49a2c> │ │ │ │ ldr r2, [pc, #80] @ 56860 <__cxa_atexit@plt+0x49a40> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ @@ -75398,78 +75398,78 @@ │ │ │ │ str r0, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fc058 <__cxa_atexit@plt+0x3ef238> │ │ │ │ + b 3dc2b0 <__cxa_atexit@plt+0x3cf490> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff66c │ │ │ │ - tsteq ip, #48, 16 @ 0x300000 │ │ │ │ + tstpeq fp, #64, 16 @ p-variant is OBSOLETE @ 0x400000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 56888 <__cxa_atexit@plt+0x49a68> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fc058 <__cxa_atexit@plt+0x3ef238> │ │ │ │ + b 3dc2b0 <__cxa_atexit@plt+0x3cf490> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 568c0 <__cxa_atexit@plt+0x49aa0> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [pc, #40] @ 568d0 <__cxa_atexit@plt+0x49ab0> │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r3, #6 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r6, #12] │ │ │ │ stmib r6, {r0, r2} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fc058 <__cxa_atexit@plt+0x3ef238> │ │ │ │ + b 3dc2b0 <__cxa_atexit@plt+0x3cf490> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #168, 14 @ 0x2a00000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq fp, #184, 14 @ p-variant is OBSOLETE @ 0x2e00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 568f8 <__cxa_atexit@plt+0x49ad8> │ │ │ │ str r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fc058 <__cxa_atexit@plt+0x3ef238> │ │ │ │ + b 3dc2b0 <__cxa_atexit@plt+0x3cf490> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 56930 <__cxa_atexit@plt+0x49b10> │ │ │ │ ldr r2, [pc, #48] @ 56940 <__cxa_atexit@plt+0x49b20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fc058 <__cxa_atexit@plt+0x3ef238> │ │ │ │ + b 3dc2b0 <__cxa_atexit@plt+0x3cf490> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #72, 14 @ 0x1200000 │ │ │ │ - rscseq ip, sl, #108, 22 @ 0x1b000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq fp, #88, 14 @ p-variant is OBSOLETE @ 0x1600000 │ │ │ │ + rscseq fp, sl, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 56974 <__cxa_atexit@plt+0x49b54> │ │ │ │ ldr r7, [pc, #100] @ 569c8 <__cxa_atexit@plt+0x49ba8> │ │ │ │ ldr r0, [pc, #100] @ 569cc <__cxa_atexit@plt+0x49bac> │ │ │ │ @@ -75489,23 +75489,23 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r2, [r6, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fc058 <__cxa_atexit@plt+0x3ef238> │ │ │ │ + b 3dc2b0 <__cxa_atexit@plt+0x3cf490> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq ip, sl, #76, 22 @ 0x13000 │ │ │ │ - rscseq ip, sl, #72, 22 @ 0x12000 │ │ │ │ - tsteq ip, #200, 12 @ 0xc800000 │ │ │ │ - tsteq ip, #140, 12 @ 0x8c00000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq fp, sl, #76, 22 @ 0x13000 │ │ │ │ + rscseq fp, sl, #72, 22 @ 0x12000 │ │ │ │ + tstpeq fp, #216, 12 @ p-variant is OBSOLETE @ 0xd800000 │ │ │ │ + tstpeq fp, #156, 12 @ p-variant is OBSOLETE @ 0x9c00000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -75538,18 +75538,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ - rscseq ip, sl, #44, 20 @ 0x2c000 │ │ │ │ - rscseq ip, sl, #160, 20 @ 0xa0000 │ │ │ │ + rscseq fp, sl, #44, 20 @ 0x2c000 │ │ │ │ + rscseq fp, sl, #160, 20 @ 0xa0000 │ │ │ │ @ instruction: 0xffff6ce8 │ │ │ │ - rscseq ip, sl, #96, 20 @ 0x60000 │ │ │ │ + rscseq fp, sl, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 56acc <__cxa_atexit@plt+0x49cac> │ │ │ │ @@ -75565,16 +75565,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 56ae4 <__cxa_atexit@plt+0x49cc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq ip, sl, #36, 20 @ 0x24000 │ │ │ │ - rscseq ip, sl, #0, 20 │ │ │ │ + rscseq fp, sl, #36, 20 @ 0x24000 │ │ │ │ + rscseq fp, sl, #0, 20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #228] @ 56be0 <__cxa_atexit@plt+0x49dc0> │ │ │ │ mov r2, r5 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ @@ -75627,21 +75627,21 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r8, sl │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9d8 │ │ │ │ @ instruction: 0xffff6bc0 │ │ │ │ - rscseq ip, sl, #212, 16 @ 0xd40000 │ │ │ │ - rscseq ip, sl, #76, 18 @ 0x130000 │ │ │ │ - tsteq ip, #208, 12 @ 0xd000000 │ │ │ │ + rscseq fp, sl, #212, 16 @ 0xd40000 │ │ │ │ + rscseq fp, sl, #76, 18 @ 0x130000 │ │ │ │ + tstpeq fp, #224, 12 @ p-variant is OBSOLETE @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 56c2c <__cxa_atexit@plt+0x49e0c> │ │ │ │ @@ -75649,16 +75649,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq ip, #48, 12 @ 0x3000000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tstpeq fp, #64, 12 @ p-variant is OBSOLETE @ 0x4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 56de4 <__cxa_atexit@plt+0x49fc4> │ │ │ │ ldr r1, [pc, #484] @ 56e40 <__cxa_atexit@plt+0x4a020> │ │ │ │ @@ -75756,15 +75756,15 @@ │ │ │ │ str r0, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r3, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #96] @ 56e58 <__cxa_atexit@plt+0x4a038> │ │ │ │ mov r5, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ b 56e2c <__cxa_atexit@plt+0x4a00c> │ │ │ │ @@ -75779,27 +75779,27 @@ │ │ │ │ ldr r6, [pc, #60] @ 56e64 <__cxa_atexit@plt+0x4a044> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #188, 6 @ 0xf0000002 │ │ │ │ - tsteq ip, #192, 4 │ │ │ │ - tsteq ip, #228, 4 @ 0x4000000e │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq fp, #204, 6 @ p-variant is OBSOLETE @ 0x30000003 │ │ │ │ + tstpeq fp, #208, 4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq fp, #244, 4 @ p-variant is OBSOLETE @ 0x4000000f │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ - tsteq ip, #56, 6 @ 0xe0000000 │ │ │ │ - tsteq ip, #252, 4 @ 0xc000000f │ │ │ │ + tstpeq fp, #72, 6 @ p-variant is OBSOLETE @ 0x20000001 │ │ │ │ + tstpeq fp, #12, 6 @ p-variant is OBSOLETE @ 0x30000000 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ - tsteq ip, #168, 4 @ 0x8000000a │ │ │ │ - tsteq ip, #108, 4 @ 0xc0000006 │ │ │ │ + tstpeq fp, #184, 4 @ p-variant is OBSOLETE @ 0x8000000b │ │ │ │ + tstpeq fp, #124, 4 @ p-variant is OBSOLETE @ 0xc0000007 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - tsteq ip, #92, 6 @ 0x70000001 │ │ │ │ - tsteq ip, #132, 6 @ 0x10000002 │ │ │ │ + tstpeq fp, #108, 6 @ p-variant is OBSOLETE @ 0xb0000001 │ │ │ │ + tstpeq fp, #148, 6 @ p-variant is OBSOLETE @ 0x50000002 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -75835,17 +75835,17 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 56f28 <__cxa_atexit@plt+0x4a108> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #100, 2 │ │ │ │ - tsteq ip, #140, 2 @ 0x23 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq fp, #116, 2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq fp, #156, 2 @ p-variant is OBSOLETE @ 0x27 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -75872,17 +75872,17 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 56fbc <__cxa_atexit@plt+0x4a19c> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #184 @ 0xb8 │ │ │ │ - tsteq ip, #220 @ 0xdc │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq fp, #200 @ p-variant is OBSOLETE @ 0xc8 │ │ │ │ + tstpeq fp, #236 @ p-variant is OBSOLETE @ 0xec │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -75906,17 +75906,17 @@ │ │ │ │ str r1, [r3, #24] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 57044 <__cxa_atexit@plt+0x4a224> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq ip, #96 @ 0x60 │ │ │ │ - tsteq ip, #36 @ 0x24 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq fp, #112 @ p-variant is OBSOLETE @ 0x70 │ │ │ │ + tstpeq fp, #52 @ p-variant is OBSOLETE @ 0x34 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -75934,17 +75934,17 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 570b4 <__cxa_atexit@plt+0x4a294> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq fp, #180, 30 @ p-variant is OBSOLETE @ 0x2d0 │ │ │ │ - tstpeq fp, #212, 30 @ p-variant is OBSOLETE @ 0x350 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq fp, #196, 30 @ 0x310 │ │ │ │ + tsteq fp, #228, 30 @ 0x390 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 57130 <__cxa_atexit@plt+0x4a310> │ │ │ │ @@ -75976,15 +75976,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tstpeq fp, #40, 30 @ p-variant is OBSOLETE @ 0xa0 │ │ │ │ + tsteq fp, #56, 30 @ 0xe0 │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b 52b60 <__cxa_atexit@plt+0x45d40> │ │ │ │ @@ -76032,20 +76032,20 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq fp, #48, 28 @ p-variant is OBSOLETE @ 0x300 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq fp, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - rscseq ip, sl, #252, 4 @ 0xc000000f │ │ │ │ - tstpeq fp, #92, 28 @ p-variant is OBSOLETE @ 0x5c0 │ │ │ │ - tstpeq fp, #124, 28 @ p-variant is OBSOLETE @ 0x7c0 │ │ │ │ + rscseq fp, sl, #252, 4 @ 0xc000000f │ │ │ │ + tsteq fp, #108, 28 @ 0x6c0 │ │ │ │ + tsteq fp, #140, 28 @ 0x8c0 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #64 @ 0x40 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 57398 <__cxa_atexit@plt+0x4a578> │ │ │ │ ldr lr, [pc, #332] @ 573b4 <__cxa_atexit@plt+0x4a594> │ │ │ │ @@ -76128,21 +76128,21 @@ │ │ │ │ bx ip │ │ │ │ ldr r6, [pc, #36] @ 573c4 <__cxa_atexit@plt+0x4a5a4> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - tstpeq fp, #8, 26 @ p-variant is OBSOLETE @ 0x200 │ │ │ │ - tstpeq fp, #44, 26 @ p-variant is OBSOLETE @ 0xb00 │ │ │ │ - tstpeq fp, #136, 26 @ p-variant is OBSOLETE @ 0x2200 │ │ │ │ + tsteq fp, #24, 26 @ 0x600 │ │ │ │ + tsteq fp, #60, 26 @ 0xf00 │ │ │ │ + tsteq fp, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tstpeq fp, #220, 24 @ p-variant is OBSOLETE @ 0xdc00 │ │ │ │ + tsteq fp, #236, 24 @ 0xec00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 57248 <__cxa_atexit@plt+0x4a428> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -76164,17 +76164,17 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 5744c <__cxa_atexit@plt+0x4a62c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq fp, #28, 24 @ p-variant is OBSOLETE @ 0x1c00 │ │ │ │ - tstpeq fp, #60, 24 @ p-variant is OBSOLETE @ 0x3c00 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq fp, #44, 24 @ 0x2c00 │ │ │ │ + tsteq fp, #76, 24 @ 0x4c00 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 574a8 <__cxa_atexit@plt+0x4a688> │ │ │ │ @@ -76196,15 +76196,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 574c0 <__cxa_atexit@plt+0x4a6a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq ip, sl, #88 @ 0x58 │ │ │ │ + rscseq fp, sl, #88 @ 0x58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 574f8 <__cxa_atexit@plt+0x4a6d8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -76251,15 +76251,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tstpeq fp, #220, 20 @ p-variant is OBSOLETE @ 0xdc000 │ │ │ │ + tsteq fp, #236, 20 @ 0xec000 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 575e4 <__cxa_atexit@plt+0x4a7c4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -76283,16 +76283,16 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 5717c <__cxa_atexit@plt+0x4a35c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fc090 <__cxa_atexit@plt+0x3ef270> │ │ │ │ - rscseq fp, sl, #44, 30 @ 0xb0 │ │ │ │ + b 3dc2e8 <__cxa_atexit@plt+0x3cf4c8> │ │ │ │ + rscseq sl, sl, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 57664 <__cxa_atexit@plt+0x4a844> │ │ │ │ ldr r3, [pc, #40] @ 5766c <__cxa_atexit@plt+0x4a84c> │ │ │ │ @@ -76300,50 +76300,50 @@ │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #20] @ 57670 <__cxa_atexit@plt+0x4a850> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 3fc098 <__cxa_atexit@plt+0x3ef278> │ │ │ │ + b 3dc2f0 <__cxa_atexit@plt+0x3cf4d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tstpeq fp, #244, 22 @ p-variant is OBSOLETE @ 0x3d000 │ │ │ │ - rscseq fp, sl, #200, 28 @ 0xc80 │ │ │ │ + tsteq fp, #4, 24 @ 0x400 │ │ │ │ + rscseq sl, sl, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 576a4 <__cxa_atexit@plt+0x4a884> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 576a8 <__cxa_atexit@plt+0x4a888> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fc0a0 <__cxa_atexit@plt+0x3ef280> │ │ │ │ + b 3dc2f8 <__cxa_atexit@plt+0x3cf4d8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tstpeq fp, #184, 22 @ p-variant is OBSOLETE @ 0x2e000 │ │ │ │ - rscseq fp, sl, #120, 28 @ 0x780 │ │ │ │ + tsteq fp, #200, 22 @ 0x32000 │ │ │ │ + rscseq sl, sl, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 576e0 <__cxa_atexit@plt+0x4a8c0> │ │ │ │ ldr r2, [pc, #32] @ 576e4 <__cxa_atexit@plt+0x4a8c4> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #20] @ 576e8 <__cxa_atexit@plt+0x4a8c8> │ │ │ │ add r2, pc, r2 │ │ │ │ add sl, r2, #2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc0a8 <__cxa_atexit@plt+0x3ef288> │ │ │ │ + b 3dc300 <__cxa_atexit@plt+0x3cf4e0> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq fp, sl, #116, 24 @ 0x7400 │ │ │ │ - tstpeq fp, #124, 22 @ p-variant is OBSOLETE @ 0x1f000 │ │ │ │ - rscseq fp, sl, #40, 28 @ 0x280 │ │ │ │ + rscseq sl, sl, #116, 24 @ 0x7400 │ │ │ │ + tsteq fp, #140, 22 @ 0x23000 │ │ │ │ + rscseq sl, sl, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 57740 <__cxa_atexit@plt+0x4a920> │ │ │ │ @@ -76355,27 +76355,27 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r9, #8] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [pc, #28] @ 57754 <__cxa_atexit@plt+0x4a934> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fbfb8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + b 3dc210 <__cxa_atexit@plt+0x3cf3f0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - tstpeq fp, #0, 20 @ p-variant is OBSOLETE │ │ │ │ - rscseq fp, sl, #176, 26 @ 0x2c00 │ │ │ │ + tsteq fp, #16, 20 @ 0x10000 │ │ │ │ + rscseq sl, sl, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fc0b0 <__cxa_atexit@plt+0x3ef290> │ │ │ │ + b 3dc308 <__cxa_atexit@plt+0x3cf4e8> │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -76384,25 +76384,25 @@ │ │ │ │ ldr r2, [pc, #52] @ 577d0 <__cxa_atexit@plt+0x4a9b0> │ │ │ │ str r8, [r7, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r7, {r3, r9} │ │ │ │ sub r7, r6, #7 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ ldr r7, [pc, #24] @ 577d4 <__cxa_atexit@plt+0x4a9b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - rscseq fp, sl, #144, 22 @ 0x24000 │ │ │ │ - rscseq fp, sl, #164, 26 @ 0x2900 │ │ │ │ - rscseq fp, sl, #132, 26 @ 0x2100 │ │ │ │ + rscseq sl, sl, #144, 22 @ 0x24000 │ │ │ │ + rscseq sl, sl, #164, 26 @ 0x2900 │ │ │ │ + rscseq sl, sl, #132, 26 @ 0x2100 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -76411,25 +76411,25 @@ │ │ │ │ ldr r2, [pc, #52] @ 5783c <__cxa_atexit@plt+0x4aa1c> │ │ │ │ str r8, [r7, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r7, {r3, r9} │ │ │ │ sub r7, r6, #7 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ ldr r7, [pc, #24] @ 57840 <__cxa_atexit@plt+0x4aa20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - rscseq fp, sl, #36, 22 @ 0x9000 │ │ │ │ - rscseq fp, sl, #56, 26 @ 0xe00 │ │ │ │ - rscseq fp, sl, #212, 20 @ 0xd4000 │ │ │ │ + rscseq sl, sl, #36, 22 @ 0x9000 │ │ │ │ + rscseq sl, sl, #56, 26 @ 0xe00 │ │ │ │ + rscseq sl, sl, #212, 20 @ 0xd4000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 578a4 <__cxa_atexit@plt+0x4aa84> │ │ │ │ ldr r3, [pc, #76] @ 578b4 <__cxa_atexit@plt+0x4aa94> │ │ │ │ @@ -76441,61 +76441,61 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r8, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 578bc <__cxa_atexit@plt+0x4aa9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq fp, sl, #224, 24 @ 0xe000 │ │ │ │ - rscseq fp, sl, #92, 20 @ 0x5c000 │ │ │ │ + rscseq sl, sl, #224, 24 @ 0xe000 │ │ │ │ + rscseq sl, sl, #92, 20 @ 0x5c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 578e4 <__cxa_atexit@plt+0x4aac4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq fp, sl, #52, 20 @ 0x34000 │ │ │ │ + rscseq sl, sl, #52, 20 @ 0x34000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 57910 <__cxa_atexit@plt+0x4aaf0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 57914 <__cxa_atexit@plt+0x4aaf4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fbf68 <__cxa_atexit@plt+0x3ef148> │ │ │ │ + b 3dc1c0 <__cxa_atexit@plt+0x3cf3a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tstpeq fp, #72, 16 @ p-variant is OBSOLETE @ 0x480000 │ │ │ │ + tsteq fp, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 57940 <__cxa_atexit@plt+0x4ab20> │ │ │ │ ldr r7, [pc, #24] @ 5794c <__cxa_atexit@plt+0x4ab2c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbf70 <__cxa_atexit@plt+0x3ef150> │ │ │ │ - rscseq fp, sl, #72, 24 @ 0x4800 │ │ │ │ + b 3dc1c8 <__cxa_atexit@plt+0x3cf3a8> │ │ │ │ + rscseq sl, sl, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5799c <__cxa_atexit@plt+0x4ab7c> │ │ │ │ ldr r2, [pc, #56] @ 579a8 <__cxa_atexit@plt+0x4ab88> │ │ │ │ @@ -76511,15 +76511,15 @@ │ │ │ │ b 579b8 <__cxa_atexit@plt+0x4ab98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tstpeq fp, #156, 12 @ p-variant is OBSOLETE @ 0x9c00000 │ │ │ │ + tsteq fp, #172, 12 @ 0xac00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 57a94 <__cxa_atexit@plt+0x4ac74> │ │ │ │ @@ -76571,31 +76571,31 @@ │ │ │ │ str r7, [r3, #24] │ │ │ │ ldr r7, [sp, #24] │ │ │ │ str r7, [r3, #32] │ │ │ │ sub r7, r6, #67 @ 0x43 │ │ │ │ bx r0 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq fp, #52, 16 @ p-variant is OBSOLETE @ 0x340000 │ │ │ │ - tstpeq fp, #248, 14 @ p-variant is OBSOLETE @ 0x3e00000 │ │ │ │ - rscseq fp, sl, #240, 20 @ 0xf0000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq fp, #68, 16 @ 0x440000 │ │ │ │ + tsteq fp, #8, 16 @ 0x80000 │ │ │ │ + rscseq sl, sl, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 57ae0 <__cxa_atexit@plt+0x4acc0> │ │ │ │ ldr r2, [pc, #28] @ 57ae8 <__cxa_atexit@plt+0x4acc8> │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc0b8 <__cxa_atexit@plt+0x3ef298> │ │ │ │ + b 3dc310 <__cxa_atexit@plt+0x3cf4f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -76612,17 +76612,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #8] │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - tstpeq fp, #104, 10 @ p-variant is OBSOLETE @ 0x1a000000 │ │ │ │ + tsteq fp, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 57bac <__cxa_atexit@plt+0x4ad8c> │ │ │ │ ldr r2, [pc, #76] @ 57bb8 <__cxa_atexit@plt+0x4ad98> │ │ │ │ @@ -76636,31 +76636,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 57ba4 <__cxa_atexit@plt+0x4ad84> │ │ │ │ ldr r3, [pc, #44] @ 57bc0 <__cxa_atexit@plt+0x4ada0> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tstpeq fp, #160, 8 @ p-variant is OBSOLETE @ 0xa0000000 │ │ │ │ + tsteq fp, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 57be4 <__cxa_atexit@plt+0x4adc4> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -76672,16 +76672,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 57c38 <__cxa_atexit@plt+0x4ae18> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ - tstpeq fp, #116, 10 @ p-variant is OBSOLETE @ 0x1d000000 │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ + tsteq fp, #132, 10 @ 0x21000000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 57c9c <__cxa_atexit@plt+0x4ae7c> │ │ │ │ @@ -76696,31 +76696,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 57c94 <__cxa_atexit@plt+0x4ae74> │ │ │ │ ldr r3, [pc, #44] @ 57cb0 <__cxa_atexit@plt+0x4ae90> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tstpeq fp, #176, 6 @ p-variant is OBSOLETE @ 0xc0000002 │ │ │ │ + tsteq fp, #192, 6 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 57cd4 <__cxa_atexit@plt+0x4aeb4> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -76732,16 +76732,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 57d28 <__cxa_atexit@plt+0x4af08> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ - tstpeq fp, #132, 8 @ p-variant is OBSOLETE @ 0x84000000 │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ + tsteq fp, #148, 8 @ 0x94000000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 57d68 <__cxa_atexit@plt+0x4af48> │ │ │ │ ldr r2, [pc, #40] @ 57d70 <__cxa_atexit@plt+0x4af50> │ │ │ │ @@ -76749,54 +76749,54 @@ │ │ │ │ ldr r1, [pc, #36] @ 57d74 <__cxa_atexit@plt+0x4af54> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc050 <__cxa_atexit@plt+0x3ef230> │ │ │ │ + b 3dc2a8 <__cxa_atexit@plt+0x3cf488> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tstpeq fp, #196, 4 @ p-variant is OBSOLETE @ 0x4000000c │ │ │ │ + tsteq fp, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fc058 <__cxa_atexit@plt+0x3ef238> │ │ │ │ - rscseq fp, sl, #128, 16 @ 0x800000 │ │ │ │ + b 3dc2b0 <__cxa_atexit@plt+0x3cf490> │ │ │ │ + rscseq sl, sl, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 57dcc <__cxa_atexit@plt+0x4afac> │ │ │ │ ldr r3, [pc, #36] @ 57dd4 <__cxa_atexit@plt+0x4afb4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r3, [pc, #20] @ 57dd8 <__cxa_atexit@plt+0x4afb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 1bcfaec <__cxa_atexit@plt+0x1bc2ccc> │ │ │ │ + b 1eb78c0 <__cxa_atexit@plt+0x1eaaaa0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tstpeq fp, #104, 8 @ p-variant is OBSOLETE @ 0x68000000 │ │ │ │ - rscseq fp, sl, #36, 16 @ 0x240000 │ │ │ │ + tsteq fp, #120, 8 @ 0x78000000 │ │ │ │ + rscseq sl, sl, #36, 16 @ 0x240000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 57dfc <__cxa_atexit@plt+0x4afdc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 13840f8 <__cxa_atexit@plt+0x13772d8> │ │ │ │ + b 1a3ae58 <__cxa_atexit@plt+0x1a2e038> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq fp, sl, #236, 14 @ 0x3b00000 │ │ │ │ + rscseq sl, sl, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #84] @ 57e68 <__cxa_atexit@plt+0x4b048> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -76808,77 +76808,77 @@ │ │ │ │ ldr r3, [pc, #52] @ 57e70 <__cxa_atexit@plt+0x4b050> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 57e74 <__cxa_atexit@plt+0x4b054> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fc098 <__cxa_atexit@plt+0x3ef278> │ │ │ │ + b 3dc2f0 <__cxa_atexit@plt+0x3cf4d0> │ │ │ │ ldr r7, [pc, #16] @ 57e6c <__cxa_atexit@plt+0x4b04c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq fp, sl, #96, 8 @ 0x60000000 │ │ │ │ + rscseq sl, sl, #96, 8 @ 0x60000000 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tstpeq fp, #96, 6 @ p-variant is OBSOLETE @ 0x80000001 │ │ │ │ - rscseq fp, sl, #116, 14 @ 0x1d00000 │ │ │ │ + tsteq fp, #112, 6 @ 0xc0000001 │ │ │ │ + rscseq sl, sl, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 57eb0 <__cxa_atexit@plt+0x4b090> │ │ │ │ ldr r3, [pc, #48] @ 57ec8 <__cxa_atexit@plt+0x4b0a8> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 57ecc <__cxa_atexit@plt+0x4b0ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fc098 <__cxa_atexit@plt+0x3ef278> │ │ │ │ + b 3dc2f0 <__cxa_atexit@plt+0x3cf4d0> │ │ │ │ ldr r7, [pc, #12] @ 57ec4 <__cxa_atexit@plt+0x4b0a4> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, sl, #4, 8 @ 0x4000000 │ │ │ │ + rscseq sl, sl, #4, 8 @ 0x4000000 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tstpeq fp, #4, 6 @ p-variant is OBSOLETE @ 0x10000000 │ │ │ │ - rscseq fp, sl, #8, 14 @ 0x200000 │ │ │ │ + tsteq fp, #20, 6 @ 0x50000000 │ │ │ │ + rscseq sl, sl, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 57f00 <__cxa_atexit@plt+0x4b0e0> │ │ │ │ ldr r2, [pc, #28] @ 57f04 <__cxa_atexit@plt+0x4b0e4> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ add r9, r2, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fc0a0 <__cxa_atexit@plt+0x3ef280> │ │ │ │ + b 3dc2f8 <__cxa_atexit@plt+0x3cf4d8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq fp, sl, #32, 8 @ 0x20000000 │ │ │ │ - rscseq fp, sl, #184, 12 @ 0xb800000 │ │ │ │ + rscseq sl, sl, #32, 8 @ 0x20000000 │ │ │ │ + rscseq sl, sl, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 57f3c <__cxa_atexit@plt+0x4b11c> │ │ │ │ ldr r2, [pc, #32] @ 57f40 <__cxa_atexit@plt+0x4b120> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #20] @ 57f44 <__cxa_atexit@plt+0x4b124> │ │ │ │ add r2, pc, r2 │ │ │ │ add sl, r2, #2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc0a8 <__cxa_atexit@plt+0x3ef288> │ │ │ │ + b 3dc300 <__cxa_atexit@plt+0x3cf4e0> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq fp, sl, #24, 8 @ 0x18000000 │ │ │ │ - tstpeq fp, #32, 6 @ p-variant is OBSOLETE @ 0x80000000 │ │ │ │ - rscseq fp, sl, #96, 12 @ 0x6000000 │ │ │ │ + rscseq sl, sl, #24, 8 @ 0x18000000 │ │ │ │ + tsteq fp, #48, 6 @ 0xc0000000 │ │ │ │ + rscseq sl, sl, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 57f94 <__cxa_atexit@plt+0x4b174> │ │ │ │ @@ -76888,22 +76888,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ stmib r3, {r2, r9} │ │ │ │ ldr r8, [pc, #28] @ 57fa8 <__cxa_atexit@plt+0x4b188> │ │ │ │ sub sl, r6, #2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc0c0 <__cxa_atexit@plt+0x3ef2a0> │ │ │ │ + b 3dc318 <__cxa_atexit@plt+0x3cf4f8> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffb3c │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tstpeq fp, #208, 4 @ p-variant is OBSOLETE │ │ │ │ - rscseq fp, sl, #228, 10 @ 0x39000000 │ │ │ │ + tsteq fp, #224, 4 │ │ │ │ + rscseq sl, sl, #228, 10 @ 0x39000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 58090 <__cxa_atexit@plt+0x4b270> │ │ │ │ @@ -76925,15 +76925,15 @@ │ │ │ │ str r2, [r5, #-4] │ │ │ │ beq 58078 <__cxa_atexit@plt+0x4b258> │ │ │ │ ldr r5, [pc, #172] @ 580c4 <__cxa_atexit@plt+0x4b2a4> │ │ │ │ mov r8, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc0c8 <__cxa_atexit@plt+0x3ef2a8> │ │ │ │ + b 3dc320 <__cxa_atexit@plt+0x3cf500> │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 5809c <__cxa_atexit@plt+0x4b27c> │ │ │ │ ldr r3, [pc, #120] @ 580b4 <__cxa_atexit@plt+0x4b294> │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r0, [pc, #116] @ 580b8 <__cxa_atexit@plt+0x4b298> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -76945,61 +76945,61 @@ │ │ │ │ beq 58084 <__cxa_atexit@plt+0x4b264> │ │ │ │ ldr r5, [pc, #88] @ 580bc <__cxa_atexit@plt+0x4b29c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ - tsteq fp, #208, 30 @ 0x340 │ │ │ │ + tsteq fp, #224, 30 @ 0x380 │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - rscseq fp, sl, #200, 8 @ 0xc8000000 │ │ │ │ + rscseq sl, sl, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 58108 <__cxa_atexit@plt+0x4b2e8> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 58100 <__cxa_atexit@plt+0x4b2e0> │ │ │ │ ldr r3, [pc, #24] @ 5810c <__cxa_atexit@plt+0x4b2ec> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0c8 <__cxa_atexit@plt+0x3ef2a8> │ │ │ │ + b 3dc320 <__cxa_atexit@plt+0x3cf500> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq fp, sl, #128, 8 @ 0x80000000 │ │ │ │ + rscseq sl, sl, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 58130 <__cxa_atexit@plt+0x4b310> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0c8 <__cxa_atexit@plt+0x3ef2a8> │ │ │ │ + b 3dc320 <__cxa_atexit@plt+0x3cf500> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r1, r6 │ │ │ │ @@ -77048,38 +77048,38 @@ │ │ │ │ beq 58214 <__cxa_atexit@plt+0x4b3f4> │ │ │ │ ldr r5, [pc, #92] @ 5825c <__cxa_atexit@plt+0x4b43c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #56] @ 58260 <__cxa_atexit@plt+0x4b440> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ @ instruction: 0xfffffad8 │ │ │ │ - tsteq fp, #52, 28 @ 0x340 │ │ │ │ + tsteq fp, #68, 28 @ 0x440 │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ - tsteq fp, #160, 28 @ 0xa00 │ │ │ │ - tstpeq fp, #160 @ p-variant is OBSOLETE @ 0xa0 │ │ │ │ + tsteq fp, #176, 28 @ 0xb00 │ │ │ │ + tsteq fp, #176 @ 0xb0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 582c8 <__cxa_atexit@plt+0x4b4a8> │ │ │ │ @@ -77096,18 +77096,18 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #8] │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ - tsteq fp, #144, 26 @ 0x2400 │ │ │ │ - tsteq fp, #148, 30 @ 0x250 │ │ │ │ + tsteq fp, #160, 26 @ 0x2800 │ │ │ │ + tsteq fp, #164, 30 @ 0x290 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -77115,25 +77115,25 @@ │ │ │ │ ldr r3, [pc, #48] @ 58338 <__cxa_atexit@plt+0x4b518> │ │ │ │ ldr r2, [pc, #48] @ 5833c <__cxa_atexit@plt+0x4b51c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r7, {r3, r8} │ │ │ │ sub r7, r6, #3 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ ldr r7, [pc, #24] @ 58340 <__cxa_atexit@plt+0x4b520> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ - rscseq fp, sl, #128, 4 │ │ │ │ - rscseq fp, sl, #252, 4 @ 0xc000000f │ │ │ │ - rscseq fp, sl, #220, 4 @ 0xc000000d │ │ │ │ + rscseq sl, sl, #128, 4 │ │ │ │ + rscseq sl, sl, #252, 4 @ 0xc000000f │ │ │ │ + rscseq sl, sl, #220, 4 @ 0xc000000d │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -77141,24 +77141,24 @@ │ │ │ │ ldr r3, [pc, #48] @ 583a0 <__cxa_atexit@plt+0x4b580> │ │ │ │ ldr r2, [pc, #48] @ 583a4 <__cxa_atexit@plt+0x4b584> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r7, {r3, r8} │ │ │ │ sub r7, r6, #3 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ ldr r7, [pc, #24] @ 583a8 <__cxa_atexit@plt+0x4b588> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa24 │ │ │ │ - rscseq fp, sl, #24, 4 @ 0x80000001 │ │ │ │ - rscseq fp, sl, #148, 4 @ 0x40000009 │ │ │ │ + rscseq sl, sl, #24, 4 @ 0x80000001 │ │ │ │ + rscseq sl, sl, #148, 4 @ 0x40000009 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 5840c <__cxa_atexit@plt+0x4b5ec> │ │ │ │ @@ -77174,45 +77174,45 @@ │ │ │ │ str r5, [r3, #4]! │ │ │ │ mov r9, r3 │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r5, [pc, #56] @ 58438 <__cxa_atexit@plt+0x4b618> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 3fc0d0 <__cxa_atexit@plt+0x3ef2b0> │ │ │ │ + b 3dc328 <__cxa_atexit@plt+0x3cf508> │ │ │ │ mov r6, r3 │ │ │ │ b 5841c <__cxa_atexit@plt+0x4b5fc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 5842c <__cxa_atexit@plt+0x4b60c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, sl, #28, 4 @ 0xc0000001 │ │ │ │ + rscseq sl, sl, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ + tsteq fp, #136, 28 @ 0x880 │ │ │ │ tsteq fp, #120, 28 @ 0x780 │ │ │ │ - tsteq fp, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ - rscseq fp, sl, #228, 2 @ 0x39 │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ + rscseq sl, sl, #228, 2 @ 0x39 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 5847c <__cxa_atexit@plt+0x4b65c> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ - rscseq fp, sl, #208, 2 @ 0x34 │ │ │ │ - rscseq fp, sl, #184, 2 @ 0x2e │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ + rscseq sl, sl, #208, 2 @ 0x34 │ │ │ │ + rscseq sl, sl, #184, 2 @ 0x2e │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 584e4 <__cxa_atexit@plt+0x4b6c4> │ │ │ │ @@ -77228,34 +77228,34 @@ │ │ │ │ str r5, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ ldr r5, [pc, #60] @ 58510 <__cxa_atexit@plt+0x4b6f0> │ │ │ │ mov r9, r3 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 3fc0d0 <__cxa_atexit@plt+0x3ef2b0> │ │ │ │ + b 3dc328 <__cxa_atexit@plt+0x3cf508> │ │ │ │ mov r6, r3 │ │ │ │ b 584f4 <__cxa_atexit@plt+0x4b6d4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 58504 <__cxa_atexit@plt+0x4b6e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, sl, #88, 2 │ │ │ │ + rscseq sl, sl, #88, 2 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ + tsteq fp, #176, 26 @ 0x2c00 │ │ │ │ tsteq fp, #160, 26 @ 0x2800 │ │ │ │ - tsteq fp, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ - rscseq fp, sl, #12, 2 │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ + rscseq sl, sl, #12, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -77263,24 +77263,24 @@ │ │ │ │ ldr r3, [pc, #48] @ 58588 <__cxa_atexit@plt+0x4b768> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ ldr r3, [pc, #36] @ 5858c <__cxa_atexit@plt+0x4b76c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fc0d0 <__cxa_atexit@plt+0x3ef2b0> │ │ │ │ + b 3dc328 <__cxa_atexit@plt+0x3cf508> │ │ │ │ ldr r7, [pc, #24] @ 58590 <__cxa_atexit@plt+0x4b770> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #12, 26 @ 0x300 │ │ │ │ - tsteq fp, #0, 26 │ │ │ │ - rscseq fp, sl, #224 @ 0xe0 │ │ │ │ + tsteq fp, #28, 26 @ 0x700 │ │ │ │ + tsteq fp, #16, 26 @ 0x400 │ │ │ │ + rscseq sl, sl, #224 @ 0xe0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 585e0 <__cxa_atexit@plt+0x4b7c0> │ │ │ │ ldr r3, [pc, #60] @ 585f0 <__cxa_atexit@plt+0x4b7d0> │ │ │ │ @@ -77297,15 +77297,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 585f4 <__cxa_atexit@plt+0x4b7d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq fp, sl, #144 @ 0x90 │ │ │ │ + rscseq sl, sl, #144 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -77329,15 +77329,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 58674 <__cxa_atexit@plt+0x4b854> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq fp, sl, #20 │ │ │ │ + rscseq sl, sl, #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -77361,15 +77361,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 586f4 <__cxa_atexit@plt+0x4b8d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - rscseq sl, sl, #148, 30 @ 0x250 │ │ │ │ + rscseq r9, sl, #148, 30 @ 0x250 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -77382,17 +77382,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 5874c <__cxa_atexit@plt+0x4b92c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #44, 22 @ 0xb000 │ │ │ │ - rscseq sl, sl, #72, 30 @ 0x120 │ │ │ │ - sbcseq sl, sp, #5120 @ 0x1400 │ │ │ │ + tsteq fp, #60, 22 @ 0xf000 │ │ │ │ + rscseq r9, sl, #72, 30 @ 0x120 │ │ │ │ + sbcseq sl, sp, #1130496 @ 0x114000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -77410,27 +77410,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 12df48 <__cxa_atexit@plt+0x121128> │ │ │ │ ldr r7, [pc, #12] @ 587b8 <__cxa_atexit@plt+0x4b998> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq sl, sl, #20, 30 @ 0x50 │ │ │ │ - rscseq sl, sl, #244, 28 @ 0xf40 │ │ │ │ + rscseq r9, sl, #20, 30 @ 0x50 │ │ │ │ + rscseq r9, sl, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 587dc <__cxa_atexit@plt+0x4b9bc> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b feccc <__cxa_atexit@plt+0xf1eac> │ │ │ │ - rscseq sl, sl, #208, 28 @ 0xd00 │ │ │ │ + rscseq r9, sl, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 58818 <__cxa_atexit@plt+0x4b9f8> │ │ │ │ ldr r2, [pc, #28] @ 58828 <__cxa_atexit@plt+0x4ba08> │ │ │ │ @@ -77439,15 +77439,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 12df48 <__cxa_atexit@plt+0x121128> │ │ │ │ ldr r7, [pc, #12] @ 5882c <__cxa_atexit@plt+0x4ba0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq sl, sl, #160, 28 @ 0xa00 │ │ │ │ + rscseq r9, sl, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5885c <__cxa_atexit@plt+0x4ba3c> │ │ │ │ ldr r5, [pc, #28] @ 5886c <__cxa_atexit@plt+0x4ba4c> │ │ │ │ @@ -77456,16 +77456,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b f0548 <__cxa_atexit@plt+0xe3728> │ │ │ │ ldr r7, [pc, #12] @ 58870 <__cxa_atexit@plt+0x4ba50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq sl, sl, #116, 28 @ 0x740 │ │ │ │ - rscseq sl, sl, #72, 28 @ 0x480 │ │ │ │ + rscseq r9, sl, #116, 28 @ 0x740 │ │ │ │ + rscseq r9, sl, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 588b0 <__cxa_atexit@plt+0x4ba90> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -77482,18 +77482,18 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 588d8 <__cxa_atexit@plt+0x4bab8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, sl, #240, 26 @ 0x3c00 │ │ │ │ - tsteq fp, #128, 14 @ 0x2000000 │ │ │ │ + rscseq r9, sl, #240, 26 @ 0x3c00 │ │ │ │ + tsteq fp, #144, 14 @ 0x2400000 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq sl, sl, #236, 26 @ 0x3b00 │ │ │ │ + rscseq r9, sl, #236, 26 @ 0x3b00 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 58914 <__cxa_atexit@plt+0x4baf4> │ │ │ │ ldr r5, [pc, #28] @ 58924 <__cxa_atexit@plt+0x4bb04> │ │ │ │ @@ -77502,31 +77502,31 @@ │ │ │ │ mov r5, r3 │ │ │ │ b f0548 <__cxa_atexit@plt+0xe3728> │ │ │ │ ldr r7, [pc, #12] @ 58928 <__cxa_atexit@plt+0x4bb08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - rscseq sl, sl, #188, 26 @ 0x2f00 │ │ │ │ - rscseq sl, sl, #192, 26 @ 0x3000 │ │ │ │ + rscseq r9, sl, #188, 26 @ 0x2f00 │ │ │ │ + rscseq r9, sl, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 58960 <__cxa_atexit@plt+0x4bb40> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 58968 <__cxa_atexit@plt+0x4bb48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b effc0 <__cxa_atexit@plt+0xe31a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #200, 12 @ 0xc800000 │ │ │ │ + tsteq fp, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 58994 <__cxa_atexit@plt+0x4bb74> │ │ │ │ ldr r3, [pc, #24] @ 589a4 <__cxa_atexit@plt+0x4bb84> │ │ │ │ @@ -77534,16 +77534,16 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b f0548 <__cxa_atexit@plt+0xe3728> │ │ │ │ ldr r7, [pc, #12] @ 589a8 <__cxa_atexit@plt+0x4bb88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq sl, sl, #140, 26 @ 0x2300 │ │ │ │ - rscseq sl, sl, #96, 26 @ 0x1800 │ │ │ │ + rscseq r9, sl, #140, 26 @ 0x2300 │ │ │ │ + rscseq r9, sl, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 589dc <__cxa_atexit@plt+0x4bbbc> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [pc, #32] @ 589f0 <__cxa_atexit@plt+0x4bbd0> │ │ │ │ @@ -77551,17 +77551,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 12df48 <__cxa_atexit@plt+0x121128> │ │ │ │ ldr r8, [pc, #8] @ 589ec <__cxa_atexit@plt+0x4bbcc> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b ee264 <__cxa_atexit@plt+0xe1444> │ │ │ │ - tsteq fp, #132, 16 @ 0x840000 │ │ │ │ + tsteq fp, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq sl, sl, #4, 26 @ 0x100 │ │ │ │ + rscseq r9, sl, #4, 26 @ 0x100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 58a20 <__cxa_atexit@plt+0x4bc00> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -77590,21 +77590,21 @@ │ │ │ │ add sl, r3, #1 │ │ │ │ b eef28 <__cxa_atexit@plt+0xe2108> │ │ │ │ ldr r3, [pc, #16] @ 58a8c <__cxa_atexit@plt+0x4bc6c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - tsteq fp, #48, 16 @ 0x300000 │ │ │ │ - tsteq fp, #36, 16 @ 0x240000 │ │ │ │ - tsteq fp, #184, 10 @ 0x2e000000 │ │ │ │ - rscseq sl, sl, #88, 24 @ 0x5800 │ │ │ │ + tsteq fp, #64, 16 @ 0x400000 │ │ │ │ + tsteq fp, #52, 16 @ 0x340000 │ │ │ │ + tsteq fp, #200, 10 @ 0x32000000 │ │ │ │ + rscseq r9, sl, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 58b04 <__cxa_atexit@plt+0x4bce4> │ │ │ │ @@ -77626,21 +77626,21 @@ │ │ │ │ add sl, r3, #1 │ │ │ │ b eef28 <__cxa_atexit@plt+0xe2108> │ │ │ │ ldr r3, [pc, #32] @ 58b2c <__cxa_atexit@plt+0x4bd0c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - tsteq fp, #160, 14 @ 0x2800000 │ │ │ │ - tsteq fp, #148, 14 @ 0x2500000 │ │ │ │ - tsteq fp, #40, 10 @ 0xa000000 │ │ │ │ + tsteq fp, #176, 14 @ 0x2c00000 │ │ │ │ + tsteq fp, #164, 14 @ 0x2900000 │ │ │ │ + tsteq fp, #56, 10 @ 0xe000000 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - rscseq sl, sl, #240, 22 @ 0x3c000 │ │ │ │ + rscseq r9, sl, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 58b5c <__cxa_atexit@plt+0x4bd3c> │ │ │ │ ldr r3, [pc, #24] @ 58b6c <__cxa_atexit@plt+0x4bd4c> │ │ │ │ @@ -77648,15 +77648,15 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b f0548 <__cxa_atexit@plt+0xe3728> │ │ │ │ ldr r7, [pc, #12] @ 58b70 <__cxa_atexit@plt+0x4bd50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - rscseq sl, sl, #196, 22 @ 0x31000 │ │ │ │ + rscseq r9, sl, #196, 22 @ 0x31000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 58ba0 <__cxa_atexit@plt+0x4bd80> │ │ │ │ ldr r5, [pc, #28] @ 58bb0 <__cxa_atexit@plt+0x4bd90> │ │ │ │ @@ -77665,16 +77665,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b f0938 <__cxa_atexit@plt+0xe3b18> │ │ │ │ ldr r7, [pc, #12] @ 58bb4 <__cxa_atexit@plt+0x4bd94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq sl, sl, #152, 22 @ 0x26000 │ │ │ │ - rscseq sl, sl, #4, 22 @ 0x1000 │ │ │ │ + rscseq r9, sl, #152, 22 @ 0x26000 │ │ │ │ + rscseq r9, sl, #4, 22 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 58bf4 <__cxa_atexit@plt+0x4bdd4> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -77691,18 +77691,18 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 58c1c <__cxa_atexit@plt+0x4bdfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, sl, #172, 20 @ 0xac000 │ │ │ │ - tsteq fp, #60, 8 @ 0x3c000000 │ │ │ │ + rscseq r9, sl, #172, 20 @ 0xac000 │ │ │ │ + tsteq fp, #76, 8 @ 0x4c000000 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ - rscseq sl, sl, #16, 22 @ 0x4000 │ │ │ │ + rscseq r9, sl, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 58c58 <__cxa_atexit@plt+0x4be38> │ │ │ │ ldr r5, [pc, #28] @ 58c68 <__cxa_atexit@plt+0x4be48> │ │ │ │ @@ -77711,31 +77711,31 @@ │ │ │ │ mov r5, r3 │ │ │ │ b f0938 <__cxa_atexit@plt+0xe3b18> │ │ │ │ ldr r7, [pc, #12] @ 58c6c <__cxa_atexit@plt+0x4be4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - rscseq sl, sl, #224, 20 @ 0xe0000 │ │ │ │ - rscseq sl, sl, #124, 20 @ 0x7c000 │ │ │ │ + rscseq r9, sl, #224, 20 @ 0xe0000 │ │ │ │ + rscseq r9, sl, #124, 20 @ 0x7c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 58ca4 <__cxa_atexit@plt+0x4be84> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 58cac <__cxa_atexit@plt+0x4be8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b effc0 <__cxa_atexit@plt+0xe31a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #132, 6 @ 0x10000002 │ │ │ │ + tsteq fp, #148, 6 @ 0x50000002 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 58cf0 <__cxa_atexit@plt+0x4bed0> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -77749,17 +77749,17 @@ │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b ee264 <__cxa_atexit@plt+0xe1444> │ │ │ │ ldr r7, [pc, #12] @ 58d04 <__cxa_atexit@plt+0x4bee4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq sl, sl, #96, 20 @ 0x60000 │ │ │ │ - tsteq fp, #128, 10 @ 0x20000000 │ │ │ │ - rscseq sl, sl, #0, 20 │ │ │ │ + rscseq r9, sl, #96, 20 @ 0x60000 │ │ │ │ + tsteq fp, #144, 10 @ 0x24000000 │ │ │ │ + rscseq r9, sl, #0, 20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 58d3c <__cxa_atexit@plt+0x4bf1c> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [pc, #32] @ 58d50 <__cxa_atexit@plt+0x4bf30> │ │ │ │ @@ -77767,17 +77767,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 12df48 <__cxa_atexit@plt+0x121128> │ │ │ │ ldr r8, [pc, #8] @ 58d4c <__cxa_atexit@plt+0x4bf2c> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b ee264 <__cxa_atexit@plt+0xe1444> │ │ │ │ - tsteq fp, #36, 10 @ 0x9000000 │ │ │ │ + tsteq fp, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq sl, sl, #164, 18 @ 0x290000 │ │ │ │ + rscseq r9, sl, #164, 18 @ 0x290000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 58d80 <__cxa_atexit@plt+0x4bf60> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -77806,21 +77806,21 @@ │ │ │ │ add sl, r3, #1 │ │ │ │ b eef28 <__cxa_atexit@plt+0xe2108> │ │ │ │ ldr r3, [pc, #16] @ 58dec <__cxa_atexit@plt+0x4bfcc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tsteq fp, #208, 8 @ 0xd0000000 │ │ │ │ - tsteq fp, #196, 8 @ 0xc4000000 │ │ │ │ - tsteq fp, #88, 4 @ 0x80000005 │ │ │ │ - rscseq sl, sl, #248, 16 @ 0xf80000 │ │ │ │ + tsteq fp, #224, 8 @ 0xe0000000 │ │ │ │ + tsteq fp, #212, 8 @ 0xd4000000 │ │ │ │ + tsteq fp, #104, 4 @ 0x80000006 │ │ │ │ + rscseq r9, sl, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 58e64 <__cxa_atexit@plt+0x4c044> │ │ │ │ @@ -77842,53 +77842,53 @@ │ │ │ │ add sl, r3, #1 │ │ │ │ b eef28 <__cxa_atexit@plt+0xe2108> │ │ │ │ ldr r3, [pc, #32] @ 58e8c <__cxa_atexit@plt+0x4c06c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - tsteq fp, #64, 8 @ 0x40000000 │ │ │ │ - tsteq fp, #52, 8 @ 0x34000000 │ │ │ │ - tsteq fp, #200, 2 @ 0x32 │ │ │ │ + tsteq fp, #80, 8 @ 0x50000000 │ │ │ │ + tsteq fp, #68, 8 @ 0x44000000 │ │ │ │ + tsteq fp, #216, 2 @ 0x36 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 58ec4 <__cxa_atexit@plt+0x4c0a4> │ │ │ │ ldr r5, [pc, #36] @ 58ed4 <__cxa_atexit@plt+0x4c0b4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ ldr r8, [pc, #28] @ 58ed8 <__cxa_atexit@plt+0x4c0b8> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc0d8 <__cxa_atexit@plt+0x3ef2b8> │ │ │ │ + b 3dc330 <__cxa_atexit@plt+0x3cf510> │ │ │ │ ldr r7, [pc, #16] @ 58edc <__cxa_atexit@plt+0x4c0bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq fp, #172, 6 @ 0xb0000002 │ │ │ │ - rscseq sl, sl, #168, 16 @ 0xa80000 │ │ │ │ - rscseq sl, sl, #116, 16 @ 0x740000 │ │ │ │ + tsteq fp, #188, 6 @ 0xf0000002 │ │ │ │ + rscseq r9, sl, #168, 16 @ 0xa80000 │ │ │ │ + rscseq r9, sl, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 58f0c <__cxa_atexit@plt+0x4c0ec> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 58f04 <__cxa_atexit@plt+0x4c0e4> │ │ │ │ b 58f1c <__cxa_atexit@plt+0x4c0fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq sl, sl, #68, 16 @ 0x440000 │ │ │ │ + rscseq r9, sl, #68, 16 @ 0x440000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 58f54 <__cxa_atexit@plt+0x4c134> │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -77923,42 +77923,42 @@ │ │ │ │ ldr r5, [pc, #32] @ 58fc8 <__cxa_atexit@plt+0x4c1a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #204 @ 0xcc │ │ │ │ + tsteq fp, #220 @ 0xdc │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - rscseq sl, sl, #180, 14 @ 0x2d00000 │ │ │ │ - tsteq fp, #140 @ 0x8c │ │ │ │ - rscseq sl, sl, #40, 16 @ 0x280000 │ │ │ │ - rscseq sl, sl, #20, 16 @ 0x140000 │ │ │ │ - tsteq fp, #212, 4 @ 0x4000000d │ │ │ │ - rscseq sl, sl, #148, 14 @ 0x2500000 │ │ │ │ + rscseq r9, sl, #180, 14 @ 0x2d00000 │ │ │ │ + tsteq fp, #156 @ 0x9c │ │ │ │ + rscseq r9, sl, #40, 16 @ 0x280000 │ │ │ │ + rscseq r9, sl, #20, 16 @ 0x140000 │ │ │ │ + tsteq fp, #228, 4 @ 0x4000000e │ │ │ │ + rscseq r9, sl, #148, 14 @ 0x2500000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 59010 <__cxa_atexit@plt+0x4c1f0> │ │ │ │ ldr r5, [pc, #36] @ 59020 <__cxa_atexit@plt+0x4c200> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ ldr r8, [pc, #28] @ 59024 <__cxa_atexit@plt+0x4c204> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc0d8 <__cxa_atexit@plt+0x3ef2b8> │ │ │ │ + b 3dc330 <__cxa_atexit@plt+0x3cf510> │ │ │ │ ldr r7, [pc, #16] @ 59028 <__cxa_atexit@plt+0x4c208> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - tsteq fp, #96, 4 │ │ │ │ - rscseq sl, sl, #92, 14 @ 0x1700000 │ │ │ │ + tsteq fp, #112, 4 │ │ │ │ + rscseq r9, sl, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 59094 <__cxa_atexit@plt+0x4c274> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -77984,17 +77984,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 590b8 <__cxa_atexit@plt+0x4c298> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #200, 30 @ 0x320 │ │ │ │ + tsteq fp, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r4, ror #12 │ │ │ │ - rscseq sl, sl, #228, 12 @ 0xe400000 │ │ │ │ + rscseq r9, sl, #228, 12 @ 0xe400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 59124 <__cxa_atexit@plt+0x4c304> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -78020,17 +78020,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 59148 <__cxa_atexit@plt+0x4c328> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #56, 30 @ 0xe0 │ │ │ │ + tsteq fp, #72, 30 @ 0x120 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - rscseq sl, sl, #84, 12 @ 0x5400000 │ │ │ │ + rscseq r9, sl, #84, 12 @ 0x5400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r8, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 59214 <__cxa_atexit@plt+0x4c3f4> │ │ │ │ ldr lr, [pc, #200] @ 59234 <__cxa_atexit@plt+0x4c414> │ │ │ │ @@ -78072,29 +78072,29 @@ │ │ │ │ ldr r2, [pc, #76] @ 59248 <__cxa_atexit@plt+0x4c428> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r6, #8] │ │ │ │ add r0, r6, #16 │ │ │ │ str r3, [r6, #12] │ │ │ │ stm r0, {r1, r2, r6} │ │ │ │ mov r6, lr │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, r8 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #28 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq fp, #160, 28 @ 0xa00 │ │ │ │ + tsteq fp, #176, 28 @ 0xb00 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - tsteq fp, #176 @ 0xb0 │ │ │ │ + tsteq fp, #192 @ 0xc0 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - tsteq fp, #128 @ 0x80 │ │ │ │ + tsteq fp, #144 @ 0x90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ add r6, r6, #28 │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -78126,19 +78126,19 @@ │ │ │ │ stm r2, {r1, r7, lr} │ │ │ │ sub r7, r6, #3 │ │ │ │ str r8, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - tsteq fp, #240, 30 @ 0x3c0 │ │ │ │ + tsteq fp, #0 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ - tsteq fp, #192, 30 @ 0x300 │ │ │ │ + tsteq fp, #208, 30 @ 0x340 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5935c <__cxa_atexit@plt+0x4c53c> │ │ │ │ @@ -78152,30 +78152,30 @@ │ │ │ │ str r1, [r3, #-12] │ │ │ │ stmdb r3, {r0, r8} │ │ │ │ beq 59354 <__cxa_atexit@plt+0x4c534> │ │ │ │ ldr r3, [pc, #36] @ 5936c <__cxa_atexit@plt+0x4c54c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 59390 <__cxa_atexit@plt+0x4c570> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 593f4 <__cxa_atexit@plt+0x4c5d4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -78201,18 +78201,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq fp, #60, 24 @ 0x3c00 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq fp, #76, 24 @ 0x4c00 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - tsteq fp, #168, 24 @ 0xa800 │ │ │ │ + tsteq fp, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5948c <__cxa_atexit@plt+0x4c66c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -78238,17 +78238,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 594b0 <__cxa_atexit@plt+0x4c690> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #208, 22 @ 0x34000 │ │ │ │ + tsteq fp, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ - rscseq sl, sl, #236, 4 @ 0xc000000e │ │ │ │ + rscseq r9, sl, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5951c <__cxa_atexit@plt+0x4c6fc> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -78274,17 +78274,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 59540 <__cxa_atexit@plt+0x4c720> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #64, 22 @ 0x10000 │ │ │ │ + tsteq fp, #80, 22 @ 0x14000 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rscseq sl, sl, #92, 4 @ 0xc0000005 │ │ │ │ + rscseq r9, sl, #92, 4 @ 0xc0000005 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 595ac <__cxa_atexit@plt+0x4c78c> │ │ │ │ @@ -78302,24 +78302,24 @@ │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq fp, #252, 20 @ 0xfc000 │ │ │ │ + tsteq fp, #12, 22 @ 0x3000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 59648 <__cxa_atexit@plt+0x4c828> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -78341,25 +78341,25 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - tsteq fp, #8, 20 @ 0x8000 │ │ │ │ - tsteq fp, #244, 18 @ 0x3d0000 │ │ │ │ + tsteq fp, #24, 20 @ 0x18000 │ │ │ │ + tsteq fp, #4, 20 @ 0x4000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 596b4 <__cxa_atexit@plt+0x4c894> │ │ │ │ @@ -78375,15 +78375,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 596cc <__cxa_atexit@plt+0x4c8ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq sl, sl, #204 @ 0xcc │ │ │ │ + rscseq r9, sl, #204 @ 0xcc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ ldmib r5, {r1, r3} │ │ │ │ cmp r2, #2 │ │ │ │ beq 59714 <__cxa_atexit@plt+0x4c8f4> │ │ │ │ cmp r2, #3 │ │ │ │ @@ -78392,15 +78392,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ cmp r2, #3 │ │ │ │ bne 597c0 <__cxa_atexit@plt+0x4c9a0> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #32 │ │ │ │ cmp r0, r2 │ │ │ │ bcc 59804 <__cxa_atexit@plt+0x4c9e4> │ │ │ │ ldr lr, [pc, #240] @ 5981c <__cxa_atexit@plt+0x4c9fc> │ │ │ │ ldr r0, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -78456,24 +78456,24 @@ │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r2, #1 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #28 │ │ │ │ b 59808 <__cxa_atexit@plt+0x4c9e8> │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - tsteq fp, #172, 20 @ 0xac000 │ │ │ │ + tsteq fp, #188, 20 @ 0xbc000 │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ - tsteq fp, #232, 20 @ 0xe8000 │ │ │ │ - tsteq fp, #28, 20 @ 0x1c000 │ │ │ │ + tsteq fp, #248, 20 @ 0xf8000 │ │ │ │ + tsteq fp, #44, 20 @ 0x2c000 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - tsteq fp, #164, 20 @ 0xa4000 │ │ │ │ + tsteq fp, #180, 20 @ 0xb4000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 598a0 <__cxa_atexit@plt+0x4ca80> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -78499,17 +78499,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 598c4 <__cxa_atexit@plt+0x4caa4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #188, 14 @ 0x2f00000 │ │ │ │ + tsteq fp, #204, 14 @ 0x3300000 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - rscseq r9, sl, #216, 28 @ 0xd80 │ │ │ │ + rscseq r8, sl, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 59930 <__cxa_atexit@plt+0x4cb10> │ │ │ │ @@ -78527,24 +78527,24 @@ │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq fp, #120, 14 @ 0x1e00000 │ │ │ │ + tsteq fp, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 599cc <__cxa_atexit@plt+0x4cbac> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -78566,25 +78566,25 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - tsteq fp, #132, 12 @ 0x8400000 │ │ │ │ - tsteq fp, #112, 12 @ 0x7000000 │ │ │ │ + tsteq fp, #148, 12 @ 0x9400000 │ │ │ │ + tsteq fp, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -78605,16 +78605,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 59a68 <__cxa_atexit@plt+0x4cc48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq fp, #96, 16 @ 0x600000 │ │ │ │ - rscseq r9, sl, #60, 26 @ 0xf00 │ │ │ │ + tsteq fp, #112, 16 @ 0x700000 │ │ │ │ + rscseq r8, sl, #60, 26 @ 0xf00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 59ad4 <__cxa_atexit@plt+0x4ccb4> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -78640,17 +78640,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 59af8 <__cxa_atexit@plt+0x4ccd8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #136, 10 @ 0x22000000 │ │ │ │ + tsteq fp, #152, 10 @ 0x26000000 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ - rscseq r9, sl, #164, 24 @ 0xa400 │ │ │ │ + rscseq r8, sl, #164, 24 @ 0xa400 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -78675,16 +78675,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 59b80 <__cxa_atexit@plt+0x4cd60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq fp, #180, 12 @ 0xb400000 │ │ │ │ - rscseq r9, sl, #40, 24 @ 0x2800 │ │ │ │ + tsteq fp, #196, 12 @ 0xc400000 │ │ │ │ + rscseq r8, sl, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -78697,32 +78697,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 59bd8 <__cxa_atexit@plt+0x4cdb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #56, 12 @ 0x3800000 │ │ │ │ - rscseq r9, sl, #208, 22 @ 0x34000 │ │ │ │ + tsteq fp, #72, 12 @ 0x4800000 │ │ │ │ + rscseq r8, sl, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 59c10 <__cxa_atexit@plt+0x4cdf0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 59c18 <__cxa_atexit@plt+0x4cdf8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #24, 8 @ 0x18000000 │ │ │ │ + tsteq fp, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -78741,15 +78741,15 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq fp, #152, 10 @ 0x26000000 │ │ │ │ + tsteq fp, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -78785,16 +78785,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0xfffffa00 │ │ │ │ - rscseq r9, sl, #108, 20 @ 0x6c000 │ │ │ │ - rscseq r9, sl, #148, 20 @ 0x94000 │ │ │ │ + rscseq r8, sl, #108, 20 @ 0x6c000 │ │ │ │ + rscseq r8, sl, #148, 20 @ 0x94000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -78840,18 +78840,18 @@ │ │ │ │ ldr r7, [pc, #28] @ 59e18 <__cxa_atexit@plt+0x4cff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - tsteq fp, #92, 8 @ 0x5c000000 │ │ │ │ + tsteq fp, #108, 8 @ 0x6c000000 │ │ │ │ @ instruction: 0xfffff920 │ │ │ │ - rscseq r9, sl, #140, 18 @ 0x230000 │ │ │ │ - rscseq r9, sl, #184, 18 @ 0x2e0000 │ │ │ │ + rscseq r8, sl, #140, 18 @ 0x230000 │ │ │ │ + rscseq r8, sl, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 59d60 <__cxa_atexit@plt+0x4cf40> │ │ │ │ @@ -78890,32 +78890,32 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - tsteq fp, #92, 4 @ 0xc0000005 │ │ │ │ - rscseq r9, sl, #224, 16 @ 0xe00000 │ │ │ │ + tsteq fp, #108, 4 @ 0xc0000006 │ │ │ │ + rscseq r8, sl, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 59f14 <__cxa_atexit@plt+0x4d0f4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 59f1c <__cxa_atexit@plt+0x4d0fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #20, 2 │ │ │ │ + tsteq fp, #36, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -78934,15 +78934,15 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq fp, #148, 4 @ 0x40000009 │ │ │ │ + tsteq fp, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -78975,15 +78975,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 5a02c <__cxa_atexit@plt+0x4d20c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xfffff6f8 │ │ │ │ - rscseq r9, sl, #112, 14 @ 0x1c00000 │ │ │ │ + rscseq r8, sl, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -79015,32 +79015,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 5a0cc <__cxa_atexit@plt+0x4d2ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffff65c │ │ │ │ - rscseq r9, sl, #208, 12 @ 0xd000000 │ │ │ │ - rscseq r9, sl, #0, 14 │ │ │ │ + rscseq r8, sl, #208, 12 @ 0xd000000 │ │ │ │ + rscseq r8, sl, #0, 14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5a108 <__cxa_atexit@plt+0x4d2e8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 5a110 <__cxa_atexit@plt+0x4d2f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #32, 30 @ 0x80 │ │ │ │ + tsteq fp, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -79059,15 +79059,15 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq fp, #160 @ 0xa0 │ │ │ │ + tsteq fp, #176 @ 0xb0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5a210 <__cxa_atexit@plt+0x4d3f0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -79109,33 +79109,33 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 5a24c <__cxa_atexit@plt+0x4d42c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - tsteq fp, #92, 28 @ 0x5c0 │ │ │ │ + tsteq fp, #108, 28 @ 0x6c0 │ │ │ │ @ instruction: 0xfffff4e8 │ │ │ │ - rscseq r9, sl, #84, 10 @ 0x15000000 │ │ │ │ + rscseq r8, sl, #84, 10 @ 0x15000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5a284 <__cxa_atexit@plt+0x4d464> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 5a28c <__cxa_atexit@plt+0x4d46c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #164, 26 @ 0x2900 │ │ │ │ + tsteq fp, #180, 26 @ 0x2d00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -79154,15 +79154,15 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq fp, #36, 30 @ 0x90 │ │ │ │ + tsteq fp, #52, 30 @ 0xd0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -79195,15 +79195,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 5a39c <__cxa_atexit@plt+0x4d57c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xfffff388 │ │ │ │ - rscseq r9, sl, #0, 8 │ │ │ │ + rscseq r8, sl, #0, 8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -79238,15 +79238,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 5a448 <__cxa_atexit@plt+0x4d628> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffff2dc │ │ │ │ - rscseq r9, sl, #84, 6 @ 0x50000001 │ │ │ │ + rscseq r8, sl, #84, 6 @ 0x50000001 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -79269,15 +79269,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - rscseq r9, sl, #252, 4 @ 0xc000000f │ │ │ │ + rscseq r8, sl, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ mov sl, r9 │ │ │ │ @@ -79307,42 +79307,42 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r3, #2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - tsteq fp, #124, 26 @ 0x1f00 │ │ │ │ - rscseq r9, sl, #108, 4 @ 0xc0000006 │ │ │ │ - tsteq fp, #64, 26 @ 0x1000 │ │ │ │ + tsteq fp, #140, 26 @ 0x2300 │ │ │ │ + rscseq r8, sl, #108, 4 @ 0xc0000006 │ │ │ │ + tsteq fp, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 5a588 <__cxa_atexit@plt+0x4d768> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, sl, #56, 4 @ 0x80000003 │ │ │ │ + rscseq r8, sl, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5a5c0 <__cxa_atexit@plt+0x4d7a0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 5a5c8 <__cxa_atexit@plt+0x4d7a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #104, 20 @ 0x68000 │ │ │ │ + tsteq fp, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -79361,15 +79361,15 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq fp, #232, 22 @ 0x3a000 │ │ │ │ + tsteq fp, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -79402,15 +79402,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 5a6d8 <__cxa_atexit@plt+0x4d8b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xfffff04c │ │ │ │ - rscseq r9, sl, #196 @ 0xc4 │ │ │ │ + rscseq r8, sl, #196 @ 0xc4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 5a774 <__cxa_atexit@plt+0x4d954> │ │ │ │ @@ -79460,18 +79460,18 @@ │ │ │ │ add sl, r5, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffef94 │ │ │ │ - rscseq r9, sl, #128 @ 0x80 │ │ │ │ - rscseq r9, sl, #32 │ │ │ │ - rscseq r8, sl, #228, 30 @ 0x390 │ │ │ │ - rscseq r9, sl, #56 @ 0x38 │ │ │ │ + rscseq r8, sl, #128 @ 0x80 │ │ │ │ + rscseq r8, sl, #32 │ │ │ │ + rscseq r7, sl, #228, 30 @ 0x390 │ │ │ │ + rscseq r8, sl, #56 @ 0x38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r9, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5a814 <__cxa_atexit@plt+0x4d9f4> │ │ │ │ @@ -79487,15 +79487,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 5a82c <__cxa_atexit@plt+0x4da0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffeedc │ │ │ │ - rscseq r8, sl, #108, 30 @ 0x1b0 │ │ │ │ + rscseq r7, sl, #108, 30 @ 0x1b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -79526,17 +79526,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r3, #2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ - tsteq fp, #16, 20 @ 0x10000 │ │ │ │ - rscseq r8, sl, #0, 30 │ │ │ │ - tsteq fp, #212, 18 @ 0x350000 │ │ │ │ + tsteq fp, #32, 20 @ 0x20000 │ │ │ │ + rscseq r7, sl, #0, 30 │ │ │ │ + tsteq fp, #228, 18 @ 0x390000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 5a6e8 <__cxa_atexit@plt+0x4d8c8> │ │ │ │ @@ -79569,15 +79569,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff858 │ │ │ │ @ instruction: 0xfffffa70 │ │ │ │ - rscseq r8, sl, #76, 28 @ 0x4c0 │ │ │ │ + rscseq r7, sl, #76, 28 @ 0x4c0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 5a03c <__cxa_atexit@plt+0x4d21c> │ │ │ │ @@ -79675,27 +79675,27 @@ │ │ │ │ bx r0 │ │ │ │ ldr r5, [sp] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffffac │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ @ instruction: 0xfffff3f0 │ │ │ │ @ instruction: 0xfffff404 │ │ │ │ - tsteq fp, #144, 12 @ 0x9000000 │ │ │ │ - rscseq r8, sl, #176, 24 @ 0xb000 │ │ │ │ - rscseq r8, sl, #236, 24 @ 0xec00 │ │ │ │ - rscseq r8, sl, #24, 26 @ 0x600 │ │ │ │ - tsteq fp, #104, 12 @ 0x6800000 │ │ │ │ + tsteq fp, #160, 12 @ 0xa000000 │ │ │ │ + rscseq r7, sl, #176, 24 @ 0xb000 │ │ │ │ + rscseq r7, sl, #236, 24 @ 0xec00 │ │ │ │ + rscseq r7, sl, #24, 26 @ 0x600 │ │ │ │ + tsteq fp, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5abb4 <__cxa_atexit@plt+0x4dd94> │ │ │ │ @@ -79715,17 +79715,17 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq r8, sl, #36, 24 @ 0x2400 │ │ │ │ - tsteq fp, #116, 10 @ 0x1d000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq r7, sl, #36, 24 @ 0x2400 │ │ │ │ + tsteq fp, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -79764,16 +79764,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 5ac80 <__cxa_atexit@plt+0x4de60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ @ instruction: 0xffffeaa8 │ │ │ │ - rscseq r8, sl, #28, 22 @ 0x7000 │ │ │ │ - rscseq r8, sl, #112, 22 @ 0x1c000 │ │ │ │ + rscseq r7, sl, #28, 22 @ 0x7000 │ │ │ │ + rscseq r7, sl, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 5abf0 <__cxa_atexit@plt+0x4ddd0> │ │ │ │ @@ -79799,15 +79799,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 5ad0c <__cxa_atexit@plt+0x4deec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe9fc │ │ │ │ - rscseq r8, sl, #140, 20 @ 0x8c000 │ │ │ │ + rscseq r7, sl, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5ad74 <__cxa_atexit@plt+0x4df54> │ │ │ │ @@ -79833,15 +79833,15 @@ │ │ │ │ b 5ad84 <__cxa_atexit@plt+0x4df64> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 5ad94 <__cxa_atexit@plt+0x4df74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, sl, #68, 20 @ 0x44000 │ │ │ │ + rscseq r7, sl, #68, 20 @ 0x44000 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -79860,49 +79860,49 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq r8, sl, #208, 18 @ 0x340000 │ │ │ │ - tsteq fp, #48, 6 @ 0xc0000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq r7, sl, #208, 18 @ 0x340000 │ │ │ │ + tsteq fp, #64, 6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5ae40 <__cxa_atexit@plt+0x4e020> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 5ae48 <__cxa_atexit@plt+0x4e028> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #232, 2 @ 0x3a │ │ │ │ + tsteq fp, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5ae80 <__cxa_atexit@plt+0x4e060> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 5ae88 <__cxa_atexit@plt+0x4e068> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #168, 2 @ 0x2a │ │ │ │ + tsteq fp, #184, 2 @ 0x2e │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5af58 <__cxa_atexit@plt+0x4e138> │ │ │ │ ldr r7, [pc, #212] @ 5af80 <__cxa_atexit@plt+0x4e160> │ │ │ │ @@ -79955,21 +79955,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq fp, #152, 6 @ 0x60000002 │ │ │ │ - rscseq r8, sl, #116, 16 @ 0x740000 │ │ │ │ + tsteq fp, #168, 6 @ 0xa0000002 │ │ │ │ + rscseq r7, sl, #116, 16 @ 0x740000 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - tsteq fp, #76, 6 @ 0x30000001 │ │ │ │ + tsteq fp, #92, 6 @ 0x70000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ and r0, r7, #3 │ │ │ │ @@ -80000,19 +80000,19 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ str r2, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - tsteq fp, #164, 4 @ 0x4000000a │ │ │ │ + tsteq fp, #180, 4 @ 0x4000000b │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - tsteq fp, #120, 4 @ 0x80000007 │ │ │ │ + tsteq fp, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5b0d8 <__cxa_atexit@plt+0x4e2b8> │ │ │ │ ldr r7, [pc, #156] @ 5b100 <__cxa_atexit@plt+0x4e2e0> │ │ │ │ @@ -80051,19 +80051,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq fp, #232, 2 @ 0x3a │ │ │ │ - rscseq r8, sl, #248, 12 @ 0xf800000 │ │ │ │ - tsteq fp, #184, 2 @ 0x2e │ │ │ │ + tsteq fp, #248, 2 @ 0x3e │ │ │ │ + rscseq r7, sl, #248, 12 @ 0xf800000 │ │ │ │ + tsteq fp, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ and r0, r7, #3 │ │ │ │ @@ -80085,17 +80085,17 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq fp, #52, 2 │ │ │ │ - tsteq fp, #20, 2 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq fp, #68, 2 │ │ │ │ + tsteq fp, #36, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5b1e8 <__cxa_atexit@plt+0x4e3c8> │ │ │ │ @@ -80109,24 +80109,24 @@ │ │ │ │ stmib r2, {r0, r8} │ │ │ │ ldr r0, [pc, #52] @ 5b208 <__cxa_atexit@plt+0x4e3e8> │ │ │ │ sub r2, r6, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #28 │ │ │ │ - tsteq fp, #168, 28 @ 0xa80 │ │ │ │ + tsteq fp, #44 @ 0x2c │ │ │ │ + tsteq fp, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 5b27c <__cxa_atexit@plt+0x4e45c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -80146,25 +80146,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 5b2a0 <__cxa_atexit@plt+0x4e480> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ + tsteq fp, #220, 26 @ 0x3700 │ │ │ │ tsteq fp, #204, 26 @ 0x3300 │ │ │ │ - tsteq fp, #188, 26 @ 0x2f00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -80184,59 +80184,59 @@ │ │ │ │ ldr r7, [pc, #24] @ 5b314 <__cxa_atexit@plt+0x4e4f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - tsteq fp, #176, 30 @ 0x2c0 │ │ │ │ - rscseq r8, sl, #236, 8 @ 0xec000000 │ │ │ │ + tsteq fp, #192, 30 @ 0x300 │ │ │ │ + rscseq r7, sl, #236, 8 @ 0xec000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5b35c <__cxa_atexit@plt+0x4e53c> │ │ │ │ ldr r3, [pc, #52] @ 5b36c <__cxa_atexit@plt+0x4e54c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 5b34c <__cxa_atexit@plt+0x4e52c> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 5b370 <__cxa_atexit@plt+0x4e550> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r8, sl, #140, 8 @ 0x8c000000 │ │ │ │ + rscseq r7, sl, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5b3b8 <__cxa_atexit@plt+0x4e598> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 5b3c0 <__cxa_atexit@plt+0x4e5a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 5ae98 <__cxa_atexit@plt+0x4e078> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #108, 24 @ 0x6c00 │ │ │ │ + tsteq fp, #124, 24 @ 0x7c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5b41c <__cxa_atexit@plt+0x4e5fc> │ │ │ │ @@ -80248,30 +80248,30 @@ │ │ │ │ tst r7, #3 │ │ │ │ stmdb r3, {r1, r8} │ │ │ │ beq 5b414 <__cxa_atexit@plt+0x4e5f4> │ │ │ │ ldr r3, [pc, #36] @ 5b42c <__cxa_atexit@plt+0x4e60c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 5b450 <__cxa_atexit@plt+0x4e630> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5b4b4 <__cxa_atexit@plt+0x4e694> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -80297,18 +80297,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq fp, #124, 22 @ 0x1f000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq fp, #140, 22 @ 0x23000 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - tsteq fp, #236, 22 @ 0x3b000 │ │ │ │ + tsteq fp, #252, 22 @ 0x3f000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -80327,16 +80327,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 5b550 <__cxa_atexit@plt+0x4e730> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - tsteq fp, #164, 24 @ 0xa400 │ │ │ │ - rscseq r8, sl, #184, 4 @ 0x8000000b │ │ │ │ + tsteq fp, #180, 24 @ 0xb400 │ │ │ │ + rscseq r7, sl, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5b5c0 <__cxa_atexit@plt+0x4e7a0> │ │ │ │ ldr lr, [pc, #88] @ 5b5c8 <__cxa_atexit@plt+0x4e7a8> │ │ │ │ ldr r8, [pc, #88] @ 5b5cc <__cxa_atexit@plt+0x4e7ac> │ │ │ │ @@ -80351,23 +80351,23 @@ │ │ │ │ str lr, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ beq 5b5b0 <__cxa_atexit@plt+0x4e790> │ │ │ │ mov r2, #4 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r2, #8 │ │ │ │ ldr r7, [r3, r2] │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq fp, #160, 20 @ 0xa0000 │ │ │ │ + tsteq fp, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #4 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #8 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -80389,30 +80389,30 @@ │ │ │ │ tst r7, #3 │ │ │ │ stmdb r3, {r0, r1, r8} │ │ │ │ beq 5b648 <__cxa_atexit@plt+0x4e828> │ │ │ │ ldr r3, [pc, #36] @ 5b660 <__cxa_atexit@plt+0x4e840> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 5b684 <__cxa_atexit@plt+0x4e864> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5b6ec <__cxa_atexit@plt+0x4e8cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -80439,18 +80439,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq fp, #68, 18 @ 0x110000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq fp, #84, 18 @ 0x150000 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - tsteq fp, #184, 18 @ 0x2e0000 │ │ │ │ + tsteq fp, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -80479,50 +80479,50 @@ │ │ │ │ ldr r7, [pc, #32] @ 5b7b8 <__cxa_atexit@plt+0x4e998> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - tsteq fp, #108, 20 @ 0x6c000 │ │ │ │ - tsteq fp, #24, 22 @ 0x6000 │ │ │ │ - tsteq fp, #20, 22 @ 0x5000 │ │ │ │ - rscseq r8, sl, #92 @ 0x5c │ │ │ │ + tsteq fp, #124, 20 @ 0x7c000 │ │ │ │ + tsteq fp, #40, 22 @ 0xa000 │ │ │ │ + tsteq fp, #36, 22 @ 0x9000 │ │ │ │ + rscseq r7, sl, #92 @ 0x5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5b7f0 <__cxa_atexit@plt+0x4e9d0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 5b7f8 <__cxa_atexit@plt+0x4e9d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #56, 16 @ 0x380000 │ │ │ │ + tsteq fp, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5b830 <__cxa_atexit@plt+0x4ea10> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 5b838 <__cxa_atexit@plt+0x4ea18> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #248, 14 @ 0x3e00000 │ │ │ │ + tsteq fp, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 5b904 <__cxa_atexit@plt+0x4eae4> │ │ │ │ ldr lr, [pc, #200] @ 5b924 <__cxa_atexit@plt+0x4eb04> │ │ │ │ @@ -80564,29 +80564,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 5b938 <__cxa_atexit@plt+0x4eb18> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ mov r6, lr │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - tsteq fp, #180, 14 @ 0x2d00000 │ │ │ │ + tsteq fp, #196, 14 @ 0x3100000 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq fp, #192, 18 @ 0x300000 │ │ │ │ + tsteq fp, #208, 18 @ 0x340000 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - tsteq fp, #144, 18 @ 0x240000 │ │ │ │ + tsteq fp, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ and r0, r7, #3 │ │ │ │ @@ -80618,19 +80618,19 @@ │ │ │ │ add r1, r3, #8 │ │ │ │ stm r1, {r2, r7, lr} │ │ │ │ sub r7, r6, #3 │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - tsteq fp, #0, 18 │ │ │ │ + tsteq fp, #16, 18 @ 0x40000 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - tsteq fp, #204, 16 @ 0xcc0000 │ │ │ │ + tsteq fp, #220, 16 @ 0xdc0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5ba44 <__cxa_atexit@plt+0x4ec24> │ │ │ │ @@ -80642,30 +80642,30 @@ │ │ │ │ tst r7, #3 │ │ │ │ stmdb r3, {r1, r8} │ │ │ │ beq 5ba3c <__cxa_atexit@plt+0x4ec1c> │ │ │ │ ldr r3, [pc, #36] @ 5ba54 <__cxa_atexit@plt+0x4ec34> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 5ba78 <__cxa_atexit@plt+0x4ec58> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5badc <__cxa_atexit@plt+0x4ecbc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -80691,18 +80691,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq fp, #84, 10 @ 0x15000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq fp, #100, 10 @ 0x19000000 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - tsteq fp, #196, 10 @ 0x31000000 │ │ │ │ + tsteq fp, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -80727,18 +80727,18 @@ │ │ │ │ ldr r7, [pc, #28] @ 5bb94 <__cxa_atexit@plt+0x4ed74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - tsteq fp, #60, 14 @ 0xf00000 │ │ │ │ - tsteq fp, #112, 12 @ 0x7000000 │ │ │ │ - rscseq r7, sl, #160, 24 @ 0xa000 │ │ │ │ - rscseq r7, sl, #128, 24 @ 0x8000 │ │ │ │ + tsteq fp, #76, 14 @ 0x1300000 │ │ │ │ + tsteq fp, #128, 12 @ 0x8000000 │ │ │ │ + rscseq r6, sl, #160, 24 @ 0xa000 │ │ │ │ + rscseq r6, sl, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5bc58 <__cxa_atexit@plt+0x4ee38> │ │ │ │ ldr r2, [pc, #164] @ 5bc60 <__cxa_atexit@plt+0x4ee40> │ │ │ │ @@ -80783,15 +80783,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - rscseq r7, sl, #176, 22 @ 0x2c000 │ │ │ │ + rscseq r6, sl, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #88] @ 5bce4 <__cxa_atexit@plt+0x4eec4> │ │ │ │ tst r7, #3 │ │ │ │ @@ -80815,15 +80815,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq r7, sl, #48, 22 @ 0xc000 │ │ │ │ + rscseq r6, sl, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #36] @ 5bd30 <__cxa_atexit@plt+0x4ef10> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -80833,15 +80833,15 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 5bd28 <__cxa_atexit@plt+0x4ef08> │ │ │ │ b 5bd40 <__cxa_atexit@plt+0x4ef20> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r7, sl, #232, 20 @ 0xe8000 │ │ │ │ + rscseq r6, sl, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #148] @ 5bde4 <__cxa_atexit@plt+0x4efc4> │ │ │ │ tst r3, #3 │ │ │ │ str r7, [r5] │ │ │ │ @@ -80880,15 +80880,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - rscseq r7, sl, #44, 20 @ 0x2c000 │ │ │ │ + rscseq r6, sl, #44, 20 @ 0x2c000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r2, #11] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r5, [r2, #7] │ │ │ │ @@ -80912,15 +80912,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq r7, sl, #172, 18 @ 0x2b0000 │ │ │ │ + rscseq r6, sl, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #40] @ 5beb0 <__cxa_atexit@plt+0x4f090> │ │ │ │ ldr r7, [r5, #32] │ │ │ │ and r3, r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -80929,15 +80929,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #32] │ │ │ │ beq 5bea8 <__cxa_atexit@plt+0x4f088> │ │ │ │ b 5bec0 <__cxa_atexit@plt+0x4f0a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r7, sl, #104, 18 @ 0x1a0000 │ │ │ │ + rscseq r6, sl, #104, 18 @ 0x1a0000 │ │ │ │ andeq r1, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne 5bf10 <__cxa_atexit@plt+0x4f0f0> │ │ │ │ @@ -80961,16 +80961,16 @@ │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq fp, #32, 2 │ │ │ │ - rscseq r7, sl, #228, 16 @ 0xe40000 │ │ │ │ + tsteq fp, #48, 2 │ │ │ │ + rscseq r6, sl, #228, 16 @ 0xe40000 │ │ │ │ andeq r1, r0, r8, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #40] @ 5bf78 <__cxa_atexit@plt+0x4f158> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r3, r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -80979,15 +80979,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #32] │ │ │ │ beq 5bf70 <__cxa_atexit@plt+0x4f150> │ │ │ │ b 5bf88 <__cxa_atexit@plt+0x4f168> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r7, sl, #160, 16 @ 0xa00000 │ │ │ │ + rscseq r6, sl, #160, 16 @ 0xa00000 │ │ │ │ andeq r1, r0, r8, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne 5bff8 <__cxa_atexit@plt+0x4f1d8> │ │ │ │ @@ -81022,17 +81022,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq fp, #56 @ 0x38 │ │ │ │ + tsteq fp, #72 @ 0x48 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - rscseq r7, sl, #236, 14 @ 0x3b00000 │ │ │ │ + rscseq r6, sl, #236, 14 @ 0x3b00000 │ │ │ │ andeq r1, r0, r8, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #96] @ 5c0a4 <__cxa_atexit@plt+0x4f284> │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #8]! │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -81055,16 +81055,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 5c0ac <__cxa_atexit@plt+0x4f28c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq fp, #160, 30 @ 0x280 │ │ │ │ - rscseq r7, sl, #108, 14 @ 0x1b00000 │ │ │ │ + tsteq fp, #176, 30 @ 0x2c0 │ │ │ │ + rscseq r6, sl, #108, 14 @ 0x1b00000 │ │ │ │ andeq r0, r0, r6, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ and r2, r7, #3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r3, r2 │ │ │ │ bne 5c0e8 <__cxa_atexit@plt+0x4f2c8> │ │ │ │ @@ -81075,28 +81075,28 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 7b08c <__cxa_atexit@plt+0x6e26c> │ │ │ │ ldr r7, [pc, #12] @ 5c0fc <__cxa_atexit@plt+0x4f2dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #72, 30 @ 0x120 │ │ │ │ + tsteq fp, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldreq r7, [r5, #4] │ │ │ │ ldrne r7, [pc, #12] @ 5c12c <__cxa_atexit@plt+0x4f30c> │ │ │ │ ldrne r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ addne r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #24, 30 @ 0x60 │ │ │ │ - rscseq r7, sl, #232, 12 @ 0xe800000 │ │ │ │ + tsteq fp, #40, 30 @ 0xa0 │ │ │ │ + rscseq r6, sl, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -81120,18 +81120,18 @@ │ │ │ │ ldr r7, [pc, #28] @ 5c1b8 <__cxa_atexit@plt+0x4f398> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ - tsteq fp, #20, 30 @ 0x50 │ │ │ │ - tsteq fp, #4, 2 │ │ │ │ - rscseq r7, sl, #140, 12 @ 0x8c00000 │ │ │ │ - rscseq r7, sl, #104, 12 @ 0x6800000 │ │ │ │ + tsteq fp, #36, 30 @ 0x90 │ │ │ │ + tsteq fp, #20, 2 │ │ │ │ + rscseq r6, sl, #140, 12 @ 0x8c00000 │ │ │ │ + rscseq r6, sl, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 5c260 <__cxa_atexit@plt+0x4f440> │ │ │ │ ldr r7, [pc, #196] @ 5c2a4 <__cxa_atexit@plt+0x4f484> │ │ │ │ @@ -81180,22 +81180,22 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff99c │ │ │ │ - tsteq fp, #116, 28 @ 0x740 │ │ │ │ - tsteq fp, #100 @ 0x64 │ │ │ │ - rscseq r7, sl, #172, 10 @ 0x2b000000 │ │ │ │ - rscseq r7, sl, #204, 10 @ 0x33000000 │ │ │ │ - tsteq fp, #116, 30 @ 0x1d0 │ │ │ │ + tsteq fp, #132, 28 @ 0x840 │ │ │ │ + tsteq fp, #116 @ 0x74 │ │ │ │ + rscseq r6, sl, #172, 10 @ 0x2b000000 │ │ │ │ + rscseq r6, sl, #204, 10 @ 0x33000000 │ │ │ │ + tsteq fp, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5c2f4 <__cxa_atexit@plt+0x4f4d4> │ │ │ │ @@ -81203,33 +81203,33 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq fp, #216, 28 @ 0xd80 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq fp, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c338 <__cxa_atexit@plt+0x4f518> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 5c340 <__cxa_atexit@plt+0x4f520> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #240, 24 @ 0xf000 │ │ │ │ - rscseq r7, sl, #240, 8 @ 0xf0000000 │ │ │ │ + tsteq fp, #0, 26 │ │ │ │ + rscseq r6, sl, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c390 <__cxa_atexit@plt+0x4f570> │ │ │ │ ldr r3, [pc, #48] @ 5c398 <__cxa_atexit@plt+0x4f578> │ │ │ │ @@ -81243,15 +81243,15 @@ │ │ │ │ b 5c3a8 <__cxa_atexit@plt+0x4f588> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq r7, sl, #156, 8 @ 0x9c000000 │ │ │ │ + rscseq r6, sl, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #108] @ 5c424 <__cxa_atexit@plt+0x4f604> │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -81268,28 +81268,28 @@ │ │ │ │ str r2, [r3] │ │ │ │ beq 5c404 <__cxa_atexit@plt+0x4f5e4> │ │ │ │ ldr r3, [pc, #60] @ 5c430 <__cxa_atexit@plt+0x4f610> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 3fc018 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + b 3dc270 <__cxa_atexit@plt+0x3cf450> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 5c42c <__cxa_atexit@plt+0x4f60c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq fp, #32, 24 @ 0x2000 │ │ │ │ + tsteq fp, #48, 24 @ 0x3000 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - rscseq r7, sl, #4, 8 @ 0x4000000 │ │ │ │ + rscseq r6, sl, #4, 8 @ 0x4000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 5c47c <__cxa_atexit@plt+0x4f65c> │ │ │ │ ldr r3, [pc, #68] @ 5c498 <__cxa_atexit@plt+0x4f678> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -81298,34 +81298,34 @@ │ │ │ │ str r3, [r5] │ │ │ │ beq 5c490 <__cxa_atexit@plt+0x4f670> │ │ │ │ ldr r3, [pc, #48] @ 5c49c <__cxa_atexit@plt+0x4f67c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc018 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + b 3dc270 <__cxa_atexit@plt+0x3cf450> │ │ │ │ ldr r7, [pc, #28] @ 5c4a0 <__cxa_atexit@plt+0x4f680> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq fp, #180, 22 @ 0x2d000 │ │ │ │ - rscseq r7, sl, #148, 6 @ 0x50000002 │ │ │ │ + tsteq fp, #196, 22 @ 0x31000 │ │ │ │ + rscseq r6, sl, #148, 6 @ 0x50000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 5c4c8 <__cxa_atexit@plt+0x4f6a8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc018 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + b 3dc270 <__cxa_atexit@plt+0x3cf450> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 5c4fc <__cxa_atexit@plt+0x4f6dc> │ │ │ │ ldr r3, [pc, #48] @ 5c518 <__cxa_atexit@plt+0x4f6f8> │ │ │ │ @@ -81339,15 +81339,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq fp, #52, 22 @ 0xd000 │ │ │ │ + tsteq fp, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r1, #11] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -81376,15 +81376,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ beq 5c5a0 <__cxa_atexit@plt+0x4f780> │ │ │ │ b 5c610 <__cxa_atexit@plt+0x4f7f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq fp, #204, 20 @ 0xcc000 │ │ │ │ + tsteq fp, #220, 20 @ 0xdc000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 5c5dc <__cxa_atexit@plt+0x4f7bc> │ │ │ │ ldr r7, [pc, #52] @ 5c604 <__cxa_atexit@plt+0x4f7e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -81397,15 +81397,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 5c5f8 <__cxa_atexit@plt+0x4f7d8> │ │ │ │ b 5c610 <__cxa_atexit@plt+0x4f7f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq fp, #104, 20 @ 0x68000 │ │ │ │ + tsteq fp, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 5c640 <__cxa_atexit@plt+0x4f820> │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #172] @ 5c6d4 <__cxa_atexit@plt+0x4f8b4> │ │ │ │ @@ -81448,20 +81448,20 @@ │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq fp, #240, 18 @ 0x3c0000 │ │ │ │ + tsteq fp, #0, 20 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - tsteq fp, #236, 18 @ 0x3b0000 │ │ │ │ - tsteq fp, #220, 22 @ 0x37000 │ │ │ │ + tsteq fp, #252, 18 @ 0x3f0000 │ │ │ │ + tsteq fp, #236, 22 @ 0x3b000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5c710 <__cxa_atexit@plt+0x4f8f0> │ │ │ │ ldr r7, [pc, #124] @ 5c780 <__cxa_atexit@plt+0x4f960> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -81491,20 +81491,20 @@ │ │ │ │ str lr, [r6, #24] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq fp, #52, 18 @ 0xd0000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq fp, #68, 18 @ 0x110000 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ - tsteq fp, #60, 18 @ 0xf0000 │ │ │ │ - tsteq fp, #44, 22 @ 0xb000 │ │ │ │ - rscseq r7, sl, #164 @ 0xa4 │ │ │ │ + tsteq fp, #76, 18 @ 0x130000 │ │ │ │ + tsteq fp, #60, 22 @ 0xf000 │ │ │ │ + rscseq r6, sl, #164 @ 0xa4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -81518,16 +81518,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 5c7e8 <__cxa_atexit@plt+0x4f9c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ - rscseq r7, sl, #112 @ 0x70 │ │ │ │ - rscseq r7, sl, #84 @ 0x54 │ │ │ │ + rscseq r6, sl, #112 @ 0x70 │ │ │ │ + rscseq r6, sl, #84 @ 0x54 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 5c860 <__cxa_atexit@plt+0x4fa40> │ │ │ │ ldr r7, [pc, #148] @ 5c8a4 <__cxa_atexit@plt+0x4fa84> │ │ │ │ @@ -81564,20 +81564,20 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - rscseq r6, sl, #200, 30 @ 0x320 │ │ │ │ - rscseq r6, sl, #232, 30 @ 0x3a0 │ │ │ │ - tsteq fp, #116, 18 @ 0x1d0000 │ │ │ │ + rscseq r5, sl, #200, 30 @ 0x320 │ │ │ │ + rscseq r5, sl, #232, 30 @ 0x3a0 │ │ │ │ + tsteq fp, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5c8ec <__cxa_atexit@plt+0x4facc> │ │ │ │ @@ -81585,16 +81585,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq fp, #224, 16 @ 0xe00000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq fp, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -81630,45 +81630,45 @@ │ │ │ │ ldr r7, [pc, #32] @ 5c9b4 <__cxa_atexit@plt+0x4fb94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - tsteq fp, #112, 16 @ 0x700000 │ │ │ │ - tsteq fp, #40, 14 @ 0xa00000 │ │ │ │ - tsteq fp, #28, 18 @ 0x70000 │ │ │ │ - rscseq r6, sl, #192, 28 @ 0xc00 │ │ │ │ + tsteq fp, #128, 16 @ 0x800000 │ │ │ │ + tsteq fp, #56, 14 @ 0xe00000 │ │ │ │ + tsteq fp, #44, 18 @ 0xb0000 │ │ │ │ + rscseq r5, sl, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c9f0 <__cxa_atexit@plt+0x4fbd0> │ │ │ │ ldr r2, [pc, #32] @ 5c9f8 <__cxa_atexit@plt+0x4fbd8> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5ca18 <__cxa_atexit@plt+0x4fbf8> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5cad8 <__cxa_atexit@plt+0x4fcb8> │ │ │ │ ldr r3, [pc, #188] @ 5cb00 <__cxa_atexit@plt+0x4fce0> │ │ │ │ @@ -81715,20 +81715,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - rscseq r6, sl, #124, 26 @ 0x1f00 │ │ │ │ + rscseq r5, sl, #124, 26 @ 0x1f00 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - tsteq fp, #36, 14 @ 0x900000 │ │ │ │ + tsteq fp, #52, 14 @ 0xd00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #124] @ 5cba0 <__cxa_atexit@plt+0x4fd80> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -81755,18 +81755,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - tsteq fp, #84, 12 @ 0x5400000 │ │ │ │ + tsteq fp, #100, 12 @ 0x6400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5cc04 <__cxa_atexit@plt+0x4fde4> │ │ │ │ @@ -81783,66 +81783,66 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - tsteq fp, #216, 10 @ 0x36000000 │ │ │ │ + tsteq fp, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 5cc38 <__cxa_atexit@plt+0x4fe18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #12, 8 @ 0xc000000 │ │ │ │ + tsteq fp, #28, 8 @ 0x1c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #24] @ 5cc68 <__cxa_atexit@plt+0x4fe48> │ │ │ │ ldr r2, [pc, #24] @ 5cc6c <__cxa_atexit@plt+0x4fe4c> │ │ │ │ mov sl, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r3, #2 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 3fc0e0 <__cxa_atexit@plt+0x3ef2c0> │ │ │ │ - rscseq r6, sl, #8, 24 @ 0x800 │ │ │ │ - rscseq r6, sl, #12, 24 @ 0xc00 │ │ │ │ + b 3dc338 <__cxa_atexit@plt+0x3cf518> │ │ │ │ + rscseq r5, sl, #8, 24 @ 0x800 │ │ │ │ + rscseq r5, sl, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5cca8 <__cxa_atexit@plt+0x4fe88> │ │ │ │ ldr r2, [pc, #32] @ 5ccb0 <__cxa_atexit@plt+0x4fe90> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5ccd0 <__cxa_atexit@plt+0x4feb0> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5cd20 <__cxa_atexit@plt+0x4ff00> │ │ │ │ ldr r7, [pc, #52] @ 5cd30 <__cxa_atexit@plt+0x4ff10> │ │ │ │ @@ -81857,15 +81857,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 5cd34 <__cxa_atexit@plt+0x4ff14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r6, sl, #76, 22 @ 0x13000 │ │ │ │ + rscseq r5, sl, #76, 22 @ 0x13000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [pc, #244] @ 5ce3c <__cxa_atexit@plt+0x5001c> │ │ │ │ ldr r8, [pc, #244] @ 5ce40 <__cxa_atexit@plt+0x50020> │ │ │ │ ldr sl, [pc, #244] @ 5ce44 <__cxa_atexit@plt+0x50024> │ │ │ │ sub lr, r5, #4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -81919,22 +81919,22 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - tsteq fp, #200, 6 @ 0x20000003 │ │ │ │ + tsteq fp, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5ceb0 <__cxa_atexit@plt+0x50090> │ │ │ │ @@ -81954,15 +81954,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ beq 5cea8 <__cxa_atexit@plt+0x50088> │ │ │ │ b 5cd40 <__cxa_atexit@plt+0x4ff20> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5cf2c <__cxa_atexit@plt+0x5010c> │ │ │ │ @@ -81993,19 +81993,19 @@ │ │ │ │ ldr r7, [pc, #36] @ 5cf64 <__cxa_atexit@plt+0x50144> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #56, 2 │ │ │ │ + tsteq fp, #72, 2 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - rscseq r6, sl, #88, 18 @ 0x160000 │ │ │ │ - rscseq r6, sl, #32, 18 @ 0x80000 │ │ │ │ - rscseq r6, sl, #44, 18 @ 0xb0000 │ │ │ │ + rscseq r5, sl, #88, 18 @ 0x160000 │ │ │ │ + rscseq r5, sl, #32, 18 @ 0x80000 │ │ │ │ + rscseq r5, sl, #44, 18 @ 0xb0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -82024,43 +82024,43 @@ │ │ │ │ ldr r7, [pc, #24] @ 5cfd4 <__cxa_atexit@plt+0x501b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq fp, #232, 4 @ 0x8000000e │ │ │ │ - rscseq r6, sl, #184, 16 @ 0xb80000 │ │ │ │ + tsteq fp, #248, 4 @ 0x8000000f │ │ │ │ + rscseq r5, sl, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5d010 <__cxa_atexit@plt+0x501f0> │ │ │ │ ldr r2, [pc, #32] @ 5d018 <__cxa_atexit@plt+0x501f8> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5d038 <__cxa_atexit@plt+0x50218> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5d088 <__cxa_atexit@plt+0x50268> │ │ │ │ ldr r7, [pc, #52] @ 5d098 <__cxa_atexit@plt+0x50278> │ │ │ │ @@ -82075,15 +82075,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 5d09c <__cxa_atexit@plt+0x5027c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r6, sl, #236, 14 @ 0x3b00000 │ │ │ │ + rscseq r5, sl, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [pc, #244] @ 5d1a4 <__cxa_atexit@plt+0x50384> │ │ │ │ ldr r8, [pc, #244] @ 5d1a8 <__cxa_atexit@plt+0x50388> │ │ │ │ ldr sl, [pc, #244] @ 5d1ac <__cxa_atexit@plt+0x5038c> │ │ │ │ sub lr, r5, #4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -82137,22 +82137,22 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - tsteq fp, #96 @ 0x60 │ │ │ │ + tsteq fp, #112 @ 0x70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5d218 <__cxa_atexit@plt+0x503f8> │ │ │ │ @@ -82172,15 +82172,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ beq 5d210 <__cxa_atexit@plt+0x503f0> │ │ │ │ b 5d0a8 <__cxa_atexit@plt+0x50288> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5d294 <__cxa_atexit@plt+0x50474> │ │ │ │ @@ -82211,19 +82211,19 @@ │ │ │ │ ldr r7, [pc, #36] @ 5d2cc <__cxa_atexit@plt+0x504ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #208, 26 @ 0x3400 │ │ │ │ + tsteq fp, #224, 26 @ 0x3800 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - rscseq r6, sl, #240, 10 @ 0x3c000000 │ │ │ │ - rscseq r6, sl, #184, 10 @ 0x2e000000 │ │ │ │ - rscseq r6, sl, #204, 10 @ 0x33000000 │ │ │ │ + rscseq r5, sl, #240, 10 @ 0x3c000000 │ │ │ │ + rscseq r5, sl, #184, 10 @ 0x2e000000 │ │ │ │ + rscseq r5, sl, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -82232,50 +82232,50 @@ │ │ │ │ ldr r2, [pc, #52] @ 5d330 <__cxa_atexit@plt+0x50510> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ add r7, r2, #2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #24] @ 5d334 <__cxa_atexit@plt+0x50514> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - rscseq r6, sl, #28, 10 @ 0x7000000 │ │ │ │ - rscseq r6, sl, #96, 10 @ 0x18000000 │ │ │ │ + rscseq r5, sl, #28, 10 @ 0x7000000 │ │ │ │ + rscseq r5, sl, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5d368 <__cxa_atexit@plt+0x50548> │ │ │ │ ldr r3, [pc, #24] @ 5d374 <__cxa_atexit@plt+0x50554> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 5d39c <__cxa_atexit@plt+0x5057c> │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #2 │ │ │ │ addne r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, sl, #4, 10 @ 0x1000000 │ │ │ │ + rscseq r5, sl, #4, 10 @ 0x1000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5d42c <__cxa_atexit@plt+0x5060c> │ │ │ │ ldr r1, [pc, #140] @ 5d44c <__cxa_atexit@plt+0x5062c> │ │ │ │ @@ -82299,30 +82299,30 @@ │ │ │ │ sub r1, r2, #11 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r3, r7} │ │ │ │ str r0, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq fp, #80, 24 @ 0x5000 │ │ │ │ + tsteq fp, #96, 24 @ 0x6000 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - tsteq fp, #180, 26 @ 0x2d00 │ │ │ │ + tsteq fp, #196, 26 @ 0x3100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5d4ac <__cxa_atexit@plt+0x5068c> │ │ │ │ @@ -82337,17 +82337,17 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - tsteq fp, #40, 26 @ 0xa00 │ │ │ │ + tsteq fp, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 5d548 <__cxa_atexit@plt+0x50728> │ │ │ │ @@ -82390,40 +82390,40 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - rscseq r6, sl, #168, 4 @ 0x8000000a │ │ │ │ - rscseq r6, sl, #68, 6 @ 0x10000001 │ │ │ │ + rscseq r5, sl, #168, 4 @ 0x8000000a │ │ │ │ + rscseq r5, sl, #68, 6 @ 0x10000001 │ │ │ │ @ instruction: 0xffffe4e8 │ │ │ │ - tsteq fp, #108, 26 @ 0x1b00 │ │ │ │ - tsteq fp, #160, 24 @ 0xa000 │ │ │ │ + tsteq fp, #124, 26 @ 0x1f00 │ │ │ │ + tsteq fp, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5d5d8 <__cxa_atexit@plt+0x507b8> │ │ │ │ ldr r3, [pc, #44] @ 5d5e8 <__cxa_atexit@plt+0x507c8> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ ldr r3, [r5] │ │ │ │ str r8, [r5] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #12] @ 5d5ec <__cxa_atexit@plt+0x507cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r6, sl, #192, 4 │ │ │ │ + rscseq r5, sl, #192, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r9, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5d634 <__cxa_atexit@plt+0x50814> │ │ │ │ @@ -82439,15 +82439,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 5d64c <__cxa_atexit@plt+0x5082c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffc0bc │ │ │ │ - rscseq r6, sl, #76, 2 │ │ │ │ + rscseq r5, sl, #76, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5d690 <__cxa_atexit@plt+0x50870> │ │ │ │ ldr r2, [pc, #40] @ 5d698 <__cxa_atexit@plt+0x50878> │ │ │ │ @@ -82455,15 +82455,15 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -82481,15 +82481,15 @@ │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ ldr r7, [pc, #16] @ 5d6f4 <__cxa_atexit@plt+0x508d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffc018 │ │ │ │ - rscseq r6, sl, #164 @ 0xa4 │ │ │ │ + rscseq r5, sl, #164 @ 0xa4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5d738 <__cxa_atexit@plt+0x50918> │ │ │ │ ldr r2, [pc, #40] @ 5d740 <__cxa_atexit@plt+0x50920> │ │ │ │ @@ -82497,15 +82497,15 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -82523,15 +82523,15 @@ │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ ldr r7, [pc, #16] @ 5d79c <__cxa_atexit@plt+0x5097c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffbf70 │ │ │ │ - rscseq r5, sl, #252, 30 @ 0x3f0 │ │ │ │ + rscseq r4, sl, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5d7fc <__cxa_atexit@plt+0x509dc> │ │ │ │ add r3, r7, #8 │ │ │ │ @@ -82551,15 +82551,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq fp, #68, 16 @ 0x440000 │ │ │ │ + tsteq fp, #84, 16 @ 0x540000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ add r6, r6, #24 │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -82592,19 +82592,19 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r9, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - tsteq fp, #32, 20 @ 0x20000 │ │ │ │ + tsteq fp, #48, 20 @ 0x30000 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - tsteq fp, #244, 18 @ 0x3d0000 │ │ │ │ + tsteq fp, #4, 20 @ 0x4000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5d924 <__cxa_atexit@plt+0x50b04> │ │ │ │ @@ -82618,30 +82618,30 @@ │ │ │ │ str r1, [r3, #-12] │ │ │ │ stmdb r3, {r0, r8} │ │ │ │ beq 5d91c <__cxa_atexit@plt+0x50afc> │ │ │ │ ldr r3, [pc, #36] @ 5d934 <__cxa_atexit@plt+0x50b14> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 5d958 <__cxa_atexit@plt+0x50b38> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5d9bc <__cxa_atexit@plt+0x50b9c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -82667,18 +82667,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq fp, #116, 12 @ 0x7400000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq fp, #132, 12 @ 0x8400000 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - tsteq fp, #224, 12 @ 0xe000000 │ │ │ │ + tsteq fp, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -82693,15 +82693,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 5da44 <__cxa_atexit@plt+0x50c24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - rscseq r5, sl, #112, 28 @ 0x700 │ │ │ │ + rscseq r4, sl, #112, 28 @ 0x700 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 5dabc <__cxa_atexit@plt+0x50c9c> │ │ │ │ ldr r7, [pc, #152] @ 5db00 <__cxa_atexit@plt+0x50ce0> │ │ │ │ @@ -82739,20 +82739,20 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - rscseq r5, sl, #200, 26 @ 0x3200 │ │ │ │ - rscseq r5, sl, #228, 26 @ 0x3900 │ │ │ │ - tsteq fp, #24, 14 @ 0x600000 │ │ │ │ + rscseq r4, sl, #200, 26 @ 0x3200 │ │ │ │ + rscseq r4, sl, #228, 26 @ 0x3900 │ │ │ │ + tsteq fp, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5db48 <__cxa_atexit@plt+0x50d28> │ │ │ │ @@ -82760,16 +82760,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq fp, #132, 12 @ 0x8400000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq fp, #148, 12 @ 0x9400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5db98 <__cxa_atexit@plt+0x50d78> │ │ │ │ ldr r2, [pc, #40] @ 5dba0 <__cxa_atexit@plt+0x50d80> │ │ │ │ @@ -82777,15 +82777,15 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -82803,15 +82803,15 @@ │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ ldr r7, [pc, #16] @ 5dbfc <__cxa_atexit@plt+0x50ddc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffbb10 │ │ │ │ - rscseq r5, sl, #156, 22 @ 0x27000 │ │ │ │ + rscseq r4, sl, #156, 22 @ 0x27000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5dc40 <__cxa_atexit@plt+0x50e20> │ │ │ │ ldr r2, [pc, #40] @ 5dc48 <__cxa_atexit@plt+0x50e28> │ │ │ │ @@ -82819,15 +82819,15 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -82845,15 +82845,15 @@ │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ ldr r7, [pc, #16] @ 5dca4 <__cxa_atexit@plt+0x50e84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffba68 │ │ │ │ - rscseq r5, sl, #244, 20 @ 0xf4000 │ │ │ │ + rscseq r4, sl, #244, 20 @ 0xf4000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5dd04 <__cxa_atexit@plt+0x50ee4> │ │ │ │ add r3, r7, #8 │ │ │ │ @@ -82873,15 +82873,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq fp, #60, 6 @ 0xf0000000 │ │ │ │ + tsteq fp, #76, 6 @ 0x30000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ add r6, r6, #24 │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -82915,19 +82915,19 @@ │ │ │ │ stm r8, {r1, r7, lr} │ │ │ │ sub r7, r6, #3 │ │ │ │ str r9, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - tsteq fp, #24, 10 @ 0x6000000 │ │ │ │ + tsteq fp, #40, 10 @ 0xa000000 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - tsteq fp, #228, 8 @ 0xe4000000 │ │ │ │ + tsteq fp, #244, 8 @ 0xf4000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5de30 <__cxa_atexit@plt+0x51010> │ │ │ │ @@ -82941,30 +82941,30 @@ │ │ │ │ str r1, [r3, #-12] │ │ │ │ stmdb r3, {r0, r8} │ │ │ │ beq 5de28 <__cxa_atexit@plt+0x51008> │ │ │ │ ldr r3, [pc, #36] @ 5de40 <__cxa_atexit@plt+0x51020> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 5de64 <__cxa_atexit@plt+0x51044> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5dec8 <__cxa_atexit@plt+0x510a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -82990,18 +82990,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq fp, #104, 2 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq fp, #120, 2 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - tsteq fp, #212, 2 @ 0x35 │ │ │ │ + tsteq fp, #228, 2 @ 0x39 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -83015,15 +83015,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 5df4c <__cxa_atexit@plt+0x5112c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - rscseq r5, sl, #112, 18 @ 0x1c0000 │ │ │ │ + rscseq r4, sl, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 5dfc0 <__cxa_atexit@plt+0x511a0> │ │ │ │ ldr r7, [pc, #148] @ 5e004 <__cxa_atexit@plt+0x511e4> │ │ │ │ @@ -83060,20 +83060,20 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - rscseq r5, sl, #204, 16 @ 0xcc0000 │ │ │ │ - rscseq r5, sl, #232, 16 @ 0xe80000 │ │ │ │ - tsteq fp, #20, 4 @ 0x40000001 │ │ │ │ + rscseq r4, sl, #204, 16 @ 0xcc0000 │ │ │ │ + rscseq r4, sl, #232, 16 @ 0xe80000 │ │ │ │ + tsteq fp, #36, 4 @ 0x40000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5e04c <__cxa_atexit@plt+0x5122c> │ │ │ │ @@ -83081,16 +83081,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq fp, #128, 2 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq fp, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5e09c <__cxa_atexit@plt+0x5127c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -83101,16 +83101,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 850c8 <__cxa_atexit@plt+0x782a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #152, 30 @ 0x260 │ │ │ │ - tsteq fp, #252, 30 @ 0x3f0 │ │ │ │ + tsteq fp, #168, 30 @ 0x2a0 │ │ │ │ + tsteq fp, #12 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -83135,26 +83135,26 @@ │ │ │ │ ldr r7, [pc, #28] @ 5e134 <__cxa_atexit@plt+0x51314> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq fp, #252 @ 0xfc │ │ │ │ - tsteq fp, #144, 30 @ 0x240 │ │ │ │ - rscseq r5, sl, #152, 14 @ 0x2600000 │ │ │ │ + tsteq fp, #12, 2 │ │ │ │ + tsteq fp, #160, 30 @ 0x280 │ │ │ │ + rscseq r4, sl, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 5e158 <__cxa_atexit@plt+0x51338> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, sl, #108, 14 @ 0x1b00000 │ │ │ │ + rscseq r4, sl, #108, 14 @ 0x1b00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -83171,17 +83171,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 5e1c4 <__cxa_atexit@plt+0x513a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r5, sl, #68, 14 @ 0x1100000 │ │ │ │ - tsteq fp, #96 @ 0x60 │ │ │ │ - rscseq r5, sl, #36, 14 @ 0x900000 │ │ │ │ + rscseq r4, sl, #68, 14 @ 0x1100000 │ │ │ │ + tsteq fp, #112 @ 0x70 │ │ │ │ + rscseq r4, sl, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -83282,23 +83282,23 @@ │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, lr │ │ │ │ bx r3 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - tsteq fp, #156, 30 @ 0x270 │ │ │ │ - tsteq fp, #96, 30 @ 0x180 │ │ │ │ + tsteq fp, #172, 30 @ 0x2b0 │ │ │ │ + tsteq fp, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - rscseq r5, sl, #120, 10 @ 0x1e000000 │ │ │ │ - rscseq r5, sl, #60, 8 @ 0x3c000000 │ │ │ │ - rscseq r5, sl, #172, 10 @ 0x2b000000 │ │ │ │ + rscseq r4, sl, #120, 10 @ 0x1e000000 │ │ │ │ + rscseq r4, sl, #60, 8 @ 0x3c000000 │ │ │ │ + rscseq r4, sl, #172, 10 @ 0x2b000000 │ │ │ │ @ instruction: 0xffffb7b4 │ │ │ │ - rscseq r5, sl, #4, 12 @ 0x400000 │ │ │ │ - tsteq fp, #32, 30 @ 0x80 │ │ │ │ + rscseq r4, sl, #4, 12 @ 0x400000 │ │ │ │ + tsteq fp, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ mov sl, r7 │ │ │ │ ldr r2, [r3, #-4] │ │ │ │ @@ -83329,34 +83329,34 @@ │ │ │ │ add r9, r5, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffb694 │ │ │ │ - rscseq r5, sl, #228, 8 @ 0xe4000000 │ │ │ │ - tsteq fp, #252, 26 @ 0x3f00 │ │ │ │ - rscseq r5, sl, #180, 8 @ 0xb4000000 │ │ │ │ - rscseq r5, sl, #120, 6 @ 0xe0000001 │ │ │ │ + rscseq r4, sl, #228, 8 @ 0xe4000000 │ │ │ │ + tsteq fp, #12, 28 @ 0xc0 │ │ │ │ + rscseq r4, sl, #180, 8 @ 0xb4000000 │ │ │ │ + rscseq r4, sl, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5e478 <__cxa_atexit@plt+0x51658> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 5e480 <__cxa_atexit@plt+0x51660> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #176, 22 @ 0x2c000 │ │ │ │ + tsteq fp, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -83467,24 +83467,24 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov fp, lr │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - tsteq fp, #184, 24 @ 0xb800 │ │ │ │ - tsteq fp, #160, 24 @ 0xa000 │ │ │ │ + tsteq fp, #200, 24 @ 0xc800 │ │ │ │ + tsteq fp, #176, 24 @ 0xb000 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - rscseq r5, sl, #156, 4 @ 0xc0000009 │ │ │ │ - rscseq r5, sl, #88, 2 │ │ │ │ - rscseq r5, sl, #204, 4 @ 0xc000000c │ │ │ │ + rscseq r4, sl, #156, 4 @ 0xc0000009 │ │ │ │ + rscseq r4, sl, #88, 2 │ │ │ │ + rscseq r4, sl, #204, 4 @ 0xc000000c │ │ │ │ @ instruction: 0xffffb4d8 │ │ │ │ - rscseq r5, sl, #40, 6 @ 0xa0000000 │ │ │ │ - tsteq fp, #64, 24 @ 0x4000 │ │ │ │ + rscseq r4, sl, #40, 6 @ 0xa0000000 │ │ │ │ + tsteq fp, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -83515,50 +83515,50 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r3, #3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffb3b8 │ │ │ │ - rscseq r5, sl, #16, 4 │ │ │ │ - tsteq fp, #32, 22 @ 0x8000 │ │ │ │ - rscseq r5, sl, #204, 2 @ 0x33 │ │ │ │ - rscseq r5, sl, #144 @ 0x90 │ │ │ │ + rscseq r4, sl, #16, 4 │ │ │ │ + tsteq fp, #48, 22 @ 0xc000 │ │ │ │ + rscseq r4, sl, #204, 2 @ 0x33 │ │ │ │ + rscseq r4, sl, #144 @ 0x90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5e760 <__cxa_atexit@plt+0x51940> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 5e768 <__cxa_atexit@plt+0x51948> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #200, 16 @ 0xc80000 │ │ │ │ + tsteq fp, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5e7a0 <__cxa_atexit@plt+0x51980> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 5e7a8 <__cxa_atexit@plt+0x51988> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #136, 16 @ 0x880000 │ │ │ │ + tsteq fp, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -83666,24 +83666,24 @@ │ │ │ │ ldr r3, [r4, #-8] │ │ │ │ add r9, r1, #3 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, lr │ │ │ │ bx r3 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq fp, #148, 18 @ 0x250000 │ │ │ │ + tsteq fp, #164, 18 @ 0x290000 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - tsteq fp, #104, 18 @ 0x1a0000 │ │ │ │ + tsteq fp, #120, 18 @ 0x1e0000 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rscseq r4, sl, #120, 30 @ 0x1e0 │ │ │ │ - rscseq r4, sl, #64, 28 @ 0x400 │ │ │ │ + rscseq r3, sl, #120, 30 @ 0x1e0 │ │ │ │ + rscseq r3, sl, #64, 28 @ 0x400 │ │ │ │ @ instruction: 0xffffb1a4 │ │ │ │ - rscseq r4, sl, #244, 30 @ 0x3d0 │ │ │ │ - tsteq fp, #12, 18 @ 0x30000 │ │ │ │ + rscseq r3, sl, #244, 30 @ 0x3d0 │ │ │ │ + tsteq fp, #28, 18 @ 0x70000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ mov sl, r7 │ │ │ │ ldr r2, [r3, #-4] │ │ │ │ @@ -83714,18 +83714,18 @@ │ │ │ │ add r9, r5, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffb090 │ │ │ │ - rscseq r4, sl, #224, 28 @ 0xe00 │ │ │ │ - tsteq fp, #248, 14 @ 0x3e00000 │ │ │ │ - rscseq r4, sl, #176, 28 @ 0xb00 │ │ │ │ - rscseq r4, sl, #116, 26 @ 0x1d00 │ │ │ │ + rscseq r3, sl, #224, 28 @ 0xe00 │ │ │ │ + tsteq fp, #8, 16 @ 0x80000 │ │ │ │ + rscseq r3, sl, #176, 28 @ 0xb00 │ │ │ │ + rscseq r3, sl, #116, 26 @ 0x1d00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -83747,15 +83747,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - rscseq r4, sl, #132, 26 @ 0x2100 │ │ │ │ + rscseq r3, sl, #132, 26 @ 0x2100 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 5eb20 <__cxa_atexit@plt+0x51d00> │ │ │ │ @@ -83784,18 +83784,18 @@ │ │ │ │ mov r6, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - rscseq r4, sl, #16, 26 @ 0x400 │ │ │ │ - rscseq r4, sl, #184, 26 @ 0x2e00 │ │ │ │ + rscseq r3, sl, #16, 26 @ 0x400 │ │ │ │ + rscseq r3, sl, #184, 26 @ 0x2e00 │ │ │ │ @ instruction: 0xffffd840 │ │ │ │ - rscseq r4, sl, #124, 26 @ 0x1f00 │ │ │ │ + rscseq r3, sl, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5ec00 <__cxa_atexit@plt+0x51de0> │ │ │ │ @@ -83847,22 +83847,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xffffd788 │ │ │ │ - rscseq r4, sl, #28, 24 @ 0x1c00 │ │ │ │ - rscseq r4, sl, #196, 24 @ 0xc400 │ │ │ │ - rscseq r4, sl, #220, 24 @ 0xdc00 │ │ │ │ - tsteq fp, #216, 10 @ 0x36000000 │ │ │ │ + rscseq r3, sl, #28, 24 @ 0x1c00 │ │ │ │ + rscseq r3, sl, #196, 24 @ 0xc400 │ │ │ │ + rscseq r3, sl, #220, 24 @ 0xdc00 │ │ │ │ + tsteq fp, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5eca0 <__cxa_atexit@plt+0x51e80> │ │ │ │ @@ -83870,16 +83870,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq fp, #44, 10 @ 0xb000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq fp, #60, 10 @ 0xf000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -83962,19 +83962,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov sl, r2 │ │ │ │ mov r1, #32 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - rscseq r4, sl, #216, 20 @ 0xd8000 │ │ │ │ - rscseq r4, sl, #152, 18 @ 0x260000 │ │ │ │ + rscseq r3, sl, #216, 20 @ 0xd8000 │ │ │ │ + rscseq r3, sl, #152, 18 @ 0x260000 │ │ │ │ @ instruction: 0xffffacd8 │ │ │ │ - rscseq r4, sl, #48, 22 @ 0xc000 │ │ │ │ - tsteq fp, #64, 8 @ 0x40000000 │ │ │ │ + rscseq r3, sl, #48, 22 @ 0xc000 │ │ │ │ + tsteq fp, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -84005,18 +84005,18 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r3, #3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffac10 │ │ │ │ - rscseq r4, sl, #104, 20 @ 0x68000 │ │ │ │ - tsteq fp, #120, 6 @ 0xe0000001 │ │ │ │ - rscseq r4, sl, #36, 20 @ 0x24000 │ │ │ │ - rscseq r4, sl, #232, 16 @ 0xe80000 │ │ │ │ + rscseq r3, sl, #104, 20 @ 0x68000 │ │ │ │ + tsteq fp, #136, 6 @ 0x20000002 │ │ │ │ + rscseq r3, sl, #36, 20 @ 0x24000 │ │ │ │ + rscseq r3, sl, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5ef2c <__cxa_atexit@plt+0x5210c> │ │ │ │ @@ -84030,40 +84030,40 @@ │ │ │ │ stmib r2, {r0, r8} │ │ │ │ ldr r0, [pc, #52] @ 5ef4c <__cxa_atexit@plt+0x5212c> │ │ │ │ sub r2, r6, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #216, 4 @ 0x8000000d │ │ │ │ - tsteq fp, #100, 2 │ │ │ │ + tsteq fp, #232, 4 @ 0x8000000e │ │ │ │ + tsteq fp, #116, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5ef84 <__cxa_atexit@plt+0x52164> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 5ef8c <__cxa_atexit@plt+0x5216c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #164 @ 0xa4 │ │ │ │ + tsteq fp, #180 @ 0xb4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 5f014 <__cxa_atexit@plt+0x521f4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -84088,25 +84088,25 @@ │ │ │ │ ldr r2, [pc, #64] @ 5f03c <__cxa_atexit@plt+0x5221c> │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmdb r3, {r2, r8} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq fp, #72 @ 0x48 │ │ │ │ - tsteq fp, #52 @ 0x34 │ │ │ │ + tsteq fp, #88 @ 0x58 │ │ │ │ + tsteq fp, #68 @ 0x44 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5f14c <__cxa_atexit@plt+0x5232c> │ │ │ │ @@ -84188,21 +84188,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - tsteq fp, #64, 2 │ │ │ │ + tsteq fp, #80, 2 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - rscseq r4, sl, #12, 12 @ 0xc00000 │ │ │ │ - rscseq r4, sl, #136, 14 @ 0x2200000 │ │ │ │ + rscseq r3, sl, #12, 12 @ 0xc00000 │ │ │ │ + rscseq r3, sl, #136, 14 @ 0x2200000 │ │ │ │ @ instruction: 0xffffa854 │ │ │ │ - tsteq fp, #124, 2 │ │ │ │ + tsteq fp, #140, 2 @ 0x23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r6 │ │ │ │ mov r6, r5 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldmib r6, {r8, sl} │ │ │ │ @@ -84226,32 +84226,32 @@ │ │ │ │ ldr r7, [pc, #24] @ 5f23c <__cxa_atexit@plt+0x5241c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffa764 │ │ │ │ - tsteq fp, #140 @ 0x8c │ │ │ │ - rscseq r4, sl, #104, 10 @ 0x1a000000 │ │ │ │ + tsteq fp, #156 @ 0x9c │ │ │ │ + rscseq r3, sl, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5f274 <__cxa_atexit@plt+0x52454> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 5f27c <__cxa_atexit@plt+0x5245c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #180, 26 @ 0x2d00 │ │ │ │ + tsteq fp, #196, 26 @ 0x3100 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -84263,22 +84263,22 @@ │ │ │ │ ldr r7, [pc, #44] @ 5f2e4 <__cxa_atexit@plt+0x524c4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sl, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [sl, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [sl, #12] │ │ │ │ - b 3fc008 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ + b 3dc260 <__cxa_atexit@plt+0x3cf440> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - rscseq r4, sl, #52, 12 @ 0x3400000 │ │ │ │ - rscseq r4, sl, #88, 10 @ 0x16000000 │ │ │ │ + rscseq r3, sl, #52, 12 @ 0x3400000 │ │ │ │ + rscseq r3, sl, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 5f37c <__cxa_atexit@plt+0x5255c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -84328,21 +84328,21 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xffffd008 │ │ │ │ - rscseq r4, sl, #152, 8 @ 0x98000000 │ │ │ │ - rscseq r4, sl, #92, 10 @ 0x17000000 │ │ │ │ - tsteq fp, #88, 28 @ 0x580 │ │ │ │ + rscseq r3, sl, #152, 8 @ 0x98000000 │ │ │ │ + rscseq r3, sl, #92, 10 @ 0x17000000 │ │ │ │ + tsteq fp, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5f420 <__cxa_atexit@plt+0x52600> │ │ │ │ @@ -84350,16 +84350,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq fp, #172, 26 @ 0x2b00 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq fp, #188, 26 @ 0x2f00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -84372,16 +84372,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 5f484 <__cxa_atexit@plt+0x52664> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #40, 28 @ 0x280 │ │ │ │ - rscseq r4, sl, #200, 18 @ 0x320000 │ │ │ │ + tsteq fp, #56, 28 @ 0x380 │ │ │ │ + rscseq r3, sl, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -84394,16 +84394,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 5f4dc <__cxa_atexit@plt+0x526bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #64, 26 @ 0x1000 │ │ │ │ - rscseq r4, sl, #116, 18 @ 0x1d0000 │ │ │ │ + tsteq fp, #80, 26 @ 0x1400 │ │ │ │ + rscseq r3, sl, #116, 18 @ 0x1d0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -84416,16 +84416,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 5f534 <__cxa_atexit@plt+0x52714> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #124, 26 @ 0x1f00 │ │ │ │ - rscseq r4, sl, #32, 18 @ 0x80000 │ │ │ │ + tsteq fp, #140, 26 @ 0x2300 │ │ │ │ + rscseq r3, sl, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -84438,16 +84438,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 5f58c <__cxa_atexit@plt+0x5276c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #132, 24 @ 0x8400 │ │ │ │ - rscseq r4, sl, #204, 16 @ 0xcc0000 │ │ │ │ + tsteq fp, #148, 24 @ 0x9400 │ │ │ │ + rscseq r3, sl, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -84460,16 +84460,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 5f5e4 <__cxa_atexit@plt+0x527c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #4, 24 @ 0x400 │ │ │ │ - rscseq r4, sl, #120, 16 @ 0x780000 │ │ │ │ + tsteq fp, #20, 24 @ 0x1400 │ │ │ │ + rscseq r3, sl, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -84482,16 +84482,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 5f63c <__cxa_atexit@plt+0x5281c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #108, 24 @ 0x6c00 │ │ │ │ - rscseq r4, sl, #36, 16 @ 0x240000 │ │ │ │ + tsteq fp, #124, 24 @ 0x7c00 │ │ │ │ + rscseq r3, sl, #36, 16 @ 0x240000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -84504,16 +84504,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 5f694 <__cxa_atexit@plt+0x52874> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #16, 24 @ 0x1000 │ │ │ │ - rscseq r4, sl, #208, 14 @ 0x3400000 │ │ │ │ + tsteq fp, #32, 24 @ 0x2000 │ │ │ │ + rscseq r3, sl, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -84526,16 +84526,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 5f6ec <__cxa_atexit@plt+0x528cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #32, 22 @ 0x8000 │ │ │ │ - rscseq r4, sl, #124, 14 @ 0x1f00000 │ │ │ │ + tsteq fp, #48, 22 @ 0xc000 │ │ │ │ + rscseq r3, sl, #124, 14 @ 0x1f00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -84548,16 +84548,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 5f744 <__cxa_atexit@plt+0x52924> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #116, 22 @ 0x1d000 │ │ │ │ - rscseq r4, sl, #40, 14 @ 0xa00000 │ │ │ │ + tsteq fp, #132, 22 @ 0x21000 │ │ │ │ + rscseq r3, sl, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -84578,79 +84578,79 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 5f7c4 <__cxa_atexit@plt+0x529a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r4, sl, #236, 12 @ 0xec00000 │ │ │ │ - tsteq fp, #112, 20 @ 0x70000 │ │ │ │ - tsteq fp, #92, 20 @ 0x5c000 │ │ │ │ - rscseq r4, sl, #184, 12 @ 0xb800000 │ │ │ │ - sbcseq r3, sp, #216064 @ 0x34c00 │ │ │ │ + rscseq r3, sl, #236, 12 @ 0xec00000 │ │ │ │ + tsteq fp, #128, 20 @ 0x80000 │ │ │ │ + tsteq fp, #108, 20 @ 0x6c000 │ │ │ │ + rscseq r3, sl, #184, 12 @ 0xb800000 │ │ │ │ + sbcseq r3, sp, #77824 @ 0x13000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq r3, sp, #259072 @ 0x3f400 │ │ │ │ + sbcseq r3, sp, #249856 @ 0x3d000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - sbcseq r3, sp, #10496 @ 0x2900 │ │ │ │ + sbcseq r3, sp, #430080 @ 0x69000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - sbcseq r3, sp, #20736 @ 0x5100 │ │ │ │ + sbcseq r3, sp, #593920 @ 0x91000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r3, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - sbcseq r3, sp, #31488 @ 0x7b00 │ │ │ │ + sbcseq r3, sp, #765952 @ 0xbb000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq r3, sp, #42240 @ 0xa500 │ │ │ │ + sbcseq r3, sp, #937984 @ 0xe5000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq r3, sp, #212, 24 @ 0xd400 │ │ │ │ + sbcseq r3, sp, #20, 22 @ 0x5000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - sbcseq r3, sp, #0, 26 │ │ │ │ + sbcseq r3, sp, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq r3, sp, #2944 @ 0xb80 │ │ │ │ + sbcseq r3, sp, #112640 @ 0x1b800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - sbcseq r3, sp, #92, 26 @ 0x1700 │ │ │ │ + sbcseq r3, sp, #156, 22 @ 0x27000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - sbcseq r3, sp, #8896 @ 0x22c0 │ │ │ │ + sbcseq r3, sp, #207872 @ 0x32c00 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -84670,15 +84670,15 @@ │ │ │ │ b 5f934 <__cxa_atexit@plt+0x52b14> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq fp, #24, 14 @ 0x600000 │ │ │ │ + tsteq fp, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r2, [pc, #128] @ 5f9c8 <__cxa_atexit@plt+0x52ba8> │ │ │ │ mov r3, r5 │ │ │ │ @@ -84709,17 +84709,17 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq fp, #212, 12 @ 0xd400000 │ │ │ │ + tsteq fp, #228, 12 @ 0xe400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5fa1c <__cxa_atexit@plt+0x52bfc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -84738,16 +84738,16 @@ │ │ │ │ bic r7, r2, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq fp, #80, 12 @ 0x5000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq fp, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5fa8c <__cxa_atexit@plt+0x52c6c> │ │ │ │ ldr r2, [pc, #56] @ 5fa94 <__cxa_atexit@plt+0x52c74> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ @@ -84762,15 +84762,15 @@ │ │ │ │ b 5faa4 <__cxa_atexit@plt+0x52c84> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq fp, #168, 10 @ 0x2a000000 │ │ │ │ + tsteq fp, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [pc, #156] @ 5fb54 <__cxa_atexit@plt+0x52d34> │ │ │ │ mov r2, r5 │ │ │ │ @@ -84808,18 +84808,18 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq fp, #224, 12 @ 0xe000000 │ │ │ │ - tsteq fp, #84, 10 @ 0x15000000 │ │ │ │ + tsteq fp, #240, 12 @ 0xf000000 │ │ │ │ + tsteq fp, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5fbcc <__cxa_atexit@plt+0x52dac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -84845,17 +84845,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq fp, #200, 8 @ 0xc8000000 │ │ │ │ - tsteq fp, #56, 12 @ 0x3800000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq fp, #216, 8 @ 0xd8000000 │ │ │ │ + tsteq fp, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -84868,15 +84868,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 5fc40 <__cxa_atexit@plt+0x52e20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #236, 6 @ 0xb0000003 │ │ │ │ + tsteq fp, #252, 6 @ 0xf0000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -84895,15 +84895,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq fp, #8, 8 @ 0x8000000 │ │ │ │ + tsteq fp, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -84954,18 +84954,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tsteq fp, #204, 8 @ 0xcc000000 │ │ │ │ + tsteq fp, #220, 8 @ 0xdc000000 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - tsteq fp, #176, 8 @ 0xb0000000 │ │ │ │ - tsteq fp, #128, 8 @ 0x80000000 │ │ │ │ + tsteq fp, #192, 8 @ 0xc0000000 │ │ │ │ + tsteq fp, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5fe44 <__cxa_atexit@plt+0x53024> │ │ │ │ ldr r1, [pc, #136] @ 5fe4c <__cxa_atexit@plt+0x5302c> │ │ │ │ ldr r2, [pc, #136] @ 5fe50 <__cxa_atexit@plt+0x53030> │ │ │ │ @@ -84996,21 +84996,21 @@ │ │ │ │ ldr r7, [r7, #6] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 5fe58 <__cxa_atexit@plt+0x53038> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq fp, #76, 4 @ 0xc0000004 │ │ │ │ + tsteq fp, #92, 4 @ 0xc0000005 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq fp, #232, 2 @ 0x3a │ │ │ │ + tsteq fp, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 5feac <__cxa_atexit@plt+0x5308c> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -85024,15 +85024,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 5feb0 <__cxa_atexit@plt+0x53090> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq fp, #132, 2 @ 0x21 │ │ │ │ + tsteq fp, #148, 2 @ 0x25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5fedc <__cxa_atexit@plt+0x530bc> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -85040,15 +85040,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 5fef0 <__cxa_atexit@plt+0x530d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #64, 2 │ │ │ │ + tsteq fp, #80, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5ff40 <__cxa_atexit@plt+0x53120> │ │ │ │ ldr r2, [pc, #56] @ 5ff48 <__cxa_atexit@plt+0x53128> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ @@ -85063,15 +85063,15 @@ │ │ │ │ b 5ff58 <__cxa_atexit@plt+0x53138> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq fp, #244 @ 0xf4 │ │ │ │ + tsteq fp, #4, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [pc, #156] @ 60008 <__cxa_atexit@plt+0x531e8> │ │ │ │ mov r2, r5 │ │ │ │ @@ -85109,18 +85109,18 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq fp, #44, 4 @ 0xc0000002 │ │ │ │ - tsteq fp, #160 @ 0xa0 │ │ │ │ + tsteq fp, #60, 4 @ 0xc0000003 │ │ │ │ + tsteq fp, #176 @ 0xb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 60080 <__cxa_atexit@plt+0x53260> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -85146,17 +85146,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq fp, #20 │ │ │ │ - tsteq fp, #132, 2 @ 0x21 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq fp, #36 @ 0x24 │ │ │ │ + tsteq fp, #148, 2 @ 0x25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -85169,15 +85169,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 600f4 <__cxa_atexit@plt+0x532d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #56, 30 @ 0xe0 │ │ │ │ + tsteq fp, #72, 30 @ 0x120 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -85196,15 +85196,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq fp, #84, 30 @ 0x150 │ │ │ │ + tsteq fp, #100, 30 @ 0x190 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -85255,18 +85255,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tsteq fp, #24 │ │ │ │ + tsteq fp, #40 @ 0x28 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - tsteq fp, #252, 30 @ 0x3f0 │ │ │ │ - tsteq fp, #204, 30 @ 0x330 │ │ │ │ + tsteq fp, #12 │ │ │ │ + tsteq fp, #220, 30 @ 0x370 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 602dc <__cxa_atexit@plt+0x534bc> │ │ │ │ ldr r0, [pc, #108] @ 602e4 <__cxa_atexit@plt+0x534c4> │ │ │ │ ldr r2, [pc, #108] @ 602e8 <__cxa_atexit@plt+0x534c8> │ │ │ │ @@ -85294,15 +85294,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq fp, #152, 26 @ 0x2600 │ │ │ │ + tsteq fp, #168, 26 @ 0x2a00 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #48] @ 6033c <__cxa_atexit@plt+0x5351c> │ │ │ │ @@ -85345,15 +85345,15 @@ │ │ │ │ b 603c0 <__cxa_atexit@plt+0x535a0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq fp, #140, 24 @ 0x8c00 │ │ │ │ + tsteq fp, #156, 24 @ 0x9c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [pc, #124] @ 60450 <__cxa_atexit@plt+0x53630> │ │ │ │ mov r2, r5 │ │ │ │ @@ -85383,17 +85383,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq fp, #204, 26 @ 0x3300 │ │ │ │ + tsteq fp, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 604a4 <__cxa_atexit@plt+0x53684> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -85411,16 +85411,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq fp, #88, 26 @ 0x1600 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq fp, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -85433,15 +85433,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 60514 <__cxa_atexit@plt+0x536f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #24, 22 @ 0x6000 │ │ │ │ + tsteq fp, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -85460,15 +85460,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq fp, #52, 22 @ 0xd000 │ │ │ │ + tsteq fp, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -85519,18 +85519,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tsteq fp, #248, 22 @ 0x3e000 │ │ │ │ + tsteq fp, #8, 24 @ 0x800 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ - tsteq fp, #220, 22 @ 0x37000 │ │ │ │ - tsteq fp, #172, 22 @ 0x2b000 │ │ │ │ + tsteq fp, #236, 22 @ 0x3b000 │ │ │ │ + tsteq fp, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 60718 <__cxa_atexit@plt+0x538f8> │ │ │ │ ldr r1, [pc, #136] @ 60720 <__cxa_atexit@plt+0x53900> │ │ │ │ ldr r2, [pc, #136] @ 60724 <__cxa_atexit@plt+0x53904> │ │ │ │ @@ -85561,21 +85561,21 @@ │ │ │ │ ldr r7, [r7, #6] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 6072c <__cxa_atexit@plt+0x5390c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq fp, #120, 18 @ 0x1e0000 │ │ │ │ + tsteq fp, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq fp, #20, 18 @ 0x50000 │ │ │ │ + tsteq fp, #36, 18 @ 0x90000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 60780 <__cxa_atexit@plt+0x53960> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -85589,15 +85589,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 60784 <__cxa_atexit@plt+0x53964> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq fp, #176, 16 @ 0xb00000 │ │ │ │ + tsteq fp, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 607b0 <__cxa_atexit@plt+0x53990> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -85605,15 +85605,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 607c4 <__cxa_atexit@plt+0x539a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #108, 16 @ 0x6c0000 │ │ │ │ + tsteq fp, #124, 16 @ 0x7c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 60814 <__cxa_atexit@plt+0x539f4> │ │ │ │ ldr r2, [pc, #56] @ 6081c <__cxa_atexit@plt+0x539fc> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ @@ -85628,15 +85628,15 @@ │ │ │ │ b 6082c <__cxa_atexit@plt+0x53a0c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq fp, #32, 16 @ 0x200000 │ │ │ │ + tsteq fp, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [pc, #128] @ 608c0 <__cxa_atexit@plt+0x53aa0> │ │ │ │ mov r2, r5 │ │ │ │ @@ -85667,17 +85667,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq fp, #96, 18 @ 0x180000 │ │ │ │ + tsteq fp, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 60918 <__cxa_atexit@plt+0x53af8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -85696,16 +85696,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq fp, #232, 16 @ 0xe80000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq fp, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -85718,15 +85718,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 60988 <__cxa_atexit@plt+0x53b68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #164, 12 @ 0xa400000 │ │ │ │ + tsteq fp, #180, 12 @ 0xb400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -85745,15 +85745,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq fp, #192, 12 @ 0xc000000 │ │ │ │ + tsteq fp, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -85804,38 +85804,38 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tsteq fp, #132, 14 @ 0x2100000 │ │ │ │ + tsteq fp, #148, 14 @ 0x2500000 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - tsteq fp, #104, 14 @ 0x1a00000 │ │ │ │ - tsteq fp, #56, 14 @ 0xe00000 │ │ │ │ + tsteq fp, #120, 14 @ 0x1e00000 │ │ │ │ + tsteq fp, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [pc, #16] @ 60b14 <__cxa_atexit@plt+0x53cf4> │ │ │ │ mov sl, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 13ab70 <__cxa_atexit@plt+0x12dd50> │ │ │ │ - tsteq fp, #136, 14 @ 0x2200000 │ │ │ │ + tsteq fp, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [pc, #16] @ 60b3c <__cxa_atexit@plt+0x53d1c> │ │ │ │ mov sl, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 13b628 <__cxa_atexit@plt+0x12e808> │ │ │ │ - tsteq fp, #96, 14 @ 0x1800000 │ │ │ │ + tsteq fp, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 60b8c <__cxa_atexit@plt+0x53d6c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 60b94 <__cxa_atexit@plt+0x53d74> │ │ │ │ @@ -85849,17 +85849,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 1415d0 <__cxa_atexit@plt+0x1347b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #184, 8 @ 0xb8000000 │ │ │ │ - tsteq fp, #40, 14 @ 0xa00000 │ │ │ │ - tsteq fp, #8, 10 @ 0x2000000 │ │ │ │ + tsteq fp, #200, 8 @ 0xc8000000 │ │ │ │ + tsteq fp, #56, 14 @ 0xe00000 │ │ │ │ + tsteq fp, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 60bec <__cxa_atexit@plt+0x53dcc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 60bf4 <__cxa_atexit@plt+0x53dd4> │ │ │ │ @@ -85873,17 +85873,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 1415d0 <__cxa_atexit@plt+0x1347b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #88, 8 @ 0x58000000 │ │ │ │ - tsteq fp, #204, 12 @ 0xcc00000 │ │ │ │ - tsteq fp, #168, 8 @ 0xa8000000 │ │ │ │ + tsteq fp, #104, 8 @ 0x68000000 │ │ │ │ + tsteq fp, #220, 12 @ 0xdc00000 │ │ │ │ + tsteq fp, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub sl, r5, #48 @ 0x30 │ │ │ │ cmp fp, sl │ │ │ │ bhi 60c74 <__cxa_atexit@plt+0x53e54> │ │ │ │ add r3, r7, #3 │ │ │ │ @@ -85904,15 +85904,15 @@ │ │ │ │ ldr r7, [r7, #19] │ │ │ │ sub ip, r5, #40 @ 0x28 │ │ │ │ stm ip, {r0, r1, r2, r3, r7} │ │ │ │ str r8, [r5, #-4] │ │ │ │ str lr, [r5, #-44] @ 0xffffffd4 │ │ │ │ mov r5, sl │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -85920,214 +85920,214 @@ │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 60cb4 <__cxa_atexit@plt+0x53e94> │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 60cd4 <__cxa_atexit@plt+0x53eb4> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 60cec <__cxa_atexit@plt+0x53ecc> │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 60d0c <__cxa_atexit@plt+0x53eec> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 60d24 <__cxa_atexit@plt+0x53f04> │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 60d44 <__cxa_atexit@plt+0x53f24> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 60d5c <__cxa_atexit@plt+0x53f3c> │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 60d7c <__cxa_atexit@plt+0x53f5c> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 60d94 <__cxa_atexit@plt+0x53f74> │ │ │ │ ldr r8, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 60db4 <__cxa_atexit@plt+0x53f94> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 60dcc <__cxa_atexit@plt+0x53fac> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 60dec <__cxa_atexit@plt+0x53fcc> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 60e04 <__cxa_atexit@plt+0x53fe4> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 60e24 <__cxa_atexit@plt+0x54004> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 60e3c <__cxa_atexit@plt+0x5401c> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 60e5c <__cxa_atexit@plt+0x5403c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 60e74 <__cxa_atexit@plt+0x54054> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 60e94 <__cxa_atexit@plt+0x54074> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - rscseq r3, sl, #156 @ 0x9c │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + rscseq r2, sl, #156 @ 0x9c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 60ed0 <__cxa_atexit@plt+0x540b0> │ │ │ │ ldr r3, [pc, #28] @ 60ee0 <__cxa_atexit@plt+0x540c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 60ee4 <__cxa_atexit@plt+0x540c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r3, sl, #128 @ 0x80 │ │ │ │ - rscseq r3, sl, #88 @ 0x58 │ │ │ │ + rscseq r2, sl, #128 @ 0x80 │ │ │ │ + rscseq r2, sl, #88 @ 0x58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 60f08 <__cxa_atexit@plt+0x540e8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, sl, #52 @ 0x34 │ │ │ │ + rscseq r2, sl, #52 @ 0x34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 60f2c <__cxa_atexit@plt+0x5410c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, sl, #16 │ │ │ │ + rscseq r2, sl, #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 60f50 <__cxa_atexit@plt+0x54130> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r2, sl, #236, 30 @ 0x3b0 │ │ │ │ + rscseq r1, sl, #236, 30 @ 0x3b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 60f78 <__cxa_atexit@plt+0x54158> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r2, sl, #196, 30 @ 0x310 │ │ │ │ + rscseq r1, sl, #196, 30 @ 0x310 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 60fa0 <__cxa_atexit@plt+0x54180> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r2, sl, #156, 30 @ 0x270 │ │ │ │ + rscseq r1, sl, #156, 30 @ 0x270 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 60fc8 <__cxa_atexit@plt+0x541a8> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r2, sl, #116, 30 @ 0x1d0 │ │ │ │ + rscseq r1, sl, #116, 30 @ 0x1d0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6101c <__cxa_atexit@plt+0x541fc> │ │ │ │ @@ -86141,19 +86141,19 @@ │ │ │ │ sub r9, r6, #3 │ │ │ │ add r8, r0, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffeca4 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r2, sl, #248, 28 @ 0xf80 │ │ │ │ - rscseq r2, sl, #12, 30 @ 0x30 │ │ │ │ + rscseq r1, sl, #248, 28 @ 0xf80 │ │ │ │ + rscseq r1, sl, #12, 30 @ 0x30 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6108c <__cxa_atexit@plt+0x5426c> │ │ │ │ @@ -86169,19 +86169,19 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff0ec │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r2, sl, #128, 28 @ 0x800 │ │ │ │ - rscseq r2, sl, #156, 28 @ 0x9c0 │ │ │ │ + rscseq r1, sl, #128, 28 @ 0x800 │ │ │ │ + rscseq r1, sl, #156, 28 @ 0x9c0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 610fc <__cxa_atexit@plt+0x542dc> │ │ │ │ @@ -86197,19 +86197,19 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff49c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r2, sl, #0, 28 │ │ │ │ - rscseq r2, sl, #44, 28 @ 0x2c0 │ │ │ │ + rscseq r1, sl, #0, 28 │ │ │ │ + rscseq r1, sl, #44, 28 @ 0x2c0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6116c <__cxa_atexit@plt+0x5434c> │ │ │ │ @@ -86225,19 +86225,19 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff8a0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r2, sl, #128, 26 @ 0x2000 │ │ │ │ - rscseq r2, sl, #188, 26 @ 0x2f00 │ │ │ │ + rscseq r1, sl, #128, 26 @ 0x2000 │ │ │ │ + rscseq r1, sl, #188, 26 @ 0x2f00 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 611c0 <__cxa_atexit@plt+0x543a0> │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [pc, #36] @ 611c4 <__cxa_atexit@plt+0x543a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -86245,104 +86245,104 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ 611c8 <__cxa_atexit@plt+0x543a8> │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ b 5eacc <__cxa_atexit@plt+0x51cac> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq fp, #32 │ │ │ │ - tsteq fp, #228 @ 0xe4 │ │ │ │ - rscseq r2, sl, #100, 26 @ 0x1900 │ │ │ │ + tsteq fp, #48 @ 0x30 │ │ │ │ + tsteq fp, #244 @ 0xf4 │ │ │ │ + rscseq r1, sl, #100, 26 @ 0x1900 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 611f4 <__cxa_atexit@plt+0x543d4> │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ b 75dc4 <__cxa_atexit@plt+0x68fa4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq r2, sl, #40, 26 @ 0xa00 │ │ │ │ + rscseq r1, sl, #40, 26 @ 0xa00 │ │ │ │ andeq r2, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 6121c <__cxa_atexit@plt+0x543fc> │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 938bc <__cxa_atexit@plt+0x86a9c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r2, sl, #0, 26 │ │ │ │ + rscseq r1, sl, #0, 26 │ │ │ │ andeq r0, r0, sl, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 61250 <__cxa_atexit@plt+0x54430> │ │ │ │ ldr sl, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 61254 <__cxa_atexit@plt+0x54434> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq fp, #136, 30 @ 0x220 │ │ │ │ - rscseq r2, sl, #200, 24 @ 0xc800 │ │ │ │ + tsteq fp, #152, 30 @ 0x260 │ │ │ │ + rscseq r1, sl, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r0, sl, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 61288 <__cxa_atexit@plt+0x54468> │ │ │ │ ldr r2, [pc, #28] @ 6128c <__cxa_atexit@plt+0x5446c> │ │ │ │ ldr r9, [r5, #36] @ 0x24 │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add sl, r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1368dc <__cxa_atexit@plt+0x129abc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq r2, sl, #68, 24 @ 0x4400 │ │ │ │ - rscseq r2, sl, #128, 24 @ 0x8000 │ │ │ │ + rscseq r1, sl, #68, 24 @ 0x4400 │ │ │ │ + rscseq r1, sl, #128, 24 @ 0x8000 │ │ │ │ andeq r2, r0, sl, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 612b4 <__cxa_atexit@plt+0x54494> │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 938bc <__cxa_atexit@plt+0x86a9c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r2, sl, #88, 24 @ 0x5800 │ │ │ │ + rscseq r1, sl, #88, 24 @ 0x5800 │ │ │ │ andeq r1, r0, sl, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 612e8 <__cxa_atexit@plt+0x544c8> │ │ │ │ ldr sl, [r5, #24] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 612ec <__cxa_atexit@plt+0x544cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq fp, #240, 28 @ 0xf00 │ │ │ │ - rscseq r2, sl, #32, 24 @ 0x2000 │ │ │ │ + tsteq fp, #0, 30 │ │ │ │ + rscseq r1, sl, #32, 24 @ 0x2000 │ │ │ │ andeq r1, r0, sl, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 61320 <__cxa_atexit@plt+0x54500> │ │ │ │ ldr sl, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 61324 <__cxa_atexit@plt+0x54504> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq fp, #184, 28 @ 0xb80 │ │ │ │ - rscseq r2, sl, #232, 22 @ 0x3a000 │ │ │ │ + tsteq fp, #200, 28 @ 0xc80 │ │ │ │ + rscseq r1, sl, #232, 22 @ 0x3a000 │ │ │ │ andeq r1, r0, sl, lsl #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 61378 <__cxa_atexit@plt+0x54558> │ │ │ │ @@ -86356,19 +86356,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5, #32] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r5] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff79c │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r2, sl, #64, 22 @ 0x10000 │ │ │ │ - rscseq r2, sl, #128, 22 @ 0x20000 │ │ │ │ + rscseq r1, sl, #64, 22 @ 0x10000 │ │ │ │ + rscseq r1, sl, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, sl, lsl #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 613e8 <__cxa_atexit@plt+0x545c8> │ │ │ │ @@ -86384,19 +86384,19 @@ │ │ │ │ str r7, [r5, #28] │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff750 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq r2, sl, #200, 20 @ 0xc8000 │ │ │ │ - rscseq r2, sl, #16, 22 @ 0x4000 │ │ │ │ + rscseq r1, sl, #200, 20 @ 0xc8000 │ │ │ │ + rscseq r1, sl, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, sl, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 61454 <__cxa_atexit@plt+0x54634> │ │ │ │ @@ -86411,19 +86411,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r9, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffff710 │ │ │ │ - rscseq r2, sl, #72, 20 @ 0x48000 │ │ │ │ - rscseq r2, sl, #164, 20 @ 0xa4000 │ │ │ │ + rscseq r1, sl, #72, 20 @ 0x48000 │ │ │ │ + rscseq r1, sl, #164, 20 @ 0xa4000 │ │ │ │ andeq r0, r0, sl, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 614c0 <__cxa_atexit@plt+0x546a0> │ │ │ │ @@ -86438,19 +86438,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r9, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffff704 │ │ │ │ - rscseq r2, sl, #204, 18 @ 0x330000 │ │ │ │ - rscseq r2, sl, #44, 20 @ 0x2c000 │ │ │ │ + rscseq r1, sl, #204, 18 @ 0x330000 │ │ │ │ + rscseq r1, sl, #44, 20 @ 0x2c000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 614fc <__cxa_atexit@plt+0x546dc> │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r7, [r5, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -86494,17 +86494,17 @@ │ │ │ │ str ip, [r3, #16] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r1, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r4, #48 @ 0x30 │ │ │ │ str r4, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff68c │ │ │ │ - rscseq r2, sl, #160, 18 @ 0x280000 │ │ │ │ + rscseq r1, sl, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 61650 <__cxa_atexit@plt+0x54830> │ │ │ │ ldr r2, [pc, #160] @ 61674 <__cxa_atexit@plt+0x54854> │ │ │ │ @@ -86527,15 +86527,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 61660 <__cxa_atexit@plt+0x54840> │ │ │ │ ldr r7, [pc, #104] @ 61688 <__cxa_atexit@plt+0x54868> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, r9 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ @@ -86548,18 +86548,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - rscseq r2, sl, #236, 16 @ 0xec0000 │ │ │ │ - rscseq r2, sl, #8, 18 @ 0x20000 │ │ │ │ + rscseq r1, sl, #236, 16 @ 0xec0000 │ │ │ │ + rscseq r1, sl, #8, 18 @ 0x20000 │ │ │ │ @ instruction: 0xfffff8d0 │ │ │ │ - rscseq r2, sl, #200, 16 @ 0xc80000 │ │ │ │ + rscseq r1, sl, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #100] @ 6170c <__cxa_atexit@plt+0x548ec> │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -86574,28 +86574,28 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 616f8 <__cxa_atexit@plt+0x548d8> │ │ │ │ ldr r7, [pc, #60] @ 61718 <__cxa_atexit@plt+0x548f8> │ │ │ │ stmda r5, {r8, r9} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 61714 <__cxa_atexit@plt+0x548f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - rscseq r2, sl, #84, 16 @ 0x540000 │ │ │ │ + rscseq r1, sl, #84, 16 @ 0x540000 │ │ │ │ @ instruction: 0xfffff810 │ │ │ │ - rscseq r2, sl, #56, 16 @ 0x380000 │ │ │ │ + rscseq r1, sl, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #64] @ 61778 <__cxa_atexit@plt+0x54958> │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -86604,23 +86604,23 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 61764 <__cxa_atexit@plt+0x54944> │ │ │ │ ldr r7, [pc, #40] @ 6177c <__cxa_atexit@plt+0x5495c> │ │ │ │ stmda r5, {r8, r9} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #20] @ 61780 <__cxa_atexit@plt+0x54960> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff798 │ │ │ │ - rscseq r2, sl, #232, 14 @ 0x3a00000 │ │ │ │ + rscseq r1, sl, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 617b8 <__cxa_atexit@plt+0x54998> │ │ │ │ @@ -86631,16 +86631,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 617d4 <__cxa_atexit@plt+0x549b4> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq fp, #20, 20 @ 0x14000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq fp, #36, 20 @ 0x24000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6182c <__cxa_atexit@plt+0x54a0c> │ │ │ │ @@ -86687,24 +86687,24 @@ │ │ │ │ stmib r2, {r0, r8} │ │ │ │ ldr r0, [pc, #52] @ 618d0 <__cxa_atexit@plt+0x54ab0> │ │ │ │ sub r2, r6, #3 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - tsteq fp, #224, 14 @ 0x3800000 │ │ │ │ + tsteq fp, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 61948 <__cxa_atexit@plt+0x54b28> │ │ │ │ ldr r3, [pc, #92] @ 61950 <__cxa_atexit@plt+0x54b30> │ │ │ │ @@ -86788,27 +86788,27 @@ │ │ │ │ add r0, r6, #16 │ │ │ │ stm r0, {r2, r8, lr} │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r1, [r6, #32] │ │ │ │ sub r6, r3, #7 │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq fp, #148, 12 @ 0x9400000 │ │ │ │ - tsteq fp, #124, 12 @ 0x7c00000 │ │ │ │ - tsteq fp, #208, 14 @ 0x3400000 │ │ │ │ + tsteq fp, #164, 12 @ 0xa400000 │ │ │ │ + tsteq fp, #140, 12 @ 0x8c00000 │ │ │ │ + tsteq fp, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 61b08 <__cxa_atexit@plt+0x54ce8> │ │ │ │ @@ -86837,21 +86837,21 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ str r9, [r3, #12] │ │ │ │ stmib r3, {r0, sl} │ │ │ │ str r2, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ str r1, [r3, #32] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq fp, #220, 10 @ 0x37000000 │ │ │ │ - tsteq fp, #200, 10 @ 0x32000000 │ │ │ │ - tsteq fp, #0, 14 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq fp, #236, 10 @ 0x3b000000 │ │ │ │ + tsteq fp, #216, 10 @ 0x36000000 │ │ │ │ + tsteq fp, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 61b6c <__cxa_atexit@plt+0x54d4c> │ │ │ │ ldr r3, [pc, #52] @ 61b74 <__cxa_atexit@plt+0x54d54> │ │ │ │ @@ -86904,26 +86904,26 @@ │ │ │ │ str lr, [r6, #16] │ │ │ │ str sl, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ str r1, [r5] │ │ │ │ sub r1, r3, #7 │ │ │ │ str r1, [r5, #4] │ │ │ │ stm r0, {r2, r9, lr} │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq fp, #200, 8 @ 0xc8000000 │ │ │ │ - tsteq fp, #164, 8 @ 0xa4000000 │ │ │ │ + tsteq fp, #216, 8 @ 0xd8000000 │ │ │ │ + tsteq fp, #180, 8 @ 0xb4000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 61cb8 <__cxa_atexit@plt+0x54e98> │ │ │ │ @@ -86945,20 +86945,20 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r2, [r5, #4] │ │ │ │ str sl, [r3, #32] │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq fp, #32, 8 @ 0x20000000 │ │ │ │ - tsteq fp, #0, 8 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq fp, #48, 8 @ 0x30000000 │ │ │ │ + tsteq fp, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 61d7c <__cxa_atexit@plt+0x54f5c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -86990,30 +86990,30 @@ │ │ │ │ str r5, [r6, #16] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r2, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq fp, #80, 6 @ 0x40000001 │ │ │ │ - tsteq fp, #80, 6 @ 0x40000001 │ │ │ │ + tsteq fp, #96, 6 @ 0x80000001 │ │ │ │ + tsteq fp, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 61e10 <__cxa_atexit@plt+0x54ff0> │ │ │ │ @@ -87031,20 +87031,20 @@ │ │ │ │ sub r0, r6, #7 │ │ │ │ str r0, [r5, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq fp, #192, 4 │ │ │ │ - tsteq fp, #160, 4 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq fp, #208, 4 │ │ │ │ + tsteq fp, #176, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 61e88 <__cxa_atexit@plt+0x55068> │ │ │ │ @@ -87061,24 +87061,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #44, 4 @ 0xc0000002 │ │ │ │ - tsteq fp, #24, 4 @ 0x80000001 │ │ │ │ + tsteq fp, #60, 4 @ 0xc0000003 │ │ │ │ + tsteq fp, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 61eec <__cxa_atexit@plt+0x550cc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -87086,19 +87086,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 61ef8 <__cxa_atexit@plt+0x550d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #72, 2 │ │ │ │ - tsteq fp, #172, 2 @ 0x2b │ │ │ │ + tsteq fp, #88, 2 │ │ │ │ + tsteq fp, #188, 2 @ 0x2f │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 61f74 <__cxa_atexit@plt+0x55154> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -87120,25 +87120,25 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-12] │ │ │ │ mov r5, sl │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - tsteq fp, #224 @ 0xe0 │ │ │ │ - tsteq fp, #204 @ 0xcc │ │ │ │ + tsteq fp, #240 @ 0xf0 │ │ │ │ + tsteq fp, #220 @ 0xdc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, lr │ │ │ │ bhi 62034 <__cxa_atexit@plt+0x55214> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -87168,24 +87168,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r1, [r3, #-12] │ │ │ │ str r9, [r3, #-8] │ │ │ │ str r0, [r3, #-4] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #68 @ 0x44 │ │ │ │ - tsteq fp, #44 @ 0x2c │ │ │ │ + tsteq fp, #84 @ 0x54 │ │ │ │ + tsteq fp, #60 @ 0x3c │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, lr │ │ │ │ @@ -87216,24 +87216,24 @@ │ │ │ │ stm r5, {r0, r2, r9} │ │ │ │ mov r5, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [r3, #8] │ │ │ │ str ip, [r3, #12] │ │ │ │ str r1, [r3, #-12] │ │ │ │ stmdb r3, {r0, sl} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #128, 30 @ 0x200 │ │ │ │ - tsteq fp, #104, 30 @ 0x1a0 │ │ │ │ + tsteq fp, #144, 30 @ 0x240 │ │ │ │ + tsteq fp, #120, 30 @ 0x1e0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -87269,24 +87269,24 @@ │ │ │ │ ldm sp, {r5, fp} │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ str r8, [r3, #8] │ │ │ │ stm lr, {r0, r2, r9, sl} │ │ │ │ str r1, [r3, #-12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #188, 28 @ 0xbc0 │ │ │ │ - tsteq fp, #152, 28 @ 0x980 │ │ │ │ + tsteq fp, #204, 28 @ 0xcc0 │ │ │ │ + tsteq fp, #168, 28 @ 0xa80 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffff978 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r0, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r0 │ │ │ │ @@ -87318,30 +87318,30 @@ │ │ │ │ str r4, [r3, #16] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldm sp, {r5, r6} │ │ │ │ add r0, r3, #20 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ stm r0, {r2, r9, sl, ip} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #236, 26 @ 0x3b00 │ │ │ │ - tsteq fp, #204, 26 @ 0x3300 │ │ │ │ + tsteq fp, #252, 26 @ 0x3f00 │ │ │ │ + tsteq fp, #220, 26 @ 0x3700 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -87377,15 +87377,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - rscseq r1, sl, #12, 24 @ 0xc00 │ │ │ │ + rscseq r0, sl, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub sl, r5, #32 │ │ │ │ cmp fp, sl │ │ │ │ bhi 6249c <__cxa_atexit@plt+0x5567c> │ │ │ │ ldr r8, [pc, #340] @ 624e8 <__cxa_atexit@plt+0x556c8> │ │ │ │ mov r0, r5 │ │ │ │ @@ -87446,47 +87446,47 @@ │ │ │ │ str r3, [r6, #4] │ │ │ │ str r9, [r6, #12] │ │ │ │ ldr r6, [pc, #136] @ 62504 <__cxa_atexit@plt+0x556e4> │ │ │ │ mov r5, sl │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r0 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r6, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #76] @ 624f8 <__cxa_atexit@plt+0x556d8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #32] @ 624ec <__cxa_atexit@plt+0x556cc> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [sl] │ │ │ │ mov r5, sl │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq fp, #128, 24 @ 0x8000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq fp, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ - tsteq fp, #96, 24 @ 0x6000 │ │ │ │ + tsteq fp, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ - tsteq fp, #244, 22 @ 0x3d000 │ │ │ │ - tsteq fp, #164, 22 @ 0x29000 │ │ │ │ - rscseq r1, sl, #120, 20 @ 0x78000 │ │ │ │ + tsteq fp, #4, 24 @ 0x400 │ │ │ │ + tsteq fp, #180, 22 @ 0x2d000 │ │ │ │ + rscseq r0, sl, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -87515,28 +87515,28 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 625a8 <__cxa_atexit@plt+0x55788> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq fp, #12, 22 @ 0x3000 │ │ │ │ + tsteq fp, #28, 22 @ 0x7000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - rscseq r1, sl, #212, 18 @ 0x350000 │ │ │ │ + rscseq r0, sl, #212, 18 @ 0x350000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ b 62b08 <__cxa_atexit@plt+0x55ce8> │ │ │ │ - rscseq r1, sl, #176, 18 @ 0x2c0000 │ │ │ │ + rscseq r0, sl, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -87551,26 +87551,26 @@ │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ ldr r3, [pc, #40] @ 62650 <__cxa_atexit@plt+0x55830> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r3, [pc, #28] @ 62654 <__cxa_atexit@plt+0x55834> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq fp, #80, 20 @ 0x50000 │ │ │ │ - tsteq fp, #252, 18 @ 0x3f0000 │ │ │ │ + tsteq fp, #96, 20 @ 0x60000 │ │ │ │ + tsteq fp, #12, 20 @ 0xc000 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - rscseq r1, sl, #40, 18 @ 0xa0000 │ │ │ │ + rscseq r0, sl, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 626a8 <__cxa_atexit@plt+0x55888> │ │ │ │ ldr r3, [pc, #76] @ 626c4 <__cxa_atexit@plt+0x558a4> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -87590,27 +87590,27 @@ │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq fp, #140, 18 @ 0x230000 │ │ │ │ - rscseq r1, sl, #180, 16 @ 0xb40000 │ │ │ │ + tsteq fp, #156, 18 @ 0x270000 │ │ │ │ + rscseq r0, sl, #180, 16 @ 0xb40000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #20] @ 626f8 <__cxa_atexit@plt+0x558d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #20 │ │ │ │ b 62b08 <__cxa_atexit@plt+0x55ce8> │ │ │ │ - tsteq fp, #64, 18 @ 0x100000 │ │ │ │ + tsteq fp, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 62748 <__cxa_atexit@plt+0x55928> │ │ │ │ ldr r2, [pc, #56] @ 62750 <__cxa_atexit@plt+0x55930> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -87621,26 +87621,26 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [pc, #28] @ 62758 <__cxa_atexit@plt+0x55938> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq fp, #240, 16 @ 0xf00000 │ │ │ │ - tsteq fp, #232, 16 @ 0xe80000 │ │ │ │ + tsteq fp, #0, 18 │ │ │ │ + tsteq fp, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 62808 <__cxa_atexit@plt+0x559e8> │ │ │ │ ldr lr, [pc, #148] @ 62828 <__cxa_atexit@plt+0x55a08> │ │ │ │ @@ -87666,30 +87666,30 @@ │ │ │ │ str r3, [r6, #4]! │ │ │ │ ldr r3, [pc, #76] @ 62834 <__cxa_atexit@plt+0x55a14> │ │ │ │ add lr, r6, #8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stm lr, {r0, r1, r3, r6, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq fp, #124, 16 @ 0x7c0000 │ │ │ │ + tsteq fp, #140, 16 @ 0x8c0000 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - tsteq fp, #240, 18 @ 0x3c0000 │ │ │ │ + tsteq fp, #0, 20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 62890 <__cxa_atexit@plt+0x55a70> │ │ │ │ @@ -87706,17 +87706,17 @@ │ │ │ │ str r7, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ stm r8, {r1, r2, lr} │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - tsteq fp, #96, 18 @ 0x180000 │ │ │ │ + tsteq fp, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -87727,30 +87727,30 @@ │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 628f0 <__cxa_atexit@plt+0x55ad0> │ │ │ │ ldr r3, [pc, #24] @ 628fc <__cxa_atexit@plt+0x55adc> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 62924 <__cxa_atexit@plt+0x55b04> │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ addne r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #136, 18 @ 0x220000 │ │ │ │ - rscseq r1, sl, #88, 12 @ 0x5800000 │ │ │ │ + tsteq fp, #152, 18 @ 0x260000 │ │ │ │ + rscseq r0, sl, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6299c <__cxa_atexit@plt+0x55b7c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -87780,16 +87780,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq r1, sl, #4, 12 @ 0x400000 │ │ │ │ - tsteq fp, #160, 12 @ 0xa000000 │ │ │ │ + rscseq r0, sl, #4, 12 @ 0x400000 │ │ │ │ + tsteq fp, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 62a0c <__cxa_atexit@plt+0x55bec> │ │ │ │ @@ -87801,17 +87801,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, lr} │ │ │ │ sub r7, r6, #3 │ │ │ │ str r1, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - tsteq fp, #196, 14 @ 0x3100000 │ │ │ │ + tsteq fp, #212, 14 @ 0x3500000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 5bb18 <__cxa_atexit@plt+0x4ecf8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -87830,15 +87830,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 62a88 <__cxa_atexit@plt+0x55c68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #164, 10 @ 0x29000000 │ │ │ │ + tsteq fp, #180, 10 @ 0x2d000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -87857,16 +87857,16 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq fp, #192, 10 @ 0x30000000 │ │ │ │ - rscseq r1, sl, #132, 8 @ 0x84000000 │ │ │ │ + tsteq fp, #208, 10 @ 0x34000000 │ │ │ │ + rscseq r0, sl, #132, 8 @ 0x84000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 62b98 <__cxa_atexit@plt+0x55d78> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -87897,30 +87897,30 @@ │ │ │ │ str r2, [r5, #-36]! @ 0xffffffdc │ │ │ │ stmib r6, {r1, r8, r9} │ │ │ │ ldr r6, [pc, #68] @ 62bcc <__cxa_atexit@plt+0x55dac> │ │ │ │ sub r8, r3, #6 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 62bc0 <__cxa_atexit@plt+0x55da0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq fp, #224, 8 @ 0xe0000000 │ │ │ │ - tsteq fp, #152, 8 @ 0x98000000 │ │ │ │ - rscseq r1, sl, #176, 6 @ 0xc0000002 │ │ │ │ + tsteq fp, #240, 8 @ 0xf0000000 │ │ │ │ + tsteq fp, #168, 8 @ 0xa8000000 │ │ │ │ + rscseq r0, sl, #176, 6 @ 0xc0000002 │ │ │ │ andeq r1, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #32] │ │ │ │ @@ -87935,26 +87935,26 @@ │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ ldr r3, [pc, #40] @ 62c50 <__cxa_atexit@plt+0x55e30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r3, [pc, #28] @ 62c54 <__cxa_atexit@plt+0x55e34> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq fp, #80, 8 @ 0x50000000 │ │ │ │ - tsteq fp, #252, 6 @ 0xf0000003 │ │ │ │ + tsteq fp, #96, 8 @ 0x60000000 │ │ │ │ + tsteq fp, #12, 8 @ 0xc000000 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - rscseq r1, sl, #40, 6 @ 0xa0000000 │ │ │ │ + rscseq r0, sl, #40, 6 @ 0xa0000000 │ │ │ │ andeq r1, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 62c84 <__cxa_atexit@plt+0x55e64> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ mov r8, fp │ │ │ │ @@ -88042,42 +88042,42 @@ │ │ │ │ ldr r7, [pc, #68] @ 62e08 <__cxa_atexit@plt+0x55fe8> │ │ │ │ mov fp, r8 │ │ │ │ mov r3, #112 @ 0x70 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff6c0 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - tsteq fp, #224, 8 @ 0xe0000000 │ │ │ │ + tsteq fp, #240, 8 @ 0xf0000000 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq fp, #184, 8 @ 0xb8000000 │ │ │ │ - tsteq fp, #80, 6 @ 0x40000001 │ │ │ │ + tsteq fp, #200, 8 @ 0xc8000000 │ │ │ │ + tsteq fp, #96, 6 @ 0x80000001 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - tsteq fp, #64, 8 @ 0x40000000 │ │ │ │ + tsteq fp, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r1, sl, #116, 2 │ │ │ │ + rscseq r0, sl, #116, 2 │ │ │ │ andeq r1, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #32] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 62c90 <__cxa_atexit@plt+0x55e70> │ │ │ │ andeq r0, r0, r8, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #32] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ mov r9, r7 │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ - rscseq r1, sl, #60, 2 │ │ │ │ + rscseq r0, sl, #60, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 62eb4 <__cxa_atexit@plt+0x56094> │ │ │ │ ldr lr, [pc, #88] @ 62ec0 <__cxa_atexit@plt+0x560a0> │ │ │ │ @@ -88101,16 +88101,16 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq fp, #148, 2 @ 0x25 │ │ │ │ - rscseq r1, sl, #184 @ 0xb8 │ │ │ │ + tsteq fp, #164, 2 @ 0x29 │ │ │ │ + rscseq r0, sl, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 62f0c <__cxa_atexit@plt+0x560ec> │ │ │ │ ldr r3, [pc, #140] @ 62f74 <__cxa_atexit@plt+0x56154> │ │ │ │ ldr sl, [r7, #6] │ │ │ │ @@ -88141,48 +88141,48 @@ │ │ │ │ ldr r3, [pc, #28] @ 62f6c <__cxa_atexit@plt+0x5614c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 62f70 <__cxa_atexit@plt+0x56150> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq fp, #196 @ 0xc4 │ │ │ │ + tsteq fp, #212 @ 0xd4 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rscseq r1, sl, #8 │ │ │ │ + rscseq r0, sl, #8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ b 62b08 <__cxa_atexit@plt+0x55ce8> │ │ │ │ - rscseq r0, sl, #228, 30 @ 0x390 │ │ │ │ + rscseq pc, r9, #228, 30 @ 0x390 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 62fd4 <__cxa_atexit@plt+0x561b4> │ │ │ │ ldr r3, [pc, #36] @ 62fe0 <__cxa_atexit@plt+0x561c0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 62fe4 <__cxa_atexit@plt+0x561c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq fp, #88 @ 0x58 │ │ │ │ - rscseq r0, sl, #152, 30 @ 0x260 │ │ │ │ + tsteq fp, #104 @ 0x68 │ │ │ │ + rscseq pc, r9, #152, 30 @ 0x260 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 63038 <__cxa_atexit@plt+0x56218> │ │ │ │ ldr r3, [pc, #76] @ 63054 <__cxa_atexit@plt+0x56234> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -88202,26 +88202,26 @@ │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq fp, #252, 30 @ 0x3f0 │ │ │ │ - rscseq r0, sl, #36, 30 @ 0x90 │ │ │ │ + tsteq fp, #12 │ │ │ │ + rscseq pc, r9, #36, 30 @ 0x90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #16] @ 63084 <__cxa_atexit@plt+0x56264> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 62b08 <__cxa_atexit@plt+0x55ce8> │ │ │ │ - tsteq fp, #176, 30 @ 0x2c0 │ │ │ │ + tsteq fp, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 630d4 <__cxa_atexit@plt+0x562b4> │ │ │ │ ldr r2, [pc, #56] @ 630dc <__cxa_atexit@plt+0x562bc> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -88232,26 +88232,26 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [pc, #28] @ 630e4 <__cxa_atexit@plt+0x562c4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq fp, #100, 30 @ 0x190 │ │ │ │ - tsteq fp, #92, 30 @ 0x170 │ │ │ │ + tsteq fp, #116, 30 @ 0x1d0 │ │ │ │ + tsteq fp, #108, 30 @ 0x1b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 63194 <__cxa_atexit@plt+0x56374> │ │ │ │ ldr lr, [pc, #148] @ 631b4 <__cxa_atexit@plt+0x56394> │ │ │ │ @@ -88277,30 +88277,30 @@ │ │ │ │ str r3, [r6, #4]! │ │ │ │ ldr r3, [pc, #76] @ 631c0 <__cxa_atexit@plt+0x563a0> │ │ │ │ add lr, r6, #8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stm lr, {r0, r1, r3, r6, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq fp, #240, 28 @ 0xf00 │ │ │ │ + tsteq fp, #0, 30 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - tsteq fp, #100 @ 0x64 │ │ │ │ + tsteq fp, #116 @ 0x74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6321c <__cxa_atexit@plt+0x563fc> │ │ │ │ @@ -88317,17 +88317,17 @@ │ │ │ │ str r7, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ stm r8, {r1, r2, lr} │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - tsteq fp, #212, 30 @ 0x350 │ │ │ │ + tsteq fp, #228, 30 @ 0x390 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -88338,30 +88338,30 @@ │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6327c <__cxa_atexit@plt+0x5645c> │ │ │ │ ldr r3, [pc, #24] @ 63288 <__cxa_atexit@plt+0x56468> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 632b0 <__cxa_atexit@plt+0x56490> │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ addne r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #252, 30 @ 0x3f0 │ │ │ │ - rscseq r0, sl, #204, 24 @ 0xcc00 │ │ │ │ + tsteq fp, #12 │ │ │ │ + rscseq pc, r9, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 63328 <__cxa_atexit@plt+0x56508> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -88391,16 +88391,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq r0, sl, #120, 24 @ 0x7800 │ │ │ │ - tsteq fp, #20, 26 @ 0x500 │ │ │ │ + rscseq pc, r9, #120, 24 @ 0x7800 │ │ │ │ + tsteq fp, #36, 26 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 63398 <__cxa_atexit@plt+0x56578> │ │ │ │ @@ -88412,17 +88412,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, lr} │ │ │ │ sub r7, r6, #3 │ │ │ │ str r1, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - tsteq fp, #56, 28 @ 0x380 │ │ │ │ + tsteq fp, #72, 28 @ 0x480 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 5bb18 <__cxa_atexit@plt+0x4ecf8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -88441,15 +88441,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 63414 <__cxa_atexit@plt+0x565f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #24, 24 @ 0x1800 │ │ │ │ + tsteq fp, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -88468,16 +88468,16 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq fp, #52, 24 @ 0x3400 │ │ │ │ - rscseq r0, sl, #248, 20 @ 0xf8000 │ │ │ │ + tsteq fp, #68, 24 @ 0x4400 │ │ │ │ + rscseq pc, r9, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6350c <__cxa_atexit@plt+0x566ec> │ │ │ │ @@ -88508,15 +88508,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq r0, sl, #96, 20 @ 0x60000 │ │ │ │ + rscseq pc, r9, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ 6355c <__cxa_atexit@plt+0x5673c> │ │ │ │ tst r7, #3 │ │ │ │ @@ -88524,15 +88524,15 @@ │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ beq 63554 <__cxa_atexit@plt+0x56734> │ │ │ │ b 6356c <__cxa_atexit@plt+0x5674c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r0, sl, #32, 20 @ 0x20000 │ │ │ │ + rscseq pc, r9, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 63588 <__cxa_atexit@plt+0x56768> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ mov r8, fp │ │ │ │ @@ -88553,38 +88553,38 @@ │ │ │ │ ldr r3, [pc, #28] @ 635dc <__cxa_atexit@plt+0x567bc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 635e0 <__cxa_atexit@plt+0x567c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq fp, #84, 20 @ 0x54000 │ │ │ │ - rscseq r0, sl, #156, 18 @ 0x270000 │ │ │ │ + tsteq fp, #100, 20 @ 0x64000 │ │ │ │ + rscseq pc, r9, #156, 18 @ 0x270000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6361c <__cxa_atexit@plt+0x567fc> │ │ │ │ ldr r3, [pc, #36] @ 63628 <__cxa_atexit@plt+0x56808> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 6362c <__cxa_atexit@plt+0x5680c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq fp, #16, 20 @ 0x10000 │ │ │ │ - rscseq r0, sl, #80, 18 @ 0x140000 │ │ │ │ + tsteq fp, #32, 20 @ 0x20000 │ │ │ │ + rscseq pc, r9, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 63658 <__cxa_atexit@plt+0x56838> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ mov r8, fp │ │ │ │ @@ -88669,41 +88669,41 @@ │ │ │ │ ldr r7, [pc, #68] @ 637d4 <__cxa_atexit@plt+0x569b4> │ │ │ │ mov fp, r9 │ │ │ │ mov r3, #108 @ 0x6c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r2 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff7bc │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ - tsteq fp, #48, 22 @ 0xc000 │ │ │ │ + tsteq fp, #64, 22 @ 0x10000 │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ - tsteq fp, #24, 22 @ 0x6000 │ │ │ │ - tsteq fp, #180, 18 @ 0x2d0000 │ │ │ │ + tsteq fp, #40, 22 @ 0xa000 │ │ │ │ + tsteq fp, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - tsteq fp, #116, 20 @ 0x74000 │ │ │ │ + tsteq fp, #132, 20 @ 0x84000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r0, sl, #168, 14 @ 0x2a00000 │ │ │ │ + rscseq pc, r9, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 63664 <__cxa_atexit@plt+0x56844> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r9, r7 │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ - rscseq r0, sl, #112, 14 @ 0x1c00000 │ │ │ │ + rscseq pc, r9, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -88732,16 +88732,16 @@ │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ @ instruction: 0xfffff2a8 │ │ │ │ - tsteq fp, #128, 18 @ 0x200000 │ │ │ │ - rscseq r0, sl, #216, 12 @ 0xd800000 │ │ │ │ + tsteq fp, #144, 18 @ 0x240000 │ │ │ │ + rscseq pc, r9, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #12 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 638f8 <__cxa_atexit@plt+0x56ad8> │ │ │ │ @@ -88753,37 +88753,37 @@ │ │ │ │ ldr r1, [pc, #64] @ 63920 <__cxa_atexit@plt+0x56b00> │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-8]! │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r3, r6, #3 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ mov r6, r3 │ │ │ │ b 63908 <__cxa_atexit@plt+0x56ae8> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 63918 <__cxa_atexit@plt+0x56af8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, sl, #128, 12 @ 0x8000000 │ │ │ │ + rscseq pc, r9, #128, 12 @ 0x8000000 │ │ │ │ @ instruction: 0xffffdf80 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r0, sl, #92, 12 @ 0x5c00000 │ │ │ │ + rscseq pc, r9, #92, 12 @ 0x5c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 63948 <__cxa_atexit@plt+0x56b28> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, sl, #52, 12 @ 0x3400000 │ │ │ │ + rscseq pc, r9, #52, 12 @ 0x3400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 639c4 <__cxa_atexit@plt+0x56ba4> │ │ │ │ @@ -88804,68 +88804,68 @@ │ │ │ │ sub r0, r6, #31 │ │ │ │ add lr, r3, #16 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r8, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffe94c │ │ │ │ @ instruction: 0xffffdf50 │ │ │ │ - tsteq fp, #212, 16 @ 0xd40000 │ │ │ │ - rscseq r0, sl, #160, 10 @ 0x28000000 │ │ │ │ + tsteq fp, #228, 16 @ 0xe40000 │ │ │ │ + rscseq pc, r9, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 63a00 <__cxa_atexit@plt+0x56be0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, sl, #124, 10 @ 0x1f000000 │ │ │ │ + rscseq pc, r9, #124, 10 @ 0x1f000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 63a24 <__cxa_atexit@plt+0x56c04> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, sl, #88, 10 @ 0x16000000 │ │ │ │ + rscseq pc, r9, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 63a48 <__cxa_atexit@plt+0x56c28> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, sl, #52, 10 @ 0xd000000 │ │ │ │ + rscseq pc, r9, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 63a6c <__cxa_atexit@plt+0x56c4c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, sl, #16, 10 @ 0x4000000 │ │ │ │ + rscseq pc, r9, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 63a90 <__cxa_atexit@plt+0x56c70> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, sl, #236, 8 @ 0xec000000 │ │ │ │ + rscseq pc, r9, #236, 8 @ 0xec000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 63ad4 <__cxa_atexit@plt+0x56cb4> │ │ │ │ @@ -88875,17 +88875,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - rscseq r0, sl, #164, 8 @ 0xa4000000 │ │ │ │ + rscseq pc, r9, #164, 8 @ 0xa4000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 63b6c <__cxa_atexit@plt+0x56d4c> │ │ │ │ ldr r3, [pc, #152] @ 63ba0 <__cxa_atexit@plt+0x56d80> │ │ │ │ @@ -88906,15 +88906,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ stmib r6, {r7, r8} │ │ │ │ sub r7, r3, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 63ba8 <__cxa_atexit@plt+0x56d88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -88925,19 +88925,19 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 63ba4 <__cxa_atexit@plt+0x56d84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - rscseq r0, sl, #248, 6 @ 0xe0000003 │ │ │ │ - rscseq r0, sl, #36, 8 @ 0x24000000 │ │ │ │ + rscseq pc, r9, #248, 6 @ 0xe0000003 │ │ │ │ + rscseq pc, r9, #36, 8 @ 0x24000000 │ │ │ │ @ instruction: 0xffffdd24 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - rscseq r0, sl, #216, 6 @ 0x60000003 │ │ │ │ + rscseq pc, r9, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ sub r6, r5, #8 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 63c0c <__cxa_atexit@plt+0x56dec> │ │ │ │ @@ -88950,37 +88950,37 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r7, {r3, r8} │ │ │ │ sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ mov r6, r7 │ │ │ │ b 63c1c <__cxa_atexit@plt+0x56dfc> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 63c30 <__cxa_atexit@plt+0x56e10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, sl, #104, 6 @ 0xa0000001 │ │ │ │ + rscseq pc, r9, #104, 6 @ 0xa0000001 │ │ │ │ @ instruction: 0xffffdc70 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 63c50 <__cxa_atexit@plt+0x56e30> │ │ │ │ mov r8, fp │ │ │ │ b 63cac <__cxa_atexit@plt+0x56e8c> │ │ │ │ ldr r7, [pc, #8] @ 63c60 <__cxa_atexit@plt+0x56e40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, sl, #72, 6 @ 0x20000001 │ │ │ │ + rscseq pc, r9, #72, 6 @ 0x20000001 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ str r8, [r5, #-12]! │ │ │ │ @@ -88990,30 +88990,30 @@ │ │ │ │ bhi 63c98 <__cxa_atexit@plt+0x56e78> │ │ │ │ mov r8, fp │ │ │ │ b 63cac <__cxa_atexit@plt+0x56e8c> │ │ │ │ ldr r7, [pc, #8] @ 63ca8 <__cxa_atexit@plt+0x56e88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, sl, #0, 6 │ │ │ │ + rscseq pc, r9, #0, 6 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ mov fp, r8 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 63ce8 <__cxa_atexit@plt+0x56ec8> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r1, [pc, #164] @ 63d78 <__cxa_atexit@plt+0x56f58> │ │ │ │ ldr r8, [r5] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ mov r7, r3 │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 63d58 <__cxa_atexit@plt+0x56f38> │ │ │ │ ldr r2, [r5] │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ ldr r9, [pc, #116] @ 63d7c <__cxa_atexit@plt+0x56f5c> │ │ │ │ @@ -89040,22 +89040,22 @@ │ │ │ │ bx ip │ │ │ │ ldr r6, [pc, #20] @ 63d74 <__cxa_atexit@plt+0x56f54> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq fp, #152, 10 @ 0x26000000 │ │ │ │ - tsteq fp, #16, 6 @ 0x40000000 │ │ │ │ - tsteq fp, #252, 8 @ 0xfc000000 │ │ │ │ - tsteq fp, #12, 6 @ 0x30000000 │ │ │ │ - rscseq r0, sl, #16, 4 │ │ │ │ + tsteq fp, #168, 10 @ 0x2a000000 │ │ │ │ + tsteq fp, #32, 6 @ 0x80000000 │ │ │ │ + tsteq fp, #12, 10 @ 0x3000000 │ │ │ │ + tsteq fp, #28, 6 @ 0x70000000 │ │ │ │ + rscseq pc, r9, #16, 4 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 63df4 <__cxa_atexit@plt+0x56fd4> │ │ │ │ mov r7, r5 │ │ │ │ ldr r2, [pc, #336] @ 63f00 <__cxa_atexit@plt+0x570e0> │ │ │ │ @@ -89072,15 +89072,15 @@ │ │ │ │ stm r5, {r2, r3} │ │ │ │ beq 63eb8 <__cxa_atexit@plt+0x57098> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #288] @ 63f08 <__cxa_atexit@plt+0x570e8> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #32 │ │ │ │ cmp r3, r2 │ │ │ │ bcc 63ec0 <__cxa_atexit@plt+0x570a0> │ │ │ │ ldr r3, [pc, #224] @ 63eec <__cxa_atexit@plt+0x570cc> │ │ │ │ sub r9, r2, #6 │ │ │ │ str r9, [r5, #24] │ │ │ │ @@ -89127,31 +89127,31 @@ │ │ │ │ mov r7, ip │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #36] @ 63efc <__cxa_atexit@plt+0x570dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov sl, ip │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - tsteq fp, #228, 6 @ 0x90000003 │ │ │ │ - tsteq fp, #84, 8 @ 0x54000000 │ │ │ │ - tsteq fp, #244, 2 @ 0x3d │ │ │ │ - rscseq r0, sl, #212 @ 0xd4 │ │ │ │ + tsteq fp, #244, 6 @ 0xd0000003 │ │ │ │ + tsteq fp, #100, 8 @ 0x64000000 │ │ │ │ + tsteq fp, #4, 4 @ 0x40000000 │ │ │ │ + rscseq pc, r9, #212 @ 0xd4 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - rscseq r0, sl, #144 @ 0x90 │ │ │ │ + rscseq pc, r9, #144 @ 0x90 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #56] @ 63f64 <__cxa_atexit@plt+0x57144> │ │ │ │ tst r7, #3 │ │ │ │ @@ -89161,31 +89161,31 @@ │ │ │ │ str r2, [r3, #-4]! │ │ │ │ beq 63f58 <__cxa_atexit@plt+0x57138> │ │ │ │ ldr r3, [pc, #32] @ 63f68 <__cxa_atexit@plt+0x57148> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r0, sl, #48 @ 0x30 │ │ │ │ + rscseq pc, r9, #48 @ 0x30 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ 63f90 <__cxa_atexit@plt+0x57170> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, sl, #8 │ │ │ │ + rscseq pc, r9, #8 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r9, [r3, #16]! │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -89245,35 +89245,35 @@ │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq fp, #200, 4 @ 0x8000000c │ │ │ │ - tsteq fp, #64, 4 │ │ │ │ - tsteq fp, #84 @ 0x54 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq fp, #216, 4 @ 0x8000000d │ │ │ │ + tsteq fp, #80, 4 │ │ │ │ + tsteq fp, #100 @ 0x64 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq fp, #248, 30 @ 0x3e0 │ │ │ │ - tsteq fp, #60, 4 @ 0xc0000003 │ │ │ │ - tsteq fp, #180, 2 @ 0x2d │ │ │ │ - rscseq pc, r9, #216, 28 @ 0xd80 │ │ │ │ + tsteq fp, #8 │ │ │ │ + tsteq fp, #76, 4 @ 0xc0000004 │ │ │ │ + tsteq fp, #196, 2 @ 0x31 │ │ │ │ + rscseq lr, r9, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r0, r7, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 63cac <__cxa_atexit@plt+0x56e8c> │ │ │ │ - rscseq pc, r9, #168, 28 @ 0xa80 │ │ │ │ + rscseq lr, r9, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ mov sl, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 64124 <__cxa_atexit@plt+0x57304> │ │ │ │ @@ -89282,15 +89282,15 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b 64224 <__cxa_atexit@plt+0x57404> │ │ │ │ ldr r7, [pc, #12] @ 64138 <__cxa_atexit@plt+0x57318> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r9, #128, 28 @ 0x800 │ │ │ │ + rscseq lr, r9, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -89319,36 +89319,36 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 641e0 <__cxa_atexit@plt+0x573c0> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq fp, #184 @ 0xb8 │ │ │ │ - tsteq fp, #48, 2 │ │ │ │ - tsteq fp, #220, 28 @ 0xdc0 │ │ │ │ - tsteq fp, #120, 28 @ 0x780 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq fp, #200 @ 0xc8 │ │ │ │ + tsteq fp, #64, 2 │ │ │ │ + tsteq fp, #236, 28 @ 0xec0 │ │ │ │ + tsteq fp, #136, 28 @ 0x880 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - rscseq pc, r9, #180, 26 @ 0x2d00 │ │ │ │ + rscseq lr, r9, #180, 26 @ 0x2d00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 64210 <__cxa_atexit@plt+0x573f0> │ │ │ │ str r8, [r5, #-12]! │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b 64224 <__cxa_atexit@plt+0x57404> │ │ │ │ ldr r7, [pc, #8] @ 64220 <__cxa_atexit@plt+0x57400> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r9, #152, 26 @ 0x2600 │ │ │ │ + rscseq lr, r9, #152, 26 @ 0x2600 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 64294 <__cxa_atexit@plt+0x57474> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -89368,15 +89368,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #4] │ │ │ │ beq 642e8 <__cxa_atexit@plt+0x574c8> │ │ │ │ ldr r3, [pc, #144] @ 64318 <__cxa_atexit@plt+0x574f8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 642f0 <__cxa_atexit@plt+0x574d0> │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [pc, #104] @ 6431c <__cxa_atexit@plt+0x574fc> │ │ │ │ @@ -89398,50 +89398,50 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 6430c <__cxa_atexit@plt+0x574ec> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r4, r3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - tsteq fp, #164, 26 @ 0x2900 │ │ │ │ - tsteq fp, #104, 26 @ 0x1a00 │ │ │ │ - rscseq pc, r9, #120, 24 @ 0x7800 │ │ │ │ + tsteq fp, #180, 26 @ 0x2d00 │ │ │ │ + tsteq fp, #120, 26 @ 0x1e00 │ │ │ │ + rscseq lr, r9, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 64368 <__cxa_atexit@plt+0x57548> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 64360 <__cxa_atexit@plt+0x57540> │ │ │ │ ldr r3, [pc, #24] @ 6436c <__cxa_atexit@plt+0x5754c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq pc, r9, #44, 24 @ 0x2c00 │ │ │ │ + rscseq lr, r9, #44, 24 @ 0x2c00 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 64390 <__cxa_atexit@plt+0x57570> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, r9, #8, 24 @ 0x800 │ │ │ │ + rscseq lr, r9, #8, 24 @ 0x800 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 643fc <__cxa_atexit@plt+0x575dc> │ │ │ │ ldr r7, [pc, #236] @ 644a0 <__cxa_atexit@plt+0x57680> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ @@ -89458,15 +89458,15 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ beq 64480 <__cxa_atexit@plt+0x57660> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #184] @ 644a8 <__cxa_atexit@plt+0x57688> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 64488 <__cxa_atexit@plt+0x57668> │ │ │ │ ldr r1, [pc, #132] @ 64498 <__cxa_atexit@plt+0x57678> │ │ │ │ ldr lr, [pc, #132] @ 6449c <__cxa_atexit@plt+0x5767c> │ │ │ │ mov r2, r5 │ │ │ │ @@ -89497,21 +89497,21 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ - tsteq fp, #56, 24 @ 0x3800 │ │ │ │ + tsteq fp, #72, 24 @ 0x4800 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - rscseq pc, r9, #240, 20 @ 0xf0000 │ │ │ │ + rscseq lr, r9, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #56] @ 644fc <__cxa_atexit@plt+0x576dc> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -89520,30 +89520,30 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ beq 644f4 <__cxa_atexit@plt+0x576d4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ 64500 <__cxa_atexit@plt+0x576e0> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq pc, r9, #152, 20 @ 0x98000 │ │ │ │ + rscseq lr, r9, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ 64528 <__cxa_atexit@plt+0x57708> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, r9, #112, 20 @ 0x70000 │ │ │ │ + rscseq lr, r9, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -89587,25 +89587,25 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str lr, [r3, #12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #20] @ 6461c <__cxa_atexit@plt+0x577fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq fp, #232, 20 @ 0xe8000 │ │ │ │ - rscseq pc, r9, #148, 18 @ 0x250000 │ │ │ │ - tsteq fp, #132, 20 @ 0x84000 │ │ │ │ - rscseq pc, r9, #120, 18 @ 0x1e0000 │ │ │ │ + tsteq fp, #248, 20 @ 0xf8000 │ │ │ │ + rscseq lr, r9, #148, 18 @ 0x250000 │ │ │ │ + tsteq fp, #148, 20 @ 0x94000 │ │ │ │ + rscseq lr, r9, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r6, ror #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -89614,16 +89614,16 @@ │ │ │ │ bhi 64658 <__cxa_atexit@plt+0x57838> │ │ │ │ mov r8, fp │ │ │ │ b 63cac <__cxa_atexit@plt+0x56e8c> │ │ │ │ ldr r7, [pc, #8] @ 64668 <__cxa_atexit@plt+0x57848> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r9, #64, 18 @ 0x100000 │ │ │ │ - rscseq pc, r9, #48, 18 @ 0xc0000 │ │ │ │ + rscseq lr, r9, #64, 18 @ 0x100000 │ │ │ │ + rscseq lr, r9, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -89649,19 +89649,19 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 64700 <__cxa_atexit@plt+0x578e0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq fp, #148, 18 @ 0x250000 │ │ │ │ - tsteq fp, #80, 18 @ 0x140000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq fp, #164, 18 @ 0x290000 │ │ │ │ + tsteq fp, #96, 18 @ 0x180000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rscseq pc, r9, #148, 16 @ 0x940000 │ │ │ │ + rscseq lr, r9, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 64784 <__cxa_atexit@plt+0x57964> │ │ │ │ and r7, r9, #3 │ │ │ │ @@ -89690,17 +89690,17 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 64798 <__cxa_atexit@plt+0x57978> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq pc, r9, #44, 16 @ 0x2c0000 │ │ │ │ - tsteq fp, #192, 16 @ 0xc00000 │ │ │ │ - rscseq pc, r9, #252, 14 @ 0x3f00000 │ │ │ │ + rscseq lr, r9, #44, 16 @ 0x2c0000 │ │ │ │ + tsteq fp, #208, 16 @ 0xd00000 │ │ │ │ + rscseq lr, r9, #252, 14 @ 0x3f00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 64800 <__cxa_atexit@plt+0x579e0> │ │ │ │ ldr r3, [pc, #212] @ 64894 <__cxa_atexit@plt+0x57a74> │ │ │ │ str r7, [r5] │ │ │ │ @@ -89715,15 +89715,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 64850 <__cxa_atexit@plt+0x57a30> │ │ │ │ ldr r3, [pc, #168] @ 6489c <__cxa_atexit@plt+0x57a7c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r3, [pc, #128] @ 64888 <__cxa_atexit@plt+0x57a68> │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #4]! │ │ │ │ ldr sl, [r7, #8] │ │ │ │ tst sl, #3 │ │ │ │ beq 64858 <__cxa_atexit@plt+0x57a38> │ │ │ │ @@ -89751,48 +89751,48 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r3, #1 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r3 │ │ │ │ - rscseq pc, r9, #60, 14 @ 0xf00000 │ │ │ │ - tsteq fp, #168, 14 @ 0x2a00000 │ │ │ │ + rscseq lr, r9, #60, 14 @ 0xf00000 │ │ │ │ + tsteq fp, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - tsteq fp, #240, 14 @ 0x3c00000 │ │ │ │ - rscseq pc, r9, #248, 12 @ 0xf800000 │ │ │ │ + tsteq fp, #0, 16 │ │ │ │ + rscseq lr, r9, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 648e4 <__cxa_atexit@plt+0x57ac4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 648dc <__cxa_atexit@plt+0x57abc> │ │ │ │ ldr r3, [pc, #24] @ 648e8 <__cxa_atexit@plt+0x57ac8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq pc, r9, #176, 12 @ 0xb000000 │ │ │ │ + rscseq lr, r9, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6490c <__cxa_atexit@plt+0x57aec> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, r9, #140, 12 @ 0x8c00000 │ │ │ │ + rscseq lr, r9, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 64978 <__cxa_atexit@plt+0x57b58> │ │ │ │ ldr r7, [pc, #192] @ 649f0 <__cxa_atexit@plt+0x57bd0> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ @@ -89809,15 +89809,15 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ beq 649cc <__cxa_atexit@plt+0x57bac> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #140] @ 649f8 <__cxa_atexit@plt+0x57bd8> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r7, [pc, #104] @ 649e8 <__cxa_atexit@plt+0x57bc8> │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ tst sl, #3 │ │ │ │ str r7, [r5] │ │ │ │ beq 649c0 <__cxa_atexit@plt+0x57ba0> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -89839,19 +89839,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 649ec <__cxa_atexit@plt+0x57bcc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rscseq pc, r9, #208, 10 @ 0x34000000 │ │ │ │ + rscseq lr, r9, #208, 10 @ 0x34000000 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - rscseq pc, r9, #160, 10 @ 0x28000000 │ │ │ │ + rscseq lr, r9, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #56] @ 64a4c <__cxa_atexit@plt+0x57c2c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -89860,30 +89860,30 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ beq 64a44 <__cxa_atexit@plt+0x57c24> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ 64a50 <__cxa_atexit@plt+0x57c30> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq pc, r9, #72, 10 @ 0x12000000 │ │ │ │ + rscseq lr, r9, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ 64a78 <__cxa_atexit@plt+0x57c58> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, r9, #32, 10 @ 0x8000000 │ │ │ │ + rscseq lr, r9, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 64ad4 <__cxa_atexit@plt+0x57cb4> │ │ │ │ ldr r3, [pc, #96] @ 64afc <__cxa_atexit@plt+0x57cdc> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ @@ -89908,16 +89908,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 64b00 <__cxa_atexit@plt+0x57ce0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq pc, r9, #172, 8 @ 0xac000000 │ │ │ │ - rscseq pc, r9, #152, 8 @ 0x98000000 │ │ │ │ + rscseq lr, r9, #172, 8 @ 0xac000000 │ │ │ │ + rscseq lr, r9, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stmib r5, {r1, r3, r7} │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -89926,16 +89926,16 @@ │ │ │ │ bhi 64b38 <__cxa_atexit@plt+0x57d18> │ │ │ │ mov r8, fp │ │ │ │ b 63cac <__cxa_atexit@plt+0x56e8c> │ │ │ │ ldr r7, [pc, #8] @ 64b48 <__cxa_atexit@plt+0x57d28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r9, #96, 8 @ 0x60000000 │ │ │ │ - rscseq pc, r9, #96, 8 @ 0x60000000 │ │ │ │ + rscseq lr, r9, #96, 8 @ 0x60000000 │ │ │ │ + rscseq lr, r9, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ mov sl, r7 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -89945,16 +89945,16 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b 64224 <__cxa_atexit@plt+0x57404> │ │ │ │ ldr r7, [pc, #12] @ 64b94 <__cxa_atexit@plt+0x57d74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r9, #36, 8 @ 0x24000000 │ │ │ │ - rscseq pc, r9, #20, 8 @ 0x14000000 │ │ │ │ + rscseq lr, r9, #36, 8 @ 0x24000000 │ │ │ │ + rscseq lr, r9, #20, 8 @ 0x14000000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov sl, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 64bd4 <__cxa_atexit@plt+0x57db4> │ │ │ │ @@ -89969,18 +89969,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 64bfc <__cxa_atexit@plt+0x57ddc> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r3, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #100, 8 @ 0x64000000 │ │ │ │ - rscseq pc, r9, #208, 6 @ 0x40000003 │ │ │ │ - tsteq fp, #60, 8 @ 0x3c000000 │ │ │ │ - rscseq pc, r9, #176, 6 @ 0xc0000002 │ │ │ │ + tsteq fp, #116, 8 @ 0x74000000 │ │ │ │ + rscseq lr, r9, #208, 6 @ 0x40000003 │ │ │ │ + tsteq fp, #76, 8 @ 0x4c000000 │ │ │ │ + rscseq lr, r9, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 64c60 <__cxa_atexit@plt+0x57e40> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ @@ -90002,16 +90002,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 64c78 <__cxa_atexit@plt+0x57e58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq pc, r9, #88, 6 @ 0x60000001 │ │ │ │ - rscseq pc, r9, #56, 6 @ 0xe0000000 │ │ │ │ + rscseq lr, r9, #88, 6 @ 0x60000001 │ │ │ │ + rscseq lr, r9, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 64ca0 <__cxa_atexit@plt+0x57e80> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -90031,18 +90031,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 64cf4 <__cxa_atexit@plt+0x57ed4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq fp, #20, 10 @ 0x5000000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq fp, #36, 10 @ 0x9000000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq pc, r9, #176, 4 │ │ │ │ + rscseq lr, r9, #176, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 64d6c <__cxa_atexit@plt+0x57f4c> │ │ │ │ @@ -90070,16 +90070,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 64d88 <__cxa_atexit@plt+0x57f68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rscseq pc, r9, #80, 4 │ │ │ │ - rscseq pc, r9, #32, 4 │ │ │ │ + rscseq lr, r9, #80, 4 │ │ │ │ + rscseq lr, r9, #32, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ 64dc8 <__cxa_atexit@plt+0x57fa8> │ │ │ │ stmda r5, {r2, r3} │ │ │ │ @@ -90087,15 +90087,15 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 64dc0 <__cxa_atexit@plt+0x57fa0> │ │ │ │ b 64dd8 <__cxa_atexit@plt+0x57fb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq pc, r9, #224, 2 @ 0x38 │ │ │ │ + rscseq lr, r9, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 64e34 <__cxa_atexit@plt+0x58014> │ │ │ │ ldr r3, [pc, #116] @ 64e60 <__cxa_atexit@plt+0x58040> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -90126,16 +90126,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 64e68 <__cxa_atexit@plt+0x58048> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - rscseq pc, r9, #88, 2 │ │ │ │ - rscseq pc, r9, #64, 2 │ │ │ │ + rscseq lr, r9, #88, 2 │ │ │ │ + rscseq lr, r9, #64, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #60] @ 64ec4 <__cxa_atexit@plt+0x580a4> │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ ldr r9, [r3, #-4] │ │ │ │ @@ -90150,15 +90150,15 @@ │ │ │ │ b 64224 <__cxa_atexit@plt+0x57404> │ │ │ │ ldr r7, [pc, #16] @ 64ec8 <__cxa_atexit@plt+0x580a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq pc, r9, #244 @ 0xf4 │ │ │ │ + rscseq lr, r9, #244 @ 0xf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 64f00 <__cxa_atexit@plt+0x580e0> │ │ │ │ @@ -90169,45 +90169,45 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 64f1c <__cxa_atexit@plt+0x580fc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq fp, #236, 4 @ 0xc000000e │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq fp, #252, 4 @ 0xc000000f │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 64f34 <__cxa_atexit@plt+0x58114> │ │ │ │ mov r7, fp │ │ │ │ b 64f90 <__cxa_atexit@plt+0x58170> │ │ │ │ ldr r7, [pc, #8] @ 64f44 <__cxa_atexit@plt+0x58124> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r9, #160 @ 0xa0 │ │ │ │ + rscseq lr, r9, #160 @ 0xa0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq pc, r9, #120 @ 0x78 │ │ │ │ + rscseq lr, r9, #120 @ 0x78 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ str r8, [r5, #-12]! │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bhi 64f7c <__cxa_atexit@plt+0x5815c> │ │ │ │ mov r7, fp │ │ │ │ b 64f90 <__cxa_atexit@plt+0x58170> │ │ │ │ ldr r7, [pc, #8] @ 64f8c <__cxa_atexit@plt+0x5816c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r9, #88 @ 0x58 │ │ │ │ + rscseq lr, r9, #88 @ 0x58 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 65004 <__cxa_atexit@plt+0x581e4> │ │ │ │ ldr r2, [pc, #260] @ 650b0 <__cxa_atexit@plt+0x58290> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -90228,15 +90228,15 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ beq 65084 <__cxa_atexit@plt+0x58264> │ │ │ │ ldr r3, [pc, #196] @ 650b8 <__cxa_atexit@plt+0x58298> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 65090 <__cxa_atexit@plt+0x58270> │ │ │ │ ldm r5, {r1, r2, sl} │ │ │ │ ldr r8, [pc, #156] @ 650bc <__cxa_atexit@plt+0x5829c> │ │ │ │ sub r0, r3, #27 │ │ │ │ @@ -90270,24 +90270,24 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 650ac <__cxa_atexit@plt+0x5828c> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr r3 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - tsteq fp, #124, 4 @ 0xc0000007 │ │ │ │ - tsteq fp, #244, 30 @ 0x3d0 │ │ │ │ - tsteq fp, #228, 2 @ 0x39 │ │ │ │ - tsteq fp, #248, 30 @ 0x3e0 │ │ │ │ - rscseq lr, r9, #0, 30 │ │ │ │ + tsteq fp, #140, 4 @ 0xc0000008 │ │ │ │ + tsteq fp, #4 │ │ │ │ + tsteq fp, #244, 2 @ 0x3d │ │ │ │ + tsteq fp, #8 │ │ │ │ + rscseq sp, r9, #0, 30 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #56] @ 65124 <__cxa_atexit@plt+0x58304> │ │ │ │ tst r7, #3 │ │ │ │ @@ -90297,31 +90297,31 @@ │ │ │ │ str r2, [r3, #-4]! │ │ │ │ beq 65118 <__cxa_atexit@plt+0x582f8> │ │ │ │ ldr r3, [pc, #32] @ 65128 <__cxa_atexit@plt+0x58308> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq lr, r9, #160, 28 @ 0xa00 │ │ │ │ + rscseq sp, r9, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ 65150 <__cxa_atexit@plt+0x58330> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq lr, r9, #120, 28 @ 0x780 │ │ │ │ + rscseq sp, r9, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r8, [r3, #16]! │ │ │ │ cmp r2, #2 │ │ │ │ bne 65208 <__cxa_atexit@plt+0x583e8> │ │ │ │ @@ -90361,38 +90361,38 @@ │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ b 64f90 <__cxa_atexit@plt+0x58170> │ │ │ │ ldr r3, [pc, #44] @ 6523c <__cxa_atexit@plt+0x5841c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq fp, #120 @ 0x78 │ │ │ │ - tsteq fp, #220 @ 0xdc │ │ │ │ - tsteq fp, #120, 28 @ 0x780 │ │ │ │ + tsteq fp, #136 @ 0x88 │ │ │ │ + tsteq fp, #236 @ 0xec │ │ │ │ + tsteq fp, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rscseq lr, r9, #140, 26 @ 0x2300 │ │ │ │ + rscseq sp, r9, #140, 26 @ 0x2300 │ │ │ │ andeq r0, r0, r7, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ b 64f90 <__cxa_atexit@plt+0x58170> │ │ │ │ - rscseq lr, r9, #92, 26 @ 0x1700 │ │ │ │ + rscseq sp, r9, #92, 26 @ 0x1700 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r9, [r3, #16]! │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -90452,23 +90452,23 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ b 64f90 <__cxa_atexit@plt+0x58170> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq fp, #160, 30 @ 0x280 │ │ │ │ - tsteq fp, #24, 30 @ 0x60 │ │ │ │ - tsteq fp, #44, 26 @ 0xb00 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq fp, #176, 30 @ 0x2c0 │ │ │ │ + tsteq fp, #40, 30 @ 0xa0 │ │ │ │ + tsteq fp, #60, 26 @ 0xf00 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq fp, #160, 26 @ 0x2800 │ │ │ │ - tsteq fp, #228, 30 @ 0x390 │ │ │ │ - tsteq fp, #92, 30 @ 0x170 │ │ │ │ - rscseq lr, r9, #44, 24 @ 0x2c00 │ │ │ │ + tsteq fp, #176, 26 @ 0x2c00 │ │ │ │ + tsteq fp, #244, 30 @ 0x3d0 │ │ │ │ + tsteq fp, #108, 30 @ 0x1b0 │ │ │ │ + rscseq sp, r9, #44, 24 @ 0x2c00 │ │ │ │ andeq r0, r0, r7, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -90508,21 +90508,21 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 65474 <__cxa_atexit@plt+0x58654> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq fp, #36, 28 @ 0x240 │ │ │ │ - tsteq fp, #156, 28 @ 0x9c0 │ │ │ │ - tsteq fp, #72, 24 @ 0x4800 │ │ │ │ - tsteq fp, #224, 22 @ 0x38000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq fp, #52, 28 @ 0x340 │ │ │ │ + tsteq fp, #172, 28 @ 0xac0 │ │ │ │ + tsteq fp, #88, 24 @ 0x5800 │ │ │ │ + tsteq fp, #240, 22 @ 0x3c000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - rscseq lr, r9, #100, 22 @ 0x19000 │ │ │ │ + rscseq sp, r9, #100, 22 @ 0x19000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 65558 <__cxa_atexit@plt+0x58738> │ │ │ │ and r7, sl, #3 │ │ │ │ @@ -90548,15 +90548,15 @@ │ │ │ │ beq 65550 <__cxa_atexit@plt+0x58730> │ │ │ │ ldr r2, [pc, #164] @ 65594 <__cxa_atexit@plt+0x58774> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r3] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ cmp r7, r3 │ │ │ │ bcc 65568 <__cxa_atexit@plt+0x58748> │ │ │ │ ldr r7, [pc, #124] @ 6559c <__cxa_atexit@plt+0x5877c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -90581,23 +90581,23 @@ │ │ │ │ ldr r7, [pc, #24] @ 65588 <__cxa_atexit@plt+0x58768> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - rscseq lr, r9, #148, 20 @ 0x94000 │ │ │ │ - tsteq fp, #56, 22 @ 0xe000 │ │ │ │ - tsteq fp, #240, 20 @ 0xf0000 │ │ │ │ - rscseq lr, r9, #60, 20 @ 0x3c000 │ │ │ │ + rscseq sp, r9, #148, 20 @ 0x94000 │ │ │ │ + tsteq fp, #72, 22 @ 0x12000 │ │ │ │ + tsteq fp, #0, 22 │ │ │ │ + rscseq sp, r9, #60, 20 @ 0x3c000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #56] @ 655fc <__cxa_atexit@plt+0x587dc> │ │ │ │ tst r7, #3 │ │ │ │ @@ -90607,31 +90607,31 @@ │ │ │ │ str r2, [r3, #-4]! │ │ │ │ beq 655f0 <__cxa_atexit@plt+0x587d0> │ │ │ │ ldr r3, [pc, #32] @ 65600 <__cxa_atexit@plt+0x587e0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq lr, r9, #220, 18 @ 0x370000 │ │ │ │ + rscseq sp, r9, #220, 18 @ 0x370000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ 65628 <__cxa_atexit@plt+0x58808> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq lr, r9, #180, 18 @ 0x2d0000 │ │ │ │ + rscseq sp, r9, #180, 18 @ 0x2d0000 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [r3, #12]! │ │ │ │ and r2, r1, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -90677,39 +90677,39 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 65708 <__cxa_atexit@plt+0x588e8> │ │ │ │ ldr r3, [pc, #88] @ 65754 <__cxa_atexit@plt+0x58934> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r1] │ │ │ │ mov r6, lr │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r1 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #36] @ 65760 <__cxa_atexit@plt+0x58940> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - tsteq fp, #220, 18 @ 0x370000 │ │ │ │ - rscseq lr, r9, #156, 16 @ 0x9c0000 │ │ │ │ - rscseq lr, r9, #116, 16 @ 0x740000 │ │ │ │ + tsteq fp, #236, 18 @ 0x3b0000 │ │ │ │ + rscseq sp, r9, #156, 16 @ 0x9c0000 │ │ │ │ + rscseq sp, r9, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -90720,45 +90720,45 @@ │ │ │ │ bhi 657a0 <__cxa_atexit@plt+0x58980> │ │ │ │ mov r7, fp │ │ │ │ b 64f90 <__cxa_atexit@plt+0x58170> │ │ │ │ ldr r7, [pc, #8] @ 657b0 <__cxa_atexit@plt+0x58990> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r9, #52, 16 @ 0x340000 │ │ │ │ - rscseq lr, r9, #44, 16 @ 0x2c0000 │ │ │ │ + rscseq sp, r9, #52, 16 @ 0x340000 │ │ │ │ + rscseq sp, r9, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, r6, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #52] @ 657fc <__cxa_atexit@plt+0x589dc> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ beq 657f4 <__cxa_atexit@plt+0x589d4> │ │ │ │ ldr r3, [pc, #24] @ 65800 <__cxa_atexit@plt+0x589e0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq lr, r9, #220, 14 @ 0x3700000 │ │ │ │ + rscseq sp, r9, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 65824 <__cxa_atexit@plt+0x58a04> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq lr, r9, #176, 14 @ 0x2c00000 │ │ │ │ + rscseq sp, r9, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr lr, [r2, #12]! │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r2, #4] │ │ │ │ @@ -90801,25 +90801,25 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r7, fp │ │ │ │ b 64f90 <__cxa_atexit@plt+0x58170> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #20] @ 65914 <__cxa_atexit@plt+0x58af4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq fp, #192, 14 @ 0x3000000 │ │ │ │ - rscseq lr, r9, #216, 12 @ 0xd800000 │ │ │ │ - tsteq fp, #240, 14 @ 0x3c00000 │ │ │ │ - rscseq lr, r9, #188, 12 @ 0xbc00000 │ │ │ │ + tsteq fp, #208, 14 @ 0x3400000 │ │ │ │ + rscseq sp, r9, #216, 12 @ 0xd800000 │ │ │ │ + tsteq fp, #0, 16 │ │ │ │ + rscseq sp, r9, #188, 12 @ 0xbc00000 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -90830,15 +90830,15 @@ │ │ │ │ bhi 65958 <__cxa_atexit@plt+0x58b38> │ │ │ │ mov r7, fp │ │ │ │ b 64f90 <__cxa_atexit@plt+0x58170> │ │ │ │ ldr r7, [pc, #8] @ 65968 <__cxa_atexit@plt+0x58b48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r9, #124, 12 @ 0x7c00000 │ │ │ │ + rscseq sp, r9, #124, 12 @ 0x7c00000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -90856,19 +90856,19 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 659dc <__cxa_atexit@plt+0x58bbc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq fp, #180, 12 @ 0xb400000 │ │ │ │ - tsteq fp, #112, 12 @ 0x7000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq fp, #196, 12 @ 0xc400000 │ │ │ │ + tsteq fp, #128, 12 @ 0x8000000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rscseq lr, r9, #20, 12 @ 0x1400000 │ │ │ │ + rscseq sp, r9, #20, 12 @ 0x1400000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 65a5c <__cxa_atexit@plt+0x58c3c> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -90896,17 +90896,17 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 65a70 <__cxa_atexit@plt+0x58c50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rscseq lr, r9, #168, 10 @ 0x2a000000 │ │ │ │ - tsteq fp, #224, 10 @ 0x38000000 │ │ │ │ - rscseq lr, r9, #128, 10 @ 0x20000000 │ │ │ │ + rscseq sp, r9, #168, 10 @ 0x2a000000 │ │ │ │ + tsteq fp, #240, 10 @ 0x3c000000 │ │ │ │ + rscseq sp, r9, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 65af4 <__cxa_atexit@plt+0x58cd4> │ │ │ │ ldr r2, [pc, #196] @ 65b5c <__cxa_atexit@plt+0x58d3c> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -90928,15 +90928,15 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ beq 65b48 <__cxa_atexit@plt+0x58d28> │ │ │ │ ldr r3, [pc, #128] @ 65b64 <__cxa_atexit@plt+0x58d44> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r3, [pc, #88] @ 65b54 <__cxa_atexit@plt+0x58d34> │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #4]! │ │ │ │ ldr sl, [r7, #8] │ │ │ │ tst sl, #3 │ │ │ │ beq 65b38 <__cxa_atexit@plt+0x58d18> │ │ │ │ @@ -90954,19 +90954,19 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ - tsteq fp, #12, 10 @ 0x3000000 │ │ │ │ + tsteq fp, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - rscseq lr, r9, #120, 8 @ 0x78000000 │ │ │ │ + rscseq sp, r9, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #56] @ 65bc0 <__cxa_atexit@plt+0x58da0> │ │ │ │ tst r7, #3 │ │ │ │ @@ -90976,31 +90976,31 @@ │ │ │ │ str r2, [r3, #-4]! │ │ │ │ beq 65bb4 <__cxa_atexit@plt+0x58d94> │ │ │ │ ldr r3, [pc, #32] @ 65bc4 <__cxa_atexit@plt+0x58da4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq lr, r9, #24, 8 @ 0x18000000 │ │ │ │ + rscseq sp, r9, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ 65bec <__cxa_atexit@plt+0x58dcc> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq lr, r9, #240, 6 @ 0xc0000003 │ │ │ │ + rscseq sp, r9, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 65c44 <__cxa_atexit@plt+0x58e24> │ │ │ │ ldr r3, [pc, #156] @ 65cac <__cxa_atexit@plt+0x58e8c> │ │ │ │ ldr r7, [r5, #24] │ │ │ │ @@ -91029,27 +91029,27 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 65c88 <__cxa_atexit@plt+0x58e68> │ │ │ │ ldr r3, [pc, #44] @ 65ca8 <__cxa_atexit@plt+0x58e88> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 65cb0 <__cxa_atexit@plt+0x58e90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rscseq lr, r9, #68, 6 @ 0x10000001 │ │ │ │ - rscseq lr, r9, #36, 6 @ 0x90000000 │ │ │ │ + rscseq sp, r9, #68, 6 @ 0x10000001 │ │ │ │ + rscseq sp, r9, #36, 6 @ 0x90000000 │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r5, #12] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -91058,43 +91058,43 @@ │ │ │ │ bhi 65ce8 <__cxa_atexit@plt+0x58ec8> │ │ │ │ mov r7, fp │ │ │ │ b 64f90 <__cxa_atexit@plt+0x58170> │ │ │ │ ldr r7, [pc, #8] @ 65cf8 <__cxa_atexit@plt+0x58ed8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r9, #236, 4 @ 0xc000000e │ │ │ │ - rscseq lr, r9, #228, 4 @ 0x4000000e │ │ │ │ + rscseq sp, r9, #236, 4 @ 0xc000000e │ │ │ │ + rscseq sp, r9, #228, 4 @ 0x4000000e │ │ │ │ andeq r0, r0, r6, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 65d3c <__cxa_atexit@plt+0x58f1c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 65d34 <__cxa_atexit@plt+0x58f14> │ │ │ │ ldr r3, [pc, #24] @ 65d40 <__cxa_atexit@plt+0x58f20> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq lr, r9, #156, 4 @ 0xc0000009 │ │ │ │ + rscseq sp, r9, #156, 4 @ 0xc0000009 │ │ │ │ andeq r0, r0, r6, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 65d64 <__cxa_atexit@plt+0x58f44> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq lr, r9, #112, 4 │ │ │ │ + rscseq sp, r9, #112, 4 │ │ │ │ andeq r0, r0, r6, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 65d90 <__cxa_atexit@plt+0x58f70> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ @@ -91118,16 +91118,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 65de8 <__cxa_atexit@plt+0x58fc8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rscseq lr, r9, #0, 4 │ │ │ │ - rscseq lr, r9, #236, 2 @ 0x3b │ │ │ │ + rscseq sp, r9, #0, 4 │ │ │ │ + rscseq sp, r9, #236, 2 @ 0x3b │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r5, #12] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -91136,27 +91136,27 @@ │ │ │ │ bhi 65e20 <__cxa_atexit@plt+0x59000> │ │ │ │ mov r7, fp │ │ │ │ b 64f90 <__cxa_atexit@plt+0x58170> │ │ │ │ ldr r7, [pc, #8] @ 65e30 <__cxa_atexit@plt+0x59010> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r9, #180, 2 @ 0x2d │ │ │ │ - rscseq lr, r9, #188, 2 @ 0x2f │ │ │ │ + rscseq sp, r9, #180, 2 @ 0x2d │ │ │ │ + rscseq sp, r9, #188, 2 @ 0x2f │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 65e5c <__cxa_atexit@plt+0x5903c> │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ add r9, r3, #1 │ │ │ │ b 65488 <__cxa_atexit@plt+0x58668> │ │ │ │ - tsteq fp, #216, 2 @ 0x36 │ │ │ │ - rscseq lr, r9, #164, 2 @ 0x29 │ │ │ │ + tsteq fp, #232, 2 @ 0x3a │ │ │ │ + rscseq sp, r9, #164, 2 @ 0x29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 65ec0 <__cxa_atexit@plt+0x590a0> │ │ │ │ @@ -91179,16 +91179,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 65edc <__cxa_atexit@plt+0x590bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq lr, r9, #72, 2 │ │ │ │ - rscseq lr, r9, #40, 2 │ │ │ │ + rscseq sp, r9, #72, 2 │ │ │ │ + rscseq sp, r9, #40, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 65f04 <__cxa_atexit@plt+0x590e4> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -91208,18 +91208,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 65f58 <__cxa_atexit@plt+0x59138> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq fp, #176, 4 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq fp, #192, 4 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq lr, r9, #144 @ 0x90 │ │ │ │ + rscseq sp, r9, #144 @ 0x90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 65fa0 <__cxa_atexit@plt+0x59180> │ │ │ │ ldr r7, [pc, #48] @ 65fb0 <__cxa_atexit@plt+0x59190> │ │ │ │ @@ -91233,16 +91233,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 65fb4 <__cxa_atexit@plt+0x59194> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq lr, r9, #116 @ 0x74 │ │ │ │ - rscseq lr, r9, #56 @ 0x38 │ │ │ │ + rscseq sp, r9, #116 @ 0x74 │ │ │ │ + rscseq sp, r9, #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r1, [pc, #120] @ 6604c <__cxa_atexit@plt+0x5922c> │ │ │ │ mov r3, r5 │ │ │ │ str r9, [r5, #-4] │ │ │ │ @@ -91274,15 +91274,15 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - rscseq sp, r9, #152, 30 @ 0x260 │ │ │ │ + rscseq ip, r9, #152, 30 @ 0x260 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 660ac <__cxa_atexit@plt+0x5928c> │ │ │ │ ldr r3, [pc, #76] @ 660c4 <__cxa_atexit@plt+0x592a4> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -91303,15 +91303,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq sp, r9, #36, 30 @ 0x90 │ │ │ │ + rscseq ip, r9, #36, 30 @ 0x90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 660f4 <__cxa_atexit@plt+0x592d4> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -91332,45 +91332,45 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 66148 <__cxa_atexit@plt+0x59328> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq fp, #192 @ 0xc0 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq fp, #208 @ 0xd0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 66160 <__cxa_atexit@plt+0x59340> │ │ │ │ mov r7, fp │ │ │ │ b 661bc <__cxa_atexit@plt+0x5939c> │ │ │ │ ldr r7, [pc, #8] @ 66170 <__cxa_atexit@plt+0x59350> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r9, #200, 28 @ 0xc80 │ │ │ │ + rscseq ip, r9, #200, 28 @ 0xc80 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq sp, r9, #160, 28 @ 0xa00 │ │ │ │ + rscseq ip, r9, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ str r8, [r5, #-12]! │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bhi 661a8 <__cxa_atexit@plt+0x59388> │ │ │ │ mov r7, fp │ │ │ │ b 661bc <__cxa_atexit@plt+0x5939c> │ │ │ │ ldr r7, [pc, #8] @ 661b8 <__cxa_atexit@plt+0x59398> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r9, #128, 28 @ 0x800 │ │ │ │ + rscseq ip, r9, #128, 28 @ 0x800 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 66230 <__cxa_atexit@plt+0x59410> │ │ │ │ ldr r2, [pc, #260] @ 662dc <__cxa_atexit@plt+0x594bc> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -91391,15 +91391,15 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ beq 662b0 <__cxa_atexit@plt+0x59490> │ │ │ │ ldr r3, [pc, #196] @ 662e4 <__cxa_atexit@plt+0x594c4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 662bc <__cxa_atexit@plt+0x5949c> │ │ │ │ ldm r5, {r1, r2, sl} │ │ │ │ ldr r8, [pc, #156] @ 662e8 <__cxa_atexit@plt+0x594c8> │ │ │ │ sub r0, r3, #27 │ │ │ │ @@ -91433,24 +91433,24 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 662d8 <__cxa_atexit@plt+0x594b8> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr r3 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - tsteq fp, #80 @ 0x50 │ │ │ │ - tsteq fp, #200, 26 @ 0x3200 │ │ │ │ - tsteq fp, #184, 30 @ 0x2e0 │ │ │ │ - tsteq fp, #204, 26 @ 0x3300 │ │ │ │ - rscseq sp, r9, #40, 26 @ 0xa00 │ │ │ │ + tsteq fp, #96 @ 0x60 │ │ │ │ + tstpeq sl, #216, 26 @ p-variant is OBSOLETE @ 0x3600 │ │ │ │ + tstpeq sl, #200, 30 @ p-variant is OBSOLETE @ 0x320 │ │ │ │ + tstpeq sl, #220, 26 @ p-variant is OBSOLETE @ 0x3700 │ │ │ │ + rscseq ip, r9, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #56] @ 66350 <__cxa_atexit@plt+0x59530> │ │ │ │ tst r7, #3 │ │ │ │ @@ -91460,42 +91460,42 @@ │ │ │ │ str r2, [r3, #-4]! │ │ │ │ beq 66344 <__cxa_atexit@plt+0x59524> │ │ │ │ ldr r3, [pc, #32] @ 66354 <__cxa_atexit@plt+0x59534> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq sp, r9, #200, 24 @ 0xc800 │ │ │ │ + rscseq ip, r9, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ 6637c <__cxa_atexit@plt+0x5955c> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq sp, r9, #160, 24 @ 0xa000 │ │ │ │ + rscseq ip, r9, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r8, [r3, #16]! │ │ │ │ cmp r2, #2 │ │ │ │ bne 663b0 <__cxa_atexit@plt+0x59590> │ │ │ │ ldr r3, [pc, #192] @ 66468 <__cxa_atexit@plt+0x59648> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov ip, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6644c <__cxa_atexit@plt+0x5962c> │ │ │ │ ldr r2, [pc, #140] @ 66458 <__cxa_atexit@plt+0x59638> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -91529,21 +91529,21 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ b 661bc <__cxa_atexit@plt+0x5939c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - tsteq fp, #60, 28 @ 0x3c0 │ │ │ │ - tsteq fp, #160, 28 @ 0xa00 │ │ │ │ - tsteq fp, #60, 24 @ 0x3c00 │ │ │ │ + tstpeq sl, #76, 28 @ p-variant is OBSOLETE @ 0x4c0 │ │ │ │ + tstpeq sl, #176, 28 @ p-variant is OBSOLETE @ 0xb00 │ │ │ │ + tstpeq sl, #76, 24 @ p-variant is OBSOLETE @ 0x4c00 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - rscseq sp, r9, #180, 22 @ 0x2d000 │ │ │ │ + rscseq ip, r9, #180, 22 @ 0x2d000 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r9, [r3, #16]! │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -91603,35 +91603,35 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ sub r8, r6, #6 │ │ │ │ bx r3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq fp, #240, 26 @ 0x3c00 │ │ │ │ - tsteq fp, #104, 26 @ 0x1a00 │ │ │ │ - tsteq fp, #124, 22 @ 0x1f000 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - tsteq fp, #32, 22 @ 0x8000 │ │ │ │ - tsteq fp, #100, 26 @ 0x1900 │ │ │ │ - tsteq fp, #220, 24 @ 0xdc00 │ │ │ │ - rscseq sp, r9, #132, 20 @ 0x84000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq sl, #0, 28 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, #120, 26 @ p-variant is OBSOLETE @ 0x1e00 │ │ │ │ + tstpeq sl, #140, 22 @ p-variant is OBSOLETE @ 0x23000 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + tstpeq sl, #48, 22 @ p-variant is OBSOLETE @ 0xc000 │ │ │ │ + tstpeq sl, #116, 26 @ p-variant is OBSOLETE @ 0x1d00 │ │ │ │ + tstpeq sl, #236, 24 @ p-variant is OBSOLETE @ 0xec00 │ │ │ │ + rscseq ip, r9, #132, 20 @ 0x84000 │ │ │ │ andeq r0, r0, r7, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ b 661bc <__cxa_atexit@plt+0x5939c> │ │ │ │ - rscseq sp, r9, #84, 20 @ 0x54000 │ │ │ │ + rscseq ip, r9, #84, 20 @ 0x54000 │ │ │ │ andeq r0, r0, r7, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -91671,21 +91671,21 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 666a0 <__cxa_atexit@plt+0x59880> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq fp, #248, 22 @ 0x3e000 │ │ │ │ - tsteq fp, #112, 24 @ 0x7000 │ │ │ │ - tsteq fp, #28, 20 @ 0x1c000 │ │ │ │ - tsteq fp, #180, 18 @ 0x2d0000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq sl, #8, 24 @ p-variant is OBSOLETE @ 0x800 │ │ │ │ + tstpeq sl, #128, 24 @ p-variant is OBSOLETE @ 0x8000 │ │ │ │ + tstpeq sl, #44, 20 @ p-variant is OBSOLETE @ 0x2c000 │ │ │ │ + tstpeq sl, #196, 18 @ p-variant is OBSOLETE @ 0x310000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - rscseq sp, r9, #140, 18 @ 0x230000 │ │ │ │ + rscseq ip, r9, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 66784 <__cxa_atexit@plt+0x59964> │ │ │ │ and r7, sl, #3 │ │ │ │ @@ -91711,15 +91711,15 @@ │ │ │ │ beq 6677c <__cxa_atexit@plt+0x5995c> │ │ │ │ ldr r2, [pc, #164] @ 667c0 <__cxa_atexit@plt+0x599a0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r3] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ cmp r7, r3 │ │ │ │ bcc 66794 <__cxa_atexit@plt+0x59974> │ │ │ │ ldr r7, [pc, #124] @ 667c8 <__cxa_atexit@plt+0x599a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -91744,23 +91744,23 @@ │ │ │ │ ldr r7, [pc, #24] @ 667b4 <__cxa_atexit@plt+0x59994> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - rscseq sp, r9, #188, 16 @ 0xbc0000 │ │ │ │ - tsteq fp, #12, 18 @ 0x30000 │ │ │ │ - tsteq fp, #196, 16 @ 0xc40000 │ │ │ │ - rscseq sp, r9, #100, 16 @ 0x640000 │ │ │ │ + rscseq ip, r9, #188, 16 @ 0xbc0000 │ │ │ │ + tstpeq sl, #28, 18 @ p-variant is OBSOLETE @ 0x70000 │ │ │ │ + tstpeq sl, #212, 16 @ p-variant is OBSOLETE @ 0xd40000 │ │ │ │ + rscseq ip, r9, #100, 16 @ 0x640000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #56] @ 66828 <__cxa_atexit@plt+0x59a08> │ │ │ │ tst r7, #3 │ │ │ │ @@ -91770,31 +91770,31 @@ │ │ │ │ str r2, [r3, #-4]! │ │ │ │ beq 6681c <__cxa_atexit@plt+0x599fc> │ │ │ │ ldr r3, [pc, #32] @ 6682c <__cxa_atexit@plt+0x59a0c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq sp, r9, #4, 16 @ 0x40000 │ │ │ │ + rscseq ip, r9, #4, 16 @ 0x40000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ 66854 <__cxa_atexit@plt+0x59a34> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq sp, r9, #220, 14 @ 0x3700000 │ │ │ │ + rscseq ip, r9, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [r3, #12]! │ │ │ │ and r2, r1, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -91810,15 +91810,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 66934 <__cxa_atexit@plt+0x59b14> │ │ │ │ ldr r3, [pc, #220] @ 6698c <__cxa_atexit@plt+0x59b6c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #12 │ │ │ │ cmp r0, lr │ │ │ │ bcc 6694c <__cxa_atexit@plt+0x59b2c> │ │ │ │ ldr r0, [pc, #164] @ 66978 <__cxa_atexit@plt+0x59b58> │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ @@ -91851,57 +91851,57 @@ │ │ │ │ mov r6, lr │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r1 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #24] @ 66980 <__cxa_atexit@plt+0x59b60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ - tsteq fp, #112, 14 @ 0x1c00000 │ │ │ │ - rscseq sp, r9, #196, 12 @ 0xc400000 │ │ │ │ + tstpeq sl, #128, 14 @ p-variant is OBSOLETE @ 0x2000000 │ │ │ │ + rscseq ip, r9, #196, 12 @ 0xc400000 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - rscseq sp, r9, #164, 12 @ 0xa400000 │ │ │ │ + rscseq ip, r9, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r0, r6, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #52] @ 669d8 <__cxa_atexit@plt+0x59bb8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ beq 669d0 <__cxa_atexit@plt+0x59bb0> │ │ │ │ ldr r3, [pc, #24] @ 669dc <__cxa_atexit@plt+0x59bbc> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq sp, r9, #84, 12 @ 0x5400000 │ │ │ │ + rscseq ip, r9, #84, 12 @ 0x5400000 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 66a00 <__cxa_atexit@plt+0x59be0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq sp, r9, #40, 12 @ 0x2800000 │ │ │ │ + rscseq ip, r9, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr lr, [r2, #12]! │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r2, #4] │ │ │ │ @@ -91944,25 +91944,25 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ stmib r3, {r0, lr} │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #20] @ 66af0 <__cxa_atexit@plt+0x59cd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq fp, #12, 12 @ 0xc00000 │ │ │ │ - rscseq sp, r9, #80, 10 @ 0x14000000 │ │ │ │ - tsteq fp, #176, 10 @ 0x2c000000 │ │ │ │ - rscseq sp, r9, #52, 10 @ 0xd000000 │ │ │ │ + tstpeq sl, #28, 12 @ p-variant is OBSOLETE @ 0x1c00000 │ │ │ │ + rscseq ip, r9, #80, 10 @ 0x14000000 │ │ │ │ + tstpeq sl, #192, 10 @ p-variant is OBSOLETE @ 0x30000000 │ │ │ │ + rscseq ip, r9, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -91973,16 +91973,16 @@ │ │ │ │ bhi 66b34 <__cxa_atexit@plt+0x59d14> │ │ │ │ mov r7, fp │ │ │ │ b 661bc <__cxa_atexit@plt+0x5939c> │ │ │ │ ldr r7, [pc, #8] @ 66b44 <__cxa_atexit@plt+0x59d24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r9, #244, 8 @ 0xf4000000 │ │ │ │ - rscseq sp, r9, #228, 8 @ 0xe4000000 │ │ │ │ + rscseq ip, r9, #244, 8 @ 0xf4000000 │ │ │ │ + rscseq ip, r9, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -91993,15 +91993,15 @@ │ │ │ │ bhi 66b84 <__cxa_atexit@plt+0x59d64> │ │ │ │ mov r7, fp │ │ │ │ b 661bc <__cxa_atexit@plt+0x5939c> │ │ │ │ ldr r7, [pc, #8] @ 66b94 <__cxa_atexit@plt+0x59d74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r9, #164, 8 @ 0xa4000000 │ │ │ │ + rscseq ip, r9, #164, 8 @ 0xa4000000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -92019,19 +92019,19 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 66c08 <__cxa_atexit@plt+0x59de8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq fp, #136, 8 @ 0x88000000 │ │ │ │ - tsteq fp, #68, 8 @ 0x44000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq sl, #152, 8 @ p-variant is OBSOLETE @ 0x98000000 │ │ │ │ + tstpeq sl, #84, 8 @ p-variant is OBSOLETE @ 0x54000000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rscseq sp, r9, #60, 8 @ 0x3c000000 │ │ │ │ + rscseq ip, r9, #60, 8 @ 0x3c000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 66c88 <__cxa_atexit@plt+0x59e68> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -92059,17 +92059,17 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 66c9c <__cxa_atexit@plt+0x59e7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rscseq sp, r9, #208, 6 @ 0x40000003 │ │ │ │ - tsteq fp, #180, 6 @ 0xd0000002 │ │ │ │ - rscseq sp, r9, #168, 6 @ 0xa0000002 │ │ │ │ + rscseq ip, r9, #208, 6 @ 0x40000003 │ │ │ │ + tstpeq sl, #196, 6 @ p-variant is OBSOLETE @ 0x10000003 │ │ │ │ + rscseq ip, r9, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 66d20 <__cxa_atexit@plt+0x59f00> │ │ │ │ ldr r2, [pc, #196] @ 66d88 <__cxa_atexit@plt+0x59f68> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -92091,15 +92091,15 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ beq 66d74 <__cxa_atexit@plt+0x59f54> │ │ │ │ ldr r3, [pc, #128] @ 66d90 <__cxa_atexit@plt+0x59f70> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r3, [pc, #88] @ 66d80 <__cxa_atexit@plt+0x59f60> │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #4]! │ │ │ │ ldr sl, [r7, #8] │ │ │ │ tst sl, #3 │ │ │ │ beq 66d64 <__cxa_atexit@plt+0x59f44> │ │ │ │ @@ -92117,19 +92117,19 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ - tsteq fp, #224, 4 │ │ │ │ + tstpeq sl, #240, 4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - rscseq sp, r9, #160, 4 │ │ │ │ + rscseq ip, r9, #160, 4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #56] @ 66dec <__cxa_atexit@plt+0x59fcc> │ │ │ │ tst r7, #3 │ │ │ │ @@ -92139,31 +92139,31 @@ │ │ │ │ str r2, [r3, #-4]! │ │ │ │ beq 66de0 <__cxa_atexit@plt+0x59fc0> │ │ │ │ ldr r3, [pc, #32] @ 66df0 <__cxa_atexit@plt+0x59fd0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq sp, r9, #64, 4 │ │ │ │ + rscseq ip, r9, #64, 4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ 66e18 <__cxa_atexit@plt+0x59ff8> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq sp, r9, #24, 4 @ 0x80000001 │ │ │ │ + rscseq ip, r9, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 66e78 <__cxa_atexit@plt+0x5a058> │ │ │ │ ldr r3, [pc, #152] @ 66ed4 <__cxa_atexit@plt+0x5a0b4> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -92177,15 +92177,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 66eb4 <__cxa_atexit@plt+0x5a094> │ │ │ │ ldr r3, [pc, #112] @ 66edc <__cxa_atexit@plt+0x5a0bc> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r3, [pc, #76] @ 66ecc <__cxa_atexit@plt+0x5a0ac> │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 66eb4 <__cxa_atexit@plt+0x5a094> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -92200,46 +92200,46 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 66ed0 <__cxa_atexit@plt+0x5a0b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - rscseq sp, r9, #108, 2 │ │ │ │ + rscseq ip, r9, #108, 2 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - rscseq sp, r9, #84, 2 │ │ │ │ + rscseq ip, r9, #84, 2 │ │ │ │ andeq r0, r0, r6, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 66f20 <__cxa_atexit@plt+0x5a100> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 66f18 <__cxa_atexit@plt+0x5a0f8> │ │ │ │ ldr r3, [pc, #24] @ 66f24 <__cxa_atexit@plt+0x5a104> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq sp, r9, #12, 2 │ │ │ │ + rscseq ip, r9, #12, 2 │ │ │ │ andeq r0, r0, r6, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 66f48 <__cxa_atexit@plt+0x5a128> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq sp, r9, #224 @ 0xe0 │ │ │ │ + rscseq ip, r9, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r6, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 66fa0 <__cxa_atexit@plt+0x5a180> │ │ │ │ ldr r3, [pc, #92] @ 66fc8 <__cxa_atexit@plt+0x5a1a8> │ │ │ │ ldr r7, [r5, #24] │ │ │ │ @@ -92263,16 +92263,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 66fcc <__cxa_atexit@plt+0x5a1ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rscseq sp, r9, #112 @ 0x70 │ │ │ │ - rscseq sp, r9, #92 @ 0x5c │ │ │ │ + rscseq ip, r9, #112 @ 0x70 │ │ │ │ + rscseq ip, r9, #92 @ 0x5c │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r5, #12] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -92281,16 +92281,16 @@ │ │ │ │ bhi 67004 <__cxa_atexit@plt+0x5a1e4> │ │ │ │ mov r7, fp │ │ │ │ b 661bc <__cxa_atexit@plt+0x5939c> │ │ │ │ ldr r7, [pc, #8] @ 67014 <__cxa_atexit@plt+0x5a1f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r9, #36 @ 0x24 │ │ │ │ - rscseq sp, r9, #20 │ │ │ │ + rscseq ip, r9, #36 @ 0x24 │ │ │ │ + rscseq ip, r9, #20 │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r5, #12] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -92299,27 +92299,27 @@ │ │ │ │ bhi 6704c <__cxa_atexit@plt+0x5a22c> │ │ │ │ mov r7, fp │ │ │ │ b 661bc <__cxa_atexit@plt+0x5939c> │ │ │ │ ldr r7, [pc, #8] @ 6705c <__cxa_atexit@plt+0x5a23c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r9, #220, 30 @ 0x370 │ │ │ │ - rscseq ip, r9, #228, 30 @ 0x390 │ │ │ │ + rscseq fp, r9, #220, 30 @ 0x370 │ │ │ │ + rscseq fp, r9, #228, 30 @ 0x390 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 67088 <__cxa_atexit@plt+0x5a268> │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ add r9, r3, #1 │ │ │ │ b 666b4 <__cxa_atexit@plt+0x59894> │ │ │ │ - tstpeq sl, #172, 30 @ p-variant is OBSOLETE @ 0x2b0 │ │ │ │ - rscseq ip, r9, #204, 30 @ 0x330 │ │ │ │ + tsteq sl, #188, 30 @ 0x2f0 │ │ │ │ + rscseq fp, r9, #204, 30 @ 0x330 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 670ec <__cxa_atexit@plt+0x5a2cc> │ │ │ │ @@ -92342,16 +92342,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 67108 <__cxa_atexit@plt+0x5a2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq ip, r9, #112, 30 @ 0x1c0 │ │ │ │ - rscseq ip, r9, #80, 30 @ 0x140 │ │ │ │ + rscseq fp, r9, #112, 30 @ 0x1c0 │ │ │ │ + rscseq fp, r9, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 67130 <__cxa_atexit@plt+0x5a310> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -92371,18 +92371,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 67184 <__cxa_atexit@plt+0x5a364> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq fp, #132 @ 0x84 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tstpeq sl, #148 @ p-variant is OBSOLETE @ 0x94 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq ip, r9, #184, 28 @ 0xb80 │ │ │ │ + rscseq fp, r9, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 671cc <__cxa_atexit@plt+0x5a3ac> │ │ │ │ ldr r7, [pc, #48] @ 671dc <__cxa_atexit@plt+0x5a3bc> │ │ │ │ @@ -92396,16 +92396,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 671e0 <__cxa_atexit@plt+0x5a3c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq ip, r9, #156, 28 @ 0x9c0 │ │ │ │ - rscseq ip, r9, #96, 28 @ 0x600 │ │ │ │ + rscseq fp, r9, #156, 28 @ 0x9c0 │ │ │ │ + rscseq fp, r9, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r1, [pc, #120] @ 67278 <__cxa_atexit@plt+0x5a458> │ │ │ │ mov r3, r5 │ │ │ │ str r9, [r5, #-4] │ │ │ │ @@ -92437,15 +92437,15 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - rscseq ip, r9, #192, 26 @ 0x3000 │ │ │ │ + rscseq fp, r9, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 672d8 <__cxa_atexit@plt+0x5a4b8> │ │ │ │ ldr r3, [pc, #76] @ 672f0 <__cxa_atexit@plt+0x5a4d0> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -92466,15 +92466,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq ip, r9, #76, 26 @ 0x1300 │ │ │ │ + rscseq fp, r9, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 67320 <__cxa_atexit@plt+0x5a500> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -92495,18 +92495,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 67374 <__cxa_atexit@plt+0x5a554> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tstpeq sl, #148, 28 @ p-variant is OBSOLETE @ 0x940 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq sl, #164, 28 @ 0xa40 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq ip, r9, #80, 24 @ 0x5000 │ │ │ │ + rscseq fp, r9, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 673e4 <__cxa_atexit@plt+0x5a5c4> │ │ │ │ ldr r7, [pc, #88] @ 673f4 <__cxa_atexit@plt+0x5a5d4> │ │ │ │ @@ -92517,51 +92517,51 @@ │ │ │ │ ldr r2, [pc, #72] @ 673f8 <__cxa_atexit@plt+0x5a5d8> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq 673d8 <__cxa_atexit@plt+0x5a5b8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 673fc <__cxa_atexit@plt+0x5a5dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rscseq ip, r9, #140, 24 @ 0x8c00 │ │ │ │ - rscseq ip, r9, #204, 22 @ 0x33000 │ │ │ │ + rscseq fp, r9, #140, 24 @ 0x8c00 │ │ │ │ + rscseq fp, r9, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 67438 <__cxa_atexit@plt+0x5a618> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 67430 <__cxa_atexit@plt+0x5a610> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq ip, r9, #144, 22 @ 0x24000 │ │ │ │ + rscseq fp, r9, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ - rscseq ip, r9, #116, 22 @ 0x1d000 │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ + rscseq fp, r9, #116, 22 @ 0x1d000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 674c8 <__cxa_atexit@plt+0x5a6a8> │ │ │ │ @@ -92576,72 +92576,72 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 674c0 <__cxa_atexit@plt+0x5a6a0> │ │ │ │ ldr r3, [pc, #60] @ 674e4 <__cxa_atexit@plt+0x5a6c4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 674e8 <__cxa_atexit@plt+0x5a6c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - rscseq ip, r9, #172, 22 @ 0x2b000 │ │ │ │ - rscseq ip, r9, #224, 20 @ 0xe0000 │ │ │ │ + rscseq fp, r9, #172, 22 @ 0x2b000 │ │ │ │ + rscseq fp, r9, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 6752c <__cxa_atexit@plt+0x5a70c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 67524 <__cxa_atexit@plt+0x5a704> │ │ │ │ ldr r3, [pc, #24] @ 67530 <__cxa_atexit@plt+0x5a710> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq ip, r9, #152, 20 @ 0x98000 │ │ │ │ + rscseq fp, r9, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 67554 <__cxa_atexit@plt+0x5a734> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 6758c <__cxa_atexit@plt+0x5a76c> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 67590 <__cxa_atexit@plt+0x5a770> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tstpeq sl, #200, 22 @ p-variant is OBSOLETE @ 0x32000 │ │ │ │ - tstpeq sl, #0, 24 @ p-variant is OBSOLETE │ │ │ │ - rscseq ip, r9, #232, 20 @ 0xe8000 │ │ │ │ + tsteq sl, #216, 22 @ 0x36000 │ │ │ │ + tsteq sl, #16, 24 @ 0x1000 │ │ │ │ + rscseq fp, r9, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 67600 <__cxa_atexit@plt+0x5a7e0> │ │ │ │ ldr r2, [pc, #84] @ 6760c <__cxa_atexit@plt+0x5a7ec> │ │ │ │ @@ -92657,37 +92657,37 @@ │ │ │ │ ldr r3, [pc, #52] @ 67614 <__cxa_atexit@plt+0x5a7f4> │ │ │ │ ldr r2, [pc, #52] @ 67618 <__cxa_atexit@plt+0x5a7f8> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0f0 <__cxa_atexit@plt+0x3ef2d0> │ │ │ │ + b 3dc348 <__cxa_atexit@plt+0x3cf528> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tstpeq sl, #84, 20 @ p-variant is OBSOLETE @ 0x54000 │ │ │ │ + tsteq sl, #100, 20 @ 0x64000 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq ip, r9, #152, 20 @ 0x98000 │ │ │ │ - rscseq ip, r9, #96, 20 @ 0x60000 │ │ │ │ + rscseq fp, r9, #152, 20 @ 0x98000 │ │ │ │ + rscseq fp, r9, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 67648 <__cxa_atexit@plt+0x5a828> │ │ │ │ ldr r2, [pc, #24] @ 6764c <__cxa_atexit@plt+0x5a82c> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0f0 <__cxa_atexit@plt+0x3ef2d0> │ │ │ │ + b 3dc348 <__cxa_atexit@plt+0x3cf528> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rscseq ip, r9, #72, 20 @ 0x48000 │ │ │ │ + rscseq fp, r9, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 67684 <__cxa_atexit@plt+0x5a864> │ │ │ │ @@ -92698,16 +92698,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 676a0 <__cxa_atexit@plt+0x5a880> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tstpeq sl, #28, 20 @ p-variant is OBSOLETE @ 0x1c000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq sl, #44, 20 @ 0x2c000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -92725,44 +92725,44 @@ │ │ │ │ ldr r3, [pc, #56] @ 67728 <__cxa_atexit@plt+0x5a908> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ 6772c <__cxa_atexit@plt+0x5a90c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tstpeq sl, #60, 18 @ p-variant is OBSOLETE @ 0xf0000 │ │ │ │ + tsteq sl, #76, 18 @ 0x130000 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tstpeq sl, #36, 18 @ p-variant is OBSOLETE @ 0x90000 │ │ │ │ + tsteq sl, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 67758 <__cxa_atexit@plt+0x5a938> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 6775c <__cxa_atexit@plt+0x5a93c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tstpeq sl, #212, 16 @ p-variant is OBSOLETE @ 0xd40000 │ │ │ │ + tsteq sl, #228, 16 @ 0xe40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ - rscseq ip, r9, #4, 18 @ 0x10000 │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ + rscseq fp, r9, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6783c <__cxa_atexit@plt+0x5aa1c> │ │ │ │ ldr r1, [pc, #192] @ 6785c <__cxa_atexit@plt+0x5aa3c> │ │ │ │ @@ -92799,33 +92799,33 @@ │ │ │ │ str r3, [r6, #40] @ 0x28 │ │ │ │ str lr, [r7, #24]! │ │ │ │ str r7, [r6, #44] @ 0x2c │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tstpeq sl, #116, 16 @ p-variant is OBSOLETE @ 0x740000 │ │ │ │ + tsteq sl, #132, 16 @ 0x840000 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - tstpeq sl, #232, 18 @ p-variant is OBSOLETE @ 0x3a0000 │ │ │ │ - tstpeq sl, #140, 16 @ p-variant is OBSOLETE @ 0x8c0000 │ │ │ │ - rscseq ip, r9, #8, 16 @ 0x80000 │ │ │ │ + tsteq sl, #248, 18 @ 0x3e0000 │ │ │ │ + tsteq sl, #156, 16 @ 0x9c0000 │ │ │ │ + rscseq fp, r9, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 678f4 <__cxa_atexit@plt+0x5aad4> │ │ │ │ @@ -92851,20 +92851,20 @@ │ │ │ │ add r8, r3, #32 │ │ │ │ sub r7, r6, #7 │ │ │ │ stm r8, {r2, r3, lr} │ │ │ │ str r1, [r3, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - tstpeq sl, #48, 18 @ p-variant is OBSOLETE @ 0xc0000 │ │ │ │ - tstpeq sl, #192, 14 @ p-variant is OBSOLETE @ 0x3000000 │ │ │ │ - rscseq ip, r9, #100, 14 @ 0x1900000 │ │ │ │ + tsteq sl, #64, 18 @ 0x100000 │ │ │ │ + tsteq sl, #208, 14 @ 0x3400000 │ │ │ │ + rscseq fp, r9, #100, 14 @ 0x1900000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 67994 <__cxa_atexit@plt+0x5ab74> │ │ │ │ ldr r2, [pc, #108] @ 679a0 <__cxa_atexit@plt+0x5ab80> │ │ │ │ @@ -92886,26 +92886,26 @@ │ │ │ │ ldr r3, [pc, #56] @ 679ac <__cxa_atexit@plt+0x5ab8c> │ │ │ │ ldr r2, [pc, #56] @ 679b0 <__cxa_atexit@plt+0x5ab90> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0f0 <__cxa_atexit@plt+0x3ef2d0> │ │ │ │ + b 3dc348 <__cxa_atexit@plt+0x3cf528> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tstpeq sl, #216, 12 @ p-variant is OBSOLETE @ 0xd800000 │ │ │ │ + tsteq sl, #232, 12 @ 0xe800000 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - rscseq ip, r9, #252, 12 @ 0xfc00000 │ │ │ │ - rscseq ip, r9, #192, 12 @ 0xc000000 │ │ │ │ + rscseq fp, r9, #252, 12 @ 0xfc00000 │ │ │ │ + rscseq fp, r9, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 67a00 <__cxa_atexit@plt+0x5abe0> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -92913,33 +92913,33 @@ │ │ │ │ ldr r3, [pc, #36] @ 67a04 <__cxa_atexit@plt+0x5abe4> │ │ │ │ ldr r2, [pc, #36] @ 67a08 <__cxa_atexit@plt+0x5abe8> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0f0 <__cxa_atexit@plt+0x3ef2d0> │ │ │ │ + b 3dc348 <__cxa_atexit@plt+0x3cf528> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq ip, r9, #144, 12 @ 0x9000000 │ │ │ │ - rscseq ip, r9, #104, 12 @ 0x6800000 │ │ │ │ + rscseq fp, r9, #144, 12 @ 0x9000000 │ │ │ │ + rscseq fp, r9, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 67a38 <__cxa_atexit@plt+0x5ac18> │ │ │ │ ldr r2, [pc, #24] @ 67a3c <__cxa_atexit@plt+0x5ac1c> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0f0 <__cxa_atexit@plt+0x3ef2d0> │ │ │ │ + b 3dc348 <__cxa_atexit@plt+0x3cf528> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rscseq ip, r9, #80, 12 @ 0x5000000 │ │ │ │ + rscseq fp, r9, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 67a74 <__cxa_atexit@plt+0x5ac54> │ │ │ │ @@ -92950,16 +92950,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 67a90 <__cxa_atexit@plt+0x5ac70> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tstpeq sl, #44, 12 @ p-variant is OBSOLETE @ 0x2c00000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq sl, #60, 12 @ 0x3c00000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 67b14 <__cxa_atexit@plt+0x5acf4> │ │ │ │ @@ -92984,44 +92984,44 @@ │ │ │ │ str r0, [r8, #20] │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #56] @ 67b3c <__cxa_atexit@plt+0x5ad1c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r8, #12]! │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tstpeq sl, #72, 10 @ p-variant is OBSOLETE @ 0x12000000 │ │ │ │ - tstpeq sl, #120, 14 @ p-variant is OBSOLETE @ 0x1e00000 │ │ │ │ - tstpeq sl, #72, 10 @ p-variant is OBSOLETE @ 0x12000000 │ │ │ │ + tsteq sl, #88, 10 @ 0x16000000 │ │ │ │ + tsteq sl, #136, 14 @ 0x2200000 │ │ │ │ + tsteq sl, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 67b68 <__cxa_atexit@plt+0x5ad48> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 67b6c <__cxa_atexit@plt+0x5ad4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tstpeq sl, #196, 8 @ p-variant is OBSOLETE @ 0xc4000000 │ │ │ │ + tsteq sl, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -93054,17 +93054,17 @@ │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - tstpeq sl, #148, 8 @ p-variant is OBSOLETE @ 0x94000000 │ │ │ │ - rscseq ip, r9, #120, 8 @ 0x78000000 │ │ │ │ - rscseq ip, r9, #80, 8 @ 0x50000000 │ │ │ │ + tsteq sl, #164, 8 @ 0xa4000000 │ │ │ │ + rscseq fp, r9, #120, 8 @ 0x78000000 │ │ │ │ + rscseq fp, r9, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 67cec <__cxa_atexit@plt+0x5aecc> │ │ │ │ ldr r7, [pc, #224] @ 67d34 <__cxa_atexit@plt+0x5af14> │ │ │ │ @@ -93120,23 +93120,23 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - tstpeq sl, #204, 6 @ p-variant is OBSOLETE @ 0x30000003 │ │ │ │ - rscseq ip, r9, #124, 6 @ 0xf0000001 │ │ │ │ - rscseq ip, r9, #164, 6 @ 0x90000002 │ │ │ │ - tstpeq sl, #12, 10 @ p-variant is OBSOLETE @ 0x3000000 │ │ │ │ + tsteq sl, #220, 6 @ 0x70000003 │ │ │ │ + rscseq fp, r9, #124, 6 @ 0xf0000001 │ │ │ │ + rscseq fp, r9, #164, 6 @ 0x90000002 │ │ │ │ + tsteq sl, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 67d88 <__cxa_atexit@plt+0x5af68> │ │ │ │ @@ -93144,31 +93144,31 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tstpeq sl, #100, 8 @ p-variant is OBSOLETE @ 0x64000000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq sl, #116, 8 @ 0x74000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 67dc8 <__cxa_atexit@plt+0x5afa8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 67dd0 <__cxa_atexit@plt+0x5afb0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc0f8 <__cxa_atexit@plt+0x3ef2d8> │ │ │ │ + b 3dc350 <__cxa_atexit@plt+0x3cf530> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq sl, #96, 4 @ p-variant is OBSOLETE │ │ │ │ + tsteq sl, #112, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 67e60 <__cxa_atexit@plt+0x5b040> │ │ │ │ ldr r1, [pc, #140] @ 67e80 <__cxa_atexit@plt+0x5b060> │ │ │ │ @@ -93192,30 +93192,30 @@ │ │ │ │ str r3, [r6, #4]! │ │ │ │ ldr r3, [pc, #76] @ 67e8c <__cxa_atexit@plt+0x5b06c> │ │ │ │ add lr, r6, #8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stm lr, {r1, r3, r6, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tstpeq sl, #28, 4 @ p-variant is OBSOLETE @ 0xc0000001 │ │ │ │ + tsteq sl, #44, 4 @ 0xc0000002 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - tstpeq sl, #96, 8 @ p-variant is OBSOLETE @ 0x60000000 │ │ │ │ + tsteq sl, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 67edc <__cxa_atexit@plt+0x5b0bc> │ │ │ │ @@ -93229,17 +93229,17 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r1, r2, r3, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - tstpeq sl, #212, 6 @ p-variant is OBSOLETE @ 0x50000003 │ │ │ │ + tsteq sl, #228, 6 @ 0x90000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 67f94 <__cxa_atexit@plt+0x5b174> │ │ │ │ ldr r3, [pc, #172] @ 67fbc <__cxa_atexit@plt+0x5b19c> │ │ │ │ @@ -93282,20 +93282,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - rscseq ip, r9, #4, 2 │ │ │ │ - tstpeq sl, #156 @ p-variant is OBSOLETE @ 0x9c │ │ │ │ + rscseq fp, r9, #4, 2 │ │ │ │ + tsteq sl, #172 @ 0xac │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - tstpeq sl, #4, 2 @ p-variant is OBSOLETE │ │ │ │ + tsteq sl, #20, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 68028 <__cxa_atexit@plt+0x5b208> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -93318,33 +93318,33 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq sl, #244, 30 @ 0x3d0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq sl, #4 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - tstpeq sl, #64 @ p-variant is OBSOLETE @ 0x40 │ │ │ │ + tsteq sl, #80 @ 0x50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 68088 <__cxa_atexit@plt+0x5b268> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 68090 <__cxa_atexit@plt+0x5b270> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc0f8 <__cxa_atexit@plt+0x3ef2d8> │ │ │ │ + b 3dc350 <__cxa_atexit@plt+0x3cf530> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #160, 30 @ 0x280 │ │ │ │ + tsteq sl, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6811c <__cxa_atexit@plt+0x5b2fc> │ │ │ │ ldr r7, [pc, #144] @ 68144 <__cxa_atexit@plt+0x5b324> │ │ │ │ @@ -93380,19 +93380,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - rscseq ip, r9, #124, 2 │ │ │ │ + rscseq fp, r9, #124, 2 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - tstpeq sl, #180, 2 @ p-variant is OBSOLETE @ 0x2d │ │ │ │ + tsteq sl, #196, 2 @ 0x31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 681a0 <__cxa_atexit@plt+0x5b380> │ │ │ │ @@ -93406,41 +93406,41 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r1, r2, r3, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tstpeq sl, #16, 2 @ p-variant is OBSOLETE │ │ │ │ + tsteq sl, #32, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 681d4 <__cxa_atexit@plt+0x5b3b4> │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbf50 <__cxa_atexit@plt+0x3ef130> │ │ │ │ - rscseq ip, r9, #216 @ 0xd8 │ │ │ │ + b 3dc1a8 <__cxa_atexit@plt+0x3cf388> │ │ │ │ + rscseq fp, r9, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 68208 <__cxa_atexit@plt+0x5b3e8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 68210 <__cxa_atexit@plt+0x5b3f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc100 <__cxa_atexit@plt+0x3ef2e0> │ │ │ │ + b 3dc358 <__cxa_atexit@plt+0x3cf538> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #32, 28 @ 0x200 │ │ │ │ + tsteq sl, #48, 28 @ 0x300 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6829c <__cxa_atexit@plt+0x5b47c> │ │ │ │ ldr r7, [pc, #144] @ 682c4 <__cxa_atexit@plt+0x5b4a4> │ │ │ │ @@ -93476,19 +93476,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - rscseq ip, r9, #32 │ │ │ │ + rscseq fp, r9, #32 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - tstpeq sl, #52 @ p-variant is OBSOLETE @ 0x34 │ │ │ │ + tsteq sl, #68 @ 0x44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 68320 <__cxa_atexit@plt+0x5b500> │ │ │ │ @@ -93502,35 +93502,35 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r1, r2, r3, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tsteq sl, #144, 30 @ 0x240 │ │ │ │ + tsteq sl, #160, 30 @ 0x280 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 68354 <__cxa_atexit@plt+0x5b534> │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbf50 <__cxa_atexit@plt+0x3ef130> │ │ │ │ - rscseq fp, r9, #124, 30 @ 0x1f0 │ │ │ │ - rscseq fp, r9, #40, 24 @ 0x2800 │ │ │ │ + b 3dc1a8 <__cxa_atexit@plt+0x3cf388> │ │ │ │ + rscseq sl, r9, #124, 30 @ 0x1f0 │ │ │ │ + rscseq sl, r9, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 683c8 <__cxa_atexit@plt+0x5b5a8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 683c0 <__cxa_atexit@plt+0x5b5a0> │ │ │ │ ldr r3, [pc, #68] @ 683d0 <__cxa_atexit@plt+0x5b5b0> │ │ │ │ ldr r2, [pc, #68] @ 683d4 <__cxa_atexit@plt+0x5b5b4> │ │ │ │ ldr r1, [pc, #68] @ 683d8 <__cxa_atexit@plt+0x5b5b8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -93545,17 +93545,17 @@ │ │ │ │ mov r5, sl │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq fp, r9, #204, 30 @ 0x330 │ │ │ │ - tsteq sl, #140, 24 @ 0x8c00 │ │ │ │ - tsteq sl, #244, 28 @ 0xf40 │ │ │ │ + rscseq sl, r9, #204, 30 @ 0x330 │ │ │ │ + tsteq sl, #156, 24 @ 0x9c00 │ │ │ │ + tsteq sl, #4, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 68414 <__cxa_atexit@plt+0x5b5f4> │ │ │ │ @@ -93563,16 +93563,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq sl, #184, 26 @ 0x2e00 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq sl, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 68470 <__cxa_atexit@plt+0x5b650> │ │ │ │ ldr r2, [pc, #56] @ 68478 <__cxa_atexit@plt+0x5b658> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -93583,26 +93583,26 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [pc, #28] @ 68480 <__cxa_atexit@plt+0x5b660> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, #200, 22 @ 0x32000 │ │ │ │ - tsteq sl, #192, 22 @ 0x30000 │ │ │ │ + tsteq sl, #216, 22 @ 0x36000 │ │ │ │ + tsteq sl, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6853c <__cxa_atexit@plt+0x5b71c> │ │ │ │ ldr r1, [pc, #160] @ 6855c <__cxa_atexit@plt+0x5b73c> │ │ │ │ @@ -93631,31 +93631,31 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r7, r2, #7 │ │ │ │ stm lr, {r0, r3, r6} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq sl, #84, 22 @ 0x15000 │ │ │ │ + tsteq sl, #100, 22 @ 0x19000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - tsteq sl, #24, 22 @ 0x6000 │ │ │ │ - tsteq sl, #196, 24 @ 0xc400 │ │ │ │ + tsteq sl, #40, 22 @ 0xa000 │ │ │ │ + tsteq sl, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 685d4 <__cxa_atexit@plt+0x5b7b4> │ │ │ │ @@ -93675,18 +93675,18 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - tsteq sl, #136, 20 @ 0x88000 │ │ │ │ - tsteq sl, #36, 24 @ 0x2400 │ │ │ │ + tsteq sl, #152, 20 @ 0x98000 │ │ │ │ + tsteq sl, #52, 24 @ 0x3400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -93699,15 +93699,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 6863c <__cxa_atexit@plt+0x5b81c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #240, 18 @ 0x3c0000 │ │ │ │ + tsteq sl, #0, 20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -93726,15 +93726,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq sl, #12, 20 @ 0xc000 │ │ │ │ + tsteq sl, #28, 20 @ 0x1c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -93785,18 +93785,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - tsteq sl, #208, 20 @ 0xd0000 │ │ │ │ - tsteq sl, #188, 20 @ 0xbc000 │ │ │ │ - tsteq sl, #84, 18 @ 0x150000 │ │ │ │ - tsteq sl, #132, 20 @ 0x84000 │ │ │ │ + tsteq sl, #224, 20 @ 0xe0000 │ │ │ │ + tsteq sl, #204, 20 @ 0xcc000 │ │ │ │ + tsteq sl, #100, 18 @ 0x190000 │ │ │ │ + tsteq sl, #148, 20 @ 0x94000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 687f0 <__cxa_atexit@plt+0x5b9d0> │ │ │ │ ldr r2, [pc, #56] @ 687f8 <__cxa_atexit@plt+0x5b9d8> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -93807,26 +93807,26 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [pc, #28] @ 68800 <__cxa_atexit@plt+0x5b9e0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, #72, 16 @ 0x480000 │ │ │ │ - tsteq sl, #64, 16 @ 0x400000 │ │ │ │ + tsteq sl, #88, 16 @ 0x580000 │ │ │ │ + tsteq sl, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 688c0 <__cxa_atexit@plt+0x5baa0> │ │ │ │ ldr r1, [pc, #164] @ 688e0 <__cxa_atexit@plt+0x5bac0> │ │ │ │ @@ -93856,31 +93856,31 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str r3, [r6, #24] │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq sl, #212, 14 @ 0x3500000 │ │ │ │ + tsteq sl, #228, 14 @ 0x3900000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - tsteq sl, #156, 14 @ 0x2700000 │ │ │ │ - tsteq sl, #72, 18 @ 0x120000 │ │ │ │ + tsteq sl, #172, 14 @ 0x2b00000 │ │ │ │ + tsteq sl, #88, 18 @ 0x160000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 68954 <__cxa_atexit@plt+0x5bb34> │ │ │ │ @@ -93899,18 +93899,18 @@ │ │ │ │ stm r8, {r2, r7, lr} │ │ │ │ sub r7, r6, #7 │ │ │ │ str r3, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - tsteq sl, #4, 14 @ 0x100000 │ │ │ │ - tsteq sl, #156, 16 @ 0x9c0000 │ │ │ │ + tsteq sl, #20, 14 @ 0x500000 │ │ │ │ + tsteq sl, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -93923,15 +93923,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 689bc <__cxa_atexit@plt+0x5bb9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #112, 12 @ 0x7000000 │ │ │ │ + tsteq sl, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -93950,15 +93950,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq sl, #140, 12 @ 0x8c00000 │ │ │ │ + tsteq sl, #156, 12 @ 0x9c00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -94009,18 +94009,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - tsteq sl, #80, 14 @ 0x1400000 │ │ │ │ - tsteq sl, #60, 14 @ 0xf00000 │ │ │ │ - tsteq sl, #212, 10 @ 0x35000000 │ │ │ │ - tsteq sl, #4, 14 @ 0x100000 │ │ │ │ + tsteq sl, #96, 14 @ 0x1800000 │ │ │ │ + tsteq sl, #76, 14 @ 0x1300000 │ │ │ │ + tsteq sl, #228, 10 @ 0x39000000 │ │ │ │ + tsteq sl, #20, 14 @ 0x500000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 68b70 <__cxa_atexit@plt+0x5bd50> │ │ │ │ ldr r2, [pc, #56] @ 68b78 <__cxa_atexit@plt+0x5bd58> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ @@ -94035,15 +94035,15 @@ │ │ │ │ b 68b88 <__cxa_atexit@plt+0x5bd68> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq sl, #196, 8 @ 0xc4000000 │ │ │ │ + tsteq sl, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r2, [pc, #128] @ 68c1c <__cxa_atexit@plt+0x5bdfc> │ │ │ │ mov r3, r5 │ │ │ │ @@ -94074,17 +94074,17 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq sl, #128, 8 @ 0x80000000 │ │ │ │ + tsteq sl, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 68c70 <__cxa_atexit@plt+0x5be50> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -94103,16 +94103,16 @@ │ │ │ │ bic r7, r2, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq sl, #252, 6 @ 0xf0000003 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq sl, #12, 8 @ 0xc000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 68ce0 <__cxa_atexit@plt+0x5bec0> │ │ │ │ ldr r2, [pc, #56] @ 68ce8 <__cxa_atexit@plt+0x5bec8> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ @@ -94127,15 +94127,15 @@ │ │ │ │ b 68cf8 <__cxa_atexit@plt+0x5bed8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq sl, #84, 6 @ 0x50000001 │ │ │ │ + tsteq sl, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [pc, #156] @ 68da8 <__cxa_atexit@plt+0x5bf88> │ │ │ │ mov r2, r5 │ │ │ │ @@ -94173,18 +94173,18 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq sl, #140, 8 @ 0x8c000000 │ │ │ │ - tsteq sl, #0, 6 │ │ │ │ + tsteq sl, #156, 8 @ 0x9c000000 │ │ │ │ + tsteq sl, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 68e20 <__cxa_atexit@plt+0x5c000> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -94210,17 +94210,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq sl, #116, 4 @ 0x40000007 │ │ │ │ - tsteq sl, #228, 6 @ 0x90000003 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq sl, #132, 4 @ 0x40000008 │ │ │ │ + tsteq sl, #244, 6 @ 0xd0000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -94233,15 +94233,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 68e94 <__cxa_atexit@plt+0x5c074> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #152, 2 @ 0x26 │ │ │ │ + tsteq sl, #168, 2 @ 0x2a │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -94260,15 +94260,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq sl, #180, 2 @ 0x2d │ │ │ │ + tsteq sl, #196, 2 @ 0x31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -94319,18 +94319,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tsteq sl, #120, 4 @ 0x80000007 │ │ │ │ + tsteq sl, #136, 4 @ 0x80000008 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - tsteq sl, #92, 4 @ 0xc0000005 │ │ │ │ - tsteq sl, #44, 4 @ 0xc0000002 │ │ │ │ + tsteq sl, #108, 4 @ 0xc0000006 │ │ │ │ + tsteq sl, #60, 4 @ 0xc0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 69098 <__cxa_atexit@plt+0x5c278> │ │ │ │ ldr r1, [pc, #136] @ 690a0 <__cxa_atexit@plt+0x5c280> │ │ │ │ ldr r2, [pc, #136] @ 690a4 <__cxa_atexit@plt+0x5c284> │ │ │ │ @@ -94361,21 +94361,21 @@ │ │ │ │ ldr r7, [r7, #6] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 690ac <__cxa_atexit@plt+0x5c28c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq sl, #248, 30 @ 0x3e0 │ │ │ │ + tsteq sl, #8 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq sl, #148, 30 @ 0x250 │ │ │ │ + tsteq sl, #164, 30 @ 0x290 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 69100 <__cxa_atexit@plt+0x5c2e0> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -94389,15 +94389,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 69104 <__cxa_atexit@plt+0x5c2e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq sl, #48, 30 @ 0xc0 │ │ │ │ + tsteq sl, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 69130 <__cxa_atexit@plt+0x5c310> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -94405,15 +94405,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 69144 <__cxa_atexit@plt+0x5c324> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #236, 28 @ 0xec0 │ │ │ │ + tsteq sl, #252, 28 @ 0xfc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 69194 <__cxa_atexit@plt+0x5c374> │ │ │ │ ldr r2, [pc, #56] @ 6919c <__cxa_atexit@plt+0x5c37c> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ @@ -94428,15 +94428,15 @@ │ │ │ │ b 691ac <__cxa_atexit@plt+0x5c38c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq sl, #160, 28 @ 0xa00 │ │ │ │ + tsteq sl, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [pc, #156] @ 6925c <__cxa_atexit@plt+0x5c43c> │ │ │ │ mov r2, r5 │ │ │ │ @@ -94474,18 +94474,18 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq sl, #216, 30 @ 0x360 │ │ │ │ - tsteq sl, #76, 28 @ 0x4c0 │ │ │ │ + tsteq sl, #232, 30 @ 0x3a0 │ │ │ │ + tsteq sl, #92, 28 @ 0x5c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 692d4 <__cxa_atexit@plt+0x5c4b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -94511,17 +94511,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq sl, #192, 26 @ 0x3000 │ │ │ │ - tsteq sl, #48, 30 @ 0xc0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq sl, #208, 26 @ 0x3400 │ │ │ │ + tsteq sl, #64, 30 @ 0x100 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -94534,15 +94534,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 69348 <__cxa_atexit@plt+0x5c528> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #228, 24 @ 0xe400 │ │ │ │ + tsteq sl, #244, 24 @ 0xf400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -94561,15 +94561,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq sl, #0, 26 │ │ │ │ + tsteq sl, #16, 26 @ 0x400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -94620,19 +94620,19 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tsteq sl, #196, 26 @ 0x3100 │ │ │ │ + tsteq sl, #212, 26 @ 0x3500 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - tsteq sl, #168, 26 @ 0x2a00 │ │ │ │ - tsteq sl, #120, 26 @ 0x1e00 │ │ │ │ - rscseq sl, r9, #252, 20 @ 0xfc000 │ │ │ │ + tsteq sl, #184, 26 @ 0x2e00 │ │ │ │ + tsteq sl, #136, 26 @ 0x2200 │ │ │ │ + rscseq r9, r9, #252, 20 @ 0xfc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6953c <__cxa_atexit@plt+0x5c71c> │ │ │ │ @@ -94664,17 +94664,17 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq sl, #40, 22 @ 0xa000 │ │ │ │ + tsteq sl, #56, 22 @ 0xe000 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rscseq sl, r9, #84, 20 @ 0x54000 │ │ │ │ + rscseq r9, r9, #84, 20 @ 0x54000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ 69594 <__cxa_atexit@plt+0x5c774> │ │ │ │ stmda r5, {r2, r3} │ │ │ │ @@ -94682,15 +94682,15 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 6958c <__cxa_atexit@plt+0x5c76c> │ │ │ │ b 695a4 <__cxa_atexit@plt+0x5c784> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq sl, r9, #20, 20 @ 0x14000 │ │ │ │ + rscseq r9, r9, #20, 20 @ 0x14000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 69600 <__cxa_atexit@plt+0x5c7e0> │ │ │ │ ldr r3, [pc, #116] @ 6962c <__cxa_atexit@plt+0x5c80c> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -94721,16 +94721,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 69634 <__cxa_atexit@plt+0x5c814> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - rscseq sl, r9, #140, 18 @ 0x230000 │ │ │ │ - rscseq sl, r9, #116, 18 @ 0x1d0000 │ │ │ │ + rscseq r9, r9, #140, 18 @ 0x230000 │ │ │ │ + rscseq r9, r9, #116, 18 @ 0x1d0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #60] @ 69690 <__cxa_atexit@plt+0x5c870> │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ ldr r9, [r3, #-4] │ │ │ │ @@ -94745,15 +94745,15 @@ │ │ │ │ b 64224 <__cxa_atexit@plt+0x57404> │ │ │ │ ldr r7, [pc, #16] @ 69694 <__cxa_atexit@plt+0x5c874> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq sl, r9, #40, 18 @ 0xa0000 │ │ │ │ + rscseq r9, r9, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 696cc <__cxa_atexit@plt+0x5c8ac> │ │ │ │ @@ -94764,16 +94764,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 696e8 <__cxa_atexit@plt+0x5c8c8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq sl, #32, 22 @ 0x8000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq sl, #48, 22 @ 0xc000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ @@ -94787,15 +94787,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 6973c <__cxa_atexit@plt+0x5c91c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #240, 16 @ 0xf00000 │ │ │ │ + tsteq sl, #0, 18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -94814,16 +94814,16 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq sl, #12, 18 @ 0x30000 │ │ │ │ - rscseq sl, r9, #252, 14 @ 0x3f00000 │ │ │ │ + tsteq sl, #28, 18 @ 0x70000 │ │ │ │ + rscseq r9, r9, #252, 14 @ 0x3f00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -94874,19 +94874,19 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - tsteq sl, #204, 18 @ 0x330000 │ │ │ │ - tsteq sl, #184, 18 @ 0x2e0000 │ │ │ │ - tsteq sl, #80, 16 @ 0x500000 │ │ │ │ - tsteq sl, #128, 18 @ 0x200000 │ │ │ │ - rscseq sl, r9, #72, 14 @ 0x1200000 │ │ │ │ + tsteq sl, #220, 18 @ 0x370000 │ │ │ │ + tsteq sl, #200, 18 @ 0x320000 │ │ │ │ + tsteq sl, #96, 16 @ 0x600000 │ │ │ │ + tsteq sl, #144, 18 @ 0x240000 │ │ │ │ + rscseq r9, r9, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 698f8 <__cxa_atexit@plt+0x5cad8> │ │ │ │ ldr r2, [pc, #56] @ 69900 <__cxa_atexit@plt+0x5cae0> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ @@ -94901,16 +94901,16 @@ │ │ │ │ b 69914 <__cxa_atexit@plt+0x5caf4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq sl, #60, 14 @ 0xf00000 │ │ │ │ - rscseq sl, r9, #232, 12 @ 0xe800000 │ │ │ │ + tsteq sl, #76, 14 @ 0x1300000 │ │ │ │ + rscseq r9, r9, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r1, [pc, #120] @ 6999c <__cxa_atexit@plt+0x5cb7c> │ │ │ │ mov r3, r5 │ │ │ │ str r9, [r5, #-4] │ │ │ │ @@ -94942,15 +94942,15 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - rscseq sl, r9, #72, 12 @ 0x4800000 │ │ │ │ + rscseq r9, r9, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 699fc <__cxa_atexit@plt+0x5cbdc> │ │ │ │ ldr r3, [pc, #76] @ 69a14 <__cxa_atexit@plt+0x5cbf4> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -94971,15 +94971,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq sl, r9, #212, 10 @ 0x35000000 │ │ │ │ + rscseq r9, r9, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 69a44 <__cxa_atexit@plt+0x5cc24> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -95000,16 +95000,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 69a98 <__cxa_atexit@plt+0x5cc78> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq sl, #112, 14 @ 0x1c00000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq sl, #128, 14 @ 0x2000000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ @@ -95023,15 +95023,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 69aec <__cxa_atexit@plt+0x5cccc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #64, 10 @ 0x10000000 │ │ │ │ + tsteq sl, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -95050,16 +95050,16 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq sl, #92, 10 @ 0x17000000 │ │ │ │ - rscseq sl, r9, #144, 8 @ 0x90000000 │ │ │ │ + tsteq sl, #108, 10 @ 0x1b000000 │ │ │ │ + rscseq r9, r9, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -95110,19 +95110,19 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - tsteq sl, #28, 12 @ 0x1c00000 │ │ │ │ - tsteq sl, #8, 12 @ 0x800000 │ │ │ │ - tsteq sl, #160, 8 @ 0xa0000000 │ │ │ │ - tsteq sl, #208, 10 @ 0x34000000 │ │ │ │ - rscseq sl, r9, #152, 6 @ 0x60000002 │ │ │ │ + tsteq sl, #44, 12 @ 0x2c00000 │ │ │ │ + tsteq sl, #24, 12 @ 0x1800000 │ │ │ │ + tsteq sl, #176, 8 @ 0xb0000000 │ │ │ │ + tsteq sl, #224, 10 @ 0x38000000 │ │ │ │ + rscseq r9, r9, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 69ca8 <__cxa_atexit@plt+0x5ce88> │ │ │ │ ldr r2, [pc, #56] @ 69cb0 <__cxa_atexit@plt+0x5ce90> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ @@ -95137,16 +95137,16 @@ │ │ │ │ b 69cc4 <__cxa_atexit@plt+0x5cea4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq sl, #140, 6 @ 0x30000002 │ │ │ │ - rscseq sl, r9, #56, 6 @ 0xe0000000 │ │ │ │ + tsteq sl, #156, 6 @ 0x70000002 │ │ │ │ + rscseq r9, r9, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r1, [pc, #120] @ 69d4c <__cxa_atexit@plt+0x5cf2c> │ │ │ │ mov r3, r5 │ │ │ │ str r9, [r5, #-4] │ │ │ │ @@ -95178,15 +95178,15 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - rscseq sl, r9, #152, 4 @ 0x80000009 │ │ │ │ + rscseq r9, r9, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 69dac <__cxa_atexit@plt+0x5cf8c> │ │ │ │ ldr r3, [pc, #76] @ 69dc4 <__cxa_atexit@plt+0x5cfa4> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -95207,15 +95207,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq sl, r9, #36, 4 @ 0x40000002 │ │ │ │ + rscseq r9, r9, #36, 4 @ 0x40000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 69df4 <__cxa_atexit@plt+0x5cfd4> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -95236,16 +95236,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 69e48 <__cxa_atexit@plt+0x5d028> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq sl, #192, 6 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq sl, #208, 6 @ 0x40000003 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ @@ -95259,15 +95259,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 69e9c <__cxa_atexit@plt+0x5d07c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #144, 2 @ 0x24 │ │ │ │ + tsteq sl, #160, 2 @ 0x28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -95286,16 +95286,16 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq sl, #172, 2 @ 0x2b │ │ │ │ - rscseq sl, r9, #224 @ 0xe0 │ │ │ │ + tsteq sl, #188, 2 @ 0x2f │ │ │ │ + rscseq r9, r9, #224 @ 0xe0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -95346,19 +95346,19 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - tsteq sl, #108, 4 @ 0xc0000006 │ │ │ │ - tsteq sl, #88, 4 @ 0x80000005 │ │ │ │ - tsteq sl, #240 @ 0xf0 │ │ │ │ - tsteq sl, #32, 4 │ │ │ │ - rscseq r9, r9, #164, 30 @ 0x290 │ │ │ │ + tsteq sl, #124, 4 @ 0xc0000007 │ │ │ │ + tsteq sl, #104, 4 @ 0x80000006 │ │ │ │ + tsteq sl, #0, 2 │ │ │ │ + tsteq sl, #48, 4 │ │ │ │ + rscseq r8, r9, #164, 30 @ 0x290 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6a094 <__cxa_atexit@plt+0x5d274> │ │ │ │ @@ -95390,17 +95390,17 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq sl, #208, 30 @ 0x340 │ │ │ │ + tsteq sl, #224, 30 @ 0x380 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rscseq r9, r9, #252, 28 @ 0xfc0 │ │ │ │ + rscseq r8, r9, #252, 28 @ 0xfc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ 6a0ec <__cxa_atexit@plt+0x5d2cc> │ │ │ │ stmda r5, {r2, r3} │ │ │ │ @@ -95408,15 +95408,15 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 6a0e4 <__cxa_atexit@plt+0x5d2c4> │ │ │ │ b 6a0fc <__cxa_atexit@plt+0x5d2dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r9, r9, #188, 28 @ 0xbc0 │ │ │ │ + rscseq r8, r9, #188, 28 @ 0xbc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6a158 <__cxa_atexit@plt+0x5d338> │ │ │ │ ldr r3, [pc, #116] @ 6a184 <__cxa_atexit@plt+0x5d364> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -95447,16 +95447,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 6a18c <__cxa_atexit@plt+0x5d36c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - rscseq r9, r9, #52, 28 @ 0x340 │ │ │ │ - rscseq r9, r9, #28, 28 @ 0x1c0 │ │ │ │ + rscseq r8, r9, #52, 28 @ 0x340 │ │ │ │ + rscseq r8, r9, #28, 28 @ 0x1c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #60] @ 6a1e8 <__cxa_atexit@plt+0x5d3c8> │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ ldr r9, [r3, #-4] │ │ │ │ @@ -95471,15 +95471,15 @@ │ │ │ │ b 64224 <__cxa_atexit@plt+0x57404> │ │ │ │ ldr r7, [pc, #16] @ 6a1ec <__cxa_atexit@plt+0x5d3cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r9, r9, #208, 26 @ 0x3400 │ │ │ │ + rscseq r8, r9, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6a224 <__cxa_atexit@plt+0x5d404> │ │ │ │ @@ -95490,16 +95490,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 6a240 <__cxa_atexit@plt+0x5d420> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq sl, #200, 30 @ 0x320 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq sl, #216, 30 @ 0x360 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ @@ -95513,15 +95513,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 6a294 <__cxa_atexit@plt+0x5d474> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #152, 26 @ 0x2600 │ │ │ │ + tsteq sl, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -95540,16 +95540,16 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq sl, #180, 26 @ 0x2d00 │ │ │ │ - rscseq r9, r9, #164, 24 @ 0xa400 │ │ │ │ + tsteq sl, #196, 26 @ 0x3100 │ │ │ │ + rscseq r8, r9, #164, 24 @ 0xa400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -95600,19 +95600,19 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - tsteq sl, #116, 28 @ 0x740 │ │ │ │ - tsteq sl, #96, 28 @ 0x600 │ │ │ │ - tsteq sl, #248, 24 @ 0xf800 │ │ │ │ - tsteq sl, #40, 28 @ 0x280 │ │ │ │ - rscseq r9, r9, #132, 24 @ 0x8400 │ │ │ │ + tsteq sl, #132, 28 @ 0x840 │ │ │ │ + tsteq sl, #112, 28 @ 0x700 │ │ │ │ + tsteq sl, #8, 26 @ 0x200 │ │ │ │ + tsteq sl, #56, 28 @ 0x380 │ │ │ │ + rscseq r8, r9, #132, 24 @ 0x8400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6a4d4 <__cxa_atexit@plt+0x5d6b4> │ │ │ │ ldr r2, [pc, #244] @ 6a518 <__cxa_atexit@plt+0x5d6f8> │ │ │ │ @@ -95656,15 +95656,15 @@ │ │ │ │ ldr r5, [pc, #128] @ 6a53c <__cxa_atexit@plt+0x5d71c> │ │ │ │ add lr, r6, #60 @ 0x3c │ │ │ │ mov r6, r2 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stm lr, {r5, r7, r8} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #76] @ 6a534 <__cxa_atexit@plt+0x5d714> │ │ │ │ ldr r7, [pc, #76] @ 6a538 <__cxa_atexit@plt+0x5d718> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -95673,25 +95673,25 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - tsteq sl, #236, 22 @ 0x3b000 │ │ │ │ + tsteq sl, #252, 22 @ 0x3f000 │ │ │ │ @ instruction: 0xffffd320 │ │ │ │ - rscseq r9, r9, #52, 24 @ 0x3400 │ │ │ │ + rscseq r8, r9, #52, 24 @ 0x3400 │ │ │ │ @ instruction: 0xffffd4a4 │ │ │ │ @ instruction: 0xffffd608 │ │ │ │ - tsteq sl, #224, 22 @ 0x38000 │ │ │ │ - rscseq r9, r9, #180, 22 @ 0x2d000 │ │ │ │ - rscseq r9, r9, #148, 22 @ 0x25000 │ │ │ │ - tsteq sl, #24, 26 @ 0x600 │ │ │ │ + tsteq sl, #240, 22 @ 0x3c000 │ │ │ │ + rscseq r8, r9, #180, 22 @ 0x2d000 │ │ │ │ + rscseq r8, r9, #148, 22 @ 0x25000 │ │ │ │ + tsteq sl, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6a574 <__cxa_atexit@plt+0x5d754> │ │ │ │ @@ -95699,16 +95699,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq sl, #120, 24 @ 0x7800 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq sl, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -95721,15 +95721,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 6a5d4 <__cxa_atexit@plt+0x5d7b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #88, 20 @ 0x58000 │ │ │ │ + tsteq sl, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -95748,16 +95748,16 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq sl, #116, 20 @ 0x74000 │ │ │ │ - rscseq r9, r9, #60, 20 @ 0x3c000 │ │ │ │ + tsteq sl, #132, 20 @ 0x84000 │ │ │ │ + rscseq r8, r9, #60, 20 @ 0x3c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -95808,19 +95808,19 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - tsteq sl, #52, 22 @ 0xd000 │ │ │ │ - tsteq sl, #32, 22 @ 0x8000 │ │ │ │ - tsteq sl, #184, 18 @ 0x2e0000 │ │ │ │ - tsteq sl, #232, 20 @ 0xe8000 │ │ │ │ - rscseq r9, r9, #68, 18 @ 0x110000 │ │ │ │ + tsteq sl, #68, 22 @ 0x11000 │ │ │ │ + tsteq sl, #48, 22 @ 0xc000 │ │ │ │ + tsteq sl, #200, 18 @ 0x320000 │ │ │ │ + tsteq sl, #248, 20 @ 0xf8000 │ │ │ │ + rscseq r8, r9, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6a814 <__cxa_atexit@plt+0x5d9f4> │ │ │ │ ldr r2, [pc, #244] @ 6a858 <__cxa_atexit@plt+0x5da38> │ │ │ │ @@ -95864,15 +95864,15 @@ │ │ │ │ ldr r5, [pc, #128] @ 6a87c <__cxa_atexit@plt+0x5da5c> │ │ │ │ add lr, r6, #60 @ 0x3c │ │ │ │ mov r6, r2 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stm lr, {r5, r7, r8} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #76] @ 6a874 <__cxa_atexit@plt+0x5da54> │ │ │ │ ldr r7, [pc, #76] @ 6a878 <__cxa_atexit@plt+0x5da58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -95881,25 +95881,25 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - tsteq sl, #172, 16 @ 0xac0000 │ │ │ │ + tsteq sl, #188, 16 @ 0xbc0000 │ │ │ │ @ instruction: 0xffffcfe0 │ │ │ │ - rscseq r9, r9, #28, 22 @ 0x7000 │ │ │ │ + rscseq r8, r9, #28, 22 @ 0x7000 │ │ │ │ @ instruction: 0xffffd164 │ │ │ │ @ instruction: 0xffffd2c8 │ │ │ │ - tsteq sl, #160, 16 @ 0xa00000 │ │ │ │ - rscseq r9, r9, #156, 20 @ 0x9c000 │ │ │ │ - rscseq r9, r9, #84, 16 @ 0x540000 │ │ │ │ - tsteq sl, #216, 18 @ 0x360000 │ │ │ │ + tsteq sl, #176, 16 @ 0xb00000 │ │ │ │ + rscseq r8, r9, #156, 20 @ 0x9c000 │ │ │ │ + rscseq r8, r9, #84, 16 @ 0x540000 │ │ │ │ + tsteq sl, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6a8b4 <__cxa_atexit@plt+0x5da94> │ │ │ │ @@ -95907,16 +95907,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq sl, #56, 18 @ 0xe0000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq sl, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -95929,15 +95929,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 6a914 <__cxa_atexit@plt+0x5daf4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #24, 14 @ 0x600000 │ │ │ │ + tsteq sl, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -95956,16 +95956,16 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq sl, #52, 14 @ 0xd00000 │ │ │ │ - rscseq r9, r9, #252, 12 @ 0xfc00000 │ │ │ │ + tsteq sl, #68, 14 @ 0x1100000 │ │ │ │ + rscseq r8, r9, #252, 12 @ 0xfc00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -96016,19 +96016,19 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - tsteq sl, #244, 14 @ 0x3d00000 │ │ │ │ - tsteq sl, #224, 14 @ 0x3800000 │ │ │ │ - tsteq sl, #120, 12 @ 0x7800000 │ │ │ │ - tsteq sl, #168, 14 @ 0x2a00000 │ │ │ │ - rscseq r9, r9, #4, 12 @ 0x400000 │ │ │ │ + tsteq sl, #4, 16 @ 0x40000 │ │ │ │ + tsteq sl, #240, 14 @ 0x3c00000 │ │ │ │ + tsteq sl, #136, 12 @ 0x8800000 │ │ │ │ + tsteq sl, #184, 14 @ 0x2e00000 │ │ │ │ + rscseq r8, r9, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6ab54 <__cxa_atexit@plt+0x5dd34> │ │ │ │ ldr r2, [pc, #244] @ 6ab98 <__cxa_atexit@plt+0x5dd78> │ │ │ │ @@ -96072,15 +96072,15 @@ │ │ │ │ ldr r5, [pc, #128] @ 6abbc <__cxa_atexit@plt+0x5dd9c> │ │ │ │ add lr, r6, #60 @ 0x3c │ │ │ │ mov r6, r2 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stm lr, {r5, r7, r8} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #76] @ 6abb4 <__cxa_atexit@plt+0x5dd94> │ │ │ │ ldr r7, [pc, #76] @ 6abb8 <__cxa_atexit@plt+0x5dd98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -96089,25 +96089,25 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - tsteq sl, #108, 10 @ 0x1b000000 │ │ │ │ + tsteq sl, #124, 10 @ 0x1f000000 │ │ │ │ @ instruction: 0xffffcca0 │ │ │ │ - rscseq r9, r9, #184, 14 @ 0x2e00000 │ │ │ │ + rscseq r8, r9, #184, 14 @ 0x2e00000 │ │ │ │ @ instruction: 0xffffce24 │ │ │ │ @ instruction: 0xffffcf88 │ │ │ │ - tsteq sl, #96, 10 @ 0x18000000 │ │ │ │ - rscseq r9, r9, #56, 14 @ 0xe00000 │ │ │ │ - rscseq r9, r9, #20, 10 @ 0x5000000 │ │ │ │ - tsteq sl, #152, 12 @ 0x9800000 │ │ │ │ + tsteq sl, #112, 10 @ 0x1c000000 │ │ │ │ + rscseq r8, r9, #56, 14 @ 0xe00000 │ │ │ │ + rscseq r8, r9, #20, 10 @ 0x5000000 │ │ │ │ + tsteq sl, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6abf4 <__cxa_atexit@plt+0x5ddd4> │ │ │ │ @@ -96115,16 +96115,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq sl, #248, 10 @ 0x3e000000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq sl, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -96137,15 +96137,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 6ac54 <__cxa_atexit@plt+0x5de34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #216, 6 @ 0x60000003 │ │ │ │ + tsteq sl, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -96164,16 +96164,16 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq sl, #244, 6 @ 0xd0000003 │ │ │ │ - rscseq r9, r9, #188, 6 @ 0xf0000002 │ │ │ │ + tsteq sl, #4, 8 @ 0x4000000 │ │ │ │ + rscseq r8, r9, #188, 6 @ 0xf0000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -96224,65 +96224,65 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - tsteq sl, #180, 8 @ 0xb4000000 │ │ │ │ - tsteq sl, #160, 8 @ 0xa0000000 │ │ │ │ - tsteq sl, #56, 6 @ 0xe0000000 │ │ │ │ - tsteq sl, #104, 8 @ 0x68000000 │ │ │ │ + tsteq sl, #196, 8 @ 0xc4000000 │ │ │ │ + tsteq sl, #176, 8 @ 0xb0000000 │ │ │ │ + tsteq sl, #72, 6 @ 0x20000001 │ │ │ │ + tsteq sl, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [pc, #16] @ 6ade4 <__cxa_atexit@plt+0x5dfc4> │ │ │ │ mov sl, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r9, r3, #1 │ │ │ │ b aec48 <__cxa_atexit@plt+0xa1e28> │ │ │ │ - tsteq sl, #184, 8 @ 0xb8000000 │ │ │ │ + tsteq sl, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [pc, #16] @ 6ae0c <__cxa_atexit@plt+0x5dfec> │ │ │ │ mov sl, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r9, r3, #1 │ │ │ │ b aec48 <__cxa_atexit@plt+0xa1e28> │ │ │ │ - tsteq sl, #144, 8 @ 0x90000000 │ │ │ │ + tsteq sl, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6ae40 <__cxa_atexit@plt+0x5e020> │ │ │ │ ldr r3, [pc, #24] @ 6ae4c <__cxa_atexit@plt+0x5e02c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 6ae74 <__cxa_atexit@plt+0x5e054> │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ addne r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #56, 8 @ 0x38000000 │ │ │ │ - rscseq r9, r9, #8, 2 │ │ │ │ + tsteq sl, #72, 8 @ 0x48000000 │ │ │ │ + rscseq r8, r9, #8, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6aeec <__cxa_atexit@plt+0x5e0cc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -96312,16 +96312,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq r9, r9, #152, 6 @ 0x60000002 │ │ │ │ - tsteq sl, #80, 2 │ │ │ │ + rscseq r8, r9, #152, 6 @ 0x60000002 │ │ │ │ + tsteq sl, #96, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6af5c <__cxa_atexit@plt+0x5e13c> │ │ │ │ @@ -96333,17 +96333,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, lr} │ │ │ │ sub r7, r6, #3 │ │ │ │ str r1, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - tsteq sl, #116, 4 @ 0x40000007 │ │ │ │ + tsteq sl, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 5bb18 <__cxa_atexit@plt+0x4ecf8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -96364,15 +96364,15 @@ │ │ │ │ b 6afec <__cxa_atexit@plt+0x5e1cc> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq sl, #96 @ 0x60 │ │ │ │ + tsteq sl, #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [pc, #104] @ 6b068 <__cxa_atexit@plt+0x5e248> │ │ │ │ mov r1, r5 │ │ │ │ @@ -96469,18 +96469,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq sl, #80, 30 @ 0x140 │ │ │ │ - tsteq sl, #192 @ 0xc0 │ │ │ │ + tsteq sl, #96, 30 @ 0x180 │ │ │ │ + tsteq sl, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6b218 <__cxa_atexit@plt+0x5e3f8> │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -96527,20 +96527,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 6b264 <__cxa_atexit@plt+0x5e444> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq sl, #176, 30 @ 0x2c0 │ │ │ │ - tsteq sl, #236, 26 @ 0x3b00 │ │ │ │ - tsteq sl, #144, 28 @ 0x900 │ │ │ │ - tsteq sl, #72, 28 @ 0x480 │ │ │ │ - tsteq sl, #236, 30 @ 0x3b0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq sl, #192, 30 @ 0x300 │ │ │ │ + tsteq sl, #252, 26 @ 0x3f00 │ │ │ │ + tsteq sl, #160, 28 @ 0xa00 │ │ │ │ + tsteq sl, #88, 28 @ 0x580 │ │ │ │ + tsteq sl, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -96553,15 +96553,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 6b2d4 <__cxa_atexit@plt+0x5e4b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #88, 26 @ 0x1600 │ │ │ │ + tsteq sl, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -96580,15 +96580,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq sl, #116, 26 @ 0x1d00 │ │ │ │ + tsteq sl, #132, 26 @ 0x2100 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -96639,60 +96639,60 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - tsteq sl, #56, 28 @ 0x380 │ │ │ │ - tsteq sl, #36, 28 @ 0x240 │ │ │ │ - tsteq sl, #188, 24 @ 0xbc00 │ │ │ │ - tsteq sl, #236, 26 @ 0x3b00 │ │ │ │ + tsteq sl, #72, 28 @ 0x480 │ │ │ │ + tsteq sl, #52, 28 @ 0x340 │ │ │ │ + tsteq sl, #204, 24 @ 0xcc00 │ │ │ │ + tsteq sl, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [pc, #16] @ 6b460 <__cxa_atexit@plt+0x5e640> │ │ │ │ mov sl, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 13ab70 <__cxa_atexit@plt+0x12dd50> │ │ │ │ - tsteq sl, #60, 28 @ 0x3c0 │ │ │ │ + tsteq sl, #76, 28 @ 0x4c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [pc, #16] @ 6b488 <__cxa_atexit@plt+0x5e668> │ │ │ │ mov sl, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 13b628 <__cxa_atexit@plt+0x12e808> │ │ │ │ - tsteq sl, #20, 28 @ 0x140 │ │ │ │ - rscseq r8, r9, #184, 30 @ 0x2e0 │ │ │ │ + tsteq sl, #36, 28 @ 0x240 │ │ │ │ + rscseq r7, r9, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [pc, #16] @ 6b4b4 <__cxa_atexit@plt+0x5e694> │ │ │ │ mov sl, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 13c934 <__cxa_atexit@plt+0x12fb14> │ │ │ │ - tsteq sl, #232, 26 @ 0x3a00 │ │ │ │ - rscseq r8, r9, #112, 30 @ 0x1c0 │ │ │ │ + tsteq sl, #248, 26 @ 0x3e00 │ │ │ │ + rscseq r7, r9, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [pc, #16] @ 6b4e0 <__cxa_atexit@plt+0x5e6c0> │ │ │ │ mov sl, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 13cc9c <__cxa_atexit@plt+0x12fe7c> │ │ │ │ - tsteq sl, #188, 26 @ 0x2f00 │ │ │ │ + tsteq sl, #204, 26 @ 0x3300 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6b530 <__cxa_atexit@plt+0x5e710> │ │ │ │ ldr r2, [pc, #56] @ 6b538 <__cxa_atexit@plt+0x5e718> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -96703,26 +96703,26 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [pc, #28] @ 6b540 <__cxa_atexit@plt+0x5e720> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, #8, 22 @ 0x2000 │ │ │ │ - tsteq sl, #0, 22 │ │ │ │ + tsteq sl, #24, 22 @ 0x6000 │ │ │ │ + tsteq sl, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6b5fc <__cxa_atexit@plt+0x5e7dc> │ │ │ │ ldr r1, [pc, #160] @ 6b61c <__cxa_atexit@plt+0x5e7fc> │ │ │ │ @@ -96751,31 +96751,31 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r7, r2, #7 │ │ │ │ stm lr, {r0, r3, r6} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq sl, #148, 20 @ 0x94000 │ │ │ │ + tsteq sl, #164, 20 @ 0xa4000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - tsteq sl, #88, 20 @ 0x58000 │ │ │ │ - tsteq sl, #4, 24 @ 0x400 │ │ │ │ + tsteq sl, #104, 20 @ 0x68000 │ │ │ │ + tsteq sl, #20, 24 @ 0x1400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6b694 <__cxa_atexit@plt+0x5e874> │ │ │ │ @@ -96795,18 +96795,18 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - tsteq sl, #200, 18 @ 0x320000 │ │ │ │ - tsteq sl, #100, 22 @ 0x19000 │ │ │ │ + tsteq sl, #216, 18 @ 0x360000 │ │ │ │ + tsteq sl, #116, 22 @ 0x1d000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -96819,15 +96819,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 6b6fc <__cxa_atexit@plt+0x5e8dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #48, 18 @ 0xc0000 │ │ │ │ + tsteq sl, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -96846,15 +96846,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq sl, #76, 18 @ 0x130000 │ │ │ │ + tsteq sl, #92, 18 @ 0x170000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -96905,18 +96905,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - tsteq sl, #16, 20 @ 0x10000 │ │ │ │ - tsteq sl, #252, 18 @ 0x3f0000 │ │ │ │ - tsteq sl, #148, 16 @ 0x940000 │ │ │ │ - tsteq sl, #196, 18 @ 0x310000 │ │ │ │ + tsteq sl, #32, 20 @ 0x20000 │ │ │ │ + tsteq sl, #12, 20 @ 0xc000 │ │ │ │ + tsteq sl, #164, 16 @ 0xa40000 │ │ │ │ + tsteq sl, #212, 18 @ 0x350000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6b8b0 <__cxa_atexit@plt+0x5ea90> │ │ │ │ ldr r2, [pc, #56] @ 6b8b8 <__cxa_atexit@plt+0x5ea98> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -96927,26 +96927,26 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [pc, #28] @ 6b8c0 <__cxa_atexit@plt+0x5eaa0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, #136, 14 @ 0x2200000 │ │ │ │ - tsteq sl, #128, 14 @ 0x2000000 │ │ │ │ + tsteq sl, #152, 14 @ 0x2600000 │ │ │ │ + tsteq sl, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6b980 <__cxa_atexit@plt+0x5eb60> │ │ │ │ ldr r1, [pc, #164] @ 6b9a0 <__cxa_atexit@plt+0x5eb80> │ │ │ │ @@ -96976,31 +96976,31 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str r3, [r6, #24] │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq sl, #20, 14 @ 0x500000 │ │ │ │ + tsteq sl, #36, 14 @ 0x900000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - tsteq sl, #220, 12 @ 0xdc00000 │ │ │ │ - tsteq sl, #136, 16 @ 0x880000 │ │ │ │ + tsteq sl, #236, 12 @ 0xec00000 │ │ │ │ + tsteq sl, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6ba14 <__cxa_atexit@plt+0x5ebf4> │ │ │ │ @@ -97019,18 +97019,18 @@ │ │ │ │ stm r8, {r2, r7, lr} │ │ │ │ sub r7, r6, #7 │ │ │ │ str r3, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - tsteq sl, #68, 12 @ 0x4400000 │ │ │ │ - tsteq sl, #220, 14 @ 0x3700000 │ │ │ │ + tsteq sl, #84, 12 @ 0x5400000 │ │ │ │ + tsteq sl, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -97043,15 +97043,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 6ba7c <__cxa_atexit@plt+0x5ec5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #176, 10 @ 0x2c000000 │ │ │ │ + tsteq sl, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -97070,15 +97070,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq sl, #204, 10 @ 0x33000000 │ │ │ │ + tsteq sl, #220, 10 @ 0x37000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -97129,19 +97129,19 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - tsteq sl, #144, 12 @ 0x9000000 │ │ │ │ - tsteq sl, #124, 12 @ 0x7c00000 │ │ │ │ - tsteq sl, #20, 10 @ 0x5000000 │ │ │ │ - tsteq sl, #68, 12 @ 0x4400000 │ │ │ │ - rscseq r8, r9, #144, 10 @ 0x24000000 │ │ │ │ + tsteq sl, #160, 12 @ 0xa000000 │ │ │ │ + tsteq sl, #140, 12 @ 0x8c00000 │ │ │ │ + tsteq sl, #36, 10 @ 0x9000000 │ │ │ │ + tsteq sl, #84, 12 @ 0x5400000 │ │ │ │ + rscseq r7, r9, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6bc44 <__cxa_atexit@plt+0x5ee24> │ │ │ │ ldr r2, [pc, #72] @ 6bc4c <__cxa_atexit@plt+0x5ee2c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -97159,19 +97159,19 @@ │ │ │ │ sub r2, r5, #16 │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r3 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ b 146c40 <__cxa_atexit@plt+0x139e20> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r9, #108, 10 @ 0x1b000000 │ │ │ │ - tsteq sl, #4, 8 @ 0x4000000 │ │ │ │ - tsteq sl, #104, 8 @ 0x68000000 │ │ │ │ - tsteq sl, #108, 12 @ 0x6c00000 │ │ │ │ - rscseq r8, r9, #240, 8 @ 0xf0000000 │ │ │ │ + rscseq r7, r9, #108, 10 @ 0x1b000000 │ │ │ │ + tsteq sl, #20, 8 @ 0x14000000 │ │ │ │ + tsteq sl, #120, 8 @ 0x78000000 │ │ │ │ + tsteq sl, #124, 12 @ 0x7c00000 │ │ │ │ + rscseq r7, r9, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6bcbc <__cxa_atexit@plt+0x5ee9c> │ │ │ │ ldr r2, [pc, #72] @ 6bcc4 <__cxa_atexit@plt+0x5eea4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -97189,19 +97189,19 @@ │ │ │ │ sub r2, r5, #16 │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r3 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ b 146c40 <__cxa_atexit@plt+0x139e20> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r9, #204, 8 @ 0xcc000000 │ │ │ │ - tsteq sl, #140, 6 @ 0x30000002 │ │ │ │ - tsteq sl, #240, 6 @ 0xc0000003 │ │ │ │ - tsteq sl, #244, 10 @ 0x3d000000 │ │ │ │ - rscseq r8, r9, #72, 8 @ 0x48000000 │ │ │ │ + rscseq r7, r9, #204, 8 @ 0xcc000000 │ │ │ │ + tsteq sl, #156, 6 @ 0x70000002 │ │ │ │ + tsteq sl, #0, 8 │ │ │ │ + tsteq sl, #4, 12 @ 0x400000 │ │ │ │ + rscseq r7, r9, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6bd34 <__cxa_atexit@plt+0x5ef14> │ │ │ │ ldr r2, [pc, #72] @ 6bd3c <__cxa_atexit@plt+0x5ef1c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -97219,18 +97219,18 @@ │ │ │ │ sub r2, r5, #16 │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r3 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ b 146c40 <__cxa_atexit@plt+0x139e20> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r9, #36, 8 @ 0x24000000 │ │ │ │ - tsteq sl, #20, 6 @ 0x50000000 │ │ │ │ - tsteq sl, #120, 6 @ 0xe0000001 │ │ │ │ - tsteq sl, #124, 10 @ 0x1f000000 │ │ │ │ + rscseq r7, r9, #36, 8 @ 0x24000000 │ │ │ │ + tsteq sl, #36, 6 @ 0x90000000 │ │ │ │ + tsteq sl, #136, 6 @ 0x20000002 │ │ │ │ + tsteq sl, #140, 10 @ 0x23000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6bda8 <__cxa_atexit@plt+0x5ef88> │ │ │ │ ldr r2, [pc, #72] @ 6bdb0 <__cxa_atexit@plt+0x5ef90> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -97248,18 +97248,18 @@ │ │ │ │ sub r2, r5, #16 │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r3 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ b 146c40 <__cxa_atexit@plt+0x139e20> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r9, #136, 6 @ 0x20000002 │ │ │ │ - tsteq sl, #160, 4 │ │ │ │ - tsteq sl, #4, 6 @ 0x10000000 │ │ │ │ - tsteq sl, #8, 10 @ 0x2000000 │ │ │ │ + rscseq r7, r9, #136, 6 @ 0x20000002 │ │ │ │ + tsteq sl, #176, 4 │ │ │ │ + tsteq sl, #20, 6 @ 0x50000000 │ │ │ │ + tsteq sl, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6be1c <__cxa_atexit@plt+0x5effc> │ │ │ │ ldr r2, [pc, #72] @ 6be24 <__cxa_atexit@plt+0x5f004> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -97277,19 +97277,19 @@ │ │ │ │ sub r2, r5, #16 │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r3 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ b 146c40 <__cxa_atexit@plt+0x139e20> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r9, #236, 4 @ 0xc000000e │ │ │ │ - tsteq sl, #44, 4 @ 0xc0000002 │ │ │ │ - tsteq sl, #144, 4 │ │ │ │ - tsteq sl, #148, 8 @ 0x94000000 │ │ │ │ - rscseq r8, r9, #88, 2 │ │ │ │ + rscseq r7, r9, #236, 4 @ 0xc000000e │ │ │ │ + tsteq sl, #60, 4 @ 0xc0000003 │ │ │ │ + tsteq sl, #160, 4 │ │ │ │ + tsteq sl, #164, 8 @ 0xa4000000 │ │ │ │ + rscseq r7, r9, #88, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6bea0 <__cxa_atexit@plt+0x5f080> │ │ │ │ ldr r2, [pc, #124] @ 6bed0 <__cxa_atexit@plt+0x5f0b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -97307,29 +97307,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-16]! │ │ │ │ stmib r6, {r3, r8} │ │ │ │ sub r6, r2, #3 │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 6beb8 <__cxa_atexit@plt+0x5f098> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 6bed4 <__cxa_atexit@plt+0x5f0b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #196, 2 @ 0x31 │ │ │ │ - rscseq r8, r9, #204 @ 0xcc │ │ │ │ + tsteq sl, #212, 2 @ 0x35 │ │ │ │ + rscseq r7, r9, #204 @ 0xcc │ │ │ │ @ instruction: 0xffff59dc │ │ │ │ @ instruction: 0xffff7aa4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #112 @ 0x70 │ │ │ │ mov r2, r7 │ │ │ │ @@ -97424,15 +97424,15 @@ │ │ │ │ str r7, [r5, #-100] @ 0xffffff9c │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ str r7, [r5, #-104] @ 0xffffff98 │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ str r7, [r5, #-108] @ 0xffffff94 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ andeq r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -97441,438 +97441,438 @@ │ │ │ │ ldr r0, [r5, #112]! @ 0x70 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 6c0b8 <__cxa_atexit@plt+0x5f298> │ │ │ │ ldr r8, [r5, #104] @ 0x68 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6c0d8 <__cxa_atexit@plt+0x5f2b8> │ │ │ │ ldr r0, [r5, #108]! @ 0x6c │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 6c0f0 <__cxa_atexit@plt+0x5f2d0> │ │ │ │ ldr r8, [r5, #100] @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6c110 <__cxa_atexit@plt+0x5f2f0> │ │ │ │ ldr r0, [r5, #104]! @ 0x68 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 6c128 <__cxa_atexit@plt+0x5f308> │ │ │ │ ldr r8, [r5, #96] @ 0x60 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6c148 <__cxa_atexit@plt+0x5f328> │ │ │ │ ldr r0, [r5, #100]! @ 0x64 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 6c160 <__cxa_atexit@plt+0x5f340> │ │ │ │ ldr r8, [r5, #92] @ 0x5c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6c180 <__cxa_atexit@plt+0x5f360> │ │ │ │ ldr r0, [r5, #96]! @ 0x60 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 6c198 <__cxa_atexit@plt+0x5f378> │ │ │ │ ldr r8, [r5, #88] @ 0x58 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6c1b8 <__cxa_atexit@plt+0x5f398> │ │ │ │ ldr r0, [r5, #92]! @ 0x5c │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 6c1d0 <__cxa_atexit@plt+0x5f3b0> │ │ │ │ ldr r8, [r5, #84] @ 0x54 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6c1f0 <__cxa_atexit@plt+0x5f3d0> │ │ │ │ ldr r0, [r5, #88]! @ 0x58 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 6c208 <__cxa_atexit@plt+0x5f3e8> │ │ │ │ ldr r8, [r5, #80] @ 0x50 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6c228 <__cxa_atexit@plt+0x5f408> │ │ │ │ ldr r0, [r5, #84]! @ 0x54 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 6c240 <__cxa_atexit@plt+0x5f420> │ │ │ │ ldr r8, [r5, #76] @ 0x4c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6c260 <__cxa_atexit@plt+0x5f440> │ │ │ │ ldr r0, [r5, #80]! @ 0x50 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 6c278 <__cxa_atexit@plt+0x5f458> │ │ │ │ ldr r8, [r5, #72] @ 0x48 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6c298 <__cxa_atexit@plt+0x5f478> │ │ │ │ ldr r0, [r5, #76]! @ 0x4c │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 6c2b0 <__cxa_atexit@plt+0x5f490> │ │ │ │ ldr r8, [r5, #68] @ 0x44 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6c2d0 <__cxa_atexit@plt+0x5f4b0> │ │ │ │ ldr r0, [r5, #72]! @ 0x48 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 6c2e8 <__cxa_atexit@plt+0x5f4c8> │ │ │ │ ldr r8, [r5, #64] @ 0x40 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6c308 <__cxa_atexit@plt+0x5f4e8> │ │ │ │ ldr r0, [r5, #68]! @ 0x44 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 6c320 <__cxa_atexit@plt+0x5f500> │ │ │ │ ldr r8, [r5, #60] @ 0x3c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6c340 <__cxa_atexit@plt+0x5f520> │ │ │ │ ldr r0, [r5, #64]! @ 0x40 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 6c358 <__cxa_atexit@plt+0x5f538> │ │ │ │ ldr r8, [r5, #56] @ 0x38 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6c378 <__cxa_atexit@plt+0x5f558> │ │ │ │ ldr r0, [r5, #60]! @ 0x3c │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 6c390 <__cxa_atexit@plt+0x5f570> │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6c3b0 <__cxa_atexit@plt+0x5f590> │ │ │ │ ldr r0, [r5, #56]! @ 0x38 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 6c3c8 <__cxa_atexit@plt+0x5f5a8> │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6c3e8 <__cxa_atexit@plt+0x5f5c8> │ │ │ │ ldr r0, [r5, #52]! @ 0x34 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 6c400 <__cxa_atexit@plt+0x5f5e0> │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6c420 <__cxa_atexit@plt+0x5f600> │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 6c438 <__cxa_atexit@plt+0x5f618> │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6c458 <__cxa_atexit@plt+0x5f638> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 6c470 <__cxa_atexit@plt+0x5f650> │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6c490 <__cxa_atexit@plt+0x5f670> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 6c4a8 <__cxa_atexit@plt+0x5f688> │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6c4c8 <__cxa_atexit@plt+0x5f6a8> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 6c4e0 <__cxa_atexit@plt+0x5f6c0> │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6c500 <__cxa_atexit@plt+0x5f6e0> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 6c518 <__cxa_atexit@plt+0x5f6f8> │ │ │ │ ldr r8, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6c538 <__cxa_atexit@plt+0x5f718> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 6c550 <__cxa_atexit@plt+0x5f730> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6c570 <__cxa_atexit@plt+0x5f750> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 6c588 <__cxa_atexit@plt+0x5f768> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6c5a8 <__cxa_atexit@plt+0x5f788> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 6c5c0 <__cxa_atexit@plt+0x5f7a0> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6c5e0 <__cxa_atexit@plt+0x5f7c0> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 6c5f8 <__cxa_atexit@plt+0x5f7d8> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6c618 <__cxa_atexit@plt+0x5f7f8> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - rscseq r7, r9, #124, 28 @ 0x7c0 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + rscseq r6, r9, #124, 28 @ 0x7c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #112 @ 0x70 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6c654 <__cxa_atexit@plt+0x5f834> │ │ │ │ ldr r3, [pc, #28] @ 6c664 <__cxa_atexit@plt+0x5f844> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 6c668 <__cxa_atexit@plt+0x5f848> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r7, r9, #92, 28 @ 0x5c0 │ │ │ │ - rscseq r7, r9, #56, 28 @ 0x380 │ │ │ │ + rscseq r6, r9, #92, 28 @ 0x5c0 │ │ │ │ + rscseq r6, r9, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6c68c <__cxa_atexit@plt+0x5f86c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r7, r9, #20, 28 @ 0x140 │ │ │ │ + rscseq r6, r9, #20, 28 @ 0x140 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6c6b0 <__cxa_atexit@plt+0x5f890> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r7, r9, #240, 26 @ 0x3c00 │ │ │ │ + rscseq r6, r9, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6c6d4 <__cxa_atexit@plt+0x5f8b4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r7, r9, #204, 26 @ 0x3300 │ │ │ │ + rscseq r6, r9, #204, 26 @ 0x3300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 6c6fc <__cxa_atexit@plt+0x5f8dc> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r7, r9, #164, 26 @ 0x2900 │ │ │ │ + rscseq r6, r9, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 6c724 <__cxa_atexit@plt+0x5f904> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r7, r9, #124, 26 @ 0x1f00 │ │ │ │ + rscseq r6, r9, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 6c74c <__cxa_atexit@plt+0x5f92c> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r7, r9, #84, 26 @ 0x1500 │ │ │ │ + rscseq r6, r9, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6c7a0 <__cxa_atexit@plt+0x5f980> │ │ │ │ @@ -97886,19 +97886,19 @@ │ │ │ │ sub r9, r6, #3 │ │ │ │ add r8, r0, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffbf1c │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r7, r9, #92, 24 @ 0x5c00 │ │ │ │ - rscseq r7, r9, #236, 24 @ 0xec00 │ │ │ │ + rscseq r6, r9, #92, 24 @ 0x5c00 │ │ │ │ + rscseq r6, r9, #236, 24 @ 0xec00 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6c810 <__cxa_atexit@plt+0x5f9f0> │ │ │ │ @@ -97914,19 +97914,19 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffc230 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r7, r9, #216, 22 @ 0x36000 │ │ │ │ - rscseq r7, r9, #124, 24 @ 0x7c00 │ │ │ │ + rscseq r6, r9, #216, 22 @ 0x36000 │ │ │ │ + rscseq r6, r9, #124, 24 @ 0x7c00 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6c880 <__cxa_atexit@plt+0x5fa60> │ │ │ │ @@ -97942,19 +97942,19 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffc698 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r7, r9, #76, 22 @ 0x13000 │ │ │ │ - rscseq r7, r9, #12, 24 @ 0xc00 │ │ │ │ + rscseq r6, r9, #76, 22 @ 0x13000 │ │ │ │ + rscseq r6, r9, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6c8f0 <__cxa_atexit@plt+0x5fad0> │ │ │ │ @@ -97970,35 +97970,35 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffcadc │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r7, r9, #192, 20 @ 0xc0000 │ │ │ │ - rscseq r7, r9, #156, 22 @ 0x27000 │ │ │ │ + rscseq r6, r9, #192, 20 @ 0xc0000 │ │ │ │ + rscseq r6, r9, #156, 22 @ 0x27000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 6c93c <__cxa_atexit@plt+0x5fb1c> │ │ │ │ ldr r3, [pc, #32] @ 6c940 <__cxa_atexit@plt+0x5fb20> │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #20] @ 6c944 <__cxa_atexit@plt+0x5fb24> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r7, r9, #68, 20 @ 0x44000 │ │ │ │ - rscseq r7, r9, #60, 20 @ 0x3c000 │ │ │ │ - rscseq r7, r9, #76, 22 @ 0x13000 │ │ │ │ + rscseq r6, r9, #68, 20 @ 0x44000 │ │ │ │ + rscseq r6, r9, #60, 20 @ 0x3c000 │ │ │ │ + rscseq r6, r9, #76, 22 @ 0x13000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6c9a4 <__cxa_atexit@plt+0x5fb84> │ │ │ │ @@ -98015,19 +98015,19 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffce20 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r7, r9, #196, 18 @ 0x310000 │ │ │ │ - rscseq r7, r9, #216, 20 @ 0xd8000 │ │ │ │ + rscseq r6, r9, #196, 18 @ 0x310000 │ │ │ │ + rscseq r6, r9, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6ca14 <__cxa_atexit@plt+0x5fbf4> │ │ │ │ @@ -98043,19 +98043,19 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffd160 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r7, r9, #56, 18 @ 0xe0000 │ │ │ │ - rscseq r7, r9, #104, 20 @ 0x68000 │ │ │ │ + rscseq r6, r9, #56, 18 @ 0xe0000 │ │ │ │ + rscseq r6, r9, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6ca84 <__cxa_atexit@plt+0x5fc64> │ │ │ │ @@ -98071,19 +98071,19 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffd4a0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r7, r9, #172, 16 @ 0xac0000 │ │ │ │ - rscseq r7, r9, #232, 18 @ 0x3a0000 │ │ │ │ + rscseq r6, r9, #172, 16 @ 0xac0000 │ │ │ │ + rscseq r6, r9, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6caf4 <__cxa_atexit@plt+0x5fcd4> │ │ │ │ @@ -98099,19 +98099,19 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffd828 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r7, r9, #44, 16 @ 0x2c0000 │ │ │ │ - rscseq r7, r9, #104, 18 @ 0x1a0000 │ │ │ │ + rscseq r6, r9, #44, 16 @ 0x2c0000 │ │ │ │ + rscseq r6, r9, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6cb64 <__cxa_atexit@plt+0x5fd44> │ │ │ │ @@ -98127,19 +98127,19 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffdaf8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r7, r9, #152, 14 @ 0x2600000 │ │ │ │ - rscseq r7, r9, #248, 16 @ 0xf80000 │ │ │ │ + rscseq r6, r9, #152, 14 @ 0x2600000 │ │ │ │ + rscseq r6, r9, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6cbd4 <__cxa_atexit@plt+0x5fdb4> │ │ │ │ @@ -98155,19 +98155,19 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffddc8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r7, r9, #4, 14 @ 0x100000 │ │ │ │ - rscseq r7, r9, #136, 16 @ 0x880000 │ │ │ │ + rscseq r6, r9, #4, 14 @ 0x100000 │ │ │ │ + rscseq r6, r9, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6cc44 <__cxa_atexit@plt+0x5fe24> │ │ │ │ @@ -98183,43 +98183,43 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe098 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r7, r9, #112, 12 @ 0x7000000 │ │ │ │ - rscseq r7, r9, #8, 16 @ 0x80000 │ │ │ │ + rscseq r6, r9, #112, 12 @ 0x7000000 │ │ │ │ + rscseq r6, r9, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 6cc80 <__cxa_atexit@plt+0x5fe60> │ │ │ │ ldr r8, [r5, #56] @ 0x38 │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 938bc <__cxa_atexit@plt+0x86a9c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r7, r9, #224, 14 @ 0x3800000 │ │ │ │ + rscseq r6, r9, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 6ccb4 <__cxa_atexit@plt+0x5fe94> │ │ │ │ ldr sl, [r5, #52] @ 0x34 │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 6ccb8 <__cxa_atexit@plt+0x5fe98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq sl, #36, 10 @ 0x9000000 │ │ │ │ - rscseq r7, r9, #168, 14 @ 0x2a00000 │ │ │ │ + tsteq sl, #52, 10 @ 0xd000000 │ │ │ │ + rscseq r6, r9, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6cd0c <__cxa_atexit@plt+0x5feec> │ │ │ │ @@ -98233,19 +98233,19 @@ │ │ │ │ sub r9, r6, #3 │ │ │ │ add r8, r0, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe0c4 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r7, r9, #132, 10 @ 0x21000000 │ │ │ │ - rscseq r7, r9, #64, 14 @ 0x1000000 │ │ │ │ + rscseq r6, r9, #132, 10 @ 0x21000000 │ │ │ │ + rscseq r6, r9, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6cd88 <__cxa_atexit@plt+0x5ff68> │ │ │ │ @@ -98264,20 +98264,20 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ stm r2, {r0, r1, r3} │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe124 │ │ │ │ @ instruction: 0xffffe1f8 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rscseq r7, r9, #220, 8 @ 0xdc000000 │ │ │ │ - rscseq r7, r9, #176, 12 @ 0xb000000 │ │ │ │ + rscseq r6, r9, #220, 8 @ 0xdc000000 │ │ │ │ + rscseq r6, r9, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6cdfc <__cxa_atexit@plt+0x5ffdc> │ │ │ │ @@ -98293,57 +98293,57 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe55c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r7, r9, #72, 8 @ 0x48000000 │ │ │ │ - rscseq r7, r9, #64, 12 @ 0x4000000 │ │ │ │ + rscseq r6, r9, #72, 8 @ 0x48000000 │ │ │ │ + rscseq r6, r9, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 6ce38 <__cxa_atexit@plt+0x60018> │ │ │ │ ldr r8, [r5, #76] @ 0x4c │ │ │ │ str r7, [r5, #76] @ 0x4c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 938bc <__cxa_atexit@plt+0x86a9c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r7, r9, #24, 12 @ 0x1800000 │ │ │ │ + rscseq r6, r9, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 6ce6c <__cxa_atexit@plt+0x6004c> │ │ │ │ ldr sl, [r5, #68] @ 0x44 │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 6ce70 <__cxa_atexit@plt+0x60050> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq sl, #108, 6 @ 0xb0000001 │ │ │ │ - rscseq r7, r9, #224, 10 @ 0x38000000 │ │ │ │ + tsteq sl, #124, 6 @ 0xf0000001 │ │ │ │ + rscseq r6, r9, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 6cea4 <__cxa_atexit@plt+0x60084> │ │ │ │ ldr sl, [r5, #64] @ 0x40 │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 6cea8 <__cxa_atexit@plt+0x60088> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq sl, #52, 6 @ 0xd0000000 │ │ │ │ - rscseq r7, r9, #168, 10 @ 0x2a000000 │ │ │ │ + tsteq sl, #68, 6 @ 0x10000001 │ │ │ │ + rscseq r6, r9, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6cefc <__cxa_atexit@plt+0x600dc> │ │ │ │ @@ -98357,19 +98357,19 @@ │ │ │ │ sub r9, r6, #3 │ │ │ │ add r8, r0, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe550 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r7, r9, #36, 6 @ 0x90000000 │ │ │ │ - rscseq r7, r9, #64, 10 @ 0x10000000 │ │ │ │ + rscseq r6, r9, #36, 6 @ 0x90000000 │ │ │ │ + rscseq r6, r9, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6cf6c <__cxa_atexit@plt+0x6014c> │ │ │ │ @@ -98385,19 +98385,19 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe50c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r7, r9, #160, 4 │ │ │ │ - rscseq r7, r9, #208, 8 @ 0xd0000000 │ │ │ │ + rscseq r6, r9, #160, 4 │ │ │ │ + rscseq r6, r9, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6cfdc <__cxa_atexit@plt+0x601bc> │ │ │ │ @@ -98413,19 +98413,19 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe4c8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r7, r9, #20, 4 @ 0x40000001 │ │ │ │ - rscseq r7, r9, #68, 8 @ 0x44000000 │ │ │ │ + rscseq r6, r9, #20, 4 @ 0x40000001 │ │ │ │ + rscseq r6, r9, #68, 8 @ 0x44000000 │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6d04c <__cxa_atexit@plt+0x6022c> │ │ │ │ @@ -98441,19 +98441,19 @@ │ │ │ │ str r7, [r5, #12] │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe490 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq r7, r9, #136, 2 @ 0x22 │ │ │ │ - rscseq r7, r9, #184, 6 @ 0xe0000002 │ │ │ │ + rscseq r6, r9, #136, 2 @ 0x22 │ │ │ │ + rscseq r6, r9, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6d0bc <__cxa_atexit@plt+0x6029c> │ │ │ │ @@ -98469,19 +98469,19 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe6c4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r7, r9, #252 @ 0xfc │ │ │ │ - rscseq r7, r9, #72, 6 @ 0x20000001 │ │ │ │ + rscseq r6, r9, #252 @ 0xfc │ │ │ │ + rscseq r6, r9, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6d12c <__cxa_atexit@plt+0x6030c> │ │ │ │ @@ -98497,89 +98497,89 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe9d4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r7, r9, #124 @ 0x7c │ │ │ │ - rscseq r7, r9, #216, 4 @ 0x8000000d │ │ │ │ + rscseq r6, r9, #124 @ 0x7c │ │ │ │ + rscseq r6, r9, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 6d168 <__cxa_atexit@plt+0x60348> │ │ │ │ ldr r8, [r5, #100] @ 0x64 │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f66da8 <__cxa_atexit@plt+0x1f59f88> │ │ │ │ + b 1f66c90 <__cxa_atexit@plt+0x1f59e70> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r7, r9, #176, 4 │ │ │ │ + rscseq r6, r9, #176, 4 │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6d18c <__cxa_atexit@plt+0x6036c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f66da8 <__cxa_atexit@plt+0x1f59f88> │ │ │ │ + b 1f66c90 <__cxa_atexit@plt+0x1f59e70> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r7, r9, #140, 4 @ 0xc0000008 │ │ │ │ + rscseq r6, r9, #140, 4 @ 0xc0000008 │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6d1b0 <__cxa_atexit@plt+0x60390> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 947c8 <__cxa_atexit@plt+0x879a8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r7, r9, #104, 4 @ 0x80000006 │ │ │ │ + rscseq r6, r9, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 6d1e4 <__cxa_atexit@plt+0x603c4> │ │ │ │ ldr sl, [r5, #96] @ 0x60 │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 6d1e8 <__cxa_atexit@plt+0x603c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq sl, #244, 30 @ 0x3d0 │ │ │ │ - rscseq r7, r9, #48, 4 │ │ │ │ + tsteq sl, #4 │ │ │ │ + rscseq r6, r9, #48, 4 │ │ │ │ andne r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 6d21c <__cxa_atexit@plt+0x603fc> │ │ │ │ ldr sl, [r5, #92] @ 0x5c │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 6d220 <__cxa_atexit@plt+0x60400> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq sl, #188, 30 @ 0x2f0 │ │ │ │ - rscseq r7, r9, #248, 2 @ 0x3e │ │ │ │ + tsteq sl, #204, 30 @ 0x330 │ │ │ │ + rscseq r6, r9, #248, 2 @ 0x3e │ │ │ │ stmdane r0, {r1, r3, r4} │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 6d254 <__cxa_atexit@plt+0x60434> │ │ │ │ ldr sl, [r5, #88] @ 0x58 │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 6d258 <__cxa_atexit@plt+0x60438> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq sl, #132, 30 @ 0x210 │ │ │ │ - rscseq r7, r9, #192, 2 @ 0x30 │ │ │ │ + tsteq sl, #148, 30 @ 0x250 │ │ │ │ + rscseq r6, r9, #192, 2 @ 0x30 │ │ │ │ stcne 0, cr0, [r0], {26} │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 6d2b4 <__cxa_atexit@plt+0x60494> │ │ │ │ @@ -98595,19 +98595,19 @@ │ │ │ │ str r7, [r5, #96] @ 0x60 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffe95c │ │ │ │ - rscseq r6, r9, #216, 28 @ 0xd80 │ │ │ │ - rscseq r7, r9, #64, 2 │ │ │ │ + rscseq r5, r9, #216, 28 @ 0xd80 │ │ │ │ + rscseq r6, r9, #64, 2 │ │ │ │ stceq 0, cr0, [r0], {26} │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 6d328 <__cxa_atexit@plt+0x60508> │ │ │ │ @@ -98624,19 +98624,19 @@ │ │ │ │ str r7, [r5, #92] @ 0x5c │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffe964 │ │ │ │ - rscseq r6, r9, #64, 28 @ 0x400 │ │ │ │ - rscseq r7, r9, #188 @ 0xbc │ │ │ │ + rscseq r5, r9, #64, 28 @ 0x400 │ │ │ │ + rscseq r6, r9, #188 @ 0xbc │ │ │ │ streq r0, [r0], #-26 @ 0xffffffe6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 6d39c <__cxa_atexit@plt+0x6057c> │ │ │ │ @@ -98653,19 +98653,19 @@ │ │ │ │ str r7, [r5, #88] @ 0x58 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffe968 │ │ │ │ - rscseq r6, r9, #156, 26 @ 0x2700 │ │ │ │ - rscseq r7, r9, #56 @ 0x38 │ │ │ │ + rscseq r5, r9, #156, 26 @ 0x2700 │ │ │ │ + rscseq r6, r9, #56 @ 0x38 │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 6d410 <__cxa_atexit@plt+0x605f0> │ │ │ │ @@ -98682,19 +98682,19 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ add r8, lr, #1 │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe96c │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r6, r9, #0, 26 │ │ │ │ - rscseq r6, r9, #196, 30 @ 0x310 │ │ │ │ + rscseq r5, r9, #0, 26 │ │ │ │ + rscseq r5, r9, #196, 30 @ 0x310 │ │ │ │ andeq r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 6d484 <__cxa_atexit@plt+0x60664> │ │ │ │ @@ -98711,19 +98711,19 @@ │ │ │ │ str r7, [r5, #100] @ 0x64 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffe968 │ │ │ │ - rscseq r6, r9, #100, 24 @ 0x6400 │ │ │ │ - rscseq r6, r9, #80, 30 @ 0x140 │ │ │ │ + rscseq r5, r9, #100, 24 @ 0x6400 │ │ │ │ + rscseq r5, r9, #80, 30 @ 0x140 │ │ │ │ andeq r4, r0, fp, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 6d4f0 <__cxa_atexit@plt+0x606d0> │ │ │ │ @@ -98738,18 +98738,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #108] @ 0x6c │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r9, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xffffe96c │ │ │ │ - rscseq r6, r9, #224, 22 @ 0x38000 │ │ │ │ + rscseq r5, r9, #224, 22 @ 0x38000 │ │ │ │ andeq r4, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #112 @ 0x70 │ │ │ │ cmp r2, ip │ │ │ │ bcc 6d63c <__cxa_atexit@plt+0x6081c> │ │ │ │ ldr r8, [pc, #292] @ 6d64c <__cxa_atexit@plt+0x6082c> │ │ │ │ @@ -98822,17 +98822,17 @@ │ │ │ │ mov r6, ip │ │ │ │ str r9, [r3, #56] @ 0x38 │ │ │ │ str r2, [r3, #112] @ 0x70 │ │ │ │ bx r0 │ │ │ │ mov r6, #112 @ 0x70 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe994 │ │ │ │ - rscseq r6, r9, #96, 28 @ 0x600 │ │ │ │ + rscseq r5, r9, #96, 28 @ 0x600 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6d6c0 <__cxa_atexit@plt+0x608a0> │ │ │ │ ldr r7, [pc, #112] @ 6d6e4 <__cxa_atexit@plt+0x608c4> │ │ │ │ @@ -98847,15 +98847,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6d6d0 <__cxa_atexit@plt+0x608b0> │ │ │ │ ldr r7, [pc, #84] @ 6d6f4 <__cxa_atexit@plt+0x608d4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r7, r8 │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 6d6f0 <__cxa_atexit@plt+0x608d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -98863,40 +98863,40 @@ │ │ │ │ ldr r7, [pc, #20] @ 6d6ec <__cxa_atexit@plt+0x608cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rscseq r6, r9, #220, 26 @ 0x3700 │ │ │ │ - rscseq r6, r9, #248, 26 @ 0x3e00 │ │ │ │ + rscseq r5, r9, #220, 26 @ 0x3700 │ │ │ │ + rscseq r5, r9, #248, 26 @ 0x3e00 │ │ │ │ @ instruction: 0xffffefd4 │ │ │ │ - rscseq r6, r9, #188, 26 @ 0x2f00 │ │ │ │ + rscseq r5, r9, #188, 26 @ 0x2f00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #56] @ 6d748 <__cxa_atexit@plt+0x60928> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-112 @ 0xffffff90 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6d738 <__cxa_atexit@plt+0x60918> │ │ │ │ ldr r7, [pc, #36] @ 6d74c <__cxa_atexit@plt+0x6092c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #16] @ 6d750 <__cxa_atexit@plt+0x60930> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xffffef4c │ │ │ │ - rscseq r6, r9, #120, 26 @ 0x1e00 │ │ │ │ + rscseq r5, r9, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6d788 <__cxa_atexit@plt+0x60968> │ │ │ │ @@ -98907,16 +98907,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 6d7a4 <__cxa_atexit@plt+0x60984> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq sl, #68, 20 @ 0x44000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq sl, #84, 20 @ 0x54000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6d7d8 <__cxa_atexit@plt+0x609b8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -98924,15 +98924,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 923e4 <__cxa_atexit@plt+0x855c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #80, 16 @ 0x500000 │ │ │ │ + tsteq sl, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -98956,26 +98956,26 @@ │ │ │ │ ldr r7, [pc, #28] @ 6d868 <__cxa_atexit@plt+0x60a48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - tsteq sl, #196, 18 @ 0x310000 │ │ │ │ - tsteq sl, #88, 16 @ 0x580000 │ │ │ │ - rscseq r6, r9, #148, 24 @ 0x9400 │ │ │ │ - rscseq r6, r9, #20, 14 @ 0x500000 │ │ │ │ + tsteq sl, #212, 18 @ 0x350000 │ │ │ │ + tsteq sl, #104, 16 @ 0x680000 │ │ │ │ + rscseq r5, r9, #148, 24 @ 0x9400 │ │ │ │ + rscseq r5, r9, #20, 14 @ 0x500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 6d8dc <__cxa_atexit@plt+0x60abc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6d8d4 <__cxa_atexit@plt+0x60ab4> │ │ │ │ ldr r3, [pc, #68] @ 6d8e4 <__cxa_atexit@plt+0x60ac4> │ │ │ │ ldr r2, [pc, #68] @ 6d8e8 <__cxa_atexit@plt+0x60ac8> │ │ │ │ ldr lr, [pc, #68] @ 6d8ec <__cxa_atexit@plt+0x60acc> │ │ │ │ ldr r1, [pc, #68] @ 6d8f0 <__cxa_atexit@plt+0x60ad0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -98990,17 +98990,17 @@ │ │ │ │ mov r5, sl │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r6, r9, #44, 24 @ 0x2c00 │ │ │ │ - rscseq r6, r9, #56, 24 @ 0x3800 │ │ │ │ - tsteq sl, #116, 14 @ 0x1d00000 │ │ │ │ + rscseq r5, r9, #44, 24 @ 0x2c00 │ │ │ │ + rscseq r5, r9, #56, 24 @ 0x3800 │ │ │ │ + tsteq sl, #132, 14 @ 0x2100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6d928 <__cxa_atexit@plt+0x60b08> │ │ │ │ @@ -99008,16 +99008,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq sl, #164, 16 @ 0xa40000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq sl, #180, 16 @ 0xb40000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ cmp fp, r1 │ │ │ │ @@ -99069,16 +99069,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 6da24 <__cxa_atexit@plt+0x60c04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rscseq r6, r9, #52, 22 @ 0xd000 │ │ │ │ - rscseq r6, r9, #64, 22 @ 0x10000 │ │ │ │ + rscseq r5, r9, #52, 22 @ 0xd000 │ │ │ │ + rscseq r5, r9, #64, 22 @ 0x10000 │ │ │ │ @ instruction: 0x000009b0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ muleq r0, r8, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -99091,17 +99091,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq sl, #88, 14 @ 0x1600000 │ │ │ │ - rscseq r6, r9, #168, 20 @ 0xa8000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq sl, #104, 14 @ 0x1a00000 │ │ │ │ + rscseq r5, r9, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #8 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 6db50 <__cxa_atexit@plt+0x60d30> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -99162,18 +99162,18 @@ │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 6dba0 <__cxa_atexit@plt+0x60d80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #96, 10 @ 0x18000000 │ │ │ │ + tsteq sl, #112, 10 @ 0x1c000000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - rscseq r6, r9, #188, 18 @ 0x2f0000 │ │ │ │ - rscseq r6, r9, #200, 18 @ 0x320000 │ │ │ │ + rscseq r5, r9, #188, 18 @ 0x2f0000 │ │ │ │ + rscseq r5, r9, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r8, asr #16 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #12 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -99190,29 +99190,29 @@ │ │ │ │ ldr r2, [pc, #32] @ 6dc14 <__cxa_atexit@plt+0x60df4> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6dc34 <__cxa_atexit@plt+0x60e14> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - rscseq r6, r9, #220, 16 @ 0xdc0000 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + rscseq r5, r9, #220, 16 @ 0xdc0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6dcec <__cxa_atexit@plt+0x60ecc> │ │ │ │ ldr r2, [pc, #168] @ 6dd08 <__cxa_atexit@plt+0x60ee8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -99238,15 +99238,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6dcf4 <__cxa_atexit@plt+0x60ed4> │ │ │ │ ldr r7, [pc, #96] @ 6dd1c <__cxa_atexit@plt+0x60efc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ mov r7, r9 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ @@ -99255,20 +99255,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 6dd18 <__cxa_atexit@plt+0x60ef8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq sl, #160, 6 @ 0x80000002 │ │ │ │ + tsteq sl, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - rscseq r6, r9, #88, 4 @ 0x80000005 │ │ │ │ + rscseq r5, r9, #88, 4 @ 0x80000005 │ │ │ │ @ instruction: 0xffff3234 │ │ │ │ - rscseq r6, r9, #252, 14 @ 0x3f00000 │ │ │ │ + rscseq r5, r9, #252, 14 @ 0x3f00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #96] @ 6dd98 <__cxa_atexit@plt+0x60f78> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r8, [r5, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -99282,27 +99282,27 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6dd88 <__cxa_atexit@plt+0x60f68> │ │ │ │ ldr r7, [pc, #56] @ 6dda4 <__cxa_atexit@plt+0x60f84> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r7, r9 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6dda0 <__cxa_atexit@plt+0x60f80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - rscseq r6, r9, #200, 2 @ 0x32 │ │ │ │ + rscseq r5, r9, #200, 2 @ 0x32 │ │ │ │ @ instruction: 0xffff3184 │ │ │ │ - rscseq r6, r9, #116, 14 @ 0x1d00000 │ │ │ │ + rscseq r5, r9, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #60] @ 6ddfc <__cxa_atexit@plt+0x60fdc> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -99310,23 +99310,23 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6ddec <__cxa_atexit@plt+0x60fcc> │ │ │ │ ldr r7, [pc, #36] @ 6de00 <__cxa_atexit@plt+0x60fe0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r7, r9 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #16] @ 6de04 <__cxa_atexit@plt+0x60fe4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffff3114 │ │ │ │ - rscseq r6, r9, #100, 2 │ │ │ │ - rscseq r6, r9, #172, 12 @ 0xac00000 │ │ │ │ + rscseq r5, r9, #100, 2 │ │ │ │ + rscseq r5, r9, #172, 12 @ 0xac00000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ ldr r2, [pc, #96] @ 6de84 <__cxa_atexit@plt+0x61064> │ │ │ │ tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -99339,51 +99339,51 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6de70 <__cxa_atexit@plt+0x61050> │ │ │ │ ldr r7, [pc, #64] @ 6de90 <__cxa_atexit@plt+0x61070> │ │ │ │ str r8, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 6de8c <__cxa_atexit@plt+0x6106c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - rscseq r6, r9, #60, 12 @ 0x3c00000 │ │ │ │ + rscseq r5, r9, #60, 12 @ 0x3c00000 │ │ │ │ @ instruction: 0xffffe820 │ │ │ │ - rscseq r6, r9, #32, 12 @ 0x2000000 │ │ │ │ + rscseq r5, r9, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #56] @ 6dee4 <__cxa_atexit@plt+0x610c4> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-112 @ 0xffffff90 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ded4 <__cxa_atexit@plt+0x610b4> │ │ │ │ ldr r7, [pc, #36] @ 6dee8 <__cxa_atexit@plt+0x610c8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #16] @ 6deec <__cxa_atexit@plt+0x610cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xffffe7b0 │ │ │ │ - rscseq r6, r9, #220, 10 @ 0x37000000 │ │ │ │ + rscseq r5, r9, #220, 10 @ 0x37000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6df44 <__cxa_atexit@plt+0x61124> │ │ │ │ @@ -99402,17 +99402,17 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 6df64 <__cxa_atexit@plt+0x61144> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - tsteq sl, #156, 4 @ 0xc0000009 │ │ │ │ + tsteq sl, #172, 4 @ 0xc000000a │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6dfa4 <__cxa_atexit@plt+0x61184> │ │ │ │ ldr r2, [pc, #40] @ 6dfac <__cxa_atexit@plt+0x6118c> │ │ │ │ @@ -99420,24 +99420,24 @@ │ │ │ │ ldr r1, [pc, #36] @ 6dfb0 <__cxa_atexit@plt+0x61190> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq sl, #136 @ 0x88 │ │ │ │ + tsteq sl, #152 @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6e018 <__cxa_atexit@plt+0x611f8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -99449,24 +99449,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq sl, #24 │ │ │ │ + tsteq sl, #40 @ 0x28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6e08c <__cxa_atexit@plt+0x6126c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -99478,24 +99478,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq sl, #164, 30 @ 0x290 │ │ │ │ + tsteq sl, #180, 30 @ 0x2d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6e100 <__cxa_atexit@plt+0x612e0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -99507,24 +99507,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq sl, #48, 30 @ 0xc0 │ │ │ │ + tsteq sl, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6e174 <__cxa_atexit@plt+0x61354> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -99536,24 +99536,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq sl, #188, 28 @ 0xbc0 │ │ │ │ + tsteq sl, #204, 28 @ 0xcc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6e1e8 <__cxa_atexit@plt+0x613c8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -99565,52 +99565,52 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq sl, #72, 28 @ 0x480 │ │ │ │ + tsteq sl, #88, 28 @ 0x580 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6e244 <__cxa_atexit@plt+0x61424> │ │ │ │ ldr r2, [pc, #32] @ 6e24c <__cxa_atexit@plt+0x6142c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6e26c <__cxa_atexit@plt+0x6144c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - rscseq r6, r9, #176, 4 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + rscseq r5, r9, #176, 4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -99648,21 +99648,21 @@ │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 6e330 <__cxa_atexit@plt+0x61510> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r9, #36, 4 @ 0x40000002 │ │ │ │ + rscseq r5, r9, #36, 4 @ 0x40000002 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ @ instruction: 0xfffff8f0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ - rscseq r6, r9, #228, 2 @ 0x39 │ │ │ │ + rscseq r5, r9, #228, 2 @ 0x39 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #108] @ 6e3c8 <__cxa_atexit@plt+0x615a8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r8, #3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ @@ -99688,19 +99688,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6e3d0 <__cxa_atexit@plt+0x615b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - rscseq r6, r9, #148, 2 @ 0x25 │ │ │ │ + rscseq r5, r9, #148, 2 @ 0x25 │ │ │ │ andeq r1, r0, r4, lsl #2 │ │ │ │ - rscseq r6, r9, #72, 2 │ │ │ │ - rscseq r6, r9, #68, 2 │ │ │ │ - rscseq r6, r9, #76, 2 │ │ │ │ + rscseq r5, r9, #72, 2 │ │ │ │ + rscseq r5, r9, #68, 2 │ │ │ │ + rscseq r5, r9, #76, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ 6e440 <__cxa_atexit@plt+0x61620> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -99718,17 +99718,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 6e450 <__cxa_atexit@plt+0x61630> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r1, r0, r0, lsl #1 │ │ │ │ - rscseq r6, r9, #196 @ 0xc4 │ │ │ │ - rscseq r6, r9, #192 @ 0xc0 │ │ │ │ - rscseq r6, r9, #28, 2 │ │ │ │ + rscseq r5, r9, #196 @ 0xc4 │ │ │ │ + rscseq r5, r9, #192 @ 0xc0 │ │ │ │ + rscseq r5, r9, #28, 2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6e490 <__cxa_atexit@plt+0x61670> │ │ │ │ @@ -99741,18 +99741,18 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 6e4ac <__cxa_atexit@plt+0x6168c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq r6, r9, #124 @ 0x7c │ │ │ │ + rscseq r5, r9, #124 @ 0x7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #8 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 6e57c <__cxa_atexit@plt+0x6175c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -99813,18 +99813,18 @@ │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 6e5cc <__cxa_atexit@plt+0x617ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #52, 22 @ 0xd000 │ │ │ │ + tsteq sl, #68, 22 @ 0x11000 │ │ │ │ @ instruction: 0xfffff548 │ │ │ │ - rscseq r5, r9, #144, 30 @ 0x240 │ │ │ │ - rscseq r5, r9, #156, 30 @ 0x270 │ │ │ │ + rscseq r4, r9, #144, 30 @ 0x240 │ │ │ │ + rscseq r4, r9, #156, 30 @ 0x270 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0xfffff560 │ │ │ │ @ instruction: 0xfffff684 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ @ instruction: 0xfffff700 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -99860,21 +99860,21 @@ │ │ │ │ ldr r7, [r7, #6] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 6e698 <__cxa_atexit@plt+0x61878> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq sl, #12, 20 @ 0xc000 │ │ │ │ + tsteq sl, #28, 20 @ 0x1c000 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq sl, #168, 18 @ 0x2a0000 │ │ │ │ + tsteq sl, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 6e6ec <__cxa_atexit@plt+0x618cc> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -99888,15 +99888,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6e6f0 <__cxa_atexit@plt+0x618d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq sl, #68, 18 @ 0x110000 │ │ │ │ + tsteq sl, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6e71c <__cxa_atexit@plt+0x618fc> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -99904,15 +99904,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 6e730 <__cxa_atexit@plt+0x61910> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #0, 18 │ │ │ │ + tsteq sl, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6e780 <__cxa_atexit@plt+0x61960> │ │ │ │ ldr r2, [pc, #56] @ 6e788 <__cxa_atexit@plt+0x61968> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ @@ -99927,15 +99927,15 @@ │ │ │ │ b 6e798 <__cxa_atexit@plt+0x61978> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq sl, #180, 16 @ 0xb40000 │ │ │ │ + tsteq sl, #196, 16 @ 0xc40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [pc, #128] @ 6e82c <__cxa_atexit@plt+0x61a0c> │ │ │ │ mov r2, r5 │ │ │ │ @@ -99966,17 +99966,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq sl, #244, 18 @ 0x3d0000 │ │ │ │ + tsteq sl, #4, 20 @ 0x4000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6e884 <__cxa_atexit@plt+0x61a64> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -99995,16 +99995,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq sl, #124, 18 @ 0x1f0000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq sl, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -100017,15 +100017,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 6e8f4 <__cxa_atexit@plt+0x61ad4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #56, 14 @ 0xe00000 │ │ │ │ + tsteq sl, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -100044,15 +100044,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq sl, #84, 14 @ 0x1500000 │ │ │ │ + tsteq sl, #100, 14 @ 0x1900000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -100106,27 +100106,27 @@ │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ - tsteq sl, #24, 16 @ 0x180000 │ │ │ │ + tsteq sl, #40, 16 @ 0x280000 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - tsteq sl, #248, 14 @ 0x3e00000 │ │ │ │ + tsteq sl, #8, 16 @ 0x80000 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - tsteq sl, #188, 14 @ 0x2f00000 │ │ │ │ + tsteq sl, #204, 14 @ 0x3300000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ - rscseq r5, r9, #248, 8 @ 0xf8000000 │ │ │ │ + rscseq r4, r9, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6eb04 <__cxa_atexit@plt+0x61ce4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -100158,16 +100158,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq sl, #68, 10 @ 0x11000000 │ │ │ │ - rscseq r5, r9, #36, 20 @ 0x24000 │ │ │ │ + tsteq sl, #84, 10 @ 0x15000000 │ │ │ │ + rscseq r4, r9, #36, 20 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6eb64 <__cxa_atexit@plt+0x61d44> │ │ │ │ @@ -100175,17 +100175,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq sl, #104, 12 @ 0x6800000 │ │ │ │ - rscseq r5, r9, #184, 18 @ 0x2e0000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq sl, #120, 12 @ 0x7800000 │ │ │ │ + rscseq r4, r9, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6ec30 <__cxa_atexit@plt+0x61e10> │ │ │ │ @@ -100232,19 +100232,19 @@ │ │ │ │ b 6ec40 <__cxa_atexit@plt+0x61e20> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff904 │ │ │ │ - tsteq sl, #96, 8 @ 0x60000000 │ │ │ │ - tsteq sl, #72, 8 @ 0x48000000 │ │ │ │ - tsteq sl, #108, 8 @ 0x6c000000 │ │ │ │ + tsteq sl, #112, 8 @ 0x70000000 │ │ │ │ + tsteq sl, #88, 8 @ 0x58000000 │ │ │ │ + tsteq sl, #124, 8 @ 0x7c000000 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - tsteq sl, #136, 12 @ 0x8800000 │ │ │ │ + tsteq sl, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 5bb18 <__cxa_atexit@plt+0x4ecf8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -100272,20 +100272,20 @@ │ │ │ │ ldr r7, [r2, #6] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 6ed04 <__cxa_atexit@plt+0x61ee4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq sl, #120, 6 @ 0xe0000001 │ │ │ │ - tsteq sl, #56, 6 @ 0xe0000000 │ │ │ │ + tsteq sl, #136, 6 @ 0x20000002 │ │ │ │ + tsteq sl, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6ed30 <__cxa_atexit@plt+0x61f10> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -100293,15 +100293,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 6ed44 <__cxa_atexit@plt+0x61f24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #236, 4 @ 0xc000000e │ │ │ │ + tsteq sl, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ede4 <__cxa_atexit@plt+0x61fc4> │ │ │ │ ldr lr, [pc, #156] @ 6ee04 <__cxa_atexit@plt+0x61fe4> │ │ │ │ @@ -100327,31 +100327,31 @@ │ │ │ │ ldr r3, [pc, #84] @ 6ee0c <__cxa_atexit@plt+0x61fec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r3, [r6, #4] │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq sl, #164, 4 @ 0x4000000a │ │ │ │ - tsteq sl, #36, 8 @ 0x24000000 │ │ │ │ + tsteq sl, #180, 4 @ 0x4000000b │ │ │ │ + tsteq sl, #52, 8 @ 0x34000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6ee60 <__cxa_atexit@plt+0x62040> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -100370,16 +100370,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq sl, #160, 6 @ 0x80000002 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq sl, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -100392,15 +100392,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 6eed0 <__cxa_atexit@plt+0x620b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #92, 2 │ │ │ │ + tsteq sl, #108, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -100419,15 +100419,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq sl, #120, 2 │ │ │ │ + tsteq sl, #136, 2 @ 0x22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6efd4 <__cxa_atexit@plt+0x621b4> │ │ │ │ @@ -100452,26 +100452,26 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r3, r7, #1 │ │ │ │ ldr r7, [pc, #56] @ 6efec <__cxa_atexit@plt+0x621cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq sl, #84, 4 @ 0x40000005 │ │ │ │ - tsteq sl, #112 @ 0x70 │ │ │ │ + tsteq sl, #100, 4 @ 0x40000006 │ │ │ │ + tsteq sl, #128 @ 0x80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #40] @ 6f030 <__cxa_atexit@plt+0x62210> │ │ │ │ str r9, [r5, #-8] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -100479,18 +100479,18 @@ │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r3, [pc, #24] @ 6f034 <__cxa_atexit@plt+0x62214> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ 6f038 <__cxa_atexit@plt+0x62218> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq sl, #224, 2 @ 0x38 │ │ │ │ - tsteq sl, #252, 30 @ 0x3f0 │ │ │ │ + tsteq sl, #240, 2 @ 0x3c │ │ │ │ + tsteq sl, #12 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6f07c <__cxa_atexit@plt+0x6225c> │ │ │ │ ldr r3, [pc, #256] @ 6f158 <__cxa_atexit@plt+0x62338> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ @@ -100498,15 +100498,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #244] @ 6f15c <__cxa_atexit@plt+0x6233c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #236] @ 6f160 <__cxa_atexit@plt+0x62340> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #68 @ 0x44 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 6f138 <__cxa_atexit@plt+0x62318> │ │ │ │ ldr sl, [pc, #208] @ 6f164 <__cxa_atexit@plt+0x62344> │ │ │ │ ldr r9, [pc, #208] @ 6f168 <__cxa_atexit@plt+0x62348> │ │ │ │ ldr r8, [pc, #208] @ 6f16c <__cxa_atexit@plt+0x6234c> │ │ │ │ @@ -100552,27 +100552,27 @@ │ │ │ │ b 59b08 <__cxa_atexit@plt+0x4cce8> │ │ │ │ ldr r6, [pc, #20] @ 6f154 <__cxa_atexit@plt+0x62334> │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - tsteq sl, #148, 2 @ 0x25 │ │ │ │ - tsteq sl, #176, 30 @ 0x2c0 │ │ │ │ + tsteq sl, #164, 2 @ 0x29 │ │ │ │ + tsteq sl, #192, 30 @ 0x300 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - tsteq sl, #12, 2 │ │ │ │ + tsteq sl, #28, 2 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ - tsteq sl, #244 @ 0xf4 │ │ │ │ + tsteq sl, #4, 2 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - tsteq sl, #192 @ 0xc0 │ │ │ │ + tsteq sl, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6f1ac <__cxa_atexit@plt+0x6238c> │ │ │ │ ldr r7, [pc, #232] @ 6f288 <__cxa_atexit@plt+0x62468> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ @@ -100628,25 +100628,25 @@ │ │ │ │ b 59b08 <__cxa_atexit@plt+0x4cce8> │ │ │ │ ldr r6, [pc, #20] @ 6f284 <__cxa_atexit@plt+0x62464> │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r5, r9, #88, 6 @ 0x60000001 │ │ │ │ + rscseq r4, r9, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - tsteq sl, #220, 30 @ 0x370 │ │ │ │ + tsteq sl, #236, 30 @ 0x3b0 │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ - tsteq sl, #196, 30 @ 0x310 │ │ │ │ + tsteq sl, #212, 30 @ 0x350 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - tsteq sl, #144, 30 @ 0x240 │ │ │ │ + tsteq sl, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6f370 <__cxa_atexit@plt+0x62550> │ │ │ │ @@ -100693,23 +100693,23 @@ │ │ │ │ add r9, r3, #3 │ │ │ │ b 59b08 <__cxa_atexit@plt+0x4cce8> │ │ │ │ ldr r3, [pc, #48] @ 6f3a8 <__cxa_atexit@plt+0x62588> │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffff9a4 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ - tsteq sl, #208, 28 @ 0xd00 │ │ │ │ + tsteq sl, #224, 28 @ 0xe00 │ │ │ │ @ instruction: 0xfffffa28 │ │ │ │ - tsteq sl, #184, 28 @ 0xb80 │ │ │ │ + tsteq sl, #200, 28 @ 0xc80 │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ - tsteq sl, #132, 28 @ 0x840 │ │ │ │ + tsteq sl, #148, 28 @ 0x940 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ @@ -100722,29 +100722,29 @@ │ │ │ │ ldr r2, [pc, #32] @ 6f404 <__cxa_atexit@plt+0x625e4> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6f424 <__cxa_atexit@plt+0x62604> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - rscseq r5, r9, #248 @ 0xf8 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + rscseq r4, r9, #248 @ 0xf8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6f470 <__cxa_atexit@plt+0x62650> │ │ │ │ ldr r3, [pc, #44] @ 6f480 <__cxa_atexit@plt+0x62660> │ │ │ │ @@ -100757,83 +100757,83 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 6f48c <__cxa_atexit@plt+0x6266c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r5, r9, #132 @ 0x84 │ │ │ │ - rscseq r5, r9, #128 @ 0x80 │ │ │ │ - rscseq r5, r9, #220 @ 0xdc │ │ │ │ - rscseq r5, r9, #156 @ 0x9c │ │ │ │ + rscseq r4, r9, #132 @ 0x84 │ │ │ │ + rscseq r4, r9, #128 @ 0x80 │ │ │ │ + rscseq r4, r9, #220 @ 0xdc │ │ │ │ + rscseq r4, r9, #156 @ 0x9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #16] @ 6f4b8 <__cxa_atexit@plt+0x62698> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r5, r9, #112 @ 0x70 │ │ │ │ + rscseq r4, r9, #112 @ 0x70 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6f4dc <__cxa_atexit@plt+0x626bc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r5, r9, #76 @ 0x4c │ │ │ │ + rscseq r4, r9, #76 @ 0x4c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6f500 <__cxa_atexit@plt+0x626e0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r5, r9, #40 @ 0x28 │ │ │ │ + rscseq r4, r9, #40 @ 0x28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6f524 <__cxa_atexit@plt+0x62704> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r5, r9, #4 │ │ │ │ + rscseq r4, r9, #4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6f548 <__cxa_atexit@plt+0x62728> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r4, r9, #224, 30 @ 0x380 │ │ │ │ + rscseq r3, r9, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6f56c <__cxa_atexit@plt+0x6274c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r4, r9, #188, 30 @ 0x2f0 │ │ │ │ + rscseq r3, r9, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6f590 <__cxa_atexit@plt+0x62770> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r4, r9, #152, 30 @ 0x260 │ │ │ │ + rscseq r3, r9, #152, 30 @ 0x260 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6f620 <__cxa_atexit@plt+0x62800> │ │ │ │ @@ -100862,20 +100862,20 @@ │ │ │ │ str r0, [r3, #20] │ │ │ │ str r3, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffff5b0 │ │ │ │ @ instruction: 0xfffff94c │ │ │ │ @ instruction: 0xfffff690 │ │ │ │ - rscseq r4, r9, #60, 30 @ 0xf0 │ │ │ │ + rscseq r3, r9, #60, 30 @ 0xf0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6f67c <__cxa_atexit@plt+0x6285c> │ │ │ │ @@ -100885,17 +100885,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - rscseq r4, r9, #192, 28 @ 0xc00 │ │ │ │ + rscseq r3, r9, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6f710 <__cxa_atexit@plt+0x628f0> │ │ │ │ ldr r7, [pc, #132] @ 6f734 <__cxa_atexit@plt+0x62914> │ │ │ │ @@ -100931,20 +100931,20 @@ │ │ │ │ ldr r7, [pc, #20] @ 6f73c <__cxa_atexit@plt+0x6291c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - rscseq r4, r9, #40, 28 @ 0x280 │ │ │ │ - rscseq r4, r9, #68, 28 @ 0x440 │ │ │ │ + rscseq r3, r9, #40, 28 @ 0x280 │ │ │ │ + rscseq r3, r9, #68, 28 @ 0x440 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - rscseq r4, r9, #244, 26 @ 0x3d00 │ │ │ │ - rscseq r4, r9, #240, 26 @ 0x3c00 │ │ │ │ - rscseq r4, r9, #0, 28 │ │ │ │ + rscseq r3, r9, #244, 26 @ 0x3d00 │ │ │ │ + rscseq r3, r9, #240, 26 @ 0x3c00 │ │ │ │ + rscseq r3, r9, #0, 28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #76] @ 6f7b8 <__cxa_atexit@plt+0x62998> │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -100964,17 +100964,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 6f7c8 <__cxa_atexit@plt+0x629a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ - rscseq r4, r9, #80, 26 @ 0x1400 │ │ │ │ - rscseq r4, r9, #76, 26 @ 0x1300 │ │ │ │ - rscseq r4, r9, #164, 26 @ 0x2900 │ │ │ │ + rscseq r3, r9, #80, 26 @ 0x1400 │ │ │ │ + rscseq r3, r9, #76, 26 @ 0x1300 │ │ │ │ + rscseq r3, r9, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6f800 <__cxa_atexit@plt+0x629e0> │ │ │ │ @@ -100985,16 +100985,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 6f81c <__cxa_atexit@plt+0x629fc> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq sl, #204, 18 @ 0x330000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq sl, #220, 18 @ 0x370000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6f85c <__cxa_atexit@plt+0x62a3c> │ │ │ │ ldr r2, [pc, #40] @ 6f864 <__cxa_atexit@plt+0x62a44> │ │ │ │ @@ -101002,24 +101002,24 @@ │ │ │ │ ldr r1, [pc, #36] @ 6f868 <__cxa_atexit@plt+0x62a48> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65074 <__cxa_atexit@plt+0x1f58254> │ │ │ │ + b 1f64f5c <__cxa_atexit@plt+0x1f5813c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq sl, #208, 14 @ 0x3400000 │ │ │ │ + tsteq sl, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1f65074 <__cxa_atexit@plt+0x1f58254> │ │ │ │ + b 1f64f5c <__cxa_atexit@plt+0x1f5813c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6f8d0 <__cxa_atexit@plt+0x62ab0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -101031,24 +101031,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65074 <__cxa_atexit@plt+0x1f58254> │ │ │ │ + b 1f64f5c <__cxa_atexit@plt+0x1f5813c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq sl, #96, 14 @ 0x1800000 │ │ │ │ + tsteq sl, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6f944 <__cxa_atexit@plt+0x62b24> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -101060,24 +101060,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65074 <__cxa_atexit@plt+0x1f58254> │ │ │ │ + b 1f64f5c <__cxa_atexit@plt+0x1f5813c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq sl, #236, 12 @ 0xec00000 │ │ │ │ + tsteq sl, #252, 12 @ 0xfc00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -101086,48 +101086,48 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ 6f9c8 <__cxa_atexit@plt+0x62ba8> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #24] @ 6f9cc <__cxa_atexit@plt+0x62bac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - tsteq sl, #12, 18 @ 0x30000 │ │ │ │ - rscseq r4, r9, #204, 22 @ 0x33000 │ │ │ │ + tsteq sl, #28, 18 @ 0x70000 │ │ │ │ + rscseq r3, r9, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6fa0c <__cxa_atexit@plt+0x62bec> │ │ │ │ ldr r2, [pc, #40] @ 6fa14 <__cxa_atexit@plt+0x62bf4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 6fa18 <__cxa_atexit@plt+0x62bf8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65074 <__cxa_atexit@plt+0x1f58254> │ │ │ │ + b 1f64f5c <__cxa_atexit@plt+0x1f5813c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq sl, #32, 12 @ 0x2000000 │ │ │ │ + tsteq sl, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1f65074 <__cxa_atexit@plt+0x1f58254> │ │ │ │ + b 1f64f5c <__cxa_atexit@plt+0x1f5813c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6fa80 <__cxa_atexit@plt+0x62c60> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -101139,24 +101139,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65074 <__cxa_atexit@plt+0x1f58254> │ │ │ │ + b 1f64f5c <__cxa_atexit@plt+0x1f5813c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq sl, #176, 10 @ 0x2c000000 │ │ │ │ + tsteq sl, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6faf4 <__cxa_atexit@plt+0x62cd4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -101168,24 +101168,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65074 <__cxa_atexit@plt+0x1f58254> │ │ │ │ + b 1f64f5c <__cxa_atexit@plt+0x1f5813c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq sl, #60, 10 @ 0xf000000 │ │ │ │ + tsteq sl, #76, 10 @ 0x13000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -101194,24 +101194,24 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ 6fb78 <__cxa_atexit@plt+0x62d58> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #24] @ 6fb7c <__cxa_atexit@plt+0x62d5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - tsteq sl, #96, 14 @ 0x1800000 │ │ │ │ - rscseq r4, r9, #32, 20 @ 0x20000 │ │ │ │ + tsteq sl, #112, 14 @ 0x1c00000 │ │ │ │ + rscseq r3, r9, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6fbe0 <__cxa_atexit@plt+0x62dc0> │ │ │ │ @@ -101227,29 +101227,29 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #64] @ 6fc14 <__cxa_atexit@plt+0x62df4> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 6fc0c <__cxa_atexit@plt+0x62dec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #116, 8 @ 0x74000000 │ │ │ │ - rscseq r4, r9, #140, 18 @ 0x230000 │ │ │ │ + tsteq sl, #132, 8 @ 0x84000000 │ │ │ │ + rscseq r3, r9, #140, 18 @ 0x230000 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - tsteq sl, #220, 12 @ 0xdc00000 │ │ │ │ + tsteq sl, #236, 12 @ 0xec00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6fc78 <__cxa_atexit@plt+0x62e58> │ │ │ │ @@ -101265,29 +101265,29 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #64] @ 6fcac <__cxa_atexit@plt+0x62e8c> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 6fca4 <__cxa_atexit@plt+0x62e84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #220, 6 @ 0x70000003 │ │ │ │ - rscseq r4, r9, #240, 16 @ 0xf00000 │ │ │ │ + tsteq sl, #236, 6 @ 0xb0000003 │ │ │ │ + rscseq r3, r9, #240, 16 @ 0xf00000 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - tsteq sl, #64, 12 @ 0x4000000 │ │ │ │ + tsteq sl, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -101312,33 +101312,33 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - tsteq sl, #8, 8 @ 0x8000000 │ │ │ │ - rscseq r4, r9, #112, 16 @ 0x700000 │ │ │ │ + tsteq sl, #24, 8 @ 0x18000000 │ │ │ │ + rscseq r3, r9, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6fd64 <__cxa_atexit@plt+0x62f44> │ │ │ │ ldr r5, [pc, #28] @ 6fd74 <__cxa_atexit@plt+0x62f54> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee8 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + b 3dc140 <__cxa_atexit@plt+0x3cf320> │ │ │ │ ldr r7, [pc, #12] @ 6fd78 <__cxa_atexit@plt+0x62f58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r4, r9, #36, 16 @ 0x240000 │ │ │ │ + rscseq r3, r9, #36, 16 @ 0x240000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -101364,16 +101364,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - tsteq sl, #56, 6 @ 0xe0000000 │ │ │ │ - rscseq r4, r9, #160, 14 @ 0x2800000 │ │ │ │ + tsteq sl, #72, 6 @ 0x20000001 │ │ │ │ + rscseq r3, r9, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6fe48 <__cxa_atexit@plt+0x63028> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -101381,25 +101381,25 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 6fe54 <__cxa_atexit@plt+0x63034> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #236, 2 @ 0x3b │ │ │ │ - tsteq sl, #80, 4 │ │ │ │ + tsteq sl, #252, 2 @ 0x3f │ │ │ │ + tsteq sl, #96, 4 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -101419,39 +101419,39 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq r4, r9, #204, 12 @ 0xcc00000 │ │ │ │ + rscseq r3, r9, #204, 12 @ 0xcc00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ff1c <__cxa_atexit@plt+0x630fc> │ │ │ │ ldr r2, [pc, #40] @ 6ff24 <__cxa_atexit@plt+0x63104> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 6ff28 <__cxa_atexit@plt+0x63108> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f6585c <__cxa_atexit@plt+0x1f58a3c> │ │ │ │ + b 1f65744 <__cxa_atexit@plt+0x1f58924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq sl, #16, 2 │ │ │ │ + tsteq sl, #32, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1f6585c <__cxa_atexit@plt+0x1f58a3c> │ │ │ │ + b 1f65744 <__cxa_atexit@plt+0x1f58924> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ff90 <__cxa_atexit@plt+0x63170> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -101463,24 +101463,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f6585c <__cxa_atexit@plt+0x1f58a3c> │ │ │ │ + b 1f65744 <__cxa_atexit@plt+0x1f58924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq sl, #160 @ 0xa0 │ │ │ │ + tsteq sl, #176 @ 0xb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70004 <__cxa_atexit@plt+0x631e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -101492,24 +101492,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f6585c <__cxa_atexit@plt+0x1f58a3c> │ │ │ │ + b 1f65744 <__cxa_atexit@plt+0x1f58924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq sl, #44 @ 0x2c │ │ │ │ + tsteq sl, #60 @ 0x3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -101517,48 +101517,48 @@ │ │ │ │ ldr r7, [pc, #48] @ 70080 <__cxa_atexit@plt+0x63260> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #36] @ 70084 <__cxa_atexit@plt+0x63264> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #24] @ 70088 <__cxa_atexit@plt+0x63268> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - tsteq sl, #84, 4 @ 0x40000005 │ │ │ │ - rscseq r4, r9, #36, 10 @ 0x9000000 │ │ │ │ + tsteq sl, #100, 4 @ 0x40000006 │ │ │ │ + rscseq r3, r9, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 700c8 <__cxa_atexit@plt+0x632a8> │ │ │ │ ldr r2, [pc, #40] @ 700d0 <__cxa_atexit@plt+0x632b0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 700d4 <__cxa_atexit@plt+0x632b4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f6585c <__cxa_atexit@plt+0x1f58a3c> │ │ │ │ + b 1f65744 <__cxa_atexit@plt+0x1f58924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq sl, #100, 30 @ 0x190 │ │ │ │ + tsteq sl, #116, 30 @ 0x1d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1f6585c <__cxa_atexit@plt+0x1f58a3c> │ │ │ │ + b 1f65744 <__cxa_atexit@plt+0x1f58924> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7013c <__cxa_atexit@plt+0x6331c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -101570,24 +101570,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f6585c <__cxa_atexit@plt+0x1f58a3c> │ │ │ │ + b 1f65744 <__cxa_atexit@plt+0x1f58924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq sl, #244, 28 @ 0xf40 │ │ │ │ + tsteq sl, #4, 30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 701b0 <__cxa_atexit@plt+0x63390> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -101599,24 +101599,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f6585c <__cxa_atexit@plt+0x1f58a3c> │ │ │ │ + b 1f65744 <__cxa_atexit@plt+0x1f58924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq sl, #128, 28 @ 0x800 │ │ │ │ + tsteq sl, #144, 28 @ 0x900 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -101624,48 +101624,48 @@ │ │ │ │ ldr r7, [pc, #48] @ 7022c <__cxa_atexit@plt+0x6340c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #36] @ 70230 <__cxa_atexit@plt+0x63410> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #24] @ 70234 <__cxa_atexit@plt+0x63414> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - tsteq sl, #172 @ 0xac │ │ │ │ - rscseq r4, r9, #124, 6 @ 0xf0000001 │ │ │ │ + tsteq sl, #188 @ 0xbc │ │ │ │ + rscseq r3, r9, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70274 <__cxa_atexit@plt+0x63454> │ │ │ │ ldr r2, [pc, #40] @ 7027c <__cxa_atexit@plt+0x6345c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 70280 <__cxa_atexit@plt+0x63460> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f6585c <__cxa_atexit@plt+0x1f58a3c> │ │ │ │ + b 1f65744 <__cxa_atexit@plt+0x1f58924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq sl, #184, 26 @ 0x2e00 │ │ │ │ + tsteq sl, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1f6585c <__cxa_atexit@plt+0x1f58a3c> │ │ │ │ + b 1f65744 <__cxa_atexit@plt+0x1f58924> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 702e8 <__cxa_atexit@plt+0x634c8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -101677,24 +101677,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f6585c <__cxa_atexit@plt+0x1f58a3c> │ │ │ │ + b 1f65744 <__cxa_atexit@plt+0x1f58924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq sl, #72, 26 @ 0x1200 │ │ │ │ + tsteq sl, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7035c <__cxa_atexit@plt+0x6353c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -101706,24 +101706,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f6585c <__cxa_atexit@plt+0x1f58a3c> │ │ │ │ + b 1f65744 <__cxa_atexit@plt+0x1f58924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq sl, #212, 24 @ 0xd400 │ │ │ │ + tsteq sl, #228, 24 @ 0xe400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -101731,48 +101731,48 @@ │ │ │ │ ldr r7, [pc, #48] @ 703d8 <__cxa_atexit@plt+0x635b8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #36] @ 703dc <__cxa_atexit@plt+0x635bc> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #24] @ 703e0 <__cxa_atexit@plt+0x635c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - tsteq sl, #4, 30 │ │ │ │ - rscseq r4, r9, #212, 2 @ 0x35 │ │ │ │ + tsteq sl, #20, 30 @ 0x50 │ │ │ │ + rscseq r3, r9, #212, 2 @ 0x35 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70420 <__cxa_atexit@plt+0x63600> │ │ │ │ ldr r2, [pc, #40] @ 70428 <__cxa_atexit@plt+0x63608> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 7042c <__cxa_atexit@plt+0x6360c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f6585c <__cxa_atexit@plt+0x1f58a3c> │ │ │ │ + b 1f65744 <__cxa_atexit@plt+0x1f58924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq sl, #12, 24 @ 0xc00 │ │ │ │ + tsteq sl, #28, 24 @ 0x1c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1f6585c <__cxa_atexit@plt+0x1f58a3c> │ │ │ │ + b 1f65744 <__cxa_atexit@plt+0x1f58924> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70494 <__cxa_atexit@plt+0x63674> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -101784,24 +101784,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f6585c <__cxa_atexit@plt+0x1f58a3c> │ │ │ │ + b 1f65744 <__cxa_atexit@plt+0x1f58924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq sl, #156, 22 @ 0x27000 │ │ │ │ + tsteq sl, #172, 22 @ 0x2b000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70508 <__cxa_atexit@plt+0x636e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -101813,24 +101813,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f6585c <__cxa_atexit@plt+0x1f58a3c> │ │ │ │ + b 1f65744 <__cxa_atexit@plt+0x1f58924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq sl, #40, 22 @ 0xa000 │ │ │ │ + tsteq sl, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -101838,24 +101838,24 @@ │ │ │ │ ldr r7, [pc, #48] @ 70584 <__cxa_atexit@plt+0x63764> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #36] @ 70588 <__cxa_atexit@plt+0x63768> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #24] @ 7058c <__cxa_atexit@plt+0x6376c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - tsteq sl, #92, 26 @ 0x1700 │ │ │ │ - rscseq r4, r9, #44 @ 0x2c │ │ │ │ + tsteq sl, #108, 26 @ 0x1b00 │ │ │ │ + rscseq r3, r9, #44 @ 0x2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 705ec <__cxa_atexit@plt+0x637cc> │ │ │ │ @@ -101870,29 +101870,29 @@ │ │ │ │ ldr r7, [pc, #72] @ 7061c <__cxa_atexit@plt+0x637fc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #60] @ 70620 <__cxa_atexit@plt+0x63800> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 70618 <__cxa_atexit@plt+0x637f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #100, 20 @ 0x64000 │ │ │ │ - rscseq r3, r9, #156, 30 @ 0x270 │ │ │ │ + tsteq sl, #116, 20 @ 0x74000 │ │ │ │ + rscseq r2, r9, #156, 30 @ 0x270 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - tsteq sl, #220, 24 @ 0xdc00 │ │ │ │ + tsteq sl, #236, 24 @ 0xec00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 70680 <__cxa_atexit@plt+0x63860> │ │ │ │ @@ -101907,29 +101907,29 @@ │ │ │ │ ldr r7, [pc, #72] @ 706b0 <__cxa_atexit@plt+0x63890> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #60] @ 706b4 <__cxa_atexit@plt+0x63894> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 706ac <__cxa_atexit@plt+0x6388c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #208, 18 @ 0x340000 │ │ │ │ - rscseq r3, r9, #4, 30 │ │ │ │ + tsteq sl, #224, 18 @ 0x380000 │ │ │ │ + rscseq r2, r9, #4, 30 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - tsteq sl, #68, 24 @ 0x4400 │ │ │ │ + tsteq sl, #84, 24 @ 0x5400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 70714 <__cxa_atexit@plt+0x638f4> │ │ │ │ @@ -101944,29 +101944,29 @@ │ │ │ │ ldr r7, [pc, #72] @ 70744 <__cxa_atexit@plt+0x63924> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #60] @ 70748 <__cxa_atexit@plt+0x63928> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 70740 <__cxa_atexit@plt+0x63920> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #60, 18 @ 0xf0000 │ │ │ │ - rscseq r3, r9, #108, 28 @ 0x6c0 │ │ │ │ + tsteq sl, #76, 18 @ 0x130000 │ │ │ │ + rscseq r2, r9, #108, 28 @ 0x6c0 │ │ │ │ @ instruction: 0xfffffa68 │ │ │ │ - tsteq sl, #172, 22 @ 0x2b000 │ │ │ │ + tsteq sl, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 707a8 <__cxa_atexit@plt+0x63988> │ │ │ │ @@ -101981,29 +101981,29 @@ │ │ │ │ ldr r7, [pc, #72] @ 707d8 <__cxa_atexit@plt+0x639b8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #60] @ 707dc <__cxa_atexit@plt+0x639bc> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 707d4 <__cxa_atexit@plt+0x639b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #168, 16 @ 0xa80000 │ │ │ │ - rscseq r3, r9, #212, 26 @ 0x3500 │ │ │ │ + tsteq sl, #184, 16 @ 0xb80000 │ │ │ │ + rscseq r2, r9, #212, 26 @ 0x3500 │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ - tsteq sl, #20, 22 @ 0x5000 │ │ │ │ + tsteq sl, #36, 22 @ 0x9000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -102026,15 +102026,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff5f4 │ │ │ │ @ instruction: 0xfffff640 │ │ │ │ - rscseq r3, r9, #80, 26 @ 0x1400 │ │ │ │ + rscseq r2, r9, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 708a4 <__cxa_atexit@plt+0x63a84> │ │ │ │ ldr r2, [pc, #68] @ 708c0 <__cxa_atexit@plt+0x63aa0> │ │ │ │ @@ -102044,24 +102044,24 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 708b0 <__cxa_atexit@plt+0x63a90> │ │ │ │ ldr r5, [pc, #48] @ 708c8 <__cxa_atexit@plt+0x63aa8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee8 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + b 3dc140 <__cxa_atexit@plt+0x3cf320> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 708c4 <__cxa_atexit@plt+0x63aa4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #156, 14 @ 0x2700000 │ │ │ │ - rscseq r3, r9, #216, 24 @ 0xd800 │ │ │ │ + tsteq sl, #172, 14 @ 0x2b00000 │ │ │ │ + rscseq r2, r9, #216, 24 @ 0xd800 │ │ │ │ @ instruction: 0xfffff4e8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #96 @ 0x60 │ │ │ │ @@ -102114,33 +102114,33 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq sl, #212, 14 @ 0x3500000 │ │ │ │ - rscseq r3, r9, #20, 24 @ 0x1400 │ │ │ │ + tsteq sl, #228, 14 @ 0x3900000 │ │ │ │ + rscseq r2, r9, #20, 24 @ 0x1400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 709ec <__cxa_atexit@plt+0x63bcc> │ │ │ │ ldr r5, [pc, #28] @ 709fc <__cxa_atexit@plt+0x63bdc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r7, [pc, #12] @ 70a00 <__cxa_atexit@plt+0x63be0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r3, r9, #184, 22 @ 0x2e000 │ │ │ │ + rscseq r2, r9, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #96 @ 0x60 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -102193,40 +102193,40 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - tsteq sl, #152, 12 @ 0x9800000 │ │ │ │ - rscseq r3, r9, #216, 20 @ 0xd8000 │ │ │ │ + tsteq sl, #168, 12 @ 0xa800000 │ │ │ │ + rscseq r2, r9, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70b38 <__cxa_atexit@plt+0x63d18> │ │ │ │ ldr r2, [pc, #40] @ 70b40 <__cxa_atexit@plt+0x63d20> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 70b44 <__cxa_atexit@plt+0x63d24> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq sl, #244, 8 @ 0xf4000000 │ │ │ │ + tsteq sl, #4, 10 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70bac <__cxa_atexit@plt+0x63d8c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -102238,24 +102238,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq sl, #132, 8 @ 0x84000000 │ │ │ │ + tsteq sl, #148, 8 @ 0x94000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70c20 <__cxa_atexit@plt+0x63e00> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -102267,24 +102267,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq sl, #16, 8 @ 0x10000000 │ │ │ │ + tsteq sl, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -102292,184 +102292,184 @@ │ │ │ │ ldr r7, [pc, #48] @ 70c9c <__cxa_atexit@plt+0x63e7c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #36] @ 70ca0 <__cxa_atexit@plt+0x63e80> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #24] @ 70ca4 <__cxa_atexit@plt+0x63e84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - tsteq sl, #72, 12 @ 0x4800000 │ │ │ │ - rscseq r3, r9, #32, 18 @ 0x80000 │ │ │ │ + tsteq sl, #88, 12 @ 0x5800000 │ │ │ │ + rscseq r2, r9, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70cdc <__cxa_atexit@plt+0x63ebc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 70ce4 <__cxa_atexit@plt+0x63ec4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #76, 6 @ 0x30000001 │ │ │ │ + tsteq sl, #92, 6 @ 0x70000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70d1c <__cxa_atexit@plt+0x63efc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 70d24 <__cxa_atexit@plt+0x63f04> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #12, 6 @ 0x30000000 │ │ │ │ + tsteq sl, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70d5c <__cxa_atexit@plt+0x63f3c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 70d64 <__cxa_atexit@plt+0x63f44> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #204, 4 @ 0xc000000c │ │ │ │ + tsteq sl, #220, 4 @ 0xc000000d │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70d9c <__cxa_atexit@plt+0x63f7c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 70da4 <__cxa_atexit@plt+0x63f84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #140, 4 @ 0xc0000008 │ │ │ │ + tsteq sl, #156, 4 @ 0xc0000009 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70ddc <__cxa_atexit@plt+0x63fbc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 70de4 <__cxa_atexit@plt+0x63fc4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #76, 4 @ 0xc0000004 │ │ │ │ + tsteq sl, #92, 4 @ 0xc0000005 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70e1c <__cxa_atexit@plt+0x63ffc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 70e24 <__cxa_atexit@plt+0x64004> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #12, 4 @ 0xc0000000 │ │ │ │ + tsteq sl, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70e5c <__cxa_atexit@plt+0x6403c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 70e64 <__cxa_atexit@plt+0x64044> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #204, 2 @ 0x33 │ │ │ │ + tsteq sl, #220, 2 @ 0x37 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70e9c <__cxa_atexit@plt+0x6407c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 70ea4 <__cxa_atexit@plt+0x64084> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #140, 2 @ 0x23 │ │ │ │ + tsteq sl, #156, 2 @ 0x27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70edc <__cxa_atexit@plt+0x640bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 70ee4 <__cxa_atexit@plt+0x640c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #76, 2 │ │ │ │ + tsteq sl, #92, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70f1c <__cxa_atexit@plt+0x640fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 70f24 <__cxa_atexit@plt+0x64104> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #12, 2 │ │ │ │ + tsteq sl, #28, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 70fa8 <__cxa_atexit@plt+0x64188> │ │ │ │ @@ -102493,25 +102493,25 @@ │ │ │ │ str lr, [r0, #16]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str ip, [r5, #-12] │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, sl │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fc110 <__cxa_atexit@plt+0x3ef2f0> │ │ │ │ + b 3dc368 <__cxa_atexit@plt+0x3cf548> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - tsteq sl, #168 @ 0xa8 │ │ │ │ + tsteq sl, #184 @ 0xb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -102624,21 +102624,21 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 711b4 <__cxa_atexit@plt+0x64394> │ │ │ │ ldr r2, [pc, #28] @ 711c4 <__cxa_atexit@plt+0x643a4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r7, [pc, #12] @ 711c8 <__cxa_atexit@plt+0x643a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r3, r9, #248, 6 @ 0xe0000003 │ │ │ │ + rscseq r2, r9, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 71240 <__cxa_atexit@plt+0x64420> │ │ │ │ @@ -102662,15 +102662,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm r2, {r0, r9, lr} │ │ │ │ str r1, [r3, #40] @ 0x28 │ │ │ │ str r3, [r3, #44] @ 0x2c │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffad8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -102681,33 +102681,33 @@ │ │ │ │ ldr r0, [pc, #36] @ 712a4 <__cxa_atexit@plt+0x64484> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq sl, #148, 26 @ 0x2500 │ │ │ │ + tsteq sl, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 712c4 <__cxa_atexit@plt+0x644a4> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ - tsteq sl, #200, 26 @ 0x3200 │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ + tsteq sl, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -102727,15 +102727,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq r3, r9, #128, 4 │ │ │ │ + rscseq r2, r9, #128, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -102758,15 +102758,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - rscseq r3, r9, #4, 4 @ 0x40000000 │ │ │ │ + rscseq r2, r9, #4, 4 @ 0x40000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -102778,26 +102778,26 @@ │ │ │ │ bhi 7142c <__cxa_atexit@plt+0x6460c> │ │ │ │ ldr r2, [pc, #64] @ 71448 <__cxa_atexit@plt+0x64628> │ │ │ │ str r9, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r1 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 71444 <__cxa_atexit@plt+0x64624> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r9, #124, 2 │ │ │ │ + rscseq r2, r9, #124, 2 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -102813,29 +102813,29 @@ │ │ │ │ ldr r7, [pc, #72] @ 714d8 <__cxa_atexit@plt+0x646b8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #60] @ 714dc <__cxa_atexit@plt+0x646bc> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 714d4 <__cxa_atexit@plt+0x646b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #168, 22 @ 0x2a000 │ │ │ │ - rscseq r3, r9, #236 @ 0xec │ │ │ │ + tsteq sl, #184, 22 @ 0x2e000 │ │ │ │ + rscseq r2, r9, #236 @ 0xec │ │ │ │ @ instruction: 0xfffff744 │ │ │ │ - tsteq sl, #36, 28 @ 0x240 │ │ │ │ + tsteq sl, #52, 28 @ 0x340 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 71528 <__cxa_atexit@plt+0x64708> │ │ │ │ ldr r2, [pc, #68] @ 71544 <__cxa_atexit@plt+0x64724> │ │ │ │ @@ -102845,24 +102845,24 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71534 <__cxa_atexit@plt+0x64714> │ │ │ │ ldr r5, [pc, #48] @ 7154c <__cxa_atexit@plt+0x6472c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 71548 <__cxa_atexit@plt+0x64728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #24, 22 @ 0x6000 │ │ │ │ - rscseq r3, r9, #112 @ 0x70 │ │ │ │ + tsteq sl, #40, 22 @ 0xa000 │ │ │ │ + rscseq r2, r9, #112 @ 0x70 │ │ │ │ @ instruction: 0xfffff4ec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ @@ -102902,55 +102902,55 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - tsteq sl, #104, 22 @ 0x1a000 │ │ │ │ - rscseq r2, r9, #208, 30 @ 0x340 │ │ │ │ + tsteq sl, #120, 22 @ 0x1e000 │ │ │ │ + rscseq r1, r9, #208, 30 @ 0x340 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ @ instruction: 0xffffffdc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ - rscseq r2, r9, #128, 30 @ 0x200 │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ + rscseq r1, r9, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71680 <__cxa_atexit@plt+0x64860> │ │ │ │ ldr r2, [pc, #40] @ 71688 <__cxa_atexit@plt+0x64868> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 7168c <__cxa_atexit@plt+0x6486c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c02f28 <__cxa_atexit@plt+0x1bf6108> │ │ │ │ + b 1eeacfc <__cxa_atexit@plt+0x1eddedc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq sl, #172, 18 @ 0x2b0000 │ │ │ │ - rscseq r2, r9, #48, 30 @ 0xc0 │ │ │ │ + tsteq sl, #188, 18 @ 0x2f0000 │ │ │ │ + rscseq r1, r9, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1c02f28 <__cxa_atexit@plt+0x1bf6108> │ │ │ │ - rscseq r2, r9, #24, 30 @ 0x60 │ │ │ │ + b 1eeacfc <__cxa_atexit@plt+0x1eddedc> │ │ │ │ + rscseq r1, r9, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 716fc <__cxa_atexit@plt+0x648dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -102962,25 +102962,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c02f28 <__cxa_atexit@plt+0x1bf6108> │ │ │ │ + b 1eeacfc <__cxa_atexit@plt+0x1eddedc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - tsteq sl, #52, 18 @ 0xd0000 │ │ │ │ - rscseq r2, r9, #172, 28 @ 0xac0 │ │ │ │ + tsteq sl, #68, 18 @ 0x110000 │ │ │ │ + rscseq r1, r9, #172, 28 @ 0xac0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71774 <__cxa_atexit@plt+0x64954> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -102992,25 +102992,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c13800 <__cxa_atexit@plt+0x1c069e0> │ │ │ │ + b 1efb5d4 <__cxa_atexit@plt+0x1eee7b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - tsteq sl, #188, 16 @ 0xbc0000 │ │ │ │ - rscseq r2, r9, #52, 28 @ 0x340 │ │ │ │ + tsteq sl, #204, 16 @ 0xcc0000 │ │ │ │ + rscseq r1, r9, #52, 28 @ 0x340 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 717ec <__cxa_atexit@plt+0x649cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -103022,71 +103022,71 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c13800 <__cxa_atexit@plt+0x1c069e0> │ │ │ │ + b 1efb5d4 <__cxa_atexit@plt+0x1eee7b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - tsteq sl, #68, 16 @ 0x440000 │ │ │ │ - rscseq r2, r9, #184, 26 @ 0x2e00 │ │ │ │ + tsteq sl, #84, 16 @ 0x540000 │ │ │ │ + rscseq r1, r9, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7184c <__cxa_atexit@plt+0x64a2c> │ │ │ │ ldr r2, [pc, #40] @ 71864 <__cxa_atexit@plt+0x64a44> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ mov r8, r3 │ │ │ │ str r9, [r3, #8] │ │ │ │ - b 1c13800 <__cxa_atexit@plt+0x1c069e0> │ │ │ │ + b 1efb5d4 <__cxa_atexit@plt+0x1eee7b4> │ │ │ │ ldr r7, [pc, #20] @ 71868 <__cxa_atexit@plt+0x64a48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - rscseq r2, r9, #136, 26 @ 0x2200 │ │ │ │ + rscseq r1, r9, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 718a8 <__cxa_atexit@plt+0x64a88> │ │ │ │ ldr r2, [pc, #40] @ 718b0 <__cxa_atexit@plt+0x64a90> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 718b4 <__cxa_atexit@plt+0x64a94> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f66da8 <__cxa_atexit@plt+0x1f59f88> │ │ │ │ + b 1f66c90 <__cxa_atexit@plt+0x1f59e70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq sl, #132, 14 @ 0x2100000 │ │ │ │ + tsteq sl, #148, 14 @ 0x2500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1f66da8 <__cxa_atexit@plt+0x1f59f88> │ │ │ │ + b 1f66c90 <__cxa_atexit@plt+0x1f59e70> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7191c <__cxa_atexit@plt+0x64afc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -103098,24 +103098,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f66da8 <__cxa_atexit@plt+0x1f59f88> │ │ │ │ + b 1f66c90 <__cxa_atexit@plt+0x1f59e70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq sl, #20, 14 @ 0x500000 │ │ │ │ + tsteq sl, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71990 <__cxa_atexit@plt+0x64b70> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -103127,24 +103127,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f8d9dc <__cxa_atexit@plt+0x1f80bbc> │ │ │ │ + b 1f8d8c4 <__cxa_atexit@plt+0x1f80aa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq sl, #160, 12 @ 0xa000000 │ │ │ │ + tsteq sl, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71a04 <__cxa_atexit@plt+0x64be4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -103156,70 +103156,70 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f8d9dc <__cxa_atexit@plt+0x1f80bbc> │ │ │ │ + b 1f8d8c4 <__cxa_atexit@plt+0x1f80aa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq sl, #44, 12 @ 0x2c00000 │ │ │ │ + tsteq sl, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 71a60 <__cxa_atexit@plt+0x64c40> │ │ │ │ ldr r2, [pc, #40] @ 71a78 <__cxa_atexit@plt+0x64c58> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 1f8d9dc <__cxa_atexit@plt+0x1f80bbc> │ │ │ │ + b 1f8d8c4 <__cxa_atexit@plt+0x1f80aa4> │ │ │ │ ldr r7, [pc, #20] @ 71a7c <__cxa_atexit@plt+0x64c5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - rscseq r2, r9, #124, 22 @ 0x1f000 │ │ │ │ + rscseq r1, r9, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71abc <__cxa_atexit@plt+0x64c9c> │ │ │ │ ldr r2, [pc, #40] @ 71ac4 <__cxa_atexit@plt+0x64ca4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 71ac8 <__cxa_atexit@plt+0x64ca8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq sl, #112, 10 @ 0x1c000000 │ │ │ │ + tsteq sl, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71b30 <__cxa_atexit@plt+0x64d10> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -103231,24 +103231,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq sl, #0, 10 │ │ │ │ + tsteq sl, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71ba4 <__cxa_atexit@plt+0x64d84> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -103260,24 +103260,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq sl, #140, 8 @ 0x8c000000 │ │ │ │ + tsteq sl, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71c18 <__cxa_atexit@plt+0x64df8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -103289,24 +103289,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq sl, #24, 8 @ 0x18000000 │ │ │ │ + tsteq sl, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71c8c <__cxa_atexit@plt+0x64e6c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -103318,24 +103318,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq sl, #164, 6 @ 0x90000002 │ │ │ │ + tsteq sl, #180, 6 @ 0xd0000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -103349,15 +103349,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 71d04 <__cxa_atexit@plt+0x64ee4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - rscseq r2, r9, #248, 16 @ 0xf80000 │ │ │ │ + rscseq r1, r9, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -103371,15 +103371,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 71d5c <__cxa_atexit@plt+0x64f3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - rscseq r2, r9, #160, 16 @ 0xa00000 │ │ │ │ + rscseq r1, r9, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71da0 <__cxa_atexit@plt+0x64f80> │ │ │ │ ldr r2, [pc, #44] @ 71da8 <__cxa_atexit@plt+0x64f88> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -103391,25 +103391,25 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 93438 <__cxa_atexit@plt+0x86618> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq sl, #140, 4 @ 0xc0000008 │ │ │ │ + tsteq sl, #156, 4 @ 0xc0000009 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 71dd4 <__cxa_atexit@plt+0x64fb4> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r3, #1 │ │ │ │ b 936c0 <__cxa_atexit@plt+0x868a0> │ │ │ │ - tsteq sl, #16, 8 @ 0x10000000 │ │ │ │ + tsteq sl, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71e40 <__cxa_atexit@plt+0x65020> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -103436,16 +103436,16 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - tsteq sl, #8, 4 @ 0x80000000 │ │ │ │ - tsteq sl, #156, 6 @ 0x70000002 │ │ │ │ + tsteq sl, #24, 4 @ 0x80000001 │ │ │ │ + tsteq sl, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71ed8 <__cxa_atexit@plt+0x650b8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -103474,83 +103474,83 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - tsteq sl, #120, 2 │ │ │ │ - tsteq sl, #4, 6 @ 0x10000000 │ │ │ │ + tsteq sl, #136, 2 @ 0x22 │ │ │ │ + tsteq sl, #20, 6 @ 0x50000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71f28 <__cxa_atexit@plt+0x65108> │ │ │ │ ldr r3, [pc, #24] @ 71f38 <__cxa_atexit@plt+0x65118> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 71f3c <__cxa_atexit@plt+0x6511c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r2, r9, #196, 12 @ 0xc400000 │ │ │ │ + rscseq r1, r9, #196, 12 @ 0xc400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 71f5c <__cxa_atexit@plt+0x6513c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 71f80 <__cxa_atexit@plt+0x65160> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 71fa0 <__cxa_atexit@plt+0x65180> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 71fc4 <__cxa_atexit@plt+0x651a4> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 71fe8 <__cxa_atexit@plt+0x651c8> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7200c <__cxa_atexit@plt+0x651ec> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -103570,34 +103570,34 @@ │ │ │ │ ldr r3, [pc, #28] @ 72080 <__cxa_atexit@plt+0x65260> │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 936c0 <__cxa_atexit@plt+0x868a0> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - tsteq sl, #104, 2 │ │ │ │ + tsteq sl, #120, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 720ac <__cxa_atexit@plt+0x6528c> │ │ │ │ ldr r3, [pc, #24] @ 720bc <__cxa_atexit@plt+0x6529c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 720c0 <__cxa_atexit@plt+0x652a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - rscseq r2, r9, #64, 10 @ 0x10000000 │ │ │ │ - rscseq r2, r9, #212, 10 @ 0x35000000 │ │ │ │ + rscseq r1, r9, #64, 10 @ 0x10000000 │ │ │ │ + rscseq r1, r9, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 72180 <__cxa_atexit@plt+0x65360> │ │ │ │ ldr r1, [pc, #184] @ 721a0 <__cxa_atexit@plt+0x65380> │ │ │ │ @@ -103608,15 +103608,15 @@ │ │ │ │ ldr r7, [r2, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 72114 <__cxa_atexit@plt+0x652f4> │ │ │ │ cmp r2, #3 │ │ │ │ bne 72120 <__cxa_atexit@plt+0x65300> │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #32 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 7218c <__cxa_atexit@plt+0x6536c> │ │ │ │ @@ -103635,30 +103635,30 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ str r0, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r3, [r6, #32] │ │ │ │ sub r7, r2, #10 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq sl, #40, 30 @ 0xa0 │ │ │ │ - rscseq r2, r9, #52, 10 @ 0xd000000 │ │ │ │ - rscseq r2, r9, #36, 10 @ 0x9000000 │ │ │ │ - rscseq r2, r9, #184, 8 @ 0xb8000000 │ │ │ │ - tsteq sl, #88, 30 @ 0x160 │ │ │ │ - rscseq r2, r9, #224, 8 @ 0xe0000000 │ │ │ │ + tsteq sl, #56, 30 @ 0xe0 │ │ │ │ + rscseq r1, r9, #52, 10 @ 0xd000000 │ │ │ │ + rscseq r1, r9, #36, 10 @ 0x9000000 │ │ │ │ + rscseq r1, r9, #184, 8 @ 0xb8000000 │ │ │ │ + tsteq sl, #104, 30 @ 0x1a0 │ │ │ │ + rscseq r1, r9, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 721d8 <__cxa_atexit@plt+0x653b8> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @@ -103685,46 +103685,46 @@ │ │ │ │ str r1, [r6, #32] │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq r2, r9, #140, 8 @ 0x8c000000 │ │ │ │ - rscseq r2, r9, #108, 8 @ 0x6c000000 │ │ │ │ - rscseq r2, r9, #228, 6 @ 0x90000003 │ │ │ │ - tsteq sl, #160, 28 @ 0xa00 │ │ │ │ - rscseq r2, r9, #104, 6 @ 0xa0000001 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq r1, r9, #140, 8 @ 0x8c000000 │ │ │ │ + rscseq r1, r9, #108, 8 @ 0x6c000000 │ │ │ │ + rscseq r1, r9, #228, 6 @ 0x90000003 │ │ │ │ + tsteq sl, #176, 28 @ 0xb00 │ │ │ │ + rscseq r1, r9, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 72298 <__cxa_atexit@plt+0x65478> │ │ │ │ ldr r2, [pc, #40] @ 722a0 <__cxa_atexit@plt+0x65480> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 722a4 <__cxa_atexit@plt+0x65484> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c02f28 <__cxa_atexit@plt+0x1bf6108> │ │ │ │ + b 1eeacfc <__cxa_atexit@plt+0x1eddedc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq sl, #148, 26 @ 0x2500 │ │ │ │ - rscseq r2, r9, #24, 6 @ 0x60000000 │ │ │ │ + tsteq sl, #164, 26 @ 0x2900 │ │ │ │ + rscseq r1, r9, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1c02f28 <__cxa_atexit@plt+0x1bf6108> │ │ │ │ - rscseq r2, r9, #0, 6 │ │ │ │ + b 1eeacfc <__cxa_atexit@plt+0x1eddedc> │ │ │ │ + rscseq r1, r9, #0, 6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 72314 <__cxa_atexit@plt+0x654f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -103736,25 +103736,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c02f28 <__cxa_atexit@plt+0x1bf6108> │ │ │ │ + b 1eeacfc <__cxa_atexit@plt+0x1eddedc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - tsteq sl, #28, 26 @ 0x700 │ │ │ │ - rscseq r2, r9, #136, 4 @ 0x80000008 │ │ │ │ + tsteq sl, #44, 26 @ 0xb00 │ │ │ │ + rscseq r1, r9, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7238c <__cxa_atexit@plt+0x6556c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -103766,24 +103766,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c02f28 <__cxa_atexit@plt+0x1bf6108> │ │ │ │ + b 1eeacfc <__cxa_atexit@plt+0x1eddedc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - tsteq sl, #164, 24 @ 0xa400 │ │ │ │ + tsteq sl, #180, 24 @ 0xb400 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -103796,25 +103796,25 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ mov r8, r3 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r2, [r8, #12]! │ │ │ │ ldr r7, [pc, #40] @ 72424 <__cxa_atexit@plt+0x65604> │ │ │ │ mov r9, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r7, [pc, #28] @ 72428 <__cxa_atexit@plt+0x65608> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq sl, #204, 28 @ 0xcc0 │ │ │ │ - rscseq r2, r9, #160, 4 │ │ │ │ + tsteq sl, #220, 28 @ 0xdc0 │ │ │ │ + rscseq r1, r9, #160, 4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 724a0 <__cxa_atexit@plt+0x65680> │ │ │ │ ldm r5, {r8, ip} │ │ │ │ ldr sl, [r5, #8] │ │ │ │ @@ -103835,53 +103835,53 @@ │ │ │ │ ldmdb r5, {r1, r2} │ │ │ │ ldr r0, [pc, #52] @ 724c0 <__cxa_atexit@plt+0x656a0> │ │ │ │ sub ip, r3, #28 │ │ │ │ stmdb r3, {r9, sl} │ │ │ │ add r0, pc, r0 │ │ │ │ stm ip, {r0, r1, r2, fp, lr} │ │ │ │ ldr fp, [sp] │ │ │ │ - b 1bf6344 <__cxa_atexit@plt+0x1be9524> │ │ │ │ + b 1ede118 <__cxa_atexit@plt+0x1ed12f8> │ │ │ │ ldr r7, [pc, #28] @ 724c4 <__cxa_atexit@plt+0x656a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ - tsteq sl, #192, 22 @ 0x30000 │ │ │ │ + tsteq sl, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - rscseq r2, r9, #72, 4 @ 0x80000004 │ │ │ │ + rscseq r1, r9, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 3fc118 <__cxa_atexit@plt+0x3ef2f8> │ │ │ │ + b 3dc370 <__cxa_atexit@plt+0x3cf550> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 3fc118 <__cxa_atexit@plt+0x3ef2f8> │ │ │ │ + b 3dc370 <__cxa_atexit@plt+0x3cf550> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 3fc118 <__cxa_atexit@plt+0x3ef2f8> │ │ │ │ + b 3dc370 <__cxa_atexit@plt+0x3cf550> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 3fc118 <__cxa_atexit@plt+0x3ef2f8> │ │ │ │ + b 3dc370 <__cxa_atexit@plt+0x3cf550> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ mov ip, r9 │ │ │ │ @@ -103903,15 +103903,15 @@ │ │ │ │ ldr r1, [pc, #56] @ 725d0 <__cxa_atexit@plt+0x657b0> │ │ │ │ sub r8, r6, #2 │ │ │ │ mov sl, ip │ │ │ │ sub r2, r6, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ - b 3fc118 <__cxa_atexit@plt+0x3ef2f8> │ │ │ │ + b 3dc370 <__cxa_atexit@plt+0x3cf550> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @@ -103938,24 +103938,24 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str ip, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r2, {r0, r8} │ │ │ │ str r3, [r5, #-4] │ │ │ │ sub r8, r6, #2 │ │ │ │ mov r5, lr │ │ │ │ - b 3fbff0 <__cxa_atexit@plt+0x3ef1d0> │ │ │ │ + b 3dc248 <__cxa_atexit@plt+0x3cf428> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - rscseq r2, r9, #120 @ 0x78 │ │ │ │ + rscseq r1, r9, #120 @ 0x78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 726ac <__cxa_atexit@plt+0x6588c> │ │ │ │ ldr r2, [pc, #56] @ 726b8 <__cxa_atexit@plt+0x65898> │ │ │ │ @@ -103971,16 +103971,16 @@ │ │ │ │ b 726cc <__cxa_atexit@plt+0x658ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq sl, #140, 18 @ 0x230000 │ │ │ │ - rscseq r2, r9, #20 │ │ │ │ + tsteq sl, #156, 18 @ 0x270000 │ │ │ │ + rscseq r1, r9, #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 726e0 <__cxa_atexit@plt+0x658c0> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @@ -104038,24 +104038,24 @@ │ │ │ │ str r1, [r6, #28] │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #112 @ 0x70 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq r1, r9, #116, 30 @ 0x1d0 │ │ │ │ - rscseq r1, r9, #96, 30 @ 0x180 │ │ │ │ - rscseq r1, r9, #180, 30 @ 0x2d0 │ │ │ │ - tsteq sl, #192, 22 @ 0x30000 │ │ │ │ - tsteq sl, #172, 22 @ 0x2b000 │ │ │ │ - tsteq sl, #116, 18 @ 0x1d0000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq r0, r9, #116, 30 @ 0x1d0 │ │ │ │ + rscseq r0, r9, #96, 30 @ 0x180 │ │ │ │ + rscseq r0, r9, #180, 30 @ 0x2d0 │ │ │ │ + tsteq sl, #208, 22 @ 0x34000 │ │ │ │ + tsteq sl, #188, 22 @ 0x2f000 │ │ │ │ + tsteq sl, #132, 18 @ 0x210000 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ andeq r0, r0, r8 │ │ │ │ - rscseq r1, r9, #228, 28 @ 0xe40 │ │ │ │ + rscseq r0, r9, #228, 28 @ 0xe40 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -104088,27 +104088,27 @@ │ │ │ │ ldr r8, [sp, #12] │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r3, #-4] │ │ │ │ ldr r7, [sp, #8] │ │ │ │ sub lr, r3, #16 │ │ │ │ str r9, [r3, #8] │ │ │ │ stm lr, {r0, sl, ip} │ │ │ │ - b 1bf6344 <__cxa_atexit@plt+0x1be9524> │ │ │ │ + b 1ede118 <__cxa_atexit@plt+0x1ed12f8> │ │ │ │ ldr r7, [pc, #36] @ 728c0 <__cxa_atexit@plt+0x65aa0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #220, 14 @ 0x3700000 │ │ │ │ + tsteq sl, #236, 14 @ 0x3b00000 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - rscseq r1, r9, #84, 28 @ 0x540 │ │ │ │ + rscseq r0, r9, #84, 28 @ 0x540 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 72938 <__cxa_atexit@plt+0x65b18> │ │ │ │ ldm r5, {r8, ip} │ │ │ │ ldr sl, [r5, #8] │ │ │ │ @@ -104129,53 +104129,53 @@ │ │ │ │ ldmdb r5, {r1, r2} │ │ │ │ ldr r0, [pc, #52] @ 72958 <__cxa_atexit@plt+0x65b38> │ │ │ │ sub ip, r3, #28 │ │ │ │ stmdb r3, {r9, sl} │ │ │ │ add r0, pc, r0 │ │ │ │ stm ip, {r0, r1, r2, fp, lr} │ │ │ │ ldr fp, [sp] │ │ │ │ - b 1bf62d4 <__cxa_atexit@plt+0x1be94b4> │ │ │ │ + b 1ede0a8 <__cxa_atexit@plt+0x1ed1288> │ │ │ │ ldr r7, [pc, #28] @ 7295c <__cxa_atexit@plt+0x65b3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ - tsteq sl, #40, 14 @ 0xa00000 │ │ │ │ + tsteq sl, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - rscseq r1, r9, #232, 26 @ 0x3a00 │ │ │ │ + rscseq r0, r9, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 3fc118 <__cxa_atexit@plt+0x3ef2f8> │ │ │ │ + b 3dc370 <__cxa_atexit@plt+0x3cf550> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 3fc118 <__cxa_atexit@plt+0x3ef2f8> │ │ │ │ + b 3dc370 <__cxa_atexit@plt+0x3cf550> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 3fc118 <__cxa_atexit@plt+0x3ef2f8> │ │ │ │ + b 3dc370 <__cxa_atexit@plt+0x3cf550> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 3fc118 <__cxa_atexit@plt+0x3ef2f8> │ │ │ │ + b 3dc370 <__cxa_atexit@plt+0x3cf550> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ mov ip, r9 │ │ │ │ @@ -104197,15 +104197,15 @@ │ │ │ │ ldr r1, [pc, #56] @ 72a68 <__cxa_atexit@plt+0x65c48> │ │ │ │ sub r8, r6, #2 │ │ │ │ mov sl, ip │ │ │ │ sub r2, r6, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ - b 3fc118 <__cxa_atexit@plt+0x3ef2f8> │ │ │ │ + b 3dc370 <__cxa_atexit@plt+0x3cf550> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @@ -104232,24 +104232,24 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str ip, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r2, {r0, r8} │ │ │ │ str r3, [r5, #-4] │ │ │ │ sub r8, r6, #2 │ │ │ │ mov r5, lr │ │ │ │ - b 3fbff0 <__cxa_atexit@plt+0x3ef1d0> │ │ │ │ + b 3dc248 <__cxa_atexit@plt+0x3cf428> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - rscseq r1, r9, #24, 24 @ 0x1800 │ │ │ │ + rscseq r0, r9, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 72b44 <__cxa_atexit@plt+0x65d24> │ │ │ │ ldr r2, [pc, #56] @ 72b50 <__cxa_atexit@plt+0x65d30> │ │ │ │ @@ -104265,16 +104265,16 @@ │ │ │ │ b 72b64 <__cxa_atexit@plt+0x65d44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq sl, #244, 8 @ 0xf4000000 │ │ │ │ - rscseq r1, r9, #180, 22 @ 0x2d000 │ │ │ │ + tsteq sl, #4, 10 @ 0x1000000 │ │ │ │ + rscseq r0, r9, #180, 22 @ 0x2d000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 72b78 <__cxa_atexit@plt+0x65d58> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @@ -104332,24 +104332,24 @@ │ │ │ │ str r1, [r6, #28] │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #112 @ 0x70 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq r1, r9, #220, 20 @ 0xdc000 │ │ │ │ - rscseq r1, r9, #200, 20 @ 0xc8000 │ │ │ │ - rscseq r1, r9, #84, 22 @ 0x15000 │ │ │ │ - tsteq sl, #48, 14 @ 0xc00000 │ │ │ │ - tsteq sl, #28, 14 @ 0x700000 │ │ │ │ - tsteq sl, #220, 8 @ 0xdc000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq r0, r9, #220, 20 @ 0xdc000 │ │ │ │ + rscseq r0, r9, #200, 20 @ 0xc8000 │ │ │ │ + rscseq r0, r9, #84, 22 @ 0x15000 │ │ │ │ + tsteq sl, #64, 14 @ 0x1000000 │ │ │ │ + tsteq sl, #44, 14 @ 0xb00000 │ │ │ │ + tsteq sl, #236, 8 @ 0xec000000 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ andeq r0, r0, r8 │ │ │ │ - rscseq r1, r9, #132, 20 @ 0x84000 │ │ │ │ + rscseq r0, r9, #132, 20 @ 0x84000 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -104382,28 +104382,28 @@ │ │ │ │ ldr r8, [sp, #12] │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r3, #-4] │ │ │ │ ldr r7, [sp, #8] │ │ │ │ sub lr, r3, #16 │ │ │ │ str r9, [r3, #8] │ │ │ │ stm lr, {r0, sl, ip} │ │ │ │ - b 1bf62d4 <__cxa_atexit@plt+0x1be94b4> │ │ │ │ + b 1ede0a8 <__cxa_atexit@plt+0x1ed1288> │ │ │ │ ldr r7, [pc, #36] @ 72d58 <__cxa_atexit@plt+0x65f38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #68, 6 @ 0x10000001 │ │ │ │ + tsteq sl, #84, 6 @ 0x50000001 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - rscseq r1, r9, #244, 18 @ 0x3d0000 │ │ │ │ - rscseq r1, r9, #28, 20 @ 0x1c000 │ │ │ │ + rscseq r0, r9, #244, 18 @ 0x3d0000 │ │ │ │ + rscseq r0, r9, #28, 20 @ 0x1c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 72dac <__cxa_atexit@plt+0x65f8c> │ │ │ │ ldr r2, [pc, #56] @ 72db8 <__cxa_atexit@plt+0x65f98> │ │ │ │ @@ -104419,16 +104419,16 @@ │ │ │ │ b 72dcc <__cxa_atexit@plt+0x65fac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq sl, #140, 4 @ 0xc0000008 │ │ │ │ - rscseq r1, r9, #184, 18 @ 0x2e0000 │ │ │ │ + tsteq sl, #156, 4 @ 0xc0000009 │ │ │ │ + rscseq r0, r9, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 72de0 <__cxa_atexit@plt+0x65fc0> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @@ -104486,85 +104486,85 @@ │ │ │ │ str r1, [r6, #28] │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #112 @ 0x70 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq r1, r9, #116, 16 @ 0x740000 │ │ │ │ - rscseq r1, r9, #84, 18 @ 0x150000 │ │ │ │ - rscseq r1, r9, #36, 18 @ 0x90000 │ │ │ │ - tsteq sl, #208, 8 @ 0xd0000000 │ │ │ │ - tsteq sl, #124, 4 @ 0xc0000007 │ │ │ │ - tsteq sl, #116, 4 @ 0x40000007 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq r0, r9, #116, 16 @ 0x740000 │ │ │ │ + rscseq r0, r9, #84, 18 @ 0x150000 │ │ │ │ + rscseq r0, r9, #36, 18 @ 0x90000 │ │ │ │ + tsteq sl, #224, 8 @ 0xe0000000 │ │ │ │ + tsteq sl, #140, 4 @ 0xc0000008 │ │ │ │ + tsteq sl, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 72f18 <__cxa_atexit@plt+0x660f8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 72f20 <__cxa_atexit@plt+0x66100> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #16, 2 │ │ │ │ + tsteq sl, #32, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 72f58 <__cxa_atexit@plt+0x66138> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 72f60 <__cxa_atexit@plt+0x66140> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #208 @ 0xd0 │ │ │ │ + tsteq sl, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 72f98 <__cxa_atexit@plt+0x66178> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 72fa0 <__cxa_atexit@plt+0x66180> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #144 @ 0x90 │ │ │ │ + tsteq sl, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 72fd8 <__cxa_atexit@plt+0x661b8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 72fe0 <__cxa_atexit@plt+0x661c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #80 @ 0x50 │ │ │ │ + tsteq sl, #96 @ 0x60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 73028 <__cxa_atexit@plt+0x66208> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ @@ -104573,33 +104573,33 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #23] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbff0 <__cxa_atexit@plt+0x3ef1d0> │ │ │ │ + b 3dc248 <__cxa_atexit@plt+0x3cf428> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 73064 <__cxa_atexit@plt+0x66244> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 7306c <__cxa_atexit@plt+0x6624c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #196, 30 @ 0x310 │ │ │ │ + tsteq sl, #212, 30 @ 0x350 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7314c <__cxa_atexit@plt+0x6632c> │ │ │ │ @@ -104646,23 +104646,23 @@ │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r8, [sp, #16] │ │ │ │ str r4, [r3, #-4] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r5, #-16] │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ - b 1bf64a4 <__cxa_atexit@plt+0x1be9684> │ │ │ │ + b 1ede278 <__cxa_atexit@plt+0x1ed1458> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #220 @ 0xdc │ │ │ │ + tsteq sl, #236 @ 0xec │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -104772,15 +104772,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq r1, r9, #52, 8 @ 0x34000000 │ │ │ │ + rscseq r0, r9, #52, 8 @ 0x34000000 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -104814,16 +104814,16 @@ │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9f0 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - rscseq r1, r9, #200, 6 @ 0x20000003 │ │ │ │ - rscseq r1, r9, #248, 6 @ 0xe0000003 │ │ │ │ + rscseq r0, r9, #200, 6 @ 0x20000003 │ │ │ │ + rscseq r0, r9, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7343c <__cxa_atexit@plt+0x6661c> │ │ │ │ ldr r2, [pc, #56] @ 73448 <__cxa_atexit@plt+0x66628> │ │ │ │ @@ -104839,16 +104839,16 @@ │ │ │ │ b 7345c <__cxa_atexit@plt+0x6663c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq sl, #252, 22 @ 0x3f000 │ │ │ │ - rscseq r1, r9, #148, 6 @ 0x50000002 │ │ │ │ + tsteq sl, #12, 24 @ 0xc00 │ │ │ │ + rscseq r0, r9, #148, 6 @ 0x50000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 73470 <__cxa_atexit@plt+0x66650> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @@ -104906,22 +104906,22 @@ │ │ │ │ str r1, [r6, #28] │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #112 @ 0x70 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq r1, r9, #228, 2 @ 0x39 │ │ │ │ - rscseq r1, r9, #48, 6 @ 0xc0000000 │ │ │ │ - rscseq r1, r9, #0, 6 │ │ │ │ - tsteq sl, #68, 28 @ 0x440 │ │ │ │ - tsteq sl, #48, 28 @ 0x300 │ │ │ │ - tsteq sl, #228, 22 @ 0x39000 │ │ │ │ - rscseq r1, r9, #112, 4 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq r0, r9, #228, 2 @ 0x39 │ │ │ │ + rscseq r0, r9, #48, 6 @ 0xc0000000 │ │ │ │ + rscseq r0, r9, #0, 6 │ │ │ │ + tsteq sl, #84, 28 @ 0x540 │ │ │ │ + tsteq sl, #64, 28 @ 0x400 │ │ │ │ + tsteq sl, #244, 22 @ 0x3d000 │ │ │ │ + rscseq r0, r9, #112, 4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub sl, r5, #24 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 735f0 <__cxa_atexit@plt+0x667d0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -104943,32 +104943,32 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r9, [r5, #-16] │ │ │ │ mov r5, sl │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 1bf6594 <__cxa_atexit@plt+0x1be9774> │ │ │ │ + b 1ede368 <__cxa_atexit@plt+0x1ed1548> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - tsteq sl, #100, 20 @ 0x64000 │ │ │ │ - tsteq sl, #8, 22 @ 0x2000 │ │ │ │ + tsteq sl, #116, 20 @ 0x74000 │ │ │ │ + tsteq sl, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ - rscseq r1, r9, #176, 2 @ 0x2c │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ + rscseq r0, r9, #176, 2 @ 0x2c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -104993,15 +104993,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - rscseq r1, r9, #100, 2 │ │ │ │ + rscseq r0, r9, #100, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 736f8 <__cxa_atexit@plt+0x668d8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -105009,25 +105009,25 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 73704 <__cxa_atexit@plt+0x668e4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #60, 18 @ 0xf0000 │ │ │ │ - tsteq sl, #160, 18 @ 0x280000 │ │ │ │ + tsteq sl, #76, 18 @ 0x130000 │ │ │ │ + tsteq sl, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -105047,32 +105047,32 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq r1, r9, #148 @ 0x94 │ │ │ │ + rscseq r0, r9, #148 @ 0x94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 737bc <__cxa_atexit@plt+0x6699c> │ │ │ │ ldr r5, [pc, #28] @ 737cc <__cxa_atexit@plt+0x669ac> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 737d0 <__cxa_atexit@plt+0x669b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r1, r9, #76 @ 0x4c │ │ │ │ + rscseq r0, r9, #76 @ 0x4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -105112,16 +105112,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffdc48 │ │ │ │ @ instruction: 0xffffdbb4 │ │ │ │ @ instruction: 0xffffdb40 │ │ │ │ @ instruction: 0xffffdcb4 │ │ │ │ - tsteq sl, #224, 16 @ 0xe00000 │ │ │ │ - rscseq r0, r9, #72, 26 @ 0x1200 │ │ │ │ + tsteq sl, #240, 16 @ 0xf00000 │ │ │ │ + rscseq pc, r8, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -105144,15 +105144,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - rscseq r0, r9, #16, 30 @ 0x40 │ │ │ │ + rscseq pc, r8, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7395c <__cxa_atexit@plt+0x66b3c> │ │ │ │ ldr r2, [pc, #68] @ 73978 <__cxa_atexit@plt+0x66b58> │ │ │ │ @@ -105162,24 +105162,24 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 73968 <__cxa_atexit@plt+0x66b48> │ │ │ │ ldr r5, [pc, #48] @ 73980 <__cxa_atexit@plt+0x66b60> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 7397c <__cxa_atexit@plt+0x66b5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #228, 12 @ 0xe400000 │ │ │ │ - rscseq r0, r9, #160, 28 @ 0xa00 │ │ │ │ + tsteq sl, #244, 12 @ 0xf400000 │ │ │ │ + rscseq pc, r8, #160, 28 @ 0xa00 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -105205,33 +105205,33 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - tsteq sl, #76, 14 @ 0x1300000 │ │ │ │ - rscseq r0, r9, #36, 28 @ 0x240 │ │ │ │ + tsteq sl, #92, 14 @ 0x1700000 │ │ │ │ + rscseq pc, r8, #36, 28 @ 0x240 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 73a38 <__cxa_atexit@plt+0x66c18> │ │ │ │ ldr r5, [pc, #28] @ 73a48 <__cxa_atexit@plt+0x66c28> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1bf6514 <__cxa_atexit@plt+0x1be96f4> │ │ │ │ + b 1ede2e8 <__cxa_atexit@plt+0x1ed14c8> │ │ │ │ ldr r7, [pc, #12] @ 73a4c <__cxa_atexit@plt+0x66c2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r0, r9, #216, 26 @ 0x3600 │ │ │ │ + rscseq pc, r8, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -105271,17 +105271,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd9cc │ │ │ │ @ instruction: 0xffffd938 │ │ │ │ @ instruction: 0xffffd8c4 │ │ │ │ @ instruction: 0xffffda38 │ │ │ │ - tsteq sl, #100, 12 @ 0x6400000 │ │ │ │ - rscseq r0, r9, #204, 20 @ 0xcc000 │ │ │ │ - rscseq r0, r9, #232, 24 @ 0xe800 │ │ │ │ + tsteq sl, #116, 12 @ 0x7400000 │ │ │ │ + rscseq pc, r8, #204, 20 @ 0xcc000 │ │ │ │ + rscseq pc, r8, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ mov r1, r6 │ │ │ │ @@ -105316,15 +105316,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r9, #84, 24 @ 0x5400 │ │ │ │ + rscseq pc, r8, #84, 24 @ 0x5400 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -105336,26 +105336,26 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 73c20 <__cxa_atexit@plt+0x66e00> │ │ │ │ ldr r5, [pc, #48] @ 73c38 <__cxa_atexit@plt+0x66e18> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1bf6514 <__cxa_atexit@plt+0x1be96f4> │ │ │ │ + b 1ede2e8 <__cxa_atexit@plt+0x1ed14c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 73c34 <__cxa_atexit@plt+0x66e14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #44, 8 @ 0x2c000000 │ │ │ │ - rscseq r0, r9, #240, 22 @ 0x3c000 │ │ │ │ + tsteq sl, #60, 8 @ 0x3c000000 │ │ │ │ + rscseq pc, r8, #240, 22 @ 0x3c000 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - rscseq r0, r9, #192, 22 @ 0x30000 │ │ │ │ + rscseq pc, r8, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -105380,35 +105380,35 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - tsteq sl, #152, 8 @ 0x98000000 │ │ │ │ - rscseq r0, r9, #112, 22 @ 0x1c000 │ │ │ │ - rscseq r0, r9, #76, 22 @ 0x13000 │ │ │ │ + tsteq sl, #168, 8 @ 0xa8000000 │ │ │ │ + rscseq pc, r8, #112, 22 @ 0x1c000 │ │ │ │ + rscseq pc, r8, #76, 22 @ 0x13000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 73cf8 <__cxa_atexit@plt+0x66ed8> │ │ │ │ ldr r5, [pc, #28] @ 73d08 <__cxa_atexit@plt+0x66ee8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1bf6424 <__cxa_atexit@plt+0x1be9604> │ │ │ │ + b 1ede1f8 <__cxa_atexit@plt+0x1ed13d8> │ │ │ │ ldr r7, [pc, #12] @ 73d0c <__cxa_atexit@plt+0x66eec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r0, r9, #36, 22 @ 0x9000 │ │ │ │ - rscseq r0, r9, #8, 22 @ 0x2000 │ │ │ │ + rscseq pc, r8, #36, 22 @ 0x9000 │ │ │ │ + rscseq pc, r8, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -105434,17 +105434,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - tsteq sl, #192, 6 │ │ │ │ - rscseq r0, r9, #152, 20 @ 0x98000 │ │ │ │ - rscseq r0, r9, #240, 18 @ 0x3c0000 │ │ │ │ + tsteq sl, #208, 6 @ 0x40000003 │ │ │ │ + rscseq pc, r8, #152, 20 @ 0x98000 │ │ │ │ + rscseq pc, r8, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r0, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -105488,19 +105488,19 @@ │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov sl, r0 │ │ │ │ bx r3 │ │ │ │ - rscseq r0, r9, #60, 18 @ 0xf0000 │ │ │ │ + rscseq pc, r8, #60, 18 @ 0xf0000 │ │ │ │ @ instruction: 0xffffef78 │ │ │ │ @ instruction: 0xfffff0f0 │ │ │ │ @ instruction: 0xfffff494 │ │ │ │ - rscseq r0, r9, #160, 18 @ 0x280000 │ │ │ │ + rscseq pc, r8, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 73ecc <__cxa_atexit@plt+0x670ac> │ │ │ │ ldr r2, [pc, #68] @ 73ee8 <__cxa_atexit@plt+0x670c8> │ │ │ │ @@ -105510,24 +105510,24 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 73ed8 <__cxa_atexit@plt+0x670b8> │ │ │ │ ldr r5, [pc, #48] @ 73ef0 <__cxa_atexit@plt+0x670d0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1bf6424 <__cxa_atexit@plt+0x1be9604> │ │ │ │ + b 1ede1f8 <__cxa_atexit@plt+0x1ed13d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 73eec <__cxa_atexit@plt+0x670cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #116, 2 │ │ │ │ - rscseq r0, r9, #68, 18 @ 0x110000 │ │ │ │ + tsteq sl, #132, 2 @ 0x21 │ │ │ │ + rscseq pc, r8, #68, 18 @ 0x110000 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -105553,35 +105553,35 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - tsteq sl, #244, 2 @ 0x3d │ │ │ │ - rscseq r0, r9, #204, 16 @ 0xcc0000 │ │ │ │ - rscseq r0, r9, #168, 16 @ 0xa80000 │ │ │ │ + tsteq sl, #4, 4 @ 0x40000000 │ │ │ │ + rscseq pc, r8, #204, 16 @ 0xcc0000 │ │ │ │ + rscseq pc, r8, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 73fac <__cxa_atexit@plt+0x6718c> │ │ │ │ ldr r5, [pc, #28] @ 73fbc <__cxa_atexit@plt+0x6719c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1bf6254 <__cxa_atexit@plt+0x1be9434> │ │ │ │ + b 1ede028 <__cxa_atexit@plt+0x1ed1208> │ │ │ │ ldr r7, [pc, #12] @ 73fc0 <__cxa_atexit@plt+0x671a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r0, r9, #136, 16 @ 0x880000 │ │ │ │ - rscseq r0, r9, #100, 16 @ 0x640000 │ │ │ │ + rscseq pc, r8, #136, 16 @ 0x880000 │ │ │ │ + rscseq pc, r8, #100, 16 @ 0x640000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -105607,17 +105607,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - tsteq sl, #28, 2 │ │ │ │ - rscseq r0, r9, #244, 14 @ 0x3d00000 │ │ │ │ - rscseq r0, r9, #84, 12 @ 0x5400000 │ │ │ │ + tsteq sl, #44, 2 │ │ │ │ + rscseq pc, r8, #244, 14 @ 0x3d00000 │ │ │ │ + rscseq pc, r8, #84, 12 @ 0x5400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -105632,30 +105632,30 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ mov r8, r3 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r2, [r8, #12]! │ │ │ │ ldr r7, [pc, #40] @ 740d4 <__cxa_atexit@plt+0x672b4> │ │ │ │ mov r9, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r7, [pc, #28] @ 740d8 <__cxa_atexit@plt+0x672b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe040 │ │ │ │ @ instruction: 0xffffe2ac │ │ │ │ - tsteq sl, #28, 4 @ 0xc0000001 │ │ │ │ - rscseq r0, r9, #240, 10 @ 0x3c000000 │ │ │ │ + tsteq sl, #44, 4 @ 0xc0000002 │ │ │ │ + rscseq pc, r8, #240, 10 @ 0x3c000000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 740fc <__cxa_atexit@plt+0x672dc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ - rscseq r0, r9, #0, 12 │ │ │ │ + rscseq pc, r8, #0, 12 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 741ac <__cxa_atexit@plt+0x6738c> │ │ │ │ ldr r2, [r7, #4] │ │ │ │ @@ -105694,37 +105694,37 @@ │ │ │ │ str fp, [r6, #-12] │ │ │ │ mov r4, r7 │ │ │ │ str ip, [r6, #-8] │ │ │ │ str r0, [r6, #-4] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ ldmib sp, {r7, fp} │ │ │ │ - b 1bf6344 <__cxa_atexit@plt+0x1be9524> │ │ │ │ + b 1ede118 <__cxa_atexit@plt+0x1ed12f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 741e0 <__cxa_atexit@plt+0x673c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #-16]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r9, #36, 10 @ 0x9000000 │ │ │ │ - tsteq sl, #204, 28 @ 0xcc0 │ │ │ │ + rscseq pc, r8, #36, 10 @ 0x9000000 │ │ │ │ + tsteq sl, #220, 28 @ 0xdc0 │ │ │ │ @ instruction: 0xffffe500 │ │ │ │ @ instruction: 0xffffe460 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 74210 <__cxa_atexit@plt+0x673f0> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ - rscseq r0, r9, #36, 10 @ 0x9000000 │ │ │ │ + rscseq pc, r8, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 742c0 <__cxa_atexit@plt+0x674a0> │ │ │ │ ldr r2, [r7, #4] │ │ │ │ @@ -105763,33 +105763,33 @@ │ │ │ │ str fp, [r6, #-12] │ │ │ │ mov r4, r7 │ │ │ │ str ip, [r6, #-8] │ │ │ │ str r0, [r6, #-4] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ ldmib sp, {r7, fp} │ │ │ │ - b 1bf62d4 <__cxa_atexit@plt+0x1be94b4> │ │ │ │ + b 1ede0a8 <__cxa_atexit@plt+0x1ed1288> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 742f4 <__cxa_atexit@plt+0x674d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #-16]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r9, #72, 8 @ 0x48000000 │ │ │ │ - tsteq sl, #184, 26 @ 0x2e00 │ │ │ │ + rscseq pc, r8, #72, 8 @ 0x48000000 │ │ │ │ + tsteq sl, #200, 26 @ 0x3200 │ │ │ │ @ instruction: 0xffffe884 │ │ │ │ @ instruction: 0xffffe7e4 │ │ │ │ - rscseq r0, r9, #52, 10 @ 0xd000000 │ │ │ │ + rscseq pc, r8, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 74350 <__cxa_atexit@plt+0x67530> │ │ │ │ ldr r2, [pc, #68] @ 7436c <__cxa_atexit@plt+0x6754c> │ │ │ │ @@ -105799,24 +105799,24 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7435c <__cxa_atexit@plt+0x6753c> │ │ │ │ ldr r5, [pc, #48] @ 74374 <__cxa_atexit@plt+0x67554> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1bf6254 <__cxa_atexit@plt+0x1be9434> │ │ │ │ + b 1ede028 <__cxa_atexit@plt+0x1ed1208> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 74370 <__cxa_atexit@plt+0x67550> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #240, 24 @ 0xf000 │ │ │ │ - rscseq r0, r9, #216, 8 @ 0xd8000000 │ │ │ │ + tsteq sl, #0, 26 │ │ │ │ + rscseq pc, r8, #216, 8 @ 0xd8000000 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ @@ -105855,33 +105855,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq sl, #40, 30 @ 0xa0 │ │ │ │ - rscseq r0, r9, #52, 8 @ 0x34000000 │ │ │ │ + tsteq sl, #56, 30 @ 0xe0 │ │ │ │ + rscseq pc, r8, #52, 8 @ 0x34000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 74460 <__cxa_atexit@plt+0x67640> │ │ │ │ ldr r5, [pc, #28] @ 74470 <__cxa_atexit@plt+0x67650> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbf20 <__cxa_atexit@plt+0x3ef100> │ │ │ │ + b 3dc178 <__cxa_atexit@plt+0x3cf358> │ │ │ │ ldr r7, [pc, #12] @ 74474 <__cxa_atexit@plt+0x67654> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r0, r9, #244, 6 @ 0xd0000003 │ │ │ │ + rscseq pc, r8, #244, 6 @ 0xd0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -105921,33 +105921,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffcfa4 │ │ │ │ @ instruction: 0xffffcf10 │ │ │ │ @ instruction: 0xffffce9c │ │ │ │ @ instruction: 0xffffd010 │ │ │ │ - tsteq sl, #60, 24 @ 0x3c00 │ │ │ │ - rscseq r0, r9, #164 @ 0xa4 │ │ │ │ + tsteq sl, #76, 24 @ 0x4c00 │ │ │ │ + rscseq pc, r8, #164 @ 0xa4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 74568 <__cxa_atexit@plt+0x67748> │ │ │ │ ldr r5, [pc, #28] @ 74578 <__cxa_atexit@plt+0x67758> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc120 <__cxa_atexit@plt+0x3ef300> │ │ │ │ + b 3dc378 <__cxa_atexit@plt+0x3cf558> │ │ │ │ ldr r7, [pc, #12] @ 7457c <__cxa_atexit@plt+0x6775c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r0, r9, #240, 4 │ │ │ │ + rscseq pc, r8, #240, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -105987,16 +105987,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffce9c │ │ │ │ @ instruction: 0xffffce08 │ │ │ │ @ instruction: 0xffffcd94 │ │ │ │ @ instruction: 0xffffcf08 │ │ │ │ - tsteq sl, #52, 22 @ 0xd000 │ │ │ │ - rscseq pc, r8, #156, 30 @ 0x270 │ │ │ │ + tsteq sl, #68, 22 @ 0x11000 │ │ │ │ + rscseq lr, r8, #156, 30 @ 0x270 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 74684 <__cxa_atexit@plt+0x67864> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -106004,25 +106004,25 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 74690 <__cxa_atexit@plt+0x67870> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc128 <__cxa_atexit@plt+0x3ef308> │ │ │ │ + b 3dc380 <__cxa_atexit@plt+0x3cf560> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #176, 18 @ 0x2c0000 │ │ │ │ - tsteq sl, #20, 20 @ 0x14000 │ │ │ │ + tsteq sl, #192, 18 @ 0x300000 │ │ │ │ + tsteq sl, #36, 20 @ 0x24000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -106042,15 +106042,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq r0, r9, #112, 2 │ │ │ │ + rscseq pc, r8, #112, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -106073,15 +106073,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - rscseq r0, r9, #244 @ 0xf4 │ │ │ │ + rscseq pc, r8, #244 @ 0xf4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 747e0 <__cxa_atexit@plt+0x679c0> │ │ │ │ ldr r2, [pc, #68] @ 747fc <__cxa_atexit@plt+0x679dc> │ │ │ │ @@ -106091,24 +106091,24 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 747ec <__cxa_atexit@plt+0x679cc> │ │ │ │ ldr r5, [pc, #48] @ 74804 <__cxa_atexit@plt+0x679e4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc120 <__cxa_atexit@plt+0x3ef300> │ │ │ │ + b 3dc378 <__cxa_atexit@plt+0x3cf558> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 74800 <__cxa_atexit@plt+0x679e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #96, 16 @ 0x600000 │ │ │ │ - rscseq r0, r9, #108 @ 0x6c │ │ │ │ + tsteq sl, #112, 16 @ 0x700000 │ │ │ │ + rscseq pc, r8, #108 @ 0x6c │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -106134,16 +106134,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - tsteq sl, #164, 20 @ 0xa4000 │ │ │ │ - rscseq r0, r9, #4 │ │ │ │ + tsteq sl, #180, 20 @ 0xb4000 │ │ │ │ + rscseq pc, r8, #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 748dc <__cxa_atexit@plt+0x67abc> │ │ │ │ ldr r3, [pc, #60] @ 748ec <__cxa_atexit@plt+0x67acc> │ │ │ │ @@ -106160,15 +106160,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 748f0 <__cxa_atexit@plt+0x67ad0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq pc, r8, #152, 30 @ 0x260 │ │ │ │ + rscseq lr, r8, #152, 30 @ 0x260 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -106192,15 +106192,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 74970 <__cxa_atexit@plt+0x67b50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq pc, r8, #28, 30 @ 0x70 │ │ │ │ + rscseq lr, r8, #28, 30 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -106212,30 +106212,30 @@ │ │ │ │ bhi 749d4 <__cxa_atexit@plt+0x67bb4> │ │ │ │ ldr r3, [pc, #52] @ 749e4 <__cxa_atexit@plt+0x67bc4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 749c4 <__cxa_atexit@plt+0x67ba4> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 749e8 <__cxa_atexit@plt+0x67bc8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq pc, r8, #168, 28 @ 0xa80 │ │ │ │ + rscseq lr, r8, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 74a4c <__cxa_atexit@plt+0x67c2c> │ │ │ │ ldr r3, [pc, #52] @ 74a54 <__cxa_atexit@plt+0x67c34> │ │ │ │ @@ -106288,26 +106288,26 @@ │ │ │ │ str lr, [r6, #16] │ │ │ │ str sl, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ str r1, [r5] │ │ │ │ sub r1, r3, #7 │ │ │ │ str r1, [r5, #4] │ │ │ │ stm r0, {r2, r9, lr} │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq sl, #232, 10 @ 0x3a000000 │ │ │ │ - tsteq sl, #196, 10 @ 0x31000000 │ │ │ │ + tsteq sl, #248, 10 @ 0x3e000000 │ │ │ │ + tsteq sl, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 74b98 <__cxa_atexit@plt+0x67d78> │ │ │ │ @@ -106329,20 +106329,20 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r2, [r5, #4] │ │ │ │ str sl, [r3, #32] │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq sl, #64, 10 @ 0x10000000 │ │ │ │ - tsteq sl, #32, 10 @ 0x8000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq sl, #80, 10 @ 0x14000000 │ │ │ │ + tsteq sl, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 74c5c <__cxa_atexit@plt+0x67e3c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -106374,30 +106374,30 @@ │ │ │ │ str r5, [r6, #16] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r2, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq sl, #112, 8 @ 0x70000000 │ │ │ │ - tsteq sl, #112, 8 @ 0x70000000 │ │ │ │ + tsteq sl, #128, 8 @ 0x80000000 │ │ │ │ + tsteq sl, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 74cf0 <__cxa_atexit@plt+0x67ed0> │ │ │ │ @@ -106415,20 +106415,20 @@ │ │ │ │ sub r0, r6, #7 │ │ │ │ str r0, [r5, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq sl, #224, 6 @ 0x80000003 │ │ │ │ - tsteq sl, #192, 6 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq sl, #240, 6 @ 0xc0000003 │ │ │ │ + tsteq sl, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 74d68 <__cxa_atexit@plt+0x67f48> │ │ │ │ @@ -106445,24 +106445,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #76, 6 @ 0x30000001 │ │ │ │ - tsteq sl, #56, 6 @ 0xe0000000 │ │ │ │ + tsteq sl, #92, 6 @ 0x70000001 │ │ │ │ + tsteq sl, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 74de4 <__cxa_atexit@plt+0x67fc4> │ │ │ │ ldr r1, [pc, #68] @ 74dec <__cxa_atexit@plt+0x67fcc> │ │ │ │ ldr r0, [pc, #68] @ 74df0 <__cxa_atexit@plt+0x67fd0> │ │ │ │ @@ -106472,29 +106472,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 74dd4 <__cxa_atexit@plt+0x67fb4> │ │ │ │ ldr r7, [r2, #3] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq sl, #104, 4 @ 0x80000006 │ │ │ │ + tsteq sl, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 74ea0 <__cxa_atexit@plt+0x68080> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -106523,24 +106523,24 @@ │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [r3, #12] │ │ │ │ str r0, [r3, #-12] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r9, [r3, #-4] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #212, 2 @ 0x35 │ │ │ │ - tsteq sl, #184, 2 @ 0x2e │ │ │ │ + tsteq sl, #228, 2 @ 0x39 │ │ │ │ + tsteq sl, #200, 2 @ 0x32 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, lr │ │ │ │ @@ -106574,24 +106574,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r9, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r1, [r3, #-12] │ │ │ │ stmdb r3, {r0, sl} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #24, 2 │ │ │ │ - tsteq sl, #244 @ 0xf4 │ │ │ │ + tsteq sl, #40, 2 │ │ │ │ + tsteq sl, #4, 2 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -106679,26 +106679,26 @@ │ │ │ │ str r2, [r6, #-12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ str sl, [r6, #8] │ │ │ │ str ip, [r6, #12] │ │ │ │ str r1, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ stm r0, {r8, r9, lr} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - tsteq sl, #100, 30 @ 0x190 │ │ │ │ + tsteq sl, #116, 30 @ 0x1d0 │ │ │ │ @ instruction: 0xfffff918 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -106725,20 +106725,20 @@ │ │ │ │ str r1, [r3, #-12] │ │ │ │ str ip, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - tsteq sl, #176, 28 @ 0xb00 │ │ │ │ + tsteq sl, #192, 28 @ 0xc00 │ │ │ │ @ instruction: 0xfffff860 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 75230 <__cxa_atexit@plt+0x68410> │ │ │ │ @@ -106792,26 +106792,26 @@ │ │ │ │ str r1, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r2, [r6, #28] │ │ │ │ sub r6, r3, #7 │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ str r0, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq sl, #244, 26 @ 0x3d00 │ │ │ │ - tsteq sl, #224, 26 @ 0x3800 │ │ │ │ + tsteq sl, #4, 28 @ 0x40 │ │ │ │ + tsteq sl, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 75378 <__cxa_atexit@plt+0x68558> │ │ │ │ @@ -106833,20 +106833,20 @@ │ │ │ │ sub r2, r6, #7 │ │ │ │ str lr, [r3, #4] │ │ │ │ str ip, [r3, #8] │ │ │ │ str lr, [r3, #16] │ │ │ │ str sl, [r3, #32] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq sl, #100, 26 @ 0x1900 │ │ │ │ - tsteq sl, #68, 26 @ 0x1100 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq sl, #116, 26 @ 0x1d00 │ │ │ │ + tsteq sl, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7543c <__cxa_atexit@plt+0x6861c> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -106878,30 +106878,30 @@ │ │ │ │ str r5, [r6, #16] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r2, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq sl, #144, 24 @ 0x9000 │ │ │ │ - tsteq sl, #144, 24 @ 0x9000 │ │ │ │ + tsteq sl, #160, 24 @ 0xa000 │ │ │ │ + tsteq sl, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 754cc <__cxa_atexit@plt+0x686ac> │ │ │ │ @@ -106918,20 +106918,20 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r3, r6, #7 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq sl, #244, 22 @ 0x3d000 │ │ │ │ - tsteq sl, #224, 22 @ 0x38000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq sl, #4, 24 @ 0x400 │ │ │ │ + tsteq sl, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 75544 <__cxa_atexit@plt+0x68724> │ │ │ │ @@ -106948,24 +106948,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #112, 22 @ 0x1c000 │ │ │ │ - tsteq sl, #92, 22 @ 0x17000 │ │ │ │ + tsteq sl, #128, 22 @ 0x20000 │ │ │ │ + tsteq sl, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 755a8 <__cxa_atexit@plt+0x68788> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -106973,19 +106973,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 755b4 <__cxa_atexit@plt+0x68794> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #140, 20 @ 0x8c000 │ │ │ │ - tsteq sl, #240, 20 @ 0xf0000 │ │ │ │ + tsteq sl, #156, 20 @ 0x9c000 │ │ │ │ + tsteq sl, #0, 22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7563c <__cxa_atexit@plt+0x6881c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -107010,24 +107010,24 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ ldr r0, [pc, #60] @ 75664 <__cxa_atexit@plt+0x68844> │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r3, #12] │ │ │ │ stmdb r3, {r0, r9, lr} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + tsteq sl, #52, 20 @ 0x34000 │ │ │ │ tsteq sl, #36, 20 @ 0x24000 │ │ │ │ - tsteq sl, #20, 20 @ 0x14000 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, lr │ │ │ │ @@ -107058,24 +107058,24 @@ │ │ │ │ mov r5, lr │ │ │ │ str r8, [r3, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ stmdb r3, {r0, r2, r9} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #120, 18 @ 0x1e0000 │ │ │ │ - tsteq sl, #92, 18 @ 0x170000 │ │ │ │ + tsteq sl, #136, 18 @ 0x220000 │ │ │ │ + tsteq sl, #108, 18 @ 0x1b0000 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, lr │ │ │ │ @@ -107107,51 +107107,51 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ stmdb r3, {r0, r2, sl} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #180, 16 @ 0xb40000 │ │ │ │ - tsteq sl, #156, 16 @ 0x9c0000 │ │ │ │ + tsteq sl, #196, 16 @ 0xc40000 │ │ │ │ + tsteq sl, #172, 16 @ 0xac0000 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 75818 <__cxa_atexit@plt+0x689f8> │ │ │ │ ldr r3, [pc, #28] @ 75828 <__cxa_atexit@plt+0x68a08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 7582c <__cxa_atexit@plt+0x68a0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq pc, r8, #104 @ 0x68 │ │ │ │ + rscseq lr, r8, #104 @ 0x68 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 75850 <__cxa_atexit@plt+0x68a30> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -107176,21 +107176,21 @@ │ │ │ │ str r1, [r3, #-12] │ │ │ │ str r8, [r3, #-8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ stm lr, {r0, r7, r9, sl} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffff718 │ │ │ │ - tsteq sl, #148, 14 @ 0x2500000 │ │ │ │ + tsteq sl, #164, 14 @ 0x2900000 │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r2, #8]! │ │ │ │ cmp fp, r2 │ │ │ │ bhi 75954 <__cxa_atexit@plt+0x68b34> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3], #12 │ │ │ │ ldr r0, [pc, #88] @ 75964 <__cxa_atexit@plt+0x68b44> │ │ │ │ @@ -107205,25 +107205,25 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #12] │ │ │ │ add lr, r5, #20 │ │ │ │ str r1, [r5, #16] │ │ │ │ stm lr, {r0, r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 7596c <__cxa_atexit@plt+0x68b4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - rscseq lr, r8, #48, 30 @ 0xc0 │ │ │ │ + rscseq sp, r8, #48, 30 @ 0xc0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -107241,28 +107241,28 @@ │ │ │ │ ldr r3, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r7, sl} │ │ │ │ mov r7, r8 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 75a08 <__cxa_atexit@plt+0x68be8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rscseq lr, r8, #152, 28 @ 0x980 │ │ │ │ + rscseq sp, r8, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r5 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ @@ -107273,22 +107273,22 @@ │ │ │ │ cmp fp, r5 │ │ │ │ bhi 75a58 <__cxa_atexit@plt+0x68c38> │ │ │ │ ldr r3, [pc, #36] @ 75a6c <__cxa_atexit@plt+0x68c4c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r5, {r3, r9, sl} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #16] @ 75a70 <__cxa_atexit@plt+0x68c50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - rscseq lr, r8, #36, 28 @ 0x240 │ │ │ │ + rscseq sp, r8, #36, 28 @ 0x240 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 75a94 <__cxa_atexit@plt+0x68c74> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -107316,15 +107316,15 @@ │ │ │ │ bhi 75b24 <__cxa_atexit@plt+0x68d04> │ │ │ │ ldr r7, [pc, #84] @ 75b44 <__cxa_atexit@plt+0x68d24> │ │ │ │ str r3, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r9, [r5, #-12]! │ │ │ │ stmib r5, {r3, sl} │ │ │ │ @@ -107332,15 +107332,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 75b40 <__cxa_atexit@plt+0x68d20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rscseq lr, r8, #88, 26 @ 0x1600 │ │ │ │ + rscseq sp, r8, #88, 26 @ 0x1600 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr sl, [r3, #12]! │ │ │ │ ldr r7, [r3, #-8] │ │ │ │ @@ -107351,23 +107351,23 @@ │ │ │ │ cmp fp, r7 │ │ │ │ str r2, [r3, #4] │ │ │ │ bhi 75b90 <__cxa_atexit@plt+0x68d70> │ │ │ │ ldr r7, [pc, #32] @ 75ba4 <__cxa_atexit@plt+0x68d84> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r7, r9, sl} │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #16] @ 75ba8 <__cxa_atexit@plt+0x68d88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ - rscseq lr, r8, #236, 24 @ 0xec00 │ │ │ │ - rscseq lr, r8, #48, 20 @ 0x30000 │ │ │ │ + rscseq sp, r8, #236, 24 @ 0xec00 │ │ │ │ + rscseq sp, r8, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 75c00 <__cxa_atexit@plt+0x68de0> │ │ │ │ @@ -107379,28 +107379,28 @@ │ │ │ │ add r6, r8, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 75c10 <__cxa_atexit@plt+0x68df0> │ │ │ │ ldr r3, [pc, #64] @ 75c34 <__cxa_atexit@plt+0x68e14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r9, [r8, #8] │ │ │ │ - b 1c13800 <__cxa_atexit@plt+0x1c069e0> │ │ │ │ + b 1efb5d4 <__cxa_atexit@plt+0x1eee7b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 75c30 <__cxa_atexit@plt+0x68e10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #68, 8 @ 0x44000000 │ │ │ │ - rscseq lr, r8, #192, 18 @ 0x300000 │ │ │ │ + tsteq sl, #84, 8 @ 0x54000000 │ │ │ │ + rscseq sp, r8, #192, 18 @ 0x300000 │ │ │ │ @ instruction: 0xffffbbac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -107414,28 +107414,28 @@ │ │ │ │ cmp r2, r6 │ │ │ │ bcc 75c9c <__cxa_atexit@plt+0x68e7c> │ │ │ │ ldr r2, [pc, #68] @ 75cc0 <__cxa_atexit@plt+0x68ea0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 1f8d9dc <__cxa_atexit@plt+0x1f80bbc> │ │ │ │ + b 1f8d8c4 <__cxa_atexit@plt+0x1f80aa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [pc, #20] @ 75cbc <__cxa_atexit@plt+0x68e9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #188, 6 @ 0xf0000002 │ │ │ │ - rscseq lr, r8, #60, 18 @ 0xf0000 │ │ │ │ + tsteq sl, #204, 6 @ 0x30000003 │ │ │ │ + rscseq sp, r8, #60, 18 @ 0xf0000 │ │ │ │ @ instruction: 0xffffbd3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -107460,16 +107460,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 75d44 <__cxa_atexit@plt+0x68f24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #48, 6 @ 0xc0000000 │ │ │ │ - rscseq lr, r8, #184, 16 @ 0xb80000 │ │ │ │ + tsteq sl, #64, 6 │ │ │ │ + rscseq sp, r8, #184, 16 @ 0xb80000 │ │ │ │ @ instruction: 0xffffbf38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 75d8c <__cxa_atexit@plt+0x68f6c> │ │ │ │ ldr r2, [pc, #64] @ 75da8 <__cxa_atexit@plt+0x68f88> │ │ │ │ @@ -107478,26 +107478,26 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r2, r5, #28 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 75d94 <__cxa_atexit@plt+0x68f74> │ │ │ │ ldr r3, [pc, #44] @ 75db0 <__cxa_atexit@plt+0x68f90> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 75dac <__cxa_atexit@plt+0x68f8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #176, 4 │ │ │ │ - rscseq lr, r8, #84, 16 @ 0x540000 │ │ │ │ + tsteq sl, #192, 4 │ │ │ │ + rscseq sp, r8, #84, 16 @ 0x540000 │ │ │ │ @ instruction: 0xffffc1c0 │ │ │ │ - rscseq lr, r8, #36, 16 @ 0x240000 │ │ │ │ + rscseq sp, r8, #36, 16 @ 0x240000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -107545,26 +107545,26 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq sl, #236, 8 @ 0xec000000 │ │ │ │ - rscseq lr, r8, #28, 20 @ 0x1c000 │ │ │ │ + tsteq sl, #252, 8 @ 0xfc000000 │ │ │ │ + rscseq sp, r8, #28, 20 @ 0x1c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 75f40 <__cxa_atexit@plt+0x69120> │ │ │ │ ldr r2, [r5] │ │ │ │ mov r9, fp │ │ │ │ @@ -107587,24 +107587,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, fp} │ │ │ │ mov fp, r9 │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ str sl, [r3, #28] │ │ │ │ - b 3fc130 <__cxa_atexit@plt+0x3ef310> │ │ │ │ + b 3dc388 <__cxa_atexit@plt+0x3cf568> │ │ │ │ ldr r7, [pc, #24] @ 75f60 <__cxa_atexit@plt+0x69140> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #132, 2 @ 0x21 │ │ │ │ + tsteq sl, #148, 2 @ 0x25 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq lr, r8, #84, 18 @ 0x150000 │ │ │ │ + rscseq sp, r8, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 75fa8 <__cxa_atexit@plt+0x69188> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ @@ -107613,15 +107613,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #23] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbff0 <__cxa_atexit@plt+0x3ef1d0> │ │ │ │ + b 3dc248 <__cxa_atexit@plt+0x3cf428> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -107646,26 +107646,26 @@ │ │ │ │ str ip, [r3, #24] │ │ │ │ add r5, pc, r5 │ │ │ │ stmib r3, {r5, sl} │ │ │ │ add r5, r3, #12 │ │ │ │ stm r5, {r0, r1, lr} │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #28] │ │ │ │ - b 3fc130 <__cxa_atexit@plt+0x3ef310> │ │ │ │ + b 3dc388 <__cxa_atexit@plt+0x3cf568> │ │ │ │ ldr r7, [pc, #32] @ 76054 <__cxa_atexit@plt+0x69234> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #132 @ 0x84 │ │ │ │ + tsteq sl, #148 @ 0x94 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - rscseq lr, r8, #104, 16 @ 0x680000 │ │ │ │ + rscseq sp, r8, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov lr, sl │ │ │ │ cmp fp, r3 │ │ │ │ bhi 760ec <__cxa_atexit@plt+0x692cc> │ │ │ │ @@ -107694,29 +107694,29 @@ │ │ │ │ stmib r6, {r5, r9, lr} │ │ │ │ add lr, r6, #20 │ │ │ │ stm lr, {r0, r4, ip} │ │ │ │ mov r4, r7 │ │ │ │ ldr r7, [sp] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fc130 <__cxa_atexit@plt+0x3ef310> │ │ │ │ + b 3dc388 <__cxa_atexit@plt+0x3cf568> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, lr │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 7611c <__cxa_atexit@plt+0x692fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str sl, [r5, #-16]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r8, #148, 14 @ 0x2500000 │ │ │ │ - tsteq sl, #200, 30 @ 0x320 │ │ │ │ + rscseq sp, r8, #148, 14 @ 0x2500000 │ │ │ │ + tstpeq r9, #216, 30 @ p-variant is OBSOLETE @ 0x360 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 76170 <__cxa_atexit@plt+0x69350> │ │ │ │ @@ -107727,24 +107727,24 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7617c <__cxa_atexit@plt+0x6935c> │ │ │ │ ldr r5, [pc, #48] @ 76194 <__cxa_atexit@plt+0x69374> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbf20 <__cxa_atexit@plt+0x3ef100> │ │ │ │ + b 3dc178 <__cxa_atexit@plt+0x3cf358> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 76190 <__cxa_atexit@plt+0x69370> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #208, 28 @ 0xd00 │ │ │ │ - rscseq lr, r8, #216, 12 @ 0xd800000 │ │ │ │ + tstpeq r9, #224, 28 @ p-variant is OBSOLETE @ 0xe00 │ │ │ │ + rscseq sp, r8, #216, 12 @ 0xd800000 │ │ │ │ @ instruction: 0xffffe318 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -107770,16 +107770,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - tsteq sl, #64, 30 @ 0x100 │ │ │ │ - rscseq lr, r8, #160, 12 @ 0xa000000 │ │ │ │ + tstpeq r9, #80, 30 @ p-variant is OBSOLETE @ 0x140 │ │ │ │ + rscseq sp, r8, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 76298 <__cxa_atexit@plt+0x69478> │ │ │ │ ldr r3, [pc, #128] @ 762c0 <__cxa_atexit@plt+0x694a0> │ │ │ │ @@ -107811,18 +107811,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq lr, r8, #8, 12 @ 0x800000 │ │ │ │ - tsteq sl, #72, 30 @ 0x120 │ │ │ │ + rscseq sp, r8, #8, 12 @ 0x800000 │ │ │ │ + tstpeq r9, #88, 30 @ p-variant is OBSOLETE @ 0x160 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 76318 <__cxa_atexit@plt+0x694f8> │ │ │ │ @@ -107836,16 +107836,16 @@ │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq sl, #200, 28 @ 0xc80 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq r9, #216, 28 @ p-variant is OBSOLETE @ 0xd80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 76368 <__cxa_atexit@plt+0x69548> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -107853,19 +107853,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 76374 <__cxa_atexit@plt+0x69554> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #204, 24 @ 0xcc00 │ │ │ │ - tsteq sl, #48, 26 @ 0xc00 │ │ │ │ + tstpeq r9, #220, 24 @ p-variant is OBSOLETE @ 0xdc00 │ │ │ │ + tstpeq r9, #64, 26 @ p-variant is OBSOLETE @ 0x1000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 763b8 <__cxa_atexit@plt+0x69598> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -107873,19 +107873,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 763c4 <__cxa_atexit@plt+0x695a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #124, 24 @ 0x7c00 │ │ │ │ - tsteq sl, #224, 24 @ 0xe000 │ │ │ │ + tstpeq r9, #140, 24 @ p-variant is OBSOLETE @ 0x8c00 │ │ │ │ + tstpeq r9, #240, 24 @ p-variant is OBSOLETE @ 0xf000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 76408 <__cxa_atexit@plt+0x695e8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -107893,19 +107893,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 76414 <__cxa_atexit@plt+0x695f4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #44, 24 @ 0x2c00 │ │ │ │ - tsteq sl, #144, 24 @ 0x9000 │ │ │ │ + tstpeq r9, #60, 24 @ p-variant is OBSOLETE @ 0x3c00 │ │ │ │ + tstpeq r9, #160, 24 @ p-variant is OBSOLETE @ 0xa000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 76458 <__cxa_atexit@plt+0x69638> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -107913,19 +107913,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 76464 <__cxa_atexit@plt+0x69644> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #220, 22 @ 0x37000 │ │ │ │ - tsteq sl, #64, 24 @ 0x4000 │ │ │ │ + tstpeq r9, #236, 22 @ p-variant is OBSOLETE @ 0x3b000 │ │ │ │ + tstpeq r9, #80, 24 @ p-variant is OBSOLETE @ 0x5000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 764a8 <__cxa_atexit@plt+0x69688> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -107933,34 +107933,34 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 764b4 <__cxa_atexit@plt+0x69694> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #140, 22 @ 0x23000 │ │ │ │ - tsteq sl, #240, 22 @ 0x3c000 │ │ │ │ + tstpeq r9, #156, 22 @ p-variant is OBSOLETE @ 0x27000 │ │ │ │ + tstpeq r9, #0, 24 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 764f4 <__cxa_atexit@plt+0x696d4> │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r1, [r7, #15] │ │ │ │ ldm sl, {r2, r9, sl} │ │ │ │ ldr r7, [r7, #19] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fc138 <__cxa_atexit@plt+0x3ef318> │ │ │ │ + b 3dc390 <__cxa_atexit@plt+0x3cf570> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -107974,15 +107974,15 @@ │ │ │ │ ldr r0, [pc, #40] @ 7655c <__cxa_atexit@plt+0x6973c> │ │ │ │ str r8, [r3, #24] │ │ │ │ sub r8, r6, #19 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r3, {r0, r2} │ │ │ │ add r0, r3, #12 │ │ │ │ stm r0, {r1, r9, lr} │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ @@ -108014,24 +108014,24 @@ │ │ │ │ ldr r0, [pc, #56] @ 7660c <__cxa_atexit@plt+0x697ec> │ │ │ │ sub lr, r6, #19 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r4, [sp] │ │ │ │ ldmib sp, {r8, fp} │ │ │ │ stmdb r5, {r0, ip, lr} │ │ │ │ mov r5, sl │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq sl, #72, 20 @ 0x48000 │ │ │ │ + tstpeq r9, #88, 20 @ p-variant is OBSOLETE @ 0x58000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub ip, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi 76694 <__cxa_atexit@plt+0x69874> │ │ │ │ @@ -108056,24 +108056,24 @@ │ │ │ │ sub lr, r6, #23 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ stmdb r5, {r0, r4, lr} │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, ip │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - tsteq sl, #160, 18 @ 0x280000 │ │ │ │ + tstpeq r9, #176, 18 @ p-variant is OBSOLETE @ 0x2c0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub ip, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi 76740 <__cxa_atexit@plt+0x69920> │ │ │ │ @@ -108099,24 +108099,24 @@ │ │ │ │ sub lr, r6, #23 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ stmdb r5, {r0, r4, lr} │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, ip │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - tsteq sl, #244, 16 @ 0xf40000 │ │ │ │ + tstpeq r9, #4, 18 @ p-variant is OBSOLETE @ 0x10000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub ip, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi 767dc <__cxa_atexit@plt+0x699bc> │ │ │ │ @@ -108138,24 +108138,24 @@ │ │ │ │ ldr r0, [pc, #56] @ 767fc <__cxa_atexit@plt+0x699dc> │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ stmdb r5, {r0, r4, lr} │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, ip │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - tsteq sl, #88, 16 @ 0x580000 │ │ │ │ + tstpeq r9, #104, 16 @ p-variant is OBSOLETE @ 0x680000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub ip, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi 76900 <__cxa_atexit@plt+0x69ae0> │ │ │ │ @@ -108211,45 +108211,45 @@ │ │ │ │ ldr r3, [pc, #72] @ 76930 <__cxa_atexit@plt+0x69b10> │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, ip │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xfffffb3c │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ - tsteq sl, #52, 14 @ 0xd00000 │ │ │ │ + tstpeq r9, #68, 14 @ p-variant is OBSOLETE @ 0x1100000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 76960 <__cxa_atexit@plt+0x69b40> │ │ │ │ ldr r2, [pc, #28] @ 76970 <__cxa_atexit@plt+0x69b50> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r7, [pc, #12] @ 76974 <__cxa_atexit@plt+0x69b54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq sp, r8, #68, 30 @ 0x110 │ │ │ │ + rscseq ip, r8, #68, 30 @ 0x110 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 769d4 <__cxa_atexit@plt+0x69bb4> │ │ │ │ @@ -108267,34 +108267,34 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ stm r0, {r1, r2, r3, r7} │ │ │ │ str lr, [r3, #16]! │ │ │ │ mov r7, r3 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff988 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 76a14 <__cxa_atexit@plt+0x69bf4> │ │ │ │ ldr r2, [pc, #28] @ 76a24 <__cxa_atexit@plt+0x69c04> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r7, [pc, #12] @ 76a28 <__cxa_atexit@plt+0x69c08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - rscseq sp, r8, #144, 28 @ 0x900 │ │ │ │ + rscseq ip, r8, #144, 28 @ 0x900 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 76a80 <__cxa_atexit@plt+0x69c60> │ │ │ │ ldr r2, [pc, #60] @ 76a88 <__cxa_atexit@plt+0x69c68> │ │ │ │ @@ -108340,24 +108340,24 @@ │ │ │ │ stmib r2, {r0, r8} │ │ │ │ ldr r0, [pc, #52] @ 76b24 <__cxa_atexit@plt+0x69d04> │ │ │ │ sub r2, r6, #3 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - tsteq sl, #140, 10 @ 0x23000000 │ │ │ │ + tstpeq r9, #156, 10 @ p-variant is OBSOLETE @ 0x27000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 76b68 <__cxa_atexit@plt+0x69d48> │ │ │ │ ldr r2, [pc, #44] @ 76b70 <__cxa_atexit@plt+0x69d50> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -108365,27 +108365,27 @@ │ │ │ │ ldr r0, [pc, #36] @ 76b74 <__cxa_atexit@plt+0x69d54> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq sl, #196, 8 @ 0xc4000000 │ │ │ │ + tstpeq r9, #212, 8 @ p-variant is OBSOLETE @ 0xd4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 76b94 <__cxa_atexit@plt+0x69d74> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ - tsteq sl, #248, 8 @ 0xf8000000 │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ + tstpeq r9, #8, 10 @ p-variant is OBSOLETE @ 0x2000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 76bdc <__cxa_atexit@plt+0x69dbc> │ │ │ │ ldr r2, [pc, #48] @ 76be4 <__cxa_atexit@plt+0x69dc4> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -108394,19 +108394,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq sl, #84, 8 @ 0x54000000 │ │ │ │ + tstpeq r9, #100, 8 @ p-variant is OBSOLETE @ 0x64000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 76c54 <__cxa_atexit@plt+0x69e34> │ │ │ │ @@ -108424,26 +108424,26 @@ │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - tsteq sl, #252, 6 @ 0xf0000003 │ │ │ │ + tstpeq r9, #12, 8 @ p-variant is OBSOLETE @ 0xc000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -108464,15 +108464,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rscseq sp, r8, #216, 22 @ 0x36000 │ │ │ │ + rscseq ip, r8, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -108494,15 +108494,15 @@ │ │ │ │ mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - rscseq sp, r8, #100, 22 @ 0x19000 │ │ │ │ + rscseq ip, r8, #100, 22 @ 0x19000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -108524,15 +108524,15 @@ │ │ │ │ mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - rscseq sp, r8, #236, 20 @ 0xec000 │ │ │ │ + rscseq ip, r8, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 76e7c <__cxa_atexit@plt+0x6a05c> │ │ │ │ ldr r2, [pc, #128] @ 76e84 <__cxa_atexit@plt+0x6a064> │ │ │ │ @@ -108554,28 +108554,28 @@ │ │ │ │ bne 76e30 <__cxa_atexit@plt+0x6a010> │ │ │ │ ldr r7, [r1] │ │ │ │ ldr r3, [pc, #60] @ 76e88 <__cxa_atexit@plt+0x6a068> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ bne 76e5c <__cxa_atexit@plt+0x6a03c> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fc140 <__cxa_atexit@plt+0x3ef320> │ │ │ │ + bl 3dc398 <__cxa_atexit@plt+0x3cf578> │ │ │ │ ldr r7, [pc, #40] @ 76e8c <__cxa_atexit@plt+0x6a06c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq sl, #172, 8 @ 0xac000000 │ │ │ │ - tsteq sl, #36, 4 @ 0x40000002 │ │ │ │ + tstpeq r9, #188, 8 @ p-variant is OBSOLETE @ 0xbc000000 │ │ │ │ + tstpeq r9, #52, 4 @ p-variant is OBSOLETE @ 0x40000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ @@ -108586,22 +108586,22 @@ │ │ │ │ bne 76eb0 <__cxa_atexit@plt+0x6a090> │ │ │ │ ldr r7, [r1] │ │ │ │ ldr r3, [pc, #36] @ 76ef0 <__cxa_atexit@plt+0x6a0d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ bne 76edc <__cxa_atexit@plt+0x6a0bc> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fc140 <__cxa_atexit@plt+0x3ef320> │ │ │ │ + bl 3dc398 <__cxa_atexit@plt+0x3cf578> │ │ │ │ ldr r7, [pc, #16] @ 76ef4 <__cxa_atexit@plt+0x6a0d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #44, 8 @ 0x2c000000 │ │ │ │ - tsteq sl, #164, 2 @ 0x29 │ │ │ │ + tstpeq r9, #60, 8 @ p-variant is OBSOLETE @ 0x3c000000 │ │ │ │ + tstpeq r9, #180, 2 @ p-variant is OBSOLETE @ 0x2d │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 76f5c <__cxa_atexit@plt+0x6a13c> │ │ │ │ @@ -108618,24 +108618,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - tsteq sl, #68, 2 │ │ │ │ + tstpeq r9, #84, 2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 76fc0 <__cxa_atexit@plt+0x6a1a0> │ │ │ │ ldr r2, [pc, #44] @ 76fc8 <__cxa_atexit@plt+0x6a1a8> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -108643,27 +108643,27 @@ │ │ │ │ ldr r0, [pc, #36] @ 76fcc <__cxa_atexit@plt+0x6a1ac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq sl, #108 @ 0x6c │ │ │ │ + tstpeq r9, #124 @ p-variant is OBSOLETE @ 0x7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 76fec <__cxa_atexit@plt+0x6a1cc> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ - tsteq sl, #160 @ 0xa0 │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ + tstpeq r9, #176 @ p-variant is OBSOLETE @ 0xb0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7703c <__cxa_atexit@plt+0x6a21c> │ │ │ │ ldr r2, [pc, #56] @ 77044 <__cxa_atexit@plt+0x6a224> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -108674,19 +108674,19 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ sub r2, r5, #16 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tstpeq r9, #248, 30 @ p-variant is OBSOLETE @ 0x3e0 │ │ │ │ + tstpeq r9, #8 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 770b8 <__cxa_atexit@plt+0x6a298> │ │ │ │ @@ -108705,26 +108705,26 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r2, sl} │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - tstpeq r9, #152, 30 @ p-variant is OBSOLETE @ 0x260 │ │ │ │ + tsteq r9, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -108746,15 +108746,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rscseq sp, r8, #124, 14 @ 0x1f00000 │ │ │ │ + rscseq ip, r8, #124, 14 @ 0x1f00000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr sl, [r5], #4 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -108777,15 +108777,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - rscseq sp, r8, #0, 14 │ │ │ │ + rscseq ip, r8, #0, 14 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr sl, [r5], #4 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -108808,15 +108808,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - rscseq sp, r8, #132, 12 @ 0x8400000 │ │ │ │ + rscseq ip, r8, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 77294 <__cxa_atexit@plt+0x6a474> │ │ │ │ ldr r2, [pc, #44] @ 7729c <__cxa_atexit@plt+0x6a47c> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -108824,43 +108824,43 @@ │ │ │ │ ldr r0, [pc, #36] @ 772a0 <__cxa_atexit@plt+0x6a480> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tstpeq r9, #152, 26 @ p-variant is OBSOLETE @ 0x2600 │ │ │ │ + tsteq r9, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 772c0 <__cxa_atexit@plt+0x6a4a0> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ - tstpeq r9, #204, 26 @ p-variant is OBSOLETE @ 0x3300 │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ + tsteq r9, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 772f8 <__cxa_atexit@plt+0x6a4d8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 77300 <__cxa_atexit@plt+0x6a4e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r9, #48, 26 @ p-variant is OBSOLETE @ 0xc00 │ │ │ │ + tsteq r9, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7739c <__cxa_atexit@plt+0x6a57c> │ │ │ │ ldr r2, [pc, #128] @ 773a4 <__cxa_atexit@plt+0x6a584> │ │ │ │ @@ -108882,28 +108882,28 @@ │ │ │ │ bne 77350 <__cxa_atexit@plt+0x6a530> │ │ │ │ ldr r7, [r1] │ │ │ │ ldr r3, [pc, #60] @ 773a8 <__cxa_atexit@plt+0x6a588> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ bne 7737c <__cxa_atexit@plt+0x6a55c> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fc140 <__cxa_atexit@plt+0x3ef320> │ │ │ │ + bl 3dc398 <__cxa_atexit@plt+0x3cf578> │ │ │ │ ldr r7, [pc, #40] @ 773ac <__cxa_atexit@plt+0x6a58c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tstpeq r9, #140, 30 @ p-variant is OBSOLETE @ 0x230 │ │ │ │ - tstpeq r9, #4, 26 @ p-variant is OBSOLETE @ 0x100 │ │ │ │ + tsteq r9, #156, 30 @ 0x270 │ │ │ │ + tsteq r9, #20, 26 @ 0x500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ @@ -108914,22 +108914,22 @@ │ │ │ │ bne 773d0 <__cxa_atexit@plt+0x6a5b0> │ │ │ │ ldr r7, [r1] │ │ │ │ ldr r3, [pc, #36] @ 77410 <__cxa_atexit@plt+0x6a5f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ bne 773fc <__cxa_atexit@plt+0x6a5dc> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fc140 <__cxa_atexit@plt+0x3ef320> │ │ │ │ + bl 3dc398 <__cxa_atexit@plt+0x3cf578> │ │ │ │ ldr r7, [pc, #16] @ 77414 <__cxa_atexit@plt+0x6a5f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tstpeq r9, #12, 30 @ p-variant is OBSOLETE @ 0x30 │ │ │ │ - tstpeq r9, #132, 24 @ p-variant is OBSOLETE @ 0x8400 │ │ │ │ + tsteq r9, #28, 30 @ 0x70 │ │ │ │ + tsteq r9, #148, 24 @ 0x9400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7747c <__cxa_atexit@plt+0x6a65c> │ │ │ │ @@ -108946,24 +108946,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - tstpeq r9, #36, 24 @ p-variant is OBSOLETE @ 0x2400 │ │ │ │ + tsteq r9, #52, 24 @ 0x3400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 77524 <__cxa_atexit@plt+0x6a704> │ │ │ │ @@ -108988,24 +108988,24 @@ │ │ │ │ str sl, [r3, #12] │ │ │ │ ldr r0, [pc, #56] @ 77548 <__cxa_atexit@plt+0x6a728> │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r0, r3, r9} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - tstpeq r9, #44, 22 @ p-variant is OBSOLETE @ 0xb000 │ │ │ │ + tsteq r9, #60, 22 @ 0xf000 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 775a0 <__cxa_atexit@plt+0x6a780> │ │ │ │ @@ -109052,24 +109052,24 @@ │ │ │ │ stmib r2, {r0, r8} │ │ │ │ ldr r0, [pc, #52] @ 77644 <__cxa_atexit@plt+0x6a824> │ │ │ │ sub r2, r6, #3 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - tstpeq r9, #108, 20 @ p-variant is OBSOLETE @ 0x6c000 │ │ │ │ + tsteq r9, #124, 20 @ 0x7c000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 776bc <__cxa_atexit@plt+0x6a89c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -109090,25 +109090,25 @@ │ │ │ │ ldr r0, [pc, #60] @ 776e0 <__cxa_atexit@plt+0x6a8c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tstpeq r9, #148, 18 @ p-variant is OBSOLETE @ 0x250000 │ │ │ │ - tstpeq r9, #124, 18 @ p-variant is OBSOLETE @ 0x1f0000 │ │ │ │ + tsteq r9, #164, 18 @ 0x290000 │ │ │ │ + tsteq r9, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 77734 <__cxa_atexit@plt+0x6a914> │ │ │ │ ldr r2, [pc, #60] @ 7773c <__cxa_atexit@plt+0x6a91c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -109120,19 +109120,19 @@ │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tstpeq r9, #4, 18 @ p-variant is OBSOLETE @ 0x10000 │ │ │ │ + tsteq r9, #20, 18 @ 0x50000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 777d4 <__cxa_atexit@plt+0x6a9b4> │ │ │ │ @@ -109160,27 +109160,27 @@ │ │ │ │ stm r0, {r2, r7, lr} │ │ │ │ str r7, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ str sl, [r3, #32] │ │ │ │ str r1, [r3, #44] @ 0x2c │ │ │ │ str r7, [r3, #48] @ 0x30 │ │ │ │ str r3, [r3, #52] @ 0x34 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tstpeq r9, #156, 16 @ p-variant is OBSOLETE @ 0x9c0000 │ │ │ │ + tsteq r9, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -109201,15 +109201,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rscseq sp, r8, #108 @ 0x6c │ │ │ │ + rscseq ip, r8, #108 @ 0x6c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr sl, [r5], #4 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -109231,15 +109231,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - rscseq ip, r8, #244, 30 @ 0x3d0 │ │ │ │ + rscseq fp, r8, #244, 30 @ 0x3d0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr sl, [r5], #4 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -109261,15 +109261,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - rscseq ip, r8, #124, 30 @ 0x1f0 │ │ │ │ + rscseq fp, r8, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 779bc <__cxa_atexit@plt+0x6ab9c> │ │ │ │ ldr r2, [pc, #60] @ 779c4 <__cxa_atexit@plt+0x6aba4> │ │ │ │ @@ -109315,24 +109315,24 @@ │ │ │ │ stmib r2, {r0, r8} │ │ │ │ ldr r0, [pc, #52] @ 77a60 <__cxa_atexit@plt+0x6ac40> │ │ │ │ sub r2, r6, #3 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - tstpeq r9, #80, 12 @ p-variant is OBSOLETE @ 0x5000000 │ │ │ │ + tsteq r9, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -109373,35 +109373,35 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str sl, [r6, #8] │ │ │ │ str r3, [r6, #28] │ │ │ │ str r2, [r6, #24] │ │ │ │ stm lr, {r2, r6, r9} │ │ │ │ str r0, [r6, #32] │ │ │ │ mov r6, r1 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - tstpeq r9, #164, 10 @ p-variant is OBSOLETE @ 0x29000000 │ │ │ │ - tstpeq r9, #88, 10 @ p-variant is OBSOLETE @ 0x16000000 │ │ │ │ - tstpeq r9, #132, 10 @ p-variant is OBSOLETE @ 0x21000000 │ │ │ │ + tsteq r9, #180, 10 @ 0x2d000000 │ │ │ │ + tsteq r9, #104, 10 @ 0x1a000000 │ │ │ │ + tsteq r9, #148, 10 @ 0x25000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [pc, #156] @ 77c30 <__cxa_atexit@plt+0x6ae10> │ │ │ │ mov r2, r5 │ │ │ │ @@ -109431,27 +109431,27 @@ │ │ │ │ str r0, [r6, #8] │ │ │ │ add r0, r6, #16 │ │ │ │ str lr, [r6, #12] │ │ │ │ stm r0, {r6, r9, lr} │ │ │ │ str r2, [r6, #28] │ │ │ │ str r1, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tstpeq r9, #192, 8 @ p-variant is OBSOLETE @ 0xc0000000 │ │ │ │ - tstpeq r9, #112, 8 @ p-variant is OBSOLETE @ 0x70000000 │ │ │ │ - tstpeq r9, #160, 8 @ p-variant is OBSOLETE @ 0xa0000000 │ │ │ │ + tsteq r9, #208, 8 @ 0xd0000000 │ │ │ │ + tsteq r9, #128, 8 @ 0x80000000 │ │ │ │ + tsteq r9, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 77cb4 <__cxa_atexit@plt+0x6ae94> │ │ │ │ @@ -109472,21 +109472,21 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ add r0, r3, #16 │ │ │ │ str r2, [r5, #4] │ │ │ │ str lr, [r3, #12] │ │ │ │ stm r0, {r3, sl, lr} │ │ │ │ str r1, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq r9, #28, 8 @ p-variant is OBSOLETE @ 0x1c000000 │ │ │ │ - tstpeq r9, #208, 6 @ p-variant is OBSOLETE @ 0x40000003 │ │ │ │ - tstpeq r9, #0, 8 @ p-variant is OBSOLETE │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r9, #44, 8 @ 0x2c000000 │ │ │ │ + tsteq r9, #224, 6 @ 0x80000003 │ │ │ │ + tsteq r9, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 77d6c <__cxa_atexit@plt+0x6af4c> │ │ │ │ @@ -109515,30 +109515,30 @@ │ │ │ │ str r0, [r6, #8] │ │ │ │ str r6, [r6, #16] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r9, [r6, #20] │ │ │ │ mov r7, r8 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tstpeq r9, #104, 6 @ p-variant is OBSOLETE @ 0xa0000001 │ │ │ │ - tstpeq r9, #28, 6 @ p-variant is OBSOLETE @ 0x70000000 │ │ │ │ - tstpeq r9, #80, 6 @ p-variant is OBSOLETE @ 0x40000001 │ │ │ │ + tsteq r9, #120, 6 @ 0xe0000001 │ │ │ │ + tsteq r9, #44, 6 @ 0xb0000000 │ │ │ │ + tsteq r9, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 77dfc <__cxa_atexit@plt+0x6afdc> │ │ │ │ @@ -109554,21 +109554,21 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [pc, #36] @ 77e10 <__cxa_atexit@plt+0x6aff0> │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq r9, #196, 4 @ p-variant is OBSOLETE @ 0x4000000c │ │ │ │ - tstpeq r9, #112, 4 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r9, #160, 4 @ p-variant is OBSOLETE │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r9, #212, 4 @ 0x4000000d │ │ │ │ + tsteq r9, #128, 4 │ │ │ │ + tsteq r9, #176, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 77e70 <__cxa_atexit@plt+0x6b050> │ │ │ │ @@ -109583,24 +109583,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r9, #60, 4 @ p-variant is OBSOLETE @ 0xc0000003 │ │ │ │ - tstpeq r9, #252, 2 @ p-variant is OBSOLETE @ 0x3f │ │ │ │ + tsteq r9, #76, 4 @ 0xc0000004 │ │ │ │ + tsteq r9, #12, 4 @ 0xc0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 77efc <__cxa_atexit@plt+0x6b0dc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -109618,25 +109618,25 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ ldr r0, [pc, #56] @ 77f20 <__cxa_atexit@plt+0x6b100> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r9, #80, 2 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r9, #168, 2 @ p-variant is OBSOLETE @ 0x2a │ │ │ │ - tstpeq r9, #104, 2 @ p-variant is OBSOLETE │ │ │ │ + tsteq r9, #96, 2 │ │ │ │ + tsteq r9, #184, 2 @ 0x2e │ │ │ │ + tsteq r9, #120, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 77f64 <__cxa_atexit@plt+0x6b144> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -109644,19 +109644,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 77f70 <__cxa_atexit@plt+0x6b150> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r9, #208 @ p-variant is OBSOLETE @ 0xd0 │ │ │ │ - tstpeq r9, #52, 2 @ p-variant is OBSOLETE │ │ │ │ + tsteq r9, #224 @ 0xe0 │ │ │ │ + tsteq r9, #68, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 77fec <__cxa_atexit@plt+0x6b1cc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -109678,26 +109678,26 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-12] │ │ │ │ mov r5, sl │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - tstpeq r9, #104 @ p-variant is OBSOLETE @ 0x68 │ │ │ │ - tstpeq r9, #84 @ p-variant is OBSOLETE @ 0x54 │ │ │ │ - rscseq ip, r8, #192, 16 @ 0xc00000 │ │ │ │ + tsteq r9, #120 @ 0x78 │ │ │ │ + tsteq r9, #100 @ 0x64 │ │ │ │ + rscseq fp, r8, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7808c <__cxa_atexit@plt+0x6b26c> │ │ │ │ ldr r2, [pc, #96] @ 78098 <__cxa_atexit@plt+0x6b278> │ │ │ │ @@ -109723,18 +109723,18 @@ │ │ │ │ b 5717c <__cxa_atexit@plt+0x4a35c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r9, #212, 30 @ 0x350 │ │ │ │ + tsteq r9, #228, 30 @ 0x390 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - rscseq ip, r8, #44, 16 @ 0x2c0000 │ │ │ │ + rscseq fp, r8, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 780e8 <__cxa_atexit@plt+0x6b2c8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -109744,34 +109744,34 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 5717c <__cxa_atexit@plt+0x4a35c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq ip, r8, #228, 14 @ 0x3900000 │ │ │ │ + rscseq fp, r8, #228, 14 @ 0x3900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 78110 <__cxa_atexit@plt+0x6b2f0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 5717c <__cxa_atexit@plt+0x4a35c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq ip, r8, #192, 14 @ 0x3000000 │ │ │ │ + rscseq fp, r8, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 78138 <__cxa_atexit@plt+0x6b318> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbf50 <__cxa_atexit@plt+0x3ef130> │ │ │ │ - tstpeq r9, #204, 2 @ p-variant is OBSOLETE @ 0x33 │ │ │ │ - rscseq ip, r8, #152, 14 @ 0x2600000 │ │ │ │ + b 3dc1a8 <__cxa_atexit@plt+0x3cf388> │ │ │ │ + tsteq r9, #220, 2 @ 0x37 │ │ │ │ + rscseq fp, r8, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub ip, r5, #20 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi 781e4 <__cxa_atexit@plt+0x6b3c4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -109804,28 +109804,28 @@ │ │ │ │ str r0, [r2, #20] │ │ │ │ ldr r0, [pc, #64] @ 78210 <__cxa_atexit@plt+0x6b3f0> │ │ │ │ sub sl, r6, #7 │ │ │ │ mov r5, ip │ │ │ │ mov r7, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ - b 3fbff0 <__cxa_atexit@plt+0x3ef1d0> │ │ │ │ + b 3dc248 <__cxa_atexit@plt+0x3cf428> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #160, 28 @ 0xa00 │ │ │ │ + tsteq r9, #176, 28 @ 0xb00 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - tsteq r9, #132, 28 @ 0x840 │ │ │ │ - tstpeq r9, #84, 2 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r9, #40, 2 @ p-variant is OBSOLETE │ │ │ │ - rscseq ip, r8, #192, 12 @ 0xc000000 │ │ │ │ + tsteq r9, #148, 28 @ 0x940 │ │ │ │ + tsteq r9, #100, 2 │ │ │ │ + tsteq r9, #56, 2 │ │ │ │ + rscseq fp, r8, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 782bc <__cxa_atexit@plt+0x6b49c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -109858,26 +109858,26 @@ │ │ │ │ add r1, r3, #16 │ │ │ │ str r8, [r3, #12] │ │ │ │ stm r1, {r4, r9, sl, ip} │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r8, [sp, #8] │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r0 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #200, 26 @ 0x3200 │ │ │ │ - tsteq r9, #160, 26 @ 0x2800 │ │ │ │ + tsteq r9, #216, 26 @ 0x3600 │ │ │ │ + tsteq r9, #176, 26 @ 0x2c00 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - rscseq ip, r8, #240, 10 @ 0x3c000000 │ │ │ │ + rscseq fp, r8, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r0, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r0 │ │ │ │ bhi 78388 <__cxa_atexit@plt+0x6b568> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -109909,26 +109909,26 @@ │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldm sp, {r5, r6} │ │ │ │ str r1, [r3, #8] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r2, r9, sl, ip} │ │ │ │ str r8, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #248, 24 @ 0xf800 │ │ │ │ - tsteq r9, #212, 24 @ 0xd400 │ │ │ │ + tsteq r9, #8, 26 @ 0x200 │ │ │ │ + tsteq r9, #228, 24 @ 0xe400 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - rscseq ip, r8, #32, 10 @ 0x8000000 │ │ │ │ + rscseq fp, r8, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 78478 <__cxa_atexit@plt+0x6b658> │ │ │ │ @@ -109969,25 +109969,25 @@ │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r3, #40] @ 0x28 │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r9, sl, ip} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #0, 24 │ │ │ │ + tsteq r9, #16, 24 @ 0x1000 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - rscseq ip, r8, #52, 8 @ 0x34000000 │ │ │ │ + rscseq fp, r8, #52, 8 @ 0x34000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub sl, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 7854c <__cxa_atexit@plt+0x6b72c> │ │ │ │ @@ -110022,25 +110022,25 @@ │ │ │ │ ldr r0, [sp] │ │ │ │ stm lr, {r0, r1, ip} │ │ │ │ ldr r2, [pc, #48] @ 7856c <__cxa_atexit@plt+0x6b74c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ stmdb r5, {r2, r3, r9} │ │ │ │ mov r5, sl │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - tsteq r9, #228, 20 @ 0xe4000 │ │ │ │ - rscseq ip, r8, #96, 6 @ 0x80000001 │ │ │ │ + tsteq r9, #244, 20 @ 0xf4000 │ │ │ │ + rscseq fp, r8, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -110091,27 +110091,27 @@ │ │ │ │ ldr r5, [sp, #16] │ │ │ │ str r5, [r3, #48] @ 0x30 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ str r5, [r3, #52] @ 0x34 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ str r5, [r3, #56] @ 0x38 │ │ │ │ ldr r5, [sp, #4] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ b 78670 <__cxa_atexit@plt+0x6b850> │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff984 │ │ │ │ - tsteq r9, #32, 20 @ 0x20000 │ │ │ │ + tsteq r9, #48, 20 @ 0x30000 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - rscseq ip, r8, #68, 4 @ 0x40000004 │ │ │ │ + rscseq fp, r8, #68, 4 @ 0x40000004 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #24 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 786e0 <__cxa_atexit@plt+0x6b8c0> │ │ │ │ @@ -110123,37 +110123,37 @@ │ │ │ │ ldr r1, [pc, #64] @ 78708 <__cxa_atexit@plt+0x6b8e8> │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r3, r6, #3 │ │ │ │ stmib r5, {r3, r8, r9, sl} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ mov r6, r3 │ │ │ │ b 786f0 <__cxa_atexit@plt+0x6b8d0> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 78700 <__cxa_atexit@plt+0x6b8e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r8, #236, 2 @ 0x3b │ │ │ │ + rscseq fp, r8, #236, 2 @ 0x3b │ │ │ │ @ instruction: 0xfffff328 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq ip, r8, #200, 2 @ 0x32 │ │ │ │ + rscseq fp, r8, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 78730 <__cxa_atexit@plt+0x6b910> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq ip, r8, #160, 2 @ 0x28 │ │ │ │ + rscseq fp, r8, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 787f4 <__cxa_atexit@plt+0x6b9d4> │ │ │ │ @@ -110195,15 +110195,15 @@ │ │ │ │ str r9, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ str r8, [r3, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff734 │ │ │ │ @ instruction: 0xfffff674 │ │ │ │ @ instruction: 0xfffff534 │ │ │ │ @ instruction: 0xfffff2c8 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -110227,40 +110227,40 @@ │ │ │ │ str r1, [r3] │ │ │ │ beq 788b8 <__cxa_atexit@plt+0x6ba98> │ │ │ │ cmp r2, #2 │ │ │ │ bne 78890 <__cxa_atexit@plt+0x6ba70> │ │ │ │ ldr r7, [pc, #104] @ 788e0 <__cxa_atexit@plt+0x6bac0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #64] @ 788d8 <__cxa_atexit@plt+0x6bab8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq 788b8 <__cxa_atexit@plt+0x6ba98> │ │ │ │ ldr r7, [pc, #44] @ 788dc <__cxa_atexit@plt+0x6babc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq r9, #224, 14 @ 0x3800000 │ │ │ │ + tsteq r9, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - tsteq r9, #200, 16 @ 0xc80000 │ │ │ │ - tsteq r9, #192, 16 @ 0xc00000 │ │ │ │ + tsteq r9, #216, 16 @ 0xd80000 │ │ │ │ + tsteq r9, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 78954 <__cxa_atexit@plt+0x6bb34> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -110283,16 +110283,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r9, #56, 16 @ 0x380000 │ │ │ │ - tsteq r9, #36, 16 @ 0x240000 │ │ │ │ + tsteq r9, #72, 16 @ 0x480000 │ │ │ │ + tsteq r9, #52, 16 @ 0x340000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7898c <__cxa_atexit@plt+0x6bb6c> │ │ │ │ ldr r7, [pc, #72] @ 789c8 <__cxa_atexit@plt+0x6bba8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -110309,24 +110309,24 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r9, #204, 14 @ 0x3300000 │ │ │ │ - tsteq r9, #184, 14 @ 0x2e00000 │ │ │ │ + tsteq r9, #220, 14 @ 0x3700000 │ │ │ │ + tsteq r9, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 789e8 <__cxa_atexit@plt+0x6bbc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #156, 14 @ 0x2700000 │ │ │ │ + tsteq r9, #172, 14 @ 0x2b00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 78a48 <__cxa_atexit@plt+0x6bc28> │ │ │ │ @@ -110341,24 +110341,24 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r0, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - tsteq r9, #92, 12 @ 0x5c00000 │ │ │ │ + tsteq r9, #108, 12 @ 0x6c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 78aac <__cxa_atexit@plt+0x6bc8c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -110366,19 +110366,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 78ab8 <__cxa_atexit@plt+0x6bc98> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #136, 10 @ 0x22000000 │ │ │ │ - tsteq r9, #236, 10 @ 0x3b000000 │ │ │ │ + tsteq r9, #152, 10 @ 0x26000000 │ │ │ │ + tsteq r9, #252, 10 @ 0x3f000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 78b00 <__cxa_atexit@plt+0x6bce0> │ │ │ │ ldr r2, [pc, #48] @ 78b08 <__cxa_atexit@plt+0x6bce8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -110387,19 +110387,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r9, #48, 10 @ 0xc000000 │ │ │ │ + tsteq r9, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 78b74 <__cxa_atexit@plt+0x6bd54> │ │ │ │ @@ -110416,27 +110416,27 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - tsteq r9, #216, 8 @ 0xd8000000 │ │ │ │ + tsteq r9, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -110456,15 +110456,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq fp, r8, #240, 24 @ 0xf000 │ │ │ │ + rscseq sl, r8, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -110484,50 +110484,50 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - rscseq fp, r8, #128, 24 @ 0x8000 │ │ │ │ + rscseq sl, r8, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 78cb4 <__cxa_atexit@plt+0x6be94> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 78cbc <__cxa_atexit@plt+0x6be9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #116, 6 @ 0xd0000001 │ │ │ │ + tsteq r9, #132, 6 @ 0x10000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 78cfc <__cxa_atexit@plt+0x6bedc> │ │ │ │ ldr r2, [pc, #36] @ 78d0c <__cxa_atexit@plt+0x6beec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #248, 6 @ 0xe0000003 │ │ │ │ + tsteq r9, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 78d50 <__cxa_atexit@plt+0x6bf30> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -110535,20 +110535,20 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 78d5c <__cxa_atexit@plt+0x6bf3c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #228, 4 @ 0x4000000e │ │ │ │ - tsteq r9, #72, 6 @ 0x20000001 │ │ │ │ - rscseq fp, r8, #220, 22 @ 0x37000 │ │ │ │ + tsteq r9, #244, 4 @ 0x4000000f │ │ │ │ + tsteq r9, #88, 6 @ 0x60000001 │ │ │ │ + rscseq sl, r8, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 78dec <__cxa_atexit@plt+0x6bfcc> │ │ │ │ @@ -110574,30 +110574,30 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #20]! │ │ │ │ ldr r5, [pc, #68] @ 78e20 <__cxa_atexit@plt+0x6c000> │ │ │ │ mov sl, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r2 │ │ │ │ - b 1c09984 <__cxa_atexit@plt+0x1bfcb64> │ │ │ │ + b 1ef1758 <__cxa_atexit@plt+0x1ee4938> │ │ │ │ mov r6, r3 │ │ │ │ b 78dfc <__cxa_atexit@plt+0x6bfdc> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 78e0c <__cxa_atexit@plt+0x6bfec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r8, #84, 22 @ 0x15000 │ │ │ │ + rscseq sl, r8, #84, 22 @ 0x15000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - tsteq r9, #216, 4 @ 0x8000000d │ │ │ │ + tsteq r9, #232, 4 @ 0x8000000e │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - rscseq fp, r8, #104, 22 @ 0x1a000 │ │ │ │ - rscseq fp, r8, #44, 22 @ 0xb000 │ │ │ │ + rscseq sl, r8, #104, 22 @ 0x1a000 │ │ │ │ + rscseq sl, r8, #44, 22 @ 0xb000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 78ef4 <__cxa_atexit@plt+0x6c0d4> │ │ │ │ ldr r2, [pc, #228] @ 78f2c <__cxa_atexit@plt+0x6c10c> │ │ │ │ @@ -110636,15 +110636,15 @@ │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ mov sl, r3 │ │ │ │ - b 1c09984 <__cxa_atexit@plt+0x1bfcb64> │ │ │ │ + b 1ef1758 <__cxa_atexit@plt+0x1ee4938> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 78f34 <__cxa_atexit@plt+0x6c114> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -110656,22 +110656,22 @@ │ │ │ │ ldr r7, [pc, #20] @ 78f30 <__cxa_atexit@plt+0x6c110> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - rscseq fp, r8, #56, 20 @ 0x38000 │ │ │ │ - rscseq fp, r8, #100, 20 @ 0x64000 │ │ │ │ + rscseq sl, r8, #56, 20 @ 0x38000 │ │ │ │ + rscseq sl, r8, #100, 20 @ 0x64000 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - tsteq r9, #236, 2 @ 0x3b │ │ │ │ + tsteq r9, #252, 2 @ 0x3f │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - rscseq fp, r8, #120, 20 @ 0x78000 │ │ │ │ - rscseq fp, r8, #8, 20 @ 0x8000 │ │ │ │ + rscseq sl, r8, #120, 20 @ 0x78000 │ │ │ │ + rscseq sl, r8, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ @@ -110698,30 +110698,30 @@ │ │ │ │ ldr r2, [pc, #76] @ 79010 <__cxa_atexit@plt+0x6c1f0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #20]! │ │ │ │ ldr r2, [pc, #68] @ 79014 <__cxa_atexit@plt+0x6c1f4> │ │ │ │ mov sl, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 1c09984 <__cxa_atexit@plt+0x1bfcb64> │ │ │ │ + b 1ef1758 <__cxa_atexit@plt+0x1ee4938> │ │ │ │ mov r6, r3 │ │ │ │ b 78fec <__cxa_atexit@plt+0x6c1cc> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 79000 <__cxa_atexit@plt+0x6c1e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r8, #96, 18 @ 0x180000 │ │ │ │ + rscseq sl, r8, #96, 18 @ 0x180000 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - tsteq r9, #228 @ 0xe4 │ │ │ │ + tsteq r9, #244 @ 0xf4 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - rscseq fp, r8, #116, 18 @ 0x1d0000 │ │ │ │ + rscseq sl, r8, #116, 18 @ 0x1d0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 79064 <__cxa_atexit@plt+0x6c244> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 7906c <__cxa_atexit@plt+0x6c24c> │ │ │ │ @@ -110732,52 +110732,52 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ 79074 <__cxa_atexit@plt+0x6c254> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #224, 30 @ 0x380 │ │ │ │ - tsteq r9, #196, 4 @ 0x4000000c │ │ │ │ - tsteq r9, #48 @ 0x30 │ │ │ │ - rscseq fp, r8, #236, 16 @ 0xec0000 │ │ │ │ + tsteq r9, #240, 30 @ 0x3c0 │ │ │ │ + tsteq r9, #212, 4 @ 0x4000000d │ │ │ │ + tsteq r9, #64 @ 0x40 │ │ │ │ + rscseq sl, r8, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 790ac <__cxa_atexit@plt+0x6c28c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 790b4 <__cxa_atexit@plt+0x6c294> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 13a688 <__cxa_atexit@plt+0x12d868> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #120, 30 @ 0x1e0 │ │ │ │ + tsteq r9, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 790ec <__cxa_atexit@plt+0x6c2cc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 790f4 <__cxa_atexit@plt+0x6c2d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #60, 30 @ 0xf0 │ │ │ │ + tsteq r9, #76, 30 @ 0x130 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov sl, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 79184 <__cxa_atexit@plt+0x6c364> │ │ │ │ @@ -110804,33 +110804,33 @@ │ │ │ │ mov r9, sl │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r8, #28]! │ │ │ │ ldr r7, [pc, #52] @ 791ac <__cxa_atexit@plt+0x6c38c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r9, #16]! │ │ │ │ mov r7, r3 │ │ │ │ - b 3fc008 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ + b 3dc260 <__cxa_atexit@plt+0x3cf440> │ │ │ │ mov r6, sl │ │ │ │ b 79194 <__cxa_atexit@plt+0x6c374> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - tsteq r9, #228, 28 @ 0xe40 │ │ │ │ - tsteq r9, #32, 30 @ 0x80 │ │ │ │ - tsteq r9, #148, 2 @ 0x25 │ │ │ │ + tsteq r9, #244, 28 @ 0xf40 │ │ │ │ + tsteq r9, #48, 30 @ 0xc0 │ │ │ │ + tsteq r9, #164, 2 @ 0x29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - b 3fc008 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ + b 3dc260 <__cxa_atexit@plt+0x3cf440> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub ip, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi 7926c <__cxa_atexit@plt+0x6c44c> │ │ │ │ @@ -110862,44 +110862,44 @@ │ │ │ │ mov r4, fp │ │ │ │ mov r5, ip │ │ │ │ ldm sp, {r8, fp} │ │ │ │ str r0, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str sl, [r3, #20] │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #252, 26 @ 0x3f00 │ │ │ │ + tsteq r9, #12, 28 @ 0xc0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - rscseq fp, r8, #216, 12 @ 0xd800000 │ │ │ │ + rscseq sl, r8, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 792c4 <__cxa_atexit@plt+0x6c4a4> │ │ │ │ ldr r3, [pc, #28] @ 792d4 <__cxa_atexit@plt+0x6c4b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 792d8 <__cxa_atexit@plt+0x6c4b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq fp, r8, #184, 12 @ 0xb800000 │ │ │ │ - rscseq fp, r8, #148, 12 @ 0x9400000 │ │ │ │ + rscseq sl, r8, #184, 12 @ 0xb800000 │ │ │ │ + rscseq sl, r8, #148, 12 @ 0x9400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 79328 <__cxa_atexit@plt+0x6c508> │ │ │ │ @@ -110909,67 +110909,67 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ - b 1f66da8 <__cxa_atexit@plt+0x1f59f88> │ │ │ │ + b 1f66c90 <__cxa_atexit@plt+0x1f59e70> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq fp, r8, #52, 12 @ 0x3400000 │ │ │ │ + rscseq sl, r8, #52, 12 @ 0x3400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7935c <__cxa_atexit@plt+0x6c53c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f66da8 <__cxa_atexit@plt+0x1f59f88> │ │ │ │ + b 1f66c90 <__cxa_atexit@plt+0x1f59e70> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq fp, r8, #16, 12 @ 0x1000000 │ │ │ │ + rscseq sl, r8, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 79380 <__cxa_atexit@plt+0x6c560> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f66da8 <__cxa_atexit@plt+0x1f59f88> │ │ │ │ + b 1f66c90 <__cxa_atexit@plt+0x1f59e70> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq fp, r8, #236, 10 @ 0x3b000000 │ │ │ │ + rscseq sl, r8, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 793a8 <__cxa_atexit@plt+0x6c588> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c02f28 <__cxa_atexit@plt+0x1bf6108> │ │ │ │ + b 1eeacfc <__cxa_atexit@plt+0x1eddedc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq fp, r8, #196, 10 @ 0x31000000 │ │ │ │ + rscseq sl, r8, #196, 10 @ 0x31000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 793cc <__cxa_atexit@plt+0x6c5ac> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c02f28 <__cxa_atexit@plt+0x1bf6108> │ │ │ │ + b 1eeacfc <__cxa_atexit@plt+0x1eddedc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq fp, r8, #160, 10 @ 0x28000000 │ │ │ │ + rscseq sl, r8, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 793f0 <__cxa_atexit@plt+0x6c5d0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c02f28 <__cxa_atexit@plt+0x1bf6108> │ │ │ │ + b 1eeacfc <__cxa_atexit@plt+0x1eddedc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq fp, r8, #112, 10 @ 0x1c000000 │ │ │ │ + rscseq sl, r8, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 79458 <__cxa_atexit@plt+0x6c638> │ │ │ │ @@ -110988,18 +110988,18 @@ │ │ │ │ str r1, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ str lr, [r3, #16]! │ │ │ │ mov r7, r3 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - rscseq fp, r8, #20, 10 @ 0x5000000 │ │ │ │ + rscseq sl, r8, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 794d8 <__cxa_atexit@plt+0x6c6b8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -111017,33 +111017,33 @@ │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ bhi 794e0 <__cxa_atexit@plt+0x6c6c0> │ │ │ │ ldr r3, [pc, #52] @ 79500 <__cxa_atexit@plt+0x6c6e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 794fc <__cxa_atexit@plt+0x6c6dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #124, 22 @ 0x1f000 │ │ │ │ - tsteq r9, #124, 22 @ 0x1f000 │ │ │ │ - rscseq fp, r8, #152, 8 @ 0x98000000 │ │ │ │ + tsteq r9, #140, 22 @ 0x23000 │ │ │ │ + tsteq r9, #140, 22 @ 0x23000 │ │ │ │ + rscseq sl, r8, #152, 8 @ 0x98000000 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ - rscseq fp, r8, #104, 8 @ 0x68000000 │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ + rscseq sl, r8, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 79564 <__cxa_atexit@plt+0x6c744> │ │ │ │ @@ -111059,16 +111059,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 7957c <__cxa_atexit@plt+0x6c75c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq fp, r8, #44, 8 @ 0x2c000000 │ │ │ │ - rscseq fp, r8, #8, 8 @ 0x8000000 │ │ │ │ + rscseq sl, r8, #44, 8 @ 0x2c000000 │ │ │ │ + rscseq sl, r8, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r9, r6 │ │ │ │ bcc 79688 <__cxa_atexit@plt+0x6c868> │ │ │ │ @@ -111125,117 +111125,117 @@ │ │ │ │ ldr r7, [sp] │ │ │ │ add lr, pc, lr │ │ │ │ sub r3, r6, #19 │ │ │ │ str r3, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r8, lr, #2 │ │ │ │ mov r5, r2 │ │ │ │ - b 1c09984 <__cxa_atexit@plt+0x1bfcb64> │ │ │ │ + b 1ef1758 <__cxa_atexit@plt+0x1ee4938> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r5, [sp, #8] │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r5, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #32] @ 796c8 <__cxa_atexit@plt+0x6c8a8> │ │ │ │ mov r9, r4 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr sl, [sp, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - rscseq fp, r8, #168, 4 @ 0x8000000a │ │ │ │ + rscseq sl, r8, #168, 4 @ 0x8000000a │ │ │ │ @ instruction: 0xfffff694 │ │ │ │ @ instruction: 0xfffff6d8 │ │ │ │ - rscseq fp, r8, #216, 4 @ 0x8000000d │ │ │ │ + rscseq sl, r8, #216, 4 @ 0x8000000d │ │ │ │ @ instruction: 0xfffff650 │ │ │ │ - tsteq r9, #68, 20 @ 0x44000 │ │ │ │ + tsteq r9, #84, 20 @ 0x54000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 79714 <__cxa_atexit@plt+0x6c8f4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 7971c <__cxa_atexit@plt+0x6c8fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #20, 18 @ 0x50000 │ │ │ │ + tsteq r9, #36, 18 @ 0x90000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 79754 <__cxa_atexit@plt+0x6c934> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 7975c <__cxa_atexit@plt+0x6c93c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #212, 16 @ 0xd40000 │ │ │ │ + tsteq r9, #228, 16 @ 0xe40000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 79794 <__cxa_atexit@plt+0x6c974> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 7979c <__cxa_atexit@plt+0x6c97c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #148, 16 @ 0x940000 │ │ │ │ + tsteq r9, #164, 16 @ 0xa40000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 797d4 <__cxa_atexit@plt+0x6c9b4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 797dc <__cxa_atexit@plt+0x6c9bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #84, 16 @ 0x540000 │ │ │ │ + tsteq r9, #100, 16 @ 0x640000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 79814 <__cxa_atexit@plt+0x6c9f4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 7981c <__cxa_atexit@plt+0x6c9fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #20, 16 @ 0x140000 │ │ │ │ + tsteq r9, #36, 16 @ 0x240000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -111244,15 +111244,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -111366,15 +111366,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - rscseq sl, r8, #112, 30 @ 0x1c0 │ │ │ │ + rscseq r9, r8, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -111396,16 +111396,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - rscseq sl, r8, #248, 28 @ 0xf80 │ │ │ │ - rscseq sl, r8, #188, 28 @ 0xbc0 │ │ │ │ + rscseq r9, r8, #248, 28 @ 0xf80 │ │ │ │ + rscseq r9, r8, #188, 28 @ 0xbc0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 79b30 <__cxa_atexit@plt+0x6cd10> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -111423,32 +111423,32 @@ │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ bhi 79b38 <__cxa_atexit@plt+0x6cd18> │ │ │ │ ldr r3, [pc, #52] @ 79b58 <__cxa_atexit@plt+0x6cd38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 79b54 <__cxa_atexit@plt+0x6cd34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #36, 10 @ 0x9000000 │ │ │ │ - tsteq r9, #36, 10 @ 0x9000000 │ │ │ │ - rscseq sl, r8, #64, 28 @ 0x400 │ │ │ │ + tsteq r9, #52, 10 @ 0xd000000 │ │ │ │ + tsteq r9, #52, 10 @ 0xd000000 │ │ │ │ + rscseq r9, r8, #64, 28 @ 0x400 │ │ │ │ @ instruction: 0xfffff7c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov ip, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -111509,15 +111509,15 @@ │ │ │ │ stm r0, {r1, r7, ip} │ │ │ │ str r1, [ip, #28] │ │ │ │ str r4, [ip, #20]! │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r7, [sp] │ │ │ │ mov r5, r3 │ │ │ │ mov sl, ip │ │ │ │ - b 1c09984 <__cxa_atexit@plt+0x1bfcb64> │ │ │ │ + b 1ef1758 <__cxa_atexit@plt+0x1ee4938> │ │ │ │ ldr r7, [pc, #88] @ 79ce8 <__cxa_atexit@plt+0x6cec8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ @@ -111532,30 +111532,30 @@ │ │ │ │ ldr r9, [sp, #12] │ │ │ │ add sl, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - rscseq sl, r8, #164, 24 @ 0xa400 │ │ │ │ - tsteq r9, #180, 8 @ 0xb4000000 │ │ │ │ - rscseq sl, r8, #36, 26 @ 0x900 │ │ │ │ + rscseq r9, r8, #164, 24 @ 0xa400 │ │ │ │ + tsteq r9, #196, 8 @ 0xc4000000 │ │ │ │ + rscseq r9, r8, #36, 26 @ 0x900 │ │ │ │ @ instruction: 0xfffff098 │ │ │ │ @ instruction: 0xfffff0cc │ │ │ │ - rscseq sl, r8, #252, 24 @ 0xfc00 │ │ │ │ + rscseq r9, r8, #252, 24 @ 0xfc00 │ │ │ │ @ instruction: 0xfffff05c │ │ │ │ - tsteq r9, #80, 8 @ 0x50000000 │ │ │ │ - tsteq r9, #28, 10 @ 0x7000000 │ │ │ │ - rscseq sl, r8, #192, 24 @ 0xc000 │ │ │ │ + tsteq r9, #96, 8 @ 0x60000000 │ │ │ │ + tsteq r9, #44, 10 @ 0xb000000 │ │ │ │ + rscseq r9, r8, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b ee264 <__cxa_atexit@plt+0xe1444> │ │ │ │ - rscseq sl, r8, #168, 24 @ 0xa800 │ │ │ │ + rscseq r9, r8, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -111574,60 +111574,60 @@ │ │ │ │ ldr r7, [pc, #24] @ 79d8c <__cxa_atexit@plt+0x6cf6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - tsteq r9, #188, 10 @ 0x2f000000 │ │ │ │ - rscseq sl, r8, #96, 24 @ 0x6000 │ │ │ │ - rscseq fp, r8, #52, 2 │ │ │ │ + tsteq r9, #204, 10 @ 0x33000000 │ │ │ │ + rscseq r9, r8, #96, 24 @ 0x6000 │ │ │ │ + rscseq sl, r8, #52, 2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 79dcc <__cxa_atexit@plt+0x6cfac> │ │ │ │ ldr r2, [pc, #32] @ 79dd4 <__cxa_atexit@plt+0x6cfb4> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq fp, r8, #240 @ 0xf0 │ │ │ │ + rscseq sl, r8, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fc0b0 <__cxa_atexit@plt+0x3ef290> │ │ │ │ - rscseq fp, r8, #244 @ 0xf4 │ │ │ │ + b 3dc308 <__cxa_atexit@plt+0x3cf4e8> │ │ │ │ + rscseq sl, r8, #244 @ 0xf4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 79e2c <__cxa_atexit@plt+0x6d00c> │ │ │ │ ldr r3, [pc, #32] @ 79e34 <__cxa_atexit@plt+0x6d014> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ 79e38 <__cxa_atexit@plt+0x6d018> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfc8 <__cxa_atexit@plt+0x3ef1a8> │ │ │ │ + b 3dc220 <__cxa_atexit@plt+0x3cf400> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r9, #136, 6 @ 0x20000002 │ │ │ │ - rscseq fp, r8, #152 @ 0x98 │ │ │ │ + tsteq r9, #152, 6 @ 0x60000002 │ │ │ │ + rscseq sl, r8, #152 @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 79ec4 <__cxa_atexit@plt+0x6d0a4> │ │ │ │ @@ -111655,22 +111655,22 @@ │ │ │ │ sub r8, r6, #11 │ │ │ │ str r1, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str sl, [r3, #28] │ │ │ │ b ee0c0 <__cxa_atexit@plt+0xe12a0> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r9, #168, 8 @ 0xa8000000 │ │ │ │ - tsteq r9, #156, 8 @ 0x9c000000 │ │ │ │ - tsteq r9, #148, 8 @ 0x94000000 │ │ │ │ - tsteq r9, #144, 8 @ 0x90000000 │ │ │ │ - tsteq r9, #136, 8 @ 0x88000000 │ │ │ │ - rscseq sl, r8, #224, 30 @ 0x380 │ │ │ │ + tsteq r9, #184, 8 @ 0xb8000000 │ │ │ │ + tsteq r9, #172, 8 @ 0xac000000 │ │ │ │ + tsteq r9, #164, 8 @ 0xa4000000 │ │ │ │ + tsteq r9, #160, 8 @ 0xa0000000 │ │ │ │ + tsteq r9, #152, 8 @ 0x98000000 │ │ │ │ + rscseq r9, r8, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -111718,21 +111718,21 @@ │ │ │ │ str r2, [r3, #64] @ 0x40 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #32] @ 79fdc <__cxa_atexit@plt+0x6d1bc> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16]! │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - tsteq r9, #200, 6 @ 0x20000003 │ │ │ │ - tsteq r9, #24, 2 │ │ │ │ - tsteq r9, #160, 6 @ 0x80000002 │ │ │ │ + tsteq r9, #216, 6 @ 0x60000003 │ │ │ │ + tsteq r9, #40, 2 │ │ │ │ + tsteq r9, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq sl, r8, #232, 28 @ 0xe80 │ │ │ │ + rscseq r9, r8, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7a094 <__cxa_atexit@plt+0x6d274> │ │ │ │ @@ -111774,21 +111774,21 @@ │ │ │ │ str r0, [r3, #64] @ 0x40 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 7a0bc <__cxa_atexit@plt+0x6d29c> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - tsteq r9, #240, 4 │ │ │ │ - tsteq r9, #48 @ 0x30 │ │ │ │ - tsteq r9, #180, 4 @ 0x4000000b │ │ │ │ + tsteq r9, #0, 6 │ │ │ │ + tsteq r9, #64 @ 0x40 │ │ │ │ + tsteq r9, #196, 4 @ 0x4000000c │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - rscseq sl, r8, #36, 28 @ 0x240 │ │ │ │ + rscseq r9, r8, #36, 28 @ 0x240 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -111802,16 +111802,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 7a118 <__cxa_atexit@plt+0x6d2f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ - rscseq sl, r8, #244, 26 @ 0x3d00 │ │ │ │ - rscseq sl, r8, #216, 26 @ 0x3600 │ │ │ │ + rscseq r9, r8, #244, 26 @ 0x3d00 │ │ │ │ + rscseq r9, r8, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7a190 <__cxa_atexit@plt+0x6d370> │ │ │ │ ldr r7, [pc, #148] @ 7a1d4 <__cxa_atexit@plt+0x6d3b4> │ │ │ │ @@ -111848,20 +111848,20 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - rscseq sl, r8, #76, 26 @ 0x1300 │ │ │ │ - rscseq sl, r8, #108, 26 @ 0x1b00 │ │ │ │ - tsteq r9, #152, 2 @ 0x26 │ │ │ │ + rscseq r9, r8, #76, 26 @ 0x1300 │ │ │ │ + rscseq r9, r8, #108, 26 @ 0x1b00 │ │ │ │ + tsteq r9, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7a21c <__cxa_atexit@plt+0x6d3fc> │ │ │ │ @@ -111869,17 +111869,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r9, #4, 2 │ │ │ │ - rscseq sl, r8, #20, 26 @ 0x500 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r9, #20, 2 │ │ │ │ + rscseq r9, r8, #20, 26 @ 0x500 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -111902,23 +111902,23 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r8, #24] │ │ │ │ str r3, [r8, #28] │ │ │ │ stmib r8, {r1, r9} │ │ │ │ add r1, r8, #12 │ │ │ │ sub r8, r6, #7 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ - b 1be141c <__cxa_atexit@plt+0x1bd45fc> │ │ │ │ + b 1ec91f0 <__cxa_atexit@plt+0x1ebc3d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #16, 28 @ 0x100 │ │ │ │ - tsteq r9, #244, 28 @ 0xf40 │ │ │ │ - tsteq r9, #240, 28 @ 0xf00 │ │ │ │ - rscseq sl, r8, #92, 24 @ 0x5c00 │ │ │ │ + tsteq r9, #32, 28 @ 0x200 │ │ │ │ + tsteq r9, #4, 30 │ │ │ │ + tsteq r9, #0, 30 │ │ │ │ + rscseq r9, r8, #92, 24 @ 0x5c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7a324 <__cxa_atexit@plt+0x6d504> │ │ │ │ ldr r2, [pc, #68] @ 7a32c <__cxa_atexit@plt+0x6d50c> │ │ │ │ ldr lr, [pc, #68] @ 7a330 <__cxa_atexit@plt+0x6d510> │ │ │ │ @@ -111932,22 +111932,22 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r5, #-8] │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r0, [pc, #32] @ 7a338 <__cxa_atexit@plt+0x6d518> │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ - b 3fc0f0 <__cxa_atexit@plt+0x3ef2d0> │ │ │ │ + b 3dc348 <__cxa_atexit@plt+0x3cf528> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq sl, r8, #52, 24 @ 0x3400 │ │ │ │ - tsteq r9, #24, 26 @ 0x600 │ │ │ │ - tsteq r9, #20 │ │ │ │ - rscseq sl, r8, #232, 22 @ 0x3a000 │ │ │ │ + rscseq r9, r8, #52, 24 @ 0x3400 │ │ │ │ + tsteq r9, #40, 26 @ 0xa00 │ │ │ │ + tsteq r9, #36 @ 0x24 │ │ │ │ + rscseq r9, r8, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 7a39c <__cxa_atexit@plt+0x6d57c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -111962,19 +111962,19 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7a3a0 <__cxa_atexit@plt+0x6d580> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 1bb80d8 <__cxa_atexit@plt+0x1bab2b8> │ │ │ │ + b 1e9feac <__cxa_atexit@plt+0x1e9308c> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq sl, r8, #152, 22 @ 0x26000 │ │ │ │ - rscseq sl, r8, #176, 22 @ 0x2c000 │ │ │ │ - rscseq sl, r8, #124, 22 @ 0x1f000 │ │ │ │ + rscseq r9, r8, #152, 22 @ 0x26000 │ │ │ │ + rscseq r9, r8, #176, 22 @ 0x2c000 │ │ │ │ + rscseq r9, r8, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7a3d4 <__cxa_atexit@plt+0x6d5b4> │ │ │ │ ldr r7, [pc, #40] @ 7a3f0 <__cxa_atexit@plt+0x6d5d0> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -111982,17 +111982,17 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 7a3ec <__cxa_atexit@plt+0x6d5cc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 1bb80d8 <__cxa_atexit@plt+0x1bab2b8> │ │ │ │ - rscseq sl, r8, #72, 22 @ 0x12000 │ │ │ │ - rscseq sl, r8, #96, 22 @ 0x18000 │ │ │ │ + b 1e9feac <__cxa_atexit@plt+0x1e9308c> │ │ │ │ + rscseq r9, r8, #72, 22 @ 0x12000 │ │ │ │ + rscseq r9, r8, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7a434 <__cxa_atexit@plt+0x6d614> │ │ │ │ ldr r7, [pc, #48] @ 7a444 <__cxa_atexit@plt+0x6d624> │ │ │ │ @@ -112000,56 +112000,56 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #40] @ 7a448 <__cxa_atexit@plt+0x6d628> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r3, [pc, #36] @ 7a44c <__cxa_atexit@plt+0x6d62c> │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ ldr r7, [pc, #20] @ 7a450 <__cxa_atexit@plt+0x6d630> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r9, #24, 28 @ 0x180 │ │ │ │ - tsteq r9, #16, 28 @ 0x100 │ │ │ │ - rscseq sl, r8, #40, 22 @ 0xa000 │ │ │ │ - rscseq sl, r8, #252, 20 @ 0xfc000 │ │ │ │ + tsteq r9, #40, 28 @ 0x280 │ │ │ │ + tsteq r9, #32, 28 @ 0x200 │ │ │ │ + rscseq r9, r8, #40, 22 @ 0xa000 │ │ │ │ + rscseq r9, r8, #252, 20 @ 0xfc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 7a49c <__cxa_atexit@plt+0x6d67c> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 7a494 <__cxa_atexit@plt+0x6d674> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #28] @ 7a4a0 <__cxa_atexit@plt+0x6d680> │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3fc040 <__cxa_atexit@plt+0x3ef220> │ │ │ │ + b 3dc298 <__cxa_atexit@plt+0x3cf478> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq sl, r8, #172, 20 @ 0xac000 │ │ │ │ + rscseq r9, r8, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 7a4d0 <__cxa_atexit@plt+0x6d6b0> │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3fc040 <__cxa_atexit@plt+0x3ef220> │ │ │ │ + b 3dc298 <__cxa_atexit@plt+0x3cf478> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq sl, r8, #124, 20 @ 0x7c000 │ │ │ │ + rscseq r9, r8, #124, 20 @ 0x7c000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7a528 <__cxa_atexit@plt+0x6d708> │ │ │ │ @@ -112061,21 +112061,21 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 3fc048 <__cxa_atexit@plt+0x3ef228> │ │ │ │ + b 3dc2a0 <__cxa_atexit@plt+0x3cf480> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq sl, r8, #248, 18 @ 0x3e0000 │ │ │ │ + rscseq r9, r8, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 7a574 <__cxa_atexit@plt+0x6d754> │ │ │ │ @@ -112083,17 +112083,17 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ b 9efe8 <__cxa_atexit@plt+0x921c8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ - rscseq sl, r8, #236, 18 @ 0x3b0000 │ │ │ │ + rscseq r9, r8, #236, 18 @ 0x3b0000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7a5e4 <__cxa_atexit@plt+0x6d7c4> │ │ │ │ ldr r3, [pc, #76] @ 7a5f4 <__cxa_atexit@plt+0x6d7d4> │ │ │ │ @@ -112105,87 +112105,87 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r8, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 7a5fc <__cxa_atexit@plt+0x6d7dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq sl, r8, #156, 18 @ 0x270000 │ │ │ │ - rscseq sl, r8, #116, 18 @ 0x1d0000 │ │ │ │ + rscseq r9, r8, #156, 18 @ 0x270000 │ │ │ │ + rscseq r9, r8, #116, 18 @ 0x1d0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7a624 <__cxa_atexit@plt+0x6d804> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq sl, r8, #76, 18 @ 0x130000 │ │ │ │ + rscseq r9, r8, #76, 18 @ 0x130000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7a650 <__cxa_atexit@plt+0x6d830> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 7a654 <__cxa_atexit@plt+0x6d834> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fbf68 <__cxa_atexit@plt+0x3ef148> │ │ │ │ + b 3dc1c0 <__cxa_atexit@plt+0x3cf3a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r9, #8, 22 @ 0x2000 │ │ │ │ + tsteq r9, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 7a680 <__cxa_atexit@plt+0x6d860> │ │ │ │ ldr r7, [pc, #24] @ 7a68c <__cxa_atexit@plt+0x6d86c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbf70 <__cxa_atexit@plt+0x3ef150> │ │ │ │ - tsteq r9, #192, 24 @ 0xc000 │ │ │ │ + b 3dc1c8 <__cxa_atexit@plt+0x3cf3a8> │ │ │ │ + tsteq r9, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 7a6b8 <__cxa_atexit@plt+0x6d898> │ │ │ │ ldr r3, [pc, #20] @ 7a6bc <__cxa_atexit@plt+0x6d89c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ - rscseq sl, r8, #192, 16 @ 0xc00000 │ │ │ │ - rscseq sl, r8, #224, 16 @ 0xe00000 │ │ │ │ - rscseq sl, r8, #200, 16 @ 0xc80000 │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ + rscseq r9, r8, #192, 16 @ 0xc00000 │ │ │ │ + rscseq r9, r8, #224, 16 @ 0xe00000 │ │ │ │ + rscseq r9, r8, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 7a6ec <__cxa_atexit@plt+0x6d8cc> │ │ │ │ ldr r3, [pc, #20] @ 7a6f0 <__cxa_atexit@plt+0x6d8d0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ - rscseq sl, r8, #140, 16 @ 0x8c0000 │ │ │ │ - rscseq sl, r8, #172, 16 @ 0xac0000 │ │ │ │ - rscseq sl, r8, #152, 16 @ 0x980000 │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ + rscseq r9, r8, #140, 16 @ 0x8c0000 │ │ │ │ + rscseq r9, r8, #172, 16 @ 0xac0000 │ │ │ │ + rscseq r9, r8, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7a744 <__cxa_atexit@plt+0x6d924> │ │ │ │ ldr r2, [pc, #56] @ 7a74c <__cxa_atexit@plt+0x6d92c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -112196,20 +112196,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 7a754 <__cxa_atexit@plt+0x6d934> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r8, #120, 16 @ 0x780000 │ │ │ │ - tsteq r9, #244, 16 @ 0xf40000 │ │ │ │ - tsteq r9, #84, 18 @ 0x150000 │ │ │ │ + rscseq r9, r8, #120, 16 @ 0x780000 │ │ │ │ + tsteq r9, #4, 18 @ 0x10000 │ │ │ │ + tsteq r9, #100, 18 @ 0x190000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7a7a4 <__cxa_atexit@plt+0x6d984> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 7a7ac <__cxa_atexit@plt+0x6d98c> │ │ │ │ @@ -112220,21 +112220,21 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ 7a7b4 <__cxa_atexit@plt+0x6d994> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #160, 16 @ 0xa00000 │ │ │ │ - tsteq r9, #176, 22 @ 0x2c000 │ │ │ │ - tsteq r9, #240, 16 @ 0xf00000 │ │ │ │ - rscseq sl, r8, #200, 2 @ 0x32 │ │ │ │ + tsteq r9, #176, 16 @ 0xb00000 │ │ │ │ + tsteq r9, #192, 22 @ 0x30000 │ │ │ │ + tsteq r9, #0, 18 │ │ │ │ + rscseq r9, r8, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7a804 <__cxa_atexit@plt+0x6d9e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -112244,38 +112244,38 @@ │ │ │ │ sub r2, r5, #24 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7a80c <__cxa_atexit@plt+0x6d9ec> │ │ │ │ ldr r3, [pc, #48] @ 7a828 <__cxa_atexit@plt+0x6da08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 7a824 <__cxa_atexit@plt+0x6da04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #56, 16 @ 0x380000 │ │ │ │ - rscseq sl, r8, #108, 2 │ │ │ │ + tsteq r9, #72, 16 @ 0x480000 │ │ │ │ + rscseq r9, r8, #108, 2 │ │ │ │ @ instruction: 0xffffeaec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7a860 <__cxa_atexit@plt+0x6da40> │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc148 <__cxa_atexit@plt+0x3ef328> │ │ │ │ + b 3dc3a0 <__cxa_atexit@plt+0x3cf580> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -112302,91 +112302,91 @@ │ │ │ │ ands r0, r1, #3 │ │ │ │ str lr, [r5] │ │ │ │ beq 7a8f8 <__cxa_atexit@plt+0x6dad8> │ │ │ │ cmp r0, #2 │ │ │ │ bne 7a904 <__cxa_atexit@plt+0x6dae4> │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r1, [r0] │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ ldr r0, [r1] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #64] @ 7a94c <__cxa_atexit@plt+0x6db2c> │ │ │ │ ldr r2, [r1, #3] │ │ │ │ add r0, pc, r0 │ │ │ │ tst r2, #3 │ │ │ │ str r0, [r5] │ │ │ │ beq 7a924 <__cxa_atexit@plt+0x6db04> │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r9, #128, 14 @ 0x2000000 │ │ │ │ + tsteq r9, #144, 14 @ 0x2400000 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 7a9b0 <__cxa_atexit@plt+0x6db90> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 7a9a8 <__cxa_atexit@plt+0x6db88> │ │ │ │ cmp r3, #2 │ │ │ │ bne 7a984 <__cxa_atexit@plt+0x6db64> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r3, [pc, #40] @ 7a9b4 <__cxa_atexit@plt+0x6db94> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 7a9a8 <__cxa_atexit@plt+0x6db88> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7a9d8 <__cxa_atexit@plt+0x6dbb8> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r3, [pc, #36] @ 7aa04 <__cxa_atexit@plt+0x6dbe4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 7a9fc <__cxa_atexit@plt+0x6dbdc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7aac0 <__cxa_atexit@plt+0x6dca0> │ │ │ │ @@ -112419,24 +112419,24 @@ │ │ │ │ ldr fp, [sp, #4] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r9, [r3, #-16] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - tsteq r9, #156, 10 @ 0x27000000 │ │ │ │ + tsteq r9, #172, 10 @ 0x2b000000 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -112449,27 +112449,27 @@ │ │ │ │ ldr r0, [pc, #64] @ 7ab60 <__cxa_atexit@plt+0x6dd40> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ mov r6, r3 │ │ │ │ b 7ab48 <__cxa_atexit@plt+0x6dd28> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 7ab58 <__cxa_atexit@plt+0x6dd38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r8, #88, 8 @ 0x58000000 │ │ │ │ + rscseq r9, r8, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - rscseq r9, r8, #36, 28 @ 0x240 │ │ │ │ + rscseq r8, r8, #36, 28 @ 0x240 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -112537,39 +112537,39 @@ │ │ │ │ add lr, pc, lr │ │ │ │ sub r3, r6, #19 │ │ │ │ str r3, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ add r8, lr, #2 │ │ │ │ mov r5, r1 │ │ │ │ mov r7, ip │ │ │ │ - b 1c09984 <__cxa_atexit@plt+0x1bfcb64> │ │ │ │ + b 1ef1758 <__cxa_atexit@plt+0x1ee4938> │ │ │ │ mov r7, lr │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r5, [sp, #12] │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r5, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #32] @ 7acdc <__cxa_atexit@plt+0x6debc> │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ ldmib sp, {r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbb8 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - rscseq r9, r8, #152, 24 @ 0x9800 │ │ │ │ + rscseq r8, r8, #152, 24 @ 0x9800 │ │ │ │ @ instruction: 0xffffe084 │ │ │ │ @ instruction: 0xffffe0c8 │ │ │ │ - rscseq r9, r8, #204, 24 @ 0xcc00 │ │ │ │ + rscseq r8, r8, #204, 24 @ 0xcc00 │ │ │ │ @ instruction: 0xffffe040 │ │ │ │ - tsteq r9, #52, 8 @ 0x34000000 │ │ │ │ - rscseq sl, r8, #172, 4 @ 0xc000000a │ │ │ │ + tsteq r9, #68, 8 @ 0x44000000 │ │ │ │ + rscseq r9, r8, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7ad8c <__cxa_atexit@plt+0x6df6c> │ │ │ │ ldr r3, [pc, #172] @ 7adc4 <__cxa_atexit@plt+0x6dfa4> │ │ │ │ @@ -112594,15 +112594,15 @@ │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-4] │ │ │ │ stm lr, {r6, r8, r9} │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, sl │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 7adcc <__cxa_atexit@plt+0x6dfac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -112614,19 +112614,19 @@ │ │ │ │ ldr r7, [pc, #20] @ 7adc8 <__cxa_atexit@plt+0x6dfa8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - rscseq sl, r8, #240, 2 @ 0x3c │ │ │ │ - rscseq sl, r8, #36, 4 @ 0x40000002 │ │ │ │ + rscseq r9, r8, #240, 2 @ 0x3c │ │ │ │ + rscseq r9, r8, #36, 4 @ 0x40000002 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xfffff9a4 │ │ │ │ - rscseq sl, r8, #204, 2 @ 0x33 │ │ │ │ + rscseq r9, r8, #204, 2 @ 0x33 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ cmp fp, r2 │ │ │ │ @@ -112640,25 +112640,25 @@ │ │ │ │ sub lr, r5, #8 │ │ │ │ mov r5, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ stm lr, {r1, r3, r8, r9, sl} │ │ │ │ str r8, [r3, #8] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ mov r6, r3 │ │ │ │ b 7ae44 <__cxa_atexit@plt+0x6e024> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 7ae58 <__cxa_atexit@plt+0x6e038> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r8, #88, 2 │ │ │ │ + rscseq r9, r8, #88, 2 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ @ instruction: 0xfffff8dc │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -112682,15 +112682,15 @@ │ │ │ │ add r0, r0, #1 │ │ │ │ sub lr, r5, #20 │ │ │ │ str r0, [r5, #-8] │ │ │ │ stm lr, {r6, r8, r9} │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #68] @ 7af28 <__cxa_atexit@plt+0x6e108> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 7aefc <__cxa_atexit@plt+0x6e0dc> │ │ │ │ mov r7, #12 │ │ │ │ @@ -112700,20 +112700,20 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add sl, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r8, #160 @ 0xa0 │ │ │ │ - tsteq r9, #96, 4 │ │ │ │ - rscseq sl, r8, #220 @ 0xdc │ │ │ │ + rscseq r9, r8, #160 @ 0xa0 │ │ │ │ + tsteq r9, #112, 4 │ │ │ │ + rscseq r9, r8, #220 @ 0xdc │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ - tsteq r9, #188, 4 @ 0xc000000b │ │ │ │ + tsteq r9, #204, 4 @ 0xc000000c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -112726,16 +112726,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 7af8c <__cxa_atexit@plt+0x6e16c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #176, 6 @ 0xc0000002 │ │ │ │ - rscseq sl, r8, #84 @ 0x54 │ │ │ │ + tsteq r9, #192, 6 │ │ │ │ + rscseq r9, r8, #84 @ 0x54 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -112748,54 +112748,54 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 7afe4 <__cxa_atexit@plt+0x6e1c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #0, 4 │ │ │ │ - rscseq sl, r8, #0 │ │ │ │ - sbcseq r8, fp, #60030976 @ 0x3940000 │ │ │ │ + tsteq r9, #16, 4 │ │ │ │ + rscseq r9, r8, #0 │ │ │ │ + sbcseq r8, fp, #38797312 @ 0x2500000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq r8, fp, #16, 16 @ 0x100000 │ │ │ │ + sbcseq r8, fp, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r8, #188, 30 @ 0x2f0 │ │ │ │ + rscseq r8, r8, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 7b06c <__cxa_atexit@plt+0x6e24c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7b064 <__cxa_atexit@plt+0x6e244> │ │ │ │ ldr r8, [pc, #40] @ 7b074 <__cxa_atexit@plt+0x6e254> │ │ │ │ ldr r3, [pc, #40] @ 7b078 <__cxa_atexit@plt+0x6e258> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fc150 <__cxa_atexit@plt+0x3ef330> │ │ │ │ + b 3dc3a8 <__cxa_atexit@plt+0x3cf588> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbcseq r8, fp, #73728 @ 0x12000 │ │ │ │ - tsteq r9, #216, 30 @ 0x360 │ │ │ │ - rscseq r9, r8, #96, 30 @ 0x180 │ │ │ │ + sbcseq r8, fp, #5373952 @ 0x520000 │ │ │ │ + tsteq r9, #232, 30 @ 0x3a0 │ │ │ │ + rscseq r8, r8, #96, 30 @ 0x180 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7b0c4 <__cxa_atexit@plt+0x6e2a4> │ │ │ │ ldr r7, [pc, #52] @ 7b0d4 <__cxa_atexit@plt+0x6e2b4> │ │ │ │ @@ -112810,16 +112810,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 7b0d8 <__cxa_atexit@plt+0x6e2b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r9, r8, #40, 30 @ 0xa0 │ │ │ │ - rscseq r9, r8, #4, 30 │ │ │ │ + rscseq r8, r8, #40, 30 @ 0xa0 │ │ │ │ + rscseq r8, r8, #4, 30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 7b160 <__cxa_atexit@plt+0x6e340> │ │ │ │ @@ -112860,16 +112860,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 7b1a0 <__cxa_atexit@plt+0x6e380> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r9, #172, 30 @ 0x2b0 │ │ │ │ - rscseq r9, r8, #60, 28 @ 0x3c0 │ │ │ │ + tsteq r9, #188, 30 @ 0x2f0 │ │ │ │ + rscseq r8, r8, #60, 28 @ 0x3c0 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ and r0, r2, #3 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ @@ -112894,16 +112894,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 7b228 <__cxa_atexit@plt+0x6e408> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r3, #16]! │ │ │ │ mov r5, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r9, #36, 30 @ 0x90 │ │ │ │ - rscseq r9, r8, #180, 26 @ 0x2d00 │ │ │ │ + tsteq r9, #52, 30 @ 0xd0 │ │ │ │ + rscseq r8, r8, #180, 26 @ 0x2d00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #1 │ │ │ │ beq 7b280 <__cxa_atexit@plt+0x6e460> │ │ │ │ @@ -112940,60 +112940,60 @@ │ │ │ │ ldr r0, [pc, #48] @ 7b2fc <__cxa_atexit@plt+0x6e4dc> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fc158 <__cxa_atexit@plt+0x3ef338> │ │ │ │ + b 3dc3b0 <__cxa_atexit@plt+0x3cf590> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fc160 <__cxa_atexit@plt+0x3ef340> │ │ │ │ - tsteq r9, #196, 28 @ 0xc40 │ │ │ │ + b 3dc3b8 <__cxa_atexit@plt+0x3cf598> │ │ │ │ + tsteq r9, #212, 28 @ 0xd40 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - rscseq r9, r8, #24, 26 @ 0x600 │ │ │ │ - rscseq r9, r8, #20, 26 @ 0x500 │ │ │ │ + rscseq r8, r8, #24, 26 @ 0x600 │ │ │ │ + rscseq r8, r8, #20, 26 @ 0x500 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rscseq r9, r8, #220, 24 @ 0xdc00 │ │ │ │ + rscseq r8, r8, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7b32c <__cxa_atexit@plt+0x6e50c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fc158 <__cxa_atexit@plt+0x3ef338> │ │ │ │ + b 3dc3b0 <__cxa_atexit@plt+0x3cf590> │ │ │ │ ldr r7, [pc, #16] @ 7b344 <__cxa_atexit@plt+0x6e524> │ │ │ │ ldr r0, [pc, #16] @ 7b348 <__cxa_atexit@plt+0x6e528> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r8, #172, 24 @ 0xac00 │ │ │ │ - rscseq r9, r8, #168, 24 @ 0xa800 │ │ │ │ - rscseq r9, r8, #148, 24 @ 0x9400 │ │ │ │ + rscseq r8, r8, #172, 24 @ 0xac00 │ │ │ │ + rscseq r8, r8, #168, 24 @ 0xa800 │ │ │ │ + rscseq r8, r8, #148, 24 @ 0x9400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 7b374 <__cxa_atexit@plt+0x6e554> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fc160 <__cxa_atexit@plt+0x3ef340> │ │ │ │ + b 3dc3b8 <__cxa_atexit@plt+0x3cf598> │ │ │ │ ldr r7, [pc, #16] @ 7b38c <__cxa_atexit@plt+0x6e56c> │ │ │ │ ldr r0, [pc, #16] @ 7b390 <__cxa_atexit@plt+0x6e570> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r8, #100, 24 @ 0x6400 │ │ │ │ - rscseq r9, r8, #96, 24 @ 0x6000 │ │ │ │ - rscseq r9, r8, #88, 24 @ 0x5800 │ │ │ │ + rscseq r8, r8, #100, 24 @ 0x6400 │ │ │ │ + rscseq r8, r8, #96, 24 @ 0x6000 │ │ │ │ + rscseq r8, r8, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7b3f4 <__cxa_atexit@plt+0x6e5d4> │ │ │ │ ldr r7, [pc, #96] @ 7b418 <__cxa_atexit@plt+0x6e5f8> │ │ │ │ @@ -113020,31 +113020,31 @@ │ │ │ │ ldr r7, [pc, #20] @ 7b420 <__cxa_atexit@plt+0x6e600> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ - rscseq r9, r8, #228, 22 @ 0x39000 │ │ │ │ - rscseq r9, r8, #0, 24 │ │ │ │ + rscseq r8, r8, #228, 22 @ 0x39000 │ │ │ │ + rscseq r8, r8, #0, 24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 7b45c <__cxa_atexit@plt+0x6e63c> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 7b460 <__cxa_atexit@plt+0x6e640> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #248, 24 @ 0xf800 │ │ │ │ - tsteq r9, #48, 26 @ 0xc00 │ │ │ │ + tsteq r9, #8, 26 @ 0x200 │ │ │ │ + tsteq r9, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7b4a8 <__cxa_atexit@plt+0x6e688> │ │ │ │ ldr r7, [pc, #52] @ 7b4b8 <__cxa_atexit@plt+0x6e698> │ │ │ │ @@ -113059,15 +113059,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 7b4bc <__cxa_atexit@plt+0x6e69c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r9, r8, #100, 22 @ 0x19000 │ │ │ │ + rscseq r8, r8, #100, 22 @ 0x19000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ ldr r0, [pc, #160] @ 7b580 <__cxa_atexit@plt+0x6e760> │ │ │ │ @@ -113189,15 +113189,15 @@ │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r9, #144, 20 @ 0x90000 │ │ │ │ + tsteq r9, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #40] @ 7b704 <__cxa_atexit@plt+0x6e8e4> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r3, r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -113247,16 +113247,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq r9, #164, 20 @ 0xa4000 │ │ │ │ - tsteq r9, #180, 18 @ 0x2d0000 │ │ │ │ + tsteq r9, #180, 20 @ 0xb4000 │ │ │ │ + tsteq r9, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #72] @ 7b80c <__cxa_atexit@plt+0x6e9ec> │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #16]! │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -113272,33 +113272,33 @@ │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r9, #32, 20 @ 0x20000 │ │ │ │ + tsteq r9, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 7b844 <__cxa_atexit@plt+0x6ea24> │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ cmp r2, r7 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #228, 18 @ 0x390000 │ │ │ │ + tsteq r9, #244, 18 @ 0x3d0000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 7b868 <__cxa_atexit@plt+0x6ea48> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ - rscseq r9, r8, #148, 14 @ 0x2500000 │ │ │ │ + rscseq r8, r8, #148, 14 @ 0x2500000 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7b8cc <__cxa_atexit@plt+0x6eaac> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -113326,17 +113326,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 7b8e8 <__cxa_atexit@plt+0x6eac8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r9, r8, #64, 14 @ 0x1000000 │ │ │ │ - tsteq r9, #172, 16 @ 0xac0000 │ │ │ │ - rscseq r9, r8, #0, 14 │ │ │ │ + rscseq r8, r8, #64, 14 @ 0x1000000 │ │ │ │ + tsteq r9, #188, 16 @ 0xbc0000 │ │ │ │ + rscseq r8, r8, #0, 14 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #96] @ 7b964 <__cxa_atexit@plt+0x6eb44> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -113359,16 +113359,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 7b96c <__cxa_atexit@plt+0x6eb4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq r9, #224, 14 @ 0x3800000 │ │ │ │ - rscseq r9, r8, #128, 12 @ 0x8000000 │ │ │ │ + tsteq r9, #240, 14 @ 0x3c00000 │ │ │ │ + rscseq r8, r8, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne 7b9ac <__cxa_atexit@plt+0x6eb8c> │ │ │ │ @@ -113383,16 +113383,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r9, #132, 14 @ 0x2100000 │ │ │ │ - rscseq r9, r8, #32, 12 @ 0x2000000 │ │ │ │ + tsteq r9, #148, 14 @ 0x2500000 │ │ │ │ + rscseq r8, r8, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #152] @ 7ba7c <__cxa_atexit@plt+0x6ec5c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -113429,17 +113429,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 7ba84 <__cxa_atexit@plt+0x6ec64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffff6bc │ │ │ │ - rscseq r9, r8, #128, 10 @ 0x20000000 │ │ │ │ - tsteq r9, #236, 12 @ 0xec00000 │ │ │ │ - rscseq r9, r8, #100, 10 @ 0x19000000 │ │ │ │ + rscseq r8, r8, #128, 10 @ 0x20000000 │ │ │ │ + tsteq r9, #252, 12 @ 0xfc00000 │ │ │ │ + rscseq r8, r8, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne 7badc <__cxa_atexit@plt+0x6ecbc> │ │ │ │ @@ -113466,17 +113466,17 @@ │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r7, [pc, #16] @ 7bb18 <__cxa_atexit@plt+0x6ecf8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff61c │ │ │ │ - rscseq r9, r8, #232, 8 @ 0xe8000000 │ │ │ │ - tsteq r9, #84, 12 @ 0x5400000 │ │ │ │ - rscseq r9, r8, #240, 8 @ 0xf0000000 │ │ │ │ + rscseq r8, r8, #232, 8 @ 0xe8000000 │ │ │ │ + tsteq r9, #100, 12 @ 0x6400000 │ │ │ │ + rscseq r8, r8, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7bb68 <__cxa_atexit@plt+0x6ed48> │ │ │ │ ldr r7, [pc, #52] @ 7bb78 <__cxa_atexit@plt+0x6ed58> │ │ │ │ @@ -113491,16 +113491,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 7bb7c <__cxa_atexit@plt+0x6ed5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r9, r8, #176, 8 @ 0xb0000000 │ │ │ │ - rscseq r9, r8, #148, 8 @ 0x94000000 │ │ │ │ + rscseq r8, r8, #176, 8 @ 0xb0000000 │ │ │ │ + rscseq r8, r8, #148, 8 @ 0x94000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #140] @ 7bc2c <__cxa_atexit@plt+0x6ee0c> │ │ │ │ tst r7, #3 │ │ │ │ @@ -113538,15 +113538,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - rscseq r9, r8, #220, 6 @ 0x70000003 │ │ │ │ + rscseq r8, r8, #220, 6 @ 0x70000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #92] @ 7bcb4 <__cxa_atexit@plt+0x6ee94> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -113571,15 +113571,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq r9, r8, #88, 6 @ 0x60000001 │ │ │ │ + rscseq r8, r8, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ 7bcf8 <__cxa_atexit@plt+0x6eed8> │ │ │ │ tst r7, #3 │ │ │ │ @@ -113587,15 +113587,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq 7bcf0 <__cxa_atexit@plt+0x6eed0> │ │ │ │ b 7bd08 <__cxa_atexit@plt+0x6eee8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq r9, r8, #24, 6 @ 0x60000000 │ │ │ │ + rscseq r8, r8, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [r3, #11] │ │ │ │ ldr r0, [pc, #116] @ 7bd94 <__cxa_atexit@plt+0x6ef74> │ │ │ │ @@ -113627,15 +113627,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - rscseq r9, r8, #120, 4 @ 0x80000007 │ │ │ │ + rscseq r8, r8, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #76] @ 7bdfc <__cxa_atexit@plt+0x6efdc> │ │ │ │ ldr r3, [r5, #28] │ │ │ │ str r7, [r5, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r3, #3 │ │ │ │ @@ -113652,29 +113652,29 @@ │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ b 7b868 <__cxa_atexit@plt+0x6ea48> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r9, r8, #20, 4 @ 0x40000001 │ │ │ │ + rscseq r8, r8, #20, 4 @ 0x40000001 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12]! │ │ │ │ add lr, r5, #8 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ stm r5, {r0, r7} │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ b 7b868 <__cxa_atexit@plt+0x6ea48> │ │ │ │ - rscseq r9, r8, #180, 2 @ 0x2d │ │ │ │ + rscseq r8, r8, #180, 2 @ 0x2d │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7bee4 <__cxa_atexit@plt+0x6f0c4> │ │ │ │ ldr r3, [pc, #152] @ 7bef4 <__cxa_atexit@plt+0x6f0d4> │ │ │ │ @@ -113716,16 +113716,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 7bf00 <__cxa_atexit@plt+0x6f0e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - rscseq r9, r8, #60, 2 │ │ │ │ - rscseq r9, r8, #236 @ 0xec │ │ │ │ + rscseq r8, r8, #60, 2 │ │ │ │ + rscseq r8, r8, #236 @ 0xec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #88] @ 7bf7c <__cxa_atexit@plt+0x6f15c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -113749,15 +113749,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq r9, r8, #108 @ 0x6c │ │ │ │ + rscseq r8, r8, #108 @ 0x6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #36] @ 7bfc4 <__cxa_atexit@plt+0x6f1a4> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -113766,15 +113766,15 @@ │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 7bfbc <__cxa_atexit@plt+0x6f19c> │ │ │ │ b 7bfd4 <__cxa_atexit@plt+0x6f1b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r9, r8, #40 @ 0x28 │ │ │ │ + rscseq r8, r8, #40 @ 0x28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ ldr r0, [pc, #164] @ 7c090 <__cxa_atexit@plt+0x6f270> │ │ │ │ @@ -113819,15 +113819,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - rscseq r8, r8, #84, 30 @ 0x150 │ │ │ │ + rscseq r7, r8, #84, 30 @ 0x150 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r2, #11] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r5, [r2, #7] │ │ │ │ @@ -113851,15 +113851,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq r8, r8, #212, 28 @ 0xd40 │ │ │ │ + rscseq r7, r8, #212, 28 @ 0xd40 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #40] @ 7c15c <__cxa_atexit@plt+0x6f33c> │ │ │ │ ldr r7, [r5, #28] │ │ │ │ and r3, r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -113868,15 +113868,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ beq 7c154 <__cxa_atexit@plt+0x6f334> │ │ │ │ b 7c16c <__cxa_atexit@plt+0x6f34c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r8, r8, #144, 28 @ 0x900 │ │ │ │ + rscseq r7, r8, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne 7c1bc <__cxa_atexit@plt+0x6f39c> │ │ │ │ @@ -113900,16 +113900,16 @@ │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r9, #180, 30 @ 0x2d0 │ │ │ │ - rscseq r8, r8, #12, 28 @ 0xc0 │ │ │ │ + tsteq r9, #196, 30 @ 0x310 │ │ │ │ + rscseq r7, r8, #12, 28 @ 0xc0 │ │ │ │ andeq r0, r0, r7, lsl #18 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #40] @ 7c224 <__cxa_atexit@plt+0x6f404> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r3, r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -113918,15 +113918,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ beq 7c21c <__cxa_atexit@plt+0x6f3fc> │ │ │ │ b 7c234 <__cxa_atexit@plt+0x6f414> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r8, r8, #200, 26 @ 0x3200 │ │ │ │ + rscseq r7, r8, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r7, asr #18 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne 7c284 <__cxa_atexit@plt+0x6f464> │ │ │ │ @@ -113950,16 +113950,16 @@ │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r9, #236, 28 @ 0xec0 │ │ │ │ - rscseq r8, r8, #68, 26 @ 0x1100 │ │ │ │ + tsteq r9, #252, 28 @ 0xfc0 │ │ │ │ + rscseq r7, r8, #68, 26 @ 0x1100 │ │ │ │ andeq r0, r0, r7, asr #19 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 7c2e8 <__cxa_atexit@plt+0x6f4c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #16]! │ │ │ │ and r3, r7, #3 │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ @@ -113967,15 +113967,15 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ beq 7c2e0 <__cxa_atexit@plt+0x6f4c0> │ │ │ │ b 7c2f8 <__cxa_atexit@plt+0x6f4d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq r8, r8, #4, 26 @ 0x100 │ │ │ │ + rscseq r7, r8, #4, 26 @ 0x100 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r7, r7, #3 │ │ │ │ ldr r2, [r3, #12]! │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ @@ -114006,31 +114006,31 @@ │ │ │ │ ldr r7, [pc, #20] @ 7c388 <__cxa_atexit@plt+0x6f568> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffeda8 │ │ │ │ - rscseq r8, r8, #124, 24 @ 0x7c00 │ │ │ │ - tsteq r9, #36, 28 @ 0x240 │ │ │ │ + rscseq r7, r8, #124, 24 @ 0x7c00 │ │ │ │ + tsteq r9, #52, 28 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 7c3c4 <__cxa_atexit@plt+0x6f5a4> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 7c3c8 <__cxa_atexit@plt+0x6f5a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #144, 26 @ 0x2400 │ │ │ │ - tsteq r9, #200, 26 @ 0x3200 │ │ │ │ + tsteq r9, #160, 26 @ 0x2800 │ │ │ │ + tsteq r9, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7c410 <__cxa_atexit@plt+0x6f5f0> │ │ │ │ ldr r7, [pc, #52] @ 7c420 <__cxa_atexit@plt+0x6f600> │ │ │ │ @@ -114045,15 +114045,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 7c424 <__cxa_atexit@plt+0x6f604> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r8, r8, #40, 24 @ 0x2800 │ │ │ │ + rscseq r7, r8, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ ldr r0, [pc, #160] @ 7c4e8 <__cxa_atexit@plt+0x6f6c8> │ │ │ │ @@ -114175,15 +114175,15 @@ │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r9, #104, 22 @ 0x1a000 │ │ │ │ + tsteq r9, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #40] @ 7c66c <__cxa_atexit@plt+0x6f84c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r3, r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -114235,17 +114235,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq r9, #100, 20 @ 0x64000 │ │ │ │ - tsteq r9, #156, 20 @ 0x9c000 │ │ │ │ - tsteq r9, #132, 20 @ 0x84000 │ │ │ │ + tsteq r9, #116, 20 @ 0x74000 │ │ │ │ + tsteq r9, #172, 20 @ 0xac000 │ │ │ │ + tsteq r9, #148, 20 @ 0x94000 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #80] @ 7c788 <__cxa_atexit@plt+0x6f968> │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #16]! │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -114263,16 +114263,16 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r9, #212, 18 @ 0x350000 │ │ │ │ - tsteq r9, #12, 20 @ 0xc000 │ │ │ │ + tsteq r9, #228, 18 @ 0x390000 │ │ │ │ + tsteq r9, #28, 20 @ 0x1c000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #44] @ 7c7d0 <__cxa_atexit@plt+0x6f9b0> │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 7c7d4 <__cxa_atexit@plt+0x6f9b4> │ │ │ │ @@ -114280,16 +114280,16 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ add r3, r3, #2 │ │ │ │ cmp r1, r7 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #140, 18 @ 0x230000 │ │ │ │ - tsteq r9, #196, 18 @ 0x310000 │ │ │ │ + tsteq r9, #156, 18 @ 0x270000 │ │ │ │ + tsteq r9, #212, 18 @ 0x350000 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7c8a8 <__cxa_atexit@plt+0x6fa88> │ │ │ │ @@ -114342,17 +114342,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r9, #72, 18 @ 0x120000 │ │ │ │ - tsteq r9, #32, 18 @ 0x80000 │ │ │ │ - rscseq r8, r8, #160, 14 @ 0x2800000 │ │ │ │ + tsteq r9, #88, 18 @ 0x160000 │ │ │ │ + tsteq r9, #48, 18 @ 0xc0000 │ │ │ │ + rscseq r7, r8, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -114405,15 +114405,15 @@ │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r9, #168, 14 @ 0x2a00000 │ │ │ │ + tsteq r9, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 7ca0c <__cxa_atexit@plt+0x6fbec> │ │ │ │ add r3, r5, #4 │ │ │ │ ldr r2, [pc, #68] @ 7ca2c <__cxa_atexit@plt+0x6fc0c> │ │ │ │ @@ -114432,23 +114432,23 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r9, #56, 14 @ 0xe00000 │ │ │ │ + tsteq r9, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 7ca50 <__cxa_atexit@plt+0x6fc30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #244, 12 @ 0xf400000 │ │ │ │ + tsteq r9, #4, 14 @ 0x100000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 7ca7c <__cxa_atexit@plt+0x6fc5c> │ │ │ │ ldr r7, [pc, #140] @ 7cafc <__cxa_atexit@plt+0x6fcdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -114482,16 +114482,16 @@ │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r9, #116, 12 @ 0x7400000 │ │ │ │ - tsteq r9, #8, 14 @ 0x200000 │ │ │ │ + tsteq r9, #132, 12 @ 0x8400000 │ │ │ │ + tsteq r9, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 7cb44 <__cxa_atexit@plt+0x6fd24> │ │ │ │ add r3, r5, #4 │ │ │ │ ldr r2, [pc, #68] @ 7cb64 <__cxa_atexit@plt+0x6fd44> │ │ │ │ @@ -114510,23 +114510,23 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r9, #0, 12 │ │ │ │ + tsteq r9, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 7cb88 <__cxa_atexit@plt+0x6fd68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #188, 10 @ 0x2f000000 │ │ │ │ + tsteq r9, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7cbd0 <__cxa_atexit@plt+0x6fdb0> │ │ │ │ ldr r7, [pc, #52] @ 7cbe0 <__cxa_atexit@plt+0x6fdc0> │ │ │ │ @@ -114541,15 +114541,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 7cbe4 <__cxa_atexit@plt+0x6fdc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r8, r8, #128, 8 @ 0x80000000 │ │ │ │ + rscseq r7, r8, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ mov r7, r5 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [pc, #164] @ 7cca8 <__cxa_atexit@plt+0x6fe88> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -114702,17 +114702,17 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 7ce70 <__cxa_atexit@plt+0x70050> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r9, #32, 10 @ 0x8000000 │ │ │ │ - tsteq r9, #64, 10 @ 0x10000000 │ │ │ │ - rscseq r8, r8, #0, 4 │ │ │ │ + tsteq r9, #48, 10 @ 0xc000000 │ │ │ │ + tsteq r9, #80, 10 @ 0x14000000 │ │ │ │ + rscseq r7, r8, #0, 4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -114737,54 +114737,54 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne 7cee8 <__cxa_atexit@plt+0x700c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fc030 <__cxa_atexit@plt+0x3ef210> │ │ │ │ + b 3dc288 <__cxa_atexit@plt+0x3cf468> │ │ │ │ ldr r7, [pc, #16] @ 7cf10 <__cxa_atexit@plt+0x700f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r9, #56, 8 @ 0x38000000 │ │ │ │ + tsteq r9, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r9, #132, 8 @ 0x84000000 │ │ │ │ + tsteq r9, #148, 8 @ 0x94000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7cf40 <__cxa_atexit@plt+0x70120> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fc030 <__cxa_atexit@plt+0x3ef210> │ │ │ │ + b 3dc288 <__cxa_atexit@plt+0x3cf468> │ │ │ │ ldr r7, [pc, #12] @ 7cf54 <__cxa_atexit@plt+0x70134> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #244, 6 @ 0xd0000003 │ │ │ │ + tsteq r9, #4, 8 @ 0x4000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7cf80 <__cxa_atexit@plt+0x70160> │ │ │ │ ldr r7, [pc, #28] @ 7cf90 <__cxa_atexit@plt+0x70170> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fc030 <__cxa_atexit@plt+0x3ef210> │ │ │ │ - tsteq r9, #196, 6 @ 0x10000003 │ │ │ │ + b 3dc288 <__cxa_atexit@plt+0x3cf468> │ │ │ │ + tsteq r9, #212, 6 @ 0x50000003 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7cfd8 <__cxa_atexit@plt+0x701b8> │ │ │ │ ldr r7, [pc, #52] @ 7cfe8 <__cxa_atexit@plt+0x701c8> │ │ │ │ @@ -114799,15 +114799,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 7cfec <__cxa_atexit@plt+0x701cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r8, r8, #128 @ 0x80 │ │ │ │ + rscseq r7, r8, #128 @ 0x80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ mov r7, r5 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [pc, #164] @ 7d0b0 <__cxa_atexit@plt+0x70290> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -114955,15 +114955,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 7d25c <__cxa_atexit@plt+0x7043c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rscseq r7, r8, #24, 28 @ 0x180 │ │ │ │ + rscseq r6, r8, #24, 28 @ 0x180 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #36] @ 7d2a0 <__cxa_atexit@plt+0x70480> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -115067,16 +115067,16 @@ │ │ │ │ ldr r3, [pc, #24] @ 7d420 <__cxa_atexit@plt+0x70600> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #56, 26 @ 0xe00 │ │ │ │ - tsteq r9, #112, 26 @ 0x1c00 │ │ │ │ + tsteq r9, #72, 26 @ 0x1200 │ │ │ │ + tsteq r9, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7d4a8 <__cxa_atexit@plt+0x70688> │ │ │ │ ldr r3, [pc, #116] @ 7d4b8 <__cxa_atexit@plt+0x70698> │ │ │ │ @@ -115108,15 +115108,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 7d4c0 <__cxa_atexit@plt+0x706a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rscseq r7, r8, #184, 22 @ 0x2e000 │ │ │ │ + rscseq r6, r8, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #52] @ 7d508 <__cxa_atexit@plt+0x706e8> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ mov r3, r7 │ │ │ │ @@ -115252,15 +115252,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 7d700 <__cxa_atexit@plt+0x708e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rscseq r7, r8, #124, 18 @ 0x1f0000 │ │ │ │ + rscseq r6, r8, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #36] @ 7d744 <__cxa_atexit@plt+0x70924> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -115364,16 +115364,16 @@ │ │ │ │ ldr r3, [pc, #24] @ 7d8c4 <__cxa_atexit@plt+0x70aa4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #148, 16 @ 0x940000 │ │ │ │ - tsteq r9, #204, 16 @ 0xcc0000 │ │ │ │ + tsteq r9, #164, 16 @ 0xa40000 │ │ │ │ + tsteq r9, #220, 16 @ 0xdc0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7d90c <__cxa_atexit@plt+0x70aec> │ │ │ │ ldr r7, [pc, #64] @ 7d928 <__cxa_atexit@plt+0x70b08> │ │ │ │ @@ -115391,15 +115391,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff300 │ │ │ │ - rscseq r7, r8, #60, 14 @ 0xf00000 │ │ │ │ + rscseq r6, r8, #60, 14 @ 0xf00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7d9b4 <__cxa_atexit@plt+0x70b94> │ │ │ │ ldr r3, [pc, #116] @ 7d9c4 <__cxa_atexit@plt+0x70ba4> │ │ │ │ @@ -115431,15 +115431,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 7d9cc <__cxa_atexit@plt+0x70bac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rscseq r7, r8, #184, 12 @ 0xb800000 │ │ │ │ + rscseq r6, r8, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #52] @ 7da14 <__cxa_atexit@plt+0x70bf4> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ mov r3, r7 │ │ │ │ @@ -115561,15 +115561,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 7dbd4 <__cxa_atexit@plt+0x70db4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r7, r8, #216, 8 @ 0xd8000000 │ │ │ │ + rscseq r6, r8, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r1, r3, #3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r0, pc, #8 │ │ │ │ ldr r1, [r0, r1, lsl #2] │ │ │ │ @@ -115585,28 +115585,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r8} │ │ │ │ beq 7dccc <__cxa_atexit@plt+0x70eac> │ │ │ │ cmp r3, #1 │ │ │ │ bne 7dcb8 <__cxa_atexit@plt+0x70e98> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fc168 <__cxa_atexit@plt+0x3ef348> │ │ │ │ + b 3dc3c0 <__cxa_atexit@plt+0x3cf5a0> │ │ │ │ ldr r2, [pc, #220] @ 7dd1c <__cxa_atexit@plt+0x70efc> │ │ │ │ ldr r8, [r3, #2] │ │ │ │ ands r3, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r8} │ │ │ │ beq 7dccc <__cxa_atexit@plt+0x70eac> │ │ │ │ cmp r3, #1 │ │ │ │ beq 7dc6c <__cxa_atexit@plt+0x70e4c> │ │ │ │ cmp r3, #2 │ │ │ │ bne 7dcb8 <__cxa_atexit@plt+0x70e98> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fc170 <__cxa_atexit@plt+0x3ef350> │ │ │ │ + b 3dc3c8 <__cxa_atexit@plt+0x3cf5a8> │ │ │ │ ldr r7, [pc, #176] @ 7dd24 <__cxa_atexit@plt+0x70f04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -115641,58 +115641,58 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 7dd28 <__cxa_atexit@plt+0x70f08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - tsteq r9, #72, 12 @ 0x4800000 │ │ │ │ + tsteq r9, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - tsteq r9, #120, 12 @ 0x7800000 │ │ │ │ - tsteq r9, #200, 12 @ 0xc800000 │ │ │ │ - tsteq r9, #52, 12 @ 0x3400000 │ │ │ │ + tsteq r9, #136, 12 @ 0x8800000 │ │ │ │ + tsteq r9, #216, 12 @ 0xd800000 │ │ │ │ + tsteq r9, #68, 12 @ 0x4400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq 7dd58 <__cxa_atexit@plt+0x70f38> │ │ │ │ cmp r3, #2 │ │ │ │ bne 7dd6c <__cxa_atexit@plt+0x70f4c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fc170 <__cxa_atexit@plt+0x3ef350> │ │ │ │ + b 3dc3c8 <__cxa_atexit@plt+0x3cf5a8> │ │ │ │ ldr r7, [pc, #36] @ 7dd84 <__cxa_atexit@plt+0x70f64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 7dd80 <__cxa_atexit@plt+0x70f60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #196, 10 @ 0x31000000 │ │ │ │ - tsteq r9, #220, 10 @ 0x37000000 │ │ │ │ + tsteq r9, #212, 10 @ 0x35000000 │ │ │ │ + tsteq r9, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 7ddac <__cxa_atexit@plt+0x70f8c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fc168 <__cxa_atexit@plt+0x3ef348> │ │ │ │ + b 3dc3c0 <__cxa_atexit@plt+0x3cf5a0> │ │ │ │ ldr r7, [pc, #12] @ 7ddc0 <__cxa_atexit@plt+0x70fa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #132, 10 @ 0x21000000 │ │ │ │ + tsteq r9, #148, 10 @ 0x25000000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 7ddfc <__cxa_atexit@plt+0x70fdc> │ │ │ │ sub r7, r2, #1 │ │ │ │ @@ -115714,17 +115714,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 7de40 <__cxa_atexit@plt+0x71020> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #32, 10 @ 0x8000000 │ │ │ │ - tsteq r9, #72, 10 @ 0x12000000 │ │ │ │ - tsteq r9, #12, 10 @ 0x3000000 │ │ │ │ + tsteq r9, #48, 10 @ 0xc000000 │ │ │ │ + tsteq r9, #88, 10 @ 0x16000000 │ │ │ │ + tsteq r9, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7de90 <__cxa_atexit@plt+0x71070> │ │ │ │ ldr r3, [pc, #60] @ 7dea0 <__cxa_atexit@plt+0x71080> │ │ │ │ @@ -115741,15 +115741,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 7dea4 <__cxa_atexit@plt+0x71084> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r7, r8, #12, 4 @ 0xc0000000 │ │ │ │ + rscseq r6, r8, #12, 4 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -115773,15 +115773,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 7df24 <__cxa_atexit@plt+0x71104> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r7, r8, #144, 2 @ 0x24 │ │ │ │ + rscseq r6, r8, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -115805,60 +115805,60 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 7dfa4 <__cxa_atexit@plt+0x71184> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r7, r8, #20, 2 │ │ │ │ + rscseq r6, r8, #20, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r8, #232 @ 0xe8 │ │ │ │ + rscseq r6, r8, #232 @ 0xe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 7e024 <__cxa_atexit@plt+0x71204> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7e01c <__cxa_atexit@plt+0x711fc> │ │ │ │ ldr r8, [pc, #52] @ 7e02c <__cxa_atexit@plt+0x7120c> │ │ │ │ ldr r3, [pc, #52] @ 7e030 <__cxa_atexit@plt+0x71210> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 7e034 <__cxa_atexit@plt+0x71214> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fc178 <__cxa_atexit@plt+0x3ef358> │ │ │ │ + b 3dc3d0 <__cxa_atexit@plt+0x3cf5b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r8, #184 @ 0xb8 │ │ │ │ - tsteq r9, #44 @ 0x2c │ │ │ │ - tsteq r9, #20 │ │ │ │ - rscseq r7, r8, #212 @ 0xd4 │ │ │ │ + rscseq r6, r8, #184 @ 0xb8 │ │ │ │ + tsteq r9, #60 @ 0x3c │ │ │ │ + tsteq r9, #36 @ 0x24 │ │ │ │ + rscseq r6, r8, #212 @ 0xd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 7e0a0 <__cxa_atexit@plt+0x71280> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7e098 <__cxa_atexit@plt+0x71278> │ │ │ │ ldr r3, [pc, #60] @ 7e0a8 <__cxa_atexit@plt+0x71288> │ │ │ │ ldr r7, [pc, #60] @ 7e0ac <__cxa_atexit@plt+0x7128c> │ │ │ │ ldr r2, [pc, #60] @ 7e0b0 <__cxa_atexit@plt+0x71290> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -115871,56 +115871,56 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rscseq r7, r8, #120 @ 0x78 │ │ │ │ - tsteq r9, #176, 30 @ 0x2c0 │ │ │ │ - rscseq r7, r8, #92 @ 0x5c │ │ │ │ - rscseq r7, r8, #68 @ 0x44 │ │ │ │ + rscseq r6, r8, #120 @ 0x78 │ │ │ │ + tsteq r9, #192, 30 @ 0x300 │ │ │ │ + rscseq r6, r8, #92 @ 0x5c │ │ │ │ + rscseq r6, r8, #68 @ 0x44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 7e0d8 <__cxa_atexit@plt+0x712b8> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ - b 3fc180 <__cxa_atexit@plt+0x3ef360> │ │ │ │ - rscseq r7, r8, #48 @ 0x30 │ │ │ │ - rscseq r7, r8, #96 @ 0x60 │ │ │ │ + b 3dc3d8 <__cxa_atexit@plt+0x3cf5b8> │ │ │ │ + rscseq r6, r8, #48 @ 0x30 │ │ │ │ + rscseq r6, r8, #96 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 7e13c <__cxa_atexit@plt+0x7131c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7e134 <__cxa_atexit@plt+0x71314> │ │ │ │ ldr r3, [pc, #52] @ 7e144 <__cxa_atexit@plt+0x71324> │ │ │ │ ldr r8, [pc, #52] @ 7e148 <__cxa_atexit@plt+0x71328> │ │ │ │ ldr r2, [pc, #52] @ 7e14c <__cxa_atexit@plt+0x7132c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fc178 <__cxa_atexit@plt+0x3ef358> │ │ │ │ + b 3dc3d0 <__cxa_atexit@plt+0x3cf5b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r8, #28 │ │ │ │ - rscseq r6, r8, #152, 30 @ 0x260 │ │ │ │ - tsteq r9, #8, 30 │ │ │ │ - rscseq r7, r8, #12 │ │ │ │ + rscseq r6, r8, #28 │ │ │ │ + rscseq r5, r8, #152, 30 @ 0x260 │ │ │ │ + tsteq r9, #24, 30 @ 0x60 │ │ │ │ + rscseq r6, r8, #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e1ac <__cxa_atexit@plt+0x7138c> │ │ │ │ ldr r2, [pc, #68] @ 7e1b4 <__cxa_atexit@plt+0x71394> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -115938,33 +115938,33 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq r6, r8, #196, 30 @ 0x310 │ │ │ │ - rscseq r6, r8, #112, 30 @ 0x1c0 │ │ │ │ - rscseq r6, r8, #156, 30 @ 0x270 │ │ │ │ + rscseq r5, r8, #196, 30 @ 0x310 │ │ │ │ + rscseq r5, r8, #112, 30 @ 0x1c0 │ │ │ │ + rscseq r5, r8, #156, 30 @ 0x270 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 7e1f8 <__cxa_atexit@plt+0x713d8> │ │ │ │ ldr r3, [pc, #36] @ 7e1fc <__cxa_atexit@plt+0x713dc> │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r8, #120, 30 @ 0x1e0 │ │ │ │ - rscseq r6, r8, #36, 30 @ 0x90 │ │ │ │ - rscseq r6, r8, #44, 30 @ 0xb0 │ │ │ │ + rscseq r5, r8, #120, 30 @ 0x1e0 │ │ │ │ + rscseq r5, r8, #36, 30 @ 0x90 │ │ │ │ + rscseq r5, r8, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e270 <__cxa_atexit@plt+0x71450> │ │ │ │ ldr r1, [pc, #88] @ 7e278 <__cxa_atexit@plt+0x71458> │ │ │ │ ldr r2, [pc, #88] @ 7e27c <__cxa_atexit@plt+0x7145c> │ │ │ │ @@ -115979,42 +115979,42 @@ │ │ │ │ ldr r3, [pc, #56] @ 7e280 <__cxa_atexit@plt+0x71460> │ │ │ │ ldr r7, [pc, #56] @ 7e284 <__cxa_atexit@plt+0x71464> │ │ │ │ cmp r1, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r9, #240, 26 @ 0x3c00 │ │ │ │ - rscseq r6, r8, #228, 28 @ 0xe40 │ │ │ │ - tsteq r9, #208, 26 @ 0x3400 │ │ │ │ - rscseq r6, r8, #164, 28 @ 0xa40 │ │ │ │ + tsteq r9, #0, 28 │ │ │ │ + rscseq r5, r8, #228, 28 @ 0xe40 │ │ │ │ + tsteq r9, #224, 26 @ 0x3800 │ │ │ │ + rscseq r5, r8, #164, 28 @ 0xa40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 7e2c0 <__cxa_atexit@plt+0x714a0> │ │ │ │ ldr r3, [pc, #36] @ 7e2c4 <__cxa_atexit@plt+0x714a4> │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r8, #144, 28 @ 0x900 │ │ │ │ - tsteq r9, #120, 26 @ 0x1e00 │ │ │ │ - rscseq r6, r8, #164, 28 @ 0xa40 │ │ │ │ + rscseq r5, r8, #144, 28 @ 0x900 │ │ │ │ + tsteq r9, #136, 26 @ 0x2200 │ │ │ │ + rscseq r5, r8, #164, 28 @ 0xa40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7e310 <__cxa_atexit@plt+0x714f0> │ │ │ │ ldr r2, [pc, #48] @ 7e31c <__cxa_atexit@plt+0x714fc> │ │ │ │ @@ -116028,15 +116028,15 @@ │ │ │ │ b 7e32c <__cxa_atexit@plt+0x7150c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq r6, r8, #76, 28 @ 0x4c0 │ │ │ │ + rscseq r5, r8, #76, 28 @ 0x4c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ cmp r1, #2 │ │ │ │ bne 7e394 <__cxa_atexit@plt+0x71574> │ │ │ │ @@ -116056,15 +116056,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r9, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fc178 <__cxa_atexit@plt+0x3ef358> │ │ │ │ + b 3dc3d0 <__cxa_atexit@plt+0x3cf5b0> │ │ │ │ ldr r7, [pc, #80] @ 7e3ec <__cxa_atexit@plt+0x715cc> │ │ │ │ ands r1, r3, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ beq 7e3cc <__cxa_atexit@plt+0x715ac> │ │ │ │ ldr r3, [pc, #64] @ 7e3f0 <__cxa_atexit@plt+0x715d0> │ │ │ │ ldr r7, [pc, #64] @ 7e3f4 <__cxa_atexit@plt+0x715d4> │ │ │ │ @@ -116078,38 +116078,38 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rscseq r6, r8, #156, 26 @ 0x2700 │ │ │ │ - rscseq r6, r8, #72, 26 @ 0x1200 │ │ │ │ + rscseq r5, r8, #156, 26 @ 0x2700 │ │ │ │ + rscseq r5, r8, #72, 26 @ 0x1200 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - rscseq r6, r8, #112, 26 @ 0x1c00 │ │ │ │ - rscseq r6, r8, #68, 26 @ 0x1100 │ │ │ │ - tsteq r9, #224, 24 @ 0xe000 │ │ │ │ - rscseq r6, r8, #84, 26 @ 0x1500 │ │ │ │ + rscseq r5, r8, #112, 26 @ 0x1c00 │ │ │ │ + rscseq r5, r8, #68, 26 @ 0x1100 │ │ │ │ + tsteq r9, #240, 24 @ 0xf000 │ │ │ │ + rscseq r5, r8, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 7e440 <__cxa_atexit@plt+0x71620> │ │ │ │ ldr r3, [pc, #36] @ 7e444 <__cxa_atexit@plt+0x71624> │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r8, #48, 26 @ 0xc00 │ │ │ │ - rscseq r6, r8, #220, 24 @ 0xdc00 │ │ │ │ + rscseq r5, r8, #48, 26 @ 0xc00 │ │ │ │ + rscseq r5, r8, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7e598 <__cxa_atexit@plt+0x71778> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -116198,36 +116198,36 @@ │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ - rscseq r6, r8, #180, 22 @ 0x2d000 │ │ │ │ - tsteq r9, #168, 20 @ 0xa8000 │ │ │ │ + rscseq r5, r8, #180, 22 @ 0x2d000 │ │ │ │ + tsteq r9, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r6, r8, #12, 24 @ 0xc00 │ │ │ │ + rscseq r5, r8, #12, 24 @ 0xc00 │ │ │ │ muleq r0, ip, r2 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - rscseq r6, r8, #176, 22 @ 0x2c000 │ │ │ │ - rscseq r6, r8, #164, 22 @ 0x29000 │ │ │ │ + rscseq r5, r8, #176, 22 @ 0x2c000 │ │ │ │ + rscseq r5, r8, #164, 22 @ 0x29000 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - rscseq r6, r8, #16, 24 @ 0x1000 │ │ │ │ - rscseq r6, r8, #4, 24 @ 0x400 │ │ │ │ - rscseq r6, r8, #104, 22 @ 0x1a000 │ │ │ │ + rscseq r5, r8, #16, 24 @ 0x1000 │ │ │ │ + rscseq r5, r8, #4, 24 @ 0x400 │ │ │ │ + rscseq r5, r8, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -116248,27 +116248,27 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 7e6a4 <__cxa_atexit@plt+0x71884> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ - rscseq r6, r8, #84, 20 @ 0x54000 │ │ │ │ - rscseq r6, r8, #80, 20 @ 0x50000 │ │ │ │ + rscseq r5, r8, #84, 20 @ 0x54000 │ │ │ │ + rscseq r5, r8, #80, 20 @ 0x50000 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fc180 <__cxa_atexit@plt+0x3ef360> │ │ │ │ - rscseq r6, r8, #212, 20 @ 0xd4000 │ │ │ │ + b 3dc3d8 <__cxa_atexit@plt+0x3cf5b8> │ │ │ │ + rscseq r5, r8, #212, 20 @ 0xd4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r2, #4]! │ │ │ │ and r1, r3, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -116310,29 +116310,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rscseq r6, r8, #208, 18 @ 0x340000 │ │ │ │ - tsteq r9, #196, 16 @ 0xc40000 │ │ │ │ + rscseq r5, r8, #208, 18 @ 0x340000 │ │ │ │ + tsteq r9, #212, 16 @ 0xd40000 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffa50 │ │ │ │ - rscseq r6, r8, #192, 18 @ 0x300000 │ │ │ │ - rscseq r6, r8, #180, 18 @ 0x2d0000 │ │ │ │ + rscseq r5, r8, #192, 18 @ 0x300000 │ │ │ │ + rscseq r5, r8, #180, 18 @ 0x2d0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fc180 <__cxa_atexit@plt+0x3ef360> │ │ │ │ - rscseq r6, r8, #92, 18 @ 0x170000 │ │ │ │ + b 3dc3d8 <__cxa_atexit@plt+0x3cf5b8> │ │ │ │ + rscseq r5, r8, #92, 18 @ 0x170000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 7e800 <__cxa_atexit@plt+0x719e0> │ │ │ │ ldr r2, [pc, #44] @ 7e804 <__cxa_atexit@plt+0x719e4> │ │ │ │ and r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -116340,17 +116340,17 @@ │ │ │ │ mov r7, r5 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ moveq r7, r3 │ │ │ │ ldr r0, [r7] │ │ │ │ addne r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r8, #64, 18 @ 0x100000 │ │ │ │ - tsteq r9, #56, 16 @ 0x380000 │ │ │ │ - rscseq r6, r8, #156, 18 @ 0x270000 │ │ │ │ + rscseq r5, r8, #64, 18 @ 0x100000 │ │ │ │ + tsteq r9, #72, 16 @ 0x480000 │ │ │ │ + rscseq r5, r8, #156, 18 @ 0x270000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e884 <__cxa_atexit@plt+0x71a64> │ │ │ │ ldr r2, [pc, #104] @ 7e894 <__cxa_atexit@plt+0x71a74> │ │ │ │ @@ -116379,16 +116379,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 7e89c <__cxa_atexit@plt+0x71a7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - rscseq r6, r8, #48, 18 @ 0xc0000 │ │ │ │ - rscseq r6, r8, #8, 18 @ 0x20000 │ │ │ │ + rscseq r5, r8, #48, 18 @ 0xc0000 │ │ │ │ + rscseq r5, r8, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ mov r7, r5 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [pc, #44] @ 7e8ec <__cxa_atexit@plt+0x71acc> │ │ │ │ str sl, [r5, #-4] │ │ │ │ @@ -116400,23 +116400,23 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ b 7e454 <__cxa_atexit@plt+0x71634> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r6, r8, #184, 16 @ 0xb80000 │ │ │ │ + rscseq r5, r8, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b 7e454 <__cxa_atexit@plt+0x71634> │ │ │ │ - rscseq r6, r8, #148, 16 @ 0x940000 │ │ │ │ + rscseq r5, r8, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7e9a8 <__cxa_atexit@plt+0x71b88> │ │ │ │ @@ -116454,16 +116454,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - rscseq r6, r8, #16, 16 @ 0x100000 │ │ │ │ - rscseq r6, r8, #220, 14 @ 0x3700000 │ │ │ │ + rscseq r5, r8, #16, 16 @ 0x100000 │ │ │ │ + rscseq r5, r8, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ mov r7, r5 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [pc, #52] @ 7ea20 <__cxa_atexit@plt+0x71c00> │ │ │ │ str sl, [r5, #-4] │ │ │ │ @@ -116478,15 +116478,15 @@ │ │ │ │ b 7e454 <__cxa_atexit@plt+0x71634> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r6, r8, #128, 14 @ 0x2000000 │ │ │ │ + rscseq r5, r8, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 7ea50 <__cxa_atexit@plt+0x71c30> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -116494,16 +116494,16 @@ │ │ │ │ b 7e454 <__cxa_atexit@plt+0x71634> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ - rscseq r6, r8, #56, 14 @ 0xe00000 │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ + rscseq r5, r8, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7eb00 <__cxa_atexit@plt+0x71ce0> │ │ │ │ @@ -116540,16 +116540,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - rscseq r6, r8, #192, 12 @ 0xc000000 │ │ │ │ - rscseq r6, r8, #132, 12 @ 0x8400000 │ │ │ │ + rscseq r5, r8, #192, 12 @ 0xc000000 │ │ │ │ + rscseq r5, r8, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ mov r7, r5 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [pc, #52] @ 7eb78 <__cxa_atexit@plt+0x71d58> │ │ │ │ str sl, [r5, #-4] │ │ │ │ @@ -116564,15 +116564,15 @@ │ │ │ │ b 7e454 <__cxa_atexit@plt+0x71634> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r6, r8, #40, 12 @ 0x2800000 │ │ │ │ + rscseq r5, r8, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 7eba8 <__cxa_atexit@plt+0x71d88> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -116580,26 +116580,26 @@ │ │ │ │ b 7e454 <__cxa_atexit@plt+0x71634> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ - rscseq r6, r8, #0, 12 │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ + rscseq r5, r8, #0, 12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 7ebec <__cxa_atexit@plt+0x71dcc> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ - rscseq r6, r8, #236, 10 @ 0x3b000000 │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ + rscseq r5, r8, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -116615,17 +116615,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 7ec54 <__cxa_atexit@plt+0x71e34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r8, #216, 10 @ 0x36000000 │ │ │ │ - tsteq r9, #32, 14 @ 0x800000 │ │ │ │ - rscseq r6, r8, #196, 10 @ 0x31000000 │ │ │ │ + rscseq r5, r8, #216, 10 @ 0x36000000 │ │ │ │ + tsteq r9, #48, 14 @ 0xc00000 │ │ │ │ + rscseq r5, r8, #196, 10 @ 0x31000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -116646,18 +116646,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 7ecd4 <__cxa_atexit@plt+0x71eb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r8, #108, 10 @ 0x1b000000 │ │ │ │ - tsteq r9, #180, 12 @ 0xb400000 │ │ │ │ - tsteq r9, #176, 12 @ 0xb000000 │ │ │ │ - rscseq r6, r8, #76, 10 @ 0x13000000 │ │ │ │ + rscseq r5, r8, #108, 10 @ 0x1b000000 │ │ │ │ + tsteq r9, #196, 12 @ 0xc400000 │ │ │ │ + tsteq r9, #192, 12 @ 0xc000000 │ │ │ │ + rscseq r5, r8, #76, 10 @ 0x13000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7ed60 <__cxa_atexit@plt+0x71f40> │ │ │ │ ldr r1, [pc, #136] @ 7ed80 <__cxa_atexit@plt+0x71f60> │ │ │ │ @@ -116680,30 +116680,30 @@ │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r0, [pc, #76] @ 7ed8c <__cxa_atexit@plt+0x71f6c> │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r3, r7} │ │ │ │ sub r7, r2, #11 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r9, #24, 6 @ 0x60000000 │ │ │ │ - tsteq r9, #72, 8 @ 0x48000000 │ │ │ │ - tsteq r9, #8, 12 @ 0x800000 │ │ │ │ + tsteq r9, #40, 6 @ 0xa0000000 │ │ │ │ + tsteq r9, #88, 8 @ 0x58000000 │ │ │ │ + tsteq r9, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7edd8 <__cxa_atexit@plt+0x71fb8> │ │ │ │ @@ -116716,17 +116716,17 @@ │ │ │ │ add r2, r2, #2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r9, #196, 6 @ 0x10000003 │ │ │ │ - tsteq r9, #128, 10 @ 0x20000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r9, #212, 6 @ 0x50000003 │ │ │ │ + tsteq r9, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7ee74 <__cxa_atexit@plt+0x72054> │ │ │ │ ldr r7, [pc, #144] @ 7ee9c <__cxa_atexit@plt+0x7207c> │ │ │ │ @@ -116762,19 +116762,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - rscseq r6, r8, #144, 6 @ 0x40000002 │ │ │ │ + rscseq r5, r8, #144, 6 @ 0x40000002 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - tsteq r9, #252, 8 @ 0xfc000000 │ │ │ │ + tsteq r9, #12, 10 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7eef8 <__cxa_atexit@plt+0x720d8> │ │ │ │ @@ -116788,17 +116788,17 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r1, r2, r3, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - tsteq r9, #88, 8 @ 0x58000000 │ │ │ │ + tsteq r9, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -116819,18 +116819,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 7ef88 <__cxa_atexit@plt+0x72168> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r8, #216, 4 @ 0x8000000d │ │ │ │ - tsteq r9, #0, 8 │ │ │ │ - tsteq r9, #252, 6 @ 0xf0000003 │ │ │ │ - rscseq r6, r8, #180, 4 @ 0x4000000b │ │ │ │ + rscseq r5, r8, #216, 4 @ 0x8000000d │ │ │ │ + tsteq r9, #16, 8 @ 0x10000000 │ │ │ │ + tsteq r9, #12, 8 @ 0xc000000 │ │ │ │ + rscseq r5, r8, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7f01c <__cxa_atexit@plt+0x721fc> │ │ │ │ ldr r1, [pc, #144] @ 7f03c <__cxa_atexit@plt+0x7221c> │ │ │ │ @@ -116855,30 +116855,30 @@ │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r7, r2, #11 │ │ │ │ stmib r6, {r0, r3} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq r9, #100 @ 0x64 │ │ │ │ - tsteq r9, #148, 2 @ 0x25 │ │ │ │ - tsteq r9, #84, 6 @ 0x50000001 │ │ │ │ + tsteq r9, #116 @ 0x74 │ │ │ │ + tsteq r9, #164, 2 @ 0x29 │ │ │ │ + tsteq r9, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7f09c <__cxa_atexit@plt+0x7227c> │ │ │ │ @@ -116893,17 +116893,17 @@ │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r9, #8, 2 │ │ │ │ - tsteq r9, #196, 4 @ 0x4000000c │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r9, #24, 2 │ │ │ │ + tsteq r9, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7f138 <__cxa_atexit@plt+0x72318> │ │ │ │ ldr r7, [pc, #144] @ 7f160 <__cxa_atexit@plt+0x72340> │ │ │ │ @@ -116939,19 +116939,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - rscseq r6, r8, #232 @ 0xe8 │ │ │ │ + rscseq r5, r8, #232 @ 0xe8 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - tsteq r9, #56, 4 @ 0x80000003 │ │ │ │ + tsteq r9, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7f1bc <__cxa_atexit@plt+0x7239c> │ │ │ │ @@ -116965,18 +116965,18 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r1, r2, r3, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - tsteq r9, #148, 2 @ 0x25 │ │ │ │ - rscseq r6, r8, #100, 4 @ 0x40000006 │ │ │ │ + tsteq r9, #164, 2 @ 0x29 │ │ │ │ + rscseq r5, r8, #100, 4 @ 0x40000006 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7f214 <__cxa_atexit@plt+0x723f4> │ │ │ │ @@ -116984,37 +116984,37 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r2, [pc, #36] @ 7f22c <__cxa_atexit@plt+0x7240c> │ │ │ │ mov r9, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 3fbf50 <__cxa_atexit@plt+0x3ef130> │ │ │ │ + b 3dc1a8 <__cxa_atexit@plt+0x3cf388> │ │ │ │ ldr r7, [pc, #20] @ 7f230 <__cxa_atexit@plt+0x72410> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r9, #68, 2 │ │ │ │ - rscseq r6, r8, #44, 4 @ 0xc0000002 │ │ │ │ - rscseq r6, r8, #4, 4 @ 0x40000000 │ │ │ │ + tsteq r9, #84, 2 │ │ │ │ + rscseq r5, r8, #44, 4 @ 0xc0000002 │ │ │ │ + rscseq r5, r8, #4, 4 @ 0x40000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7f260 <__cxa_atexit@plt+0x72440> │ │ │ │ ldr r9, [pc, #24] @ 7f264 <__cxa_atexit@plt+0x72444> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq r6, r8, #184, 2 @ 0x2e │ │ │ │ - rscseq r6, r8, #192, 2 @ 0x30 │ │ │ │ + rscseq r5, r8, #184, 2 @ 0x2e │ │ │ │ + rscseq r5, r8, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7f298 <__cxa_atexit@plt+0x72478> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #48] @ 7f2bc <__cxa_atexit@plt+0x7249c> │ │ │ │ @@ -117024,19 +117024,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7f2b4 <__cxa_atexit@plt+0x72494> │ │ │ │ ldr r9, [pc, #20] @ 7f2b8 <__cxa_atexit@plt+0x72498> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq r5, r8, #28, 28 @ 0x1c0 │ │ │ │ - tsteq r9, #236, 28 @ 0xec0 │ │ │ │ - rscseq r6, r8, #88, 2 │ │ │ │ + rscseq r4, r8, #28, 28 @ 0x1c0 │ │ │ │ + tsteq r9, #252, 28 @ 0xfc0 │ │ │ │ + rscseq r5, r8, #88, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7f2f0 <__cxa_atexit@plt+0x724d0> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #48] @ 7f314 <__cxa_atexit@plt+0x724f4> │ │ │ │ @@ -117046,19 +117046,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7f30c <__cxa_atexit@plt+0x724ec> │ │ │ │ ldr r9, [pc, #20] @ 7f310 <__cxa_atexit@plt+0x724f0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq r5, r8, #216, 26 @ 0x3600 │ │ │ │ - tsteq r9, #148, 28 @ 0x940 │ │ │ │ - rscseq r5, r8, #208, 26 @ 0x3400 │ │ │ │ + rscseq r4, r8, #216, 26 @ 0x3600 │ │ │ │ + tsteq r9, #164, 28 @ 0xa40 │ │ │ │ + rscseq r4, r8, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7f34c <__cxa_atexit@plt+0x7252c> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [pc, #52] @ 7f370 <__cxa_atexit@plt+0x72550> │ │ │ │ @@ -117069,32 +117069,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7f368 <__cxa_atexit@plt+0x72548> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [pc, #16] @ 7f36c <__cxa_atexit@plt+0x7254c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rscseq r5, r8, #140, 26 @ 0x2300 │ │ │ │ - tsteq r9, #60, 28 @ 0x3c0 │ │ │ │ + rscseq r4, r8, #140, 26 @ 0x2300 │ │ │ │ + tsteq r9, #76, 28 @ 0x4c0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ ldrne r9, [r5, #12] │ │ │ │ ldreq r3, [pc, #12] @ 7f3a4 <__cxa_atexit@plt+0x72584> │ │ │ │ ldreq r3, [pc, r3] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ addeq r9, r3, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #224, 26 @ 0x3800 │ │ │ │ - rscseq r6, r8, #156 @ 0x9c │ │ │ │ + tsteq r9, #240, 26 @ 0x3c00 │ │ │ │ + rscseq r5, r8, #156 @ 0x9c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7f470 <__cxa_atexit@plt+0x72650> │ │ │ │ ldr r7, [pc, #204] @ 7f498 <__cxa_atexit@plt+0x72678> │ │ │ │ @@ -117127,15 +117127,15 @@ │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r3, sl} │ │ │ │ ldr r7, [pc, #112] @ 7f4b0 <__cxa_atexit@plt+0x72690> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r3, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbf50 <__cxa_atexit@plt+0x3ef130> │ │ │ │ + b 3dc1a8 <__cxa_atexit@plt+0x3cf388> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ @@ -117149,19 +117149,19 @@ │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rscseq r5, r8, #192, 30 @ 0x300 │ │ │ │ - rscseq r5, r8, #220, 30 @ 0x370 │ │ │ │ + rscseq r4, r8, #192, 30 @ 0x300 │ │ │ │ + rscseq r4, r8, #220, 30 @ 0x370 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - tsteq r9, #16, 30 @ 0x40 │ │ │ │ - rscseq r5, r8, #148, 30 @ 0x250 │ │ │ │ + tsteq r9, #32, 30 @ 0x80 │ │ │ │ + rscseq r4, r8, #148, 30 @ 0x250 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #128] @ 7f554 <__cxa_atexit@plt+0x72734> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -117183,30 +117183,30 @@ │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #68] @ 7f564 <__cxa_atexit@plt+0x72744> │ │ │ │ mov r9, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbf50 <__cxa_atexit@plt+0x3ef130> │ │ │ │ + b 3dc1a8 <__cxa_atexit@plt+0x3cf388> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 7f55c <__cxa_atexit@plt+0x7273c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rscseq r5, r8, #0, 30 │ │ │ │ + rscseq r4, r8, #0, 30 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ - tsteq r9, #44, 28 @ 0x2c0 │ │ │ │ - rscseq r5, r8, #224, 28 @ 0xe00 │ │ │ │ + tsteq r9, #60, 28 @ 0x3c0 │ │ │ │ + rscseq r4, r8, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ ldr sl, [r2, #8]! │ │ │ │ ldr r7, [pc, #88] @ 7f5e0 <__cxa_atexit@plt+0x727c0> │ │ │ │ ldr r1, [r2, #-4] │ │ │ │ @@ -117221,25 +117221,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #48] @ 7f5e8 <__cxa_atexit@plt+0x727c8> │ │ │ │ mov r9, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbf50 <__cxa_atexit@plt+0x3ef130> │ │ │ │ + b 3dc1a8 <__cxa_atexit@plt+0x3cf388> │ │ │ │ ldr r7, [pc, #28] @ 7f5ec <__cxa_atexit@plt+0x727cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - tsteq r9, #148, 26 @ 0x2500 │ │ │ │ - rscseq r5, r8, #120, 28 @ 0x780 │ │ │ │ + tsteq r9, #164, 26 @ 0x2900 │ │ │ │ + rscseq r4, r8, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7f624 <__cxa_atexit@plt+0x72804> │ │ │ │ @@ -117250,52 +117250,52 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7f640 <__cxa_atexit@plt+0x72820> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf48 <__cxa_atexit@plt+0x3ef128> │ │ │ │ - tsteq r9, #56, 26 @ 0xe00 │ │ │ │ + b 3dc1a0 <__cxa_atexit@plt+0x3cf380> │ │ │ │ + tsteq r9, #72, 26 @ 0x1200 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq r6, r8, #12, 8 @ 0xc000000 │ │ │ │ + rscseq r5, r8, #12, 8 @ 0xc000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7f680 <__cxa_atexit@plt+0x72860> │ │ │ │ ldr r2, [pc, #36] @ 7f688 <__cxa_atexit@plt+0x72868> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 7f68c <__cxa_atexit@plt+0x7286c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc188 <__cxa_atexit@plt+0x3ef368> │ │ │ │ + b 3dc3e0 <__cxa_atexit@plt+0x3cf5c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #180, 18 @ 0x2d0000 │ │ │ │ - tsteq r9, #228, 24 @ 0xe400 │ │ │ │ + tsteq r9, #196, 18 @ 0x310000 │ │ │ │ + tsteq r9, #244, 24 @ 0xf400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7f6c0 <__cxa_atexit@plt+0x728a0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 7f6c8 <__cxa_atexit@plt+0x728a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc190 <__cxa_atexit@plt+0x3ef370> │ │ │ │ + b 3dc3e8 <__cxa_atexit@plt+0x3cf5c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #104, 18 @ 0x1a0000 │ │ │ │ - rscseq r6, r8, #200, 6 @ 0x20000003 │ │ │ │ + tsteq r9, #120, 18 @ 0x1e0000 │ │ │ │ + rscseq r5, r8, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7f710 <__cxa_atexit@plt+0x728f0> │ │ │ │ ldr r7, [pc, #48] @ 7f720 <__cxa_atexit@plt+0x72900> │ │ │ │ @@ -117309,16 +117309,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 7f724 <__cxa_atexit@plt+0x72904> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r6, r8, #196, 6 @ 0x10000003 │ │ │ │ - rscseq r6, r8, #112, 6 @ 0xc0000001 │ │ │ │ + rscseq r5, r8, #196, 6 @ 0x10000003 │ │ │ │ + rscseq r5, r8, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 7f7b4 <__cxa_atexit@plt+0x72994> │ │ │ │ cmp r3, #3 │ │ │ │ bne 7f80c <__cxa_atexit@plt+0x729ec> │ │ │ │ @@ -117405,15 +117405,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #276] @ 7f9ac <__cxa_atexit@plt+0x72b8c> │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fc018 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + b 3dc270 <__cxa_atexit@plt+0x3cf450> │ │ │ │ ldr r7, [pc, #376] @ 7fa28 <__cxa_atexit@plt+0x72c08> │ │ │ │ ldr r0, [pc, #376] @ 7fa2c <__cxa_atexit@plt+0x72c0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #300] @ 7f9f0 <__cxa_atexit@plt+0x72bd0> │ │ │ │ ldr r0, [pc, #300] @ 7f9f4 <__cxa_atexit@plt+0x72bd4> │ │ │ │ @@ -117469,53 +117469,53 @@ │ │ │ │ ldr r0, [pc, #60] @ 7f9cc <__cxa_atexit@plt+0x72bac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ - rscseq r6, r8, #136 @ 0x88 │ │ │ │ - rscseq r6, r8, #132 @ 0x84 │ │ │ │ - rscseq r6, r8, #180 @ 0xb4 │ │ │ │ - rscseq r6, r8, #176 @ 0xb0 │ │ │ │ - rscseq r6, r8, #232 @ 0xe8 │ │ │ │ - rscseq r6, r8, #228 @ 0xe4 │ │ │ │ - rscseq r5, r8, #196, 30 @ 0x310 │ │ │ │ - rscseq r5, r8, #192, 30 @ 0x300 │ │ │ │ - rscseq r6, r8, #188, 2 @ 0x2f │ │ │ │ - rscseq r6, r8, #184, 2 @ 0x2e │ │ │ │ - rscseq r6, r8, #80 @ 0x50 │ │ │ │ - rscseq r6, r8, #76 @ 0x4c │ │ │ │ - rscseq r6, r8, #160 @ 0xa0 │ │ │ │ - rscseq r6, r8, #156 @ 0x9c │ │ │ │ - rscseq r6, r8, #160 @ 0xa0 │ │ │ │ - rscseq r6, r8, #156 @ 0x9c │ │ │ │ - rscseq r6, r8, #240 @ 0xf0 │ │ │ │ - rscseq r6, r8, #236 @ 0xec │ │ │ │ - rscseq r6, r8, #140 @ 0x8c │ │ │ │ - rscseq r6, r8, #136 @ 0x88 │ │ │ │ - rscseq r6, r8, #140 @ 0x8c │ │ │ │ - rscseq r6, r8, #136 @ 0x88 │ │ │ │ - rscseq r6, r8, #220 @ 0xdc │ │ │ │ - rscseq r6, r8, #216 @ 0xd8 │ │ │ │ - rscseq r6, r8, #140 @ 0x8c │ │ │ │ - rscseq r6, r8, #136 @ 0x88 │ │ │ │ - rscseq r6, r8, #64, 2 │ │ │ │ - rscseq r6, r8, #60, 2 │ │ │ │ - rscseq r6, r8, #200 @ 0xc8 │ │ │ │ - rscseq r6, r8, #196 @ 0xc4 │ │ │ │ - rscseq r6, r8, #144, 2 @ 0x24 │ │ │ │ - rscseq r6, r8, #140, 2 @ 0x23 │ │ │ │ + rscseq r5, r8, #136 @ 0x88 │ │ │ │ + rscseq r5, r8, #132 @ 0x84 │ │ │ │ + rscseq r5, r8, #180 @ 0xb4 │ │ │ │ + rscseq r5, r8, #176 @ 0xb0 │ │ │ │ + rscseq r5, r8, #232 @ 0xe8 │ │ │ │ + rscseq r5, r8, #228 @ 0xe4 │ │ │ │ + rscseq r4, r8, #196, 30 @ 0x310 │ │ │ │ + rscseq r4, r8, #192, 30 @ 0x300 │ │ │ │ + rscseq r5, r8, #188, 2 @ 0x2f │ │ │ │ + rscseq r5, r8, #184, 2 @ 0x2e │ │ │ │ + rscseq r5, r8, #80 @ 0x50 │ │ │ │ + rscseq r5, r8, #76 @ 0x4c │ │ │ │ + rscseq r5, r8, #160 @ 0xa0 │ │ │ │ + rscseq r5, r8, #156 @ 0x9c │ │ │ │ + rscseq r5, r8, #160 @ 0xa0 │ │ │ │ + rscseq r5, r8, #156 @ 0x9c │ │ │ │ + rscseq r5, r8, #240 @ 0xf0 │ │ │ │ + rscseq r5, r8, #236 @ 0xec │ │ │ │ + rscseq r5, r8, #140 @ 0x8c │ │ │ │ + rscseq r5, r8, #136 @ 0x88 │ │ │ │ + rscseq r5, r8, #140 @ 0x8c │ │ │ │ + rscseq r5, r8, #136 @ 0x88 │ │ │ │ + rscseq r5, r8, #220 @ 0xdc │ │ │ │ + rscseq r5, r8, #216 @ 0xd8 │ │ │ │ + rscseq r5, r8, #140 @ 0x8c │ │ │ │ + rscseq r5, r8, #136 @ 0x88 │ │ │ │ + rscseq r5, r8, #64, 2 │ │ │ │ + rscseq r5, r8, #60, 2 │ │ │ │ + rscseq r5, r8, #200 @ 0xc8 │ │ │ │ + rscseq r5, r8, #196 @ 0xc4 │ │ │ │ + rscseq r5, r8, #144, 2 @ 0x24 │ │ │ │ + rscseq r5, r8, #140, 2 @ 0x23 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - tsteq r9, #132, 18 @ 0x210000 │ │ │ │ - tsteq r9, #104, 16 @ 0x680000 │ │ │ │ - rscseq r6, r8, #68 @ 0x44 │ │ │ │ + tsteq r9, #148, 18 @ 0x250000 │ │ │ │ + tsteq r9, #120, 16 @ 0x780000 │ │ │ │ + rscseq r5, r8, #68 @ 0x44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #9 │ │ │ │ beq 7fa94 <__cxa_atexit@plt+0x72c74> │ │ │ │ cmp r8, #10 │ │ │ │ beq 7fa7c <__cxa_atexit@plt+0x72c5c> │ │ │ │ @@ -117540,23 +117540,23 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 7fac4 <__cxa_atexit@plt+0x72ca4> │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fc018 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + b 3dc270 <__cxa_atexit@plt+0x3cf450> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r5, r8, #108, 28 @ 0x6c0 │ │ │ │ - rscseq r5, r8, #104, 28 @ 0x680 │ │ │ │ - rscseq r5, r8, #152, 28 @ 0x980 │ │ │ │ - rscseq r5, r8, #148, 28 @ 0x940 │ │ │ │ - rscseq r5, r8, #196, 28 @ 0xc40 │ │ │ │ - rscseq r5, r8, #192, 28 @ 0xc00 │ │ │ │ - rscseq r5, r8, #140, 30 @ 0x230 │ │ │ │ + rscseq r4, r8, #108, 28 @ 0x6c0 │ │ │ │ + rscseq r4, r8, #104, 28 @ 0x680 │ │ │ │ + rscseq r4, r8, #152, 28 @ 0x980 │ │ │ │ + rscseq r4, r8, #148, 28 @ 0x940 │ │ │ │ + rscseq r4, r8, #196, 28 @ 0xc40 │ │ │ │ + rscseq r4, r8, #192, 28 @ 0xc00 │ │ │ │ + rscseq r4, r8, #140, 30 @ 0x230 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7fb3c <__cxa_atexit@plt+0x72d1c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -117579,25 +117579,25 @@ │ │ │ │ orr r8, r3, #96 @ 0x60 │ │ │ │ cmp r3, #1114112 @ 0x110000 │ │ │ │ bcs 7fb60 <__cxa_atexit@plt+0x72d40> │ │ │ │ ldr r3, [pc, #36] @ 7fb78 <__cxa_atexit@plt+0x72d58> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc018 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + b 3dc270 <__cxa_atexit@plt+0x3cf450> │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fc198 <__cxa_atexit@plt+0x3ef378> │ │ │ │ + b 3dc3f0 <__cxa_atexit@plt+0x3cf5d0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r9, #72, 10 @ 0x12000000 │ │ │ │ - tsteq r9, #8, 10 @ 0x2000000 │ │ │ │ - rscseq r5, r8, #216, 28 @ 0xd80 │ │ │ │ + tsteq r9, #88, 10 @ 0x16000000 │ │ │ │ + tsteq r9, #24, 10 @ 0x6000000 │ │ │ │ + rscseq r4, r8, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7fbfc <__cxa_atexit@plt+0x72ddc> │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -117618,15 +117618,15 @@ │ │ │ │ str r9, [r6, #12] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 7fc74 <__cxa_atexit@plt+0x72e54> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ cmp r7, #39 @ 0x27 │ │ │ │ bne 7fc28 <__cxa_atexit@plt+0x72e08> │ │ │ │ ldr r7, [pc, #104] @ 7fc84 <__cxa_atexit@plt+0x72e64> │ │ │ │ @@ -117652,24 +117652,24 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 7fc78 <__cxa_atexit@plt+0x72e58> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r9, #56, 14 @ 0xe00000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r9, #72, 14 @ 0x1200000 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ - tsteq r9, #28, 14 @ 0x700000 │ │ │ │ - tsteq r9, #8, 8 @ 0x8000000 │ │ │ │ - sbcseq r3, fp, #1216 @ 0x4c0 │ │ │ │ - tsteq r9, #100, 12 @ 0x6400000 │ │ │ │ - tsteq r9, #92, 8 @ 0x5c000000 │ │ │ │ - tsteq r9, #132, 8 @ 0x84000000 │ │ │ │ - rscseq r5, r8, #48, 28 @ 0x300 │ │ │ │ + tsteq r9, #44, 14 @ 0xb00000 │ │ │ │ + tsteq r9, #24, 8 @ 0x18000000 │ │ │ │ + sbcseq r3, fp, #84992 @ 0x14c00 │ │ │ │ + tsteq r9, #116, 12 @ 0x7400000 │ │ │ │ + tsteq r9, #108, 8 @ 0x6c000000 │ │ │ │ + tsteq r9, #148, 8 @ 0x94000000 │ │ │ │ + rscseq r4, r8, #48, 28 @ 0x300 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7fd00 <__cxa_atexit@plt+0x72ee0> │ │ │ │ ldr r7, [pc, #96] @ 7fd28 <__cxa_atexit@plt+0x72f08> │ │ │ │ @@ -117696,23 +117696,23 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffa4c │ │ │ │ - rscseq r5, r8, #192, 26 @ 0x3000 │ │ │ │ - rscseq r5, r8, #220, 26 @ 0x3700 │ │ │ │ + rscseq r4, r8, #192, 26 @ 0x3000 │ │ │ │ + rscseq r4, r8, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ - rscseq r5, r8, #132, 26 @ 0x2100 │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ + rscseq r4, r8, #132, 26 @ 0x2100 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7fdac <__cxa_atexit@plt+0x72f8c> │ │ │ │ ldr r7, [pc, #92] @ 7fdd0 <__cxa_atexit@plt+0x72fb0> │ │ │ │ @@ -117738,34 +117738,34 @@ │ │ │ │ ldr r7, [pc, #20] @ 7fdd8 <__cxa_atexit@plt+0x72fb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffff9a0 │ │ │ │ - rscseq r5, r8, #20, 26 @ 0x500 │ │ │ │ - rscseq r5, r8, #56, 26 @ 0xe00 │ │ │ │ + rscseq r4, r8, #20, 26 @ 0x500 │ │ │ │ + rscseq r4, r8, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ - rscseq r5, r8, #236, 24 @ 0xec00 │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ + rscseq r4, r8, #236, 24 @ 0xec00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 7fe20 <__cxa_atexit@plt+0x73000> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ - rscseq r5, r8, #216, 24 @ 0xd800 │ │ │ │ - rscseq r5, r8, #180, 24 @ 0xb400 │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ + rscseq r4, r8, #216, 24 @ 0xd800 │ │ │ │ + rscseq r4, r8, #180, 24 @ 0xb400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7fe68 <__cxa_atexit@plt+0x73048> │ │ │ │ ldr r7, [pc, #48] @ 7fe78 <__cxa_atexit@plt+0x73058> │ │ │ │ @@ -117779,38 +117779,38 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 7fe7c <__cxa_atexit@plt+0x7305c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - rscseq r5, r8, #108, 24 @ 0x6c00 │ │ │ │ - rscseq r5, r8, #88, 24 @ 0x5800 │ │ │ │ + rscseq r4, r8, #108, 24 @ 0x6c00 │ │ │ │ + rscseq r4, r8, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 7fec0 <__cxa_atexit@plt+0x730a0> │ │ │ │ ldr r3, [pc, #40] @ 7fed0 <__cxa_atexit@plt+0x730b0> │ │ │ │ ldr r8, [pc, #40] @ 7fed4 <__cxa_atexit@plt+0x730b4> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - sbcseq r3, fp, #168, 22 @ 0x2a000 │ │ │ │ - rscseq r5, r8, #48, 24 @ 0x3000 │ │ │ │ + sbcseq r3, fp, #232, 18 @ 0x3a0000 │ │ │ │ + rscseq r4, r8, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7ff78 <__cxa_atexit@plt+0x73158> │ │ │ │ @@ -117853,21 +117853,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 7ffa8 <__cxa_atexit@plt+0x73188> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rscseq r5, r8, #156, 22 @ 0x27000 │ │ │ │ + rscseq r4, r8, #156, 22 @ 0x27000 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - rscseq r5, r8, #80, 22 @ 0x14000 │ │ │ │ + rscseq r4, r8, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 80018 <__cxa_atexit@plt+0x731f8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -117897,20 +117897,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #24] @ 8005c <__cxa_atexit@plt+0x7323c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - rscseq r5, r8, #164, 20 @ 0xa4000 │ │ │ │ + rscseq r4, r8, #164, 20 @ 0xa4000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 800c4 <__cxa_atexit@plt+0x732a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -117948,26 +117948,26 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #48] @ 80140 <__cxa_atexit@plt+0x73320> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ ldr r7, [pc, #16] @ 8013c <__cxa_atexit@plt+0x7331c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff64c │ │ │ │ - rscseq r5, r8, #172, 18 @ 0x2b0000 │ │ │ │ + rscseq r4, r8, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - rscseq r5, r8, #192, 18 @ 0x300000 │ │ │ │ + rscseq r4, r8, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8019c <__cxa_atexit@plt+0x7337c> │ │ │ │ @@ -117984,25 +117984,25 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ b 7e454 <__cxa_atexit@plt+0x71634> │ │ │ │ ldr r3, [pc, #24] @ 801bc <__cxa_atexit@plt+0x7339c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ - rscseq r5, r8, #64, 18 @ 0x100000 │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ + rscseq r4, r8, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8028c <__cxa_atexit@plt+0x7346c> │ │ │ │ @@ -118047,16 +118047,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - rscseq r5, r8, #144, 16 @ 0x900000 │ │ │ │ - rscseq r5, r8, #108, 16 @ 0x6c0000 │ │ │ │ + rscseq r4, r8, #144, 16 @ 0x900000 │ │ │ │ + rscseq r4, r8, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #96] @ 8032c <__cxa_atexit@plt+0x7350c> │ │ │ │ tst r3, #3 │ │ │ │ str r7, [r5] │ │ │ │ @@ -118081,15 +118081,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - rscseq r5, r8, #232, 14 @ 0x3a00000 │ │ │ │ + rscseq r4, r8, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr sl, [r3, #11] │ │ │ │ ldr r2, [pc, #48] @ 80388 <__cxa_atexit@plt+0x73568> │ │ │ │ @@ -118103,23 +118103,23 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 7fee8 <__cxa_atexit@plt+0x730c8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq r5, r8, #144, 14 @ 0x2400000 │ │ │ │ + rscseq r4, r8, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b 7fee8 <__cxa_atexit@plt+0x730c8> │ │ │ │ - rscseq r5, r8, #108, 14 @ 0x1b00000 │ │ │ │ + rscseq r4, r8, #108, 14 @ 0x1b00000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 80474 <__cxa_atexit@plt+0x73654> │ │ │ │ @@ -118170,16 +118170,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - rscseq r5, r8, #176, 12 @ 0xb000000 │ │ │ │ - rscseq r5, r8, #128, 12 @ 0x8000000 │ │ │ │ + rscseq r4, r8, #176, 12 @ 0xb000000 │ │ │ │ + rscseq r4, r8, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #112] @ 8052c <__cxa_atexit@plt+0x7370c> │ │ │ │ mov r3, r5 │ │ │ │ @@ -118210,15 +118210,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - rscseq r5, r8, #228, 10 @ 0x39000000 │ │ │ │ + rscseq r4, r8, #228, 10 @ 0x39000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr sl, [r3, #11] │ │ │ │ ldr r2, [pc, #60] @ 80598 <__cxa_atexit@plt+0x73778> │ │ │ │ @@ -118236,15 +118236,15 @@ │ │ │ │ stm r5, {r2, r3} │ │ │ │ b 7fee8 <__cxa_atexit@plt+0x730c8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r5, r8, #124, 10 @ 0x1f000000 │ │ │ │ + rscseq r4, r8, #124, 10 @ 0x1f000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 805cc <__cxa_atexit@plt+0x737ac> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ @@ -118253,16 +118253,16 @@ │ │ │ │ b 7fee8 <__cxa_atexit@plt+0x730c8> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ - rscseq r5, r8, #48, 10 @ 0xc000000 │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ + rscseq r4, r8, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 806b0 <__cxa_atexit@plt+0x73890> │ │ │ │ @@ -118313,16 +118313,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - rscseq r5, r8, #124, 8 @ 0x7c000000 │ │ │ │ - rscseq r5, r8, #68, 8 @ 0x44000000 │ │ │ │ + rscseq r4, r8, #124, 8 @ 0x7c000000 │ │ │ │ + rscseq r4, r8, #68, 8 @ 0x44000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #112] @ 80768 <__cxa_atexit@plt+0x73948> │ │ │ │ mov r3, r5 │ │ │ │ @@ -118353,15 +118353,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - rscseq r5, r8, #168, 6 @ 0xa0000002 │ │ │ │ + rscseq r4, r8, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr sl, [r3, #11] │ │ │ │ ldr r2, [pc, #60] @ 807d4 <__cxa_atexit@plt+0x739b4> │ │ │ │ @@ -118379,15 +118379,15 @@ │ │ │ │ stm r5, {r2, r3} │ │ │ │ b 7fee8 <__cxa_atexit@plt+0x730c8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r5, r8, #64, 6 │ │ │ │ + rscseq r4, r8, #64, 6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 80808 <__cxa_atexit@plt+0x739e8> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ @@ -118396,27 +118396,27 @@ │ │ │ │ b 7fee8 <__cxa_atexit@plt+0x730c8> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ - rscseq r5, r8, #12, 6 @ 0x30000000 │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ + rscseq r4, r8, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 8084c <__cxa_atexit@plt+0x73a2c> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ - rscseq r5, r8, #248, 4 @ 0x8000000f │ │ │ │ - rscseq r5, r8, #12, 6 @ 0x30000000 │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ + rscseq r4, r8, #248, 4 @ 0x8000000f │ │ │ │ + rscseq r4, r8, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 808fc <__cxa_atexit@plt+0x73adc> │ │ │ │ ldr r7, [pc, #176] @ 80924 <__cxa_atexit@plt+0x73b04> │ │ │ │ @@ -118450,30 +118450,30 @@ │ │ │ │ str r3, [r6, #8] │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fc198 <__cxa_atexit@plt+0x3ef378> │ │ │ │ + b 3dc3f0 <__cxa_atexit@plt+0x3cf5d0> │ │ │ │ ldr r7, [pc, #44] @ 80930 <__cxa_atexit@plt+0x73b10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r9, #76, 18 @ 0x130000 │ │ │ │ - tsteq r9, #180, 16 @ 0xb40000 │ │ │ │ - rscseq r5, r8, #108, 4 @ 0xc0000006 │ │ │ │ - rscseq r5, r8, #44, 4 @ 0xc0000002 │ │ │ │ + tsteq r9, #92, 18 @ 0x170000 │ │ │ │ + tsteq r9, #196, 16 @ 0xc40000 │ │ │ │ + rscseq r4, r8, #108, 4 @ 0xc0000006 │ │ │ │ + rscseq r4, r8, #44, 4 @ 0xc0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 809a4 <__cxa_atexit@plt+0x73b84> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -118492,38 +118492,38 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r7, r8} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fc198 <__cxa_atexit@plt+0x3ef378> │ │ │ │ + b 3dc3f0 <__cxa_atexit@plt+0x3cf5d0> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r9, #156, 16 @ 0x9c0000 │ │ │ │ - tsteq r9, #244, 14 @ 0x3d00000 │ │ │ │ - rscseq r5, r8, #176, 2 @ 0x2c │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r9, #172, 16 @ 0xac0000 │ │ │ │ + tsteq r9, #4, 16 @ 0x40000 │ │ │ │ + rscseq r4, r8, #176, 2 @ 0x2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 809f0 <__cxa_atexit@plt+0x73bd0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 809f8 <__cxa_atexit@plt+0x73bd8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 80860 <__cxa_atexit@plt+0x73a40> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #56, 12 @ 0x3800000 │ │ │ │ - rscseq r5, r8, #108, 2 │ │ │ │ + tsteq r9, #72, 12 @ 0x4800000 │ │ │ │ + rscseq r4, r8, #108, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -118550,18 +118550,18 @@ │ │ │ │ ldr r7, [pc, #32] @ 80a94 <__cxa_atexit@plt+0x73c74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - rscseq r4, r8, #184, 14 @ 0x2e00000 │ │ │ │ - tsteq r9, #252, 16 @ 0xfc0000 │ │ │ │ - tsteq r9, #248, 16 @ 0xf80000 │ │ │ │ - rscseq r5, r8, #0, 2 │ │ │ │ + rscseq r3, r8, #184, 14 @ 0x2e00000 │ │ │ │ + tsteq r9, #12, 18 @ 0x30000 │ │ │ │ + tsteq r9, #8, 18 @ 0x20000 │ │ │ │ + rscseq r4, r8, #0, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 80afc <__cxa_atexit@plt+0x73cdc> │ │ │ │ ldr r3, [pc, #84] @ 80b0c <__cxa_atexit@plt+0x73cec> │ │ │ │ @@ -118584,31 +118584,31 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 80b18 <__cxa_atexit@plt+0x73cf8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r9, #172, 12 @ 0xac00000 │ │ │ │ - tsteq r9, #100, 12 @ 0x6400000 │ │ │ │ - rscseq r5, r8, #124 @ 0x7c │ │ │ │ + tsteq r9, #188, 12 @ 0xbc00000 │ │ │ │ + tsteq r9, #116, 12 @ 0x7400000 │ │ │ │ + rscseq r4, r8, #124 @ 0x7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 80b4c <__cxa_atexit@plt+0x73d2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 80b50 <__cxa_atexit@plt+0x73d30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #45 @ 0x2d │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #76, 12 @ 0x4c00000 │ │ │ │ - tsteq r9, #4, 12 @ 0x400000 │ │ │ │ + tsteq r9, #92, 12 @ 0x5c00000 │ │ │ │ + tsteq r9, #20, 12 @ 0x1400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 80be4 <__cxa_atexit@plt+0x73dc4> │ │ │ │ ldr r2, [pc, #148] @ 80c04 <__cxa_atexit@plt+0x73de4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -118631,34 +118631,34 @@ │ │ │ │ ldr r7, [pc, #88] @ 80c10 <__cxa_atexit@plt+0x73df0> │ │ │ │ ldr r3, [pc, #88] @ 80c14 <__cxa_atexit@plt+0x73df4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fc000 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + b 3dc258 <__cxa_atexit@plt+0x3cf438> │ │ │ │ ldr r7, [pc, #52] @ 80c0c <__cxa_atexit@plt+0x73dec> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 80c18 <__cxa_atexit@plt+0x73df8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #168, 8 @ 0xa8000000 │ │ │ │ + tsteq r9, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - tsteq r9, #72, 8 @ 0x48000000 │ │ │ │ + tsteq r9, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - rscseq r4, r8, #196, 30 @ 0x310 │ │ │ │ - rscseq r4, r8, #140, 30 @ 0x230 │ │ │ │ + rscseq r3, r8, #196, 30 @ 0x310 │ │ │ │ + rscseq r3, r8, #140, 30 @ 0x230 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 80ca4 <__cxa_atexit@plt+0x73e84> │ │ │ │ @@ -118679,51 +118679,51 @@ │ │ │ │ ldr r3, [pc, #76] @ 80cc4 <__cxa_atexit@plt+0x73ea4> │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fc000 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + b 3dc258 <__cxa_atexit@plt+0x3cf438> │ │ │ │ ldr r7, [pc, #36] @ 80cbc <__cxa_atexit@plt+0x73e9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 80cc8 <__cxa_atexit@plt+0x73ea8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r9, #140, 6 @ 0x30000002 │ │ │ │ + tsteq r9, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - rscseq r4, r8, #8, 30 │ │ │ │ - rscseq r4, r8, #212, 28 @ 0xd40 │ │ │ │ + rscseq r3, r8, #8, 30 │ │ │ │ + rscseq r3, r8, #212, 28 @ 0xd40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 80d00 <__cxa_atexit@plt+0x73ee0> │ │ │ │ ldr r3, [pc, #48] @ 80d18 <__cxa_atexit@plt+0x73ef8> │ │ │ │ ldr r2, [pc, #48] @ 80d1c <__cxa_atexit@plt+0x73efc> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc000 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + b 3dc258 <__cxa_atexit@plt+0x3cf438> │ │ │ │ ldr r7, [pc, #12] @ 80d14 <__cxa_atexit@plt+0x73ef4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #28, 6 @ 0x70000000 │ │ │ │ + tsteq r9, #44, 6 @ 0xb0000000 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq r4, r8, #144, 28 @ 0x900 │ │ │ │ + rscseq r3, r8, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 80d54 <__cxa_atexit@plt+0x73f34> │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -118804,27 +118804,27 @@ │ │ │ │ sub r7, r3, #18 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - tsteq r9, #144, 4 │ │ │ │ - tsteq r9, #84, 4 @ 0x40000005 │ │ │ │ + tsteq r9, #160, 4 │ │ │ │ + tsteq r9, #100, 4 @ 0x40000006 │ │ │ │ + tsteq r9, #36, 4 @ 0x40000002 │ │ │ │ + tsteq r9, #236, 2 @ 0x3b │ │ │ │ tsteq r9, #20, 4 @ 0x40000001 │ │ │ │ - tsteq r9, #220, 2 @ 0x37 │ │ │ │ - tsteq r9, #4, 4 @ 0x40000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 80f44 <__cxa_atexit@plt+0x74124> │ │ │ │ @@ -118855,19 +118855,19 @@ │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #18 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ - tsteq r9, #96, 2 │ │ │ │ - tsteq r9, #0, 2 │ │ │ │ - tsteq r9, #40, 2 │ │ │ │ + tsteq r9, #112, 2 │ │ │ │ + tsteq r9, #16, 2 │ │ │ │ + tsteq r9, #56, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 80fc4 <__cxa_atexit@plt+0x741a4> │ │ │ │ ldr r7, [pc, #104] @ 80fe8 <__cxa_atexit@plt+0x741c8> │ │ │ │ @@ -118896,31 +118896,31 @@ │ │ │ │ ldr r7, [pc, #20] @ 80ff0 <__cxa_atexit@plt+0x741d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffcc3c │ │ │ │ - rscseq r4, r8, #192 @ 0xc0 │ │ │ │ - rscseq r4, r8, #188, 22 @ 0x2f000 │ │ │ │ + rscseq r3, r8, #192 @ 0xc0 │ │ │ │ + rscseq r3, r8, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 8102c <__cxa_atexit@plt+0x7420c> │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 81030 <__cxa_atexit@plt+0x74210> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #40, 2 │ │ │ │ - tsteq r9, #96, 2 │ │ │ │ + tsteq r9, #56, 2 │ │ │ │ + tsteq r9, #112, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81098 <__cxa_atexit@plt+0x74278> │ │ │ │ ldr r7, [pc, #104] @ 810bc <__cxa_atexit@plt+0x7429c> │ │ │ │ @@ -118949,31 +118949,31 @@ │ │ │ │ ldr r7, [pc, #20] @ 810c4 <__cxa_atexit@plt+0x742a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffcb68 │ │ │ │ - rscseq r3, r8, #236, 30 @ 0x3b0 │ │ │ │ - rscseq r4, r8, #236, 20 @ 0xec000 │ │ │ │ + rscseq r2, r8, #236, 30 @ 0x3b0 │ │ │ │ + rscseq r3, r8, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 81100 <__cxa_atexit@plt+0x742e0> │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 81104 <__cxa_atexit@plt+0x742e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #148 @ 0x94 │ │ │ │ - tsteq r9, #76 @ 0x4c │ │ │ │ + tsteq r9, #164 @ 0xa4 │ │ │ │ + tsteq r9, #92 @ 0x5c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8116c <__cxa_atexit@plt+0x7434c> │ │ │ │ ldr r7, [pc, #116] @ 8119c <__cxa_atexit@plt+0x7437c> │ │ │ │ @@ -119005,16 +119005,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xffffca94 │ │ │ │ - rscseq r3, r8, #24, 30 @ 0x60 │ │ │ │ - rscseq r4, r8, #20, 20 @ 0x14000 │ │ │ │ + rscseq r2, r8, #24, 30 @ 0x60 │ │ │ │ + rscseq r3, r8, #20, 20 @ 0x14000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 81210 <__cxa_atexit@plt+0x743f0> │ │ │ │ ldr r7, [pc, #104] @ 81234 <__cxa_atexit@plt+0x74414> │ │ │ │ @@ -119043,16 +119043,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 8123c <__cxa_atexit@plt+0x7441c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffc9f0 │ │ │ │ - rscseq r3, r8, #116, 28 @ 0x740 │ │ │ │ - rscseq r4, r8, #124, 18 @ 0x1f0000 │ │ │ │ + rscseq r2, r8, #116, 28 @ 0x740 │ │ │ │ + rscseq r3, r8, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r7, r7 │ │ │ │ mov r3, #8 │ │ │ │ tst r7, #3 │ │ │ │ moveq r3, #4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -119095,31 +119095,31 @@ │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xffffc92c │ │ │ │ - rscseq r3, r8, #168, 26 @ 0x2a00 │ │ │ │ - rscseq r4, r8, #188, 16 @ 0xbc0000 │ │ │ │ + rscseq r2, r8, #168, 26 @ 0x2a00 │ │ │ │ + rscseq r3, r8, #188, 16 @ 0xbc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 81348 <__cxa_atexit@plt+0x74528> │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 8134c <__cxa_atexit@plt+0x7452c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #76, 28 @ 0x4c0 │ │ │ │ - tsteq r9, #4, 28 @ 0x40 │ │ │ │ + tsteq r9, #92, 28 @ 0x5c0 │ │ │ │ + tsteq r9, #20, 28 @ 0x140 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 813b4 <__cxa_atexit@plt+0x74594> │ │ │ │ ldr r7, [pc, #104] @ 813d8 <__cxa_atexit@plt+0x745b8> │ │ │ │ @@ -119148,16 +119148,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 813e0 <__cxa_atexit@plt+0x745c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffc84c │ │ │ │ - rscseq r3, r8, #208, 24 @ 0xd000 │ │ │ │ - rscseq r4, r8, #224, 14 @ 0x3800000 │ │ │ │ + rscseq r2, r8, #208, 24 @ 0xd000 │ │ │ │ + rscseq r3, r8, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r7, r7 │ │ │ │ mov r3, #4 │ │ │ │ tst r7, #3 │ │ │ │ moveq r3, #8 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -119210,15 +119210,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 814d8 <__cxa_atexit@plt+0x746b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - rscseq r4, r8, #4, 14 @ 0x100000 │ │ │ │ + rscseq r3, r8, #4, 14 @ 0x100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #88] @ 81550 <__cxa_atexit@plt+0x74730> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -119421,15 +119421,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 81824 <__cxa_atexit@plt+0x74a04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffc3fc │ │ │ │ - rscseq r3, r8, #136, 16 @ 0x880000 │ │ │ │ + rscseq r2, r8, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 818d0 <__cxa_atexit@plt+0x74ab0> │ │ │ │ ldr r3, [pc, #152] @ 818e0 <__cxa_atexit@plt+0x74ac0> │ │ │ │ @@ -119471,15 +119471,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 818ec <__cxa_atexit@plt+0x74acc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - rscseq r4, r8, #244, 4 @ 0x4000000f │ │ │ │ + rscseq r3, r8, #244, 4 @ 0x4000000f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #88] @ 81964 <__cxa_atexit@plt+0x74b44> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -119704,20 +119704,20 @@ │ │ │ │ ldr r7, [pc, #32] @ 81c9c <__cxa_atexit@plt+0x74e7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #56, 10 @ 0xe000000 │ │ │ │ + tsteq r9, #72, 10 @ 0x12000000 │ │ │ │ @ instruction: 0xfffff708 │ │ │ │ @ instruction: 0xffffbfb8 │ │ │ │ - rscseq r3, r8, #32, 8 @ 0x20000000 │ │ │ │ - rscseq r3, r8, #48, 30 @ 0xc0 │ │ │ │ - tsteq r9, #88, 10 @ 0x16000000 │ │ │ │ + rscseq r2, r8, #32, 8 @ 0x20000000 │ │ │ │ + rscseq r2, r8, #48, 30 @ 0xc0 │ │ │ │ + tsteq r9, #104, 10 @ 0x1a000000 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 81ce8 <__cxa_atexit@plt+0x74ec8> │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [pc, #48] @ 81cf8 <__cxa_atexit@plt+0x74ed8> │ │ │ │ @@ -119731,15 +119731,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ b 7cdcc <__cxa_atexit@plt+0x6ffac> │ │ │ │ ldr r7, [pc, #12] @ 81cfc <__cxa_atexit@plt+0x74edc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - rscseq r3, r8, #224, 28 @ 0xe00 │ │ │ │ + rscseq r2, r8, #224, 28 @ 0xe00 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -119761,15 +119761,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 81d74 <__cxa_atexit@plt+0x74f54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r3, r8, #108, 28 @ 0x6c0 │ │ │ │ + rscseq r2, r8, #108, 28 @ 0x6c0 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 81da8 <__cxa_atexit@plt+0x74f88> │ │ │ │ cmp r7, #3 │ │ │ │ bne 81df0 <__cxa_atexit@plt+0x74fd0> │ │ │ │ @@ -119806,34 +119806,34 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 81e34 <__cxa_atexit@plt+0x75014> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #64, 6 │ │ │ │ + tsteq r9, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffffbe00 │ │ │ │ - rscseq r3, r8, #128, 4 │ │ │ │ - tsteq r9, #220, 6 @ 0x70000003 │ │ │ │ + rscseq r2, r8, #128, 4 │ │ │ │ + tsteq r9, #236, 6 @ 0xb0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 81e70 <__cxa_atexit@plt+0x75050> │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 81e74 <__cxa_atexit@plt+0x75054> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #228, 4 @ 0x4000000e │ │ │ │ - tsteq r9, #28, 6 @ 0x70000000 │ │ │ │ + tsteq r9, #244, 4 @ 0x4000000f │ │ │ │ + tsteq r9, #44, 6 @ 0xb0000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 81ee8 <__cxa_atexit@plt+0x750c8> │ │ │ │ ldr r3, [pc, #96] @ 81ef8 <__cxa_atexit@plt+0x750d8> │ │ │ │ @@ -119860,15 +119860,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 81f00 <__cxa_atexit@plt+0x750e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rscseq r3, r8, #228, 24 @ 0xe400 │ │ │ │ + rscseq r2, r8, #228, 24 @ 0xe400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ 81f3c <__cxa_atexit@plt+0x7511c> │ │ │ │ tst r7, #3 │ │ │ │ @@ -120012,15 +120012,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rscseq r3, r8, #132, 20 @ 0x84000 │ │ │ │ + rscseq r2, r8, #132, 20 @ 0x84000 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr lr, [r5, #16] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ @@ -120045,15 +120045,15 @@ │ │ │ │ b 7cdcc <__cxa_atexit@plt+0x6ffac> │ │ │ │ ldr r7, [pc, #16] @ 821e4 <__cxa_atexit@plt+0x753c4> │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ stm r5, {r0, r1, lr} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r2 │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ - rscseq r3, r8, #248, 18 @ 0x3e0000 │ │ │ │ + rscseq r2, r8, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8228c <__cxa_atexit@plt+0x7546c> │ │ │ │ ldr r3, [pc, #148] @ 8229c <__cxa_atexit@plt+0x7547c> │ │ │ │ @@ -120094,15 +120094,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 822a8 <__cxa_atexit@plt+0x75488> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - rscseq r3, r8, #68, 18 @ 0x110000 │ │ │ │ + rscseq r2, r8, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ 82324 <__cxa_atexit@plt+0x75504> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ mov r3, r7 │ │ │ │ sub lr, r5, #4 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -120312,15 +120312,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 82610 <__cxa_atexit@plt+0x757f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffb60c │ │ │ │ - rscseq r2, r8, #160, 20 @ 0xa0000 │ │ │ │ + rscseq r1, r8, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r7, r7 │ │ │ │ mov r3, #4 │ │ │ │ tst r7, #3 │ │ │ │ moveq r3, #16 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -120341,15 +120341,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ b 7cdcc <__cxa_atexit@plt+0x6ffac> │ │ │ │ ldr r7, [pc, #12] @ 82684 <__cxa_atexit@plt+0x75864> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rscseq r3, r8, #100, 10 @ 0x19000000 │ │ │ │ + rscseq r2, r8, #100, 10 @ 0x19000000 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -120368,15 +120368,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 826f0 <__cxa_atexit@plt+0x758d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r3, r8, #252, 8 @ 0xfc000000 │ │ │ │ + rscseq r2, r8, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 82724 <__cxa_atexit@plt+0x75904> │ │ │ │ cmp r7, #3 │ │ │ │ bne 8276c <__cxa_atexit@plt+0x7594c> │ │ │ │ @@ -120413,34 +120413,34 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 827b0 <__cxa_atexit@plt+0x75990> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #196, 18 @ 0x310000 │ │ │ │ + tsteq r9, #212, 18 @ 0x350000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffffb484 │ │ │ │ - rscseq r2, r8, #4, 18 @ 0x10000 │ │ │ │ - tsteq r9, #96, 20 @ 0x60000 │ │ │ │ + rscseq r1, r8, #4, 18 @ 0x10000 │ │ │ │ + tsteq r9, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 827ec <__cxa_atexit@plt+0x759cc> │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 827f0 <__cxa_atexit@plt+0x759d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #104, 18 @ 0x1a0000 │ │ │ │ - tsteq r9, #160, 18 @ 0x280000 │ │ │ │ + tsteq r9, #120, 18 @ 0x1e0000 │ │ │ │ + tsteq r9, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 82864 <__cxa_atexit@plt+0x75a44> │ │ │ │ ldr r3, [pc, #96] @ 82874 <__cxa_atexit@plt+0x75a54> │ │ │ │ @@ -120467,15 +120467,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 8287c <__cxa_atexit@plt+0x75a5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rscseq r3, r8, #116, 6 @ 0xd0000001 │ │ │ │ + rscseq r2, r8, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ 828b8 <__cxa_atexit@plt+0x75a98> │ │ │ │ tst r7, #3 │ │ │ │ @@ -120621,15 +120621,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 82ae4 <__cxa_atexit@plt+0x75cc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stm r5, {r7, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rscseq r3, r8, #8, 2 │ │ │ │ + rscseq r2, r8, #8, 2 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r5, #8 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldm sl, {r1, r3, sl} │ │ │ │ ldr r9, [r5, #20] │ │ │ │ @@ -120651,15 +120651,15 @@ │ │ │ │ b 7cdcc <__cxa_atexit@plt+0x6ffac> │ │ │ │ ldr r7, [pc, #16] @ 82b5c <__cxa_atexit@plt+0x75d3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ - rscseq r3, r8, #140 @ 0x8c │ │ │ │ + rscseq r2, r8, #140 @ 0x8c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r7 │ │ │ │ b 81834 <__cxa_atexit@plt+0x74a14> │ │ │ │ @@ -120707,15 +120707,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 82c3c <__cxa_atexit@plt+0x75e1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - rscseq r2, r8, #192, 30 @ 0x300 │ │ │ │ + rscseq r1, r8, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ 82cb8 <__cxa_atexit@plt+0x75e98> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ mov r3, r7 │ │ │ │ sub lr, r5, #4 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -120925,33 +120925,33 @@ │ │ │ │ ldr r7, [pc, #20] @ 82fa4 <__cxa_atexit@plt+0x76184> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffac78 │ │ │ │ - rscseq r2, r8, #12, 2 │ │ │ │ + rscseq r1, r8, #12, 2 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r7, r7 │ │ │ │ mov r3, #16 │ │ │ │ tst r7, #3 │ │ │ │ moveq r3, #4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r8, #68, 24 @ 0x4400 │ │ │ │ + rscseq r1, r8, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 8304c <__cxa_atexit@plt+0x7622c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 83044 <__cxa_atexit@plt+0x76224> │ │ │ │ ldr r3, [pc, #84] @ 83054 <__cxa_atexit@plt+0x76234> │ │ │ │ ldr r2, [pc, #84] @ 83058 <__cxa_atexit@plt+0x76238> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ @@ -120964,24 +120964,24 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 83064 <__cxa_atexit@plt+0x76244> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fc1a0 <__cxa_atexit@plt+0x3ef380> │ │ │ │ + b 3dc3f8 <__cxa_atexit@plt+0x3cf5d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r9, #36 @ 0x24 │ │ │ │ - tsteq r9, #68, 6 @ 0x10000001 │ │ │ │ - tsteq r9, #60, 6 @ 0xf0000000 │ │ │ │ - tsteq r9, #252, 30 @ 0x3f0 │ │ │ │ + tsteq r9, #52 @ 0x34 │ │ │ │ + tsteq r9, #84, 6 @ 0x50000001 │ │ │ │ + tsteq r9, #76, 6 @ 0x30000001 │ │ │ │ + tsteq r9, #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8309c <__cxa_atexit@plt+0x7627c> │ │ │ │ @@ -120989,48 +120989,48 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r9, #156, 30 @ 0x270 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r9, #172, 30 @ 0x2b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 830dc <__cxa_atexit@plt+0x762bc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 830e4 <__cxa_atexit@plt+0x762c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc0f8 <__cxa_atexit@plt+0x3ef2d8> │ │ │ │ + b 3dc350 <__cxa_atexit@plt+0x3cf530> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #76, 30 @ 0x130 │ │ │ │ - rscseq r2, r8, #132, 20 @ 0x84000 │ │ │ │ + tsteq r9, #92, 30 @ 0x170 │ │ │ │ + rscseq r1, r8, #132, 20 @ 0x84000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8311c <__cxa_atexit@plt+0x762fc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 83124 <__cxa_atexit@plt+0x76304> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 80860 <__cxa_atexit@plt+0x73a40> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #12, 30 @ 0x30 │ │ │ │ - rscseq r2, r8, #68, 20 @ 0x44000 │ │ │ │ + tsteq r9, #28, 30 @ 0x70 │ │ │ │ + rscseq r1, r8, #68, 20 @ 0x44000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 831ac <__cxa_atexit@plt+0x7638c> │ │ │ │ ldr r1, [pc, #108] @ 831b8 <__cxa_atexit@plt+0x76398> │ │ │ │ @@ -121059,17 +121059,17 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r9, #180, 28 @ 0xb40 │ │ │ │ + tsteq r9, #196, 28 @ 0xc40 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rscseq r2, r8, #168, 18 @ 0x2a0000 │ │ │ │ + rscseq r1, r8, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ 83200 <__cxa_atexit@plt+0x763e0> │ │ │ │ stmda r5, {r2, r3} │ │ │ │ @@ -121077,15 +121077,15 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 831f8 <__cxa_atexit@plt+0x763d8> │ │ │ │ b 83210 <__cxa_atexit@plt+0x763f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r2, r8, #104, 18 @ 0x1a0000 │ │ │ │ + rscseq r1, r8, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 83264 <__cxa_atexit@plt+0x76444> │ │ │ │ ldr r2, [pc, #96] @ 83284 <__cxa_atexit@plt+0x76464> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -121111,15 +121111,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rscseq r2, r8, #224, 16 @ 0xe00000 │ │ │ │ + rscseq r1, r8, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ ldr r1, [pc, #32] @ 832d0 <__cxa_atexit@plt+0x764b0> │ │ │ │ @@ -121129,15 +121129,15 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 832c8 <__cxa_atexit@plt+0x764a8> │ │ │ │ b 832e0 <__cxa_atexit@plt+0x764c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r2, r8, #152, 16 @ 0x980000 │ │ │ │ + rscseq r1, r8, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [r2, #4]! │ │ │ │ and r3, r1, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -121221,31 +121221,31 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ - tsteq r9, #116, 26 @ 0x1d00 │ │ │ │ - tsteq r9, #116, 30 @ 0x1d0 │ │ │ │ - tsteq r9, #104, 30 @ 0x1a0 │ │ │ │ - tsteq r9, #84, 30 @ 0x150 │ │ │ │ + tsteq r9, #132, 26 @ 0x2100 │ │ │ │ + tsteq r9, #132, 30 @ 0x210 │ │ │ │ + tsteq r9, #120, 30 @ 0x1e0 │ │ │ │ + tsteq r9, #100, 30 @ 0x190 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - tsteq r9, #20, 28 @ 0x140 │ │ │ │ - tsteq r9, #16 │ │ │ │ - tsteq r9, #4 │ │ │ │ - tsteq r9, #240, 30 @ 0x3c0 │ │ │ │ + tsteq r9, #36, 28 @ 0x240 │ │ │ │ + tsteq r9, #32 │ │ │ │ + tsteq r9, #20 │ │ │ │ + tsteq r9, #0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 83524 <__cxa_atexit@plt+0x76704> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ @@ -121283,21 +121283,21 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ - tsteq r9, #108, 24 @ 0x6c00 │ │ │ │ - tsteq r9, #108, 28 @ 0x6c0 │ │ │ │ - tsteq r9, #96, 28 @ 0x600 │ │ │ │ - tsteq r9, #76, 28 @ 0x4c0 │ │ │ │ - rscseq r2, r8, #20, 12 @ 0x1400000 │ │ │ │ + tsteq r9, #124, 24 @ 0x7c00 │ │ │ │ + tsteq r9, #124, 28 @ 0x7c0 │ │ │ │ + tsteq r9, #112, 28 @ 0x700 │ │ │ │ + tsteq r9, #92, 28 @ 0x5c0 │ │ │ │ + rscseq r1, r8, #20, 12 @ 0x1400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -121316,32 +121316,32 @@ │ │ │ │ ldr r7, [pc, #24] @ 835c4 <__cxa_atexit@plt+0x767a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - tsteq r9, #248, 20 @ 0xf8000 │ │ │ │ - rscseq r2, r8, #132, 12 @ 0x8400000 │ │ │ │ + tsteq r9, #8, 22 @ 0x2000 │ │ │ │ + rscseq r1, r8, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 835fc <__cxa_atexit@plt+0x767dc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 83604 <__cxa_atexit@plt+0x767e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #44, 20 @ 0x2c000 │ │ │ │ + tsteq r9, #60, 20 @ 0x3c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -121350,15 +121350,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -121401,15 +121401,15 @@ │ │ │ │ beq 836ac <__cxa_atexit@plt+0x7688c> │ │ │ │ ldr sl, [sp] │ │ │ │ add r6, r6, r2 │ │ │ │ sub r9, r6, #7 │ │ │ │ ldmib sp, {r4, fp} │ │ │ │ mov r7, r9 │ │ │ │ mov r8, sl │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r8] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ mov r5, ip │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ @@ -121419,23 +121419,23 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [ip] │ │ │ │ mov r5, ip │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #20] @ 8377c <__cxa_atexit@plt+0x7695c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r2, r8, #212, 8 @ 0xd4000000 │ │ │ │ + rscseq r1, r8, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp sl, r3 │ │ │ │ bcc 83858 <__cxa_atexit@plt+0x76a38> │ │ │ │ ldr lr, [pc, #212] @ 83874 <__cxa_atexit@plt+0x76a54> │ │ │ │ @@ -121478,25 +121478,25 @@ │ │ │ │ add r7, r6, r2 │ │ │ │ add r3, r7, #12 │ │ │ │ add r9, r7, #5 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 8387c <__cxa_atexit@plt+0x76a5c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -121527,25 +121527,25 @@ │ │ │ │ beq 838b0 <__cxa_atexit@plt+0x76a90> │ │ │ │ add r6, r6, r2 │ │ │ │ sub r7, r6, #7 │ │ │ │ b 83904 <__cxa_atexit@plt+0x76ae4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 83940 <__cxa_atexit@plt+0x76b20> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffffd8 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -121561,16 +121561,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 83998 <__cxa_atexit@plt+0x76b78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #216, 18 @ 0x360000 │ │ │ │ - rscseq r2, r8, #184, 4 @ 0x8000000b │ │ │ │ + tsteq r9, #232, 18 @ 0x3a0000 │ │ │ │ + rscseq r1, r8, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -121583,16 +121583,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 839f0 <__cxa_atexit@plt+0x76bd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #132, 18 @ 0x210000 │ │ │ │ - rscseq r2, r8, #100, 4 @ 0x40000006 │ │ │ │ + tsteq r9, #148, 18 @ 0x250000 │ │ │ │ + rscseq r1, r8, #100, 4 @ 0x40000006 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -121605,34 +121605,34 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 83a48 <__cxa_atexit@plt+0x76c28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #76, 18 @ 0x130000 │ │ │ │ - rscseq r2, r8, #16, 4 │ │ │ │ + tsteq r9, #92, 18 @ 0x170000 │ │ │ │ + rscseq r1, r8, #16, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 83a84 <__cxa_atexit@plt+0x76c64> │ │ │ │ ldr r2, [pc, #36] @ 83a8c <__cxa_atexit@plt+0x76c6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 83a90 <__cxa_atexit@plt+0x76c70> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbf50 <__cxa_atexit@plt+0x3ef130> │ │ │ │ + b 3dc1a8 <__cxa_atexit@plt+0x3cf388> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #176, 10 @ 0x2c000000 │ │ │ │ - tsteq r9, #220, 16 @ 0xdc0000 │ │ │ │ + tsteq r9, #192, 10 @ 0x30000000 │ │ │ │ + tsteq r9, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 83afc <__cxa_atexit@plt+0x76cdc> │ │ │ │ @@ -121650,29 +121650,29 @@ │ │ │ │ str r8, [r9, #8] │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r3, [pc, #64] @ 83b2c <__cxa_atexit@plt+0x76d0c> │ │ │ │ add r1, pc, r1 │ │ │ │ add sl, r1, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbf00 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ + b 3dc158 <__cxa_atexit@plt+0x3cf338> │ │ │ │ mov r6, r9 │ │ │ │ b 83b0c <__cxa_atexit@plt+0x76cec> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 83b1c <__cxa_atexit@plt+0x76cfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r8, #120, 6 @ 0xe0000001 │ │ │ │ + rscseq r1, r8, #120, 6 @ 0xe0000001 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq r2, r8, #120, 6 @ 0xe0000001 │ │ │ │ - tsteq r9, #120, 16 @ 0x780000 │ │ │ │ - rscseq r2, r8, #72, 6 @ 0x20000001 │ │ │ │ + rscseq r1, r8, #120, 6 @ 0xe0000001 │ │ │ │ + tsteq r9, #136, 16 @ 0x880000 │ │ │ │ + rscseq r1, r8, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 83b50 <__cxa_atexit@plt+0x76d30> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ @@ -121682,15 +121682,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 83b6c <__cxa_atexit@plt+0x76d4c> │ │ │ │ b 83b84 <__cxa_atexit@plt+0x76d64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r2, r8, #0, 6 │ │ │ │ + rscseq r1, r8, #0, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 83be0 <__cxa_atexit@plt+0x76dc0> │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [pc, #188] @ 83c58 <__cxa_atexit@plt+0x76e38> │ │ │ │ @@ -121707,15 +121707,15 @@ │ │ │ │ cmp r3, #102 @ 0x66 │ │ │ │ bne 83bfc <__cxa_atexit@plt+0x76ddc> │ │ │ │ ldr r3, [pc, #144] @ 83c60 <__cxa_atexit@plt+0x76e40> │ │ │ │ ldr r8, [pc, #144] @ 83c64 <__cxa_atexit@plt+0x76e44> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe70 <__cxa_atexit@plt+0x3ef050> │ │ │ │ + b 3dc0c8 <__cxa_atexit@plt+0x3cf2a8> │ │ │ │ ldr r7, [pc, #136] @ 83c70 <__cxa_atexit@plt+0x76e50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -121739,34 +121739,34 @@ │ │ │ │ tst r3, #3 │ │ │ │ beq 83c50 <__cxa_atexit@plt+0x76e30> │ │ │ │ mov r7, r3 │ │ │ │ b 83d28 <__cxa_atexit@plt+0x76f08> │ │ │ │ ldr r0, [r7, #1]! │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - sbcseq pc, sl, #22272 @ 0x5700 │ │ │ │ + sbcseq pc, sl, #618496 @ 0x97000 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - rscseq r2, r8, #80 @ 0x50 │ │ │ │ + rscseq r1, r8, #80 @ 0x50 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r9, #252, 8 @ 0xfc000000 │ │ │ │ - tsteq r9, #80, 8 @ 0x50000000 │ │ │ │ - rscseq r2, r8, #4, 4 @ 0x40000000 │ │ │ │ + tsteq r9, #12, 10 @ 0x3000000 │ │ │ │ + tsteq r9, #96, 8 @ 0x60000000 │ │ │ │ + rscseq r1, r8, #4, 4 @ 0x40000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ cmp r3, r2 │ │ │ │ bne 83cac <__cxa_atexit@plt+0x76e8c> │ │ │ │ ldr r3, [pc, #116] @ 83d0c <__cxa_atexit@plt+0x76eec> │ │ │ │ ldr r8, [pc, #116] @ 83d10 <__cxa_atexit@plt+0x76ef0> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe70 <__cxa_atexit@plt+0x3ef050> │ │ │ │ + b 3dc0c8 <__cxa_atexit@plt+0x3cf2a8> │ │ │ │ ldr r1, [pc, #84] @ 83d08 <__cxa_atexit@plt+0x76ee8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldrb r2, [r1, #1] │ │ │ │ cmp r2, #0 │ │ │ │ beq 83cd8 <__cxa_atexit@plt+0x76eb8> │ │ │ │ add r1, r1, #2 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -121782,32 +121782,32 @@ │ │ │ │ add r3, r7, #1 │ │ │ │ tst r3, #3 │ │ │ │ beq 83d00 <__cxa_atexit@plt+0x76ee0> │ │ │ │ mov r7, r3 │ │ │ │ b 83d28 <__cxa_atexit@plt+0x76f08> │ │ │ │ ldr r0, [r7, #1]! │ │ │ │ bx r0 │ │ │ │ - sbcseq pc, sl, #171008 @ 0x29c00 │ │ │ │ + sbcseq pc, sl, #3784704 @ 0x39c000 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ - rscseq r1, r8, #132, 30 @ 0x210 │ │ │ │ + rscseq r0, r8, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r9, #76, 8 @ 0x4c000000 │ │ │ │ - rscseq r2, r8, #92, 2 │ │ │ │ + tsteq r9, #92, 8 @ 0x5c000000 │ │ │ │ + rscseq r1, r8, #92, 2 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 83d50 <__cxa_atexit@plt+0x76f30> │ │ │ │ ldr r3, [pc, #164] @ 83de0 <__cxa_atexit@plt+0x76fc0> │ │ │ │ ldr r8, [pc, #164] @ 83de4 <__cxa_atexit@plt+0x76fc4> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe70 <__cxa_atexit@plt+0x3ef050> │ │ │ │ + b 3dc0c8 <__cxa_atexit@plt+0x3cf2a8> │ │ │ │ ldr r7, [pc, #120] @ 83dd0 <__cxa_atexit@plt+0x76fb0> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #8]! │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 83d88 <__cxa_atexit@plt+0x76f68> │ │ │ │ @@ -121829,24 +121829,24 @@ │ │ │ │ beq 83dc8 <__cxa_atexit@plt+0x76fa8> │ │ │ │ ldr r2, [pc, #36] @ 83dd8 <__cxa_atexit@plt+0x76fb8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - b 3fc018 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + b 3dc270 <__cxa_atexit@plt+0x3cf450> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r9, #188, 4 @ 0xc000000b │ │ │ │ + tsteq r9, #204, 4 @ 0xc000000c │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - rscseq r1, r8, #224, 28 @ 0xe00 │ │ │ │ - rscseq r2, r8, #132 @ 0x84 │ │ │ │ + rscseq r0, r8, #224, 28 @ 0xe00 │ │ │ │ + rscseq r1, r8, #132 @ 0x84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 83e14 <__cxa_atexit@plt+0x76ff4> │ │ │ │ ldr r7, [pc, #80] @ 83e58 <__cxa_atexit@plt+0x77038> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -121860,30 +121860,30 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq 83e44 <__cxa_atexit@plt+0x77024> │ │ │ │ ldr r3, [pc, #28] @ 83e54 <__cxa_atexit@plt+0x77034> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 3fc018 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + b 3dc270 <__cxa_atexit@plt+0x3cf450> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r9, #48, 4 │ │ │ │ - rscseq r2, r8, #16 │ │ │ │ + tsteq r9, #64, 4 │ │ │ │ + rscseq r1, r8, #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 83e80 <__cxa_atexit@plt+0x77060> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc018 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + b 3dc270 <__cxa_atexit@plt+0x3cf450> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 83ee0 <__cxa_atexit@plt+0x770c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -121908,19 +121908,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r9, #80, 2 │ │ │ │ - tsteq r9, #148, 8 @ 0x94000000 │ │ │ │ - tsteq r9, #196, 2 @ 0x31 │ │ │ │ - rscseq r1, r8, #92, 30 @ 0x170 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r9, #96, 2 │ │ │ │ + tsteq r9, #164, 8 @ 0xa4000000 │ │ │ │ + tsteq r9, #212, 2 @ 0x35 │ │ │ │ + rscseq r0, r8, #92, 30 @ 0x170 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 83f70 <__cxa_atexit@plt+0x77150> │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [pc, #204] @ 84000 <__cxa_atexit@plt+0x771e0> │ │ │ │ @@ -121965,39 +121965,39 @@ │ │ │ │ beq 83fe8 <__cxa_atexit@plt+0x771c8> │ │ │ │ ldr r2, [pc, #36] @ 83ff8 <__cxa_atexit@plt+0x771d8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - b 3fc018 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + b 3dc270 <__cxa_atexit@plt+0x3cf450> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsr #10 │ │ │ │ andeq r0, r0, r4, lsr #10 │ │ │ │ - tsteq r9, #156 @ 0x9c │ │ │ │ + tsteq r9, #172 @ 0xac │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - rscseq r1, r8, #100, 28 @ 0x640 │ │ │ │ + rscseq r0, r8, #100, 28 @ 0x640 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #28] @ 84040 <__cxa_atexit@plt+0x77220> │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq 84038 <__cxa_atexit@plt+0x77218> │ │ │ │ b 84050 <__cxa_atexit@plt+0x77230> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq r1, r8, #40, 28 @ 0x280 │ │ │ │ + rscseq r0, r8, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 84094 <__cxa_atexit@plt+0x77274> │ │ │ │ ldr r7, [pc, #152] @ 840fc <__cxa_atexit@plt+0x772dc> │ │ │ │ mov r3, r5 │ │ │ │ @@ -122031,23 +122031,23 @@ │ │ │ │ beq 840f0 <__cxa_atexit@plt+0x772d0> │ │ │ │ ldr r2, [pc, #40] @ 84104 <__cxa_atexit@plt+0x772e4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - b 3fc018 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + b 3dc270 <__cxa_atexit@plt+0x3cf450> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r9, #176, 30 @ 0x2c0 │ │ │ │ - rscseq r1, r8, #96, 26 @ 0x1800 │ │ │ │ + tsteq r9, #192, 30 @ 0x300 │ │ │ │ + rscseq r0, r8, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 84138 <__cxa_atexit@plt+0x77318> │ │ │ │ ldr r7, [pc, #80] @ 8417c <__cxa_atexit@plt+0x7735c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -122061,30 +122061,30 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq 84168 <__cxa_atexit@plt+0x77348> │ │ │ │ ldr r3, [pc, #28] @ 84178 <__cxa_atexit@plt+0x77358> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 3fc018 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + b 3dc270 <__cxa_atexit@plt+0x3cf450> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r9, #12, 30 @ 0x30 │ │ │ │ - rscseq r1, r8, #236, 24 @ 0xec00 │ │ │ │ + tsteq r9, #28, 30 @ 0x70 │ │ │ │ + rscseq r0, r8, #236, 24 @ 0xec00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 841a4 <__cxa_atexit@plt+0x77384> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc018 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + b 3dc270 <__cxa_atexit@plt+0x3cf450> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 84204 <__cxa_atexit@plt+0x773e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -122109,19 +122109,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r9, #44, 28 @ 0x2c0 │ │ │ │ - tsteq r9, #112, 2 │ │ │ │ - tsteq r9, #160, 28 @ 0xa00 │ │ │ │ - rscseq r1, r8, #56, 24 @ 0x3800 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r9, #60, 28 @ 0x3c0 │ │ │ │ + tsteq r9, #128, 2 │ │ │ │ + tsteq r9, #176, 28 @ 0xb00 │ │ │ │ + rscseq r0, r8, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 84284 <__cxa_atexit@plt+0x77464> │ │ │ │ ldr r7, [pc, #208] @ 84324 <__cxa_atexit@plt+0x77504> │ │ │ │ mov r3, r5 │ │ │ │ @@ -122166,28 +122166,28 @@ │ │ │ │ beq 8430c <__cxa_atexit@plt+0x774ec> │ │ │ │ ldr r2, [pc, #52] @ 8432c <__cxa_atexit@plt+0x7750c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - b 3fc018 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + b 3dc270 <__cxa_atexit@plt+0x3cf450> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq r9, #192, 26 @ 0x3000 │ │ │ │ - tsteq r9, #200 @ 0xc8 │ │ │ │ - tsteq r9, #216, 26 @ 0x3600 │ │ │ │ - rscseq r1, r8, #48, 22 @ 0xc000 │ │ │ │ + tsteq r9, #208, 26 @ 0x3400 │ │ │ │ + tsteq r9, #216 @ 0xd8 │ │ │ │ + tsteq r9, #232, 26 @ 0x3a00 │ │ │ │ + rscseq r0, r8, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 84368 <__cxa_atexit@plt+0x77548> │ │ │ │ ldr r7, [pc, #80] @ 843ac <__cxa_atexit@plt+0x7758c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -122201,30 +122201,30 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq 84398 <__cxa_atexit@plt+0x77578> │ │ │ │ ldr r3, [pc, #28] @ 843a8 <__cxa_atexit@plt+0x77588> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 3fc018 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + b 3dc270 <__cxa_atexit@plt+0x3cf450> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r9, #220, 24 @ 0xdc00 │ │ │ │ - rscseq r1, r8, #188, 20 @ 0xbc000 │ │ │ │ + tsteq r9, #236, 24 @ 0xec00 │ │ │ │ + rscseq r0, r8, #188, 20 @ 0xbc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 843d4 <__cxa_atexit@plt+0x775b4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc018 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + b 3dc270 <__cxa_atexit@plt+0x3cf450> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 84434 <__cxa_atexit@plt+0x77614> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -122249,19 +122249,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r9, #252, 22 @ 0x3f000 │ │ │ │ - tsteq r9, #64, 30 @ 0x100 │ │ │ │ - tsteq r9, #112, 24 @ 0x7000 │ │ │ │ - rscseq r1, r8, #8, 20 @ 0x8000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r9, #12, 24 @ 0xc00 │ │ │ │ + tsteq r9, #80, 30 @ 0x140 │ │ │ │ + tsteq r9, #128, 24 @ 0x8000 │ │ │ │ + rscseq r0, r8, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 84490 <__cxa_atexit@plt+0x77670> │ │ │ │ ldr r7, [pc, #80] @ 844d4 <__cxa_atexit@plt+0x776b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -122275,30 +122275,30 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq 844c0 <__cxa_atexit@plt+0x776a0> │ │ │ │ ldr r3, [pc, #28] @ 844d0 <__cxa_atexit@plt+0x776b0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 3fc018 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + b 3dc270 <__cxa_atexit@plt+0x3cf450> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r9, #180, 22 @ 0x2d000 │ │ │ │ - rscseq r1, r8, #148, 18 @ 0x250000 │ │ │ │ + tsteq r9, #196, 22 @ 0x31000 │ │ │ │ + rscseq r0, r8, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 844fc <__cxa_atexit@plt+0x776dc> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc018 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + b 3dc270 <__cxa_atexit@plt+0x3cf450> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8455c <__cxa_atexit@plt+0x7773c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -122323,19 +122323,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r9, #212, 20 @ 0xd4000 │ │ │ │ - tsteq r9, #24, 28 @ 0x180 │ │ │ │ - tsteq r9, #72, 22 @ 0x12000 │ │ │ │ - rscseq r1, r8, #24, 18 @ 0x60000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r9, #228, 20 @ 0xe4000 │ │ │ │ + tsteq r9, #40, 28 @ 0x280 │ │ │ │ + tsteq r9, #88, 22 @ 0x16000 │ │ │ │ + rscseq r0, r8, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 845d0 <__cxa_atexit@plt+0x777b0> │ │ │ │ ldr r3, [pc, #44] @ 845d8 <__cxa_atexit@plt+0x777b8> │ │ │ │ ldr r2, [pc, #44] @ 845dc <__cxa_atexit@plt+0x777bc> │ │ │ │ @@ -122343,21 +122343,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #32] @ 845e0 <__cxa_atexit@plt+0x777c0> │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 3fbf50 <__cxa_atexit@plt+0x3ef130> │ │ │ │ + b 3dc1a8 <__cxa_atexit@plt+0x3cf388> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r0, r8, #152, 28 @ 0x980 │ │ │ │ - tsteq r9, #80, 20 @ 0x50000 │ │ │ │ - rscseq r1, r8, #180, 16 @ 0xb40000 │ │ │ │ + rscseq pc, r7, #152, 28 @ 0x980 │ │ │ │ + tsteq r9, #96, 20 @ 0x60000 │ │ │ │ + rscseq r0, r8, #180, 16 @ 0xb40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 84634 <__cxa_atexit@plt+0x77814> │ │ │ │ ldr r8, [r7, #6] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ @@ -122372,33 +122372,33 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, r7, #1 │ │ │ │ b 8366c <__cxa_atexit@plt+0x7684c> │ │ │ │ ldr r7, [pc, #32] @ 8465c <__cxa_atexit@plt+0x7783c> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r0, r8, #200, 22 @ 0x32000 │ │ │ │ - tsteq r9, #48, 26 @ 0xc00 │ │ │ │ + rscseq pc, r7, #200, 22 @ 0x32000 │ │ │ │ + tsteq r9, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 84684 <__cxa_atexit@plt+0x77864> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ b 8366c <__cxa_atexit@plt+0x7684c> │ │ │ │ - rscseq r0, r8, #124, 22 @ 0x1f000 │ │ │ │ - rscseq r1, r8, #56, 16 @ 0x380000 │ │ │ │ + rscseq pc, r7, #124, 22 @ 0x1f000 │ │ │ │ + rscseq r0, r8, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 84738 <__cxa_atexit@plt+0x77918> │ │ │ │ @@ -122424,54 +122424,54 @@ │ │ │ │ ldr r3, [pc, #112] @ 8476c <__cxa_atexit@plt+0x7794c> │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fc000 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + b 3dc258 <__cxa_atexit@plt+0x3cf438> │ │ │ │ ldr r7, [pc, #68] @ 84760 <__cxa_atexit@plt+0x77940> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #60] @ 84764 <__cxa_atexit@plt+0x77944> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r8, r7 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r7, [pc, #52] @ 84774 <__cxa_atexit@plt+0x77954> │ │ │ │ add r7, pc, r7 │ │ │ │ b 8474c <__cxa_atexit@plt+0x7792c> │ │ │ │ ldr r7, [pc, #36] @ 84770 <__cxa_atexit@plt+0x77950> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffc608 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r9, #252, 16 @ 0xfc0000 │ │ │ │ + tsteq r9, #12, 18 @ 0x30000 │ │ │ │ @ instruction: 0xffffc628 │ │ │ │ - rscseq r1, r8, #132, 8 @ 0x84000000 │ │ │ │ - rscseq r1, r8, #60, 8 @ 0x3c000000 │ │ │ │ - rscseq r1, r8, #156, 14 @ 0x2700000 │ │ │ │ - rscseq r1, r8, #76, 14 @ 0x1300000 │ │ │ │ + rscseq r0, r8, #132, 8 @ 0x84000000 │ │ │ │ + rscseq r0, r8, #60, 8 @ 0x3c000000 │ │ │ │ + rscseq r0, r8, #156, 14 @ 0x2700000 │ │ │ │ + rscseq r0, r8, #76, 14 @ 0x1300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 847a4 <__cxa_atexit@plt+0x77984> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 847a8 <__cxa_atexit@plt+0x77988> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r9, #136, 16 @ 0x880000 │ │ │ │ - rscseq r1, r8, #24, 14 @ 0x600000 │ │ │ │ + tsteq r9, #152, 16 @ 0x980000 │ │ │ │ + rscseq r0, r8, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 847e8 <__cxa_atexit@plt+0x779c8> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -122486,16 +122486,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r9, #72, 16 @ 0x480000 │ │ │ │ - rscseq r1, r8, #184, 12 @ 0xb800000 │ │ │ │ + tsteq r9, #88, 16 @ 0x580000 │ │ │ │ + rscseq r0, r8, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -122541,15 +122541,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ ldr r3, [pc, #96] @ 8493c <__cxa_atexit@plt+0x77b1c> │ │ │ │ add sl, r1, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbf00 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ + b 3dc158 <__cxa_atexit@plt+0x3cf338> │ │ │ │ mov r6, r9 │ │ │ │ b 84900 <__cxa_atexit@plt+0x77ae0> │ │ │ │ mov r6, r9 │ │ │ │ b 84918 <__cxa_atexit@plt+0x77af8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #76] @ 84954 <__cxa_atexit@plt+0x77b34> │ │ │ │ @@ -122562,23 +122562,23 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ @ instruction: 0xfffff194 │ │ │ │ @ instruction: 0xfffff278 │ │ │ │ - rscseq r1, r8, #152, 10 @ 0x26000000 │ │ │ │ - tsteq r9, #140, 20 @ 0x8c000 │ │ │ │ - rscseq r1, r8, #104, 10 @ 0x1a000000 │ │ │ │ + rscseq r0, r8, #152, 10 @ 0x26000000 │ │ │ │ + tsteq r9, #156, 20 @ 0x9c000 │ │ │ │ + rscseq r0, r8, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ @ instruction: 0xfffff1e8 │ │ │ │ @ instruction: 0xfffff2cc │ │ │ │ - rscseq r1, r8, #236, 10 @ 0x3b000000 │ │ │ │ - rscseq r1, r8, #132, 10 @ 0x21000000 │ │ │ │ - rscseq r1, r8, #92, 10 @ 0x17000000 │ │ │ │ + rscseq r0, r8, #236, 10 @ 0x3b000000 │ │ │ │ + rscseq r0, r8, #132, 10 @ 0x21000000 │ │ │ │ + rscseq r0, r8, #92, 10 @ 0x17000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 849f4 <__cxa_atexit@plt+0x77bd4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -122617,29 +122617,29 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #28] @ 84a3c <__cxa_atexit@plt+0x77c1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ - tsteq r9, #156, 18 @ 0x270000 │ │ │ │ - rscseq r1, r8, #12, 4 @ 0xc0000000 │ │ │ │ - tsteq r9, #60, 12 @ 0x3c00000 │ │ │ │ + tsteq r9, #172, 18 @ 0x2b0000 │ │ │ │ + rscseq r0, r8, #12, 4 @ 0xc0000000 │ │ │ │ + tsteq r9, #76, 12 @ 0x4c00000 │ │ │ │ @ instruction: 0xffffe760 │ │ │ │ - tsteq r9, #172, 12 @ 0xac00000 │ │ │ │ - rscseq r1, r8, #228, 2 @ 0x39 │ │ │ │ + tsteq r9, #188, 12 @ 0xbc00000 │ │ │ │ + rscseq r0, r8, #228, 2 @ 0x39 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 84ad4 <__cxa_atexit@plt+0x77cb4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -122673,28 +122673,28 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #28] @ 84b1c <__cxa_atexit@plt+0x77cfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r8, #100, 14 @ 0x1900000 │ │ │ │ - tsteq r9, #184, 16 @ 0xb80000 │ │ │ │ - rscseq r1, r8, #44, 2 │ │ │ │ - tsteq r9, #92, 10 @ 0x17000000 │ │ │ │ + rscseq pc, r7, #100, 14 @ 0x1900000 │ │ │ │ + tsteq r9, #200, 16 @ 0xc80000 │ │ │ │ + rscseq r0, r8, #44, 2 │ │ │ │ + tsteq r9, #108, 10 @ 0x1b000000 │ │ │ │ @ instruction: 0xffffe680 │ │ │ │ - tsteq r9, #204, 10 @ 0x33000000 │ │ │ │ + tsteq r9, #220, 10 @ 0x37000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -122707,113 +122707,113 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 84b80 <__cxa_atexit@plt+0x77d60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #248, 14 @ 0x3e00000 │ │ │ │ - rscseq r1, r8, #112, 6 @ 0xc0000001 │ │ │ │ - sbcseq lr, sl, #24, 30 @ 0x60 │ │ │ │ + tsteq r9, #8, 16 @ 0x80000 │ │ │ │ + rscseq r0, r8, #112, 6 @ 0xc0000001 │ │ │ │ + sbcseq lr, sl, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq lr, sl, #59, 30 @ 0xec │ │ │ │ + sbcseq lr, sl, #7872 @ 0x1ec0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq lr, sl, #392 @ 0x188 │ │ │ │ + sbcseq lr, sl, #10368 @ 0x2880 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - sbcseq lr, sl, #136, 30 @ 0x220 │ │ │ │ + sbcseq lr, sl, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - sbcseq lr, sl, #700 @ 0x2bc │ │ │ │ + sbcseq lr, sl, #15296 @ 0x3bc0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - sbcseq lr, sl, #860 @ 0x35c │ │ │ │ + sbcseq lr, sl, #368 @ 0x170 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r4, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - sbcseq lr, sl, #1016 @ 0x3f8 │ │ │ │ + sbcseq lr, sl, #992 @ 0x3e0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r5, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - sbcseq pc, sl, #35 @ 0x23 │ │ │ │ + sbcseq lr, sl, #1584 @ 0x630 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r6, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - sbcseq pc, sl, #75 @ 0x4b │ │ │ │ + sbcseq lr, sl, #2224 @ 0x8b0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r7, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - sbcseq pc, sl, #111 @ 0x6f │ │ │ │ + sbcseq lr, sl, #2800 @ 0xaf0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r8, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - sbcseq pc, sl, #146 @ 0x92 │ │ │ │ + sbcseq lr, sl, #3360 @ 0xd20 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r9, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - sbcseq pc, sl, #186 @ 0xba │ │ │ │ + sbcseq lr, sl, #4000 @ 0xfa0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, sl, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - sbcseq pc, sl, #224 @ 0xe0 │ │ │ │ + sbcseq lr, sl, #32, 30 @ 0x80 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, fp, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - sbcseq pc, sl, #1073741826 @ 0x40000002 │ │ │ │ + sbcseq lr, sl, #292 @ 0x124 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, ip, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - sbcseq pc, sl, #-1073741813 @ 0xc000000b │ │ │ │ + sbcseq lr, sl, #444 @ 0x1bc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, sp, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - sbcseq pc, sl, #92, 2 │ │ │ │ + sbcseq lr, sl, #156, 30 @ 0x270 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, lr, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - sbcseq pc, sl, #1073741858 @ 0x40000022 │ │ │ │ + sbcseq lr, sl, #804 @ 0x324 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -122835,15 +122835,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 84d7c <__cxa_atexit@plt+0x77f5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r1, r8, #116, 2 │ │ │ │ + rscseq r0, r8, #116, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -122855,170 +122855,170 @@ │ │ │ │ bhi 84de0 <__cxa_atexit@plt+0x77fc0> │ │ │ │ ldr r3, [pc, #52] @ 84df0 <__cxa_atexit@plt+0x77fd0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 84dd0 <__cxa_atexit@plt+0x77fb0> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 84df4 <__cxa_atexit@plt+0x77fd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r1, r8, #0, 2 │ │ │ │ + rscseq r0, r8, #0, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 84e50 <__cxa_atexit@plt+0x78030> │ │ │ │ ldr r3, [pc, #52] @ 84e60 <__cxa_atexit@plt+0x78040> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 84e40 <__cxa_atexit@plt+0x78020> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 84e64 <__cxa_atexit@plt+0x78044> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r1, r8, #148 @ 0x94 │ │ │ │ + rscseq r0, r8, #148 @ 0x94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 84ec0 <__cxa_atexit@plt+0x780a0> │ │ │ │ ldr r3, [pc, #52] @ 84ed0 <__cxa_atexit@plt+0x780b0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 84eb0 <__cxa_atexit@plt+0x78090> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 84ed4 <__cxa_atexit@plt+0x780b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r1, r8, #40 @ 0x28 │ │ │ │ + rscseq r0, r8, #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 84f30 <__cxa_atexit@plt+0x78110> │ │ │ │ ldr r3, [pc, #52] @ 84f40 <__cxa_atexit@plt+0x78120> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 84f20 <__cxa_atexit@plt+0x78100> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 84f44 <__cxa_atexit@plt+0x78124> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r0, r8, #188, 30 @ 0x2f0 │ │ │ │ + rscseq pc, r7, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 84fa0 <__cxa_atexit@plt+0x78180> │ │ │ │ ldr r3, [pc, #52] @ 84fb0 <__cxa_atexit@plt+0x78190> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 84f90 <__cxa_atexit@plt+0x78170> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 84fb4 <__cxa_atexit@plt+0x78194> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r0, r8, #80, 30 @ 0x140 │ │ │ │ + rscseq pc, r7, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 85010 <__cxa_atexit@plt+0x781f0> │ │ │ │ ldr r3, [pc, #52] @ 85020 <__cxa_atexit@plt+0x78200> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 85000 <__cxa_atexit@plt+0x781e0> │ │ │ │ ldr r7, [r8, #15] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 85024 <__cxa_atexit@plt+0x78204> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r0, r8, #228, 28 @ 0xe40 │ │ │ │ + rscseq pc, r7, #228, 28 @ 0xe40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 85088 <__cxa_atexit@plt+0x78268> │ │ │ │ ldr r3, [pc, #60] @ 85098 <__cxa_atexit@plt+0x78278> │ │ │ │ @@ -123035,15 +123035,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 8509c <__cxa_atexit@plt+0x7827c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r0, r8, #112, 28 @ 0x700 │ │ │ │ + rscseq pc, r7, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -123055,87 +123055,87 @@ │ │ │ │ bhi 85100 <__cxa_atexit@plt+0x782e0> │ │ │ │ ldr r3, [pc, #52] @ 85110 <__cxa_atexit@plt+0x782f0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 850f0 <__cxa_atexit@plt+0x782d0> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 85114 <__cxa_atexit@plt+0x782f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r0, r8, #252, 26 @ 0x3f00 │ │ │ │ + rscseq pc, r7, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 85170 <__cxa_atexit@plt+0x78350> │ │ │ │ ldr r3, [pc, #52] @ 85180 <__cxa_atexit@plt+0x78360> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 85160 <__cxa_atexit@plt+0x78340> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 85184 <__cxa_atexit@plt+0x78364> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r0, r8, #144, 26 @ 0x2400 │ │ │ │ + rscseq pc, r7, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 851e0 <__cxa_atexit@plt+0x783c0> │ │ │ │ ldr r3, [pc, #52] @ 851f0 <__cxa_atexit@plt+0x783d0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 851d0 <__cxa_atexit@plt+0x783b0> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 851f4 <__cxa_atexit@plt+0x783d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r0, r8, #36, 26 @ 0x900 │ │ │ │ + rscseq pc, r7, #36, 26 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ - rscseq r0, r8, #252, 24 @ 0xfc00 │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ + rscseq pc, r7, #252, 24 @ 0xfc00 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8525c <__cxa_atexit@plt+0x7843c> │ │ │ │ ldr r2, [pc, #60] @ 8526c <__cxa_atexit@plt+0x7844c> │ │ │ │ @@ -123146,45 +123146,45 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #40] @ 85278 <__cxa_atexit@plt+0x78458> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc1a8 <__cxa_atexit@plt+0x3ef388> │ │ │ │ + b 3dc400 <__cxa_atexit@plt+0x3cf5e0> │ │ │ │ ldr r7, [pc, #16] @ 85274 <__cxa_atexit@plt+0x78454> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x0010fffd │ │ │ │ - tsteq r9, #252, 28 @ 0xfc0 │ │ │ │ - rscseq r0, r8, #184, 24 @ 0xb800 │ │ │ │ + tsteq r9, #12, 30 @ 0x30 │ │ │ │ + rscseq pc, r7, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq r0, r8, #144, 24 @ 0x9000 │ │ │ │ + rscseq pc, r7, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #30 │ │ │ │ bcs 852ac <__cxa_atexit@plt+0x7848c> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r7, #5 │ │ │ │ bne 852b8 <__cxa_atexit@plt+0x78498> │ │ │ │ ldr r7, [pc, #36] @ 852c8 <__cxa_atexit@plt+0x784a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fc1b0 <__cxa_atexit@plt+0x3ef390> │ │ │ │ + b 3dc408 <__cxa_atexit@plt+0x3cf5e8> │ │ │ │ ldr r7, [pc, #12] @ 852cc <__cxa_atexit@plt+0x784ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #212, 28 @ 0xd40 │ │ │ │ - tsteq r9, #120, 28 @ 0x780 │ │ │ │ - rscseq r0, r8, #68, 24 @ 0x4400 │ │ │ │ + tsteq r9, #228, 28 @ 0xe40 │ │ │ │ + tsteq r9, #136, 28 @ 0x880 │ │ │ │ + rscseq pc, r7, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 85350 <__cxa_atexit@plt+0x78530> │ │ │ │ ldr r3, [pc, #112] @ 85364 <__cxa_atexit@plt+0x78544> │ │ │ │ @@ -123207,25 +123207,25 @@ │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #52] @ 85370 <__cxa_atexit@plt+0x78550> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fc1a8 <__cxa_atexit@plt+0x3ef388> │ │ │ │ + b 3dc400 <__cxa_atexit@plt+0x3cf5e0> │ │ │ │ ldr r7, [pc, #20] @ 8536c <__cxa_atexit@plt+0x7854c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x0010fffd │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r9, #32, 28 @ 0x200 │ │ │ │ - rscseq r0, r8, #204, 22 @ 0x33000 │ │ │ │ + tsteq r9, #48, 28 @ 0x300 │ │ │ │ + rscseq pc, r7, #204, 22 @ 0x33000 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - rscseq r0, r8, #164, 22 @ 0x29000 │ │ │ │ + rscseq pc, r7, #164, 22 @ 0x29000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 853c8 <__cxa_atexit@plt+0x785a8> │ │ │ │ @@ -123237,22 +123237,22 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #40] @ 853e4 <__cxa_atexit@plt+0x785c4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc1a8 <__cxa_atexit@plt+0x3ef388> │ │ │ │ + b 3dc400 <__cxa_atexit@plt+0x3cf5e0> │ │ │ │ ldr r7, [pc, #16] @ 853e0 <__cxa_atexit@plt+0x785c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x0010fffd │ │ │ │ - tsteq r9, #144, 26 @ 0x2400 │ │ │ │ - rscseq r0, r8, #76, 22 @ 0x13000 │ │ │ │ + tsteq r9, #160, 26 @ 0x2800 │ │ │ │ + rscseq pc, r7, #76, 22 @ 0x13000 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 85460 <__cxa_atexit@plt+0x78640> │ │ │ │ @@ -123282,15 +123282,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 85478 <__cxa_atexit@plt+0x78658> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rscseq r0, r8, #196, 20 @ 0xc4000 │ │ │ │ + rscseq pc, r7, #196, 20 @ 0xc4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 854b4 <__cxa_atexit@plt+0x78694> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -123324,30 +123324,30 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ beq 85534 <__cxa_atexit@plt+0x78714> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r2, r3 │ │ │ │ bne 85540 <__cxa_atexit@plt+0x78720> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 8555c <__cxa_atexit@plt+0x7873c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq r9, #240, 22 @ 0x3c000 │ │ │ │ + tsteq r9, #0, 24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #80] @ 855c0 <__cxa_atexit@plt+0x787a0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -123356,40 +123356,40 @@ │ │ │ │ beq 855a4 <__cxa_atexit@plt+0x78784> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r3, r2 │ │ │ │ bne 855ac <__cxa_atexit@plt+0x7878c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 855c4 <__cxa_atexit@plt+0x787a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r9, #132, 22 @ 0x21000 │ │ │ │ + tsteq r9, #148, 22 @ 0x25000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ cmp r2, r3 │ │ │ │ bne 855f0 <__cxa_atexit@plt+0x787d0> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ ldr r7, [pc, #12] @ 85604 <__cxa_atexit@plt+0x787e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #64, 22 @ 0x10000 │ │ │ │ + tsteq r9, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 85680 <__cxa_atexit@plt+0x78860> │ │ │ │ ldr r3, [pc, #104] @ 85690 <__cxa_atexit@plt+0x78870> │ │ │ │ @@ -123418,15 +123418,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 85698 <__cxa_atexit@plt+0x78878> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rscseq r0, r8, #168, 16 @ 0xa80000 │ │ │ │ + rscseq pc, r7, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 856d4 <__cxa_atexit@plt+0x788b4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -123464,15 +123464,15 @@ │ │ │ │ cmp r1, r2 │ │ │ │ bne 85770 <__cxa_atexit@plt+0x78950> │ │ │ │ ldr r2, [pc, #72] @ 8578c <__cxa_atexit@plt+0x7896c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -123480,15 +123480,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - tsteq r9, #0, 20 │ │ │ │ + tsteq r9, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [pc, #92] @ 85804 <__cxa_atexit@plt+0x789e4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r3, #12]! │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -123501,70 +123501,70 @@ │ │ │ │ bne 857f0 <__cxa_atexit@plt+0x789d0> │ │ │ │ ldr r2, [pc, #52] @ 85808 <__cxa_atexit@plt+0x789e8> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 8580c <__cxa_atexit@plt+0x789ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r9, #128, 18 @ 0x200000 │ │ │ │ + tsteq r9, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r3, #12]! │ │ │ │ cmp r2, r1 │ │ │ │ bne 85848 <__cxa_atexit@plt+0x78a28> │ │ │ │ ldr r2, [pc, #44] @ 85860 <__cxa_atexit@plt+0x78a40> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ ldr r7, [pc, #12] @ 8585c <__cxa_atexit@plt+0x78a3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #40, 18 @ 0xa0000 │ │ │ │ + tsteq r9, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 85898 <__cxa_atexit@plt+0x78a78> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 8589c <__cxa_atexit@plt+0x78a7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #188, 16 @ 0xbc0000 │ │ │ │ - tsteq r9, #244, 16 @ 0xf40000 │ │ │ │ + tsteq r9, #204, 16 @ 0xcc0000 │ │ │ │ + tsteq r9, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 858c0 <__cxa_atexit@plt+0x78aa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #112, 14 @ 0x1c00000 │ │ │ │ + tsteq r9, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 85928 <__cxa_atexit@plt+0x78b08> │ │ │ │ ldr r3, [pc, #84] @ 85938 <__cxa_atexit@plt+0x78b18> │ │ │ │ @@ -123587,62 +123587,62 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 85944 <__cxa_atexit@plt+0x78b24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r9, #128, 16 @ 0x800000 │ │ │ │ - tsteq r9, #56, 16 @ 0x380000 │ │ │ │ - rscseq r0, r8, #24, 12 @ 0x1800000 │ │ │ │ + tsteq r9, #144, 16 @ 0x900000 │ │ │ │ + tsteq r9, #72, 16 @ 0x480000 │ │ │ │ + rscseq pc, r7, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 85978 <__cxa_atexit@plt+0x78b58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 8597c <__cxa_atexit@plt+0x78b5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #32, 16 @ 0x200000 │ │ │ │ - tsteq r9, #216, 14 @ 0x3600000 │ │ │ │ + tsteq r9, #48, 16 @ 0x300000 │ │ │ │ + tsteq r9, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 859bc <__cxa_atexit@plt+0x78b9c> │ │ │ │ ldr r3, [pc, #44] @ 859d4 <__cxa_atexit@plt+0x78bb4> │ │ │ │ ldr r2, [pc, #44] @ 859d8 <__cxa_atexit@plt+0x78bb8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ ldr r7, [pc, #24] @ 859dc <__cxa_atexit@plt+0x78bbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r0, r8, #120, 10 @ 0x1e000000 │ │ │ │ - rscseq r0, r8, #132, 10 @ 0x21000000 │ │ │ │ - rscseq r0, r8, #104, 10 @ 0x1a000000 │ │ │ │ + rscseq pc, r7, #120, 10 @ 0x1e000000 │ │ │ │ + rscseq pc, r7, #132, 10 @ 0x21000000 │ │ │ │ + rscseq pc, r7, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 85cdc <__cxa_atexit@plt+0x78ebc> │ │ │ │ - rscseq r0, r8, #80, 10 @ 0x14000000 │ │ │ │ + rscseq pc, r7, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 85a44 <__cxa_atexit@plt+0x78c24> │ │ │ │ ldr r2, [pc, #52] @ 85a4c <__cxa_atexit@plt+0x78c2c> │ │ │ │ ldr r1, [pc, #52] @ 85a50 <__cxa_atexit@plt+0x78c30> │ │ │ │ @@ -123652,46 +123652,46 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r0, r8, #4, 10 @ 0x1000000 │ │ │ │ - tsteq r9, #232, 10 @ 0x3a000000 │ │ │ │ - rscseq r0, r8, #240, 8 @ 0xf0000000 │ │ │ │ + rscseq pc, r7, #4, 10 @ 0x1000000 │ │ │ │ + tsteq r9, #248, 10 @ 0x3e000000 │ │ │ │ + rscseq pc, r7, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 85cdc <__cxa_atexit@plt+0x78ebc> │ │ │ │ - rscseq r0, r8, #176, 8 @ 0xb0000000 │ │ │ │ + rscseq pc, r7, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 85aac <__cxa_atexit@plt+0x78c8c> │ │ │ │ ldr r2, [pc, #36] @ 85ab4 <__cxa_atexit@plt+0x78c94> │ │ │ │ ldr r1, [pc, #36] @ 85ab8 <__cxa_atexit@plt+0x78c98> │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc1b8 <__cxa_atexit@plt+0x3ef398> │ │ │ │ + b 3dc410 <__cxa_atexit@plt+0x3cf5f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r8, #148, 8 @ 0x94000000 │ │ │ │ - tsteq r9, #124, 10 @ 0x1f000000 │ │ │ │ - rscseq r0, r8, #140, 8 @ 0x8c000000 │ │ │ │ + rscseq pc, r7, #148, 8 @ 0x94000000 │ │ │ │ + tsteq r9, #140, 10 @ 0x23000000 │ │ │ │ + rscseq pc, r7, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 85b08 <__cxa_atexit@plt+0x78ce8> │ │ │ │ ldr r2, [pc, #52] @ 85b10 <__cxa_atexit@plt+0x78cf0> │ │ │ │ ldr r1, [pc, #52] @ 85b14 <__cxa_atexit@plt+0x78cf4> │ │ │ │ @@ -123701,46 +123701,46 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r0, r8, #64, 8 @ 0x40000000 │ │ │ │ - tsteq r9, #36, 10 @ 0x9000000 │ │ │ │ - rscseq r0, r8, #44, 8 @ 0x2c000000 │ │ │ │ + rscseq pc, r7, #64, 8 @ 0x40000000 │ │ │ │ + tsteq r9, #52, 10 @ 0xd000000 │ │ │ │ + rscseq pc, r7, #44, 8 @ 0x2c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 85cdc <__cxa_atexit@plt+0x78ebc> │ │ │ │ - rscseq r0, r8, #236, 6 @ 0xb0000003 │ │ │ │ + rscseq pc, r7, #236, 6 @ 0xb0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 85b70 <__cxa_atexit@plt+0x78d50> │ │ │ │ ldr r2, [pc, #36] @ 85b78 <__cxa_atexit@plt+0x78d58> │ │ │ │ ldr r1, [pc, #36] @ 85b7c <__cxa_atexit@plt+0x78d5c> │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc1b8 <__cxa_atexit@plt+0x3ef398> │ │ │ │ + b 3dc410 <__cxa_atexit@plt+0x3cf5f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r8, #208, 6 @ 0x40000003 │ │ │ │ - tsteq r9, #184, 8 @ 0xb8000000 │ │ │ │ - rscseq r0, r8, #200, 6 @ 0x20000003 │ │ │ │ + rscseq pc, r7, #208, 6 @ 0x40000003 │ │ │ │ + tsteq r9, #200, 8 @ 0xc8000000 │ │ │ │ + rscseq pc, r7, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 85bcc <__cxa_atexit@plt+0x78dac> │ │ │ │ ldr r2, [pc, #52] @ 85bd4 <__cxa_atexit@plt+0x78db4> │ │ │ │ ldr r1, [pc, #52] @ 85bd8 <__cxa_atexit@plt+0x78db8> │ │ │ │ @@ -123750,46 +123750,46 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r0, r8, #124, 6 @ 0xf0000001 │ │ │ │ - tsteq r9, #96, 8 @ 0x60000000 │ │ │ │ - rscseq r0, r8, #104, 6 @ 0xa0000001 │ │ │ │ + rscseq pc, r7, #124, 6 @ 0xf0000001 │ │ │ │ + tsteq r9, #112, 8 @ 0x70000000 │ │ │ │ + rscseq pc, r7, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 85cdc <__cxa_atexit@plt+0x78ebc> │ │ │ │ - rscseq r0, r8, #40, 6 @ 0xa0000000 │ │ │ │ + rscseq pc, r7, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 85c34 <__cxa_atexit@plt+0x78e14> │ │ │ │ ldr r2, [pc, #36] @ 85c3c <__cxa_atexit@plt+0x78e1c> │ │ │ │ ldr r1, [pc, #36] @ 85c40 <__cxa_atexit@plt+0x78e20> │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc1b8 <__cxa_atexit@plt+0x3ef398> │ │ │ │ + b 3dc410 <__cxa_atexit@plt+0x3cf5f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r8, #12, 6 @ 0x30000000 │ │ │ │ - tsteq r9, #244, 6 @ 0xd0000003 │ │ │ │ - rscseq r0, r8, #4, 6 @ 0x10000000 │ │ │ │ + rscseq pc, r7, #12, 6 @ 0x30000000 │ │ │ │ + tsteq r9, #4, 8 @ 0x4000000 │ │ │ │ + rscseq pc, r7, #4, 6 @ 0x10000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 85c9c <__cxa_atexit@plt+0x78e7c> │ │ │ │ ldr r2, [pc, #84] @ 85cbc <__cxa_atexit@plt+0x78e9c> │ │ │ │ @@ -123802,28 +123802,28 @@ │ │ │ │ ldr r5, [pc, #64] @ 85cc4 <__cxa_atexit@plt+0x78ea4> │ │ │ │ ldr r2, [pc, #64] @ 85cc8 <__cxa_atexit@plt+0x78ea8> │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 85cc0 <__cxa_atexit@plt+0x78ea0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #176, 6 @ 0xc0000002 │ │ │ │ - rscseq r0, r8, #152, 4 @ 0x80000009 │ │ │ │ + tsteq r9, #192, 6 │ │ │ │ + rscseq pc, r7, #152, 4 @ 0x80000009 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - rscseq r0, r8, #156, 4 @ 0xc0000009 │ │ │ │ - rscseq r0, r8, #120, 4 @ 0x80000007 │ │ │ │ + rscseq pc, r7, #156, 4 @ 0xc0000009 │ │ │ │ + rscseq pc, r7, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 85d58 <__cxa_atexit@plt+0x78f38> │ │ │ │ ldr r3, [pc, #120] @ 85d68 <__cxa_atexit@plt+0x78f48> │ │ │ │ @@ -123856,17 +123856,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 85d70 <__cxa_atexit@plt+0x78f50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - rscseq r0, r8, #252, 2 @ 0x3f │ │ │ │ - tsteq r9, #224, 4 │ │ │ │ - rscseq r0, r8, #208, 2 @ 0x34 │ │ │ │ + rscseq pc, r7, #252, 2 @ 0x3f │ │ │ │ + tsteq r9, #240, 4 │ │ │ │ + rscseq pc, r7, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 85db8 <__cxa_atexit@plt+0x78f98> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -123882,16 +123882,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r9, #100, 4 @ 0x40000006 │ │ │ │ - rscseq r0, r8, #108, 2 │ │ │ │ + tsteq r9, #116, 4 @ 0x40000007 │ │ │ │ + rscseq pc, r7, #108, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 85ee0 <__cxa_atexit@plt+0x790c0> │ │ │ │ mov r2, r5 │ │ │ │ @@ -123910,25 +123910,25 @@ │ │ │ │ ldr r7, [pc, #236] @ 85f20 <__cxa_atexit@plt+0x79100> │ │ │ │ ldr r3, [pc, #236] @ 85f24 <__cxa_atexit@plt+0x79104> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fc000 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + b 3dc258 <__cxa_atexit@plt+0x3cf438> │ │ │ │ cmp fp, r2 │ │ │ │ bhi 85ef0 <__cxa_atexit@plt+0x790d0> │ │ │ │ ldr r5, [pc, #204] @ 85f28 <__cxa_atexit@plt+0x79108> │ │ │ │ ldr r3, [pc, #204] @ 85f2c <__cxa_atexit@plt+0x7910c> │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r2] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ ldr r2, [pc, #140] @ 85f08 <__cxa_atexit@plt+0x790e8> │ │ │ │ ldr lr, [pc, #140] @ 85f0c <__cxa_atexit@plt+0x790ec> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r8, [pc, #128] @ 85f10 <__cxa_atexit@plt+0x790f0> │ │ │ │ mov r1, r6 │ │ │ │ @@ -123951,60 +123951,60 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #32] @ 85f18 <__cxa_atexit@plt+0x790f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ - tsteq r9, #188, 2 @ 0x2f │ │ │ │ - tsteq r9, #0, 8 │ │ │ │ - rscseq r0, r8, #80 @ 0x50 │ │ │ │ + tsteq r9, #204, 2 @ 0x33 │ │ │ │ + tsteq r9, #16, 8 @ 0x10000000 │ │ │ │ + rscseq pc, r7, #80 @ 0x50 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - rscseq r0, r8, #16, 2 │ │ │ │ + rscseq pc, r7, #16, 2 │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ - rscseq r0, r8, #196 @ 0xc4 │ │ │ │ - rscseq r0, r8, #24 │ │ │ │ + rscseq pc, r7, #196 @ 0xc4 │ │ │ │ + rscseq pc, r7, #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 85f5c <__cxa_atexit@plt+0x7913c> │ │ │ │ ldr r2, [pc, #24] @ 85f60 <__cxa_atexit@plt+0x79140> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc000 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + b 3dc258 <__cxa_atexit@plt+0x3cf438> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq pc, r7, #252, 30 @ 0x3f0 │ │ │ │ - rscseq pc, r7, #228, 30 @ 0x390 │ │ │ │ + rscseq lr, r7, #252, 30 @ 0x3f0 │ │ │ │ + rscseq lr, r7, #228, 30 @ 0x390 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 85f9c <__cxa_atexit@plt+0x7917c> │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ beq 85f90 <__cxa_atexit@plt+0x79170> │ │ │ │ mov r7, r8 │ │ │ │ b 85fac <__cxa_atexit@plt+0x7918c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq pc, r7, #168, 30 @ 0x2a0 │ │ │ │ + rscseq lr, r7, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 85fe0 <__cxa_atexit@plt+0x791c0> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -124047,21 +124047,21 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ - tsteq r9, #140, 4 @ 0xc0000008 │ │ │ │ - tsteq r9, #52 @ 0x34 │ │ │ │ - rscseq pc, r7, #196, 28 @ 0xc40 │ │ │ │ + tsteq r9, #156, 4 @ 0xc0000009 │ │ │ │ + tsteq r9, #68 @ 0x44 │ │ │ │ + rscseq lr, r7, #196, 28 @ 0xc40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 86178 <__cxa_atexit@plt+0x79358> │ │ │ │ @@ -124116,62 +124116,62 @@ │ │ │ │ str r1, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ str r9, [r3, #40] @ 0x28 │ │ │ │ str r2, [r3, #44] @ 0x2c │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ - tsteq r9, #124 @ 0x7c │ │ │ │ - tsteq r9, #188, 2 @ 0x2f │ │ │ │ - tsteq r9, #104, 30 @ 0x1a0 │ │ │ │ + tsteq r9, #140 @ 0x8c │ │ │ │ + tsteq r9, #204, 2 @ 0x33 │ │ │ │ + tstpeq r8, #120, 30 @ p-variant is OBSOLETE @ 0x1e0 │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ - tsteq r9, #116, 2 │ │ │ │ - tsteq r9, #28, 30 @ 0x70 │ │ │ │ - rscseq pc, r7, #124, 26 @ 0x1f00 │ │ │ │ + tsteq r9, #132, 2 @ 0x21 │ │ │ │ + tstpeq r8, #44, 30 @ p-variant is OBSOLETE @ 0xb0 │ │ │ │ + rscseq lr, r7, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 86208 <__cxa_atexit@plt+0x793e8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 86200 <__cxa_atexit@plt+0x793e0> │ │ │ │ ldr r3, [pc, #56] @ 86210 <__cxa_atexit@plt+0x793f0> │ │ │ │ ldr r2, [pc, #56] @ 86214 <__cxa_atexit@plt+0x793f4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 86218 <__cxa_atexit@plt+0x793f8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r7, #76, 26 @ 0x1300 │ │ │ │ - tsteq r9, #72, 28 @ 0x480 │ │ │ │ - tsteq r9, #48, 28 @ 0x300 │ │ │ │ - rscseq pc, r7, #84, 26 @ 0x1500 │ │ │ │ + rscseq lr, r7, #76, 26 @ 0x1300 │ │ │ │ + tstpeq r8, #88, 28 @ p-variant is OBSOLETE @ 0x580 │ │ │ │ + tstpeq r8, #64, 28 @ p-variant is OBSOLETE @ 0x400 │ │ │ │ + rscseq lr, r7, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 8628c <__cxa_atexit@plt+0x7946c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 86284 <__cxa_atexit@plt+0x79464> │ │ │ │ ldr r7, [pc, #96] @ 862b0 <__cxa_atexit@plt+0x79490> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r7, [r5, #-8] │ │ │ │ sub r7, r5, #28 │ │ │ │ @@ -124192,20 +124192,20 @@ │ │ │ │ ldr r7, [pc, #24] @ 862b4 <__cxa_atexit@plt+0x79494> │ │ │ │ ldr r8, [pc, #24] @ 862b8 <__cxa_atexit@plt+0x79498> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #220, 26 @ 0x3700 │ │ │ │ - rscseq pc, r7, #188, 24 @ 0xbc00 │ │ │ │ - rscseq pc, r7, #192, 24 @ 0xc000 │ │ │ │ + tstpeq r8, #236, 26 @ p-variant is OBSOLETE @ 0x3b00 │ │ │ │ + rscseq lr, r7, #188, 24 @ 0xbc00 │ │ │ │ + rscseq lr, r7, #192, 24 @ 0xc000 │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ - rscseq pc, r7, #236, 24 @ 0xec00 │ │ │ │ - rscseq pc, r7, #232, 24 @ 0xe800 │ │ │ │ + rscseq lr, r7, #236, 24 @ 0xec00 │ │ │ │ + rscseq lr, r7, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 86354 <__cxa_atexit@plt+0x79534> │ │ │ │ @@ -124218,41 +124218,41 @@ │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 86364 <__cxa_atexit@plt+0x79544> │ │ │ │ cmp r8, #1 │ │ │ │ bne 8631c <__cxa_atexit@plt+0x794fc> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r2, [pc, #88] @ 8637c <__cxa_atexit@plt+0x7955c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [pc, #76] @ 86380 <__cxa_atexit@plt+0x79560> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #32, 26 @ 0x800 │ │ │ │ + tstpeq r8, #48, 26 @ p-variant is OBSOLETE @ 0xc00 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - tsteq r9, #36, 26 @ 0x900 │ │ │ │ + tstpeq r8, #52, 26 @ p-variant is OBSOLETE @ 0xd00 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -124278,16 +124278,16 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - tsteq r9, #128, 24 @ 0x8000 │ │ │ │ - rscseq pc, r7, #132, 22 @ 0x21000 │ │ │ │ + tstpeq r8, #144, 24 @ p-variant is OBSOLETE @ 0x9000 │ │ │ │ + rscseq lr, r7, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 864d8 <__cxa_atexit@plt+0x796b8> │ │ │ │ ldr r1, [pc, #180] @ 864e4 <__cxa_atexit@plt+0x796c4> │ │ │ │ @@ -124315,15 +124315,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ beq 864cc <__cxa_atexit@plt+0x796ac> │ │ │ │ ldr r7, [pc, #96] @ 864f0 <__cxa_atexit@plt+0x796d0> │ │ │ │ mov r9, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 864f4 <__cxa_atexit@plt+0x796d4> │ │ │ │ ldr r0, [pc, #56] @ 864f8 <__cxa_atexit@plt+0x796d8> │ │ │ │ @@ -124337,17 +124337,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - rscseq pc, r7, #196, 20 @ 0xc4000 │ │ │ │ - rscseq pc, r7, #192, 20 @ 0xc0000 │ │ │ │ - rscseq pc, r7, #148, 20 @ 0x94000 │ │ │ │ + rscseq lr, r7, #196, 20 @ 0xc4000 │ │ │ │ + rscseq lr, r7, #192, 20 @ 0xc0000 │ │ │ │ + rscseq lr, r7, #148, 20 @ 0x94000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r2, #7] │ │ │ │ ldr r1, [pc, #120] @ 86594 <__cxa_atexit@plt+0x79774> │ │ │ │ mov r3, r5 │ │ │ │ @@ -124365,32 +124365,32 @@ │ │ │ │ stmda r3, {r1, r2} │ │ │ │ beq 8658c <__cxa_atexit@plt+0x7976c> │ │ │ │ ldr r3, [pc, #68] @ 8659c <__cxa_atexit@plt+0x7977c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 865a0 <__cxa_atexit@plt+0x79780> │ │ │ │ ldr r0, [pc, #36] @ 865a4 <__cxa_atexit@plt+0x79784> │ │ │ │ add r5, r3, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rscseq pc, r7, #4, 20 @ 0x4000 │ │ │ │ - rscseq pc, r7, #0, 20 │ │ │ │ - rscseq pc, r7, #232, 18 @ 0x3a0000 │ │ │ │ + rscseq lr, r7, #4, 20 @ 0x4000 │ │ │ │ + rscseq lr, r7, #0, 20 │ │ │ │ + rscseq lr, r7, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 865f8 <__cxa_atexit@plt+0x797d8> │ │ │ │ ldr r3, [pc, #80] @ 86618 <__cxa_atexit@plt+0x797f8> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ @@ -124401,38 +124401,38 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ beq 86610 <__cxa_atexit@plt+0x797f0> │ │ │ │ ldr r3, [pc, #52] @ 8661c <__cxa_atexit@plt+0x797fc> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ ldr r7, [pc, #32] @ 86620 <__cxa_atexit@plt+0x79800> │ │ │ │ ldr r0, [pc, #32] @ 86624 <__cxa_atexit@plt+0x79804> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rscseq pc, r7, #128, 18 @ 0x200000 │ │ │ │ - rscseq pc, r7, #124, 18 @ 0x1f0000 │ │ │ │ - rscseq pc, r7, #104, 18 @ 0x1a0000 │ │ │ │ + rscseq lr, r7, #128, 18 @ 0x200000 │ │ │ │ + rscseq lr, r7, #124, 18 @ 0x1f0000 │ │ │ │ + rscseq lr, r7, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 8664c <__cxa_atexit@plt+0x7982c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, r7, #64, 18 @ 0x100000 │ │ │ │ + rscseq lr, r7, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ mov r8, r7 │ │ │ │ cmp r0, r2 │ │ │ │ bcc 8675c <__cxa_atexit@plt+0x7993c> │ │ │ │ @@ -124466,15 +124466,15 @@ │ │ │ │ ldr r6, [pc, #192] @ 867a4 <__cxa_atexit@plt+0x79984> │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ str r7, [r5] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ ldr r7, [pc, #168] @ 867ac <__cxa_atexit@plt+0x7998c> │ │ │ │ ldr r0, [pc, #168] @ 867b0 <__cxa_atexit@plt+0x79990> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #152] @ 867b4 <__cxa_atexit@plt+0x79994> │ │ │ │ @@ -124490,90 +124490,90 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ sub r7, r3, #6 │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ ldr r7, [pc, #68] @ 867a8 <__cxa_atexit@plt+0x79988> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ - tsteq r9, #196, 18 @ 0x310000 │ │ │ │ - tsteq r9, #136, 18 @ 0x220000 │ │ │ │ + tstpeq r8, #212, 18 @ p-variant is OBSOLETE @ 0x350000 │ │ │ │ + tstpeq r8, #152, 18 @ p-variant is OBSOLETE @ 0x260000 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - rscseq pc, r7, #64, 16 @ 0x400000 │ │ │ │ + rscseq lr, r7, #64, 16 @ 0x400000 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - rscseq pc, r7, #124, 16 @ 0x7c0000 │ │ │ │ - rscseq pc, r7, #120, 16 @ 0x780000 │ │ │ │ + rscseq lr, r7, #124, 16 @ 0x7c0000 │ │ │ │ + rscseq lr, r7, #120, 16 @ 0x780000 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ - rscseq pc, r7, #232, 14 @ 0x3a00000 │ │ │ │ - rscseq pc, r7, #136, 14 @ 0x2200000 │ │ │ │ + rscseq lr, r7, #232, 14 @ 0x3a00000 │ │ │ │ + rscseq lr, r7, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 867ec <__cxa_atexit@plt+0x799cc> │ │ │ │ ldr r2, [pc, #24] @ 867f0 <__cxa_atexit@plt+0x799d0> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq pc, r7, #72, 14 @ 0x1200000 │ │ │ │ - rscseq pc, r7, #100, 14 @ 0x1900000 │ │ │ │ + rscseq lr, r7, #72, 14 @ 0x1200000 │ │ │ │ + rscseq lr, r7, #100, 14 @ 0x1900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 85cdc <__cxa_atexit@plt+0x78ebc> │ │ │ │ - rscseq pc, r7, #128, 14 @ 0x2000000 │ │ │ │ + rscseq lr, r7, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 86848 <__cxa_atexit@plt+0x79a28> │ │ │ │ ldr r2, [pc, #40] @ 86860 <__cxa_atexit@plt+0x79a40> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ mov r9, r3 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r7, [pc, #20] @ 86864 <__cxa_atexit@plt+0x79a44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ - rscseq pc, r7, #80, 14 @ 0x1400000 │ │ │ │ + rscseq lr, r7, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 86884 <__cxa_atexit@plt+0x79a64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ - tsteq r9, #172, 14 @ 0x2b00000 │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ + tstpeq r8, #188, 14 @ p-variant is OBSOLETE @ 0x2f00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 86910 <__cxa_atexit@plt+0x79af0> │ │ │ │ ldr r3, [pc, #144] @ 86938 <__cxa_atexit@plt+0x79b18> │ │ │ │ @@ -124599,27 +124599,27 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ mov r7, r9 │ │ │ │ str r2, [r6, #8] │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r7, [pc, #36] @ 8693c <__cxa_atexit@plt+0x79b1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - rscseq pc, r7, #164, 12 @ 0xa400000 │ │ │ │ + rscseq lr, r7, #164, 12 @ 0xa400000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -124635,18 +124635,18 @@ │ │ │ │ bcc 869a0 <__cxa_atexit@plt+0x79b80> │ │ │ │ ldr r3, [pc, #32] @ 869ac <__cxa_atexit@plt+0x79b8c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 86a44 <__cxa_atexit@plt+0x79c24> │ │ │ │ @@ -124686,19 +124686,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r9, #56, 12 @ 0x3800000 │ │ │ │ - rscseq pc, r7, #116, 10 @ 0x1d000000 │ │ │ │ - tsteq r9, #56, 12 @ 0x3800000 │ │ │ │ + tstpeq r8, #72, 12 @ p-variant is OBSOLETE @ 0x4800000 │ │ │ │ + rscseq lr, r7, #116, 10 @ 0x1d000000 │ │ │ │ + tstpeq r8, #72, 12 @ p-variant is OBSOLETE @ 0x4800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 86aa4 <__cxa_atexit@plt+0x79c84> │ │ │ │ ldr r7, [pc, #88] @ 86af0 <__cxa_atexit@plt+0x79cd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -124719,25 +124719,25 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r9, #140, 10 @ 0x23000000 │ │ │ │ - tsteq r9, #156, 10 @ 0x27000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq r8, #156, 10 @ p-variant is OBSOLETE @ 0x27000000 │ │ │ │ + tstpeq r8, #172, 10 @ p-variant is OBSOLETE @ 0x2b000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 86b14 <__cxa_atexit@plt+0x79cf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ - tsteq r9, #28, 10 @ 0x7000000 │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ + tstpeq r8, #44, 10 @ p-variant is OBSOLETE @ 0xb000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 86b8c <__cxa_atexit@plt+0x79d6c> │ │ │ │ ldr r3, [pc, #124] @ 86bb4 <__cxa_atexit@plt+0x79d94> │ │ │ │ @@ -124754,31 +124754,31 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ mov r7, r9 │ │ │ │ str r2, [r6, #8] │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 86bb8 <__cxa_atexit@plt+0x79d98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rscseq pc, r7, #64, 8 @ 0x40000000 │ │ │ │ + rscseq lr, r7, #64, 8 @ 0x40000000 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -124786,18 +124786,18 @@ │ │ │ │ ldr r3, [pc, #36] @ 86c08 <__cxa_atexit@plt+0x79de8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 86c58 <__cxa_atexit@plt+0x79e38> │ │ │ │ @@ -124815,15 +124815,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 86c6c <__cxa_atexit@plt+0x79e4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq pc, r7, #120, 6 @ 0xe0000001 │ │ │ │ + rscseq lr, r7, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -124841,26 +124841,26 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [pc, #28] @ 86ce8 <__cxa_atexit@plt+0x79ec8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r9, #96, 6 @ 0x80000001 │ │ │ │ - tsteq r9, #88, 6 @ 0x60000001 │ │ │ │ + tstpeq r8, #112, 6 @ p-variant is OBSOLETE @ 0xc0000001 │ │ │ │ + tstpeq r8, #104, 6 @ p-variant is OBSOLETE @ 0xa0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 86d98 <__cxa_atexit@plt+0x79f78> │ │ │ │ ldr r7, [pc, #156] @ 86dc0 <__cxa_atexit@plt+0x79fa0> │ │ │ │ @@ -124899,20 +124899,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - rscseq pc, r7, #76, 4 @ 0xc0000004 │ │ │ │ + rscseq lr, r7, #76, 4 @ 0xc0000004 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq r9, #212, 4 @ 0x4000000d │ │ │ │ - tsteq r9, #108, 8 @ 0x6c000000 │ │ │ │ + tstpeq r8, #228, 4 @ p-variant is OBSOLETE @ 0x4000000e │ │ │ │ + tstpeq r8, #124, 8 @ p-variant is OBSOLETE @ 0x7c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 86e34 <__cxa_atexit@plt+0x7a014> │ │ │ │ @@ -124931,18 +124931,18 @@ │ │ │ │ stm r8, {r2, r7, lr} │ │ │ │ sub r7, r6, #7 │ │ │ │ str r3, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - tsteq r9, #36, 4 @ 0x40000002 │ │ │ │ - tsteq r9, #188, 6 @ 0xf0000002 │ │ │ │ + tstpeq r8, #52, 4 @ p-variant is OBSOLETE @ 0x40000003 │ │ │ │ + tstpeq r8, #204, 6 @ p-variant is OBSOLETE @ 0x30000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 86e98 <__cxa_atexit@plt+0x7a078> │ │ │ │ ldr r2, [pc, #56] @ 86ea0 <__cxa_atexit@plt+0x7a080> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -124953,26 +124953,26 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [pc, #28] @ 86ea8 <__cxa_atexit@plt+0x7a088> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r9, #160, 2 @ 0x28 │ │ │ │ - tsteq r9, #152, 2 @ 0x26 │ │ │ │ + tstpeq r8, #176, 2 @ p-variant is OBSOLETE @ 0x2c │ │ │ │ + tstpeq r8, #168, 2 @ p-variant is OBSOLETE @ 0x2a │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 86f5c <__cxa_atexit@plt+0x7a13c> │ │ │ │ ldr r7, [pc, #160] @ 86f84 <__cxa_atexit@plt+0x7a164> │ │ │ │ @@ -125012,20 +125012,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rscseq pc, r7, #140 @ 0x8c │ │ │ │ + rscseq lr, r7, #140 @ 0x8c │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq r9, #20, 2 │ │ │ │ - tsteq r9, #176, 4 │ │ │ │ + tstpeq r8, #36, 2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, #192, 4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 86ffc <__cxa_atexit@plt+0x7a1dc> │ │ │ │ @@ -125045,18 +125045,18 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - tsteq r9, #96 @ 0x60 │ │ │ │ - tsteq r9, #252, 2 @ 0x3f │ │ │ │ + tstpeq r8, #112 @ p-variant is OBSOLETE @ 0x70 │ │ │ │ + tstpeq r8, #12, 4 @ p-variant is OBSOLETE @ 0xc0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 87054 <__cxa_atexit@plt+0x7a234> │ │ │ │ ldr r7, [pc, #48] @ 87064 <__cxa_atexit@plt+0x7a244> │ │ │ │ @@ -125070,15 +125070,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 87068 <__cxa_atexit@plt+0x7a248> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq lr, r7, #152, 30 @ 0x260 │ │ │ │ + rscseq sp, r7, #152, 30 @ 0x260 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [pc, #156] @ 87124 <__cxa_atexit@plt+0x7a304> │ │ │ │ mov r2, r5 │ │ │ │ @@ -125116,18 +125116,18 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r9, #16, 2 │ │ │ │ - tstpeq r8, #132, 30 @ p-variant is OBSOLETE @ 0x210 │ │ │ │ + tstpeq r8, #32, 2 @ p-variant is OBSOLETE │ │ │ │ + tsteq r8, #148, 30 @ 0x250 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8719c <__cxa_atexit@plt+0x7a37c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -125153,17 +125153,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq r8, #248, 28 @ p-variant is OBSOLETE @ 0xf80 │ │ │ │ - tsteq r9, #104 @ 0x68 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #8, 30 │ │ │ │ + tstpeq r8, #120 @ p-variant is OBSOLETE @ 0x78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 87200 <__cxa_atexit@plt+0x7a3e0> │ │ │ │ ldr r7, [pc, #48] @ 87210 <__cxa_atexit@plt+0x7a3f0> │ │ │ │ @@ -125177,15 +125177,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 87214 <__cxa_atexit@plt+0x7a3f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq lr, r7, #240, 26 @ 0x3c00 │ │ │ │ + rscseq sp, r7, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [pc, #156] @ 872d0 <__cxa_atexit@plt+0x7a4b0> │ │ │ │ mov r2, r5 │ │ │ │ @@ -125223,18 +125223,18 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tstpeq r8, #100, 30 @ p-variant is OBSOLETE @ 0x190 │ │ │ │ - tstpeq r8, #216, 26 @ p-variant is OBSOLETE @ 0x3600 │ │ │ │ + tsteq r8, #116, 30 @ 0x1d0 │ │ │ │ + tsteq r8, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 87348 <__cxa_atexit@plt+0x7a528> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -125260,69 +125260,69 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq r8, #76, 26 @ p-variant is OBSOLETE @ 0x1300 │ │ │ │ - tstpeq r8, #188, 28 @ p-variant is OBSOLETE @ 0xbc0 │ │ │ │ - rscseq lr, r7, #148, 26 @ 0x2500 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #92, 26 @ 0x1700 │ │ │ │ + tsteq r8, #204, 28 @ 0xcc0 │ │ │ │ + rscseq sp, r7, #148, 26 @ 0x2500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 873c4 <__cxa_atexit@plt+0x7a5a4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 873bc <__cxa_atexit@plt+0x7a59c> │ │ │ │ ldr r3, [pc, #44] @ 873cc <__cxa_atexit@plt+0x7a5ac> │ │ │ │ ldr r2, [pc, #44] @ 873d0 <__cxa_atexit@plt+0x7a5b0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fc1c0 <__cxa_atexit@plt+0x3ef3a0> │ │ │ │ + b 3dc418 <__cxa_atexit@plt+0x3cf5f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r7, #80, 26 @ 0x1400 │ │ │ │ - tstpeq r8, #128, 24 @ p-variant is OBSOLETE @ 0x8000 │ │ │ │ - rscseq lr, r7, #76, 26 @ 0x1300 │ │ │ │ + rscseq sp, r7, #80, 26 @ 0x1400 │ │ │ │ + tsteq r8, #144, 24 @ 0x9000 │ │ │ │ + rscseq sp, r7, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 8742c <__cxa_atexit@plt+0x7a60c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 87424 <__cxa_atexit@plt+0x7a604> │ │ │ │ ldr r3, [pc, #44] @ 87434 <__cxa_atexit@plt+0x7a614> │ │ │ │ ldr r2, [pc, #44] @ 87438 <__cxa_atexit@plt+0x7a618> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fc1c8 <__cxa_atexit@plt+0x3ef3a8> │ │ │ │ + b 3dc420 <__cxa_atexit@plt+0x3cf600> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r7, #156, 24 @ 0x9c00 │ │ │ │ - tstpeq r8, #24, 24 @ p-variant is OBSOLETE @ 0x1800 │ │ │ │ + rscseq sp, r7, #156, 24 @ 0x9c00 │ │ │ │ + tsteq r8, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 874bc <__cxa_atexit@plt+0x7a69c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -125346,33 +125346,33 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r3, #12] │ │ │ │ ldr r5, [pc, #52] @ 874e4 <__cxa_atexit@plt+0x7a6c4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r8, #164, 22 @ p-variant is OBSOLETE @ 0x29000 │ │ │ │ - tstpeq r8, #204, 22 @ p-variant is OBSOLETE @ 0x33000 │ │ │ │ + tsteq r8, #180, 22 @ 0x2d000 │ │ │ │ + tsteq r8, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tstpeq r8, #116, 22 @ p-variant is OBSOLETE @ 0x1d000 │ │ │ │ + tsteq r8, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ - rscseq lr, r7, #48, 24 @ 0x3000 │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ + rscseq sp, r7, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 87580 <__cxa_atexit@plt+0x7a760> │ │ │ │ ldr r1, [pc, #104] @ 87588 <__cxa_atexit@plt+0x7a768> │ │ │ │ ldr r2, [pc, #104] @ 8758c <__cxa_atexit@plt+0x7a76c> │ │ │ │ @@ -125399,18 +125399,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 87594 <__cxa_atexit@plt+0x7a774> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tstpeq r8, #240, 20 @ p-variant is OBSOLETE @ 0xf0000 │ │ │ │ - rscseq lr, r7, #192, 22 @ 0x30000 │ │ │ │ - rscseq lr, r7, #188, 22 @ 0x2f000 │ │ │ │ - rscseq lr, r7, #152, 22 @ 0x26000 │ │ │ │ + tsteq r8, #0, 22 │ │ │ │ + rscseq sp, r7, #192, 22 @ 0x30000 │ │ │ │ + rscseq sp, r7, #188, 22 @ 0x2f000 │ │ │ │ + rscseq sp, r7, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 875c4 <__cxa_atexit@plt+0x7a7a4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -125419,17 +125419,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 875dc <__cxa_atexit@plt+0x7a7bc> │ │ │ │ ldr r0, [pc, #16] @ 875e0 <__cxa_atexit@plt+0x7a7c0> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r7, #100, 22 @ 0x19000 │ │ │ │ - rscseq lr, r7, #96, 22 @ 0x18000 │ │ │ │ - rscseq lr, r7, #44, 22 @ 0xb000 │ │ │ │ + rscseq sp, r7, #100, 22 @ 0x19000 │ │ │ │ + rscseq sp, r7, #96, 22 @ 0x18000 │ │ │ │ + rscseq sp, r7, #44, 22 @ 0xb000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 87664 <__cxa_atexit@plt+0x7a844> │ │ │ │ ldr r1, [pc, #104] @ 8766c <__cxa_atexit@plt+0x7a84c> │ │ │ │ ldr r2, [pc, #104] @ 87670 <__cxa_atexit@plt+0x7a850> │ │ │ │ @@ -125456,18 +125456,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 87678 <__cxa_atexit@plt+0x7a858> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tstpeq r8, #12, 20 @ p-variant is OBSOLETE @ 0xc000 │ │ │ │ - rscseq lr, r7, #188, 20 @ 0xbc000 │ │ │ │ - rscseq lr, r7, #184, 20 @ 0xb8000 │ │ │ │ - rscseq lr, r7, #148, 20 @ 0x94000 │ │ │ │ + tsteq r8, #28, 20 @ 0x1c000 │ │ │ │ + rscseq sp, r7, #188, 20 @ 0xbc000 │ │ │ │ + rscseq sp, r7, #184, 20 @ 0xb8000 │ │ │ │ + rscseq sp, r7, #148, 20 @ 0x94000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 876a8 <__cxa_atexit@plt+0x7a888> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -125476,17 +125476,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 876c0 <__cxa_atexit@plt+0x7a8a0> │ │ │ │ ldr r0, [pc, #16] @ 876c4 <__cxa_atexit@plt+0x7a8a4> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r7, #96, 20 @ 0x60000 │ │ │ │ - rscseq lr, r7, #92, 20 @ 0x5c000 │ │ │ │ - rscseq lr, r7, #116, 20 @ 0x74000 │ │ │ │ + rscseq sp, r7, #96, 20 @ 0x60000 │ │ │ │ + rscseq sp, r7, #92, 20 @ 0x5c000 │ │ │ │ + rscseq sp, r7, #116, 20 @ 0x74000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 877b0 <__cxa_atexit@plt+0x7a990> │ │ │ │ ldr r7, [pc, #236] @ 877d8 <__cxa_atexit@plt+0x7a9b8> │ │ │ │ @@ -125545,24 +125545,24 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - tstpeq r8, #108, 24 @ p-variant is OBSOLETE @ 0x6c00 │ │ │ │ - rscseq lr, r7, #156, 18 @ 0x270000 │ │ │ │ + tsteq r8, #124, 24 @ 0x7c00 │ │ │ │ + rscseq sp, r7, #156, 18 @ 0x270000 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - tstpeq r8, #196, 16 @ p-variant is OBSOLETE @ 0xc40000 │ │ │ │ - tstpeq r8, #12, 24 @ p-variant is OBSOLETE @ 0xc00 │ │ │ │ - rscseq lr, r7, #72, 18 @ 0x120000 │ │ │ │ + tsteq r8, #212, 16 @ 0xd40000 │ │ │ │ + tsteq r8, #28, 24 @ 0x1c00 │ │ │ │ + rscseq sp, r7, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 87824 <__cxa_atexit@plt+0x7aa04> │ │ │ │ ldr r7, [pc, #168] @ 878c0 <__cxa_atexit@plt+0x7aaa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -125603,73 +125603,73 @@ │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq r8, #92, 22 @ p-variant is OBSOLETE @ 0x17000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #108, 22 @ 0x1b000 │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ - tstpeq r8, #200, 14 @ p-variant is OBSOLETE @ 0x3200000 │ │ │ │ + tsteq r8, #216, 14 @ 0x3600000 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - tstpeq r8, #8, 22 @ p-variant is OBSOLETE @ 0x2000 │ │ │ │ - rscseq lr, r7, #248, 16 @ 0xf80000 │ │ │ │ + tsteq r8, #24, 22 @ 0x6000 │ │ │ │ + rscseq sp, r7, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 87930 <__cxa_atexit@plt+0x7ab10> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 87928 <__cxa_atexit@plt+0x7ab08> │ │ │ │ ldr r3, [pc, #44] @ 87938 <__cxa_atexit@plt+0x7ab18> │ │ │ │ ldr r2, [pc, #44] @ 8793c <__cxa_atexit@plt+0x7ab1c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fc1c0 <__cxa_atexit@plt+0x3ef3a0> │ │ │ │ + b 3dc418 <__cxa_atexit@plt+0x3cf5f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r7, #180, 16 @ 0xb40000 │ │ │ │ - tstpeq r8, #20, 14 @ p-variant is OBSOLETE @ 0x500000 │ │ │ │ - rscseq lr, r7, #176, 16 @ 0xb00000 │ │ │ │ + rscseq sp, r7, #180, 16 @ 0xb40000 │ │ │ │ + tsteq r8, #36, 14 @ 0x900000 │ │ │ │ + rscseq sp, r7, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 87998 <__cxa_atexit@plt+0x7ab78> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 87990 <__cxa_atexit@plt+0x7ab70> │ │ │ │ ldr r3, [pc, #44] @ 879a0 <__cxa_atexit@plt+0x7ab80> │ │ │ │ ldr r2, [pc, #44] @ 879a4 <__cxa_atexit@plt+0x7ab84> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fc1c8 <__cxa_atexit@plt+0x3ef3a8> │ │ │ │ + b 3dc420 <__cxa_atexit@plt+0x3cf600> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r7, #20, 16 @ 0x140000 │ │ │ │ - tstpeq r8, #172, 12 @ p-variant is OBSOLETE @ 0xac00000 │ │ │ │ + rscseq sp, r7, #20, 16 @ 0x140000 │ │ │ │ + tsteq r8, #188, 12 @ 0xbc00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 87a28 <__cxa_atexit@plt+0x7ac08> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -125693,33 +125693,33 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r3, #12] │ │ │ │ ldr r5, [pc, #52] @ 87a50 <__cxa_atexit@plt+0x7ac30> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r8, #56, 12 @ p-variant is OBSOLETE @ 0x3800000 │ │ │ │ - tstpeq r8, #96, 12 @ p-variant is OBSOLETE @ 0x6000000 │ │ │ │ + tsteq r8, #72, 12 @ 0x4800000 │ │ │ │ + tsteq r8, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tstpeq r8, #8, 12 @ p-variant is OBSOLETE @ 0x800000 │ │ │ │ + tsteq r8, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ - rscseq lr, r7, #116, 14 @ 0x1d00000 │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ + rscseq sp, r7, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 87aec <__cxa_atexit@plt+0x7accc> │ │ │ │ ldr r1, [pc, #104] @ 87af4 <__cxa_atexit@plt+0x7acd4> │ │ │ │ ldr r2, [pc, #104] @ 87af8 <__cxa_atexit@plt+0x7acd8> │ │ │ │ @@ -125746,18 +125746,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 87b00 <__cxa_atexit@plt+0x7ace0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tstpeq r8, #132, 10 @ p-variant is OBSOLETE @ 0x21000000 │ │ │ │ - rscseq lr, r7, #4, 14 @ 0x100000 │ │ │ │ - rscseq lr, r7, #0, 14 │ │ │ │ - rscseq lr, r7, #220, 12 @ 0xdc00000 │ │ │ │ + tsteq r8, #148, 10 @ 0x25000000 │ │ │ │ + rscseq sp, r7, #4, 14 @ 0x100000 │ │ │ │ + rscseq sp, r7, #0, 14 │ │ │ │ + rscseq sp, r7, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 87b30 <__cxa_atexit@plt+0x7ad10> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -125766,17 +125766,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 87b48 <__cxa_atexit@plt+0x7ad28> │ │ │ │ ldr r0, [pc, #16] @ 87b4c <__cxa_atexit@plt+0x7ad2c> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r7, #168, 12 @ 0xa800000 │ │ │ │ - rscseq lr, r7, #164, 12 @ 0xa400000 │ │ │ │ - rscseq lr, r7, #176, 12 @ 0xb000000 │ │ │ │ + rscseq sp, r7, #168, 12 @ 0xa800000 │ │ │ │ + rscseq sp, r7, #164, 12 @ 0xa400000 │ │ │ │ + rscseq sp, r7, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 87bd0 <__cxa_atexit@plt+0x7adb0> │ │ │ │ ldr r1, [pc, #104] @ 87bd8 <__cxa_atexit@plt+0x7adb8> │ │ │ │ ldr r2, [pc, #104] @ 87bdc <__cxa_atexit@plt+0x7adbc> │ │ │ │ @@ -125803,18 +125803,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 87be4 <__cxa_atexit@plt+0x7adc4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tstpeq r8, #160, 8 @ p-variant is OBSOLETE @ 0xa0000000 │ │ │ │ - rscseq lr, r7, #64, 12 @ 0x4000000 │ │ │ │ - rscseq lr, r7, #60, 12 @ 0x3c00000 │ │ │ │ - rscseq lr, r7, #24, 12 @ 0x1800000 │ │ │ │ + tsteq r8, #176, 8 @ 0xb0000000 │ │ │ │ + rscseq sp, r7, #64, 12 @ 0x4000000 │ │ │ │ + rscseq sp, r7, #60, 12 @ 0x3c00000 │ │ │ │ + rscseq sp, r7, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 87c14 <__cxa_atexit@plt+0x7adf4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -125823,17 +125823,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 87c2c <__cxa_atexit@plt+0x7ae0c> │ │ │ │ ldr r0, [pc, #16] @ 87c30 <__cxa_atexit@plt+0x7ae10> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r7, #228, 10 @ 0x39000000 │ │ │ │ - rscseq lr, r7, #224, 10 @ 0x38000000 │ │ │ │ - rscseq lr, r7, #216, 10 @ 0x36000000 │ │ │ │ + rscseq sp, r7, #228, 10 @ 0x39000000 │ │ │ │ + rscseq sp, r7, #224, 10 @ 0x38000000 │ │ │ │ + rscseq sp, r7, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 87d18 <__cxa_atexit@plt+0x7aef8> │ │ │ │ ldr r7, [pc, #232] @ 87d40 <__cxa_atexit@plt+0x7af20> │ │ │ │ @@ -125891,24 +125891,24 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - tstpeq r8, #0, 14 @ p-variant is OBSOLETE │ │ │ │ - rscseq lr, r7, #4, 10 @ 0x1000000 │ │ │ │ + tsteq r8, #16, 14 @ 0x400000 │ │ │ │ + rscseq sp, r7, #4, 10 @ 0x1000000 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - tstpeq r8, #84, 6 @ p-variant is OBSOLETE @ 0x50000001 │ │ │ │ - tstpeq r8, #156, 12 @ p-variant is OBSOLETE @ 0x9c00000 │ │ │ │ - rscseq lr, r7, #176, 8 @ 0xb0000000 │ │ │ │ + tsteq r8, #100, 6 @ 0x90000001 │ │ │ │ + tsteq r8, #172, 12 @ 0xac00000 │ │ │ │ + rscseq sp, r7, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 87d8c <__cxa_atexit@plt+0x7af6c> │ │ │ │ ldr r7, [pc, #164] @ 87e24 <__cxa_atexit@plt+0x7b004> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -125948,21 +125948,21 @@ │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq r8, #244, 10 @ p-variant is OBSOLETE @ 0x3d000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #4, 12 @ 0x400000 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ - tstpeq r8, #92, 4 @ p-variant is OBSOLETE @ 0xc0000005 │ │ │ │ + tsteq r8, #108, 4 @ 0xc0000006 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - tstpeq r8, #156, 10 @ p-variant is OBSOLETE @ 0x27000000 │ │ │ │ + tsteq r8, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 87e7c <__cxa_atexit@plt+0x7b05c> │ │ │ │ ldr r7, [pc, #48] @ 87e8c <__cxa_atexit@plt+0x7b06c> │ │ │ │ @@ -125976,15 +125976,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 87e90 <__cxa_atexit@plt+0x7b070> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq lr, r7, #168, 6 @ 0xa0000002 │ │ │ │ + rscseq sp, r7, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 87ec0 <__cxa_atexit@plt+0x7b0a0> │ │ │ │ ldr r7, [pc, #200] @ 87f7c <__cxa_atexit@plt+0x7b15c> │ │ │ │ @@ -126033,19 +126033,19 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tstpeq r8, #192, 8 @ p-variant is OBSOLETE @ 0xc0000000 │ │ │ │ - tstpeq r8, #92, 8 @ p-variant is OBSOLETE @ 0x5c000000 │ │ │ │ - tstpeq r8, #52, 2 @ p-variant is OBSOLETE │ │ │ │ + tsteq r8, #208, 8 @ 0xd0000000 │ │ │ │ + tsteq r8, #108, 8 @ 0x6c000000 │ │ │ │ + tsteq r8, #68, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 87ffc <__cxa_atexit@plt+0x7b1dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -126073,17 +126073,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq r8, #160 @ p-variant is OBSOLETE @ 0xa0 │ │ │ │ - tstpeq r8, #172, 6 @ p-variant is OBSOLETE @ 0xb0000002 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #176 @ 0xb0 │ │ │ │ + tsteq r8, #188, 6 @ 0xf0000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 88060 <__cxa_atexit@plt+0x7b240> │ │ │ │ ldr r7, [pc, #48] @ 88070 <__cxa_atexit@plt+0x7b250> │ │ │ │ @@ -126097,15 +126097,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 88074 <__cxa_atexit@plt+0x7b254> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq lr, r7, #200, 2 @ 0x32 │ │ │ │ + rscseq sp, r7, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 880a4 <__cxa_atexit@plt+0x7b284> │ │ │ │ ldr r7, [pc, #192] @ 88158 <__cxa_atexit@plt+0x7b338> │ │ │ │ @@ -126152,19 +126152,19 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tstpeq r8, #220, 4 @ p-variant is OBSOLETE @ 0xc000000d │ │ │ │ - tstpeq r8, #120, 4 @ p-variant is OBSOLETE @ 0x80000007 │ │ │ │ - tsteq r8, #80, 30 @ 0x140 │ │ │ │ + tsteq r8, #236, 4 @ 0xc000000e │ │ │ │ + tsteq r8, #136, 4 @ 0x80000008 │ │ │ │ + tsteq r8, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 881d4 <__cxa_atexit@plt+0x7b3b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -126191,26 +126191,26 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #196, 28 @ 0xc40 │ │ │ │ - tstpeq r8, #208, 2 @ p-variant is OBSOLETE @ 0x34 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #212, 28 @ 0xd40 │ │ │ │ + tsteq r8, #224, 2 @ 0x38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 88218 <__cxa_atexit@plt+0x7b3f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #24, 28 @ 0x180 │ │ │ │ + tsteq r8, #40, 28 @ 0x280 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 882c0 <__cxa_atexit@plt+0x7b4a0> │ │ │ │ @@ -126236,15 +126236,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2, #-12] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r7, r9 │ │ │ │ add r8, r0, #1 │ │ │ │ mov r9, r3 │ │ │ │ str r1, [r2, #-4] │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -126252,16 +126252,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - rscseq sp, r7, #168, 24 @ 0xa800 │ │ │ │ - rscseq sp, r7, #132, 30 @ 0x210 │ │ │ │ + rscseq ip, r7, #168, 24 @ 0xa800 │ │ │ │ + rscseq ip, r7, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [pc, #80] @ 88350 <__cxa_atexit@plt+0x7b530> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r9} │ │ │ │ @@ -126276,54 +126276,54 @@ │ │ │ │ ldr r0, [pc, #44] @ 88358 <__cxa_atexit@plt+0x7b538> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #4] │ │ │ │ add r8, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rscseq sp, r7, #4, 24 @ 0x400 │ │ │ │ + rscseq ip, r7, #4, 24 @ 0x400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 88390 <__cxa_atexit@plt+0x7b570> │ │ │ │ ldr r2, [pc, #36] @ 88394 <__cxa_atexit@plt+0x7b574> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r8, r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #8] │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq sp, r7, #192, 22 @ 0x30000 │ │ │ │ + rscseq ip, r7, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 883c4 <__cxa_atexit@plt+0x7b5a4> │ │ │ │ ldr r3, [pc, #40] @ 883dc <__cxa_atexit@plt+0x7b5bc> │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #12 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ ldr r7, [pc, #12] @ 883d8 <__cxa_atexit@plt+0x7b5b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #108, 26 @ 0x1b00 │ │ │ │ - rscseq sp, r7, #128, 22 @ 0x20000 │ │ │ │ + tsteq r8, #124, 26 @ 0x1f00 │ │ │ │ + rscseq ip, r7, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 88484 <__cxa_atexit@plt+0x7b664> │ │ │ │ @@ -126349,15 +126349,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2, #-12] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r7, r9 │ │ │ │ add r8, r0, #1 │ │ │ │ mov r9, r3 │ │ │ │ str r1, [r2, #-4] │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -126365,16 +126365,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - rscseq sp, r7, #228, 20 @ 0xe4000 │ │ │ │ - rscseq sp, r7, #196, 26 @ 0x3100 │ │ │ │ + rscseq ip, r7, #228, 20 @ 0xe4000 │ │ │ │ + rscseq ip, r7, #196, 26 @ 0x3100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [pc, #80] @ 88514 <__cxa_atexit@plt+0x7b6f4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r9} │ │ │ │ @@ -126389,73 +126389,73 @@ │ │ │ │ ldr r0, [pc, #44] @ 8851c <__cxa_atexit@plt+0x7b6fc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #4] │ │ │ │ add r8, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rscseq sp, r7, #64, 20 @ 0x40000 │ │ │ │ + rscseq ip, r7, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 88554 <__cxa_atexit@plt+0x7b734> │ │ │ │ ldr r2, [pc, #36] @ 88558 <__cxa_atexit@plt+0x7b738> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r8, r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #8] │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq sp, r7, #252, 18 @ 0x3f0000 │ │ │ │ + rscseq ip, r7, #252, 18 @ 0x3f0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 88594 <__cxa_atexit@plt+0x7b774> │ │ │ │ ldr r3, [pc, #52] @ 885ac <__cxa_atexit@plt+0x7b78c> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r2, [pc, #48] @ 885b0 <__cxa_atexit@plt+0x7b790> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ ldr r7, [pc, #12] @ 885a8 <__cxa_atexit@plt+0x7b788> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #220, 22 @ 0x37000 │ │ │ │ + tsteq r8, #236, 22 @ 0x3b000 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq sp, r7, #176, 18 @ 0x2c0000 │ │ │ │ + rscseq ip, r7, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 885e8 <__cxa_atexit@plt+0x7b7c8> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 885ec <__cxa_atexit@plt+0x7b7cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #108, 22 @ 0x1b000 │ │ │ │ - tsteq r8, #164, 22 @ 0x29000 │ │ │ │ + tsteq r8, #124, 22 @ 0x1f000 │ │ │ │ + tsteq r8, #180, 22 @ 0x2d000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8863c <__cxa_atexit@plt+0x7b81c> │ │ │ │ ldr r3, [pc, #60] @ 8864c <__cxa_atexit@plt+0x7b82c> │ │ │ │ @@ -126472,15 +126472,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 88650 <__cxa_atexit@plt+0x7b830> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq sp, r7, #36, 24 @ 0x2400 │ │ │ │ + rscseq ip, r7, #36, 24 @ 0x2400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -126504,23 +126504,23 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 886d0 <__cxa_atexit@plt+0x7b8b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq sp, r7, #168, 22 @ 0x2a000 │ │ │ │ + rscseq ip, r7, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r7, #124, 22 @ 0x1f000 │ │ │ │ + rscseq ip, r7, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8877c <__cxa_atexit@plt+0x7b95c> │ │ │ │ @@ -126546,28 +126546,28 @@ │ │ │ │ str lr, [r3, #24] │ │ │ │ str r0, [r2, #12]! │ │ │ │ str r2, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ ldr r3, [pc, #52] @ 887a8 <__cxa_atexit@plt+0x7b988> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 3fc020 <__cxa_atexit@plt+0x3ef200> │ │ │ │ + b 3dc278 <__cxa_atexit@plt+0x3cf458> │ │ │ │ mov r6, r3 │ │ │ │ b 8878c <__cxa_atexit@plt+0x7b96c> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #236, 16 @ 0xec0000 │ │ │ │ - tsteq r8, #84, 18 @ 0x150000 │ │ │ │ - tsteq r8, #12, 18 @ 0x30000 │ │ │ │ - tsteq r8, #248, 16 @ 0xf80000 │ │ │ │ - tsteq r8, #8, 24 @ 0x800 │ │ │ │ - rscseq sp, r7, #188, 20 @ 0xbc000 │ │ │ │ + tsteq r8, #252, 16 @ 0xfc0000 │ │ │ │ + tsteq r8, #100, 18 @ 0x190000 │ │ │ │ + tsteq r8, #28, 18 @ 0x70000 │ │ │ │ + tsteq r8, #8, 18 @ 0x20000 │ │ │ │ + tsteq r8, #24, 24 @ 0x1800 │ │ │ │ + rscseq ip, r7, #188, 20 @ 0xbc000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -126590,18 +126590,18 @@ │ │ │ │ ldr r7, [pc, #28] @ 88830 <__cxa_atexit@plt+0x7ba10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq r8, #52, 20 @ 0x34000 │ │ │ │ - tsteq r8, #100, 16 @ 0x640000 │ │ │ │ - rscseq sp, r7, #100, 20 @ 0x64000 │ │ │ │ - rscseq sp, r7, #56, 20 @ 0x38000 │ │ │ │ + tsteq r8, #68, 20 @ 0x44000 │ │ │ │ + tsteq r8, #116, 16 @ 0x740000 │ │ │ │ + rscseq ip, r7, #100, 20 @ 0x64000 │ │ │ │ + rscseq ip, r7, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 888a4 <__cxa_atexit@plt+0x7ba84> │ │ │ │ @@ -126620,24 +126620,24 @@ │ │ │ │ str lr, [r3, #24] │ │ │ │ str r0, [r2, #12]! │ │ │ │ str r2, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ ldr r3, [pc, #36] @ 888c0 <__cxa_atexit@plt+0x7baa0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 3fc020 <__cxa_atexit@plt+0x3ef200> │ │ │ │ + b 3dc278 <__cxa_atexit@plt+0x3cf458> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #44, 16 @ 0x2c0000 │ │ │ │ - tsteq r8, #228, 14 @ 0x3900000 │ │ │ │ - tsteq r8, #208, 14 @ 0x3400000 │ │ │ │ - tsteq r8, #224, 20 @ 0xe0000 │ │ │ │ - rscseq sp, r7, #164, 18 @ 0x290000 │ │ │ │ + tsteq r8, #60, 16 @ 0x3c0000 │ │ │ │ + tsteq r8, #244, 14 @ 0x3d00000 │ │ │ │ + tsteq r8, #224, 14 @ 0x3800000 │ │ │ │ + tsteq r8, #240, 20 @ 0xf0000 │ │ │ │ + rscseq ip, r7, #164, 18 @ 0x290000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -126646,25 +126646,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ ldr r2, [pc, #40] @ 88928 <__cxa_atexit@plt+0x7bb08> │ │ │ │ mov r9, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 3fbf88 <__cxa_atexit@plt+0x3ef168> │ │ │ │ + b 3dc1e0 <__cxa_atexit@plt+0x3cf3c0> │ │ │ │ ldr r7, [pc, #24] @ 8892c <__cxa_atexit@plt+0x7bb0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq r8, #16, 18 @ 0x40000 │ │ │ │ - rscseq sp, r7, #108, 18 @ 0x1b0000 │ │ │ │ - rscseq sp, r7, #60, 18 @ 0xf0000 │ │ │ │ + tsteq r8, #32, 18 @ 0x80000 │ │ │ │ + rscseq ip, r7, #108, 18 @ 0x1b0000 │ │ │ │ + rscseq ip, r7, #60, 18 @ 0xf0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 889a0 <__cxa_atexit@plt+0x7bb80> │ │ │ │ @@ -126683,24 +126683,24 @@ │ │ │ │ str lr, [r3, #24] │ │ │ │ str r0, [r2, #12]! │ │ │ │ str r2, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ ldr r3, [pc, #36] @ 889bc <__cxa_atexit@plt+0x7bb9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 3fc020 <__cxa_atexit@plt+0x3ef200> │ │ │ │ + b 3dc278 <__cxa_atexit@plt+0x3cf458> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #48, 14 @ 0xc00000 │ │ │ │ - tsteq r8, #232, 12 @ 0xe800000 │ │ │ │ - tsteq r8, #212, 12 @ 0xd400000 │ │ │ │ - tsteq r8, #228, 18 @ 0x390000 │ │ │ │ - rscseq sp, r7, #168, 16 @ 0xa80000 │ │ │ │ + tsteq r8, #64, 14 @ 0x1000000 │ │ │ │ + tsteq r8, #248, 12 @ 0xf800000 │ │ │ │ + tsteq r8, #228, 12 @ 0xe400000 │ │ │ │ + tsteq r8, #244, 18 @ 0x3d0000 │ │ │ │ + rscseq ip, r7, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -126709,57 +126709,57 @@ │ │ │ │ ldr r3, [pc, #52] @ 88a24 <__cxa_atexit@plt+0x7bc04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ ldr r3, [pc, #40] @ 88a28 <__cxa_atexit@plt+0x7bc08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbf88 <__cxa_atexit@plt+0x3ef168> │ │ │ │ + b 3dc1e0 <__cxa_atexit@plt+0x3cf3c0> │ │ │ │ ldr r7, [pc, #28] @ 88a2c <__cxa_atexit@plt+0x7bc0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - tsteq r8, #20, 16 @ 0x140000 │ │ │ │ - rscseq sp, r7, #120, 16 @ 0x780000 │ │ │ │ - rscseq sp, r7, #84, 16 @ 0x540000 │ │ │ │ + tsteq r8, #36, 16 @ 0x240000 │ │ │ │ + rscseq ip, r7, #120, 16 @ 0x780000 │ │ │ │ + rscseq ip, r7, #84, 16 @ 0x540000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 88a58 <__cxa_atexit@plt+0x7bc38> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ - rscseq sp, r7, #64, 16 @ 0x400000 │ │ │ │ - rscseq sp, r7, #52, 16 @ 0x340000 │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ + rscseq ip, r7, #64, 16 @ 0x400000 │ │ │ │ + rscseq ip, r7, #52, 16 @ 0x340000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 88a9c <__cxa_atexit@plt+0x7bc7c> │ │ │ │ ldr r2, [pc, #40] @ 88aa4 <__cxa_atexit@plt+0x7bc84> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r1, [pc, #32] @ 88aa8 <__cxa_atexit@plt+0x7bc88> │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r7, #8, 16 @ 0x80000 │ │ │ │ - tsteq r8, #136, 10 @ 0x22000000 │ │ │ │ - rscseq sp, r7, #192, 14 @ 0x3000000 │ │ │ │ + rscseq ip, r7, #8, 16 @ 0x80000 │ │ │ │ + tsteq r8, #152, 10 @ 0x26000000 │ │ │ │ + rscseq ip, r7, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 88b1c <__cxa_atexit@plt+0x7bcfc> │ │ │ │ @@ -126778,24 +126778,24 @@ │ │ │ │ str lr, [r3, #24] │ │ │ │ str r0, [r2, #12]! │ │ │ │ str r2, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ ldr r3, [pc, #36] @ 88b38 <__cxa_atexit@plt+0x7bd18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 3fc020 <__cxa_atexit@plt+0x3ef200> │ │ │ │ + b 3dc278 <__cxa_atexit@plt+0x3cf458> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #180, 10 @ 0x2d000000 │ │ │ │ - tsteq r8, #108, 10 @ 0x1b000000 │ │ │ │ - tsteq r8, #88, 10 @ 0x16000000 │ │ │ │ - tsteq r8, #104, 16 @ 0x680000 │ │ │ │ - rscseq sp, r7, #128, 14 @ 0x2000000 │ │ │ │ + tsteq r8, #196, 10 @ 0x31000000 │ │ │ │ + tsteq r8, #124, 10 @ 0x1f000000 │ │ │ │ + tsteq r8, #104, 10 @ 0x1a000000 │ │ │ │ + tsteq r8, #120, 16 @ 0x780000 │ │ │ │ + rscseq ip, r7, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 88bdc <__cxa_atexit@plt+0x7bdbc> │ │ │ │ @@ -126826,29 +126826,29 @@ │ │ │ │ str r3, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ str r9, [r9, #24] │ │ │ │ str lr, [r9, #28]! │ │ │ │ ldr r3, [pc, #56] @ 88c0c <__cxa_atexit@plt+0x7bdec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbf88 <__cxa_atexit@plt+0x3ef168> │ │ │ │ + b 3dc1e0 <__cxa_atexit@plt+0x3cf3c0> │ │ │ │ mov r6, r9 │ │ │ │ b 88bec <__cxa_atexit@plt+0x7bdcc> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - tsteq r8, #152, 8 @ 0x98000000 │ │ │ │ + tsteq r8, #168, 8 @ 0xa8000000 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - tsteq r8, #216, 14 @ 0x3600000 │ │ │ │ - tsteq r8, #164, 8 @ 0xa4000000 │ │ │ │ - tsteq r8, #64, 12 @ 0x4000000 │ │ │ │ - rscseq sp, r7, #188, 12 @ 0xbc00000 │ │ │ │ + tsteq r8, #232, 14 @ 0x3a00000 │ │ │ │ + tsteq r8, #180, 8 @ 0xb4000000 │ │ │ │ + tsteq r8, #80, 12 @ 0x5000000 │ │ │ │ + rscseq ip, r7, #188, 12 @ 0xbc00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 88c8c <__cxa_atexit@plt+0x7be6c> │ │ │ │ @@ -126870,24 +126870,24 @@ │ │ │ │ add r8, lr, #2 │ │ │ │ str sl, [r3, #20] │ │ │ │ sub sl, r6, #6 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - tsteq r8, #44, 14 @ 0xb00000 │ │ │ │ - rscseq sp, r7, #44, 12 @ 0x2c00000 │ │ │ │ - tsteq r8, #240, 6 @ 0xc0000003 │ │ │ │ - rscseq sp, r7, #220, 10 @ 0x37000000 │ │ │ │ + tsteq r8, #60, 14 @ 0xf00000 │ │ │ │ + rscseq ip, r7, #44, 12 @ 0x2c00000 │ │ │ │ + tsteq r8, #0, 8 │ │ │ │ + rscseq ip, r7, #220, 10 @ 0x37000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 88d20 <__cxa_atexit@plt+0x7bf00> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -126907,27 +126907,27 @@ │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [pc, #60] @ 88d48 <__cxa_atexit@plt+0x7bf28> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r3, #12] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r7, #168, 10 @ 0x2a000000 │ │ │ │ - tsteq r8, #40, 6 @ 0xa0000000 │ │ │ │ - tsteq r8, #28, 10 @ 0x7000000 │ │ │ │ - tsteq r8, #72, 6 @ 0x20000001 │ │ │ │ - rscseq sp, r7, #32, 10 @ 0x8000000 │ │ │ │ + rscseq ip, r7, #168, 10 @ 0x2a000000 │ │ │ │ + tsteq r8, #56, 6 @ 0xe0000000 │ │ │ │ + tsteq r8, #44, 10 @ 0xb000000 │ │ │ │ + tsteq r8, #88, 6 @ 0x60000001 │ │ │ │ + rscseq ip, r7, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 88dbc <__cxa_atexit@plt+0x7bf9c> │ │ │ │ @@ -126946,24 +126946,24 @@ │ │ │ │ str lr, [r3, #24] │ │ │ │ str r0, [r2, #12]! │ │ │ │ str r2, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ ldr r3, [pc, #36] @ 88dd8 <__cxa_atexit@plt+0x7bfb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 3fc020 <__cxa_atexit@plt+0x3ef200> │ │ │ │ + b 3dc278 <__cxa_atexit@plt+0x3cf458> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #20, 6 @ 0x50000000 │ │ │ │ - tsteq r8, #204, 4 @ 0xc000000c │ │ │ │ - tsteq r8, #184, 4 @ 0x8000000b │ │ │ │ - tsteq r8, #200, 10 @ 0x32000000 │ │ │ │ - rscseq sp, r7, #208, 8 @ 0xd0000000 │ │ │ │ + tsteq r8, #36, 6 @ 0x90000000 │ │ │ │ + tsteq r8, #220, 4 @ 0xc000000d │ │ │ │ + tsteq r8, #200, 4 @ 0x8000000c │ │ │ │ + tsteq r8, #216, 10 @ 0x36000000 │ │ │ │ + rscseq ip, r7, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 88e7c <__cxa_atexit@plt+0x7c05c> │ │ │ │ @@ -126994,29 +126994,29 @@ │ │ │ │ str r3, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ str r9, [r9, #24] │ │ │ │ str lr, [r9, #28]! │ │ │ │ ldr r3, [pc, #56] @ 88eac <__cxa_atexit@plt+0x7c08c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbf88 <__cxa_atexit@plt+0x3ef168> │ │ │ │ + b 3dc1e0 <__cxa_atexit@plt+0x3cf3c0> │ │ │ │ mov r6, r9 │ │ │ │ b 88e8c <__cxa_atexit@plt+0x7c06c> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - tsteq r8, #248, 2 @ 0x3e │ │ │ │ + tsteq r8, #8, 4 @ 0x80000000 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - tsteq r8, #56, 10 @ 0xe000000 │ │ │ │ - tsteq r8, #4, 4 @ 0x40000000 │ │ │ │ - tsteq r8, #160, 6 @ 0x80000002 │ │ │ │ - rscseq sp, r7, #252, 6 @ 0xf0000003 │ │ │ │ + tsteq r8, #72, 10 @ 0x12000000 │ │ │ │ + tsteq r8, #20, 4 @ 0x40000001 │ │ │ │ + tsteq r8, #176, 6 @ 0xc0000002 │ │ │ │ + rscseq ip, r7, #252, 6 @ 0xf0000003 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 88f2c <__cxa_atexit@plt+0x7c10c> │ │ │ │ @@ -127038,24 +127038,24 @@ │ │ │ │ add r8, lr, #2 │ │ │ │ str sl, [r3, #20] │ │ │ │ sub sl, r6, #6 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - tsteq r8, #140, 8 @ 0x8c000000 │ │ │ │ - rscseq sp, r7, #140, 6 @ 0x30000002 │ │ │ │ - tsteq r8, #80, 2 │ │ │ │ - rscseq sp, r7, #96, 6 @ 0x80000001 │ │ │ │ + tsteq r8, #156, 8 @ 0x9c000000 │ │ │ │ + rscseq ip, r7, #140, 6 @ 0x30000002 │ │ │ │ + tsteq r8, #96, 2 │ │ │ │ + rscseq ip, r7, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 88fc0 <__cxa_atexit@plt+0x7c1a0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -127075,26 +127075,26 @@ │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq r8, #144 @ 0x90 │ │ │ │ - sbcseq sl, sl, #248, 30 @ 0x3e0 │ │ │ │ - rscseq sp, r7, #240, 4 │ │ │ │ + tsteq r8, #160 @ 0xa0 │ │ │ │ + sbcseq sl, sl, #56, 28 @ 0x380 │ │ │ │ + rscseq ip, r7, #240, 4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 89030 <__cxa_atexit@plt+0x7c210> │ │ │ │ ldr r7, [pc, #52] @ 89040 <__cxa_atexit@plt+0x7c220> │ │ │ │ @@ -127109,26 +127109,26 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 89044 <__cxa_atexit@plt+0x7c224> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq sp, r7, #184, 4 @ 0x8000000b │ │ │ │ - rscseq sp, r7, #148, 4 @ 0x40000009 │ │ │ │ + rscseq ip, r7, #184, 4 @ 0x8000000b │ │ │ │ + rscseq ip, r7, #148, 4 @ 0x40000009 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 89074 <__cxa_atexit@plt+0x7c254> │ │ │ │ ldr r8, [pc, #260] @ 8916c <__cxa_atexit@plt+0x7c34c> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr lr, [pc, #212] @ 8915c <__cxa_atexit@plt+0x7c33c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -127173,28 +127173,28 @@ │ │ │ │ str r3, [r6, #12] │ │ │ │ add r3, r6, #16 │ │ │ │ str r1, [r6, #4] │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, lr │ │ │ │ stm r3, {r0, r2, sl} │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - tsteq r8, #68, 2 │ │ │ │ - tsteq r8, #116, 30 @ 0x1d0 │ │ │ │ - sbcseq sl, sl, #45, 30 @ 0xb4 │ │ │ │ + tsteq r8, #84, 2 │ │ │ │ + tsteq r8, #132, 30 @ 0x210 │ │ │ │ + sbcseq sl, sl, #6976 @ 0x1b40 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ - sbcseq sl, sl, #108, 28 @ 0x6c0 │ │ │ │ - rscseq sp, r7, #100, 2 │ │ │ │ + sbcseq sl, sl, #172, 24 @ 0xac00 │ │ │ │ + rscseq ip, r7, #100, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 89230 <__cxa_atexit@plt+0x7c410> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ @@ -127231,25 +127231,25 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r1, [r6, #4] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - tsteq r8, #88 @ 0x58 │ │ │ │ - tsteq r8, #136, 28 @ 0x880 │ │ │ │ + tsteq r8, #104 @ 0x68 │ │ │ │ + tsteq r8, #152, 28 @ 0x980 │ │ │ │ @ instruction: 0xfffffa0c │ │ │ │ - sbcseq sl, sl, #148, 26 @ 0x2500 │ │ │ │ - rscseq sp, r7, #148 @ 0x94 │ │ │ │ + sbcseq sl, sl, #212, 22 @ 0x35000 │ │ │ │ + rscseq ip, r7, #148 @ 0x94 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -127272,29 +127272,29 @@ │ │ │ │ ldr r3, [pc, #28] @ 892d8 <__cxa_atexit@plt+0x7c4b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #129 @ 0x81 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - tsteq r8, #164, 26 @ 0x2900 │ │ │ │ - rscseq sp, r7, #56 @ 0x38 │ │ │ │ - tsteq r8, #116, 26 @ 0x1d00 │ │ │ │ - rscseq sp, r7, #28 │ │ │ │ + tsteq r8, #180, 26 @ 0x2d00 │ │ │ │ + rscseq ip, r7, #56 @ 0x38 │ │ │ │ + tsteq r8, #132, 26 @ 0x2100 │ │ │ │ + rscseq ip, r7, #28 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 89304 <__cxa_atexit@plt+0x7c4e4> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ - rscseq sp, r7, #8 │ │ │ │ - rscseq ip, r7, #224, 30 @ 0x380 │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ + rscseq ip, r7, #8 │ │ │ │ + rscseq fp, r7, #224, 30 @ 0x380 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8936c <__cxa_atexit@plt+0x7c54c> │ │ │ │ @@ -127322,19 +127322,19 @@ │ │ │ │ add r8, r3, #129 @ 0x81 │ │ │ │ ldr r3, [pc, #32] @ 893a8 <__cxa_atexit@plt+0x7c588> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add sl, r3, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - tsteq r8, #228, 24 @ 0xe400 │ │ │ │ - tsteq r8, #232, 24 @ 0xe800 │ │ │ │ - rscseq ip, r7, #124, 30 @ 0x1f0 │ │ │ │ - tsteq r8, #184, 24 @ 0xb800 │ │ │ │ - tsteq r8, #156, 24 @ 0x9c00 │ │ │ │ + tsteq r8, #244, 24 @ 0xf400 │ │ │ │ + tsteq r8, #248, 24 @ 0xf800 │ │ │ │ + rscseq fp, r7, #124, 30 @ 0x1f0 │ │ │ │ + tsteq r8, #200, 24 @ 0xc800 │ │ │ │ + tsteq r8, #172, 24 @ 0xac00 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 89440 <__cxa_atexit@plt+0x7c620> │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ @@ -127363,48 +127363,48 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r2, [r3, #4] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #28] @ 89464 <__cxa_atexit@plt+0x7c644> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ - tsteq r8, #48, 28 @ 0x300 │ │ │ │ - tsteq r8, #96, 24 @ 0x6000 │ │ │ │ - rscseq ip, r7, #240, 28 @ 0xf00 │ │ │ │ + tsteq r8, #64, 28 @ 0x400 │ │ │ │ + tsteq r8, #112, 24 @ 0x7000 │ │ │ │ + rscseq fp, r7, #240, 28 @ 0xf00 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - sbcseq sl, sl, #112640 @ 0x1b800 │ │ │ │ - rscseq ip, r7, #32, 28 @ 0x200 │ │ │ │ + sbcseq sl, sl, #2850816 @ 0x2b8000 │ │ │ │ + rscseq fp, r7, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 894b0 <__cxa_atexit@plt+0x7c690> │ │ │ │ ldr r2, [pc, #40] @ 894b8 <__cxa_atexit@plt+0x7c698> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r1, [pc, #32] @ 894bc <__cxa_atexit@plt+0x7c69c> │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r7, #244, 26 @ 0x3d00 │ │ │ │ - tsteq r8, #116, 22 @ 0x1d000 │ │ │ │ - rscseq ip, r7, #104, 28 @ 0x680 │ │ │ │ + rscseq fp, r7, #244, 26 @ 0x3d00 │ │ │ │ + tsteq r8, #132, 22 @ 0x21000 │ │ │ │ + rscseq fp, r7, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 89534 <__cxa_atexit@plt+0x7c714> │ │ │ │ @@ -127424,24 +127424,24 @@ │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ add r8, lr, #2 │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - rscseq ip, r7, #140, 26 @ 0x2300 │ │ │ │ - tsteq r8, #116, 28 @ 0x740 │ │ │ │ - tsteq r8, #64, 22 @ 0x10000 │ │ │ │ - rscseq ip, r7, #52, 26 @ 0xd00 │ │ │ │ + rscseq fp, r7, #140, 26 @ 0x2300 │ │ │ │ + tsteq r8, #132, 28 @ 0x840 │ │ │ │ + tsteq r8, #80, 22 @ 0x14000 │ │ │ │ + rscseq fp, r7, #52, 26 @ 0xd00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 895c8 <__cxa_atexit@plt+0x7c7a8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -127461,27 +127461,27 @@ │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [pc, #60] @ 895f0 <__cxa_atexit@plt+0x7c7d0> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r3, #12] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r7, #0, 26 │ │ │ │ - tsteq r8, #128, 20 @ 0x80000 │ │ │ │ - tsteq r8, #116, 24 @ 0x7400 │ │ │ │ - tsteq r8, #160, 20 @ 0xa0000 │ │ │ │ - rscseq ip, r7, #148, 24 @ 0x9400 │ │ │ │ + rscseq fp, r7, #0, 26 │ │ │ │ + tsteq r8, #144, 20 @ 0x90000 │ │ │ │ + tsteq r8, #132, 24 @ 0x8400 │ │ │ │ + tsteq r8, #176, 20 @ 0xb0000 │ │ │ │ + rscseq fp, r7, #148, 24 @ 0x9400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 89668 <__cxa_atexit@plt+0x7c848> │ │ │ │ @@ -127501,24 +127501,24 @@ │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ add r8, lr, #2 │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - rscseq ip, r7, #88, 24 @ 0x5800 │ │ │ │ - tsteq r8, #64, 26 @ 0x1000 │ │ │ │ - tsteq r8, #12, 20 @ 0xc000 │ │ │ │ - rscseq ip, r7, #0, 24 │ │ │ │ + rscseq fp, r7, #88, 24 @ 0x5800 │ │ │ │ + tsteq r8, #80, 26 @ 0x1400 │ │ │ │ + tsteq r8, #28, 20 @ 0x1c000 │ │ │ │ + rscseq fp, r7, #0, 24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 896f4 <__cxa_atexit@plt+0x7c8d4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -127536,28 +127536,28 @@ │ │ │ │ ldr r8, [pc, #60] @ 89718 <__cxa_atexit@plt+0x7c8f8> │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - tsteq r8, #84, 18 @ 0x150000 │ │ │ │ - sbcseq sl, sl, #11665408 @ 0xb20000 │ │ │ │ + tsteq r8, #100, 18 @ 0x190000 │ │ │ │ + sbcseq sl, sl, #253755392 @ 0xf200000 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq ip, r7, #0, 24 │ │ │ │ + rscseq fp, r7, #0, 24 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -127590,30 +127590,30 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [r2, #16] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r0, [r2, #4] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #36] @ 897f8 <__cxa_atexit@plt+0x7c9d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - tsteq r8, #180, 20 @ 0xb4000 │ │ │ │ - tsteq r8, #228, 16 @ 0xe40000 │ │ │ │ - rscseq ip, r7, #100, 22 @ 0x19000 │ │ │ │ + tsteq r8, #196, 20 @ 0xc4000 │ │ │ │ + tsteq r8, #244, 16 @ 0xf40000 │ │ │ │ + rscseq fp, r7, #100, 22 @ 0x19000 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ - sbcseq sl, sl, #60293120 @ 0x3980000 │ │ │ │ - rscseq ip, r7, #48, 22 @ 0xc000 │ │ │ │ + sbcseq sl, sl, #39845888 @ 0x2600000 │ │ │ │ + rscseq fp, r7, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8984c <__cxa_atexit@plt+0x7ca2c> │ │ │ │ @@ -127629,16 +127629,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 89864 <__cxa_atexit@plt+0x7ca44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq ip, r7, #236, 20 @ 0xec000 │ │ │ │ - rscseq ip, r7, #208, 20 @ 0xd0000 │ │ │ │ + rscseq fp, r7, #236, 20 @ 0xec000 │ │ │ │ + rscseq fp, r7, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #224] @ 8995c <__cxa_atexit@plt+0x7cb3c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -127680,33 +127680,33 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r1, [r6, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #48] @ 8996c <__cxa_atexit@plt+0x7cb4c> │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #32 │ │ │ │ str lr, [r5] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r1, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - tsteq r8, #76, 18 @ 0x130000 │ │ │ │ - tsteq r8, #124, 14 @ 0x1f00000 │ │ │ │ - rscseq ip, r7, #240, 18 @ 0x3c0000 │ │ │ │ + tsteq r8, #92, 18 @ 0x170000 │ │ │ │ + tsteq r8, #140, 14 @ 0x2300000 │ │ │ │ + rscseq fp, r7, #240, 18 @ 0x3c0000 │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ - sbcseq sl, sl, #132120576 @ 0x7e00000 │ │ │ │ - rscseq ip, r7, #192, 18 @ 0x300000 │ │ │ │ + sbcseq sl, sl, #-1107296256 @ 0xbe000000 │ │ │ │ + rscseq fp, r7, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -127738,31 +127738,31 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r8, pc, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r0, [r3, #4] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #40] @ 89a4c <__cxa_atexit@plt+0x7cc2c> │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str lr, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ - tsteq r8, #84, 16 @ 0x540000 │ │ │ │ - tsteq r8, #132, 12 @ 0x8400000 │ │ │ │ - rscseq ip, r7, #16, 18 @ 0x40000 │ │ │ │ + tsteq r8, #100, 16 @ 0x640000 │ │ │ │ + tsteq r8, #148, 12 @ 0x9400000 │ │ │ │ + rscseq fp, r7, #16, 18 @ 0x40000 │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ - sbcseq sl, sl, #612368384 @ 0x24800000 │ │ │ │ - rscseq ip, r7, #220, 16 @ 0xdc0000 │ │ │ │ + sbcseq sl, sl, #1207959555 @ 0x48000003 │ │ │ │ + rscseq fp, r7, #220, 16 @ 0xdc0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 89ae8 <__cxa_atexit@plt+0x7ccc8> │ │ │ │ ldr r3, [pc, #164] @ 89b20 <__cxa_atexit@plt+0x7cd00> │ │ │ │ @@ -127785,15 +127785,15 @@ │ │ │ │ str r9, [r7, #16]! │ │ │ │ str r1, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 89b28 <__cxa_atexit@plt+0x7cd08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -127805,19 +127805,19 @@ │ │ │ │ mov r6, #0 │ │ │ │ str r6, [r5, #-16]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - rscseq ip, r7, #44, 16 @ 0x2c0000 │ │ │ │ - rscseq ip, r7, #92, 16 @ 0x5c0000 │ │ │ │ + rscseq fp, r7, #44, 16 @ 0x2c0000 │ │ │ │ + rscseq fp, r7, #92, 16 @ 0x5c0000 │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ - sbcseq sl, sl, #-570425344 @ 0xde000000 │ │ │ │ - rscseq ip, r7, #4, 16 @ 0x40000 │ │ │ │ + sbcseq sl, sl, #2013265920 @ 0x78000000 │ │ │ │ + rscseq fp, r7, #4, 16 @ 0x40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r0, r3 │ │ │ │ @@ -127828,40 +127828,40 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r6, #20]! │ │ │ │ mov r9, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #-16]! │ │ │ │ add r5, r5, #8 │ │ │ │ stmdb r6, {r1, r2} │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #40] @ 89bb4 <__cxa_atexit@plt+0x7cd94> │ │ │ │ mov r6, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, #0 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r6, [r5, #-8]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff960 │ │ │ │ - sbcseq sl, sl, #570425344 @ 0x22000000 │ │ │ │ - rscseq ip, r7, #156, 14 @ 0x2700000 │ │ │ │ - rscseq ip, r7, #140, 14 @ 0x2300000 │ │ │ │ + sbcseq sl, sl, #536870918 @ 0x20000006 │ │ │ │ + rscseq fp, r7, #156, 14 @ 0x2700000 │ │ │ │ + rscseq fp, r7, #140, 14 @ 0x2300000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 89be0 <__cxa_atexit@plt+0x7cdc0> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ - rscseq ip, r7, #120, 14 @ 0x1e00000 │ │ │ │ - rscseq ip, r7, #80, 14 @ 0x1400000 │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ + rscseq fp, r7, #120, 14 @ 0x1e00000 │ │ │ │ + rscseq fp, r7, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 89c84 <__cxa_atexit@plt+0x7ce64> │ │ │ │ @@ -127887,15 +127887,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ str r0, [r6, #16]! │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 89cc8 <__cxa_atexit@plt+0x7cea8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -127908,20 +127908,20 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq r8, #4, 8 @ 0x4000000 │ │ │ │ - rscseq ip, r7, #140, 12 @ 0x8c00000 │ │ │ │ - rscseq ip, r7, #204, 12 @ 0xcc00000 │ │ │ │ + tsteq r8, #20, 8 @ 0x14000000 │ │ │ │ + rscseq fp, r7, #140, 12 @ 0x8c00000 │ │ │ │ + rscseq fp, r7, #204, 12 @ 0xcc00000 │ │ │ │ @ instruction: 0xfffff87c │ │ │ │ - sbcseq sl, sl, #-134217728 @ 0xf8000000 │ │ │ │ - rscseq ip, r7, #100, 12 @ 0x6400000 │ │ │ │ + sbcseq sl, sl, #-2147483617 @ 0x8000001f │ │ │ │ + rscseq fp, r7, #100, 12 @ 0x6400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #112] @ 89d5c <__cxa_atexit@plt+0x7cf3c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ @@ -127937,56 +127937,56 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r9, #4]! │ │ │ │ mov r6, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r6, #16]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #40] @ 89d68 <__cxa_atexit@plt+0x7cf48> │ │ │ │ mov r1, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #56, 6 @ 0xe0000000 │ │ │ │ + tsteq r8, #72, 6 @ 0x20000001 │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ - sbcseq sl, sl, #-536870906 @ 0xe0000006 │ │ │ │ - rscseq ip, r7, #236, 10 @ 0x3b000000 │ │ │ │ + sbcseq sl, sl, #174 @ 0xae │ │ │ │ + rscseq fp, r7, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 89db0 <__cxa_atexit@plt+0x7cf90> │ │ │ │ ldr r3, [pc, #52] @ 89dc0 <__cxa_atexit@plt+0x7cfa0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 89da0 <__cxa_atexit@plt+0x7cf80> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 89dc4 <__cxa_atexit@plt+0x7cfa4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq ip, r7, #192, 10 @ 0x30000000 │ │ │ │ + rscseq fp, r7, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -128008,15 +128008,15 @@ │ │ │ │ bhi 89e88 <__cxa_atexit@plt+0x7d068> │ │ │ │ ldr r3, [pc, #96] @ 89ea0 <__cxa_atexit@plt+0x7d080> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 89e54 <__cxa_atexit@plt+0x7d034> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b 89e74 <__cxa_atexit@plt+0x7d054> │ │ │ │ mov r7, #12 │ │ │ │ @@ -128026,19 +128026,19 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 89ea4 <__cxa_atexit@plt+0x7d084> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #112, 4 │ │ │ │ - tsteq r8, #112, 4 │ │ │ │ + tsteq r8, #128, 4 │ │ │ │ + tsteq r8, #128, 4 │ │ │ │ @ instruction: 0xffffafb8 │ │ │ │ - rscseq ip, r7, #88 @ 0x58 │ │ │ │ - rscseq ip, r7, #252, 8 @ 0xfc000000 │ │ │ │ + rscseq fp, r7, #88 @ 0x58 │ │ │ │ + rscseq fp, r7, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -128060,15 +128060,15 @@ │ │ │ │ bhi 89f58 <__cxa_atexit@plt+0x7d138> │ │ │ │ ldr r3, [pc, #96] @ 89f70 <__cxa_atexit@plt+0x7d150> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 89f24 <__cxa_atexit@plt+0x7d104> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b 89f44 <__cxa_atexit@plt+0x7d124> │ │ │ │ mov r7, #12 │ │ │ │ @@ -128078,19 +128078,19 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 89f74 <__cxa_atexit@plt+0x7d154> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #160, 2 @ 0x28 │ │ │ │ - tsteq r8, #160, 2 @ 0x28 │ │ │ │ + tsteq r8, #176, 2 @ 0x2c │ │ │ │ + tsteq r8, #176, 2 @ 0x2c │ │ │ │ @ instruction: 0xffffb208 │ │ │ │ - rscseq fp, r7, #164, 30 @ 0x290 │ │ │ │ - rscseq ip, r7, #48, 8 @ 0x30000000 │ │ │ │ + rscseq sl, r7, #164, 30 @ 0x290 │ │ │ │ + rscseq fp, r7, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -128112,15 +128112,15 @@ │ │ │ │ bhi 8a028 <__cxa_atexit@plt+0x7d208> │ │ │ │ ldr r3, [pc, #96] @ 8a040 <__cxa_atexit@plt+0x7d220> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 89ff4 <__cxa_atexit@plt+0x7d1d4> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b 8a014 <__cxa_atexit@plt+0x7d1f4> │ │ │ │ mov r7, #12 │ │ │ │ @@ -128130,35 +128130,35 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 8a044 <__cxa_atexit@plt+0x7d224> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #208 @ 0xd0 │ │ │ │ - tsteq r8, #208 @ 0xd0 │ │ │ │ + tsteq r8, #224 @ 0xe0 │ │ │ │ + tsteq r8, #224 @ 0xe0 │ │ │ │ @ instruction: 0xffffb218 │ │ │ │ - rscseq fp, r7, #220, 28 @ 0xdc0 │ │ │ │ - rscseq ip, r7, #100, 6 @ 0x90000001 │ │ │ │ + rscseq sl, r7, #220, 28 @ 0xdc0 │ │ │ │ + rscseq fp, r7, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8a080 <__cxa_atexit@plt+0x7d260> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 8a088 <__cxa_atexit@plt+0x7d268> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #168, 30 @ 0x2a0 │ │ │ │ + tsteq r8, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8a118 <__cxa_atexit@plt+0x7d2f8> │ │ │ │ ldr r7, [pc, #148] @ 8a140 <__cxa_atexit@plt+0x7d320> │ │ │ │ @@ -128195,19 +128195,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - rscseq ip, r7, #104, 4 @ 0x80000006 │ │ │ │ + rscseq fp, r7, #104, 4 @ 0x80000006 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - tsteq r8, #156, 4 @ 0xc0000009 │ │ │ │ + tsteq r8, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8a1ac <__cxa_atexit@plt+0x7d38c> │ │ │ │ @@ -128225,17 +128225,17 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - tsteq r8, #244, 2 @ 0x3d │ │ │ │ + tsteq r8, #4, 4 @ 0x40000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8a22c <__cxa_atexit@plt+0x7d40c> │ │ │ │ ldr r3, [pc, #116] @ 8a254 <__cxa_atexit@plt+0x7d434> │ │ │ │ @@ -128264,18 +128264,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq ip, r7, #88, 2 │ │ │ │ - tsteq r8, #120, 2 │ │ │ │ + rscseq fp, r7, #88, 2 │ │ │ │ + tsteq r8, #136, 2 @ 0x22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8a2a0 <__cxa_atexit@plt+0x7d480> │ │ │ │ @@ -128286,16 +128286,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #0, 2 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #16, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8a2fc <__cxa_atexit@plt+0x7d4dc> │ │ │ │ ldr r3, [pc, #60] @ 8a30c <__cxa_atexit@plt+0x7d4ec> │ │ │ │ @@ -128312,15 +128312,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 8a310 <__cxa_atexit@plt+0x7d4f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq ip, r7, #156 @ 0x9c │ │ │ │ + rscseq fp, r7, #156 @ 0x9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -128356,15 +128356,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 8a3c0 <__cxa_atexit@plt+0x7d5a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq fp, r7, #248, 30 @ 0x3e0 │ │ │ │ + rscseq sl, r7, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -128388,15 +128388,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 8a440 <__cxa_atexit@plt+0x7d620> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq fp, r7, #124, 30 @ 0x1f0 │ │ │ │ + rscseq sl, r7, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -128413,35 +128413,35 @@ │ │ │ │ beq 8a4a8 <__cxa_atexit@plt+0x7d688> │ │ │ │ ldr r7, [pc, #56] @ 8a4cc <__cxa_atexit@plt+0x7d6ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r3, [r8, #3] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 8a4d0 <__cxa_atexit@plt+0x7d6b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r8, #144, 22 @ 0x24000 │ │ │ │ - rscseq fp, r7, #244, 28 @ 0xf40 │ │ │ │ + tsteq r8, #160, 22 @ 0x28000 │ │ │ │ + rscseq sl, r7, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 8a4f4 <__cxa_atexit@plt+0x7d6d4> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ - tsteq r8, #60, 22 @ 0xf000 │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ + tsteq r8, #76, 22 @ 0x13000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8a544 <__cxa_atexit@plt+0x7d724> │ │ │ │ ldr r3, [pc, #60] @ 8a554 <__cxa_atexit@plt+0x7d734> │ │ │ │ @@ -128458,35 +128458,35 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 8a558 <__cxa_atexit@plt+0x7d738> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe1bc │ │ │ │ - rscseq fp, r7, #32, 26 @ 0x800 │ │ │ │ + rscseq sl, r7, #32, 26 @ 0x800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8a598 <__cxa_atexit@plt+0x7d778> │ │ │ │ ldr r2, [pc, #36] @ 8a5a8 <__cxa_atexit@plt+0x7d788> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #204, 20 @ 0xcc000 │ │ │ │ + tsteq r8, #220, 20 @ 0xdc000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8a634 <__cxa_atexit@plt+0x7d814> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -128508,38 +128508,38 @@ │ │ │ │ stmib r2, {r1, r7} │ │ │ │ str r0, [r5, #-4] │ │ │ │ beq 8a624 <__cxa_atexit@plt+0x7d804> │ │ │ │ ldr r7, [pc, #68] @ 8a65c <__cxa_atexit@plt+0x7d83c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 3fc0f0 <__cxa_atexit@plt+0x3ef2d0> │ │ │ │ + b 3dc348 <__cxa_atexit@plt+0x3cf528> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - tsteq r8, #48, 20 @ 0x30000 │ │ │ │ + tsteq r8, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 8a680 <__cxa_atexit@plt+0x7d860> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0f0 <__cxa_atexit@plt+0x3ef2d0> │ │ │ │ + b 3dc348 <__cxa_atexit@plt+0x3cf528> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -128551,16 +128551,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 8a6d4 <__cxa_atexit@plt+0x7d8b4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r8, #232, 18 @ 0x3a0000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r8, #248, 18 @ 0x3e0000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -128578,43 +128578,43 @@ │ │ │ │ ldr r3, [pc, #56] @ 8a75c <__cxa_atexit@plt+0x7d93c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ 8a760 <__cxa_atexit@plt+0x7d940> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r8, #8, 18 @ 0x20000 │ │ │ │ + tsteq r8, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r8, #240, 16 @ 0xf00000 │ │ │ │ + tsteq r8, #0, 18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 8a78c <__cxa_atexit@plt+0x7d96c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 8a790 <__cxa_atexit@plt+0x7d970> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r8, #160, 16 @ 0xa00000 │ │ │ │ + tsteq r8, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -128641,16 +128641,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - tsteq r8, #136, 16 @ 0x880000 │ │ │ │ - rscseq fp, r7, #156, 22 @ 0x27000 │ │ │ │ + tsteq r8, #152, 16 @ 0x980000 │ │ │ │ + rscseq sl, r7, #156, 22 @ 0x27000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8a914 <__cxa_atexit@plt+0x7daf4> │ │ │ │ ldr r3, [pc, #260] @ 8a960 <__cxa_atexit@plt+0x7db40> │ │ │ │ @@ -128715,23 +128715,23 @@ │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - tsteq r8, #192, 14 @ 0x3000000 │ │ │ │ - rscseq fp, r7, #136, 20 @ 0x88000 │ │ │ │ - rscseq fp, r7, #164, 20 @ 0xa4000 │ │ │ │ - tsteq r8, #244, 16 @ 0xf40000 │ │ │ │ + tsteq r8, #208, 14 @ 0x3400000 │ │ │ │ + rscseq sl, r7, #136, 20 @ 0x88000 │ │ │ │ + rscseq sl, r7, #164, 20 @ 0xa4000 │ │ │ │ + tsteq r8, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [pc, #200] @ 8aa58 <__cxa_atexit@plt+0x7dc38> │ │ │ │ mov r2, r5 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ @@ -128777,21 +128777,21 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - tsteq r8, #160, 12 @ 0xa000000 │ │ │ │ - rscseq fp, r7, #140, 18 @ 0x230000 │ │ │ │ - tsteq r8, #204, 14 @ 0x3300000 │ │ │ │ + tsteq r8, #176, 12 @ 0xb000000 │ │ │ │ + rscseq sl, r7, #140, 18 @ 0x230000 │ │ │ │ + tsteq r8, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8aaa4 <__cxa_atexit@plt+0x7dc84> │ │ │ │ @@ -128799,36 +128799,36 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r8, #72, 14 @ 0x1200000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r8, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8aaf0 <__cxa_atexit@plt+0x7dcd0> │ │ │ │ ldr r2, [pc, #36] @ 8ab00 <__cxa_atexit@plt+0x7dce0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #116, 10 @ 0x1d000000 │ │ │ │ + tsteq r8, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8ab8c <__cxa_atexit@plt+0x7dd6c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -128850,38 +128850,38 @@ │ │ │ │ stmib r2, {r1, r7} │ │ │ │ str r0, [r5, #-4] │ │ │ │ beq 8ab7c <__cxa_atexit@plt+0x7dd5c> │ │ │ │ ldr r7, [pc, #68] @ 8abb4 <__cxa_atexit@plt+0x7dd94> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 3fc0f0 <__cxa_atexit@plt+0x3ef2d0> │ │ │ │ + b 3dc348 <__cxa_atexit@plt+0x3cf528> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - tsteq r8, #216, 8 @ 0xd8000000 │ │ │ │ + tsteq r8, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 8abd8 <__cxa_atexit@plt+0x7ddb8> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0f0 <__cxa_atexit@plt+0x3ef2d0> │ │ │ │ + b 3dc348 <__cxa_atexit@plt+0x3cf528> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -128893,16 +128893,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 8ac2c <__cxa_atexit@plt+0x7de0c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r8, #144, 8 @ 0x90000000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r8, #160, 8 @ 0xa0000000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -128920,43 +128920,43 @@ │ │ │ │ ldr r3, [pc, #56] @ 8acb4 <__cxa_atexit@plt+0x7de94> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ 8acb8 <__cxa_atexit@plt+0x7de98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r8, #176, 6 @ 0xc0000002 │ │ │ │ + tsteq r8, #192, 6 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r8, #152, 6 @ 0x60000002 │ │ │ │ + tsteq r8, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 8ace4 <__cxa_atexit@plt+0x7dec4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 8ace8 <__cxa_atexit@plt+0x7dec8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r8, #72, 6 @ 0x20000001 │ │ │ │ + tsteq r8, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -128983,16 +128983,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - tsteq r8, #44, 6 @ 0xb0000000 │ │ │ │ - rscseq fp, r7, #76, 12 @ 0x4c00000 │ │ │ │ + tsteq r8, #60, 6 @ 0xf0000000 │ │ │ │ + rscseq sl, r7, #76, 12 @ 0x4c00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8ae6c <__cxa_atexit@plt+0x7e04c> │ │ │ │ ldr r3, [pc, #260] @ 8aeb8 <__cxa_atexit@plt+0x7e098> │ │ │ │ @@ -129057,23 +129057,23 @@ │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - tsteq r8, #92, 4 @ 0xc0000005 │ │ │ │ - rscseq fp, r7, #56, 10 @ 0xe000000 │ │ │ │ - rscseq fp, r7, #84, 10 @ 0x15000000 │ │ │ │ - tsteq r8, #156, 6 @ 0x70000002 │ │ │ │ + tsteq r8, #108, 4 @ 0xc0000006 │ │ │ │ + rscseq sl, r7, #56, 10 @ 0xe000000 │ │ │ │ + rscseq sl, r7, #84, 10 @ 0x15000000 │ │ │ │ + tsteq r8, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [pc, #200] @ 8afb0 <__cxa_atexit@plt+0x7e190> │ │ │ │ mov r2, r5 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ @@ -129119,21 +129119,21 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ - tsteq r8, #60, 2 │ │ │ │ - rscseq fp, r7, #60, 8 @ 0x3c000000 │ │ │ │ - tsteq r8, #116, 4 @ 0x40000007 │ │ │ │ + tsteq r8, #76, 2 │ │ │ │ + rscseq sl, r7, #60, 8 @ 0x3c000000 │ │ │ │ + tsteq r8, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8affc <__cxa_atexit@plt+0x7e1dc> │ │ │ │ @@ -129141,16 +129141,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r8, #240, 2 @ 0x3c │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r8, #0, 4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8b0c8 <__cxa_atexit@plt+0x7e2a8> │ │ │ │ and r3, r9, #3 │ │ │ │ @@ -129180,15 +129180,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r6, #8] │ │ │ │ mov r2, r6 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #76] @ 8b0f8 <__cxa_atexit@plt+0x7e2d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ @@ -129199,20 +129199,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - rscseq fp, r7, #252, 4 @ 0xc000000f │ │ │ │ - tsteq r8, #140 @ 0x8c │ │ │ │ + rscseq sl, r7, #252, 4 @ 0xc000000f │ │ │ │ + tsteq r8, #156 @ 0x9c │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - tsteq r8, #212, 30 @ 0x350 │ │ │ │ + tsteq r8, #228, 30 @ 0x390 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 8b15c <__cxa_atexit@plt+0x7e33c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -129226,27 +129226,27 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [pc, #56] @ 8b188 <__cxa_atexit@plt+0x7e368> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #28] @ 8b180 <__cxa_atexit@plt+0x7e360> │ │ │ │ mov r6, r8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #208, 30 @ 0x340 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r8, #0, 30 │ │ │ │ + tsteq r8, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 8b1bc <__cxa_atexit@plt+0x7e39c> │ │ │ │ ldr r7, [pc, #76] @ 8b1f8 <__cxa_atexit@plt+0x7e3d8> │ │ │ │ @@ -129262,20 +129262,20 @@ │ │ │ │ ldr r3, [pc, #40] @ 8b1fc <__cxa_atexit@plt+0x7e3dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r3, [r8, #4]! │ │ │ │ add r5, r5, #12 │ │ │ │ str r2, [r8, #8] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #136, 30 @ 0x220 │ │ │ │ - tsteq r8, #124, 28 @ 0x7c0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #152, 30 @ 0x260 │ │ │ │ + tsteq r8, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8b27c <__cxa_atexit@plt+0x7e45c> │ │ │ │ ldr r3, [pc, #108] @ 8b28c <__cxa_atexit@plt+0x7e46c> │ │ │ │ @@ -129305,15 +129305,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 8b294 <__cxa_atexit@plt+0x7e474> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - rscseq fp, r7, #76, 2 │ │ │ │ + rscseq sl, r7, #76, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [pc, #48] @ 8b2e0 <__cxa_atexit@plt+0x7e4c0> │ │ │ │ mov r7, r5 │ │ │ │ str sl, [r5] │ │ │ │ @@ -129370,15 +129370,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r6, #8] │ │ │ │ mov r7, r8 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #68] @ 8b3e8 <__cxa_atexit@plt+0x7e5c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ @@ -129387,20 +129387,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - rscseq fp, r7, #16 │ │ │ │ - tsteq r8, #148, 26 @ 0x2500 │ │ │ │ + rscseq sl, r7, #16 │ │ │ │ + tsteq r8, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - tsteq r8, #220, 24 @ 0xdc00 │ │ │ │ + tsteq r8, #236, 24 @ 0xec00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 8b44c <__cxa_atexit@plt+0x7e62c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -129414,27 +129414,27 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [pc, #56] @ 8b478 <__cxa_atexit@plt+0x7e658> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #28] @ 8b470 <__cxa_atexit@plt+0x7e650> │ │ │ │ mov r6, r8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #224, 24 @ 0xe000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r8, #16, 24 @ 0x1000 │ │ │ │ + tsteq r8, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 8b4cc <__cxa_atexit@plt+0x7e6ac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -129446,42 +129446,42 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #60] @ 8b4f8 <__cxa_atexit@plt+0x7e6d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r8, #4]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r3, [r8, #8] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #28] @ 8b4f0 <__cxa_atexit@plt+0x7e6d0> │ │ │ │ mov r6, r8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #96, 24 @ 0x6000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r8, #148, 22 @ 0x25000 │ │ │ │ + tsteq r8, #164, 22 @ 0x29000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 8b530 <__cxa_atexit@plt+0x7e710> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 8b534 <__cxa_atexit@plt+0x7e714> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #36, 24 @ 0x2400 │ │ │ │ - tsteq r8, #92, 24 @ 0x5c00 │ │ │ │ + tsteq r8, #52, 24 @ 0x3400 │ │ │ │ + tsteq r8, #108, 24 @ 0x6c00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8b590 <__cxa_atexit@plt+0x7e770> │ │ │ │ ldr r3, [pc, #72] @ 8b5a0 <__cxa_atexit@plt+0x7e780> │ │ │ │ @@ -129502,15 +129502,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 8b5a8 <__cxa_atexit@plt+0x7e788> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rscseq sl, r7, #64, 28 @ 0x400 │ │ │ │ + rscseq r9, r7, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 8b5e4 <__cxa_atexit@plt+0x7e7c4> │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r9, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -129556,15 +129556,15 @@ │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r6, #4]! │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r6, #8] │ │ │ │ mov r7, r8 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -129577,20 +129577,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - rscseq sl, r7, #32, 26 @ 0x800 │ │ │ │ - tsteq r8, #144, 20 @ 0x90000 │ │ │ │ - tsteq r8, #236, 18 @ 0x3b0000 │ │ │ │ + rscseq r9, r7, #32, 26 @ 0x800 │ │ │ │ + tsteq r8, #160, 20 @ 0xa0000 │ │ │ │ + tsteq r8, #252, 18 @ 0x3f0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [pc, #124] @ 8b77c <__cxa_atexit@plt+0x7e95c> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ @@ -129606,30 +129606,30 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r8, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 8b780 <__cxa_atexit@plt+0x7e960> │ │ │ │ mov r6, r8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r8, #212, 18 @ 0x350000 │ │ │ │ - tsteq r8, #32, 18 @ 0x80000 │ │ │ │ + tsteq r8, #228, 18 @ 0x390000 │ │ │ │ + tsteq r8, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 8b7d4 <__cxa_atexit@plt+0x7e9b4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -129640,26 +129640,26 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r8, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #28] @ 8b7f8 <__cxa_atexit@plt+0x7e9d8> │ │ │ │ mov r6, r8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #88, 18 @ 0x160000 │ │ │ │ - tsteq r8, #152, 16 @ 0x980000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #104, 18 @ 0x1a0000 │ │ │ │ + tsteq r8, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8b860 <__cxa_atexit@plt+0x7ea40> │ │ │ │ @@ -129683,15 +129683,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 8b87c <__cxa_atexit@plt+0x7ea5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq sl, r7, #116, 22 @ 0x1d000 │ │ │ │ + rscseq r9, r7, #116, 22 @ 0x1d000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 8b8ac <__cxa_atexit@plt+0x7ea8c> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -129722,30 +129722,30 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r8, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #44] @ 8b950 <__cxa_atexit@plt+0x7eb30> │ │ │ │ mov r6, r8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r8, #16, 16 @ 0x100000 │ │ │ │ - tsteq r8, #80, 14 @ 0x1400000 │ │ │ │ + tsteq r8, #32, 16 @ 0x200000 │ │ │ │ + tsteq r8, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 8b9a4 <__cxa_atexit@plt+0x7eb84> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -129756,26 +129756,26 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r8, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #28] @ 8b9c8 <__cxa_atexit@plt+0x7eba8> │ │ │ │ mov r6, r8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #136, 14 @ 0x2200000 │ │ │ │ - tsteq r8, #200, 12 @ 0xc800000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #152, 14 @ 0x2600000 │ │ │ │ + tsteq r8, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8ba84 <__cxa_atexit@plt+0x7ec64> │ │ │ │ ldr r7, [pc, #184] @ 8baa8 <__cxa_atexit@plt+0x7ec88> │ │ │ │ @@ -129800,15 +129800,15 @@ │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r6, #4]! │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r6, #8] │ │ │ │ mov r7, r8 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -129821,20 +129821,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - rscseq sl, r7, #88, 18 @ 0x160000 │ │ │ │ - tsteq r8, #192, 12 @ 0xc000000 │ │ │ │ - tsteq r8, #28, 12 @ 0x1c00000 │ │ │ │ + rscseq r9, r7, #88, 18 @ 0x160000 │ │ │ │ + tsteq r8, #208, 12 @ 0xd000000 │ │ │ │ + tsteq r8, #44, 12 @ 0x2c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [pc, #124] @ 8bb4c <__cxa_atexit@plt+0x7ed2c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ @@ -129850,30 +129850,30 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r8, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 8bb50 <__cxa_atexit@plt+0x7ed30> │ │ │ │ mov r6, r8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r8, #4, 12 @ 0x400000 │ │ │ │ - tsteq r8, #80, 10 @ 0x14000000 │ │ │ │ + tsteq r8, #20, 12 @ 0x1400000 │ │ │ │ + tsteq r8, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 8bba4 <__cxa_atexit@plt+0x7ed84> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -129884,42 +129884,42 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r8, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #28] @ 8bbc8 <__cxa_atexit@plt+0x7eda8> │ │ │ │ mov r6, r8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #136, 10 @ 0x22000000 │ │ │ │ - tsteq r8, #200, 8 @ 0xc8000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #152, 10 @ 0x26000000 │ │ │ │ + tsteq r8, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8bc04 <__cxa_atexit@plt+0x7ede4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 8bc0c <__cxa_atexit@plt+0x7edec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #36, 8 @ 0x24000000 │ │ │ │ + tsteq r8, #52, 8 @ 0x34000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8bc9c <__cxa_atexit@plt+0x7ee7c> │ │ │ │ ldr r7, [pc, #148] @ 8bcc4 <__cxa_atexit@plt+0x7eea4> │ │ │ │ @@ -129956,19 +129956,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - rscseq sl, r7, #68, 14 @ 0x1100000 │ │ │ │ + rscseq r9, r7, #68, 14 @ 0x1100000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - tsteq r8, #56, 12 @ 0x3800000 │ │ │ │ + tsteq r8, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8bd2c <__cxa_atexit@plt+0x7ef0c> │ │ │ │ @@ -129985,17 +129985,17 @@ │ │ │ │ str r7, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ stm r8, {r1, r2, lr} │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - tsteq r8, #140, 10 @ 0x23000000 │ │ │ │ + tsteq r8, #156, 10 @ 0x27000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 8bc1c <__cxa_atexit@plt+0x7edfc> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -130006,23 +130006,23 @@ │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8bd8c <__cxa_atexit@plt+0x7ef6c> │ │ │ │ ldr r2, [pc, #36] @ 8bda4 <__cxa_atexit@plt+0x7ef84> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 3fbf50 <__cxa_atexit@plt+0x3ef130> │ │ │ │ + b 3dc1a8 <__cxa_atexit@plt+0x3cf388> │ │ │ │ ldr r7, [pc, #20] @ 8bda8 <__cxa_atexit@plt+0x7ef88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq sl, r7, #84, 12 @ 0x5400000 │ │ │ │ + rscseq r9, r7, #84, 12 @ 0x5400000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8bde0 <__cxa_atexit@plt+0x7efc0> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -130030,15 +130030,15 @@ │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 8bdf8 <__cxa_atexit@plt+0x7efd8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #68, 4 @ 0x40000004 │ │ │ │ + tsteq r8, #84, 4 @ 0x40000005 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 8bea8 <__cxa_atexit@plt+0x7f088> │ │ │ │ ldrb r7, [r8] │ │ │ │ @@ -130089,22 +130089,22 @@ │ │ │ │ ldr r6, [pc, #24] @ 8bed8 <__cxa_atexit@plt+0x7f0b8> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq sl, r7, #64, 10 @ 0x10000000 │ │ │ │ + rscseq r9, r7, #64, 10 @ 0x10000000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - tsteq r8, #8, 4 @ 0x80000000 │ │ │ │ - tsteq r8, #204, 2 @ 0x33 │ │ │ │ - tsteq r8, #64, 8 @ 0x40000000 │ │ │ │ - tsteq r8, #184, 6 @ 0xe0000002 │ │ │ │ + tsteq r8, #24, 4 @ 0x80000001 │ │ │ │ + tsteq r8, #220, 2 @ 0x37 │ │ │ │ + tsteq r8, #80, 8 @ 0x50000000 │ │ │ │ + tsteq r8, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -130138,29 +130138,29 @@ │ │ │ │ str r3, [r3, #44] @ 0x2c │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #36] @ 8bfb0 <__cxa_atexit@plt+0x7f190> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - tsteq r8, #24, 2 │ │ │ │ - tsteq r8, #220 @ 0xdc │ │ │ │ - tsteq r8, #80, 6 @ 0x40000001 │ │ │ │ - tsteq r8, #200, 4 @ 0x8000000c │ │ │ │ + tsteq r8, #40, 2 │ │ │ │ + tsteq r8, #236 @ 0xec │ │ │ │ + tsteq r8, #96, 6 @ 0x80000001 │ │ │ │ + tsteq r8, #216, 4 @ 0x8000000d │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 8c010 <__cxa_atexit@plt+0x7f1f0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 8c008 <__cxa_atexit@plt+0x7f1e8> │ │ │ │ ldr r8, [pc, #52] @ 8c018 <__cxa_atexit@plt+0x7f1f8> │ │ │ │ ldr r7, [pc, #52] @ 8c01c <__cxa_atexit@plt+0x7f1fc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r0, [r5, #-4] │ │ │ │ @@ -130170,34 +130170,34 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ b 8bdf8 <__cxa_atexit@plt+0x7efd8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbcseq r7, sl, #164, 30 @ 0x290 │ │ │ │ - tsteq r8, #64 @ 0x40 │ │ │ │ - tsteq r8, #36 @ 0x24 │ │ │ │ - rscseq sl, r7, #220, 6 @ 0x70000003 │ │ │ │ + sbcseq r7, sl, #228, 26 @ 0x3900 │ │ │ │ + tsteq r8, #80 @ 0x50 │ │ │ │ + tsteq r8, #52 @ 0x34 │ │ │ │ + rscseq r9, r7, #220, 6 @ 0x70000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8c058 <__cxa_atexit@plt+0x7f238> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 8c060 <__cxa_atexit@plt+0x7f240> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 8c074 <__cxa_atexit@plt+0x7f254> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #208, 30 @ 0x340 │ │ │ │ - rscseq sl, r7, #136, 6 @ 0x20000002 │ │ │ │ + tsteq r8, #224, 30 @ 0x380 │ │ │ │ + rscseq r9, r7, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8c130 <__cxa_atexit@plt+0x7f310> │ │ │ │ ldr r7, [pc, #208] @ 8c158 <__cxa_atexit@plt+0x7f338> │ │ │ │ @@ -130249,24 +130249,24 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rscseq sl, r7, #204, 4 @ 0xc000000c │ │ │ │ - rscseq sl, r7, #208, 4 │ │ │ │ - rscseq sl, r7, #204, 4 @ 0xc000000c │ │ │ │ + rscseq r9, r7, #204, 4 @ 0xc000000c │ │ │ │ + rscseq r9, r7, #208, 4 │ │ │ │ + rscseq r9, r7, #204, 4 @ 0xc000000c │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq r8, #136, 30 @ 0x220 │ │ │ │ - tsteq r8, #76, 30 @ 0x130 │ │ │ │ - tsteq r8, #192, 2 @ 0x30 │ │ │ │ - rscseq sl, r7, #136, 4 @ 0x80000008 │ │ │ │ + tsteq r8, #152, 30 @ 0x260 │ │ │ │ + tsteq r8, #92, 30 @ 0x170 │ │ │ │ + tsteq r8, #208, 2 @ 0x34 │ │ │ │ + rscseq r9, r7, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8c200 <__cxa_atexit@plt+0x7f3e0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -130301,22 +130301,22 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq sl, r7, #232, 2 @ 0x3a │ │ │ │ - rscseq sl, r7, #228, 2 @ 0x39 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq r9, r7, #232, 2 @ 0x3a │ │ │ │ + rscseq r9, r7, #228, 2 @ 0x39 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - tsteq r8, #148, 28 @ 0x940 │ │ │ │ - tsteq r8, #88, 28 @ 0x580 │ │ │ │ - tsteq r8, #204 @ 0xcc │ │ │ │ - rscseq sl, r7, #192, 2 @ 0x30 │ │ │ │ + tsteq r8, #164, 28 @ 0xa40 │ │ │ │ + tsteq r8, #104, 28 @ 0x680 │ │ │ │ + tsteq r8, #220 @ 0xdc │ │ │ │ + rscseq r9, r7, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8c2b4 <__cxa_atexit@plt+0x7f494> │ │ │ │ ldr r3, [pc, #92] @ 8c2c0 <__cxa_atexit@plt+0x7f4a0> │ │ │ │ @@ -130334,25 +130334,25 @@ │ │ │ │ ldr r3, [pc, #52] @ 8c2c8 <__cxa_atexit@plt+0x7f4a8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 8c2cc <__cxa_atexit@plt+0x7f4ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fc1d0 <__cxa_atexit@plt+0x3ef3b0> │ │ │ │ + b 3dc428 <__cxa_atexit@plt+0x3cf608> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq r8, #128, 26 @ 0x2000 │ │ │ │ - rscseq sl, r7, #48, 2 │ │ │ │ + tsteq r8, #144, 26 @ 0x2400 │ │ │ │ + rscseq r9, r7, #48, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 8c31c <__cxa_atexit@plt+0x7f4fc> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -130360,40 +130360,40 @@ │ │ │ │ ldr r3, [pc, #36] @ 8c320 <__cxa_atexit@plt+0x7f500> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 8c324 <__cxa_atexit@plt+0x7f504> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fc1d0 <__cxa_atexit@plt+0x3ef3b0> │ │ │ │ + b 3dc428 <__cxa_atexit@plt+0x3cf608> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r8, #24, 26 @ 0x600 │ │ │ │ - rscseq sl, r7, #216 @ 0xd8 │ │ │ │ + tsteq r8, #40, 26 @ 0xa00 │ │ │ │ + rscseq r9, r7, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 8c354 <__cxa_atexit@plt+0x7f534> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 8c358 <__cxa_atexit@plt+0x7f538> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fc1d0 <__cxa_atexit@plt+0x3ef3b0> │ │ │ │ + b 3dc428 <__cxa_atexit@plt+0x3cf608> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r8, #216, 24 @ 0xd800 │ │ │ │ - rscseq sl, r7, #164 @ 0xa4 │ │ │ │ + tsteq r8, #232, 24 @ 0xe800 │ │ │ │ + rscseq r9, r7, #164 @ 0xa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 8c074 <__cxa_atexit@plt+0x7f254> │ │ │ │ - rscseq sl, r7, #140 @ 0x8c │ │ │ │ + rscseq r9, r7, #140 @ 0x8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8c3d0 <__cxa_atexit@plt+0x7f5b0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -130416,17 +130416,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - sbcseq r7, sl, #224256 @ 0x36c00 │ │ │ │ - tsteq r8, #96, 24 @ 0x6000 │ │ │ │ - rscseq sl, r7, #4 │ │ │ │ + sbcseq r7, sl, #110592 @ 0x1b000 │ │ │ │ + tsteq r8, #112, 24 @ 0x7000 │ │ │ │ + rscseq r9, r7, #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -130453,15 +130453,15 @@ │ │ │ │ bhi 8c4bc <__cxa_atexit@plt+0x7f69c> │ │ │ │ ldr r3, [pc, #100] @ 8c4d8 <__cxa_atexit@plt+0x7f6b8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 8c488 <__cxa_atexit@plt+0x7f668> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b 8c4a8 <__cxa_atexit@plt+0x7f688> │ │ │ │ mov r7, #24 │ │ │ │ @@ -130472,20 +130472,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 8c4dc <__cxa_atexit@plt+0x7f6bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq r8, #228, 22 @ 0x39000 │ │ │ │ - tsteq r8, #72, 24 @ 0x4800 │ │ │ │ + tsteq r8, #244, 22 @ 0x3d000 │ │ │ │ + tsteq r8, #88, 24 @ 0x5800 │ │ │ │ @ instruction: 0xffff8d14 │ │ │ │ - rscseq r9, r7, #68, 20 @ 0x44000 │ │ │ │ - rscseq r9, r7, #88, 30 @ 0x160 │ │ │ │ - rscseq r9, r7, #32, 30 @ 0x80 │ │ │ │ + rscseq r8, r7, #68, 20 @ 0x44000 │ │ │ │ + rscseq r8, r7, #88, 30 @ 0x160 │ │ │ │ + rscseq r8, r7, #32, 30 @ 0x80 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8c52c <__cxa_atexit@plt+0x7f70c> │ │ │ │ ldr r3, [pc, #52] @ 8c53c <__cxa_atexit@plt+0x7f71c> │ │ │ │ @@ -130500,16 +130500,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 8c540 <__cxa_atexit@plt+0x7f720> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r9, r7, #224, 28 @ 0xe00 │ │ │ │ - rscseq r9, r7, #196, 28 @ 0xc40 │ │ │ │ + rscseq r8, r7, #224, 28 @ 0xe00 │ │ │ │ + rscseq r8, r7, #196, 28 @ 0xc40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 8c408 <__cxa_atexit@plt+0x7f5e8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -130539,15 +130539,15 @@ │ │ │ │ bhi 8c614 <__cxa_atexit@plt+0x7f7f4> │ │ │ │ ldr r3, [pc, #96] @ 8c62c <__cxa_atexit@plt+0x7f80c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 8c5e0 <__cxa_atexit@plt+0x7f7c0> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b 8c600 <__cxa_atexit@plt+0x7f7e0> │ │ │ │ mov r7, #12 │ │ │ │ @@ -130557,20 +130557,20 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 8c630 <__cxa_atexit@plt+0x7f810> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #228, 20 @ 0xe4000 │ │ │ │ - tsteq r8, #228, 20 @ 0xe4000 │ │ │ │ + tsteq r8, #244, 20 @ 0xf4000 │ │ │ │ + tsteq r8, #244, 20 @ 0xf4000 │ │ │ │ @ instruction: 0xffff8c2c │ │ │ │ - rscseq r9, r7, #240, 16 @ 0xf00000 │ │ │ │ - rscseq r9, r7, #120, 26 @ 0x1e00 │ │ │ │ - rscseq r9, r7, #204, 26 @ 0x3300 │ │ │ │ + rscseq r8, r7, #240, 16 @ 0xf00000 │ │ │ │ + rscseq r8, r7, #120, 26 @ 0x1e00 │ │ │ │ + rscseq r8, r7, #204, 26 @ 0x3300 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8c680 <__cxa_atexit@plt+0x7f860> │ │ │ │ ldr r2, [pc, #44] @ 8c688 <__cxa_atexit@plt+0x7f868> │ │ │ │ @@ -130583,22 +130583,22 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq r9, r7, #124, 26 @ 0x1f00 │ │ │ │ + rscseq r8, r7, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 8c408 <__cxa_atexit@plt+0x7f5e8> │ │ │ │ - rscseq r9, r7, #92, 26 @ 0x1700 │ │ │ │ + rscseq r8, r7, #92, 26 @ 0x1700 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -130623,17 +130623,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq r8, #160, 24 @ 0xa000 │ │ │ │ - rscseq r9, r7, #4, 26 @ 0x100 │ │ │ │ - rscseq r9, r7, #224, 24 @ 0xe000 │ │ │ │ + tsteq r8, #176, 24 @ 0xb000 │ │ │ │ + rscseq r8, r7, #4, 26 @ 0x100 │ │ │ │ + rscseq r8, r7, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8c7a0 <__cxa_atexit@plt+0x7f980> │ │ │ │ @@ -130663,17 +130663,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 8c7cc <__cxa_atexit@plt+0x7f9ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffff860c │ │ │ │ - rscseq r9, r7, #40, 14 @ 0xa00000 │ │ │ │ - rscseq r9, r7, #120, 24 @ 0x7800 │ │ │ │ - rscseq r9, r7, #68, 24 @ 0x4400 │ │ │ │ + rscseq r8, r7, #40, 14 @ 0xa00000 │ │ │ │ + rscseq r8, r7, #120, 24 @ 0x7800 │ │ │ │ + rscseq r8, r7, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -130699,17 +130699,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - tsteq r8, #112, 22 @ 0x1c000 │ │ │ │ - rscseq r9, r7, #212, 22 @ 0x35000 │ │ │ │ - rscseq r9, r7, #176, 22 @ 0x2c000 │ │ │ │ + tsteq r8, #128, 22 @ 0x20000 │ │ │ │ + rscseq r8, r7, #212, 22 @ 0x35000 │ │ │ │ + rscseq r8, r7, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8c8d0 <__cxa_atexit@plt+0x7fab0> │ │ │ │ @@ -130739,17 +130739,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 8c8fc <__cxa_atexit@plt+0x7fadc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffff87fc │ │ │ │ - rscseq r9, r7, #20, 12 @ 0x1400000 │ │ │ │ - rscseq r9, r7, #80, 22 @ 0x14000 │ │ │ │ - rscseq r9, r7, #20, 22 @ 0x5000 │ │ │ │ + rscseq r8, r7, #20, 12 @ 0x1400000 │ │ │ │ + rscseq r8, r7, #80, 22 @ 0x14000 │ │ │ │ + rscseq r8, r7, #20, 22 @ 0x5000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -130775,16 +130775,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - tsteq r8, #64, 20 @ 0x40000 │ │ │ │ - rscseq r9, r7, #164, 20 @ 0xa4000 │ │ │ │ + tsteq r8, #80, 20 @ 0x50000 │ │ │ │ + rscseq r8, r7, #164, 20 @ 0xa4000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -130808,15 +130808,15 @@ │ │ │ │ bhi 8ca48 <__cxa_atexit@plt+0x7fc28> │ │ │ │ ldr r3, [pc, #96] @ 8ca60 <__cxa_atexit@plt+0x7fc40> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 8ca14 <__cxa_atexit@plt+0x7fbf4> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b 8ca34 <__cxa_atexit@plt+0x7fc14> │ │ │ │ mov r7, #12 │ │ │ │ @@ -130826,20 +130826,20 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 8ca64 <__cxa_atexit@plt+0x7fc44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #176, 12 @ 0xb000000 │ │ │ │ - tsteq r8, #176, 12 @ 0xb000000 │ │ │ │ + tsteq r8, #192, 12 @ 0xc000000 │ │ │ │ + tsteq r8, #192, 12 @ 0xc000000 │ │ │ │ @ instruction: 0xffff8718 │ │ │ │ - rscseq r9, r7, #180, 8 @ 0xb4000000 │ │ │ │ - rscseq r9, r7, #64, 18 @ 0x100000 │ │ │ │ - rscseq r9, r7, #188, 18 @ 0x2f0000 │ │ │ │ + rscseq r8, r7, #180, 8 @ 0xb4000000 │ │ │ │ + rscseq r8, r7, #64, 18 @ 0x100000 │ │ │ │ + rscseq r8, r7, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 8caf0 <__cxa_atexit@plt+0x7fcd0> │ │ │ │ ldr r5, [pc, #144] @ 8cb20 <__cxa_atexit@plt+0x7fd00> │ │ │ │ @@ -130876,20 +130876,20 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 8cb2c <__cxa_atexit@plt+0x7fd0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #136, 10 @ 0x22000000 │ │ │ │ + tsteq r8, #152, 10 @ 0x26000000 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ @ instruction: 0xffff85dc │ │ │ │ - rscseq r9, r7, #232, 6 @ 0xa0000003 │ │ │ │ - rscseq r9, r7, #36, 18 @ 0x90000 │ │ │ │ - rscseq r9, r7, #240, 16 @ 0xf00000 │ │ │ │ + rscseq r8, r7, #232, 6 @ 0xa0000003 │ │ │ │ + rscseq r8, r7, #36, 18 @ 0x90000 │ │ │ │ + rscseq r8, r7, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -130914,16 +130914,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - tsteq r8, #16, 16 @ 0x100000 │ │ │ │ - rscseq r9, r7, #144, 16 @ 0x900000 │ │ │ │ + tsteq r8, #32, 16 @ 0x200000 │ │ │ │ + rscseq r8, r7, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8cc34 <__cxa_atexit@plt+0x7fe14> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -130940,30 +130940,30 @@ │ │ │ │ bhi 8cc40 <__cxa_atexit@plt+0x7fe20> │ │ │ │ ldr r3, [pc, #72] @ 8cc58 <__cxa_atexit@plt+0x7fe38> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 8cc24 <__cxa_atexit@plt+0x7fe04> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 8cc5c <__cxa_atexit@plt+0x7fe3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #48, 8 @ 0x30000000 │ │ │ │ - tsteq r8, #148, 8 @ 0x94000000 │ │ │ │ + tsteq r8, #64, 8 @ 0x40000000 │ │ │ │ + tsteq r8, #164, 8 @ 0xa4000000 │ │ │ │ @ instruction: 0xffff85e8 │ │ │ │ - rscseq r9, r7, #196, 4 @ 0x4000000c │ │ │ │ + rscseq r8, r7, #196, 4 @ 0x4000000c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8cce0 <__cxa_atexit@plt+0x7fec0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -130983,30 +130983,30 @@ │ │ │ │ bhi 8ccec <__cxa_atexit@plt+0x7fecc> │ │ │ │ ldr r3, [pc, #72] @ 8cd04 <__cxa_atexit@plt+0x7fee4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 8ccd0 <__cxa_atexit@plt+0x7feb0> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 8cd08 <__cxa_atexit@plt+0x7fee8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #140, 6 @ 0x30000002 │ │ │ │ - tsteq r8, #140, 6 @ 0x30000002 │ │ │ │ + tsteq r8, #156, 6 @ 0x70000002 │ │ │ │ + tsteq r8, #156, 6 @ 0x70000002 │ │ │ │ @ instruction: 0xffff84cc │ │ │ │ - rscseq r9, r7, #20, 4 @ 0x40000001 │ │ │ │ + rscseq r8, r7, #20, 4 @ 0x40000001 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -131033,16 +131033,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - tsteq r8, #76, 6 @ 0x30000001 │ │ │ │ - rscseq r9, r7, #188, 12 @ 0xbc00000 │ │ │ │ + tsteq r8, #92, 6 @ 0x70000001 │ │ │ │ + rscseq r8, r7, #188, 12 @ 0xbc00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8ce0c <__cxa_atexit@plt+0x7ffec> │ │ │ │ @@ -131058,68 +131058,68 @@ │ │ │ │ bhi 8ce20 <__cxa_atexit@plt+0x80000> │ │ │ │ ldr r3, [pc, #80] @ 8ce38 <__cxa_atexit@plt+0x80018> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 8cdfc <__cxa_atexit@plt+0x7ffdc> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 8ce40 <__cxa_atexit@plt+0x80020> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 8ce3c <__cxa_atexit@plt+0x8001c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r8, #188, 4 @ 0xc000000b │ │ │ │ + tsteq r8, #204, 4 @ 0xc000000c │ │ │ │ @ instruction: 0xffff8010 │ │ │ │ - rscseq r9, r7, #192 @ 0xc0 │ │ │ │ - rscseq r9, r7, #40, 12 @ 0x2800000 │ │ │ │ + rscseq r8, r7, #192 @ 0xc0 │ │ │ │ + rscseq r8, r7, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #24] @ 8ce74 <__cxa_atexit@plt+0x80054> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 8ce78 <__cxa_atexit@plt+0x80058> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r8, #184, 2 @ 0x2e │ │ │ │ + tsteq r8, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8cec4 <__cxa_atexit@plt+0x800a4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 8cecc <__cxa_atexit@plt+0x800ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc1d8 <__cxa_atexit@plt+0x3ef3b8> │ │ │ │ + b 3dc430 <__cxa_atexit@plt+0x3cf610> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #100, 2 │ │ │ │ + tsteq r8, #116, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -131149,15 +131149,15 @@ │ │ │ │ bhi 8cf9c <__cxa_atexit@plt+0x8017c> │ │ │ │ ldr r3, [pc, #104] @ 8cfbc <__cxa_atexit@plt+0x8019c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 8cf68 <__cxa_atexit@plt+0x80148> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b 8cf88 <__cxa_atexit@plt+0x80168> │ │ │ │ mov r7, #24 │ │ │ │ @@ -131168,20 +131168,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 8cfc0 <__cxa_atexit@plt+0x801a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq r8, #112, 2 │ │ │ │ - tsteq r8, #248 @ 0xf8 │ │ │ │ - tsteq r8, #164, 4 @ 0x4000000a │ │ │ │ + tsteq r8, #128, 2 │ │ │ │ + tsteq r8, #8, 2 │ │ │ │ + tsteq r8, #180, 4 @ 0x4000000b │ │ │ │ @ instruction: 0xffff7f14 │ │ │ │ - rscseq r8, r7, #72, 30 @ 0x120 │ │ │ │ - rscseq r9, r7, #176, 8 @ 0xb0000000 │ │ │ │ + rscseq r7, r7, #72, 30 @ 0x120 │ │ │ │ + rscseq r8, r7, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8d078 <__cxa_atexit@plt+0x80258> │ │ │ │ ldr r3, [pc, #184] @ 8d0a0 <__cxa_atexit@plt+0x80280> │ │ │ │ @@ -131227,20 +131227,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rscseq r9, r7, #68, 8 @ 0x44000000 │ │ │ │ - rscseq r9, r7, #216, 6 @ 0x60000003 │ │ │ │ - tsteq r8, #148, 2 @ 0x25 │ │ │ │ - tsteq r8, #8 │ │ │ │ + rscseq r8, r7, #68, 8 @ 0x44000000 │ │ │ │ + rscseq r8, r7, #216, 6 @ 0x60000003 │ │ │ │ + tsteq r8, #164, 2 @ 0x29 │ │ │ │ + tsteq r8, #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8d0dc <__cxa_atexit@plt+0x802bc> │ │ │ │ ldr r7, [pc, #112] @ 8d140 <__cxa_atexit@plt+0x80320> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -131267,18 +131267,18 @@ │ │ │ │ stm r2, {r1, r7, lr} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq r9, r7, #120, 6 @ 0xe0000001 │ │ │ │ - tsteq r8, #212 @ 0xd4 │ │ │ │ - tsteq r8, #72, 30 @ 0x120 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq r8, r7, #120, 6 @ 0xe0000001 │ │ │ │ + tsteq r8, #228 @ 0xe4 │ │ │ │ + tsteq r8, #88, 30 @ 0x160 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8d1f8 <__cxa_atexit@plt+0x803d8> │ │ │ │ ldr r3, [pc, #180] @ 8d220 <__cxa_atexit@plt+0x80400> │ │ │ │ @@ -131323,20 +131323,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - rscseq r9, r7, #192, 4 │ │ │ │ - rscseq r9, r7, #92, 4 @ 0xc0000005 │ │ │ │ - tsteq r8, #16 │ │ │ │ - tsteq r8, #132, 28 @ 0x840 │ │ │ │ + rscseq r8, r7, #192, 4 │ │ │ │ + rscseq r8, r7, #92, 4 @ 0xc0000005 │ │ │ │ + tsteq r8, #32 │ │ │ │ + tsteq r8, #148, 28 @ 0x940 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8d25c <__cxa_atexit@plt+0x8043c> │ │ │ │ ldr r7, [pc, #112] @ 8d2c0 <__cxa_atexit@plt+0x804a0> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -131363,18 +131363,18 @@ │ │ │ │ stm r7, {r1, r2, lr} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq r9, r7, #248, 2 @ 0x3e │ │ │ │ - tsteq r8, #84, 30 @ 0x150 │ │ │ │ - tsteq r8, #200, 26 @ 0x3200 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq r8, r7, #248, 2 @ 0x3e │ │ │ │ + tsteq r8, #100, 30 @ 0x190 │ │ │ │ + tsteq r8, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8d30c <__cxa_atexit@plt+0x804ec> │ │ │ │ ldr r7, [pc, #48] @ 8d31c <__cxa_atexit@plt+0x804fc> │ │ │ │ @@ -131388,15 +131388,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 8d320 <__cxa_atexit@plt+0x80500> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r9, r7, #76, 2 │ │ │ │ + rscseq r8, r7, #76, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [pc, #128] @ 8d3c0 <__cxa_atexit@plt+0x805a0> │ │ │ │ mov r2, r5 │ │ │ │ @@ -131427,17 +131427,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r8, #96, 28 @ 0x600 │ │ │ │ + tsteq r8, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8d418 <__cxa_atexit@plt+0x805f8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -131456,16 +131456,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #232, 26 @ 0x3a00 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8d478 <__cxa_atexit@plt+0x80658> │ │ │ │ ldr r7, [pc, #48] @ 8d488 <__cxa_atexit@plt+0x80668> │ │ │ │ @@ -131479,15 +131479,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 8d48c <__cxa_atexit@plt+0x8066c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r8, r7, #228, 30 @ 0x390 │ │ │ │ + rscseq r7, r7, #228, 30 @ 0x390 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [pc, #124] @ 8d528 <__cxa_atexit@plt+0x80708> │ │ │ │ mov r2, r5 │ │ │ │ @@ -131517,17 +131517,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r8, #244, 24 @ 0xf400 │ │ │ │ + tsteq r8, #4, 26 @ 0x100 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8d57c <__cxa_atexit@plt+0x8075c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -131545,16 +131545,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #128, 24 @ 0x8000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8d5dc <__cxa_atexit@plt+0x807bc> │ │ │ │ ldr r7, [pc, #48] @ 8d5ec <__cxa_atexit@plt+0x807cc> │ │ │ │ @@ -131568,15 +131568,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 8d5f0 <__cxa_atexit@plt+0x807d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r8, r7, #132, 28 @ 0x840 │ │ │ │ + rscseq r7, r7, #132, 28 @ 0x840 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [pc, #104] @ 8d678 <__cxa_atexit@plt+0x80858> │ │ │ │ mov r1, r5 │ │ │ │ @@ -131673,18 +131673,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r8, #64, 18 @ 0x100000 │ │ │ │ - tsteq r8, #176, 20 @ 0xb0000 │ │ │ │ + tsteq r8, #80, 18 @ 0x140000 │ │ │ │ + tsteq r8, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8d828 <__cxa_atexit@plt+0x80a08> │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -131731,20 +131731,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 8d874 <__cxa_atexit@plt+0x80a54> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #160, 18 @ 0x280000 │ │ │ │ - tsteq r8, #220, 14 @ 0x3700000 │ │ │ │ - tsteq r8, #128, 16 @ 0x800000 │ │ │ │ - tsteq r8, #56, 16 @ 0x380000 │ │ │ │ - tsteq r8, #220, 18 @ 0x370000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #176, 18 @ 0x2c0000 │ │ │ │ + tsteq r8, #236, 14 @ 0x3b00000 │ │ │ │ + tsteq r8, #144, 16 @ 0x900000 │ │ │ │ + tsteq r8, #72, 16 @ 0x480000 │ │ │ │ + tsteq r8, #236, 18 @ 0x3b0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8d8e0 <__cxa_atexit@plt+0x80ac0> │ │ │ │ ldr r2, [pc, #56] @ 8d8e8 <__cxa_atexit@plt+0x80ac8> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -131755,26 +131755,26 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [pc, #28] @ 8d8f0 <__cxa_atexit@plt+0x80ad0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r8, #88, 14 @ 0x1600000 │ │ │ │ - tsteq r8, #80, 14 @ 0x1400000 │ │ │ │ + tsteq r8, #104, 14 @ 0x1a00000 │ │ │ │ + tsteq r8, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8d998 <__cxa_atexit@plt+0x80b78> │ │ │ │ ldr r7, [pc, #148] @ 8d9c0 <__cxa_atexit@plt+0x80ba0> │ │ │ │ @@ -131811,19 +131811,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - rscseq r8, r7, #204, 20 @ 0xcc000 │ │ │ │ + rscseq r7, r7, #204, 20 @ 0xcc000 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - tsteq r8, #116, 16 @ 0x740000 │ │ │ │ + tsteq r8, #132, 16 @ 0x840000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8da28 <__cxa_atexit@plt+0x80c08> │ │ │ │ @@ -131840,17 +131840,17 @@ │ │ │ │ str r7, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ stm r8, {r1, r2, lr} │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - tsteq r8, #200, 14 @ 0x3200000 │ │ │ │ + tsteq r8, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8dacc <__cxa_atexit@plt+0x80cac> │ │ │ │ @@ -131886,16 +131886,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 8daec <__cxa_atexit@plt+0x80ccc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq r8, #240, 16 @ 0xf00000 │ │ │ │ - rscseq r8, r7, #152, 18 @ 0x260000 │ │ │ │ + tsteq r8, #0, 18 │ │ │ │ + rscseq r7, r7, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8db18 <__cxa_atexit@plt+0x80cf8> │ │ │ │ ldr r7, [pc, #60] @ 8db48 <__cxa_atexit@plt+0x80d28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -131910,15 +131910,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq 8db3c <__cxa_atexit@plt+0x80d1c> │ │ │ │ b 8db54 <__cxa_atexit@plt+0x80d34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r8, #104, 16 @ 0x680000 │ │ │ │ + tsteq r8, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -131971,25 +131971,25 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r8, #84, 14 @ 0x1500000 │ │ │ │ - tsteq r8, #72, 8 @ 0x48000000 │ │ │ │ - tsteq r8, #132, 14 @ 0x2100000 │ │ │ │ - tsteq r8, #232, 14 @ 0x3a00000 │ │ │ │ + tsteq r8, #100, 14 @ 0x1900000 │ │ │ │ + tsteq r8, #88, 8 @ 0x58000000 │ │ │ │ + tsteq r8, #148, 14 @ 0x2500000 │ │ │ │ + tsteq r8, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8dcc4 <__cxa_atexit@plt+0x80ea4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -132013,18 +132013,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #168, 12 @ 0xa800000 │ │ │ │ - tsteq r8, #144, 6 @ 0x40000002 │ │ │ │ - tsteq r8, #204, 12 @ 0xcc00000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #184, 12 @ 0xb800000 │ │ │ │ + tsteq r8, #160, 6 @ 0x80000002 │ │ │ │ + tsteq r8, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8dd60 <__cxa_atexit@plt+0x80f40> │ │ │ │ ldr r7, [pc, #92] @ 8dd70 <__cxa_atexit@plt+0x80f50> │ │ │ │ @@ -132050,15 +132050,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 8dd78 <__cxa_atexit@plt+0x80f58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq r8, r7, #12, 14 @ 0x300000 │ │ │ │ + rscseq r7, r7, #12, 14 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ 8ddb4 <__cxa_atexit@plt+0x80f94> │ │ │ │ tst r7, #3 │ │ │ │ @@ -132126,25 +132126,25 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r8, #232, 8 @ 0xe8000000 │ │ │ │ - tsteq r8, #220, 2 @ 0x37 │ │ │ │ - tsteq r8, #24, 10 @ 0x6000000 │ │ │ │ - tsteq r8, #124, 10 @ 0x1f000000 │ │ │ │ + tsteq r8, #248, 8 @ 0xf8000000 │ │ │ │ + tsteq r8, #236, 2 @ 0x3b │ │ │ │ + tsteq r8, #40, 10 @ 0xa000000 │ │ │ │ + tsteq r8, #140, 10 @ 0x23000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8df30 <__cxa_atexit@plt+0x81110> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -132168,18 +132168,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #60, 8 @ 0x3c000000 │ │ │ │ - tsteq r8, #36, 2 │ │ │ │ - tsteq r8, #96, 8 @ 0x60000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #76, 8 @ 0x4c000000 │ │ │ │ + tsteq r8, #52, 2 │ │ │ │ + tsteq r8, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8e040 <__cxa_atexit@plt+0x81220> │ │ │ │ @@ -132227,26 +132227,26 @@ │ │ │ │ str r0, [r3, #-8] │ │ │ │ str r7, [r2] │ │ │ │ ldr r7, [pc, #52] @ 8e064 <__cxa_atexit@plt+0x81244> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r3, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r7, [pc, #32] @ 8e068 <__cxa_atexit@plt+0x81248> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ - tsteq r8, #244, 30 @ 0x3d0 │ │ │ │ - rscseq r8, r7, #44, 8 @ 0x2c000000 │ │ │ │ + tsteq r8, #4 │ │ │ │ + rscseq r7, r7, #44, 8 @ 0x2c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r8, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -132273,19 +132273,19 @@ │ │ │ │ add lr, pc, lr │ │ │ │ stmda r5, {r0, r1} │ │ │ │ str lr, [r5, #-8]! │ │ │ │ str r2, [r3] │ │ │ │ ldr r3, [pc, #20] @ 8e104 <__cxa_atexit@plt+0x812e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - tsteq r8, #52, 30 @ 0xd0 │ │ │ │ + tsteq r8, #68, 30 @ 0x110 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ cmp r2, #2 │ │ │ │ bne 8e134 <__cxa_atexit@plt+0x81314> │ │ │ │ @@ -132300,17 +132300,17 @@ │ │ │ │ add lr, pc, lr │ │ │ │ stmda r5, {r0, r1} │ │ │ │ str lr, [r5, #-8]! │ │ │ │ str r2, [r3] │ │ │ │ ldr r3, [pc, #12] @ 8e168 <__cxa_atexit@plt+0x81348> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r8, #200, 28 @ 0xc80 │ │ │ │ + tsteq r8, #216, 28 @ 0xd80 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8e1cc <__cxa_atexit@plt+0x813ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -132335,26 +132335,26 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #160, 2 @ 0x28 │ │ │ │ - tsteq r8, #136, 28 @ 0x880 │ │ │ │ - tsteq r8, #196, 2 @ 0x31 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #176, 2 @ 0x2c │ │ │ │ + tsteq r8, #152, 28 @ 0x980 │ │ │ │ + tsteq r8, #212, 2 @ 0x35 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 8e21c <__cxa_atexit@plt+0x813fc> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -132394,19 +132394,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ b 8e2d0 <__cxa_atexit@plt+0x814b0> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #136, 26 @ 0x2200 │ │ │ │ - tsteq r8, #208 @ 0xd0 │ │ │ │ - tsteq r8, #20, 2 │ │ │ │ - tsteq r8, #236, 26 @ 0x3b00 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #152, 26 @ 0x2600 │ │ │ │ + tsteq r8, #224 @ 0xe0 │ │ │ │ + tsteq r8, #36, 2 │ │ │ │ + tsteq r8, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8e330 <__cxa_atexit@plt+0x81510> │ │ │ │ ldr r7, [pc, #52] @ 8e340 <__cxa_atexit@plt+0x81520> │ │ │ │ @@ -132421,15 +132421,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 8e344 <__cxa_atexit@plt+0x81524> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r8, r7, #68, 2 │ │ │ │ + rscseq r7, r7, #68, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r8, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -132444,15 +132444,15 @@ │ │ │ │ ldr r5, [pc, #148] @ 8e420 <__cxa_atexit@plt+0x81600> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ ldr r5, [pc, #140] @ 8e424 <__cxa_atexit@plt+0x81604> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -132470,40 +132470,40 @@ │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r9, [r6, #12] │ │ │ │ str sl, [r5, #-4]! │ │ │ │ ldr r6, [pc, #48] @ 8e430 <__cxa_atexit@plt+0x81610> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ + tsteq r8, #156, 24 @ 0x9c00 │ │ │ │ tsteq r8, #140, 24 @ 0x8c00 │ │ │ │ - tsteq r8, #124, 24 @ 0x7c00 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - tsteq r8, #36, 24 @ 0x2400 │ │ │ │ + tsteq r8, #52, 24 @ 0x3400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ cmp r2, #2 │ │ │ │ bne 8e470 <__cxa_atexit@plt+0x81650> │ │ │ │ ldr r5, [pc, #128] @ 8e4d8 <__cxa_atexit@plt+0x816b8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ ldr r5, [pc, #120] @ 8e4dc <__cxa_atexit@plt+0x816bc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 8e4c8 <__cxa_atexit@plt+0x816a8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -132517,24 +132517,24 @@ │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r9, [r6, #12] │ │ │ │ str sl, [r5, #-4]! │ │ │ │ ldr r6, [pc, #44] @ 8e4e8 <__cxa_atexit@plt+0x816c8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r8, #192, 22 @ 0x30000 │ │ │ │ - tsteq r8, #192, 22 @ 0x30000 │ │ │ │ + tsteq r8, #208, 22 @ 0x34000 │ │ │ │ + tsteq r8, #208, 22 @ 0x34000 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r8, #104, 22 @ 0x1a000 │ │ │ │ + tsteq r8, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8e548 <__cxa_atexit@plt+0x81728> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -132558,26 +132558,26 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #36, 28 @ 0x240 │ │ │ │ - tsteq r8, #12, 22 @ 0x3000 │ │ │ │ - tsteq r8, #72, 28 @ 0x480 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #52, 28 @ 0x340 │ │ │ │ + tsteq r8, #28, 22 @ 0x7000 │ │ │ │ + tsteq r8, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 8e598 <__cxa_atexit@plt+0x81778> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -132631,25 +132631,25 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r8, #4, 26 @ 0x100 │ │ │ │ - tsteq r8, #248, 18 @ 0x3e0000 │ │ │ │ - tsteq r8, #52, 26 @ 0xd00 │ │ │ │ - tsteq r8, #156, 26 @ 0x2700 │ │ │ │ + tsteq r8, #20, 26 @ 0x500 │ │ │ │ + tsteq r8, #8, 20 @ 0x8000 │ │ │ │ + tsteq r8, #68, 26 @ 0x1100 │ │ │ │ + tsteq r8, #172, 26 @ 0x2b00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8e714 <__cxa_atexit@plt+0x818f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -132673,18 +132673,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #88, 24 @ 0x5800 │ │ │ │ - tsteq r8, #64, 18 @ 0x100000 │ │ │ │ - tsteq r8, #124, 24 @ 0x7c00 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #104, 24 @ 0x6800 │ │ │ │ + tsteq r8, #80, 18 @ 0x140000 │ │ │ │ + tsteq r8, #140, 24 @ 0x8c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8e7b0 <__cxa_atexit@plt+0x81990> │ │ │ │ ldr r7, [pc, #92] @ 8e7c0 <__cxa_atexit@plt+0x819a0> │ │ │ │ @@ -132710,15 +132710,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 8e7c8 <__cxa_atexit@plt+0x819a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rscseq r7, r7, #200, 24 @ 0xc800 │ │ │ │ + rscseq r6, r7, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #28] @ 8e800 <__cxa_atexit@plt+0x819e0> │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -132785,25 +132785,25 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r8, #156, 20 @ 0x9c000 │ │ │ │ - tsteq r8, #144, 14 @ 0x2400000 │ │ │ │ - tsteq r8, #204, 20 @ 0xcc000 │ │ │ │ - tsteq r8, #48, 22 @ 0xc000 │ │ │ │ + tsteq r8, #172, 20 @ 0xac000 │ │ │ │ + tsteq r8, #160, 14 @ 0x2800000 │ │ │ │ + tsteq r8, #220, 20 @ 0xdc000 │ │ │ │ + tsteq r8, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8e97c <__cxa_atexit@plt+0x81b5c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -132827,33 +132827,33 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #240, 18 @ 0x3c0000 │ │ │ │ - tsteq r8, #216, 12 @ 0xd800000 │ │ │ │ - tsteq r8, #20, 20 @ 0x14000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #0, 20 │ │ │ │ + tsteq r8, #232, 12 @ 0xe800000 │ │ │ │ + tsteq r8, #36, 20 @ 0x24000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8e9dc <__cxa_atexit@plt+0x81bbc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 8e9e4 <__cxa_atexit@plt+0x81bc4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 8cfd4 <__cxa_atexit@plt+0x801b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #76, 12 @ 0x4c00000 │ │ │ │ + tsteq r8, #92, 12 @ 0x5c00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8ea3c <__cxa_atexit@plt+0x81c1c> │ │ │ │ @@ -132866,24 +132866,24 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r8 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r8, r3 │ │ │ │ str r9, [r3, #8] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ mov r6, r3 │ │ │ │ b 8ea4c <__cxa_atexit@plt+0x81c2c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 8ea5c <__cxa_atexit@plt+0x81c3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r7, #48, 20 @ 0x30000 │ │ │ │ + rscseq r6, r7, #48, 20 @ 0x30000 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #28] @ 8ea9c <__cxa_atexit@plt+0x81c7c> │ │ │ │ @@ -132952,25 +132952,25 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r8, #0, 16 │ │ │ │ - tsteq r8, #244, 8 @ 0xf4000000 │ │ │ │ - tsteq r8, #48, 16 @ 0x300000 │ │ │ │ - tsteq r8, #148, 16 @ 0x940000 │ │ │ │ + tsteq r8, #16, 16 @ 0x100000 │ │ │ │ + tsteq r8, #4, 10 @ 0x1000000 │ │ │ │ + tsteq r8, #64, 16 @ 0x400000 │ │ │ │ + tsteq r8, #164, 16 @ 0xa40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8ec18 <__cxa_atexit@plt+0x81df8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -132994,18 +132994,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #84, 14 @ 0x1500000 │ │ │ │ - tsteq r8, #60, 8 @ 0x3c000000 │ │ │ │ - tsteq r8, #120, 14 @ 0x1e00000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #100, 14 @ 0x1900000 │ │ │ │ + tsteq r8, #76, 8 @ 0x4c000000 │ │ │ │ + tsteq r8, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -133018,16 +133018,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 8ec9c <__cxa_atexit@plt+0x81e7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #20, 14 @ 0x500000 │ │ │ │ - rscseq r7, r7, #16, 16 @ 0x100000 │ │ │ │ + tsteq r8, #36, 14 @ 0x900000 │ │ │ │ + rscseq r6, r7, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8ed14 <__cxa_atexit@plt+0x81ef4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -133044,30 +133044,30 @@ │ │ │ │ bhi 8ed20 <__cxa_atexit@plt+0x81f00> │ │ │ │ ldr r3, [pc, #72] @ 8ed38 <__cxa_atexit@plt+0x81f18> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 8ed04 <__cxa_atexit@plt+0x81ee4> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 8ed3c <__cxa_atexit@plt+0x81f1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #80, 6 @ 0x40000001 │ │ │ │ - tsteq r8, #180, 6 @ 0xd0000002 │ │ │ │ + tsteq r8, #96, 6 @ 0x80000001 │ │ │ │ + tsteq r8, #196, 6 @ 0x10000003 │ │ │ │ @ instruction: 0xffff6178 │ │ │ │ - rscseq r7, r7, #196, 2 @ 0x31 │ │ │ │ + rscseq r6, r7, #196, 2 @ 0x31 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -133091,17 +133091,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 8edc4 <__cxa_atexit@plt+0x81fa4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq r8, #196, 4 @ 0x4000000c │ │ │ │ - tsteq r8, #0, 12 │ │ │ │ - rscseq r7, r7, #244, 12 @ 0xf400000 │ │ │ │ + tsteq r8, #212, 4 @ 0x4000000d │ │ │ │ + tsteq r8, #16, 12 @ 0x1000000 │ │ │ │ + rscseq r6, r7, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -133127,17 +133127,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 8ee54 <__cxa_atexit@plt+0x82034> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - tsteq r8, #52, 4 @ 0x40000003 │ │ │ │ - tsteq r8, #112, 10 @ 0x1c000000 │ │ │ │ - rscseq r7, r7, #100, 12 @ 0x6400000 │ │ │ │ + tsteq r8, #68, 4 @ 0x40000004 │ │ │ │ + tsteq r8, #128, 10 @ 0x20000000 │ │ │ │ + rscseq r6, r7, #100, 12 @ 0x6400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -133161,15 +133161,15 @@ │ │ │ │ bhi 8ef0c <__cxa_atexit@plt+0x820ec> │ │ │ │ ldr r3, [pc, #96] @ 8ef24 <__cxa_atexit@plt+0x82104> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 8eed8 <__cxa_atexit@plt+0x820b8> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b 8eef8 <__cxa_atexit@plt+0x820d8> │ │ │ │ mov r7, #12 │ │ │ │ @@ -133179,20 +133179,20 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 8ef28 <__cxa_atexit@plt+0x82108> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #236, 2 @ 0x3b │ │ │ │ - tsteq r8, #236, 2 @ 0x3b │ │ │ │ + tsteq r8, #252, 2 @ 0x3f │ │ │ │ + tsteq r8, #252, 2 @ 0x3f │ │ │ │ @ instruction: 0xffff5f34 │ │ │ │ - rscseq r6, r7, #212, 30 @ 0x350 │ │ │ │ - rscseq r7, r7, #120, 8 @ 0x78000000 │ │ │ │ - rscseq r7, r7, #240, 8 @ 0xf0000000 │ │ │ │ + rscseq r5, r7, #212, 30 @ 0x350 │ │ │ │ + rscseq r6, r7, #120, 8 @ 0x78000000 │ │ │ │ + rscseq r6, r7, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 8efb4 <__cxa_atexit@plt+0x82194> │ │ │ │ ldr r5, [pc, #144] @ 8efe4 <__cxa_atexit@plt+0x821c4> │ │ │ │ @@ -133229,20 +133229,20 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 8eff0 <__cxa_atexit@plt+0x821d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #196 @ 0xc4 │ │ │ │ + tsteq r8, #212 @ 0xd4 │ │ │ │ @ instruction: 0xffffd86c │ │ │ │ @ instruction: 0xffff5df8 │ │ │ │ - rscseq r6, r7, #8, 30 │ │ │ │ - rscseq r7, r7, #88, 8 @ 0x58000000 │ │ │ │ - rscseq r7, r7, #36, 8 @ 0x24000000 │ │ │ │ + rscseq r5, r7, #8, 30 │ │ │ │ + rscseq r6, r7, #88, 8 @ 0x58000000 │ │ │ │ + rscseq r6, r7, #36, 8 @ 0x24000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -133275,16 +133275,16 @@ │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - tsteq r8, #72, 6 @ 0x20000001 │ │ │ │ - rscseq r7, r7, #32, 8 @ 0x20000000 │ │ │ │ + tsteq r8, #88, 6 @ 0x60000001 │ │ │ │ + rscseq r6, r7, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8f12c <__cxa_atexit@plt+0x8230c> │ │ │ │ ldr lr, [pc, #136] @ 8f14c <__cxa_atexit@plt+0x8232c> │ │ │ │ @@ -133307,29 +133307,29 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r7, r7, r3, lsl #1 │ │ │ │ ldr r3, [pc, #68] @ 8f154 <__cxa_atexit@plt+0x82334> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r6, {r3, r7} │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r8, #76, 30 @ 0x130 │ │ │ │ - tsteq r8, #112 @ 0x70 │ │ │ │ + tsteq r8, #92, 30 @ 0x170 │ │ │ │ + tsteq r8, #128 @ 0x80 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8f19c <__cxa_atexit@plt+0x8237c> │ │ │ │ @@ -133341,16 +133341,16 @@ │ │ │ │ ldr r2, [pc, #24] @ 8f1a8 <__cxa_atexit@plt+0x82388> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #240, 30 @ 0x3c0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8f1f0 <__cxa_atexit@plt+0x823d0> │ │ │ │ ldr r7, [pc, #52] @ 8f200 <__cxa_atexit@plt+0x823e0> │ │ │ │ @@ -133365,15 +133365,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 8f204 <__cxa_atexit@plt+0x823e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r7, r7, #180, 4 @ 0x4000000b │ │ │ │ + rscseq r6, r7, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [pc, #156] @ 8f2bc <__cxa_atexit@plt+0x8249c> │ │ │ │ mov r1, r5 │ │ │ │ tst r2, #3 │ │ │ │ @@ -133410,18 +133410,18 @@ │ │ │ │ mov r6, lr │ │ │ │ bx r1 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ mov r0, #28 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - tsteq r8, #0, 2 │ │ │ │ + tsteq r8, #16, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 8f334 <__cxa_atexit@plt+0x82514> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -133444,17 +133444,17 @@ │ │ │ │ str r1, [r6, #24] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - tsteq r8, #112 @ 0x70 │ │ │ │ + tsteq r8, #128 @ 0x80 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8f3cc <__cxa_atexit@plt+0x825ac> │ │ │ │ ldr r2, [r7, #16] │ │ │ │ @@ -133468,68 +133468,68 @@ │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 8f3d8 <__cxa_atexit@plt+0x825b8> │ │ │ │ cmp r8, #2 │ │ │ │ bge 8f3a4 <__cxa_atexit@plt+0x82584> │ │ │ │ mov r7, r9 │ │ │ │ mov r8, sl │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #80] @ 8f3fc <__cxa_atexit@plt+0x825dc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ mov r7, r9 │ │ │ │ str r8, [r6, #16] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 8f3f8 <__cxa_atexit@plt+0x825d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #156, 24 @ 0x9c00 │ │ │ │ - rscseq r7, r7, #200 @ 0xc8 │ │ │ │ + tsteq r8, #172, 24 @ 0xac00 │ │ │ │ + rscseq r6, r7, #200 @ 0xc8 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 8f45c <__cxa_atexit@plt+0x8263c> │ │ │ │ cmp r8, #2 │ │ │ │ bge 8f438 <__cxa_atexit@plt+0x82618> │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, sl │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r3, [pc, #56] @ 8f478 <__cxa_atexit@plt+0x82658> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #16] │ │ │ │ str r9, [r7, #8] │ │ │ │ str sl, [r7, #12] │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #16] @ 8f474 <__cxa_atexit@plt+0x82654> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r7, #72 @ 0x48 │ │ │ │ + rscseq r6, r7, #72 @ 0x48 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8f508 <__cxa_atexit@plt+0x826e8> │ │ │ │ @@ -133543,43 +133543,43 @@ │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 8f518 <__cxa_atexit@plt+0x826f8> │ │ │ │ cmp r8, #2 │ │ │ │ bge 8f4e0 <__cxa_atexit@plt+0x826c0> │ │ │ │ mov r7, r9 │ │ │ │ mov r8, sl │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #88] @ 8f540 <__cxa_atexit@plt+0x82720> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ mov r7, r9 │ │ │ │ str r8, [r6, #16] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #44] @ 8f53c <__cxa_atexit@plt+0x8271c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 8f538 <__cxa_atexit@plt+0x82718> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rscseq r6, r7, #136, 30 @ 0x220 │ │ │ │ - rscseq r6, r7, #164, 30 @ 0x290 │ │ │ │ + rscseq r5, r7, #136, 30 @ 0x220 │ │ │ │ + rscseq r5, r7, #164, 30 @ 0x290 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ ldmib r3, {r9, sl} │ │ │ │ @@ -133587,33 +133587,33 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 8f5a8 <__cxa_atexit@plt+0x82788> │ │ │ │ cmp r8, #2 │ │ │ │ bge 8f580 <__cxa_atexit@plt+0x82760> │ │ │ │ mov r7, r9 │ │ │ │ mov r8, sl │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #64] @ 8f5c8 <__cxa_atexit@plt+0x827a8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ mov r7, r9 │ │ │ │ str r8, [r6, #16] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #20] @ 8f5c4 <__cxa_atexit@plt+0x827a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r7, #248, 28 @ 0xf80 │ │ │ │ + rscseq r5, r7, #248, 28 @ 0xf80 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8f610 <__cxa_atexit@plt+0x827f0> │ │ │ │ @@ -133629,15 +133629,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 8f624 <__cxa_atexit@plt+0x82804> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r6, r7, #160, 28 @ 0xa00 │ │ │ │ + rscseq r5, r7, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr sl, [r3, #7] │ │ │ │ ldr r2, [pc, #152] @ 8f6dc <__cxa_atexit@plt+0x828bc> │ │ │ │ mov r3, r5 │ │ │ │ @@ -133654,37 +133654,37 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 8f6c0 <__cxa_atexit@plt+0x828a0> │ │ │ │ cmp r8, #2 │ │ │ │ bge 8f698 <__cxa_atexit@plt+0x82878> │ │ │ │ mov r7, r9 │ │ │ │ mov r8, sl │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 8f6e4 <__cxa_atexit@plt+0x828c4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ mov r7, r9 │ │ │ │ str r8, [r6, #16] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #24] @ 8f6e0 <__cxa_atexit@plt+0x828c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - rscseq r6, r7, #224, 26 @ 0x3800 │ │ │ │ + rscseq r5, r7, #224, 26 @ 0x3800 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr sl, [r3, #4] │ │ │ │ ldr r9, [r3, #8] │ │ │ │ @@ -133693,33 +133693,33 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 8f750 <__cxa_atexit@plt+0x82930> │ │ │ │ cmp r8, #2 │ │ │ │ bge 8f728 <__cxa_atexit@plt+0x82908> │ │ │ │ mov r7, r9 │ │ │ │ mov r8, sl │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #64] @ 8f770 <__cxa_atexit@plt+0x82950> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ mov r7, r9 │ │ │ │ str r8, [r6, #16] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #20] @ 8f76c <__cxa_atexit@plt+0x8294c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r7, #80, 26 @ 0x1400 │ │ │ │ + rscseq r5, r7, #80, 26 @ 0x1400 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8f828 <__cxa_atexit@plt+0x82a08> │ │ │ │ @@ -133734,15 +133734,15 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 8f7cc <__cxa_atexit@plt+0x829ac> │ │ │ │ cmp r2, #2 │ │ │ │ bne 8f7d8 <__cxa_atexit@plt+0x829b8> │ │ │ │ ldr r7, [pc, #140] @ 8f850 <__cxa_atexit@plt+0x82a30> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 8f834 <__cxa_atexit@plt+0x82a14> │ │ │ │ @@ -133757,28 +133757,28 @@ │ │ │ │ str r8, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r3, [r6, #4] │ │ │ │ add r3, r6, #8 │ │ │ │ stm r3, {r1, r7, lr} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r8, #124, 16 @ 0x7c0000 │ │ │ │ - rscseq r6, r7, #136, 24 @ 0x8800 │ │ │ │ - tsteq r8, #220, 18 @ 0x370000 │ │ │ │ - tsteq r8, #80, 16 @ 0x500000 │ │ │ │ + tsteq r8, #140, 16 @ 0x8c0000 │ │ │ │ + rscseq r5, r7, #136, 24 @ 0x8800 │ │ │ │ + tsteq r8, #236, 18 @ 0x3b0000 │ │ │ │ + tsteq r8, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8f884 <__cxa_atexit@plt+0x82a64> │ │ │ │ ldr r7, [pc, #112] @ 8f8e8 <__cxa_atexit@plt+0x82ac8> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -133805,18 +133805,18 @@ │ │ │ │ stm r2, {r1, r7, lr} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq r6, r7, #208, 22 @ 0x34000 │ │ │ │ - tsteq r8, #44, 18 @ 0xb0000 │ │ │ │ - tsteq r8, #160, 14 @ 0x2800000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq r5, r7, #208, 22 @ 0x34000 │ │ │ │ + tsteq r8, #60, 18 @ 0xf0000 │ │ │ │ + tsteq r8, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8f984 <__cxa_atexit@plt+0x82b64> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -133844,15 +133844,15 @@ │ │ │ │ str r3, [r6, #12] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ mov r1, r6 │ │ │ │ b 8f994 <__cxa_atexit@plt+0x82b74> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #72] @ 8f9e4 <__cxa_atexit@plt+0x82bc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r1 │ │ │ │ @@ -133868,16 +133868,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffff9f0 │ │ │ │ - rscseq r6, r7, #236, 20 @ 0xec000 │ │ │ │ - rscseq r6, r7, #28, 22 @ 0x7000 │ │ │ │ + rscseq r5, r7, #236, 20 @ 0xec000 │ │ │ │ + rscseq r5, r7, #28, 22 @ 0x7000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #28] @ 8fa1c <__cxa_atexit@plt+0x82bfc> │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -133944,25 +133944,25 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r8, #128, 16 @ 0x800000 │ │ │ │ - tsteq r8, #116, 10 @ 0x1d000000 │ │ │ │ - tsteq r8, #176, 16 @ 0xb00000 │ │ │ │ - tsteq r8, #20, 18 @ 0x50000 │ │ │ │ + tsteq r8, #144, 16 @ 0x900000 │ │ │ │ + tsteq r8, #132, 10 @ 0x21000000 │ │ │ │ + tsteq r8, #192, 16 @ 0xc00000 │ │ │ │ + tsteq r8, #36, 18 @ 0x90000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8fb98 <__cxa_atexit@plt+0x82d78> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -133986,18 +133986,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #212, 14 @ 0x3500000 │ │ │ │ - tsteq r8, #188, 8 @ 0xbc000000 │ │ │ │ - tsteq r8, #248, 14 @ 0x3e00000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #228, 14 @ 0x3900000 │ │ │ │ + tsteq r8, #204, 8 @ 0xcc000000 │ │ │ │ + tsteq r8, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8fc38 <__cxa_atexit@plt+0x82e18> │ │ │ │ ldr r7, [pc, #96] @ 8fc48 <__cxa_atexit@plt+0x82e28> │ │ │ │ @@ -134024,15 +134024,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 8fc50 <__cxa_atexit@plt+0x82e30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq r6, r7, #128, 16 @ 0x800000 │ │ │ │ + rscseq r5, r7, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ 8fc8c <__cxa_atexit@plt+0x82e6c> │ │ │ │ tst r7, #3 │ │ │ │ @@ -134068,24 +134068,24 @@ │ │ │ │ add r2, r3, #28 │ │ │ │ cmp r0, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ bcc 8fd54 <__cxa_atexit@plt+0x82f34> │ │ │ │ cmp r9, #2 │ │ │ │ bge 8fd04 <__cxa_atexit@plt+0x82ee4> │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r6, [pc, #136] @ 8fd94 <__cxa_atexit@plt+0x82f74> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r1, #16]! │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r7, [r1, #8] │ │ │ │ str r3, [r1, #12] │ │ │ │ str r9, [r1, #16] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ mov r8, r7 │ │ │ │ mov r6, r1 │ │ │ │ b 8fd40 <__cxa_atexit@plt+0x82f20> │ │ │ │ mov r8, r7 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #72] @ 8fd90 <__cxa_atexit@plt+0x82f70> │ │ │ │ @@ -134103,16 +134103,16 @@ │ │ │ │ mov r8, r9 │ │ │ │ mov r7, r1 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ - rscseq r6, r7, #72, 14 @ 0x1200000 │ │ │ │ - rscseq r6, r7, #112, 14 @ 0x1c00000 │ │ │ │ + rscseq r5, r7, #72, 14 @ 0x1200000 │ │ │ │ + rscseq r5, r7, #112, 14 @ 0x1c00000 │ │ │ │ @ instruction: 0xfffff644 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8fe24 <__cxa_atexit@plt+0x83004> │ │ │ │ @@ -134150,19 +134150,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - rscseq r6, r7, #152, 12 @ 0x9800000 │ │ │ │ - tsteq r8, #28, 8 @ 0x1c000000 │ │ │ │ - tsteq r8, #100, 4 @ 0x40000006 │ │ │ │ + rscseq r5, r7, #152, 12 @ 0x9800000 │ │ │ │ + tsteq r8, #44, 8 @ 0x2c000000 │ │ │ │ + tsteq r8, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8feb8 <__cxa_atexit@plt+0x83098> │ │ │ │ @@ -134180,17 +134180,17 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ str r2, [r3, #20] │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #212, 2 @ 0x35 │ │ │ │ - tsteq r8, #112, 6 @ 0xc0000001 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #228, 2 @ 0x39 │ │ │ │ + tsteq r8, #128, 6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8ff0c <__cxa_atexit@plt+0x830ec> │ │ │ │ ldr r7, [pc, #48] @ 8ff1c <__cxa_atexit@plt+0x830fc> │ │ │ │ @@ -134204,15 +134204,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 8ff20 <__cxa_atexit@plt+0x83100> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r6, r7, #180, 10 @ 0x2d000000 │ │ │ │ + rscseq r5, r7, #180, 10 @ 0x2d000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [pc, #124] @ 8ffbc <__cxa_atexit@plt+0x8319c> │ │ │ │ mov r2, r5 │ │ │ │ @@ -134242,17 +134242,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r8, #140, 4 @ 0xc0000008 │ │ │ │ + tsteq r8, #156, 4 @ 0xc0000009 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 90010 <__cxa_atexit@plt+0x831f0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -134270,17 +134270,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #24, 4 @ 0x80000001 │ │ │ │ - rscseq r5, r7, #24, 30 @ 0x60 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #40, 4 @ 0x80000002 │ │ │ │ + rscseq r4, r7, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9007c <__cxa_atexit@plt+0x8325c> │ │ │ │ ldr r2, [pc, #52] @ 90084 <__cxa_atexit@plt+0x83264> │ │ │ │ ldr lr, [pc, #52] @ 90088 <__cxa_atexit@plt+0x83268> │ │ │ │ @@ -134290,21 +134290,21 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, lr, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq r5, r7, #200, 28 @ 0xc80 │ │ │ │ - tsteq r8, #172, 30 @ 0x2b0 │ │ │ │ - rscseq r5, r7, #200, 28 @ 0xc80 │ │ │ │ + rscseq r4, r7, #200, 28 @ 0xc80 │ │ │ │ + tsteq r8, #188, 30 @ 0x2f0 │ │ │ │ + rscseq r4, r7, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 900b0 <__cxa_atexit@plt+0x83290> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 85cdc <__cxa_atexit@plt+0x78ebc> │ │ │ │ @@ -134314,24 +134314,24 @@ │ │ │ │ ldr r3, [pc, #24] @ 900dc <__cxa_atexit@plt+0x832bc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 900e0 <__cxa_atexit@plt+0x832c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r8, #80, 30 @ 0x140 │ │ │ │ + tsteq r8, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ - rscseq r5, r7, #72, 28 @ 0x480 │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ + rscseq r4, r7, #72, 28 @ 0x480 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9018c <__cxa_atexit@plt+0x8336c> │ │ │ │ ldr r7, [pc, #148] @ 901b4 <__cxa_atexit@plt+0x83394> │ │ │ │ @@ -134368,20 +134368,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rscseq r6, r7, #48, 20 @ 0x30000 │ │ │ │ + rscseq r5, r7, #48, 20 @ 0x30000 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - tsteq r8, #128 @ 0x80 │ │ │ │ - rscseq r5, r7, #132, 26 @ 0x2100 │ │ │ │ + tsteq r8, #144 @ 0x90 │ │ │ │ + rscseq r4, r7, #132, 26 @ 0x2100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 90220 <__cxa_atexit@plt+0x83400> │ │ │ │ @@ -134398,56 +134398,56 @@ │ │ │ │ str r7, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ stm r8, {r1, r2, lr} │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - tsteq r8, #208, 30 @ 0x340 │ │ │ │ - rscseq r5, r7, #16, 26 @ 0x400 │ │ │ │ + tsteq r8, #224, 30 @ 0x380 │ │ │ │ + rscseq r4, r7, #16, 26 @ 0x400 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 90270 <__cxa_atexit@plt+0x83450> │ │ │ │ ldr r3, [pc, #44] @ 90288 <__cxa_atexit@plt+0x83468> │ │ │ │ ldr r2, [pc, #44] @ 9028c <__cxa_atexit@plt+0x8346c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ ldr r7, [pc, #24] @ 90290 <__cxa_atexit@plt+0x83470> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff5788 │ │ │ │ - rscseq r5, r7, #196, 24 @ 0xc400 │ │ │ │ - rscseq r5, r7, #208, 24 @ 0xd000 │ │ │ │ + rscseq r4, r7, #196, 24 @ 0xc400 │ │ │ │ + rscseq r4, r7, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 902c4 <__cxa_atexit@plt+0x834a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 902cc <__cxa_atexit@plt+0x834ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 902dc <__cxa_atexit@plt+0x834bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #96, 26 @ 0x1800 │ │ │ │ + tsteq r8, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 90370 <__cxa_atexit@plt+0x83550> │ │ │ │ ldr r3, [pc, #168] @ 90398 <__cxa_atexit@plt+0x83578> │ │ │ │ @@ -134489,19 +134489,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - rscseq r6, r7, #108, 16 @ 0x6c0000 │ │ │ │ + rscseq r5, r7, #108, 16 @ 0x6c0000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq r8, #36, 26 @ 0x900 │ │ │ │ + tsteq r8, #52, 26 @ 0xd00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 90414 <__cxa_atexit@plt+0x835f4> │ │ │ │ @@ -134527,17 +134527,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - tsteq r8, #100, 24 @ 0x6400 │ │ │ │ + tsteq r8, #116, 24 @ 0x7400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9049c <__cxa_atexit@plt+0x8367c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -134562,17 +134562,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #172, 22 @ 0x2b000 │ │ │ │ - tsteq r8, #172, 22 @ 0x2b000 │ │ │ │ - tsteq r8, #204, 22 @ 0x33000 │ │ │ │ + tsteq r8, #188, 22 @ 0x2f000 │ │ │ │ + tsteq r8, #188, 22 @ 0x2f000 │ │ │ │ + tsteq r8, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 90564 <__cxa_atexit@plt+0x83744> │ │ │ │ ldr lr, [pc, #160] @ 90584 <__cxa_atexit@plt+0x83764> │ │ │ │ @@ -134601,30 +134601,30 @@ │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r3, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r8, #44, 22 @ 0xb000 │ │ │ │ + tsteq r8, #60, 22 @ 0xf000 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - tsteq r8, #108, 26 @ 0x1b00 │ │ │ │ + tsteq r8, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 905f0 <__cxa_atexit@plt+0x837d0> │ │ │ │ @@ -134642,18 +134642,18 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - tsteq r8, #208, 24 @ 0xd000 │ │ │ │ - rscseq r5, r7, #16, 18 @ 0x40000 │ │ │ │ + tsteq r8, #224, 24 @ 0xe000 │ │ │ │ + rscseq r4, r7, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 9067c <__cxa_atexit@plt+0x8385c> │ │ │ │ @@ -134674,29 +134674,29 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 906c0 <__cxa_atexit@plt+0x838a0> │ │ │ │ ldr r5, [pc, #68] @ 906b4 <__cxa_atexit@plt+0x83894> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc1a8 <__cxa_atexit@plt+0x3ef388> │ │ │ │ + b 3dc400 <__cxa_atexit@plt+0x3cf5e0> │ │ │ │ ldr r7, [pc, #44] @ 906b0 <__cxa_atexit@plt+0x83890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 906ac <__cxa_atexit@plt+0x8388c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x0010fffd │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r8, #216, 20 @ 0xd8000 │ │ │ │ - rscseq r5, r7, #132, 16 @ 0x840000 │ │ │ │ - rscseq r6, r7, #96, 10 @ 0x18000000 │ │ │ │ + tsteq r8, #232, 20 @ 0xe8000 │ │ │ │ + rscseq r4, r7, #132, 16 @ 0x840000 │ │ │ │ + rscseq r5, r7, #96, 10 @ 0x18000000 │ │ │ │ @ instruction: 0xffff4c14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r2, #3 │ │ │ │ @@ -134763,27 +134763,27 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - tsteq r8, #64, 22 @ 0x10000 │ │ │ │ - tsteq r8, #236, 16 @ 0xec0000 │ │ │ │ - tsteq r8, #176, 16 @ 0xb00000 │ │ │ │ - tsteq r8, #100, 16 @ 0x640000 │ │ │ │ + tsteq r8, #80, 22 @ 0x14000 │ │ │ │ + tsteq r8, #252, 16 @ 0xfc0000 │ │ │ │ + tsteq r8, #192, 16 @ 0xc00000 │ │ │ │ + tsteq r8, #116, 16 @ 0x740000 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - tsteq r8, #44, 18 @ 0xb0000 │ │ │ │ + tsteq r8, #60, 18 @ 0xf0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9087c <__cxa_atexit@plt+0x83a5c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -134811,19 +134811,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #160, 14 @ 0x2800000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #176, 14 @ 0x2c00000 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ - tsteq r8, #252, 14 @ 0x3f00000 │ │ │ │ - rscseq r6, r7, #52, 6 @ 0xd0000000 │ │ │ │ + tsteq r8, #12, 16 @ 0xc0000 │ │ │ │ + rscseq r5, r7, #52, 6 @ 0xd0000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 9092c <__cxa_atexit@plt+0x83b0c> │ │ │ │ @@ -134854,16 +134854,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 90948 <__cxa_atexit@plt+0x83b28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rscseq r6, r7, #184, 4 @ 0x8000000b │ │ │ │ - rscseq r6, r7, #152, 4 @ 0x80000009 │ │ │ │ + rscseq r5, r7, #184, 4 @ 0x8000000b │ │ │ │ + rscseq r5, r7, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 90988 <__cxa_atexit@plt+0x83b68> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -134871,15 +134871,15 @@ │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 90980 <__cxa_atexit@plt+0x83b60> │ │ │ │ b 90998 <__cxa_atexit@plt+0x83b78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r6, r7, #88, 4 @ 0x80000005 │ │ │ │ + rscseq r5, r7, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r3 │ │ │ │ ldr r5, [pc, #156] @ 90a44 <__cxa_atexit@plt+0x83c24> │ │ │ │ ldr r9, [r2, #8]! │ │ │ │ ldr sl, [r2, #-4] │ │ │ │ @@ -134904,32 +134904,32 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 906c0 <__cxa_atexit@plt+0x838a0> │ │ │ │ ldr r5, [pc, #80] @ 90a58 <__cxa_atexit@plt+0x83c38> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc1a8 <__cxa_atexit@plt+0x3ef388> │ │ │ │ + b 3dc400 <__cxa_atexit@plt+0x3cf5e0> │ │ │ │ ldr r3, [pc, #56] @ 90a54 <__cxa_atexit@plt+0x83c34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 90a50 <__cxa_atexit@plt+0x83c30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x0010fffd │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ - tsteq r8, #64, 14 @ 0x1000000 │ │ │ │ - rscseq r5, r7, #228, 8 @ 0xe4000000 │ │ │ │ - rscseq r6, r7, #200, 2 @ 0x32 │ │ │ │ + tsteq r8, #80, 14 @ 0x1400000 │ │ │ │ + rscseq r4, r7, #228, 8 @ 0xe4000000 │ │ │ │ + rscseq r5, r7, #200, 2 @ 0x32 │ │ │ │ @ instruction: 0xffff487c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -134941,16 +134941,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 90aac <__cxa_atexit@plt+0x83c8c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r8, #92, 14 @ 0x1700000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r8, #108, 14 @ 0x1b00000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 90ae0 <__cxa_atexit@plt+0x83cc0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -134958,15 +134958,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 90ae8 <__cxa_atexit@plt+0x83cc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 90af8 <__cxa_atexit@plt+0x83cd8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #68, 10 @ 0x11000000 │ │ │ │ + tsteq r8, #84, 10 @ 0x15000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 90b8c <__cxa_atexit@plt+0x83d6c> │ │ │ │ ldr r3, [pc, #168] @ 90bb4 <__cxa_atexit@plt+0x83d94> │ │ │ │ @@ -135008,19 +135008,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - rscseq r6, r7, #100 @ 0x64 │ │ │ │ + rscseq r5, r7, #100 @ 0x64 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq r8, #8, 10 @ 0x2000000 │ │ │ │ + tsteq r8, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 90c30 <__cxa_atexit@plt+0x83e10> │ │ │ │ @@ -135046,32 +135046,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - tsteq r8, #72, 8 @ 0x48000000 │ │ │ │ + tsteq r8, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 90c84 <__cxa_atexit@plt+0x83e64> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 90c8c <__cxa_atexit@plt+0x83e6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 90c9c <__cxa_atexit@plt+0x83e7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #160, 6 @ 0x80000002 │ │ │ │ + tsteq r8, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 90d30 <__cxa_atexit@plt+0x83f10> │ │ │ │ ldr r3, [pc, #168] @ 90d58 <__cxa_atexit@plt+0x83f38> │ │ │ │ @@ -135113,19 +135113,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - rscseq r5, r7, #196, 28 @ 0xc40 │ │ │ │ + rscseq r4, r7, #196, 28 @ 0xc40 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq r8, #100, 6 @ 0x90000001 │ │ │ │ + tsteq r8, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 90dd4 <__cxa_atexit@plt+0x83fb4> │ │ │ │ @@ -135151,17 +135151,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - tsteq r8, #164, 4 @ 0x4000000a │ │ │ │ + tsteq r8, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 90e5c <__cxa_atexit@plt+0x8403c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -135186,17 +135186,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #236, 2 @ 0x3b │ │ │ │ - tsteq r8, #236, 2 @ 0x3b │ │ │ │ - tsteq r8, #12, 4 @ 0xc0000000 │ │ │ │ + tsteq r8, #252, 2 @ 0x3f │ │ │ │ + tsteq r8, #252, 2 @ 0x3f │ │ │ │ + tsteq r8, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 90f24 <__cxa_atexit@plt+0x84104> │ │ │ │ ldr lr, [pc, #160] @ 90f44 <__cxa_atexit@plt+0x84124> │ │ │ │ @@ -135225,30 +135225,30 @@ │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r3, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r8, #108, 2 │ │ │ │ + tsteq r8, #124, 2 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - tsteq r8, #172, 6 @ 0xb0000002 │ │ │ │ + tsteq r8, #188, 6 @ 0xf0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 90fb0 <__cxa_atexit@plt+0x84190> │ │ │ │ @@ -135266,17 +135266,17 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - tsteq r8, #16, 6 @ 0x40000000 │ │ │ │ + tsteq r8, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 91028 <__cxa_atexit@plt+0x84208> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -135301,17 +135301,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #32 │ │ │ │ - tsteq r8, #32 │ │ │ │ - tsteq r8, #64 @ 0x40 │ │ │ │ + tsteq r8, #48 @ 0x30 │ │ │ │ + tsteq r8, #48 @ 0x30 │ │ │ │ + tsteq r8, #80 @ 0x50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 910f0 <__cxa_atexit@plt+0x842d0> │ │ │ │ ldr lr, [pc, #160] @ 91110 <__cxa_atexit@plt+0x842f0> │ │ │ │ @@ -135340,30 +135340,30 @@ │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r3, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r8, #160, 30 @ 0x280 │ │ │ │ + tsteq r8, #176, 30 @ 0x2c0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - tsteq r8, #224, 2 @ 0x38 │ │ │ │ + tsteq r8, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9117c <__cxa_atexit@plt+0x8435c> │ │ │ │ @@ -135381,18 +135381,18 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - tsteq r8, #68, 2 │ │ │ │ - rscseq r4, r7, #132, 26 @ 0x2100 │ │ │ │ + tsteq r8, #84, 2 │ │ │ │ + rscseq r3, r7, #132, 26 @ 0x2100 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 91208 <__cxa_atexit@plt+0x843e8> │ │ │ │ @@ -135413,29 +135413,29 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 9124c <__cxa_atexit@plt+0x8442c> │ │ │ │ ldr r5, [pc, #68] @ 91240 <__cxa_atexit@plt+0x84420> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc1a8 <__cxa_atexit@plt+0x3ef388> │ │ │ │ + b 3dc400 <__cxa_atexit@plt+0x3cf5e0> │ │ │ │ ldr r7, [pc, #44] @ 9123c <__cxa_atexit@plt+0x8441c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 91238 <__cxa_atexit@plt+0x84418> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x0010fffd │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r8, #76, 30 @ 0x130 │ │ │ │ - rscseq r4, r7, #248, 24 @ 0xf800 │ │ │ │ - rscseq r5, r7, #236, 18 @ 0x3b0000 │ │ │ │ + tsteq r8, #92, 30 @ 0x170 │ │ │ │ + rscseq r3, r7, #248, 24 @ 0xf800 │ │ │ │ + rscseq r4, r7, #236, 18 @ 0x3b0000 │ │ │ │ @ instruction: 0xffff4088 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 91274 <__cxa_atexit@plt+0x84454> │ │ │ │ ldr r3, [pc, #256] @ 91360 <__cxa_atexit@plt+0x84540> │ │ │ │ @@ -135495,23 +135495,23 @@ │ │ │ │ str lr, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - tsteq r8, #152, 26 @ 0x2600 │ │ │ │ - tsteq r8, #92, 26 @ 0x1700 │ │ │ │ - tsteq r8, #208, 30 @ 0x340 │ │ │ │ + tsteq r8, #168, 26 @ 0x2a00 │ │ │ │ + tsteq r8, #108, 26 @ 0x1b00 │ │ │ │ + tsteq r8, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - tsteq r8, #80, 26 @ 0x1400 │ │ │ │ - tsteq r8, #20, 26 @ 0x500 │ │ │ │ - tsteq r8, #136, 30 @ 0x220 │ │ │ │ + tsteq r8, #96, 26 @ 0x1800 │ │ │ │ + tsteq r8, #36, 26 @ 0x900 │ │ │ │ + tsteq r8, #152, 30 @ 0x260 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ and r3, r7, #3 │ │ │ │ ldr r8, [r2, #4]! │ │ │ │ cmp r3, #2 │ │ │ │ bne 913e0 <__cxa_atexit@plt+0x845c0> │ │ │ │ @@ -135576,28 +135576,28 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ mov r8, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq r8, #176, 22 @ 0x2c000 │ │ │ │ + tsteq r8, #192, 22 @ 0x30000 │ │ │ │ @ instruction: 0xfffffa6c │ │ │ │ - tsteq r8, #36, 24 @ 0x2400 │ │ │ │ - tsteq r8, #208, 22 @ 0x34000 │ │ │ │ + tsteq r8, #52, 24 @ 0x3400 │ │ │ │ + tsteq r8, #224, 22 @ 0x38000 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - tsteq r8, #152, 24 @ 0x9800 │ │ │ │ + tsteq r8, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9153c <__cxa_atexit@plt+0x8471c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -135628,19 +135628,19 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ mov r8, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #224, 20 @ 0xe0000 │ │ │ │ - @ instruction: 0xfffff98c │ │ │ │ - tsteq r8, #68, 22 @ 0x11000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ tsteq r8, #240, 20 @ 0xf0000 │ │ │ │ + @ instruction: 0xfffff98c │ │ │ │ + tsteq r8, #84, 22 @ 0x15000 │ │ │ │ + tsteq r8, #0, 22 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -135680,22 +135680,22 @@ │ │ │ │ add r7, r3, #8 │ │ │ │ stm r7, {r1, r8, r9} │ │ │ │ sub r7, r6, #6 │ │ │ │ str lr, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #160, 20 @ 0xa0000 │ │ │ │ - tsteq r8, #100, 20 @ 0x64000 │ │ │ │ - tsteq r8, #216, 24 @ 0xd800 │ │ │ │ - tsteq r8, #100, 20 @ 0x64000 │ │ │ │ - tsteq r8, #40, 20 @ 0x28000 │ │ │ │ - tsteq r8, #156, 24 @ 0x9c00 │ │ │ │ - rscseq r5, r7, #172, 10 @ 0x2b000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #176, 20 @ 0xb0000 │ │ │ │ + tsteq r8, #116, 20 @ 0x74000 │ │ │ │ + tsteq r8, #232, 24 @ 0xe800 │ │ │ │ + tsteq r8, #116, 20 @ 0x74000 │ │ │ │ + tsteq r8, #56, 20 @ 0x38000 │ │ │ │ + tsteq r8, #172, 24 @ 0xac00 │ │ │ │ + rscseq r4, r7, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 916cc <__cxa_atexit@plt+0x848ac> │ │ │ │ @@ -135726,16 +135726,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 916e8 <__cxa_atexit@plt+0x848c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rscseq r5, r7, #48, 10 @ 0xc000000 │ │ │ │ - rscseq r5, r7, #16, 10 @ 0x4000000 │ │ │ │ + rscseq r4, r7, #48, 10 @ 0xc000000 │ │ │ │ + rscseq r4, r7, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 91728 <__cxa_atexit@plt+0x84908> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -135743,15 +135743,15 @@ │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 91720 <__cxa_atexit@plt+0x84900> │ │ │ │ b 91738 <__cxa_atexit@plt+0x84918> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r5, r7, #208, 8 @ 0xd0000000 │ │ │ │ + rscseq r4, r7, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r3 │ │ │ │ ldr r5, [pc, #156] @ 917e4 <__cxa_atexit@plt+0x849c4> │ │ │ │ ldr r9, [r2, #8]! │ │ │ │ ldr sl, [r2, #-4] │ │ │ │ @@ -135776,32 +135776,32 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 9124c <__cxa_atexit@plt+0x8442c> │ │ │ │ ldr r5, [pc, #80] @ 917f8 <__cxa_atexit@plt+0x849d8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc1a8 <__cxa_atexit@plt+0x3ef388> │ │ │ │ + b 3dc400 <__cxa_atexit@plt+0x3cf5e0> │ │ │ │ ldr r3, [pc, #56] @ 917f4 <__cxa_atexit@plt+0x849d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 917f0 <__cxa_atexit@plt+0x849d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x0010fffd │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffad8 │ │ │ │ - tsteq r8, #160, 18 @ 0x280000 │ │ │ │ - rscseq r4, r7, #68, 14 @ 0x1100000 │ │ │ │ - rscseq r5, r7, #64, 8 @ 0x40000000 │ │ │ │ + tsteq r8, #176, 18 @ 0x2c0000 │ │ │ │ + rscseq r3, r7, #68, 14 @ 0x1100000 │ │ │ │ + rscseq r4, r7, #64, 8 @ 0x40000000 │ │ │ │ @ instruction: 0xffff3adc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -135813,16 +135813,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 9184c <__cxa_atexit@plt+0x84a2c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r8, #188, 18 @ 0x2f0000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r8, #204, 18 @ 0x330000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 91880 <__cxa_atexit@plt+0x84a60> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -135830,15 +135830,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 91888 <__cxa_atexit@plt+0x84a68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 91898 <__cxa_atexit@plt+0x84a78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #164, 14 @ 0x2900000 │ │ │ │ + tsteq r8, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9192c <__cxa_atexit@plt+0x84b0c> │ │ │ │ ldr r3, [pc, #168] @ 91954 <__cxa_atexit@plt+0x84b34> │ │ │ │ @@ -135880,19 +135880,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - rscseq r5, r7, #220, 4 @ 0xc000000d │ │ │ │ + rscseq r4, r7, #220, 4 @ 0xc000000d │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq r8, #104, 14 @ 0x1a00000 │ │ │ │ + tsteq r8, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 919d0 <__cxa_atexit@plt+0x84bb0> │ │ │ │ @@ -135918,17 +135918,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - tsteq r8, #168, 12 @ 0xa800000 │ │ │ │ + tsteq r8, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 91a58 <__cxa_atexit@plt+0x84c38> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -135953,17 +135953,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #240, 10 @ 0x3c000000 │ │ │ │ - tsteq r8, #240, 10 @ 0x3c000000 │ │ │ │ - tsteq r8, #16, 12 @ 0x1000000 │ │ │ │ + tsteq r8, #0, 12 │ │ │ │ + tsteq r8, #0, 12 │ │ │ │ + tsteq r8, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 91b20 <__cxa_atexit@plt+0x84d00> │ │ │ │ ldr lr, [pc, #160] @ 91b40 <__cxa_atexit@plt+0x84d20> │ │ │ │ @@ -135992,30 +135992,30 @@ │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r3, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r8, #112, 10 @ 0x1c000000 │ │ │ │ + tsteq r8, #128, 10 @ 0x20000000 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - tsteq r8, #176, 14 @ 0x2c00000 │ │ │ │ + tsteq r8, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 91bac <__cxa_atexit@plt+0x84d8c> │ │ │ │ @@ -136033,18 +136033,18 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - tsteq r8, #20, 14 @ 0x500000 │ │ │ │ - rscseq r4, r7, #84, 6 @ 0x50000001 │ │ │ │ + tsteq r8, #36, 14 @ 0x900000 │ │ │ │ + rscseq r3, r7, #84, 6 @ 0x50000001 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 91c08 <__cxa_atexit@plt+0x84de8> │ │ │ │ ldr r7, [pc, #52] @ 91c18 <__cxa_atexit@plt+0x84df8> │ │ │ │ @@ -136059,16 +136059,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 91c1c <__cxa_atexit@plt+0x84dfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r5, r7, #4 │ │ │ │ - rscseq r4, r7, #248, 4 @ 0x8000000f │ │ │ │ + rscseq r4, r7, #4 │ │ │ │ + rscseq r3, r7, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 91c4c <__cxa_atexit@plt+0x84e2c> │ │ │ │ ldr r7, [pc, #188] @ 91cfc <__cxa_atexit@plt+0x84edc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -136105,27 +136105,27 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #52] @ 91d00 <__cxa_atexit@plt+0x84ee0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc1a8 <__cxa_atexit@plt+0x3ef388> │ │ │ │ + b 3dc400 <__cxa_atexit@plt+0x3cf5e0> │ │ │ │ ldr r7, [pc, #24] @ 91cf8 <__cxa_atexit@plt+0x84ed8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x0010fffd │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - tsteq r8, #136, 8 @ 0x88000000 │ │ │ │ - rscseq r4, r7, #60, 4 @ 0xc0000003 │ │ │ │ - tsteq r8, #52, 14 @ 0xd00000 │ │ │ │ + tsteq r8, #152, 8 @ 0x98000000 │ │ │ │ + rscseq r3, r7, #60, 4 @ 0xc0000003 │ │ │ │ + tsteq r8, #68, 14 @ 0x1100000 │ │ │ │ @ instruction: 0xffff35b8 │ │ │ │ - rscseq r4, r7, #20, 4 @ 0x40000001 │ │ │ │ + rscseq r3, r7, #20, 4 @ 0x40000001 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #92] @ 91d74 <__cxa_atexit@plt+0x84f54> │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3], #-8 │ │ │ │ @@ -136139,23 +136139,23 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 91d8c <__cxa_atexit@plt+0x84f6c> │ │ │ │ ldr r5, [pc, #44] @ 91d80 <__cxa_atexit@plt+0x84f60> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc1a8 <__cxa_atexit@plt+0x3ef388> │ │ │ │ + b 3dc400 <__cxa_atexit@plt+0x3cf5e0> │ │ │ │ ldr r7, [pc, #20] @ 91d7c <__cxa_atexit@plt+0x84f5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x0010fffd │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r8, #244, 6 @ 0xd0000003 │ │ │ │ - rscseq r4, r7, #180, 2 @ 0x2d │ │ │ │ + tsteq r8, #4, 8 @ 0x4000000 │ │ │ │ + rscseq r3, r7, #180, 2 @ 0x2d │ │ │ │ @ instruction: 0xffff3530 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldmib r5, {r0, lr} │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -136198,20 +136198,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #32 │ │ │ │ b 91e40 <__cxa_atexit@plt+0x85020> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #128, 10 @ 0x20000000 │ │ │ │ - tsteq r8, #36, 4 @ 0x40000002 │ │ │ │ - tsteq r8, #152, 8 @ 0x98000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #144, 10 @ 0x24000000 │ │ │ │ + tsteq r8, #52, 4 @ 0x40000003 │ │ │ │ + tsteq r8, #168, 8 @ 0xa8000000 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - tsteq r8, #168, 10 @ 0x2a000000 │ │ │ │ + tsteq r8, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 91ed4 <__cxa_atexit@plt+0x850b4> │ │ │ │ @@ -136227,55 +136227,55 @@ │ │ │ │ str r3, [r5] │ │ │ │ beq 91ecc <__cxa_atexit@plt+0x850ac> │ │ │ │ ldr r3, [pc, #64] @ 91ef0 <__cxa_atexit@plt+0x850d0> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 91ef4 <__cxa_atexit@plt+0x850d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - rscseq r4, r7, #60, 26 @ 0xf00 │ │ │ │ + rscseq r3, r7, #60, 26 @ 0xf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 91f38 <__cxa_atexit@plt+0x85118> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 91f30 <__cxa_atexit@plt+0x85110> │ │ │ │ ldr r3, [pc, #28] @ 91f3c <__cxa_atexit@plt+0x8511c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 91f60 <__cxa_atexit@plt+0x85140> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -136287,16 +136287,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 91fb4 <__cxa_atexit@plt+0x85194> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ - tsteq r8, #248, 2 @ 0x3e │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ + tsteq r8, #8, 4 @ 0x80000000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 91fd4 <__cxa_atexit@plt+0x851b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -136330,15 +136330,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #24]! │ │ │ │ ldr r7, [pc, #120] @ 920c4 <__cxa_atexit@plt+0x852a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r9, #12]! │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbf88 <__cxa_atexit@plt+0x3ef168> │ │ │ │ + b 3dc1e0 <__cxa_atexit@plt+0x3cf3c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 920b8 <__cxa_atexit@plt+0x85298> │ │ │ │ mov r6, sl │ │ │ │ @@ -136351,21 +136351,21 @@ │ │ │ │ mov r6, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - rscseq r4, r7, #156, 22 @ 0x27000 │ │ │ │ - tsteq r8, #168, 30 @ 0x2a0 │ │ │ │ + rscseq r3, r7, #156, 22 @ 0x27000 │ │ │ │ + tsteq r8, #184, 30 @ 0x2e0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - tsteq r8, #16 │ │ │ │ - tsteq r8, #72, 6 @ 0x20000001 │ │ │ │ + tsteq r8, #32 │ │ │ │ + tsteq r8, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 92138 <__cxa_atexit@plt+0x85318> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -136385,28 +136385,28 @@ │ │ │ │ mov r9, sl │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r8, #24]! │ │ │ │ ldr r3, [pc, #56] @ 92168 <__cxa_atexit@plt+0x85348> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r9, #12]! │ │ │ │ - b 3fbf88 <__cxa_atexit@plt+0x3ef168> │ │ │ │ + b 3dc1e0 <__cxa_atexit@plt+0x3cf3c0> │ │ │ │ ldr r7, [pc, #28] @ 9215c <__cxa_atexit@plt+0x8533c> │ │ │ │ mov r6, sl │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #224, 28 @ 0xe00 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #240, 28 @ 0xf00 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - tsteq r8, #44, 30 @ 0xb0 │ │ │ │ - tsteq r8, #100, 4 @ 0x40000006 │ │ │ │ + tsteq r8, #60, 30 @ 0xf0 │ │ │ │ + tsteq r8, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 92230 <__cxa_atexit@plt+0x85410> │ │ │ │ @@ -136447,32 +136447,32 @@ │ │ │ │ str r3, [r6, #12] │ │ │ │ ldr r6, [pc, #84] @ 92270 <__cxa_atexit@plt+0x85450> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, sl │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r7, [pc, #44] @ 92264 <__cxa_atexit@plt+0x85444> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq r8, #112, 28 @ 0x700 │ │ │ │ - rscseq r4, r7, #248, 18 @ 0x3e0000 │ │ │ │ + tsteq r8, #128, 28 @ 0x800 │ │ │ │ + rscseq r3, r7, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - tsteq r8, #88, 28 @ 0x580 │ │ │ │ - tsteq r8, #8, 28 @ 0x80 │ │ │ │ + tsteq r8, #104, 28 @ 0x680 │ │ │ │ + tsteq r8, #24, 28 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9229c <__cxa_atexit@plt+0x8547c> │ │ │ │ ldr r7, [pc, #116] @ 92304 <__cxa_atexit@plt+0x854e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -136496,31 +136496,31 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r6, #12] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ ldr r6, [pc, #40] @ 92310 <__cxa_atexit@plt+0x854f0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #148, 26 @ 0x2500 │ │ │ │ - tsteq r8, #148, 26 @ 0x2500 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #164, 26 @ 0x2900 │ │ │ │ + tsteq r8, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r8, #60, 26 @ 0xf00 │ │ │ │ + tsteq r8, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 92334 <__cxa_atexit@plt+0x85514> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 91fd4 <__cxa_atexit@plt+0x851b4> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -136532,30 +136532,30 @@ │ │ │ │ ldr r2, [pc, #40] @ 92394 <__cxa_atexit@plt+0x85574> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9} │ │ │ │ ldr r5, [pc, #32] @ 92398 <__cxa_atexit@plt+0x85578> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r7, [pc, #16] @ 9239c <__cxa_atexit@plt+0x8557c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r8, #172, 24 @ 0xac00 │ │ │ │ - rscseq r4, r7, #188, 16 @ 0xbc0000 │ │ │ │ + tsteq r8, #188, 24 @ 0xbc00 │ │ │ │ + rscseq r3, r7, #188, 16 @ 0xbc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 923c0 <__cxa_atexit@plt+0x855a0> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 91fd4 <__cxa_atexit@plt+0x851b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -136581,31 +136581,31 @@ │ │ │ │ ldr r3, [pc, #76] @ 9247c <__cxa_atexit@plt+0x8565c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #64] @ 92480 <__cxa_atexit@plt+0x85660> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 92484 <__cxa_atexit@plt+0x85664> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq r8, #228, 22 @ 0x39000 │ │ │ │ - rscseq r4, r7, #224, 14 @ 0x3800000 │ │ │ │ + tsteq r8, #244, 22 @ 0x3d000 │ │ │ │ + rscseq r3, r7, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [pc, #92] @ 924fc <__cxa_atexit@plt+0x856dc> │ │ │ │ mov r3, r5 │ │ │ │ str r9, [r5] │ │ │ │ @@ -136618,49 +136618,49 @@ │ │ │ │ ldr r7, [pc, #64] @ 92504 <__cxa_atexit@plt+0x856e4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #56] @ 92508 <__cxa_atexit@plt+0x856e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 92500 <__cxa_atexit@plt+0x856e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r3, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rscseq r4, r7, #84, 14 @ 0x1500000 │ │ │ │ + rscseq r3, r7, #84, 14 @ 0x1500000 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - tsteq r8, #84, 22 @ 0x15000 │ │ │ │ + tsteq r8, #100, 22 @ 0x19000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 92540 <__cxa_atexit@plt+0x85720> │ │ │ │ ldr r7, [pc, #48] @ 92558 <__cxa_atexit@plt+0x85738> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #40] @ 9255c <__cxa_atexit@plt+0x8573c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 92560 <__cxa_atexit@plt+0x85740> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - tsteq r8, #240, 20 @ 0xf0000 │ │ │ │ - rscseq r4, r7, #248, 12 @ 0xf800000 │ │ │ │ + tsteq r8, #0, 22 │ │ │ │ + rscseq r3, r7, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 925d4 <__cxa_atexit@plt+0x857b4> │ │ │ │ ldr r3, [pc, #96] @ 925e4 <__cxa_atexit@plt+0x857c4> │ │ │ │ @@ -136687,15 +136687,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 925ec <__cxa_atexit@plt+0x857cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rscseq r4, r7, #132, 12 @ 0x8400000 │ │ │ │ + rscseq r3, r7, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ 92628 <__cxa_atexit@plt+0x85808> │ │ │ │ tst r7, #3 │ │ │ │ @@ -136741,18 +136741,18 @@ │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, fp │ │ │ │ b 926ec <__cxa_atexit@plt+0x858cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #132, 18 @ 0x210000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r8, #224, 18 @ 0x380000 │ │ │ │ + tsteq r8, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b 926ec <__cxa_atexit@plt+0x858cc> │ │ │ │ mov fp, r7 │ │ │ │ @@ -136778,15 +136778,15 @@ │ │ │ │ str r9, [r6, #4] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 927ac <__cxa_atexit@plt+0x8598c> │ │ │ │ ldr r7, [pc, #88] @ 927d0 <__cxa_atexit@plt+0x859b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -136805,21 +136805,21 @@ │ │ │ │ b 927b4 <__cxa_atexit@plt+0x85994> │ │ │ │ ldr r6, [pc, #20] @ 927c8 <__cxa_atexit@plt+0x859a8> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r8, #172, 16 @ 0xac0000 │ │ │ │ - tsteq r8, #88, 20 @ 0x58000 │ │ │ │ + tsteq r8, #188, 16 @ 0xbc0000 │ │ │ │ + tsteq r8, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - tsteq r8, #176, 20 @ 0xb0000 │ │ │ │ + tsteq r8, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -136837,23 +136837,23 @@ │ │ │ │ str r8, [r5, #8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r5, #-8]! │ │ │ │ mov r7, sl │ │ │ │ str r9, [r3, #4] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r3, [pc, #24] @ 92868 <__cxa_atexit@plt+0x85a48> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r8, #192, 18 @ 0x300000 │ │ │ │ + tsteq r8, #208, 18 @ 0x340000 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9288c <__cxa_atexit@plt+0x85a6c> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ @@ -136885,17 +136885,17 @@ │ │ │ │ mov r7, fp │ │ │ │ b 926ec <__cxa_atexit@plt+0x858cc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r8, #160, 14 @ 0x2800000 │ │ │ │ + tsteq r8, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b 926ec <__cxa_atexit@plt+0x858cc> │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ @@ -136918,17 +136918,17 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 92994 <__cxa_atexit@plt+0x85b74> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #212, 12 @ 0xd400000 │ │ │ │ - tsteq r8, #120, 16 @ 0x780000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #228, 12 @ 0xe400000 │ │ │ │ + tsteq r8, #136, 16 @ 0x880000 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 92a08 <__cxa_atexit@plt+0x85be8> │ │ │ │ @@ -136956,15 +136956,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 92a20 <__cxa_atexit@plt+0x85c00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq r4, r7, #84, 4 @ 0x40000005 │ │ │ │ + rscseq r3, r7, #84, 4 @ 0x40000005 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #28] @ 92a58 <__cxa_atexit@plt+0x85c38> │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -137006,18 +137006,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 92b0c <__cxa_atexit@plt+0x85cec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #84, 10 @ 0x15000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r8, #176, 10 @ 0x2c000000 │ │ │ │ + tsteq r8, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 92b0c <__cxa_atexit@plt+0x85cec> │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ @@ -137039,15 +137039,15 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ stmda r5, {r0, r1, r8} │ │ │ │ str r9, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 92bc4 <__cxa_atexit@plt+0x85da4> │ │ │ │ ldr r7, [pc, #92] @ 92be8 <__cxa_atexit@plt+0x85dc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -137067,21 +137067,21 @@ │ │ │ │ b 92bcc <__cxa_atexit@plt+0x85dac> │ │ │ │ ldr r6, [pc, #20] @ 92be0 <__cxa_atexit@plt+0x85dc0> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r8, #80, 12 @ 0x5000000 │ │ │ │ - tsteq r8, #140, 8 @ 0x8c000000 │ │ │ │ + tsteq r8, #96, 12 @ 0x6000000 │ │ │ │ + tsteq r8, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - tsteq r8, #144, 12 @ 0x9000000 │ │ │ │ + tsteq r8, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 92c50 <__cxa_atexit@plt+0x85e30> │ │ │ │ @@ -137095,23 +137095,23 @@ │ │ │ │ ldmib r5, {r2, sl} │ │ │ │ str r7, [r3, #12] │ │ │ │ stmda r5, {r0, r1, r8} │ │ │ │ str lr, [r5, #-12]! │ │ │ │ mov r7, sl │ │ │ │ str r9, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r3, [pc, #24] @ 92c70 <__cxa_atexit@plt+0x85e50> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r8, #172, 10 @ 0x2b000000 │ │ │ │ + tsteq r8, #188, 10 @ 0x2f000000 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 92c94 <__cxa_atexit@plt+0x85e74> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ @@ -137139,17 +137139,17 @@ │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 92b0c <__cxa_atexit@plt+0x85cec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r8, #156, 6 @ 0x70000002 │ │ │ │ + tsteq r8, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 92b0c <__cxa_atexit@plt+0x85cec> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -137172,17 +137172,17 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 92d8c <__cxa_atexit@plt+0x85f6c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #152, 8 @ 0x98000000 │ │ │ │ - tsteq r8, #212, 4 @ 0x4000000d │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #168, 8 @ 0xa8000000 │ │ │ │ + tsteq r8, #228, 4 @ 0x4000000e │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -137196,16 +137196,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 92de4 <__cxa_atexit@plt+0x85fc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #80, 8 @ 0x50000000 │ │ │ │ - rscseq r3, r7, #148, 28 @ 0x940 │ │ │ │ + tsteq r8, #96, 8 @ 0x60000000 │ │ │ │ + rscseq r2, r7, #148, 28 @ 0x940 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -137218,16 +137218,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 92e3c <__cxa_atexit@plt+0x8601c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #116, 10 @ 0x1d000000 │ │ │ │ - rscseq r3, r7, #64, 28 @ 0x400 │ │ │ │ + tsteq r8, #132, 10 @ 0x21000000 │ │ │ │ + rscseq r2, r7, #64, 28 @ 0x400 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -137240,16 +137240,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 92e94 <__cxa_atexit@plt+0x86074> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #16, 10 @ 0x4000000 │ │ │ │ - rscseq r3, r7, #236, 26 @ 0x3b00 │ │ │ │ + tsteq r8, #32, 10 @ 0x8000000 │ │ │ │ + rscseq r2, r7, #236, 26 @ 0x3b00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -137262,16 +137262,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 92eec <__cxa_atexit@plt+0x860cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #208, 8 @ 0xd0000000 │ │ │ │ - rscseq r3, r7, #156, 26 @ 0x2700 │ │ │ │ + tsteq r8, #224, 8 @ 0xe0000000 │ │ │ │ + rscseq r2, r7, #156, 26 @ 0x2700 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -137284,16 +137284,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 92f44 <__cxa_atexit@plt+0x86124> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #196, 4 @ 0x4000000c │ │ │ │ - rscseq r3, r7, #72, 26 @ 0x1200 │ │ │ │ + tsteq r8, #212, 4 @ 0x4000000d │ │ │ │ + rscseq r2, r7, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -137308,16 +137308,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 92fa4 <__cxa_atexit@plt+0x86184> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #40, 8 @ 0x28000000 │ │ │ │ - rscseq r3, r7, #236, 24 @ 0xec00 │ │ │ │ + tsteq r8, #56, 8 @ 0x38000000 │ │ │ │ + rscseq r2, r7, #236, 24 @ 0xec00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -137330,16 +137330,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 92ffc <__cxa_atexit@plt+0x861dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #188, 6 @ 0xf0000002 │ │ │ │ - rscseq r3, r7, #152, 24 @ 0x9800 │ │ │ │ + tsteq r8, #204, 6 @ 0x30000003 │ │ │ │ + rscseq r2, r7, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -137352,16 +137352,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 93054 <__cxa_atexit@plt+0x86234> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #96, 6 @ 0x80000001 │ │ │ │ - rscseq r3, r7, #68, 24 @ 0x4400 │ │ │ │ + tsteq r8, #112, 6 @ 0xc0000001 │ │ │ │ + rscseq r2, r7, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -137374,71 +137374,71 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 930ac <__cxa_atexit@plt+0x8628c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #36, 4 @ 0x40000002 │ │ │ │ - rscseq r3, r7, #240, 22 @ 0x3c000 │ │ │ │ - sbcseq r0, sl, #116, 30 @ 0x1d0 │ │ │ │ + tsteq r8, #52, 4 @ 0x40000003 │ │ │ │ + rscseq r2, r7, #240, 22 @ 0x3c000 │ │ │ │ + sbcseq r0, sl, #180, 26 @ 0x2d00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq r0, sl, #648 @ 0x288 │ │ │ │ + sbcseq r0, sl, #14464 @ 0x3880 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq r0, sl, #828 @ 0x33c │ │ │ │ + sbcseq r0, sl, #15, 28 @ 0xf0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq r0, sl, #1000 @ 0x3e8 │ │ │ │ + sbcseq r0, sl, #928 @ 0x3a0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - sbcseq r1, sl, #38 @ 0x26 │ │ │ │ + sbcseq r0, sl, #1632 @ 0x660 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq r1, sl, #82 @ 0x52 │ │ │ │ + sbcseq r0, sl, #2336 @ 0x920 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq r1, sl, #125 @ 0x7d │ │ │ │ + sbcseq r0, sl, #3024 @ 0xbd0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq r1, sl, #169 @ 0xa9 │ │ │ │ + sbcseq r0, sl, #3728 @ 0xe90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq r1, sl, #215 @ 0xd7 │ │ │ │ + sbcseq r0, sl, #23, 30 @ 0x5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq r1, sl, #8, 2 │ │ │ │ + sbcseq r0, sl, #72, 30 @ 0x120 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -137460,15 +137460,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 93200 <__cxa_atexit@plt+0x863e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r3, r7, #156, 20 @ 0x9c000 │ │ │ │ + rscseq r2, r7, #156, 20 @ 0x9c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -137480,58 +137480,58 @@ │ │ │ │ bhi 93264 <__cxa_atexit@plt+0x86444> │ │ │ │ ldr r3, [pc, #52] @ 93274 <__cxa_atexit@plt+0x86454> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 93254 <__cxa_atexit@plt+0x86434> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 93278 <__cxa_atexit@plt+0x86458> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r3, r7, #40, 20 @ 0x28000 │ │ │ │ + rscseq r2, r7, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 932d4 <__cxa_atexit@plt+0x864b4> │ │ │ │ ldr r3, [pc, #52] @ 932e4 <__cxa_atexit@plt+0x864c4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 932c4 <__cxa_atexit@plt+0x864a4> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 932e8 <__cxa_atexit@plt+0x864c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r3, r7, #188, 18 @ 0x2f0000 │ │ │ │ + rscseq r2, r7, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9334c <__cxa_atexit@plt+0x8652c> │ │ │ │ ldr r3, [pc, #60] @ 9335c <__cxa_atexit@plt+0x8653c> │ │ │ │ @@ -137548,15 +137548,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 93360 <__cxa_atexit@plt+0x86540> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r3, r7, #72, 18 @ 0x120000 │ │ │ │ + rscseq r2, r7, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -137568,45 +137568,45 @@ │ │ │ │ bhi 933c4 <__cxa_atexit@plt+0x865a4> │ │ │ │ ldr r3, [pc, #52] @ 933d4 <__cxa_atexit@plt+0x865b4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 933b4 <__cxa_atexit@plt+0x86594> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 933d8 <__cxa_atexit@plt+0x865b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r3, r7, #212, 16 @ 0xd40000 │ │ │ │ + rscseq r2, r7, #212, 16 @ 0xd40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 93420 <__cxa_atexit@plt+0x86600> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 93428 <__cxa_atexit@plt+0x86608> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #8, 24 @ 0x800 │ │ │ │ + tsteq r8, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9347c <__cxa_atexit@plt+0x8665c> │ │ │ │ @@ -137618,24 +137618,24 @@ │ │ │ │ ldr r0, [pc, #64] @ 934a4 <__cxa_atexit@plt+0x86684> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ mov r6, r3 │ │ │ │ b 9348c <__cxa_atexit@plt+0x8666c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 9349c <__cxa_atexit@plt+0x8667c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r7, #16, 16 @ 0x100000 │ │ │ │ + rscseq r2, r7, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -137647,16 +137647,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #200, 28 @ 0xc80 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 93554 <__cxa_atexit@plt+0x86734> │ │ │ │ ldr r2, [pc, #92] @ 93570 <__cxa_atexit@plt+0x86750> │ │ │ │ @@ -137668,29 +137668,29 @@ │ │ │ │ bhi 93560 <__cxa_atexit@plt+0x86740> │ │ │ │ ldr r3, [pc, #68] @ 93574 <__cxa_atexit@plt+0x86754> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 93544 <__cxa_atexit@plt+0x86724> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 93578 <__cxa_atexit@plt+0x86758> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #4, 22 @ 0x1000 │ │ │ │ + tsteq r8, #20, 22 @ 0x5000 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - rscseq r3, r7, #56, 14 @ 0xe00000 │ │ │ │ + rscseq r2, r7, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -137735,40 +137735,40 @@ │ │ │ │ ldr r7, [pc, #20] @ 9364c <__cxa_atexit@plt+0x8682c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - rscseq r3, r7, #100, 12 @ 0x6400000 │ │ │ │ - rscseq r3, r7, #128, 12 @ 0x8000000 │ │ │ │ + rscseq r2, r7, #100, 12 @ 0x6400000 │ │ │ │ + rscseq r2, r7, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 93674 <__cxa_atexit@plt+0x86854> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldmib r5, {r2, r8} │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 1f364e4 <__cxa_atexit@plt+0x1f296c4> │ │ │ │ - tsteq r8, #188, 18 @ 0x2f0000 │ │ │ │ + b 1f363cc <__cxa_atexit@plt+0x1f295ac> │ │ │ │ + tsteq r8, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 936a8 <__cxa_atexit@plt+0x86888> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 936b0 <__cxa_atexit@plt+0x86890> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 93588 <__cxa_atexit@plt+0x86768> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #124, 18 @ 0x1f0000 │ │ │ │ + tsteq r8, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -137789,34 +137789,34 @@ │ │ │ │ ldr r7, [pc, #24] @ 93728 <__cxa_atexit@plt+0x86908> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - tsteq r8, #172, 24 @ 0xac00 │ │ │ │ - rscseq r3, r7, #152, 10 @ 0x26000000 │ │ │ │ + tsteq r8, #188, 24 @ 0xbc00 │ │ │ │ + rscseq r2, r7, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9375c <__cxa_atexit@plt+0x8693c> │ │ │ │ ldr r3, [pc, #32] @ 9376c <__cxa_atexit@plt+0x8694c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r7, [pc, #12] @ 93770 <__cxa_atexit@plt+0x86950> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r3, r7, #76, 10 @ 0x13000000 │ │ │ │ + rscseq r2, r7, #76, 10 @ 0x13000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 937c4 <__cxa_atexit@plt+0x869a4> │ │ │ │ @@ -137828,42 +137828,42 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r3, [pc, #40] @ 937d8 <__cxa_atexit@plt+0x869b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ sub r3, r6, #7 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #240, 16 @ 0xf00000 │ │ │ │ - tsteq r8, #236, 16 @ 0xec0000 │ │ │ │ - tsteq r8, #212, 16 @ 0xd40000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #0, 18 │ │ │ │ + tsteq r8, #252, 16 @ 0xfc0000 │ │ │ │ + tsteq r8, #228, 16 @ 0xe40000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 93818 <__cxa_atexit@plt+0x869f8> │ │ │ │ ldr r3, [pc, #32] @ 93828 <__cxa_atexit@plt+0x86a08> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r7, [pc, #12] @ 9382c <__cxa_atexit@plt+0x86a0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - rscseq r3, r7, #144, 8 @ 0x90000000 │ │ │ │ + rscseq r2, r7, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9388c <__cxa_atexit@plt+0x86a6c> │ │ │ │ @@ -137878,24 +137878,24 @@ │ │ │ │ stmib r2, {r0, r8} │ │ │ │ ldr r0, [pc, #52] @ 938ac <__cxa_atexit@plt+0x86a8c> │ │ │ │ sub r2, r6, #7 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #40, 16 @ 0x280000 │ │ │ │ - tsteq r8, #4, 16 @ 0x40000 │ │ │ │ + tsteq r8, #56, 16 @ 0x380000 │ │ │ │ + tsteq r8, #20, 16 @ 0x140000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9391c <__cxa_atexit@plt+0x86afc> │ │ │ │ @@ -137914,24 +137914,24 @@ │ │ │ │ sub r0, r6, #3 │ │ │ │ sub r1, r6, #10 │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ str r8, [r2, #16] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ mov r6, r2 │ │ │ │ b 9392c <__cxa_atexit@plt+0x86b0c> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 9393c <__cxa_atexit@plt+0x86b1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r7, #128, 6 │ │ │ │ + rscseq r2, r7, #128, 6 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -137946,16 +137946,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #36, 20 @ 0x24000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #52, 20 @ 0x34000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 939f8 <__cxa_atexit@plt+0x86bd8> │ │ │ │ @@ -137969,26 +137969,26 @@ │ │ │ │ stmib r2, {r1, r9} │ │ │ │ ldr r2, [pc, #60] @ 93a20 <__cxa_atexit@plt+0x86c00> │ │ │ │ sub r1, r6, #7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r2 │ │ │ │ b 93a08 <__cxa_atexit@plt+0x86be8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 93a18 <__cxa_atexit@plt+0x86bf8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r7, #168, 4 @ 0x8000000a │ │ │ │ - tsteq r8, #188, 12 @ 0xbc00000 │ │ │ │ - tsteq r8, #156, 12 @ 0x9c00000 │ │ │ │ + rscseq r2, r7, #168, 4 @ 0x8000000a │ │ │ │ + tsteq r8, #204, 12 @ 0xcc00000 │ │ │ │ + tsteq r8, #172, 12 @ 0xac00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ @@ -138004,26 +138004,26 @@ │ │ │ │ stmib r2, {r1, r9} │ │ │ │ ldr r2, [pc, #60] @ 93aac <__cxa_atexit@plt+0x86c8c> │ │ │ │ sub r1, r6, #7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ mov r6, r2 │ │ │ │ b 93a94 <__cxa_atexit@plt+0x86c74> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 93aa4 <__cxa_atexit@plt+0x86c84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r7, #28, 4 @ 0xc0000001 │ │ │ │ - tsteq r8, #48, 12 @ 0x3000000 │ │ │ │ - tsteq r8, #16, 12 @ 0x1000000 │ │ │ │ + rscseq r2, r7, #28, 4 @ 0xc0000001 │ │ │ │ + tsteq r8, #64, 12 @ 0x4000000 │ │ │ │ + tsteq r8, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 93b00 <__cxa_atexit@plt+0x86ce0> │ │ │ │ @@ -138035,24 +138035,24 @@ │ │ │ │ ldr r0, [pc, #64] @ 93b28 <__cxa_atexit@plt+0x86d08> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r2, {r1, r8} │ │ │ │ sub r2, r6, #3 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ mov r6, r2 │ │ │ │ b 93b10 <__cxa_atexit@plt+0x86cf0> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 93b20 <__cxa_atexit@plt+0x86d00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r7, #164, 2 @ 0x29 │ │ │ │ + rscseq r2, r7, #164, 2 @ 0x29 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -138064,16 +138064,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #68, 16 @ 0x440000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #84, 16 @ 0x540000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 93bf4 <__cxa_atexit@plt+0x86dd4> │ │ │ │ ldr r2, [pc, #120] @ 93c10 <__cxa_atexit@plt+0x86df0> │ │ │ │ @@ -138105,26 +138105,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 93c1c <__cxa_atexit@plt+0x86dfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r8, #112, 8 @ 0x70000000 │ │ │ │ + tsteq r8, #128, 8 @ 0x80000000 │ │ │ │ @ instruction: 0xfffff63c │ │ │ │ - rscseq r3, r7, #136 @ 0x88 │ │ │ │ + rscseq r2, r7, #136 @ 0x88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 93c40 <__cxa_atexit@plt+0x86e20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 1f364e4 <__cxa_atexit@plt+0x1f296c4> │ │ │ │ - tsteq r8, #84, 8 @ 0x54000000 │ │ │ │ + b 1f363cc <__cxa_atexit@plt+0x1f295ac> │ │ │ │ + tsteq r8, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 93ca4 <__cxa_atexit@plt+0x86e84> │ │ │ │ ldr r2, [pc, #92] @ 93cc0 <__cxa_atexit@plt+0x86ea0> │ │ │ │ @@ -138136,45 +138136,45 @@ │ │ │ │ bhi 93cb0 <__cxa_atexit@plt+0x86e90> │ │ │ │ ldr r3, [pc, #68] @ 93cc4 <__cxa_atexit@plt+0x86ea4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 93c94 <__cxa_atexit@plt+0x86e74> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 93cc8 <__cxa_atexit@plt+0x86ea8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #180, 6 @ 0xd0000002 │ │ │ │ + tsteq r8, #196, 6 @ 0x10000003 │ │ │ │ @ instruction: 0xfffff66c │ │ │ │ - rscseq r2, r7, #224, 30 @ 0x380 │ │ │ │ + rscseq r1, r7, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 93d00 <__cxa_atexit@plt+0x86ee0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 93d08 <__cxa_atexit@plt+0x86ee8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #40, 6 @ 0xa0000000 │ │ │ │ + tsteq r8, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -138183,15 +138183,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -138223,15 +138223,15 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - rscseq r2, r7, #236, 28 @ 0xec0 │ │ │ │ + rscseq r1, r7, #236, 28 @ 0xec0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -138258,15 +138258,15 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - rscseq r2, r7, #96, 28 @ 0x600 │ │ │ │ + rscseq r1, r7, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 93edc <__cxa_atexit@plt+0x870bc> │ │ │ │ ldr r2, [pc, #92] @ 93ef8 <__cxa_atexit@plt+0x870d8> │ │ │ │ @@ -138278,29 +138278,29 @@ │ │ │ │ bhi 93ee8 <__cxa_atexit@plt+0x870c8> │ │ │ │ ldr r3, [pc, #68] @ 93efc <__cxa_atexit@plt+0x870dc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 93ecc <__cxa_atexit@plt+0x870ac> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 93f00 <__cxa_atexit@plt+0x870e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #124, 2 │ │ │ │ + tsteq r8, #140, 2 @ 0x23 │ │ │ │ @ instruction: 0xfffff3c4 │ │ │ │ - rscseq r2, r7, #164, 26 @ 0x2900 │ │ │ │ + rscseq r1, r7, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -138345,25 +138345,25 @@ │ │ │ │ ldr r7, [pc, #20] @ 93fd4 <__cxa_atexit@plt+0x871b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffff29c │ │ │ │ - rscseq r2, r7, #208, 24 @ 0xd000 │ │ │ │ - rscseq r2, r7, #24, 26 @ 0x600 │ │ │ │ + rscseq r1, r7, #208, 24 @ 0xd000 │ │ │ │ + rscseq r1, r7, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 93ffc <__cxa_atexit@plt+0x871dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldmib r5, {r2, r8} │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 1f364e4 <__cxa_atexit@plt+0x1f296c4> │ │ │ │ - tsteq r8, #52 @ 0x34 │ │ │ │ + b 1f363cc <__cxa_atexit@plt+0x1f295ac> │ │ │ │ + tsteq r8, #68 @ 0x44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 94084 <__cxa_atexit@plt+0x87264> │ │ │ │ ldr r2, [pc, #140] @ 940ac <__cxa_atexit@plt+0x8728c> │ │ │ │ @@ -138388,27 +138388,27 @@ │ │ │ │ str r9, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r8, [r6, #24] │ │ │ │ str r2, [r6, #28] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 940b0 <__cxa_atexit@plt+0x87290> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #248, 30 @ 0x3e0 │ │ │ │ - rscseq r2, r7, #32, 24 @ 0x2000 │ │ │ │ + tsteq r8, #8 │ │ │ │ + rscseq r1, r7, #32, 24 @ 0x2000 │ │ │ │ @ instruction: 0xfffffb30 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -138418,15 +138418,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 940f8 <__cxa_atexit@plt+0x872d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 93f10 <__cxa_atexit@plt+0x870f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #52, 30 @ 0xd0 │ │ │ │ + tsteq r8, #68, 30 @ 0x110 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -138455,16 +138455,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq r8, #92, 4 @ 0xc0000005 │ │ │ │ - rscseq r2, r7, #84, 22 @ 0x15000 │ │ │ │ + tsteq r8, #108, 4 @ 0xc0000006 │ │ │ │ + rscseq r1, r7, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9422c <__cxa_atexit@plt+0x8740c> │ │ │ │ ldr r2, [pc, #128] @ 94234 <__cxa_atexit@plt+0x87414> │ │ │ │ @@ -138486,28 +138486,28 @@ │ │ │ │ bne 941e0 <__cxa_atexit@plt+0x873c0> │ │ │ │ ldr r7, [r1] │ │ │ │ ldr r3, [pc, #60] @ 94238 <__cxa_atexit@plt+0x87418> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ bne 9420c <__cxa_atexit@plt+0x873ec> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fc140 <__cxa_atexit@plt+0x3ef320> │ │ │ │ + bl 3dc398 <__cxa_atexit@plt+0x3cf578> │ │ │ │ ldr r7, [pc, #40] @ 9423c <__cxa_atexit@plt+0x8741c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r8, #252 @ 0xfc │ │ │ │ - tsteq r8, #116, 28 @ 0x740 │ │ │ │ + tsteq r8, #12, 2 │ │ │ │ + tsteq r8, #132, 28 @ 0x840 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ @@ -138518,22 +138518,22 @@ │ │ │ │ bne 94260 <__cxa_atexit@plt+0x87440> │ │ │ │ ldr r7, [r1] │ │ │ │ ldr r3, [pc, #36] @ 942a0 <__cxa_atexit@plt+0x87480> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ bne 9428c <__cxa_atexit@plt+0x8746c> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fc140 <__cxa_atexit@plt+0x3ef320> │ │ │ │ + bl 3dc398 <__cxa_atexit@plt+0x3cf578> │ │ │ │ ldr r7, [pc, #16] @ 942a4 <__cxa_atexit@plt+0x87484> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #124 @ 0x7c │ │ │ │ - tsteq r8, #244, 26 @ 0x3d00 │ │ │ │ + tsteq r8, #140 @ 0x8c │ │ │ │ + tsteq r8, #4, 28 @ 0x40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9430c <__cxa_atexit@plt+0x874ec> │ │ │ │ @@ -138550,24 +138550,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - tsteq r8, #148, 26 @ 0x2500 │ │ │ │ + tsteq r8, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 94370 <__cxa_atexit@plt+0x87550> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -138575,36 +138575,36 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 9437c <__cxa_atexit@plt+0x8755c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #196, 24 @ 0xc400 │ │ │ │ - tsteq r8, #40, 26 @ 0xa00 │ │ │ │ + tsteq r8, #212, 24 @ 0xd400 │ │ │ │ + tsteq r8, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 943ac <__cxa_atexit@plt+0x8758c> │ │ │ │ ldr r2, [pc, #28] @ 943bc <__cxa_atexit@plt+0x8759c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 943c0 <__cxa_atexit@plt+0x875a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r2, r7, #28, 18 @ 0x70000 │ │ │ │ + rscseq r1, r7, #28, 18 @ 0x70000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 94430 <__cxa_atexit@plt+0x87610> │ │ │ │ @@ -138623,21 +138623,21 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r2, sl} │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - tsteq r8, #32, 24 @ 0x2000 │ │ │ │ + tsteq r8, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9449c <__cxa_atexit@plt+0x8767c> │ │ │ │ ldr r2, [pc, #60] @ 944a4 <__cxa_atexit@plt+0x87684> │ │ │ │ @@ -138683,24 +138683,24 @@ │ │ │ │ stmib r2, {r0, r8} │ │ │ │ ldr r0, [pc, #52] @ 94540 <__cxa_atexit@plt+0x87720> │ │ │ │ sub r2, r6, #3 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - tsteq r8, #112, 22 @ 0x1c000 │ │ │ │ + tsteq r8, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 94584 <__cxa_atexit@plt+0x87764> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -138708,36 +138708,36 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 94590 <__cxa_atexit@plt+0x87770> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #176, 20 @ 0xb0000 │ │ │ │ - tsteq r8, #20, 22 @ 0x5000 │ │ │ │ + tsteq r8, #192, 20 @ 0xc0000 │ │ │ │ + tsteq r8, #36, 22 @ 0x9000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 945c0 <__cxa_atexit@plt+0x877a0> │ │ │ │ ldr r2, [pc, #28] @ 945d0 <__cxa_atexit@plt+0x877b0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 945d4 <__cxa_atexit@plt+0x877b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r2, r7, #12, 14 @ 0x300000 │ │ │ │ + rscseq r1, r7, #12, 14 @ 0x300000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 94640 <__cxa_atexit@plt+0x87820> │ │ │ │ @@ -138755,82 +138755,82 @@ │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - tsteq r8, #16, 20 @ 0x10000 │ │ │ │ + tsteq r8, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 94684 <__cxa_atexit@plt+0x87864> │ │ │ │ ldr r5, [pc, #28] @ 94694 <__cxa_atexit@plt+0x87874> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 94698 <__cxa_atexit@plt+0x87878> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r2, r7, #76, 12 @ 0x4c00000 │ │ │ │ + rscseq r1, r7, #76, 12 @ 0x4c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 946e8 <__cxa_atexit@plt+0x878c8> │ │ │ │ ldr r2, [pc, #28] @ 946f8 <__cxa_atexit@plt+0x878d8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 946fc <__cxa_atexit@plt+0x878dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ - rscseq r2, r7, #224, 10 @ 0x38000000 │ │ │ │ + rscseq r1, r7, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 94734 <__cxa_atexit@plt+0x87914> │ │ │ │ ldr r2, [pc, #28] @ 94744 <__cxa_atexit@plt+0x87924> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 94748 <__cxa_atexit@plt+0x87928> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - rscseq r2, r7, #152, 10 @ 0x26000000 │ │ │ │ + rscseq r1, r7, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 94794 <__cxa_atexit@plt+0x87974> │ │ │ │ ldr r2, [pc, #68] @ 947b0 <__cxa_atexit@plt+0x87990> │ │ │ │ @@ -138840,24 +138840,24 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 947a0 <__cxa_atexit@plt+0x87980> │ │ │ │ ldr r5, [pc, #48] @ 947b8 <__cxa_atexit@plt+0x87998> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 947b4 <__cxa_atexit@plt+0x87994> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #172, 16 @ 0xac0000 │ │ │ │ - rscseq r2, r7, #48, 10 @ 0xc000000 │ │ │ │ + tsteq r8, #188, 16 @ 0xbc0000 │ │ │ │ + rscseq r1, r7, #48, 10 @ 0xc000000 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -138891,32 +138891,32 @@ │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - tsteq r8, #152, 22 @ 0x26000 │ │ │ │ - rscseq r2, r7, #152, 8 @ 0x98000000 │ │ │ │ + tsteq r8, #168, 22 @ 0x2a000 │ │ │ │ + rscseq r1, r7, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 94898 <__cxa_atexit@plt+0x87a78> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 948a0 <__cxa_atexit@plt+0x87a80> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #144, 14 @ 0x2400000 │ │ │ │ + tsteq r8, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 94908 <__cxa_atexit@plt+0x87ae8> │ │ │ │ @@ -138933,24 +138933,24 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - tsteq r8, #156, 14 @ 0x2700000 │ │ │ │ + tsteq r8, #172, 14 @ 0x2b00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 9498c <__cxa_atexit@plt+0x87b6c> │ │ │ │ ldr r2, [pc, #92] @ 949a8 <__cxa_atexit@plt+0x87b88> │ │ │ │ @@ -138962,29 +138962,29 @@ │ │ │ │ bhi 94998 <__cxa_atexit@plt+0x87b78> │ │ │ │ ldr r3, [pc, #68] @ 949ac <__cxa_atexit@plt+0x87b8c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 9497c <__cxa_atexit@plt+0x87b5c> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 949b0 <__cxa_atexit@plt+0x87b90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #204, 12 @ 0xcc00000 │ │ │ │ + tsteq r8, #220, 12 @ 0xdc00000 │ │ │ │ @ instruction: 0xffffea74 │ │ │ │ - rscseq r2, r7, #0, 6 │ │ │ │ + rscseq r1, r7, #0, 6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 94a1c <__cxa_atexit@plt+0x87bfc> │ │ │ │ @@ -139014,16 +139014,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 94a48 <__cxa_atexit@plt+0x87c28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffe974 │ │ │ │ - rscseq r2, r7, #100, 4 @ 0x40000006 │ │ │ │ - rscseq r2, r7, #184, 4 @ 0x8000000b │ │ │ │ + rscseq r1, r7, #100, 4 @ 0x40000006 │ │ │ │ + rscseq r1, r7, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 94ab4 <__cxa_atexit@plt+0x87c94> │ │ │ │ @@ -139040,37 +139040,37 @@ │ │ │ │ str r8, [r5] │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - tsteq r8, #152, 10 @ 0x26000000 │ │ │ │ + tsteq r8, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 94b00 <__cxa_atexit@plt+0x87ce0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 94b08 <__cxa_atexit@plt+0x87ce8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #40, 10 @ 0xa000000 │ │ │ │ + tsteq r8, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 94b70 <__cxa_atexit@plt+0x87d50> │ │ │ │ @@ -139087,24 +139087,24 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - tsteq r8, #52, 10 @ 0xd000000 │ │ │ │ + tsteq r8, #68, 10 @ 0x11000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 94bf4 <__cxa_atexit@plt+0x87dd4> │ │ │ │ ldr r2, [pc, #92] @ 94c10 <__cxa_atexit@plt+0x87df0> │ │ │ │ @@ -139116,29 +139116,29 @@ │ │ │ │ bhi 94c00 <__cxa_atexit@plt+0x87de0> │ │ │ │ ldr r3, [pc, #68] @ 94c14 <__cxa_atexit@plt+0x87df4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 94be4 <__cxa_atexit@plt+0x87dc4> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 94c18 <__cxa_atexit@plt+0x87df8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #100, 8 @ 0x64000000 │ │ │ │ + tsteq r8, #116, 8 @ 0x74000000 │ │ │ │ @ instruction: 0xffffe6ac │ │ │ │ - rscseq r2, r7, #140 @ 0x8c │ │ │ │ + rscseq r1, r7, #140 @ 0x8c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 94c84 <__cxa_atexit@plt+0x87e64> │ │ │ │ @@ -139168,16 +139168,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 94cb0 <__cxa_atexit@plt+0x87e90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffe5ac │ │ │ │ - rscseq r1, r7, #240, 30 @ 0x3c0 │ │ │ │ - rscseq r2, r7, #84 @ 0x54 │ │ │ │ + rscseq r0, r7, #240, 30 @ 0x3c0 │ │ │ │ + rscseq r1, r7, #84 @ 0x54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 94d1c <__cxa_atexit@plt+0x87efc> │ │ │ │ @@ -139194,21 +139194,21 @@ │ │ │ │ str r8, [r5] │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - tsteq r8, #48, 6 @ 0xc0000000 │ │ │ │ + tsteq r8, #64, 6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 94d94 <__cxa_atexit@plt+0x87f74> │ │ │ │ ldr r2, [pc, #92] @ 94db0 <__cxa_atexit@plt+0x87f90> │ │ │ │ @@ -139220,45 +139220,45 @@ │ │ │ │ bhi 94da0 <__cxa_atexit@plt+0x87f80> │ │ │ │ ldr r3, [pc, #68] @ 94db4 <__cxa_atexit@plt+0x87f94> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 94d84 <__cxa_atexit@plt+0x87f64> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 94db8 <__cxa_atexit@plt+0x87f98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #196, 4 @ 0x4000000c │ │ │ │ + tsteq r8, #212, 4 @ 0x4000000d │ │ │ │ @ instruction: 0xffffe57c │ │ │ │ - rscseq r1, r7, #240, 28 @ 0xf00 │ │ │ │ + rscseq r0, r7, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 94df0 <__cxa_atexit@plt+0x87fd0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 94df8 <__cxa_atexit@plt+0x87fd8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #56, 4 @ 0x80000003 │ │ │ │ + tsteq r8, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -139267,15 +139267,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -139292,29 +139292,29 @@ │ │ │ │ bhi 94ec0 <__cxa_atexit@plt+0x880a0> │ │ │ │ ldr r3, [pc, #68] @ 94ed4 <__cxa_atexit@plt+0x880b4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 94ea4 <__cxa_atexit@plt+0x88084> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 94ed8 <__cxa_atexit@plt+0x880b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #164, 2 @ 0x29 │ │ │ │ + tsteq r8, #180, 2 @ 0x2d │ │ │ │ @ instruction: 0xffffe3ec │ │ │ │ - rscseq r1, r7, #204, 26 @ 0x3300 │ │ │ │ + rscseq r0, r7, #204, 26 @ 0x3300 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -139373,42 +139373,42 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffe294 │ │ │ │ - rscseq r1, r7, #200, 24 @ 0xc800 │ │ │ │ - rscseq r1, r7, #48, 26 @ 0xc00 │ │ │ │ + rscseq r0, r7, #200, 24 @ 0xc800 │ │ │ │ + rscseq r0, r7, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 95010 <__cxa_atexit@plt+0x881f0> │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ - tsteq r8, #24 │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ + tsteq r8, #40 @ 0x28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 95048 <__cxa_atexit@plt+0x88228> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 95050 <__cxa_atexit@plt+0x88230> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #224, 30 @ 0x380 │ │ │ │ + tsteq r8, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 950bc <__cxa_atexit@plt+0x8829c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -139426,25 +139426,25 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ ldr r0, [pc, #56] @ 950e0 <__cxa_atexit@plt+0x882c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #144, 30 @ 0x240 │ │ │ │ - tsteq r8, #232, 30 @ 0x3a0 │ │ │ │ - tsteq r8, #168, 30 @ 0x2a0 │ │ │ │ + tsteq r8, #160, 30 @ 0x280 │ │ │ │ + tsteq r8, #248, 30 @ 0x3e0 │ │ │ │ + tsteq r8, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 95180 <__cxa_atexit@plt+0x88360> │ │ │ │ @@ -139471,15 +139471,15 @@ │ │ │ │ bhi 9519c <__cxa_atexit@plt+0x8837c> │ │ │ │ ldr r3, [pc, #92] @ 951b8 <__cxa_atexit@plt+0x88398> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 95170 <__cxa_atexit@plt+0x88350> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ b 95190 <__cxa_atexit@plt+0x88370> │ │ │ │ mov r5, #12 │ │ │ │ @@ -139487,19 +139487,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 951bc <__cxa_atexit@plt+0x8839c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #252, 28 @ 0xfc0 │ │ │ │ - tsteq r8, #84, 30 @ 0x150 │ │ │ │ - tsteq r8, #80, 30 @ 0x140 │ │ │ │ + tsteq r8, #12, 30 @ 0x30 │ │ │ │ + tsteq r8, #100, 30 @ 0x190 │ │ │ │ + tsteq r8, #96, 30 @ 0x180 │ │ │ │ @ instruction: 0xffffe190 │ │ │ │ - rscseq r1, r7, #244, 20 @ 0xf4000 │ │ │ │ + rscseq r0, r7, #244, 20 @ 0xf4000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, lr │ │ │ │ bhi 9525c <__cxa_atexit@plt+0x8843c> │ │ │ │ @@ -139530,25 +139530,25 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, lr │ │ │ │ mov r8, r1 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ str sl, [r3, #44] @ 0x2c │ │ │ │ str r3, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ - b 3fbec0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ + b 3dc118 <__cxa_atexit@plt+0x3cf2f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - tsteq r8, #16, 28 @ 0x100 │ │ │ │ + tsteq r8, #32, 28 @ 0x200 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 952e8 <__cxa_atexit@plt+0x884c8> │ │ │ │ @@ -139561,29 +139561,29 @@ │ │ │ │ bhi 952f4 <__cxa_atexit@plt+0x884d4> │ │ │ │ ldr r3, [pc, #68] @ 95308 <__cxa_atexit@plt+0x884e8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 952d8 <__cxa_atexit@plt+0x884b8> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 9530c <__cxa_atexit@plt+0x884ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #112, 26 @ 0x1c00 │ │ │ │ + tsteq r8, #128, 26 @ 0x2000 │ │ │ │ @ instruction: 0xffffdfb8 │ │ │ │ - rscseq r1, r7, #152, 18 @ 0x260000 │ │ │ │ + rscseq r0, r7, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 95378 <__cxa_atexit@plt+0x88558> │ │ │ │ @@ -139613,16 +139613,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 953a4 <__cxa_atexit@plt+0x88584> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffdeb8 │ │ │ │ - rscseq r1, r7, #252, 16 @ 0xfc0000 │ │ │ │ - rscseq r1, r7, #104, 18 @ 0x1a0000 │ │ │ │ + rscseq r0, r7, #252, 16 @ 0xfc0000 │ │ │ │ + rscseq r0, r7, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 95418 <__cxa_atexit@plt+0x885f8> │ │ │ │ @@ -139641,26 +139641,26 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r3, #8] │ │ │ │ str lr, [r3, #-16] │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r0, [r3, #-4] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - tsteq r8, #60, 24 @ 0x3c00 │ │ │ │ + tsteq r8, #76, 24 @ 0x4c00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 954a0 <__cxa_atexit@plt+0x88680> │ │ │ │ @@ -139675,40 +139675,40 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #12, 24 @ 0xc00 │ │ │ │ - tsteq r8, #204, 22 @ 0x33000 │ │ │ │ + tsteq r8, #28, 24 @ 0x1c00 │ │ │ │ + tsteq r8, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 954f8 <__cxa_atexit@plt+0x886d8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 95500 <__cxa_atexit@plt+0x886e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #48, 22 @ 0xc000 │ │ │ │ + tsteq r8, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 95574 <__cxa_atexit@plt+0x88754> │ │ │ │ @@ -139728,42 +139728,42 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r8, [r3, #-4] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ b 95584 <__cxa_atexit@plt+0x88764> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 95594 <__cxa_atexit@plt+0x88774> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r7, #104, 14 @ 0x1a00000 │ │ │ │ + rscseq r0, r7, #104, 14 @ 0x1a00000 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - tsteq r8, #212, 20 @ 0xd4000 │ │ │ │ + tsteq r8, #228, 20 @ 0xe4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 955d4 <__cxa_atexit@plt+0x887b4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 955dc <__cxa_atexit@plt+0x887bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #84, 20 @ 0x54000 │ │ │ │ + tsteq r8, #100, 20 @ 0x64000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 95648 <__cxa_atexit@plt+0x88828> │ │ │ │ ldr r1, [pc, #80] @ 95650 <__cxa_atexit@plt+0x88830> │ │ │ │ @@ -139780,32 +139780,32 @@ │ │ │ │ bne 95644 <__cxa_atexit@plt+0x88824> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r8, #2] │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9567c <__cxa_atexit@plt+0x8885c> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 956f8 <__cxa_atexit@plt+0x888d8> │ │ │ │ @@ -139825,27 +139825,27 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ str sl, [r3, #20] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ b 95708 <__cxa_atexit@plt+0x888e8> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 95718 <__cxa_atexit@plt+0x888f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r7, #232, 10 @ 0x3a000000 │ │ │ │ + rscseq r0, r7, #232, 10 @ 0x3a000000 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq r8, #80, 18 @ 0x140000 │ │ │ │ + tsteq r8, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -139858,16 +139858,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 9577c <__cxa_atexit@plt+0x8895c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #80, 24 @ 0x5000 │ │ │ │ - rscseq r1, r7, #80, 14 @ 0x1400000 │ │ │ │ + tsteq r8, #96, 24 @ 0x6000 │ │ │ │ + rscseq r0, r7, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -139880,23 +139880,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 957d4 <__cxa_atexit@plt+0x889b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #244, 22 @ 0x3d000 │ │ │ │ - rscseq r1, r7, #252, 12 @ 0xfc00000 │ │ │ │ - sbcseq lr, r9, #108, 22 @ 0x1b000 │ │ │ │ + tsteq r8, #4, 24 @ 0x400 │ │ │ │ + rscseq r0, r7, #252, 12 @ 0xfc00000 │ │ │ │ + sbcseq lr, r9, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq lr, r9, #158720 @ 0x26c00 │ │ │ │ + sbcseq lr, r9, #3588096 @ 0x36c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 95828 <__cxa_atexit@plt+0x88a08> │ │ │ │ @@ -139942,15 +139942,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rscseq r1, r7, #16, 12 @ 0x1000000 │ │ │ │ + rscseq r0, r7, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #76] @ 95928 <__cxa_atexit@plt+0x88b08> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -140100,17 +140100,17 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq r8, #184, 16 @ 0xb80000 │ │ │ │ + tsteq r8, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 95bc0 <__cxa_atexit@plt+0x88da0> │ │ │ │ @@ -140134,16 +140134,16 @@ │ │ │ │ str r7, [r3, #44] @ 0x2c │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ str r8, [r3, #4] │ │ │ │ str lr, [r3, #40] @ 0x28 │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #20, 16 @ 0x140000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #36, 16 @ 0x240000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 95bf0 <__cxa_atexit@plt+0x88dd0> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -140248,23 +140248,23 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - rscseq r1, r7, #108, 2 │ │ │ │ - tsteq r8, #228, 8 @ 0xe4000000 │ │ │ │ - tsteq r8, #224, 8 @ 0xe0000000 │ │ │ │ + rscseq r0, r7, #108, 2 │ │ │ │ + tsteq r8, #244, 8 @ 0xf4000000 │ │ │ │ + tsteq r8, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 95e10 <__cxa_atexit@plt+0x88ff0> │ │ │ │ @@ -140282,18 +140282,18 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #76, 6 @ 0x30000001 │ │ │ │ - tsteq r8, #72, 6 @ 0x20000001 │ │ │ │ - rscseq r1, r7, #184 @ 0xb8 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r8, #92, 6 @ 0x70000001 │ │ │ │ + tsteq r8, #88, 6 @ 0x60000001 │ │ │ │ + rscseq r0, r7, #184 @ 0xb8 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ ldr r1, [pc, #104] @ 95eb0 <__cxa_atexit@plt+0x89090> │ │ │ │ @@ -140323,15 +140323,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - rscseq r1, r7, #32 │ │ │ │ + rscseq r0, r7, #32 │ │ │ │ andeq r0, r0, r0, lsl r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 95f0c <__cxa_atexit@plt+0x890ec> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -140345,26 +140345,26 @@ │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ b 7cdcc <__cxa_atexit@plt+0x6ffac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r0, r7, #200, 30 @ 0x320 │ │ │ │ + rscseq pc, r6, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r0, lsl r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 95f3c <__cxa_atexit@plt+0x8911c> │ │ │ │ add sl, r5, #12 │ │ │ │ str r7, [r5] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12] │ │ │ │ b 7cdcc <__cxa_atexit@plt+0x6ffac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r7, #156, 30 @ 0x270 │ │ │ │ + rscseq pc, r6, #156, 30 @ 0x270 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 95f74 <__cxa_atexit@plt+0x89154> │ │ │ │ cmp r3, #3 │ │ │ │ bne 95f8c <__cxa_atexit@plt+0x8916c> │ │ │ │ @@ -140392,15 +140392,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b 95bf0 <__cxa_atexit@plt+0x88dd0> │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - rscseq r0, r7, #12, 30 @ 0x30 │ │ │ │ + rscseq pc, r6, #12, 30 @ 0x30 │ │ │ │ andeq r2, r0, sp, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 96004 <__cxa_atexit@plt+0x891e4> │ │ │ │ cmp r7, #3 │ │ │ │ bne 9604c <__cxa_atexit@plt+0x8922c> │ │ │ │ @@ -140451,15 +140451,15 @@ │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r0, r3 │ │ │ │ bcs 960f4 <__cxa_atexit@plt+0x892d4> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -140487,35 +140487,35 @@ │ │ │ │ ldr r7, [pc, #36] @ 9615c <__cxa_atexit@plt+0x8933c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #12]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ andeq r0, r0, r4, asr #5 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - tsteq r8, #28 │ │ │ │ - rscseq r0, r7, #104, 26 @ 0x1a00 │ │ │ │ + tsteq r8, #44 @ 0x2c │ │ │ │ + rscseq pc, r6, #104, 26 @ 0x1a00 │ │ │ │ andeq pc, r0, fp, asr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r7, r3 │ │ │ │ bne 9618c <__cxa_atexit@plt+0x8936c> │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ ldr r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ bx r0 │ │ │ │ str r7, [r5, #44]! @ 0x2c │ │ │ │ ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ ldr sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ - b 3fbf28 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + b 3dc180 <__cxa_atexit@plt+0x3cf360> │ │ │ │ andeq fp, r0, fp, asr #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ cmp r7, r3 │ │ │ │ bne 961c0 <__cxa_atexit@plt+0x893a0> │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ ldr r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ @@ -140544,17 +140544,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 96234 <__cxa_atexit@plt+0x89414> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r8, #48, 30 @ 0xc0 │ │ │ │ + tstpeq r7, #64, 30 @ p-variant is OBSOLETE @ 0x100 │ │ │ │ andeq r1, r0, sl, ror #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #32] │ │ │ │ @@ -140575,16 +140575,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 962b4 <__cxa_atexit@plt+0x89494> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ - tsteq r8, #192, 28 @ 0xc00 │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ + tstpeq r7, #208, 28 @ p-variant is OBSOLETE @ 0xd00 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r5, r0, sl, ror #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -140600,32 +140600,32 @@ │ │ │ │ stmib r3, {r0, r7} │ │ │ │ sub r7, r6, #19 │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r8, #56, 28 @ 0x380 │ │ │ │ - rscseq r0, r7, #172, 22 @ 0x2b000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq r7, #72, 28 @ p-variant is OBSOLETE @ 0x480 │ │ │ │ + rscseq pc, r6, #172, 22 @ 0x2b000 │ │ │ │ andeq pc, r0, fp, asr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r7, r3 │ │ │ │ bne 9633c <__cxa_atexit@plt+0x8951c> │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ ldr r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ mov sl, r7 │ │ │ │ str r3, [r5, #44]! @ 0x2c │ │ │ │ ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ - b 3fbf30 <__cxa_atexit@plt+0x3ef110> │ │ │ │ - rscseq r0, r7, #132, 22 @ 0x21000 │ │ │ │ + b 3dc188 <__cxa_atexit@plt+0x3cf368> │ │ │ │ + rscseq pc, r6, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #68 @ 0x44 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 963d4 <__cxa_atexit@plt+0x895b4> │ │ │ │ ldr r3, [pc, #108] @ 963e4 <__cxa_atexit@plt+0x895c4> │ │ │ │ @@ -140655,16 +140655,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 963ec <__cxa_atexit@plt+0x895cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - rscseq r0, r7, #20, 22 @ 0x5000 │ │ │ │ - rscseq r0, r7, #236, 20 @ 0xec000 │ │ │ │ + rscseq pc, r6, #20, 22 @ 0x5000 │ │ │ │ + rscseq pc, r6, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #48] @ 96434 <__cxa_atexit@plt+0x89614> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -140674,15 +140674,15 @@ │ │ │ │ str r2, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 9642c <__cxa_atexit@plt+0x8960c> │ │ │ │ b 96444 <__cxa_atexit@plt+0x89624> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r0, r7, #164, 20 @ 0xa4000 │ │ │ │ + rscseq pc, r6, #164, 20 @ 0xa4000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 964a4 <__cxa_atexit@plt+0x89684> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -140728,19 +140728,19 @@ │ │ │ │ b 9652c <__cxa_atexit@plt+0x8970c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r8, #188, 24 @ 0xbc00 │ │ │ │ - tsteq r8, #184, 24 @ 0xb800 │ │ │ │ - rscseq r0, r7, #188, 18 @ 0x2f0000 │ │ │ │ + tstpeq r7, #204, 24 @ p-variant is OBSOLETE @ 0xcc00 │ │ │ │ + tstpeq r7, #200, 24 @ p-variant is OBSOLETE @ 0xc800 │ │ │ │ + rscseq pc, r6, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r0, fp, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ mov r3, r5 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r7, [pc, #144] @ 965d0 <__cxa_atexit@plt+0x897b0> │ │ │ │ ldr r2, [r5, #20] │ │ │ │ @@ -140780,15 +140780,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - rscseq r0, r7, #252, 16 @ 0xfc0000 │ │ │ │ + rscseq pc, r6, #252, 16 @ 0xfc0000 │ │ │ │ andeq r2, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ ldr r1, [pc, #108] @ 96670 <__cxa_atexit@plt+0x89850> │ │ │ │ @@ -140819,15 +140819,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - rscseq r0, r7, #96, 16 @ 0x600000 │ │ │ │ + rscseq pc, r6, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 966cc <__cxa_atexit@plt+0x898ac> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -140841,27 +140841,27 @@ │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ b 7cdcc <__cxa_atexit@plt+0x6ffac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq r0, r7, #8, 16 @ 0x80000 │ │ │ │ + rscseq pc, r6, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 96700 <__cxa_atexit@plt+0x898e0> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ b 7cdcc <__cxa_atexit@plt+0x6ffac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq r0, r7, #216, 14 @ 0x3600000 │ │ │ │ + rscseq pc, r6, #216, 14 @ 0x3600000 │ │ │ │ andeq r2, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 9673c <__cxa_atexit@plt+0x8991c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 96754 <__cxa_atexit@plt+0x89934> │ │ │ │ @@ -140891,15 +140891,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ b 95bf0 <__cxa_atexit@plt+0x88dd0> │ │ │ │ andeq r0, r0, ip, ror #5 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ - rscseq r0, r7, #64, 14 @ 0x1000000 │ │ │ │ + rscseq pc, r6, #64, 14 @ 0x1000000 │ │ │ │ andeq r3, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 967d4 <__cxa_atexit@plt+0x899b4> │ │ │ │ cmp r7, #3 │ │ │ │ bne 96804 <__cxa_atexit@plt+0x899e4> │ │ │ │ @@ -140978,35 +140978,35 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ - tsteq r8, #196, 16 @ 0xc40000 │ │ │ │ + tstpeq r7, #212, 16 @ p-variant is OBSOLETE @ 0xd40000 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - tsteq r8, #108, 16 @ 0x6c0000 │ │ │ │ + tstpeq r7, #124, 16 @ p-variant is OBSOLETE @ 0x7c0000 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - rscseq r0, r7, #188, 10 @ 0x2f000000 │ │ │ │ + rscseq pc, r6, #188, 10 @ 0x2f000000 │ │ │ │ andeq sp, r0, fp, lsl #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r7, r3 │ │ │ │ bne 96938 <__cxa_atexit@plt+0x89b18> │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ str r7, [r5, #44]! @ 0x2c │ │ │ │ ldr r9, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr sl, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ - b 3fbf28 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + b 3dc180 <__cxa_atexit@plt+0x3cf360> │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #32] │ │ │ │ @@ -141028,16 +141028,16 @@ │ │ │ │ str r2, [r3, #24] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 969c8 <__cxa_atexit@plt+0x89ba8> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ - tsteq r8, #176, 14 @ 0x2c00000 │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ + tstpeq r7, #192, 14 @ p-variant is OBSOLETE @ 0x3000000 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -141060,58 +141060,58 @@ │ │ │ │ str r2, [r3, #24] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 96a48 <__cxa_atexit@plt+0x89c28> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ - tsteq r8, #48, 14 @ 0xc00000 │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ + tstpeq r7, #64, 14 @ p-variant is OBSOLETE @ 0x1000000 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - rscseq r0, r7, #120, 8 @ 0x78000000 │ │ │ │ + rscseq pc, r6, #120, 8 @ 0x78000000 │ │ │ │ andeq sp, r0, fp, lsl #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ bne 96a70 <__cxa_atexit@plt+0x89c50> │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov sl, r7 │ │ │ │ str r3, [r5, #44]! @ 0x2c │ │ │ │ ldr r9, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ - b 3fbf30 <__cxa_atexit@plt+0x3ef110> │ │ │ │ - rscseq r0, r7, #108, 8 @ 0x6c000000 │ │ │ │ + b 3dc188 <__cxa_atexit@plt+0x3cf368> │ │ │ │ + rscseq pc, r6, #108, 8 @ 0x6c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 96ae0 <__cxa_atexit@plt+0x89cc0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 96ad8 <__cxa_atexit@plt+0x89cb8> │ │ │ │ ldr r3, [pc, #44] @ 96ae8 <__cxa_atexit@plt+0x89cc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ 96aec <__cxa_atexit@plt+0x89ccc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fc1e0 <__cxa_atexit@plt+0x3ef3c0> │ │ │ │ + b 3dc438 <__cxa_atexit@plt+0x3cf618> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #112, 10 @ 0x1c000000 │ │ │ │ - tsteq r8, #220, 16 @ 0xdc0000 │ │ │ │ + tstpeq r7, #128, 10 @ p-variant is OBSOLETE @ 0x20000000 │ │ │ │ + tstpeq r7, #236, 16 @ p-variant is OBSOLETE @ 0xec0000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 96b50 <__cxa_atexit@plt+0x89d30> │ │ │ │ ldr r3, [pc, #80] @ 96b60 <__cxa_atexit@plt+0x89d40> │ │ │ │ @@ -141123,42 +141123,42 @@ │ │ │ │ ldr r8, [pc, #64] @ 96b68 <__cxa_atexit@plt+0x89d48> │ │ │ │ cmp r3, #2 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ moveq r8, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, sl │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 96b6c <__cxa_atexit@plt+0x89d4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - sbcseq sp, r9, #123904 @ 0x1e400 │ │ │ │ - sbcseq sp, r9, #132, 22 @ 0x21000 │ │ │ │ - rscseq r0, r7, #188, 6 @ 0xf0000002 │ │ │ │ + sbcseq sp, r9, #3031040 @ 0x2e4000 │ │ │ │ + sbcseq sp, r9, #196, 18 @ 0x310000 │ │ │ │ + rscseq pc, r6, #188, 6 @ 0xf0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 96ba4 <__cxa_atexit@plt+0x89d84> │ │ │ │ ldr r8, [pc, #36] @ 96ba8 <__cxa_atexit@plt+0x89d88> │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ - sbcseq sp, r9, #21504 @ 0x5400 │ │ │ │ - sbcseq sp, r9, #32, 22 @ 0x8000 │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ + sbcseq sp, r9, #1392640 @ 0x154000 │ │ │ │ + sbcseq sp, r9, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 96c0c <__cxa_atexit@plt+0x89dec> │ │ │ │ ldr r3, [pc, #80] @ 96c1c <__cxa_atexit@plt+0x89dfc> │ │ │ │ @@ -141170,53 +141170,53 @@ │ │ │ │ ldr r3, [pc, #64] @ 96c24 <__cxa_atexit@plt+0x89e04> │ │ │ │ cmp r2, #2 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ moveq r3, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 96c28 <__cxa_atexit@plt+0x89e08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - sbcseq sp, r9, #774144 @ 0xbd000 │ │ │ │ - sbcseq sp, r9, #200, 20 @ 0xc8000 │ │ │ │ - rscseq r0, r7, #4, 6 @ 0x10000000 │ │ │ │ + sbcseq sp, r9, #16580608 @ 0xfd0000 │ │ │ │ + sbcseq sp, r9, #8, 18 @ 0x20000 │ │ │ │ + rscseq pc, r6, #4, 6 @ 0x10000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 96c60 <__cxa_atexit@plt+0x89e40> │ │ │ │ ldr r8, [pc, #36] @ 96c64 <__cxa_atexit@plt+0x89e44> │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ - sbcseq sp, r9, #364544 @ 0x59000 │ │ │ │ - sbcseq sp, r9, #100, 20 @ 0x64000 │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ + sbcseq sp, r9, #10027008 @ 0x990000 │ │ │ │ + sbcseq sp, r9, #164, 16 @ 0xa40000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 96c8c <__cxa_atexit@plt+0x89e6c> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ - rscseq r0, r7, #152, 4 @ 0x80000009 │ │ │ │ - rscseq r0, r7, #176, 4 │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ + rscseq pc, r6, #152, 4 @ 0x80000009 │ │ │ │ + rscseq pc, r6, #176, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 96cf0 <__cxa_atexit@plt+0x89ed0> │ │ │ │ ldr r3, [pc, #76] @ 96d00 <__cxa_atexit@plt+0x89ee0> │ │ │ │ @@ -141237,33 +141237,33 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 96d0c <__cxa_atexit@plt+0x89eec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq r0, r7, #104, 4 @ 0x80000006 │ │ │ │ - rscseq r0, r7, #80, 4 │ │ │ │ - rscseq r0, r7, #96, 4 │ │ │ │ - rscseq r0, r7, #52, 4 @ 0x40000003 │ │ │ │ + rscseq pc, r6, #104, 4 @ 0x80000006 │ │ │ │ + rscseq pc, r6, #80, 4 │ │ │ │ + rscseq pc, r6, #96, 4 │ │ │ │ + rscseq pc, r6, #52, 4 @ 0x40000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 96d48 <__cxa_atexit@plt+0x89f28> │ │ │ │ ldr r3, [pc, #36] @ 96d4c <__cxa_atexit@plt+0x89f2c> │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r7, #12, 4 @ 0xc0000000 │ │ │ │ - rscseq r0, r7, #244, 2 @ 0x3d │ │ │ │ + rscseq pc, r6, #12, 4 @ 0xc0000000 │ │ │ │ + rscseq pc, r6, #244, 2 @ 0x3d │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 96dcc <__cxa_atexit@plt+0x89fac> │ │ │ │ ldr r3, [pc, #108] @ 96ddc <__cxa_atexit@plt+0x89fbc> │ │ │ │ @@ -141286,47 +141286,47 @@ │ │ │ │ ldr r8, [pc, #48] @ 96de4 <__cxa_atexit@plt+0x89fc4> │ │ │ │ add r8, pc, r8 │ │ │ │ b 96dc0 <__cxa_atexit@plt+0x89fa0> │ │ │ │ ldr r8, [pc, #40] @ 96de8 <__cxa_atexit@plt+0x89fc8> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, sl │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #24] @ 96dec <__cxa_atexit@plt+0x89fcc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - sbcseq sp, r9, #360448 @ 0x58000 │ │ │ │ - sbcseq sp, r9, #14614528 @ 0xdf0000 │ │ │ │ - sbcseq sp, r9, #13041664 @ 0xc70000 │ │ │ │ - rscseq r0, r7, #220, 2 @ 0x37 │ │ │ │ + sbcseq sp, r9, #22544384 @ 0x1580000 │ │ │ │ + sbcseq sp, r9, #8126464 @ 0x7c0000 │ │ │ │ + sbcseq sp, r9, #1835008 @ 0x1c0000 │ │ │ │ + rscseq pc, r6, #220, 2 @ 0x37 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 96e20 <__cxa_atexit@plt+0x8a000> │ │ │ │ cmp r3, #3 │ │ │ │ bne 96e30 <__cxa_atexit@plt+0x8a010> │ │ │ │ ldr r8, [pc, #48] @ 96e48 <__cxa_atexit@plt+0x8a028> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r8, [pc, #28] @ 96e44 <__cxa_atexit@plt+0x8a024> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r8, [pc, #8] @ 96e40 <__cxa_atexit@plt+0x8a020> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ - sbcseq sp, r9, #6422528 @ 0x620000 │ │ │ │ - sbcseq sp, r9, #6750208 @ 0x670000 │ │ │ │ - sbcseq sp, r9, #7012352 @ 0x6b0000 │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ + sbcseq sp, r9, #169869312 @ 0xa200000 │ │ │ │ + sbcseq sp, r9, #175112192 @ 0xa700000 │ │ │ │ + sbcseq sp, r9, #179306496 @ 0xab00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 96ec8 <__cxa_atexit@plt+0x8a0a8> │ │ │ │ ldr r2, [pc, #108] @ 96ed8 <__cxa_atexit@plt+0x8a0b8> │ │ │ │ @@ -141349,58 +141349,58 @@ │ │ │ │ ldr r3, [pc, #48] @ 96ee0 <__cxa_atexit@plt+0x8a0c0> │ │ │ │ add r3, pc, r3 │ │ │ │ b 96ebc <__cxa_atexit@plt+0x8a09c> │ │ │ │ ldr r3, [pc, #40] @ 96ee4 <__cxa_atexit@plt+0x8a0c4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #24] @ 96ee8 <__cxa_atexit@plt+0x8a0c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - sbcseq sp, r9, #1703936 @ 0x1a0000 │ │ │ │ - sbcseq sp, r9, #59506688 @ 0x38c0000 │ │ │ │ - sbcseq sp, r9, #53215232 @ 0x32c0000 │ │ │ │ - rscseq r0, r7, #228 @ 0xe4 │ │ │ │ + sbcseq sp, r9, #94371840 @ 0x5a00000 │ │ │ │ + sbcseq sp, r9, #36700160 @ 0x2300000 │ │ │ │ + sbcseq sp, r9, #11534336 @ 0xb00000 │ │ │ │ + rscseq pc, r6, #228 @ 0xe4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 96f1c <__cxa_atexit@plt+0x8a0fc> │ │ │ │ cmp r3, #3 │ │ │ │ bne 96f2c <__cxa_atexit@plt+0x8a10c> │ │ │ │ ldr r8, [pc, #48] @ 96f44 <__cxa_atexit@plt+0x8a124> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r8, [pc, #28] @ 96f40 <__cxa_atexit@plt+0x8a120> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r8, [pc, #8] @ 96f3c <__cxa_atexit@plt+0x8a11c> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ - sbcseq sp, r9, #26738688 @ 0x1980000 │ │ │ │ - sbcseq sp, r9, #28049408 @ 0x1ac0000 │ │ │ │ - sbcseq sp, r9, #29097984 @ 0x1bc0000 │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ + sbcseq sp, r9, #696254464 @ 0x29800000 │ │ │ │ + sbcseq sp, r9, #717225984 @ 0x2ac00000 │ │ │ │ + sbcseq sp, r9, #734003200 @ 0x2bc00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 96f6c <__cxa_atexit@plt+0x8a14c> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ - rscseq r0, r7, #84 @ 0x54 │ │ │ │ - rscseq r0, r7, #68 @ 0x44 │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ + rscseq pc, r6, #84 @ 0x54 │ │ │ │ + rscseq pc, r6, #68 @ 0x44 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 96ff0 <__cxa_atexit@plt+0x8a1d0> │ │ │ │ ldr r2, [pc, #108] @ 97000 <__cxa_atexit@plt+0x8a1e0> │ │ │ │ @@ -141429,19 +141429,19 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 97010 <__cxa_atexit@plt+0x8a1f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq pc, r6, #204, 30 @ 0x330 │ │ │ │ - rscseq pc, r6, #180, 30 @ 0x2d0 │ │ │ │ - rscseq pc, r6, #184, 30 @ 0x2e0 │ │ │ │ - rscseq pc, r6, #216, 30 @ 0x360 │ │ │ │ - rscseq pc, r6, #164, 30 @ 0x290 │ │ │ │ + rscseq lr, r6, #204, 30 @ 0x330 │ │ │ │ + rscseq lr, r6, #180, 30 @ 0x2d0 │ │ │ │ + rscseq lr, r6, #184, 30 @ 0x2e0 │ │ │ │ + rscseq lr, r6, #216, 30 @ 0x360 │ │ │ │ + rscseq lr, r6, #164, 30 @ 0x290 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 97044 <__cxa_atexit@plt+0x8a224> │ │ │ │ ldr r7, [pc, #36] @ 97058 <__cxa_atexit@plt+0x8a238> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -141450,17 +141450,17 @@ │ │ │ │ addeq r7, pc, r7 │ │ │ │ b 9704c <__cxa_atexit@plt+0x8a22c> │ │ │ │ ldr r7, [pc, #16] @ 9705c <__cxa_atexit@plt+0x8a23c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r6, #64, 30 @ 0x100 │ │ │ │ - rscseq pc, r6, #64, 30 @ 0x100 │ │ │ │ - rscseq pc, r6, #96, 30 @ 0x180 │ │ │ │ + rscseq lr, r6, #64, 30 @ 0x100 │ │ │ │ + rscseq lr, r6, #64, 30 @ 0x100 │ │ │ │ + rscseq lr, r6, #96, 30 @ 0x180 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 970c4 <__cxa_atexit@plt+0x8a2a4> │ │ │ │ ldr r3, [pc, #80] @ 970d4 <__cxa_atexit@plt+0x8a2b4> │ │ │ │ @@ -141472,42 +141472,42 @@ │ │ │ │ ldr r8, [pc, #64] @ 970dc <__cxa_atexit@plt+0x8a2bc> │ │ │ │ cmp r3, #2 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ moveq r8, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, sl │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 970e0 <__cxa_atexit@plt+0x8a2c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - sbcseq sp, r9, #931135488 @ 0x37800000 │ │ │ │ - sbcseq sp, r9, #224, 10 @ 0x38000000 │ │ │ │ - rscseq pc, r6, #72, 30 @ 0x120 │ │ │ │ + sbcseq sp, r9, #503316480 @ 0x1e000000 │ │ │ │ + sbcseq sp, r9, #32, 8 @ 0x20000000 │ │ │ │ + rscseq lr, r6, #72, 30 @ 0x120 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 97118 <__cxa_atexit@plt+0x8a2f8> │ │ │ │ ldr r8, [pc, #36] @ 9711c <__cxa_atexit@plt+0x8a2fc> │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ - sbcseq sp, r9, #511705088 @ 0x1e800000 │ │ │ │ - sbcseq sp, r9, #124, 10 @ 0x1f000000 │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ + sbcseq sp, r9, #-402653182 @ 0xe8000002 │ │ │ │ + sbcseq sp, r9, #188, 6 @ 0xf0000002 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 97180 <__cxa_atexit@plt+0x8a360> │ │ │ │ ldr r3, [pc, #80] @ 97190 <__cxa_atexit@plt+0x8a370> │ │ │ │ @@ -141519,53 +141519,53 @@ │ │ │ │ ldr r3, [pc, #64] @ 97198 <__cxa_atexit@plt+0x8a378> │ │ │ │ cmp r2, #2 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ moveq r3, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 9719c <__cxa_atexit@plt+0x8a37c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - sbcseq sp, r9, #142606336 @ 0x8800000 │ │ │ │ - sbcseq sp, r9, #36, 10 @ 0x9000000 │ │ │ │ - rscseq pc, r6, #144, 28 @ 0x900 │ │ │ │ + sbcseq sp, r9, #-2013265919 @ 0x88000001 │ │ │ │ + sbcseq sp, r9, #100, 6 @ 0x90000001 │ │ │ │ + rscseq lr, r6, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 971d4 <__cxa_atexit@plt+0x8a3b4> │ │ │ │ ldr r8, [pc, #36] @ 971d8 <__cxa_atexit@plt+0x8a3b8> │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ - sbcseq sp, r9, #-1107296256 @ 0xbe000000 │ │ │ │ - sbcseq sp, r9, #192, 8 @ 0xc0000000 │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ + sbcseq sp, r9, #-536870897 @ 0xe000000f │ │ │ │ + sbcseq sp, r9, #0, 6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 97200 <__cxa_atexit@plt+0x8a3e0> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ - rscseq pc, r6, #36, 28 @ 0x240 │ │ │ │ - rscseq pc, r6, #20, 28 @ 0x140 │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ + rscseq lr, r6, #36, 28 @ 0x240 │ │ │ │ + rscseq lr, r6, #20, 28 @ 0x140 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 97264 <__cxa_atexit@plt+0x8a444> │ │ │ │ ldr r3, [pc, #76] @ 97274 <__cxa_atexit@plt+0x8a454> │ │ │ │ @@ -141586,33 +141586,33 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 97280 <__cxa_atexit@plt+0x8a460> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq pc, r6, #192, 26 @ 0x3000 │ │ │ │ - rscseq pc, r6, #168, 26 @ 0x2a00 │ │ │ │ - rscseq pc, r6, #196, 26 @ 0x3100 │ │ │ │ - rscseq pc, r6, #152, 26 @ 0x2600 │ │ │ │ + rscseq lr, r6, #192, 26 @ 0x3000 │ │ │ │ + rscseq lr, r6, #168, 26 @ 0x2a00 │ │ │ │ + rscseq lr, r6, #196, 26 @ 0x3100 │ │ │ │ + rscseq lr, r6, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 972bc <__cxa_atexit@plt+0x8a49c> │ │ │ │ ldr r3, [pc, #36] @ 972c0 <__cxa_atexit@plt+0x8a4a0> │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r6, #100, 26 @ 0x1900 │ │ │ │ - rscseq pc, r6, #76, 26 @ 0x1300 │ │ │ │ + rscseq lr, r6, #100, 26 @ 0x1900 │ │ │ │ + rscseq lr, r6, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 97340 <__cxa_atexit@plt+0x8a520> │ │ │ │ ldr r3, [pc, #108] @ 97350 <__cxa_atexit@plt+0x8a530> │ │ │ │ @@ -141635,47 +141635,47 @@ │ │ │ │ ldr r8, [pc, #48] @ 97358 <__cxa_atexit@plt+0x8a538> │ │ │ │ add r8, pc, r8 │ │ │ │ b 97334 <__cxa_atexit@plt+0x8a514> │ │ │ │ ldr r8, [pc, #40] @ 9735c <__cxa_atexit@plt+0x8a53c> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, sl │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #24] @ 97360 <__cxa_atexit@plt+0x8a540> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - sbcseq sp, r9, #120, 6 @ 0xe0000001 │ │ │ │ - sbcseq sp, r9, #-402653184 @ 0xe8000000 │ │ │ │ - sbcseq sp, r9, #36, 6 @ 0x90000000 │ │ │ │ - rscseq pc, r6, #64, 26 @ 0x1000 │ │ │ │ + sbcseq sp, r9, #184, 2 @ 0x2e │ │ │ │ + sbcseq sp, r9, #-2147483618 @ 0x8000001e │ │ │ │ + sbcseq sp, r9, #100, 2 │ │ │ │ + rscseq lr, r6, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 97394 <__cxa_atexit@plt+0x8a574> │ │ │ │ cmp r3, #3 │ │ │ │ bne 973a4 <__cxa_atexit@plt+0x8a584> │ │ │ │ ldr r8, [pc, #48] @ 973bc <__cxa_atexit@plt+0x8a59c> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r8, [pc, #28] @ 973b8 <__cxa_atexit@plt+0x8a598> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r8, [pc, #8] @ 973b4 <__cxa_atexit@plt+0x8a594> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ - sbcseq sp, r9, #196, 4 @ 0x4000000c │ │ │ │ - sbcseq sp, r9, #536870924 @ 0x2000000c │ │ │ │ - sbcseq sp, r9, #200, 4 @ 0x8000000c │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ + sbcseq sp, r9, #4, 2 │ │ │ │ + sbcseq sp, r9, #-2147483648 @ 0x80000000 │ │ │ │ + sbcseq sp, r9, #8, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9743c <__cxa_atexit@plt+0x8a61c> │ │ │ │ ldr r2, [pc, #108] @ 9744c <__cxa_atexit@plt+0x8a62c> │ │ │ │ @@ -141698,58 +141698,58 @@ │ │ │ │ ldr r3, [pc, #48] @ 97454 <__cxa_atexit@plt+0x8a634> │ │ │ │ add r3, pc, r3 │ │ │ │ b 97430 <__cxa_atexit@plt+0x8a610> │ │ │ │ ldr r3, [pc, #40] @ 97458 <__cxa_atexit@plt+0x8a638> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #24] @ 9745c <__cxa_atexit@plt+0x8a63c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - sbcseq sp, r9, #124, 4 @ 0xc0000007 │ │ │ │ - sbcseq sp, r9, #-536870909 @ 0xe0000003 │ │ │ │ - sbcseq sp, r9, #40, 4 @ 0x80000002 │ │ │ │ - rscseq pc, r6, #72, 24 @ 0x4800 │ │ │ │ + sbcseq sp, r9, #188 @ 0xbc │ │ │ │ + sbcseq sp, r9, #126 @ 0x7e │ │ │ │ + sbcseq sp, r9, #104 @ 0x68 │ │ │ │ + rscseq lr, r6, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 97490 <__cxa_atexit@plt+0x8a670> │ │ │ │ cmp r3, #3 │ │ │ │ bne 974a0 <__cxa_atexit@plt+0x8a680> │ │ │ │ ldr r8, [pc, #48] @ 974b8 <__cxa_atexit@plt+0x8a698> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r8, [pc, #28] @ 974b4 <__cxa_atexit@plt+0x8a694> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r8, [pc, #8] @ 974b0 <__cxa_atexit@plt+0x8a690> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ - sbcseq sp, r9, #200, 2 @ 0x32 │ │ │ │ - sbcseq sp, r9, #-2147483599 @ 0x80000031 │ │ │ │ - sbcseq sp, r9, #204, 2 @ 0x33 │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ + sbcseq sp, r9, #8 │ │ │ │ + sbcseq sp, r9, #6 │ │ │ │ + sbcseq sp, r9, #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 974e0 <__cxa_atexit@plt+0x8a6c0> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ - rscseq pc, r6, #184, 22 @ 0x2e000 │ │ │ │ - rscseq pc, r6, #168, 22 @ 0x2a000 │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ + rscseq lr, r6, #184, 22 @ 0x2e000 │ │ │ │ + rscseq lr, r6, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 97564 <__cxa_atexit@plt+0x8a744> │ │ │ │ ldr r2, [pc, #108] @ 97574 <__cxa_atexit@plt+0x8a754> │ │ │ │ @@ -141778,19 +141778,19 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 97584 <__cxa_atexit@plt+0x8a764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq pc, r6, #48, 22 @ 0xc000 │ │ │ │ - rscseq pc, r6, #24, 22 @ 0x6000 │ │ │ │ - rscseq pc, r6, #28, 22 @ 0x7000 │ │ │ │ - rscseq pc, r6, #60, 22 @ 0xf000 │ │ │ │ - rscseq pc, r6, #8, 22 @ 0x2000 │ │ │ │ + rscseq lr, r6, #48, 22 @ 0xc000 │ │ │ │ + rscseq lr, r6, #24, 22 @ 0x6000 │ │ │ │ + rscseq lr, r6, #28, 22 @ 0x7000 │ │ │ │ + rscseq lr, r6, #60, 22 @ 0xf000 │ │ │ │ + rscseq lr, r6, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 975b8 <__cxa_atexit@plt+0x8a798> │ │ │ │ ldr r7, [pc, #36] @ 975cc <__cxa_atexit@plt+0x8a7ac> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -141799,18 +141799,18 @@ │ │ │ │ addeq r7, pc, r7 │ │ │ │ b 975c0 <__cxa_atexit@plt+0x8a7a0> │ │ │ │ ldr r7, [pc, #16] @ 975d0 <__cxa_atexit@plt+0x8a7b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r6, #164, 20 @ 0xa4000 │ │ │ │ - rscseq pc, r6, #164, 20 @ 0xa4000 │ │ │ │ - rscseq pc, r6, #196, 20 @ 0xc4000 │ │ │ │ - rscseq pc, r6, #252, 20 @ 0xfc000 │ │ │ │ + rscseq lr, r6, #164, 20 @ 0xa4000 │ │ │ │ + rscseq lr, r6, #164, 20 @ 0xa4000 │ │ │ │ + rscseq lr, r6, #196, 20 @ 0xc4000 │ │ │ │ + rscseq lr, r6, #252, 20 @ 0xfc000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 976a4 <__cxa_atexit@plt+0x8a884> │ │ │ │ @@ -141860,15 +141860,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - rscseq pc, r6, #24, 20 @ 0x18000 │ │ │ │ + rscseq lr, r6, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #112] @ 97750 <__cxa_atexit@plt+0x8a930> │ │ │ │ mov r3, r5 │ │ │ │ @@ -141899,15 +141899,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - rscseq pc, r6, #124, 18 @ 0x1f0000 │ │ │ │ + rscseq lr, r6, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr sl, [r3, #11] │ │ │ │ ldr r2, [pc, #60] @ 977bc <__cxa_atexit@plt+0x8a99c> │ │ │ │ @@ -141925,15 +141925,15 @@ │ │ │ │ stm r5, {r2, r3} │ │ │ │ b 7fee8 <__cxa_atexit@plt+0x730c8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq pc, r6, #20, 18 @ 0x50000 │ │ │ │ + rscseq lr, r6, #20, 18 @ 0x50000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 977f0 <__cxa_atexit@plt+0x8a9d0> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ @@ -141942,23 +141942,23 @@ │ │ │ │ b 7fee8 <__cxa_atexit@plt+0x730c8> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ - rscseq pc, r6, #188, 16 @ 0xbc0000 │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ + rscseq lr, r6, #188, 16 @ 0xbc0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 3fc1e8 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ - rscseq pc, r6, #188, 16 @ 0xbc0000 │ │ │ │ + b 3dc440 <__cxa_atexit@plt+0x3cf620> │ │ │ │ + rscseq lr, r6, #188, 16 @ 0xbc0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 978d8 <__cxa_atexit@plt+0x8aab8> │ │ │ │ @@ -141993,29 +141993,29 @@ │ │ │ │ sub r8, r6, #3 │ │ │ │ sub r9, r6, #14 │ │ │ │ sub sl, r6, #34 @ 0x22 │ │ │ │ str ip, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ - b 3fc1f0 <__cxa_atexit@plt+0x3ef3d0> │ │ │ │ + b 3dc448 <__cxa_atexit@plt+0x3cf628> │ │ │ │ mov r6, r3 │ │ │ │ b 978e8 <__cxa_atexit@plt+0x8aac8> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - tstpeq r7, #176, 14 @ p-variant is OBSOLETE @ 0x2c00000 │ │ │ │ + tsteq r7, #192, 14 @ 0x3000000 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ - tstpeq r7, #152, 14 @ p-variant is OBSOLETE @ 0x2600000 │ │ │ │ - tstpeq r7, #124, 18 @ p-variant is OBSOLETE @ 0x1f0000 │ │ │ │ - tstpeq r7, #176, 14 @ p-variant is OBSOLETE @ 0x2c00000 │ │ │ │ - rscseq pc, r6, #180, 14 @ 0x2d00000 │ │ │ │ + tsteq r7, #168, 14 @ 0x2a00000 │ │ │ │ + tsteq r7, #140, 18 @ 0x230000 │ │ │ │ + tsteq r7, #192, 14 @ 0x3000000 │ │ │ │ + rscseq lr, r6, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 97990 <__cxa_atexit@plt+0x8ab70> │ │ │ │ @@ -142039,27 +142039,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 3fc020 <__cxa_atexit@plt+0x3ef200> │ │ │ │ + b 3dc278 <__cxa_atexit@plt+0x3cf458> │ │ │ │ mov r6, r3 │ │ │ │ b 979a0 <__cxa_atexit@plt+0x8ab80> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tstpeq r7, #204, 12 @ p-variant is OBSOLETE @ 0xcc00000 │ │ │ │ - tstpeq r7, #180, 16 @ p-variant is OBSOLETE @ 0xb40000 │ │ │ │ - tstpeq r7, #236, 12 @ p-variant is OBSOLETE @ 0xec00000 │ │ │ │ - tstpeq r7, #56, 20 @ p-variant is OBSOLETE @ 0x38000 │ │ │ │ - rscseq pc, r6, #56, 14 @ 0xe00000 │ │ │ │ + tsteq r7, #220, 12 @ 0xdc00000 │ │ │ │ + tsteq r7, #196, 16 @ 0xc40000 │ │ │ │ + tsteq r7, #252, 12 @ 0xfc00000 │ │ │ │ + tsteq r7, #72, 20 @ 0x48000 │ │ │ │ + rscseq lr, r6, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 97a40 <__cxa_atexit@plt+0x8ac20> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -142092,17 +142092,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tstpeq r7, #24, 12 @ p-variant is OBSOLETE @ 0x1800000 │ │ │ │ + tsteq r7, #40, 12 @ 0x2800000 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - rscseq pc, r6, #88, 12 @ 0x5800000 │ │ │ │ + rscseq lr, r6, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 97ae0 <__cxa_atexit@plt+0x8acc0> │ │ │ │ @@ -142123,44 +142123,44 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stm r8, {r0, r2, lr} │ │ │ │ str r1, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ ldr r8, [pc, #116] @ 97b4c <__cxa_atexit@plt+0x8ad2c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 97b24 <__cxa_atexit@plt+0x8ad04> │ │ │ │ ldr r1, [pc, #64] @ 97b34 <__cxa_atexit@plt+0x8ad14> │ │ │ │ add r5, r5, #8 │ │ │ │ sub r9, r3, #6 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #52] @ 97b38 <__cxa_atexit@plt+0x8ad18> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r2} │ │ │ │ ldr r8, [pc, #40] @ 97b3c <__cxa_atexit@plt+0x8ad1c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ mov r6, #28 │ │ │ │ b 97b28 <__cxa_atexit@plt+0x8ad08> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq r7, #176, 16 @ p-variant is OBSOLETE @ 0xb00000 │ │ │ │ - tstpeq r7, #80, 10 @ p-variant is OBSOLETE @ 0x14000000 │ │ │ │ - tstpeq r7, #152, 16 @ p-variant is OBSOLETE @ 0x980000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #192, 16 @ 0xc00000 │ │ │ │ + tsteq r7, #96, 10 @ 0x18000000 │ │ │ │ + tsteq r7, #168, 16 @ 0xa80000 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - tstpeq r7, #92, 14 @ p-variant is OBSOLETE @ 0x1700000 │ │ │ │ - tstpeq r7, #148, 10 @ p-variant is OBSOLETE @ 0x25000000 │ │ │ │ - tstpeq r7, #216, 16 @ p-variant is OBSOLETE @ 0xd80000 │ │ │ │ - rscseq pc, r6, #160, 10 @ 0x28000000 │ │ │ │ + tsteq r7, #108, 14 @ 0x1b00000 │ │ │ │ + tsteq r7, #164, 10 @ 0x29000000 │ │ │ │ + tsteq r7, #232, 16 @ 0xe80000 │ │ │ │ + rscseq lr, r6, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -142188,18 +142188,18 @@ │ │ │ │ ldr r7, [pc, #28] @ 97be8 <__cxa_atexit@plt+0x8adc8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - tstpeq r7, #132, 12 @ p-variant is OBSOLETE @ 0x8400000 │ │ │ │ - tstpeq r7, #180, 8 @ p-variant is OBSOLETE @ 0xb4000000 │ │ │ │ - rscseq pc, r6, #56, 10 @ 0xe000000 │ │ │ │ - rscseq pc, r6, #20, 10 @ 0x5000000 │ │ │ │ + tsteq r7, #148, 12 @ 0x9400000 │ │ │ │ + tsteq r7, #196, 8 @ 0xc4000000 │ │ │ │ + rscseq lr, r6, #56, 10 @ 0xe000000 │ │ │ │ + rscseq lr, r6, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 97c9c <__cxa_atexit@plt+0x8ae7c> │ │ │ │ ldr r3, [pc, #196] @ 97cd4 <__cxa_atexit@plt+0x8aeb4> │ │ │ │ @@ -142250,20 +142250,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx ip │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - rscseq pc, r6, #76, 8 @ 0x4c000000 │ │ │ │ - rscseq pc, r6, #108, 8 @ 0x6c000000 │ │ │ │ + rscseq lr, r6, #76, 8 @ 0x4c000000 │ │ │ │ + rscseq lr, r6, #108, 8 @ 0x6c000000 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ - tstpeq r7, #204, 10 @ p-variant is OBSOLETE @ 0x33000000 │ │ │ │ - tstpeq r7, #244, 6 @ p-variant is OBSOLETE @ 0xd0000003 │ │ │ │ - rscseq pc, r6, #24, 8 @ 0x18000000 │ │ │ │ + tsteq r7, #220, 10 @ 0x37000000 │ │ │ │ + tsteq r7, #4, 8 @ 0x4000000 │ │ │ │ + rscseq lr, r6, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -142291,18 +142291,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ - tstpeq r7, #232, 8 @ p-variant is OBSOLETE @ 0xe8000000 │ │ │ │ - tstpeq r7, #24, 6 @ p-variant is OBSOLETE @ 0x60000000 │ │ │ │ - rscseq pc, r6, #160, 6 @ 0x80000002 │ │ │ │ - rscseq pc, r6, #140, 6 @ 0x30000002 │ │ │ │ + tsteq r7, #248, 8 @ 0xf8000000 │ │ │ │ + tsteq r7, #40, 6 @ 0xa0000000 │ │ │ │ + rscseq lr, r6, #160, 6 @ 0x80000002 │ │ │ │ + rscseq lr, r6, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 97dd8 <__cxa_atexit@plt+0x8afb8> │ │ │ │ ldr r9, [pc, #56] @ 97de0 <__cxa_atexit@plt+0x8afc0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -142313,39 +142313,39 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r5, [pc, #28] @ 97de8 <__cxa_atexit@plt+0x8afc8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc1f8 <__cxa_atexit@plt+0x3ef3d8> │ │ │ │ + b 3dc450 <__cxa_atexit@plt+0x3cf630> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r6, #84, 2 │ │ │ │ - tstpeq r7, #92, 4 @ p-variant is OBSOLETE @ 0xc0000005 │ │ │ │ - tstpeq r7, #220, 10 @ p-variant is OBSOLETE @ 0x37000000 │ │ │ │ + rscseq lr, r6, #84, 2 │ │ │ │ + tsteq r7, #108, 4 @ 0xc0000006 │ │ │ │ + tsteq r7, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 97e24 <__cxa_atexit@plt+0x8b004> │ │ │ │ ldr r8, [pc, #36] @ 97e2c <__cxa_atexit@plt+0x8b00c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #32] @ 97e30 <__cxa_atexit@plt+0x8b010> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbcseq ip, r9, #40108032 @ 0x2640000 │ │ │ │ - tstpeq r7, #4, 4 @ p-variant is OBSOLETE @ 0x40000000 │ │ │ │ - rscseq pc, r6, #216, 4 @ 0x8000000d │ │ │ │ + sbcseq ip, r9, #910163968 @ 0x36400000 │ │ │ │ + tsteq r7, #20, 4 @ 0x40000001 │ │ │ │ + rscseq lr, r6, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 97e7c <__cxa_atexit@plt+0x8b05c> │ │ │ │ @@ -142354,22 +142354,22 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #40] @ 97e90 <__cxa_atexit@plt+0x8b070> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r1, #2 │ │ │ │ str r2, [sl, #8] │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - rscseq pc, r6, #164, 4 @ 0x4000000a │ │ │ │ - rscseq pc, r6, #120, 4 @ 0x80000007 │ │ │ │ + rscseq lr, r6, #164, 4 @ 0x4000000a │ │ │ │ + rscseq lr, r6, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 97ef8 <__cxa_atexit@plt+0x8b0d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -142385,26 +142385,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 97f1c <__cxa_atexit@plt+0x8b0fc> │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tstpeq r7, #72, 2 @ p-variant is OBSOLETE │ │ │ │ - sbcseq ip, r9, #200278016 @ 0xbf00000 │ │ │ │ - rscseq pc, r6, #236, 2 @ 0x3b │ │ │ │ + tsteq r7, #88, 2 │ │ │ │ + sbcseq ip, r9, #-16777216 @ 0xff000000 │ │ │ │ + rscseq lr, r6, #236, 2 @ 0x3b │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 97f64 <__cxa_atexit@plt+0x8b144> │ │ │ │ @@ -142412,15 +142412,15 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -142431,20 +142431,20 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #32] @ 97fbc <__cxa_atexit@plt+0x8b19c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbcseq ip, r9, #13631488 @ 0xd00000 │ │ │ │ - tstpeq r7, #120 @ p-variant is OBSOLETE @ 0x78 │ │ │ │ - rscseq pc, r6, #76, 2 │ │ │ │ + sbcseq ip, r9, #1291845632 @ 0x4d000000 │ │ │ │ + tsteq r7, #136 @ 0x88 │ │ │ │ + rscseq lr, r6, #76, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 98008 <__cxa_atexit@plt+0x8b1e8> │ │ │ │ @@ -142453,22 +142453,22 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #40] @ 9801c <__cxa_atexit@plt+0x8b1fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r1, #2 │ │ │ │ str r2, [sl, #8] │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - rscseq pc, r6, #24, 2 │ │ │ │ - rscseq pc, r6, #236 @ 0xec │ │ │ │ + rscseq lr, r6, #24, 2 │ │ │ │ + rscseq lr, r6, #236 @ 0xec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 98084 <__cxa_atexit@plt+0x8b264> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -142484,26 +142484,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 980a8 <__cxa_atexit@plt+0x8b288> │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq r7, #188, 30 @ 0x2f0 │ │ │ │ - sbcseq ip, r9, #213909504 @ 0xcc00000 │ │ │ │ - rscseq pc, r6, #96 @ 0x60 │ │ │ │ + tsteq r7, #204, 30 @ 0x330 │ │ │ │ + sbcseq ip, r9, #-872415231 @ 0xcc000001 │ │ │ │ + rscseq lr, r6, #96 @ 0x60 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 980f0 <__cxa_atexit@plt+0x8b2d0> │ │ │ │ @@ -142511,21 +142511,21 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - rscseq pc, r6, #8 │ │ │ │ + rscseq lr, r6, #8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, lr │ │ │ │ bhi 98198 <__cxa_atexit@plt+0x8b378> │ │ │ │ add r8, r7, #12 │ │ │ │ @@ -142553,36 +142553,36 @@ │ │ │ │ ldr r8, [pc, #84] @ 981d4 <__cxa_atexit@plt+0x8b3b4> │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #56] @ 981e4 <__cxa_atexit@plt+0x8b3c4> │ │ │ │ add r0, pc, r0 │ │ │ │ b 981b8 <__cxa_atexit@plt+0x8b398> │ │ │ │ ldr r0, [pc, #32] @ 981d8 <__cxa_atexit@plt+0x8b3b8> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r5, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r1, #20 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - sbcseq ip, r9, #1056964608 @ 0x3f000000 │ │ │ │ + sbcseq ip, r9, #-268435449 @ 0xf0000007 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - sbcseq ip, r9, #754974720 @ 0x2d000000 │ │ │ │ + sbcseq ip, r9, #-805306362 @ 0xd0000006 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq lr, r6, #36, 30 @ 0x90 │ │ │ │ + rscseq sp, r6, #36, 30 @ 0x90 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -142595,25 +142595,25 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ str r2, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r3, [pc, #24] @ 98260 <__cxa_atexit@plt+0x8b440> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - sbcseq ip, r9, #-1811939327 @ 0x94000001 │ │ │ │ + sbcseq ip, r9, #1073741865 @ 0x40000029 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - rscseq lr, r6, #168, 28 @ 0xa80 │ │ │ │ + rscseq sp, r6, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -142626,25 +142626,25 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ str r2, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r3, [pc, #24] @ 982dc <__cxa_atexit@plt+0x8b4bc> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - sbcseq ip, r9, #1811939328 @ 0x6c000000 │ │ │ │ + sbcseq ip, r9, #-1073741802 @ 0xc0000016 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - rscseq lr, r6, #44, 28 @ 0x2c0 │ │ │ │ + rscseq sp, r6, #44, 28 @ 0x2c0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 98354 <__cxa_atexit@plt+0x8b534> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -142664,54 +142664,54 @@ │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - tsteq r7, #252, 24 @ 0xfc00 │ │ │ │ - sbcseq ip, r9, #156, 4 @ 0xc0000009 │ │ │ │ + tsteq r7, #12, 26 @ 0x300 │ │ │ │ + sbcseq ip, r9, #220 @ 0xdc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 983c4 <__cxa_atexit@plt+0x8b5a4> │ │ │ │ ldr r2, [pc, #52] @ 983cc <__cxa_atexit@plt+0x8b5ac> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ tst r7, #3 │ │ │ │ beq 983b8 <__cxa_atexit@plt+0x8b598> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r8, #11 │ │ │ │ - b 3fc200 <__cxa_atexit@plt+0x3ef3e0> │ │ │ │ + b 3dc458 <__cxa_atexit@plt+0x3cf638> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #11 │ │ │ │ - b 3fc200 <__cxa_atexit@plt+0x3ef3e0> │ │ │ │ - rscseq lr, r6, #32, 26 @ 0x800 │ │ │ │ + b 3dc458 <__cxa_atexit@plt+0x3cf638> │ │ │ │ + rscseq sp, r6, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9847c <__cxa_atexit@plt+0x8b65c> │ │ │ │ @@ -142734,28 +142734,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #28]! │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ ldr r8, [pc, #48] @ 98494 <__cxa_atexit@plt+0x8b674> │ │ │ │ mov r9, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r8, [pc, #36] @ 98498 <__cxa_atexit@plt+0x8b678> │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - tsteq r7, #76, 30 @ 0x130 │ │ │ │ - tsteq r7, #56, 30 @ 0xe0 │ │ │ │ - rscseq lr, r6, #112, 24 @ 0x7000 │ │ │ │ + tsteq r7, #92, 30 @ 0x170 │ │ │ │ + tsteq r7, #72, 30 @ 0x120 │ │ │ │ + rscseq sp, r6, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 984f4 <__cxa_atexit@plt+0x8b6d4> │ │ │ │ @@ -142768,22 +142768,22 @@ │ │ │ │ str lr, [r9, #4]! │ │ │ │ ldr r8, [pc, #40] @ 98508 <__cxa_atexit@plt+0x8b6e8> │ │ │ │ add lr, r9, #16 │ │ │ │ str r2, [r9, #8] │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r9, #12] │ │ │ │ stm lr, {r0, r3, sl} │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - sbcseq ip, r9, #20, 2 │ │ │ │ - rscseq lr, r6, #0, 24 │ │ │ │ + sbcseq fp, r9, #84, 30 @ 0x150 │ │ │ │ + rscseq sp, r6, #0, 24 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 98574 <__cxa_atexit@plt+0x8b754> │ │ │ │ @@ -142800,23 +142800,23 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ cmp r3, #2 │ │ │ │ ldrne r8, [pc, #36] @ 9858c <__cxa_atexit@plt+0x8b76c> │ │ │ │ ldrne r8, [pc, r8] │ │ │ │ ldreq r8, [pc, #24] @ 98588 <__cxa_atexit@plt+0x8b768> │ │ │ │ ldreq r8, [pc, r8] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - tsteq r7, #72, 28 @ 0x480 │ │ │ │ - tsteq r7, #84, 28 @ 0x540 │ │ │ │ - rscseq lr, r6, #124, 22 @ 0x1f000 │ │ │ │ + tsteq r7, #88, 28 @ 0x580 │ │ │ │ + tsteq r7, #100, 28 @ 0x640 │ │ │ │ + rscseq sp, r6, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 985e8 <__cxa_atexit@plt+0x8b7c8> │ │ │ │ @@ -142829,22 +142829,22 @@ │ │ │ │ str lr, [r9, #4]! │ │ │ │ ldr r8, [pc, #40] @ 985fc <__cxa_atexit@plt+0x8b7dc> │ │ │ │ add lr, r9, #16 │ │ │ │ str r2, [r9, #8] │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r9, #12] │ │ │ │ stm lr, {r0, r3, sl, ip} │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - sbcseq ip, r9, #59 @ 0x3b │ │ │ │ - rscseq lr, r6, #12, 22 @ 0x3000 │ │ │ │ + sbcseq fp, r9, #1968 @ 0x7b0 │ │ │ │ + rscseq sp, r6, #12, 22 @ 0x3000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 98674 <__cxa_atexit@plt+0x8b854> │ │ │ │ @@ -142864,23 +142864,23 @@ │ │ │ │ stm r0, {r1, ip, lr} │ │ │ │ str r8, [r9, #28] │ │ │ │ cmp r3, #2 │ │ │ │ ldrne r8, [pc, #36] @ 9868c <__cxa_atexit@plt+0x8b86c> │ │ │ │ addne r8, pc, r8 │ │ │ │ ldreq r8, [pc, #24] @ 98688 <__cxa_atexit@plt+0x8b868> │ │ │ │ addeq r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - sbcseq ip, r9, #53 @ 0x35 │ │ │ │ - sbcseq ip, r9, #76 @ 0x4c │ │ │ │ - rscseq lr, r6, #124, 20 @ 0x7c000 │ │ │ │ + sbcseq fp, r9, #1872 @ 0x750 │ │ │ │ + sbcseq fp, r9, #140, 28 @ 0x8c0 │ │ │ │ + rscseq sp, r6, #124, 20 @ 0x7c000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 986e8 <__cxa_atexit@plt+0x8b8c8> │ │ │ │ @@ -142893,22 +142893,22 @@ │ │ │ │ str r8, [r9, #4]! │ │ │ │ ldr r8, [pc, #40] @ 986fc <__cxa_atexit@plt+0x8b8dc> │ │ │ │ str r1, [r9, #12] │ │ │ │ add r1, r9, #16 │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #8] │ │ │ │ stm r1, {r0, r3, sl, ip, lr} │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - sbcseq fp, r9, #324 @ 0x144 │ │ │ │ - rscseq lr, r6, #12, 20 @ 0xc000 │ │ │ │ + sbcseq fp, r9, #9280 @ 0x2440 │ │ │ │ + rscseq sp, r6, #12, 20 @ 0xc000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 987cc <__cxa_atexit@plt+0x8b9ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -142946,55 +142946,55 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #64] @ 987f4 <__cxa_atexit@plt+0x8b9d4> │ │ │ │ ldr r4, [sp, #4] │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r8, [pc, #52] @ 987f8 <__cxa_atexit@plt+0x8b9d8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - sbcseq fp, r9, #240, 28 @ 0xf00 │ │ │ │ - sbcseq fp, r9, #2720 @ 0xaa0 │ │ │ │ - sbcseq fp, r9, #148, 28 @ 0x940 │ │ │ │ + sbcseq fp, r9, #48, 26 @ 0xc00 │ │ │ │ + sbcseq fp, r9, #59904 @ 0xea00 │ │ │ │ + sbcseq fp, r9, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 9882c <__cxa_atexit@plt+0x8ba0c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 9883c <__cxa_atexit@plt+0x8ba1c> │ │ │ │ ldr r8, [pc, #48] @ 98854 <__cxa_atexit@plt+0x8ba34> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r8, [pc, #28] @ 98850 <__cxa_atexit@plt+0x8ba30> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r8, [pc, #8] @ 9884c <__cxa_atexit@plt+0x8ba2c> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ - sbcseq fp, r9, #44, 28 @ 0x2c0 │ │ │ │ - sbcseq fp, r9, #672 @ 0x2a0 │ │ │ │ - sbcseq fp, r9, #48, 28 @ 0x300 │ │ │ │ - rscseq lr, r6, #176, 16 @ 0xb00000 │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ + sbcseq fp, r9, #108, 24 @ 0x6c00 │ │ │ │ + sbcseq fp, r9, #27136 @ 0x6a00 │ │ │ │ + sbcseq fp, r9, #112, 24 @ 0x7000 │ │ │ │ + rscseq sp, r6, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -143015,22 +143015,22 @@ │ │ │ │ str r8, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ stm lr, {r0, r3, sl, ip} │ │ │ │ ldr r8, [pc, #32] @ 988e4 <__cxa_atexit@plt+0x8bac4> │ │ │ │ mov r5, fp │ │ │ │ ldr fp, [sp] │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - sbcseq fp, r9, #7488 @ 0x1d40 │ │ │ │ - rscseq lr, r6, #36, 16 @ 0x240000 │ │ │ │ + sbcseq fp, r9, #185344 @ 0x2d400 │ │ │ │ + rscseq sp, r6, #36, 16 @ 0x240000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -143052,22 +143052,22 @@ │ │ │ │ str r8, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ stm lr, {r0, r3, sl, ip} │ │ │ │ ldr r8, [pc, #32] @ 98978 <__cxa_atexit@plt+0x8bb58> │ │ │ │ mov r5, fp │ │ │ │ ldr fp, [sp] │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - sbcseq fp, r9, #57600 @ 0xe100 │ │ │ │ - rscseq lr, r6, #144, 14 @ 0x2400000 │ │ │ │ + sbcseq fp, r9, #33792 @ 0x8400 │ │ │ │ + rscseq sp, r6, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 98a0c <__cxa_atexit@plt+0x8bbec> │ │ │ │ @@ -143094,27 +143094,27 @@ │ │ │ │ str r8, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ stm lr, {r0, r3, sl, ip} │ │ │ │ str fp, [r9, #36] @ 0x24 │ │ │ │ ldr r8, [pc, #48] @ 98a34 <__cxa_atexit@plt+0x8bc14> │ │ │ │ ldr fp, [sp] │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #116, 12 @ 0x7400000 │ │ │ │ + tsteq r7, #132, 12 @ 0x8400000 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ - sbcseq fp, r9, #14592 @ 0x3900 │ │ │ │ - rscseq lr, r6, #212, 12 @ 0xd400000 │ │ │ │ + sbcseq fp, r9, #495616 @ 0x79000 │ │ │ │ + rscseq sp, r6, #212, 12 @ 0xd400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 98ab8 <__cxa_atexit@plt+0x8bc98> │ │ │ │ ldr r6, [pc, #120] @ 98ad4 <__cxa_atexit@plt+0x8bcb4> │ │ │ │ @@ -143133,29 +143133,29 @@ │ │ │ │ ldr r3, [pc, #72] @ 98ad8 <__cxa_atexit@plt+0x8bcb8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r8, #11 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ - b 3fc200 <__cxa_atexit@plt+0x3ef3e0> │ │ │ │ + b 3dc458 <__cxa_atexit@plt+0x3cf638> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - rscseq lr, r6, #48, 12 @ 0x3000000 │ │ │ │ + rscseq sp, r6, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 98b28 <__cxa_atexit@plt+0x8bd08> │ │ │ │ @@ -143165,20 +143165,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, #11 │ │ │ │ str r1, [sl, #8] │ │ │ │ str r2, [sl, #12] │ │ │ │ - b 3fc200 <__cxa_atexit@plt+0x3ef3e0> │ │ │ │ + b 3dc458 <__cxa_atexit@plt+0x3cf638> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - rscseq lr, r6, #212, 10 @ 0x35000000 │ │ │ │ + rscseq sp, r6, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #16 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, lr │ │ │ │ bhi 98bd4 <__cxa_atexit@plt+0x8bdb4> │ │ │ │ add r3, r7, #8 │ │ │ │ @@ -143196,49 +143196,49 @@ │ │ │ │ ldr r3, [r3, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add lr, r9, #8 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ ldr r8, [pc, #132] @ 98c24 <__cxa_atexit@plt+0x8be04> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 98bf0 <__cxa_atexit@plt+0x8bdd0> │ │ │ │ ldr r3, [pc, #92] @ 98c18 <__cxa_atexit@plt+0x8bdf8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ ldr r8, [pc, #76] @ 98c1c <__cxa_atexit@plt+0x8bdfc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #44] @ 98c14 <__cxa_atexit@plt+0x8bdf4> │ │ │ │ mov r1, #20 │ │ │ │ add r0, pc, r0 │ │ │ │ b 98bfc <__cxa_atexit@plt+0x8bddc> │ │ │ │ ldr r0, [pc, #24] @ 98c10 <__cxa_atexit@plt+0x8bdf0> │ │ │ │ mov r1, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r5, lr │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - tsteq r7, #224, 14 @ 0x3800000 │ │ │ │ + tsteq r7, #240, 14 @ 0x3c00000 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - tsteq r7, #20, 16 @ 0x140000 │ │ │ │ - rscseq lr, r6, #228, 8 @ 0xe4000000 │ │ │ │ + tsteq r7, #36, 16 @ 0x240000 │ │ │ │ + rscseq sp, r6, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -143251,25 +143251,25 @@ │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #16 │ │ │ │ str r1, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ ldr r8, [pc, #32] @ 98c9c <__cxa_atexit@plt+0x8be7c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r3, [pc, #24] @ 98ca0 <__cxa_atexit@plt+0x8be80> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - tsteq r7, #56, 14 @ 0xe00000 │ │ │ │ + tsteq r7, #72, 14 @ 0x1200000 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - rscseq lr, r6, #104, 8 @ 0x68000000 │ │ │ │ + rscseq sp, r6, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -143280,25 +143280,25 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #16 │ │ │ │ str r1, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ ldr r8, [pc, #32] @ 98d10 <__cxa_atexit@plt+0x8bef0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r3, [pc, #24] @ 98d14 <__cxa_atexit@plt+0x8bef4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ - tsteq r7, #192, 12 @ 0xc000000 │ │ │ │ + tsteq r7, #208, 12 @ 0xd000000 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - rscseq lr, r6, #244, 6 @ 0xd0000003 │ │ │ │ + rscseq sp, r6, #244, 6 @ 0xd0000003 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 98d68 <__cxa_atexit@plt+0x8bf48> │ │ │ │ @@ -143309,22 +143309,22 @@ │ │ │ │ ldr r8, [pc, #44] @ 98d7c <__cxa_atexit@plt+0x8bf5c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - sbcseq fp, r9, #196608 @ 0x30000 │ │ │ │ - rscseq lr, r6, #140, 6 @ 0x30000002 │ │ │ │ + sbcseq fp, r9, #70254592 @ 0x4300000 │ │ │ │ + rscseq sp, r6, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 98de4 <__cxa_atexit@plt+0x8bfc4> │ │ │ │ @@ -143340,23 +143340,23 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ cmp r3, #2 │ │ │ │ ldrne r8, [pc, #36] @ 98dfc <__cxa_atexit@plt+0x8bfdc> │ │ │ │ addne r8, pc, r8 │ │ │ │ ldreq r8, [pc, #24] @ 98df8 <__cxa_atexit@plt+0x8bfd8> │ │ │ │ addeq r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - sbcseq fp, r9, #10354688 @ 0x9e0000 │ │ │ │ - sbcseq fp, r9, #172, 16 @ 0xac0000 │ │ │ │ - rscseq lr, r6, #12, 6 @ 0x30000000 │ │ │ │ + sbcseq fp, r9, #232783872 @ 0xde00000 │ │ │ │ + sbcseq fp, r9, #236, 12 @ 0xec00000 │ │ │ │ + rscseq sp, r6, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 98e58 <__cxa_atexit@plt+0x8c038> │ │ │ │ @@ -143369,22 +143369,22 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r9, #4]! │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - sbcseq fp, r9, #11272192 @ 0xac0000 │ │ │ │ - rscseq lr, r6, #156, 4 @ 0xc0000009 │ │ │ │ + sbcseq fp, r9, #448790528 @ 0x1ac00000 │ │ │ │ + rscseq sp, r6, #156, 4 @ 0xc0000009 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 98ef4 <__cxa_atexit@plt+0x8c0d4> │ │ │ │ @@ -143402,30 +143402,30 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ beq 98edc <__cxa_atexit@plt+0x8c0bc> │ │ │ │ cmp r3, #3 │ │ │ │ bne 98ee8 <__cxa_atexit@plt+0x8c0c8> │ │ │ │ ldr r8, [pc, #56] @ 98f10 <__cxa_atexit@plt+0x8c0f0> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r8, [pc, #40] @ 98f0c <__cxa_atexit@plt+0x8c0ec> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r8, [pc, #24] @ 98f08 <__cxa_atexit@plt+0x8c0e8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - sbcseq fp, r9, #45613056 @ 0x2b80000 │ │ │ │ - sbcseq fp, r9, #45875200 @ 0x2bc0000 │ │ │ │ - sbcseq fp, r9, #45875200 @ 0x2bc0000 │ │ │ │ - rscseq lr, r6, #244, 2 @ 0x3d │ │ │ │ + sbcseq fp, r9, #998244352 @ 0x3b800000 │ │ │ │ + sbcseq fp, r9, #1002438656 @ 0x3bc00000 │ │ │ │ + sbcseq fp, r9, #1002438656 @ 0x3bc00000 │ │ │ │ + rscseq sp, r6, #244, 2 @ 0x3d │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -143441,22 +143441,22 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r8, lr │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - sbcseq fp, r9, #34603008 @ 0x2100000 │ │ │ │ - rscseq lr, r6, #124, 2 │ │ │ │ + sbcseq fp, r9, #1627389952 @ 0x61000000 │ │ │ │ + rscseq sp, r6, #124, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -143491,33 +143491,33 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r8, lr │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ mov r6, r9 │ │ │ │ b 99050 <__cxa_atexit@plt+0x8c230> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #64 @ 0x40 │ │ │ │ - tsteq r7, #52, 4 @ 0x40000003 │ │ │ │ - tsteq r7, #96 @ 0x60 │ │ │ │ + tsteq r7, #80 @ 0x50 │ │ │ │ + tsteq r7, #68, 4 @ 0x40000004 │ │ │ │ + tsteq r7, #112 @ 0x70 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - sbcseq fp, r9, #373293056 @ 0x16400000 │ │ │ │ - rscseq lr, r6, #132 @ 0x84 │ │ │ │ + sbcseq fp, r9, #1677721602 @ 0x64000002 │ │ │ │ + rscseq sp, r6, #132 @ 0x84 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -143540,16 +143540,16 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - tsteq r7, #100, 2 │ │ │ │ - tsteq r7, #136, 30 @ 0x220 │ │ │ │ + tsteq r7, #116, 2 │ │ │ │ + tsteq r7, #152, 30 @ 0x260 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -143614,16 +143614,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffec28 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xfffff6c8 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - rscseq sp, r6, #28, 30 @ 0x70 │ │ │ │ - rscseq sp, r6, #244, 28 @ 0xf40 │ │ │ │ + rscseq ip, r6, #28, 30 @ 0x70 │ │ │ │ + rscseq ip, r6, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 99298 <__cxa_atexit@plt+0x8c478> │ │ │ │ ldr r3, [pc, #88] @ 992a8 <__cxa_atexit@plt+0x8c488> │ │ │ │ @@ -143648,16 +143648,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 992b0 <__cxa_atexit@plt+0x8c490> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rscseq sp, r6, #152, 28 @ 0x980 │ │ │ │ - rscseq sp, r6, #112, 28 @ 0x700 │ │ │ │ + rscseq ip, r6, #152, 28 @ 0x980 │ │ │ │ + rscseq ip, r6, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 992f0 <__cxa_atexit@plt+0x8c4d0> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r9, #3 │ │ │ │ @@ -143665,22 +143665,22 @@ │ │ │ │ beq 992e4 <__cxa_atexit@plt+0x8c4c4> │ │ │ │ add r5, r5, #8 │ │ │ │ b 99114 <__cxa_atexit@plt+0x8c2f4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq sp, r6, #48, 28 @ 0x300 │ │ │ │ + rscseq ip, r6, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b 99114 <__cxa_atexit@plt+0x8c2f4> │ │ │ │ - rscseq sp, r6, #16, 28 @ 0x100 │ │ │ │ + rscseq ip, r6, #16, 28 @ 0x100 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -143702,38 +143702,38 @@ │ │ │ │ ldr r7, [pc, #24] @ 9938c <__cxa_atexit@plt+0x8c56c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r7, #44, 26 @ 0xb00 │ │ │ │ - rscseq sp, r6, #200, 26 @ 0x3200 │ │ │ │ - rscseq sp, r6, #148, 26 @ 0x2500 │ │ │ │ + tsteq r7, #60, 26 @ 0xf00 │ │ │ │ + rscseq ip, r6, #200, 26 @ 0x3200 │ │ │ │ + rscseq ip, r6, #148, 26 @ 0x2500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 993b4 <__cxa_atexit@plt+0x8c594> │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ b 99114 <__cxa_atexit@plt+0x8c2f4> │ │ │ │ - tsteq r7, #216, 24 @ 0xd800 │ │ │ │ - rscseq sp, r6, #128, 26 @ 0x2000 │ │ │ │ + tsteq r7, #232, 24 @ 0xe800 │ │ │ │ + rscseq ip, r6, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 993e0 <__cxa_atexit@plt+0x8c5c0> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ - rscseq sp, r6, #108, 26 @ 0x1b00 │ │ │ │ - rscseq sp, r6, #60, 26 @ 0xf00 │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ + rscseq ip, r6, #108, 26 @ 0x1b00 │ │ │ │ + rscseq ip, r6, #60, 26 @ 0xf00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9944c <__cxa_atexit@plt+0x8c62c> │ │ │ │ @@ -143757,32 +143757,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 9946c <__cxa_atexit@plt+0x8c64c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r7, #0, 24 │ │ │ │ - tsteq r7, #80, 24 @ 0x5000 │ │ │ │ - rscseq sp, r6, #248, 24 @ 0xf800 │ │ │ │ - rscseq sp, r6, #180, 24 @ 0xb400 │ │ │ │ + tsteq r7, #16, 24 @ 0x1000 │ │ │ │ + tsteq r7, #96, 24 @ 0x6000 │ │ │ │ + rscseq ip, r6, #248, 24 @ 0xf800 │ │ │ │ + rscseq ip, r6, #180, 24 @ 0xb400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 994a4 <__cxa_atexit@plt+0x8c684> │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 994a8 <__cxa_atexit@plt+0x8c688> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 99114 <__cxa_atexit@plt+0x8c2f4> │ │ │ │ - tsteq r7, #152, 22 @ 0x26000 │ │ │ │ - tsteq r7, #232, 22 @ 0x3a000 │ │ │ │ + tsteq r7, #168, 22 @ 0x2a000 │ │ │ │ + tsteq r7, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 994f8 <__cxa_atexit@plt+0x8c6d8> │ │ │ │ ldr r3, [pc, #60] @ 99508 <__cxa_atexit@plt+0x8c6e8> │ │ │ │ @@ -143799,15 +143799,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 9950c <__cxa_atexit@plt+0x8c6ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq sp, r6, #108, 24 @ 0x6c00 │ │ │ │ + rscseq ip, r6, #108, 24 @ 0x6c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -143831,15 +143831,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 9958c <__cxa_atexit@plt+0x8c76c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq sp, r6, #240, 22 @ 0x3c000 │ │ │ │ + rscseq ip, r6, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #35] @ 0x23 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -143862,15 +143862,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 99608 <__cxa_atexit@plt+0x8c7e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq sp, r6, #120, 22 @ 0x1e000 │ │ │ │ + rscseq ip, r6, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #31] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -143891,15 +143891,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 9967c <__cxa_atexit@plt+0x8c85c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq sp, r6, #8, 22 @ 0x2000 │ │ │ │ + rscseq ip, r6, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #27] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -143920,15 +143920,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 996f0 <__cxa_atexit@plt+0x8c8d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq sp, r6, #152, 20 @ 0x98000 │ │ │ │ + rscseq ip, r6, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #23] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -143949,15 +143949,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 99764 <__cxa_atexit@plt+0x8c944> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq sp, r6, #40, 20 @ 0x28000 │ │ │ │ + rscseq ip, r6, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #19] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -143979,15 +143979,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 997dc <__cxa_atexit@plt+0x8c9bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq sp, r6, #180, 18 @ 0x2d0000 │ │ │ │ + rscseq ip, r6, #180, 18 @ 0x2d0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -144010,15 +144010,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 99858 <__cxa_atexit@plt+0x8ca38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq sp, r6, #60, 18 @ 0xf0000 │ │ │ │ + rscseq ip, r6, #60, 18 @ 0xf0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #11] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -144039,15 +144039,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 998cc <__cxa_atexit@plt+0x8caac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq sp, r6, #204, 16 @ 0xcc0000 │ │ │ │ + rscseq ip, r6, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -144068,15 +144068,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 99940 <__cxa_atexit@plt+0x8cb20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq sp, r6, #92, 16 @ 0x5c0000 │ │ │ │ + rscseq ip, r6, #92, 16 @ 0x5c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -144088,15 +144088,15 @@ │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b 99994 <__cxa_atexit@plt+0x8cb74> │ │ │ │ ldr r7, [pc, #8] @ 99990 <__cxa_atexit@plt+0x8cb70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r6, #112, 26 @ 0x1c00 │ │ │ │ + rscseq ip, r6, #112, 26 @ 0x1c00 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 999bc <__cxa_atexit@plt+0x8cb9c> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #24 │ │ │ │ @@ -144305,15 +144305,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 99cf4 <__cxa_atexit@plt+0x8ced4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rscseq sp, r6, #20, 20 @ 0x14000 │ │ │ │ + rscseq ip, r6, #20, 20 @ 0x14000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ mov r3, r5 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r7, [pc, #144] @ 99da4 <__cxa_atexit@plt+0x8cf84> │ │ │ │ ldr r2, [r5, #20] │ │ │ │ @@ -144459,15 +144459,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 7db84 <__cxa_atexit@plt+0x70d64> │ │ │ │ ldr r7, [pc, #12] @ 99f5c <__cxa_atexit@plt+0x8d13c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r6, #164, 14 @ 0x2900000 │ │ │ │ + rscseq ip, r6, #164, 14 @ 0x2900000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r1, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 99fc8 <__cxa_atexit@plt+0x8d1a8> │ │ │ │ mov r3, r5 │ │ │ │ @@ -144496,15 +144496,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 99ff0 <__cxa_atexit@plt+0x8d1d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r6, #16, 14 @ 0x400000 │ │ │ │ + rscseq ip, r6, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9a028 <__cxa_atexit@plt+0x8d208> │ │ │ │ ldr r3, [r9, #3] │ │ │ │ @@ -144514,15 +144514,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ b 99c50 <__cxa_atexit@plt+0x8ce30> │ │ │ │ ldr r7, [pc, #8] @ 9a038 <__cxa_atexit@plt+0x8d218> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r6, #208, 12 @ 0xd000000 │ │ │ │ + rscseq ip, r6, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9a080 <__cxa_atexit@plt+0x8d260> │ │ │ │ ldr r7, [pc, #52] @ 9a090 <__cxa_atexit@plt+0x8d270> │ │ │ │ @@ -144537,15 +144537,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 9a094 <__cxa_atexit@plt+0x8d274> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq sp, r6, #124, 12 @ 0x7c00000 │ │ │ │ + rscseq ip, r6, #124, 12 @ 0x7c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r2, #4]! │ │ │ │ @@ -144583,19 +144583,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - tsteq r7, #48, 30 @ 0xc0 │ │ │ │ - tsteq r7, #80, 30 @ 0x140 │ │ │ │ + tsteq r7, #64, 30 @ 0x100 │ │ │ │ + tsteq r7, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9a1e0 <__cxa_atexit@plt+0x8d3c0> │ │ │ │ @@ -144622,34 +144622,34 @@ │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r5, r2 │ │ │ │ b 99c50 <__cxa_atexit@plt+0x8ce30> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r7, #200, 28 @ 0xc80 │ │ │ │ - tsteq r7, #128, 28 @ 0x800 │ │ │ │ + tsteq r7, #216, 28 @ 0xd80 │ │ │ │ + tsteq r7, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ b 99c50 <__cxa_atexit@plt+0x8ce30> │ │ │ │ - rscseq sp, r6, #240, 8 @ 0xf0000000 │ │ │ │ + rscseq ip, r6, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 9a294 <__cxa_atexit@plt+0x8d474> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 9a28c <__cxa_atexit@plt+0x8d46c> │ │ │ │ ldr r3, [pc, #84] @ 9a29c <__cxa_atexit@plt+0x8d47c> │ │ │ │ ldr r2, [pc, #84] @ 9a2a0 <__cxa_atexit@plt+0x8d480> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ @@ -144662,24 +144662,24 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 9a2ac <__cxa_atexit@plt+0x8d48c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fc208 <__cxa_atexit@plt+0x3ef3e8> │ │ │ │ + b 3dc460 <__cxa_atexit@plt+0x3cf640> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r7, #220, 26 @ 0x3700 │ │ │ │ - tsteq r7, #92, 2 │ │ │ │ - tsteq r7, #244 @ 0xf4 │ │ │ │ - tsteq r7, #180, 26 @ 0x2d00 │ │ │ │ + tsteq r7, #236, 26 @ 0x3b00 │ │ │ │ + tsteq r7, #108, 2 │ │ │ │ + tsteq r7, #4, 2 │ │ │ │ + tsteq r7, #196, 26 @ 0x3100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9a2e4 <__cxa_atexit@plt+0x8d4c4> │ │ │ │ @@ -144687,25 +144687,25 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #84, 26 @ 0x1500 │ │ │ │ - rscseq sp, r6, #48, 8 @ 0x30000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #100, 26 @ 0x1900 │ │ │ │ + rscseq ip, r6, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 9a374 <__cxa_atexit@plt+0x8d554> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 9a36c <__cxa_atexit@plt+0x8d54c> │ │ │ │ ldr r3, [pc, #84] @ 9a37c <__cxa_atexit@plt+0x8d55c> │ │ │ │ ldr r2, [pc, #84] @ 9a380 <__cxa_atexit@plt+0x8d560> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ @@ -144718,24 +144718,24 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 9a38c <__cxa_atexit@plt+0x8d56c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fc210 <__cxa_atexit@plt+0x3ef3f0> │ │ │ │ + b 3dc468 <__cxa_atexit@plt+0x3cf648> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r7, #252, 24 @ 0xfc00 │ │ │ │ - tsteq r7, #128 @ 0x80 │ │ │ │ - tsteq r7, #20 │ │ │ │ - tsteq r7, #212, 24 @ 0xd400 │ │ │ │ + tsteq r7, #12, 26 @ 0x300 │ │ │ │ + tsteq r7, #144 @ 0x90 │ │ │ │ + tsteq r7, #36 @ 0x24 │ │ │ │ + tsteq r7, #228, 24 @ 0xe400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9a3c4 <__cxa_atexit@plt+0x8d5a4> │ │ │ │ @@ -144743,25 +144743,25 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #116, 24 @ 0x7400 │ │ │ │ - rscseq sp, r6, #124, 6 @ 0xf0000001 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #132, 24 @ 0x8400 │ │ │ │ + rscseq ip, r6, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 9a454 <__cxa_atexit@plt+0x8d634> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 9a44c <__cxa_atexit@plt+0x8d62c> │ │ │ │ ldr r3, [pc, #84] @ 9a45c <__cxa_atexit@plt+0x8d63c> │ │ │ │ ldr r2, [pc, #84] @ 9a460 <__cxa_atexit@plt+0x8d640> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ @@ -144774,24 +144774,24 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 9a46c <__cxa_atexit@plt+0x8d64c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fc210 <__cxa_atexit@plt+0x3ef3f0> │ │ │ │ + b 3dc468 <__cxa_atexit@plt+0x3cf648> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r7, #28, 24 @ 0x1c00 │ │ │ │ - tsteq r7, #164, 30 @ 0x290 │ │ │ │ - tsteq r7, #52, 30 @ 0xd0 │ │ │ │ - tsteq r7, #244, 22 @ 0x3d000 │ │ │ │ + tsteq r7, #44, 24 @ 0x2c00 │ │ │ │ + tsteq r7, #180, 30 @ 0x2d0 │ │ │ │ + tsteq r7, #68, 30 @ 0x110 │ │ │ │ + tsteq r7, #4, 24 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9a4a4 <__cxa_atexit@plt+0x8d684> │ │ │ │ @@ -144799,16 +144799,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #148, 22 @ 0x25000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #164, 22 @ 0x29000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9a4fc <__cxa_atexit@plt+0x8d6dc> │ │ │ │ ldr r3, [pc, #48] @ 9a504 <__cxa_atexit@plt+0x8d6e4> │ │ │ │ @@ -144887,17 +144887,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r7, #244, 26 @ 0x3d00 │ │ │ │ + tsteq r7, #4, 28 @ 0x40 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ mov lr, fp │ │ │ │ cmp r2, r6 │ │ │ │ @@ -144922,38 +144922,38 @@ │ │ │ │ add lr, r3, #28 │ │ │ │ str r1, [r3, #20] │ │ │ │ stm lr, {r2, r8, r9, sl, ip} │ │ │ │ bx r0 │ │ │ │ mov fp, lr │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #68, 26 @ 0x1100 │ │ │ │ - rscseq sp, r6, #112 @ 0x70 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #84, 26 @ 0x1500 │ │ │ │ + rscseq ip, r6, #112 @ 0x70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9a6d8 <__cxa_atexit@plt+0x8d8b8> │ │ │ │ ldr r3, [pc, #36] @ 9a6ec <__cxa_atexit@plt+0x8d8cc> │ │ │ │ ldr r8, [pc, #36] @ 9a6f0 <__cxa_atexit@plt+0x8d8d0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbe70 <__cxa_atexit@plt+0x3ef050> │ │ │ │ + b 3dc0c8 <__cxa_atexit@plt+0x3cf2a8> │ │ │ │ ldr r7, [pc, #20] @ 9a6f4 <__cxa_atexit@plt+0x8d8d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq sp, r6, #76 @ 0x4c │ │ │ │ - rscseq sp, r6, #204 @ 0xcc │ │ │ │ + rscseq ip, r6, #76 @ 0x4c │ │ │ │ + rscseq ip, r6, #204 @ 0xcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9a750 <__cxa_atexit@plt+0x8d930> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -144996,18 +144996,18 @@ │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - tsteq r7, #228, 18 @ 0x390000 │ │ │ │ + tsteq r7, #244, 18 @ 0x3d0000 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #124] @ 9a860 <__cxa_atexit@plt+0x8da40> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -145035,17 +145035,17 @@ │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r7, #48, 18 @ 0xc0000 │ │ │ │ + tsteq r7, #64, 18 @ 0x100000 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9a894 <__cxa_atexit@plt+0x8da74> │ │ │ │ ldr r7, [pc, #80] @ 9a8d8 <__cxa_atexit@plt+0x8dab8> │ │ │ │ @@ -145065,16 +145065,16 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #180, 16 @ 0xb40000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #196, 16 @ 0xc40000 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9a928 <__cxa_atexit@plt+0x8db08> │ │ │ │ @@ -145151,17 +145151,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r7, #208, 18 @ 0x340000 │ │ │ │ + tsteq r7, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ mov lr, fp │ │ │ │ cmp r2, r6 │ │ │ │ @@ -145184,38 +145184,38 @@ │ │ │ │ stm lr, {r2, r7, r8, r9, sl, ip} │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ ldm sp, {r4, fp} │ │ │ │ bx r0 │ │ │ │ mov fp, lr │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #36, 18 @ 0x90000 │ │ │ │ - rscseq ip, r6, #120, 24 @ 0x7800 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #52, 18 @ 0xd0000 │ │ │ │ + rscseq fp, r6, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9aaf0 <__cxa_atexit@plt+0x8dcd0> │ │ │ │ ldr r3, [pc, #36] @ 9ab04 <__cxa_atexit@plt+0x8dce4> │ │ │ │ ldr r8, [pc, #36] @ 9ab08 <__cxa_atexit@plt+0x8dce8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbe70 <__cxa_atexit@plt+0x3ef050> │ │ │ │ + b 3dc0c8 <__cxa_atexit@plt+0x3cf2a8> │ │ │ │ ldr r7, [pc, #20] @ 9ab0c <__cxa_atexit@plt+0x8dcec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq ip, r6, #84, 24 @ 0x5400 │ │ │ │ - rscseq ip, r6, #244, 24 @ 0xf400 │ │ │ │ + rscseq fp, r6, #84, 24 @ 0x5400 │ │ │ │ + rscseq fp, r6, #244, 24 @ 0xf400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9ab68 <__cxa_atexit@plt+0x8dd48> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -145258,18 +145258,18 @@ │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - tsteq r7, #204, 10 @ 0x33000000 │ │ │ │ + tsteq r7, #220, 10 @ 0x37000000 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #124] @ 9ac78 <__cxa_atexit@plt+0x8de58> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -145297,17 +145297,17 @@ │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r7, #24, 10 @ 0x6000000 │ │ │ │ + tsteq r7, #40, 10 @ 0xa000000 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9acac <__cxa_atexit@plt+0x8de8c> │ │ │ │ ldr r7, [pc, #80] @ 9acf0 <__cxa_atexit@plt+0x8ded0> │ │ │ │ @@ -145327,16 +145327,16 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #156, 8 @ 0x9c000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #172, 8 @ 0xac000000 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9ad40 <__cxa_atexit@plt+0x8df20> │ │ │ │ @@ -145414,17 +145414,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r7, #188, 10 @ 0x2f000000 │ │ │ │ + tsteq r7, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ mov lr, fp │ │ │ │ cmp r2, r6 │ │ │ │ @@ -145449,38 +145449,38 @@ │ │ │ │ stm lr, {r7, r9, sl, ip} │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ ldm sp, {r4, fp} │ │ │ │ bx r0 │ │ │ │ mov fp, lr │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #8, 10 @ 0x2000000 │ │ │ │ - rscseq ip, r6, #52, 16 @ 0x340000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #24, 10 @ 0x6000000 │ │ │ │ + rscseq fp, r6, #52, 16 @ 0x340000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9af14 <__cxa_atexit@plt+0x8e0f4> │ │ │ │ ldr r3, [pc, #36] @ 9af28 <__cxa_atexit@plt+0x8e108> │ │ │ │ ldr r8, [pc, #36] @ 9af2c <__cxa_atexit@plt+0x8e10c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbe70 <__cxa_atexit@plt+0x3ef050> │ │ │ │ + b 3dc0c8 <__cxa_atexit@plt+0x3cf2a8> │ │ │ │ ldr r7, [pc, #20] @ 9af30 <__cxa_atexit@plt+0x8e110> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq ip, r6, #16, 16 @ 0x100000 │ │ │ │ - rscseq ip, r6, #252, 16 @ 0xfc0000 │ │ │ │ + rscseq fp, r6, #16, 16 @ 0x100000 │ │ │ │ + rscseq fp, r6, #252, 16 @ 0xfc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9af8c <__cxa_atexit@plt+0x8e16c> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -145523,18 +145523,18 @@ │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - tsteq r7, #168, 2 @ 0x2a │ │ │ │ + tsteq r7, #184, 2 @ 0x2e │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #124] @ 9b09c <__cxa_atexit@plt+0x8e27c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -145562,17 +145562,17 @@ │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r7, #244 @ 0xf4 │ │ │ │ + tsteq r7, #4, 2 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9b0d0 <__cxa_atexit@plt+0x8e2b0> │ │ │ │ ldr r7, [pc, #80] @ 9b114 <__cxa_atexit@plt+0x8e2f4> │ │ │ │ @@ -145592,16 +145592,16 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #120 @ 0x78 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #136 @ 0x88 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9b164 <__cxa_atexit@plt+0x8e344> │ │ │ │ @@ -145670,17 +145670,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq r7, #180, 2 @ 0x2d │ │ │ │ + tsteq r7, #196, 2 @ 0x31 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9b2c0 <__cxa_atexit@plt+0x8e4a0> │ │ │ │ @@ -145702,38 +145702,38 @@ │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r2, r8, r9} │ │ │ │ str sl, [r3, #40] @ 0x28 │ │ │ │ str ip, [r3, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #16, 2 │ │ │ │ - rscseq ip, r6, #96, 8 @ 0x60000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #32, 2 │ │ │ │ + rscseq fp, r6, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9b308 <__cxa_atexit@plt+0x8e4e8> │ │ │ │ ldr r3, [pc, #36] @ 9b31c <__cxa_atexit@plt+0x8e4fc> │ │ │ │ ldr r8, [pc, #36] @ 9b320 <__cxa_atexit@plt+0x8e500> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbe70 <__cxa_atexit@plt+0x3ef050> │ │ │ │ + b 3dc0c8 <__cxa_atexit@plt+0x3cf2a8> │ │ │ │ ldr r7, [pc, #20] @ 9b324 <__cxa_atexit@plt+0x8e504> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq ip, r6, #60, 8 @ 0x3c000000 │ │ │ │ - rscseq ip, r6, #52, 10 @ 0xd000000 │ │ │ │ + rscseq fp, r6, #60, 8 @ 0x3c000000 │ │ │ │ + rscseq fp, r6, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9b380 <__cxa_atexit@plt+0x8e560> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -145776,18 +145776,18 @@ │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - tsteq r7, #180, 26 @ 0x2d00 │ │ │ │ + tsteq r7, #196, 26 @ 0x3100 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #124] @ 9b490 <__cxa_atexit@plt+0x8e670> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -145815,17 +145815,17 @@ │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r7, #0, 26 │ │ │ │ + tsteq r7, #16, 26 @ 0x400 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9b4c4 <__cxa_atexit@plt+0x8e6a4> │ │ │ │ ldr r7, [pc, #80] @ 9b508 <__cxa_atexit@plt+0x8e6e8> │ │ │ │ @@ -145845,72 +145845,72 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #132, 24 @ 0x8400 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #148, 24 @ 0x9400 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9b548 <__cxa_atexit@plt+0x8e728> │ │ │ │ ldr r3, [pc, #40] @ 9b55c <__cxa_atexit@plt+0x8e73c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #32] @ 9b560 <__cxa_atexit@plt+0x8e740> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ ldr r7, [pc, #20] @ 9b564 <__cxa_atexit@plt+0x8e744> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r7, #140, 28 @ 0x8c0 │ │ │ │ - rscseq ip, r6, #52, 6 @ 0xd0000000 │ │ │ │ - rscseq ip, r6, #28, 6 @ 0x70000000 │ │ │ │ + tsteq r7, #156, 28 @ 0x9c0 │ │ │ │ + rscseq fp, r6, #52, 6 @ 0xd0000000 │ │ │ │ + rscseq fp, r6, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9b5a0 <__cxa_atexit@plt+0x8e780> │ │ │ │ ldr r3, [pc, #48] @ 9b5b8 <__cxa_atexit@plt+0x8e798> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 9b5bc <__cxa_atexit@plt+0x8e79c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fc000 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + b 3dc258 <__cxa_atexit@plt+0x3cf438> │ │ │ │ ldr r7, [pc, #12] @ 9b5b4 <__cxa_atexit@plt+0x8e794> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r6, #160, 2 @ 0x28 │ │ │ │ + rscseq fp, r6, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r7, #52, 28 @ 0x340 │ │ │ │ - rscseq ip, r6, #196, 4 @ 0x4000000c │ │ │ │ + tsteq r7, #68, 28 @ 0x440 │ │ │ │ + rscseq fp, r6, #196, 4 @ 0x4000000c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 9b5e4 <__cxa_atexit@plt+0x8e7c4> │ │ │ │ str r8, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 84698 <__cxa_atexit@plt+0x77878> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq ip, r6, #156, 4 @ 0xc0000009 │ │ │ │ + rscseq fp, r6, #156, 4 @ 0xc0000009 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9b640 <__cxa_atexit@plt+0x8e820> │ │ │ │ ldr r3, [pc, #96] @ 9b668 <__cxa_atexit@plt+0x8e848> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -145923,30 +145923,30 @@ │ │ │ │ bhi 9b654 <__cxa_atexit@plt+0x8e834> │ │ │ │ ldr r3, [pc, #72] @ 9b674 <__cxa_atexit@plt+0x8e854> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #64] @ 9b678 <__cxa_atexit@plt+0x8e858> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ ldr r7, [pc, #40] @ 9b670 <__cxa_atexit@plt+0x8e850> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 9b66c <__cxa_atexit@plt+0x8e84c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rscseq ip, r6, #40, 4 @ 0x80000002 │ │ │ │ - tsteq r7, #240, 18 @ 0x3c0000 │ │ │ │ + rscseq fp, r6, #40, 4 @ 0x80000002 │ │ │ │ + tsteq r7, #0, 20 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq r7, #148, 26 @ 0x2500 │ │ │ │ + tsteq r7, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9b6dc <__cxa_atexit@plt+0x8e8bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -145971,34 +145971,34 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #84, 18 @ 0x150000 │ │ │ │ - tsteq r7, #172, 18 @ 0x2b0000 │ │ │ │ - tsteq r7, #196, 18 @ 0x310000 │ │ │ │ - rscseq fp, r6, #224, 14 @ 0x3800000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #100, 18 @ 0x190000 │ │ │ │ + tsteq r7, #188, 18 @ 0x2f0000 │ │ │ │ + tsteq r7, #212, 18 @ 0x350000 │ │ │ │ + rscseq sl, r6, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9b740 <__cxa_atexit@plt+0x8e920> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 9b748 <__cxa_atexit@plt+0x8e928> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 96364 <__cxa_atexit@plt+0x89544> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #228, 16 @ 0xe40000 │ │ │ │ + tsteq r7, #244, 16 @ 0xf40000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9b7a8 <__cxa_atexit@plt+0x8e988> │ │ │ │ @@ -146013,29 +146013,29 @@ │ │ │ │ mov r9, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ ldr r5, [pc, #60] @ 9b7d8 <__cxa_atexit@plt+0x8e9b8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ ldr r7, [pc, #32] @ 9b7d0 <__cxa_atexit@plt+0x8e9b0> │ │ │ │ add r7, pc, r7 │ │ │ │ b 9b7bc <__cxa_atexit@plt+0x8e99c> │ │ │ │ ldr r7, [pc, #16] @ 9b7cc <__cxa_atexit@plt+0x8e9ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq ip, r6, #208 @ 0xd0 │ │ │ │ - rscseq ip, r6, #236 @ 0xec │ │ │ │ + rscseq fp, r6, #208 @ 0xd0 │ │ │ │ + rscseq fp, r6, #236 @ 0xec │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - tsteq r7, #48, 24 @ 0x3000 │ │ │ │ - rscseq fp, r6, #16, 14 @ 0x400000 │ │ │ │ + tsteq r7, #64, 24 @ 0x4000 │ │ │ │ + rscseq sl, r6, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9b83c <__cxa_atexit@plt+0x8ea1c> │ │ │ │ ldr r3, [pc, #84] @ 9b850 <__cxa_atexit@plt+0x8ea30> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -146058,15 +146058,15 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rscseq fp, r6, #148, 12 @ 0x9400000 │ │ │ │ + rscseq sl, r6, #148, 12 @ 0x9400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9b898 <__cxa_atexit@plt+0x8ea78> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ @@ -146080,15 +146080,15 @@ │ │ │ │ b 9b8bc <__cxa_atexit@plt+0x8ea9c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq fp, r6, #60, 12 @ 0x3c00000 │ │ │ │ + rscseq sl, r6, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9b95c <__cxa_atexit@plt+0x8eb3c> │ │ │ │ @@ -146125,17 +146125,17 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str r2, [r3, #32] │ │ │ │ stm lr, {r8, r9, sl, ip} │ │ │ │ str r3, [r3, #56] @ 0x38 │ │ │ │ bx r0 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - tsteq r7, #128, 20 @ 0x80000 │ │ │ │ + tsteq r7, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 9b9b8 <__cxa_atexit@plt+0x8eb98> │ │ │ │ @@ -146194,17 +146194,17 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ str r9, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r4, #56 @ 0x38 │ │ │ │ str r4, [r8, #828] @ 0x33c │ │ │ │ mov r4, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #36, 12 @ 0x2400000 │ │ │ │ - tsteq r7, #96, 18 @ 0x180000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #52, 12 @ 0x3400000 │ │ │ │ + tsteq r7, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 9bacc <__cxa_atexit@plt+0x8ecac> │ │ │ │ @@ -146263,34 +146263,34 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ str r9, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r4, #56 @ 0x38 │ │ │ │ str r4, [r8, #828] @ 0x33c │ │ │ │ mov r4, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #16, 10 @ 0x4000000 │ │ │ │ - tsteq r7, #76, 16 @ 0x4c0000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #32, 10 @ 0x8000000 │ │ │ │ + tsteq r7, #92, 16 @ 0x5c0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9bbc0 <__cxa_atexit@plt+0x8eda0> │ │ │ │ ldr r3, [pc, #24] @ 9bbd0 <__cxa_atexit@plt+0x8edb0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc218 <__cxa_atexit@plt+0x3ef3f8> │ │ │ │ + b 3dc470 <__cxa_atexit@plt+0x3cf650> │ │ │ │ ldr r7, [pc, #12] @ 9bbd4 <__cxa_atexit@plt+0x8edb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq fp, r6, #20, 26 @ 0x500 │ │ │ │ - rscseq fp, r6, #240, 24 @ 0xf000 │ │ │ │ + rscseq sl, r6, #20, 26 @ 0x500 │ │ │ │ + rscseq sl, r6, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9bc14 <__cxa_atexit@plt+0x8edf4> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -146305,16 +146305,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r7, #32, 10 @ 0x8000000 │ │ │ │ - rscseq fp, r6, #144, 24 @ 0x9000 │ │ │ │ + tsteq r7, #48, 10 @ 0xc000000 │ │ │ │ + rscseq sl, r6, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9bcb8 <__cxa_atexit@plt+0x8ee98> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -146358,17 +146358,17 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 84698 <__cxa_atexit@plt+0x77878> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - tsteq r7, #124, 8 @ 0x7c000000 │ │ │ │ + tsteq r7, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r0, ip, asr r3 │ │ │ │ - rscseq fp, r6, #184, 22 @ 0x2e000 │ │ │ │ + rscseq sl, r6, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9bd64 <__cxa_atexit@plt+0x8ef44> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -146397,17 +146397,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 9bda0 <__cxa_atexit@plt+0x8ef80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 84698 <__cxa_atexit@plt+0x77878> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r7, #188, 6 @ 0xf0000002 │ │ │ │ + tsteq r7, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ - rscseq fp, r6, #28, 22 @ 0x7000 │ │ │ │ + rscseq sl, r6, #28, 22 @ 0x7000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9bdd8 <__cxa_atexit@plt+0x8efb8> │ │ │ │ ldr r7, [pc, #36] @ 9bdf0 <__cxa_atexit@plt+0x8efd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -146416,38 +146416,38 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 9bdec <__cxa_atexit@plt+0x8efcc> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 84698 <__cxa_atexit@plt+0x77878> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq r7, #112, 6 @ 0xc0000001 │ │ │ │ - rscseq fp, r6, #108, 18 @ 0x1b0000 │ │ │ │ + tsteq r7, #128, 6 │ │ │ │ + rscseq sl, r6, #108, 18 @ 0x1b0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9be30 <__cxa_atexit@plt+0x8f010> │ │ │ │ ldr r3, [pc, #52] @ 9be48 <__cxa_atexit@plt+0x8f028> │ │ │ │ ldr r8, [pc, #52] @ 9be4c <__cxa_atexit@plt+0x8f02c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r2, [r7, #2] │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fbe70 <__cxa_atexit@plt+0x3ef050> │ │ │ │ + b 3dc0c8 <__cxa_atexit@plt+0x3cf2a8> │ │ │ │ ldr r7, [pc, #12] @ 9be44 <__cxa_atexit@plt+0x8f024> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #4, 6 @ 0x10000000 │ │ │ │ + tsteq r7, #20, 6 @ 0x50000000 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq fp, r6, #72, 18 @ 0x120000 │ │ │ │ + rscseq sl, r6, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9be8c <__cxa_atexit@plt+0x8f06c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -146463,15 +146463,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r7, #168, 4 @ 0x8000000a │ │ │ │ + tsteq r7, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #176] @ 9bf70 <__cxa_atexit@plt+0x8f150> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -146511,20 +146511,20 @@ │ │ │ │ str sl, [r6, #32] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r7, #84, 4 @ 0x40000005 │ │ │ │ + tsteq r7, #100, 4 @ 0x40000006 │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ - tsteq r7, #92, 2 │ │ │ │ - tsteq r7, #164, 8 @ 0xa4000000 │ │ │ │ + tsteq r7, #108, 2 │ │ │ │ + tsteq r7, #180, 8 @ 0xb4000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9bfac <__cxa_atexit@plt+0x8f18c> │ │ │ │ ldr r7, [pc, #132] @ 9c024 <__cxa_atexit@plt+0x8f204> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -146556,42 +146556,42 @@ │ │ │ │ str sl, [r6, #32] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #156, 2 @ 0x27 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #172, 2 @ 0x2b │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ - tsteq r7, #172 @ 0xac │ │ │ │ - tsteq r7, #244, 6 @ 0xd0000003 │ │ │ │ - rscseq fp, r6, #44, 14 @ 0xb00000 │ │ │ │ + tsteq r7, #188 @ 0xbc │ │ │ │ + tsteq r7, #4, 8 @ 0x4000000 │ │ │ │ + rscseq sl, r6, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9c070 <__cxa_atexit@plt+0x8f250> │ │ │ │ ldr r3, [pc, #52] @ 9c088 <__cxa_atexit@plt+0x8f268> │ │ │ │ ldr r8, [pc, #52] @ 9c08c <__cxa_atexit@plt+0x8f26c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r2, [r7, #2] │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fbe70 <__cxa_atexit@plt+0x3ef050> │ │ │ │ + b 3dc0c8 <__cxa_atexit@plt+0x3cf2a8> │ │ │ │ ldr r7, [pc, #12] @ 9c084 <__cxa_atexit@plt+0x8f264> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #196 @ 0xc4 │ │ │ │ + tsteq r7, #212 @ 0xd4 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq fp, r6, #8, 14 @ 0x200000 │ │ │ │ + rscseq sl, r6, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9c0cc <__cxa_atexit@plt+0x8f2ac> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -146607,15 +146607,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r7, #104 @ 0x68 │ │ │ │ + tsteq r7, #120 @ 0x78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #168] @ 9c1a8 <__cxa_atexit@plt+0x8f388> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -146653,20 +146653,20 @@ │ │ │ │ str lr, [r6, #20] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq r7, #20 │ │ │ │ + tsteq r7, #36 @ 0x24 │ │ │ │ @ instruction: 0xfffff81c │ │ │ │ - tsteq r7, #216, 28 @ 0xd80 │ │ │ │ - tsteq r7, #100, 4 @ 0x40000006 │ │ │ │ + tsteq r7, #232, 28 @ 0xe80 │ │ │ │ + tsteq r7, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9c1e4 <__cxa_atexit@plt+0x8f3c4> │ │ │ │ ldr r7, [pc, #124] @ 9c254 <__cxa_atexit@plt+0x8f434> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -146696,19 +146696,19 @@ │ │ │ │ str lr, [r6, #20] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #100, 30 @ 0x190 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #116, 30 @ 0x1d0 │ │ │ │ @ instruction: 0xfffff774 │ │ │ │ - tsteq r7, #48, 28 @ 0x300 │ │ │ │ - tsteq r7, #188, 2 @ 0x2f │ │ │ │ + tsteq r7, #64, 28 @ 0x400 │ │ │ │ + tsteq r7, #204, 2 @ 0x33 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9c2f0 <__cxa_atexit@plt+0x8f4d0> │ │ │ │ and r3, r9, #3 │ │ │ │ @@ -146741,16 +146741,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 9c308 <__cxa_atexit@plt+0x8f4e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r7, #92, 26 @ 0x1700 │ │ │ │ - rscseq fp, r6, #36, 12 @ 0x2400000 │ │ │ │ + tsteq r7, #108, 26 @ 0x1b00 │ │ │ │ + rscseq sl, r6, #36, 12 @ 0x2400000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ stm r5, {r3, r7} │ │ │ │ bne 9c35c <__cxa_atexit@plt+0x8f53c> │ │ │ │ @@ -146773,15 +146773,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffdc │ │ │ │ - tsteq r7, #192, 24 @ 0xc000 │ │ │ │ + tsteq r7, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9c3ec <__cxa_atexit@plt+0x8f5cc> │ │ │ │ ldr r3, [pc, #84] @ 9c3fc <__cxa_atexit@plt+0x8f5dc> │ │ │ │ @@ -146804,31 +146804,31 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 9c408 <__cxa_atexit@plt+0x8f5e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r7, #188, 26 @ 0x2f00 │ │ │ │ - tsteq r7, #116, 26 @ 0x1d00 │ │ │ │ - rscseq fp, r6, #44, 10 @ 0xb000000 │ │ │ │ + tsteq r7, #204, 26 @ 0x3300 │ │ │ │ + tsteq r7, #132, 26 @ 0x2100 │ │ │ │ + rscseq sl, r6, #44, 10 @ 0xb000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 9c43c <__cxa_atexit@plt+0x8f61c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 9c440 <__cxa_atexit@plt+0x8f620> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #58 @ 0x3a │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #92, 26 @ 0x1700 │ │ │ │ - tsteq r7, #20, 26 @ 0x500 │ │ │ │ + tsteq r7, #108, 26 @ 0x1b00 │ │ │ │ + tsteq r7, #36, 26 @ 0x900 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 9c464 <__cxa_atexit@plt+0x8f644> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, sl, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -146869,15 +146869,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rscseq fp, r6, #52, 8 @ 0x34000000 │ │ │ │ + rscseq sl, r6, #52, 8 @ 0x34000000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #76] @ 9c564 <__cxa_atexit@plt+0x8f744> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -147027,17 +147027,17 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq r7, #124, 24 @ 0x7c00 │ │ │ │ + tsteq r7, #140, 24 @ 0x8c00 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9c7fc <__cxa_atexit@plt+0x8f9dc> │ │ │ │ @@ -147061,61 +147061,61 @@ │ │ │ │ str r7, [r3, #44] @ 0x2c │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ str r8, [r3, #4] │ │ │ │ str lr, [r3, #40] @ 0x28 │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #216, 22 @ 0x36000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 9c82c <__cxa_atexit@plt+0x8fa0c> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - rscseq fp, r6, #8, 2 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + rscseq sl, r6, #8, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 9c850 <__cxa_atexit@plt+0x8fa30> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - rscseq fp, r6, #252 @ 0xfc │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + rscseq sl, r6, #252 @ 0xfc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 9c874 <__cxa_atexit@plt+0x8fa54> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - rscseq fp, r6, #240 @ 0xf0 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + rscseq sl, r6, #240 @ 0xf0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 9c898 <__cxa_atexit@plt+0x8fa78> │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fc220 <__cxa_atexit@plt+0x3ef400> │ │ │ │ - rscseq fp, r6, #4, 2 │ │ │ │ - rscseq fp, r6, #16, 2 │ │ │ │ + b 3dc478 <__cxa_atexit@plt+0x3cf658> │ │ │ │ + rscseq sl, r6, #4, 2 │ │ │ │ + rscseq sl, r6, #16, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 9c91c <__cxa_atexit@plt+0x8fafc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 9c914 <__cxa_atexit@plt+0x8faf4> │ │ │ │ ldr r3, [pc, #84] @ 9c924 <__cxa_atexit@plt+0x8fb04> │ │ │ │ ldr r2, [pc, #84] @ 9c928 <__cxa_atexit@plt+0x8fb08> │ │ │ │ ldr r1, [pc, #84] @ 9c92c <__cxa_atexit@plt+0x8fb0c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -147128,24 +147128,24 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r3, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 9c934 <__cxa_atexit@plt+0x8fb14> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fc210 <__cxa_atexit@plt+0x3ef3f0> │ │ │ │ + b 3dc468 <__cxa_atexit@plt+0x3cf648> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq fp, r6, #200 @ 0xc8 │ │ │ │ - tsteq r7, #72, 14 @ 0x1200000 │ │ │ │ - tsteq r7, #108, 20 @ 0x6c000 │ │ │ │ - tsteq r7, #44, 14 @ 0xb00000 │ │ │ │ + rscseq sl, r6, #200 @ 0xc8 │ │ │ │ + tsteq r7, #88, 14 @ 0x1600000 │ │ │ │ + tsteq r7, #124, 20 @ 0x7c000 │ │ │ │ + tsteq r7, #60, 14 @ 0xf00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9c96c <__cxa_atexit@plt+0x8fb4c> │ │ │ │ @@ -147153,16 +147153,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #204, 12 @ 0xcc00000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9ca44 <__cxa_atexit@plt+0x8fc24> │ │ │ │ ldr r2, [pc, #200] @ 9ca64 <__cxa_atexit@plt+0x8fc44> │ │ │ │ @@ -147212,17 +147212,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq r7, #180, 18 @ 0x2d0000 │ │ │ │ + tsteq r7, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9caec <__cxa_atexit@plt+0x8fccc> │ │ │ │ @@ -147249,38 +147249,38 @@ │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ str lr, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #224, 16 @ 0xe00000 │ │ │ │ - rscseq sl, r6, #188, 28 @ 0xbc0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #240, 16 @ 0xf00000 │ │ │ │ + rscseq r9, r6, #188, 28 @ 0xbc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9cb34 <__cxa_atexit@plt+0x8fd14> │ │ │ │ ldr r3, [pc, #36] @ 9cb48 <__cxa_atexit@plt+0x8fd28> │ │ │ │ ldr r8, [pc, #36] @ 9cb4c <__cxa_atexit@plt+0x8fd2c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbe70 <__cxa_atexit@plt+0x3ef050> │ │ │ │ + b 3dc0c8 <__cxa_atexit@plt+0x3cf2a8> │ │ │ │ ldr r7, [pc, #20] @ 9cb50 <__cxa_atexit@plt+0x8fd30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq sl, r6, #152, 28 @ 0x980 │ │ │ │ - rscseq sl, r6, #144, 28 @ 0x900 │ │ │ │ + rscseq r9, r6, #152, 28 @ 0x980 │ │ │ │ + rscseq r9, r6, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9cbac <__cxa_atexit@plt+0x8fd8c> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -147323,18 +147323,18 @@ │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - tsteq r7, #136, 10 @ 0x22000000 │ │ │ │ + tsteq r7, #152, 10 @ 0x26000000 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #124] @ 9ccbc <__cxa_atexit@plt+0x8fe9c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -147362,17 +147362,17 @@ │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r7, #212, 8 @ 0xd4000000 │ │ │ │ + tsteq r7, #228, 8 @ 0xe4000000 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9ccf0 <__cxa_atexit@plt+0x8fed0> │ │ │ │ ldr r7, [pc, #80] @ 9cd34 <__cxa_atexit@plt+0x8ff14> │ │ │ │ @@ -147392,18 +147392,18 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #88, 8 @ 0x58000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #104, 8 @ 0x68000000 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ - rscseq sl, r6, #112, 24 @ 0x7000 │ │ │ │ + rscseq r9, r6, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9cd94 <__cxa_atexit@plt+0x8ff74> │ │ │ │ ldr r2, [pc, #64] @ 9cd9c <__cxa_atexit@plt+0x8ff7c> │ │ │ │ ldr r1, [pc, #64] @ 9cda0 <__cxa_atexit@plt+0x8ff80> │ │ │ │ @@ -147416,21 +147416,21 @@ │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r0, [pc, #40] @ 9cda8 <__cxa_atexit@plt+0x8ff88> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ add sl, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc210 <__cxa_atexit@plt+0x3ef3f0> │ │ │ │ + b 3dc468 <__cxa_atexit@plt+0x3cf648> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq sl, r6, #60, 24 @ 0x3c00 │ │ │ │ - tsteq r7, #164, 4 @ 0x4000000a │ │ │ │ - tsteq r7, #176, 4 │ │ │ │ + rscseq r9, r6, #60, 24 @ 0x3c00 │ │ │ │ + tsteq r7, #180, 4 @ 0x4000000b │ │ │ │ + tsteq r7, #192, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9cde0 <__cxa_atexit@plt+0x8ffc0> │ │ │ │ @@ -147438,17 +147438,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #88, 4 @ 0x80000005 │ │ │ │ - rscseq sl, r6, #184, 22 @ 0x2e000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #104, 4 @ 0x80000006 │ │ │ │ + rscseq r9, r6, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -147457,25 +147457,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ 9ce54 <__cxa_atexit@plt+0x90034> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #24] @ 9ce58 <__cxa_atexit@plt+0x90038> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - tsteq r7, #164, 10 @ 0x29000000 │ │ │ │ - rscseq sl, r6, #228, 22 @ 0x39000 │ │ │ │ - rscseq sl, r6, #76, 22 @ 0x13000 │ │ │ │ + tsteq r7, #180, 10 @ 0x2d000000 │ │ │ │ + rscseq r9, r6, #228, 22 @ 0x39000 │ │ │ │ + rscseq r9, r6, #76, 22 @ 0x13000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ @@ -147483,25 +147483,25 @@ │ │ │ │ bhi 9cea0 <__cxa_atexit@plt+0x90080> │ │ │ │ ldr r3, [pc, #48] @ 9cebc <__cxa_atexit@plt+0x9009c> │ │ │ │ ldr r2, [pc, #48] @ 9cec0 <__cxa_atexit@plt+0x900a0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc210 <__cxa_atexit@plt+0x3ef3f0> │ │ │ │ + b 3dc468 <__cxa_atexit@plt+0x3cf648> │ │ │ │ ldr r7, [pc, #28] @ 9cec4 <__cxa_atexit@plt+0x900a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq sl, r6, #16, 22 @ 0x4000 │ │ │ │ - rscseq sl, r6, #132, 22 @ 0x21000 │ │ │ │ + rscseq r9, r6, #16, 22 @ 0x4000 │ │ │ │ + rscseq r9, r6, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9cefc <__cxa_atexit@plt+0x900dc> │ │ │ │ @@ -147509,51 +147509,51 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #60, 2 │ │ │ │ - rscseq sl, r6, #40, 22 @ 0xa000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #76, 2 │ │ │ │ + rscseq r9, r6, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 9cf64 <__cxa_atexit@plt+0x90144> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 9cf5c <__cxa_atexit@plt+0x9013c> │ │ │ │ ldr r3, [pc, #44] @ 9cf6c <__cxa_atexit@plt+0x9014c> │ │ │ │ ldr r2, [pc, #44] @ 9cf70 <__cxa_atexit@plt+0x90150> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fbe68 <__cxa_atexit@plt+0x3ef048> │ │ │ │ + b 3dc0c0 <__cxa_atexit@plt+0x3cf2a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r6, #240, 20 @ 0xf0000 │ │ │ │ - tsteq r7, #224 @ 0xe0 │ │ │ │ - rscseq sl, r6, #208, 20 @ 0xd0000 │ │ │ │ + rscseq r9, r6, #240, 20 @ 0xf0000 │ │ │ │ + tsteq r7, #240 @ 0xf0 │ │ │ │ + rscseq r9, r6, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 9cfe0 <__cxa_atexit@plt+0x901c0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 9cfd8 <__cxa_atexit@plt+0x901b8> │ │ │ │ ldr r7, [pc, #64] @ 9cfe8 <__cxa_atexit@plt+0x901c8> │ │ │ │ ldr r3, [pc, #64] @ 9cfec <__cxa_atexit@plt+0x901cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ @@ -147561,68 +147561,68 @@ │ │ │ │ ldr r5, [pc, #48] @ 9cff0 <__cxa_atexit@plt+0x901d0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #40] @ 9cff4 <__cxa_atexit@plt+0x901d4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r6, #160, 20 @ 0xa0000 │ │ │ │ - tsteq r7, #124 @ 0x7c │ │ │ │ - tsteq r7, #24, 8 @ 0x18000000 │ │ │ │ - tsteq r7, #100 @ 0x64 │ │ │ │ - rscseq sl, r6, #88, 20 @ 0x58000 │ │ │ │ + rscseq r9, r6, #160, 20 @ 0xa0000 │ │ │ │ + tsteq r7, #140 @ 0x8c │ │ │ │ + tsteq r7, #40, 8 @ 0x28000000 │ │ │ │ + tsteq r7, #116 @ 0x74 │ │ │ │ + rscseq r9, r6, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 9d018 <__cxa_atexit@plt+0x901f8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe70 <__cxa_atexit@plt+0x3ef050> │ │ │ │ - rscseq sl, r6, #72, 20 @ 0x48000 │ │ │ │ + b 3dc0c8 <__cxa_atexit@plt+0x3cf2a8> │ │ │ │ + rscseq r9, r6, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 9d03c <__cxa_atexit@plt+0x9021c> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - rscseq sl, r6, #88, 20 @ 0x58000 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + rscseq r9, r6, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 9d060 <__cxa_atexit@plt+0x90240> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - rscseq sl, r6, #76, 20 @ 0x4c000 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + rscseq r9, r6, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 9d084 <__cxa_atexit@plt+0x90264> │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fc220 <__cxa_atexit@plt+0x3ef400> │ │ │ │ - rscseq sl, r6, #80, 20 @ 0x50000 │ │ │ │ - rscseq sl, r6, #92, 20 @ 0x5c000 │ │ │ │ + b 3dc478 <__cxa_atexit@plt+0x3cf658> │ │ │ │ + rscseq r9, r6, #80, 20 @ 0x50000 │ │ │ │ + rscseq r9, r6, #92, 20 @ 0x5c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 9d108 <__cxa_atexit@plt+0x902e8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 9d100 <__cxa_atexit@plt+0x902e0> │ │ │ │ ldr r3, [pc, #84] @ 9d110 <__cxa_atexit@plt+0x902f0> │ │ │ │ ldr r2, [pc, #84] @ 9d114 <__cxa_atexit@plt+0x902f4> │ │ │ │ ldr r1, [pc, #84] @ 9d118 <__cxa_atexit@plt+0x902f8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -147635,24 +147635,24 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r3, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 9d120 <__cxa_atexit@plt+0x90300> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fc210 <__cxa_atexit@plt+0x3ef3f0> │ │ │ │ + b 3dc468 <__cxa_atexit@plt+0x3cf648> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq sl, r6, #20, 20 @ 0x14000 │ │ │ │ - tsteq r7, #92, 30 @ 0x170 │ │ │ │ - tsteq r7, #128, 4 │ │ │ │ - tsteq r7, #64, 30 @ 0x100 │ │ │ │ + rscseq r9, r6, #20, 20 @ 0x14000 │ │ │ │ + tsteq r7, #108, 30 @ 0x1b0 │ │ │ │ + tsteq r7, #144, 4 │ │ │ │ + tsteq r7, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9d158 <__cxa_atexit@plt+0x90338> │ │ │ │ @@ -147660,16 +147660,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #224, 28 @ 0xe00 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9d1b0 <__cxa_atexit@plt+0x90390> │ │ │ │ ldr r3, [pc, #48] @ 9d1b8 <__cxa_atexit@plt+0x90398> │ │ │ │ @@ -147748,17 +147748,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r7, #68, 2 │ │ │ │ + tsteq r7, #84, 2 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ mov lr, fp │ │ │ │ cmp r2, r6 │ │ │ │ @@ -147782,38 +147782,38 @@ │ │ │ │ ldm sp, {r4, fp} │ │ │ │ add lr, r3, #28 │ │ │ │ stm lr, {r2, r8, r9, sl, ip} │ │ │ │ bx r0 │ │ │ │ mov fp, lr │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #144 @ 0x90 │ │ │ │ - rscseq sl, r6, #160, 14 @ 0x2800000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #160 @ 0xa0 │ │ │ │ + rscseq r9, r6, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9d388 <__cxa_atexit@plt+0x90568> │ │ │ │ ldr r3, [pc, #36] @ 9d39c <__cxa_atexit@plt+0x9057c> │ │ │ │ ldr r8, [pc, #36] @ 9d3a0 <__cxa_atexit@plt+0x90580> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbe70 <__cxa_atexit@plt+0x3ef050> │ │ │ │ + b 3dc0c8 <__cxa_atexit@plt+0x3cf2a8> │ │ │ │ ldr r7, [pc, #20] @ 9d3a4 <__cxa_atexit@plt+0x90584> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq sl, r6, #124, 14 @ 0x1f00000 │ │ │ │ - rscseq sl, r6, #116, 14 @ 0x1d00000 │ │ │ │ + rscseq r9, r6, #124, 14 @ 0x1f00000 │ │ │ │ + rscseq r9, r6, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9d400 <__cxa_atexit@plt+0x905e0> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -147856,18 +147856,18 @@ │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - tsteq r7, #52, 26 @ 0xd00 │ │ │ │ + tsteq r7, #68, 26 @ 0x1100 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #124] @ 9d510 <__cxa_atexit@plt+0x906f0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -147895,17 +147895,17 @@ │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r7, #128, 24 @ 0x8000 │ │ │ │ + tsteq r7, #144, 24 @ 0x9000 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9d544 <__cxa_atexit@plt+0x90724> │ │ │ │ ldr r7, [pc, #80] @ 9d588 <__cxa_atexit@plt+0x90768> │ │ │ │ @@ -147925,18 +147925,18 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #4, 24 @ 0x400 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #20, 24 @ 0x1400 │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ - rscseq sl, r6, #84, 10 @ 0x15000000 │ │ │ │ + rscseq r9, r6, #84, 10 @ 0x15000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9d5e8 <__cxa_atexit@plt+0x907c8> │ │ │ │ ldr r2, [pc, #64] @ 9d5f0 <__cxa_atexit@plt+0x907d0> │ │ │ │ ldr r1, [pc, #64] @ 9d5f4 <__cxa_atexit@plt+0x907d4> │ │ │ │ @@ -147949,21 +147949,21 @@ │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r0, [pc, #40] @ 9d5fc <__cxa_atexit@plt+0x907dc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ add sl, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc210 <__cxa_atexit@plt+0x3ef3f0> │ │ │ │ + b 3dc468 <__cxa_atexit@plt+0x3cf648> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq sl, r6, #32, 10 @ 0x8000000 │ │ │ │ - tsteq r7, #80, 20 @ 0x50000 │ │ │ │ - tsteq r7, #92, 20 @ 0x5c000 │ │ │ │ + rscseq r9, r6, #32, 10 @ 0x8000000 │ │ │ │ + tsteq r7, #96, 20 @ 0x60000 │ │ │ │ + tsteq r7, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9d634 <__cxa_atexit@plt+0x90814> │ │ │ │ @@ -147971,17 +147971,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #4, 20 @ 0x4000 │ │ │ │ - rscseq sl, r6, #156, 8 @ 0x9c000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #20, 20 @ 0x14000 │ │ │ │ + rscseq r9, r6, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -147990,25 +147990,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ 9d6a8 <__cxa_atexit@plt+0x90888> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #24] @ 9d6ac <__cxa_atexit@plt+0x9088c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - tsteq r7, #80, 26 @ 0x1400 │ │ │ │ - rscseq sl, r6, #136, 8 @ 0x88000000 │ │ │ │ - rscseq sl, r6, #48, 8 @ 0x30000000 │ │ │ │ + tsteq r7, #96, 26 @ 0x1800 │ │ │ │ + rscseq r9, r6, #136, 8 @ 0x88000000 │ │ │ │ + rscseq r9, r6, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ @@ -148016,25 +148016,25 @@ │ │ │ │ bhi 9d6f4 <__cxa_atexit@plt+0x908d4> │ │ │ │ ldr r3, [pc, #48] @ 9d710 <__cxa_atexit@plt+0x908f0> │ │ │ │ ldr r2, [pc, #48] @ 9d714 <__cxa_atexit@plt+0x908f4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc210 <__cxa_atexit@plt+0x3ef3f0> │ │ │ │ + b 3dc468 <__cxa_atexit@plt+0x3cf648> │ │ │ │ ldr r7, [pc, #28] @ 9d718 <__cxa_atexit@plt+0x908f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq sl, r6, #244, 6 @ 0xd0000003 │ │ │ │ - rscseq sl, r6, #40, 8 @ 0x28000000 │ │ │ │ + rscseq r9, r6, #244, 6 @ 0xd0000003 │ │ │ │ + rscseq r9, r6, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9d750 <__cxa_atexit@plt+0x90930> │ │ │ │ @@ -148042,51 +148042,51 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #232, 16 @ 0xe80000 │ │ │ │ - rscseq sl, r6, #204, 6 @ 0x30000003 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #248, 16 @ 0xf80000 │ │ │ │ + rscseq r9, r6, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 9d7b8 <__cxa_atexit@plt+0x90998> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 9d7b0 <__cxa_atexit@plt+0x90990> │ │ │ │ ldr r3, [pc, #44] @ 9d7c0 <__cxa_atexit@plt+0x909a0> │ │ │ │ ldr r2, [pc, #44] @ 9d7c4 <__cxa_atexit@plt+0x909a4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fbe68 <__cxa_atexit@plt+0x3ef048> │ │ │ │ + b 3dc0c0 <__cxa_atexit@plt+0x3cf2a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r6, #148, 6 @ 0x50000002 │ │ │ │ - tsteq r7, #140, 16 @ 0x8c0000 │ │ │ │ - rscseq sl, r6, #116, 6 @ 0xd0000001 │ │ │ │ + rscseq r9, r6, #148, 6 @ 0x50000002 │ │ │ │ + tsteq r7, #156, 16 @ 0x9c0000 │ │ │ │ + rscseq r9, r6, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 9d834 <__cxa_atexit@plt+0x90a14> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 9d82c <__cxa_atexit@plt+0x90a0c> │ │ │ │ ldr r7, [pc, #64] @ 9d83c <__cxa_atexit@plt+0x90a1c> │ │ │ │ ldr r3, [pc, #64] @ 9d840 <__cxa_atexit@plt+0x90a20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ @@ -148094,77 +148094,77 @@ │ │ │ │ ldr r5, [pc, #48] @ 9d844 <__cxa_atexit@plt+0x90a24> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #40] @ 9d848 <__cxa_atexit@plt+0x90a28> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r6, #68, 6 @ 0x10000001 │ │ │ │ - tsteq r7, #40, 16 @ 0x280000 │ │ │ │ - tsteq r7, #196, 22 @ 0x31000 │ │ │ │ - tsteq r7, #16, 16 @ 0x100000 │ │ │ │ - rscseq sl, r6, #252, 4 @ 0xc000000f │ │ │ │ + rscseq r9, r6, #68, 6 @ 0x10000001 │ │ │ │ + tsteq r7, #56, 16 @ 0x380000 │ │ │ │ + tsteq r7, #212, 22 @ 0x35000 │ │ │ │ + tsteq r7, #32, 16 @ 0x200000 │ │ │ │ + rscseq r9, r6, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 9d86c <__cxa_atexit@plt+0x90a4c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe70 <__cxa_atexit@plt+0x3ef050> │ │ │ │ - rscseq sl, r6, #236, 4 @ 0xc000000e │ │ │ │ + b 3dc0c8 <__cxa_atexit@plt+0x3cf2a8> │ │ │ │ + rscseq r9, r6, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 9d890 <__cxa_atexit@plt+0x90a70> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - rscseq sl, r6, #252, 4 @ 0xc000000f │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + rscseq r9, r6, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 9d8b4 <__cxa_atexit@plt+0x90a94> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - rscseq sl, r6, #240, 4 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + rscseq r9, r6, #240, 4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 9d8d8 <__cxa_atexit@plt+0x90ab8> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - rscseq sl, r6, #228, 4 @ 0x4000000e │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + rscseq r9, r6, #228, 4 @ 0x4000000e │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 9d8fc <__cxa_atexit@plt+0x90adc> │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fc220 <__cxa_atexit@plt+0x3ef400> │ │ │ │ - rscseq sl, r6, #248, 4 @ 0x8000000f │ │ │ │ - rscseq sl, r6, #4, 6 @ 0x10000000 │ │ │ │ + b 3dc478 <__cxa_atexit@plt+0x3cf658> │ │ │ │ + rscseq r9, r6, #248, 4 @ 0x8000000f │ │ │ │ + rscseq r9, r6, #4, 6 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 9d980 <__cxa_atexit@plt+0x90b60> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 9d978 <__cxa_atexit@plt+0x90b58> │ │ │ │ ldr r3, [pc, #84] @ 9d988 <__cxa_atexit@plt+0x90b68> │ │ │ │ ldr r2, [pc, #84] @ 9d98c <__cxa_atexit@plt+0x90b6c> │ │ │ │ ldr r1, [pc, #84] @ 9d990 <__cxa_atexit@plt+0x90b70> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -148177,24 +148177,24 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r3, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 9d998 <__cxa_atexit@plt+0x90b78> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fc210 <__cxa_atexit@plt+0x3ef3f0> │ │ │ │ + b 3dc468 <__cxa_atexit@plt+0x3cf648> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq sl, r6, #188, 4 @ 0xc000000b │ │ │ │ - tsteq r7, #228, 12 @ 0xe400000 │ │ │ │ - tsteq r7, #8, 20 @ 0x8000 │ │ │ │ - tsteq r7, #200, 12 @ 0xc800000 │ │ │ │ + rscseq r9, r6, #188, 4 @ 0xc000000b │ │ │ │ + tsteq r7, #244, 12 @ 0xf400000 │ │ │ │ + tsteq r7, #24, 20 @ 0x18000 │ │ │ │ + tsteq r7, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9d9d0 <__cxa_atexit@plt+0x90bb0> │ │ │ │ @@ -148202,16 +148202,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #104, 12 @ 0x6800000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9da28 <__cxa_atexit@plt+0x90c08> │ │ │ │ ldr r3, [pc, #48] @ 9da30 <__cxa_atexit@plt+0x90c10> │ │ │ │ @@ -148287,17 +148287,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq r7, #212, 16 @ 0xd40000 │ │ │ │ + tsteq r7, #228, 16 @ 0xe40000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ mov lr, fp │ │ │ │ cmp r2, r6 │ │ │ │ @@ -148325,38 +148325,38 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str ip, [r3, #28] │ │ │ │ bx r0 │ │ │ │ mov fp, lr │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #32, 16 @ 0x200000 │ │ │ │ - rscseq sl, r6, #68 @ 0x44 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #48, 16 @ 0x300000 │ │ │ │ + rscseq r9, r6, #68 @ 0x44 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9dc04 <__cxa_atexit@plt+0x90de4> │ │ │ │ ldr r3, [pc, #36] @ 9dc18 <__cxa_atexit@plt+0x90df8> │ │ │ │ ldr r8, [pc, #36] @ 9dc1c <__cxa_atexit@plt+0x90dfc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbe70 <__cxa_atexit@plt+0x3ef050> │ │ │ │ + b 3dc0c8 <__cxa_atexit@plt+0x3cf2a8> │ │ │ │ ldr r7, [pc, #20] @ 9dc20 <__cxa_atexit@plt+0x90e00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq sl, r6, #32 │ │ │ │ - rscseq sl, r6, #24 │ │ │ │ + rscseq r9, r6, #32 │ │ │ │ + rscseq r9, r6, #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9dc7c <__cxa_atexit@plt+0x90e5c> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -148399,18 +148399,18 @@ │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - tsteq r7, #184, 8 @ 0xb8000000 │ │ │ │ + tsteq r7, #200, 8 @ 0xc8000000 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #124] @ 9dd8c <__cxa_atexit@plt+0x90f6c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -148438,17 +148438,17 @@ │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r7, #4, 8 @ 0x4000000 │ │ │ │ + tsteq r7, #20, 8 @ 0x14000000 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9ddc0 <__cxa_atexit@plt+0x90fa0> │ │ │ │ ldr r7, [pc, #80] @ 9de04 <__cxa_atexit@plt+0x90fe4> │ │ │ │ @@ -148468,18 +148468,18 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #136, 6 @ 0x20000002 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #152, 6 @ 0x60000002 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ - rscseq r9, r6, #248, 26 @ 0x3e00 │ │ │ │ + rscseq r8, r6, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9de64 <__cxa_atexit@plt+0x91044> │ │ │ │ ldr r2, [pc, #64] @ 9de6c <__cxa_atexit@plt+0x9104c> │ │ │ │ ldr r1, [pc, #64] @ 9de70 <__cxa_atexit@plt+0x91050> │ │ │ │ @@ -148492,21 +148492,21 @@ │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r0, [pc, #40] @ 9de78 <__cxa_atexit@plt+0x91058> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ add sl, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc210 <__cxa_atexit@plt+0x3ef3f0> │ │ │ │ + b 3dc468 <__cxa_atexit@plt+0x3cf648> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r9, r6, #196, 26 @ 0x3100 │ │ │ │ - tsteq r7, #212, 2 @ 0x35 │ │ │ │ - tsteq r7, #224, 2 @ 0x38 │ │ │ │ + rscseq r8, r6, #196, 26 @ 0x3100 │ │ │ │ + tsteq r7, #228, 2 @ 0x39 │ │ │ │ + tsteq r7, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9deb0 <__cxa_atexit@plt+0x91090> │ │ │ │ @@ -148514,17 +148514,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #136, 2 @ 0x22 │ │ │ │ - rscseq r9, r6, #64, 26 @ 0x1000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #152, 2 @ 0x26 │ │ │ │ + rscseq r8, r6, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -148533,25 +148533,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ 9df24 <__cxa_atexit@plt+0x91104> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #24] @ 9df28 <__cxa_atexit@plt+0x91108> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - tsteq r7, #212, 8 @ 0xd4000000 │ │ │ │ - rscseq r9, r6, #44, 26 @ 0xb00 │ │ │ │ - rscseq r9, r6, #212, 24 @ 0xd400 │ │ │ │ + tsteq r7, #228, 8 @ 0xe4000000 │ │ │ │ + rscseq r8, r6, #44, 26 @ 0xb00 │ │ │ │ + rscseq r8, r6, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ @@ -148559,25 +148559,25 @@ │ │ │ │ bhi 9df70 <__cxa_atexit@plt+0x91150> │ │ │ │ ldr r3, [pc, #48] @ 9df8c <__cxa_atexit@plt+0x9116c> │ │ │ │ ldr r2, [pc, #48] @ 9df90 <__cxa_atexit@plt+0x91170> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc210 <__cxa_atexit@plt+0x3ef3f0> │ │ │ │ + b 3dc468 <__cxa_atexit@plt+0x3cf648> │ │ │ │ ldr r7, [pc, #28] @ 9df94 <__cxa_atexit@plt+0x91174> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r9, r6, #152, 24 @ 0x9800 │ │ │ │ - rscseq r9, r6, #204, 24 @ 0xcc00 │ │ │ │ + rscseq r8, r6, #152, 24 @ 0x9800 │ │ │ │ + rscseq r8, r6, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9dfcc <__cxa_atexit@plt+0x911ac> │ │ │ │ @@ -148585,51 +148585,51 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #108 @ 0x6c │ │ │ │ - rscseq r9, r6, #112, 24 @ 0x7000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #124 @ 0x7c │ │ │ │ + rscseq r8, r6, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 9e034 <__cxa_atexit@plt+0x91214> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 9e02c <__cxa_atexit@plt+0x9120c> │ │ │ │ ldr r3, [pc, #44] @ 9e03c <__cxa_atexit@plt+0x9121c> │ │ │ │ ldr r2, [pc, #44] @ 9e040 <__cxa_atexit@plt+0x91220> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fbe68 <__cxa_atexit@plt+0x3ef048> │ │ │ │ + b 3dc0c0 <__cxa_atexit@plt+0x3cf2a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r6, #56, 24 @ 0x3800 │ │ │ │ - tsteq r7, #16 │ │ │ │ - rscseq r9, r6, #24, 24 @ 0x1800 │ │ │ │ + rscseq r8, r6, #56, 24 @ 0x3800 │ │ │ │ + tsteq r7, #32 │ │ │ │ + rscseq r8, r6, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 9e0b0 <__cxa_atexit@plt+0x91290> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 9e0a8 <__cxa_atexit@plt+0x91288> │ │ │ │ ldr r7, [pc, #64] @ 9e0b8 <__cxa_atexit@plt+0x91298> │ │ │ │ ldr r3, [pc, #64] @ 9e0bc <__cxa_atexit@plt+0x9129c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ @@ -148637,33 +148637,33 @@ │ │ │ │ ldr r5, [pc, #48] @ 9e0c0 <__cxa_atexit@plt+0x912a0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #40] @ 9e0c4 <__cxa_atexit@plt+0x912a4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r6, #232, 22 @ 0x3a000 │ │ │ │ - tsteq r7, #172, 30 @ 0x2b0 │ │ │ │ - tsteq r7, #72, 6 @ 0x20000001 │ │ │ │ - tsteq r7, #148, 30 @ 0x250 │ │ │ │ - rscseq r9, r6, #160, 22 @ 0x28000 │ │ │ │ + rscseq r8, r6, #232, 22 @ 0x3a000 │ │ │ │ + tsteq r7, #188, 30 @ 0x2f0 │ │ │ │ + tsteq r7, #88, 6 @ 0x60000001 │ │ │ │ + tsteq r7, #164, 30 @ 0x290 │ │ │ │ + rscseq r8, r6, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 9e0e8 <__cxa_atexit@plt+0x912c8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe70 <__cxa_atexit@plt+0x3ef050> │ │ │ │ - rscseq r9, r6, #144, 22 @ 0x24000 │ │ │ │ - rscseq r9, r6, #224, 22 @ 0x38000 │ │ │ │ + b 3dc0c8 <__cxa_atexit@plt+0x3cf2a8> │ │ │ │ + rscseq r8, r6, #144, 22 @ 0x24000 │ │ │ │ + rscseq r8, r6, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9e14c <__cxa_atexit@plt+0x9132c> │ │ │ │ ldr r3, [pc, #76] @ 9e15c <__cxa_atexit@plt+0x9133c> │ │ │ │ @@ -148675,97 +148675,97 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r8, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 9e164 <__cxa_atexit@plt+0x91344> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r9, r6, #144, 22 @ 0x24000 │ │ │ │ - rscseq r9, r6, #104, 22 @ 0x1a000 │ │ │ │ + rscseq r8, r6, #144, 22 @ 0x24000 │ │ │ │ + rscseq r8, r6, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 9e18c <__cxa_atexit@plt+0x9136c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r9, r6, #64, 22 @ 0x10000 │ │ │ │ + rscseq r8, r6, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 9e1b8 <__cxa_atexit@plt+0x91398> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 9e1bc <__cxa_atexit@plt+0x9139c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fbf68 <__cxa_atexit@plt+0x3ef148> │ │ │ │ + b 3dc1c0 <__cxa_atexit@plt+0x3cf3a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r7, #160, 30 @ 0x280 │ │ │ │ + tsteq r7, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 9e1e8 <__cxa_atexit@plt+0x913c8> │ │ │ │ ldr r7, [pc, #24] @ 9e1f4 <__cxa_atexit@plt+0x913d4> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbf70 <__cxa_atexit@plt+0x3ef150> │ │ │ │ - rscseq r9, r6, #200, 20 @ 0xc8000 │ │ │ │ + b 3dc1c8 <__cxa_atexit@plt+0x3cf3a8> │ │ │ │ + rscseq r8, r6, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 9e218 <__cxa_atexit@plt+0x913f8> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - rscseq r9, r6, #148, 20 @ 0x94000 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + rscseq r8, r6, #148, 20 @ 0x94000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 9e23c <__cxa_atexit@plt+0x9141c> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - rscseq r9, r6, #208, 20 @ 0xd0000 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + rscseq r8, r6, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 9e260 <__cxa_atexit@plt+0x91440> │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fc220 <__cxa_atexit@plt+0x3ef400> │ │ │ │ - rscseq r9, r6, #212, 20 @ 0xd4000 │ │ │ │ - rscseq r9, r6, #224, 20 @ 0xe0000 │ │ │ │ + b 3dc478 <__cxa_atexit@plt+0x3cf658> │ │ │ │ + rscseq r8, r6, #212, 20 @ 0xd4000 │ │ │ │ + rscseq r8, r6, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 9e2e4 <__cxa_atexit@plt+0x914c4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 9e2dc <__cxa_atexit@plt+0x914bc> │ │ │ │ ldr r3, [pc, #84] @ 9e2ec <__cxa_atexit@plt+0x914cc> │ │ │ │ ldr r2, [pc, #84] @ 9e2f0 <__cxa_atexit@plt+0x914d0> │ │ │ │ ldr r1, [pc, #84] @ 9e2f4 <__cxa_atexit@plt+0x914d4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -148778,24 +148778,24 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r3, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 9e2fc <__cxa_atexit@plt+0x914dc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fc210 <__cxa_atexit@plt+0x3ef3f0> │ │ │ │ + b 3dc468 <__cxa_atexit@plt+0x3cf648> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq r9, r6, #152, 20 @ 0x98000 │ │ │ │ - tsteq r7, #128, 26 @ 0x2000 │ │ │ │ - tsteq r7, #164 @ 0xa4 │ │ │ │ - tsteq r7, #100, 26 @ 0x1900 │ │ │ │ + rscseq r8, r6, #152, 20 @ 0x98000 │ │ │ │ + tsteq r7, #144, 26 @ 0x2400 │ │ │ │ + tsteq r7, #180 @ 0xb4 │ │ │ │ + tsteq r7, #116, 26 @ 0x1d00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9e334 <__cxa_atexit@plt+0x91514> │ │ │ │ @@ -148803,16 +148803,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #4, 26 @ 0x100 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #20, 26 @ 0x500 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9e38c <__cxa_atexit@plt+0x9156c> │ │ │ │ ldr r3, [pc, #48] @ 9e394 <__cxa_atexit@plt+0x91574> │ │ │ │ @@ -148890,17 +148890,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r7, #104, 30 @ 0x1a0 │ │ │ │ + tsteq r7, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ mov lr, fp │ │ │ │ cmp r2, r6 │ │ │ │ @@ -148922,38 +148922,38 @@ │ │ │ │ stm lr, {r4, r8, r9, sl, ip} │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ ldm sp, {r4, fp} │ │ │ │ bx r0 │ │ │ │ mov fp, lr │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #188, 28 @ 0xbc0 │ │ │ │ - rscseq r9, r6, #48, 16 @ 0x300000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #204, 28 @ 0xcc0 │ │ │ │ + rscseq r8, r6, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9e558 <__cxa_atexit@plt+0x91738> │ │ │ │ ldr r3, [pc, #36] @ 9e56c <__cxa_atexit@plt+0x9174c> │ │ │ │ ldr r8, [pc, #36] @ 9e570 <__cxa_atexit@plt+0x91750> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbe70 <__cxa_atexit@plt+0x3ef050> │ │ │ │ + b 3dc0c8 <__cxa_atexit@plt+0x3cf2a8> │ │ │ │ ldr r7, [pc, #20] @ 9e574 <__cxa_atexit@plt+0x91754> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r9, r6, #12, 16 @ 0xc0000 │ │ │ │ - rscseq r9, r6, #4, 16 @ 0x40000 │ │ │ │ + rscseq r8, r6, #12, 16 @ 0xc0000 │ │ │ │ + rscseq r8, r6, #4, 16 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9e5d0 <__cxa_atexit@plt+0x917b0> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -148996,18 +148996,18 @@ │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - tsteq r7, #100, 22 @ 0x19000 │ │ │ │ + tsteq r7, #116, 22 @ 0x1d000 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #124] @ 9e6e0 <__cxa_atexit@plt+0x918c0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -149035,17 +149035,17 @@ │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r7, #176, 20 @ 0xb0000 │ │ │ │ + tsteq r7, #192, 20 @ 0xc0000 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9e714 <__cxa_atexit@plt+0x918f4> │ │ │ │ ldr r7, [pc, #80] @ 9e758 <__cxa_atexit@plt+0x91938> │ │ │ │ @@ -149065,16 +149065,16 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #52, 20 @ 0x34000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #68, 20 @ 0x44000 │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 9e7ac <__cxa_atexit@plt+0x9198c> │ │ │ │ @@ -149091,15 +149091,15 @@ │ │ │ │ b 9e7c8 <__cxa_atexit@plt+0x919a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r7, #140, 16 @ 0x8c0000 │ │ │ │ + tsteq r7, #156, 16 @ 0x9c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9e8a4 <__cxa_atexit@plt+0x91a84> │ │ │ │ @@ -149151,31 +149151,31 @@ │ │ │ │ str r7, [r3, #24] │ │ │ │ ldr r7, [sp, #24] │ │ │ │ str r7, [r3, #32] │ │ │ │ sub r7, r6, #67 @ 0x43 │ │ │ │ bx r0 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #36, 20 @ 0x24000 │ │ │ │ - tsteq r7, #232, 18 @ 0x3a0000 │ │ │ │ - rscseq r9, r6, #28, 10 @ 0x7000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #52, 20 @ 0x34000 │ │ │ │ + tsteq r7, #248, 18 @ 0x3e0000 │ │ │ │ + rscseq r8, r6, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9e8f0 <__cxa_atexit@plt+0x91ad0> │ │ │ │ ldr r2, [pc, #28] @ 9e8f8 <__cxa_atexit@plt+0x91ad8> │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc0b8 <__cxa_atexit@plt+0x3ef298> │ │ │ │ + b 3dc310 <__cxa_atexit@plt+0x3cf4f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -149192,18 +149192,18 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #8] │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - tsteq r7, #88, 14 @ 0x1600000 │ │ │ │ - rscseq r9, r6, #96, 8 @ 0x60000000 │ │ │ │ + tsteq r7, #104, 14 @ 0x1a00000 │ │ │ │ + rscseq r8, r6, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9e9a8 <__cxa_atexit@plt+0x91b88> │ │ │ │ ldr r2, [pc, #52] @ 9e9b0 <__cxa_atexit@plt+0x91b90> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -149213,68 +149213,68 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r5, [pc, #28] @ 9e9b8 <__cxa_atexit@plt+0x91b98> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r7, #144, 12 @ 0x9000000 │ │ │ │ - tsteq r7, #136, 12 @ 0x8800000 │ │ │ │ - rscseq r9, r6, #0, 8 │ │ │ │ + tsteq r7, #160, 12 @ 0xa000000 │ │ │ │ + tsteq r7, #152, 12 @ 0x9800000 │ │ │ │ + rscseq r8, r6, #0, 8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 9e9e8 <__cxa_atexit@plt+0x91bc8> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 9e9ec <__cxa_atexit@plt+0x91bcc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r7, #236, 18 @ 0x3b0000 │ │ │ │ - rscseq r9, r6, #204, 6 @ 0x30000003 │ │ │ │ + tsteq r7, #252, 18 @ 0x3f0000 │ │ │ │ + rscseq r8, r6, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 9ea1c <__cxa_atexit@plt+0x91bfc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 9ea20 <__cxa_atexit@plt+0x91c00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r7, #16, 12 @ 0x1000000 │ │ │ │ - rscseq r9, r6, #152, 6 @ 0x60000002 │ │ │ │ + tsteq r7, #32, 12 @ 0x2000000 │ │ │ │ + rscseq r8, r6, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 9ea50 <__cxa_atexit@plt+0x91c30> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 9ea54 <__cxa_atexit@plt+0x91c34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r7, #132, 18 @ 0x210000 │ │ │ │ + tsteq r7, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 9ea78 <__cxa_atexit@plt+0x91c58> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbf50 <__cxa_atexit@plt+0x3ef130> │ │ │ │ - tsteq r7, #224, 16 @ 0xe00000 │ │ │ │ + b 3dc1a8 <__cxa_atexit@plt+0x3cf388> │ │ │ │ + tsteq r7, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9ead0 <__cxa_atexit@plt+0x91cb0> │ │ │ │ ldr r2, [pc, #64] @ 9ead8 <__cxa_atexit@plt+0x91cb8> │ │ │ │ ldr r1, [pc, #64] @ 9eadc <__cxa_atexit@plt+0x91cbc> │ │ │ │ @@ -149291,41 +149291,41 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r7, #120, 10 @ 0x1e000000 │ │ │ │ + tsteq r7, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #1 │ │ │ │ mov r9, r7 │ │ │ │ b 9c270 <__cxa_atexit@plt+0x8f450> │ │ │ │ - rscseq r9, r6, #0, 6 │ │ │ │ + rscseq r8, r6, #0, 6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9eb34 <__cxa_atexit@plt+0x91d14> │ │ │ │ ldr r3, [pc, #32] @ 9eb3c <__cxa_atexit@plt+0x91d1c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ 9eb40 <__cxa_atexit@plt+0x91d20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fc098 <__cxa_atexit@plt+0x3ef278> │ │ │ │ + b 3dc2f0 <__cxa_atexit@plt+0x3cf4d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r7, #128, 12 @ 0x8000000 │ │ │ │ - rscseq r9, r6, #160, 4 │ │ │ │ + tsteq r7, #144, 12 @ 0x9000000 │ │ │ │ + rscseq r8, r6, #160, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9eb90 <__cxa_atexit@plt+0x91d70> │ │ │ │ @@ -149335,31 +149335,31 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r5] │ │ │ │ ldr r8, [pc, #28] @ 9eba4 <__cxa_atexit@plt+0x91d84> │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc0c0 <__cxa_atexit@plt+0x3ef2a0> │ │ │ │ + b 3dc318 <__cxa_atexit@plt+0x3cf4f8> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r7, #212, 12 @ 0xd400000 │ │ │ │ - rscseq r9, r6, #32, 4 │ │ │ │ + tsteq r7, #228, 12 @ 0xe400000 │ │ │ │ + rscseq r8, r6, #32, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 9ebc8 <__cxa_atexit@plt+0x91da8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc050 <__cxa_atexit@plt+0x3ef230> │ │ │ │ + b 3dc2a8 <__cxa_atexit@plt+0x3cf488> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r9, r6, #252, 2 @ 0x3f │ │ │ │ + rscseq r8, r6, #252, 2 @ 0x3f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #104] @ 9ec4c <__cxa_atexit@plt+0x91e2c> │ │ │ │ and r2, r3, #3 │ │ │ │ str r3, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -149378,37 +149378,37 @@ │ │ │ │ ldr r3, [pc, #48] @ 9ec54 <__cxa_atexit@plt+0x91e34> │ │ │ │ ldr r2, [pc, #48] @ 9ec58 <__cxa_atexit@plt+0x91e38> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc000 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + b 3dc258 <__cxa_atexit@plt+0x3cf438> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r6, #188 @ 0xbc │ │ │ │ + rscseq r8, r6, #188 @ 0xbc │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r8, r6, #244, 24 @ 0xf400 │ │ │ │ - rscseq r9, r6, #108, 2 │ │ │ │ + rscseq r7, r6, #244, 24 @ 0xf400 │ │ │ │ + rscseq r8, r6, #108, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 9ec88 <__cxa_atexit@plt+0x91e68> │ │ │ │ ldr r2, [pc, #24] @ 9ec8c <__cxa_atexit@plt+0x91e6c> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc000 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + b 3dc258 <__cxa_atexit@plt+0x3cf438> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq r8, r6, #168, 24 @ 0xa800 │ │ │ │ - rscseq r9, r6, #56, 2 │ │ │ │ + rscseq r7, r6, #168, 24 @ 0xa800 │ │ │ │ + rscseq r8, r6, #56, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 9ecec <__cxa_atexit@plt+0x91ecc> │ │ │ │ @@ -149422,27 +149422,27 @@ │ │ │ │ str r7, [r9, #8] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #52] @ 9ed10 <__cxa_atexit@plt+0x91ef0> │ │ │ │ add r1, pc, r1 │ │ │ │ add sl, r1, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbf00 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ + b 3dc158 <__cxa_atexit@plt+0x3cf338> │ │ │ │ ldr r3, [pc, #32] @ 9ed14 <__cxa_atexit@plt+0x91ef4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rscseq r9, r6, #216 @ 0xd8 │ │ │ │ - tsteq r7, #136, 12 @ 0x8800000 │ │ │ │ + rscseq r8, r6, #216 @ 0xd8 │ │ │ │ + tsteq r7, #152, 12 @ 0x9800000 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - rscseq r9, r6, #176 @ 0xb0 │ │ │ │ + rscseq r8, r6, #176 @ 0xb0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 9ed74 <__cxa_atexit@plt+0x91f54> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -149456,15 +149456,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mov r8, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r7, [pc, #164] @ 9ee20 <__cxa_atexit@plt+0x92000> │ │ │ │ mov r6, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [r6, #8] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 9ede0 <__cxa_atexit@plt+0x91fc0> │ │ │ │ @@ -149483,15 +149483,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ str r7, [r6] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fc000 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + b 3dc258 <__cxa_atexit@plt+0x3cf438> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ @@ -149499,22 +149499,22 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - rscseq r8, r6, #92, 22 @ 0x17000 │ │ │ │ + rscseq r7, r6, #92, 22 @ 0x17000 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ - rscseq r8, r6, #144, 30 @ 0x240 │ │ │ │ + rscseq r7, r6, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #124] @ 9eec8 <__cxa_atexit@plt+0x920a8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r7} │ │ │ │ ands r2, r3, #3 │ │ │ │ @@ -149534,27 +149534,27 @@ │ │ │ │ ldr r3, [pc, #60] @ 9eed0 <__cxa_atexit@plt+0x920b0> │ │ │ │ ldr r2, [pc, #60] @ 9eed4 <__cxa_atexit@plt+0x920b4> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc000 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + b 3dc258 <__cxa_atexit@plt+0x3cf438> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - rscseq r8, r6, #132, 20 @ 0x84000 │ │ │ │ - rscseq r8, r6, #240, 28 @ 0xf00 │ │ │ │ + rscseq r7, r6, #132, 20 @ 0x84000 │ │ │ │ + rscseq r7, r6, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ str r7, [r5] │ │ │ │ @@ -149571,23 +149571,23 @@ │ │ │ │ ldr r3, [pc, #44] @ 9ef54 <__cxa_atexit@plt+0x92134> │ │ │ │ ldr r2, [pc, #44] @ 9ef58 <__cxa_atexit@plt+0x92138> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc000 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + b 3dc258 <__cxa_atexit@plt+0x3cf438> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ - rscseq r8, r6, #240, 18 @ 0x3c0000 │ │ │ │ - rscseq r8, r6, #108, 28 @ 0x6c0 │ │ │ │ + rscseq r7, r6, #240, 18 @ 0x3c0000 │ │ │ │ + rscseq r7, r6, #108, 28 @ 0x6c0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5, #8] │ │ │ │ bne 9efbc <__cxa_atexit@plt+0x9219c> │ │ │ │ mov r2, r7 │ │ │ │ @@ -149602,23 +149602,23 @@ │ │ │ │ ldr r3, [pc, #48] @ 9efd4 <__cxa_atexit@plt+0x921b4> │ │ │ │ ldr r2, [pc, #48] @ 9efd8 <__cxa_atexit@plt+0x921b8> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc000 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + b 3dc258 <__cxa_atexit@plt+0x3cf438> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ - rscseq r8, r6, #116, 18 @ 0x1d0000 │ │ │ │ + rscseq r7, r6, #116, 18 @ 0x1d0000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -149626,25 +149626,25 @@ │ │ │ │ ldr r3, [pc, #48] @ 9f034 <__cxa_atexit@plt+0x92214> │ │ │ │ ldr r2, [pc, #48] @ 9f038 <__cxa_atexit@plt+0x92218> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r7, {r3, r8} │ │ │ │ sub r7, r6, #3 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ ldr r7, [pc, #24] @ 9f03c <__cxa_atexit@plt+0x9221c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ - rscseq r8, r6, #220, 24 @ 0xdc00 │ │ │ │ - rscseq r8, r6, #232, 26 @ 0x3a00 │ │ │ │ - rscseq r8, r6, #200, 26 @ 0x3200 │ │ │ │ + rscseq r7, r6, #220, 24 @ 0xdc00 │ │ │ │ + rscseq r7, r6, #232, 26 @ 0x3a00 │ │ │ │ + rscseq r7, r6, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -149652,25 +149652,25 @@ │ │ │ │ ldr r3, [pc, #48] @ 9f09c <__cxa_atexit@plt+0x9227c> │ │ │ │ ldr r2, [pc, #48] @ 9f0a0 <__cxa_atexit@plt+0x92280> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r7, {r3, r8} │ │ │ │ sub r7, r6, #3 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ ldr r7, [pc, #24] @ 9f0a4 <__cxa_atexit@plt+0x92284> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ - rscseq r8, r6, #116, 24 @ 0x7400 │ │ │ │ - rscseq r8, r6, #128, 26 @ 0x2000 │ │ │ │ - rscseq r8, r6, #156, 24 @ 0x9c00 │ │ │ │ + rscseq r7, r6, #116, 24 @ 0x7400 │ │ │ │ + rscseq r7, r6, #128, 26 @ 0x2000 │ │ │ │ + rscseq r7, r6, #156, 24 @ 0x9c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f100 <__cxa_atexit@plt+0x922e0> │ │ │ │ ldr r2, [pc, #64] @ 9f108 <__cxa_atexit@plt+0x922e8> │ │ │ │ ldr r1, [pc, #64] @ 9f10c <__cxa_atexit@plt+0x922ec> │ │ │ │ @@ -149683,21 +149683,21 @@ │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r0, [pc, #40] @ 9f114 <__cxa_atexit@plt+0x922f4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ add sl, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc210 <__cxa_atexit@plt+0x3ef3f0> │ │ │ │ + b 3dc468 <__cxa_atexit@plt+0x3cf648> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r8, r6, #104, 24 @ 0x6800 │ │ │ │ - tsteq r7, #56, 30 @ 0xe0 │ │ │ │ - tsteq r7, #68, 30 @ 0x110 │ │ │ │ + rscseq r7, r6, #104, 24 @ 0x6800 │ │ │ │ + tsteq r7, #72, 30 @ 0x120 │ │ │ │ + tsteq r7, #84, 30 @ 0x150 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9f14c <__cxa_atexit@plt+0x9232c> │ │ │ │ @@ -149705,17 +149705,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #236, 28 @ 0xec0 │ │ │ │ - rscseq r8, r6, #228, 22 @ 0x39000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #252, 28 @ 0xfc0 │ │ │ │ + rscseq r7, r6, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -149724,25 +149724,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ 9f1c0 <__cxa_atexit@plt+0x923a0> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #24] @ 9f1c4 <__cxa_atexit@plt+0x923a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - tsteq r7, #56, 4 @ 0x80000003 │ │ │ │ - rscseq r8, r6, #120, 24 @ 0x7800 │ │ │ │ - rscseq r8, r6, #120, 22 @ 0x1e000 │ │ │ │ + tsteq r7, #72, 4 @ 0x80000004 │ │ │ │ + rscseq r7, r6, #120, 24 @ 0x7800 │ │ │ │ + rscseq r7, r6, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ @@ -149750,25 +149750,25 @@ │ │ │ │ bhi 9f20c <__cxa_atexit@plt+0x923ec> │ │ │ │ ldr r3, [pc, #48] @ 9f228 <__cxa_atexit@plt+0x92408> │ │ │ │ ldr r2, [pc, #48] @ 9f22c <__cxa_atexit@plt+0x9240c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc210 <__cxa_atexit@plt+0x3ef3f0> │ │ │ │ + b 3dc468 <__cxa_atexit@plt+0x3cf648> │ │ │ │ ldr r7, [pc, #28] @ 9f230 <__cxa_atexit@plt+0x92410> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r8, r6, #60, 22 @ 0xf000 │ │ │ │ - rscseq r8, r6, #24, 24 @ 0x1800 │ │ │ │ + rscseq r7, r6, #60, 22 @ 0xf000 │ │ │ │ + rscseq r7, r6, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9f268 <__cxa_atexit@plt+0x92448> │ │ │ │ @@ -149776,51 +149776,51 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #208, 26 @ 0x3400 │ │ │ │ - rscseq r8, r6, #188, 22 @ 0x2f000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #224, 26 @ 0x3800 │ │ │ │ + rscseq r7, r6, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 9f2d0 <__cxa_atexit@plt+0x924b0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 9f2c8 <__cxa_atexit@plt+0x924a8> │ │ │ │ ldr r3, [pc, #44] @ 9f2d8 <__cxa_atexit@plt+0x924b8> │ │ │ │ ldr r2, [pc, #44] @ 9f2dc <__cxa_atexit@plt+0x924bc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fbe68 <__cxa_atexit@plt+0x3ef048> │ │ │ │ + b 3dc0c0 <__cxa_atexit@plt+0x3cf2a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r6, #132, 22 @ 0x21000 │ │ │ │ - tsteq r7, #116, 26 @ 0x1d00 │ │ │ │ - rscseq r8, r6, #100, 22 @ 0x19000 │ │ │ │ + rscseq r7, r6, #132, 22 @ 0x21000 │ │ │ │ + tsteq r7, #132, 26 @ 0x2100 │ │ │ │ + rscseq r7, r6, #100, 22 @ 0x19000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 9f34c <__cxa_atexit@plt+0x9252c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 9f344 <__cxa_atexit@plt+0x92524> │ │ │ │ ldr r7, [pc, #64] @ 9f354 <__cxa_atexit@plt+0x92534> │ │ │ │ ldr r3, [pc, #64] @ 9f358 <__cxa_atexit@plt+0x92538> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ @@ -149828,93 +149828,93 @@ │ │ │ │ ldr r5, [pc, #48] @ 9f35c <__cxa_atexit@plt+0x9253c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #40] @ 9f360 <__cxa_atexit@plt+0x92540> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r6, #52, 22 @ 0xd000 │ │ │ │ - tsteq r7, #16, 26 @ 0x400 │ │ │ │ - tsteq r7, #172 @ 0xac │ │ │ │ - tsteq r7, #248, 24 @ 0xf800 │ │ │ │ - rscseq r8, r6, #236, 20 @ 0xec000 │ │ │ │ + rscseq r7, r6, #52, 22 @ 0xd000 │ │ │ │ + tsteq r7, #32, 26 @ 0x800 │ │ │ │ + tsteq r7, #188 @ 0xbc │ │ │ │ + tsteq r7, #8, 26 @ 0x200 │ │ │ │ + rscseq r7, r6, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 9f384 <__cxa_atexit@plt+0x92564> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe70 <__cxa_atexit@plt+0x3ef050> │ │ │ │ - rscseq r8, r6, #220, 20 @ 0xdc000 │ │ │ │ - sbcseq r5, r9, #-872415232 @ 0xcc000000 │ │ │ │ + b 3dc0c8 <__cxa_atexit@plt+0x3cf2a8> │ │ │ │ + rscseq r7, r6, #220, 20 @ 0xdc000 │ │ │ │ + sbcseq r5, r9, #-1073741796 @ 0xc000001c │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq r5, r9, #1744830465 @ 0x68000001 │ │ │ │ + sbcseq r5, r9, #-2147483610 @ 0x80000026 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq r5, r9, #335544322 @ 0x14000002 │ │ │ │ + sbcseq r5, r9, #1073741873 @ 0x40000031 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - sbcseq r5, r9, #184, 6 @ 0xe0000002 │ │ │ │ + sbcseq r5, r9, #248, 2 @ 0x3e │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - sbcseq r5, r9, #-1946157053 @ 0x8c000003 │ │ │ │ + sbcseq r5, r9, #805306370 @ 0x30000002 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq r5, r9, #117440512 @ 0x7000000 │ │ │ │ + sbcseq r5, r9, #1879048196 @ 0x70000004 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - sbcseq r5, r9, #771751936 @ 0x2e000000 │ │ │ │ + sbcseq r5, r9, #-536870906 @ 0xe0000006 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq r5, r9, #1442840576 @ 0x56000000 │ │ │ │ + sbcseq r5, r9, #1610612745 @ 0x60000009 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - sbcseq r5, r9, #-2113929216 @ 0x82000000 │ │ │ │ + sbcseq r5, r9, #536870924 @ 0x2000000c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - sbcseq r5, r9, #-1358954496 @ 0xaf000000 │ │ │ │ + sbcseq r5, r9, #-268435442 @ 0xf000000e │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq r5, r9, #-553648128 @ 0xdf000000 │ │ │ │ + sbcseq r5, r9, #2080374784 @ 0x7c000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -149963,15 +149963,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 9f55c <__cxa_atexit@plt+0x9273c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rscseq r8, r6, #60, 18 @ 0xf0000 │ │ │ │ + rscseq r7, r6, #60, 18 @ 0xf0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #19] │ │ │ │ ldr r0, [r7, #23] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ @@ -150056,16 +150056,16 @@ │ │ │ │ str lr, [r3, #44] @ 0x2c │ │ │ │ str r9, [r3, #48] @ 0x30 │ │ │ │ str ip, [r3, #72] @ 0x48 │ │ │ │ str r1, [r3, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #92, 26 @ 0x1700 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9f71c <__cxa_atexit@plt+0x928fc> │ │ │ │ ldr r7, [pc, #52] @ 9f72c <__cxa_atexit@plt+0x9290c> │ │ │ │ @@ -150080,15 +150080,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 9f730 <__cxa_atexit@plt+0x92910> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r8, r6, #104, 14 @ 0x1a00000 │ │ │ │ + rscseq r7, r6, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add lr, r7, #11 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr fp, [r7, #31] │ │ │ │ ldm lr, {r1, r9, sl, ip, lr} │ │ │ │ @@ -150147,17 +150147,17 @@ │ │ │ │ mov r6, r4 │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq r7, #28, 24 @ 0x1c00 │ │ │ │ + tsteq r7, #44, 24 @ 0x2c00 │ │ │ │ andeq r1, r0, r9, lsl #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 9f8e4 <__cxa_atexit@plt+0x92ac4> │ │ │ │ @@ -150193,21 +150193,21 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r3, [r2, r1, lsl #2] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #48, 22 @ 0xc000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - b 3fc228 <__cxa_atexit@plt+0x3ef408> │ │ │ │ + b 3dc480 <__cxa_atexit@plt+0x3cf660> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9f9c0 <__cxa_atexit@plt+0x92ba0> │ │ │ │ ldr r1, [pc, #176] @ 9f9e0 <__cxa_atexit@plt+0x92bc0> │ │ │ │ @@ -150240,31 +150240,31 @@ │ │ │ │ str r9, [r6, #12] │ │ │ │ add lr, r6, #16 │ │ │ │ sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #3 │ │ │ │ stm lr, {r0, r2, r8, sl} │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r7, #224, 12 @ 0xe000000 │ │ │ │ + tsteq r7, #240, 12 @ 0xf000000 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq r7, #92, 20 @ 0x5c000 │ │ │ │ - rscseq r8, r6, #232, 8 @ 0xe8000000 │ │ │ │ + tsteq r7, #108, 20 @ 0x6c000 │ │ │ │ + rscseq r7, r6, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9fa64 <__cxa_atexit@plt+0x92c44> │ │ │ │ @@ -150287,30 +150287,30 @@ │ │ │ │ add r1, r1, #3 │ │ │ │ str r9, [r3, #4] │ │ │ │ str r8, [r3, #12] │ │ │ │ stm r2, {r0, r1, sl, lr} │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #176, 18 @ 0x2c0000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #192, 18 @ 0x300000 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - rscseq r8, r6, #72, 8 @ 0x48000000 │ │ │ │ + rscseq r7, r6, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 9faac <__cxa_atexit@plt+0x92c8c> │ │ │ │ ldr r3, [pc, #24] @ 9fab8 <__cxa_atexit@plt+0x92c98> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -150323,21 +150323,21 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - b 3fc228 <__cxa_atexit@plt+0x3ef408> │ │ │ │ + b 3dc480 <__cxa_atexit@plt+0x3cf660> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9fbc8 <__cxa_atexit@plt+0x92da8> │ │ │ │ ldr r1, [pc, #176] @ 9fbe8 <__cxa_atexit@plt+0x92dc8> │ │ │ │ @@ -150370,31 +150370,31 @@ │ │ │ │ str r9, [r6, #12] │ │ │ │ add lr, r6, #16 │ │ │ │ sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #3 │ │ │ │ stm lr, {r0, r2, r8, sl} │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r7, #216, 8 @ 0xd8000000 │ │ │ │ + tsteq r7, #232, 8 @ 0xe8000000 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq r7, #84, 16 @ 0x540000 │ │ │ │ - rscseq r8, r6, #220, 4 @ 0xc000000d │ │ │ │ + tsteq r7, #100, 16 @ 0x640000 │ │ │ │ + rscseq r7, r6, #220, 4 @ 0xc000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9fc6c <__cxa_atexit@plt+0x92e4c> │ │ │ │ @@ -150417,30 +150417,30 @@ │ │ │ │ add r1, r1, #3 │ │ │ │ str r9, [r3, #4] │ │ │ │ str r8, [r3, #12] │ │ │ │ stm r2, {r0, r1, sl, lr} │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #168, 14 @ 0x2a00000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #184, 14 @ 0x2e00000 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - rscseq r8, r6, #60, 4 @ 0xc0000003 │ │ │ │ + rscseq r7, r6, #60, 4 @ 0xc0000003 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 9fcb4 <__cxa_atexit@plt+0x92e94> │ │ │ │ ldr r3, [pc, #24] @ 9fcc0 <__cxa_atexit@plt+0x92ea0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -150453,15 +150453,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -150488,16 +150488,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - tsteq r7, #156, 12 @ 0x9c00000 │ │ │ │ - rscseq r8, r6, #20, 2 │ │ │ │ + tsteq r7, #172, 12 @ 0xac00000 │ │ │ │ + rscseq r7, r6, #20, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9fe38 <__cxa_atexit@plt+0x93018> │ │ │ │ ldr r3, [pc, #176] @ 9fe68 <__cxa_atexit@plt+0x93048> │ │ │ │ @@ -150543,19 +150543,19 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - rscseq r8, r6, #56 @ 0x38 │ │ │ │ - rscseq r8, r6, #84 @ 0x54 │ │ │ │ + rscseq r7, r6, #56 @ 0x38 │ │ │ │ + rscseq r7, r6, #84 @ 0x54 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ - tsteq r7, #236, 10 @ 0x3b000000 │ │ │ │ + tsteq r7, #252, 10 @ 0x3f000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -150583,16 +150583,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ - tsteq r7, #32, 10 @ 0x8000000 │ │ │ │ - rscseq r7, r6, #152, 30 @ 0x260 │ │ │ │ + tsteq r7, #48, 10 @ 0xc000000 │ │ │ │ + rscseq r6, r6, #152, 30 @ 0x260 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9ff58 <__cxa_atexit@plt+0x93138> │ │ │ │ ldr r7, [pc, #52] @ 9ff68 <__cxa_atexit@plt+0x93148> │ │ │ │ @@ -150607,15 +150607,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 9ff6c <__cxa_atexit@plt+0x9314c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r7, r6, #88, 30 @ 0x160 │ │ │ │ + rscseq r6, r6, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 9ffd0 <__cxa_atexit@plt+0x931b0> │ │ │ │ @@ -150631,15 +150631,15 @@ │ │ │ │ beq 9fffc <__cxa_atexit@plt+0x931dc> │ │ │ │ ldr r2, [pc, #100] @ a0020 <__cxa_atexit@plt+0x93200> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ bcc a0008 <__cxa_atexit@plt+0x931e8> │ │ │ │ ldr r3, [pc, #60] @ a0024 <__cxa_atexit@plt+0x93204> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ @@ -150650,28 +150650,28 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r7, #152, 4 @ 0x80000009 │ │ │ │ + tsteq r7, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #24] @ a0050 <__cxa_atexit@plt+0x93230> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a0084 <__cxa_atexit@plt+0x93264> │ │ │ │ ldr r3, [pc, #132] @ a00f4 <__cxa_atexit@plt+0x932d4> │ │ │ │ @@ -150704,19 +150704,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r7, #224, 2 @ 0x38 │ │ │ │ - tsteq r7, #64, 6 │ │ │ │ - tsteq r7, #60, 2 │ │ │ │ + tsteq r7, #240, 2 @ 0x3c │ │ │ │ + tsteq r7, #80, 6 @ 0x40000001 │ │ │ │ + tsteq r7, #76, 2 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [r3, #12] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -150750,15 +150750,15 @@ │ │ │ │ ldr r7, [pc, #20] @ a01a8 <__cxa_atexit@plt+0x93388> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #6 │ │ │ │ andeq r0, r0, r4, asr r3 │ │ │ │ - rscseq r7, r6, #36, 26 @ 0x900 │ │ │ │ + rscseq r6, r6, #36, 26 @ 0x900 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a0214 <__cxa_atexit@plt+0x933f4> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -150784,17 +150784,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ a0238 <__cxa_atexit@plt+0x93418> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #72, 28 @ 0x480 │ │ │ │ + tsteq r7, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ - rscseq r7, r6, #148, 24 @ 0x9400 │ │ │ │ + rscseq r6, r6, #148, 24 @ 0x9400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a02a4 <__cxa_atexit@plt+0x93484> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -150820,17 +150820,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ a02c8 <__cxa_atexit@plt+0x934a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #184, 26 @ 0x2e00 │ │ │ │ + tsteq r7, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ - rscseq r7, r6, #4, 24 @ 0x400 │ │ │ │ + rscseq r6, r6, #4, 24 @ 0x400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a0334 <__cxa_atexit@plt+0x93514> │ │ │ │ @@ -150848,24 +150848,24 @@ │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq r7, #116, 26 @ 0x1d00 │ │ │ │ + tsteq r7, #132, 26 @ 0x2100 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a03d0 <__cxa_atexit@plt+0x935b0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -150887,40 +150887,40 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - tsteq r7, #128, 24 @ 0x8000 │ │ │ │ - tsteq r7, #108, 24 @ 0x6c00 │ │ │ │ + tsteq r7, #144, 24 @ 0x9000 │ │ │ │ + tsteq r7, #124, 24 @ 0x7c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a0428 <__cxa_atexit@plt+0x93608> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ a0430 <__cxa_atexit@plt+0x93610> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #252, 22 @ 0x3f000 │ │ │ │ + tsteq r7, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a0478 <__cxa_atexit@plt+0x93658> │ │ │ │ @@ -150936,15 +150936,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ a0490 <__cxa_atexit@plt+0x93670> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r7, r6, #56, 20 @ 0x38000 │ │ │ │ + rscseq r6, r6, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ cmp r2, #2 │ │ │ │ ldr r9, [r3, #4] │ │ │ │ @@ -151050,30 +151050,30 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ - rscseq r7, r6, #116, 16 @ 0x740000 │ │ │ │ + rscseq r6, r6, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ - tsteq r7, #120, 24 @ 0x7800 │ │ │ │ + tsteq r7, #136, 24 @ 0x8800 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - tsteq r7, #152, 24 @ 0x9800 │ │ │ │ + tsteq r7, #168, 24 @ 0xa800 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - tsteq r7, #200, 24 @ 0xc800 │ │ │ │ - tsteq r7, #108, 22 @ 0x1b000 │ │ │ │ + tsteq r7, #216, 24 @ 0xd800 │ │ │ │ + tsteq r7, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a0704 <__cxa_atexit@plt+0x938e4> │ │ │ │ @@ -151095,18 +151095,18 @@ │ │ │ │ add r2, r3, #20 │ │ │ │ str r8, [r3, #16] │ │ │ │ stm r2, {r1, r3, lr} │ │ │ │ str r0, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - tsteq r7, #8, 22 @ 0x2000 │ │ │ │ - tsteq r7, #172, 18 @ 0x2b0000 │ │ │ │ + tsteq r7, #24, 22 @ 0x6000 │ │ │ │ + tsteq r7, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -151119,16 +151119,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ a0770 <__cxa_atexit@plt+0x93950> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #20, 18 @ 0x50000 │ │ │ │ - rscseq r7, r6, #120, 16 @ 0x780000 │ │ │ │ + tsteq r7, #36, 18 @ 0x90000 │ │ │ │ + rscseq r6, r6, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -151150,18 +151150,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ a07f4 <__cxa_atexit@plt+0x939d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #68, 20 @ 0x44000 │ │ │ │ - tsteq r7, #124, 16 @ 0x7c0000 │ │ │ │ - tsteq r7, #220, 16 @ 0xdc0000 │ │ │ │ - rscseq r7, r6, #0, 16 │ │ │ │ + tsteq r7, #84, 20 @ 0x54000 │ │ │ │ + tsteq r7, #140, 16 @ 0x8c0000 │ │ │ │ + tsteq r7, #236, 16 @ 0xec0000 │ │ │ │ + rscseq r6, r6, #0, 16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b a0814 <__cxa_atexit@plt+0x939f4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -151184,15 +151184,15 @@ │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r9, #4]! │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ a08d0 <__cxa_atexit@plt+0x93ab0> │ │ │ │ mov r6, r9 │ │ │ │ @@ -151205,18 +151205,18 @@ │ │ │ │ mov r6, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - rscseq r7, r6, #52, 14 @ 0xd00000 │ │ │ │ - tsteq r7, #144, 14 @ 0x2400000 │ │ │ │ + rscseq r6, r6, #52, 14 @ 0xd00000 │ │ │ │ + tsteq r7, #160, 14 @ 0x2800000 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne a0920 <__cxa_atexit@plt+0x93b00> │ │ │ │ @@ -151227,44 +151227,44 @@ │ │ │ │ ldr r3, [pc, #64] @ a0948 <__cxa_atexit@plt+0x93b28> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #4 │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r7, [pc, #28] @ a0944 <__cxa_atexit@plt+0x93b24> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #248, 12 @ 0xf800000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #8, 14 @ 0x200000 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ cmp fp, r3 │ │ │ │ bhi a097c <__cxa_atexit@plt+0x93b5c> │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r7, [pc, #36] @ a098c <__cxa_atexit@plt+0x93b6c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r2, [r5, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #12] @ a0990 <__cxa_atexit@plt+0x93b70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r4, r0, r0, lsr #11 │ │ │ │ - rscseq r7, r6, #160, 12 @ 0xa000000 │ │ │ │ + rscseq r6, r6, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a09d8 <__cxa_atexit@plt+0x93bb8> │ │ │ │ ldr lr, [pc, #48] @ a09e0 <__cxa_atexit@plt+0x93bc0> │ │ │ │ ldr r0, [r7, #8] │ │ │ │ @@ -151273,29 +151273,29 @@ │ │ │ │ ldr r1, [pc, #36] @ a09e4 <__cxa_atexit@plt+0x93bc4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r0, r1, r7} │ │ │ │ str lr, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r7, #84, 12 @ 0x5400000 │ │ │ │ + tsteq r7, #100, 12 @ 0x6400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ a0a0c <__cxa_atexit@plt+0x93bec> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ - rscseq r7, r6, #224, 10 @ 0x38000000 │ │ │ │ + rscseq r6, r6, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a0a54 <__cxa_atexit@plt+0x93c34> │ │ │ │ ldr lr, [pc, #48] @ a0a5c <__cxa_atexit@plt+0x93c3c> │ │ │ │ ldr r0, [r7, #8] │ │ │ │ @@ -151304,29 +151304,29 @@ │ │ │ │ ldr r1, [pc, #36] @ a0a60 <__cxa_atexit@plt+0x93c40> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r0, r1, r7} │ │ │ │ str lr, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r7, #216, 10 @ 0x36000000 │ │ │ │ + tsteq r7, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ a0a88 <__cxa_atexit@plt+0x93c68> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ - rscseq r7, r6, #100, 10 @ 0x19000000 │ │ │ │ + rscseq r6, r6, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r8, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r8 │ │ │ │ bhi a0b6c <__cxa_atexit@plt+0x93d4c> │ │ │ │ ldr lr, [pc, #224] @ a0b8c <__cxa_atexit@plt+0x93d6c> │ │ │ │ @@ -151356,15 +151356,15 @@ │ │ │ │ add r7, r6, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r7, {r0, r1, r3} │ │ │ │ str r2, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, lr, #2 │ │ │ │ mov r6, lr │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ cmp r2, lr │ │ │ │ bcc a0b78 <__cxa_atexit@plt+0x93d58> │ │ │ │ ldr r2, [pc, #92] @ a0b9c <__cxa_atexit@plt+0x93d7c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -151374,29 +151374,29 @@ │ │ │ │ add r7, r6, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r7, {r0, r1, r3} │ │ │ │ str r2, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, lr, #3 │ │ │ │ mov r6, lr │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, r8 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #28 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r7, #96, 10 @ 0x18000000 │ │ │ │ + tsteq r7, #112, 10 @ 0x1c000000 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - tsteq r7, #108, 14 @ 0x1b00000 │ │ │ │ + tsteq r7, #124, 14 @ 0x1f00000 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - tsteq r7, #40, 14 @ 0xa00000 │ │ │ │ + tsteq r7, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -151429,19 +151429,19 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - tsteq r7, #148, 12 @ 0x9400000 │ │ │ │ + tsteq r7, #164, 12 @ 0xa400000 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - tsteq r7, #104, 12 @ 0x6800000 │ │ │ │ + tsteq r7, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a0cb4 <__cxa_atexit@plt+0x93e94> │ │ │ │ @@ -151454,30 +151454,30 @@ │ │ │ │ tst r7, #3 │ │ │ │ stmdb r3, {r0, r1, r8} │ │ │ │ beq a0cac <__cxa_atexit@plt+0x93e8c> │ │ │ │ ldr r3, [pc, #36] @ a0cc4 <__cxa_atexit@plt+0x93ea4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ a0ce8 <__cxa_atexit@plt+0x93ec8> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a0d50 <__cxa_atexit@plt+0x93f30> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -151504,48 +151504,48 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #224, 4 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #240, 4 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - tsteq r7, #84, 6 @ 0x50000001 │ │ │ │ + tsteq r7, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a0db0 <__cxa_atexit@plt+0x93f90> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ a0db8 <__cxa_atexit@plt+0x93f98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b a55b0 <__cxa_atexit@plt+0x98790> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #120, 4 @ 0x80000007 │ │ │ │ + tsteq r7, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a0dec <__cxa_atexit@plt+0x93fcc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ a0df4 <__cxa_atexit@plt+0x93fd4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9322c <__cxa_atexit@plt+0x8640c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #60, 4 @ 0xc0000003 │ │ │ │ + tsteq r7, #76, 4 @ 0xc0000004 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a0e50 <__cxa_atexit@plt+0x94030> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -151559,24 +151559,24 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r1, [r8, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq r7, #232, 2 @ 0x3a │ │ │ │ + tsteq r7, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a0ec0 <__cxa_atexit@plt+0x940a0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -151590,16 +151590,16 @@ │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 85138 <__cxa_atexit@plt+0x78318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #124, 2 │ │ │ │ - tsteq r7, #124, 2 │ │ │ │ + tsteq r7, #140, 2 @ 0x23 │ │ │ │ + tsteq r7, #140, 2 @ 0x23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a0f10 <__cxa_atexit@plt+0x940f0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -151610,16 +151610,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 851a8 <__cxa_atexit@plt+0x78388> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #36, 2 │ │ │ │ - tsteq r7, #136, 2 @ 0x22 │ │ │ │ + tsteq r7, #52, 2 │ │ │ │ + tsteq r7, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a0f70 <__cxa_atexit@plt+0x94150> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -151634,17 +151634,17 @@ │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ b a5540 <__cxa_atexit@plt+0x98720> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #212 @ 0xd4 │ │ │ │ - tsteq r7, #160, 8 @ 0xa0000000 │ │ │ │ - tsteq r7, #200 @ 0xc8 │ │ │ │ + tsteq r7, #228 @ 0xe4 │ │ │ │ + tsteq r7, #176, 8 @ 0xb0000000 │ │ │ │ + tsteq r7, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a0fd0 <__cxa_atexit@plt+0x941b0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ a0fd8 <__cxa_atexit@plt+0x941b8> │ │ │ │ @@ -151655,20 +151655,20 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ a0fe0 <__cxa_atexit@plt+0x941c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #116 @ 0x74 │ │ │ │ - tsteq r7, #216 @ 0xd8 │ │ │ │ - tsteq r7, #196 @ 0xc4 │ │ │ │ + tsteq r7, #132 @ 0x84 │ │ │ │ + tsteq r7, #232 @ 0xe8 │ │ │ │ + tsteq r7, #212 @ 0xd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a1024 <__cxa_atexit@plt+0x94204> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -151676,19 +151676,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ a1030 <__cxa_atexit@plt+0x94210> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #16 │ │ │ │ - tsteq r7, #116 @ 0x74 │ │ │ │ + tsteq r7, #32 │ │ │ │ + tsteq r7, #132 @ 0x84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a1080 <__cxa_atexit@plt+0x94260> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ a1088 <__cxa_atexit@plt+0x94268> │ │ │ │ @@ -151699,35 +151699,35 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ a1090 <__cxa_atexit@plt+0x94270> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #196, 30 @ 0x310 │ │ │ │ - tsteq r7, #196, 30 @ 0x310 │ │ │ │ - tsteq r7, #20 │ │ │ │ + tsteq r7, #212, 30 @ 0x350 │ │ │ │ + tsteq r7, #212, 30 @ 0x350 │ │ │ │ + tsteq r7, #36 @ 0x24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a10c4 <__cxa_atexit@plt+0x942a4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ a10cc <__cxa_atexit@plt+0x942ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9338c <__cxa_atexit@plt+0x8656c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #100, 30 @ 0x190 │ │ │ │ + tsteq r7, #116, 30 @ 0x1d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a1104 <__cxa_atexit@plt+0x942e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -151735,15 +151735,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b a1444 <__cxa_atexit@plt+0x94624> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #36, 30 @ 0x90 │ │ │ │ + tsteq r7, #52, 30 @ 0xd0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ mov r1, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a11e0 <__cxa_atexit@plt+0x943c0> │ │ │ │ @@ -151793,15 +151793,15 @@ │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq r7, #196, 28 @ 0xc40 │ │ │ │ + tsteq r7, #212, 28 @ 0xd40 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #96] @ a1270 <__cxa_atexit@plt+0x94450> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7, #35] @ 0x23 │ │ │ │ @@ -151877,24 +151877,24 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - tsteq r7, #92, 26 @ 0x1700 │ │ │ │ + tsteq r7, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #20 │ │ │ │ mov ip, fp │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi a1408 <__cxa_atexit@plt+0x945e8> │ │ │ │ @@ -151925,26 +151925,26 @@ │ │ │ │ mov r5, sl │ │ │ │ mov fp, ip │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ b a1418 <__cxa_atexit@plt+0x945f8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #104, 24 @ 0x6800 │ │ │ │ - tsteq r7, #100, 24 @ 0x6400 │ │ │ │ - tsteq r7, #80, 24 @ 0x5000 │ │ │ │ - tsteq r7, #124, 24 @ 0x7c00 │ │ │ │ + tsteq r7, #120, 24 @ 0x7800 │ │ │ │ + tsteq r7, #116, 24 @ 0x7400 │ │ │ │ + tsteq r7, #96, 24 @ 0x6000 │ │ │ │ + tsteq r7, #140, 24 @ 0x8c00 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r1, r5, #24 │ │ │ │ cmp fp, r1 │ │ │ │ bhi a1520 <__cxa_atexit@plt+0x94700> │ │ │ │ @@ -151989,34 +151989,34 @@ │ │ │ │ mov r8, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r0, r6} │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, ip │ │ │ │ - b 3fc230 <__cxa_atexit@plt+0x3ef410> │ │ │ │ + b 3dc488 <__cxa_atexit@plt+0x3cf668> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r7, r0 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, ip │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ - rscseq r6, r6, #8, 22 @ 0x2000 │ │ │ │ + rscseq r5, r6, #8, 22 @ 0x2000 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - tsteq r7, #232, 22 @ 0x3a000 │ │ │ │ + tsteq r7, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a15ec <__cxa_atexit@plt+0x947cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #36 @ 0x24 │ │ │ │ @@ -152046,25 +152046,25 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r0, [r6, #28] │ │ │ │ str sl, [r6, #32] │ │ │ │ mov r6, r9 │ │ │ │ str lr, [r1, #16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ - b 3fc230 <__cxa_atexit@plt+0x3ef410> │ │ │ │ + b 3dc488 <__cxa_atexit@plt+0x3cf668> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ - rscseq r6, r6, #60, 20 @ 0x3c000 │ │ │ │ - tsteq r7, #44, 22 @ 0xb000 │ │ │ │ + rscseq r5, r6, #60, 20 @ 0x3c000 │ │ │ │ + tsteq r7, #60, 22 @ 0xf000 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a1664 <__cxa_atexit@plt+0x94844> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -152079,17 +152079,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b a5620 <__cxa_atexit@plt+0x98800> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #224, 18 @ 0x380000 │ │ │ │ - tsteq r7, #244, 20 @ 0xf4000 │ │ │ │ - tsteq r7, #48, 20 @ 0x30000 │ │ │ │ + tsteq r7, #240, 18 @ 0x3c0000 │ │ │ │ + tsteq r7, #4, 22 @ 0x1000 │ │ │ │ + tsteq r7, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a16c4 <__cxa_atexit@plt+0x948a4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ a16cc <__cxa_atexit@plt+0x948ac> │ │ │ │ @@ -152103,17 +152103,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b a5620 <__cxa_atexit@plt+0x98800> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #128, 18 @ 0x200000 │ │ │ │ - tsteq r7, #212, 20 @ 0xd4000 │ │ │ │ - tsteq r7, #208, 18 @ 0x340000 │ │ │ │ + tsteq r7, #144, 18 @ 0x240000 │ │ │ │ + tsteq r7, #228, 20 @ 0xe4000 │ │ │ │ + tsteq r7, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a1724 <__cxa_atexit@plt+0x94904> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ a172c <__cxa_atexit@plt+0x9490c> │ │ │ │ @@ -152124,20 +152124,20 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ a1734 <__cxa_atexit@plt+0x94914> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #32, 18 @ 0x80000 │ │ │ │ - tsteq r7, #132, 18 @ 0x210000 │ │ │ │ - tsteq r7, #112, 18 @ 0x1c0000 │ │ │ │ + tsteq r7, #48, 18 @ 0xc0000 │ │ │ │ + tsteq r7, #148, 18 @ 0x250000 │ │ │ │ + tsteq r7, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a17a8 <__cxa_atexit@plt+0x94988> │ │ │ │ ldr r2, [pc, #88] @ a17b0 <__cxa_atexit@plt+0x94990> │ │ │ │ @@ -152153,15 +152153,15 @@ │ │ │ │ beq a1798 <__cxa_atexit@plt+0x94978> │ │ │ │ mov r2, #12 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r2, #4 │ │ │ │ cmp r7, #3 │ │ │ │ moveq r2, #8 │ │ │ │ ldr r7, [r3, r2] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @@ -152171,15 +152171,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #4 │ │ │ │ cmp r7, #3 │ │ │ │ moveq r3, #8 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a183c <__cxa_atexit@plt+0x94a1c> │ │ │ │ @@ -152194,24 +152194,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #112, 16 @ 0x700000 │ │ │ │ - tsteq r7, #48, 16 @ 0x300000 │ │ │ │ + tsteq r7, #128, 16 @ 0x800000 │ │ │ │ + tsteq r7, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a18d0 <__cxa_atexit@plt+0x94ab0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -152231,25 +152231,25 @@ │ │ │ │ ldr r1, [pc, #60] @ a18f4 <__cxa_atexit@plt+0x94ad4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ + tsteq r7, #136, 14 @ 0x2200000 │ │ │ │ tsteq r7, #120, 14 @ 0x1e00000 │ │ │ │ - tsteq r7, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r1, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a19c4 <__cxa_atexit@plt+0x94ba4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -152292,25 +152292,25 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str sl, [r0, #24]! │ │ │ │ str r8, [r1, #32] │ │ │ │ str lr, [r1, #36] @ 0x24 │ │ │ │ str r1, [r1, #40] @ 0x28 │ │ │ │ str r0, [r1, #44] @ 0x2c │ │ │ │ str r2, [r1, #48] @ 0x30 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - tsteq r7, #224, 12 @ 0xe000000 │ │ │ │ - tsteq r7, #204, 12 @ 0xcc00000 │ │ │ │ + tsteq r7, #240, 12 @ 0xf000000 │ │ │ │ + tsteq r7, #220, 12 @ 0xdc00000 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -152319,33 +152319,33 @@ │ │ │ │ ldr r3, [pc, #32] @ a1a38 <__cxa_atexit@plt+0x94c18> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ a1a3c <__cxa_atexit@plt+0x94c1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r7, #240, 10 @ 0x3c000000 │ │ │ │ + tsteq r7, #0, 12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a1a6c <__cxa_atexit@plt+0x94c4c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ a1a70 <__cxa_atexit@plt+0x94c50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ - tsteq r7, #52, 12 @ 0x3400000 │ │ │ │ - tsteq r7, #32, 12 @ 0x2000000 │ │ │ │ - rscseq r6, r6, #152, 10 @ 0x26000000 │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ + tsteq r7, #68, 12 @ 0x4400000 │ │ │ │ + tsteq r7, #48, 12 @ 0x3000000 │ │ │ │ + rscseq r5, r6, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b a2ba8 <__cxa_atexit@plt+0x95d88> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -152356,18 +152356,18 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ a1acc <__cxa_atexit@plt+0x94cac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #100, 10 @ 0x19000000 │ │ │ │ + tsteq r7, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a1b10 <__cxa_atexit@plt+0x94cf0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -152375,19 +152375,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ a1b1c <__cxa_atexit@plt+0x94cfc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #36, 10 @ 0x9000000 │ │ │ │ - tsteq r7, #136, 10 @ 0x22000000 │ │ │ │ + tsteq r7, #52, 10 @ 0xd000000 │ │ │ │ + tsteq r7, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a1b6c <__cxa_atexit@plt+0x94d4c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -152401,16 +152401,16 @@ │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b a5540 <__cxa_atexit@plt+0x98720> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #208, 8 @ 0xd0000000 │ │ │ │ - tsteq r7, #208, 8 @ 0xd0000000 │ │ │ │ + tsteq r7, #224, 8 @ 0xe0000000 │ │ │ │ + tsteq r7, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi a1c2c <__cxa_atexit@plt+0x94e0c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -152446,28 +152446,28 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, sl │ │ │ │ str r1, [r3, #12] │ │ │ │ str r9, [r3, #40] @ 0x28 │ │ │ │ str lr, [r3, #44] @ 0x2c │ │ │ │ str r3, [r3, #48] @ 0x30 │ │ │ │ str r3, [r3, #28] │ │ │ │ - b 3fbec0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ + b 3dc118 <__cxa_atexit@plt+0x3cf2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #104, 8 @ 0x68000000 │ │ │ │ - tsteq r7, #80, 8 @ 0x50000000 │ │ │ │ + tsteq r7, #120, 8 @ 0x78000000 │ │ │ │ + tsteq r7, #96, 8 @ 0x60000000 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - rscseq r6, r6, #176, 6 @ 0xc0000002 │ │ │ │ + rscseq r5, r6, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ bhi a1c88 <__cxa_atexit@plt+0x94e68> │ │ │ │ str r7, [r5, #-16]! │ │ │ │ @@ -152521,30 +152521,30 @@ │ │ │ │ add r0, r6, #8 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ stm r0, {r1, r3, r9, sl, fp} │ │ │ │ ldr fp, [sp] │ │ │ │ mov r6, lr │ │ │ │ sub r2, lr, #35 @ 0x23 │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #20] @ a1d7c <__cxa_atexit@plt+0x94f5c> │ │ │ │ mov r6, lr │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - tsteq r7, #0, 6 │ │ │ │ + tsteq r7, #16, 6 @ 0x40000000 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - rscseq r6, r6, #128, 4 │ │ │ │ + rscseq r5, r6, #128, 4 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, fp │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne a1de4 <__cxa_atexit@plt+0x94fc4> │ │ │ │ mov r3, r5 │ │ │ │ @@ -152593,43 +152593,43 @@ │ │ │ │ str r0, [r6, #-12] │ │ │ │ str r8, [r6, #-4] │ │ │ │ stm lr, {r1, sl, fp} │ │ │ │ str r9, [r6, #8] │ │ │ │ str r2, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ ldm sp, {r8, fp} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ a1eac <__cxa_atexit@plt+0x9508c> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov fp, lr │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - tsteq r7, #220, 2 @ 0x37 │ │ │ │ + tsteq r7, #236, 2 @ 0x3b │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ - rscseq r6, r6, #80, 2 │ │ │ │ + rscseq r5, r6, #80, 2 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ b a1c90 <__cxa_atexit@plt+0x94e70> │ │ │ │ - rscseq r6, r6, #44, 2 │ │ │ │ + rscseq r5, r6, #44, 2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a1f78 <__cxa_atexit@plt+0x95158> │ │ │ │ @@ -152657,26 +152657,26 @@ │ │ │ │ str ip, [r3, #-8] │ │ │ │ str r1, [r3, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r3, [pc, #28] @ a1f9c <__cxa_atexit@plt+0x9517c> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - tsteq r7, #0, 2 │ │ │ │ + tsteq r7, #16, 2 │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - rscseq r6, r6, #108 @ 0x6c │ │ │ │ + rscseq r5, r6, #108 @ 0x6c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b a2ba8 <__cxa_atexit@plt+0x95d88> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -152687,18 +152687,18 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ a1ff8 <__cxa_atexit@plt+0x951d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #56 @ 0x38 │ │ │ │ + tsteq r7, #72 @ 0x48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a203c <__cxa_atexit@plt+0x9521c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -152706,19 +152706,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ a2048 <__cxa_atexit@plt+0x95228> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #248, 30 @ 0x3e0 │ │ │ │ - tsteq r7, #92 @ 0x5c │ │ │ │ + tsteq r7, #8 │ │ │ │ + tsteq r7, #108 @ 0x6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a2098 <__cxa_atexit@plt+0x95278> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -152732,16 +152732,16 @@ │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b a5540 <__cxa_atexit@plt+0x98720> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #164, 30 @ 0x290 │ │ │ │ - tsteq r7, #164, 30 @ 0x290 │ │ │ │ + tsteq r7, #180, 30 @ 0x2d0 │ │ │ │ + tsteq r7, #180, 30 @ 0x2d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a20e8 <__cxa_atexit@plt+0x952c8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -152749,19 +152749,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ a20f4 <__cxa_atexit@plt+0x952d4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #76, 30 @ 0x130 │ │ │ │ - tsteq r7, #176, 30 @ 0x2c0 │ │ │ │ + tsteq r7, #92, 30 @ 0x170 │ │ │ │ + tsteq r7, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a2148 <__cxa_atexit@plt+0x95328> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -152776,17 +152776,17 @@ │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ b a5540 <__cxa_atexit@plt+0x98720> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #252, 28 @ 0xfc0 │ │ │ │ - tsteq r7, #200, 4 @ 0x8000000c │ │ │ │ - tsteq r7, #240, 28 @ 0xf00 │ │ │ │ + tsteq r7, #12, 30 @ 0x30 │ │ │ │ + tsteq r7, #216, 4 @ 0x8000000d │ │ │ │ + tsteq r7, #0, 30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi a21e4 <__cxa_atexit@plt+0x953c4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -152812,26 +152812,26 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16]! │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, sl │ │ │ │ - b 3fbec0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ + b 3dc118 <__cxa_atexit@plt+0x3cf2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ + tsteq r7, #136, 28 @ 0x880 │ │ │ │ tsteq r7, #120, 28 @ 0x780 │ │ │ │ - tsteq r7, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a2250 <__cxa_atexit@plt+0x95430> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -152842,16 +152842,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b a54d0 <__cxa_atexit@plt+0x986b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #228, 26 @ 0x3900 │ │ │ │ - tsteq r7, #72, 28 @ 0x480 │ │ │ │ + tsteq r7, #244, 26 @ 0x3d00 │ │ │ │ + tsteq r7, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a22f0 <__cxa_atexit@plt+0x954d0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -152879,25 +152879,25 @@ │ │ │ │ str r2, [r3, #32] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r1, [r3, #20]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fbec0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ + b 3dc118 <__cxa_atexit@plt+0x3cf2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - tsteq r7, #124, 26 @ 0x1f00 │ │ │ │ - tsteq r7, #104, 26 @ 0x1a00 │ │ │ │ + tsteq r7, #140, 26 @ 0x2300 │ │ │ │ + tsteq r7, #120, 26 @ 0x1e00 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -152924,45 +152924,45 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [pc, #60] @ a23cc <__cxa_atexit@plt+0x955ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #52] @ a23d0 <__cxa_atexit@plt+0x955b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r7, #184, 24 @ 0xb800 │ │ │ │ + tsteq r7, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r7, #108, 28 @ 0x6c0 │ │ │ │ - tsteq r7, #136, 24 @ 0x8800 │ │ │ │ + tsteq r7, #124, 28 @ 0x7c0 │ │ │ │ + tsteq r7, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #36] @ a2410 <__cxa_atexit@plt+0x955f0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ ldr r3, [pc, #24] @ a2414 <__cxa_atexit@plt+0x955f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ a2418 <__cxa_atexit@plt+0x955f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r7, #0, 28 │ │ │ │ - tsteq r7, #28, 24 @ 0x1c00 │ │ │ │ + tsteq r7, #16, 28 @ 0x100 │ │ │ │ + tsteq r7, #44, 24 @ 0x2c00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a245c <__cxa_atexit@plt+0x9563c> │ │ │ │ ldr r3, [pc, #64] @ a2478 <__cxa_atexit@plt+0x95658> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ @@ -152970,40 +152970,40 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #52] @ a247c <__cxa_atexit@plt+0x9565c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #44] @ a2480 <__cxa_atexit@plt+0x95660> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r2, [pc, #8] @ a2474 <__cxa_atexit@plt+0x95654> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r3} │ │ │ │ b a5460 <__cxa_atexit@plt+0x98640> │ │ │ │ - tsteq r7, #24, 24 @ 0x1800 │ │ │ │ + tsteq r7, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r7, #180, 26 @ 0x2d00 │ │ │ │ - tsteq r7, #208, 22 @ 0x34000 │ │ │ │ + tsteq r7, #196, 26 @ 0x3100 │ │ │ │ + tsteq r7, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a24a4 <__cxa_atexit@plt+0x95684> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r2, [pc, #8] @ a24bc <__cxa_atexit@plt+0x9569c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r3} │ │ │ │ b a5460 <__cxa_atexit@plt+0x98640> │ │ │ │ - tsteq r7, #208, 22 @ 0x34000 │ │ │ │ + tsteq r7, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a2500 <__cxa_atexit@plt+0x956e0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -153011,19 +153011,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ a250c <__cxa_atexit@plt+0x956ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #52, 22 @ 0xd000 │ │ │ │ - tsteq r7, #152, 22 @ 0x26000 │ │ │ │ + tsteq r7, #68, 22 @ 0x11000 │ │ │ │ + tsteq r7, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a2560 <__cxa_atexit@plt+0x95740> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -153038,17 +153038,17 @@ │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ b a5540 <__cxa_atexit@plt+0x98720> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #228, 20 @ 0xe4000 │ │ │ │ - tsteq r7, #176, 28 @ 0xb00 │ │ │ │ - tsteq r7, #216, 20 @ 0xd8000 │ │ │ │ + tsteq r7, #244, 20 @ 0xf4000 │ │ │ │ + tsteq r7, #192, 28 @ 0xc00 │ │ │ │ + tsteq r7, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi a25fc <__cxa_atexit@plt+0x957dc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -153074,26 +153074,26 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16]! │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, sl │ │ │ │ - b 3fbec0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ + b 3dc118 <__cxa_atexit@plt+0x3cf2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ + tsteq r7, #112, 20 @ 0x70000 │ │ │ │ tsteq r7, #96, 20 @ 0x60000 │ │ │ │ - tsteq r7, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a2668 <__cxa_atexit@plt+0x95848> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -153101,19 +153101,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ a2674 <__cxa_atexit@plt+0x95854> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #204, 18 @ 0x330000 │ │ │ │ - tsteq r7, #48, 20 @ 0x30000 │ │ │ │ + tsteq r7, #220, 18 @ 0x370000 │ │ │ │ + tsteq r7, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a2700 <__cxa_atexit@plt+0x958e0> │ │ │ │ ldr lr, [pc, #116] @ a270c <__cxa_atexit@plt+0x958ec> │ │ │ │ @@ -153144,15 +153144,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r7, #104, 18 @ 0x1a0000 │ │ │ │ + tsteq r7, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -153200,15 +153200,15 @@ │ │ │ │ str r9, [r6, #16] │ │ │ │ str sl, [r6, #32] │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ str r9, [r6, #40] @ 0x28 │ │ │ │ mov r6, r3 │ │ │ │ str lr, [r2, #24]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fbec0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ + b 3dc118 <__cxa_atexit@plt+0x3cf2f8> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #52 @ 0x34 │ │ │ │ cmp r0, ip │ │ │ │ bcc a28b8 <__cxa_atexit@plt+0x95a98> │ │ │ │ ldr r1, [pc, #228] @ a28f0 <__cxa_atexit@plt+0x95ad0> │ │ │ │ ldr r0, [pc, #228] @ a28f4 <__cxa_atexit@plt+0x95ad4> │ │ │ │ ldr lr, [r7, #3] │ │ │ │ @@ -153230,15 +153230,15 @@ │ │ │ │ str r9, [r6, #44] @ 0x2c │ │ │ │ str r6, [r6, #48] @ 0x30 │ │ │ │ str r8, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ mov r6, ip │ │ │ │ str r1, [r0, #32]! │ │ │ │ stmib r5, {r0, r2} │ │ │ │ - b 3fbec0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ + b 3dc118 <__cxa_atexit@plt+0x3cf2f8> │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r0, r3 │ │ │ │ bcc a28d0 <__cxa_atexit@plt+0x95ab0> │ │ │ │ ldr r2, [pc, #96] @ a28e0 <__cxa_atexit@plt+0x95ac0> │ │ │ │ ldr r0, [pc, #96] @ a28e4 <__cxa_atexit@plt+0x95ac4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -153247,39 +153247,39 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r6, [r5, #8] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbec0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ + b 3dc118 <__cxa_atexit@plt+0x3cf2f8> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ b a28d4 <__cxa_atexit@plt+0x95ab4> │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #16 │ │ │ │ b a28d4 <__cxa_atexit@plt+0x95ab4> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - tsteq r7, #152, 14 @ 0x2600000 │ │ │ │ + tsteq r7, #168, 14 @ 0x2a00000 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - tsteq r7, #172, 16 @ 0xac0000 │ │ │ │ + tsteq r7, #188, 16 @ 0xbc0000 │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ @ instruction: 0xfffff7dc │ │ │ │ - tsteq r7, #248, 14 @ 0x3e00000 │ │ │ │ + tsteq r7, #8, 16 @ 0x80000 │ │ │ │ @ instruction: 0xfffff808 │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ - tsteq r7, #112, 16 @ 0x700000 │ │ │ │ - rscseq r5, r6, #0, 14 │ │ │ │ + tsteq r7, #128, 16 @ 0x800000 │ │ │ │ + rscseq r4, r6, #0, 14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b a2ba8 <__cxa_atexit@plt+0x95d88> │ │ │ │ @@ -153291,18 +153291,18 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ a2968 <__cxa_atexit@plt+0x95b48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #200, 12 @ 0xc800000 │ │ │ │ + tsteq r7, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a29ac <__cxa_atexit@plt+0x95b8c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -153310,19 +153310,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ a29b8 <__cxa_atexit@plt+0x95b98> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #136, 12 @ 0x8800000 │ │ │ │ - tsteq r7, #236, 12 @ 0xec00000 │ │ │ │ + tsteq r7, #152, 12 @ 0x9800000 │ │ │ │ + tsteq r7, #252, 12 @ 0xfc00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a29fc <__cxa_atexit@plt+0x95bdc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -153333,16 +153333,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b a5460 <__cxa_atexit@plt+0x98640> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #56, 12 @ 0x3800000 │ │ │ │ - tsteq r7, #156, 12 @ 0x9c00000 │ │ │ │ + tsteq r7, #72, 12 @ 0x4800000 │ │ │ │ + tsteq r7, #172, 12 @ 0xac00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a2a94 <__cxa_atexit@plt+0x95c74> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -153368,42 +153368,42 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r3, #28] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r2, [r3, #16]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fbec0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ + b 3dc118 <__cxa_atexit@plt+0x3cf2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - tsteq r7, #204, 10 @ 0x33000000 │ │ │ │ - tsteq r7, #192, 10 @ 0x30000000 │ │ │ │ + tsteq r7, #220, 10 @ 0x37000000 │ │ │ │ + tsteq r7, #208, 10 @ 0x34000000 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a2af4 <__cxa_atexit@plt+0x95cd4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ a2afc <__cxa_atexit@plt+0x95cdc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #52, 10 @ 0xd000000 │ │ │ │ + tsteq r7, #68, 10 @ 0x11000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a2b70 <__cxa_atexit@plt+0x95d50> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -153423,26 +153423,26 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - tsteq r7, #220, 8 @ 0xdc000000 │ │ │ │ - tsteq r7, #48, 10 @ 0xc000000 │ │ │ │ - rscseq r5, r6, #116, 8 @ 0x74000000 │ │ │ │ + tsteq r7, #236, 8 @ 0xec000000 │ │ │ │ + tsteq r7, #64, 10 @ 0x10000000 │ │ │ │ + rscseq r4, r6, #116, 8 @ 0x74000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #60 @ 0x3c │ │ │ │ cmp fp, r5 │ │ │ │ bhi a2c44 <__cxa_atexit@plt+0x95e24> │ │ │ │ @@ -153481,15 +153481,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rscseq r5, r6, #188, 6 @ 0xf0000002 │ │ │ │ + rscseq r4, r6, #188, 6 @ 0xf0000002 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq a2d18 <__cxa_atexit@plt+0x95ef8> │ │ │ │ ldr r8, [r5, #56] @ 0x38 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -153529,15 +153529,15 @@ │ │ │ │ add r0, r6, #8 │ │ │ │ ldr r3, [r5, #-36] @ 0xffffffdc │ │ │ │ stm r0, {r2, r3, r8, r9} │ │ │ │ str lr, [r6, #36] @ 0x24 │ │ │ │ str r1, [r6, #40] @ 0x28 │ │ │ │ mov r6, sl │ │ │ │ mov r8, r2 │ │ │ │ - b 3fbec0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ + b 3dc118 <__cxa_atexit@plt+0x3cf2f8> │ │ │ │ ldr r2, [pc, #216] @ a2df8 <__cxa_atexit@plt+0x95fd8> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4]! │ │ │ │ tst r3, #3 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ @@ -153572,36 +153572,36 @@ │ │ │ │ str r1, [r6, #-4] │ │ │ │ str sl, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ sub r0, r3, #23 │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ - tsteq r7, #160, 4 │ │ │ │ + tsteq r7, #176, 4 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - tsteq r7, #60, 6 @ 0xf0000000 │ │ │ │ + tsteq r7, #76, 6 @ 0x30000001 │ │ │ │ andeq pc, r3, lr, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc a2ea0 <__cxa_atexit@plt+0x96080> │ │ │ │ @@ -153627,22 +153627,22 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ - b 3fbec0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ + b 3dc118 <__cxa_atexit@plt+0x3cf2f8> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ - tsteq r7, #188, 2 @ 0x2f │ │ │ │ - rscseq r5, r6, #88, 2 │ │ │ │ + tsteq r7, #204, 2 @ 0x33 │ │ │ │ + rscseq r4, r6, #88, 2 │ │ │ │ andeq r0, r0, sp, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne a2eec <__cxa_atexit@plt+0x960cc> │ │ │ │ ldr r3, [pc, #220] @ a2fb4 <__cxa_atexit@plt+0x96194> │ │ │ │ ldr r7, [r5, #24] │ │ │ │ @@ -153686,30 +153686,30 @@ │ │ │ │ stm lr, {r0, r2, fp, ip} │ │ │ │ ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ str r6, [r5, #4] │ │ │ │ str sl, [r6, #32] │ │ │ │ str r1, [r6, #36] @ 0x24 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ a2fb0 <__cxa_atexit@plt+0x96190> │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff770 │ │ │ │ @ instruction: 0xfffff088 │ │ │ │ - tsteq r7, #200 @ 0xc8 │ │ │ │ - rscseq r5, r6, #76 @ 0x4c │ │ │ │ + tsteq r7, #216 @ 0xd8 │ │ │ │ + rscseq r4, r6, #76 @ 0x4c │ │ │ │ andeq r0, r0, sp, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a3004 <__cxa_atexit@plt+0x961e4> │ │ │ │ ldr r2, [pc, #236] @ a30d0 <__cxa_atexit@plt+0x962b0> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -153756,31 +153756,31 @@ │ │ │ │ stm lr, {r0, r2, fp, ip} │ │ │ │ ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ str r6, [r5, #4] │ │ │ │ str sl, [r6, #32] │ │ │ │ str r1, [r6, #36] @ 0x24 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ a30cc <__cxa_atexit@plt+0x962ac> │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff658 │ │ │ │ @ instruction: 0xffffef70 │ │ │ │ - tsteq r7, #176, 30 @ 0x2c0 │ │ │ │ - rscseq r4, r6, #48, 30 @ 0xc0 │ │ │ │ + tsteq r7, #192, 30 @ 0x300 │ │ │ │ + rscseq r3, r6, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne a3140 <__cxa_atexit@plt+0x96320> │ │ │ │ ldr r2, [pc, #288] @ a3220 <__cxa_atexit@plt+0x96400> │ │ │ │ mov r3, r5 │ │ │ │ @@ -153835,51 +153835,51 @@ │ │ │ │ stm lr, {r0, r2, fp, ip} │ │ │ │ ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ str r6, [r5, #4] │ │ │ │ str sl, [r6, #32] │ │ │ │ str r1, [r6, #36] @ 0x24 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #36] @ a321c <__cxa_atexit@plt+0x963fc> │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ ldr sl, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @ instruction: 0xfffff51c │ │ │ │ @ instruction: 0xffffee34 │ │ │ │ - tsteq r7, #116, 28 @ 0x740 │ │ │ │ - rscseq r4, r6, #224, 26 @ 0x3800 │ │ │ │ + tsteq r7, #132, 28 @ 0x840 │ │ │ │ + rscseq r3, r6, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a325c <__cxa_atexit@plt+0x9643c> │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ mov r8, fp │ │ │ │ b a1c90 <__cxa_atexit@plt+0x94e70> │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r6, #164, 26 @ 0x2900 │ │ │ │ + rscseq r3, r6, #164, 26 @ 0x2900 │ │ │ │ andeq r8, r0, sp, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ mov r9, r4 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -153916,27 +153916,27 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r4, [r3, #16] │ │ │ │ mov r4, r9 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r2, sl, ip} │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r4, [pc, #32] @ a334c <__cxa_atexit@plt+0x9652c> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r9, #828] @ 0x33c │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5] │ │ │ │ mov r4, r9 │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ @ instruction: 0xfffff3d0 │ │ │ │ @ instruction: 0xffffecf8 │ │ │ │ - tsteq r7, #52, 26 @ 0xd00 │ │ │ │ + tsteq r7, #68, 26 @ 0x1100 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - rscseq r4, r6, #192, 24 @ 0xc000 │ │ │ │ + rscseq r3, r6, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a338c <__cxa_atexit@plt+0x9656c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -153945,15 +153945,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b a43b4 <__cxa_atexit@plt+0x97594> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #156, 24 @ 0x9c00 │ │ │ │ + tsteq r7, #172, 24 @ 0xac00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a33e4 <__cxa_atexit@plt+0x965c4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -153967,16 +153967,16 @@ │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b a53f0 <__cxa_atexit@plt+0x985d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #88, 24 @ 0x5800 │ │ │ │ - tsteq r7, #88, 24 @ 0x5800 │ │ │ │ + tsteq r7, #104, 24 @ 0x6800 │ │ │ │ + tsteq r7, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a3454 <__cxa_atexit@plt+0x96634> │ │ │ │ ldr lr, [pc, #76] @ a345c <__cxa_atexit@plt+0x9663c> │ │ │ │ add r3, r7, #12 │ │ │ │ @@ -153996,15 +153996,15 @@ │ │ │ │ b a346c <__cxa_atexit@plt+0x9664c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r7, #236, 22 @ 0x3b000 │ │ │ │ + tsteq r7, #252, 22 @ 0x3f000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r1, [pc, #152] @ a3518 <__cxa_atexit@plt+0x966f8> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ @@ -154116,18 +154116,18 @@ │ │ │ │ beq a3658 <__cxa_atexit@plt+0x96838> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r1, #8 │ │ │ │ add r5, r5, #24 │ │ │ │ cmp r2, r7 │ │ │ │ moveq r1, #4 │ │ │ │ ldr r7, [r3, r1] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @@ -154144,29 +154144,29 @@ │ │ │ │ beq a36b4 <__cxa_atexit@plt+0x96894> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r1, #8 │ │ │ │ add r5, r5, #24 │ │ │ │ cmp r2, r7 │ │ │ │ moveq r1, #4 │ │ │ │ ldr r7, [r3, r1] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, #8 │ │ │ │ cmp r3, r7 │ │ │ │ moveq r2, #4 │ │ │ │ ldr r7, [r5, r2] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a372c <__cxa_atexit@plt+0x9690c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -154177,16 +154177,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 9329c <__cxa_atexit@plt+0x8647c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #8, 18 @ 0x20000 │ │ │ │ - tsteq r7, #108, 18 @ 0x1b0000 │ │ │ │ + tsteq r7, #24, 18 @ 0x60000 │ │ │ │ + tsteq r7, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a3798 <__cxa_atexit@plt+0x96978> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -154201,24 +154201,24 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r8, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - tsteq r7, #164, 16 @ 0xa40000 │ │ │ │ + tsteq r7, #180, 16 @ 0xb40000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r9, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a385c <__cxa_atexit@plt+0x96a3c> │ │ │ │ @@ -154250,23 +154250,23 @@ │ │ │ │ str r0, [r3, #32] │ │ │ │ str r1, [r3, #40] @ 0x28 │ │ │ │ str sl, [r3, #8] │ │ │ │ str ip, [r3, #12] │ │ │ │ str r2, [r3, #24]! │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fbec0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ + b 3dc118 <__cxa_atexit@plt+0x3cf2f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #20, 16 @ 0x140000 │ │ │ │ + tsteq r7, #36, 16 @ 0x240000 │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r9, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ @@ -154305,23 +154305,23 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r8, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [r3, #8] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r3, [r3, #28] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #68, 14 @ 0x1100000 │ │ │ │ + tsteq r7, #84, 14 @ 0x1500000 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -154354,24 +154354,24 @@ │ │ │ │ str r0, [r3, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ str r1, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r0, [sp] │ │ │ │ stm r1, {r0, r8, sl, ip, lr} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #128, 12 @ 0x8000000 │ │ │ │ - tsteq r7, #88, 12 @ 0x5800000 │ │ │ │ + tsteq r7, #144, 12 @ 0x9000000 │ │ │ │ + tsteq r7, #104, 12 @ 0x6800000 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r0, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r0 │ │ │ │ bhi a3ab8 <__cxa_atexit@plt+0x96c98> │ │ │ │ @@ -154401,26 +154401,26 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r4, [r3, #12] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldm sp, {r5, r6} │ │ │ │ str r1, [r3, #8] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r2, r8, r9, sl, ip, lr} │ │ │ │ - b 3fbec0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ + b 3dc118 <__cxa_atexit@plt+0x3cf2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #188, 10 @ 0x2f000000 │ │ │ │ - tsteq r7, #156, 10 @ 0x27000000 │ │ │ │ + tsteq r7, #204, 10 @ 0x33000000 │ │ │ │ + tsteq r7, #172, 10 @ 0x2b000000 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - rscseq r4, r6, #44, 10 @ 0xb000000 │ │ │ │ + rscseq r3, r6, #44, 10 @ 0xb000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a3b24 <__cxa_atexit@plt+0x96d04> │ │ │ │ ldr lr, [pc, #40] @ a3b2c <__cxa_atexit@plt+0x96d0c> │ │ │ │ @@ -154432,15 +154432,15 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b a0814 <__cxa_atexit@plt+0x939f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r4, r6, #224, 8 @ 0xe0000000 │ │ │ │ + rscseq r3, r6, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #88] @ a3ba4 <__cxa_atexit@plt+0x96d84> │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ ldr sl, [r3, #12] │ │ │ │ @@ -154463,16 +154463,16 @@ │ │ │ │ ldr r7, [pc, #20] @ a3bac <__cxa_atexit@plt+0x96d8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffc404 │ │ │ │ - rscseq r4, r6, #28, 6 @ 0x70000000 │ │ │ │ - rscseq r4, r6, #96, 8 @ 0x60000000 │ │ │ │ + rscseq r3, r6, #28, 6 @ 0x70000000 │ │ │ │ + rscseq r3, r6, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #16 │ │ │ │ b a2ba8 <__cxa_atexit@plt+0x95d88> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -154489,16 +154489,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b a5460 <__cxa_atexit@plt+0x98640> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #40, 8 @ 0x28000000 │ │ │ │ - tsteq r7, #140, 8 @ 0x8c000000 │ │ │ │ + tsteq r7, #56, 8 @ 0x38000000 │ │ │ │ + tsteq r7, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a3c70 <__cxa_atexit@plt+0x96e50> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -154514,17 +154514,17 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b a5540 <__cxa_atexit@plt+0x98720> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #216, 6 @ 0x60000003 │ │ │ │ - tsteq r7, #216, 6 @ 0x60000003 │ │ │ │ - tsteq r7, #156, 14 @ 0x2700000 │ │ │ │ + tsteq r7, #232, 6 @ 0xa0000003 │ │ │ │ + tsteq r7, #232, 6 @ 0xa0000003 │ │ │ │ + tsteq r7, #172, 14 @ 0x2b00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a3cd4 <__cxa_atexit@plt+0x96eb4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -154539,17 +154539,17 @@ │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ b a5540 <__cxa_atexit@plt+0x98720> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #112, 6 @ 0xc0000001 │ │ │ │ - tsteq r7, #60, 14 @ 0xf00000 │ │ │ │ - tsteq r7, #100, 6 @ 0x90000001 │ │ │ │ + tsteq r7, #128, 6 │ │ │ │ + tsteq r7, #76, 14 @ 0x1300000 │ │ │ │ + tsteq r7, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a3d1c <__cxa_atexit@plt+0x96efc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -154557,16 +154557,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b a1444 <__cxa_atexit@plt+0x94624> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #12, 6 @ 0x30000000 │ │ │ │ - rscseq r4, r6, #216, 4 @ 0x8000000d │ │ │ │ + tsteq r7, #28, 6 @ 0x70000000 │ │ │ │ + rscseq r3, r6, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a3d8c <__cxa_atexit@plt+0x96f6c> │ │ │ │ ldr r9, [pc, #76] @ a3d94 <__cxa_atexit@plt+0x96f74> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -154582,36 +154582,36 @@ │ │ │ │ ldr sl, [pc, sl] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ sub r2, r5, #16 │ │ │ │ str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 1bf6594 <__cxa_atexit@plt+0x1be9774> │ │ │ │ + b 1ede368 <__cxa_atexit@plt+0x1ed1548> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r6, #228, 2 @ 0x39 │ │ │ │ - tsteq r7, #188, 4 @ 0xc000000b │ │ │ │ - tsteq r7, #140, 12 @ 0x8c00000 │ │ │ │ - tsteq r7, #104, 6 @ 0xa0000001 │ │ │ │ + rscseq r3, r6, #228, 2 @ 0x39 │ │ │ │ + tsteq r7, #204, 4 @ 0xc000000c │ │ │ │ + tsteq r7, #156, 12 @ 0x9c00000 │ │ │ │ + tsteq r7, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a3dd4 <__cxa_atexit@plt+0x96fb4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ a3ddc <__cxa_atexit@plt+0x96fbc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc050 <__cxa_atexit@plt+0x3ef230> │ │ │ │ + b 3dc2a8 <__cxa_atexit@plt+0x3cf488> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #84, 4 @ 0x40000005 │ │ │ │ + tsteq r7, #100, 4 @ 0x40000006 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a3e48 <__cxa_atexit@plt+0x97028> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -154638,16 +154638,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq r7, #252, 2 @ 0x3f │ │ │ │ - tsteq r7, #84, 4 @ 0x40000005 │ │ │ │ + tsteq r7, #12, 4 @ 0xc0000000 │ │ │ │ + tsteq r7, #100, 4 @ 0x40000006 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a3ee8 <__cxa_atexit@plt+0x970c8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -154669,25 +154669,25 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbec0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ + b 3dc118 <__cxa_atexit@plt+0x3cf2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - tsteq r7, #108, 2 │ │ │ │ - tsteq r7, #88, 2 │ │ │ │ + tsteq r7, #124, 2 │ │ │ │ + tsteq r7, #104, 2 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, lr │ │ │ │ bhi a3f94 <__cxa_atexit@plt+0x97174> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -154712,26 +154712,26 @@ │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, lr │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 3fbec0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ + b 3dc118 <__cxa_atexit@plt+0x3cf2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #212 @ 0xd4 │ │ │ │ - tsteq r7, #188 @ 0xbc │ │ │ │ + tsteq r7, #228 @ 0xe4 │ │ │ │ + tsteq r7, #204 @ 0xcc │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - rscseq r4, r6, #64 @ 0x40 │ │ │ │ + rscseq r3, r6, #64 @ 0x40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #44 @ 0x2c │ │ │ │ cmp fp, r5 │ │ │ │ bhi a4048 <__cxa_atexit@plt+0x97228> │ │ │ │ @@ -154762,15 +154762,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq r3, r6, #168, 30 @ 0x2a0 │ │ │ │ + rscseq r2, r6, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq a40ec <__cxa_atexit@plt+0x972cc> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -154798,15 +154798,15 @@ │ │ │ │ ldr r0, [r5, #-12] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r3, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ mov r6, r9 │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 3fbec0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ + b 3dc118 <__cxa_atexit@plt+0x3cf2f8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc a4188 <__cxa_atexit@plt+0x97368> │ │ │ │ ldr r2, [pc, #172] @ a41b0 <__cxa_atexit@plt+0x97390> │ │ │ │ ldr r1, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -154817,18 +154817,18 @@ │ │ │ │ str r2, [r5, #32]! │ │ │ │ ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r2, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc a4188 <__cxa_atexit@plt+0x97368> │ │ │ │ ldr r2, [pc, #80] @ a41a8 <__cxa_atexit@plt+0x97388> │ │ │ │ ldr r1, [r5, #32]! │ │ │ │ ldr lr, [pc, #76] @ a41ac <__cxa_atexit@plt+0x9738c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -154837,30 +154837,30 @@ │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [r5, #-16] │ │ │ │ str r0, [r6, #12] │ │ │ │ stmib r5, {r1, r6} │ │ │ │ str r2, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ str lr, [r5] │ │ │ │ - b 3fbec0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ + b 3dc118 <__cxa_atexit@plt+0x3cf2f8> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ - tsteq r7, #188, 28 @ 0xbc0 │ │ │ │ + tsteq r7, #204, 28 @ 0xcc0 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ - tsteq r7, #12, 30 @ 0x30 │ │ │ │ + tsteq r7, #28, 30 @ 0x70 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - tsteq r7, #104, 30 @ 0x1a0 │ │ │ │ - rscseq r3, r6, #32, 28 @ 0x200 │ │ │ │ + tsteq r7, #120, 30 @ 0x1e0 │ │ │ │ + rscseq r2, r6, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a4224 <__cxa_atexit@plt+0x97404> │ │ │ │ ldr r9, [pc, #76] @ a422c <__cxa_atexit@plt+0x9740c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -154876,22 +154876,22 @@ │ │ │ │ ldr sl, [pc, sl] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ sub r2, r5, #16 │ │ │ │ str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 1bf6594 <__cxa_atexit@plt+0x1be9774> │ │ │ │ + b 1ede368 <__cxa_atexit@plt+0x1ed1548> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r6, #132, 26 @ 0x2100 │ │ │ │ - tsteq r7, #36, 28 @ 0x240 │ │ │ │ - tsteq r7, #244, 2 @ 0x3d │ │ │ │ - tsteq r7, #208, 28 @ 0xd00 │ │ │ │ - rscseq r3, r6, #160, 26 @ 0x2800 │ │ │ │ + rscseq r2, r6, #132, 26 @ 0x2100 │ │ │ │ + tsteq r7, #52, 28 @ 0x340 │ │ │ │ + tsteq r7, #4, 4 @ 0x40000000 │ │ │ │ + tsteq r7, #224, 28 @ 0xe00 │ │ │ │ + rscseq r2, r6, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a42a8 <__cxa_atexit@plt+0x97488> │ │ │ │ @@ -154909,25 +154909,25 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ str r8, [r3, #12] │ │ │ │ str sl, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fbec0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ + b 3dc118 <__cxa_atexit@plt+0x3cf2f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq r7, #152, 26 @ 0x2600 │ │ │ │ - rscseq r3, r6, #36, 26 @ 0x900 │ │ │ │ + tsteq r7, #168, 26 @ 0x2a00 │ │ │ │ + rscseq r2, r6, #36, 26 @ 0x900 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #28 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a4374 <__cxa_atexit@plt+0x97554> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -154960,28 +154960,28 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str ip, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 1bf64a4 <__cxa_atexit@plt+0x1be9684> │ │ │ │ + b 1ede278 <__cxa_atexit@plt+0x1ed1458> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - tsteq r7, #8, 26 @ 0x200 │ │ │ │ - tsteq r7, #188 @ 0xbc │ │ │ │ - rscseq r3, r6, #140, 24 @ 0x8c00 │ │ │ │ - tsteq r7, #116, 28 @ 0x740 │ │ │ │ - rscseq r3, r6, #104, 24 @ 0x6800 │ │ │ │ + tsteq r7, #24, 26 @ 0x600 │ │ │ │ + tsteq r7, #204 @ 0xcc │ │ │ │ + rscseq r2, r6, #140, 24 @ 0x8c00 │ │ │ │ + tsteq r7, #132, 28 @ 0x840 │ │ │ │ + rscseq r2, r6, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a457c <__cxa_atexit@plt+0x9775c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -155090,15 +155090,15 @@ │ │ │ │ str r6, [fp, #-8] │ │ │ │ str r5, [fp, #-4] │ │ │ │ str r4, [fp, #-12] │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ mov r6, ip │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov ip, r6 │ │ │ │ b a458c <__cxa_atexit@plt+0x9776c> │ │ │ │ mov r6, #204 @ 0xcc │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ @@ -155106,16 +155106,16 @@ │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ @ instruction: 0xfffff65c │ │ │ │ @ instruction: 0xfffff708 │ │ │ │ @ instruction: 0xfffff518 │ │ │ │ @ instruction: 0xfffff708 │ │ │ │ @ instruction: 0xfffff75c │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - tsteq r7, #196, 20 @ 0xc4000 │ │ │ │ - rscseq r3, r6, #84, 20 @ 0x54000 │ │ │ │ + tsteq r7, #212, 20 @ 0xd4000 │ │ │ │ + rscseq r2, r6, #84, 20 @ 0x54000 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r0, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ cmp fp, r0 │ │ │ │ bhi a4768 <__cxa_atexit@plt+0x97948> │ │ │ │ @@ -155221,19 +155221,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b a4778 <__cxa_atexit@plt+0x97958> │ │ │ │ mov r5, #132 @ 0x84 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #36, 20 @ 0x24000 │ │ │ │ + tsteq r7, #52, 20 @ 0x34000 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xffffe500 │ │ │ │ @ instruction: 0xffffd588 │ │ │ │ - rscseq r3, r6, #120, 16 @ 0x780000 │ │ │ │ + rscseq r2, r6, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r4 │ │ │ │ cmp fp, r0 │ │ │ │ @@ -155318,25 +155318,25 @@ │ │ │ │ ldr r4, [sp, #12] │ │ │ │ str r6, [r5, #-12] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ ldr fp, [sp, #60] @ 0x3c │ │ │ │ str r6, [r5, #-8] │ │ │ │ ldr r5, [sp, #20] │ │ │ │ ldr r6, [sp, #16] │ │ │ │ - b 3fbec0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ + b 3dc118 <__cxa_atexit@plt+0x3cf2f8> │ │ │ │ mov r6, r3 │ │ │ │ b a491c <__cxa_atexit@plt+0x97afc> │ │ │ │ mov r0, #92 @ 0x5c │ │ │ │ str r0, [lr, #828] @ 0x33c │ │ │ │ ldr r0, [lr, #-8] │ │ │ │ mov r4, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - tsteq r7, #56, 14 @ 0xe00000 │ │ │ │ - rscseq r3, r6, #224, 12 @ 0xe000000 │ │ │ │ + tsteq r7, #72, 14 @ 0x1200000 │ │ │ │ + rscseq r2, r6, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #96 @ 0x60 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a49bc <__cxa_atexit@plt+0x97b9c> │ │ │ │ ldr r3, [pc, #116] @ a49c4 <__cxa_atexit@plt+0x97ba4> │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -155366,16 +155366,16 @@ │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ str r1, [r5, #40] @ 0x28 │ │ │ │ str r2, [r5, #44] @ 0x2c │ │ │ │ b 931ac <__cxa_atexit@plt+0x8638c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r7, #172, 12 @ 0xac00000 │ │ │ │ - rscseq r3, r6, #68, 12 @ 0x4400000 │ │ │ │ + tsteq r7, #188, 12 @ 0xbc00000 │ │ │ │ + rscseq r2, r6, #68, 12 @ 0x4400000 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #116 @ 0x74 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a4aec <__cxa_atexit@plt+0x97ccc> │ │ │ │ @@ -155441,44 +155441,44 @@ │ │ │ │ ldr r3, [pc, #56] @ a4b18 <__cxa_atexit@plt+0x97cf8> │ │ │ │ mov fp, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b a5270 <__cxa_atexit@plt+0x98450> │ │ │ │ mov r3, #116 @ 0x74 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffc400 │ │ │ │ @ instruction: 0xffffc260 │ │ │ │ - tsteq r7, #180, 14 @ 0x2d00000 │ │ │ │ + tsteq r7, #196, 14 @ 0x3100000 │ │ │ │ @ instruction: 0xffffc430 │ │ │ │ @ instruction: 0xffffc318 │ │ │ │ @ instruction: 0xffffc498 │ │ │ │ - tsteq r7, #232, 10 @ 0x3a000000 │ │ │ │ + tsteq r7, #248, 10 @ 0x3e000000 │ │ │ │ @ instruction: 0xffffc41c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r3, r6, #244, 8 @ 0xf4000000 │ │ │ │ + rscseq r2, r6, #244, 8 @ 0xf4000000 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ a4b3c <__cxa_atexit@plt+0x97d1c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9330c <__cxa_atexit@plt+0x864ec> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, r6, #208, 8 @ 0xd0000000 │ │ │ │ + rscseq r2, r6, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ a4b64 <__cxa_atexit@plt+0x97d44> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, r6, #168, 8 @ 0xa8000000 │ │ │ │ + rscseq r2, r6, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a4bb4 <__cxa_atexit@plt+0x97d94> │ │ │ │ @@ -155491,18 +155491,18 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ str r7, [r3, #8] │ │ │ │ b a52f0 <__cxa_atexit@plt+0x984d0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffc3f0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r3, r6, #72, 8 @ 0x48000000 │ │ │ │ + rscseq r2, r6, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a4c34 <__cxa_atexit@plt+0x97e14> │ │ │ │ @@ -155523,19 +155523,19 @@ │ │ │ │ str r1, [r3, #16]! │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str lr, [r5, #-8]! │ │ │ │ b a5690 <__cxa_atexit@plt+0x98870> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffc3f0 │ │ │ │ @ instruction: 0xffffc430 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r3, r6, #196, 6 @ 0x10000003 │ │ │ │ + rscseq r2, r6, #196, 6 @ 0x10000003 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a4c94 <__cxa_atexit@plt+0x97e74> │ │ │ │ @@ -155547,18 +155547,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ b 9330c <__cxa_atexit@plt+0x864ec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffc41c │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r3, r6, #104, 6 @ 0xa0000001 │ │ │ │ + rscseq r2, r6, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a4d10 <__cxa_atexit@plt+0x97ef0> │ │ │ │ @@ -155578,37 +155578,37 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ b a5370 <__cxa_atexit@plt+0x98550> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffc75c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r3, r6, #236, 4 @ 0xc000000e │ │ │ │ + rscseq r2, r6, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ a4d44 <__cxa_atexit@plt+0x97f24> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1bf6254 <__cxa_atexit@plt+0x1be9434> │ │ │ │ + b 1ede028 <__cxa_atexit@plt+0x1ed1208> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, r6, #200, 4 @ 0x8000000c │ │ │ │ + rscseq r2, r6, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ a4d6c <__cxa_atexit@plt+0x97f4c> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1bf6424 <__cxa_atexit@plt+0x1be9604> │ │ │ │ + b 1ede1f8 <__cxa_atexit@plt+0x1ed13d8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, r6, #160, 4 │ │ │ │ + rscseq r2, r6, #160, 4 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a4e88 <__cxa_atexit@plt+0x98068> │ │ │ │ @@ -155669,46 +155669,46 @@ │ │ │ │ str ip, [r3, #84] @ 0x54 │ │ │ │ str r2, [r3, #108] @ 0x6c │ │ │ │ str r1, [r3, #112] @ 0x70 │ │ │ │ str r0, [r3, #116] @ 0x74 │ │ │ │ add r3, r5, #88 @ 0x58 │ │ │ │ sub r9, r6, #83 @ 0x53 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ mov r3, #120 @ 0x78 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffcb54 │ │ │ │ @ instruction: 0xfffff9c8 │ │ │ │ @ instruction: 0xffffcc24 │ │ │ │ @ instruction: 0xffffba94 │ │ │ │ andeq r0, r0, sl │ │ │ │ - rscseq r3, r6, #100, 2 │ │ │ │ + rscseq r2, r6, #100, 2 │ │ │ │ andeq r0, sl, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a4ee0 <__cxa_atexit@plt+0x980c0> │ │ │ │ ldr r7, [pc, #44] @ a4ef8 <__cxa_atexit@plt+0x980d8> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, sl} │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r9, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #20] @ a4efc <__cxa_atexit@plt+0x980dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r3, r6, #56, 2 │ │ │ │ - rscseq r3, r6, #16, 2 │ │ │ │ + rscseq r2, r6, #56, 2 │ │ │ │ + rscseq r2, r6, #16, 2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #52 @ 0x34 │ │ │ │ cmp r3, sl │ │ │ │ bcc a4fb4 <__cxa_atexit@plt+0x98194> │ │ │ │ mov r8, r6 │ │ │ │ @@ -155744,25 +155744,25 @@ │ │ │ │ ldr r7, [sp, #12] │ │ │ │ str r1, [r8, #8] │ │ │ │ str lr, [r8, #12] │ │ │ │ str r0, [r8, #20] │ │ │ │ str r2, [r8, #24] │ │ │ │ str r3, [r8, #32] │ │ │ │ str r9, [r8, #44] @ 0x2c │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff9cc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b a4fe8 <__cxa_atexit@plt+0x981c8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ - rscseq r3, r6, #68 @ 0x44 │ │ │ │ + rscseq r2, r6, #68 @ 0x44 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r3, r5, #12 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -155793,15 +155793,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #-24] @ 0xffffffe8 │ │ │ │ beq a5094 <__cxa_atexit@plt+0x98274> │ │ │ │ ldr r3, [pc, #88] @ a50c4 <__cxa_atexit@plt+0x982a4> │ │ │ │ str sl, [r2, #-20] @ 0xffffffec │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #-24] @ 0xffffffe8 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -155814,16 +155814,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r2, {r8, r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - rscseq r2, r6, #128, 30 @ 0x200 │ │ │ │ - rscseq r2, r6, #84, 30 @ 0x150 │ │ │ │ + rscseq r1, r6, #128, 30 @ 0x200 │ │ │ │ + rscseq r1, r6, #84, 30 @ 0x150 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r3, [r3, #15] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ @@ -155845,27 +155845,27 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ beq a5158 <__cxa_atexit@plt+0x98338> │ │ │ │ ldr r2, [pc, #56] @ a5170 <__cxa_atexit@plt+0x98350> │ │ │ │ str r1, [r5, #-8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - rscseq r2, r6, #172, 28 @ 0xac0 │ │ │ │ + rscseq r1, r6, #172, 28 @ 0xac0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #60] @ a51c4 <__cxa_atexit@plt+0x983a4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -155874,31 +155874,31 @@ │ │ │ │ beq a51bc <__cxa_atexit@plt+0x9839c> │ │ │ │ ldr r3, [pc, #32] @ a51c8 <__cxa_atexit@plt+0x983a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rscseq r2, r6, #84, 28 @ 0x540 │ │ │ │ + rscseq r1, r6, #84, 28 @ 0x540 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ a51f4 <__cxa_atexit@plt+0x983d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq r2, r6, #40, 28 @ 0x280 │ │ │ │ + rscseq r1, r6, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr lr, [r3, #4]! │ │ │ │ add sl, r3, #8 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r9, [r3, #16] │ │ │ │ @@ -155909,22 +155909,22 @@ │ │ │ │ str r0, [r3, #20] │ │ │ │ bhi a5248 <__cxa_atexit@plt+0x98428> │ │ │ │ ldr r0, [pc, #36] @ a525c <__cxa_atexit@plt+0x9843c> │ │ │ │ str r9, [r5, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r5, {r0, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #16] @ a5260 <__cxa_atexit@plt+0x98440> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stm r5, {r8, r9, lr} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ - rscseq r2, r6, #208, 26 @ 0x3400 │ │ │ │ + rscseq r1, r6, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a52b0 <__cxa_atexit@plt+0x98490> │ │ │ │ ldr r3, [pc, #60] @ a52c0 <__cxa_atexit@plt+0x984a0> │ │ │ │ @@ -155941,15 +155941,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a52c4 <__cxa_atexit@plt+0x984a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r2, r6, #156, 26 @ 0x2700 │ │ │ │ + rscseq r1, r6, #156, 26 @ 0x2700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -155973,15 +155973,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a5344 <__cxa_atexit@plt+0x98524> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r2, r6, #32, 26 @ 0x800 │ │ │ │ + rscseq r1, r6, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -156005,15 +156005,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a53c4 <__cxa_atexit@plt+0x985a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r2, r6, #164, 24 @ 0xa400 │ │ │ │ + rscseq r1, r6, #164, 24 @ 0xa400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -156025,170 +156025,170 @@ │ │ │ │ bhi a5428 <__cxa_atexit@plt+0x98608> │ │ │ │ ldr r3, [pc, #52] @ a5438 <__cxa_atexit@plt+0x98618> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq a5418 <__cxa_atexit@plt+0x985f8> │ │ │ │ ldr r7, [r8, #15] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a543c <__cxa_atexit@plt+0x9861c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r2, r6, #48, 24 @ 0x3000 │ │ │ │ + rscseq r1, r6, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a5498 <__cxa_atexit@plt+0x98678> │ │ │ │ ldr r3, [pc, #52] @ a54a8 <__cxa_atexit@plt+0x98688> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq a5488 <__cxa_atexit@plt+0x98668> │ │ │ │ ldr r7, [r8, #19] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a54ac <__cxa_atexit@plt+0x9868c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r2, r6, #196, 22 @ 0x31000 │ │ │ │ + rscseq r1, r6, #196, 22 @ 0x31000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a5508 <__cxa_atexit@plt+0x986e8> │ │ │ │ ldr r3, [pc, #52] @ a5518 <__cxa_atexit@plt+0x986f8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq a54f8 <__cxa_atexit@plt+0x986d8> │ │ │ │ ldr r7, [r8, #23] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a551c <__cxa_atexit@plt+0x986fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r2, r6, #88, 22 @ 0x16000 │ │ │ │ + rscseq r1, r6, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a5578 <__cxa_atexit@plt+0x98758> │ │ │ │ ldr r3, [pc, #52] @ a5588 <__cxa_atexit@plt+0x98768> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq a5568 <__cxa_atexit@plt+0x98748> │ │ │ │ ldr r7, [r8, #27] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a558c <__cxa_atexit@plt+0x9876c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r2, r6, #236, 20 @ 0xec000 │ │ │ │ + rscseq r1, r6, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #27] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a55e8 <__cxa_atexit@plt+0x987c8> │ │ │ │ ldr r3, [pc, #52] @ a55f8 <__cxa_atexit@plt+0x987d8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq a55d8 <__cxa_atexit@plt+0x987b8> │ │ │ │ ldr r7, [r8, #31] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a55fc <__cxa_atexit@plt+0x987dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r2, r6, #128, 20 @ 0x80000 │ │ │ │ + rscseq r1, r6, #128, 20 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #31] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a5658 <__cxa_atexit@plt+0x98838> │ │ │ │ ldr r3, [pc, #52] @ a5668 <__cxa_atexit@plt+0x98848> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq a5648 <__cxa_atexit@plt+0x98828> │ │ │ │ ldr r7, [r8, #35] @ 0x23 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a566c <__cxa_atexit@plt+0x9884c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r2, r6, #20, 20 @ 0x14000 │ │ │ │ + rscseq r1, r6, #20, 20 @ 0x14000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #35] @ 0x23 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a56d0 <__cxa_atexit@plt+0x988b0> │ │ │ │ ldr r3, [pc, #60] @ a56e0 <__cxa_atexit@plt+0x988c0> │ │ │ │ @@ -156205,15 +156205,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a56e4 <__cxa_atexit@plt+0x988c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r2, r6, #160, 18 @ 0x280000 │ │ │ │ + rscseq r1, r6, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -156237,15 +156237,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a5764 <__cxa_atexit@plt+0x98944> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r2, r6, #36, 18 @ 0x90000 │ │ │ │ + rscseq r1, r6, #36, 18 @ 0x90000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -156269,15 +156269,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a57e4 <__cxa_atexit@plt+0x989c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r2, r6, #168, 16 @ 0xa80000 │ │ │ │ + rscseq r1, r6, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -156301,15 +156301,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a5864 <__cxa_atexit@plt+0x98a44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r2, r6, #44, 16 @ 0x2c0000 │ │ │ │ + rscseq r1, r6, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -156321,70 +156321,70 @@ │ │ │ │ bhi a58c8 <__cxa_atexit@plt+0x98aa8> │ │ │ │ ldr r3, [pc, #52] @ a58d8 <__cxa_atexit@plt+0x98ab8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq a58b8 <__cxa_atexit@plt+0x98a98> │ │ │ │ ldr r7, [r8, #19] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a58dc <__cxa_atexit@plt+0x98abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r2, r6, #184, 14 @ 0x2e00000 │ │ │ │ + rscseq r1, r6, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ a5914 <__cxa_atexit@plt+0x98af4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #112, 16 @ 0x700000 │ │ │ │ - rscseq r2, r6, #196, 14 @ 0x3100000 │ │ │ │ + tsteq r7, #128, 16 @ 0x800000 │ │ │ │ + rscseq r1, r6, #196, 14 @ 0x3100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi a597c <__cxa_atexit@plt+0x98b5c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq a5974 <__cxa_atexit@plt+0x98b54> │ │ │ │ ldr r3, [pc, #56] @ a5984 <__cxa_atexit@plt+0x98b64> │ │ │ │ ldr r2, [pc, #56] @ a5988 <__cxa_atexit@plt+0x98b68> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ a598c <__cxa_atexit@plt+0x98b6c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fc238 <__cxa_atexit@plt+0x3ef418> │ │ │ │ + b 3dc490 <__cxa_atexit@plt+0x3cf670> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r6, #108, 14 @ 0x1b00000 │ │ │ │ - tsteq r7, #212, 12 @ 0xd400000 │ │ │ │ - tsteq r7, #188, 12 @ 0xbc00000 │ │ │ │ - rscseq r2, r6, #100, 14 @ 0x1900000 │ │ │ │ + rscseq r1, r6, #108, 14 @ 0x1b00000 │ │ │ │ + tsteq r7, #228, 12 @ 0xe400000 │ │ │ │ + tsteq r7, #204, 12 @ 0xcc00000 │ │ │ │ + rscseq r1, r6, #100, 14 @ 0x1900000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a59f4 <__cxa_atexit@plt+0x98bd4> │ │ │ │ ldr r3, [pc, #80] @ a5a04 <__cxa_atexit@plt+0x98be4> │ │ │ │ @@ -156397,48 +156397,48 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ a5a0c <__cxa_atexit@plt+0x98bec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq r2, r6, #16, 14 @ 0x400000 │ │ │ │ - rscseq r2, r6, #232, 12 @ 0xe800000 │ │ │ │ + rscseq r1, r6, #16, 14 @ 0x400000 │ │ │ │ + rscseq r1, r6, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ a5a38 <__cxa_atexit@plt+0x98c18> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r2, r6, #188, 12 @ 0xbc00000 │ │ │ │ + rscseq r1, r6, #188, 12 @ 0xbc00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ a5a64 <__cxa_atexit@plt+0x98c44> │ │ │ │ ldr r9, [pc, #20] @ a5a68 <__cxa_atexit@plt+0x98c48> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf68 <__cxa_atexit@plt+0x3ef148> │ │ │ │ + b 3dc1c0 <__cxa_atexit@plt+0x3cf3a0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq r2, r6, #148, 12 @ 0x9400000 │ │ │ │ + rscseq r1, r6, #148, 12 @ 0x9400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a5ab0 <__cxa_atexit@plt+0x98c90> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -156456,18 +156456,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r7, #128, 10 @ 0x20000000 │ │ │ │ - tsteq r7, #224, 10 @ 0x38000000 │ │ │ │ - rscseq r2, r6, #48, 12 @ 0x3000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r7, #144, 10 @ 0x24000000 │ │ │ │ + tsteq r7, #240, 10 @ 0x3c000000 │ │ │ │ + rscseq r1, r6, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a5b30 <__cxa_atexit@plt+0x98d10> │ │ │ │ ldr r3, [pc, #64] @ a5b40 <__cxa_atexit@plt+0x98d20> │ │ │ │ @@ -156485,28 +156485,28 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ a5b4c <__cxa_atexit@plt+0x98d2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq r2, r6, #0, 12 │ │ │ │ - rscseq r2, r6, #252, 10 @ 0x3f000000 │ │ │ │ - rscseq r2, r6, #240, 10 @ 0x3c000000 │ │ │ │ - rscseq r2, r6, #192, 10 @ 0x30000000 │ │ │ │ + rscseq r1, r6, #0, 12 │ │ │ │ + rscseq r1, r6, #252, 10 @ 0x3f000000 │ │ │ │ + rscseq r1, r6, #240, 10 @ 0x3c000000 │ │ │ │ + rscseq r1, r6, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #16] @ a5b74 <__cxa_atexit@plt+0x98d54> │ │ │ │ ldr r0, [pc, #16] @ a5b78 <__cxa_atexit@plt+0x98d58> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r6, #172, 10 @ 0x2b000000 │ │ │ │ - rscseq r2, r6, #168, 10 @ 0x2a000000 │ │ │ │ + rscseq r1, r6, #172, 10 @ 0x2b000000 │ │ │ │ + rscseq r1, r6, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a5bcc <__cxa_atexit@plt+0x98dac> │ │ │ │ ldr r3, [pc, #64] @ a5bdc <__cxa_atexit@plt+0x98dbc> │ │ │ │ @@ -156514,44 +156514,44 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq a5bbc <__cxa_atexit@plt+0x98d9c> │ │ │ │ ldr r3, [pc, #48] @ a5be0 <__cxa_atexit@plt+0x98dc0> │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ a5be4 <__cxa_atexit@plt+0x98dc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - sbcseq pc, r8, #49 @ 0x31 │ │ │ │ - rscseq r2, r6, #92, 10 @ 0x17000000 │ │ │ │ + sbcseq lr, r8, #1808 @ 0x710 │ │ │ │ + rscseq r1, r6, #92, 10 @ 0x17000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ a5c04 <__cxa_atexit@plt+0x98de4> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ - sbcseq lr, r8, #916 @ 0x394 │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ + sbcseq lr, r8, #592 @ 0x250 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ a5c2c <__cxa_atexit@plt+0x98e0c> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ - rscseq r2, r6, #16, 10 @ 0x4000000 │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ + rscseq r1, r6, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a5c80 <__cxa_atexit@plt+0x98e60> │ │ │ │ ldr r3, [pc, #64] @ a5c90 <__cxa_atexit@plt+0x98e70> │ │ │ │ @@ -156559,34 +156559,34 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ beq a5c70 <__cxa_atexit@plt+0x98e50> │ │ │ │ ldr r8, [pc, #48] @ a5c94 <__cxa_atexit@plt+0x98e74> │ │ │ │ mov r7, r9 │ │ │ │ mov r9, sl │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ a5c98 <__cxa_atexit@plt+0x98e78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - sbcseq lr, r8, #484 @ 0x1e4 │ │ │ │ - rscseq r2, r6, #176, 8 @ 0xb0000000 │ │ │ │ + sbcseq lr, r8, #11840 @ 0x2e40 │ │ │ │ + rscseq r1, r6, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ a5cb8 <__cxa_atexit@plt+0x98e98> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ - sbcseq lr, r8, #49, 30 @ 0xc4 │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ + sbcseq lr, r8, #7232 @ 0x1c40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -156607,18 +156607,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ a5d38 <__cxa_atexit@plt+0x98f18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r6, #108, 8 @ 0x6c000000 │ │ │ │ - tsteq r7, #4, 14 @ 0x100000 │ │ │ │ - tsteq r7, #252, 12 @ 0xfc00000 │ │ │ │ - rscseq r2, r6, #80, 8 @ 0x50000000 │ │ │ │ + rscseq r1, r6, #108, 8 @ 0x6c000000 │ │ │ │ + tsteq r7, #20, 14 @ 0x500000 │ │ │ │ + tsteq r7, #12, 14 @ 0x300000 │ │ │ │ + rscseq r1, r6, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a5db4 <__cxa_atexit@plt+0x98f94> │ │ │ │ ldr r2, [pc, #116] @ a5dd0 <__cxa_atexit@plt+0x98fb0> │ │ │ │ @@ -156649,22 +156649,22 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ a5ddc <__cxa_atexit@plt+0x98fbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r7, #176, 4 │ │ │ │ + tsteq r7, #192, 4 │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ - rscseq r2, r6, #184, 4 @ 0x8000000b │ │ │ │ + rscseq r1, r6, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a5e5c <__cxa_atexit@plt+0x9903c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -156682,25 +156682,25 @@ │ │ │ │ ldr r1, [pc, #60] @ a5e80 <__cxa_atexit@plt+0x99060> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 1f364e4 <__cxa_atexit@plt+0x1f296c4> │ │ │ │ + b 1f363cc <__cxa_atexit@plt+0x1f295ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - tsteq r7, #232, 2 @ 0x3a │ │ │ │ - tsteq r7, #64, 4 │ │ │ │ + tsteq r7, #248, 2 @ 0x3e │ │ │ │ + tsteq r7, #80, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a5ee4 <__cxa_atexit@plt+0x990c4> │ │ │ │ ldr r2, [pc, #92] @ a5f00 <__cxa_atexit@plt+0x990e0> │ │ │ │ @@ -156712,45 +156712,45 @@ │ │ │ │ bhi a5ef0 <__cxa_atexit@plt+0x990d0> │ │ │ │ ldr r3, [pc, #68] @ a5f04 <__cxa_atexit@plt+0x990e4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq a5ed4 <__cxa_atexit@plt+0x990b4> │ │ │ │ ldr r7, [r8, #19] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ a5f08 <__cxa_atexit@plt+0x990e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #116, 2 │ │ │ │ + tsteq r7, #132, 2 @ 0x21 │ │ │ │ @ instruction: 0xfffffa20 │ │ │ │ - rscseq r2, r6, #144, 2 @ 0x24 │ │ │ │ + rscseq r1, r6, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a5f40 <__cxa_atexit@plt+0x99120> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ a5f48 <__cxa_atexit@plt+0x99128> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #232 @ 0xe8 │ │ │ │ + tsteq r7, #248 @ 0xf8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -156759,15 +156759,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -156799,15 +156799,15 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - rscseq r2, r6, #120, 2 │ │ │ │ + rscseq r1, r6, #120, 2 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a60c8 <__cxa_atexit@plt+0x992a8> │ │ │ │ ldr r3, [pc, #164] @ a60f0 <__cxa_atexit@plt+0x992d0> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -156837,27 +156837,27 @@ │ │ │ │ str r9, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r9, [r6, #24] │ │ │ │ str r2, [r6, #28] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ a60f4 <__cxa_atexit@plt+0x992d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #200, 30 @ 0x320 │ │ │ │ - rscseq r2, r6, #172 @ 0xac │ │ │ │ + tstpeq r6, #216, 30 @ p-variant is OBSOLETE @ 0x360 │ │ │ │ + rscseq r1, r6, #172 @ 0xac │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -156888,16 +156888,16 @@ │ │ │ │ ldr r7, [pc, #24] @ a6194 <__cxa_atexit@plt+0x99374> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - tsteq r7, #172, 2 @ 0x2b │ │ │ │ - rscseq r2, r6, #16 │ │ │ │ + tsteq r7, #188, 2 @ 0x2f │ │ │ │ + rscseq r1, r6, #16 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a6214 <__cxa_atexit@plt+0x993f4> │ │ │ │ ldr r2, [pc, #108] @ a6224 <__cxa_atexit@plt+0x99404> │ │ │ │ @@ -156927,16 +156927,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ a6230 <__cxa_atexit@plt+0x99410> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq r7, #144, 30 @ 0x240 │ │ │ │ - rscseq r1, r6, #120, 30 @ 0x1e0 │ │ │ │ + tstpeq r6, #160, 30 @ p-variant is OBSOLETE @ 0x280 │ │ │ │ + rscseq r0, r6, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #48] @ a6278 <__cxa_atexit@plt+0x99458> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ @@ -156947,23 +156947,23 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r7, #24, 30 @ 0x60 │ │ │ │ + tstpeq r6, #40, 30 @ p-variant is OBSOLETE @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ a629c <__cxa_atexit@plt+0x9947c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #232, 28 @ 0xe80 │ │ │ │ + tstpeq r6, #248, 28 @ p-variant is OBSOLETE @ 0xf80 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a631c <__cxa_atexit@plt+0x994fc> │ │ │ │ ldr r2, [pc, #108] @ a632c <__cxa_atexit@plt+0x9950c> │ │ │ │ @@ -156993,16 +156993,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ a6338 <__cxa_atexit@plt+0x99518> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq r7, #72, 28 @ 0x480 │ │ │ │ - rscseq r1, r6, #116, 28 @ 0x740 │ │ │ │ + tstpeq r6, #88, 28 @ p-variant is OBSOLETE @ 0x580 │ │ │ │ + rscseq r0, r6, #116, 28 @ 0x740 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #48] @ a6380 <__cxa_atexit@plt+0x99560> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ @@ -157013,42 +157013,42 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r7, #208, 26 @ 0x3400 │ │ │ │ + tstpeq r6, #224, 26 @ p-variant is OBSOLETE @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ a63a4 <__cxa_atexit@plt+0x99584> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #160, 26 @ 0x2800 │ │ │ │ + tstpeq r6, #176, 26 @ p-variant is OBSOLETE @ 0x2c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ a63c4 <__cxa_atexit@plt+0x995a4> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ - sbcseq lr, r8, #224, 14 @ 0x3800000 │ │ │ │ - rscseq r1, r6, #248, 26 @ 0x3e00 │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ + sbcseq lr, r8, #32, 12 @ 0x2000000 │ │ │ │ + rscseq r0, r6, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ a63ec <__cxa_atexit@plt+0x995cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ - tsteq r7, #32 │ │ │ │ - rscseq r1, r6, #204, 26 @ 0x3300 │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ + tsteq r7, #48 @ 0x30 │ │ │ │ + rscseq r0, r6, #204, 26 @ 0x3300 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -157058,22 +157058,22 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r9, #8] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - sbcseq lr, r8, #27787264 @ 0x1a80000 │ │ │ │ - rscseq r1, r6, #108, 26 @ 0x1b00 │ │ │ │ + sbcseq lr, r8, #713031680 @ 0x2a800000 │ │ │ │ + rscseq r0, r6, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a64ac <__cxa_atexit@plt+0x9968c> │ │ │ │ @@ -157086,23 +157086,23 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ ldr r3, [pc, #32] @ a64c4 <__cxa_atexit@plt+0x996a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #152, 26 @ 0x2600 │ │ │ │ - tsteq r7, #196, 22 @ 0x31000 │ │ │ │ - tsteq r7, #88, 30 @ 0x160 │ │ │ │ - rscseq r1, r6, #248, 24 @ 0xf800 │ │ │ │ + tstpeq r6, #168, 26 @ p-variant is OBSOLETE @ 0x2a00 │ │ │ │ + tstpeq r6, #212, 22 @ p-variant is OBSOLETE @ 0x35000 │ │ │ │ + tstpeq r6, #104, 30 @ p-variant is OBSOLETE @ 0x1a0 │ │ │ │ + rscseq r0, r6, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a652c <__cxa_atexit@plt+0x9970c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -157118,26 +157118,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ a6550 <__cxa_atexit@plt+0x99730> │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq r7, #20, 22 @ 0x5000 │ │ │ │ - sbcseq lr, r8, #123731968 @ 0x7600000 │ │ │ │ - rscseq r1, r6, #104, 24 @ 0x6800 │ │ │ │ + tstpeq r6, #36, 22 @ p-variant is OBSOLETE @ 0x9000 │ │ │ │ + sbcseq lr, r8, #-1241513984 @ 0xb6000000 │ │ │ │ + rscseq r0, r6, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -157160,16 +157160,16 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq r7, #148, 24 @ 0x9400 │ │ │ │ - tsteq r7, #184, 20 @ 0xb8000 │ │ │ │ + tstpeq r6, #164, 24 @ p-variant is OBSOLETE @ 0xa400 │ │ │ │ + tstpeq r6, #200, 20 @ p-variant is OBSOLETE @ 0xc8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a6640 <__cxa_atexit@plt+0x99820> │ │ │ │ ldr r1, [pc, #84] @ a664c <__cxa_atexit@plt+0x9982c> │ │ │ │ @@ -157184,52 +157184,52 @@ │ │ │ │ beq a6634 <__cxa_atexit@plt+0x99814> │ │ │ │ ldr r3, [pc, #52] @ a6654 <__cxa_atexit@plt+0x99834> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fc240 <__cxa_atexit@plt+0x3ef420> │ │ │ │ + b 3dc498 <__cxa_atexit@plt+0x3cf678> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r7, #8, 20 @ 0x8000 │ │ │ │ + tstpeq r6, #24, 20 @ p-variant is OBSOLETE @ 0x18000 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ a667c <__cxa_atexit@plt+0x9985c> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fc240 <__cxa_atexit@plt+0x3ef420> │ │ │ │ + b 3dc498 <__cxa_atexit@plt+0x3cf678> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a66ac <__cxa_atexit@plt+0x9988c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #217 @ 0xd9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ a66b0 <__cxa_atexit@plt+0x99890> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc248 <__cxa_atexit@plt+0x3ef428> │ │ │ │ - tsteq r7, #160, 18 @ 0x280000 │ │ │ │ - tsteq r7, #124, 18 @ 0x1f0000 │ │ │ │ + b 3dc4a0 <__cxa_atexit@plt+0x3cf680> │ │ │ │ + tstpeq r6, #176, 18 @ p-variant is OBSOLETE @ 0x2c0000 │ │ │ │ + tstpeq r6, #140, 18 @ p-variant is OBSOLETE @ 0x230000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -157239,21 +157239,21 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - sbcseq lr, r8, #-1979711488 @ 0x8a000000 │ │ │ │ + sbcseq lr, r8, #-1610612724 @ 0xa000000c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a6770 <__cxa_atexit@plt+0x99950> │ │ │ │ @@ -157263,21 +157263,21 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r0, [pc, #36] @ a6784 <__cxa_atexit@plt+0x99964> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #200, 20 @ 0xc8000 │ │ │ │ - tsteq r7, #244, 16 @ 0xf40000 │ │ │ │ + tstpeq r6, #216, 20 @ p-variant is OBSOLETE @ 0xd8000 │ │ │ │ + tstpeq r6, #4, 18 @ p-variant is OBSOLETE @ 0x10000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a67e8 <__cxa_atexit@plt+0x999c8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -157293,25 +157293,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ a680c <__cxa_atexit@plt+0x999ec> │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq r7, #88, 16 @ 0x580000 │ │ │ │ - sbcseq lr, r8, #-1207959550 @ 0xb8000002 │ │ │ │ + tstpeq r6, #104, 16 @ p-variant is OBSOLETE @ 0x680000 │ │ │ │ + sbcseq lr, r8, #-2147483589 @ 0x8000003b │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -157334,17 +157334,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - tsteq r7, #220, 18 @ 0x370000 │ │ │ │ - tsteq r7, #0, 16 │ │ │ │ - rscseq r1, r6, #36, 18 @ 0x90000 │ │ │ │ + tstpeq r6, #236, 18 @ p-variant is OBSOLETE @ 0x3b0000 │ │ │ │ + tstpeq r6, #16, 16 @ p-variant is OBSOLETE @ 0x100000 │ │ │ │ + rscseq r0, r6, #36, 18 @ 0x90000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a68f8 <__cxa_atexit@plt+0x99ad8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -157361,26 +157361,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ a691c <__cxa_atexit@plt+0x99afc> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fc020 <__cxa_atexit@plt+0x3ef200> │ │ │ │ + b 3dc278 <__cxa_atexit@plt+0x3cf458> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #80, 14 @ 0x1400000 │ │ │ │ - tsteq r7, #64, 18 @ 0x100000 │ │ │ │ - tsteq r7, #112, 14 @ 0x1c00000 │ │ │ │ - rscseq r1, r6, #144, 16 @ 0x900000 │ │ │ │ + tstpeq r6, #96, 14 @ p-variant is OBSOLETE @ 0x1800000 │ │ │ │ + tstpeq r6, #80, 18 @ p-variant is OBSOLETE @ 0x140000 │ │ │ │ + tstpeq r6, #128, 14 @ p-variant is OBSOLETE @ 0x2000000 │ │ │ │ + rscseq r0, r6, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -157399,24 +157399,24 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r8, lr │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - sbcseq lr, r8, #-1342177279 @ 0xb0000001 │ │ │ │ - tsteq r7, #172, 16 @ 0xac0000 │ │ │ │ - tsteq r7, #228, 12 @ 0xe400000 │ │ │ │ - rscseq r1, r6, #4, 16 @ 0x40000 │ │ │ │ + sbcseq lr, r8, #91 @ 0x5b │ │ │ │ + tstpeq r6, #188, 16 @ p-variant is OBSOLETE @ 0xbc0000 │ │ │ │ + tstpeq r6, #244, 12 @ p-variant is OBSOLETE @ 0xf400000 │ │ │ │ + rscseq r0, r6, #4, 16 @ 0x40000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a6a34 <__cxa_atexit@plt+0x99c14> │ │ │ │ @@ -157440,27 +157440,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 3fc020 <__cxa_atexit@plt+0x3ef200> │ │ │ │ + b 3dc278 <__cxa_atexit@plt+0x3cf458> │ │ │ │ mov r6, r3 │ │ │ │ b a6a44 <__cxa_atexit@plt+0x99c24> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #40, 12 @ 0x2800000 │ │ │ │ - tsteq r7, #16, 16 @ 0x100000 │ │ │ │ - tsteq r7, #72, 12 @ 0x4800000 │ │ │ │ - tsteq r7, #0, 16 │ │ │ │ - rscseq r1, r6, #84, 14 @ 0x1500000 │ │ │ │ + tstpeq r6, #56, 12 @ p-variant is OBSOLETE @ 0x3800000 │ │ │ │ + tstpeq r6, #32, 16 @ p-variant is OBSOLETE @ 0x200000 │ │ │ │ + tstpeq r6, #88, 12 @ p-variant is OBSOLETE @ 0x5800000 │ │ │ │ + tstpeq r6, #16, 16 @ p-variant is OBSOLETE @ 0x100000 │ │ │ │ + rscseq r0, r6, #84, 14 @ 0x1500000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a6ae8 <__cxa_atexit@plt+0x99cc8> │ │ │ │ @@ -157485,28 +157485,28 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ mov r6, r3 │ │ │ │ b a6af8 <__cxa_atexit@plt+0x99cd8> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - tsteq r7, #116, 10 @ 0x1d000000 │ │ │ │ - sbcseq lr, r8, #187 @ 0xbb │ │ │ │ - tsteq r7, #80, 14 @ 0x1400000 │ │ │ │ - tsteq r7, #136, 10 @ 0x22000000 │ │ │ │ - rscseq r1, r6, #152, 12 @ 0x9800000 │ │ │ │ + tstpeq r6, #132, 10 @ p-variant is OBSOLETE @ 0x21000000 │ │ │ │ + sbcseq sp, r8, #4016 @ 0xfb0 │ │ │ │ + tstpeq r6, #96, 14 @ p-variant is OBSOLETE @ 0x1800000 │ │ │ │ + tstpeq r6, #152, 10 @ p-variant is OBSOLETE @ 0x26000000 │ │ │ │ + rscseq r0, r6, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -157529,17 +157529,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - tsteq r7, #208, 12 @ 0xd000000 │ │ │ │ - tsteq r7, #244, 8 @ 0xf4000000 │ │ │ │ - rscseq r1, r6, #44, 12 @ 0x2c00000 │ │ │ │ + tstpeq r6, #224, 12 @ p-variant is OBSOLETE @ 0xe000000 │ │ │ │ + tstpeq r6, #4, 10 @ p-variant is OBSOLETE @ 0x1000000 │ │ │ │ + rscseq r0, r6, #44, 12 @ 0x2c00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a6be4 <__cxa_atexit@plt+0x99dc4> │ │ │ │ @@ -157555,16 +157555,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ a6bfc <__cxa_atexit@plt+0x99ddc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r1, r6, #240, 10 @ 0x3c000000 │ │ │ │ - rscseq r1, r6, #204, 10 @ 0x33000000 │ │ │ │ + rscseq r0, r6, #240, 10 @ 0x3c000000 │ │ │ │ + rscseq r0, r6, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq a6c88 <__cxa_atexit@plt+0x99e68> │ │ │ │ @@ -157660,27 +157660,27 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ b a6d98 <__cxa_atexit@plt+0x99f78> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq r1, r6, #212, 8 @ 0xd4000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq r0, r6, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ @ instruction: 0xfffff6ac │ │ │ │ @ instruction: 0xfffff894 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ @ instruction: 0xfffff8c0 │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - rscseq r1, r6, #228, 6 @ 0x90000003 │ │ │ │ + rscseq r0, r6, #228, 6 @ 0x90000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -157699,15 +157699,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -157731,19 +157731,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #16] │ │ │ │ str r3, [r2, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff768 │ │ │ │ @ instruction: 0xfffff82c │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ - rscseq r1, r6, #244, 4 @ 0x4000000f │ │ │ │ + rscseq r0, r6, #244, 4 @ 0x4000000f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -157762,18 +157762,18 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff4e0 │ │ │ │ @ instruction: 0xfffff650 │ │ │ │ - rscseq r1, r6, #148, 4 @ 0x40000009 │ │ │ │ + rscseq r0, r6, #148, 4 @ 0x40000009 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -157797,29 +157797,29 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r5, #129 @ 0x81 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - tsteq r7, #184 @ 0xb8 │ │ │ │ - rscseq r1, r6, #56, 4 @ 0x80000003 │ │ │ │ - tsteq r7, #132 @ 0x84 │ │ │ │ - rscseq r1, r6, #24, 4 @ 0x80000001 │ │ │ │ + tstpeq r6, #200 @ p-variant is OBSOLETE @ 0xc8 │ │ │ │ + rscseq r0, r6, #56, 4 @ 0x80000003 │ │ │ │ + tstpeq r6, #148 @ p-variant is OBSOLETE @ 0x94 │ │ │ │ + rscseq r0, r6, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ a6ff8 <__cxa_atexit@plt+0x9a1d8> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ - rscseq r1, r6, #4, 4 @ 0x40000000 │ │ │ │ - rscseq r1, r6, #220, 2 @ 0x37 │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ + rscseq r0, r6, #4, 4 @ 0x40000000 │ │ │ │ + rscseq r0, r6, #220, 2 @ 0x37 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a7080 <__cxa_atexit@plt+0x9a260> │ │ │ │ @@ -157857,21 +157857,21 @@ │ │ │ │ ldr r5, [pc, #40] @ a70c8 <__cxa_atexit@plt+0x9a2a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r5, #129 @ 0x81 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #0 │ │ │ │ - tsteq r7, #84 @ 0x54 │ │ │ │ + tstpeq r6, #16 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, #100 @ p-variant is OBSOLETE @ 0x64 │ │ │ │ @ instruction: 0xfffffbb8 │ │ │ │ - tstpeq r6, #224, 30 @ p-variant is OBSOLETE @ 0x380 │ │ │ │ - rscseq r1, r6, #68, 2 │ │ │ │ - tstpeq r6, #144, 30 @ p-variant is OBSOLETE @ 0x240 │ │ │ │ - rscseq r1, r6, #116, 2 │ │ │ │ + tsteq r6, #240, 30 @ 0x3c0 │ │ │ │ + rscseq r0, r6, #68, 2 │ │ │ │ + tsteq r6, #160, 30 @ 0x280 │ │ │ │ + rscseq r0, r6, #116, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a7148 <__cxa_atexit@plt+0x9a328> │ │ │ │ ldr r3, [pc, #104] @ a7158 <__cxa_atexit@plt+0x9a338> │ │ │ │ @@ -157900,15 +157900,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ a7160 <__cxa_atexit@plt+0x9a340> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rscseq r1, r6, #204 @ 0xcc │ │ │ │ + rscseq r0, r6, #204 @ 0xcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ a719c <__cxa_atexit@plt+0x9a37c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -157942,30 +157942,30 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ beq a721c <__cxa_atexit@plt+0x9a3fc> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r2, r3 │ │ │ │ bne a7228 <__cxa_atexit@plt+0x9a408> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fc158 <__cxa_atexit@plt+0x3ef338> │ │ │ │ + b 3dc3b0 <__cxa_atexit@plt+0x3cf590> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ a7244 <__cxa_atexit@plt+0x9a424> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tstpeq r6, #8, 30 @ p-variant is OBSOLETE │ │ │ │ + tsteq r6, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #80] @ a72a8 <__cxa_atexit@plt+0x9a488> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -157974,40 +157974,40 @@ │ │ │ │ beq a728c <__cxa_atexit@plt+0x9a46c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r3, r2 │ │ │ │ bne a7294 <__cxa_atexit@plt+0x9a474> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fc158 <__cxa_atexit@plt+0x3ef338> │ │ │ │ + b 3dc3b0 <__cxa_atexit@plt+0x3cf590> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ a72ac <__cxa_atexit@plt+0x9a48c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tstpeq r6, #156, 28 @ p-variant is OBSOLETE @ 0x9c0 │ │ │ │ + tsteq r6, #172, 28 @ 0xac0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ cmp r2, r3 │ │ │ │ bne a72d8 <__cxa_atexit@plt+0x9a4b8> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fc158 <__cxa_atexit@plt+0x3ef338> │ │ │ │ + b 3dc3b0 <__cxa_atexit@plt+0x3cf590> │ │ │ │ ldr r7, [pc, #12] @ a72ec <__cxa_atexit@plt+0x9a4cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tstpeq r6, #88, 28 @ p-variant is OBSOLETE @ 0x580 │ │ │ │ + tsteq r6, #104, 28 @ 0x680 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a7334 <__cxa_atexit@plt+0x9a514> │ │ │ │ ldr r7, [pc, #52] @ a7344 <__cxa_atexit@plt+0x9a524> │ │ │ │ @@ -158022,15 +158022,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a7348 <__cxa_atexit@plt+0x9a528> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r0, r6, #228, 28 @ 0xe40 │ │ │ │ + rscseq pc, r5, #228, 28 @ 0xe40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r1, [pc, #148] @ a73fc <__cxa_atexit@plt+0x9a5dc> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -158157,17 +158157,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tstpeq r6, #36, 24 @ p-variant is OBSOLETE @ 0x2400 │ │ │ │ - tstpeq r6, #92, 24 @ p-variant is OBSOLETE @ 0x5c00 │ │ │ │ - tstpeq r6, #60, 24 @ p-variant is OBSOLETE @ 0x3c00 │ │ │ │ + tsteq r6, #52, 24 @ 0x3400 │ │ │ │ + tsteq r6, #108, 24 @ 0x6c00 │ │ │ │ + tsteq r6, #76, 24 @ 0x4c00 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [pc, #80] @ a75d0 <__cxa_atexit@plt+0x9a7b0> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #8]! │ │ │ │ @@ -158185,49 +158185,49 @@ │ │ │ │ cmp r2, r0 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r1 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tstpeq r6, #148, 22 @ p-variant is OBSOLETE @ 0x25000 │ │ │ │ - tstpeq r6, #204, 22 @ p-variant is OBSOLETE @ 0x33000 │ │ │ │ + tsteq r6, #164, 22 @ 0x29000 │ │ │ │ + tsteq r6, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ a7610 <__cxa_atexit@plt+0x9a7f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r7, [pc, #20] @ a7614 <__cxa_atexit@plt+0x9a7f4> │ │ │ │ cmp r1, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - tstpeq r6, #76, 22 @ p-variant is OBSOLETE @ 0x13000 │ │ │ │ - tstpeq r6, #116, 22 @ p-variant is OBSOLETE @ 0x1d000 │ │ │ │ + tsteq r6, #92, 22 @ 0x17000 │ │ │ │ + tsteq r6, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a7650 <__cxa_atexit@plt+0x9a830> │ │ │ │ ldr r8, [pc, #36] @ a7658 <__cxa_atexit@plt+0x9a838> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #32] @ a765c <__cxa_atexit@plt+0x9a83c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbcseq sp, r8, #32, 10 @ 0x8000000 │ │ │ │ - tstpeq r6, #216, 18 @ p-variant is OBSOLETE @ 0x360000 │ │ │ │ + sbcseq sp, r8, #96, 6 @ 0x80000001 │ │ │ │ + tsteq r6, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov sl, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a76d4 <__cxa_atexit@plt+0x9a8b4> │ │ │ │ ldr r6, [pc, #112] @ a76f0 <__cxa_atexit@plt+0x9a8d0> │ │ │ │ @@ -158244,26 +158244,26 @@ │ │ │ │ bcc a76e0 <__cxa_atexit@plt+0x9a8c0> │ │ │ │ ldr r3, [pc, #68] @ a76f4 <__cxa_atexit@plt+0x9a8d4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r8, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ - b 3fc200 <__cxa_atexit@plt+0x3ef3e0> │ │ │ │ + b 3dc458 <__cxa_atexit@plt+0x3cf638> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -158273,18 +158273,18 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #0 │ │ │ │ str r2, [sl, #8] │ │ │ │ - b 3fc200 <__cxa_atexit@plt+0x3ef3e0> │ │ │ │ + b 3dc458 <__cxa_atexit@plt+0x3cf638> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a77a8 <__cxa_atexit@plt+0x9a988> │ │ │ │ @@ -158301,25 +158301,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ a77cc <__cxa_atexit@plt+0x9a9ac> │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - tstpeq r6, #152, 16 @ p-variant is OBSOLETE @ 0x980000 │ │ │ │ - sbcseq sp, r8, #134217731 @ 0x8000003 │ │ │ │ + tsteq r6, #168, 16 @ 0xa80000 │ │ │ │ + sbcseq sp, r8, #536870912 @ 0x20000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a784c <__cxa_atexit@plt+0x9aa2c> │ │ │ │ ldr r6, [pc, #120] @ a7868 <__cxa_atexit@plt+0x9aa48> │ │ │ │ @@ -158338,26 +158338,26 @@ │ │ │ │ ldr r3, [pc, #72] @ a786c <__cxa_atexit@plt+0x9aa4c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r8, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ - b 3fc200 <__cxa_atexit@plt+0x3ef3e0> │ │ │ │ + b 3dc458 <__cxa_atexit@plt+0x3cf638> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -158369,18 +158369,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, #0 │ │ │ │ str r1, [sl, #8] │ │ │ │ str r2, [sl, #12] │ │ │ │ - b 3fc200 <__cxa_atexit@plt+0x3ef3e0> │ │ │ │ + b 3dc458 <__cxa_atexit@plt+0x3cf638> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -158392,24 +158392,24 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #24] @ a7934 <__cxa_atexit@plt+0x9ab14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - sbcseq sp, r8, #-536870906 @ 0xe0000006 │ │ │ │ - rscseq r0, r6, #20, 18 @ 0x50000 │ │ │ │ + sbcseq sp, r8, #174 @ 0xae │ │ │ │ + rscseq pc, r5, #20, 18 @ 0x50000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b a7a38 <__cxa_atexit@plt+0x9ac18> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -158440,34 +158440,34 @@ │ │ │ │ str r1, [r3, #16]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ mov r6, r3 │ │ │ │ b a79e4 <__cxa_atexit@plt+0x9abc4> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ a7a14 <__cxa_atexit@plt+0x9abf4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r6, #152, 12 @ p-variant is OBSOLETE @ 0x9800000 │ │ │ │ - tstpeq r6, #136, 16 @ p-variant is OBSOLETE @ 0x880000 │ │ │ │ - tstpeq r6, #184, 12 @ p-variant is OBSOLETE @ 0xb800000 │ │ │ │ - rscseq r0, r6, #56, 16 @ 0x380000 │ │ │ │ + tsteq r6, #168, 12 @ 0xa800000 │ │ │ │ + tsteq r6, #152, 16 @ 0x980000 │ │ │ │ + tsteq r6, #200, 12 @ 0xc800000 │ │ │ │ + rscseq pc, r5, #56, 16 @ 0x380000 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - sbcseq sp, r8, #-2147483605 @ 0x8000002b │ │ │ │ + sbcseq ip, r8, #952 @ 0x3b8 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -158505,15 +158505,15 @@ │ │ │ │ str r1, [r6, #4]! │ │ │ │ add r8, pc, r8 │ │ │ │ str r9, [r6, #16] │ │ │ │ str r3, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #80] @ a7b30 <__cxa_atexit@plt+0x9ad10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ @@ -158524,21 +158524,21 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r6, #36, 14 @ 0x900000 │ │ │ │ + rscseq pc, r5, #36, 14 @ 0x900000 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - tstpeq r6, #184, 14 @ p-variant is OBSOLETE @ 0x2e00000 │ │ │ │ - tstpeq r6, #224, 10 @ p-variant is OBSOLETE @ 0x38000000 │ │ │ │ - rscseq r0, r6, #76, 14 @ 0x1300000 │ │ │ │ + tsteq r6, #200, 14 @ 0x3200000 │ │ │ │ + tsteq r6, #240, 10 @ 0x3c000000 │ │ │ │ + rscseq pc, r5, #76, 14 @ 0x1300000 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - sbcseq sp, r8, #170 @ 0xaa │ │ │ │ + sbcseq ip, r8, #3744 @ 0xea0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a7bc0 <__cxa_atexit@plt+0x9ada0> │ │ │ │ @@ -158571,15 +158571,15 @@ │ │ │ │ ldr r7, [pc, #20] @ a7bdc <__cxa_atexit@plt+0x9adbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - rscseq r0, r6, #112, 12 @ 0x7000000 │ │ │ │ + rscseq pc, r5, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ a7c1c <__cxa_atexit@plt+0x9adfc> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ @@ -158628,15 +158628,15 @@ │ │ │ │ str r9, [r6, #16] │ │ │ │ mov r7, r8 │ │ │ │ str sl, [r6, #8] │ │ │ │ str r3, [r6, #12] │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #100] @ a7d40 <__cxa_atexit@plt+0x9af20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ @@ -158658,19 +158658,19 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - rscseq r0, r6, #16, 10 @ 0x4000000 │ │ │ │ - rscseq r0, r6, #56, 10 @ 0xe000000 │ │ │ │ - rscseq r0, r6, #96, 10 @ 0x18000000 │ │ │ │ + rscseq pc, r5, #16, 10 @ 0x4000000 │ │ │ │ + rscseq pc, r5, #56, 10 @ 0xe000000 │ │ │ │ + rscseq pc, r5, #96, 10 @ 0x18000000 │ │ │ │ @ instruction: 0xfffffb38 │ │ │ │ - sbcseq ip, r8, #3168 @ 0xc60 │ │ │ │ + sbcseq ip, r8, #384 @ 0x180 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -158688,15 +158688,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r3 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #64] @ a7dfc <__cxa_atexit@plt+0x9afdc> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r5, #-4] │ │ │ │ @@ -158706,28 +158706,28 @@ │ │ │ │ ldr r7, [pc, #20] @ a7df8 <__cxa_atexit@plt+0x9afd8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r6, #72, 8 @ 0x48000000 │ │ │ │ - rscseq r0, r6, #112, 8 @ 0x70000000 │ │ │ │ + rscseq pc, r5, #72, 8 @ 0x48000000 │ │ │ │ + rscseq pc, r5, #112, 8 @ 0x70000000 │ │ │ │ @ instruction: 0xfffffa44 │ │ │ │ - sbcseq ip, r8, #13440 @ 0x3480 │ │ │ │ + sbcseq ip, r8, #4608 @ 0x1200 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ a7e2c <__cxa_atexit@plt+0x9b00c> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ - rscseq r0, r6, #32, 8 @ 0x20000000 │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ + rscseq pc, r5, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a7ed4 <__cxa_atexit@plt+0x9b0b4> │ │ │ │ ldr r3, [pc, #224] @ a7f30 <__cxa_atexit@plt+0x9b110> │ │ │ │ @@ -158756,15 +158756,15 @@ │ │ │ │ str r9, [r6, #16] │ │ │ │ mov r7, r8 │ │ │ │ str sl, [r6, #8] │ │ │ │ str r3, [r6, #12] │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #100] @ a7f40 <__cxa_atexit@plt+0x9b120> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -158785,20 +158785,20 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - tstpeq r6, #188, 2 @ p-variant is OBSOLETE @ 0x2f │ │ │ │ - rscseq r0, r6, #20, 6 @ 0x50000000 │ │ │ │ - rscseq r0, r6, #60, 6 @ 0xf0000000 │ │ │ │ - rscseq r0, r6, #108, 6 @ 0xb0000001 │ │ │ │ + tsteq r6, #204, 2 @ 0x33 │ │ │ │ + rscseq pc, r5, #20, 6 @ 0x50000000 │ │ │ │ + rscseq pc, r5, #60, 6 @ 0xf0000000 │ │ │ │ + rscseq pc, r5, #108, 6 @ 0xb0000001 │ │ │ │ @ instruction: 0xfffff938 │ │ │ │ - sbcseq ip, r8, #50688 @ 0xc600 │ │ │ │ + sbcseq ip, r8, #6144 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #156] @ a7ffc <__cxa_atexit@plt+0x9b1dc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ @@ -158818,15 +158818,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #64] @ a8004 <__cxa_atexit@plt+0x9b1e4> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -158835,162 +158835,162 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ a8000 <__cxa_atexit@plt+0x9b1e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r6, #196 @ p-variant is OBSOLETE @ 0xc4 │ │ │ │ - rscseq r0, r6, #68, 4 @ 0x40000004 │ │ │ │ - rscseq r0, r6, #100, 4 @ 0x40000006 │ │ │ │ + tsteq r6, #212 @ 0xd4 │ │ │ │ + rscseq pc, r5, #68, 4 @ 0x40000004 │ │ │ │ + rscseq pc, r5, #100, 4 @ 0x40000006 │ │ │ │ @ instruction: 0xfffff838 │ │ │ │ - sbcseq ip, r8, #202752 @ 0x31800 │ │ │ │ + sbcseq ip, r8, #24576 @ 0x6000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a8054 <__cxa_atexit@plt+0x9b234> │ │ │ │ ldr r3, [pc, #52] @ a8064 <__cxa_atexit@plt+0x9b244> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq a8044 <__cxa_atexit@plt+0x9b224> │ │ │ │ ldr r7, [r8, #19] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a8068 <__cxa_atexit@plt+0x9b248> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r0, r6, #4, 4 @ 0x40000000 │ │ │ │ + rscseq pc, r5, #4, 4 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a80c4 <__cxa_atexit@plt+0x9b2a4> │ │ │ │ ldr r3, [pc, #52] @ a80d4 <__cxa_atexit@plt+0x9b2b4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq a80b4 <__cxa_atexit@plt+0x9b294> │ │ │ │ ldr r7, [r8, #15] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a80d8 <__cxa_atexit@plt+0x9b2b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r0, r6, #152, 2 @ 0x26 │ │ │ │ + rscseq pc, r5, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a8134 <__cxa_atexit@plt+0x9b314> │ │ │ │ ldr r3, [pc, #52] @ a8144 <__cxa_atexit@plt+0x9b324> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq a8124 <__cxa_atexit@plt+0x9b304> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a8148 <__cxa_atexit@plt+0x9b328> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r0, r6, #44, 2 │ │ │ │ + rscseq pc, r5, #44, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a81a4 <__cxa_atexit@plt+0x9b384> │ │ │ │ ldr r3, [pc, #52] @ a81b4 <__cxa_atexit@plt+0x9b394> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq a8194 <__cxa_atexit@plt+0x9b374> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a81b8 <__cxa_atexit@plt+0x9b398> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r0, r6, #192 @ 0xc0 │ │ │ │ + rscseq pc, r5, #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a821c <__cxa_atexit@plt+0x9b3fc> │ │ │ │ ldr r3, [pc, #60] @ a822c <__cxa_atexit@plt+0x9b40c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9, sl} │ │ │ │ beq a820c <__cxa_atexit@plt+0x9b3ec> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a8230 <__cxa_atexit@plt+0x9b410> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r0, r6, #76 @ 0x4c │ │ │ │ + rscseq pc, r5, #76 @ 0x4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a8298 <__cxa_atexit@plt+0x9b478> │ │ │ │ ldr r3, [pc, #60] @ a82a8 <__cxa_atexit@plt+0x9b488> │ │ │ │ @@ -159007,15 +159007,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a82ac <__cxa_atexit@plt+0x9b48c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq pc, r5, #212, 30 @ 0x350 │ │ │ │ + rscseq lr, r5, #212, 30 @ 0x350 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -159039,15 +159039,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a832c <__cxa_atexit@plt+0x9b50c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq pc, r5, #88, 30 @ 0x160 │ │ │ │ + rscseq lr, r5, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -159059,205 +159059,205 @@ │ │ │ │ bhi a8390 <__cxa_atexit@plt+0x9b570> │ │ │ │ ldr r3, [pc, #52] @ a83a0 <__cxa_atexit@plt+0x9b580> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq a8380 <__cxa_atexit@plt+0x9b560> │ │ │ │ ldr r7, [r8, #19] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a83a4 <__cxa_atexit@plt+0x9b584> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq pc, r5, #228, 28 @ 0xe40 │ │ │ │ + rscseq lr, r5, #228, 28 @ 0xe40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a8400 <__cxa_atexit@plt+0x9b5e0> │ │ │ │ ldr r3, [pc, #52] @ a8410 <__cxa_atexit@plt+0x9b5f0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq a83f0 <__cxa_atexit@plt+0x9b5d0> │ │ │ │ ldr r7, [r8, #15] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a8414 <__cxa_atexit@plt+0x9b5f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq pc, r5, #120, 28 @ 0x780 │ │ │ │ + rscseq lr, r5, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a8474 <__cxa_atexit@plt+0x9b654> │ │ │ │ ldr r3, [pc, #56] @ a8484 <__cxa_atexit@plt+0x9b664> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq a8464 <__cxa_atexit@plt+0x9b644> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ mov r8, r9 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a8488 <__cxa_atexit@plt+0x9b668> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq pc, r5, #8, 28 @ 0x80 │ │ │ │ + rscseq lr, r5, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a84ec <__cxa_atexit@plt+0x9b6cc> │ │ │ │ ldr r3, [pc, #56] @ a84fc <__cxa_atexit@plt+0x9b6dc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq a84dc <__cxa_atexit@plt+0x9b6bc> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ mov r8, r9 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a8500 <__cxa_atexit@plt+0x9b6e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq pc, r5, #148, 26 @ 0x2500 │ │ │ │ + rscseq lr, r5, #148, 26 @ 0x2500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a8560 <__cxa_atexit@plt+0x9b740> │ │ │ │ ldr r3, [pc, #52] @ a8570 <__cxa_atexit@plt+0x9b750> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq a8550 <__cxa_atexit@plt+0x9b730> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a8574 <__cxa_atexit@plt+0x9b754> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq pc, r5, #36, 26 @ 0x900 │ │ │ │ + rscseq lr, r5, #36, 26 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a85d0 <__cxa_atexit@plt+0x9b7b0> │ │ │ │ ldr r3, [pc, #52] @ a85e0 <__cxa_atexit@plt+0x9b7c0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq a85c0 <__cxa_atexit@plt+0x9b7a0> │ │ │ │ ldr r7, [r8, #15] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a85e4 <__cxa_atexit@plt+0x9b7c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq pc, r5, #184, 24 @ 0xb800 │ │ │ │ + rscseq lr, r5, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a8648 <__cxa_atexit@plt+0x9b828> │ │ │ │ ldr r3, [pc, #60] @ a8658 <__cxa_atexit@plt+0x9b838> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9, sl} │ │ │ │ beq a8638 <__cxa_atexit@plt+0x9b818> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a865c <__cxa_atexit@plt+0x9b83c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq pc, r5, #68, 24 @ 0x4400 │ │ │ │ + rscseq lr, r5, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a86c4 <__cxa_atexit@plt+0x9b8a4> │ │ │ │ ldr r3, [pc, #60] @ a86d4 <__cxa_atexit@plt+0x9b8b4> │ │ │ │ @@ -159274,15 +159274,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a86d8 <__cxa_atexit@plt+0x9b8b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq pc, r5, #204, 22 @ 0x33000 │ │ │ │ + rscseq lr, r5, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -159294,30 +159294,30 @@ │ │ │ │ bhi a873c <__cxa_atexit@plt+0x9b91c> │ │ │ │ ldr r3, [pc, #52] @ a874c <__cxa_atexit@plt+0x9b92c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq a872c <__cxa_atexit@plt+0x9b90c> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a8750 <__cxa_atexit@plt+0x9b930> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq pc, r5, #88, 22 @ 0x16000 │ │ │ │ + rscseq lr, r5, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a87d4 <__cxa_atexit@plt+0x9b9b4> │ │ │ │ @@ -159332,33 +159332,33 @@ │ │ │ │ bhi a87e8 <__cxa_atexit@plt+0x9b9c8> │ │ │ │ ldr r3, [pc, #80] @ a8800 <__cxa_atexit@plt+0x9b9e0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq a87c4 <__cxa_atexit@plt+0x9b9a4> │ │ │ │ ldr r7, [r8, #27] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ a8808 <__cxa_atexit@plt+0x9b9e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ a8804 <__cxa_atexit@plt+0x9b9e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r5, #20, 22 @ 0x5000 │ │ │ │ - tsteq r6, #236, 16 @ 0xec0000 │ │ │ │ + rscseq lr, r5, #20, 22 @ 0x5000 │ │ │ │ + tsteq r6, #252, 16 @ 0xfc0000 │ │ │ │ @ instruction: 0xffffcde0 │ │ │ │ - rscseq pc, r5, #124, 16 @ 0x7c0000 │ │ │ │ - rscseq pc, r5, #208, 20 @ 0xd0000 │ │ │ │ + rscseq lr, r5, #124, 16 @ 0x7c0000 │ │ │ │ + rscseq lr, r5, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a8880 <__cxa_atexit@plt+0x9ba60> │ │ │ │ @@ -159375,33 +159375,33 @@ │ │ │ │ bhi a8894 <__cxa_atexit@plt+0x9ba74> │ │ │ │ ldr r3, [pc, #80] @ a88ac <__cxa_atexit@plt+0x9ba8c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq a8870 <__cxa_atexit@plt+0x9ba50> │ │ │ │ ldr r7, [r8, #27] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ a88b4 <__cxa_atexit@plt+0x9ba94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ a88b0 <__cxa_atexit@plt+0x9ba90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r5, #112, 20 @ 0x70000 │ │ │ │ - tsteq r6, #228, 14 @ 0x3900000 │ │ │ │ + rscseq lr, r5, #112, 20 @ 0x70000 │ │ │ │ + tsteq r6, #244, 14 @ 0x3d00000 │ │ │ │ @ instruction: 0xffffcd34 │ │ │ │ - rscseq pc, r5, #208, 14 @ 0x3400000 │ │ │ │ - rscseq pc, r5, #40, 20 @ 0x28000 │ │ │ │ + rscseq lr, r5, #208, 14 @ 0x3400000 │ │ │ │ + rscseq lr, r5, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8960 <__cxa_atexit@plt+0x9bb40> │ │ │ │ ldr r7, [pc, #152] @ a8970 <__cxa_atexit@plt+0x9bb50> │ │ │ │ @@ -159443,17 +159443,17 @@ │ │ │ │ ldr r7, [pc, #28] @ a8984 <__cxa_atexit@plt+0x9bb64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - tsteq r6, #48, 16 @ 0x300000 │ │ │ │ - tsteq r6, #44, 16 @ 0x2c0000 │ │ │ │ - rscseq pc, r5, #80, 18 @ 0x140000 │ │ │ │ + tsteq r6, #64, 16 @ 0x400000 │ │ │ │ + tsteq r6, #60, 16 @ 0x3c0000 │ │ │ │ + rscseq lr, r5, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ a89f8 <__cxa_atexit@plt+0x9bbd8> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -159476,16 +159476,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r6, #148, 14 @ 0x2500000 │ │ │ │ - tsteq r6, #128, 14 @ 0x2000000 │ │ │ │ + tsteq r6, #164, 14 @ 0x2900000 │ │ │ │ + tsteq r6, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a8a30 <__cxa_atexit@plt+0x9bc10> │ │ │ │ ldr r7, [pc, #72] @ a8a6c <__cxa_atexit@plt+0x9bc4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -159502,38 +159502,38 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r6, #40, 14 @ 0xa00000 │ │ │ │ - tsteq r6, #20, 14 @ 0x500000 │ │ │ │ + tsteq r6, #56, 14 @ 0xe00000 │ │ │ │ + tsteq r6, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ a8a8c <__cxa_atexit@plt+0x9bc6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #248, 12 @ 0xf800000 │ │ │ │ + tsteq r6, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 3fc118 <__cxa_atexit@plt+0x3ef2f8> │ │ │ │ + b 3dc370 <__cxa_atexit@plt+0x3cf550> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 3fc118 <__cxa_atexit@plt+0x3ef2f8> │ │ │ │ + b 3dc370 <__cxa_atexit@plt+0x3cf550> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8b78 <__cxa_atexit@plt+0x9bd58> │ │ │ │ ldr r7, [pc, #184] @ a8ba0 <__cxa_atexit@plt+0x9bd80> │ │ │ │ @@ -159579,20 +159579,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - rscseq pc, r5, #60, 14 @ 0xf00000 │ │ │ │ + rscseq lr, r5, #60, 14 @ 0xf00000 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - tsteq r6, #172, 16 @ 0xac0000 │ │ │ │ + tsteq r6, #188, 16 @ 0xbc0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ mov r8, fp │ │ │ │ cmp r2, r6 │ │ │ │ @@ -159622,33 +159622,33 @@ │ │ │ │ str r9, [r3, #32] │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov fp, r8 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - tsteq r6, #212, 14 @ 0x3500000 │ │ │ │ + tsteq r6, #228, 14 @ 0x3900000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a8c80 <__cxa_atexit@plt+0x9be60> │ │ │ │ str r8, [r5, #-12]! │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b a8c94 <__cxa_atexit@plt+0x9be74> │ │ │ │ ldr r7, [pc, #8] @ a8c90 <__cxa_atexit@plt+0x9be70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r5, #56, 12 @ 0x3800000 │ │ │ │ + rscseq lr, r5, #56, 12 @ 0x3800000 │ │ │ │ mov fp, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a8d1c <__cxa_atexit@plt+0x9befc> │ │ │ │ ldr r1, [pc, #164] @ a8d54 <__cxa_atexit@plt+0x9bf34> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ @@ -159674,15 +159674,15 @@ │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r7, [pc, #80] @ a8d5c <__cxa_atexit@plt+0x9bf3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fc250 <__cxa_atexit@plt+0x3ef430> │ │ │ │ + b 3dc4a8 <__cxa_atexit@plt+0x3cf688> │ │ │ │ ldr r7, [pc, #60] @ a8d60 <__cxa_atexit@plt+0x9bf40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -159691,17 +159691,17 @@ │ │ │ │ ldr r3, [pc, #28] @ a8d64 <__cxa_atexit@plt+0x9bf44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r6, #20, 6 @ 0x50000000 │ │ │ │ - tsteq r6, #0, 6 │ │ │ │ - tsteq r6, #220, 4 @ 0xc000000d │ │ │ │ + tsteq r6, #36, 6 @ 0x90000000 │ │ │ │ + tsteq r6, #16, 6 @ 0x40000000 │ │ │ │ + tsteq r6, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a8db0 <__cxa_atexit@plt+0x9bf90> │ │ │ │ ldr r3, [pc, #72] @ a8dcc <__cxa_atexit@plt+0x9bfac> │ │ │ │ ldr r0, [r5, #12] │ │ │ │ @@ -159711,24 +159711,24 @@ │ │ │ │ str r7, [r5, #12] │ │ │ │ stmdb r5, {r0, r2, r3} │ │ │ │ str r1, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ a8dd0 <__cxa_atexit@plt+0x9bfb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 3fc250 <__cxa_atexit@plt+0x3ef430> │ │ │ │ + b 3dc4a8 <__cxa_atexit@plt+0x3cf688> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [pc, #12] @ a8dc8 <__cxa_atexit@plt+0x9bfa8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #104, 4 @ 0x80000006 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ tsteq r6, #120, 4 @ 0x80000007 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + tsteq r6, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne a8e18 <__cxa_atexit@plt+0x9bff8> │ │ │ │ ldr r3, [pc, #64] @ a8e30 <__cxa_atexit@plt+0x9c010> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -159791,16 +159791,16 @@ │ │ │ │ ldr r7, [pc, #20] @ a8eec <__cxa_atexit@plt+0x9c0cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - rscseq pc, r5, #228, 6 @ 0x90000003 │ │ │ │ - rscseq pc, r5, #252, 6 @ 0xf0000003 │ │ │ │ + rscseq lr, r5, #228, 6 @ 0x90000003 │ │ │ │ + rscseq lr, r5, #252, 6 @ 0xf0000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #60] @ a8f48 <__cxa_atexit@plt+0x9c128> │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ ldr r8, [r3, #-4] │ │ │ │ @@ -159815,15 +159815,15 @@ │ │ │ │ b a8c94 <__cxa_atexit@plt+0x9be74> │ │ │ │ ldr r7, [pc, #16] @ a8f4c <__cxa_atexit@plt+0x9c12c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq pc, r5, #128, 6 │ │ │ │ + rscseq lr, r5, #128, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a8f84 <__cxa_atexit@plt+0x9c164> │ │ │ │ @@ -159834,16 +159834,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ a8fa0 <__cxa_atexit@plt+0x9c180> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r6, #28, 2 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r6, #44, 2 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a9004 <__cxa_atexit@plt+0x9c1e4> │ │ │ │ @@ -159857,43 +159857,43 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ beq a8ff8 <__cxa_atexit@plt+0x9c1d8> │ │ │ │ ldr r3, [pc, #40] @ a9010 <__cxa_atexit@plt+0x9c1f0> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 3fc258 <__cxa_atexit@plt+0x3ef438> │ │ │ │ + b 3dc4b0 <__cxa_atexit@plt+0x3cf690> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [pc, #12] @ a9034 <__cxa_atexit@plt+0x9c214> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc258 <__cxa_atexit@plt+0x3ef438> │ │ │ │ + b 3dc4b0 <__cxa_atexit@plt+0x3cf690> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ a9060 <__cxa_atexit@plt+0x9c240> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #12] @ a9064 <__cxa_atexit@plt+0x9c244> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fc260 <__cxa_atexit@plt+0x3ef440> │ │ │ │ + b 3dc4b8 <__cxa_atexit@plt+0x3cf698> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r6, #172, 6 @ 0xb0000002 │ │ │ │ + tsteq r6, #188, 6 @ 0xf0000002 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #140] @ a9104 <__cxa_atexit@plt+0x9c2e4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r3, #3 │ │ │ │ stm r5, {r2, r7} │ │ │ │ @@ -159916,27 +159916,27 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ sub r8, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fc268 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + b 3dc4c0 <__cxa_atexit@plt+0x3cf6a0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r6, #92, 6 @ 0x70000001 │ │ │ │ - tsteq r6, #80, 6 @ 0x40000001 │ │ │ │ + tsteq r6, #108, 6 @ 0xb0000001 │ │ │ │ + tsteq r6, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a9178 <__cxa_atexit@plt+0x9c358> │ │ │ │ @@ -159953,21 +159953,21 @@ │ │ │ │ str r8, [r5] │ │ │ │ sub r8, r6, #6 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 3fc268 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + b 3dc4c0 <__cxa_atexit@plt+0x3cf6a0> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r6, #196, 4 @ 0x4000000c │ │ │ │ - tsteq r6, #188, 4 @ 0xc000000b │ │ │ │ + tsteq r6, #212, 4 @ 0x4000000d │ │ │ │ + tsteq r6, #204, 4 @ 0xc000000c │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a91d0 <__cxa_atexit@plt+0x9c3b0> │ │ │ │ @@ -159975,87 +159975,87 @@ │ │ │ │ sub r8, r6, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #12]! │ │ │ │ ldmdb r5, {r2, r7} │ │ │ │ ldr r1, [pc, #24] @ a91e0 <__cxa_atexit@plt+0x9c3c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 3fc268 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + b 3dc4c0 <__cxa_atexit@plt+0x3cf6a0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r6, #72, 4 @ 0x80000004 │ │ │ │ + tsteq r6, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ a9200 <__cxa_atexit@plt+0x9c3e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #148, 28 @ 0x940 │ │ │ │ + tsteq r6, #164, 28 @ 0xa40 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc a923c <__cxa_atexit@plt+0x9c41c> │ │ │ │ ldr r3, [pc, #40] @ a9254 <__cxa_atexit@plt+0x9c434> │ │ │ │ str r8, [r7, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r7, {r3, r9} │ │ │ │ sub r7, r6, #7 │ │ │ │ - b 3fc270 <__cxa_atexit@plt+0x3ef450> │ │ │ │ + b 3dc4c8 <__cxa_atexit@plt+0x3cf6a8> │ │ │ │ ldr r7, [pc, #20] @ a9258 <__cxa_atexit@plt+0x9c438> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - rscseq pc, r5, #128 @ 0x80 │ │ │ │ + rscseq lr, r5, #128 @ 0x80 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc a9294 <__cxa_atexit@plt+0x9c474> │ │ │ │ ldr r3, [pc, #40] @ a92ac <__cxa_atexit@plt+0x9c48c> │ │ │ │ str r8, [r7, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r7, {r3, r9} │ │ │ │ sub r7, r6, #7 │ │ │ │ - b 3fc270 <__cxa_atexit@plt+0x3ef450> │ │ │ │ + b 3dc4c8 <__cxa_atexit@plt+0x3cf6a8> │ │ │ │ ldr r7, [pc, #20] @ a92b0 <__cxa_atexit@plt+0x9c490> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - rscseq pc, r5, #40 @ 0x28 │ │ │ │ + rscseq lr, r5, #40 @ 0x28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a92e4 <__cxa_atexit@plt+0x9c4c4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ a92ec <__cxa_atexit@plt+0x9c4cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #68, 26 @ 0x1100 │ │ │ │ + tsteq r6, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a933c <__cxa_atexit@plt+0x9c51c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ a9344 <__cxa_atexit@plt+0x9c524> │ │ │ │ @@ -160066,28 +160066,28 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ a934c <__cxa_atexit@plt+0x9c52c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #8, 26 @ 0x200 │ │ │ │ - tsteq r6, #108, 26 @ 0x1b00 │ │ │ │ - tsteq r6, #88, 26 @ 0x1600 │ │ │ │ - rscseq pc, r5, #48 @ 0x30 │ │ │ │ + tsteq r6, #24, 26 @ 0x600 │ │ │ │ + tsteq r6, #124, 26 @ 0x1f00 │ │ │ │ + tsteq r6, #104, 26 @ 0x1a00 │ │ │ │ + rscseq lr, r5, #48 @ 0x30 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 3fc0a0 <__cxa_atexit@plt+0x3ef280> │ │ │ │ - rscseq pc, r5, #20 │ │ │ │ + b 3dc2f8 <__cxa_atexit@plt+0x3cf4d8> │ │ │ │ + rscseq lr, r5, #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a940c <__cxa_atexit@plt+0x9c5ec> │ │ │ │ @@ -160112,33 +160112,33 @@ │ │ │ │ ldr r0, [r8, #2] │ │ │ │ str r1, [r6, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #4] │ │ │ │ str r0, [r6, #12] │ │ │ │ sub r8, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq lr, r5, #76, 30 @ 0x130 │ │ │ │ + rscseq sp, r5, #76, 30 @ 0x130 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a9490 <__cxa_atexit@plt+0x9c670> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -160151,30 +160151,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - rscseq lr, r5, #196, 28 @ 0xc40 │ │ │ │ + rscseq sp, r5, #196, 28 @ 0xc40 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 3fc278 <__cxa_atexit@plt+0x3ef458> │ │ │ │ - rscseq lr, r5, #176, 28 @ 0xb00 │ │ │ │ + b 3dc4d0 <__cxa_atexit@plt+0x3cf6b0> │ │ │ │ + rscseq sp, r5, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a9538 <__cxa_atexit@plt+0x9c718> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -160193,26 +160193,26 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #56] @ a955c <__cxa_atexit@plt+0x9c73c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - tsteq r6, #12, 22 @ 0x3000 │ │ │ │ - tsteq r6, #96, 22 @ 0x18000 │ │ │ │ - rscseq lr, r5, #48, 28 @ 0x300 │ │ │ │ + tsteq r6, #28, 22 @ 0x7000 │ │ │ │ + tsteq r6, #112, 22 @ 0x1c000 │ │ │ │ + rscseq sp, r5, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov sl, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a95e8 <__cxa_atexit@plt+0x9c7c8> │ │ │ │ @@ -160237,37 +160237,37 @@ │ │ │ │ str r2, [sl, #12] │ │ │ │ ldr r0, [pc, #56] @ a960c <__cxa_atexit@plt+0x9c7ec> │ │ │ │ ldr r1, [pc, #56] @ a9610 <__cxa_atexit@plt+0x9c7f0> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb sl, {r0, r2, r8, lr} │ │ │ │ add r8, r1, #2 │ │ │ │ - b 1c09984 <__cxa_atexit@plt+0x1bfcb64> │ │ │ │ + b 1ef1758 <__cxa_atexit@plt+0x1ee4938> │ │ │ │ mov r6, sl │ │ │ │ b a95f8 <__cxa_atexit@plt+0x9c7d8> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #116, 20 @ 0x74000 │ │ │ │ + tsteq r6, #132, 20 @ 0x84000 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - rscseq lr, r5, #132, 26 @ 0x2100 │ │ │ │ - rscseq lr, r5, #84, 26 @ 0x1500 │ │ │ │ + rscseq sp, r5, #132, 26 @ 0x2100 │ │ │ │ + rscseq sp, r5, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [pc, #12] @ a9638 <__cxa_atexit@plt+0x9c818> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 3fc280 <__cxa_atexit@plt+0x3ef460> │ │ │ │ - tsteq r6, #76, 22 @ 0x13000 │ │ │ │ - rscseq lr, r5, #48, 26 @ 0xc00 │ │ │ │ + b 3dc4d8 <__cxa_atexit@plt+0x3cf6b8> │ │ │ │ + tsteq r6, #92, 22 @ 0x17000 │ │ │ │ + rscseq sp, r5, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a96ac <__cxa_atexit@plt+0x9c88c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -160286,26 +160286,26 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #56] @ a96d0 <__cxa_atexit@plt+0x9c8b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - tsteq r6, #152, 18 @ 0x260000 │ │ │ │ - tsteq r6, #236, 18 @ 0x3b0000 │ │ │ │ - rscseq lr, r5, #152, 24 @ 0x9800 │ │ │ │ + tsteq r6, #168, 18 @ 0x2a0000 │ │ │ │ + tsteq r6, #252, 18 @ 0x3f0000 │ │ │ │ + rscseq sp, r5, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a9748 <__cxa_atexit@plt+0x9c928> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -160325,46 +160325,46 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbec0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ + b 3dc118 <__cxa_atexit@plt+0x3cf2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq r6, #4, 18 @ 0x10000 │ │ │ │ - tsteq r6, #88, 18 @ 0x160000 │ │ │ │ + tsteq r6, #20, 18 @ 0x50000 │ │ │ │ + tsteq r6, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a97a4 <__cxa_atexit@plt+0x9c984> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ a97ac <__cxa_atexit@plt+0x9c98c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #132, 16 @ 0x840000 │ │ │ │ + tsteq r6, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -160378,22 +160378,22 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r7, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - rscseq lr, r5, #108, 22 @ 0x1b000 │ │ │ │ + rscseq sp, r5, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -160427,15 +160427,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - rscseq lr, r5, #196, 20 @ 0xc4000 │ │ │ │ + rscseq sp, r5, #196, 20 @ 0xc4000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a9930 <__cxa_atexit@plt+0x9cb10> │ │ │ │ @@ -160447,27 +160447,27 @@ │ │ │ │ ldr r0, [pc, #64] @ a9958 <__cxa_atexit@plt+0x9cb38> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ mov r6, r3 │ │ │ │ b a9940 <__cxa_atexit@plt+0x9cb20> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ a9950 <__cxa_atexit@plt+0x9cb30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r5, #112, 20 @ 0x70000 │ │ │ │ + rscseq sp, r5, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff99c │ │ │ │ - rscseq lr, r5, #72, 20 @ 0x48000 │ │ │ │ + rscseq sp, r5, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a99c4 <__cxa_atexit@plt+0x9cba4> │ │ │ │ @@ -160487,48 +160487,48 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff968 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a9a08 <__cxa_atexit@plt+0x9cbe8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ a9a10 <__cxa_atexit@plt+0x9cbf0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #32, 12 @ 0x2000000 │ │ │ │ + tsteq r6, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a9a48 <__cxa_atexit@plt+0x9cc28> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ a9a50 <__cxa_atexit@plt+0x9cc30> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #224, 10 @ 0x38000000 │ │ │ │ + tsteq r6, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a9ac4 <__cxa_atexit@plt+0x9cca4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -160548,25 +160548,25 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - tsteq r6, #136, 10 @ 0x22000000 │ │ │ │ - tsteq r6, #220, 10 @ 0x37000000 │ │ │ │ + tsteq r6, #152, 10 @ 0x26000000 │ │ │ │ + tsteq r6, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a9b68 <__cxa_atexit@plt+0x9cd48> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -160589,54 +160589,54 @@ │ │ │ │ add sl, pc, sl │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r6, #240, 8 @ 0xf0000000 │ │ │ │ + tsteq r6, #0, 10 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ a9bac <__cxa_atexit@plt+0x9cd8c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbec0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ - tsteq r6, #124, 8 @ 0x7c000000 │ │ │ │ + b 3dc118 <__cxa_atexit@plt+0x3cf2f8> │ │ │ │ + tsteq r6, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a9bf8 <__cxa_atexit@plt+0x9cdd8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ a9c00 <__cxa_atexit@plt+0x9cde0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #48, 8 @ 0x30000000 │ │ │ │ + tsteq r6, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -160645,15 +160645,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -160666,20 +160666,20 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ a9ca8 <__cxa_atexit@plt+0x9ce88> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #152, 6 @ 0x60000002 │ │ │ │ - tsteq r6, #252, 6 @ 0xf0000003 │ │ │ │ - rscseq lr, r5, #72, 14 @ 0x1200000 │ │ │ │ + tsteq r6, #168, 6 @ 0xa0000002 │ │ │ │ + tsteq r6, #12, 8 @ 0xc000000 │ │ │ │ + rscseq sp, r5, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r1, r6 │ │ │ │ @@ -160721,43 +160721,43 @@ │ │ │ │ ldr r9, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ str r3, [r2, #44] @ 0x2c │ │ │ │ str r0, [r2, #48] @ 0x30 │ │ │ │ str r2, [r2, #52] @ 0x34 │ │ │ │ str sl, [r2, #56]! @ 0x38 │ │ │ │ mov sl, r2 │ │ │ │ - b 1c09984 <__cxa_atexit@plt+0x1bfcb64> │ │ │ │ + b 1ef1758 <__cxa_atexit@plt+0x1ee4938> │ │ │ │ ldr r7, [pc, #44] @ a9dac <__cxa_atexit@plt+0x9cf8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - tsteq r6, #148, 6 @ 0x50000002 │ │ │ │ + tsteq r6, #164, 6 @ 0x90000002 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - rscseq lr, r5, #180, 12 @ 0xb400000 │ │ │ │ + rscseq sp, r5, #180, 12 @ 0xb400000 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - rscseq lr, r5, #140, 12 @ 0x8c00000 │ │ │ │ + rscseq sp, r5, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #24] @ a9ddc <__cxa_atexit@plt+0x9cfbc> │ │ │ │ ldr r2, [pc, #24] @ a9de0 <__cxa_atexit@plt+0x9cfc0> │ │ │ │ mov sl, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 1bf6c0c <__cxa_atexit@plt+0x1be9dec> │ │ │ │ - rscseq lr, r5, #152, 12 @ 0x9800000 │ │ │ │ - tsteq r6, #64, 12 @ 0x4000000 │ │ │ │ - rscseq lr, r5, #156, 12 @ 0x9c00000 │ │ │ │ + b 1ede9e0 <__cxa_atexit@plt+0x1ed1bc0> │ │ │ │ + rscseq sp, r5, #152, 12 @ 0x9800000 │ │ │ │ + tsteq r6, #80, 12 @ 0x5000000 │ │ │ │ + rscseq sp, r5, #156, 12 @ 0x9c00000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a9e5c <__cxa_atexit@plt+0x9d03c> │ │ │ │ ldr r2, [pc, #92] @ a9e64 <__cxa_atexit@plt+0x9d044> │ │ │ │ @@ -160774,64 +160774,64 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rscseq lr, r5, #24, 12 @ 0x1800000 │ │ │ │ + rscseq sp, r5, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ a9e94 <__cxa_atexit@plt+0x9d074> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq lr, r5, #236, 10 @ 0x3b000000 │ │ │ │ + rscseq sp, r5, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ a9ec0 <__cxa_atexit@plt+0x9d0a0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ a9ec4 <__cxa_atexit@plt+0x9d0a4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fbf68 <__cxa_atexit@plt+0x3ef148> │ │ │ │ + b 3dc1c0 <__cxa_atexit@plt+0x3cf3a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r6, #152, 4 @ 0x80000009 │ │ │ │ - rscseq lr, r5, #168, 10 @ 0x2a000000 │ │ │ │ + tsteq r6, #168, 4 @ 0x8000000a │ │ │ │ + rscseq sp, r5, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne a9efc <__cxa_atexit@plt+0x9d0dc> │ │ │ │ ldr r2, [pc, #32] @ a9f08 <__cxa_atexit@plt+0x9d0e8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fbf70 <__cxa_atexit@plt+0x3ef150> │ │ │ │ + b 3dc1c8 <__cxa_atexit@plt+0x3cf3a8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq lr, r5, #100, 10 @ 0x19000000 │ │ │ │ + rscseq sp, r5, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ a9f90 <__cxa_atexit@plt+0x9d170> │ │ │ │ mov sl, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ @@ -160855,19 +160855,19 @@ │ │ │ │ ldr r5, [pc, #28] @ a9f94 <__cxa_atexit@plt+0x9d174> │ │ │ │ ldr r2, [pc, #28] @ a9f98 <__cxa_atexit@plt+0x9d178> │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r2, #1 │ │ │ │ - b 1bf6c0c <__cxa_atexit@plt+0x1be9dec> │ │ │ │ + b 1ede9e0 <__cxa_atexit@plt+0x1ed1bc0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq lr, r5, #232, 8 @ 0xe8000000 │ │ │ │ - tsteq r6, #144, 8 @ 0x90000000 │ │ │ │ - rscseq lr, r5, #212, 8 @ 0xd4000000 │ │ │ │ + rscseq sp, r5, #232, 8 @ 0xe8000000 │ │ │ │ + tsteq r6, #160, 8 @ 0xa0000000 │ │ │ │ + rscseq sp, r5, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ bic r5, r7, #3 │ │ │ │ ldr r5, [r5] │ │ │ │ ldrh r2, [r5, #-2] │ │ │ │ add r5, r3, #12 │ │ │ │ @@ -160879,41 +160879,41 @@ │ │ │ │ ldr r2, [pc, #24] @ a9ff0 <__cxa_atexit@plt+0x9d1d0> │ │ │ │ ldr r1, [pc, #24] @ a9ff4 <__cxa_atexit@plt+0x9d1d4> │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr sl, [r3, #4] │ │ │ │ add r8, r1, #1 │ │ │ │ - b 1bf6c0c <__cxa_atexit@plt+0x1be9dec> │ │ │ │ - rscseq lr, r5, #136, 8 @ 0x88000000 │ │ │ │ - tsteq r6, #48, 8 @ 0x30000000 │ │ │ │ - rscseq lr, r5, #136, 8 @ 0x88000000 │ │ │ │ + b 1ede9e0 <__cxa_atexit@plt+0x1ed1bc0> │ │ │ │ + rscseq sp, r5, #136, 8 @ 0x88000000 │ │ │ │ + tsteq r6, #64, 8 @ 0x40000000 │ │ │ │ + rscseq sp, r5, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc aa034 <__cxa_atexit@plt+0x9d214> │ │ │ │ ldr r3, [pc, #40] @ aa04c <__cxa_atexit@plt+0x9d22c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r7, {r3, r8} │ │ │ │ sub r8, r6, #2 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ ldr r7, [pc, #20] @ aa050 <__cxa_atexit@plt+0x9d230> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - rscseq lr, r5, #92, 8 @ 0x5c000000 │ │ │ │ - rscseq lr, r5, #204, 8 @ 0xcc000000 │ │ │ │ + rscseq sp, r5, #92, 8 @ 0x5c000000 │ │ │ │ + rscseq sp, r5, #204, 8 @ 0xcc000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aa0b4 <__cxa_atexit@plt+0x9d294> │ │ │ │ ldr r2, [pc, #72] @ aa0bc <__cxa_atexit@plt+0x9d29c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -160928,21 +160928,21 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #40] @ aa0c8 <__cxa_atexit@plt+0x9d2a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r3 │ │ │ │ - b 1bf64a4 <__cxa_atexit@plt+0x1be9684> │ │ │ │ + b 1ede278 <__cxa_atexit@plt+0x1ed1458> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r5, #144, 8 @ 0x90000000 │ │ │ │ - tsteq r6, #148, 30 @ 0x250 │ │ │ │ - tsteq r6, #132, 6 @ 0x10000002 │ │ │ │ - tsteq r6, #128, 30 @ 0x200 │ │ │ │ + rscseq sp, r5, #144, 8 @ 0x90000000 │ │ │ │ + tsteq r6, #164, 30 @ 0x290 │ │ │ │ + tsteq r6, #148, 6 @ 0x50000002 │ │ │ │ + tsteq r6, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aa10c <__cxa_atexit@plt+0x9d2ec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -160950,20 +160950,20 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ aa118 <__cxa_atexit@plt+0x9d2f8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #40, 30 @ 0xa0 │ │ │ │ - tsteq r6, #140, 30 @ 0x230 │ │ │ │ - rscseq lr, r5, #240, 6 @ 0xc0000003 │ │ │ │ + tsteq r6, #56, 30 @ 0xe0 │ │ │ │ + tsteq r6, #156, 30 @ 0x270 │ │ │ │ + rscseq sp, r5, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi aa1ec <__cxa_atexit@plt+0x9d3cc> │ │ │ │ ldr lr, [pc, #180] @ aa1f4 <__cxa_atexit@plt+0x9d3d4> │ │ │ │ @@ -160985,15 +160985,15 @@ │ │ │ │ beq aa1a8 <__cxa_atexit@plt+0x9d388> │ │ │ │ bic r0, r7, #3 │ │ │ │ ldr r0, [r0] │ │ │ │ ldrh r0, [r0, #-2] │ │ │ │ cmp r0, #4 │ │ │ │ bne aa1b4 <__cxa_atexit@plt+0x9d394> │ │ │ │ mov r7, r1 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r1, [r8] │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r8 │ │ │ │ bx r1 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -161006,23 +161006,23 @@ │ │ │ │ add r0, r0, #1 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ str r9, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 1bf6594 <__cxa_atexit@plt+0x1be9774> │ │ │ │ + b 1ede368 <__cxa_atexit@plt+0x1ed1548> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - rscseq lr, r5, #164, 4 @ 0x4000000a │ │ │ │ - tsteq r6, #76, 4 @ 0xc0000004 │ │ │ │ - tsteq r6, #4, 30 │ │ │ │ - rscseq lr, r5, #8, 6 @ 0x20000000 │ │ │ │ + rscseq sp, r5, #164, 4 @ 0x4000000a │ │ │ │ + tsteq r6, #92, 4 @ 0xc0000005 │ │ │ │ + tsteq r6, #20, 30 @ 0x50 │ │ │ │ + rscseq sp, r5, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #132] @ aa2a0 <__cxa_atexit@plt+0x9d480> │ │ │ │ mov r2, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ @@ -161033,15 +161033,15 @@ │ │ │ │ bic r1, r7, #3 │ │ │ │ ldr r1, [r1] │ │ │ │ ldrh r1, [r1, #-2] │ │ │ │ cmp r1, #4 │ │ │ │ bne aa264 <__cxa_atexit@plt+0x9d444> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #56] @ aa2a4 <__cxa_atexit@plt+0x9d484> │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r2, [pc, #52] @ aa2a8 <__cxa_atexit@plt+0x9d488> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -161051,54 +161051,54 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #4] │ │ │ │ add r2, r1, #2 │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 1bf6594 <__cxa_atexit@plt+0x1be9774> │ │ │ │ + b 1ede368 <__cxa_atexit@plt+0x1ed1548> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq lr, r5, #240, 2 @ 0x3c │ │ │ │ - tsteq r6, #96, 28 @ 0x600 │ │ │ │ - tsteq r6, #144, 2 @ 0x24 │ │ │ │ - rscseq lr, r5, #96, 4 │ │ │ │ + rscseq sp, r5, #240, 2 @ 0x3c │ │ │ │ + tsteq r6, #112, 28 @ 0x700 │ │ │ │ + tsteq r6, #160, 2 @ 0x28 │ │ │ │ + rscseq sp, r5, #96, 4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #4 │ │ │ │ bne aa2dc <__cxa_atexit@plt+0x9d4bc> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r3, [pc, #48] @ aa314 <__cxa_atexit@plt+0x9d4f4> │ │ │ │ ldr r2, [pc, #48] @ aa318 <__cxa_atexit@plt+0x9d4f8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5] │ │ │ │ ldr r2, [pc, #32] @ aa31c <__cxa_atexit@plt+0x9d4fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldmib r5, {r1, r8} │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #12] │ │ │ │ - b 1bf6594 <__cxa_atexit@plt+0x1be9774> │ │ │ │ - rscseq lr, r5, #124, 2 │ │ │ │ - tsteq r6, #232, 26 @ 0x3a00 │ │ │ │ - tsteq r6, #24, 2 │ │ │ │ + b 1ede368 <__cxa_atexit@plt+0x1ed1548> │ │ │ │ + rscseq sp, r5, #124, 2 │ │ │ │ + tsteq r6, #248, 26 @ 0x3e00 │ │ │ │ + tsteq r6, #40, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ - rscseq lr, r5, #212, 2 @ 0x35 │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ + rscseq sp, r5, #212, 2 @ 0x35 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -161125,32 +161125,32 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - rscseq lr, r5, #104, 2 │ │ │ │ + rscseq sp, r5, #104, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aa3f0 <__cxa_atexit@plt+0x9d5d0> │ │ │ │ ldr r3, [pc, #24] @ aa400 <__cxa_atexit@plt+0x9d5e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1bf6254 <__cxa_atexit@plt+0x1be9434> │ │ │ │ + b 1ede028 <__cxa_atexit@plt+0x1ed1208> │ │ │ │ ldr r7, [pc, #12] @ aa404 <__cxa_atexit@plt+0x9d5e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq lr, r5, #76, 2 │ │ │ │ - rscseq lr, r5, #40, 2 │ │ │ │ + rscseq sp, r5, #76, 2 │ │ │ │ + rscseq sp, r5, #40, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc aa450 <__cxa_atexit@plt+0x9d630> │ │ │ │ @@ -161159,31 +161159,31 @@ │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ - b 1bf6424 <__cxa_atexit@plt+0x1be9604> │ │ │ │ + b 1ede1f8 <__cxa_atexit@plt+0x1ed13d8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq lr, r5, #172 @ 0xac │ │ │ │ + rscseq sp, r5, #172 @ 0xac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ aa488 <__cxa_atexit@plt+0x9d668> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1bf6514 <__cxa_atexit@plt+0x1be96f4> │ │ │ │ + b 1ede2e8 <__cxa_atexit@plt+0x1ed14c8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq lr, r5, #132 @ 0x84 │ │ │ │ + rscseq sp, r5, #132 @ 0x84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc aa4d0 <__cxa_atexit@plt+0x9d6b0> │ │ │ │ @@ -161194,15 +161194,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aa520 <__cxa_atexit@plt+0x9d700> │ │ │ │ @@ -161211,23 +161211,23 @@ │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ ldr r5, [pc, #40] @ aa534 <__cxa_atexit@plt+0x9d714> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ aa538 <__cxa_atexit@plt+0x9d718> │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc288 <__cxa_atexit@plt+0x3ef468> │ │ │ │ + b 3dc4e0 <__cxa_atexit@plt+0x3cf6c0> │ │ │ │ ldr r7, [pc, #20] @ aa53c <__cxa_atexit@plt+0x9d71c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r6, #12, 30 @ 0x30 │ │ │ │ - tsteq r6, #0, 30 │ │ │ │ - rscseq lr, r5, #216, 12 @ 0xd800000 │ │ │ │ + tsteq r6, #28, 30 @ 0x70 │ │ │ │ + tsteq r6, #16, 30 @ 0x40 │ │ │ │ + rscseq sp, r5, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ aa59c <__cxa_atexit@plt+0x9d77c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -161242,18 +161242,18 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ aa5a0 <__cxa_atexit@plt+0x9d780> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf98 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + b 3dc1f0 <__cxa_atexit@plt+0x3cf3d0> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r6, #192, 20 @ 0xc0000 │ │ │ │ + tsteq r6, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne aa5d0 <__cxa_atexit@plt+0x9d7b0> │ │ │ │ ldr r7, [pc, #40] @ aa5ec <__cxa_atexit@plt+0x9d7cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -161261,17 +161261,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #12] @ aa5e8 <__cxa_atexit@plt+0x9d7c8> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf98 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + b 3dc1f0 <__cxa_atexit@plt+0x3cf3d0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r6, #116, 20 @ 0x74000 │ │ │ │ + tsteq r6, #132, 20 @ 0x84000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc aa624 <__cxa_atexit@plt+0x9d804> │ │ │ │ @@ -161279,17 +161279,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #108, 20 @ 0x6c000 │ │ │ │ - rscseq lr, r5, #196, 10 @ 0x31000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r6, #124, 20 @ 0x7c000 │ │ │ │ + rscseq sp, r5, #196, 10 @ 0x31000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aa678 <__cxa_atexit@plt+0x9d858> │ │ │ │ ldr r2, [pc, #48] @ aa688 <__cxa_atexit@plt+0x9d868> │ │ │ │ @@ -161297,39 +161297,39 @@ │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ ldr r5, [pc, #40] @ aa68c <__cxa_atexit@plt+0x9d86c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ aa690 <__cxa_atexit@plt+0x9d870> │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc288 <__cxa_atexit@plt+0x3ef468> │ │ │ │ + b 3dc4e0 <__cxa_atexit@plt+0x3cf6c0> │ │ │ │ ldr r7, [pc, #20] @ aa694 <__cxa_atexit@plt+0x9d874> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - tsteq r6, #180, 26 @ 0x2d00 │ │ │ │ - tsteq r6, #168, 26 @ 0x2a00 │ │ │ │ - rscseq lr, r5, #128, 10 @ 0x20000000 │ │ │ │ - rscseq lr, r5, #124, 10 @ 0x1f000000 │ │ │ │ + tsteq r6, #196, 26 @ 0x3100 │ │ │ │ + tsteq r6, #184, 26 @ 0x2e00 │ │ │ │ + rscseq sp, r5, #128, 10 @ 0x20000000 │ │ │ │ + rscseq sp, r5, #124, 10 @ 0x1f000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aa6cc <__cxa_atexit@plt+0x9d8ac> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ aa6d4 <__cxa_atexit@plt+0x9d8b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 20912bc <__cxa_atexit@plt+0x208449c> │ │ │ │ + b 20911a4 <__cxa_atexit@plt+0x2084384> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #92, 18 @ 0x170000 │ │ │ │ + tsteq r6, #108, 18 @ 0x1b0000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aa71c <__cxa_atexit@plt+0x9d8fc> │ │ │ │ @@ -161338,25 +161338,25 @@ │ │ │ │ stmdb r5, {r2, r9} │ │ │ │ ldr r5, [pc, #44] @ aa734 <__cxa_atexit@plt+0x9d914> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #40] @ aa738 <__cxa_atexit@plt+0x9d918> │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc288 <__cxa_atexit@plt+0x3ef468> │ │ │ │ + b 3dc4e0 <__cxa_atexit@plt+0x3cf6c0> │ │ │ │ ldr r7, [pc, #24] @ aa73c <__cxa_atexit@plt+0x9d91c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r6, #16, 26 @ 0x400 │ │ │ │ - tsteq r6, #4, 26 @ 0x100 │ │ │ │ - rscseq lr, r5, #44, 10 @ 0xb000000 │ │ │ │ - rscseq lr, r5, #0, 10 │ │ │ │ + tsteq r6, #32, 26 @ 0x800 │ │ │ │ + tsteq r6, #20, 26 @ 0x500 │ │ │ │ + rscseq sp, r5, #44, 10 @ 0xb000000 │ │ │ │ + rscseq sp, r5, #0, 10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ aa79c <__cxa_atexit@plt+0x9d97c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -161370,37 +161370,37 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ aa7a0 <__cxa_atexit@plt+0x9d980> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc290 <__cxa_atexit@plt+0x3ef470> │ │ │ │ + b 3dc4e8 <__cxa_atexit@plt+0x3cf6c8> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r6, #188, 16 @ 0xbc0000 │ │ │ │ - rscseq lr, r5, #152, 8 @ 0x98000000 │ │ │ │ + tsteq r6, #204, 16 @ 0xcc0000 │ │ │ │ + rscseq sp, r5, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne aa7d4 <__cxa_atexit@plt+0x9d9b4> │ │ │ │ ldr r7, [pc, #36] @ aa7ec <__cxa_atexit@plt+0x9d9cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ aa7e8 <__cxa_atexit@plt+0x9d9c8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc290 <__cxa_atexit@plt+0x3ef470> │ │ │ │ + b 3dc4e8 <__cxa_atexit@plt+0x3cf6c8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq r6, #112, 16 @ 0x700000 │ │ │ │ - rscseq lr, r5, #48, 8 @ 0x30000000 │ │ │ │ + tsteq r6, #128, 16 @ 0x800000 │ │ │ │ + rscseq sp, r5, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ aa86c <__cxa_atexit@plt+0x9da4c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq aa840 <__cxa_atexit@plt+0x9da20> │ │ │ │ @@ -161411,65 +161411,65 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #68] @ aa874 <__cxa_atexit@plt+0x9da54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #64] @ aa878 <__cxa_atexit@plt+0x9da58> │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc288 <__cxa_atexit@plt+0x3ef468> │ │ │ │ + b 3dc4e0 <__cxa_atexit@plt+0x3cf6c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #44] @ aa87c <__cxa_atexit@plt+0x9da5c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ aa880 <__cxa_atexit@plt+0x9da60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #32] @ aa884 <__cxa_atexit@plt+0x9da64> │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc288 <__cxa_atexit@plt+0x3ef468> │ │ │ │ + b 3dc4e0 <__cxa_atexit@plt+0x3cf6c0> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - tsteq r6, #240, 22 @ 0x3c000 │ │ │ │ - tsteq r6, #232, 22 @ 0x3a000 │ │ │ │ + tsteq r6, #0, 24 │ │ │ │ + tsteq r6, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - tsteq r6, #204, 22 @ 0x33000 │ │ │ │ - tsteq r6, #196, 22 @ 0x31000 │ │ │ │ - rscseq lr, r5, #152, 6 @ 0x60000002 │ │ │ │ + tsteq r6, #220, 22 @ 0x37000 │ │ │ │ + tsteq r6, #212, 22 @ 0x35000 │ │ │ │ + rscseq sp, r5, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne aa8c8 <__cxa_atexit@plt+0x9daa8> │ │ │ │ ldr r3, [pc, #76] @ aa8f8 <__cxa_atexit@plt+0x9dad8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #68] @ aa8fc <__cxa_atexit@plt+0x9dadc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #64] @ aa900 <__cxa_atexit@plt+0x9dae0> │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc288 <__cxa_atexit@plt+0x3ef468> │ │ │ │ + b 3dc4e0 <__cxa_atexit@plt+0x3cf6c0> │ │ │ │ ldr r3, [pc, #28] @ aa8ec <__cxa_atexit@plt+0x9dacc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ aa8f0 <__cxa_atexit@plt+0x9dad0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #16] @ aa8f4 <__cxa_atexit@plt+0x9dad4> │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc288 <__cxa_atexit@plt+0x3ef468> │ │ │ │ + b 3dc4e0 <__cxa_atexit@plt+0x3cf6c0> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r6, #76, 22 @ 0x13000 │ │ │ │ - tsteq r6, #68, 22 @ 0x11000 │ │ │ │ + tsteq r6, #92, 22 @ 0x17000 │ │ │ │ + tsteq r6, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r6, #104, 22 @ 0x1a000 │ │ │ │ - tsteq r6, #96, 22 @ 0x18000 │ │ │ │ - rscseq lr, r5, #16, 6 @ 0x40000000 │ │ │ │ + tsteq r6, #120, 22 @ 0x1e000 │ │ │ │ + tsteq r6, #112, 22 @ 0x1c000 │ │ │ │ + rscseq sp, r5, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc aa950 <__cxa_atexit@plt+0x9db30> │ │ │ │ @@ -161482,17 +161482,17 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #2 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - tsteq r6, #76, 14 @ 0x1300000 │ │ │ │ + tsteq r6, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc aa998 <__cxa_atexit@plt+0x9db78> │ │ │ │ @@ -161500,17 +161500,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #248, 12 @ 0xf800000 │ │ │ │ - rscseq lr, r5, #164, 4 @ 0x4000000a │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r6, #8, 14 @ 0x200000 │ │ │ │ + rscseq sp, r5, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aa9f0 <__cxa_atexit@plt+0x9dbd0> │ │ │ │ @@ -161519,25 +161519,25 @@ │ │ │ │ stmdb r5, {r2, r9} │ │ │ │ ldr r5, [pc, #44] @ aaa08 <__cxa_atexit@plt+0x9dbe8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #40] @ aaa0c <__cxa_atexit@plt+0x9dbec> │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc288 <__cxa_atexit@plt+0x3ef468> │ │ │ │ + b 3dc4e0 <__cxa_atexit@plt+0x3cf6c0> │ │ │ │ ldr r7, [pc, #24] @ aaa10 <__cxa_atexit@plt+0x9dbf0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ - tsteq r6, #60, 20 @ 0x3c000 │ │ │ │ - tsteq r6, #48, 20 @ 0x30000 │ │ │ │ - rscseq lr, r5, #88, 4 @ 0x80000005 │ │ │ │ - rscseq lr, r5, #84, 4 @ 0x40000005 │ │ │ │ + tsteq r6, #76, 20 @ 0x4c000 │ │ │ │ + tsteq r6, #64, 20 @ 0x40000 │ │ │ │ + rscseq sp, r5, #88, 4 @ 0x80000005 │ │ │ │ + rscseq sp, r5, #84, 4 @ 0x40000005 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aaaa0 <__cxa_atexit@plt+0x9dc80> │ │ │ │ ldr r1, [pc, #136] @ aaac0 <__cxa_atexit@plt+0x9dca0> │ │ │ │ @@ -161559,31 +161559,31 @@ │ │ │ │ bcs aaa9c <__cxa_atexit@plt+0x9dc7c> │ │ │ │ strb r8, [r6, #8] │ │ │ │ ldr r7, [pc, #72] @ aaac8 <__cxa_atexit@plt+0x9dca8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - b 3fc298 <__cxa_atexit@plt+0x3ef478> │ │ │ │ + b 3dc4f0 <__cxa_atexit@plt+0x3cf6d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r6, #216, 10 @ 0x36000000 │ │ │ │ - tsteq r6, #176, 18 @ 0x2c0000 │ │ │ │ - rscseq lr, r5, #156, 2 @ 0x27 │ │ │ │ + tsteq r6, #232, 10 @ 0x3a000000 │ │ │ │ + tsteq r6, #192, 18 @ 0x300000 │ │ │ │ + rscseq sp, r5, #156, 2 @ 0x27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc aab20 <__cxa_atexit@plt+0x9dd00> │ │ │ │ @@ -161595,19 +161595,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fc298 <__cxa_atexit@plt+0x3ef478> │ │ │ │ + b 3dc4f0 <__cxa_atexit@plt+0x3cf6d0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #44, 18 @ 0xb0000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r6, #60, 18 @ 0xf0000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aab74 <__cxa_atexit@plt+0x9dd54> │ │ │ │ @@ -161616,25 +161616,25 @@ │ │ │ │ stmdb r5, {r2, r9} │ │ │ │ ldr r5, [pc, #44] @ aab8c <__cxa_atexit@plt+0x9dd6c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #40] @ aab90 <__cxa_atexit@plt+0x9dd70> │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc288 <__cxa_atexit@plt+0x3ef468> │ │ │ │ + b 3dc4e0 <__cxa_atexit@plt+0x3cf6c0> │ │ │ │ ldr r7, [pc, #24] @ aab94 <__cxa_atexit@plt+0x9dd74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r6, #184, 16 @ 0xb80000 │ │ │ │ - tsteq r6, #172, 16 @ 0xac0000 │ │ │ │ - rscseq lr, r5, #16, 2 │ │ │ │ - rscseq lr, r5, #220 @ 0xdc │ │ │ │ + tsteq r6, #200, 16 @ 0xc80000 │ │ │ │ + tsteq r6, #188, 16 @ 0xbc0000 │ │ │ │ + rscseq sp, r5, #16, 2 │ │ │ │ + rscseq sp, r5, #220 @ 0xdc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ aac08 <__cxa_atexit@plt+0x9dde8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -161653,21 +161653,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ aac10 <__cxa_atexit@plt+0x9ddf0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #20] @ aac14 <__cxa_atexit@plt+0x9ddf4> │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc288 <__cxa_atexit@plt+0x3ef468> │ │ │ │ + b 3dc4e0 <__cxa_atexit@plt+0x3cf6c0> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq r6, #60, 16 @ 0x3c0000 │ │ │ │ - tsteq r6, #52, 16 @ 0x340000 │ │ │ │ - tsteq r6, #100, 8 @ 0x64000000 │ │ │ │ - rscseq lr, r5, #88 @ 0x58 │ │ │ │ + tsteq r6, #76, 16 @ 0x4c0000 │ │ │ │ + tsteq r6, #68, 16 @ 0x440000 │ │ │ │ + tsteq r6, #116, 8 @ 0x74000000 │ │ │ │ + rscseq sp, r5, #88 @ 0x58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne aac48 <__cxa_atexit@plt+0x9de28> │ │ │ │ ldr r7, [pc, #64] @ aac7c <__cxa_atexit@plt+0x9de5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -161679,20 +161679,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ aac74 <__cxa_atexit@plt+0x9de54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #16] @ aac78 <__cxa_atexit@plt+0x9de58> │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc288 <__cxa_atexit@plt+0x3ef468> │ │ │ │ + b 3dc4e0 <__cxa_atexit@plt+0x3cf6c0> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r6, #212, 14 @ 0x3500000 │ │ │ │ - tsteq r6, #204, 14 @ 0x3300000 │ │ │ │ - tsteq r6, #252, 6 @ 0xf0000003 │ │ │ │ - rscseq sp, r5, #232, 30 @ 0x3a0 │ │ │ │ + tsteq r6, #228, 14 @ 0x3900000 │ │ │ │ + tsteq r6, #220, 14 @ 0x3700000 │ │ │ │ + tsteq r6, #12, 8 @ 0xc000000 │ │ │ │ + rscseq ip, r5, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc aaccc <__cxa_atexit@plt+0x9deac> │ │ │ │ @@ -161705,18 +161705,18 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #2 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - tsteq r6, #208, 6 @ 0x40000003 │ │ │ │ - rscseq sp, r5, #168, 30 @ 0x2a0 │ │ │ │ + tsteq r6, #224, 6 @ 0x80000003 │ │ │ │ + rscseq ip, r5, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aad28 <__cxa_atexit@plt+0x9df08> │ │ │ │ @@ -161725,36 +161725,36 @@ │ │ │ │ stmdb r5, {r2, r9} │ │ │ │ ldr r5, [pc, #44] @ aad40 <__cxa_atexit@plt+0x9df20> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #40] @ aad44 <__cxa_atexit@plt+0x9df24> │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc288 <__cxa_atexit@plt+0x3ef468> │ │ │ │ + b 3dc4e0 <__cxa_atexit@plt+0x3cf6c0> │ │ │ │ ldr r7, [pc, #24] @ aad48 <__cxa_atexit@plt+0x9df28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - tsteq r6, #4, 14 @ 0x100000 │ │ │ │ - tsteq r6, #248, 12 @ 0xf800000 │ │ │ │ - rscseq sp, r5, #92, 30 @ 0x170 │ │ │ │ + tsteq r6, #20, 14 @ 0x500000 │ │ │ │ + tsteq r6, #8, 14 @ 0x200000 │ │ │ │ + rscseq ip, r5, #92, 30 @ 0x170 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi aad7c <__cxa_atexit@plt+0x9df5c> │ │ │ │ ldr r3, [pc, #24] @ aad88 <__cxa_atexit@plt+0x9df68> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc258 <__cxa_atexit@plt+0x3ef438> │ │ │ │ + b 3dc4b0 <__cxa_atexit@plt+0x3cf690> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ aadc4 <__cxa_atexit@plt+0x9dfa4> │ │ │ │ @@ -161762,26 +161762,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq aadbc <__cxa_atexit@plt+0x9df9c> │ │ │ │ ldr r3, [pc, #24] @ aadc8 <__cxa_atexit@plt+0x9dfa8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc258 <__cxa_atexit@plt+0x3ef438> │ │ │ │ + b 3dc4b0 <__cxa_atexit@plt+0x3cf690> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ aade8 <__cxa_atexit@plt+0x9dfc8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc258 <__cxa_atexit@plt+0x3ef438> │ │ │ │ + b 3dc4b0 <__cxa_atexit@plt+0x3cf690> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ aae34 <__cxa_atexit@plt+0x9e014> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -161794,69 +161794,69 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r6, #36, 6 @ 0x90000000 │ │ │ │ - tsteq r6, #92, 6 @ 0x70000001 │ │ │ │ + tsteq r6, #52, 6 @ 0xd0000000 │ │ │ │ + tsteq r6, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ aae74 <__cxa_atexit@plt+0x9e054> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ aae78 <__cxa_atexit@plt+0x9e058> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #224, 4 │ │ │ │ - tsteq r6, #24, 6 @ 0x60000000 │ │ │ │ + tsteq r6, #240, 4 │ │ │ │ + tsteq r6, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aaeac <__cxa_atexit@plt+0x9e08c> │ │ │ │ ldr r2, [pc, #24] @ aaeb4 <__cxa_atexit@plt+0x9e094> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc258 <__cxa_atexit@plt+0x3ef438> │ │ │ │ + b 3dc4b0 <__cxa_atexit@plt+0x3cf690> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ aaef0 <__cxa_atexit@plt+0x9e0d0> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq aaee8 <__cxa_atexit@plt+0x9e0c8> │ │ │ │ ldr r3, [pc, #24] @ aaef4 <__cxa_atexit@plt+0x9e0d4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc258 <__cxa_atexit@plt+0x3ef438> │ │ │ │ + b 3dc4b0 <__cxa_atexit@plt+0x3cf690> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ aaf14 <__cxa_atexit@plt+0x9e0f4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc258 <__cxa_atexit@plt+0x3ef438> │ │ │ │ + b 3dc4b0 <__cxa_atexit@plt+0x3cf690> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ aafa0 <__cxa_atexit@plt+0x9e180> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -161875,26 +161875,26 @@ │ │ │ │ ldr r0, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stmib r6, {r1, r2} │ │ │ │ mov r6, r3 │ │ │ │ str lr, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ - b 3fc268 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + b 3dc4c0 <__cxa_atexit@plt+0x3cf6a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fc2a0 <__cxa_atexit@plt+0x3ef480> │ │ │ │ + b 3dc4f8 <__cxa_atexit@plt+0x3cf6d8> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq r6, #176, 8 @ 0xb0000000 │ │ │ │ + tsteq r6, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ab004 <__cxa_atexit@plt+0x9e1e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -161908,66 +161908,66 @@ │ │ │ │ ldr r0, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stmib r6, {r1, r2} │ │ │ │ mov r6, r3 │ │ │ │ str lr, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ - b 3fc268 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + b 3dc4c0 <__cxa_atexit@plt+0x3cf6a0> │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fc2a0 <__cxa_atexit@plt+0x3ef480> │ │ │ │ + b 3dc4f8 <__cxa_atexit@plt+0x3cf6d8> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r6, #44, 8 @ 0x2c000000 │ │ │ │ + tsteq r6, #60, 8 @ 0x3c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r5, #108, 24 @ 0x6c00 │ │ │ │ + rscseq ip, r5, #108, 24 @ 0x6c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ab074 <__cxa_atexit@plt+0x9e254> │ │ │ │ ldr r9, [pc, #36] @ ab07c <__cxa_atexit@plt+0x9e25c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #32] @ ab080 <__cxa_atexit@plt+0x9e260> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r5, #76, 24 @ 0x4c00 │ │ │ │ - tsteq r6, #180, 30 @ 0x2d0 │ │ │ │ - rscseq sp, r5, #28, 24 @ 0x1c00 │ │ │ │ + rscseq ip, r5, #76, 24 @ 0x4c00 │ │ │ │ + tsteq r6, #196, 30 @ 0x310 │ │ │ │ + rscseq ip, r5, #28, 24 @ 0x1c00 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ab0b4 <__cxa_atexit@plt+0x9e294> │ │ │ │ ldr r2, [pc, #28] @ ab0c4 <__cxa_atexit@plt+0x9e2a4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc2a8 <__cxa_atexit@plt+0x3ef488> │ │ │ │ + b 3dc500 <__cxa_atexit@plt+0x3cf6e0> │ │ │ │ ldr r7, [pc, #12] @ ab0c8 <__cxa_atexit@plt+0x9e2a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq sp, r5, #0, 24 │ │ │ │ - rscseq sp, r5, #216, 22 @ 0x36000 │ │ │ │ + rscseq ip, r5, #0, 24 │ │ │ │ + rscseq ip, r5, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ab114 <__cxa_atexit@plt+0x9e2f4> │ │ │ │ @@ -161976,25 +161976,25 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fc270 <__cxa_atexit@plt+0x3ef450> │ │ │ │ + b 3dc4c8 <__cxa_atexit@plt+0x3cf6a8> │ │ │ │ ldr r3, [pc, #24] @ ab134 <__cxa_atexit@plt+0x9e314> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - rscseq sp, r5, #108, 22 @ 0x1b000 │ │ │ │ + rscseq ip, r5, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ ab1bc <__cxa_atexit@plt+0x9e39c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq ab168 <__cxa_atexit@plt+0x9e348> │ │ │ │ @@ -162014,23 +162014,23 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fc270 <__cxa_atexit@plt+0x3ef450> │ │ │ │ + b 3dc4c8 <__cxa_atexit@plt+0x3cf6a8> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - rscseq sp, r5, #220, 20 @ 0xdc000 │ │ │ │ + rscseq ip, r5, #220, 20 @ 0xdc000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ab1e8 <__cxa_atexit@plt+0x9e3c8> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ @@ -162044,34 +162044,34 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fc270 <__cxa_atexit@plt+0x3ef450> │ │ │ │ + b 3dc4c8 <__cxa_atexit@plt+0x3cf6a8> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq sp, r5, #104, 20 @ 0x68000 │ │ │ │ + rscseq ip, r5, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ ab268 <__cxa_atexit@plt+0x9e448> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq ab260 <__cxa_atexit@plt+0x9e440> │ │ │ │ b ab278 <__cxa_atexit@plt+0x9e458> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq sp, r5, #56, 20 @ 0x38000 │ │ │ │ + rscseq ip, r5, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldrh r6, [r6, #-2] │ │ │ │ cmp r6, #3 │ │ │ │ @@ -162086,44 +162086,44 @@ │ │ │ │ ldr r7, [r7, #1] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r8, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fbf98 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + b 3dc1f0 <__cxa_atexit@plt+0x3cf3d0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc ab310 <__cxa_atexit@plt+0x9e4f0> │ │ │ │ ldr r7, [pc, #72] @ ab32c <__cxa_atexit@plt+0x9e50c> │ │ │ │ ldr r3, [pc, #72] @ ab330 <__cxa_atexit@plt+0x9e510> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r8, #8] │ │ │ │ - b 3fc270 <__cxa_atexit@plt+0x3ef450> │ │ │ │ + b 3dc4c8 <__cxa_atexit@plt+0x3cf6a8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r3, [pc, #16] @ ab328 <__cxa_atexit@plt+0x9e508> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xfffffa68 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - rscseq sp, r5, #104, 18 @ 0x1a0000 │ │ │ │ + rscseq ip, r5, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ab384 <__cxa_atexit@plt+0x9e564> │ │ │ │ @@ -162132,25 +162132,25 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fc270 <__cxa_atexit@plt+0x3ef450> │ │ │ │ + b 3dc4c8 <__cxa_atexit@plt+0x3cf6a8> │ │ │ │ ldr r3, [pc, #24] @ ab3a4 <__cxa_atexit@plt+0x9e584> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ @ instruction: 0xfffff9e8 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - rscseq sp, r5, #12, 18 @ 0x30000 │ │ │ │ + rscseq ip, r5, #12, 18 @ 0x30000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ab42c <__cxa_atexit@plt+0x9e60c> │ │ │ │ ldr r7, [pc, #136] @ ab454 <__cxa_atexit@plt+0x9e634> │ │ │ │ @@ -162170,15 +162170,15 @@ │ │ │ │ ldr r7, [pc, #96] @ ab464 <__cxa_atexit@plt+0x9e644> │ │ │ │ str r8, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fc2a8 <__cxa_atexit@plt+0x3ef488> │ │ │ │ + b 3dc500 <__cxa_atexit@plt+0x3cf6e0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ ab460 <__cxa_atexit@plt+0x9e640> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -162187,18 +162187,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - rscseq sp, r5, #116, 16 @ 0x740000 │ │ │ │ - rscseq sp, r5, #144, 16 @ 0x900000 │ │ │ │ + rscseq ip, r5, #116, 16 @ 0x740000 │ │ │ │ + rscseq ip, r5, #144, 16 @ 0x900000 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - rscseq sp, r5, #80, 16 @ 0x500000 │ │ │ │ + rscseq ip, r5, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #68] @ ab4c0 <__cxa_atexit@plt+0x9e6a0> │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -162206,32 +162206,32 @@ │ │ │ │ sub r2, r3, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi ab4ac <__cxa_atexit@plt+0x9e68c> │ │ │ │ ldr r3, [pc, #36] @ ab4c4 <__cxa_atexit@plt+0x9e6a4> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r3, r8, r9} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fc2a8 <__cxa_atexit@plt+0x3ef488> │ │ │ │ + b 3dc500 <__cxa_atexit@plt+0x3cf6e0> │ │ │ │ ldr r7, [pc, #20] @ ab4c8 <__cxa_atexit@plt+0x9e6a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - rscseq sp, r5, #4, 16 @ 0x40000 │ │ │ │ + rscseq ip, r5, #4, 16 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ ab4e8 <__cxa_atexit@plt+0x9e6c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #172, 22 @ 0x2b000 │ │ │ │ - rscseq sp, r5, #208, 14 @ 0x3400000 │ │ │ │ + tsteq r6, #188, 22 @ 0x2f000 │ │ │ │ + rscseq ip, r5, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ab570 <__cxa_atexit@plt+0x9e750> │ │ │ │ ldr r7, [pc, #136] @ ab598 <__cxa_atexit@plt+0x9e778> │ │ │ │ @@ -162251,15 +162251,15 @@ │ │ │ │ ldr r7, [pc, #96] @ ab5a8 <__cxa_atexit@plt+0x9e788> │ │ │ │ str r8, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fc2a8 <__cxa_atexit@plt+0x3ef488> │ │ │ │ + b 3dc500 <__cxa_atexit@plt+0x3cf6e0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ ab5a4 <__cxa_atexit@plt+0x9e784> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -162268,38 +162268,38 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - rscseq sp, r5, #48, 14 @ 0xc00000 │ │ │ │ - rscseq sp, r5, #76, 14 @ 0x1300000 │ │ │ │ + rscseq ip, r5, #48, 14 @ 0xc00000 │ │ │ │ + rscseq ip, r5, #76, 14 @ 0x1300000 │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ - rscseq sp, r5, #76, 14 @ 0x1300000 │ │ │ │ + rscseq ip, r5, #76, 14 @ 0x1300000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ab5ec <__cxa_atexit@plt+0x9e7cc> │ │ │ │ ldr r2, [pc, #36] @ ab5f4 <__cxa_atexit@plt+0x9e7d4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ ldr r5, [pc, #24] @ ab5f8 <__cxa_atexit@plt+0x9e7d8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc2b0 <__cxa_atexit@plt+0x3ef490> │ │ │ │ + b 3dc508 <__cxa_atexit@plt+0x3cf6e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r6, #92, 28 @ 0x5c0 │ │ │ │ - rscseq sp, r5, #236, 12 @ 0xec00000 │ │ │ │ + tsteq r6, #108, 28 @ 0x6c0 │ │ │ │ + rscseq ip, r5, #236, 12 @ 0xec00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ ab66c <__cxa_atexit@plt+0x9e84c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -162313,51 +162313,51 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #48] @ ab678 <__cxa_atexit@plt+0x9e858> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #44] @ ab67c <__cxa_atexit@plt+0x9e85c> │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc288 <__cxa_atexit@plt+0x3ef468> │ │ │ │ + b 3dc4e0 <__cxa_atexit@plt+0x3cf6c0> │ │ │ │ ldr r7, [pc, #16] @ ab670 <__cxa_atexit@plt+0x9e850> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r6, #40, 20 @ 0x28000 │ │ │ │ + tsteq r6, #56, 20 @ 0x38000 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r6, #248, 26 @ 0x3e00 │ │ │ │ - tsteq r6, #240, 26 @ 0x3c00 │ │ │ │ - rscseq sp, r5, #104, 12 @ 0x6800000 │ │ │ │ + tsteq r6, #8, 28 @ 0x80 │ │ │ │ + tsteq r6, #0, 28 │ │ │ │ + rscseq ip, r5, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ab6c0 <__cxa_atexit@plt+0x9e8a0> │ │ │ │ ldr r3, [pc, #56] @ ab6d8 <__cxa_atexit@plt+0x9e8b8> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ ab6dc <__cxa_atexit@plt+0x9e8bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #40] @ ab6e0 <__cxa_atexit@plt+0x9e8c0> │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc288 <__cxa_atexit@plt+0x3ef468> │ │ │ │ + b 3dc4e0 <__cxa_atexit@plt+0x3cf6c0> │ │ │ │ ldr r7, [pc, #12] @ ab6d4 <__cxa_atexit@plt+0x9e8b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #192, 18 @ 0x300000 │ │ │ │ + tsteq r6, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r6, #144, 26 @ 0x2400 │ │ │ │ - tsteq r6, #136, 26 @ 0x2200 │ │ │ │ - rscseq sp, r5, #236, 10 @ 0x3b000000 │ │ │ │ + tsteq r6, #160, 26 @ 0x2800 │ │ │ │ + tsteq r6, #152, 26 @ 0x2600 │ │ │ │ + rscseq ip, r5, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ ab758 <__cxa_atexit@plt+0x9e938> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq ab73c <__cxa_atexit@plt+0x9e91c> │ │ │ │ @@ -162370,29 +162370,29 @@ │ │ │ │ ldr r3, [pc, #60] @ ab760 <__cxa_atexit@plt+0x9e940> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #56] @ ab764 <__cxa_atexit@plt+0x9e944> │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #48] @ ab768 <__cxa_atexit@plt+0x9e948> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fc288 <__cxa_atexit@plt+0x3ef468> │ │ │ │ + b 3dc4e0 <__cxa_atexit@plt+0x3cf6c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ ab76c <__cxa_atexit@plt+0x9e94c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r6, #16, 26 @ 0x400 │ │ │ │ - tsteq r6, #8, 26 @ 0x200 │ │ │ │ - tsteq r6, #52, 22 @ 0xd000 │ │ │ │ - tsteq r6, #60, 18 @ 0xf0000 │ │ │ │ - rscseq sp, r5, #96, 10 @ 0x18000000 │ │ │ │ + tsteq r6, #32, 26 @ 0x800 │ │ │ │ + tsteq r6, #24, 26 @ 0x600 │ │ │ │ + tsteq r6, #68, 22 @ 0x11000 │ │ │ │ + tsteq r6, #76, 18 @ 0x130000 │ │ │ │ + rscseq ip, r5, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #10 │ │ │ │ bne ab7b4 <__cxa_atexit@plt+0x9e994> │ │ │ │ ldr r3, [pc, #60] @ ab7cc <__cxa_atexit@plt+0x9e9ac> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -162400,33 +162400,33 @@ │ │ │ │ ldr r3, [pc, #52] @ ab7d0 <__cxa_atexit@plt+0x9e9b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #48] @ ab7d4 <__cxa_atexit@plt+0x9e9b4> │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #40] @ ab7d8 <__cxa_atexit@plt+0x9e9b8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fc288 <__cxa_atexit@plt+0x3ef468> │ │ │ │ + b 3dc4e0 <__cxa_atexit@plt+0x3cf6c0> │ │ │ │ ldr r7, [pc, #12] @ ab7c8 <__cxa_atexit@plt+0x9e9a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #204, 16 @ 0xcc0000 │ │ │ │ + tsteq r6, #220, 16 @ 0xdc0000 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r6, #152, 24 @ 0x9800 │ │ │ │ - tsteq r6, #144, 24 @ 0x9000 │ │ │ │ - tsteq r6, #188, 20 @ 0xbc000 │ │ │ │ + tsteq r6, #168, 24 @ 0xa800 │ │ │ │ + tsteq r6, #160, 24 @ 0xa000 │ │ │ │ + tsteq r6, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ ab7f8 <__cxa_atexit@plt+0x9e9d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #156, 16 @ 0x9c0000 │ │ │ │ + tsteq r6, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -162443,15 +162443,15 @@ │ │ │ │ sub r8, r6, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r7, #12] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r7, #16] │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ ldr r7, [pc, #64] @ ab8a8 <__cxa_atexit@plt+0x9ea88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ @@ -162460,20 +162460,20 @@ │ │ │ │ ldr r3, [pc, #24] @ ab8a4 <__cxa_atexit@plt+0x9ea84> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - rscseq ip, r5, #20, 24 @ 0x1400 │ │ │ │ - tsteq r6, #248, 14 @ 0x3e00000 │ │ │ │ - rscseq sp, r5, #164, 8 @ 0xa4000000 │ │ │ │ + rscseq fp, r5, #20, 24 @ 0x1400 │ │ │ │ + tsteq r6, #8, 16 @ 0x80000 │ │ │ │ + rscseq ip, r5, #164, 8 @ 0xa4000000 │ │ │ │ @ instruction: 0xffffe5a8 │ │ │ │ - tsteq r6, #60, 16 @ 0x3c0000 │ │ │ │ - rscseq sp, r5, #84, 8 @ 0x54000000 │ │ │ │ + tsteq r6, #76, 16 @ 0x4c0000 │ │ │ │ + rscseq ip, r5, #84, 8 @ 0x54000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -162490,15 +162490,15 @@ │ │ │ │ sub r8, r6, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r7, #12] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r7, #16] │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ ldr r7, [pc, #64] @ ab964 <__cxa_atexit@plt+0x9eb44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ @@ -162507,31 +162507,31 @@ │ │ │ │ ldr r3, [pc, #24] @ ab960 <__cxa_atexit@plt+0x9eb40> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ - rscseq ip, r5, #88, 22 @ 0x16000 │ │ │ │ - tsteq r6, #60, 14 @ 0xf00000 │ │ │ │ - rscseq sp, r5, #232, 6 @ 0xa0000003 │ │ │ │ + rscseq fp, r5, #88, 22 @ 0x16000 │ │ │ │ + tsteq r6, #76, 14 @ 0x1300000 │ │ │ │ + rscseq ip, r5, #232, 6 @ 0xa0000003 │ │ │ │ @ instruction: 0xffffe4ec │ │ │ │ - tsteq r6, #128, 14 @ 0x2000000 │ │ │ │ + tsteq r6, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ab9a0 <__cxa_atexit@plt+0x9eb80> │ │ │ │ ldr r3, [pc, #24] @ ab9ac <__cxa_atexit@plt+0x9eb8c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc258 <__cxa_atexit@plt+0x3ef438> │ │ │ │ + b 3dc4b0 <__cxa_atexit@plt+0x3cf690> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ ab9e8 <__cxa_atexit@plt+0x9ebc8> │ │ │ │ @@ -162539,26 +162539,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq ab9e0 <__cxa_atexit@plt+0x9ebc0> │ │ │ │ ldr r3, [pc, #24] @ ab9ec <__cxa_atexit@plt+0x9ebcc> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc258 <__cxa_atexit@plt+0x3ef438> │ │ │ │ + b 3dc4b0 <__cxa_atexit@plt+0x3cf690> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ aba0c <__cxa_atexit@plt+0x9ebec> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc258 <__cxa_atexit@plt+0x3ef438> │ │ │ │ + b 3dc4b0 <__cxa_atexit@plt+0x3cf690> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ aba58 <__cxa_atexit@plt+0x9ec38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -162571,69 +162571,69 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r6, #0, 14 │ │ │ │ - tsteq r6, #56, 14 @ 0xe00000 │ │ │ │ + tsteq r6, #16, 14 @ 0x400000 │ │ │ │ + tsteq r6, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ aba98 <__cxa_atexit@plt+0x9ec78> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ aba9c <__cxa_atexit@plt+0x9ec7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #188, 12 @ 0xbc00000 │ │ │ │ - tsteq r6, #244, 12 @ 0xf400000 │ │ │ │ + tsteq r6, #204, 12 @ 0xcc00000 │ │ │ │ + tsteq r6, #4, 14 @ 0x100000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi abad0 <__cxa_atexit@plt+0x9ecb0> │ │ │ │ ldr r2, [pc, #24] @ abad8 <__cxa_atexit@plt+0x9ecb8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc258 <__cxa_atexit@plt+0x3ef438> │ │ │ │ + b 3dc4b0 <__cxa_atexit@plt+0x3cf690> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ abb14 <__cxa_atexit@plt+0x9ecf4> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq abb0c <__cxa_atexit@plt+0x9ecec> │ │ │ │ ldr r3, [pc, #24] @ abb18 <__cxa_atexit@plt+0x9ecf8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc258 <__cxa_atexit@plt+0x3ef438> │ │ │ │ + b 3dc4b0 <__cxa_atexit@plt+0x3cf690> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ abb38 <__cxa_atexit@plt+0x9ed18> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc258 <__cxa_atexit@plt+0x3ef438> │ │ │ │ + b 3dc4b0 <__cxa_atexit@plt+0x3cf690> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ abbc4 <__cxa_atexit@plt+0x9eda4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -162652,26 +162652,26 @@ │ │ │ │ ldr r0, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stmib r6, {r1, r2} │ │ │ │ mov r6, r3 │ │ │ │ str lr, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ - b 3fc268 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + b 3dc4c0 <__cxa_atexit@plt+0x3cf6a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fc2a0 <__cxa_atexit@plt+0x3ef480> │ │ │ │ + b 3dc4f8 <__cxa_atexit@plt+0x3cf6d8> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq r6, #140, 16 @ 0x8c0000 │ │ │ │ + tsteq r6, #156, 16 @ 0x9c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne abc28 <__cxa_atexit@plt+0x9ee08> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -162685,23 +162685,23 @@ │ │ │ │ ldr r0, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stmib r6, {r1, r2} │ │ │ │ mov r6, r3 │ │ │ │ str lr, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ - b 3fc268 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + b 3dc4c0 <__cxa_atexit@plt+0x3cf6a0> │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fc2a0 <__cxa_atexit@plt+0x3ef480> │ │ │ │ + b 3dc4f8 <__cxa_atexit@plt+0x3cf6d8> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r6, #8, 16 @ 0x80000 │ │ │ │ + tsteq r6, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -162721,15 +162721,15 @@ │ │ │ │ str r7, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ beq abcb8 <__cxa_atexit@plt+0x9ee98> │ │ │ │ ldr r2, [pc, #44] @ abcd8 <__cxa_atexit@plt+0x9eeb8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fc258 <__cxa_atexit@plt+0x3ef438> │ │ │ │ + b 3dc4b0 <__cxa_atexit@plt+0x3cf690> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @@ -162738,28 +162738,28 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ abcfc <__cxa_atexit@plt+0x9eedc> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc258 <__cxa_atexit@plt+0x3ef438> │ │ │ │ + b 3dc4b0 <__cxa_atexit@plt+0x3cf690> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ abd28 <__cxa_atexit@plt+0x9ef08> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #12] @ abd2c <__cxa_atexit@plt+0x9ef0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fc260 <__cxa_atexit@plt+0x3ef440> │ │ │ │ + b 3dc4b8 <__cxa_atexit@plt+0x3cf698> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r6, #228, 12 @ 0xe400000 │ │ │ │ + tsteq r6, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ abdb0 <__cxa_atexit@plt+0x9ef90> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -162777,24 +162777,24 @@ │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r3, [r6, #12] │ │ │ │ mov r6, r2 │ │ │ │ str r1, [r5] │ │ │ │ - b 3fc268 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + b 3dc4c0 <__cxa_atexit@plt+0x3cf6a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r6, #148, 12 @ 0x9400000 │ │ │ │ + tsteq r6, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc abe0c <__cxa_atexit@plt+0x9efec> │ │ │ │ @@ -162806,20 +162806,20 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fc268 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + b 3dc4c0 <__cxa_atexit@plt+0x3cf6a0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r6, #32, 12 @ 0x2000000 │ │ │ │ + tsteq r6, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc abe68 <__cxa_atexit@plt+0x9f048> │ │ │ │ @@ -162829,20 +162829,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fc268 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + b 3dc4c0 <__cxa_atexit@plt+0x3cf6a0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r6, #192, 10 @ 0x30000000 │ │ │ │ + tsteq r6, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5, #12] │ │ │ │ bne abebc <__cxa_atexit@plt+0x9f09c> │ │ │ │ @@ -162850,34 +162850,34 @@ │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 3fc258 <__cxa_atexit@plt+0x3ef438> │ │ │ │ + b 3dc4b0 <__cxa_atexit@plt+0x3cf690> │ │ │ │ ldr r7, [pc, #12] @ abed0 <__cxa_atexit@plt+0x9f0b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #196, 2 @ 0x31 │ │ │ │ + tsteq r6, #212, 2 @ 0x35 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ abf00 <__cxa_atexit@plt+0x9f0e0> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #12] @ abf04 <__cxa_atexit@plt+0x9f0e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fc260 <__cxa_atexit@plt+0x3ef440> │ │ │ │ + b 3dc4b8 <__cxa_atexit@plt+0x3cf698> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r6, #12, 10 @ 0x3000000 │ │ │ │ + tsteq r6, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ abf88 <__cxa_atexit@plt+0x9f168> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -162895,24 +162895,24 @@ │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r3, [r6, #12] │ │ │ │ mov r6, r2 │ │ │ │ str r1, [r5] │ │ │ │ - b 3fc268 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + b 3dc4c0 <__cxa_atexit@plt+0x3cf6a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r6, #188, 8 @ 0xbc000000 │ │ │ │ + tsteq r6, #204, 8 @ 0xcc000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc abfe4 <__cxa_atexit@plt+0x9f1c4> │ │ │ │ @@ -162924,20 +162924,20 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fc268 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + b 3dc4c0 <__cxa_atexit@plt+0x3cf6a0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r6, #72, 8 @ 0x48000000 │ │ │ │ + tsteq r6, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ac040 <__cxa_atexit@plt+0x9f220> │ │ │ │ @@ -162947,20 +162947,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fc268 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + b 3dc4c0 <__cxa_atexit@plt+0x3cf6a0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r6, #232, 6 @ 0xa0000003 │ │ │ │ + tsteq r6, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #96] @ ac0c8 <__cxa_atexit@plt+0x9f2a8> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ @@ -162973,47 +162973,47 @@ │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 3fc258 <__cxa_atexit@plt+0x3ef438> │ │ │ │ + b 3dc4b0 <__cxa_atexit@plt+0x3cf690> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ ac0d0 <__cxa_atexit@plt+0x9f2b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - tsteq r6, #204, 30 @ 0x330 │ │ │ │ + tsteq r6, #220, 30 @ 0x370 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5, #8] │ │ │ │ bne ac110 <__cxa_atexit@plt+0x9f2f0> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r1, [pc, #44] @ ac128 <__cxa_atexit@plt+0x9f308> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 3fc258 <__cxa_atexit@plt+0x3ef438> │ │ │ │ + b 3dc4b0 <__cxa_atexit@plt+0x3cf690> │ │ │ │ ldr r7, [pc, #12] @ ac124 <__cxa_atexit@plt+0x9f304> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #112, 30 @ 0x1c0 │ │ │ │ + tsteq r6, #128, 30 @ 0x200 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ac168 <__cxa_atexit@plt+0x9f348> │ │ │ │ @@ -163021,15 +163021,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #140] @ ac210 <__cxa_atexit@plt+0x9f3f0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -163049,29 +163049,29 @@ │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add lr, r6, #8 │ │ │ │ str r2, [r6, #4] │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fc270 <__cxa_atexit@plt+0x3ef450> │ │ │ │ + b 3dc4c8 <__cxa_atexit@plt+0x3cf6a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ ac214 <__cxa_atexit@plt+0x9f3f4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -163087,27 +163087,27 @@ │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add lr, r6, #8 │ │ │ │ str r2, [r6, #4] │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fc270 <__cxa_atexit@plt+0x3ef450> │ │ │ │ + b 3dc4c8 <__cxa_atexit@plt+0x3cf6a8> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ ac2a0 <__cxa_atexit@plt+0x9f480> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xfffffa14 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -163115,30 +163115,30 @@ │ │ │ │ ldr r2, [pc, #32] @ ac2e8 <__cxa_atexit@plt+0x9f4c8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12]! │ │ │ │ stmib r5, {r3, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 3fc258 <__cxa_atexit@plt+0x3ef438> │ │ │ │ + b 3dc4b0 <__cxa_atexit@plt+0x3cf690> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ ac314 <__cxa_atexit@plt+0x9f4f4> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #12] @ ac318 <__cxa_atexit@plt+0x9f4f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fc260 <__cxa_atexit@plt+0x3ef440> │ │ │ │ + b 3dc4b8 <__cxa_atexit@plt+0x3cf698> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r6, #248 @ 0xf8 │ │ │ │ + tsteq r6, #8, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #140] @ ac3b8 <__cxa_atexit@plt+0x9f598> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r3, #3 │ │ │ │ stm r5, {r2, r7} │ │ │ │ @@ -163161,27 +163161,27 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ sub r8, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fc268 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + b 3dc4c0 <__cxa_atexit@plt+0x3cf6a0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r6, #232 @ 0xe8 │ │ │ │ - tsteq r6, #156 @ 0x9c │ │ │ │ + tsteq r6, #248 @ 0xf8 │ │ │ │ + tsteq r6, #172 @ 0xac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ac42c <__cxa_atexit@plt+0x9f60c> │ │ │ │ @@ -163198,21 +163198,21 @@ │ │ │ │ str r8, [r5] │ │ │ │ sub r8, r6, #6 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 3fc268 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + b 3dc4c0 <__cxa_atexit@plt+0x3cf6a0> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r6, #80 @ 0x50 │ │ │ │ - tsteq r6, #8 │ │ │ │ + tsteq r6, #96 @ 0x60 │ │ │ │ + tsteq r6, #24 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ac484 <__cxa_atexit@plt+0x9f664> │ │ │ │ @@ -163220,57 +163220,57 @@ │ │ │ │ sub r8, r6, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #12]! │ │ │ │ ldmdb r5, {r2, r7} │ │ │ │ ldr r1, [pc, #24] @ ac494 <__cxa_atexit@plt+0x9f674> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 3fc268 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + b 3dc4c0 <__cxa_atexit@plt+0x3cf6a0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r6, #148, 30 @ 0x250 │ │ │ │ + tsteq r6, #164, 30 @ 0x290 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ ac4b4 <__cxa_atexit@plt+0x9f694> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #224, 22 @ 0x38000 │ │ │ │ + tsteq r6, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ac4f0 <__cxa_atexit@plt+0x9f6d0> │ │ │ │ ldr r2, [pc, #32] @ ac4f8 <__cxa_atexit@plt+0x9f6d8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12]! │ │ │ │ stmib r5, {r3, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 3fc258 <__cxa_atexit@plt+0x3ef438> │ │ │ │ + b 3dc4b0 <__cxa_atexit@plt+0x3cf690> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ ac524 <__cxa_atexit@plt+0x9f704> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #12] @ ac528 <__cxa_atexit@plt+0x9f708> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fc260 <__cxa_atexit@plt+0x3ef440> │ │ │ │ + b 3dc4b8 <__cxa_atexit@plt+0x3cf698> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r6, #232, 28 @ 0xe80 │ │ │ │ + tsteq r6, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #140] @ ac5c8 <__cxa_atexit@plt+0x9f7a8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r3, #3 │ │ │ │ stm r5, {r2, r7} │ │ │ │ @@ -163293,27 +163293,27 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ sub r8, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fc268 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + b 3dc4c0 <__cxa_atexit@plt+0x3cf6a0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r6, #216, 28 @ 0xd80 │ │ │ │ - tsteq r6, #140, 28 @ 0x8c0 │ │ │ │ + tsteq r6, #232, 28 @ 0xe80 │ │ │ │ + tsteq r6, #156, 28 @ 0x9c0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ac63c <__cxa_atexit@plt+0x9f81c> │ │ │ │ @@ -163330,21 +163330,21 @@ │ │ │ │ str r8, [r5] │ │ │ │ sub r8, r6, #6 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 3fc268 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + b 3dc4c0 <__cxa_atexit@plt+0x3cf6a0> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r6, #64, 28 @ 0x400 │ │ │ │ - tsteq r6, #248, 26 @ 0x3e00 │ │ │ │ + tsteq r6, #80, 28 @ 0x500 │ │ │ │ + tsteq r6, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ac694 <__cxa_atexit@plt+0x9f874> │ │ │ │ @@ -163352,29 +163352,29 @@ │ │ │ │ sub r8, r6, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #12]! │ │ │ │ ldmdb r5, {r2, r7} │ │ │ │ ldr r1, [pc, #24] @ ac6a4 <__cxa_atexit@plt+0x9f884> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 3fc268 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + b 3dc4c0 <__cxa_atexit@plt+0x3cf6a0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r6, #132, 26 @ 0x2100 │ │ │ │ + tsteq r6, #148, 26 @ 0x2500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ ac6c4 <__cxa_atexit@plt+0x9f8a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #208, 18 @ 0x340000 │ │ │ │ - rscseq ip, r5, #120, 12 @ 0x7800000 │ │ │ │ + tsteq r6, #224, 18 @ 0x380000 │ │ │ │ + rscseq fp, r5, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ac758 <__cxa_atexit@plt+0x9f938> │ │ │ │ ldr r2, [pc, #116] @ ac760 <__cxa_atexit@plt+0x9f940> │ │ │ │ @@ -163394,28 +163394,28 @@ │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r8, [r5, #4] │ │ │ │ beq ac74c <__cxa_atexit@plt+0x9f92c> │ │ │ │ ldr r3, [pc, #56] @ ac768 <__cxa_atexit@plt+0x9f948> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc2b8 <__cxa_atexit@plt+0x3ef498> │ │ │ │ + b 3dc510 <__cxa_atexit@plt+0x3cf6f0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - rscseq ip, r5, #216, 10 @ 0x36000000 │ │ │ │ + rscseq fp, r5, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #64] @ ac7c4 <__cxa_atexit@plt+0x9f9a4> │ │ │ │ ldr r9, [r3, #11] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ @@ -163425,29 +163425,29 @@ │ │ │ │ str r9, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq ac7b8 <__cxa_atexit@plt+0x9f998> │ │ │ │ ldr r3, [pc, #28] @ ac7c8 <__cxa_atexit@plt+0x9f9a8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc2b8 <__cxa_atexit@plt+0x3ef498> │ │ │ │ + b 3dc510 <__cxa_atexit@plt+0x3cf6f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq ip, r5, #120, 10 @ 0x1e000000 │ │ │ │ + rscseq fp, r5, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ac7f0 <__cxa_atexit@plt+0x9f9d0> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc2b8 <__cxa_atexit@plt+0x3ef498> │ │ │ │ + b 3dc510 <__cxa_atexit@plt+0x3cf6f0> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ac848 <__cxa_atexit@plt+0x9fa28> │ │ │ │ ldr r3, [pc, #208] @ ac8e0 <__cxa_atexit@plt+0x9fac0> │ │ │ │ @@ -163486,31 +163486,31 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r1, [r6, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fc270 <__cxa_atexit@plt+0x3ef450> │ │ │ │ + b 3dc4c8 <__cxa_atexit@plt+0x3cf6a8> │ │ │ │ ldr r6, [pc, #40] @ ac8dc <__cxa_atexit@plt+0x9fabc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffa4c │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ - tsteq r6, #76, 16 @ 0x4c0000 │ │ │ │ + tsteq r6, #92, 16 @ 0x5c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ bne ac91c <__cxa_atexit@plt+0x9fafc> │ │ │ │ @@ -163529,20 +163529,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fc270 <__cxa_atexit@plt+0x3ef450> │ │ │ │ + b 3dc4c8 <__cxa_atexit@plt+0x3cf6a8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #120, 14 @ 0x1e00000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r6, #136, 14 @ 0x2200000 │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -163553,24 +163553,24 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 3fc270 <__cxa_atexit@plt+0x3ef450> │ │ │ │ + b 3dc4c8 <__cxa_atexit@plt+0x3cf6a8> │ │ │ │ ldr r3, [pc, #20] @ ac9d4 <__cxa_atexit@plt+0x9fbb4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff910 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - rscseq ip, r5, #104, 6 @ 0xa0000001 │ │ │ │ + rscseq fp, r5, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -163582,22 +163582,22 @@ │ │ │ │ sub r8, r6, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r7, r6, #15 │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ @ instruction: 0xfffff71c │ │ │ │ - rscseq ip, r5, #8, 6 @ 0x20000000 │ │ │ │ + rscseq fp, r5, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -163609,87 +163609,87 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ ldr r7, [pc, #32] @ acaac <__cxa_atexit@plt+0x9fc8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r6, #7 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - tsteq r6, #192, 18 @ 0x300000 │ │ │ │ - rscseq ip, r5, #112, 4 │ │ │ │ + tsteq r6, #208, 18 @ 0x340000 │ │ │ │ + rscseq fp, r5, #112, 4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi acaec <__cxa_atexit@plt+0x9fccc> │ │ │ │ ldr r3, [pc, #32] @ acaf8 <__cxa_atexit@plt+0x9fcd8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #20] @ acafc <__cxa_atexit@plt+0x9fcdc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc2c0 <__cxa_atexit@plt+0x3ef4a0> │ │ │ │ + b 3dc518 <__cxa_atexit@plt+0x3cf6f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r6, #104, 18 @ 0x1a0000 │ │ │ │ + tsteq r6, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ acb1c <__cxa_atexit@plt+0x9fcfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #120, 10 @ 0x1e000000 │ │ │ │ + tsteq r6, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi acb50 <__cxa_atexit@plt+0x9fd30> │ │ │ │ ldr r2, [pc, #24] @ acb58 <__cxa_atexit@plt+0x9fd38> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc258 <__cxa_atexit@plt+0x3ef438> │ │ │ │ + b 3dc4b0 <__cxa_atexit@plt+0x3cf690> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ acb94 <__cxa_atexit@plt+0x9fd74> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq acb8c <__cxa_atexit@plt+0x9fd6c> │ │ │ │ ldr r3, [pc, #24] @ acb98 <__cxa_atexit@plt+0x9fd78> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc258 <__cxa_atexit@plt+0x3ef438> │ │ │ │ + b 3dc4b0 <__cxa_atexit@plt+0x3cf690> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ acbb8 <__cxa_atexit@plt+0x9fd98> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc258 <__cxa_atexit@plt+0x3ef438> │ │ │ │ + b 3dc4b0 <__cxa_atexit@plt+0x3cf690> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ acc44 <__cxa_atexit@plt+0x9fe24> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -163708,26 +163708,26 @@ │ │ │ │ ldr r0, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stmib r6, {r1, r2} │ │ │ │ mov r6, r3 │ │ │ │ str lr, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ - b 3fc268 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + b 3dc4c0 <__cxa_atexit@plt+0x3cf6a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fc2a0 <__cxa_atexit@plt+0x3ef480> │ │ │ │ + b 3dc4f8 <__cxa_atexit@plt+0x3cf6d8> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq r6, #12, 16 @ 0xc0000 │ │ │ │ + tsteq r6, #28, 16 @ 0x1c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne acca8 <__cxa_atexit@plt+0x9fe88> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -163741,23 +163741,23 @@ │ │ │ │ ldr r0, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stmib r6, {r1, r2} │ │ │ │ mov r6, r3 │ │ │ │ str lr, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ - b 3fc268 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + b 3dc4c0 <__cxa_atexit@plt+0x3cf6a0> │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fc2a0 <__cxa_atexit@plt+0x3ef480> │ │ │ │ + b 3dc4f8 <__cxa_atexit@plt+0x3cf6d8> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r6, #136, 14 @ 0x2200000 │ │ │ │ + tsteq r6, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -163768,21 +163768,21 @@ │ │ │ │ cmp r2, r6 │ │ │ │ bcc acd14 <__cxa_atexit@plt+0x9fef4> │ │ │ │ ldr r2, [pc, #32] @ acd24 <__cxa_atexit@plt+0x9ff04> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 3fc270 <__cxa_atexit@plt+0x3ef450> │ │ │ │ + b 3dc4c8 <__cxa_atexit@plt+0x3cf6a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - rscseq ip, r5, #52 @ 0x34 │ │ │ │ + rscseq fp, r5, #52 @ 0x34 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi acd7c <__cxa_atexit@plt+0x9ff5c> │ │ │ │ @@ -163794,27 +163794,27 @@ │ │ │ │ ldr r1, [pc, #64] @ acda4 <__cxa_atexit@plt+0x9ff84> │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r7, r9} │ │ │ │ stmdb r5, {r1, r8, r9, sl} │ │ │ │ sub r7, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 3fc270 <__cxa_atexit@plt+0x3ef450> │ │ │ │ + b 3dc4c8 <__cxa_atexit@plt+0x3cf6a8> │ │ │ │ mov r6, r3 │ │ │ │ b acd8c <__cxa_atexit@plt+0x9ff6c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ acd9c <__cxa_atexit@plt+0x9ff7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r5, #224, 30 @ 0x380 │ │ │ │ + rscseq sl, r5, #224, 30 @ 0x380 │ │ │ │ @ instruction: 0xffffec14 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq fp, r5, #184, 30 @ 0x2e0 │ │ │ │ + rscseq sl, r5, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #168] @ ace64 <__cxa_atexit@plt+0xa0044> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq ace14 <__cxa_atexit@plt+0x9fff4> │ │ │ │ @@ -163832,40 +163832,40 @@ │ │ │ │ str r7, [r6, #4] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fc2c8 <__cxa_atexit@plt+0x3ef4a8> │ │ │ │ + b 3dc520 <__cxa_atexit@plt+0x3cf700> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc ace54 <__cxa_atexit@plt+0xa0034> │ │ │ │ ldr r7, [pc, #56] @ ace68 <__cxa_atexit@plt+0xa0048> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fc270 <__cxa_atexit@plt+0x3ef450> │ │ │ │ + b 3dc4c8 <__cxa_atexit@plt+0x3cf6a8> │ │ │ │ mov r6, #12 │ │ │ │ b ace58 <__cxa_atexit@plt+0xa0038> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xffffec70 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - rscseq fp, r5, #236, 28 @ 0xec0 │ │ │ │ + rscseq sl, r5, #236, 28 @ 0xec0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne aced0 <__cxa_atexit@plt+0xa00b0> │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -163879,37 +163879,37 @@ │ │ │ │ str r7, [r6, #4] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fc2c8 <__cxa_atexit@plt+0x3ef4a8> │ │ │ │ + b 3dc520 <__cxa_atexit@plt+0x3cf700> │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc acf08 <__cxa_atexit@plt+0xa00e8> │ │ │ │ ldr r7, [pc, #52] @ acf18 <__cxa_atexit@plt+0xa00f8> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fc270 <__cxa_atexit@plt+0x3ef450> │ │ │ │ + b 3dc4c8 <__cxa_atexit@plt+0x3cf6a8> │ │ │ │ mov r6, #12 │ │ │ │ b acf0c <__cxa_atexit@plt+0xa00ec> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffebbc │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq fp, r5, #12, 28 @ 0xc0 │ │ │ │ + rscseq sl, r5, #12, 28 @ 0xc0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc acf9c <__cxa_atexit@plt+0xa017c> │ │ │ │ @@ -163930,24 +163930,24 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ ldr r0, [pc, #48] @ acfb8 <__cxa_atexit@plt+0xa0198> │ │ │ │ add lr, pc, lr │ │ │ │ sub sl, r6, #3 │ │ │ │ add r8, lr, #2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ - b 1c09ecc <__cxa_atexit@plt+0x1bfd0ac> │ │ │ │ + b 1ef1ca0 <__cxa_atexit@plt+0x1ee4e80> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ - rscseq fp, r5, #104, 24 @ 0x6800 │ │ │ │ - tsteq r6, #8, 2 │ │ │ │ - tsteq r6, #216, 2 @ 0x36 │ │ │ │ - rscseq fp, r5, #176, 26 @ 0x2c00 │ │ │ │ + rscseq sl, r5, #104, 24 @ 0x6800 │ │ │ │ + tsteq r6, #24, 2 │ │ │ │ + tsteq r6, #232, 2 @ 0x3a │ │ │ │ + rscseq sl, r5, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ad04c <__cxa_atexit@plt+0xa022c> │ │ │ │ ldr r3, [pc, #160] @ ad080 <__cxa_atexit@plt+0xa0260> │ │ │ │ @@ -163970,15 +163970,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r7, r9} │ │ │ │ stmdb r5, {r1, r8, r9, sl} │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fc270 <__cxa_atexit@plt+0x3ef450> │ │ │ │ + b 3dc4c8 <__cxa_atexit@plt+0x3cf6a8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ ad088 <__cxa_atexit@plt+0xa0268> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -163989,19 +163989,19 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ ad084 <__cxa_atexit@plt+0xa0264> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - rscseq fp, r5, #252, 24 @ 0xfc00 │ │ │ │ - rscseq fp, r5, #40, 26 @ 0xa00 │ │ │ │ + rscseq sl, r5, #252, 24 @ 0xfc00 │ │ │ │ + rscseq sl, r5, #40, 26 @ 0xa00 │ │ │ │ @ instruction: 0xffffe958 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - rscseq fp, r5, #220, 24 @ 0xdc00 │ │ │ │ + rscseq sl, r5, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ @@ -164016,28 +164016,28 @@ │ │ │ │ sub lr, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r2, {r7, r9} │ │ │ │ sub r7, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ stm lr, {r1, r8, r9, sl} │ │ │ │ - b 3fc270 <__cxa_atexit@plt+0x3ef450> │ │ │ │ + b 3dc4c8 <__cxa_atexit@plt+0x3cf6a8> │ │ │ │ mov r6, r2 │ │ │ │ b ad104 <__cxa_atexit@plt+0xa02e4> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ ad118 <__cxa_atexit@plt+0xa02f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r5, #100, 24 @ 0x6400 │ │ │ │ + rscseq sl, r5, #100, 24 @ 0x6400 │ │ │ │ @ instruction: 0xffffe89c │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ - rscseq fp, r5, #80, 24 @ 0x5000 │ │ │ │ + rscseq sl, r5, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b acfcc <__cxa_atexit@plt+0xa01ac> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -164056,16 +164056,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ ad194 <__cxa_atexit@plt+0xa0374> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #204, 2 @ 0x33 │ │ │ │ - rscseq fp, r5, #8, 24 @ 0x800 │ │ │ │ + tsteq r6, #220, 2 @ 0x37 │ │ │ │ + rscseq sl, r5, #8, 24 @ 0x800 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -164082,16 +164082,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ ad1fc <__cxa_atexit@plt+0xa03dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #140, 4 @ 0xc0000008 │ │ │ │ - rscseq fp, r5, #164, 22 @ 0x29000 │ │ │ │ + tsteq r6, #156, 4 @ 0xc0000009 │ │ │ │ + rscseq sl, r5, #164, 22 @ 0x29000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -164106,16 +164106,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ ad25c <__cxa_atexit@plt+0xa043c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #216, 2 @ 0x36 │ │ │ │ - rscseq fp, r5, #72, 22 @ 0x12000 │ │ │ │ + tsteq r6, #232, 2 @ 0x3a │ │ │ │ + rscseq sl, r5, #72, 22 @ 0x12000 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov lr, fp │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ mov fp, r4 │ │ │ │ cmp r3, r6 │ │ │ │ bcc ad2dc <__cxa_atexit@plt+0xa04bc> │ │ │ │ @@ -164147,16 +164147,16 @@ │ │ │ │ ldr r0, [fp, #-8] │ │ │ │ mov r4, #40 @ 0x28 │ │ │ │ str r4, [fp, #828] @ 0x33c │ │ │ │ mov r4, fp │ │ │ │ add r7, pc, r7 │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #172, 2 @ 0x2b │ │ │ │ - rscseq fp, r5, #168, 20 @ 0xa8000 │ │ │ │ + tsteq r6, #188, 2 @ 0x2f │ │ │ │ + rscseq sl, r5, #168, 20 @ 0xa8000 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -164198,16 +164198,16 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [fp, #828] @ 0x33c │ │ │ │ mov r4, fp │ │ │ │ mov fp, lr │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #244 @ 0xf4 │ │ │ │ - rscseq fp, r5, #232, 18 @ 0x3a0000 │ │ │ │ + tsteq r6, #4, 2 │ │ │ │ + rscseq sl, r5, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -164224,16 +164224,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ ad434 <__cxa_atexit@plt+0xa0614> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #244, 28 @ 0xf40 │ │ │ │ - rscseq fp, r5, #120, 18 @ 0x1e0000 │ │ │ │ + tsteq r6, #4, 30 │ │ │ │ + rscseq sl, r5, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -164246,16 +164246,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ ad48c <__cxa_atexit@plt+0xa066c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #252, 30 @ 0x3f0 │ │ │ │ - rscseq fp, r5, #36, 18 @ 0x90000 │ │ │ │ + tsteq r6, #12 │ │ │ │ + rscseq sl, r5, #36, 18 @ 0x90000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -164268,16 +164268,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ ad4e4 <__cxa_atexit@plt+0xa06c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #80, 30 @ 0x140 │ │ │ │ - rscseq fp, r5, #212, 16 @ 0xd40000 │ │ │ │ + tsteq r6, #96, 30 @ 0x180 │ │ │ │ + rscseq sl, r5, #212, 16 @ 0xd40000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -164290,16 +164290,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ ad53c <__cxa_atexit@plt+0xa071c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #56, 30 @ 0xe0 │ │ │ │ - rscseq fp, r5, #128, 16 @ 0x800000 │ │ │ │ + tsteq r6, #72, 30 @ 0x120 │ │ │ │ + rscseq sl, r5, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -164312,16 +164312,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ ad594 <__cxa_atexit@plt+0xa0774> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #248, 28 @ 0xf80 │ │ │ │ - rscseq fp, r5, #44, 16 @ 0x2c0000 │ │ │ │ + tsteq r6, #8, 30 │ │ │ │ + rscseq sl, r5, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -164338,83 +164338,83 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ ad5fc <__cxa_atexit@plt+0xa07dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #96, 26 @ 0x1800 │ │ │ │ - rscseq fp, r5, #204, 14 @ 0x3300000 │ │ │ │ - sbcseq r7, r8, #968884224 @ 0x39c00000 │ │ │ │ + tsteq r6, #112, 26 @ 0x1c00 │ │ │ │ + rscseq sl, r5, #204, 14 @ 0x3300000 │ │ │ │ + sbcseq r7, r8, #654311424 @ 0x27000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq r7, r8, #15728640 @ 0xf00000 │ │ │ │ + sbcseq r7, r8, #1325400064 @ 0x4f000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq r7, r8, #57671680 @ 0x3700000 │ │ │ │ + sbcseq r7, r8, #1996488704 @ 0x77000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq r7, r8, #96, 12 @ 0x6000000 │ │ │ │ + sbcseq r7, r8, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq r7, r8, #141557760 @ 0x8700000 │ │ │ │ + sbcseq r7, r8, #-956301312 @ 0xc7000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq r7, r8, #190840832 @ 0xb600000 │ │ │ │ + sbcseq r7, r8, #-167772160 @ 0xf6000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq r7, r8, #231735296 @ 0xdd00000 │ │ │ │ + sbcseq r7, r8, #121634816 @ 0x7400000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq r7, r8, #2621440 @ 0x280000 │ │ │ │ + sbcseq r7, r8, #310378496 @ 0x12800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - sbcseq r7, r8, #13369344 @ 0xcc0000 │ │ │ │ + sbcseq r7, r8, #482344960 @ 0x1cc00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - sbcseq r7, r8, #24641536 @ 0x1780000 │ │ │ │ + sbcseq r7, r8, #662700032 @ 0x27800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r3, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - sbcseq r7, r8, #140, 14 @ 0x2300000 │ │ │ │ + sbcseq r7, r8, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq r7, r8, #47710208 @ 0x2d80000 │ │ │ │ + sbcseq r7, r8, #1031798784 @ 0x3d800000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -164436,15 +164436,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ ad780 <__cxa_atexit@plt+0xa0960> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq fp, r5, #72, 12 @ 0x4800000 │ │ │ │ + rscseq sl, r5, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -164468,15 +164468,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ ad800 <__cxa_atexit@plt+0xa09e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq fp, r5, #204, 10 @ 0x33000000 │ │ │ │ + rscseq sl, r5, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -164498,42 +164498,42 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #48, 16 @ 0x300000 │ │ │ │ - tsteq r6, #240, 14 @ 0x3c00000 │ │ │ │ + tsteq r6, #64, 16 @ 0x400000 │ │ │ │ + tsteq r6, #0, 16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ad8d8 <__cxa_atexit@plt+0xa0ab8> │ │ │ │ ldr r2, [pc, #36] @ ad8e0 <__cxa_atexit@plt+0xa0ac0> │ │ │ │ ldr r1, [pc, #36] @ ad8e4 <__cxa_atexit@plt+0xa0ac4> │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r5, #24, 10 @ 0x6000000 │ │ │ │ - tsteq r6, #80, 14 @ 0x1400000 │ │ │ │ + rscseq sl, r5, #24, 10 @ 0x6000000 │ │ │ │ + tsteq r6, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi ad954 <__cxa_atexit@plt+0xa0b34> │ │ │ │ @@ -164552,27 +164552,27 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r8, [r3, #-4] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ b ad964 <__cxa_atexit@plt+0xa0b44> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ ad974 <__cxa_atexit@plt+0xa0b54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r5, #120, 8 @ 0x78000000 │ │ │ │ + rscseq sl, r5, #120, 8 @ 0x78000000 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - tsteq r6, #240, 12 @ 0xf000000 │ │ │ │ + tsteq r6, #0, 14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ad9c4 <__cxa_atexit@plt+0xa0ba4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -164583,16 +164583,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 84da8 <__cxa_atexit@plt+0x77f88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #112, 12 @ 0x7000000 │ │ │ │ - tsteq r6, #212, 12 @ 0xd400000 │ │ │ │ + tsteq r6, #128, 12 @ 0x8000000 │ │ │ │ + tsteq r6, #228, 12 @ 0xe400000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi adab4 <__cxa_atexit@plt+0xa0c94> │ │ │ │ and r7, sl, #3 │ │ │ │ @@ -164652,23 +164652,23 @@ │ │ │ │ ldr r7, [pc, #24] @ adae4 <__cxa_atexit@plt+0xa0cc4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r6, r2 │ │ │ │ mov r7, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - tsteq r6, #80, 12 @ 0x5000000 │ │ │ │ - rscseq fp, r5, #44, 6 @ 0xb0000000 │ │ │ │ + tsteq r6, #96, 12 @ 0x6000000 │ │ │ │ + rscseq sl, r5, #44, 6 @ 0xb0000000 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq r6, #180, 10 @ 0x2d000000 │ │ │ │ - tsteq r6, #212, 10 @ 0x35000000 │ │ │ │ + tsteq r6, #196, 10 @ 0x31000000 │ │ │ │ + tsteq r6, #228, 10 @ 0x39000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ adb3c <__cxa_atexit@plt+0xa0d1c> │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -164676,45 +164676,45 @@ │ │ │ │ stmda r5, {r0, r3} │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r3, [pc, #12] @ adb40 <__cxa_atexit@plt+0xa0d20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 84da8 <__cxa_atexit@plt+0x77f88> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r6, #80, 10 @ 0x14000000 │ │ │ │ + tsteq r6, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ adb7c <__cxa_atexit@plt+0xa0d5c> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ adb80 <__cxa_atexit@plt+0xa0d60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r6, #136, 12 @ 0x8800000 │ │ │ │ + tsteq r6, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne adbbc <__cxa_atexit@plt+0xa0d9c> │ │ │ │ ldr r3, [pc, #112] @ adc10 <__cxa_atexit@plt+0xa0df0> │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #100] @ adc14 <__cxa_atexit@plt+0xa0df4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc adc00 <__cxa_atexit@plt+0xa0de0> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ @@ -164727,19 +164727,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ sub r7, r3, #6 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r6, #76, 12 @ 0x4c00000 │ │ │ │ - tsteq r6, #120, 8 @ 0x78000000 │ │ │ │ - tsteq r6, #48, 8 @ 0x30000000 │ │ │ │ + tsteq r6, #92, 12 @ 0x5c00000 │ │ │ │ + tsteq r6, #136, 8 @ 0x88000000 │ │ │ │ + tsteq r6, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne adc48 <__cxa_atexit@plt+0xa0e28> │ │ │ │ @@ -164763,17 +164763,17 @@ │ │ │ │ add r8, r7, #1 │ │ │ │ sub r7, r3, #6 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #244, 6 @ 0xd0000003 │ │ │ │ - tsteq r6, #164, 6 @ 0x90000002 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r6, #4, 8 @ 0x4000000 │ │ │ │ + tsteq r6, #180, 6 @ 0xd0000002 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -164796,18 +164796,18 @@ │ │ │ │ stm lr, {r1, r3, r8} │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ add30 <__cxa_atexit@plt+0xa0f10> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ - tsteq r6, #64, 6 │ │ │ │ - tsteq r6, #96, 6 @ 0x80000001 │ │ │ │ + tsteq r6, #80, 6 @ 0x40000001 │ │ │ │ + tsteq r6, #112, 6 @ 0xc0000001 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi addf4 <__cxa_atexit@plt+0xa0fd4> │ │ │ │ @@ -164857,15 +164857,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - rscseq sl, r5, #240, 30 @ 0x3c0 │ │ │ │ + rscseq r9, r5, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ mov r7, r5 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #4]! │ │ │ │ @@ -164949,16 +164949,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ adf8c <__cxa_atexit@plt+0xa116c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r6, #4, 10 @ 0x1000000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r6, #20, 10 @ 0x5000000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -164973,39 +164973,39 @@ │ │ │ │ stmib r2, {r0, r8} │ │ │ │ ldr r0, [pc, #52] @ ae008 <__cxa_atexit@plt+0xa11e8> │ │ │ │ sub r2, r6, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #28, 4 @ 0xc0000001 │ │ │ │ - tsteq r6, #168 @ 0xa8 │ │ │ │ + tsteq r6, #44, 4 @ 0xc0000002 │ │ │ │ + tsteq r6, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ae03c <__cxa_atexit@plt+0xa121c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ ae044 <__cxa_atexit@plt+0xa1224> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9322c <__cxa_atexit@plt+0x8640c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #236, 30 @ 0x3b0 │ │ │ │ + tsteq r6, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi ae0c8 <__cxa_atexit@plt+0xa12a8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -165029,26 +165029,26 @@ │ │ │ │ str r9, [r3, #12]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r8, [r3, #-4] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ + tsteq r6, #152, 30 @ 0x260 │ │ │ │ tsteq r6, #136, 30 @ 0x220 │ │ │ │ - tsteq r6, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ae14c <__cxa_atexit@plt+0xa132c> │ │ │ │ @@ -165062,39 +165062,39 @@ │ │ │ │ stmib r2, {r0, r8} │ │ │ │ ldr r0, [pc, #52] @ ae16c <__cxa_atexit@plt+0xa134c> │ │ │ │ sub r2, r6, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #184 @ 0xb8 │ │ │ │ - tsteq r6, #68, 30 @ 0x110 │ │ │ │ + tsteq r6, #200 @ 0xc8 │ │ │ │ + tsteq r6, #84, 30 @ 0x150 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ae1a0 <__cxa_atexit@plt+0xa1380> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ ae1a8 <__cxa_atexit@plt+0xa1388> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9329c <__cxa_atexit@plt+0x8647c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #136, 28 @ 0x880 │ │ │ │ + tsteq r6, #152, 28 @ 0x980 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -165150,15 +165150,15 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r6, #24, 28 @ 0x180 │ │ │ │ + tsteq r6, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -165245,16 +165245,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ ae42c <__cxa_atexit@plt+0xa160c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r6, #100 @ 0x64 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r6, #116 @ 0x74 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ae494 <__cxa_atexit@plt+0xa1674> │ │ │ │ @@ -165272,24 +165272,24 @@ │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - tsteq r6, #176, 22 @ 0x2c000 │ │ │ │ + tsteq r6, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi ae540 <__cxa_atexit@plt+0xa1720> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -165315,24 +165315,24 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str ip, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #44, 22 @ 0xb000 │ │ │ │ - tsteq r6, #16, 22 @ 0x4000 │ │ │ │ + tsteq r6, #60, 22 @ 0xf000 │ │ │ │ + tsteq r6, #32, 22 @ 0x8000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -165359,15 +165359,15 @@ │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ bx ip │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - tsteq r6, #208, 24 @ 0xd000 │ │ │ │ + tsteq r6, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub ip, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi ae6a0 <__cxa_atexit@plt+0xa1880> │ │ │ │ @@ -165411,15 +165411,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #152, 22 @ 0x26000 │ │ │ │ + tsteq r6, #168, 22 @ 0x2a000 │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -165439,15 +165439,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ b 931ac <__cxa_atexit@plt+0x8638c> │ │ │ │ ldr r7, [pc, #12] @ ae72c <__cxa_atexit@plt+0xa190c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq sl, r5, #208, 12 @ 0xd000000 │ │ │ │ + rscseq r9, r5, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ mov sl, fp │ │ │ │ cmp r2, r6 │ │ │ │ @@ -165484,19 +165484,19 @@ │ │ │ │ sub r7, r6, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #24] │ │ │ │ bx ip │ │ │ │ mov fp, sl │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - tsteq r6, #208, 20 @ 0xd0000 │ │ │ │ + tsteq r6, #224, 20 @ 0xe0000 │ │ │ │ @ instruction: 0xfffff930 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ae838 <__cxa_atexit@plt+0xa1a18> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -165508,16 +165508,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 84da8 <__cxa_atexit@plt+0x77f88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #252, 14 @ 0x3f00000 │ │ │ │ - tsteq r6, #96, 16 @ 0x600000 │ │ │ │ + tsteq r6, #12, 16 @ 0xc0000 │ │ │ │ + tsteq r6, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ae888 <__cxa_atexit@plt+0xa1a68> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -165528,16 +165528,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 84e18 <__cxa_atexit@plt+0x77ff8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #172, 14 @ 0x2b00000 │ │ │ │ - tsteq r6, #16, 16 @ 0x100000 │ │ │ │ + tsteq r6, #188, 14 @ 0x2f00000 │ │ │ │ + tsteq r6, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ae910 <__cxa_atexit@plt+0xa1af0> │ │ │ │ @@ -165567,15 +165567,15 @@ │ │ │ │ ldr r7, [pc, #20] @ ae92c <__cxa_atexit@plt+0xa1b0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rscseq sl, r5, #216, 8 @ 0xd8000000 │ │ │ │ + rscseq r9, r5, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #28] @ ae968 <__cxa_atexit@plt+0xa1b48> │ │ │ │ tst r7, #3 │ │ │ │ @@ -165643,21 +165643,21 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ b aea54 <__cxa_atexit@plt+0xa1c34> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #88, 12 @ 0x5800000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r6, #104, 12 @ 0x6800000 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - tsteq r6, #184, 12 @ 0xb800000 │ │ │ │ - tsteq r6, #100, 12 @ 0x6400000 │ │ │ │ - tsteq r6, #92, 20 @ 0x5c000 │ │ │ │ + tsteq r6, #200, 12 @ 0xc800000 │ │ │ │ + tsteq r6, #116, 12 @ 0x7400000 │ │ │ │ + tsteq r6, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aead0 <__cxa_atexit@plt+0xa1cb0> │ │ │ │ @@ -165671,24 +165671,24 @@ │ │ │ │ stmib r2, {r0, r8} │ │ │ │ ldr r0, [pc, #52] @ aeaf0 <__cxa_atexit@plt+0xa1cd0> │ │ │ │ sub r2, r6, #2 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #228, 10 @ 0x39000000 │ │ │ │ - tsteq r6, #192, 10 @ 0x30000000 │ │ │ │ + tsteq r6, #244, 10 @ 0x3d000000 │ │ │ │ + tsteq r6, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b ae8a4 <__cxa_atexit@plt+0xa1a84> │ │ │ │ @@ -165719,15 +165719,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - tsteq r6, #204, 8 @ 0xcc000000 │ │ │ │ + tsteq r6, #220, 8 @ 0xdc000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi aec14 <__cxa_atexit@plt+0xa1df4> │ │ │ │ @@ -165752,24 +165752,24 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ add lr, pc, lr │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #16] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r1, [r3, #-4] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - tsteq r6, #68, 8 @ 0x44000000 │ │ │ │ + tsteq r6, #84, 8 @ 0x54000000 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aec68 <__cxa_atexit@plt+0xa1e48> │ │ │ │ @@ -165779,15 +165779,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 931ac <__cxa_atexit@plt+0x8638c> │ │ │ │ ldr r7, [pc, #12] @ aec7c <__cxa_atexit@plt+0xa1e5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq sl, r5, #136, 2 @ 0x22 │ │ │ │ + rscseq r9, r5, #136, 2 @ 0x22 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc aecd0 <__cxa_atexit@plt+0xa1eb0> │ │ │ │ @@ -165802,15 +165802,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ b 84d28 <__cxa_atexit@plt+0x77f08> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ @@ -165829,16 +165829,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 84da8 <__cxa_atexit@plt+0x77f88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #248, 4 @ 0x8000000f │ │ │ │ - tsteq r6, #92, 6 @ 0x70000001 │ │ │ │ + tsteq r6, #8, 6 @ 0x20000000 │ │ │ │ + tsteq r6, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aed8c <__cxa_atexit@plt+0xa1f6c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -165849,16 +165849,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 84e18 <__cxa_atexit@plt+0x77ff8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #168, 4 @ 0x8000000a │ │ │ │ - tsteq r6, #12, 6 @ 0x30000000 │ │ │ │ + tsteq r6, #184, 4 @ 0x8000000b │ │ │ │ + tsteq r6, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi aee14 <__cxa_atexit@plt+0xa1ff4> │ │ │ │ @@ -165888,15 +165888,15 @@ │ │ │ │ ldr r7, [pc, #20] @ aee30 <__cxa_atexit@plt+0xa2010> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rscseq r9, r5, #220, 30 @ 0x370 │ │ │ │ + rscseq r8, r5, #220, 30 @ 0x370 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ aee6c <__cxa_atexit@plt+0xa204c> │ │ │ │ stmda r5, {r2, r3} │ │ │ │ @@ -165965,21 +165965,21 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ b aef5c <__cxa_atexit@plt+0xa213c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #80, 2 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r6, #96, 2 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - tsteq r6, #180, 2 @ 0x2d │ │ │ │ - tsteq r6, #92, 2 │ │ │ │ - tsteq r6, #80, 10 @ 0x14000000 │ │ │ │ + tsteq r6, #196, 2 @ 0x31 │ │ │ │ + tsteq r6, #108, 2 │ │ │ │ + tsteq r6, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aefd8 <__cxa_atexit@plt+0xa21b8> │ │ │ │ @@ -165993,24 +165993,24 @@ │ │ │ │ stmib r2, {r0, r8} │ │ │ │ ldr r0, [pc, #52] @ aeff8 <__cxa_atexit@plt+0xa21d8> │ │ │ │ sub r2, r6, #2 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #220 @ 0xdc │ │ │ │ - tsteq r6, #184 @ 0xb8 │ │ │ │ + tsteq r6, #236 @ 0xec │ │ │ │ + tsteq r6, #200 @ 0xc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b aeda8 <__cxa_atexit@plt+0xa1f88> │ │ │ │ @@ -166041,15 +166041,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - tsteq r6, #196, 30 @ 0x310 │ │ │ │ + tsteq r6, #212, 30 @ 0x350 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi af11c <__cxa_atexit@plt+0xa22fc> │ │ │ │ @@ -166074,24 +166074,24 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ add lr, pc, lr │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #16] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r1, [r3, #-4] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - tsteq r6, #60, 30 @ 0xf0 │ │ │ │ + tsteq r6, #76, 30 @ 0x130 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi af170 <__cxa_atexit@plt+0xa2350> │ │ │ │ @@ -166101,15 +166101,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 931ac <__cxa_atexit@plt+0x8638c> │ │ │ │ ldr r7, [pc, #12] @ af184 <__cxa_atexit@plt+0xa2364> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r9, r5, #136, 24 @ 0x8800 │ │ │ │ + rscseq r8, r5, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc af1d8 <__cxa_atexit@plt+0xa23b8> │ │ │ │ @@ -166124,15 +166124,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ b 84d28 <__cxa_atexit@plt+0x77f08> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ @@ -166153,31 +166153,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ af258 <__cxa_atexit@plt+0xa2438> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #56, 4 @ 0x80000003 │ │ │ │ - rscseq r9, r5, #156, 24 @ 0x9c00 │ │ │ │ - sbcseq r5, r8, #60672 @ 0xed00 │ │ │ │ + tsteq r6, #72, 4 @ 0x80000004 │ │ │ │ + rscseq r8, r5, #156, 24 @ 0x9c00 │ │ │ │ + sbcseq r5, r8, #46080 @ 0xb400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r5, #112, 24 @ 0x7000 │ │ │ │ + rscseq r8, r5, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi af2cc <__cxa_atexit@plt+0xa24ac> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq af2c4 <__cxa_atexit@plt+0xa24a4> │ │ │ │ ldr r3, [pc, #44] @ af2d4 <__cxa_atexit@plt+0xa24b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ af2d8 <__cxa_atexit@plt+0xa24b8> │ │ │ │ @@ -166185,16 +166185,16 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b 8f008 <__cxa_atexit@plt+0x821e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #132, 26 @ 0x2100 │ │ │ │ - tsteq r6, #176, 2 @ 0x2c │ │ │ │ + tsteq r6, #148, 26 @ 0x2500 │ │ │ │ + tsteq r6, #192, 2 @ 0x30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi af328 <__cxa_atexit@plt+0xa2508> │ │ │ │ ldr r3, [pc, #60] @ af338 <__cxa_atexit@plt+0xa2518> │ │ │ │ @@ -166211,15 +166211,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ af33c <__cxa_atexit@plt+0xa251c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r9, r5, #212, 22 @ 0x35000 │ │ │ │ + rscseq r8, r5, #212, 22 @ 0x35000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -166231,30 +166231,30 @@ │ │ │ │ bhi af3a0 <__cxa_atexit@plt+0xa2580> │ │ │ │ ldr r3, [pc, #52] @ af3b0 <__cxa_atexit@plt+0xa2590> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq af390 <__cxa_atexit@plt+0xa2570> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ af3b4 <__cxa_atexit@plt+0xa2594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r9, r5, #96, 22 @ 0x18000 │ │ │ │ + rscseq r8, r5, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi af418 <__cxa_atexit@plt+0xa25f8> │ │ │ │ ldr r3, [pc, #60] @ af428 <__cxa_atexit@plt+0xa2608> │ │ │ │ @@ -166271,15 +166271,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ af42c <__cxa_atexit@plt+0xa260c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r9, r5, #236, 20 @ 0xec000 │ │ │ │ + rscseq r8, r5, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -166303,31 +166303,31 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ af4ac <__cxa_atexit@plt+0xa268c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r9, r5, #112, 20 @ 0x70000 │ │ │ │ + rscseq r8, r5, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ af4e8 <__cxa_atexit@plt+0xa26c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ - tsteq r6, #72, 22 @ 0x12000 │ │ │ │ - rscseq r9, r5, #48, 20 @ 0x30000 │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ + tsteq r6, #88, 22 @ 0x16000 │ │ │ │ + rscseq r8, r5, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi af578 <__cxa_atexit@plt+0xa2758> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -166353,67 +166353,67 @@ │ │ │ │ str r8, [r2, #16] │ │ │ │ str r0, [r2, #12] │ │ │ │ str r5, [r2, #20] │ │ │ │ ldr r5, [pc, #56] @ af5a4 <__cxa_atexit@plt+0xa2784> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - tsteq r6, #220, 20 @ 0xdc000 │ │ │ │ - tsteq r6, #4, 22 @ 0x1000 │ │ │ │ - tsteq r6, #140, 24 @ 0x8c00 │ │ │ │ - rscseq r9, r5, #104, 18 @ 0x1a0000 │ │ │ │ + tsteq r6, #236, 20 @ 0xec000 │ │ │ │ + tsteq r6, #20, 22 @ 0x5000 │ │ │ │ + tsteq r6, #156, 24 @ 0x9c00 │ │ │ │ + rscseq r8, r5, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ af5c8 <__cxa_atexit@plt+0xa27a8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 85cdc <__cxa_atexit@plt+0x78ebc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ - rscseq r9, r5, #52, 18 @ 0xd0000 │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ + rscseq r8, r5, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc af624 <__cxa_atexit@plt+0xa2804> │ │ │ │ ldr r2, [pc, #44] @ af63c <__cxa_atexit@plt+0xa281c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r9, [r3, #12] │ │ │ │ mov r9, r3 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r7, [pc, #20] @ af640 <__cxa_atexit@plt+0xa2820> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - rscseq r9, r5, #0, 18 │ │ │ │ - rscseq r9, r5, #228, 16 @ 0xe40000 │ │ │ │ + rscseq r8, r5, #0, 18 │ │ │ │ + rscseq r8, r5, #228, 16 @ 0xe40000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi af68c <__cxa_atexit@plt+0xa286c> │ │ │ │ ldr r7, [pc, #52] @ af69c <__cxa_atexit@plt+0xa287c> │ │ │ │ @@ -166428,16 +166428,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ af6a0 <__cxa_atexit@plt+0xa2880> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r9, r5, #164, 16 @ 0xa40000 │ │ │ │ - rscseq r9, r5, #136, 16 @ 0x880000 │ │ │ │ + rscseq r8, r5, #164, 16 @ 0xa40000 │ │ │ │ + rscseq r8, r5, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr sl, [r3, #7] │ │ │ │ ldr r2, [pc, #164] @ af768 <__cxa_atexit@plt+0xa2948> │ │ │ │ mov r3, r5 │ │ │ │ @@ -166463,15 +166463,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ mov r7, r8 │ │ │ │ str r9, [r6, #12] │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ @@ -166480,17 +166480,17 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - rscseq r9, r5, #212, 14 @ 0x3500000 │ │ │ │ + rscseq r8, r5, #212, 14 @ 0x3500000 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - rscseq r9, r5, #180, 14 @ 0x2d00000 │ │ │ │ + rscseq r8, r5, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #128] @ af80c <__cxa_atexit@plt+0xa29ec> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r8, #3 │ │ │ │ @@ -166508,29 +166508,29 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ mov r7, r8 │ │ │ │ str r9, [r6, #12] │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ af810 <__cxa_atexit@plt+0xa29f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq r9, r5, #48, 14 @ 0xc00000 │ │ │ │ + rscseq r8, r5, #48, 14 @ 0xc00000 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ - rscseq r9, r5, #20, 14 @ 0x500000 │ │ │ │ + rscseq r8, r5, #20, 14 @ 0x500000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r5 │ │ │ │ mov r3, r6 │ │ │ │ ldr sl, [r7, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -166542,23 +166542,23 @@ │ │ │ │ ldr r7, [pc, #48] @ af884 <__cxa_atexit@plt+0xa2a64> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ mov r7, r8 │ │ │ │ str r9, [r3, #12] │ │ │ │ mov r9, r3 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r7, [pc, #20] @ af888 <__cxa_atexit@plt+0xa2a68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - rscseq r9, r5, #184, 12 @ 0xb800000 │ │ │ │ + rscseq r8, r5, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi af8fc <__cxa_atexit@plt+0xa2adc> │ │ │ │ ldr r7, [pc, #96] @ af90c <__cxa_atexit@plt+0xa2aec> │ │ │ │ @@ -166585,15 +166585,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ af914 <__cxa_atexit@plt+0xa2af4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rscseq r9, r5, #60, 12 @ 0x3c00000 │ │ │ │ + rscseq r8, r5, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ af954 <__cxa_atexit@plt+0xa2b34> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -166639,27 +166639,27 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ af9f8 <__cxa_atexit@plt+0xa2bd8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #240, 12 @ 0xf000000 │ │ │ │ - tsteq r6, #52, 16 @ 0x340000 │ │ │ │ - tsteq r6, #248, 12 @ 0xf800000 │ │ │ │ - rscseq r9, r5, #116, 10 @ 0x1d000000 │ │ │ │ + tsteq r6, #0, 14 │ │ │ │ + tsteq r6, #68, 16 @ 0x440000 │ │ │ │ + tsteq r6, #8, 14 @ 0x200000 │ │ │ │ + rscseq r8, r5, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ afa1c <__cxa_atexit@plt+0xa2bfc> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r5, #72, 10 @ 0x12000000 │ │ │ │ + rscseq r8, r5, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi afa60 <__cxa_atexit@plt+0xa2c40> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -166670,16 +166670,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 850c8 <__cxa_atexit@plt+0x782a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #212, 10 @ 0x35000000 │ │ │ │ - tsteq r6, #56, 12 @ 0x3800000 │ │ │ │ + tsteq r6, #228, 10 @ 0x39000000 │ │ │ │ + tsteq r6, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi afab0 <__cxa_atexit@plt+0xa2c90> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -166690,16 +166690,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 850c8 <__cxa_atexit@plt+0x782a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #132, 10 @ 0x21000000 │ │ │ │ - tsteq r6, #232, 10 @ 0x3a000000 │ │ │ │ + tsteq r6, #148, 10 @ 0x25000000 │ │ │ │ + tsteq r6, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi afafc <__cxa_atexit@plt+0xa2cdc> │ │ │ │ ldr r2, [pc, #44] @ afb0c <__cxa_atexit@plt+0xa2cec> │ │ │ │ @@ -166712,34 +166712,34 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 84da8 <__cxa_atexit@plt+0x77f88> │ │ │ │ ldr r7, [pc, #16] @ afb14 <__cxa_atexit@plt+0xa2cf4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r6, #156, 10 @ 0x27000000 │ │ │ │ - rscseq r9, r5, #104, 8 @ 0x68000000 │ │ │ │ + tsteq r6, #172, 10 @ 0x2b000000 │ │ │ │ + rscseq r8, r5, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #36] @ afb54 <__cxa_atexit@plt+0xa2d34> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #24] @ afb58 <__cxa_atexit@plt+0xa2d38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ afb5c <__cxa_atexit@plt+0xa2d3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r6, #188, 12 @ 0xbc00000 │ │ │ │ - tsteq r6, #216, 8 @ 0xd8000000 │ │ │ │ + tsteq r6, #204, 12 @ 0xcc00000 │ │ │ │ + tsteq r6, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne afba0 <__cxa_atexit@plt+0xa2d80> │ │ │ │ ldr r3, [pc, #128] @ afbfc <__cxa_atexit@plt+0xa2ddc> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ @@ -166747,15 +166747,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #116] @ afc00 <__cxa_atexit@plt+0xa2de0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #108] @ afc04 <__cxa_atexit@plt+0xa2de4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc afbec <__cxa_atexit@plt+0xa2dcc> │ │ │ │ ldr r7, [pc, #80] @ afc08 <__cxa_atexit@plt+0xa2de8> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -166770,20 +166770,20 @@ │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r6, #112, 12 @ 0x7000000 │ │ │ │ - tsteq r6, #140, 8 @ 0x8c000000 │ │ │ │ + tsteq r6, #128, 12 @ 0x8000000 │ │ │ │ + tsteq r6, #156, 8 @ 0x9c000000 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - tsteq r6, #176, 8 @ 0xb0000000 │ │ │ │ + tsteq r6, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne afc38 <__cxa_atexit@plt+0xa2e18> │ │ │ │ ldr r7, [pc, #104] @ afc94 <__cxa_atexit@plt+0xa2e74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -166808,18 +166808,18 @@ │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #12, 8 @ 0xc000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r6, #28, 8 @ 0x1c000000 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - tsteq r6, #24, 8 @ 0x18000000 │ │ │ │ + tsteq r6, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi afd2c <__cxa_atexit@plt+0xa2f0c> │ │ │ │ ldr r3, [pc, #152] @ afd58 <__cxa_atexit@plt+0xa2f38> │ │ │ │ @@ -166860,18 +166860,18 @@ │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - rscseq r9, r5, #32, 4 │ │ │ │ - rscseq r9, r5, #60, 4 @ 0xc0000003 │ │ │ │ + rscseq r8, r5, #32, 4 │ │ │ │ + rscseq r8, r5, #60, 4 @ 0xc0000003 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - tsteq r6, #136, 6 @ 0x20000002 │ │ │ │ + tsteq r6, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #88] @ afde0 <__cxa_atexit@plt+0xa2fc0> │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ ldr r9, [r3, #-4] │ │ │ │ @@ -166894,16 +166894,16 @@ │ │ │ │ ldr r7, [pc, #24] @ afdec <__cxa_atexit@plt+0xa2fcc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - tsteq r6, #208, 4 │ │ │ │ - rscseq r9, r5, #148, 2 @ 0x25 │ │ │ │ + tsteq r6, #224, 4 │ │ │ │ + rscseq r8, r5, #148, 2 @ 0x25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc afe24 <__cxa_atexit@plt+0xa3004> │ │ │ │ @@ -166914,16 +166914,16 @@ │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ afe40 <__cxa_atexit@plt+0xa3020> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #208, 6 @ 0x40000003 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r6, #224, 6 @ 0x80000003 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi afe80 <__cxa_atexit@plt+0xa3060> │ │ │ │ ldr r2, [pc, #40] @ afe88 <__cxa_atexit@plt+0xa3068> │ │ │ │ @@ -166931,24 +166931,24 @@ │ │ │ │ ldr r1, [pc, #36] @ afe8c <__cxa_atexit@plt+0xa306c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r6, #172, 2 @ 0x2b │ │ │ │ + tsteq r6, #188, 2 @ 0x2f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi afef4 <__cxa_atexit@plt+0xa30d4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -166960,24 +166960,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq r6, #60, 2 │ │ │ │ + tsteq r6, #76, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aff68 <__cxa_atexit@plt+0xa3148> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -166989,24 +166989,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq r6, #200 @ 0xc8 │ │ │ │ + tsteq r6, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi affdc <__cxa_atexit@plt+0xa31bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -167018,24 +167018,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq r6, #84 @ 0x54 │ │ │ │ + tsteq r6, #100 @ 0x64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b0050 <__cxa_atexit@plt+0xa3230> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -167047,24 +167047,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq r6, #224, 30 @ 0x380 │ │ │ │ + tsteq r6, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b00c4 <__cxa_atexit@plt+0xa32a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -167076,24 +167076,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq r6, #108, 30 @ 0x1b0 │ │ │ │ + tsteq r6, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b0138 <__cxa_atexit@plt+0xa3318> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -167105,51 +167105,51 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq r6, #248, 28 @ 0xf80 │ │ │ │ + tsteq r6, #8, 30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b018c <__cxa_atexit@plt+0xa336c> │ │ │ │ ldr r3, [pc, #24] @ b0198 <__cxa_atexit@plt+0xa3378> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b01c0 <__cxa_atexit@plt+0xa33a0> │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ addne r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #236 @ 0xec │ │ │ │ - rscseq r8, r5, #172, 26 @ 0x2b00 │ │ │ │ + tsteq r6, #252 @ 0xfc │ │ │ │ + rscseq r7, r5, #172, 26 @ 0x2b00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b0240 <__cxa_atexit@plt+0xa3420> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -167181,17 +167181,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - tsteq r6, #12, 28 @ 0xc0 │ │ │ │ - tsteq r6, #68, 4 @ 0x40000004 │ │ │ │ - tsteq r6, #60, 4 @ 0xc0000003 │ │ │ │ + tsteq r6, #28, 28 @ 0x1c0 │ │ │ │ + tsteq r6, #84, 4 @ 0x40000005 │ │ │ │ + tsteq r6, #76, 4 @ 0xc0000004 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b02b4 <__cxa_atexit@plt+0xa3494> │ │ │ │ @@ -167203,24 +167203,24 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, lr} │ │ │ │ sub r7, r6, #3 │ │ │ │ str r1, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - tsteq r6, #28, 30 @ 0x70 │ │ │ │ + tsteq r6, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 5bb18 <__cxa_atexit@plt+0x4ecf8> │ │ │ │ - rscseq r8, r5, #140, 24 @ 0x8c00 │ │ │ │ + rscseq r7, r5, #140, 24 @ 0x8c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -167240,16 +167240,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - rscseq r8, r5, #72, 24 @ 0x4800 │ │ │ │ - rscseq r8, r5, #40, 24 @ 0x2800 │ │ │ │ + rscseq r7, r5, #72, 24 @ 0x4800 │ │ │ │ + rscseq r7, r5, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -167269,16 +167269,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - rscseq r8, r5, #212, 22 @ 0x35000 │ │ │ │ - rscseq r8, r5, #200, 22 @ 0x32000 │ │ │ │ + rscseq r7, r5, #212, 22 @ 0x35000 │ │ │ │ + rscseq r7, r5, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b042c <__cxa_atexit@plt+0xa360c> │ │ │ │ ldr r1, [pc, #76] @ b0438 <__cxa_atexit@plt+0xa3618> │ │ │ │ @@ -167292,47 +167292,47 @@ │ │ │ │ beq b0424 <__cxa_atexit@plt+0xa3604> │ │ │ │ ldr r2, [pc, #48] @ b0440 <__cxa_atexit@plt+0xa3620> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r3] │ │ │ │ - b 3fc2d0 <__cxa_atexit@plt+0x3ef4b0> │ │ │ │ + b 3dc528 <__cxa_atexit@plt+0x3cf708> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r6, #24, 24 @ 0x1800 │ │ │ │ + tsteq r6, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq r8, r5, #76, 22 @ 0x13000 │ │ │ │ + rscseq r7, r5, #76, 22 @ 0x13000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ b0468 <__cxa_atexit@plt+0xa3648> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc2d0 <__cxa_atexit@plt+0x3ef4b0> │ │ │ │ + b 3dc528 <__cxa_atexit@plt+0x3cf708> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b0494 <__cxa_atexit@plt+0xa3674> │ │ │ │ ldr r3, [pc, #28] @ b04a8 <__cxa_atexit@plt+0xa3688> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc2d8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ + b 3dc530 <__cxa_atexit@plt+0x3cf710> │ │ │ │ ldr r3, [pc, #8] @ b04a4 <__cxa_atexit@plt+0xa3684> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc2e0 <__cxa_atexit@plt+0x3ef4c0> │ │ │ │ + b 3dc538 <__cxa_atexit@plt+0x3cf718> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -167342,16 +167342,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ - tsteq r6, #84, 26 @ 0x1500 │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ + tsteq r6, #100, 26 @ 0x1900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b0524 <__cxa_atexit@plt+0xa3704> │ │ │ │ @@ -167359,17 +167359,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ - tsteq r6, #16, 26 @ 0x400 │ │ │ │ - rscseq r8, r5, #92, 20 @ 0x5c000 │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ + tsteq r6, #32, 26 @ 0x800 │ │ │ │ + rscseq r7, r5, #92, 20 @ 0x5c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b05c4 <__cxa_atexit@plt+0xa37a4> │ │ │ │ ldr r1, [pc, #140] @ b05e4 <__cxa_atexit@plt+0xa37c4> │ │ │ │ @@ -167393,31 +167393,31 @@ │ │ │ │ str r3, [r6, #4]! │ │ │ │ ldr r3, [pc, #76] @ b05f0 <__cxa_atexit@plt+0xa37d0> │ │ │ │ add lr, r6, #8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stm lr, {r1, r3, r6, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq r6, #184, 20 @ 0xb8000 │ │ │ │ + tsteq r6, #200, 20 @ 0xc8000 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - tsteq r6, #252, 24 @ 0xfc00 │ │ │ │ - rscseq r8, r5, #156, 18 @ 0x270000 │ │ │ │ + tsteq r6, #12, 26 @ 0x300 │ │ │ │ + rscseq r7, r5, #156, 18 @ 0x270000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b0644 <__cxa_atexit@plt+0xa3824> │ │ │ │ @@ -167431,18 +167431,18 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r1, r2, r3, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - tsteq r6, #108, 24 @ 0x6c00 │ │ │ │ - rscseq r8, r5, #52, 18 @ 0xd0000 │ │ │ │ + tsteq r6, #124, 24 @ 0x7c00 │ │ │ │ + rscseq r7, r5, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b0704 <__cxa_atexit@plt+0xa38e4> │ │ │ │ ldr r3, [pc, #176] @ b072c <__cxa_atexit@plt+0xa390c> │ │ │ │ @@ -167486,21 +167486,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq r6, #220, 24 @ 0xdc00 │ │ │ │ - rscseq r8, r5, #148, 16 @ 0x940000 │ │ │ │ + tsteq r6, #236, 24 @ 0xec00 │ │ │ │ + rscseq r7, r5, #148, 16 @ 0x940000 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - tsteq r6, #144, 24 @ 0x9000 │ │ │ │ - rscseq r8, r5, #80, 16 @ 0x500000 │ │ │ │ + tsteq r6, #160, 24 @ 0xa000 │ │ │ │ + rscseq r7, r5, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b076c <__cxa_atexit@plt+0xa394c> │ │ │ │ ldr r7, [pc, #104] @ b07c8 <__cxa_atexit@plt+0xa39a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -167525,19 +167525,19 @@ │ │ │ │ stm lr, {r1, r6, r7} │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #20, 24 @ 0x1400 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r6, #36, 24 @ 0x2400 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - tsteq r6, #220, 22 @ 0x37000 │ │ │ │ - rscseq r8, r5, #204, 14 @ 0x3300000 │ │ │ │ + tsteq r6, #236, 22 @ 0x3b000 │ │ │ │ + rscseq r7, r5, #204, 14 @ 0x3300000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b0830 <__cxa_atexit@plt+0xa3a10> │ │ │ │ @@ -167548,78 +167548,78 @@ │ │ │ │ beq b0824 <__cxa_atexit@plt+0xa3a04> │ │ │ │ ldr r7, [pc, #56] @ b0848 <__cxa_atexit@plt+0xa3a28> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ b084c <__cxa_atexit@plt+0xa3a2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq r8, r5, #120, 14 @ 0x1e00000 │ │ │ │ - rscseq r8, r5, #84, 14 @ 0x1500000 │ │ │ │ + rscseq r7, r5, #120, 14 @ 0x1e00000 │ │ │ │ + rscseq r7, r5, #84, 14 @ 0x1500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b0870 <__cxa_atexit@plt+0xa3a50> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ b08a8 <__cxa_atexit@plt+0xa3a88> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ b08ac <__cxa_atexit@plt+0xa3a8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #172, 16 @ 0xac0000 │ │ │ │ - tsteq r6, #228, 16 @ 0xe40000 │ │ │ │ + tsteq r6, #188, 16 @ 0xbc0000 │ │ │ │ + tsteq r6, #244, 16 @ 0xf40000 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b08c4 <__cxa_atexit@plt+0xa3aa4> │ │ │ │ mov r7, fp │ │ │ │ b b0920 <__cxa_atexit@plt+0xa3b00> │ │ │ │ ldr r7, [pc, #8] @ b08d4 <__cxa_atexit@plt+0xa3ab4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r5, #240, 12 @ 0xf000000 │ │ │ │ + rscseq r7, r5, #240, 12 @ 0xf000000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r8, r5, #192, 12 @ 0xc000000 │ │ │ │ + rscseq r7, r5, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ str r8, [r5, #-12]! │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bhi b090c <__cxa_atexit@plt+0xa3aec> │ │ │ │ mov r7, fp │ │ │ │ b b0920 <__cxa_atexit@plt+0xa3b00> │ │ │ │ ldr r7, [pc, #8] @ b091c <__cxa_atexit@plt+0xa3afc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r5, #168, 12 @ 0xa800000 │ │ │ │ + rscseq r7, r5, #168, 12 @ 0xa800000 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b0994 <__cxa_atexit@plt+0xa3b74> │ │ │ │ ldr r2, [pc, #260] @ b0a40 <__cxa_atexit@plt+0xa3c20> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -167640,15 +167640,15 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ beq b0a14 <__cxa_atexit@plt+0xa3bf4> │ │ │ │ ldr r3, [pc, #196] @ b0a48 <__cxa_atexit@plt+0xa3c28> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc b0a20 <__cxa_atexit@plt+0xa3c00> │ │ │ │ ldm r5, {r1, r2, sl} │ │ │ │ ldr r8, [pc, #156] @ b0a4c <__cxa_atexit@plt+0xa3c2c> │ │ │ │ sub r0, r3, #27 │ │ │ │ @@ -167682,24 +167682,24 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ b0a3c <__cxa_atexit@plt+0xa3c1c> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr r3 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - tsteq r6, #236, 16 @ 0xec0000 │ │ │ │ - tsteq r6, #100, 12 @ 0x6400000 │ │ │ │ - tsteq r6, #84, 16 @ 0x540000 │ │ │ │ - tsteq r6, #104, 12 @ 0x6800000 │ │ │ │ - rscseq r8, r5, #72, 10 @ 0x12000000 │ │ │ │ + tsteq r6, #252, 16 @ 0xfc0000 │ │ │ │ + tsteq r6, #116, 12 @ 0x7400000 │ │ │ │ + tsteq r6, #100, 16 @ 0x640000 │ │ │ │ + tsteq r6, #120, 12 @ 0x7800000 │ │ │ │ + rscseq r7, r5, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #56] @ b0ab4 <__cxa_atexit@plt+0xa3c94> │ │ │ │ tst r7, #3 │ │ │ │ @@ -167709,42 +167709,42 @@ │ │ │ │ str r2, [r3, #-4]! │ │ │ │ beq b0aa8 <__cxa_atexit@plt+0xa3c88> │ │ │ │ ldr r3, [pc, #32] @ b0ab8 <__cxa_atexit@plt+0xa3c98> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r8, r5, #232, 8 @ 0xe8000000 │ │ │ │ + rscseq r7, r5, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ b0ae0 <__cxa_atexit@plt+0xa3cc0> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r8, r5, #192, 8 @ 0xc0000000 │ │ │ │ + rscseq r7, r5, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r8, [r3, #16]! │ │ │ │ cmp r2, #2 │ │ │ │ bne b0b14 <__cxa_atexit@plt+0xa3cf4> │ │ │ │ ldr r3, [pc, #192] @ b0bcc <__cxa_atexit@plt+0xa3dac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov ip, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b0bb0 <__cxa_atexit@plt+0xa3d90> │ │ │ │ ldr r2, [pc, #140] @ b0bbc <__cxa_atexit@plt+0xa3d9c> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -167778,21 +167778,21 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ b b0920 <__cxa_atexit@plt+0xa3b00> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - tsteq r6, #216, 12 @ 0xd800000 │ │ │ │ - tsteq r6, #60, 14 @ 0xf00000 │ │ │ │ - tsteq r6, #216, 8 @ 0xd8000000 │ │ │ │ + tsteq r6, #232, 12 @ 0xe800000 │ │ │ │ + tsteq r6, #76, 14 @ 0x1300000 │ │ │ │ + tsteq r6, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - rscseq r8, r5, #212, 6 @ 0x50000003 │ │ │ │ + rscseq r7, r5, #212, 6 @ 0x50000003 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r9, [r3, #16]! │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -167852,35 +167852,35 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ sub r8, r6, #6 │ │ │ │ bx r3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #140, 12 @ 0x8c00000 │ │ │ │ - tsteq r6, #4, 12 @ 0x400000 │ │ │ │ - tsteq r6, #24, 8 @ 0x18000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r6, #156, 12 @ 0x9c00000 │ │ │ │ + tsteq r6, #20, 12 @ 0x1400000 │ │ │ │ + tsteq r6, #40, 8 @ 0x28000000 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq r6, #188, 6 @ 0xf0000002 │ │ │ │ - tsteq r6, #0, 12 │ │ │ │ - tsteq r6, #120, 10 @ 0x1e000000 │ │ │ │ - rscseq r8, r5, #164, 4 @ 0x4000000a │ │ │ │ + tsteq r6, #204, 6 @ 0x30000003 │ │ │ │ + tsteq r6, #16, 12 @ 0x1000000 │ │ │ │ + tsteq r6, #136, 10 @ 0x22000000 │ │ │ │ + rscseq r7, r5, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r0, r7, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ b b0920 <__cxa_atexit@plt+0xa3b00> │ │ │ │ - rscseq r8, r5, #116, 4 @ 0x40000007 │ │ │ │ + rscseq r7, r5, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r0, r7, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -167920,21 +167920,21 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ b0e04 <__cxa_atexit@plt+0xa3fe4> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #148, 8 @ 0x94000000 │ │ │ │ - tsteq r6, #12, 10 @ 0x3000000 │ │ │ │ - tsteq r6, #184, 4 @ 0x8000000b │ │ │ │ - tsteq r6, #80, 4 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r6, #164, 8 @ 0xa4000000 │ │ │ │ + tsteq r6, #28, 10 @ 0x7000000 │ │ │ │ + tsteq r6, #200, 4 @ 0x8000000c │ │ │ │ + tsteq r6, #96, 4 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - rscseq r8, r5, #180, 2 @ 0x2d │ │ │ │ + rscseq r7, r5, #180, 2 @ 0x2d │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b0ee8 <__cxa_atexit@plt+0xa40c8> │ │ │ │ and r7, sl, #3 │ │ │ │ @@ -167960,15 +167960,15 @@ │ │ │ │ beq b0ee0 <__cxa_atexit@plt+0xa40c0> │ │ │ │ ldr r2, [pc, #164] @ b0f24 <__cxa_atexit@plt+0xa4104> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r3] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ cmp r7, r3 │ │ │ │ bcc b0ef8 <__cxa_atexit@plt+0xa40d8> │ │ │ │ ldr r7, [pc, #124] @ b0f2c <__cxa_atexit@plt+0xa410c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -167993,23 +167993,23 @@ │ │ │ │ ldr r7, [pc, #24] @ b0f18 <__cxa_atexit@plt+0xa40f8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - rscseq r8, r5, #228 @ 0xe4 │ │ │ │ - tsteq r6, #168, 2 @ 0x2a │ │ │ │ - tsteq r6, #96, 2 │ │ │ │ - rscseq r8, r5, #140 @ 0x8c │ │ │ │ + rscseq r7, r5, #228 @ 0xe4 │ │ │ │ + tsteq r6, #184, 2 @ 0x2e │ │ │ │ + tsteq r6, #112, 2 │ │ │ │ + rscseq r7, r5, #140 @ 0x8c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #56] @ b0f8c <__cxa_atexit@plt+0xa416c> │ │ │ │ tst r7, #3 │ │ │ │ @@ -168019,31 +168019,31 @@ │ │ │ │ str r2, [r3, #-4]! │ │ │ │ beq b0f80 <__cxa_atexit@plt+0xa4160> │ │ │ │ ldr r3, [pc, #32] @ b0f90 <__cxa_atexit@plt+0xa4170> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r8, r5, #44 @ 0x2c │ │ │ │ + rscseq r7, r5, #44 @ 0x2c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ b0fb8 <__cxa_atexit@plt+0xa4198> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r8, r5, #4 │ │ │ │ + rscseq r7, r5, #4 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [r3, #12]! │ │ │ │ and r2, r1, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -168059,15 +168059,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq b1098 <__cxa_atexit@plt+0xa4278> │ │ │ │ ldr r3, [pc, #220] @ b10f0 <__cxa_atexit@plt+0xa42d0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #12 │ │ │ │ cmp r0, lr │ │ │ │ bcc b10b0 <__cxa_atexit@plt+0xa4290> │ │ │ │ ldr r0, [pc, #164] @ b10dc <__cxa_atexit@plt+0xa42bc> │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ @@ -168100,57 +168100,57 @@ │ │ │ │ mov r6, lr │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r1 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #24] @ b10e4 <__cxa_atexit@plt+0xa42c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ - tsteq r6, #12 │ │ │ │ - rscseq r7, r5, #236, 28 @ 0xec0 │ │ │ │ + tsteq r6, #28 │ │ │ │ + rscseq r6, r5, #236, 28 @ 0xec0 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - rscseq r7, r5, #204, 28 @ 0xcc0 │ │ │ │ + rscseq r6, r5, #204, 28 @ 0xcc0 │ │ │ │ andeq r0, r0, r6, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #52] @ b113c <__cxa_atexit@plt+0xa431c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ beq b1134 <__cxa_atexit@plt+0xa4314> │ │ │ │ ldr r3, [pc, #24] @ b1140 <__cxa_atexit@plt+0xa4320> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r7, r5, #124, 28 @ 0x7c0 │ │ │ │ + rscseq r6, r5, #124, 28 @ 0x7c0 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b1164 <__cxa_atexit@plt+0xa4344> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r7, r5, #80, 28 @ 0x500 │ │ │ │ + rscseq r6, r5, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr lr, [r2, #12]! │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r2, #4] │ │ │ │ @@ -168193,25 +168193,25 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ stmib r3, {r0, lr} │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #20] @ b1254 <__cxa_atexit@plt+0xa4434> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq r6, #168, 28 @ 0xa80 │ │ │ │ - rscseq r7, r5, #120, 26 @ 0x1e00 │ │ │ │ - tsteq r6, #76, 28 @ 0x4c0 │ │ │ │ - rscseq r7, r5, #92, 26 @ 0x1700 │ │ │ │ + tsteq r6, #184, 28 @ 0xb80 │ │ │ │ + rscseq r6, r5, #120, 26 @ 0x1e00 │ │ │ │ + tsteq r6, #92, 28 @ 0x5c0 │ │ │ │ + rscseq r6, r5, #92, 26 @ 0x1700 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -168222,16 +168222,16 @@ │ │ │ │ bhi b1298 <__cxa_atexit@plt+0xa4478> │ │ │ │ mov r7, fp │ │ │ │ b b0920 <__cxa_atexit@plt+0xa3b00> │ │ │ │ ldr r7, [pc, #8] @ b12a8 <__cxa_atexit@plt+0xa4488> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r5, #28, 26 @ 0x700 │ │ │ │ - rscseq r7, r5, #12, 26 @ 0x300 │ │ │ │ + rscseq r6, r5, #28, 26 @ 0x700 │ │ │ │ + rscseq r6, r5, #12, 26 @ 0x300 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -168242,15 +168242,15 @@ │ │ │ │ bhi b12e8 <__cxa_atexit@plt+0xa44c8> │ │ │ │ mov r7, fp │ │ │ │ b b0920 <__cxa_atexit@plt+0xa3b00> │ │ │ │ ldr r7, [pc, #8] @ b12f8 <__cxa_atexit@plt+0xa44d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r5, #204, 24 @ 0xcc00 │ │ │ │ + rscseq r6, r5, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -168268,19 +168268,19 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ b136c <__cxa_atexit@plt+0xa454c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #36, 26 @ 0x900 │ │ │ │ - tsteq r6, #224, 24 @ 0xe000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r6, #52, 26 @ 0xd00 │ │ │ │ + tsteq r6, #240, 24 @ 0xf000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rscseq r7, r5, #100, 24 @ 0x6400 │ │ │ │ + rscseq r6, r5, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b13ec <__cxa_atexit@plt+0xa45cc> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -168308,17 +168308,17 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ b1400 <__cxa_atexit@plt+0xa45e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rscseq r7, r5, #248, 22 @ 0x3e000 │ │ │ │ - tsteq r6, #80, 24 @ 0x5000 │ │ │ │ - rscseq r7, r5, #208, 22 @ 0x34000 │ │ │ │ + rscseq r6, r5, #248, 22 @ 0x3e000 │ │ │ │ + tsteq r6, #96, 24 @ 0x6000 │ │ │ │ + rscseq r6, r5, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b1484 <__cxa_atexit@plt+0xa4664> │ │ │ │ ldr r2, [pc, #196] @ b14ec <__cxa_atexit@plt+0xa46cc> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -168340,15 +168340,15 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ beq b14d8 <__cxa_atexit@plt+0xa46b8> │ │ │ │ ldr r3, [pc, #128] @ b14f4 <__cxa_atexit@plt+0xa46d4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r3, [pc, #88] @ b14e4 <__cxa_atexit@plt+0xa46c4> │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #4]! │ │ │ │ ldr sl, [r7, #8] │ │ │ │ tst sl, #3 │ │ │ │ beq b14c8 <__cxa_atexit@plt+0xa46a8> │ │ │ │ @@ -168366,19 +168366,19 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ - tsteq r6, #124, 22 @ 0x1f000 │ │ │ │ + tsteq r6, #140, 22 @ 0x23000 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - rscseq r7, r5, #200, 20 @ 0xc8000 │ │ │ │ + rscseq r6, r5, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #56] @ b1550 <__cxa_atexit@plt+0xa4730> │ │ │ │ tst r7, #3 │ │ │ │ @@ -168388,31 +168388,31 @@ │ │ │ │ str r2, [r3, #-4]! │ │ │ │ beq b1544 <__cxa_atexit@plt+0xa4724> │ │ │ │ ldr r3, [pc, #32] @ b1554 <__cxa_atexit@plt+0xa4734> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r7, r5, #104, 20 @ 0x68000 │ │ │ │ + rscseq r6, r5, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ b157c <__cxa_atexit@plt+0xa475c> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r7, r5, #64, 20 @ 0x40000 │ │ │ │ + rscseq r6, r5, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne b15dc <__cxa_atexit@plt+0xa47bc> │ │ │ │ ldr r3, [pc, #152] @ b1638 <__cxa_atexit@plt+0xa4818> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -168426,15 +168426,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq b1618 <__cxa_atexit@plt+0xa47f8> │ │ │ │ ldr r3, [pc, #112] @ b1640 <__cxa_atexit@plt+0xa4820> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r3, [pc, #76] @ b1630 <__cxa_atexit@plt+0xa4810> │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq b1618 <__cxa_atexit@plt+0xa47f8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -168449,46 +168449,46 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ b1634 <__cxa_atexit@plt+0xa4814> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - rscseq r7, r5, #148, 18 @ 0x250000 │ │ │ │ + rscseq r6, r5, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - rscseq r7, r5, #124, 18 @ 0x1f0000 │ │ │ │ + rscseq r6, r5, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r0, r6, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ b1684 <__cxa_atexit@plt+0xa4864> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq b167c <__cxa_atexit@plt+0xa485c> │ │ │ │ ldr r3, [pc, #24] @ b1688 <__cxa_atexit@plt+0xa4868> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r7, r5, #52, 18 @ 0xd0000 │ │ │ │ + rscseq r6, r5, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r0, r6, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b16ac <__cxa_atexit@plt+0xa488c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r7, r5, #8, 18 @ 0x20000 │ │ │ │ + rscseq r6, r5, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, r6, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne b1704 <__cxa_atexit@plt+0xa48e4> │ │ │ │ ldr r3, [pc, #92] @ b172c <__cxa_atexit@plt+0xa490c> │ │ │ │ ldr r7, [r5, #24] │ │ │ │ @@ -168512,16 +168512,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ b1730 <__cxa_atexit@plt+0xa4910> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rscseq r7, r5, #152, 16 @ 0x980000 │ │ │ │ - rscseq r7, r5, #132, 16 @ 0x840000 │ │ │ │ + rscseq r6, r5, #152, 16 @ 0x980000 │ │ │ │ + rscseq r6, r5, #132, 16 @ 0x840000 │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r5, #12] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -168530,16 +168530,16 @@ │ │ │ │ bhi b1768 <__cxa_atexit@plt+0xa4948> │ │ │ │ mov r7, fp │ │ │ │ b b0920 <__cxa_atexit@plt+0xa3b00> │ │ │ │ ldr r7, [pc, #8] @ b1778 <__cxa_atexit@plt+0xa4958> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r5, #76, 16 @ 0x4c0000 │ │ │ │ - rscseq r7, r5, #60, 16 @ 0x3c0000 │ │ │ │ + rscseq r6, r5, #76, 16 @ 0x4c0000 │ │ │ │ + rscseq r6, r5, #60, 16 @ 0x3c0000 │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r5, #12] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -168548,27 +168548,27 @@ │ │ │ │ bhi b17b0 <__cxa_atexit@plt+0xa4990> │ │ │ │ mov r7, fp │ │ │ │ b b0920 <__cxa_atexit@plt+0xa3b00> │ │ │ │ ldr r7, [pc, #8] @ b17c0 <__cxa_atexit@plt+0xa49a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r5, #4, 16 @ 0x40000 │ │ │ │ - rscseq r7, r5, #12, 16 @ 0xc0000 │ │ │ │ + rscseq r6, r5, #4, 16 @ 0x40000 │ │ │ │ + rscseq r6, r5, #12, 16 @ 0xc0000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b17ec <__cxa_atexit@plt+0xa49cc> │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ add r9, r3, #1 │ │ │ │ b b0e18 <__cxa_atexit@plt+0xa3ff8> │ │ │ │ - tsteq r6, #72, 16 @ 0x480000 │ │ │ │ - rscseq r7, r5, #244, 14 @ 0x3d00000 │ │ │ │ + tsteq r6, #88, 16 @ 0x580000 │ │ │ │ + rscseq r6, r5, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b1850 <__cxa_atexit@plt+0xa4a30> │ │ │ │ @@ -168591,16 +168591,16 @@ │ │ │ │ ldr r7, [pc, #20] @ b186c <__cxa_atexit@plt+0xa4a4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq r7, r5, #152, 14 @ 0x2600000 │ │ │ │ - rscseq r7, r5, #120, 14 @ 0x1e00000 │ │ │ │ + rscseq r6, r5, #152, 14 @ 0x2600000 │ │ │ │ + rscseq r6, r5, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b1894 <__cxa_atexit@plt+0xa4a74> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -168620,18 +168620,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ b18e8 <__cxa_atexit@plt+0xa4ac8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r6, #32, 18 @ 0x80000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r6, #48, 18 @ 0xc0000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq r7, r5, #224, 12 @ 0xe000000 │ │ │ │ + rscseq r6, r5, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b1930 <__cxa_atexit@plt+0xa4b10> │ │ │ │ ldr r7, [pc, #48] @ b1940 <__cxa_atexit@plt+0xa4b20> │ │ │ │ @@ -168645,16 +168645,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ b1944 <__cxa_atexit@plt+0xa4b24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r7, r5, #196, 12 @ 0xc400000 │ │ │ │ - rscseq r7, r5, #136, 12 @ 0x8800000 │ │ │ │ + rscseq r6, r5, #196, 12 @ 0xc400000 │ │ │ │ + rscseq r6, r5, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r1, [pc, #120] @ b19dc <__cxa_atexit@plt+0xa4bbc> │ │ │ │ mov r3, r5 │ │ │ │ str r9, [r5, #-4] │ │ │ │ @@ -168686,15 +168686,15 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - rscseq r7, r5, #232, 10 @ 0x3a000000 │ │ │ │ + rscseq r6, r5, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b1a3c <__cxa_atexit@plt+0xa4c1c> │ │ │ │ ldr r3, [pc, #76] @ b1a54 <__cxa_atexit@plt+0xa4c34> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -168715,15 +168715,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq r7, r5, #116, 10 @ 0x1d000000 │ │ │ │ + rscseq r6, r5, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ b1a84 <__cxa_atexit@plt+0xa4c64> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -168744,27 +168744,27 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ b1ad8 <__cxa_atexit@plt+0xa4cb8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r6, #48, 14 @ 0xc00000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r6, #64, 14 @ 0x1000000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b1af0 <__cxa_atexit@plt+0xa4cd0> │ │ │ │ mov r8, fp │ │ │ │ b b1b4c <__cxa_atexit@plt+0xa4d2c> │ │ │ │ ldr r7, [pc, #8] @ b1b00 <__cxa_atexit@plt+0xa4ce0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r5, #24, 10 @ 0x6000000 │ │ │ │ + rscseq r6, r5, #24, 10 @ 0x6000000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ str r8, [r5, #-12]! │ │ │ │ @@ -168774,30 +168774,30 @@ │ │ │ │ bhi b1b38 <__cxa_atexit@plt+0xa4d18> │ │ │ │ mov r8, fp │ │ │ │ b b1b4c <__cxa_atexit@plt+0xa4d2c> │ │ │ │ ldr r7, [pc, #8] @ b1b48 <__cxa_atexit@plt+0xa4d28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r5, #208, 8 @ 0xd0000000 │ │ │ │ + rscseq r6, r5, #208, 8 @ 0xd0000000 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ mov fp, r8 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne b1b88 <__cxa_atexit@plt+0xa4d68> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r1, [pc, #164] @ b1c18 <__cxa_atexit@plt+0xa4df8> │ │ │ │ ldr r8, [r5] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc b1bf8 <__cxa_atexit@plt+0xa4dd8> │ │ │ │ ldr r2, [r5] │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ ldr r9, [pc, #116] @ b1c1c <__cxa_atexit@plt+0xa4dfc> │ │ │ │ @@ -168824,22 +168824,22 @@ │ │ │ │ bx ip │ │ │ │ ldr r6, [pc, #20] @ b1c14 <__cxa_atexit@plt+0xa4df4> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq r6, #248, 12 @ 0xf800000 │ │ │ │ - tsteq r6, #112, 8 @ 0x70000000 │ │ │ │ - tsteq r6, #92, 12 @ 0x5c00000 │ │ │ │ - tsteq r6, #108, 8 @ 0x6c000000 │ │ │ │ - rscseq r7, r5, #224, 6 @ 0x80000003 │ │ │ │ + tsteq r6, #8, 14 @ 0x200000 │ │ │ │ + tsteq r6, #128, 8 @ 0x80000000 │ │ │ │ + tsteq r6, #108, 12 @ 0x6c00000 │ │ │ │ + tsteq r6, #124, 8 @ 0x7c000000 │ │ │ │ + rscseq r6, r5, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b1ce8 <__cxa_atexit@plt+0xa4ec8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #32 │ │ │ │ @@ -168897,45 +168897,45 @@ │ │ │ │ stm r5, {r2, r3} │ │ │ │ beq b1d58 <__cxa_atexit@plt+0xa4f38> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #104] @ b1d94 <__cxa_atexit@plt+0xa4f74> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [ip] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, ip │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #48] @ b1da8 <__cxa_atexit@plt+0xa4f88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov sl, ip │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - tsteq r6, #148, 10 @ 0x25000000 │ │ │ │ - tsteq r6, #4, 12 @ 0x400000 │ │ │ │ - tsteq r6, #164, 6 @ 0x90000002 │ │ │ │ - rscseq r7, r5, #164, 4 @ 0x4000000a │ │ │ │ - rscseq r7, r5, #96, 4 │ │ │ │ + tsteq r6, #164, 10 @ 0x29000000 │ │ │ │ + tsteq r6, #20, 12 @ 0x1400000 │ │ │ │ + tsteq r6, #180, 6 @ 0xd0000002 │ │ │ │ + rscseq r6, r5, #164, 4 @ 0x4000000a │ │ │ │ + rscseq r6, r5, #96, 4 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ mov sl, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b1ddc <__cxa_atexit@plt+0xa4fbc> │ │ │ │ @@ -168944,16 +168944,16 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b b20c4 <__cxa_atexit@plt+0xa52a4> │ │ │ │ ldr r7, [pc, #12] @ b1df0 <__cxa_atexit@plt+0xa4fd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r5, #56, 4 @ 0x80000003 │ │ │ │ - rscseq r7, r5, #24, 4 @ 0x80000001 │ │ │ │ + rscseq r6, r5, #56, 4 @ 0x80000003 │ │ │ │ + rscseq r6, r5, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #56] @ b1e4c <__cxa_atexit@plt+0xa502c> │ │ │ │ tst r7, #3 │ │ │ │ @@ -168963,31 +168963,31 @@ │ │ │ │ str r2, [r3, #-4]! │ │ │ │ beq b1e40 <__cxa_atexit@plt+0xa5020> │ │ │ │ ldr r3, [pc, #32] @ b1e50 <__cxa_atexit@plt+0xa5030> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r7, r5, #184, 2 @ 0x2e │ │ │ │ + rscseq r6, r5, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ b1e78 <__cxa_atexit@plt+0xa5058> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r7, r5, #144, 2 @ 0x24 │ │ │ │ + rscseq r6, r5, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r9, [r3, #16]! │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -169047,23 +169047,23 @@ │ │ │ │ mov r8, fp │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ b b1b4c <__cxa_atexit@plt+0xa4d2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #148, 6 @ 0x50000002 │ │ │ │ - tsteq r6, #12, 6 @ 0x30000000 │ │ │ │ - tsteq r6, #32, 2 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r6, #164, 6 @ 0x90000002 │ │ │ │ + tsteq r6, #28, 6 @ 0x70000000 │ │ │ │ + tsteq r6, #48, 2 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r6, #148, 2 @ 0x25 │ │ │ │ - tsteq r6, #216, 6 @ 0x60000003 │ │ │ │ - tsteq r6, #80, 6 @ 0x40000001 │ │ │ │ - rscseq r7, r5, #96 @ 0x60 │ │ │ │ + tsteq r6, #164, 2 @ 0x29 │ │ │ │ + tsteq r6, #232, 6 @ 0xa0000003 │ │ │ │ + tsteq r6, #96, 6 @ 0x80000001 │ │ │ │ + rscseq r6, r5, #96 @ 0x60 │ │ │ │ andeq r0, r0, r7, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ @@ -169103,36 +169103,36 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ b2080 <__cxa_atexit@plt+0xa5260> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #24, 4 @ 0x80000001 │ │ │ │ - tsteq r6, #144, 4 │ │ │ │ - tsteq r6, #60 @ 0x3c │ │ │ │ - tsteq r6, #216, 30 @ 0x360 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r6, #40, 4 @ 0x80000002 │ │ │ │ + tsteq r6, #160, 4 │ │ │ │ + tsteq r6, #76 @ 0x4c │ │ │ │ + tsteq r6, #232, 30 @ 0x3a0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - rscseq r6, r5, #132, 30 @ 0x210 │ │ │ │ + rscseq r5, r5, #132, 30 @ 0x210 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b20b0 <__cxa_atexit@plt+0xa5290> │ │ │ │ str r8, [r5, #-12]! │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b b20c4 <__cxa_atexit@plt+0xa52a4> │ │ │ │ ldr r7, [pc, #8] @ b20c0 <__cxa_atexit@plt+0xa52a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r5, #104, 30 @ 0x1a0 │ │ │ │ + rscseq r5, r5, #104, 30 @ 0x1a0 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b2134 <__cxa_atexit@plt+0xa5314> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -169152,15 +169152,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #4] │ │ │ │ beq b2188 <__cxa_atexit@plt+0xa5368> │ │ │ │ ldr r3, [pc, #144] @ b21b8 <__cxa_atexit@plt+0xa5398> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc b2190 <__cxa_atexit@plt+0xa5370> │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [pc, #104] @ b21bc <__cxa_atexit@plt+0xa539c> │ │ │ │ @@ -169182,50 +169182,50 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ b21ac <__cxa_atexit@plt+0xa538c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r4, r3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - tsteq r6, #4, 30 │ │ │ │ - tsteq r6, #200, 28 @ 0xc80 │ │ │ │ - rscseq r6, r5, #72, 28 @ 0x480 │ │ │ │ + tsteq r6, #20, 30 @ 0x50 │ │ │ │ + tsteq r6, #216, 28 @ 0xd80 │ │ │ │ + rscseq r5, r5, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ b2208 <__cxa_atexit@plt+0xa53e8> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq b2200 <__cxa_atexit@plt+0xa53e0> │ │ │ │ ldr r3, [pc, #24] @ b220c <__cxa_atexit@plt+0xa53ec> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r6, r5, #252, 26 @ 0x3f00 │ │ │ │ + rscseq r5, r5, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b2230 <__cxa_atexit@plt+0xa5410> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r6, r5, #216, 26 @ 0x3600 │ │ │ │ + rscseq r5, r5, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b22b4 <__cxa_atexit@plt+0xa5494> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -169268,43 +169268,43 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ beq b2320 <__cxa_atexit@plt+0xa5500> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #72] @ b2340 <__cxa_atexit@plt+0xa5520> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - tsteq r6, #232, 26 @ 0x3a00 │ │ │ │ - rscseq r6, r5, #192, 24 @ 0xc000 │ │ │ │ + tsteq r6, #248, 26 @ 0x3e00 │ │ │ │ + rscseq r5, r5, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ b b20c4 <__cxa_atexit@plt+0xa52a4> │ │ │ │ - rscseq r6, r5, #156, 24 @ 0x9c00 │ │ │ │ + rscseq r5, r5, #156, 24 @ 0x9c00 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #56] @ b23c0 <__cxa_atexit@plt+0xa55a0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -169313,30 +169313,30 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ beq b23b8 <__cxa_atexit@plt+0xa5598> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ b23c4 <__cxa_atexit@plt+0xa55a4> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r6, r5, #68, 24 @ 0x4400 │ │ │ │ + rscseq r5, r5, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ b23ec <__cxa_atexit@plt+0xa55cc> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r6, r5, #28, 24 @ 0x1c00 │ │ │ │ + rscseq r5, r5, #28, 24 @ 0x1c00 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -169380,25 +169380,25 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r8, fp │ │ │ │ b b1b4c <__cxa_atexit@plt+0xa4d2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #20] @ b24e0 <__cxa_atexit@plt+0xa56c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r6, #248, 22 @ 0x3e000 │ │ │ │ - rscseq r6, r5, #64, 22 @ 0x10000 │ │ │ │ - tsteq r6, #40, 24 @ 0x2800 │ │ │ │ - rscseq r6, r5, #36, 22 @ 0x9000 │ │ │ │ + tsteq r6, #8, 24 @ 0x800 │ │ │ │ + rscseq r5, r5, #64, 22 @ 0x10000 │ │ │ │ + tsteq r6, #56, 24 @ 0x3800 │ │ │ │ + rscseq r5, r5, #36, 22 @ 0x9000 │ │ │ │ andeq r0, r0, r6, ror #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -169407,15 +169407,15 @@ │ │ │ │ bhi b251c <__cxa_atexit@plt+0xa56fc> │ │ │ │ mov r8, fp │ │ │ │ b b1b4c <__cxa_atexit@plt+0xa4d2c> │ │ │ │ ldr r7, [pc, #8] @ b252c <__cxa_atexit@plt+0xa570c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r5, #236, 20 @ 0xec000 │ │ │ │ + rscseq r5, r5, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -169433,19 +169433,19 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ b25a0 <__cxa_atexit@plt+0xa5780> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #244, 20 @ 0xf4000 │ │ │ │ - tsteq r6, #176, 20 @ 0xb0000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r6, #4, 22 @ 0x1000 │ │ │ │ + tsteq r6, #192, 20 @ 0xc0000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rscseq r6, r5, #100, 20 @ 0x64000 │ │ │ │ + rscseq r5, r5, #100, 20 @ 0x64000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b2624 <__cxa_atexit@plt+0xa5804> │ │ │ │ and r7, r9, #3 │ │ │ │ @@ -169474,17 +169474,17 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ b2638 <__cxa_atexit@plt+0xa5818> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r6, r5, #252, 18 @ 0x3f0000 │ │ │ │ - tsteq r6, #32, 20 @ 0x20000 │ │ │ │ - rscseq r6, r5, #204, 18 @ 0x330000 │ │ │ │ + rscseq r5, r5, #252, 18 @ 0x3f0000 │ │ │ │ + tsteq r6, #48, 20 @ 0x30000 │ │ │ │ + rscseq r5, r5, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b26a0 <__cxa_atexit@plt+0xa5880> │ │ │ │ ldr r3, [pc, #212] @ b2734 <__cxa_atexit@plt+0xa5914> │ │ │ │ str r7, [r5] │ │ │ │ @@ -169499,15 +169499,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq b26f0 <__cxa_atexit@plt+0xa58d0> │ │ │ │ ldr r3, [pc, #168] @ b273c <__cxa_atexit@plt+0xa591c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r3, [pc, #128] @ b2728 <__cxa_atexit@plt+0xa5908> │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #4]! │ │ │ │ ldr sl, [r7, #8] │ │ │ │ tst sl, #3 │ │ │ │ beq b26f8 <__cxa_atexit@plt+0xa58d8> │ │ │ │ @@ -169535,48 +169535,48 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r3, #1 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r3 │ │ │ │ - rscseq r6, r5, #12, 18 @ 0x30000 │ │ │ │ - tsteq r6, #8, 18 @ 0x20000 │ │ │ │ + rscseq r5, r5, #12, 18 @ 0x30000 │ │ │ │ + tsteq r6, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - tsteq r6, #80, 18 @ 0x140000 │ │ │ │ - rscseq r6, r5, #200, 16 @ 0xc80000 │ │ │ │ + tsteq r6, #96, 18 @ 0x180000 │ │ │ │ + rscseq r5, r5, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ b2784 <__cxa_atexit@plt+0xa5964> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq b277c <__cxa_atexit@plt+0xa595c> │ │ │ │ ldr r3, [pc, #24] @ b2788 <__cxa_atexit@plt+0xa5968> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r6, r5, #128, 16 @ 0x800000 │ │ │ │ + rscseq r5, r5, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b27ac <__cxa_atexit@plt+0xa598c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r6, r5, #92, 16 @ 0x5c0000 │ │ │ │ + rscseq r5, r5, #92, 16 @ 0x5c0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne b2804 <__cxa_atexit@plt+0xa59e4> │ │ │ │ ldr r7, [pc, #196] @ b2894 <__cxa_atexit@plt+0xa5a74> │ │ │ │ ldr sl, [r5, #16] │ │ │ │ @@ -169608,15 +169608,15 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ beq b286c <__cxa_atexit@plt+0xa5a4c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #72] @ b2890 <__cxa_atexit@plt+0xa5a70> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -169626,16 +169626,16 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rscseq r6, r5, #160, 14 @ 0x2800000 │ │ │ │ - rscseq r6, r5, #128, 14 @ 0x2000000 │ │ │ │ + rscseq r5, r5, #160, 14 @ 0x2800000 │ │ │ │ + rscseq r5, r5, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ mov sl, r7 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -169645,16 +169645,16 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b b20c4 <__cxa_atexit@plt+0xa52a4> │ │ │ │ ldr r7, [pc, #12] @ b28e4 <__cxa_atexit@plt+0xa5ac4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r5, #68, 14 @ 0x1100000 │ │ │ │ - rscseq r6, r5, #36, 14 @ 0x900000 │ │ │ │ + rscseq r5, r5, #68, 14 @ 0x1100000 │ │ │ │ + rscseq r5, r5, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #56] @ b2938 <__cxa_atexit@plt+0xa5b18> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -169663,30 +169663,30 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ beq b2930 <__cxa_atexit@plt+0xa5b10> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ b293c <__cxa_atexit@plt+0xa5b1c> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r6, r5, #204, 12 @ 0xcc00000 │ │ │ │ + rscseq r5, r5, #204, 12 @ 0xcc00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ b2964 <__cxa_atexit@plt+0xa5b44> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r6, r5, #164, 12 @ 0xa400000 │ │ │ │ + rscseq r5, r5, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne b2990 <__cxa_atexit@plt+0xa5b70> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ @@ -169711,16 +169711,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ b29ec <__cxa_atexit@plt+0xa5bcc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq r6, r5, #48, 12 @ 0x3000000 │ │ │ │ - rscseq r6, r5, #28, 12 @ 0x1c00000 │ │ │ │ + rscseq r5, r5, #48, 12 @ 0x3000000 │ │ │ │ + rscseq r5, r5, #28, 12 @ 0x1c00000 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stmib r5, {r1, r3, r7} │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -169729,16 +169729,16 @@ │ │ │ │ bhi b2a24 <__cxa_atexit@plt+0xa5c04> │ │ │ │ mov r8, fp │ │ │ │ b b1b4c <__cxa_atexit@plt+0xa4d2c> │ │ │ │ ldr r7, [pc, #8] @ b2a34 <__cxa_atexit@plt+0xa5c14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r5, #228, 10 @ 0x39000000 │ │ │ │ - rscseq r6, r5, #228, 10 @ 0x39000000 │ │ │ │ + rscseq r5, r5, #228, 10 @ 0x39000000 │ │ │ │ + rscseq r5, r5, #228, 10 @ 0x39000000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov sl, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b2a74 <__cxa_atexit@plt+0xa5c54> │ │ │ │ @@ -169753,18 +169753,18 @@ │ │ │ │ ldr r3, [pc, #28] @ b2a9c <__cxa_atexit@plt+0xa5c7c> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r3, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #196, 10 @ 0x31000000 │ │ │ │ - rscseq r6, r5, #160, 10 @ 0x28000000 │ │ │ │ - tsteq r6, #156, 10 @ 0x27000000 │ │ │ │ - rscseq r6, r5, #128, 10 @ 0x20000000 │ │ │ │ + tsteq r6, #212, 10 @ 0x35000000 │ │ │ │ + rscseq r5, r5, #160, 10 @ 0x28000000 │ │ │ │ + tsteq r6, #172, 10 @ 0x2b000000 │ │ │ │ + rscseq r5, r5, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b2b00 <__cxa_atexit@plt+0xa5ce0> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ @@ -169786,16 +169786,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ b2b18 <__cxa_atexit@plt+0xa5cf8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq r6, r5, #40, 10 @ 0xa000000 │ │ │ │ - rscseq r6, r5, #8, 10 @ 0x2000000 │ │ │ │ + rscseq r5, r5, #40, 10 @ 0xa000000 │ │ │ │ + rscseq r5, r5, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b2b40 <__cxa_atexit@plt+0xa5d20> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -169815,18 +169815,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ b2b94 <__cxa_atexit@plt+0xa5d74> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r6, #116, 12 @ 0x7400000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r6, #132, 12 @ 0x8400000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq r6, r5, #128, 8 @ 0x80000000 │ │ │ │ + rscseq r5, r5, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b2c0c <__cxa_atexit@plt+0xa5dec> │ │ │ │ @@ -169854,16 +169854,16 @@ │ │ │ │ ldr r7, [pc, #20] @ b2c28 <__cxa_atexit@plt+0xa5e08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rscseq r6, r5, #32, 8 @ 0x20000000 │ │ │ │ - rscseq r6, r5, #240, 6 @ 0xc0000003 │ │ │ │ + rscseq r5, r5, #32, 8 @ 0x20000000 │ │ │ │ + rscseq r5, r5, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ b2c68 <__cxa_atexit@plt+0xa5e48> │ │ │ │ stmda r5, {r2, r3} │ │ │ │ @@ -169871,15 +169871,15 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq b2c60 <__cxa_atexit@plt+0xa5e40> │ │ │ │ b b2c78 <__cxa_atexit@plt+0xa5e58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r6, r5, #176, 6 @ 0xc0000002 │ │ │ │ + rscseq r5, r5, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b2cd4 <__cxa_atexit@plt+0xa5eb4> │ │ │ │ ldr r3, [pc, #116] @ b2d00 <__cxa_atexit@plt+0xa5ee0> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -169910,16 +169910,16 @@ │ │ │ │ ldr r7, [pc, #20] @ b2d08 <__cxa_atexit@plt+0xa5ee8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - rscseq r6, r5, #40, 6 @ 0xa0000000 │ │ │ │ - rscseq r6, r5, #16, 6 @ 0x40000000 │ │ │ │ + rscseq r5, r5, #40, 6 @ 0xa0000000 │ │ │ │ + rscseq r5, r5, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #60] @ b2d64 <__cxa_atexit@plt+0xa5f44> │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ ldr r9, [r3, #-4] │ │ │ │ @@ -169934,15 +169934,15 @@ │ │ │ │ b b20c4 <__cxa_atexit@plt+0xa52a4> │ │ │ │ ldr r7, [pc, #16] @ b2d68 <__cxa_atexit@plt+0xa5f48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r6, r5, #196, 4 @ 0x4000000c │ │ │ │ + rscseq r5, r5, #196, 4 @ 0x4000000c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b2da0 <__cxa_atexit@plt+0xa5f80> │ │ │ │ @@ -169953,50 +169953,50 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ b2dbc <__cxa_atexit@plt+0xa5f9c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r6, #76, 8 @ 0x4c000000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r6, #92, 8 @ 0x5c000000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b2df4 <__cxa_atexit@plt+0xa5fd4> │ │ │ │ ldr r3, [pc, #36] @ b2e04 <__cxa_atexit@plt+0xa5fe4> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9, sl} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, sl │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #12] @ b2e08 <__cxa_atexit@plt+0xa5fe8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r6, r5, #68, 4 @ 0x40000004 │ │ │ │ + rscseq r5, r5, #68, 4 @ 0x40000004 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne b2e34 <__cxa_atexit@plt+0xa6014> │ │ │ │ ldr r7, [pc, #24] @ b2e40 <__cxa_atexit@plt+0xa6020> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - tsteq r6, #80, 6 @ 0x40000001 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + tsteq r6, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b2ec0 <__cxa_atexit@plt+0xa60a0> │ │ │ │ ldr r1, [pc, #124] @ b2ee0 <__cxa_atexit@plt+0xa60c0> │ │ │ │ @@ -170016,29 +170016,29 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [pc, #72] @ b2ee8 <__cxa_atexit@plt+0xa60c8> │ │ │ │ sub r7, r7, #48 @ 0x30 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r6, {r3, r7} │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r6, #172, 2 @ 0x2b │ │ │ │ - tsteq r6, #220, 4 @ 0xc000000d │ │ │ │ + tsteq r6, #188, 2 @ 0x2f │ │ │ │ + tsteq r6, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b2f28 <__cxa_atexit@plt+0xa6108> │ │ │ │ @@ -170048,16 +170048,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r7, #48 @ 0x30 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #112, 4 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r6, #128, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b2f8c <__cxa_atexit@plt+0xa616c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -170070,24 +170070,24 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tsteq r6, #168 @ 0xa8 │ │ │ │ + tsteq r6, #184 @ 0xb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b2fe0 <__cxa_atexit@plt+0xa61c0> │ │ │ │ @@ -170108,29 +170108,29 @@ │ │ │ │ ldr r2, [pc, #32] @ b302c <__cxa_atexit@plt+0xa620c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b304c <__cxa_atexit@plt+0xa622c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - rscseq r5, r5, #228, 30 @ 0x390 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + rscseq r4, r5, #228, 30 @ 0x390 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b3098 <__cxa_atexit@plt+0xa6278> │ │ │ │ str sl, [r5, #-12] │ │ │ │ @@ -170142,16 +170142,16 @@ │ │ │ │ str r9, [r5, #-16]! │ │ │ │ mov r8, fp │ │ │ │ b b30b0 <__cxa_atexit@plt+0xa6290> │ │ │ │ ldr r7, [pc, #12] @ b30ac <__cxa_atexit@plt+0xa628c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #44, 4 @ 0xc0000002 │ │ │ │ - rscseq r5, r5, #176, 30 @ 0x2c0 │ │ │ │ + tsteq r6, #60, 4 @ 0xc0000003 │ │ │ │ + rscseq r4, r5, #176, 30 @ 0x2c0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov fp, r8 │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b3160 <__cxa_atexit@plt+0xa6340> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ @@ -170198,23 +170198,23 @@ │ │ │ │ ldr r7, [pc, #24] @ b318c <__cxa_atexit@plt+0xa636c> │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - tsteq r6, #120, 6 @ 0xe0000001 │ │ │ │ - tsteq r6, #60, 4 @ 0xc0000003 │ │ │ │ - tsteq r6, #40, 4 @ 0x80000002 │ │ │ │ + tsteq r6, #136, 6 @ 0x20000002 │ │ │ │ + tsteq r6, #76, 4 @ 0xc0000004 │ │ │ │ + tsteq r6, #56, 4 @ 0x80000003 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - rscseq r5, r5, #152, 28 @ 0x980 │ │ │ │ + rscseq r4, r5, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -170254,23 +170254,23 @@ │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ ldr r3, [pc, #40] @ b3284 <__cxa_atexit@plt+0xa6464> │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ - tsteq r6, #116, 4 @ 0x40000007 │ │ │ │ - tsteq r6, #56, 2 │ │ │ │ - tsteq r6, #36, 2 │ │ │ │ + tsteq r6, #132, 4 @ 0x40000008 │ │ │ │ + tsteq r6, #72, 2 │ │ │ │ + tsteq r6, #52, 2 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - rscseq r5, r5, #184, 26 @ 0x2e00 │ │ │ │ + rscseq r4, r5, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc b32fc <__cxa_atexit@plt+0xa64dc> │ │ │ │ @@ -170293,25 +170293,25 @@ │ │ │ │ mov r8, fp │ │ │ │ b b30b0 <__cxa_atexit@plt+0xa6290> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rscseq r5, r5, #48, 26 @ 0xc00 │ │ │ │ + rscseq r4, r5, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b b30b0 <__cxa_atexit@plt+0xa6290> │ │ │ │ - rscseq r5, r5, #28, 26 @ 0x700 │ │ │ │ + rscseq r4, r5, #28, 26 @ 0x700 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b33c0 <__cxa_atexit@plt+0xa65a0> │ │ │ │ ldr r7, [pc, #148] @ b33e4 <__cxa_atexit@plt+0xa65c4> │ │ │ │ @@ -170351,18 +170351,18 @@ │ │ │ │ ldr r7, [pc, #20] @ b33ec <__cxa_atexit@plt+0xa65cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rscseq r5, r5, #116, 24 @ 0x7400 │ │ │ │ - rscseq r5, r5, #144, 24 @ 0x9000 │ │ │ │ - tsteq r6, #20, 30 @ 0x50 │ │ │ │ - rscseq r5, r5, #84, 24 @ 0x5400 │ │ │ │ + rscseq r4, r5, #116, 24 @ 0x7400 │ │ │ │ + rscseq r4, r5, #144, 24 @ 0x9000 │ │ │ │ + tsteq r6, #36, 30 @ 0x90 │ │ │ │ + rscseq r4, r5, #84, 24 @ 0x5400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ ldr r2, [pc, #84] @ b3468 <__cxa_atexit@plt+0xa6648> │ │ │ │ ldr r9, [r3, #-4] │ │ │ │ ldr r8, [r3, #4] │ │ │ │ @@ -170383,16 +170383,16 @@ │ │ │ │ b b30b0 <__cxa_atexit@plt+0xa6290> │ │ │ │ ldr r7, [pc, #20] @ b3470 <__cxa_atexit@plt+0xa6650> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r6, #116, 28 @ 0x740 │ │ │ │ - rscseq r5, r5, #240, 22 @ 0x3c000 │ │ │ │ + tsteq r6, #132, 28 @ 0x840 │ │ │ │ + rscseq r4, r5, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b34a8 <__cxa_atexit@plt+0xa6688> │ │ │ │ @@ -170403,26 +170403,26 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ b34c4 <__cxa_atexit@plt+0xa66a4> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #36, 26 @ 0x900 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r6, #52, 26 @ 0xd00 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq r5, r5, #148, 22 @ 0x25000 │ │ │ │ + rscseq r4, r5, #148, 22 @ 0x25000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi b3520 <__cxa_atexit@plt+0xa6700> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq b3518 <__cxa_atexit@plt+0xa66f8> │ │ │ │ ldr r3, [pc, #44] @ b3528 <__cxa_atexit@plt+0xa6708> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ b352c <__cxa_atexit@plt+0xa670c> │ │ │ │ @@ -170430,16 +170430,16 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b 8c6b8 <__cxa_atexit@plt+0x7f898> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #48, 22 @ 0xc000 │ │ │ │ - tsteq r6, #96, 30 @ 0x180 │ │ │ │ + tsteq r6, #64, 22 @ 0x10000 │ │ │ │ + tsteq r6, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -170458,63 +170458,63 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ b35a0 <__cxa_atexit@plt+0xa6780> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #52, 22 @ 0xd000 │ │ │ │ - tsteq r6, #28, 28 @ 0x1c0 │ │ │ │ - rscseq r5, r5, #240, 20 @ 0xf0000 │ │ │ │ + tsteq r6, #68, 22 @ 0x11000 │ │ │ │ + tsteq r6, #44, 28 @ 0x2c0 │ │ │ │ + rscseq r4, r5, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi b35f4 <__cxa_atexit@plt+0xa67d4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq b35ec <__cxa_atexit@plt+0xa67cc> │ │ │ │ ldr r3, [pc, #40] @ b35fc <__cxa_atexit@plt+0xa67dc> │ │ │ │ mov r9, #57 @ 0x39 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, #49 @ 0x31 │ │ │ │ - b 3fc2e8 <__cxa_atexit@plt+0x3ef4c8> │ │ │ │ + b 3dc540 <__cxa_atexit@plt+0x3cf720> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #84, 20 @ 0x54000 │ │ │ │ + tsteq r6, #100, 20 @ 0x64000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi b3650 <__cxa_atexit@plt+0xa6830> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq b3648 <__cxa_atexit@plt+0xa6828> │ │ │ │ ldr r3, [pc, #40] @ b3658 <__cxa_atexit@plt+0xa6838> │ │ │ │ mov r9, #57 @ 0x39 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, #48 @ 0x30 │ │ │ │ - b 3fc2e8 <__cxa_atexit@plt+0x3ef4c8> │ │ │ │ + b 3dc540 <__cxa_atexit@plt+0x3cf720> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #248, 18 @ 0x3e0000 │ │ │ │ + tsteq r6, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -170527,26 +170527,26 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ b36b0 <__cxa_atexit@plt+0xa6890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #96, 22 @ 0x18000 │ │ │ │ - rscseq r5, r5, #0, 20 │ │ │ │ + tsteq r6, #112, 22 @ 0x1c000 │ │ │ │ + rscseq r4, r5, #0, 20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ b36d4 <__cxa_atexit@plt+0xa68b4> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r5, #232, 18 @ 0x3a0000 │ │ │ │ - rscseq r5, r5, #32, 20 @ 0x20000 │ │ │ │ + rscseq r4, r5, #232, 18 @ 0x3a0000 │ │ │ │ + rscseq r4, r5, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r1, [pc, #56] @ b3730 <__cxa_atexit@plt+0xa6910> │ │ │ │ ldrls r2, [pc, #56] @ b3734 <__cxa_atexit@plt+0xa6914> │ │ │ │ @@ -170561,18 +170561,18 @@ │ │ │ │ strls r7, [r5, #-12] │ │ │ │ ldrls r0, [pc, #24] @ b373c <__cxa_atexit@plt+0xa691c> │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r5, r5, #140, 18 @ 0x230000 │ │ │ │ - tsteq r6, #12, 18 @ 0x30000 │ │ │ │ - rscseq r5, r5, #104, 18 @ 0x1a0000 │ │ │ │ - rscseq r5, r5, #152, 18 @ 0x260000 │ │ │ │ + rscseq r4, r5, #140, 18 @ 0x230000 │ │ │ │ + tsteq r6, #28, 18 @ 0x70000 │ │ │ │ + rscseq r4, r5, #104, 18 @ 0x1a0000 │ │ │ │ + rscseq r4, r5, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #116] @ b37c8 <__cxa_atexit@plt+0xa69a8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4] │ │ │ │ @@ -170599,20 +170599,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add sl, r3, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq r5, r5, #248, 16 @ 0xf80000 │ │ │ │ - tsteq r6, #48, 22 @ 0xc000 │ │ │ │ - tsteq r6, #240, 24 @ 0xf000 │ │ │ │ - rscseq r5, r5, #160, 16 @ 0xa00000 │ │ │ │ - rscseq r5, r5, #184, 16 @ 0xb80000 │ │ │ │ - tsteq r6, #188, 24 @ 0xbc00 │ │ │ │ + rscseq r4, r5, #248, 16 @ 0xf80000 │ │ │ │ + tsteq r6, #64, 22 @ 0x10000 │ │ │ │ + tsteq r6, #0, 26 │ │ │ │ + rscseq r4, r5, #160, 16 @ 0xa00000 │ │ │ │ + rscseq r4, r5, #184, 16 @ 0xb80000 │ │ │ │ + tsteq r6, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b3818 <__cxa_atexit@plt+0xa69f8> │ │ │ │ @@ -170623,18 +170623,18 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ b3834 <__cxa_atexit@plt+0xa6a14> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #180, 18 @ 0x2d0000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r6, #196, 18 @ 0x310000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq r5, r5, #192, 16 @ 0xc00000 │ │ │ │ + rscseq r4, r5, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b38a0 <__cxa_atexit@plt+0xa6a80> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -170660,15 +170660,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r6, #160, 14 @ 0x2800000 │ │ │ │ + tsteq r6, #176, 14 @ 0x2c00000 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -170677,17 +170677,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #208, 16 @ 0xd00000 │ │ │ │ - rscseq r5, r5, #236, 14 @ 0x3b00000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r6, #224, 16 @ 0xe00000 │ │ │ │ + rscseq r4, r5, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b3998 <__cxa_atexit@plt+0xa6b78> │ │ │ │ @@ -170722,25 +170722,25 @@ │ │ │ │ b b39a8 <__cxa_atexit@plt+0xa6b88> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - tsteq r6, #200, 12 @ 0xc800000 │ │ │ │ - rscseq r5, r5, #100, 14 @ 0x1900000 │ │ │ │ - tsteq r6, #228, 12 @ 0xe400000 │ │ │ │ - tsteq r6, #28, 18 @ 0x70000 │ │ │ │ + tsteq r6, #216, 12 @ 0xd800000 │ │ │ │ + rscseq r4, r5, #100, 14 @ 0x1900000 │ │ │ │ + tsteq r6, #244, 12 @ 0xf400000 │ │ │ │ + tsteq r6, #44, 18 @ 0xb0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 5bb18 <__cxa_atexit@plt+0x4ecf8> │ │ │ │ - rscseq r5, r5, #8, 14 @ 0x200000 │ │ │ │ + rscseq r4, r5, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r1, [pc, #56] @ b3a38 <__cxa_atexit@plt+0xa6c18> │ │ │ │ ldrls r2, [pc, #56] @ b3a3c <__cxa_atexit@plt+0xa6c1c> │ │ │ │ @@ -170755,18 +170755,18 @@ │ │ │ │ strls r7, [r5, #-12] │ │ │ │ ldrls r0, [pc, #24] @ b3a44 <__cxa_atexit@plt+0xa6c24> │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r5, r5, #116, 12 @ 0x7400000 │ │ │ │ - tsteq r6, #4, 12 @ 0x400000 │ │ │ │ - rscseq r5, r5, #80, 12 @ 0x5000000 │ │ │ │ - rscseq r5, r5, #144, 12 @ 0x9000000 │ │ │ │ + rscseq r4, r5, #116, 12 @ 0x7400000 │ │ │ │ + tsteq r6, #20, 12 @ 0x1400000 │ │ │ │ + rscseq r4, r5, #80, 12 @ 0x5000000 │ │ │ │ + rscseq r4, r5, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #116] @ b3ad0 <__cxa_atexit@plt+0xa6cb0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4] │ │ │ │ @@ -170793,20 +170793,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, r3, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq r5, r5, #252, 10 @ 0x3f000000 │ │ │ │ - rscseq r5, r5, #232, 10 @ 0x3a000000 │ │ │ │ - tsteq r6, #28, 16 @ 0x1c0000 │ │ │ │ - rscseq r5, r5, #192, 10 @ 0x30000000 │ │ │ │ - rscseq r5, r5, #144, 10 @ 0x24000000 │ │ │ │ - rscseq r5, r5, #168, 10 @ 0x2a000000 │ │ │ │ + rscseq r4, r5, #252, 10 @ 0x3f000000 │ │ │ │ + rscseq r4, r5, #232, 10 @ 0x3a000000 │ │ │ │ + tsteq r6, #44, 16 @ 0x2c0000 │ │ │ │ + rscseq r4, r5, #192, 10 @ 0x30000000 │ │ │ │ + rscseq r4, r5, #144, 10 @ 0x24000000 │ │ │ │ + rscseq r4, r5, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b3b20 <__cxa_atexit@plt+0xa6d00> │ │ │ │ @@ -170817,99 +170817,99 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ b3b3c <__cxa_atexit@plt+0xa6d1c> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #172, 12 @ 0xac00000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r6, #188, 12 @ 0xbc00000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq r5, r5, #196, 10 @ 0x31000000 │ │ │ │ + rscseq r4, r5, #196, 10 @ 0x31000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b3b70 <__cxa_atexit@plt+0xa6d50> │ │ │ │ ldr r5, [pc, #28] @ b3b80 <__cxa_atexit@plt+0xa6d60> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ b3b84 <__cxa_atexit@plt+0xa6d64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r5, r5, #164, 10 @ 0x29000000 │ │ │ │ - rscseq r5, r5, #128, 10 @ 0x20000000 │ │ │ │ + rscseq r4, r5, #164, 10 @ 0x29000000 │ │ │ │ + rscseq r4, r5, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b3ba8 <__cxa_atexit@plt+0xa6d88> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r5, r5, #92, 10 @ 0x17000000 │ │ │ │ + rscseq r4, r5, #92, 10 @ 0x17000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b3bcc <__cxa_atexit@plt+0xa6dac> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r5, r5, #56, 10 @ 0xe000000 │ │ │ │ + rscseq r4, r5, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b3bf0 <__cxa_atexit@plt+0xa6dd0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r5, r5, #20, 10 @ 0x5000000 │ │ │ │ + rscseq r4, r5, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b3c14 <__cxa_atexit@plt+0xa6df4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r5, r5, #240, 8 @ 0xf0000000 │ │ │ │ + rscseq r4, r5, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b3c38 <__cxa_atexit@plt+0xa6e18> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r5, r5, #204, 8 @ 0xcc000000 │ │ │ │ + rscseq r4, r5, #204, 8 @ 0xcc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b3c5c <__cxa_atexit@plt+0xa6e3c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r5, r5, #168, 8 @ 0xa8000000 │ │ │ │ + rscseq r4, r5, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b3c80 <__cxa_atexit@plt+0xa6e60> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r5, r5, #132, 8 @ 0x84000000 │ │ │ │ + rscseq r4, r5, #132, 8 @ 0x84000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc b3ce8 <__cxa_atexit@plt+0xa6ec8> │ │ │ │ @@ -170928,15 +170928,15 @@ │ │ │ │ str r9, [r9, #20] │ │ │ │ str r1, [r9, #24]! │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 5d9f8 <__cxa_atexit@plt+0x50bd8> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -170958,17 +170958,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ b3d70 <__cxa_atexit@plt+0xa6f50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #100, 6 @ 0x90000001 │ │ │ │ - tsteq r6, #76, 12 @ 0x4c00000 │ │ │ │ - rscseq r5, r5, #200, 6 @ 0x20000003 │ │ │ │ + tsteq r6, #116, 6 @ 0xd0000001 │ │ │ │ + tsteq r6, #92, 12 @ 0x5c00000 │ │ │ │ + rscseq r4, r5, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -170981,26 +170981,26 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ b3dc8 <__cxa_atexit@plt+0xa6fa8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #72, 8 @ 0x48000000 │ │ │ │ - rscseq r5, r5, #112, 6 @ 0xc0000001 │ │ │ │ + tsteq r6, #88, 8 @ 0x58000000 │ │ │ │ + rscseq r4, r5, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ b3dec <__cxa_atexit@plt+0xa6fcc> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r5, #88, 6 @ 0x60000001 │ │ │ │ - rscseq r5, r5, #160, 6 @ 0x80000002 │ │ │ │ + rscseq r4, r5, #88, 6 @ 0x60000001 │ │ │ │ + rscseq r4, r5, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b3e2c <__cxa_atexit@plt+0xa700c> │ │ │ │ ldr r3, [pc, #36] @ b3e34 <__cxa_atexit@plt+0xa7014> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -171010,32 +171010,32 @@ │ │ │ │ ldr r3, [pc, #20] @ b3e38 <__cxa_atexit@plt+0xa7018> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ b 8c6b8 <__cxa_atexit@plt+0x7f898> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r6, #244, 2 @ 0x3d │ │ │ │ - rscseq r5, r5, #68, 6 @ 0x10000001 │ │ │ │ + tsteq r6, #4, 4 @ 0x40000000 │ │ │ │ + rscseq r4, r5, #68, 6 @ 0x10000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ b3e70 <__cxa_atexit@plt+0xa7050> │ │ │ │ ldr r3, [pc, #32] @ b3e74 <__cxa_atexit@plt+0xa7054> │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #20] @ b3e78 <__cxa_atexit@plt+0xa7058> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r5, r5, #48, 4 │ │ │ │ - rscseq r5, r5, #40, 4 @ 0x80000002 │ │ │ │ - rscseq r5, r5, #208, 2 @ 0x34 │ │ │ │ + rscseq r4, r5, #48, 4 │ │ │ │ + rscseq r4, r5, #40, 4 @ 0x80000002 │ │ │ │ + rscseq r4, r5, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ ldr r2, [pc, #100] @ b3efc <__cxa_atexit@plt+0xa70dc> │ │ │ │ ldr r8, [r3, #4] │ │ │ │ str r7, [r3] │ │ │ │ @@ -171060,18 +171060,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r6, #244, 6 @ 0xd0000003 │ │ │ │ - tsteq r6, #180, 10 @ 0x2d000000 │ │ │ │ - rscseq r5, r5, #108, 2 │ │ │ │ - tsteq r6, #140, 10 @ 0x23000000 │ │ │ │ + tsteq r6, #4, 8 @ 0x4000000 │ │ │ │ + tsteq r6, #196, 10 @ 0x31000000 │ │ │ │ + rscseq r4, r5, #108, 2 │ │ │ │ + tsteq r6, #156, 10 @ 0x27000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b3f44 <__cxa_atexit@plt+0xa7124> │ │ │ │ @@ -171082,18 +171082,18 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ b3f60 <__cxa_atexit@plt+0xa7140> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #136, 4 @ 0x80000008 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r6, #152, 4 @ 0x80000009 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq r5, r5, #44, 4 @ 0xc0000002 │ │ │ │ + rscseq r4, r5, #44, 4 @ 0xc0000002 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b3fd4 <__cxa_atexit@plt+0xa71b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -171121,15 +171121,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r6, #116 @ 0x74 │ │ │ │ + tsteq r6, #132 @ 0x84 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -171138,17 +171138,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #156, 2 @ 0x27 │ │ │ │ - rscseq r5, r5, #80, 2 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r6, #172, 2 @ 0x2b │ │ │ │ + rscseq r4, r5, #80, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b40d4 <__cxa_atexit@plt+0xa72b4> │ │ │ │ @@ -171185,25 +171185,25 @@ │ │ │ │ b b40e4 <__cxa_atexit@plt+0xa72c4> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - tsteq r6, #152, 30 @ 0x260 │ │ │ │ - rscseq r5, r5, #184 @ 0xb8 │ │ │ │ - tsteq r6, #172, 30 @ 0x2b0 │ │ │ │ - tsteq r6, #224, 2 @ 0x38 │ │ │ │ + tsteq r6, #168, 30 @ 0x2a0 │ │ │ │ + rscseq r4, r5, #184 @ 0xb8 │ │ │ │ + tsteq r6, #188, 30 @ 0x2f0 │ │ │ │ + tsteq r6, #240, 2 @ 0x3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 5bb18 <__cxa_atexit@plt+0x4ecf8> │ │ │ │ - rscseq r5, r5, #84 @ 0x54 │ │ │ │ + rscseq r4, r5, #84 @ 0x54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b4158 <__cxa_atexit@plt+0xa7338> │ │ │ │ ldr r3, [pc, #36] @ b4160 <__cxa_atexit@plt+0xa7340> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -171213,32 +171213,32 @@ │ │ │ │ ldr r3, [pc, #20] @ b4164 <__cxa_atexit@plt+0xa7344> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ b 8c6b8 <__cxa_atexit@plt+0x7f898> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r6, #200, 28 @ 0xc80 │ │ │ │ - rscseq r4, r5, #248, 30 @ 0x3e0 │ │ │ │ + tsteq r6, #216, 28 @ 0xd80 │ │ │ │ + rscseq r3, r5, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ b419c <__cxa_atexit@plt+0xa737c> │ │ │ │ ldr r3, [pc, #32] @ b41a0 <__cxa_atexit@plt+0xa7380> │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #20] @ b41a4 <__cxa_atexit@plt+0xa7384> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r4, r5, #244, 28 @ 0xf40 │ │ │ │ - rscseq r4, r5, #236, 28 @ 0xec0 │ │ │ │ - rscseq r4, r5, #164, 28 @ 0xa40 │ │ │ │ + rscseq r3, r5, #244, 28 @ 0xf40 │ │ │ │ + rscseq r3, r5, #236, 28 @ 0xec0 │ │ │ │ + rscseq r3, r5, #164, 28 @ 0xa40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ ldr r2, [pc, #100] @ b4228 <__cxa_atexit@plt+0xa7408> │ │ │ │ ldr r8, [r3, #4] │ │ │ │ str r7, [r3] │ │ │ │ @@ -171263,18 +171263,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add sl, r5, #2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq r4, r5, #64, 30 @ 0x100 │ │ │ │ - tsteq r6, #188 @ 0xbc │ │ │ │ - rscseq r4, r5, #16, 30 @ 0x40 │ │ │ │ - rscseq r4, r5, #52, 28 @ 0x340 │ │ │ │ + rscseq r3, r5, #64, 30 @ 0x100 │ │ │ │ + tsteq r6, #204 @ 0xcc │ │ │ │ + rscseq r3, r5, #16, 30 @ 0x40 │ │ │ │ + rscseq r3, r5, #52, 28 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b4270 <__cxa_atexit@plt+0xa7450> │ │ │ │ @@ -171285,100 +171285,100 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ b428c <__cxa_atexit@plt+0xa746c> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #92, 30 @ 0x170 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r6, #108, 30 @ 0x1b0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq r4, r5, #12, 30 @ 0x30 │ │ │ │ + rscseq r3, r5, #12, 30 @ 0x30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b42c4 <__cxa_atexit@plt+0xa74a4> │ │ │ │ ldr r2, [pc, #32] @ b42d4 <__cxa_atexit@plt+0xa74b4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ b42d8 <__cxa_atexit@plt+0xa74b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r4, r5, #232, 28 @ 0xe80 │ │ │ │ - rscseq r4, r5, #196, 28 @ 0xc40 │ │ │ │ + rscseq r3, r5, #232, 28 @ 0xe80 │ │ │ │ + rscseq r3, r5, #196, 28 @ 0xc40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b42fc <__cxa_atexit@plt+0xa74dc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r4, r5, #160, 28 @ 0xa00 │ │ │ │ + rscseq r3, r5, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b4320 <__cxa_atexit@plt+0xa7500> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r4, r5, #124, 28 @ 0x7c0 │ │ │ │ + rscseq r3, r5, #124, 28 @ 0x7c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b4344 <__cxa_atexit@plt+0xa7524> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r4, r5, #88, 28 @ 0x580 │ │ │ │ + rscseq r3, r5, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b4368 <__cxa_atexit@plt+0xa7548> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r4, r5, #52, 28 @ 0x340 │ │ │ │ + rscseq r3, r5, #52, 28 @ 0x340 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b438c <__cxa_atexit@plt+0xa756c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r4, r5, #16, 28 @ 0x100 │ │ │ │ + rscseq r3, r5, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b43b0 <__cxa_atexit@plt+0xa7590> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r4, r5, #236, 26 @ 0x3b00 │ │ │ │ + rscseq r3, r5, #236, 26 @ 0x3b00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b43d4 <__cxa_atexit@plt+0xa75b4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r4, r5, #200, 26 @ 0x3200 │ │ │ │ + rscseq r3, r5, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ bcc b4448 <__cxa_atexit@plt+0xa7628> │ │ │ │ @@ -171400,19 +171400,19 @@ │ │ │ │ str r9, [r9, #24] │ │ │ │ str r1, [r9, #28]! │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 5d9f8 <__cxa_atexit@plt+0x50bd8> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ - rscseq r4, r5, #76, 26 @ 0x1300 │ │ │ │ + rscseq r3, r5, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b44b0 <__cxa_atexit@plt+0xa7690> │ │ │ │ ldr r2, [pc, #80] @ b44d4 <__cxa_atexit@plt+0xa76b4> │ │ │ │ @@ -171423,27 +171423,27 @@ │ │ │ │ bhi b44c0 <__cxa_atexit@plt+0xa76a0> │ │ │ │ ldr r3, [pc, #68] @ b44e0 <__cxa_atexit@plt+0xa76c0> │ │ │ │ str r8, [r5, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #36] @ b44dc <__cxa_atexit@plt+0xa76bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ b44d8 <__cxa_atexit@plt+0xa76b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq r4, r5, #232, 24 @ 0xe800 │ │ │ │ - rscseq r4, r5, #4, 26 @ 0x100 │ │ │ │ + rscseq r3, r5, #232, 24 @ 0xe800 │ │ │ │ + rscseq r3, r5, #4, 26 @ 0x100 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -171452,16 +171452,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #180, 24 @ 0xb400 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r6, #196, 24 @ 0xc400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b4560 <__cxa_atexit@plt+0xa7740> │ │ │ │ ldr r2, [pc, #36] @ b4568 <__cxa_atexit@plt+0xa7748> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -171470,16 +171470,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b ae6f4 <__cxa_atexit@plt+0xa18d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #212, 20 @ 0xd4000 │ │ │ │ - tsteq r6, #24, 30 @ 0x60 │ │ │ │ + tsteq r6, #228, 20 @ 0xe4000 │ │ │ │ + tsteq r6, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b45bc <__cxa_atexit@plt+0xa779c> │ │ │ │ ldr r2, [pc, #56] @ b45c4 <__cxa_atexit@plt+0xa77a4> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ @@ -171494,15 +171494,15 @@ │ │ │ │ b b45d4 <__cxa_atexit@plt+0xa77b4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r6, #120, 20 @ 0x78000 │ │ │ │ + tsteq r6, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r2, [pc, #128] @ b4668 <__cxa_atexit@plt+0xa7848> │ │ │ │ mov r3, r5 │ │ │ │ @@ -171533,17 +171533,17 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r6, #52, 20 @ 0x34000 │ │ │ │ + tsteq r6, #68, 20 @ 0x44000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b46bc <__cxa_atexit@plt+0xa789c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -171562,16 +171562,16 @@ │ │ │ │ bic r7, r2, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #176, 18 @ 0x2c0000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r6, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b472c <__cxa_atexit@plt+0xa790c> │ │ │ │ ldr r2, [pc, #56] @ b4734 <__cxa_atexit@plt+0xa7914> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ @@ -171586,15 +171586,15 @@ │ │ │ │ b b4744 <__cxa_atexit@plt+0xa7924> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r6, #8, 18 @ 0x20000 │ │ │ │ + tsteq r6, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [pc, #156] @ b47f4 <__cxa_atexit@plt+0xa79d4> │ │ │ │ mov r2, r5 │ │ │ │ @@ -171632,18 +171632,18 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r6, #64, 20 @ 0x40000 │ │ │ │ - tsteq r6, #180, 16 @ 0xb40000 │ │ │ │ + tsteq r6, #80, 20 @ 0x50000 │ │ │ │ + tsteq r6, #196, 16 @ 0xc40000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b486c <__cxa_atexit@plt+0xa7a4c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -171669,17 +171669,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #40, 16 @ 0x280000 │ │ │ │ - tsteq r6, #152, 18 @ 0x260000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r6, #56, 16 @ 0x380000 │ │ │ │ + tsteq r6, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -171692,15 +171692,15 @@ │ │ │ │ ldr r2, [pc, #20] @ b48e0 <__cxa_atexit@plt+0xa7ac0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #76, 14 @ 0x1300000 │ │ │ │ + tsteq r6, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -171719,15 +171719,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r6, #104, 14 @ 0x1a00000 │ │ │ │ + tsteq r6, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -171778,18 +171778,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tsteq r6, #44, 16 @ 0x2c0000 │ │ │ │ + tsteq r6, #60, 16 @ 0x3c0000 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - tsteq r6, #16, 16 @ 0x100000 │ │ │ │ - tsteq r6, #224, 14 @ 0x3800000 │ │ │ │ + tsteq r6, #32, 16 @ 0x200000 │ │ │ │ + tsteq r6, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b4ae4 <__cxa_atexit@plt+0xa7cc4> │ │ │ │ ldr r1, [pc, #136] @ b4aec <__cxa_atexit@plt+0xa7ccc> │ │ │ │ ldr r2, [pc, #136] @ b4af0 <__cxa_atexit@plt+0xa7cd0> │ │ │ │ @@ -171820,21 +171820,21 @@ │ │ │ │ ldr r7, [r7, #6] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ b4af8 <__cxa_atexit@plt+0xa7cd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r6, #172, 10 @ 0x2b000000 │ │ │ │ + tsteq r6, #188, 10 @ 0x2f000000 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r6, #72, 10 @ 0x12000000 │ │ │ │ + tsteq r6, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ b4b4c <__cxa_atexit@plt+0xa7d2c> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -171848,15 +171848,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ b4b50 <__cxa_atexit@plt+0xa7d30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r6, #228, 8 @ 0xe4000000 │ │ │ │ + tsteq r6, #244, 8 @ 0xf4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b4b7c <__cxa_atexit@plt+0xa7d5c> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -171864,15 +171864,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ b4b90 <__cxa_atexit@plt+0xa7d70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #160, 8 @ 0xa0000000 │ │ │ │ + tsteq r6, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b4be0 <__cxa_atexit@plt+0xa7dc0> │ │ │ │ ldr r2, [pc, #56] @ b4be8 <__cxa_atexit@plt+0xa7dc8> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ @@ -171887,15 +171887,15 @@ │ │ │ │ b b4bf8 <__cxa_atexit@plt+0xa7dd8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r6, #84, 8 @ 0x54000000 │ │ │ │ + tsteq r6, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [pc, #156] @ b4ca8 <__cxa_atexit@plt+0xa7e88> │ │ │ │ mov r2, r5 │ │ │ │ @@ -171933,18 +171933,18 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r6, #140, 10 @ 0x23000000 │ │ │ │ - tsteq r6, #0, 8 │ │ │ │ + tsteq r6, #156, 10 @ 0x27000000 │ │ │ │ + tsteq r6, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b4d20 <__cxa_atexit@plt+0xa7f00> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -171970,17 +171970,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #116, 6 @ 0xd0000001 │ │ │ │ - tsteq r6, #228, 8 @ 0xe4000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r6, #132, 6 @ 0x10000002 │ │ │ │ + tsteq r6, #244, 8 @ 0xf4000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -171993,15 +171993,15 @@ │ │ │ │ ldr r2, [pc, #20] @ b4d94 <__cxa_atexit@plt+0xa7f74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #152, 4 @ 0x80000009 │ │ │ │ + tsteq r6, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -172020,15 +172020,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r6, #180, 4 @ 0x4000000b │ │ │ │ + tsteq r6, #196, 4 @ 0x4000000c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -172079,33 +172079,33 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tsteq r6, #120, 6 @ 0xe0000001 │ │ │ │ + tsteq r6, #136, 6 @ 0x20000002 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - tsteq r6, #92, 6 @ 0x70000001 │ │ │ │ - tsteq r6, #44, 6 @ 0xb0000000 │ │ │ │ + tsteq r6, #108, 6 @ 0xb0000001 │ │ │ │ + tsteq r6, #60, 6 @ 0xf0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b4f38 <__cxa_atexit@plt+0xa8118> │ │ │ │ ldr r2, [pc, #36] @ b4f40 <__cxa_atexit@plt+0xa8120> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -172113,27 +172113,27 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ b4f78 <__cxa_atexit@plt+0xa8158> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b4f98 <__cxa_atexit@plt+0xa8178> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - rscseq r4, r5, #220, 4 @ 0xc000000d │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + rscseq r3, r5, #220, 4 @ 0xc000000d │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi b5014 <__cxa_atexit@plt+0xa81f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -172162,17 +172162,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r6, #44 @ 0x2c │ │ │ │ - rscseq r4, r5, #100, 4 @ 0x40000006 │ │ │ │ - rscseq r4, r5, #64, 4 │ │ │ │ + tsteq r6, #60 @ 0x3c │ │ │ │ + rscseq r3, r5, #100, 4 @ 0x40000006 │ │ │ │ + rscseq r3, r5, #64, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b5098 <__cxa_atexit@plt+0xa8278> │ │ │ │ @@ -172188,19 +172188,19 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r4, r5, #224, 2 @ 0x38 │ │ │ │ - rscseq r4, r5, #192, 2 @ 0x30 │ │ │ │ + rscseq r3, r5, #224, 2 @ 0x38 │ │ │ │ + rscseq r3, r5, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ b50ec <__cxa_atexit@plt+0xa82cc> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -172208,16 +172208,16 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ b50f4 <__cxa_atexit@plt+0xa82d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ b 5eacc <__cxa_atexit@plt+0x51cac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r6, #236 @ 0xec │ │ │ │ - tsteq r6, #152, 6 @ 0x60000002 │ │ │ │ + tsteq r6, #252 @ 0xfc │ │ │ │ + tsteq r6, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b5150 <__cxa_atexit@plt+0xa8330> │ │ │ │ @@ -172234,44 +172234,44 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - tsteq r6, #148 @ 0x94 │ │ │ │ + tsteq r6, #164 @ 0xa4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b5194 <__cxa_atexit@plt+0xa8374> │ │ │ │ ldr r3, [pc, #24] @ b51a0 <__cxa_atexit@plt+0xa8380> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b51c8 <__cxa_atexit@plt+0xa83a8> │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ addne r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #228 @ 0xe4 │ │ │ │ - rscseq r4, r5, #180 @ 0xb4 │ │ │ │ + tsteq r6, #244 @ 0xf4 │ │ │ │ + rscseq r3, r5, #180 @ 0xb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b5234 <__cxa_atexit@plt+0xa8414> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -172297,15 +172297,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r6, #12, 28 @ 0xc0 │ │ │ │ + tsteq r6, #28, 28 @ 0x1c0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -172318,17 +172318,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, lr} │ │ │ │ sub r7, r6, #3 │ │ │ │ str r1, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - tsteq r6, #48, 30 @ 0xc0 │ │ │ │ + tsteq r6, #64, 30 @ 0x100 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 5bb18 <__cxa_atexit@plt+0x4ecf8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -172361,15 +172361,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r6, #24, 26 @ 0x600 │ │ │ │ + tsteq r6, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #28] @ b5390 <__cxa_atexit@plt+0xa8570> │ │ │ │ str r3, [r5] │ │ │ │ @@ -172421,19 +172421,19 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq r6, #252, 22 @ 0x3f000 │ │ │ │ - tsteq r6, #56, 24 @ 0x3800 │ │ │ │ - tsteq r6, #88, 24 @ 0x5800 │ │ │ │ + tsteq r6, #12, 24 @ 0xc00 │ │ │ │ + tsteq r6, #72, 24 @ 0x4800 │ │ │ │ + tsteq r6, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b54ac <__cxa_atexit@plt+0xa868c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -172455,18 +172455,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #112, 22 @ 0x1c000 │ │ │ │ - tsteq r6, #160, 22 @ 0x28000 │ │ │ │ - tsteq r6, #192, 22 @ 0x30000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r6, #128, 22 @ 0x20000 │ │ │ │ + tsteq r6, #176, 22 @ 0x2c000 │ │ │ │ + tsteq r6, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b5554 <__cxa_atexit@plt+0xa8734> │ │ │ │ ldr r1, [pc, #100] @ b5560 <__cxa_atexit@plt+0xa8740> │ │ │ │ @@ -172493,15 +172493,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r6, #8, 22 @ 0x2000 │ │ │ │ + tsteq r6, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #28] @ b55a0 <__cxa_atexit@plt+0xa8780> │ │ │ │ str r3, [r5] │ │ │ │ @@ -172569,25 +172569,25 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r6, #252, 24 @ 0xfc00 │ │ │ │ - tsteq r6, #240, 18 @ 0x3c0000 │ │ │ │ - tsteq r6, #44, 26 @ 0xb00 │ │ │ │ - tsteq r6, #144, 26 @ 0x2400 │ │ │ │ + tsteq r6, #12, 26 @ 0x300 │ │ │ │ + tsteq r6, #0, 20 │ │ │ │ + tsteq r6, #60, 26 @ 0xf00 │ │ │ │ + tsteq r6, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b571c <__cxa_atexit@plt+0xa88fc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -172611,18 +172611,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #80, 24 @ 0x5000 │ │ │ │ - tsteq r6, #56, 18 @ 0xe0000 │ │ │ │ - tsteq r6, #116, 24 @ 0x7400 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r6, #96, 24 @ 0x6000 │ │ │ │ + tsteq r6, #72, 18 @ 0x120000 │ │ │ │ + tsteq r6, #132, 24 @ 0x8400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -172635,15 +172635,15 @@ │ │ │ │ ldr r2, [pc, #20] @ b579c <__cxa_atexit@plt+0xa897c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86894 <__cxa_atexit@plt+0x79a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #144, 16 @ 0x900000 │ │ │ │ + tsteq r6, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -172662,15 +172662,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r6, #172, 16 @ 0xac0000 │ │ │ │ + tsteq r6, #188, 16 @ 0xbc0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -172721,18 +172721,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tsteq r6, #112, 18 @ 0x1c0000 │ │ │ │ + tsteq r6, #128, 18 @ 0x200000 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - tsteq r6, #84, 18 @ 0x150000 │ │ │ │ - tsteq r6, #36, 18 @ 0x90000 │ │ │ │ + tsteq r6, #100, 18 @ 0x190000 │ │ │ │ + tsteq r6, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b594c <__cxa_atexit@plt+0xa8b2c> │ │ │ │ @@ -172774,42 +172774,42 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq b59cc <__cxa_atexit@plt+0xa8bac> │ │ │ │ cmp r2, #2 │ │ │ │ bne b59d8 <__cxa_atexit@plt+0xa8bb8> │ │ │ │ ldr r7, [pc, #108] @ b5a30 <__cxa_atexit@plt+0xa8c10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc b5a14 <__cxa_atexit@plt+0xa8bf4> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #60] @ b5a34 <__cxa_atexit@plt+0xa8c14> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r3, r7} │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r6, #124, 12 @ 0x7c00000 │ │ │ │ - tsteq r6, #96, 12 @ 0x6000000 │ │ │ │ - tsteq r6, #96, 12 @ 0x6000000 │ │ │ │ + tsteq r6, #140, 12 @ 0x8c00000 │ │ │ │ + tsteq r6, #112, 12 @ 0x7000000 │ │ │ │ + tsteq r6, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b5a60 <__cxa_atexit@plt+0xa8c40> │ │ │ │ ldr r7, [pc, #88] @ b5aac <__cxa_atexit@plt+0xa8c8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -172830,17 +172830,17 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #208, 10 @ 0x34000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ tsteq r6, #224, 10 @ 0x38000000 │ │ │ │ + tsteq r6, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b5b68 <__cxa_atexit@plt+0xa8d48> │ │ │ │ ldr r1, [pc, #180] @ b5b88 <__cxa_atexit@plt+0xa8d68> │ │ │ │ @@ -172854,15 +172854,15 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq b5b0c <__cxa_atexit@plt+0xa8cec> │ │ │ │ cmp r2, #2 │ │ │ │ bne b5b18 <__cxa_atexit@plt+0xa8cf8> │ │ │ │ ldr r7, [pc, #140] @ b5b90 <__cxa_atexit@plt+0xa8d70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ bcc b5b74 <__cxa_atexit@plt+0xa8d54> │ │ │ │ @@ -172877,28 +172877,28 @@ │ │ │ │ str r8, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r3, [r6, #4] │ │ │ │ add r3, r6, #8 │ │ │ │ stm r3, {r1, r7, lr} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r6, #60, 10 @ 0xf000000 │ │ │ │ - tsteq r6, #0, 14 │ │ │ │ - tsteq r6, #156, 12 @ 0x9c00000 │ │ │ │ - tsteq r6, #16, 10 @ 0x4000000 │ │ │ │ + tsteq r6, #76, 10 @ 0x13000000 │ │ │ │ + tsteq r6, #16, 14 @ 0x400000 │ │ │ │ + tsteq r6, #172, 12 @ 0xac00000 │ │ │ │ + tsteq r6, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b5bc4 <__cxa_atexit@plt+0xa8da4> │ │ │ │ ldr r7, [pc, #112] @ b5c28 <__cxa_atexit@plt+0xa8e08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -172925,18 +172925,18 @@ │ │ │ │ stm r2, {r1, r7, lr} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #76, 12 @ 0x4c00000 │ │ │ │ - tsteq r6, #236, 10 @ 0x3b000000 │ │ │ │ - tsteq r6, #96, 8 @ 0x60000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r6, #92, 12 @ 0x5c00000 │ │ │ │ + tsteq r6, #252, 10 @ 0x3f000000 │ │ │ │ + tsteq r6, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -172949,15 +172949,15 @@ │ │ │ │ ldr r2, [pc, #20] @ b5c84 <__cxa_atexit@plt+0xa8e64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #168, 6 @ 0xa0000002 │ │ │ │ + tsteq r6, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -172976,15 +172976,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r6, #196, 6 @ 0x10000003 │ │ │ │ + tsteq r6, #212, 6 @ 0x50000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -173038,20 +173038,20 @@ │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ - tsteq r6, #136, 8 @ 0x88000000 │ │ │ │ + tsteq r6, #152, 8 @ 0x98000000 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - tsteq r6, #104, 8 @ 0x68000000 │ │ │ │ + tsteq r6, #120, 8 @ 0x78000000 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - tsteq r6, #44, 8 @ 0x2c000000 │ │ │ │ + tsteq r6, #60, 8 @ 0x3c000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -173065,145 +173065,145 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ - rscseq r3, r5, #0, 8 │ │ │ │ + rscseq r2, r5, #0, 8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b5ea8 <__cxa_atexit@plt+0xa9088> │ │ │ │ ldr r3, [pc, #24] @ b5eb8 <__cxa_atexit@plt+0xa9098> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ b5ebc <__cxa_atexit@plt+0xa909c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r3, r5, #228, 6 @ 0x90000003 │ │ │ │ - rscseq r3, r5, #192, 6 │ │ │ │ + rscseq r2, r5, #228, 6 @ 0x90000003 │ │ │ │ + rscseq r2, r5, #192, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b5ee0 <__cxa_atexit@plt+0xa90c0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, r5, #156, 6 @ 0x70000002 │ │ │ │ + rscseq r2, r5, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b5f04 <__cxa_atexit@plt+0xa90e4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, r5, #120, 6 @ 0xe0000001 │ │ │ │ + rscseq r2, r5, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b5f28 <__cxa_atexit@plt+0xa9108> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, r5, #84, 6 @ 0x50000001 │ │ │ │ + rscseq r2, r5, #84, 6 @ 0x50000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b5f4c <__cxa_atexit@plt+0xa912c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, r5, #48, 6 @ 0xc0000000 │ │ │ │ + rscseq r2, r5, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b5f74 <__cxa_atexit@plt+0xa9154> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, r5, #8, 6 @ 0x20000000 │ │ │ │ + rscseq r2, r5, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b5f98 <__cxa_atexit@plt+0xa9178> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, r5, #228, 4 @ 0x4000000e │ │ │ │ + rscseq r2, r5, #228, 4 @ 0x4000000e │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b5fc0 <__cxa_atexit@plt+0xa91a0> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, r5, #188, 4 @ 0xc000000b │ │ │ │ + rscseq r2, r5, #188, 4 @ 0xc000000b │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b5fe8 <__cxa_atexit@plt+0xa91c8> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 938bc <__cxa_atexit@plt+0x86a9c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, r5, #148, 4 @ 0x40000009 │ │ │ │ + rscseq r2, r5, #148, 4 @ 0x40000009 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b601c <__cxa_atexit@plt+0xa91fc> │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ b6020 <__cxa_atexit@plt+0xa9200> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r6, #188, 2 @ 0x2f │ │ │ │ - rscseq r3, r5, #92, 4 @ 0xc0000005 │ │ │ │ + tsteq r6, #204, 2 @ 0x33 │ │ │ │ + rscseq r2, r5, #92, 4 @ 0xc0000005 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b6054 <__cxa_atexit@plt+0xa9234> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ b6058 <__cxa_atexit@plt+0xa9238> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r6, #132, 2 @ 0x21 │ │ │ │ - rscseq r3, r5, #36, 4 @ 0x40000002 │ │ │ │ + tsteq r6, #148, 2 @ 0x25 │ │ │ │ + rscseq r2, r5, #36, 4 @ 0x40000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b6128 <__cxa_atexit@plt+0xa9308> │ │ │ │ @@ -173248,39 +173248,39 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #44] @ 0x2c │ │ │ │ str r3, [r3, #84] @ 0x54 │ │ │ │ bx r0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe4a0 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ @ instruction: 0xfffff1fc │ │ │ │ @ instruction: 0xfffff124 │ │ │ │ @ instruction: 0xfffff710 │ │ │ │ @ instruction: 0xfffff7f0 │ │ │ │ - rscseq r3, r5, #60, 2 │ │ │ │ + rscseq r2, r5, #60, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b617c <__cxa_atexit@plt+0xa935c> │ │ │ │ ldr r3, [pc, #24] @ b618c <__cxa_atexit@plt+0xa936c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ b6190 <__cxa_atexit@plt+0xa9370> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - rscseq r3, r5, #16, 2 │ │ │ │ + rscseq r2, r5, #16, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b623c <__cxa_atexit@plt+0xa941c> │ │ │ │ ldr r3, [pc, #144] @ b6244 <__cxa_atexit@plt+0xa9424> │ │ │ │ @@ -173417,27 +173417,27 @@ │ │ │ │ str ip, [r6, #12] │ │ │ │ str sl, [r6, #28] │ │ │ │ str ip, [r6, #36] @ 0x24 │ │ │ │ str r2, [r6, #56] @ 0x38 │ │ │ │ sub r6, r3, #7 │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq r6, #32, 26 @ 0x800 │ │ │ │ - tsteq r6, #8, 26 @ 0x200 │ │ │ │ - tsteq r6, #88, 28 @ 0x580 │ │ │ │ + tstpeq r5, #48, 26 @ p-variant is OBSOLETE @ 0xc00 │ │ │ │ + tstpeq r5, #24, 26 @ p-variant is OBSOLETE @ 0x600 │ │ │ │ + tstpeq r5, #104, 28 @ p-variant is OBSOLETE @ 0x680 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ mov r1, r4 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -173476,22 +173476,22 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #7 │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r4, r1 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r4, #56 @ 0x38 │ │ │ │ str r4, [r1, #828] @ 0x33c │ │ │ │ mov r4, r1 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #60, 24 @ 0x3c00 │ │ │ │ - tsteq r6, #124, 26 @ 0x1f00 │ │ │ │ - tsteq r6, #220, 22 @ 0x37000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq r5, #76, 24 @ p-variant is OBSOLETE @ 0x4c00 │ │ │ │ + tstpeq r5, #140, 26 @ p-variant is OBSOLETE @ 0x2300 │ │ │ │ + tstpeq r5, #236, 22 @ p-variant is OBSOLETE @ 0x3b000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov lr, fp │ │ │ │ sub fp, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ cmp lr, fp │ │ │ │ @@ -173536,26 +173536,26 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r6, r3 │ │ │ │ b b65c4 <__cxa_atexit@plt+0xa97a4> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #240, 20 @ 0xf0000 │ │ │ │ - tsteq r6, #52, 22 @ 0xd000 │ │ │ │ - tsteq r6, #28, 22 @ 0x7000 │ │ │ │ + tstpeq r5, #0, 22 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, #68, 22 @ p-variant is OBSOLETE @ 0x11000 │ │ │ │ + tstpeq r5, #44, 22 @ p-variant is OBSOLETE @ 0xb000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r8, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r8 │ │ │ │ bhi b6674 <__cxa_atexit@plt+0xa9854> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -173584,30 +173584,30 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ str fp, [r3, #8] │ │ │ │ mov r5, r8 │ │ │ │ ldm sp, {r8, fp} │ │ │ │ add lr, r3, #16 │ │ │ │ str ip, [r3, #12] │ │ │ │ stm lr, {r2, r9, sl} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #0, 20 │ │ │ │ - tsteq r6, #224, 18 @ 0x380000 │ │ │ │ + tstpeq r5, #16, 20 @ p-variant is OBSOLETE @ 0x10000 │ │ │ │ + tstpeq r5, #240, 18 @ p-variant is OBSOLETE @ 0x3c0000 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -173780,27 +173780,27 @@ │ │ │ │ str ip, [r6, #12] │ │ │ │ str sl, [r6, #28] │ │ │ │ str ip, [r6, #36] @ 0x24 │ │ │ │ str r2, [r6, #56] @ 0x38 │ │ │ │ sub r6, r3, #7 │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq r6, #116, 14 @ 0x1d00000 │ │ │ │ - tsteq r6, #92, 14 @ 0x1700000 │ │ │ │ - tsteq r6, #172, 16 @ 0xac0000 │ │ │ │ + tstpeq r5, #132, 14 @ p-variant is OBSOLETE @ 0x2100000 │ │ │ │ + tstpeq r5, #108, 14 @ p-variant is OBSOLETE @ 0x1b00000 │ │ │ │ + tstpeq r5, #188, 16 @ p-variant is OBSOLETE @ 0xbc0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ mov r1, r4 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -173839,22 +173839,22 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #7 │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r4, r1 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r4, #56 @ 0x38 │ │ │ │ str r4, [r1, #828] @ 0x33c │ │ │ │ mov r4, r1 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #144, 12 @ 0x9000000 │ │ │ │ - tsteq r6, #208, 14 @ 0x3400000 │ │ │ │ - tsteq r6, #48, 12 @ 0x3000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq r5, #160, 12 @ p-variant is OBSOLETE @ 0xa000000 │ │ │ │ + tstpeq r5, #224, 14 @ p-variant is OBSOLETE @ 0x3800000 │ │ │ │ + tstpeq r5, #64, 12 @ p-variant is OBSOLETE @ 0x4000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ @@ -173917,32 +173917,32 @@ │ │ │ │ str r5, [r3, #32] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r5, [sp, #20] │ │ │ │ ldr r8, [sp, #24] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ str lr, [r3, #28] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r6, r3 │ │ │ │ b b6bb8 <__cxa_atexit@plt+0xa9d98> │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #56, 10 @ 0xe000000 │ │ │ │ - tsteq r6, #96, 10 @ 0x18000000 │ │ │ │ - tsteq r6, #92, 10 @ 0x17000000 │ │ │ │ - tsteq r6, #60, 10 @ 0xf000000 │ │ │ │ - tsteq r6, #12, 18 @ 0x30000 │ │ │ │ + tstpeq r5, #72, 10 @ p-variant is OBSOLETE @ 0x12000000 │ │ │ │ + tstpeq r5, #112, 10 @ p-variant is OBSOLETE @ 0x1c000000 │ │ │ │ + tstpeq r5, #108, 10 @ p-variant is OBSOLETE @ 0x1b000000 │ │ │ │ + tstpeq r5, #76, 10 @ p-variant is OBSOLETE @ 0x13000000 │ │ │ │ + tstpeq r5, #28, 18 @ p-variant is OBSOLETE @ 0x70000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #32 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, lr │ │ │ │ bhi b6cb0 <__cxa_atexit@plt+0xa9e90> │ │ │ │ ldr r0, [pc, #196] @ b6cd0 <__cxa_atexit@plt+0xa9eb0> │ │ │ │ @@ -173980,27 +173980,27 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r3, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r2, #1 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ mov r0, #40 @ 0x28 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r6, #12, 8 @ 0xc000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq r5, #28, 8 @ p-variant is OBSOLETE @ 0x1c000000 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -174026,65 +174026,65 @@ │ │ │ │ str r9, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b6d98 <__cxa_atexit@plt+0xa9f78> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ b6da0 <__cxa_atexit@plt+0xa9f80> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #144, 4 │ │ │ │ + tstpeq r5, #160, 4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b6dd8 <__cxa_atexit@plt+0xa9fb8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ b6de0 <__cxa_atexit@plt+0xa9fc0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #80, 4 │ │ │ │ + tstpeq r5, #96, 4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b6e18 <__cxa_atexit@plt+0xa9ff8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ b6e20 <__cxa_atexit@plt+0xaa000> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #16, 4 │ │ │ │ + tstpeq r5, #32, 4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi b6e90 <__cxa_atexit@plt+0xaa070> │ │ │ │ @@ -174103,24 +174103,24 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - tsteq r6, #180, 2 @ 0x2d │ │ │ │ + tstpeq r5, #196, 2 @ p-variant is OBSOLETE @ 0x31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -174240,15 +174240,15 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ bx ip │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq r6, #4, 4 @ 0x40000000 │ │ │ │ + tstpeq r5, #20, 4 @ p-variant is OBSOLETE @ 0x40000001 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub ip, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi b715c <__cxa_atexit@plt+0xaa33c> │ │ │ │ @@ -174290,15 +174290,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #216 @ 0xd8 │ │ │ │ + tstpeq r5, #232 @ p-variant is OBSOLETE @ 0xe8 │ │ │ │ @ instruction: 0xfffff974 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -174311,21 +174311,21 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b71d0 <__cxa_atexit@plt+0xaa3b0> │ │ │ │ ldr r3, [pc, #28] @ b71e0 <__cxa_atexit@plt+0xaa3c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r7, [pc, #12] @ b71e4 <__cxa_atexit@plt+0xaa3c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r2, r5, #204 @ 0xcc │ │ │ │ + rscseq r1, r5, #204 @ 0xcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b7258 <__cxa_atexit@plt+0xaa438> │ │ │ │ @@ -174345,69 +174345,69 @@ │ │ │ │ sub r1, r6, #27 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r5, #-8]! │ │ │ │ stmib r3, {r7, r8} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff4a4 │ │ │ │ @ instruction: 0xffffef80 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r6, #68 @ 0x44 │ │ │ │ + tstpeq r5, #84 @ p-variant is OBSOLETE @ 0x54 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b7290 <__cxa_atexit@plt+0xaa470> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b72b0 <__cxa_atexit@plt+0xaa490> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b72d0 <__cxa_atexit@plt+0xaa4b0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b72f0 <__cxa_atexit@plt+0xaa4d0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b7310 <__cxa_atexit@plt+0xaa4f0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b7330 <__cxa_atexit@plt+0xaa510> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -174427,15 +174427,15 @@ │ │ │ │ sub r7, r6, #18 │ │ │ │ str r8, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff3e8 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b73ec <__cxa_atexit@plt+0xaa5cc> │ │ │ │ @@ -174446,41 +174446,41 @@ │ │ │ │ sub r2, r5, #24 │ │ │ │ cmp fp, r2 │ │ │ │ bhi b73f4 <__cxa_atexit@plt+0xaa5d4> │ │ │ │ ldr r3, [pc, #48] @ b7410 <__cxa_atexit@plt+0xaa5f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ b740c <__cxa_atexit@plt+0xaa5ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq r5, #84, 24 @ p-variant is OBSOLETE @ 0x5400 │ │ │ │ - rscseq r1, r5, #164, 28 @ 0xa40 │ │ │ │ + tsteq r5, #100, 24 @ 0x6400 │ │ │ │ + rscseq r0, r5, #164, 28 @ 0xa40 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b7448 <__cxa_atexit@plt+0xaa628> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ b7450 <__cxa_atexit@plt+0xaa630> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r5, #224, 22 @ p-variant is OBSOLETE @ 0x38000 │ │ │ │ + tsteq r5, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b7494 <__cxa_atexit@plt+0xaa674> │ │ │ │ ldr r2, [pc, #40] @ b749c <__cxa_atexit@plt+0xaa67c> │ │ │ │ @@ -174488,15 +174488,15 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -174538,68 +174538,68 @@ │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b755c <__cxa_atexit@plt+0xaa73c> │ │ │ │ ldr r2, [pc, #28] @ b756c <__cxa_atexit@plt+0xaa74c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r7, [pc, #12] @ b7570 <__cxa_atexit@plt+0xaa750> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r1, r5, #68, 26 @ 0x1100 │ │ │ │ + rscseq r0, r5, #68, 26 @ 0x1100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b7590 <__cxa_atexit@plt+0xaa770> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b75b0 <__cxa_atexit@plt+0xaa790> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b75d0 <__cxa_atexit@plt+0xaa7b0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b75f0 <__cxa_atexit@plt+0xaa7d0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b7610 <__cxa_atexit@plt+0xaa7f0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b7630 <__cxa_atexit@plt+0xaa810> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -174615,15 +174615,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ @@ -174643,18 +174643,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ b7704 <__cxa_atexit@plt+0xaa8e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r5, #32, 22 @ p-variant is OBSOLETE @ 0x8000 │ │ │ │ - tstpeq r5, #200, 18 @ p-variant is OBSOLETE @ 0x320000 │ │ │ │ - rscseq r1, r5, #188, 22 @ 0x2f000 │ │ │ │ - rscseq r1, r5, #164, 22 @ 0x29000 │ │ │ │ + tsteq r5, #48, 22 @ 0xc000 │ │ │ │ + tsteq r5, #216, 18 @ 0x360000 │ │ │ │ + rscseq r0, r5, #188, 22 @ 0x2f000 │ │ │ │ + rscseq r0, r5, #164, 22 @ 0x29000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b7754 <__cxa_atexit@plt+0xaa934> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -174667,17 +174667,17 @@ │ │ │ │ ldr r5, [pc, #28] @ b7764 <__cxa_atexit@plt+0xaa944> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 147e3c <__cxa_atexit@plt+0x13b01c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r5, #232, 16 @ p-variant is OBSOLETE @ 0xe80000 │ │ │ │ - tstpeq r5, #88, 22 @ p-variant is OBSOLETE @ 0x16000 │ │ │ │ - tstpeq r5, #32, 26 @ p-variant is OBSOLETE @ 0x800 │ │ │ │ + tsteq r5, #248, 16 @ 0xf80000 │ │ │ │ + tsteq r5, #104, 22 @ 0x1a000 │ │ │ │ + tsteq r5, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b77b0 <__cxa_atexit@plt+0xaa990> │ │ │ │ ldr r2, [pc, #72] @ b77cc <__cxa_atexit@plt+0xaa9ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -174687,68 +174687,68 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi b77b8 <__cxa_atexit@plt+0xaa998> │ │ │ │ ldr r3, [pc, #52] @ b77d4 <__cxa_atexit@plt+0xaa9b4> │ │ │ │ str r8, [r5, #-12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ b77d0 <__cxa_atexit@plt+0xaa9b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq r5, #148, 16 @ p-variant is OBSOLETE @ 0x940000 │ │ │ │ - rscseq r1, r5, #228, 20 @ 0xe4000 │ │ │ │ + tsteq r5, #164, 16 @ 0xa40000 │ │ │ │ + rscseq r0, r5, #228, 20 @ 0xe4000 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b780c <__cxa_atexit@plt+0xaa9ec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ b7814 <__cxa_atexit@plt+0xaa9f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r5, #28, 16 @ p-variant is OBSOLETE @ 0x1c0000 │ │ │ │ + tsteq r5, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b7850 <__cxa_atexit@plt+0xaaa30> │ │ │ │ ldr r2, [pc, #32] @ b7858 <__cxa_atexit@plt+0xaaa38> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b7880 <__cxa_atexit@plt+0xaaa60> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ - rscseq r1, r5, #60, 20 @ 0x3c000 │ │ │ │ + rscseq r0, r5, #60, 20 @ 0x3c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -174763,229 +174763,229 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r8, r6, #7 │ │ │ │ mov r7, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - rscseq r1, r5, #176, 18 @ 0x2c0000 │ │ │ │ + rscseq r0, r5, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b7928 <__cxa_atexit@plt+0xaab08> │ │ │ │ ldr r3, [pc, #28] @ b7938 <__cxa_atexit@plt+0xaab18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ b793c <__cxa_atexit@plt+0xaab1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r1, r5, #140, 18 @ 0x230000 │ │ │ │ - rscseq r1, r5, #108, 18 @ 0x1b0000 │ │ │ │ + rscseq r0, r5, #140, 18 @ 0x230000 │ │ │ │ + rscseq r0, r5, #108, 18 @ 0x1b0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b7964 <__cxa_atexit@plt+0xaab44> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r1, r5, #68, 18 @ 0x110000 │ │ │ │ + rscseq r0, r5, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b7988 <__cxa_atexit@plt+0xaab68> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r1, r5, #32, 18 @ 0x80000 │ │ │ │ + rscseq r0, r5, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b79ac <__cxa_atexit@plt+0xaab8c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r1, r5, #252, 16 @ 0xfc0000 │ │ │ │ + rscseq r0, r5, #252, 16 @ 0xfc0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b79d0 <__cxa_atexit@plt+0xaabb0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r1, r5, #216, 16 @ 0xd80000 │ │ │ │ + rscseq r0, r5, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b79f8 <__cxa_atexit@plt+0xaabd8> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r1, r5, #176, 16 @ 0xb00000 │ │ │ │ + rscseq r0, r5, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b7a20 <__cxa_atexit@plt+0xaac00> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r1, r5, #136, 16 @ 0x880000 │ │ │ │ + rscseq r0, r5, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b7a48 <__cxa_atexit@plt+0xaac28> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r1, r5, #96, 16 @ 0x600000 │ │ │ │ + rscseq r0, r5, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b7a70 <__cxa_atexit@plt+0xaac50> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 938bc <__cxa_atexit@plt+0x86a9c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r1, r5, #56, 16 @ 0x380000 │ │ │ │ + rscseq r0, r5, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b7aa4 <__cxa_atexit@plt+0xaac84> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ b7aa8 <__cxa_atexit@plt+0xaac88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tstpeq r5, #52, 14 @ p-variant is OBSOLETE @ 0xd00000 │ │ │ │ - rscseq r1, r5, #0, 16 │ │ │ │ + tsteq r5, #68, 14 @ 0x1100000 │ │ │ │ + rscseq r0, r5, #0, 16 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b7adc <__cxa_atexit@plt+0xaacbc> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ b7ae0 <__cxa_atexit@plt+0xaacc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tstpeq r5, #252, 12 @ p-variant is OBSOLETE @ 0xfc00000 │ │ │ │ - rscseq r1, r5, #200, 14 @ 0x3200000 │ │ │ │ + tsteq r5, #12, 14 @ 0x300000 │ │ │ │ + rscseq r0, r5, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b7b08 <__cxa_atexit@plt+0xaace8> │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f66da8 <__cxa_atexit@plt+0x1f59f88> │ │ │ │ + b 1f66c90 <__cxa_atexit@plt+0x1f59e70> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r1, r5, #160, 14 @ 0x2800000 │ │ │ │ + rscseq r0, r5, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b7b2c <__cxa_atexit@plt+0xaad0c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f66da8 <__cxa_atexit@plt+0x1f59f88> │ │ │ │ + b 1f66c90 <__cxa_atexit@plt+0x1f59e70> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r1, r5, #124, 14 @ 0x1f00000 │ │ │ │ + rscseq r0, r5, #124, 14 @ 0x1f00000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b7b50 <__cxa_atexit@plt+0xaad30> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 947c8 <__cxa_atexit@plt+0x879a8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r1, r5, #88, 14 @ 0x1600000 │ │ │ │ + rscseq r0, r5, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b7b84 <__cxa_atexit@plt+0xaad64> │ │ │ │ ldr sl, [r5, #16] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ b7b88 <__cxa_atexit@plt+0xaad68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tstpeq r5, #84, 12 @ p-variant is OBSOLETE @ 0x5400000 │ │ │ │ - rscseq r1, r5, #32, 14 @ 0x800000 │ │ │ │ + tsteq r5, #100, 12 @ 0x6400000 │ │ │ │ + rscseq r0, r5, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b7bbc <__cxa_atexit@plt+0xaad9c> │ │ │ │ ldr sl, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ b7bc0 <__cxa_atexit@plt+0xaada0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tstpeq r5, #28, 12 @ p-variant is OBSOLETE @ 0x1c00000 │ │ │ │ - rscseq r1, r5, #232, 12 @ 0xe800000 │ │ │ │ + tsteq r5, #44, 12 @ 0x2c00000 │ │ │ │ + rscseq r0, r5, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b7bf4 <__cxa_atexit@plt+0xaadd4> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ b7bf8 <__cxa_atexit@plt+0xaadd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tstpeq r5, #228, 10 @ p-variant is OBSOLETE @ 0x39000000 │ │ │ │ - rscseq r1, r5, #176, 12 @ 0xb000000 │ │ │ │ + tsteq r5, #244, 10 @ 0x3d000000 │ │ │ │ + rscseq r0, r5, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b7c2c <__cxa_atexit@plt+0xaae0c> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ b7c30 <__cxa_atexit@plt+0xaae10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tstpeq r5, #172, 10 @ p-variant is OBSOLETE @ 0x2b000000 │ │ │ │ - rscseq r1, r5, #120, 12 @ 0x7800000 │ │ │ │ + tsteq r5, #188, 10 @ 0x2f000000 │ │ │ │ + rscseq r0, r5, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc b7cac <__cxa_atexit@plt+0xaae8c> │ │ │ │ @@ -175009,15 +175009,15 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -175038,17 +175038,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ b7d30 <__cxa_atexit@plt+0xaaf10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r5, #244, 8 @ p-variant is OBSOLETE @ 0xf4000000 │ │ │ │ - tstpeq r5, #184, 6 @ p-variant is OBSOLETE @ 0xe0000002 │ │ │ │ - rscseq r1, r5, #168, 10 @ 0x2a000000 │ │ │ │ + tsteq r5, #4, 10 @ 0x1000000 │ │ │ │ + tsteq r5, #200, 6 @ 0x20000003 │ │ │ │ + rscseq r0, r5, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b7d78 <__cxa_atexit@plt+0xaaf58> │ │ │ │ ldr r2, [pc, #68] @ b7d94 <__cxa_atexit@plt+0xaaf74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -175057,52 +175057,52 @@ │ │ │ │ sub r2, r5, #24 │ │ │ │ cmp fp, r2 │ │ │ │ bhi b7d80 <__cxa_atexit@plt+0xaaf60> │ │ │ │ ldr r3, [pc, #48] @ b7d9c <__cxa_atexit@plt+0xaaf7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ b7d98 <__cxa_atexit@plt+0xaaf78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq r5, #200, 4 @ p-variant is OBSOLETE @ 0x8000000c │ │ │ │ - rscseq r1, r5, #24, 10 @ 0x6000000 │ │ │ │ + tsteq r5, #216, 4 @ 0x8000000d │ │ │ │ + rscseq r0, r5, #24, 10 @ 0x6000000 │ │ │ │ @ instruction: 0xfffff480 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b7dd8 <__cxa_atexit@plt+0xaafb8> │ │ │ │ ldr r2, [pc, #32] @ b7de0 <__cxa_atexit@plt+0xaafc0> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b7e08 <__cxa_atexit@plt+0xaafe8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ - rscseq r1, r5, #204, 8 @ 0xcc000000 │ │ │ │ + rscseq r0, r5, #204, 8 @ 0xcc000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi b7e68 <__cxa_atexit@plt+0xab048> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -175117,24 +175117,24 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - tstpeq r5, #208, 2 @ p-variant is OBSOLETE @ 0x34 │ │ │ │ + tsteq r5, #224, 2 @ 0x38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b7ecc <__cxa_atexit@plt+0xab0ac> │ │ │ │ ldr r2, [pc, #40] @ b7ed4 <__cxa_atexit@plt+0xab0b4> │ │ │ │ @@ -175142,15 +175142,15 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -175193,68 +175193,68 @@ │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b7f98 <__cxa_atexit@plt+0xab178> │ │ │ │ ldr r2, [pc, #28] @ b7fa8 <__cxa_atexit@plt+0xab188> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r7, [pc, #12] @ b7fac <__cxa_atexit@plt+0xab18c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r1, r5, #40, 6 @ 0xa0000000 │ │ │ │ + rscseq r0, r5, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b7fcc <__cxa_atexit@plt+0xab1ac> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b7fec <__cxa_atexit@plt+0xab1cc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b800c <__cxa_atexit@plt+0xab1ec> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b802c <__cxa_atexit@plt+0xab20c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b804c <__cxa_atexit@plt+0xab22c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b806c <__cxa_atexit@plt+0xab24c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -175270,15 +175270,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b811c <__cxa_atexit@plt+0xab2fc> │ │ │ │ @@ -175290,26 +175290,26 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi b8124 <__cxa_atexit@plt+0xab304> │ │ │ │ ldr r3, [pc, #52] @ b8140 <__cxa_atexit@plt+0xab320> │ │ │ │ str r8, [r5, #-12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ b813c <__cxa_atexit@plt+0xab31c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #40, 30 @ 0xa0 │ │ │ │ - rscseq r1, r5, #152, 2 @ 0x26 │ │ │ │ + tsteq r5, #56, 30 @ 0xe0 │ │ │ │ + rscseq r0, r5, #152, 2 @ 0x26 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - rscseq r1, r5, #104, 2 │ │ │ │ + rscseq r0, r5, #104, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b8188 <__cxa_atexit@plt+0xab368> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -175320,32 +175320,32 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ add sl, r1, #1 │ │ │ │ str sl, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 147e3c <__cxa_atexit@plt+0x13b01c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #172, 28 @ 0xac0 │ │ │ │ - tstpeq r5, #244, 4 @ p-variant is OBSOLETE @ 0x4000000f │ │ │ │ + tsteq r5, #188, 28 @ 0xbc0 │ │ │ │ + tsteq r5, #4, 6 @ 0x10000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b81cc <__cxa_atexit@plt+0xab3ac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ b81d4 <__cxa_atexit@plt+0xab3b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #92, 28 @ 0x5c0 │ │ │ │ + tsteq r5, #108, 28 @ 0x6c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -175354,39 +175354,39 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - rscseq r1, r5, #120 @ 0x78 │ │ │ │ + rscseq r0, r5, #120 @ 0x78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b8260 <__cxa_atexit@plt+0xab440> │ │ │ │ ldr r3, [pc, #28] @ b8270 <__cxa_atexit@plt+0xab450> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ b8274 <__cxa_atexit@plt+0xab454> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r1, r5, #100 @ 0x64 │ │ │ │ - rscseq r1, r5, #52 @ 0x34 │ │ │ │ + rscseq r0, r5, #100 @ 0x64 │ │ │ │ + rscseq r0, r5, #52 @ 0x34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b82c0 <__cxa_atexit@plt+0xab4a0> │ │ │ │ @@ -175395,200 +175395,200 @@ │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r0, r5, #216, 30 @ 0x360 │ │ │ │ + rscseq pc, r4, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b82f4 <__cxa_atexit@plt+0xab4d4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r5, #180, 30 @ 0x2d0 │ │ │ │ + rscseq pc, r4, #180, 30 @ 0x2d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b8318 <__cxa_atexit@plt+0xab4f8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r5, #144, 30 @ 0x240 │ │ │ │ + rscseq pc, r4, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b833c <__cxa_atexit@plt+0xab51c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r5, #108, 30 @ 0x1b0 │ │ │ │ + rscseq pc, r4, #108, 30 @ 0x1b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b8364 <__cxa_atexit@plt+0xab544> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r5, #68, 30 @ 0x110 │ │ │ │ + rscseq pc, r4, #68, 30 @ 0x110 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b838c <__cxa_atexit@plt+0xab56c> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r5, #28, 30 @ 0x70 │ │ │ │ + rscseq pc, r4, #28, 30 @ 0x70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b83b4 <__cxa_atexit@plt+0xab594> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r5, #244, 28 @ 0xf40 │ │ │ │ + rscseq pc, r4, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b83dc <__cxa_atexit@plt+0xab5bc> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 938bc <__cxa_atexit@plt+0x86a9c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r5, #204, 28 @ 0xcc0 │ │ │ │ + rscseq pc, r4, #204, 28 @ 0xcc0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b8410 <__cxa_atexit@plt+0xab5f0> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ b8414 <__cxa_atexit@plt+0xab5f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r5, #200, 26 @ 0x3200 │ │ │ │ - rscseq r0, r5, #148, 28 @ 0x940 │ │ │ │ + tsteq r5, #216, 26 @ 0x3600 │ │ │ │ + rscseq pc, r4, #148, 28 @ 0x940 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b8448 <__cxa_atexit@plt+0xab628> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ b844c <__cxa_atexit@plt+0xab62c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r5, #144, 26 @ 0x2400 │ │ │ │ - rscseq r0, r5, #92, 28 @ 0x5c0 │ │ │ │ + tsteq r5, #160, 26 @ 0x2800 │ │ │ │ + rscseq pc, r4, #92, 28 @ 0x5c0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b8474 <__cxa_atexit@plt+0xab654> │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f66da8 <__cxa_atexit@plt+0x1f59f88> │ │ │ │ + b 1f66c90 <__cxa_atexit@plt+0x1f59e70> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r5, #52, 28 @ 0x340 │ │ │ │ + rscseq pc, r4, #52, 28 @ 0x340 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b8498 <__cxa_atexit@plt+0xab678> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f66da8 <__cxa_atexit@plt+0x1f59f88> │ │ │ │ + b 1f66c90 <__cxa_atexit@plt+0x1f59e70> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r5, #16, 28 @ 0x100 │ │ │ │ + rscseq pc, r4, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b84bc <__cxa_atexit@plt+0xab69c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 947c8 <__cxa_atexit@plt+0x879a8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r5, #236, 26 @ 0x3b00 │ │ │ │ + rscseq pc, r4, #236, 26 @ 0x3b00 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b84f0 <__cxa_atexit@plt+0xab6d0> │ │ │ │ ldr sl, [r5, #16] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ b84f4 <__cxa_atexit@plt+0xab6d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r5, #232, 24 @ 0xe800 │ │ │ │ - rscseq r0, r5, #180, 26 @ 0x2d00 │ │ │ │ + tsteq r5, #248, 24 @ 0xf800 │ │ │ │ + rscseq pc, r4, #180, 26 @ 0x2d00 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b8528 <__cxa_atexit@plt+0xab708> │ │ │ │ ldr sl, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ b852c <__cxa_atexit@plt+0xab70c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r5, #176, 24 @ 0xb000 │ │ │ │ - rscseq r0, r5, #124, 26 @ 0x1f00 │ │ │ │ + tsteq r5, #192, 24 @ 0xc000 │ │ │ │ + rscseq pc, r4, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b8560 <__cxa_atexit@plt+0xab740> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ b8564 <__cxa_atexit@plt+0xab744> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r5, #120, 24 @ 0x7800 │ │ │ │ - rscseq r0, r5, #68, 26 @ 0x1100 │ │ │ │ + tsteq r5, #136, 24 @ 0x8800 │ │ │ │ + rscseq pc, r4, #68, 26 @ 0x1100 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b8598 <__cxa_atexit@plt+0xab778> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r3, [pc, #16] @ b859c <__cxa_atexit@plt+0xab77c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r5, #68, 24 @ 0x4400 │ │ │ │ - rscseq r0, r5, #12, 26 @ 0x300 │ │ │ │ + tsteq r5, #84, 24 @ 0x5400 │ │ │ │ + rscseq pc, r4, #12, 26 @ 0x300 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b85fc <__cxa_atexit@plt+0xab7dc> │ │ │ │ @@ -175605,15 +175605,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b8654 <__cxa_atexit@plt+0xab834> │ │ │ │ @@ -175624,52 +175624,52 @@ │ │ │ │ sub r2, r5, #24 │ │ │ │ cmp fp, r2 │ │ │ │ bhi b865c <__cxa_atexit@plt+0xab83c> │ │ │ │ ldr r3, [pc, #48] @ b8678 <__cxa_atexit@plt+0xab858> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ b8674 <__cxa_atexit@plt+0xab854> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #236, 18 @ 0x3b0000 │ │ │ │ - rscseq r0, r5, #60, 24 @ 0x3c00 │ │ │ │ + tsteq r5, #252, 18 @ 0x3f0000 │ │ │ │ + rscseq pc, r4, #60, 24 @ 0x3c00 │ │ │ │ @ instruction: 0xffffeba4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b86b4 <__cxa_atexit@plt+0xab894> │ │ │ │ ldr r2, [pc, #32] @ b86bc <__cxa_atexit@plt+0xab89c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b86e4 <__cxa_atexit@plt+0xab8c4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ - rscseq r0, r5, #216, 22 @ 0x36000 │ │ │ │ + rscseq pc, r4, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi b8744 <__cxa_atexit@plt+0xab924> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -175684,24 +175684,24 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - tsteq r5, #244, 16 @ 0xf40000 │ │ │ │ + tsteq r5, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b87a8 <__cxa_atexit@plt+0xab988> │ │ │ │ ldr r2, [pc, #40] @ b87b0 <__cxa_atexit@plt+0xab990> │ │ │ │ @@ -175709,15 +175709,15 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -175760,68 +175760,68 @@ │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b8874 <__cxa_atexit@plt+0xaba54> │ │ │ │ ldr r2, [pc, #28] @ b8884 <__cxa_atexit@plt+0xaba64> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r7, [pc, #12] @ b8888 <__cxa_atexit@plt+0xaba68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r0, r5, #88, 20 @ 0x58000 │ │ │ │ + rscseq pc, r4, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b88a8 <__cxa_atexit@plt+0xaba88> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b88c8 <__cxa_atexit@plt+0xabaa8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b88e8 <__cxa_atexit@plt+0xabac8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b8908 <__cxa_atexit@plt+0xabae8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b8928 <__cxa_atexit@plt+0xabb08> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b8948 <__cxa_atexit@plt+0xabb28> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -175837,15 +175837,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b89f8 <__cxa_atexit@plt+0xabbd8> │ │ │ │ @@ -175857,26 +175857,26 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi b8a00 <__cxa_atexit@plt+0xabbe0> │ │ │ │ ldr r3, [pc, #52] @ b8a1c <__cxa_atexit@plt+0xabbfc> │ │ │ │ str r8, [r5, #-12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ b8a18 <__cxa_atexit@plt+0xabbf8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #76, 12 @ 0x4c00000 │ │ │ │ - rscseq r0, r5, #200, 16 @ 0xc80000 │ │ │ │ + tsteq r5, #92, 12 @ 0x5c00000 │ │ │ │ + rscseq pc, r4, #200, 16 @ 0xc80000 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - rscseq r0, r5, #140, 16 @ 0x8c0000 │ │ │ │ + rscseq pc, r4, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b8a6c <__cxa_atexit@plt+0xabc4c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -175889,33 +175889,33 @@ │ │ │ │ ldr r5, [pc, #28] @ b8a7c <__cxa_atexit@plt+0xabc5c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 147e3c <__cxa_atexit@plt+0x13b01c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #208, 10 @ 0x34000000 │ │ │ │ - tsteq r5, #64, 16 @ 0x400000 │ │ │ │ - tsteq r5, #8, 20 @ 0x8000 │ │ │ │ + tsteq r5, #224, 10 @ 0x38000000 │ │ │ │ + tsteq r5, #80, 16 @ 0x500000 │ │ │ │ + tsteq r5, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b8ab4 <__cxa_atexit@plt+0xabc94> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ b8abc <__cxa_atexit@plt+0xabc9c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #116, 10 @ 0x1d000000 │ │ │ │ + tsteq r5, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -175924,39 +175924,39 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - rscseq r0, r5, #144, 14 @ 0x2400000 │ │ │ │ + rscseq pc, r4, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b8b48 <__cxa_atexit@plt+0xabd28> │ │ │ │ ldr r3, [pc, #28] @ b8b58 <__cxa_atexit@plt+0xabd38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ b8b5c <__cxa_atexit@plt+0xabd3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r0, r5, #136, 14 @ 0x2200000 │ │ │ │ - rscseq r0, r5, #76, 14 @ 0x1300000 │ │ │ │ + rscseq pc, r4, #136, 14 @ 0x2200000 │ │ │ │ + rscseq pc, r4, #76, 14 @ 0x1300000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b8ba8 <__cxa_atexit@plt+0xabd88> │ │ │ │ @@ -175965,200 +175965,200 @@ │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r0, r5, #240, 12 @ 0xf000000 │ │ │ │ + rscseq pc, r4, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b8bdc <__cxa_atexit@plt+0xabdbc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r5, #204, 12 @ 0xcc00000 │ │ │ │ + rscseq pc, r4, #204, 12 @ 0xcc00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b8c00 <__cxa_atexit@plt+0xabde0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r5, #168, 12 @ 0xa800000 │ │ │ │ + rscseq pc, r4, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b8c24 <__cxa_atexit@plt+0xabe04> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r5, #132, 12 @ 0x8400000 │ │ │ │ + rscseq pc, r4, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b8c4c <__cxa_atexit@plt+0xabe2c> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r5, #92, 12 @ 0x5c00000 │ │ │ │ + rscseq pc, r4, #92, 12 @ 0x5c00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b8c74 <__cxa_atexit@plt+0xabe54> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r5, #52, 12 @ 0x3400000 │ │ │ │ + rscseq pc, r4, #52, 12 @ 0x3400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b8c9c <__cxa_atexit@plt+0xabe7c> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r5, #12, 12 @ 0xc00000 │ │ │ │ + rscseq pc, r4, #12, 12 @ 0xc00000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b8cc4 <__cxa_atexit@plt+0xabea4> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 938bc <__cxa_atexit@plt+0x86a9c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r5, #228, 10 @ 0x39000000 │ │ │ │ + rscseq pc, r4, #228, 10 @ 0x39000000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b8cf8 <__cxa_atexit@plt+0xabed8> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ b8cfc <__cxa_atexit@plt+0xabedc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r5, #224, 8 @ 0xe0000000 │ │ │ │ - rscseq r0, r5, #172, 10 @ 0x2b000000 │ │ │ │ + tsteq r5, #240, 8 @ 0xf0000000 │ │ │ │ + rscseq pc, r4, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b8d30 <__cxa_atexit@plt+0xabf10> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ b8d34 <__cxa_atexit@plt+0xabf14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r5, #168, 8 @ 0xa8000000 │ │ │ │ - rscseq r0, r5, #116, 10 @ 0x1d000000 │ │ │ │ + tsteq r5, #184, 8 @ 0xb8000000 │ │ │ │ + rscseq pc, r4, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b8d5c <__cxa_atexit@plt+0xabf3c> │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f66da8 <__cxa_atexit@plt+0x1f59f88> │ │ │ │ + b 1f66c90 <__cxa_atexit@plt+0x1f59e70> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r5, #76, 10 @ 0x13000000 │ │ │ │ + rscseq pc, r4, #76, 10 @ 0x13000000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b8d80 <__cxa_atexit@plt+0xabf60> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f66da8 <__cxa_atexit@plt+0x1f59f88> │ │ │ │ + b 1f66c90 <__cxa_atexit@plt+0x1f59e70> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r5, #40, 10 @ 0xa000000 │ │ │ │ + rscseq pc, r4, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b8da4 <__cxa_atexit@plt+0xabf84> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 947c8 <__cxa_atexit@plt+0x879a8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r5, #4, 10 @ 0x1000000 │ │ │ │ + rscseq pc, r4, #4, 10 @ 0x1000000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b8dd8 <__cxa_atexit@plt+0xabfb8> │ │ │ │ ldr sl, [r5, #16] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ b8ddc <__cxa_atexit@plt+0xabfbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r5, #0, 8 │ │ │ │ - rscseq r0, r5, #204, 8 @ 0xcc000000 │ │ │ │ + tsteq r5, #16, 8 @ 0x10000000 │ │ │ │ + rscseq pc, r4, #204, 8 @ 0xcc000000 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b8e10 <__cxa_atexit@plt+0xabff0> │ │ │ │ ldr sl, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ b8e14 <__cxa_atexit@plt+0xabff4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r5, #200, 6 @ 0x20000003 │ │ │ │ - rscseq r0, r5, #148, 8 @ 0x94000000 │ │ │ │ + tsteq r5, #216, 6 @ 0x60000003 │ │ │ │ + rscseq pc, r4, #148, 8 @ 0x94000000 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b8e48 <__cxa_atexit@plt+0xac028> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ b8e4c <__cxa_atexit@plt+0xac02c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r5, #144, 6 @ 0x40000002 │ │ │ │ - rscseq r0, r5, #92, 8 @ 0x5c000000 │ │ │ │ + tsteq r5, #160, 6 @ 0x80000002 │ │ │ │ + rscseq pc, r4, #92, 8 @ 0x5c000000 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b8e80 <__cxa_atexit@plt+0xac060> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r3, [pc, #16] @ b8e84 <__cxa_atexit@plt+0xac064> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r5, #92, 6 @ 0x70000001 │ │ │ │ - rscseq r0, r5, #36, 8 @ 0x24000000 │ │ │ │ + tsteq r5, #108, 6 @ 0xb0000001 │ │ │ │ + rscseq pc, r4, #36, 8 @ 0x24000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b8ee4 <__cxa_atexit@plt+0xac0c4> │ │ │ │ @@ -176175,15 +176175,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b8f3c <__cxa_atexit@plt+0xac11c> │ │ │ │ @@ -176194,26 +176194,26 @@ │ │ │ │ sub r2, r5, #24 │ │ │ │ cmp fp, r2 │ │ │ │ bhi b8f44 <__cxa_atexit@plt+0xac124> │ │ │ │ ldr r3, [pc, #48] @ b8f60 <__cxa_atexit@plt+0xac140> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ b8f5c <__cxa_atexit@plt+0xac13c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #4, 2 │ │ │ │ - rscseq r0, r5, #84, 6 @ 0x50000001 │ │ │ │ + tsteq r5, #20, 2 │ │ │ │ + rscseq pc, r4, #84, 6 @ 0x50000001 │ │ │ │ @ instruction: 0xffffe2bc │ │ │ │ - rscseq pc, r4, #184, 30 @ 0x2e0 │ │ │ │ + rscseq lr, r4, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b8fb0 <__cxa_atexit@plt+0xac190> │ │ │ │ ldr r2, [pc, #52] @ b8fb8 <__cxa_atexit@plt+0xac198> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -176223,34 +176223,34 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r5, [pc, #28] @ b8fc0 <__cxa_atexit@plt+0xac1a0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r5, #136 @ 0x88 │ │ │ │ - tsteq r5, #128 @ 0x80 │ │ │ │ - rscseq pc, r4, #88, 30 @ 0x160 │ │ │ │ + tsteq r5, #152 @ 0x98 │ │ │ │ + tsteq r5, #144 @ 0x90 │ │ │ │ + rscseq lr, r4, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ b8ff0 <__cxa_atexit@plt+0xac1d0> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ b8ff4 <__cxa_atexit@plt+0xac1d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r5, #16, 4 │ │ │ │ - rscseq pc, r4, #24, 30 @ 0x60 │ │ │ │ + tsteq r5, #32, 4 │ │ │ │ + rscseq lr, r4, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b9018 <__cxa_atexit@plt+0xac1f8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 85cdc <__cxa_atexit@plt+0x78ebc> │ │ │ │ @@ -176258,31 +176258,31 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b903c <__cxa_atexit@plt+0xac21c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ - tsteq r5, #240, 30 @ 0x3c0 │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ + tsteq r5, #0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b9070 <__cxa_atexit@plt+0xac250> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ b9078 <__cxa_atexit@plt+0xac258> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #180, 30 @ 0x2d0 │ │ │ │ + tsteq r5, #196, 30 @ 0x310 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r1, r5, #8 │ │ │ │ cmp fp, r1 │ │ │ │ bhi b914c <__cxa_atexit@plt+0xac32c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -176300,15 +176300,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ ldr r7, [pc, #160] @ b9174 <__cxa_atexit@plt+0xac354> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #32 │ │ │ │ cmp r7, r2 │ │ │ │ @@ -176334,35 +176334,35 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - tsteq r5, #80, 30 @ 0x140 │ │ │ │ + tsteq r5, #96, 30 @ 0x180 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - tsteq r5, #80, 4 │ │ │ │ + tsteq r5, #96, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ cmp r2, #2 │ │ │ │ bne b91bc <__cxa_atexit@plt+0xac39c> │ │ │ │ ldr r5, [pc, #124] @ b9220 <__cxa_atexit@plt+0xac400> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ ldr r5, [pc, #116] @ b9224 <__cxa_atexit@plt+0xac404> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc b9210 <__cxa_atexit@plt+0xac3f0> │ │ │ │ ldr lr, [pc, #84] @ b9228 <__cxa_atexit@plt+0xac408> │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -176379,19 +176379,19 @@ │ │ │ │ str r2, [r6, #24] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r5, #116, 28 @ 0x740 │ │ │ │ + tsteq r5, #132, 28 @ 0x840 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - tsteq r5, #140, 2 @ 0x23 │ │ │ │ + tsteq r5, #156, 2 @ 0x27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b928c <__cxa_atexit@plt+0xac46c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -176415,18 +176415,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r5, #224 @ 0xe0 │ │ │ │ - tsteq r5, #200, 26 @ 0x3200 │ │ │ │ - tsteq r5, #4, 2 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r5, #240 @ 0xf0 │ │ │ │ + tsteq r5, #216, 26 @ 0x3600 │ │ │ │ + tsteq r5, #20, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b9348 <__cxa_atexit@plt+0xac528> │ │ │ │ ldr r0, [pc, #120] @ b9350 <__cxa_atexit@plt+0xac530> │ │ │ │ ldr r1, [pc, #120] @ b9354 <__cxa_atexit@plt+0xac534> │ │ │ │ @@ -176457,15 +176457,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r5, #56, 26 @ 0xe00 │ │ │ │ + tsteq r5, #72, 26 @ 0x1200 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr sl, [r3, #7] │ │ │ │ ldr r2, [pc, #48] @ b93a8 <__cxa_atexit@plt+0xac588> │ │ │ │ @@ -176507,42 +176507,42 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq b9420 <__cxa_atexit@plt+0xac600> │ │ │ │ cmp r2, #2 │ │ │ │ bne b942c <__cxa_atexit@plt+0xac60c> │ │ │ │ ldr r7, [pc, #108] @ b9484 <__cxa_atexit@plt+0xac664> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc b9468 <__cxa_atexit@plt+0xac648> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #60] @ b9488 <__cxa_atexit@plt+0xac668> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r3, r7} │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r5, #40, 24 @ 0x2800 │ │ │ │ - tsteq r5, #12, 24 @ 0xc00 │ │ │ │ - tsteq r5, #12, 24 @ 0xc00 │ │ │ │ + tsteq r5, #56, 24 @ 0x3800 │ │ │ │ + tsteq r5, #28, 24 @ 0x1c00 │ │ │ │ + tsteq r5, #28, 24 @ 0x1c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b94b4 <__cxa_atexit@plt+0xac694> │ │ │ │ ldr r7, [pc, #88] @ b9500 <__cxa_atexit@plt+0xac6e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -176563,17 +176563,17 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r5, #124, 22 @ 0x1f000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ tsteq r5, #140, 22 @ 0x23000 │ │ │ │ + tsteq r5, #156, 22 @ 0x27000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -176586,15 +176586,15 @@ │ │ │ │ ldr r2, [pc, #20] @ b9558 <__cxa_atexit@plt+0xac738> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86894 <__cxa_atexit@plt+0x79a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #212, 20 @ 0xd4000 │ │ │ │ + tsteq r5, #228, 20 @ 0xe4000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -176613,15 +176613,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r5, #240, 20 @ 0xf0000 │ │ │ │ + tsteq r5, #0, 22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -176677,31 +176677,31 @@ │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ - tsteq r5, #180, 22 @ 0x2d000 │ │ │ │ + tsteq r5, #196, 22 @ 0x31000 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - tsteq r5, #148, 22 @ 0x25000 │ │ │ │ + tsteq r5, #164, 22 @ 0x29000 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tsteq r5, #80, 22 @ 0x14000 │ │ │ │ + tsteq r5, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b9700 <__cxa_atexit@plt+0xac8e0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ - rscseq pc, r4, #212, 22 @ 0x35000 │ │ │ │ - rscseq pc, r4, #24, 16 @ 0x180000 │ │ │ │ + rscseq lr, r4, #212, 22 @ 0x35000 │ │ │ │ + rscseq lr, r4, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b978c <__cxa_atexit@plt+0xac96c> │ │ │ │ @@ -176726,33 +176726,33 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r2 │ │ │ │ str r9, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ mov r6, r3 │ │ │ │ b b979c <__cxa_atexit@plt+0xac97c> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - tsteq r5, #200, 16 @ 0xc80000 │ │ │ │ + tsteq r5, #216, 16 @ 0xd80000 │ │ │ │ @ instruction: 0xfffff918 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r4, #20, 22 @ 0x5000 │ │ │ │ + rscseq lr, r4, #20, 22 @ 0x5000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -176785,15 +176785,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ muleq r0, r4, r2 │ │ │ │ - rscseq pc, r4, #116, 20 @ 0x74000 │ │ │ │ + rscseq lr, r4, #116, 20 @ 0x74000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r9, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi b98f4 <__cxa_atexit@plt+0xacad4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -176824,17 +176824,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #104, 14 @ 0x1a00000 │ │ │ │ + tsteq r5, #120, 14 @ 0x1e00000 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - tsteq r5, #136, 14 @ 0x2200000 │ │ │ │ + tsteq r5, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -176843,17 +176843,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r5, #120, 16 @ 0x780000 │ │ │ │ - rscseq pc, r4, #132, 18 @ 0x210000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r5, #136, 16 @ 0x880000 │ │ │ │ + rscseq lr, r4, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b9a7c <__cxa_atexit@plt+0xacc5c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -176924,30 +176924,30 @@ │ │ │ │ mov r6, #96 @ 0x60 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ - tsteq r5, #112, 12 @ 0x7000000 │ │ │ │ - tsteq r5, #64, 12 @ 0x4000000 │ │ │ │ - tsteq r5, #104, 12 @ 0x6800000 │ │ │ │ - tsteq r5, #192, 14 @ 0x3000000 │ │ │ │ + tsteq r5, #128, 12 @ 0x8000000 │ │ │ │ + tsteq r5, #80, 12 @ 0x5000000 │ │ │ │ + tsteq r5, #120, 12 @ 0x7800000 │ │ │ │ + tsteq r5, #208, 14 @ 0x3400000 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - tsteq r5, #84, 12 @ 0x5400000 │ │ │ │ - tsteq r5, #72, 16 @ 0x480000 │ │ │ │ + tsteq r5, #100, 12 @ 0x6400000 │ │ │ │ + tsteq r5, #88, 16 @ 0x580000 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - tsteq r5, #64, 16 @ 0x400000 │ │ │ │ + tsteq r5, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 5bb18 <__cxa_atexit@plt+0x4ecf8> │ │ │ │ - rscseq pc, r4, #0, 16 │ │ │ │ + rscseq lr, r4, #0, 16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b9b7c <__cxa_atexit@plt+0xacd5c> │ │ │ │ ldr r7, [r2, #8] │ │ │ │ @@ -176983,18 +176983,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r5, #0, 10 │ │ │ │ + tsteq r5, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rscseq pc, r4, #68, 14 @ 0x1100000 │ │ │ │ + rscseq lr, r4, #68, 14 @ 0x1100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r2, [pc, #52] @ b9bf0 <__cxa_atexit@plt+0xacdd0> │ │ │ │ @@ -177010,15 +177010,15 @@ │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 90614 <__cxa_atexit@plt+0x837f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rscseq pc, r4, #228, 12 @ 0xe400000 │ │ │ │ + rscseq lr, r4, #228, 12 @ 0xe400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ b9c20 <__cxa_atexit@plt+0xace00> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -177039,16 +177039,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ b9c74 <__cxa_atexit@plt+0xace54> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r5, #148, 10 @ 0x25000000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r5, #164, 10 @ 0x29000000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ @@ -177062,15 +177062,15 @@ │ │ │ │ ldr r2, [pc, #20] @ b9cc8 <__cxa_atexit@plt+0xacea8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #100, 6 @ 0x90000001 │ │ │ │ + tsteq r5, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -177089,16 +177089,16 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r5, #128, 6 │ │ │ │ - rscseq pc, r4, #160, 10 @ 0x28000000 │ │ │ │ + tsteq r5, #144, 6 @ 0x40000002 │ │ │ │ + rscseq lr, r4, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -177153,27 +177153,27 @@ │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ - tsteq r5, #64, 8 @ 0x40000000 │ │ │ │ + tsteq r5, #80, 8 @ 0x50000000 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - tsteq r5, #40, 8 @ 0x28000000 │ │ │ │ - tsteq r5, #180, 4 @ 0x4000000b │ │ │ │ + tsteq r5, #56, 8 @ 0x38000000 │ │ │ │ + tsteq r5, #196, 4 @ 0x4000000c │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - tsteq r5, #224, 6 @ 0x80000003 │ │ │ │ + tsteq r5, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ - rscseq pc, r4, #128, 8 @ 0x80000000 │ │ │ │ + rscseq lr, r4, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -177203,15 +177203,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ - rscseq pc, r4, #232, 6 @ 0xa0000003 │ │ │ │ + rscseq lr, r4, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ @@ -177250,98 +177250,98 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ - tsteq r5, #188 @ 0xbc │ │ │ │ - tsteq r5, #132 @ 0x84 │ │ │ │ - rscseq pc, r4, #36, 6 @ 0x90000000 │ │ │ │ + tsteq r5, #204 @ 0xcc │ │ │ │ + tsteq r5, #148 @ 0x94 │ │ │ │ + rscseq lr, r4, #36, 6 @ 0x90000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b9fec <__cxa_atexit@plt+0xad1cc> │ │ │ │ ldr r3, [pc, #24] @ b9ffc <__cxa_atexit@plt+0xad1dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ ba000 <__cxa_atexit@plt+0xad1e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq pc, r4, #12, 6 @ 0x30000000 │ │ │ │ - rscseq pc, r4, #228, 4 @ 0x4000000e │ │ │ │ + rscseq lr, r4, #12, 6 @ 0x30000000 │ │ │ │ + rscseq lr, r4, #228, 4 @ 0x4000000e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ba028 <__cxa_atexit@plt+0xad208> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, r4, #188, 4 @ 0xc000000b │ │ │ │ + rscseq lr, r4, #188, 4 @ 0xc000000b │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ba04c <__cxa_atexit@plt+0xad22c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, r4, #152, 4 @ 0x80000009 │ │ │ │ + rscseq lr, r4, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ba070 <__cxa_atexit@plt+0xad250> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, r4, #116, 4 @ 0x40000007 │ │ │ │ + rscseq lr, r4, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ba094 <__cxa_atexit@plt+0xad274> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, r4, #80, 4 │ │ │ │ + rscseq lr, r4, #80, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ba0b8 <__cxa_atexit@plt+0xad298> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, r4, #44, 4 @ 0xc0000002 │ │ │ │ + rscseq lr, r4, #44, 4 @ 0xc0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ba0dc <__cxa_atexit@plt+0xad2bc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, r4, #8, 4 @ 0x80000000 │ │ │ │ + rscseq lr, r4, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ba100 <__cxa_atexit@plt+0xad2e0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, r4, #228, 2 @ 0x39 │ │ │ │ + rscseq lr, r4, #228, 2 @ 0x39 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ba16c <__cxa_atexit@plt+0xad34c> │ │ │ │ @@ -177361,19 +177361,19 @@ │ │ │ │ str r7, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ b 5c7a0 <__cxa_atexit@plt+0x4f980> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffedc8 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - rscseq pc, r4, #116, 2 │ │ │ │ + rscseq lr, r4, #116, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ba1c8 <__cxa_atexit@plt+0xad3a8> │ │ │ │ ldr r2, [pc, #68] @ ba1ec <__cxa_atexit@plt+0xad3cc> │ │ │ │ @@ -177381,27 +177381,27 @@ │ │ │ │ str r2, [r5, #-4] │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi ba1d8 <__cxa_atexit@plt+0xad3b8> │ │ │ │ ldr r3, [pc, #56] @ ba1f8 <__cxa_atexit@plt+0xad3d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #36] @ ba1f4 <__cxa_atexit@plt+0xad3d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ ba1f0 <__cxa_atexit@plt+0xad3d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rscseq pc, r4, #28, 2 │ │ │ │ - rscseq pc, r4, #56, 2 │ │ │ │ + rscseq lr, r4, #28, 2 │ │ │ │ + rscseq lr, r4, #56, 2 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -177410,16 +177410,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r5, #156, 30 @ 0x270 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r5, #172, 30 @ 0x2b0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -177439,18 +177439,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ ba2b8 <__cxa_atexit@plt+0xad498> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #120, 30 @ 0x1e0 │ │ │ │ - tsteq r5, #192, 26 @ 0x3000 │ │ │ │ - tsteq r5, #4, 2 │ │ │ │ - rscseq pc, r4, #120 @ 0x78 │ │ │ │ + tsteq r5, #136, 30 @ 0x220 │ │ │ │ + tsteq r5, #208, 26 @ 0x3400 │ │ │ │ + tsteq r5, #20, 2 │ │ │ │ + rscseq lr, r4, #120 @ 0x78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ba340 <__cxa_atexit@plt+0xad520> │ │ │ │ ldr r7, [pc, #116] @ ba350 <__cxa_atexit@plt+0xad530> │ │ │ │ @@ -177470,29 +177470,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ str r1, [r5] │ │ │ │ ldr r5, [pc, #60] @ ba35c <__cxa_atexit@plt+0xad53c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ ba360 <__cxa_atexit@plt+0xad540> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r5, #4, 26 @ 0x100 │ │ │ │ - rscseq lr, r4, #212, 30 @ 0x350 │ │ │ │ + tsteq r5, #20, 26 @ 0x500 │ │ │ │ + rscseq sp, r4, #212, 30 @ 0x350 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ ba3b4 <__cxa_atexit@plt+0xad594> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -177502,40 +177502,40 @@ │ │ │ │ ldr r2, [pc, #36] @ ba3b8 <__cxa_atexit@plt+0xad598> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #24] @ ba3bc <__cxa_atexit@plt+0xad59c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r5, #128, 24 @ 0x8000 │ │ │ │ + tsteq r5, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #24] @ ba3f0 <__cxa_atexit@plt+0xad5d0> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ ba3f4 <__cxa_atexit@plt+0xad5d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r5, #60, 24 @ 0x3c00 │ │ │ │ + tsteq r5, #76, 24 @ 0x4c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ba4b8 <__cxa_atexit@plt+0xad698> │ │ │ │ ldr r3, [pc, #144] @ ba4c0 <__cxa_atexit@plt+0xad6a0> │ │ │ │ @@ -177672,27 +177672,27 @@ │ │ │ │ str ip, [r6, #12] │ │ │ │ str sl, [r6, #28] │ │ │ │ str ip, [r6, #36] @ 0x24 │ │ │ │ str r2, [r6, #56] @ 0x38 │ │ │ │ sub r6, r3, #7 │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq r5, #164, 20 @ 0xa4000 │ │ │ │ - tsteq r5, #140, 20 @ 0x8c000 │ │ │ │ - tsteq r5, #220, 22 @ 0x37000 │ │ │ │ + tsteq r5, #180, 20 @ 0xb4000 │ │ │ │ + tsteq r5, #156, 20 @ 0x9c000 │ │ │ │ + tsteq r5, #236, 22 @ 0x3b000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ mov r1, r4 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -177731,22 +177731,22 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #7 │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r4, r1 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r4, #56 @ 0x38 │ │ │ │ str r4, [r1, #828] @ 0x33c │ │ │ │ mov r4, r1 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r5, #192, 18 @ 0x300000 │ │ │ │ - tsteq r5, #0, 22 │ │ │ │ - tsteq r5, #96, 18 @ 0x180000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r5, #208, 18 @ 0x340000 │ │ │ │ + tsteq r5, #16, 22 @ 0x4000 │ │ │ │ + tsteq r5, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov lr, fp │ │ │ │ sub fp, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ cmp lr, fp │ │ │ │ @@ -177791,26 +177791,26 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r6, r3 │ │ │ │ b ba840 <__cxa_atexit@plt+0xada20> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #116, 16 @ 0x740000 │ │ │ │ - tsteq r5, #184, 16 @ 0xb80000 │ │ │ │ - tsteq r5, #160, 16 @ 0xa00000 │ │ │ │ + tsteq r5, #132, 16 @ 0x840000 │ │ │ │ + tsteq r5, #200, 16 @ 0xc80000 │ │ │ │ + tsteq r5, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r8, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r8 │ │ │ │ bhi ba8f0 <__cxa_atexit@plt+0xadad0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -177839,30 +177839,30 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ str fp, [r3, #8] │ │ │ │ mov r5, r8 │ │ │ │ ldm sp, {r8, fp} │ │ │ │ add lr, r3, #16 │ │ │ │ str ip, [r3, #12] │ │ │ │ stm lr, {r2, r9, sl} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #132, 14 @ 0x2100000 │ │ │ │ - tsteq r5, #100, 14 @ 0x1900000 │ │ │ │ + tsteq r5, #148, 14 @ 0x2500000 │ │ │ │ + tsteq r5, #116, 14 @ 0x1d00000 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -178035,27 +178035,27 @@ │ │ │ │ str ip, [r6, #12] │ │ │ │ str sl, [r6, #28] │ │ │ │ str ip, [r6, #36] @ 0x24 │ │ │ │ str r2, [r6, #56] @ 0x38 │ │ │ │ sub r6, r3, #7 │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq r5, #248, 8 @ 0xf8000000 │ │ │ │ - tsteq r5, #224, 8 @ 0xe0000000 │ │ │ │ - tsteq r5, #48, 12 @ 0x3000000 │ │ │ │ + tsteq r5, #8, 10 @ 0x2000000 │ │ │ │ + tsteq r5, #240, 8 @ 0xf0000000 │ │ │ │ + tsteq r5, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ mov r1, r4 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -178094,22 +178094,22 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #7 │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r4, r1 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r4, #56 @ 0x38 │ │ │ │ str r4, [r1, #828] @ 0x33c │ │ │ │ mov r4, r1 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r5, #20, 8 @ 0x14000000 │ │ │ │ - tsteq r5, #84, 10 @ 0x15000000 │ │ │ │ - tsteq r5, #180, 6 @ 0xd0000002 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r5, #36, 8 @ 0x24000000 │ │ │ │ + tsteq r5, #100, 10 @ 0x19000000 │ │ │ │ + tsteq r5, #196, 6 @ 0x10000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi badbc <__cxa_atexit@plt+0xadf9c> │ │ │ │ ldr r1, [pc, #180] @ baddc <__cxa_atexit@plt+0xadfbc> │ │ │ │ @@ -178123,15 +178123,15 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq bad60 <__cxa_atexit@plt+0xadf40> │ │ │ │ cmp r2, #2 │ │ │ │ bne bad6c <__cxa_atexit@plt+0xadf4c> │ │ │ │ ldr r7, [pc, #140] @ bade4 <__cxa_atexit@plt+0xadfc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ bcc badc8 <__cxa_atexit@plt+0xadfa8> │ │ │ │ @@ -178146,28 +178146,28 @@ │ │ │ │ str r8, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r3, [r6, #4] │ │ │ │ add r3, r6, #8 │ │ │ │ stm r3, {r1, r7, lr} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r5, #232, 4 @ 0x8000000e │ │ │ │ - tsteq r5, #172, 8 @ 0xac000000 │ │ │ │ - tsteq r5, #72, 8 @ 0x48000000 │ │ │ │ - tsteq r5, #188, 4 @ 0xc000000b │ │ │ │ + tsteq r5, #248, 4 @ 0x8000000f │ │ │ │ + tsteq r5, #188, 8 @ 0xbc000000 │ │ │ │ + tsteq r5, #88, 8 @ 0x58000000 │ │ │ │ + tsteq r5, #204, 4 @ 0xc000000c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne bae18 <__cxa_atexit@plt+0xadff8> │ │ │ │ ldr r7, [pc, #112] @ bae7c <__cxa_atexit@plt+0xae05c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -178194,18 +178194,18 @@ │ │ │ │ stm r2, {r1, r7, lr} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r5, #248, 6 @ 0xe0000003 │ │ │ │ - tsteq r5, #152, 6 @ 0x60000002 │ │ │ │ - tsteq r5, #12, 4 @ 0xc0000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r5, #8, 8 @ 0x8000000 │ │ │ │ + tsteq r5, #168, 6 @ 0xa0000002 │ │ │ │ + tsteq r5, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi baec4 <__cxa_atexit@plt+0xae0a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ @@ -178215,16 +178215,16 @@ │ │ │ │ ldr r5, [pc, #24] @ baed0 <__cxa_atexit@plt+0xae0b0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 5e208 <__cxa_atexit@plt+0x513e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #108, 2 │ │ │ │ - tsteq r5, #180, 10 @ 0x2d000000 │ │ │ │ + tsteq r5, #124, 2 │ │ │ │ + tsteq r5, #196, 10 @ 0x31000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -178247,15 +178247,15 @@ │ │ │ │ str r0, [r2, #4]! │ │ │ │ ands r0, r3, #3 │ │ │ │ beq baf50 <__cxa_atexit@plt+0xae130> │ │ │ │ cmp r0, #2 │ │ │ │ bne baf60 <__cxa_atexit@plt+0xae140> │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #52] @ baf9c <__cxa_atexit@plt+0xae17c> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -178266,15 +178266,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r5, #232 @ 0xe8 │ │ │ │ + tsteq r5, #248 @ 0xf8 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne bafbc <__cxa_atexit@plt+0xae19c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -178362,32 +178362,32 @@ │ │ │ │ str r5, [r3, #32] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r5, [sp, #20] │ │ │ │ ldr r8, [sp, #24] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ str lr, [r3, #28] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r6, r3 │ │ │ │ b bb12c <__cxa_atexit@plt+0xae30c> │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #196, 30 @ 0x310 │ │ │ │ - tsteq r5, #236, 30 @ 0x3b0 │ │ │ │ - tsteq r5, #232, 30 @ 0x3a0 │ │ │ │ - tsteq r5, #200, 30 @ 0x320 │ │ │ │ - tsteq r5, #152, 6 @ 0x60000002 │ │ │ │ + tsteq r5, #212, 30 @ 0x350 │ │ │ │ + tsteq r5, #252, 30 @ 0x3f0 │ │ │ │ + tsteq r5, #248, 30 @ 0x3e0 │ │ │ │ + tsteq r5, #216, 30 @ 0x360 │ │ │ │ + tsteq r5, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #32 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, lr │ │ │ │ bhi bb228 <__cxa_atexit@plt+0xae408> │ │ │ │ ldr r0, [pc, #200] @ bb248 <__cxa_atexit@plt+0xae428> │ │ │ │ @@ -178426,27 +178426,27 @@ │ │ │ │ str r3, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r0, [r6, #28] │ │ │ │ str sl, [r6, #32] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r2, #1 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ mov r0, #40 @ 0x28 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r5, #152, 28 @ 0x980 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r5, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -178470,65 +178470,65 @@ │ │ │ │ add r1, r3, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r1, {r0, r8, r9, lr} │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bb308 <__cxa_atexit@plt+0xae4e8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ bb310 <__cxa_atexit@plt+0xae4f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #32, 26 @ 0x800 │ │ │ │ + tsteq r5, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bb348 <__cxa_atexit@plt+0xae528> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ bb350 <__cxa_atexit@plt+0xae530> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #224, 24 @ 0xe000 │ │ │ │ + tsteq r5, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bb388 <__cxa_atexit@plt+0xae568> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ bb390 <__cxa_atexit@plt+0xae570> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #160, 24 @ 0xa000 │ │ │ │ + tsteq r5, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi bb400 <__cxa_atexit@plt+0xae5e0> │ │ │ │ @@ -178547,24 +178547,24 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - tsteq r5, #68, 24 @ 0x4400 │ │ │ │ + tsteq r5, #84, 24 @ 0x5400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -178735,15 +178735,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r5, #160, 18 @ 0x280000 │ │ │ │ + tsteq r5, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ bb744 <__cxa_atexit@plt+0xae924> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -178817,19 +178817,19 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq r5, #12, 16 @ 0xc0000 │ │ │ │ - tsteq r5, #72, 16 @ 0x480000 │ │ │ │ - tsteq r5, #104, 16 @ 0x680000 │ │ │ │ + tsteq r5, #28, 16 @ 0x1c0000 │ │ │ │ + tsteq r5, #88, 16 @ 0x580000 │ │ │ │ + tsteq r5, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne bb89c <__cxa_atexit@plt+0xaea7c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -178851,18 +178851,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r5, #128, 14 @ 0x2000000 │ │ │ │ - tsteq r5, #176, 14 @ 0x2c00000 │ │ │ │ - tsteq r5, #208, 14 @ 0x3400000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r5, #144, 14 @ 0x2400000 │ │ │ │ + tsteq r5, #192, 14 @ 0x3000000 │ │ │ │ + tsteq r5, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bb964 <__cxa_atexit@plt+0xaeb44> │ │ │ │ ldr r1, [pc, #132] @ bb96c <__cxa_atexit@plt+0xaeb4c> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -178896,15 +178896,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r5, #28, 14 @ 0x700000 │ │ │ │ + tsteq r5, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ bb9c8 <__cxa_atexit@plt+0xaeba8> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -178994,25 +178994,25 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r5, #152, 16 @ 0x980000 │ │ │ │ - tsteq r5, #140, 10 @ 0x23000000 │ │ │ │ - tsteq r5, #200, 16 @ 0xc80000 │ │ │ │ - tsteq r5, #44, 18 @ 0xb0000 │ │ │ │ + tsteq r5, #168, 16 @ 0xa80000 │ │ │ │ + tsteq r5, #156, 10 @ 0x27000000 │ │ │ │ + tsteq r5, #216, 16 @ 0xd80000 │ │ │ │ + tsteq r5, #60, 18 @ 0xf0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne bbb80 <__cxa_atexit@plt+0xaed60> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -179036,18 +179036,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r5, #236, 14 @ 0x3b00000 │ │ │ │ - tsteq r5, #212, 8 @ 0xd4000000 │ │ │ │ - tsteq r5, #16, 16 @ 0x100000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r5, #252, 14 @ 0x3f00000 │ │ │ │ + tsteq r5, #228, 8 @ 0xe4000000 │ │ │ │ + tsteq r5, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -179060,15 +179060,15 @@ │ │ │ │ ldr r2, [pc, #20] @ bbc00 <__cxa_atexit@plt+0xaede0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86894 <__cxa_atexit@plt+0x79a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #44, 8 @ 0x2c000000 │ │ │ │ + tsteq r5, #60, 8 @ 0x3c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -179087,15 +179087,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r5, #72, 8 @ 0x48000000 │ │ │ │ + tsteq r5, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi bbd40 <__cxa_atexit@plt+0xaef20> │ │ │ │ @@ -179150,19 +179150,19 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - tsteq r5, #88, 6 @ 0x60000001 │ │ │ │ - tsteq r5, #252, 8 @ 0xfc000000 │ │ │ │ + tsteq r5, #104, 6 @ 0xa0000001 │ │ │ │ + tsteq r5, #12, 10 @ 0x3000000 │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ - tsteq r5, #224, 8 @ 0xe0000000 │ │ │ │ - tsteq r5, #176, 8 @ 0xb0000000 │ │ │ │ + tsteq r5, #240, 8 @ 0xf0000000 │ │ │ │ + tsteq r5, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -179221,17 +179221,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r5, #148, 6 @ 0x50000002 │ │ │ │ + tsteq r5, #164, 6 @ 0x90000002 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -179262,16 +179262,16 @@ │ │ │ │ ldr r3, [pc, #24] @ bbf2c <__cxa_atexit@plt+0xaf10c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ b 59b08 <__cxa_atexit@plt+0x4cce8> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r5, #212, 4 @ 0x4000000d │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r5, #228, 4 @ 0x4000000e │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ @@ -179353,20 +179353,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffef50 │ │ │ │ @ instruction: 0xfffff5e0 │ │ │ │ - tsteq r5, #172, 4 @ 0xc000000a │ │ │ │ + tsteq r5, #188, 4 @ 0xc000000b │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - tsteq r5, #136, 8 @ 0x88000000 │ │ │ │ + tsteq r5, #152, 8 @ 0x98000000 │ │ │ │ @ instruction: 0xfffff4f8 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r5, #220 @ 0xdc │ │ │ │ + tsteq r5, #236 @ 0xec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ @@ -179434,21 +179434,21 @@ │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bc1dc <__cxa_atexit@plt+0xaf3bc> │ │ │ │ ldr r3, [pc, #28] @ bc1ec <__cxa_atexit@plt+0xaf3cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r7, [pc, #12] @ bc1f0 <__cxa_atexit@plt+0xaf3d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq sp, r4, #60, 2 │ │ │ │ + rscseq ip, r4, #60, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bc264 <__cxa_atexit@plt+0xaf444> │ │ │ │ @@ -179468,72 +179468,72 @@ │ │ │ │ sub r1, r6, #27 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r5, #-8]! │ │ │ │ stmib r3, {r7, r8} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe714 │ │ │ │ @ instruction: 0xffffe1f0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r5, #56 @ 0x38 │ │ │ │ + tsteq r5, #72 @ 0x48 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ bc29c <__cxa_atexit@plt+0xaf47c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ bc2bc <__cxa_atexit@plt+0xaf49c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ bc2e0 <__cxa_atexit@plt+0xaf4c0> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ bc300 <__cxa_atexit@plt+0xaf4e0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ bc324 <__cxa_atexit@plt+0xaf504> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ bc348 <__cxa_atexit@plt+0xaf528> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ bc36c <__cxa_atexit@plt+0xaf54c> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -179557,54 +179557,54 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ bc3c4 <__cxa_atexit@plt+0xaf5a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r5, #24, 28 @ 0x180 │ │ │ │ + tsteq r5, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r7, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ bc3f4 <__cxa_atexit@plt+0xaf5d4> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ bc3f8 <__cxa_atexit@plt+0xaf5d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r5, #228, 26 @ 0x3900 │ │ │ │ + tsteq r5, #244, 26 @ 0x3d00 │ │ │ │ andeq r0, r0, r7, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ bc428 <__cxa_atexit@plt+0xaf608> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ bc42c <__cxa_atexit@plt+0xaf60c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r5, #176, 26 @ 0x2c00 │ │ │ │ + tsteq r5, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r7, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ bc45c <__cxa_atexit@plt+0xaf63c> │ │ │ │ ldr sl, [r5, #16] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ bc460 <__cxa_atexit@plt+0xaf640> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r5, #52 @ 0x34 │ │ │ │ + tsteq r5, #68 @ 0x44 │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bc4d4 <__cxa_atexit@plt+0xaf6b4> │ │ │ │ @@ -179627,34 +179627,34 @@ │ │ │ │ str r2, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str sl, [r3, #32] │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe534 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ - rscseq ip, r4, #148, 28 @ 0x940 │ │ │ │ + rscseq fp, r4, #148, 28 @ 0x940 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bc51c <__cxa_atexit@plt+0xaf6fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ bc524 <__cxa_atexit@plt+0xaf704> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 908bc <__cxa_atexit@plt+0x83a9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #8, 22 @ 0x2000 │ │ │ │ - rscseq ip, r4, #84, 28 @ 0x540 │ │ │ │ + tsteq r5, #24, 22 @ 0x6000 │ │ │ │ + rscseq fp, r4, #84, 28 @ 0x540 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bc5c4 <__cxa_atexit@plt+0xaf7a4> │ │ │ │ ldr lr, [pc, #152] @ bc5e4 <__cxa_atexit@plt+0xaf7c4> │ │ │ │ @@ -179681,31 +179681,31 @@ │ │ │ │ ldr r3, [pc, #80] @ bc5f0 <__cxa_atexit@plt+0xaf7d0> │ │ │ │ add lr, r6, #12 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stm lr, {r0, r3, r6, r7} │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq r5, #196, 20 @ 0xc4000 │ │ │ │ + tsteq r5, #212, 20 @ 0xd4000 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq r5, #232, 28 @ 0xe80 │ │ │ │ - rscseq ip, r4, #136, 26 @ 0x2200 │ │ │ │ + tsteq r5, #248, 28 @ 0xf80 │ │ │ │ + rscseq fp, r4, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bc654 <__cxa_atexit@plt+0xaf834> │ │ │ │ @@ -179723,17 +179723,17 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - tsteq r5, #84, 28 @ 0x540 │ │ │ │ + tsteq r5, #100, 28 @ 0x640 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bc6e8 <__cxa_atexit@plt+0xaf8c8> │ │ │ │ ldr r1, [pc, #108] @ bc6f0 <__cxa_atexit@plt+0xaf8d0> │ │ │ │ ldr r2, [pc, #108] @ bc6f4 <__cxa_atexit@plt+0xaf8d4> │ │ │ │ @@ -179761,15 +179761,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r5, #140, 18 @ 0x230000 │ │ │ │ + tsteq r5, #156, 18 @ 0x270000 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ bc738 <__cxa_atexit@plt+0xaf918> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ @@ -179792,15 +179792,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r4, #196, 14 @ 0x3100000 │ │ │ │ + rscseq fp, r4, #196, 14 @ 0x3100000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bc7d4 <__cxa_atexit@plt+0xaf9b4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -179824,18 +179824,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ bc7f8 <__cxa_atexit@plt+0xaf9d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #128, 16 @ 0x800000 │ │ │ │ + tsteq r5, #144, 16 @ 0x900000 │ │ │ │ @ instruction: 0xffff2ef8 │ │ │ │ - rscseq ip, r4, #80, 14 @ 0x1400000 │ │ │ │ - rscseq ip, r4, #52, 14 @ 0xd00000 │ │ │ │ + rscseq fp, r4, #80, 14 @ 0x1400000 │ │ │ │ + rscseq fp, r4, #52, 14 @ 0xd00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -179854,16 +179854,16 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - tsteq r5, #76, 16 @ 0x4c0000 │ │ │ │ - rscseq ip, r4, #24, 22 @ 0x6000 │ │ │ │ + tsteq r5, #92, 16 @ 0x5c0000 │ │ │ │ + rscseq fp, r4, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -179914,33 +179914,33 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - tsteq r5, #12, 18 @ 0x30000 │ │ │ │ + tsteq r5, #28, 18 @ 0x70000 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - tsteq r5, #244, 16 @ 0xf40000 │ │ │ │ - tsteq r5, #192, 16 @ 0xc00000 │ │ │ │ + tsteq r5, #4, 18 @ 0x10000 │ │ │ │ + tsteq r5, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bc998 <__cxa_atexit@plt+0xafb78> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ bc9a0 <__cxa_atexit@plt+0xafb80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 871cc <__cxa_atexit@plt+0x7a3ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #144, 12 @ 0x9000000 │ │ │ │ + tsteq r5, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bca30 <__cxa_atexit@plt+0xafc10> │ │ │ │ ldr r1, [pc, #140] @ bca50 <__cxa_atexit@plt+0xafc30> │ │ │ │ @@ -179964,30 +179964,30 @@ │ │ │ │ str r3, [r6, #4]! │ │ │ │ ldr r3, [pc, #76] @ bca5c <__cxa_atexit@plt+0xafc3c> │ │ │ │ add lr, r6, #8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stm lr, {r1, r3, r6, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq r5, #76, 12 @ 0x4c00000 │ │ │ │ + tsteq r5, #92, 12 @ 0x5c00000 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - tsteq r5, #120, 20 @ 0x78000 │ │ │ │ + tsteq r5, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bcaac <__cxa_atexit@plt+0xafc8c> │ │ │ │ @@ -180001,17 +180001,17 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r1, r2, r3, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - tsteq r5, #236, 18 @ 0x3b0000 │ │ │ │ + tsteq r5, #252, 18 @ 0x3f0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bcb40 <__cxa_atexit@plt+0xafd20> │ │ │ │ ldr r1, [pc, #108] @ bcb48 <__cxa_atexit@plt+0xafd28> │ │ │ │ ldr r2, [pc, #108] @ bcb4c <__cxa_atexit@plt+0xafd2c> │ │ │ │ @@ -180039,15 +180039,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r5, #52, 10 @ 0xd000000 │ │ │ │ + tsteq r5, #68, 10 @ 0x11000000 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ bcb90 <__cxa_atexit@plt+0xafd70> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ @@ -180070,15 +180070,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r4, #108, 6 @ 0xb0000001 │ │ │ │ + rscseq fp, r4, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bcc2c <__cxa_atexit@plt+0xafe0c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -180102,18 +180102,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ bcc50 <__cxa_atexit@plt+0xafe30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #40, 8 @ 0x28000000 │ │ │ │ + tsteq r5, #56, 8 @ 0x38000000 │ │ │ │ @ instruction: 0xffff2aa0 │ │ │ │ - rscseq ip, r4, #248, 4 @ 0x8000000f │ │ │ │ - rscseq ip, r4, #220, 4 @ 0xc000000d │ │ │ │ + rscseq fp, r4, #248, 4 @ 0x8000000f │ │ │ │ + rscseq fp, r4, #220, 4 @ 0xc000000d │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -180132,16 +180132,16 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - tsteq r5, #244, 6 @ 0xd0000003 │ │ │ │ - rscseq ip, r4, #108, 4 @ 0xc0000006 │ │ │ │ + tsteq r5, #4, 8 @ 0x4000000 │ │ │ │ + rscseq fp, r4, #108, 4 @ 0xc0000006 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -180192,33 +180192,33 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - tsteq r5, #180, 8 @ 0xb4000000 │ │ │ │ + tsteq r5, #196, 8 @ 0xc4000000 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - tsteq r5, #152, 8 @ 0x98000000 │ │ │ │ - tsteq r5, #104, 8 @ 0x68000000 │ │ │ │ + tsteq r5, #168, 8 @ 0xa8000000 │ │ │ │ + tsteq r5, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bcdf0 <__cxa_atexit@plt+0xaffd0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ bcdf8 <__cxa_atexit@plt+0xaffd8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 87020 <__cxa_atexit@plt+0x7a200> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #56, 4 @ 0x80000003 │ │ │ │ + tsteq r5, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bce88 <__cxa_atexit@plt+0xb0068> │ │ │ │ ldr r1, [pc, #140] @ bcea8 <__cxa_atexit@plt+0xb0088> │ │ │ │ @@ -180242,30 +180242,30 @@ │ │ │ │ str r3, [r6, #4]! │ │ │ │ ldr r3, [pc, #76] @ bceb4 <__cxa_atexit@plt+0xb0094> │ │ │ │ add lr, r6, #8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stm lr, {r1, r3, r6, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq r5, #244, 2 @ 0x3d │ │ │ │ + tsteq r5, #4, 4 @ 0x40000000 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - tsteq r5, #32, 12 @ 0x2000000 │ │ │ │ + tsteq r5, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bcf04 <__cxa_atexit@plt+0xb00e4> │ │ │ │ @@ -180279,17 +180279,17 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r1, r2, r3, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - tsteq r5, #148, 10 @ 0x25000000 │ │ │ │ + tsteq r5, #164, 10 @ 0x29000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bcf98 <__cxa_atexit@plt+0xb0178> │ │ │ │ ldr r1, [pc, #108] @ bcfa0 <__cxa_atexit@plt+0xb0180> │ │ │ │ ldr r2, [pc, #108] @ bcfa4 <__cxa_atexit@plt+0xb0184> │ │ │ │ @@ -180317,15 +180317,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r5, #220 @ 0xdc │ │ │ │ + tsteq r5, #236 @ 0xec │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ bcfe8 <__cxa_atexit@plt+0xb01c8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ @@ -180348,15 +180348,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r4, #20, 30 @ 0x50 │ │ │ │ + rscseq sl, r4, #20, 30 @ 0x50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bd084 <__cxa_atexit@plt+0xb0264> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -180380,18 +180380,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ bd0a8 <__cxa_atexit@plt+0xb0288> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #208, 30 @ 0x340 │ │ │ │ + tsteq r5, #224, 30 @ 0x380 │ │ │ │ @ instruction: 0xffff2648 │ │ │ │ - rscseq fp, r4, #160, 28 @ 0xa00 │ │ │ │ - rscseq fp, r4, #132, 28 @ 0x840 │ │ │ │ + rscseq sl, r4, #160, 28 @ 0xa00 │ │ │ │ + rscseq sl, r4, #132, 28 @ 0x840 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -180410,16 +180410,16 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - tsteq r5, #156, 30 @ 0x270 │ │ │ │ - rscseq fp, r4, #20, 28 @ 0x140 │ │ │ │ + tsteq r5, #172, 30 @ 0x2b0 │ │ │ │ + rscseq sl, r4, #20, 28 @ 0x140 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -180470,33 +180470,33 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - tsteq r5, #92 @ 0x5c │ │ │ │ + tsteq r5, #108 @ 0x6c │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - tsteq r5, #64 @ 0x40 │ │ │ │ - tsteq r5, #16 │ │ │ │ + tsteq r5, #80 @ 0x50 │ │ │ │ + tsteq r5, #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bd248 <__cxa_atexit@plt+0xb0428> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ bd250 <__cxa_atexit@plt+0xb0430> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 8d444 <__cxa_atexit@plt+0x80624> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #224, 26 @ 0x3800 │ │ │ │ + tsteq r5, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bd2e0 <__cxa_atexit@plt+0xb04c0> │ │ │ │ ldr r1, [pc, #140] @ bd300 <__cxa_atexit@plt+0xb04e0> │ │ │ │ @@ -180520,30 +180520,30 @@ │ │ │ │ str r3, [r6, #4]! │ │ │ │ ldr r3, [pc, #76] @ bd30c <__cxa_atexit@plt+0xb04ec> │ │ │ │ add lr, r6, #8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stm lr, {r1, r3, r6, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq r5, #156, 26 @ 0x2700 │ │ │ │ + tsteq r5, #172, 26 @ 0x2b00 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - tsteq r5, #200, 2 @ 0x32 │ │ │ │ + tsteq r5, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bd35c <__cxa_atexit@plt+0xb053c> │ │ │ │ @@ -180557,17 +180557,17 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r1, r2, r3, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - tsteq r5, #60, 2 │ │ │ │ + tsteq r5, #76, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bd3f0 <__cxa_atexit@plt+0xb05d0> │ │ │ │ ldr r1, [pc, #108] @ bd3f8 <__cxa_atexit@plt+0xb05d8> │ │ │ │ ldr r2, [pc, #108] @ bd3fc <__cxa_atexit@plt+0xb05dc> │ │ │ │ @@ -180595,15 +180595,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r5, #132, 24 @ 0x8400 │ │ │ │ + tsteq r5, #148, 24 @ 0x9400 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ bd440 <__cxa_atexit@plt+0xb0620> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ @@ -180626,15 +180626,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r4, #188, 20 @ 0xbc000 │ │ │ │ + rscseq sl, r4, #188, 20 @ 0xbc000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bd4dc <__cxa_atexit@plt+0xb06bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -180658,18 +180658,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ bd500 <__cxa_atexit@plt+0xb06e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #120, 22 @ 0x1e000 │ │ │ │ + tsteq r5, #136, 22 @ 0x22000 │ │ │ │ @ instruction: 0xffff21f0 │ │ │ │ - rscseq fp, r4, #72, 20 @ 0x48000 │ │ │ │ - rscseq fp, r4, #44, 20 @ 0x2c000 │ │ │ │ + rscseq sl, r4, #72, 20 @ 0x48000 │ │ │ │ + rscseq sl, r4, #44, 20 @ 0x2c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -180688,16 +180688,16 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - tsteq r5, #68, 22 @ 0x11000 │ │ │ │ - rscseq fp, r4, #188, 18 @ 0x2f0000 │ │ │ │ + tsteq r5, #84, 22 @ 0x15000 │ │ │ │ + rscseq sl, r4, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -180748,33 +180748,33 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - tsteq r5, #4, 24 @ 0x400 │ │ │ │ + tsteq r5, #20, 24 @ 0x1400 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - tsteq r5, #232, 22 @ 0x3a000 │ │ │ │ - tsteq r5, #184, 22 @ 0x2e000 │ │ │ │ + tsteq r5, #248, 22 @ 0x3e000 │ │ │ │ + tsteq r5, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bd6a0 <__cxa_atexit@plt+0xb0880> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ bd6a8 <__cxa_atexit@plt+0xb0888> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 8d2d8 <__cxa_atexit@plt+0x804b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #136, 18 @ 0x220000 │ │ │ │ + tsteq r5, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bd738 <__cxa_atexit@plt+0xb0918> │ │ │ │ ldr r1, [pc, #140] @ bd758 <__cxa_atexit@plt+0xb0938> │ │ │ │ @@ -180798,30 +180798,30 @@ │ │ │ │ str r3, [r6, #4]! │ │ │ │ ldr r3, [pc, #76] @ bd764 <__cxa_atexit@plt+0xb0944> │ │ │ │ add lr, r6, #8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stm lr, {r1, r3, r6, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq r5, #68, 18 @ 0x110000 │ │ │ │ + tsteq r5, #84, 18 @ 0x150000 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - tsteq r5, #112, 26 @ 0x1c00 │ │ │ │ + tsteq r5, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bd7b4 <__cxa_atexit@plt+0xb0994> │ │ │ │ @@ -180835,17 +180835,17 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r1, r2, r3, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - tsteq r5, #228, 24 @ 0xe400 │ │ │ │ + tsteq r5, #244, 24 @ 0xf400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bd848 <__cxa_atexit@plt+0xb0a28> │ │ │ │ ldr r1, [pc, #108] @ bd850 <__cxa_atexit@plt+0xb0a30> │ │ │ │ ldr r2, [pc, #108] @ bd854 <__cxa_atexit@plt+0xb0a34> │ │ │ │ @@ -180873,15 +180873,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r5, #44, 16 @ 0x2c0000 │ │ │ │ + tsteq r5, #60, 16 @ 0x3c0000 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ bd898 <__cxa_atexit@plt+0xb0a78> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ @@ -180904,15 +180904,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r4, #100, 12 @ 0x6400000 │ │ │ │ + rscseq sl, r4, #100, 12 @ 0x6400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bd934 <__cxa_atexit@plt+0xb0b14> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -180936,18 +180936,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ bd958 <__cxa_atexit@plt+0xb0b38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #32, 14 @ 0x800000 │ │ │ │ + tsteq r5, #48, 14 @ 0xc00000 │ │ │ │ @ instruction: 0xffff1d98 │ │ │ │ - rscseq fp, r4, #240, 10 @ 0x3c000000 │ │ │ │ - rscseq fp, r4, #212, 10 @ 0x35000000 │ │ │ │ + rscseq sl, r4, #240, 10 @ 0x3c000000 │ │ │ │ + rscseq sl, r4, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -180966,16 +180966,16 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - tsteq r5, #236, 12 @ 0xec00000 │ │ │ │ - rscseq fp, r4, #100, 10 @ 0x19000000 │ │ │ │ + tsteq r5, #252, 12 @ 0xfc00000 │ │ │ │ + rscseq sl, r4, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -181026,18 +181026,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - tsteq r5, #172, 14 @ 0x2b00000 │ │ │ │ + tsteq r5, #188, 14 @ 0x2f00000 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - tsteq r5, #144, 14 @ 0x2400000 │ │ │ │ - tsteq r5, #96, 14 @ 0x1800000 │ │ │ │ + tsteq r5, #160, 14 @ 0x2800000 │ │ │ │ + tsteq r5, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bdb1c <__cxa_atexit@plt+0xb0cfc> │ │ │ │ ldr lr, [pc, #60] @ bdb24 <__cxa_atexit@plt+0xb0d04> │ │ │ │ @@ -181050,15 +181050,15 @@ │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -181066,55 +181066,55 @@ │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ bdb5c <__cxa_atexit@plt+0xb0d3c> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne bdb7c <__cxa_atexit@plt+0xb0d5c> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ bdb94 <__cxa_atexit@plt+0xb0d74> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne bdbb4 <__cxa_atexit@plt+0xb0d94> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ bdbcc <__cxa_atexit@plt+0xb0dac> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne bdbec <__cxa_atexit@plt+0xb0dcc> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - rscseq fp, r4, #160, 14 @ 0x2800000 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + rscseq sl, r4, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #28 │ │ │ │ cmp fp, r6 │ │ │ │ bhi bdc5c <__cxa_atexit@plt+0xb0e3c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -181139,17 +181139,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffec44 │ │ │ │ - tsteq r5, #224, 6 @ 0x80000003 │ │ │ │ + tsteq r5, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq fp, r4, #232, 12 @ 0xe800000 │ │ │ │ + rscseq sl, r4, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bdcdc <__cxa_atexit@plt+0xb0ebc> │ │ │ │ @@ -181165,19 +181165,19 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq fp, r4, #172, 10 @ 0x2b000000 │ │ │ │ - rscseq fp, r4, #120, 12 @ 0x7800000 │ │ │ │ + rscseq sl, r4, #172, 10 @ 0x2b000000 │ │ │ │ + rscseq sl, r4, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bdd4c <__cxa_atexit@plt+0xb0f2c> │ │ │ │ @@ -181193,19 +181193,19 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff3e8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq fp, r4, #44, 10 @ 0xb000000 │ │ │ │ - rscseq fp, r4, #8, 12 @ 0x800000 │ │ │ │ + rscseq sl, r4, #44, 10 @ 0xb000000 │ │ │ │ + rscseq sl, r4, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bddbc <__cxa_atexit@plt+0xb0f9c> │ │ │ │ @@ -181221,19 +181221,19 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff7d0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq fp, r4, #156, 10 @ 0x27000000 │ │ │ │ - rscseq fp, r4, #152, 10 @ 0x26000000 │ │ │ │ + rscseq sl, r4, #156, 10 @ 0x27000000 │ │ │ │ + rscseq sl, r4, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bde2c <__cxa_atexit@plt+0xb100c> │ │ │ │ @@ -181249,18 +181249,18 @@ │ │ │ │ str r7, [r5, #16] │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq fp, r4, #28, 10 @ 0x7000000 │ │ │ │ + rscseq sl, r4, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bdea0 <__cxa_atexit@plt+0xb1080> │ │ │ │ @@ -181278,17 +181278,17 @@ │ │ │ │ stm r7, {r0, r1, r2, r9, lr} │ │ │ │ sub r7, r6, #3 │ │ │ │ str r8, [r3, #4] │ │ │ │ str sl, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ - tsteq r5, #72, 6 @ 0x20000001 │ │ │ │ + tsteq r5, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bdef8 <__cxa_atexit@plt+0xb10d8> │ │ │ │ ldr r2, [pc, #68] @ bdf14 <__cxa_atexit@plt+0xb10f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -181297,24 +181297,24 @@ │ │ │ │ sub r2, r5, #40 @ 0x28 │ │ │ │ cmp fp, r2 │ │ │ │ bhi bdf00 <__cxa_atexit@plt+0xb10e0> │ │ │ │ ldr r3, [pc, #48] @ bdf1c <__cxa_atexit@plt+0xb10fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ bdf18 <__cxa_atexit@plt+0xb10f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #72, 2 │ │ │ │ - rscseq fp, r4, #20, 8 @ 0x14000000 │ │ │ │ + tsteq r5, #88, 2 │ │ │ │ + rscseq sl, r4, #20, 8 @ 0x14000000 │ │ │ │ @ instruction: 0xffffe30c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bdfb4 <__cxa_atexit@plt+0xb1194> │ │ │ │ @@ -181329,42 +181329,42 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq bdf78 <__cxa_atexit@plt+0xb1158> │ │ │ │ cmp r2, #2 │ │ │ │ bne bdf84 <__cxa_atexit@plt+0xb1164> │ │ │ │ ldr r7, [pc, #108] @ bdfdc <__cxa_atexit@plt+0xb11bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc bdfc0 <__cxa_atexit@plt+0xb11a0> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #60] @ bdfe0 <__cxa_atexit@plt+0xb11c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r3, r7} │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r5, #208 @ 0xd0 │ │ │ │ - tsteq r5, #180 @ 0xb4 │ │ │ │ - tsteq r5, #180 @ 0xb4 │ │ │ │ + tsteq r5, #224 @ 0xe0 │ │ │ │ + tsteq r5, #196 @ 0xc4 │ │ │ │ + tsteq r5, #196 @ 0xc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne be00c <__cxa_atexit@plt+0xb11ec> │ │ │ │ ldr r7, [pc, #88] @ be058 <__cxa_atexit@plt+0xb1238> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -181385,17 +181385,17 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r5, #36 @ 0x24 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ tsteq r5, #52 @ 0x34 │ │ │ │ + tsteq r5, #68 @ 0x44 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -181408,15 +181408,15 @@ │ │ │ │ ldr r2, [pc, #20] @ be0b0 <__cxa_atexit@plt+0xb1290> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86894 <__cxa_atexit@plt+0x79a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #124, 30 @ 0x1f0 │ │ │ │ + tsteq r5, #140, 30 @ 0x230 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -181435,15 +181435,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r5, #152, 30 @ 0x260 │ │ │ │ + tsteq r5, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi be1dc <__cxa_atexit@plt+0xb13bc> │ │ │ │ @@ -181493,18 +181493,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - tsteq r5, #168, 28 @ 0xa80 │ │ │ │ + tsteq r5, #184, 28 @ 0xb80 │ │ │ │ + tsteq r5, #92 @ 0x5c │ │ │ │ tsteq r5, #76 @ 0x4c │ │ │ │ - tsteq r5, #60 @ 0x3c │ │ │ │ - tsteq r5, #20 │ │ │ │ + tsteq r5, #36 @ 0x24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -181543,33 +181543,33 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ str r1, [r5] │ │ │ │ ldr r5, [pc, #76] @ be310 <__cxa_atexit@plt+0xb14f0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ be314 <__cxa_atexit@plt+0xb14f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #180, 26 @ 0x2d00 │ │ │ │ + tsteq r5, #196, 26 @ 0x3100 │ │ │ │ @ instruction: 0xffffc0e4 │ │ │ │ @ instruction: 0xffffc12c │ │ │ │ @ instruction: 0xffffc148 │ │ │ │ - tsteq r5, #96, 26 @ 0x1800 │ │ │ │ - rscseq fp, r4, #36 @ 0x24 │ │ │ │ + tsteq r5, #112, 26 @ 0x1c00 │ │ │ │ + rscseq sl, r4, #36 @ 0x24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -181578,21 +181578,21 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 3fc008 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ + b 3dc260 <__cxa_atexit@plt+0x3cf440> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - rscseq sl, r4, #208, 24 @ 0xd000 │ │ │ │ + rscseq r9, r4, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub sl, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi be3ec <__cxa_atexit@plt+0xb15cc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -181623,17 +181623,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq r5, #96, 24 @ 0x6000 │ │ │ │ + tsteq r5, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rscseq sl, r4, #128, 30 @ 0x200 │ │ │ │ + rscseq r9, r4, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc be44c <__cxa_atexit@plt+0xb162c> │ │ │ │ @@ -181641,16 +181641,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r5, #128, 26 @ 0x2000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r5, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi be498 <__cxa_atexit@plt+0xb1678> │ │ │ │ add sl, r7, #8 │ │ │ │ ldr r2, [pc, #36] @ be4a0 <__cxa_atexit@plt+0xb1680> │ │ │ │ @@ -181661,15 +181661,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 5d9f8 <__cxa_atexit@plt+0x50bd8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r5, #144, 22 @ 0x24000 │ │ │ │ + tsteq r5, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc be4dc <__cxa_atexit@plt+0xb16bc> │ │ │ │ @@ -181677,17 +181677,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r5, #240, 24 @ 0xf000 │ │ │ │ - rscseq sl, r4, #84, 22 @ 0x15000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r5, #0, 26 │ │ │ │ + rscseq r9, r4, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi be628 <__cxa_atexit@plt+0xb1808> │ │ │ │ @@ -181766,31 +181766,31 @@ │ │ │ │ b be638 <__cxa_atexit@plt+0xb1818> │ │ │ │ mov r5, #116 @ 0x74 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - tsteq r5, #228, 20 @ 0xe4000 │ │ │ │ + tsteq r5, #244, 20 @ 0xf4000 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ - tsteq r5, #152, 20 @ 0x98000 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - tsteq r5, #180, 20 @ 0xb4000 │ │ │ │ - tsteq r5, #8, 24 @ 0x800 │ │ │ │ tsteq r5, #168, 20 @ 0xa8000 │ │ │ │ - tsteq r5, #156, 24 @ 0x9c00 │ │ │ │ - tsteq r5, #144, 24 @ 0x9000 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + tsteq r5, #196, 20 @ 0xc4000 │ │ │ │ + tsteq r5, #24, 24 @ 0x1800 │ │ │ │ + tsteq r5, #184, 20 @ 0xb8000 │ │ │ │ + tsteq r5, #172, 24 @ 0xac00 │ │ │ │ + tsteq r5, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 5bb18 <__cxa_atexit@plt+0x4ecf8> │ │ │ │ - rscseq sl, r4, #208, 24 @ 0xd000 │ │ │ │ + rscseq r9, r4, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -181847,99 +181847,99 @@ │ │ │ │ mov r5, #72 @ 0x48 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ - tsteq r5, #16, 22 @ 0x4000 │ │ │ │ - tsteq r5, #136, 26 @ 0x2200 │ │ │ │ + tsteq r5, #32, 22 @ 0x8000 │ │ │ │ + tsteq r5, #152, 26 @ 0x2600 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - rscseq sl, r4, #244, 14 @ 0x3d00000 │ │ │ │ + rscseq r9, r4, #244, 14 @ 0x3d00000 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ - rscseq sl, r4, #236, 22 @ 0x3b000 │ │ │ │ + rscseq r9, r4, #236, 22 @ 0x3b000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi be7ec <__cxa_atexit@plt+0xb19cc> │ │ │ │ ldr r2, [pc, #28] @ be7fc <__cxa_atexit@plt+0xb19dc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r7, [pc, #12] @ be800 <__cxa_atexit@plt+0xb19e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq sl, r4, #204, 22 @ 0x33000 │ │ │ │ - rscseq sl, r4, #168, 22 @ 0x2a000 │ │ │ │ + rscseq r9, r4, #204, 22 @ 0x33000 │ │ │ │ + rscseq r9, r4, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ be824 <__cxa_atexit@plt+0xb1a04> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq sl, r4, #132, 22 @ 0x21000 │ │ │ │ + rscseq r9, r4, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ be848 <__cxa_atexit@plt+0xb1a28> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq sl, r4, #96, 22 @ 0x18000 │ │ │ │ + rscseq r9, r4, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ be86c <__cxa_atexit@plt+0xb1a4c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq sl, r4, #60, 22 @ 0xf000 │ │ │ │ + rscseq r9, r4, #60, 22 @ 0xf000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ be890 <__cxa_atexit@plt+0xb1a70> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq sl, r4, #24, 22 @ 0x6000 │ │ │ │ + rscseq r9, r4, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ be8b4 <__cxa_atexit@plt+0xb1a94> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq sl, r4, #244, 20 @ 0xf4000 │ │ │ │ + rscseq r9, r4, #244, 20 @ 0xf4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ be8d8 <__cxa_atexit@plt+0xb1ab8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq sl, r4, #208, 20 @ 0xd0000 │ │ │ │ + rscseq r9, r4, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc be948 <__cxa_atexit@plt+0xb1b28> │ │ │ │ @@ -181960,27 +181960,27 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r3, [r3, #32] │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff2f4 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ @ instruction: 0xfffff598 │ │ │ │ - rscseq sl, r4, #224, 12 @ 0xe000000 │ │ │ │ + rscseq r9, r4, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi be9d0 <__cxa_atexit@plt+0xb1bb0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq be9c8 <__cxa_atexit@plt+0xb1ba8> │ │ │ │ ldr r3, [pc, #68] @ be9d8 <__cxa_atexit@plt+0xb1bb8> │ │ │ │ ldr r2, [pc, #68] @ be9dc <__cxa_atexit@plt+0xb1bbc> │ │ │ │ ldr r1, [pc, #68] @ be9e0 <__cxa_atexit@plt+0xb1bc0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -181995,17 +181995,17 @@ │ │ │ │ mov r5, sl │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq sl, r4, #124, 30 @ 0x1f0 │ │ │ │ - tsteq r5, #132, 12 @ 0x8400000 │ │ │ │ - tsteq r5, #236, 16 @ 0xec0000 │ │ │ │ + rscseq r9, r4, #124, 30 @ 0x1f0 │ │ │ │ + tsteq r5, #148, 12 @ 0x9400000 │ │ │ │ + tsteq r5, #252, 16 @ 0xfc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bea1c <__cxa_atexit@plt+0xb1bfc> │ │ │ │ @@ -182013,16 +182013,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r5, #176, 14 @ 0x2c00000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r5, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi beac0 <__cxa_atexit@plt+0xb1ca0> │ │ │ │ ldr r1, [pc, #148] @ beae0 <__cxa_atexit@plt+0xb1cc0> │ │ │ │ @@ -182036,42 +182036,42 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq bea84 <__cxa_atexit@plt+0xb1c64> │ │ │ │ cmp r2, #2 │ │ │ │ bne bea90 <__cxa_atexit@plt+0xb1c70> │ │ │ │ ldr r7, [pc, #108] @ beae8 <__cxa_atexit@plt+0xb1cc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc beacc <__cxa_atexit@plt+0xb1cac> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #60] @ beaec <__cxa_atexit@plt+0xb1ccc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r3, r7} │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r5, #196, 10 @ 0x31000000 │ │ │ │ - tsteq r5, #168, 10 @ 0x2a000000 │ │ │ │ - tsteq r5, #168, 10 @ 0x2a000000 │ │ │ │ + tsteq r5, #212, 10 @ 0x35000000 │ │ │ │ + tsteq r5, #184, 10 @ 0x2e000000 │ │ │ │ + tsteq r5, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne beb18 <__cxa_atexit@plt+0xb1cf8> │ │ │ │ ldr r7, [pc, #88] @ beb64 <__cxa_atexit@plt+0xb1d44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -182092,17 +182092,17 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r5, #24, 10 @ 0x6000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ tsteq r5, #40, 10 @ 0xa000000 │ │ │ │ + tsteq r5, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -182115,15 +182115,15 @@ │ │ │ │ ldr r2, [pc, #20] @ bebbc <__cxa_atexit@plt+0xb1d9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86894 <__cxa_atexit@plt+0x79a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #112, 8 @ 0x70000000 │ │ │ │ + tsteq r5, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -182142,15 +182142,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r5, #140, 8 @ 0x8c000000 │ │ │ │ + tsteq r5, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -182195,18 +182195,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ + tsteq r5, #96, 10 @ 0x18000000 │ │ │ │ tsteq r5, #80, 10 @ 0x14000000 │ │ │ │ - tsteq r5, #64, 10 @ 0x10000000 │ │ │ │ - tsteq r5, #28, 10 @ 0x7000000 │ │ │ │ - rscseq sl, r4, #120, 4 @ 0x80000007 │ │ │ │ + tsteq r5, #44, 10 @ 0xb000000 │ │ │ │ + rscseq r9, r4, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi bed70 <__cxa_atexit@plt+0xb1f50> │ │ │ │ ldr r2, [pc, #108] @ bed98 <__cxa_atexit@plt+0xb1f78> │ │ │ │ @@ -182223,30 +182223,30 @@ │ │ │ │ str r7, [r6, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ bed9c <__cxa_atexit@plt+0xb1f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #236, 4 @ 0xc000000e │ │ │ │ - rscseq sl, r4, #248, 2 @ 0x3e │ │ │ │ + tsteq r5, #252, 4 @ 0xc000000f │ │ │ │ + rscseq r9, r4, #248, 2 @ 0x3e │ │ │ │ @ instruction: 0xffff147c │ │ │ │ @ instruction: 0xffff1578 │ │ │ │ - rscseq sl, r4, #232, 8 @ 0xe8000000 │ │ │ │ + rscseq r9, r4, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bedec <__cxa_atexit@plt+0xb1fcc> │ │ │ │ ldr r2, [pc, #64] @ bee08 <__cxa_atexit@plt+0xb1fe8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -182254,26 +182254,26 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi bedf4 <__cxa_atexit@plt+0xb1fd4> │ │ │ │ ldr r3, [pc, #44] @ bee10 <__cxa_atexit@plt+0xb1ff0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ bee0c <__cxa_atexit@plt+0xb1fec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #80, 4 │ │ │ │ - rscseq sl, r4, #148, 8 @ 0x94000000 │ │ │ │ + tsteq r5, #96, 4 │ │ │ │ + rscseq r9, r4, #148, 8 @ 0x94000000 │ │ │ │ @ instruction: 0xffff70e4 │ │ │ │ - rscseq sl, r4, #180, 8 @ 0xb4000000 │ │ │ │ + rscseq r9, r4, #180, 8 @ 0xb4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bee7c <__cxa_atexit@plt+0xb205c> │ │ │ │ ldr r2, [pc, #100] @ bee98 <__cxa_atexit@plt+0xb2078> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -182290,26 +182290,26 @@ │ │ │ │ cmp fp, r2 │ │ │ │ str r1, [r5, #-16] │ │ │ │ bhi bee84 <__cxa_atexit@plt+0xb2064> │ │ │ │ ldr r3, [pc, #56] @ beea8 <__cxa_atexit@plt+0xb2088> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ beea4 <__cxa_atexit@plt+0xb2084> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r4, #28, 22 @ 0x7000 │ │ │ │ - tsteq r5, #212, 2 @ 0x35 │ │ │ │ - tsteq r5, #52, 4 @ 0x40000003 │ │ │ │ - rscseq sl, r4, #60, 8 @ 0x3c000000 │ │ │ │ + rscseq r9, r4, #28, 22 @ 0x7000 │ │ │ │ + tsteq r5, #228, 2 @ 0x39 │ │ │ │ + tsteq r5, #68, 4 @ 0x40000004 │ │ │ │ + rscseq r9, r4, #60, 8 @ 0x3c000000 │ │ │ │ @ instruction: 0xffff9410 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -182332,53 +182332,53 @@ │ │ │ │ stm r2, {r0, r8, lr} │ │ │ │ mov r8, ip │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #0, 6 │ │ │ │ - tsteq r5, #72, 2 │ │ │ │ - tsteq r5, #140, 8 @ 0x8c000000 │ │ │ │ + tsteq r5, #16, 6 @ 0x40000000 │ │ │ │ + tsteq r5, #88, 2 │ │ │ │ + tsteq r5, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [pc, #16] @ bef50 <__cxa_atexit@plt+0xb2130> │ │ │ │ mov sl, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r9, r3, #1 │ │ │ │ b aec48 <__cxa_atexit@plt+0xa1e28> │ │ │ │ - tsteq r5, #36, 10 @ 0x9000000 │ │ │ │ + tsteq r5, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [pc, #16] @ bef78 <__cxa_atexit@plt+0xb2158> │ │ │ │ mov sl, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r9, r3, #1 │ │ │ │ b af150 <__cxa_atexit@plt+0xa2330> │ │ │ │ - tsteq r5, #252, 8 @ 0xfc000000 │ │ │ │ - rscseq sl, r4, #84, 20 @ 0x54000 │ │ │ │ + tsteq r5, #12, 10 @ 0x3000000 │ │ │ │ + rscseq r9, r4, #84, 20 @ 0x54000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi befb0 <__cxa_atexit@plt+0xb2190> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ befb8 <__cxa_atexit@plt+0xb2198> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 87c44 <__cxa_atexit@plt+0x7ae24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #120 @ 0x78 │ │ │ │ + tsteq r5, #136 @ 0x88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bf050 <__cxa_atexit@plt+0xb2230> │ │ │ │ ldr r1, [pc, #148] @ bf070 <__cxa_atexit@plt+0xb2250> │ │ │ │ @@ -182392,42 +182392,42 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq bf014 <__cxa_atexit@plt+0xb21f4> │ │ │ │ cmp r2, #2 │ │ │ │ bne bf020 <__cxa_atexit@plt+0xb2200> │ │ │ │ ldr r7, [pc, #108] @ bf078 <__cxa_atexit@plt+0xb2258> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc bf05c <__cxa_atexit@plt+0xb223c> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #60] @ bf07c <__cxa_atexit@plt+0xb225c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r3, r7} │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r5, #52 @ 0x34 │ │ │ │ - tsteq r5, #24 │ │ │ │ - tsteq r5, #24 │ │ │ │ + tsteq r5, #68 @ 0x44 │ │ │ │ + tsteq r5, #40 @ 0x28 │ │ │ │ + tsteq r5, #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne bf0a8 <__cxa_atexit@plt+0xb2288> │ │ │ │ ldr r7, [pc, #88] @ bf0f4 <__cxa_atexit@plt+0xb22d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -182448,17 +182448,17 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r5, #136, 30 @ 0x220 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ tsteq r5, #152, 30 @ 0x260 │ │ │ │ + tsteq r5, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -182471,15 +182471,15 @@ │ │ │ │ ldr r2, [pc, #20] @ bf14c <__cxa_atexit@plt+0xb232c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86894 <__cxa_atexit@plt+0x79a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #224, 28 @ 0xe00 │ │ │ │ + tsteq r5, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -182498,16 +182498,16 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r5, #252, 28 @ 0xfc0 │ │ │ │ - rscseq sl, r4, #16, 16 @ 0x100000 │ │ │ │ + tsteq r5, #12, 30 @ 0x30 │ │ │ │ + rscseq r9, r4, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -182558,18 +182558,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - tsteq r5, #188, 30 @ 0x2f0 │ │ │ │ + tsteq r5, #204, 30 @ 0x330 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - tsteq r5, #160, 30 @ 0x280 │ │ │ │ - tsteq r5, #112, 30 @ 0x1c0 │ │ │ │ + tsteq r5, #176, 30 @ 0x2c0 │ │ │ │ + tsteq r5, #128, 30 @ 0x200 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bf308 <__cxa_atexit@plt+0xb24e8> │ │ │ │ @@ -182586,37 +182586,37 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 13b628 <__cxa_atexit@plt+0x12e808> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r5, #108, 2 │ │ │ │ + tsteq r5, #124, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ - rscseq sl, r4, #156, 12 @ 0x9c00000 │ │ │ │ + rscseq r9, r4, #156, 12 @ 0x9c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bf368 <__cxa_atexit@plt+0xb2548> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ bf370 <__cxa_atexit@plt+0xb2550> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 87c44 <__cxa_atexit@plt+0x7ae24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #192, 24 @ 0xc000 │ │ │ │ + tsteq r5, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bf408 <__cxa_atexit@plt+0xb25e8> │ │ │ │ ldr r1, [pc, #148] @ bf428 <__cxa_atexit@plt+0xb2608> │ │ │ │ @@ -182630,42 +182630,42 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq bf3cc <__cxa_atexit@plt+0xb25ac> │ │ │ │ cmp r2, #2 │ │ │ │ bne bf3d8 <__cxa_atexit@plt+0xb25b8> │ │ │ │ ldr r7, [pc, #108] @ bf430 <__cxa_atexit@plt+0xb2610> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc bf414 <__cxa_atexit@plt+0xb25f4> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #60] @ bf434 <__cxa_atexit@plt+0xb2614> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r3, r7} │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r5, #124, 24 @ 0x7c00 │ │ │ │ - tsteq r5, #96, 24 @ 0x6000 │ │ │ │ - tsteq r5, #96, 24 @ 0x6000 │ │ │ │ + tsteq r5, #140, 24 @ 0x8c00 │ │ │ │ + tsteq r5, #112, 24 @ 0x7000 │ │ │ │ + tsteq r5, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne bf460 <__cxa_atexit@plt+0xb2640> │ │ │ │ ldr r7, [pc, #88] @ bf4ac <__cxa_atexit@plt+0xb268c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -182686,17 +182686,17 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r5, #208, 22 @ 0x34000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ tsteq r5, #224, 22 @ 0x38000 │ │ │ │ + tsteq r5, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -182709,15 +182709,15 @@ │ │ │ │ ldr r2, [pc, #20] @ bf504 <__cxa_atexit@plt+0xb26e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86894 <__cxa_atexit@plt+0x79a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #40, 22 @ 0xa000 │ │ │ │ + tsteq r5, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -182736,16 +182736,16 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r5, #68, 22 @ 0x11000 │ │ │ │ - rscseq sl, r4, #88, 8 @ 0x58000000 │ │ │ │ + tsteq r5, #84, 22 @ 0x15000 │ │ │ │ + rscseq r9, r4, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -182796,18 +182796,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - tsteq r5, #4, 24 @ 0x400 │ │ │ │ + tsteq r5, #20, 24 @ 0x1400 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - tsteq r5, #232, 22 @ 0x3a000 │ │ │ │ - tsteq r5, #184, 22 @ 0x2e000 │ │ │ │ + tsteq r5, #248, 22 @ 0x3e000 │ │ │ │ + tsteq r5, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bf6c0 <__cxa_atexit@plt+0xb28a0> │ │ │ │ @@ -182824,37 +182824,37 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 13ab70 <__cxa_atexit@plt+0x12dd50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r5, #180, 26 @ 0x2d00 │ │ │ │ + tsteq r5, #196, 26 @ 0x3100 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ - rscseq sl, r4, #228, 4 @ 0x4000000e │ │ │ │ + rscseq r9, r4, #228, 4 @ 0x4000000e │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bf720 <__cxa_atexit@plt+0xb2900> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ bf728 <__cxa_atexit@plt+0xb2908> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 87c44 <__cxa_atexit@plt+0x7ae24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #8, 18 @ 0x20000 │ │ │ │ + tsteq r5, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bf7c0 <__cxa_atexit@plt+0xb29a0> │ │ │ │ ldr r1, [pc, #148] @ bf7e0 <__cxa_atexit@plt+0xb29c0> │ │ │ │ @@ -182868,42 +182868,42 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq bf784 <__cxa_atexit@plt+0xb2964> │ │ │ │ cmp r2, #2 │ │ │ │ bne bf790 <__cxa_atexit@plt+0xb2970> │ │ │ │ ldr r7, [pc, #108] @ bf7e8 <__cxa_atexit@plt+0xb29c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc bf7cc <__cxa_atexit@plt+0xb29ac> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #60] @ bf7ec <__cxa_atexit@plt+0xb29cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r3, r7} │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r5, #196, 16 @ 0xc40000 │ │ │ │ - tsteq r5, #168, 16 @ 0xa80000 │ │ │ │ - tsteq r5, #168, 16 @ 0xa80000 │ │ │ │ + tsteq r5, #212, 16 @ 0xd40000 │ │ │ │ + tsteq r5, #184, 16 @ 0xb80000 │ │ │ │ + tsteq r5, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne bf818 <__cxa_atexit@plt+0xb29f8> │ │ │ │ ldr r7, [pc, #88] @ bf864 <__cxa_atexit@plt+0xb2a44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -182924,17 +182924,17 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r5, #24, 16 @ 0x180000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ tsteq r5, #40, 16 @ 0x280000 │ │ │ │ + tsteq r5, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -182947,15 +182947,15 @@ │ │ │ │ ldr r2, [pc, #20] @ bf8bc <__cxa_atexit@plt+0xb2a9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86894 <__cxa_atexit@plt+0x79a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #112, 14 @ 0x1c00000 │ │ │ │ + tsteq r5, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -182974,16 +182974,16 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r5, #140, 14 @ 0x2300000 │ │ │ │ - rscseq sl, r4, #160 @ 0xa0 │ │ │ │ + tsteq r5, #156, 14 @ 0x2700000 │ │ │ │ + rscseq r9, r4, #160 @ 0xa0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -183034,18 +183034,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - tsteq r5, #76, 16 @ 0x4c0000 │ │ │ │ + tsteq r5, #92, 16 @ 0x5c0000 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - tsteq r5, #48, 16 @ 0x300000 │ │ │ │ - tsteq r5, #0, 16 │ │ │ │ + tsteq r5, #64, 16 @ 0x400000 │ │ │ │ + tsteq r5, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bfa78 <__cxa_atexit@plt+0xb2c58> │ │ │ │ @@ -183062,37 +183062,37 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 13b628 <__cxa_atexit@plt+0x12e808> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r5, #252, 18 @ 0x3f0000 │ │ │ │ + tsteq r5, #12, 20 @ 0xc000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ - rscseq r9, r4, #44, 30 @ 0xb0 │ │ │ │ + rscseq r8, r4, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bfad8 <__cxa_atexit@plt+0xb2cb8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ bfae0 <__cxa_atexit@plt+0xb2cc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 87c44 <__cxa_atexit@plt+0x7ae24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #80, 10 @ 0x14000000 │ │ │ │ + tsteq r5, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bfb78 <__cxa_atexit@plt+0xb2d58> │ │ │ │ ldr r1, [pc, #148] @ bfb98 <__cxa_atexit@plt+0xb2d78> │ │ │ │ @@ -183106,42 +183106,42 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq bfb3c <__cxa_atexit@plt+0xb2d1c> │ │ │ │ cmp r2, #2 │ │ │ │ bne bfb48 <__cxa_atexit@plt+0xb2d28> │ │ │ │ ldr r7, [pc, #108] @ bfba0 <__cxa_atexit@plt+0xb2d80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc bfb84 <__cxa_atexit@plt+0xb2d64> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #60] @ bfba4 <__cxa_atexit@plt+0xb2d84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r3, r7} │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r5, #12, 10 @ 0x3000000 │ │ │ │ - tsteq r5, #240, 8 @ 0xf0000000 │ │ │ │ - tsteq r5, #240, 8 @ 0xf0000000 │ │ │ │ + tsteq r5, #28, 10 @ 0x7000000 │ │ │ │ + tsteq r5, #0, 10 │ │ │ │ + tsteq r5, #0, 10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne bfbd0 <__cxa_atexit@plt+0xb2db0> │ │ │ │ ldr r7, [pc, #88] @ bfc1c <__cxa_atexit@plt+0xb2dfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -183162,17 +183162,17 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r5, #96, 8 @ 0x60000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ tsteq r5, #112, 8 @ 0x70000000 │ │ │ │ + tsteq r5, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -183185,15 +183185,15 @@ │ │ │ │ ldr r2, [pc, #20] @ bfc74 <__cxa_atexit@plt+0xb2e54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86894 <__cxa_atexit@plt+0x79a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #184, 6 @ 0xe0000002 │ │ │ │ + tsteq r5, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -183212,16 +183212,16 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r5, #212, 6 @ 0x50000003 │ │ │ │ - rscseq r9, r4, #232, 24 @ 0xe800 │ │ │ │ + tsteq r5, #228, 6 @ 0x90000003 │ │ │ │ + rscseq r8, r4, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -183272,18 +183272,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - tsteq r5, #148, 8 @ 0x94000000 │ │ │ │ + tsteq r5, #164, 8 @ 0xa4000000 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - tsteq r5, #120, 8 @ 0x78000000 │ │ │ │ - tsteq r5, #72, 8 @ 0x48000000 │ │ │ │ + tsteq r5, #136, 8 @ 0x88000000 │ │ │ │ + tsteq r5, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bfe30 <__cxa_atexit@plt+0xb3010> │ │ │ │ @@ -183300,22 +183300,22 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 13ab70 <__cxa_atexit@plt+0x12dd50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r5, #68, 12 @ 0x4400000 │ │ │ │ + tsteq r5, #84, 12 @ 0x5400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ - rscseq r9, r4, #96, 10 @ 0x18000000 │ │ │ │ + rscseq r8, r4, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bfedc <__cxa_atexit@plt+0xb30bc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #120] @ bfef8 <__cxa_atexit@plt+0xb30d8> │ │ │ │ @@ -183338,29 +183338,29 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi bfee4 <__cxa_atexit@plt+0xb30c4> │ │ │ │ ldr r3, [pc, #64] @ bff0c <__cxa_atexit@plt+0xb30ec> │ │ │ │ str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ mov r5, r2 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ bff08 <__cxa_atexit@plt+0xb30e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #152, 2 @ 0x26 │ │ │ │ - tsteq r5, #8, 8 @ 0x8000000 │ │ │ │ - tsteq r5, #132, 2 @ 0x21 │ │ │ │ - tsteq r5, #176, 4 │ │ │ │ - rscseq r9, r4, #208, 8 @ 0xd0000000 │ │ │ │ + tsteq r5, #168, 2 @ 0x2a │ │ │ │ + tsteq r5, #24, 8 @ 0x18000000 │ │ │ │ + tsteq r5, #148, 2 @ 0x25 │ │ │ │ + tsteq r5, #192, 4 │ │ │ │ + rscseq r8, r4, #208, 8 @ 0xd0000000 │ │ │ │ @ instruction: 0xffffe93c │ │ │ │ - rscseq r9, r4, #172, 8 @ 0xac000000 │ │ │ │ + rscseq r8, r4, #172, 8 @ 0xac000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bff90 <__cxa_atexit@plt+0xb3170> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #120] @ bffac <__cxa_atexit@plt+0xb318c> │ │ │ │ @@ -183383,27 +183383,27 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi bff98 <__cxa_atexit@plt+0xb3178> │ │ │ │ ldr r3, [pc, #64] @ bffc0 <__cxa_atexit@plt+0xb31a0> │ │ │ │ str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ mov r5, r2 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ bffbc <__cxa_atexit@plt+0xb319c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #228 @ 0xe4 │ │ │ │ - tsteq r5, #88, 6 @ 0x60000001 │ │ │ │ - tsteq r5, #208 @ 0xd0 │ │ │ │ - tsteq r5, #252, 2 @ 0x3f │ │ │ │ - rscseq r9, r4, #28, 8 @ 0x1c000000 │ │ │ │ + tsteq r5, #244 @ 0xf4 │ │ │ │ + tsteq r5, #104, 6 @ 0xa0000001 │ │ │ │ + tsteq r5, #224 @ 0xe0 │ │ │ │ + tsteq r5, #12, 4 @ 0xc0000000 │ │ │ │ + rscseq r8, r4, #28, 8 @ 0x1c000000 │ │ │ │ @ instruction: 0xffffe888 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c0034 <__cxa_atexit@plt+0xb3214> │ │ │ │ ldr lr, [pc, #112] @ c0050 <__cxa_atexit@plt+0xb3230> │ │ │ │ @@ -183424,27 +183424,27 @@ │ │ │ │ sub r2, r5, #52 @ 0x34 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c003c <__cxa_atexit@plt+0xb321c> │ │ │ │ ldr r3, [pc, #60] @ c0064 <__cxa_atexit@plt+0xb3244> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ c0060 <__cxa_atexit@plt+0xb3240> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #56 @ 0x38 │ │ │ │ - tsteq r5, #60 @ 0x3c │ │ │ │ - tsteq r5, #160, 4 │ │ │ │ - tsteq r5, #32 │ │ │ │ - rscseq r9, r4, #216, 4 @ 0x8000000d │ │ │ │ + tsteq r5, #72 @ 0x48 │ │ │ │ + tsteq r5, #76 @ 0x4c │ │ │ │ + tsteq r5, #176, 4 │ │ │ │ + tsteq r5, #48 @ 0x30 │ │ │ │ + rscseq r8, r4, #216, 4 @ 0x8000000d │ │ │ │ @ instruction: 0xffffc1d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c00d8 <__cxa_atexit@plt+0xb32b8> │ │ │ │ ldr lr, [pc, #112] @ c00f4 <__cxa_atexit@plt+0xb32d4> │ │ │ │ @@ -183465,29 +183465,29 @@ │ │ │ │ sub r2, r5, #52 @ 0x34 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c00e0 <__cxa_atexit@plt+0xb32c0> │ │ │ │ ldr r3, [pc, #60] @ c0108 <__cxa_atexit@plt+0xb32e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ c0104 <__cxa_atexit@plt+0xb32e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #148, 30 @ 0x250 │ │ │ │ - tsteq r5, #152, 30 @ 0x260 │ │ │ │ - tsteq r5, #0, 4 │ │ │ │ - tsteq r5, #124, 30 @ 0x1f0 │ │ │ │ - rscseq r9, r4, #52, 4 @ 0x40000003 │ │ │ │ + tsteq r5, #164, 30 @ 0x290 │ │ │ │ + tsteq r5, #168, 30 @ 0x2a0 │ │ │ │ + tsteq r5, #16, 4 │ │ │ │ + tsteq r5, #140, 30 @ 0x230 │ │ │ │ + rscseq r8, r4, #52, 4 @ 0x40000003 │ │ │ │ @ instruction: 0xffffc12c │ │ │ │ - rscseq r9, r4, #188, 2 @ 0x2f │ │ │ │ + rscseq r8, r4, #188, 2 @ 0x2f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c0174 <__cxa_atexit@plt+0xb3354> │ │ │ │ ldr r2, [pc, #100] @ c0190 <__cxa_atexit@plt+0xb3370> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -183504,26 +183504,26 @@ │ │ │ │ cmp fp, r2 │ │ │ │ str r1, [r5, #-16] │ │ │ │ bhi c017c <__cxa_atexit@plt+0xb335c> │ │ │ │ ldr r3, [pc, #56] @ c01a0 <__cxa_atexit@plt+0xb3380> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ c019c <__cxa_atexit@plt+0xb337c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r4, #208, 12 @ 0xd000000 │ │ │ │ - tsteq r5, #220, 28 @ 0xdc0 │ │ │ │ - tsteq r5, #60, 30 @ 0xf0 │ │ │ │ - rscseq r9, r4, #68, 2 │ │ │ │ + rscseq r8, r4, #208, 12 @ 0xd000000 │ │ │ │ + tsteq r5, #236, 28 @ 0xec0 │ │ │ │ + tsteq r5, #76, 30 @ 0x130 │ │ │ │ + rscseq r8, r4, #68, 2 │ │ │ │ @ instruction: 0xffff8118 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -183546,17 +183546,17 @@ │ │ │ │ stm r2, {r0, r8, lr} │ │ │ │ mov r8, ip │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #8 │ │ │ │ - tsteq r5, #80, 28 @ 0x500 │ │ │ │ - tsteq r5, #148, 2 @ 0x25 │ │ │ │ + tsteq r5, #24 │ │ │ │ + tsteq r5, #96, 28 @ 0x600 │ │ │ │ + tsteq r5, #164, 2 @ 0x29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub sl, r5, #68 @ 0x44 │ │ │ │ cmp fp, sl │ │ │ │ bhi c02c8 <__cxa_atexit@plt+0xb34a8> │ │ │ │ add r3, r7, #3 │ │ │ │ @@ -183589,15 +183589,15 @@ │ │ │ │ sub r2, r5, #60 @ 0x3c │ │ │ │ str r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str lr, [r5, #-64] @ 0xffffffc0 │ │ │ │ mov r5, sl │ │ │ │ mov r7, r9 │ │ │ │ stm r2, {r0, r1, r3} │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -183605,295 +183605,295 @@ │ │ │ │ ldr r0, [r5, #68]! @ 0x44 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c0308 <__cxa_atexit@plt+0xb34e8> │ │ │ │ ldr r8, [r5, #60] @ 0x3c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c0328 <__cxa_atexit@plt+0xb3508> │ │ │ │ ldr r0, [r5, #64]! @ 0x40 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c0340 <__cxa_atexit@plt+0xb3520> │ │ │ │ ldr r8, [r5, #56] @ 0x38 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c0360 <__cxa_atexit@plt+0xb3540> │ │ │ │ ldr r0, [r5, #60]! @ 0x3c │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c0378 <__cxa_atexit@plt+0xb3558> │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c0398 <__cxa_atexit@plt+0xb3578> │ │ │ │ ldr r0, [r5, #56]! @ 0x38 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c03b0 <__cxa_atexit@plt+0xb3590> │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c03d0 <__cxa_atexit@plt+0xb35b0> │ │ │ │ ldr r0, [r5, #52]! @ 0x34 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c03e8 <__cxa_atexit@plt+0xb35c8> │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c0408 <__cxa_atexit@plt+0xb35e8> │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c0420 <__cxa_atexit@plt+0xb3600> │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c0440 <__cxa_atexit@plt+0xb3620> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c0458 <__cxa_atexit@plt+0xb3638> │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c0478 <__cxa_atexit@plt+0xb3658> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c0490 <__cxa_atexit@plt+0xb3670> │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c04b0 <__cxa_atexit@plt+0xb3690> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c04c8 <__cxa_atexit@plt+0xb36a8> │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c04e8 <__cxa_atexit@plt+0xb36c8> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c0500 <__cxa_atexit@plt+0xb36e0> │ │ │ │ ldr r8, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c0520 <__cxa_atexit@plt+0xb3700> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c0538 <__cxa_atexit@plt+0xb3718> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c0558 <__cxa_atexit@plt+0xb3738> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c0570 <__cxa_atexit@plt+0xb3750> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c0590 <__cxa_atexit@plt+0xb3770> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c05a8 <__cxa_atexit@plt+0xb3788> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c05c8 <__cxa_atexit@plt+0xb37a8> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c05e0 <__cxa_atexit@plt+0xb37c0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c0600 <__cxa_atexit@plt+0xb37e0> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - rscseq r9, r4, #252, 6 @ 0xf0000003 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + rscseq r8, r4, #252, 6 @ 0xf0000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #68 @ 0x44 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c063c <__cxa_atexit@plt+0xb381c> │ │ │ │ ldr r3, [pc, #28] @ c064c <__cxa_atexit@plt+0xb382c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ c0650 <__cxa_atexit@plt+0xb3830> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r9, r4, #220, 6 @ 0x70000003 │ │ │ │ - rscseq r9, r4, #184, 6 @ 0xe0000002 │ │ │ │ + rscseq r8, r4, #220, 6 @ 0x70000003 │ │ │ │ + rscseq r8, r4, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c0678 <__cxa_atexit@plt+0xb3858> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r9, r4, #144, 6 @ 0x40000002 │ │ │ │ + rscseq r8, r4, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ c069c <__cxa_atexit@plt+0xb387c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r9, r4, #108, 6 @ 0xb0000001 │ │ │ │ + rscseq r8, r4, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ c06c0 <__cxa_atexit@plt+0xb38a0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r9, r4, #72, 6 @ 0x20000001 │ │ │ │ + rscseq r8, r4, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c06e8 <__cxa_atexit@plt+0xb38c8> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r9, r4, #32, 6 @ 0x80000000 │ │ │ │ + rscseq r8, r4, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c0710 <__cxa_atexit@plt+0xb38f0> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r9, r4, #248, 4 @ 0x8000000f │ │ │ │ + rscseq r8, r4, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c0738 <__cxa_atexit@plt+0xb3918> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r9, r4, #208, 4 │ │ │ │ + rscseq r8, r4, #208, 4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c0760 <__cxa_atexit@plt+0xb3940> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r9, r4, #168, 4 @ 0x8000000a │ │ │ │ + rscseq r8, r4, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c07b4 <__cxa_atexit@plt+0xb3994> │ │ │ │ @@ -183907,19 +183907,19 @@ │ │ │ │ sub r9, r6, #3 │ │ │ │ add r8, r0, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe488 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r9, r4, #12, 4 @ 0xc0000000 │ │ │ │ - rscseq r9, r4, #64, 4 │ │ │ │ + rscseq r8, r4, #12, 4 @ 0xc0000000 │ │ │ │ + rscseq r8, r4, #64, 4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc c0820 <__cxa_atexit@plt+0xb3a00> │ │ │ │ @@ -183934,19 +183934,19 @@ │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r5, #-4]! │ │ │ │ add r8, r1, #1 │ │ │ │ str r0, [r9, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe514 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r9, r4, #136, 2 @ 0x22 │ │ │ │ - rscseq r9, r4, #196, 2 @ 0x31 │ │ │ │ + rscseq r8, r4, #136, 2 @ 0x22 │ │ │ │ + rscseq r8, r4, #196, 2 @ 0x31 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc c088c <__cxa_atexit@plt+0xb3a6c> │ │ │ │ @@ -183961,19 +183961,19 @@ │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r5, #-4]! │ │ │ │ add r8, r1, #1 │ │ │ │ str r0, [r9, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe548 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r9, r4, #0, 2 │ │ │ │ - rscseq r9, r4, #72, 2 │ │ │ │ + rscseq r8, r4, #0, 2 │ │ │ │ + rscseq r8, r4, #72, 2 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c090c <__cxa_atexit@plt+0xb3aec> │ │ │ │ @@ -183993,75 +183993,75 @@ │ │ │ │ stm r9, {r0, r1, r2, r3} │ │ │ │ str r8, [r5, #-4]! │ │ │ │ sub r9, r6, #7 │ │ │ │ add r8, lr, #1 │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe540 │ │ │ │ @ instruction: 0xffffe5c4 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rscseq r9, r4, #96 @ 0x60 │ │ │ │ - rscseq r9, r4, #196 @ 0xc4 │ │ │ │ + rscseq r8, r4, #96 @ 0x60 │ │ │ │ + rscseq r8, r4, #196 @ 0xc4 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ c095c <__cxa_atexit@plt+0xb3b3c> │ │ │ │ ldr r3, [pc, #32] @ c0960 <__cxa_atexit@plt+0xb3b40> │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #20] @ c0964 <__cxa_atexit@plt+0xb3b44> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r8, r4, #220, 30 @ 0x370 │ │ │ │ - rscseq r8, r4, #212, 30 @ 0x350 │ │ │ │ - rscseq r9, r4, #116 @ 0x74 │ │ │ │ + rscseq r7, r4, #220, 30 @ 0x370 │ │ │ │ + rscseq r7, r4, #212, 30 @ 0x350 │ │ │ │ + rscseq r8, r4, #116 @ 0x74 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ c0990 <__cxa_atexit@plt+0xb3b70> │ │ │ │ ldr r8, [r5, #32] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #32] │ │ │ │ b 938bc <__cxa_atexit@plt+0x86a9c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq r9, r4, #72 @ 0x48 │ │ │ │ + rscseq r8, r4, #72 @ 0x48 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ c09c4 <__cxa_atexit@plt+0xb3ba4> │ │ │ │ ldr sl, [r5, #24] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ c09c8 <__cxa_atexit@plt+0xb3ba8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r5, #20, 16 @ 0x140000 │ │ │ │ - rscseq r9, r4, #16 │ │ │ │ + tsteq r5, #36, 16 @ 0x240000 │ │ │ │ + rscseq r8, r4, #16 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ c09fc <__cxa_atexit@plt+0xb3bdc> │ │ │ │ ldr sl, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ c0a00 <__cxa_atexit@plt+0xb3be0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r5, #220, 14 @ 0x3700000 │ │ │ │ - rscseq r8, r4, #216, 30 @ 0x360 │ │ │ │ + tsteq r5, #236, 14 @ 0x3b00000 │ │ │ │ + rscseq r7, r4, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c0a54 <__cxa_atexit@plt+0xb3c34> │ │ │ │ @@ -184075,19 +184075,19 @@ │ │ │ │ sub r9, r6, #3 │ │ │ │ add r8, r0, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe4e8 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r8, r4, #196, 28 @ 0xc40 │ │ │ │ - rscseq r8, r4, #112, 30 @ 0x1c0 │ │ │ │ + rscseq r7, r4, #196, 28 @ 0xc40 │ │ │ │ + rscseq r7, r4, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c0ac0 <__cxa_atexit@plt+0xb3ca0> │ │ │ │ @@ -184102,71 +184102,71 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stm r5, {r1, r7} │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe4b0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r8, r4, #64, 28 @ 0x400 │ │ │ │ - rscseq r8, r4, #4, 30 │ │ │ │ + rscseq r7, r4, #64, 28 @ 0x400 │ │ │ │ + rscseq r7, r4, #4, 30 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c0afc <__cxa_atexit@plt+0xb3cdc> │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 938bc <__cxa_atexit@plt+0x86a9c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r8, r4, #220, 28 @ 0xdc0 │ │ │ │ + rscseq r7, r4, #220, 28 @ 0xdc0 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ c0b30 <__cxa_atexit@plt+0xb3d10> │ │ │ │ ldr sl, [r5, #32] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ c0b34 <__cxa_atexit@plt+0xb3d14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r5, #168, 12 @ 0xa800000 │ │ │ │ - rscseq r8, r4, #164, 28 @ 0xa40 │ │ │ │ + tsteq r5, #184, 12 @ 0xb800000 │ │ │ │ + rscseq r7, r4, #164, 28 @ 0xa40 │ │ │ │ andeq r1, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ c0b68 <__cxa_atexit@plt+0xb3d48> │ │ │ │ ldr sl, [r5, #28] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ c0b6c <__cxa_atexit@plt+0xb3d4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r5, #112, 12 @ 0x7000000 │ │ │ │ - rscseq r8, r4, #108, 28 @ 0x6c0 │ │ │ │ + tsteq r5, #128, 12 @ 0x8000000 │ │ │ │ + rscseq r7, r4, #108, 28 @ 0x6c0 │ │ │ │ andeq r1, r0, ip, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ c0ba0 <__cxa_atexit@plt+0xb3d80> │ │ │ │ ldr sl, [r5, #24] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ c0ba4 <__cxa_atexit@plt+0xb3d84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r5, #56, 12 @ 0x3800000 │ │ │ │ - rscseq r8, r4, #52, 28 @ 0x340 │ │ │ │ + tsteq r5, #72, 12 @ 0x4800000 │ │ │ │ + rscseq r7, r4, #52, 28 @ 0x340 │ │ │ │ andeq r1, r0, ip, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c0c1c <__cxa_atexit@plt+0xb3dfc> │ │ │ │ @@ -184189,20 +184189,20 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r7, [r3, #24] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe5e8 │ │ │ │ @ instruction: 0xffffe6dc │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r8, r4, #224, 24 @ 0xe000 │ │ │ │ - rscseq r8, r4, #164, 26 @ 0x2900 │ │ │ │ + rscseq r7, r4, #224, 24 @ 0xe000 │ │ │ │ + rscseq r7, r4, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, ip, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c0cb0 <__cxa_atexit@plt+0xb3e90> │ │ │ │ @@ -184226,20 +184226,20 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe910 │ │ │ │ @ instruction: 0xffffea04 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq r8, r4, #48, 24 @ 0x3000 │ │ │ │ - rscseq r8, r4, #16, 26 @ 0x400 │ │ │ │ + rscseq r7, r4, #48, 24 @ 0x3000 │ │ │ │ + rscseq r7, r4, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c0d44 <__cxa_atexit@plt+0xb3f24> │ │ │ │ @@ -184263,20 +184263,20 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffec24 │ │ │ │ @ instruction: 0xffffed2c │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq r8, r4, #128, 22 @ 0x20000 │ │ │ │ - rscseq r8, r4, #124, 24 @ 0x7c00 │ │ │ │ + rscseq r7, r4, #128, 22 @ 0x20000 │ │ │ │ + rscseq r7, r4, #124, 24 @ 0x7c00 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c0dd8 <__cxa_atexit@plt+0xb3fb8> │ │ │ │ @@ -184300,20 +184300,20 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffef54 │ │ │ │ @ instruction: 0xfffff048 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq r8, r4, #220, 20 @ 0xdc000 │ │ │ │ - rscseq r8, r4, #204, 22 @ 0x33000 │ │ │ │ + rscseq r7, r4, #220, 20 @ 0xdc000 │ │ │ │ + rscseq r7, r4, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc c0e48 <__cxa_atexit@plt+0xb4028> │ │ │ │ @@ -184328,19 +184328,19 @@ │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r5, #-4]! │ │ │ │ add r8, r1, #1 │ │ │ │ str r0, [r9, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff040 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r8, r4, #68, 20 @ 0x44000 │ │ │ │ - rscseq r8, r4, #96, 22 @ 0x18000 │ │ │ │ + rscseq r7, r4, #68, 20 @ 0x44000 │ │ │ │ + rscseq r7, r4, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc c0eb4 <__cxa_atexit@plt+0xb4094> │ │ │ │ @@ -184355,19 +184355,19 @@ │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r5, #-4]! │ │ │ │ add r8, r1, #1 │ │ │ │ str r0, [r9, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff088 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r8, r4, #188, 18 @ 0x2f0000 │ │ │ │ - rscseq r8, r4, #228, 20 @ 0xe4000 │ │ │ │ + rscseq r7, r4, #188, 18 @ 0x2f0000 │ │ │ │ + rscseq r7, r4, #228, 20 @ 0xe4000 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc c0f20 <__cxa_atexit@plt+0xb4100> │ │ │ │ @@ -184382,19 +184382,19 @@ │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r5, #-4]! │ │ │ │ add r8, r1, #1 │ │ │ │ str r0, [r9, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff0cc │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r8, r4, #52, 18 @ 0xd0000 │ │ │ │ - rscseq r8, r4, #120, 20 @ 0x78000 │ │ │ │ + rscseq r7, r4, #52, 18 @ 0xd0000 │ │ │ │ + rscseq r7, r4, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc c0f8c <__cxa_atexit@plt+0xb416c> │ │ │ │ @@ -184409,19 +184409,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #60] @ 0x3c │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r9, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffff100 │ │ │ │ - rscseq r8, r4, #172, 16 @ 0xac0000 │ │ │ │ - rscseq r8, r4, #12, 20 @ 0xc000 │ │ │ │ + rscseq r7, r4, #172, 16 @ 0xac0000 │ │ │ │ + rscseq r7, r4, #12, 20 @ 0xc000 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c1014 <__cxa_atexit@plt+0xb41f4> │ │ │ │ @@ -184443,19 +184443,19 @@ │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffff13c │ │ │ │ @ instruction: 0xfffff1c8 │ │ │ │ - rscseq r8, r4, #8, 16 @ 0x80000 │ │ │ │ + rscseq r7, r4, #8, 16 @ 0x80000 │ │ │ │ andeq r4, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ mov r9, r4 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -184499,17 +184499,17 @@ │ │ │ │ mov r4, r9 │ │ │ │ str r8, [r3, #40] @ 0x28 │ │ │ │ str sl, [r3, #68] @ 0x44 │ │ │ │ bx ip │ │ │ │ mov r4, #68 @ 0x44 │ │ │ │ str r4, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff19c │ │ │ │ - rscseq r8, r4, #20, 18 @ 0x50000 │ │ │ │ + rscseq r7, r4, #20, 18 @ 0x50000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c114c <__cxa_atexit@plt+0xb432c> │ │ │ │ ldr r2, [pc, #72] @ c1170 <__cxa_atexit@plt+0xb4350> │ │ │ │ @@ -184518,27 +184518,27 @@ │ │ │ │ sub r2, r5, #72 @ 0x48 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c115c <__cxa_atexit@plt+0xb433c> │ │ │ │ ldr r3, [pc, #60] @ c117c <__cxa_atexit@plt+0xb435c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #36] @ c1178 <__cxa_atexit@plt+0xb4358> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ c1174 <__cxa_atexit@plt+0xb4354> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq r8, r4, #184, 16 @ 0xb80000 │ │ │ │ - rscseq r8, r4, #212, 16 @ 0xd40000 │ │ │ │ + rscseq r7, r4, #184, 16 @ 0xb80000 │ │ │ │ + rscseq r7, r4, #212, 16 @ 0xd40000 │ │ │ │ @ instruction: 0xfffff51c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -184547,42 +184547,42 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r5, #24 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r5, #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi c121c <__cxa_atexit@plt+0xb43fc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq c1214 <__cxa_atexit@plt+0xb43f4> │ │ │ │ ldr r3, [pc, #48] @ c1224 <__cxa_atexit@plt+0xb4404> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ c1228 <__cxa_atexit@plt+0xb4408> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #56, 28 @ 0x380 │ │ │ │ - tsteq r5, #32, 28 @ 0x200 │ │ │ │ + tsteq r5, #72, 28 @ 0x480 │ │ │ │ + tsteq r5, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c12c0 <__cxa_atexit@plt+0xb44a0> │ │ │ │ ldr r1, [pc, #148] @ c12e0 <__cxa_atexit@plt+0xb44c0> │ │ │ │ @@ -184596,42 +184596,42 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq c1284 <__cxa_atexit@plt+0xb4464> │ │ │ │ cmp r2, #2 │ │ │ │ bne c1290 <__cxa_atexit@plt+0xb4470> │ │ │ │ ldr r7, [pc, #108] @ c12e8 <__cxa_atexit@plt+0xb44c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc c12cc <__cxa_atexit@plt+0xb44ac> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #60] @ c12ec <__cxa_atexit@plt+0xb44cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r3, r7} │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r5, #196, 26 @ 0x3100 │ │ │ │ - tsteq r5, #168, 26 @ 0x2a00 │ │ │ │ - tsteq r5, #168, 26 @ 0x2a00 │ │ │ │ + tsteq r5, #212, 26 @ 0x3500 │ │ │ │ + tsteq r5, #184, 26 @ 0x2e00 │ │ │ │ + tsteq r5, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c1318 <__cxa_atexit@plt+0xb44f8> │ │ │ │ ldr r7, [pc, #88] @ c1364 <__cxa_atexit@plt+0xb4544> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -184652,17 +184652,17 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r5, #24, 26 @ 0x600 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ tsteq r5, #40, 26 @ 0xa00 │ │ │ │ + tsteq r5, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c1420 <__cxa_atexit@plt+0xb4600> │ │ │ │ ldr r1, [pc, #180] @ c1440 <__cxa_atexit@plt+0xb4620> │ │ │ │ @@ -184676,15 +184676,15 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq c13c4 <__cxa_atexit@plt+0xb45a4> │ │ │ │ cmp r2, #2 │ │ │ │ bne c13d0 <__cxa_atexit@plt+0xb45b0> │ │ │ │ ldr r7, [pc, #140] @ c1448 <__cxa_atexit@plt+0xb4628> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ bcc c142c <__cxa_atexit@plt+0xb460c> │ │ │ │ @@ -184699,28 +184699,28 @@ │ │ │ │ str r8, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r3, [r6, #4] │ │ │ │ add r3, r6, #8 │ │ │ │ stm r3, {r1, r7, lr} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r5, #132, 24 @ 0x8400 │ │ │ │ - tsteq r5, #72, 28 @ 0x480 │ │ │ │ - tsteq r5, #228, 26 @ 0x3900 │ │ │ │ - tsteq r5, #88, 24 @ 0x5800 │ │ │ │ + tsteq r5, #148, 24 @ 0x9400 │ │ │ │ + tsteq r5, #88, 28 @ 0x580 │ │ │ │ + tsteq r5, #244, 26 @ 0x3d00 │ │ │ │ + tsteq r5, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c147c <__cxa_atexit@plt+0xb465c> │ │ │ │ ldr r7, [pc, #112] @ c14e0 <__cxa_atexit@plt+0xb46c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -184747,18 +184747,18 @@ │ │ │ │ stm r2, {r1, r7, lr} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r5, #148, 26 @ 0x2500 │ │ │ │ - tsteq r5, #52, 26 @ 0xd00 │ │ │ │ - tsteq r5, #168, 22 @ 0x2a000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r5, #164, 26 @ 0x2900 │ │ │ │ + tsteq r5, #68, 26 @ 0x1100 │ │ │ │ + tsteq r5, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -184771,15 +184771,15 @@ │ │ │ │ ldr r2, [pc, #20] @ c153c <__cxa_atexit@plt+0xb471c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #240, 20 @ 0xf0000 │ │ │ │ + tsteq r5, #0, 22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -184798,15 +184798,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r5, #12, 22 @ 0x3000 │ │ │ │ + tsteq r5, #28, 22 @ 0x7000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -184857,18 +184857,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tsteq r5, #208, 22 @ 0x34000 │ │ │ │ + tsteq r5, #224, 22 @ 0x38000 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - tsteq r5, #180, 22 @ 0x2d000 │ │ │ │ - tsteq r5, #132, 22 @ 0x21000 │ │ │ │ + tsteq r5, #196, 22 @ 0x31000 │ │ │ │ + tsteq r5, #148, 22 @ 0x25000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi c1724 <__cxa_atexit@plt+0xb4904> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -184892,33 +184892,33 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r3, #12] │ │ │ │ ldr r5, [pc, #52] @ c174c <__cxa_atexit@plt+0xb492c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #60, 18 @ 0xf0000 │ │ │ │ - tsteq r5, #100, 18 @ 0x190000 │ │ │ │ + tsteq r5, #76, 18 @ 0x130000 │ │ │ │ + tsteq r5, #116, 18 @ 0x1d0000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r5, #12, 18 @ 0x30000 │ │ │ │ + tsteq r5, #28, 18 @ 0x70000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ - rscseq r8, r4, #184, 6 @ 0xe0000002 │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ + rscseq r7, r4, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c182c <__cxa_atexit@plt+0xb4a0c> │ │ │ │ ldr r1, [pc, #192] @ c184c <__cxa_atexit@plt+0xb4a2c> │ │ │ │ @@ -184932,15 +184932,15 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq c17c4 <__cxa_atexit@plt+0xb49a4> │ │ │ │ cmp r2, #2 │ │ │ │ bne c17d0 <__cxa_atexit@plt+0xb49b0> │ │ │ │ ldr r7, [pc, #152] @ c1854 <__cxa_atexit@plt+0xb4a34> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #32 │ │ │ │ cmp r1, r2 │ │ │ │ bcc c1838 <__cxa_atexit@plt+0xb4a18> │ │ │ │ @@ -184958,30 +184958,30 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ add r1, r6, #12 │ │ │ │ stm r1, {r0, r7, lr} │ │ │ │ str r3, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r5, #132, 16 @ 0x840000 │ │ │ │ - rscseq r8, r4, #108, 6 @ 0xb0000001 │ │ │ │ + tsteq r5, #148, 16 @ 0x940000 │ │ │ │ + rscseq r7, r4, #108, 6 @ 0xb0000001 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - tsteq r5, #36, 16 @ 0x240000 │ │ │ │ - tsteq r5, #208, 18 @ 0x340000 │ │ │ │ - rscseq r8, r4, #188, 4 @ 0xc000000b │ │ │ │ + tsteq r5, #52, 16 @ 0x340000 │ │ │ │ + tsteq r5, #224, 18 @ 0x380000 │ │ │ │ + rscseq r7, r4, #188, 4 @ 0xc000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c1890 <__cxa_atexit@plt+0xb4a70> │ │ │ │ ldr r7, [pc, #124] @ c1900 <__cxa_atexit@plt+0xb4ae0> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -185011,19 +185011,19 @@ │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq r8, r4, #160, 4 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq r7, r4, #160, 4 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - tsteq r5, #116, 14 @ 0x1d00000 │ │ │ │ - tsteq r5, #12, 18 @ 0x30000 │ │ │ │ + tsteq r5, #132, 14 @ 0x2100000 │ │ │ │ + tsteq r5, #28, 18 @ 0x70000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -185036,15 +185036,15 @@ │ │ │ │ ldr r2, [pc, #20] @ c1960 <__cxa_atexit@plt+0xb4b40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #204, 12 @ 0xcc00000 │ │ │ │ + tsteq r5, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -185063,16 +185063,16 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r5, #232, 12 @ 0xe800000 │ │ │ │ - rscseq r8, r4, #76, 2 │ │ │ │ + tsteq r5, #248, 12 @ 0xf800000 │ │ │ │ + rscseq r7, r4, #76, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -185123,18 +185123,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - tsteq r5, #168, 14 @ 0x2a00000 │ │ │ │ - tsteq r5, #148, 14 @ 0x2500000 │ │ │ │ - tsteq r5, #44, 12 @ 0x2c00000 │ │ │ │ - tsteq r5, #92, 14 @ 0x1700000 │ │ │ │ + tsteq r5, #184, 14 @ 0x2e00000 │ │ │ │ + tsteq r5, #164, 14 @ 0x2900000 │ │ │ │ + tsteq r5, #60, 12 @ 0x3c00000 │ │ │ │ + tsteq r5, #108, 14 @ 0x1b00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi c1b4c <__cxa_atexit@plt+0xb4d2c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -185158,33 +185158,33 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r3, #12] │ │ │ │ ldr r5, [pc, #52] @ c1b74 <__cxa_atexit@plt+0xb4d54> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #20, 10 @ 0x5000000 │ │ │ │ - tsteq r5, #60, 10 @ 0xf000000 │ │ │ │ + tsteq r5, #36, 10 @ 0x9000000 │ │ │ │ + tsteq r5, #76, 10 @ 0x13000000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r5, #228, 8 @ 0xe4000000 │ │ │ │ + tsteq r5, #244, 8 @ 0xf4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ - rscseq r7, r4, #144, 30 @ 0x240 │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ + rscseq r6, r4, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c1c54 <__cxa_atexit@plt+0xb4e34> │ │ │ │ ldr r1, [pc, #192] @ c1c74 <__cxa_atexit@plt+0xb4e54> │ │ │ │ @@ -185198,15 +185198,15 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq c1bec <__cxa_atexit@plt+0xb4dcc> │ │ │ │ cmp r2, #2 │ │ │ │ bne c1bf8 <__cxa_atexit@plt+0xb4dd8> │ │ │ │ ldr r7, [pc, #152] @ c1c7c <__cxa_atexit@plt+0xb4e5c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #32 │ │ │ │ cmp r1, r2 │ │ │ │ bcc c1c60 <__cxa_atexit@plt+0xb4e40> │ │ │ │ @@ -185224,30 +185224,30 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ add r1, r6, #12 │ │ │ │ stm r1, {r0, r7, lr} │ │ │ │ str r3, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r5, #92, 8 @ 0x5c000000 │ │ │ │ - rscseq r7, r4, #68, 30 @ 0x110 │ │ │ │ + tsteq r5, #108, 8 @ 0x6c000000 │ │ │ │ + rscseq r6, r4, #68, 30 @ 0x110 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - tsteq r5, #252, 6 @ 0xf0000003 │ │ │ │ - tsteq r5, #168, 10 @ 0x2a000000 │ │ │ │ - rscseq r7, r4, #148, 28 @ 0x940 │ │ │ │ + tsteq r5, #12, 8 @ 0xc000000 │ │ │ │ + tsteq r5, #184, 10 @ 0x2e000000 │ │ │ │ + rscseq r6, r4, #148, 28 @ 0x940 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c1cb8 <__cxa_atexit@plt+0xb4e98> │ │ │ │ ldr r7, [pc, #124] @ c1d28 <__cxa_atexit@plt+0xb4f08> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -185277,19 +185277,19 @@ │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq r7, r4, #120, 28 @ 0x780 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq r6, r4, #120, 28 @ 0x780 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - tsteq r5, #76, 6 @ 0x30000001 │ │ │ │ - tsteq r5, #228, 8 @ 0xe4000000 │ │ │ │ + tsteq r5, #92, 6 @ 0x70000001 │ │ │ │ + tsteq r5, #244, 8 @ 0xf4000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -185302,15 +185302,15 @@ │ │ │ │ ldr r2, [pc, #20] @ c1d88 <__cxa_atexit@plt+0xb4f68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #164, 4 @ 0x4000000a │ │ │ │ + tsteq r5, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -185329,16 +185329,16 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r5, #192, 4 │ │ │ │ - rscseq r7, r4, #36, 26 @ 0x900 │ │ │ │ + tsteq r5, #208, 4 │ │ │ │ + rscseq r6, r4, #36, 26 @ 0x900 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -185389,18 +185389,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - tsteq r5, #128, 6 │ │ │ │ - tsteq r5, #108, 6 @ 0xb0000001 │ │ │ │ - tsteq r5, #4, 4 @ 0x40000000 │ │ │ │ - tsteq r5, #52, 6 @ 0xd0000000 │ │ │ │ + tsteq r5, #144, 6 @ 0x40000002 │ │ │ │ + tsteq r5, #124, 6 @ 0xf0000001 │ │ │ │ + tsteq r5, #20, 4 @ 0x40000001 │ │ │ │ + tsteq r5, #68, 6 @ 0x10000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c1f6c <__cxa_atexit@plt+0xb514c> │ │ │ │ ldr r1, [pc, #100] @ c1f74 <__cxa_atexit@plt+0xb5154> │ │ │ │ ldr r2, [pc, #100] @ c1f78 <__cxa_atexit@plt+0xb5158> │ │ │ │ @@ -185418,24 +185418,24 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ c1f7c <__cxa_atexit@plt+0xb515c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r7, [r2, #11] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r5, #0, 2 │ │ │ │ - tsteq r5, #208 @ 0xd0 │ │ │ │ + tsteq r5, #16, 2 │ │ │ │ + tsteq r5, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c1fa8 <__cxa_atexit@plt+0xb5188> │ │ │ │ ldr r7, [pc, #32] @ c1fbc <__cxa_atexit@plt+0xb519c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -185443,15 +185443,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #136 @ 0x88 │ │ │ │ + tsteq r5, #152 @ 0x98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c2074 <__cxa_atexit@plt+0xb5254> │ │ │ │ ldr r1, [pc, #180] @ c2094 <__cxa_atexit@plt+0xb5274> │ │ │ │ @@ -185465,15 +185465,15 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq c2018 <__cxa_atexit@plt+0xb51f8> │ │ │ │ cmp r2, #2 │ │ │ │ bne c2024 <__cxa_atexit@plt+0xb5204> │ │ │ │ ldr r7, [pc, #140] @ c209c <__cxa_atexit@plt+0xb527c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ bcc c2080 <__cxa_atexit@plt+0xb5260> │ │ │ │ @@ -185488,28 +185488,28 @@ │ │ │ │ str r0, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ str r7, [r6, #4] │ │ │ │ add r7, r6, #8 │ │ │ │ stm r7, {r1, r3, lr} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r5, #48 @ 0x30 │ │ │ │ - tsteq r5, #244, 2 @ 0x3d │ │ │ │ - tsteq r5, #144, 2 @ 0x24 │ │ │ │ - tsteq r5, #4 │ │ │ │ + tsteq r5, #64 @ 0x40 │ │ │ │ + tsteq r5, #4, 4 @ 0x40000000 │ │ │ │ + tsteq r5, #160, 2 @ 0x28 │ │ │ │ + tsteq r5, #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c20d0 <__cxa_atexit@plt+0xb52b0> │ │ │ │ ldr r7, [pc, #112] @ c2134 <__cxa_atexit@plt+0xb5314> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -185536,18 +185536,18 @@ │ │ │ │ stm r7, {r1, r2, lr} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r5, #64, 2 │ │ │ │ - tsteq r5, #224 @ 0xe0 │ │ │ │ - tsteq r5, #84, 30 @ 0x150 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r5, #80, 2 │ │ │ │ + tsteq r5, #240 @ 0xf0 │ │ │ │ + tsteq r5, #100, 30 @ 0x190 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -185560,15 +185560,15 @@ │ │ │ │ ldr r2, [pc, #20] @ c2190 <__cxa_atexit@plt+0xb5370> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #156, 28 @ 0x9c0 │ │ │ │ + tsteq r5, #172, 28 @ 0xac0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -185587,15 +185587,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r5, #184, 28 @ 0xb80 │ │ │ │ + tsteq r5, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -185646,18 +185646,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tsteq r5, #124, 30 @ 0x1f0 │ │ │ │ + tsteq r5, #140, 30 @ 0x230 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - tsteq r5, #96, 30 @ 0x180 │ │ │ │ - tsteq r5, #48, 30 @ 0xc0 │ │ │ │ + tsteq r5, #112, 30 @ 0x1c0 │ │ │ │ + tsteq r5, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi c2378 <__cxa_atexit@plt+0xb5558> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -185681,33 +185681,33 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r3, #12] │ │ │ │ ldr r5, [pc, #52] @ c23a0 <__cxa_atexit@plt+0xb5580> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #232, 24 @ 0xe800 │ │ │ │ - tsteq r5, #16, 26 @ 0x400 │ │ │ │ + tsteq r5, #248, 24 @ 0xf800 │ │ │ │ + tsteq r5, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r5, #184, 24 @ 0xb800 │ │ │ │ + tsteq r5, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ - rscseq r7, r4, #116, 14 @ 0x1d00000 │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ + rscseq r6, r4, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c2480 <__cxa_atexit@plt+0xb5660> │ │ │ │ ldr r1, [pc, #192] @ c24a0 <__cxa_atexit@plt+0xb5680> │ │ │ │ @@ -185721,15 +185721,15 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq c2418 <__cxa_atexit@plt+0xb55f8> │ │ │ │ cmp r2, #2 │ │ │ │ bne c2424 <__cxa_atexit@plt+0xb5604> │ │ │ │ ldr r7, [pc, #152] @ c24a8 <__cxa_atexit@plt+0xb5688> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #32 │ │ │ │ cmp r1, r2 │ │ │ │ bcc c248c <__cxa_atexit@plt+0xb566c> │ │ │ │ @@ -185747,30 +185747,30 @@ │ │ │ │ str r7, [r6, #8] │ │ │ │ add r7, r6, #12 │ │ │ │ stm r7, {r0, r1, lr} │ │ │ │ str r6, [r6, #24] │ │ │ │ str r3, [r6, #28] │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r5, #48, 24 @ 0x3000 │ │ │ │ - rscseq r7, r4, #40, 14 @ 0xa00000 │ │ │ │ + tsteq r5, #64, 24 @ 0x4000 │ │ │ │ + rscseq r6, r4, #40, 14 @ 0xa00000 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - tsteq r5, #208, 22 @ 0x34000 │ │ │ │ - tsteq r5, #124, 26 @ 0x1f00 │ │ │ │ - rscseq r7, r4, #120, 12 @ 0x7800000 │ │ │ │ + tsteq r5, #224, 22 @ 0x38000 │ │ │ │ + tsteq r5, #140, 26 @ 0x2300 │ │ │ │ + rscseq r6, r4, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c24e4 <__cxa_atexit@plt+0xb56c4> │ │ │ │ ldr r7, [pc, #124] @ c2554 <__cxa_atexit@plt+0xb5734> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -185800,19 +185800,19 @@ │ │ │ │ str r1, [r6, #28] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq r7, r4, #92, 12 @ 0x5c00000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq r6, r4, #92, 12 @ 0x5c00000 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - tsteq r5, #32, 22 @ 0x8000 │ │ │ │ - tsteq r5, #184, 24 @ 0xb800 │ │ │ │ + tsteq r5, #48, 22 @ 0xc000 │ │ │ │ + tsteq r5, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -185825,15 +185825,15 @@ │ │ │ │ ldr r2, [pc, #20] @ c25b4 <__cxa_atexit@plt+0xb5794> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #120, 20 @ 0x78000 │ │ │ │ + tsteq r5, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -185852,16 +185852,16 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r5, #148, 20 @ 0x94000 │ │ │ │ - rscseq r7, r4, #8, 10 @ 0x2000000 │ │ │ │ + tsteq r5, #164, 20 @ 0xa4000 │ │ │ │ + rscseq r6, r4, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -185912,18 +185912,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - tsteq r5, #84, 22 @ 0x15000 │ │ │ │ - tsteq r5, #64, 22 @ 0x10000 │ │ │ │ - tsteq r5, #216, 18 @ 0x360000 │ │ │ │ - tsteq r5, #8, 22 @ 0x2000 │ │ │ │ + tsteq r5, #100, 22 @ 0x19000 │ │ │ │ + tsteq r5, #80, 22 @ 0x14000 │ │ │ │ + tsteq r5, #232, 18 @ 0x3a0000 │ │ │ │ + tsteq r5, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi c27a0 <__cxa_atexit@plt+0xb5980> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -185947,33 +185947,33 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r3, #12] │ │ │ │ ldr r5, [pc, #52] @ c27c8 <__cxa_atexit@plt+0xb59a8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #192, 16 @ 0xc00000 │ │ │ │ - tsteq r5, #232, 16 @ 0xe80000 │ │ │ │ + tsteq r5, #208, 16 @ 0xd00000 │ │ │ │ + tsteq r5, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r5, #144, 16 @ 0x900000 │ │ │ │ + tsteq r5, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ - rscseq r7, r4, #60, 6 @ 0xf0000000 │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ + rscseq r6, r4, #60, 6 @ 0xf0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c28a8 <__cxa_atexit@plt+0xb5a88> │ │ │ │ ldr r1, [pc, #192] @ c28c8 <__cxa_atexit@plt+0xb5aa8> │ │ │ │ @@ -185987,15 +185987,15 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq c2840 <__cxa_atexit@plt+0xb5a20> │ │ │ │ cmp r2, #2 │ │ │ │ bne c284c <__cxa_atexit@plt+0xb5a2c> │ │ │ │ ldr r7, [pc, #152] @ c28d0 <__cxa_atexit@plt+0xb5ab0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #32 │ │ │ │ cmp r1, r2 │ │ │ │ bcc c28b4 <__cxa_atexit@plt+0xb5a94> │ │ │ │ @@ -186013,30 +186013,30 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ add r1, r6, #12 │ │ │ │ stm r1, {r0, r7, lr} │ │ │ │ str r3, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r5, #8, 16 @ 0x80000 │ │ │ │ - rscseq r7, r4, #240, 4 │ │ │ │ + tsteq r5, #24, 16 @ 0x180000 │ │ │ │ + rscseq r6, r4, #240, 4 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - tsteq r5, #168, 14 @ 0x2a00000 │ │ │ │ - tsteq r5, #84, 18 @ 0x150000 │ │ │ │ - rscseq r7, r4, #64, 4 │ │ │ │ + tsteq r5, #184, 14 @ 0x2e00000 │ │ │ │ + tsteq r5, #100, 18 @ 0x190000 │ │ │ │ + rscseq r6, r4, #64, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c290c <__cxa_atexit@plt+0xb5aec> │ │ │ │ ldr r7, [pc, #124] @ c297c <__cxa_atexit@plt+0xb5b5c> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -186066,19 +186066,19 @@ │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq r7, r4, #36, 4 @ 0x40000002 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq r6, r4, #36, 4 @ 0x40000002 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - tsteq r5, #248, 12 @ 0xf800000 │ │ │ │ - tsteq r5, #144, 16 @ 0x900000 │ │ │ │ + tsteq r5, #8, 14 @ 0x200000 │ │ │ │ + tsteq r5, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -186091,15 +186091,15 @@ │ │ │ │ ldr r2, [pc, #20] @ c29dc <__cxa_atexit@plt+0xb5bbc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #80, 12 @ 0x5000000 │ │ │ │ + tsteq r5, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -186118,16 +186118,16 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r5, #108, 12 @ 0x6c00000 │ │ │ │ - rscseq r7, r4, #208 @ 0xd0 │ │ │ │ + tsteq r5, #124, 12 @ 0x7c00000 │ │ │ │ + rscseq r6, r4, #208 @ 0xd0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -186178,18 +186178,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - tsteq r5, #44, 14 @ 0xb00000 │ │ │ │ - tsteq r5, #24, 14 @ 0x600000 │ │ │ │ - tsteq r5, #176, 10 @ 0x2c000000 │ │ │ │ - tsteq r5, #224, 12 @ 0xe000000 │ │ │ │ + tsteq r5, #60, 14 @ 0xf00000 │ │ │ │ + tsteq r5, #40, 14 @ 0xa00000 │ │ │ │ + tsteq r5, #192, 10 @ 0x30000000 │ │ │ │ + tsteq r5, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c2be4 <__cxa_atexit@plt+0xb5dc4> │ │ │ │ @@ -186206,15 +186206,15 @@ │ │ │ │ beq c2bac <__cxa_atexit@plt+0xb5d8c> │ │ │ │ cmp r1, #2 │ │ │ │ bne c2bb8 <__cxa_atexit@plt+0xb5d98> │ │ │ │ ldr r7, [pc, #96] @ c2c00 <__cxa_atexit@plt+0xb5de0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #60] @ c2bfc <__cxa_atexit@plt+0xb5ddc> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -186226,17 +186226,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r5, #164, 8 @ 0xa4000000 │ │ │ │ + tsteq r5, #180, 8 @ 0xb4000000 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq r5, #128, 8 @ 0x80000000 │ │ │ │ + tsteq r5, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c2c2c <__cxa_atexit@plt+0xb5e0c> │ │ │ │ ldr r7, [pc, #60] @ c2c5c <__cxa_atexit@plt+0xb5e3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -186251,15 +186251,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq c2c50 <__cxa_atexit@plt+0xb5e30> │ │ │ │ b c2c68 <__cxa_atexit@plt+0xb5e48> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r5, #4, 8 @ 0x4000000 │ │ │ │ + tsteq r5, #20, 8 @ 0x14000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c2c7c <__cxa_atexit@plt+0xb5e5c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ @@ -186296,19 +186296,19 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq r5, #48, 6 @ 0xc0000000 │ │ │ │ - tsteq r5, #108, 6 @ 0xb0000001 │ │ │ │ - tsteq r5, #140, 6 @ 0x30000002 │ │ │ │ + tsteq r5, #64, 6 │ │ │ │ + tsteq r5, #124, 6 @ 0xf0000001 │ │ │ │ + tsteq r5, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c2d78 <__cxa_atexit@plt+0xb5f58> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -186330,18 +186330,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r5, #164, 4 @ 0x4000000a │ │ │ │ - tsteq r5, #212, 4 @ 0x4000000d │ │ │ │ - tsteq r5, #244, 4 @ 0x4000000f │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r5, #180, 4 @ 0x4000000b │ │ │ │ + tsteq r5, #228, 4 @ 0x4000000e │ │ │ │ + tsteq r5, #4, 6 @ 0x10000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c2e44 <__cxa_atexit@plt+0xb6024> │ │ │ │ @@ -186358,15 +186358,15 @@ │ │ │ │ beq c2e0c <__cxa_atexit@plt+0xb5fec> │ │ │ │ cmp r1, #2 │ │ │ │ bne c2e18 <__cxa_atexit@plt+0xb5ff8> │ │ │ │ ldr r7, [pc, #96] @ c2e60 <__cxa_atexit@plt+0xb6040> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #60] @ c2e5c <__cxa_atexit@plt+0xb603c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -186378,17 +186378,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r5, #68, 4 @ 0x40000004 │ │ │ │ + tsteq r5, #84, 4 @ 0x40000005 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq r5, #0, 8 │ │ │ │ + tsteq r5, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c2e8c <__cxa_atexit@plt+0xb606c> │ │ │ │ ldr r7, [pc, #60] @ c2ebc <__cxa_atexit@plt+0xb609c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -186403,15 +186403,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq c2eb0 <__cxa_atexit@plt+0xb6090> │ │ │ │ b c2ec8 <__cxa_atexit@plt+0xb60a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r5, #132, 6 @ 0x10000002 │ │ │ │ + tsteq r5, #148, 6 @ 0x50000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -186467,26 +186467,26 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq r5, #100, 4 @ 0x40000006 │ │ │ │ - tsteq r5, #136, 4 @ 0x80000008 │ │ │ │ - tsteq r5, #200 @ 0xc8 │ │ │ │ - tsteq r5, #240 @ 0xf0 │ │ │ │ - tsteq r5, #228, 4 @ 0x4000000e │ │ │ │ + tsteq r5, #116, 4 @ 0x40000007 │ │ │ │ + tsteq r5, #152, 4 @ 0x80000009 │ │ │ │ + tsteq r5, #216 @ 0xd8 │ │ │ │ + tsteq r5, #0, 2 │ │ │ │ + tsteq r5, #244, 4 @ 0x4000000f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c3060 <__cxa_atexit@plt+0xb6240> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -186516,19 +186516,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r5, #156, 2 @ 0x27 │ │ │ │ - tsteq r5, #180, 2 @ 0x2d │ │ │ │ - tsteq r5, #244, 30 @ 0x3d0 │ │ │ │ - tsteq r5, #28 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r5, #172, 2 @ 0x2b │ │ │ │ + tsteq r5, #196, 2 @ 0x31 │ │ │ │ + tsteq r5, #4 │ │ │ │ + tsteq r5, #44 @ 0x2c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -186541,15 +186541,15 @@ │ │ │ │ ldr r2, [pc, #20] @ c30e4 <__cxa_atexit@plt+0xb62c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #72, 30 @ 0x120 │ │ │ │ + tsteq r5, #88, 30 @ 0x160 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -186568,15 +186568,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r5, #100, 30 @ 0x190 │ │ │ │ + tsteq r5, #116, 30 @ 0x1d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -186627,19 +186627,19 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tsteq r5, #40 @ 0x28 │ │ │ │ + tsteq r5, #56 @ 0x38 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - tsteq r5, #12 │ │ │ │ - tsteq r5, #220, 30 @ 0x370 │ │ │ │ - rscseq r6, r4, #136 @ 0x88 │ │ │ │ + tsteq r5, #28 │ │ │ │ + tsteq r5, #236, 30 @ 0x3b0 │ │ │ │ + rscseq r5, r4, #136 @ 0x88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c32a8 <__cxa_atexit@plt+0xb6488> │ │ │ │ ldr r2, [pc, #88] @ c32c4 <__cxa_atexit@plt+0xb64a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -186653,26 +186653,26 @@ │ │ │ │ sub r2, r5, #44 @ 0x2c │ │ │ │ cmp fp, r2 │ │ │ │ bhi c32b0 <__cxa_atexit@plt+0xb6490> │ │ │ │ ldr r3, [pc, #56] @ c32d4 <__cxa_atexit@plt+0xb64b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ c32d0 <__cxa_atexit@plt+0xb64b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #172, 26 @ 0x2b00 │ │ │ │ - tsteq r5, #28, 4 @ 0xc0000001 │ │ │ │ - tsteq r5, #4, 28 @ 0x40 │ │ │ │ - rscseq r6, r4, #28 │ │ │ │ + tsteq r5, #188, 26 @ 0x2f00 │ │ │ │ + tsteq r5, #44, 4 @ 0xc0000002 │ │ │ │ + tsteq r5, #20, 28 @ 0x140 │ │ │ │ + rscseq r5, r4, #28 │ │ │ │ @ instruction: 0xffff58cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -186695,18 +186695,18 @@ │ │ │ │ stm r2, {r0, r8, lr} │ │ │ │ mov r8, ip │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #212, 28 @ 0xd40 │ │ │ │ - tsteq r5, #28, 26 @ 0x700 │ │ │ │ - tsteq r5, #96 @ 0x60 │ │ │ │ - rscseq r5, r4, #124, 30 @ 0x1f0 │ │ │ │ + tsteq r5, #228, 28 @ 0xe40 │ │ │ │ + tsteq r5, #44, 26 @ 0xb00 │ │ │ │ + tsteq r5, #112 @ 0x70 │ │ │ │ + rscseq r4, r4, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c33c0 <__cxa_atexit@plt+0xb65a0> │ │ │ │ ldr r2, [pc, #100] @ c33dc <__cxa_atexit@plt+0xb65bc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -186723,26 +186723,26 @@ │ │ │ │ cmp fp, r2 │ │ │ │ str r1, [r5, #-16] │ │ │ │ bhi c33c8 <__cxa_atexit@plt+0xb65a8> │ │ │ │ ldr r3, [pc, #56] @ c33ec <__cxa_atexit@plt+0xb65cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ c33e8 <__cxa_atexit@plt+0xb65c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r4, #216, 10 @ 0x36000000 │ │ │ │ - tsteq r5, #144, 24 @ 0x9000 │ │ │ │ - tsteq r5, #240, 24 @ 0xf000 │ │ │ │ - rscseq r5, r4, #4, 30 │ │ │ │ + rscseq r5, r4, #216, 10 @ 0x36000000 │ │ │ │ + tsteq r5, #160, 24 @ 0xa000 │ │ │ │ + tsteq r5, #0, 26 │ │ │ │ + rscseq r4, r4, #4, 30 │ │ │ │ @ instruction: 0xffff57b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -186765,17 +186765,17 @@ │ │ │ │ stm r2, {r0, r8, lr} │ │ │ │ mov r8, ip │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #188, 26 @ 0x2f00 │ │ │ │ - tsteq r5, #4, 24 @ 0x400 │ │ │ │ - tsteq r5, #72, 30 @ 0x120 │ │ │ │ + tsteq r5, #204, 26 @ 0x3300 │ │ │ │ + tsteq r5, #20, 24 @ 0x1400 │ │ │ │ + tsteq r5, #88, 30 @ 0x160 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c34d8 <__cxa_atexit@plt+0xb66b8> │ │ │ │ add sl, r7, #3 │ │ │ │ @@ -186793,15 +186793,15 @@ │ │ │ │ ldr r7, [r7, #19] │ │ │ │ sub r2, r5, #32 │ │ │ │ stm r2, {r0, r1, r7, sl} │ │ │ │ str r8, [r5, #-4] │ │ │ │ str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -186809,192 +186809,192 @@ │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c3518 <__cxa_atexit@plt+0xb66f8> │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c3538 <__cxa_atexit@plt+0xb6718> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c3550 <__cxa_atexit@plt+0xb6730> │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c3570 <__cxa_atexit@plt+0xb6750> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c3588 <__cxa_atexit@plt+0xb6768> │ │ │ │ ldr r8, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c35a8 <__cxa_atexit@plt+0xb6788> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c35c0 <__cxa_atexit@plt+0xb67a0> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c35e0 <__cxa_atexit@plt+0xb67c0> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c35f8 <__cxa_atexit@plt+0xb67d8> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c3618 <__cxa_atexit@plt+0xb67f8> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c3630 <__cxa_atexit@plt+0xb6810> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c3650 <__cxa_atexit@plt+0xb6830> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c3668 <__cxa_atexit@plt+0xb6848> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c3688 <__cxa_atexit@plt+0xb6868> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - rscseq r6, r4, #200, 8 @ 0xc8000000 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + rscseq r5, r4, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c36c4 <__cxa_atexit@plt+0xb68a4> │ │ │ │ ldr r3, [pc, #28] @ c36d4 <__cxa_atexit@plt+0xb68b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ c36d8 <__cxa_atexit@plt+0xb68b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r6, r4, #168, 8 @ 0xa8000000 │ │ │ │ - rscseq r6, r4, #132, 8 @ 0x84000000 │ │ │ │ + rscseq r5, r4, #168, 8 @ 0xa8000000 │ │ │ │ + rscseq r5, r4, #132, 8 @ 0x84000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ c36fc <__cxa_atexit@plt+0xb68dc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r6, r4, #96, 8 @ 0x60000000 │ │ │ │ + rscseq r5, r4, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ c3720 <__cxa_atexit@plt+0xb6900> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r6, r4, #60, 8 @ 0x3c000000 │ │ │ │ + rscseq r5, r4, #60, 8 @ 0x3c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ c3744 <__cxa_atexit@plt+0xb6924> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r6, r4, #24, 8 @ 0x18000000 │ │ │ │ + rscseq r5, r4, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ c3768 <__cxa_atexit@plt+0xb6948> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r6, r4, #244, 6 @ 0xd0000003 │ │ │ │ + rscseq r5, r4, #244, 6 @ 0xd0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ c378c <__cxa_atexit@plt+0xb696c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r6, r4, #208, 6 @ 0x40000003 │ │ │ │ + rscseq r5, r4, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ c37b0 <__cxa_atexit@plt+0xb6990> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r6, r4, #172, 6 @ 0xb0000002 │ │ │ │ + rscseq r5, r4, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ c37d4 <__cxa_atexit@plt+0xb69b4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r6, r4, #136, 6 @ 0x20000002 │ │ │ │ + rscseq r5, r4, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c3828 <__cxa_atexit@plt+0xb6a08> │ │ │ │ @@ -187008,19 +187008,19 @@ │ │ │ │ sub r9, r6, #3 │ │ │ │ add r8, r0, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffdd94 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r6, r4, #248, 4 @ 0x8000000f │ │ │ │ - rscseq r6, r4, #32, 6 @ 0x80000000 │ │ │ │ + rscseq r5, r4, #248, 4 @ 0x8000000f │ │ │ │ + rscseq r5, r4, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c3898 <__cxa_atexit@plt+0xb6a78> │ │ │ │ @@ -187036,19 +187036,19 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe150 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r6, r4, #116, 4 @ 0x40000007 │ │ │ │ - rscseq r6, r4, #176, 4 │ │ │ │ + rscseq r5, r4, #116, 4 @ 0x40000007 │ │ │ │ + rscseq r5, r4, #176, 4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c3908 <__cxa_atexit@plt+0xb6ae8> │ │ │ │ @@ -187064,19 +187064,19 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe508 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r6, r4, #232, 2 @ 0x3a │ │ │ │ - rscseq r6, r4, #64, 4 │ │ │ │ + rscseq r5, r4, #232, 2 @ 0x3a │ │ │ │ + rscseq r5, r4, #64, 4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c3978 <__cxa_atexit@plt+0xb6b58> │ │ │ │ @@ -187092,19 +187092,19 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe89c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r6, r4, #104, 2 │ │ │ │ - rscseq r6, r4, #208, 2 @ 0x34 │ │ │ │ + rscseq r5, r4, #104, 2 │ │ │ │ + rscseq r5, r4, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c39e8 <__cxa_atexit@plt+0xb6bc8> │ │ │ │ @@ -187120,19 +187120,19 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffec54 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r6, r4, #220 @ 0xdc │ │ │ │ - rscseq r6, r4, #80, 2 │ │ │ │ + rscseq r5, r4, #220 @ 0xdc │ │ │ │ + rscseq r5, r4, #80, 2 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c3a58 <__cxa_atexit@plt+0xb6c38> │ │ │ │ @@ -187148,19 +187148,19 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff00c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r6, r4, #80 @ 0x50 │ │ │ │ - rscseq r6, r4, #208 @ 0xd0 │ │ │ │ + rscseq r5, r4, #80 @ 0x50 │ │ │ │ + rscseq r5, r4, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c3ac8 <__cxa_atexit@plt+0xb6ca8> │ │ │ │ @@ -187176,19 +187176,19 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff6a0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r5, r4, #208, 30 @ 0x340 │ │ │ │ - rscseq r6, r4, #96 @ 0x60 │ │ │ │ + rscseq r4, r4, #208, 30 @ 0x340 │ │ │ │ + rscseq r5, r4, #96 @ 0x60 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c3b48 <__cxa_atexit@plt+0xb6d28> │ │ │ │ @@ -187208,20 +187208,20 @@ │ │ │ │ stm r9, {r0, r1, r2, r3} │ │ │ │ str r8, [r5, #-4]! │ │ │ │ sub r9, r6, #7 │ │ │ │ add r8, lr, #1 │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff73c │ │ │ │ @ instruction: 0xfffff7b4 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rscseq r5, r4, #56, 30 @ 0xe0 │ │ │ │ - rscseq r5, r4, #220, 30 @ 0x370 │ │ │ │ + rscseq r4, r4, #56, 30 @ 0xe0 │ │ │ │ + rscseq r4, r4, #220, 30 @ 0x370 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c3bd4 <__cxa_atexit@plt+0xb6db4> │ │ │ │ @@ -187243,19 +187243,19 @@ │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ @ instruction: 0xfffff854 │ │ │ │ - rscseq r5, r4, #148, 28 @ 0x940 │ │ │ │ + rscseq r4, r4, #148, 28 @ 0x940 │ │ │ │ andeq r1, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c3c60 <__cxa_atexit@plt+0xb6e40> │ │ │ │ @@ -187278,17 +187278,17 @@ │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [r3, #4] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ - rscseq r5, r4, #252, 28 @ 0xfc0 │ │ │ │ + rscseq r4, r4, #252, 28 @ 0xfc0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c3cb8 <__cxa_atexit@plt+0xb6e98> │ │ │ │ ldr r2, [pc, #72] @ c3cdc <__cxa_atexit@plt+0xb6ebc> │ │ │ │ @@ -187297,27 +187297,27 @@ │ │ │ │ sub r2, r5, #44 @ 0x2c │ │ │ │ cmp fp, r2 │ │ │ │ bhi c3cc8 <__cxa_atexit@plt+0xb6ea8> │ │ │ │ ldr r3, [pc, #60] @ c3ce8 <__cxa_atexit@plt+0xb6ec8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #36] @ c3ce4 <__cxa_atexit@plt+0xb6ec4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ c3ce0 <__cxa_atexit@plt+0xb6ec0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq r5, r4, #160, 28 @ 0xa00 │ │ │ │ - rscseq r5, r4, #188, 28 @ 0xbc0 │ │ │ │ + rscseq r4, r4, #160, 28 @ 0xa00 │ │ │ │ + rscseq r4, r4, #188, 28 @ 0xbc0 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -187326,25 +187326,25 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r5, #172, 8 @ 0xac000000 │ │ │ │ - rscseq r5, r4, #16, 6 @ 0x40000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r5, #188, 8 @ 0xbc000000 │ │ │ │ + rscseq r4, r4, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi c3da0 <__cxa_atexit@plt+0xb6f80> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq c3d98 <__cxa_atexit@plt+0xb6f78> │ │ │ │ ldr r3, [pc, #68] @ c3da8 <__cxa_atexit@plt+0xb6f88> │ │ │ │ ldr r2, [pc, #68] @ c3dac <__cxa_atexit@plt+0xb6f8c> │ │ │ │ ldr r1, [pc, #68] @ c3db0 <__cxa_atexit@plt+0xb6f90> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -187359,17 +187359,17 @@ │ │ │ │ mov r5, sl │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r5, r4, #172, 22 @ 0x2b000 │ │ │ │ - tsteq r5, #180, 4 @ 0x4000000b │ │ │ │ - tsteq r5, #28, 10 @ 0x7000000 │ │ │ │ + rscseq r4, r4, #172, 22 @ 0x2b000 │ │ │ │ + tsteq r5, #196, 4 @ 0x4000000c │ │ │ │ + tsteq r5, #44, 10 @ 0xb000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c3dec <__cxa_atexit@plt+0xb6fcc> │ │ │ │ @@ -187377,16 +187377,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r5, #224, 6 @ 0x80000003 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r5, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c3e48 <__cxa_atexit@plt+0xb7028> │ │ │ │ ldr r2, [pc, #56] @ c3e50 <__cxa_atexit@plt+0xb7030> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ @@ -187401,15 +187401,15 @@ │ │ │ │ b c3e60 <__cxa_atexit@plt+0xb7040> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r5, #236, 2 @ 0x3b │ │ │ │ + tsteq r5, #252, 2 @ 0x3f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r2, [pc, #128] @ c3ef4 <__cxa_atexit@plt+0xb70d4> │ │ │ │ mov r3, r5 │ │ │ │ @@ -187440,17 +187440,17 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r5, #168, 2 @ 0x2a │ │ │ │ + tsteq r5, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c3f48 <__cxa_atexit@plt+0xb7128> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -187469,16 +187469,16 @@ │ │ │ │ bic r7, r2, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r5, #36, 2 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r5, #52, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c3fb8 <__cxa_atexit@plt+0xb7198> │ │ │ │ ldr r2, [pc, #56] @ c3fc0 <__cxa_atexit@plt+0xb71a0> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ @@ -187493,15 +187493,15 @@ │ │ │ │ b c3fd0 <__cxa_atexit@plt+0xb71b0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r5, #124 @ 0x7c │ │ │ │ + tsteq r5, #140 @ 0x8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [pc, #156] @ c4080 <__cxa_atexit@plt+0xb7260> │ │ │ │ mov r2, r5 │ │ │ │ @@ -187539,18 +187539,18 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r5, #180, 2 @ 0x2d │ │ │ │ - tsteq r5, #40 @ 0x28 │ │ │ │ + tsteq r5, #196, 2 @ 0x31 │ │ │ │ + tsteq r5, #56 @ 0x38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c40f8 <__cxa_atexit@plt+0xb72d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -187576,17 +187576,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r5, #156, 30 @ 0x270 │ │ │ │ - tsteq r5, #12, 2 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r5, #172, 30 @ 0x2b0 │ │ │ │ + tsteq r5, #28, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -187599,15 +187599,15 @@ │ │ │ │ ldr r2, [pc, #20] @ c416c <__cxa_atexit@plt+0xb734c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #192, 28 @ 0xc00 │ │ │ │ + tsteq r5, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -187626,15 +187626,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r5, #220, 28 @ 0xdc0 │ │ │ │ + tsteq r5, #236, 28 @ 0xec0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -187685,18 +187685,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tsteq r5, #160, 30 @ 0x280 │ │ │ │ + tsteq r5, #176, 30 @ 0x2c0 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - tsteq r5, #132, 30 @ 0x210 │ │ │ │ - tsteq r5, #84, 30 @ 0x150 │ │ │ │ + tsteq r5, #148, 30 @ 0x250 │ │ │ │ + tsteq r5, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c4370 <__cxa_atexit@plt+0xb7550> │ │ │ │ ldr r1, [pc, #136] @ c4378 <__cxa_atexit@plt+0xb7558> │ │ │ │ ldr r2, [pc, #136] @ c437c <__cxa_atexit@plt+0xb755c> │ │ │ │ @@ -187727,21 +187727,21 @@ │ │ │ │ ldr r7, [r7, #6] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ c4384 <__cxa_atexit@plt+0xb7564> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r5, #32, 26 @ 0x800 │ │ │ │ + tsteq r5, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r5, #188, 24 @ 0xbc00 │ │ │ │ + tsteq r5, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ c43d8 <__cxa_atexit@plt+0xb75b8> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -187755,15 +187755,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ c43dc <__cxa_atexit@plt+0xb75bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r5, #88, 24 @ 0x5800 │ │ │ │ + tsteq r5, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c4408 <__cxa_atexit@plt+0xb75e8> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -187771,15 +187771,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ c441c <__cxa_atexit@plt+0xb75fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #20, 24 @ 0x1400 │ │ │ │ + tsteq r5, #36, 24 @ 0x2400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c446c <__cxa_atexit@plt+0xb764c> │ │ │ │ ldr r2, [pc, #56] @ c4474 <__cxa_atexit@plt+0xb7654> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ @@ -187794,15 +187794,15 @@ │ │ │ │ b c4484 <__cxa_atexit@plt+0xb7664> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r5, #200, 22 @ 0x32000 │ │ │ │ + tsteq r5, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [pc, #156] @ c4534 <__cxa_atexit@plt+0xb7714> │ │ │ │ mov r2, r5 │ │ │ │ @@ -187840,18 +187840,18 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r5, #0, 26 │ │ │ │ - tsteq r5, #116, 22 @ 0x1d000 │ │ │ │ + tsteq r5, #16, 26 @ 0x400 │ │ │ │ + tsteq r5, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c45ac <__cxa_atexit@plt+0xb778c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -187877,17 +187877,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r5, #232, 20 @ 0xe8000 │ │ │ │ - tsteq r5, #88, 24 @ 0x5800 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r5, #248, 20 @ 0xf8000 │ │ │ │ + tsteq r5, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -187900,15 +187900,15 @@ │ │ │ │ ldr r2, [pc, #20] @ c4620 <__cxa_atexit@plt+0xb7800> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #12, 20 @ 0xc000 │ │ │ │ + tsteq r5, #28, 20 @ 0x1c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -187927,15 +187927,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r5, #40, 20 @ 0x28000 │ │ │ │ + tsteq r5, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -187986,18 +187986,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tsteq r5, #236, 20 @ 0xec000 │ │ │ │ + tsteq r5, #252, 20 @ 0xfc000 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - tsteq r5, #208, 20 @ 0xd0000 │ │ │ │ - tsteq r5, #160, 20 @ 0xa0000 │ │ │ │ + tsteq r5, #224, 20 @ 0xe0000 │ │ │ │ + tsteq r5, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c4808 <__cxa_atexit@plt+0xb79e8> │ │ │ │ ldr r0, [pc, #108] @ c4810 <__cxa_atexit@plt+0xb79f0> │ │ │ │ ldr r2, [pc, #108] @ c4814 <__cxa_atexit@plt+0xb79f4> │ │ │ │ @@ -188025,15 +188025,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r5, #108, 16 @ 0x6c0000 │ │ │ │ + tsteq r5, #124, 16 @ 0x7c0000 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #48] @ c4868 <__cxa_atexit@plt+0xb7a48> │ │ │ │ @@ -188076,15 +188076,15 @@ │ │ │ │ b c48ec <__cxa_atexit@plt+0xb7acc> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r5, #96, 14 @ 0x1800000 │ │ │ │ + tsteq r5, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [pc, #124] @ c497c <__cxa_atexit@plt+0xb7b5c> │ │ │ │ mov r2, r5 │ │ │ │ @@ -188114,17 +188114,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r5, #160, 16 @ 0xa00000 │ │ │ │ + tsteq r5, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c49d0 <__cxa_atexit@plt+0xb7bb0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -188142,16 +188142,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r5, #44, 16 @ 0x2c0000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r5, #60, 16 @ 0x3c0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -188164,15 +188164,15 @@ │ │ │ │ ldr r2, [pc, #20] @ c4a40 <__cxa_atexit@plt+0xb7c20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #236, 10 @ 0x3b000000 │ │ │ │ + tsteq r5, #252, 10 @ 0x3f000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -188191,15 +188191,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r5, #8, 12 @ 0x800000 │ │ │ │ + tsteq r5, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -188250,18 +188250,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tsteq r5, #204, 12 @ 0xcc00000 │ │ │ │ + tsteq r5, #220, 12 @ 0xdc00000 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ - tsteq r5, #176, 12 @ 0xb000000 │ │ │ │ - tsteq r5, #128, 12 @ 0x8000000 │ │ │ │ + tsteq r5, #192, 12 @ 0xc000000 │ │ │ │ + tsteq r5, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c4c44 <__cxa_atexit@plt+0xb7e24> │ │ │ │ ldr r1, [pc, #136] @ c4c4c <__cxa_atexit@plt+0xb7e2c> │ │ │ │ ldr r2, [pc, #136] @ c4c50 <__cxa_atexit@plt+0xb7e30> │ │ │ │ @@ -188292,21 +188292,21 @@ │ │ │ │ ldr r7, [r7, #6] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ c4c58 <__cxa_atexit@plt+0xb7e38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r5, #76, 8 @ 0x4c000000 │ │ │ │ + tsteq r5, #92, 8 @ 0x5c000000 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r5, #232, 6 @ 0xa0000003 │ │ │ │ + tsteq r5, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ c4cac <__cxa_atexit@plt+0xb7e8c> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -188320,15 +188320,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ c4cb0 <__cxa_atexit@plt+0xb7e90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r5, #132, 6 @ 0x10000002 │ │ │ │ + tsteq r5, #148, 6 @ 0x50000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c4cdc <__cxa_atexit@plt+0xb7ebc> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -188336,15 +188336,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ c4cf0 <__cxa_atexit@plt+0xb7ed0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #64, 6 │ │ │ │ + tsteq r5, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c4d40 <__cxa_atexit@plt+0xb7f20> │ │ │ │ ldr r2, [pc, #56] @ c4d48 <__cxa_atexit@plt+0xb7f28> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ @@ -188359,15 +188359,15 @@ │ │ │ │ b c4d58 <__cxa_atexit@plt+0xb7f38> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r5, #244, 4 @ 0x4000000f │ │ │ │ + tsteq r5, #4, 6 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [pc, #128] @ c4dec <__cxa_atexit@plt+0xb7fcc> │ │ │ │ mov r2, r5 │ │ │ │ @@ -188398,17 +188398,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r5, #52, 8 @ 0x34000000 │ │ │ │ + tsteq r5, #68, 8 @ 0x44000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c4e44 <__cxa_atexit@plt+0xb8024> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -188427,16 +188427,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r5, #188, 6 @ 0xf0000002 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r5, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -188449,15 +188449,15 @@ │ │ │ │ ldr r2, [pc, #20] @ c4eb4 <__cxa_atexit@plt+0xb8094> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #120, 2 │ │ │ │ + tsteq r5, #136, 2 @ 0x22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -188476,15 +188476,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r5, #148, 2 @ 0x25 │ │ │ │ + tsteq r5, #164, 2 @ 0x29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -188535,18 +188535,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tsteq r5, #88, 4 @ 0x80000005 │ │ │ │ + tsteq r5, #104, 4 @ 0x80000006 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - tsteq r5, #60, 4 @ 0xc0000003 │ │ │ │ - tsteq r5, #12, 4 @ 0xc0000000 │ │ │ │ + tsteq r5, #76, 4 @ 0xc0000004 │ │ │ │ + tsteq r5, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c5068 <__cxa_atexit@plt+0xb8248> │ │ │ │ ldr r2, [pc, #56] @ c5070 <__cxa_atexit@plt+0xb8250> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -188557,26 +188557,26 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [pc, #28] @ c5078 <__cxa_atexit@plt+0xb8258> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r5, #208, 30 @ 0x340 │ │ │ │ - tsteq r5, #200, 30 @ 0x320 │ │ │ │ + tsteq r5, #224, 30 @ 0x380 │ │ │ │ + tsteq r5, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c5134 <__cxa_atexit@plt+0xb8314> │ │ │ │ ldr r1, [pc, #160] @ c5154 <__cxa_atexit@plt+0xb8334> │ │ │ │ @@ -188605,31 +188605,31 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r7, r2, #7 │ │ │ │ stm lr, {r0, r3, r6} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq r5, #92, 30 @ 0x170 │ │ │ │ + tsteq r5, #108, 30 @ 0x1b0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - tsteq r5, #32, 30 @ 0x80 │ │ │ │ - tsteq r5, #204 @ 0xcc │ │ │ │ + tsteq r5, #48, 30 @ 0xc0 │ │ │ │ + tsteq r5, #220 @ 0xdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c51cc <__cxa_atexit@plt+0xb83ac> │ │ │ │ @@ -188649,18 +188649,18 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - tsteq r5, #144, 28 @ 0x900 │ │ │ │ - tsteq r5, #44 @ 0x2c │ │ │ │ + tsteq r5, #160, 28 @ 0xa00 │ │ │ │ + tsteq r5, #60 @ 0x3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -188673,15 +188673,15 @@ │ │ │ │ ldr r2, [pc, #20] @ c5234 <__cxa_atexit@plt+0xb8414> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #248, 26 @ 0x3e00 │ │ │ │ + tsteq r5, #8, 28 @ 0x80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -188700,15 +188700,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r5, #20, 28 @ 0x140 │ │ │ │ + tsteq r5, #36, 28 @ 0x240 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -188759,18 +188759,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - tsteq r5, #216, 28 @ 0xd80 │ │ │ │ - tsteq r5, #196, 28 @ 0xc40 │ │ │ │ - tsteq r5, #92, 26 @ 0x1700 │ │ │ │ - tsteq r5, #140, 28 @ 0x8c0 │ │ │ │ + tsteq r5, #232, 28 @ 0xe80 │ │ │ │ + tsteq r5, #212, 28 @ 0xd40 │ │ │ │ + tsteq r5, #108, 26 @ 0x1b00 │ │ │ │ + tsteq r5, #156, 28 @ 0x9c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c53e8 <__cxa_atexit@plt+0xb85c8> │ │ │ │ ldr r2, [pc, #56] @ c53f0 <__cxa_atexit@plt+0xb85d0> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -188781,26 +188781,26 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [pc, #28] @ c53f8 <__cxa_atexit@plt+0xb85d8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r5, #80, 24 @ 0x5000 │ │ │ │ - tsteq r5, #72, 24 @ 0x4800 │ │ │ │ + tsteq r5, #96, 24 @ 0x6000 │ │ │ │ + tsteq r5, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c54b8 <__cxa_atexit@plt+0xb8698> │ │ │ │ ldr r1, [pc, #164] @ c54d8 <__cxa_atexit@plt+0xb86b8> │ │ │ │ @@ -188830,31 +188830,31 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str r3, [r6, #24] │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq r5, #220, 22 @ 0x37000 │ │ │ │ + tsteq r5, #236, 22 @ 0x3b000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - tsteq r5, #164, 22 @ 0x29000 │ │ │ │ - tsteq r5, #80, 26 @ 0x1400 │ │ │ │ + tsteq r5, #180, 22 @ 0x2d000 │ │ │ │ + tsteq r5, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c554c <__cxa_atexit@plt+0xb872c> │ │ │ │ @@ -188873,18 +188873,18 @@ │ │ │ │ stm r8, {r2, r7, lr} │ │ │ │ sub r7, r6, #7 │ │ │ │ str r3, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - tsteq r5, #12, 22 @ 0x3000 │ │ │ │ - tsteq r5, #164, 24 @ 0xa400 │ │ │ │ + tsteq r5, #28, 22 @ 0x7000 │ │ │ │ + tsteq r5, #180, 24 @ 0xb400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -188897,15 +188897,15 @@ │ │ │ │ ldr r2, [pc, #20] @ c55b4 <__cxa_atexit@plt+0xb8794> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #120, 20 @ 0x78000 │ │ │ │ + tsteq r5, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -188924,15 +188924,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r5, #148, 20 @ 0x94000 │ │ │ │ + tsteq r5, #164, 20 @ 0xa4000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -188983,38 +188983,38 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - tsteq r5, #88, 22 @ 0x16000 │ │ │ │ - tsteq r5, #68, 22 @ 0x11000 │ │ │ │ - tsteq r5, #220, 18 @ 0x370000 │ │ │ │ - tsteq r5, #12, 22 @ 0x3000 │ │ │ │ + tsteq r5, #104, 22 @ 0x1a000 │ │ │ │ + tsteq r5, #84, 22 @ 0x15000 │ │ │ │ + tsteq r5, #236, 18 @ 0x3b0000 │ │ │ │ + tsteq r5, #28, 22 @ 0x7000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [pc, #16] @ c5740 <__cxa_atexit@plt+0xb8920> │ │ │ │ mov sl, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 13ab70 <__cxa_atexit@plt+0x12dd50> │ │ │ │ - tsteq r5, #92, 22 @ 0x17000 │ │ │ │ + tsteq r5, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [pc, #16] @ c5768 <__cxa_atexit@plt+0xb8948> │ │ │ │ mov sl, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 13b628 <__cxa_atexit@plt+0x12e808> │ │ │ │ - tsteq r5, #52, 22 @ 0xd000 │ │ │ │ + tsteq r5, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c57b8 <__cxa_atexit@plt+0xb8998> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ c57c0 <__cxa_atexit@plt+0xb89a0> │ │ │ │ @@ -189028,17 +189028,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 1415d0 <__cxa_atexit@plt+0x1347b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #140, 16 @ 0x8c0000 │ │ │ │ - tsteq r5, #252, 20 @ 0xfc000 │ │ │ │ - tsteq r5, #220, 16 @ 0xdc0000 │ │ │ │ + tsteq r5, #156, 16 @ 0x9c0000 │ │ │ │ + tsteq r5, #12, 22 @ 0x3000 │ │ │ │ + tsteq r5, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c5818 <__cxa_atexit@plt+0xb89f8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ c5820 <__cxa_atexit@plt+0xb8a00> │ │ │ │ @@ -189052,17 +189052,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 1415d0 <__cxa_atexit@plt+0x1347b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #44, 16 @ 0x2c0000 │ │ │ │ - tsteq r5, #160, 20 @ 0xa0000 │ │ │ │ - tsteq r5, #124, 16 @ 0x7c0000 │ │ │ │ + tsteq r5, #60, 16 @ 0x3c0000 │ │ │ │ + tsteq r5, #176, 20 @ 0xb0000 │ │ │ │ + tsteq r5, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c5888 <__cxa_atexit@plt+0xb8a68> │ │ │ │ ldr r2, [pc, #72] @ c5890 <__cxa_atexit@plt+0xb8a70> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -189080,19 +189080,19 @@ │ │ │ │ sub r2, r5, #16 │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r3 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ b 146c40 <__cxa_atexit@plt+0x139e20> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r4, #176, 30 @ 0x2c0 │ │ │ │ - tsteq r5, #192, 14 @ 0x3000000 │ │ │ │ - tsteq r5, #36, 16 @ 0x240000 │ │ │ │ - tsteq r5, #40, 20 @ 0x28000 │ │ │ │ - rscseq r3, r4, #96, 14 @ 0x1800000 │ │ │ │ + rscseq r2, r4, #176, 30 @ 0x2c0 │ │ │ │ + tsteq r5, #208, 14 @ 0x3400000 │ │ │ │ + tsteq r5, #52, 16 @ 0x340000 │ │ │ │ + tsteq r5, #56, 20 @ 0x38000 │ │ │ │ + rscseq r2, r4, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c5900 <__cxa_atexit@plt+0xb8ae0> │ │ │ │ ldr r2, [pc, #72] @ c5908 <__cxa_atexit@plt+0xb8ae8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -189110,18 +189110,18 @@ │ │ │ │ sub r2, r5, #16 │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r3 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ b 146c40 <__cxa_atexit@plt+0x139e20> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r4, #60, 14 @ 0xf00000 │ │ │ │ - tsteq r5, #72, 14 @ 0x1200000 │ │ │ │ - tsteq r5, #172, 14 @ 0x2b00000 │ │ │ │ - tsteq r5, #176, 18 @ 0x2c0000 │ │ │ │ + rscseq r2, r4, #60, 14 @ 0xf00000 │ │ │ │ + tsteq r5, #88, 14 @ 0x1600000 │ │ │ │ + tsteq r5, #188, 14 @ 0x2f00000 │ │ │ │ + tsteq r5, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c5958 <__cxa_atexit@plt+0xb8b38> │ │ │ │ ldr r2, [pc, #44] @ c5960 <__cxa_atexit@plt+0xb8b40> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -189133,52 +189133,52 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 93abc <__cxa_atexit@plt+0x86c9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r5, #212, 12 @ 0xd400000 │ │ │ │ + tsteq r5, #228, 12 @ 0xe400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ c598c <__cxa_atexit@plt+0xb8b6c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r3, #1 │ │ │ │ b 936c0 <__cxa_atexit@plt+0x868a0> │ │ │ │ - tsteq r5, #84, 16 @ 0x540000 │ │ │ │ - rscseq r4, r4, #100, 4 @ 0x40000006 │ │ │ │ + tsteq r5, #100, 16 @ 0x640000 │ │ │ │ + rscseq r3, r4, #100, 4 @ 0x40000006 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c59d0 <__cxa_atexit@plt+0xb8bb0> │ │ │ │ ldr r2, [pc, #40] @ c59d8 <__cxa_atexit@plt+0xb8bb8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ c59dc <__cxa_atexit@plt+0xb8bbc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c02f28 <__cxa_atexit@plt+0x1bf6108> │ │ │ │ + b 1eeacfc <__cxa_atexit@plt+0x1eddedc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r5, #92, 12 @ 0x5c00000 │ │ │ │ - rscseq r4, r4, #20, 4 @ 0x40000001 │ │ │ │ + tsteq r5, #108, 12 @ 0x6c00000 │ │ │ │ + rscseq r3, r4, #20, 4 @ 0x40000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1c02f28 <__cxa_atexit@plt+0x1bf6108> │ │ │ │ - rscseq r4, r4, #252, 2 @ 0x3f │ │ │ │ + b 1eeacfc <__cxa_atexit@plt+0x1eddedc> │ │ │ │ + rscseq r3, r4, #252, 2 @ 0x3f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c5a4c <__cxa_atexit@plt+0xb8c2c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -189190,25 +189190,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c02f28 <__cxa_atexit@plt+0x1bf6108> │ │ │ │ + b 1eeacfc <__cxa_atexit@plt+0x1eddedc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - tsteq r5, #228, 10 @ 0x39000000 │ │ │ │ - rscseq r4, r4, #144, 2 @ 0x24 │ │ │ │ + tsteq r5, #244, 10 @ 0x3d000000 │ │ │ │ + rscseq r3, r4, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c5ac4 <__cxa_atexit@plt+0xb8ca4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -189220,25 +189220,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c13800 <__cxa_atexit@plt+0x1c069e0> │ │ │ │ + b 1efb5d4 <__cxa_atexit@plt+0x1eee7b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - tsteq r5, #108, 10 @ 0x1b000000 │ │ │ │ - rscseq r4, r4, #24, 2 │ │ │ │ + tsteq r5, #124, 10 @ 0x1f000000 │ │ │ │ + rscseq r3, r4, #24, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c5b3c <__cxa_atexit@plt+0xb8d1c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -189250,25 +189250,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c13800 <__cxa_atexit@plt+0x1c069e0> │ │ │ │ + b 1efb5d4 <__cxa_atexit@plt+0x1eee7b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - tsteq r5, #244, 8 @ 0xf4000000 │ │ │ │ - rscseq r4, r4, #160 @ 0xa0 │ │ │ │ + tsteq r5, #4, 10 @ 0x1000000 │ │ │ │ + rscseq r3, r4, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c5bb4 <__cxa_atexit@plt+0xb8d94> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -189280,25 +189280,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c13800 <__cxa_atexit@plt+0x1c069e0> │ │ │ │ + b 1efb5d4 <__cxa_atexit@plt+0x1eee7b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - tsteq r5, #124, 8 @ 0x7c000000 │ │ │ │ - rscseq r4, r4, #40 @ 0x28 │ │ │ │ + tsteq r5, #140, 8 @ 0x8c000000 │ │ │ │ + rscseq r3, r4, #40 @ 0x28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c5c2c <__cxa_atexit@plt+0xb8e0c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -189310,48 +189310,48 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c13800 <__cxa_atexit@plt+0x1c069e0> │ │ │ │ + b 1efb5d4 <__cxa_atexit@plt+0x1eee7b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - tsteq r5, #4, 8 @ 0x4000000 │ │ │ │ + tsteq r5, #20, 8 @ 0x14000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c5c8c <__cxa_atexit@plt+0xb8e6c> │ │ │ │ ldr r2, [pc, #40] @ c5c94 <__cxa_atexit@plt+0xb8e74> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ c5c98 <__cxa_atexit@plt+0xb8e78> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f66da8 <__cxa_atexit@plt+0x1f59f88> │ │ │ │ + b 1f66c90 <__cxa_atexit@plt+0x1f59e70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r5, #160, 6 @ 0x80000002 │ │ │ │ + tsteq r5, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1f8d9dc <__cxa_atexit@plt+0x1f80bbc> │ │ │ │ + b 1f8d8c4 <__cxa_atexit@plt+0x1f80aa4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c5d00 <__cxa_atexit@plt+0xb8ee0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -189363,24 +189363,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f8d9dc <__cxa_atexit@plt+0x1f80bbc> │ │ │ │ + b 1f8d8c4 <__cxa_atexit@plt+0x1f80aa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq r5, #48, 6 @ 0xc0000000 │ │ │ │ + tsteq r5, #64, 6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c5d74 <__cxa_atexit@plt+0xb8f54> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -189392,24 +189392,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f8d9dc <__cxa_atexit@plt+0x1f80bbc> │ │ │ │ + b 1f8d8c4 <__cxa_atexit@plt+0x1f80aa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq r5, #188, 4 @ 0xc000000b │ │ │ │ + tsteq r5, #204, 4 @ 0xc000000c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c5de8 <__cxa_atexit@plt+0xb8fc8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -189421,24 +189421,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f8d9dc <__cxa_atexit@plt+0x1f80bbc> │ │ │ │ + b 1f8d8c4 <__cxa_atexit@plt+0x1f80aa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq r5, #72, 4 @ 0x80000004 │ │ │ │ + tsteq r5, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c5e4c <__cxa_atexit@plt+0xb902c> │ │ │ │ ldr r2, [pc, #44] @ c5e54 <__cxa_atexit@plt+0xb9034> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -189450,25 +189450,25 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 93438 <__cxa_atexit@plt+0x86618> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r5, #224, 2 @ 0x38 │ │ │ │ + tsteq r5, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ c5e80 <__cxa_atexit@plt+0xb9060> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r3, #1 │ │ │ │ b 936c0 <__cxa_atexit@plt+0x868a0> │ │ │ │ - tsteq r5, #100, 6 @ 0x90000001 │ │ │ │ + tsteq r5, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c5eec <__cxa_atexit@plt+0xb90cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -189495,16 +189495,16 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - tsteq r5, #92, 2 │ │ │ │ - tsteq r5, #240, 4 │ │ │ │ + tsteq r5, #108, 2 │ │ │ │ + tsteq r5, #0, 6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c5f84 <__cxa_atexit@plt+0xb9164> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -189533,16 +189533,16 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - tsteq r5, #204 @ 0xcc │ │ │ │ - tsteq r5, #88, 4 @ 0x80000005 │ │ │ │ + tsteq r5, #220 @ 0xdc │ │ │ │ + tsteq r5, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c6020 <__cxa_atexit@plt+0xb9200> │ │ │ │ @@ -189572,16 +189572,16 @@ │ │ │ │ b c6030 <__cxa_atexit@plt+0xb9210> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - tsteq r5, #44 @ 0x2c │ │ │ │ - tsteq r5, #184, 2 @ 0x2e │ │ │ │ + tsteq r5, #60 @ 0x3c │ │ │ │ + tsteq r5, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c60bc <__cxa_atexit@plt+0xb929c> │ │ │ │ @@ -189611,16 +189611,16 @@ │ │ │ │ b c60cc <__cxa_atexit@plt+0xb92ac> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - tsteq r5, #144, 30 @ 0x240 │ │ │ │ - tsteq r5, #28, 2 │ │ │ │ + tstpeq r4, #160, 30 @ p-variant is OBSOLETE @ 0x280 │ │ │ │ + tsteq r5, #44, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub sl, r5, #68 @ 0x44 │ │ │ │ cmp fp, sl │ │ │ │ bhi c6188 <__cxa_atexit@plt+0xb9368> │ │ │ │ add r3, r7, #3 │ │ │ │ @@ -189653,15 +189653,15 @@ │ │ │ │ sub r2, r5, #60 @ 0x3c │ │ │ │ str r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str lr, [r5, #-64] @ 0xffffffc0 │ │ │ │ mov r5, sl │ │ │ │ mov r7, r9 │ │ │ │ stm r2, {r0, r1, r3} │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -189669,295 +189669,295 @@ │ │ │ │ ldr r0, [r5, #68]! @ 0x44 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c61c8 <__cxa_atexit@plt+0xb93a8> │ │ │ │ ldr r8, [r5, #60] @ 0x3c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c61e8 <__cxa_atexit@plt+0xb93c8> │ │ │ │ ldr r0, [r5, #64]! @ 0x40 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c6200 <__cxa_atexit@plt+0xb93e0> │ │ │ │ ldr r8, [r5, #56] @ 0x38 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c6220 <__cxa_atexit@plt+0xb9400> │ │ │ │ ldr r0, [r5, #60]! @ 0x3c │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c6238 <__cxa_atexit@plt+0xb9418> │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c6258 <__cxa_atexit@plt+0xb9438> │ │ │ │ ldr r0, [r5, #56]! @ 0x38 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c6270 <__cxa_atexit@plt+0xb9450> │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c6290 <__cxa_atexit@plt+0xb9470> │ │ │ │ ldr r0, [r5, #52]! @ 0x34 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c62a8 <__cxa_atexit@plt+0xb9488> │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c62c8 <__cxa_atexit@plt+0xb94a8> │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c62e0 <__cxa_atexit@plt+0xb94c0> │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c6300 <__cxa_atexit@plt+0xb94e0> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c6318 <__cxa_atexit@plt+0xb94f8> │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c6338 <__cxa_atexit@plt+0xb9518> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c6350 <__cxa_atexit@plt+0xb9530> │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c6370 <__cxa_atexit@plt+0xb9550> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c6388 <__cxa_atexit@plt+0xb9568> │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c63a8 <__cxa_atexit@plt+0xb9588> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c63c0 <__cxa_atexit@plt+0xb95a0> │ │ │ │ ldr r8, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c63e0 <__cxa_atexit@plt+0xb95c0> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c63f8 <__cxa_atexit@plt+0xb95d8> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c6418 <__cxa_atexit@plt+0xb95f8> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c6430 <__cxa_atexit@plt+0xb9610> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c6450 <__cxa_atexit@plt+0xb9630> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c6468 <__cxa_atexit@plt+0xb9648> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c6488 <__cxa_atexit@plt+0xb9668> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ c64a0 <__cxa_atexit@plt+0xb9680> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c64c0 <__cxa_atexit@plt+0xb96a0> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - rscseq r3, r4, #136, 14 @ 0x2200000 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + rscseq r2, r4, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #112 @ 0x70 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c64fc <__cxa_atexit@plt+0xb96dc> │ │ │ │ ldr r3, [pc, #28] @ c650c <__cxa_atexit@plt+0xb96ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ c6510 <__cxa_atexit@plt+0xb96f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r3, r4, #104, 14 @ 0x1a00000 │ │ │ │ - rscseq r3, r4, #68, 14 @ 0x1100000 │ │ │ │ + rscseq r2, r4, #104, 14 @ 0x1a00000 │ │ │ │ + rscseq r2, r4, #68, 14 @ 0x1100000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ c6534 <__cxa_atexit@plt+0xb9714> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, r4, #32, 14 @ 0x800000 │ │ │ │ + rscseq r2, r4, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c655c <__cxa_atexit@plt+0xb973c> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, r4, #248, 12 @ 0xf800000 │ │ │ │ + rscseq r2, r4, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ c6580 <__cxa_atexit@plt+0xb9760> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, r4, #212, 12 @ 0xd400000 │ │ │ │ + rscseq r2, r4, #212, 12 @ 0xd400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c65a8 <__cxa_atexit@plt+0xb9788> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, r4, #172, 12 @ 0xac00000 │ │ │ │ + rscseq r2, r4, #172, 12 @ 0xac00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c65d0 <__cxa_atexit@plt+0xb97b0> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, r4, #132, 12 @ 0x8400000 │ │ │ │ + rscseq r2, r4, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c65f8 <__cxa_atexit@plt+0xb97d8> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, r4, #92, 12 @ 0x5c00000 │ │ │ │ + rscseq r2, r4, #92, 12 @ 0x5c00000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c6620 <__cxa_atexit@plt+0xb9800> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, r4, #52, 12 @ 0x3400000 │ │ │ │ + rscseq r2, r4, #52, 12 @ 0x3400000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c6674 <__cxa_atexit@plt+0xb9854> │ │ │ │ @@ -189971,19 +189971,19 @@ │ │ │ │ sub r9, r6, #3 │ │ │ │ add r8, r0, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffdb78 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r2, r4, #12, 24 @ 0xc00 │ │ │ │ - rscseq r3, r4, #204, 10 @ 0x33000000 │ │ │ │ + rscseq r1, r4, #12, 24 @ 0xc00 │ │ │ │ + rscseq r2, r4, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c66e4 <__cxa_atexit@plt+0xb98c4> │ │ │ │ @@ -189999,19 +189999,19 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffdfc0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r2, r4, #148, 22 @ 0x25000 │ │ │ │ - rscseq r3, r4, #92, 10 @ 0x17000000 │ │ │ │ + rscseq r1, r4, #148, 22 @ 0x25000 │ │ │ │ + rscseq r2, r4, #92, 10 @ 0x17000000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c6754 <__cxa_atexit@plt+0xb9934> │ │ │ │ @@ -190027,19 +190027,19 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe370 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r2, r4, #4, 24 @ 0x400 │ │ │ │ - rscseq r3, r4, #236, 8 @ 0xec000000 │ │ │ │ + rscseq r1, r4, #4, 24 @ 0x400 │ │ │ │ + rscseq r2, r4, #236, 8 @ 0xec000000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c67c4 <__cxa_atexit@plt+0xb99a4> │ │ │ │ @@ -190055,19 +190055,19 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe774 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r2, r4, #132, 22 @ 0x21000 │ │ │ │ - rscseq r3, r4, #124, 8 @ 0x7c000000 │ │ │ │ + rscseq r1, r4, #132, 22 @ 0x21000 │ │ │ │ + rscseq r2, r4, #124, 8 @ 0x7c000000 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c6834 <__cxa_atexit@plt+0xb9a14> │ │ │ │ @@ -190083,19 +190083,19 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffea84 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r3, r4, #188, 4 @ 0xc000000b │ │ │ │ - rscseq r3, r4, #12, 8 @ 0xc000000 │ │ │ │ + rscseq r2, r4, #188, 4 @ 0xc000000b │ │ │ │ + rscseq r2, r4, #12, 8 @ 0xc000000 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c68a4 <__cxa_atexit@plt+0xb9a84> │ │ │ │ @@ -190111,112 +190111,112 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffed94 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r3, r4, #4, 4 @ 0x40000000 │ │ │ │ - rscseq r3, r4, #156, 6 @ 0x70000002 │ │ │ │ + rscseq r2, r4, #4, 4 @ 0x40000000 │ │ │ │ + rscseq r2, r4, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ c6910 <__cxa_atexit@plt+0xb9af0> │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ str r7, [r5] │ │ │ │ bhi c68fc <__cxa_atexit@plt+0xb9adc> │ │ │ │ ldr r3, [pc, #32] @ c6914 <__cxa_atexit@plt+0xb9af4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #20] @ c6918 <__cxa_atexit@plt+0xb9af8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffff3718 │ │ │ │ - rscseq r2, r4, #248, 18 @ 0x3e0000 │ │ │ │ - rscseq r3, r4, #44, 6 @ 0xb0000000 │ │ │ │ + rscseq r1, r4, #248, 18 @ 0x3e0000 │ │ │ │ + rscseq r2, r4, #44, 6 @ 0xb0000000 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ c6950 <__cxa_atexit@plt+0xb9b30> │ │ │ │ ldr r3, [pc, #32] @ c6954 <__cxa_atexit@plt+0xb9b34> │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #20] @ c6958 <__cxa_atexit@plt+0xb9b38> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r3, r4, #156, 4 @ 0xc0000009 │ │ │ │ - rscseq r3, r4, #148, 4 @ 0x40000009 │ │ │ │ - rscseq r3, r4, #220, 4 @ 0xc000000d │ │ │ │ + rscseq r2, r4, #156, 4 @ 0xc0000009 │ │ │ │ + rscseq r2, r4, #148, 4 @ 0x40000009 │ │ │ │ + rscseq r2, r4, #220, 4 @ 0xc000000d │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #16] @ c6984 <__cxa_atexit@plt+0xb9b64> │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 938bc <__cxa_atexit@plt+0x86a9c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, r4, #176, 4 │ │ │ │ + rscseq r2, r4, #176, 4 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ c69b8 <__cxa_atexit@plt+0xb9b98> │ │ │ │ ldr sl, [r5, #44] @ 0x2c │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ c69bc <__cxa_atexit@plt+0xb9b9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r5, #32, 16 @ 0x200000 │ │ │ │ - rscseq r3, r4, #120, 4 @ 0x80000007 │ │ │ │ + tstpeq r4, #48, 16 @ p-variant is OBSOLETE @ 0x300000 │ │ │ │ + rscseq r2, r4, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ c69f0 <__cxa_atexit@plt+0xb9bd0> │ │ │ │ ldr sl, [r5, #40] @ 0x28 │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ c69f4 <__cxa_atexit@plt+0xb9bd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r5, #232, 14 @ 0x3a00000 │ │ │ │ - rscseq r3, r4, #64, 4 │ │ │ │ + tstpeq r4, #248, 14 @ p-variant is OBSOLETE @ 0x3e00000 │ │ │ │ + rscseq r2, r4, #64, 4 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ c6a28 <__cxa_atexit@plt+0xb9c08> │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ c6a2c <__cxa_atexit@plt+0xb9c0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r5, #176, 14 @ 0x2c00000 │ │ │ │ - rscseq r3, r4, #8, 4 @ 0x80000000 │ │ │ │ + tstpeq r4, #192, 14 @ p-variant is OBSOLETE @ 0x3000000 │ │ │ │ + rscseq r2, r4, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c6a80 <__cxa_atexit@plt+0xb9c60> │ │ │ │ @@ -190230,19 +190230,19 @@ │ │ │ │ sub r9, r6, #3 │ │ │ │ add r8, r0, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffecac │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r2, r4, #24, 28 @ 0x180 │ │ │ │ - rscseq r3, r4, #160, 2 @ 0x28 │ │ │ │ + rscseq r1, r4, #24, 28 @ 0x180 │ │ │ │ + rscseq r2, r4, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c6af0 <__cxa_atexit@plt+0xb9cd0> │ │ │ │ @@ -190258,19 +190258,19 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffec68 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r2, r4, #192, 26 @ 0x3000 │ │ │ │ - rscseq r3, r4, #48, 2 │ │ │ │ + rscseq r1, r4, #192, 26 @ 0x3000 │ │ │ │ + rscseq r2, r4, #48, 2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc c6b5c <__cxa_atexit@plt+0xb9d3c> │ │ │ │ @@ -190285,19 +190285,19 @@ │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r5, #-4]! │ │ │ │ add r8, r1, #1 │ │ │ │ str r0, [r9, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffec38 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r3, r4, #144 @ 0x90 │ │ │ │ - rscseq r3, r4, #196 @ 0xc4 │ │ │ │ + rscseq r2, r4, #144 @ 0x90 │ │ │ │ + rscseq r2, r4, #196 @ 0xc4 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc c6bc8 <__cxa_atexit@plt+0xb9da8> │ │ │ │ @@ -190312,152 +190312,152 @@ │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r5, #-4]! │ │ │ │ add r8, r1, #1 │ │ │ │ str r0, [r9, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffec2c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r3, r4, #20 │ │ │ │ - rscseq r3, r4, #88 @ 0x58 │ │ │ │ + rscseq r2, r4, #20 │ │ │ │ + rscseq r2, r4, #88 @ 0x58 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c6c04 <__cxa_atexit@plt+0xb9de4> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 143580 <__cxa_atexit@plt+0x136760> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r3, r4, #28 │ │ │ │ + rscseq r2, r4, #28 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c6c2c <__cxa_atexit@plt+0xb9e0c> │ │ │ │ ldr r8, [r5, #64] @ 0x40 │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 938bc <__cxa_atexit@plt+0x86a9c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r2, r4, #244, 30 @ 0x3d0 │ │ │ │ + rscseq r1, r4, #244, 30 @ 0x3d0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ c6c60 <__cxa_atexit@plt+0xb9e40> │ │ │ │ ldr sl, [r5, #60] @ 0x3c │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ c6c64 <__cxa_atexit@plt+0xb9e44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r5, #120, 10 @ 0x1e000000 │ │ │ │ - rscseq r2, r4, #188, 30 @ 0x2f0 │ │ │ │ + tstpeq r4, #136, 10 @ p-variant is OBSOLETE @ 0x22000000 │ │ │ │ + rscseq r1, r4, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ c6c98 <__cxa_atexit@plt+0xb9e78> │ │ │ │ ldr sl, [r5, #56] @ 0x38 │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ c6c9c <__cxa_atexit@plt+0xb9e7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r5, #64, 10 @ 0x10000000 │ │ │ │ - rscseq r2, r4, #132, 30 @ 0x210 │ │ │ │ + tstpeq r4, #80, 10 @ p-variant is OBSOLETE @ 0x14000000 │ │ │ │ + rscseq r1, r4, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c6cc4 <__cxa_atexit@plt+0xb9ea4> │ │ │ │ ldr r8, [r5, #80] @ 0x50 │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f66da8 <__cxa_atexit@plt+0x1f59f88> │ │ │ │ + b 1f66c90 <__cxa_atexit@plt+0x1f59e70> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r2, r4, #92, 30 @ 0x170 │ │ │ │ + rscseq r1, r4, #92, 30 @ 0x170 │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ c6ce8 <__cxa_atexit@plt+0xb9ec8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f66da8 <__cxa_atexit@plt+0x1f59f88> │ │ │ │ + b 1f66c90 <__cxa_atexit@plt+0x1f59e70> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r2, r4, #56, 30 @ 0xe0 │ │ │ │ + rscseq r1, r4, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c6d10 <__cxa_atexit@plt+0xb9ef0> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 947c8 <__cxa_atexit@plt+0x879a8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r2, r4, #16, 30 @ 0x40 │ │ │ │ + rscseq r1, r4, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ c6d44 <__cxa_atexit@plt+0xb9f24> │ │ │ │ ldr sl, [r5, #76] @ 0x4c │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ c6d48 <__cxa_atexit@plt+0xb9f28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r5, #148, 8 @ 0x94000000 │ │ │ │ - rscseq r2, r4, #216, 28 @ 0xd80 │ │ │ │ + tstpeq r4, #164, 8 @ p-variant is OBSOLETE @ 0xa4000000 │ │ │ │ + rscseq r1, r4, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ c6d7c <__cxa_atexit@plt+0xb9f5c> │ │ │ │ ldr sl, [r5, #72] @ 0x48 │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ c6d80 <__cxa_atexit@plt+0xb9f60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r5, #92, 8 @ 0x5c000000 │ │ │ │ - rscseq r2, r4, #160, 28 @ 0xa00 │ │ │ │ + tstpeq r4, #108, 8 @ p-variant is OBSOLETE @ 0x6c000000 │ │ │ │ + rscseq r1, r4, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ c6db4 <__cxa_atexit@plt+0xb9f94> │ │ │ │ ldr sl, [r5, #68] @ 0x44 │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ c6db8 <__cxa_atexit@plt+0xb9f98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r5, #36, 8 @ 0x24000000 │ │ │ │ - rscseq r2, r4, #104, 28 @ 0x680 │ │ │ │ + tstpeq r4, #52, 8 @ p-variant is OBSOLETE @ 0x34000000 │ │ │ │ + rscseq r1, r4, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ c6dec <__cxa_atexit@plt+0xb9fcc> │ │ │ │ ldr sl, [r5, #64] @ 0x40 │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ c6df0 <__cxa_atexit@plt+0xb9fd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r5, #236, 6 @ 0xb0000003 │ │ │ │ - rscseq r2, r4, #48, 28 @ 0x300 │ │ │ │ + tstpeq r4, #252, 6 @ p-variant is OBSOLETE @ 0xf0000003 │ │ │ │ + rscseq r1, r4, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc c6e4c <__cxa_atexit@plt+0xba02c> │ │ │ │ @@ -190473,19 +190473,19 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ add r8, r1, #1 │ │ │ │ str r7, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffea0c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r2, r4, #200, 18 @ 0x320000 │ │ │ │ - rscseq r2, r4, #192, 26 @ 0x3000 │ │ │ │ + rscseq r1, r4, #200, 18 @ 0x320000 │ │ │ │ + rscseq r1, r4, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc c6ebc <__cxa_atexit@plt+0xba09c> │ │ │ │ @@ -190501,19 +190501,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r0, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xffffea10 │ │ │ │ - rscseq r2, r4, #20, 26 @ 0x500 │ │ │ │ - rscseq r2, r4, #60, 26 @ 0xf00 │ │ │ │ + rscseq r1, r4, #20, 26 @ 0x500 │ │ │ │ + rscseq r1, r4, #60, 26 @ 0xf00 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c6fb4 <__cxa_atexit@plt+0xba194> │ │ │ │ @@ -190563,21 +190563,21 @@ │ │ │ │ str r0, [r3, #52] @ 0x34 │ │ │ │ str r1, [r3, #60] @ 0x3c │ │ │ │ str ip, [r3, #64] @ 0x40 │ │ │ │ str r2, [r3, #68] @ 0x44 │ │ │ │ b 75dc4 <__cxa_atexit@plt+0x68fa4> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffea14 │ │ │ │ @ instruction: 0xffffec9c │ │ │ │ @ instruction: 0xffffee54 │ │ │ │ @ instruction: 0xfffff0ec │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rscseq r2, r4, #20, 24 @ 0x1400 │ │ │ │ + rscseq r1, r4, #20, 24 @ 0x1400 │ │ │ │ rsceq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ c7018 <__cxa_atexit@plt+0xba1f8> │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ ldr r1, [r5, #92] @ 0x5c │ │ │ │ ldr r2, [r5, #88] @ 0x58 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -190587,29 +190587,29 @@ │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r3, [pc, #16] @ c701c <__cxa_atexit@plt+0xba1fc> │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b a6110 <__cxa_atexit@plt+0x992f0> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r5, #192, 2 @ 0x30 │ │ │ │ - rscseq r2, r4, #200, 22 @ 0x32000 │ │ │ │ + tstpeq r4, #208, 2 @ p-variant is OBSOLETE @ 0x34 │ │ │ │ + rscseq r1, r4, #200, 22 @ 0x32000 │ │ │ │ mcrne 0, 7, r0, cr0, cr8, {2} │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ c7050 <__cxa_atexit@plt+0xba230> │ │ │ │ ldr r2, [pc, #28] @ c7054 <__cxa_atexit@plt+0xba234> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ mov r9, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add sl, r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1368dc <__cxa_atexit@plt+0x129abc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r2, r4, #84, 22 @ 0x15000 │ │ │ │ + rscseq r1, r4, #84, 22 @ 0x15000 │ │ │ │ mcrne 0, 7, r0, cr0, cr8, {6} │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c7110 <__cxa_atexit@plt+0xba2f0> │ │ │ │ @@ -190650,17 +190650,17 @@ │ │ │ │ str r9, [r3, #32] │ │ │ │ str ip, [r3, #40] @ 0x28 │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ str r1, [r3, #52] @ 0x34 │ │ │ │ bx r0 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff038 │ │ │ │ - rscseq r2, r4, #68, 22 @ 0x11000 │ │ │ │ + rscseq r1, r4, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c7168 <__cxa_atexit@plt+0xba348> │ │ │ │ ldr r2, [pc, #72] @ c718c <__cxa_atexit@plt+0xba36c> │ │ │ │ @@ -190669,27 +190669,27 @@ │ │ │ │ sub r2, r5, #116 @ 0x74 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c7178 <__cxa_atexit@plt+0xba358> │ │ │ │ ldr r3, [pc, #60] @ c7198 <__cxa_atexit@plt+0xba378> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #36] @ c7194 <__cxa_atexit@plt+0xba374> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ c7190 <__cxa_atexit@plt+0xba370> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq r2, r4, #232, 20 @ 0xe8000 │ │ │ │ - rscseq r2, r4, #4, 22 @ 0x1000 │ │ │ │ + rscseq r1, r4, #232, 20 @ 0xe8000 │ │ │ │ + rscseq r1, r4, #4, 22 @ 0x1000 │ │ │ │ @ instruction: 0xfffff3c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -190698,16 +190698,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq r4, #252, 30 @ p-variant is OBSOLETE @ 0x3f0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq r4, #12 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c7224 <__cxa_atexit@plt+0xba404> │ │ │ │ ldr r7, [pc, #52] @ c7234 <__cxa_atexit@plt+0xba414> │ │ │ │ @@ -190722,15 +190722,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ c7238 <__cxa_atexit@plt+0xba418> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r2, r4, #80, 20 @ 0x50000 │ │ │ │ + rscseq r1, r4, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c72c0 <__cxa_atexit@plt+0xba4a0> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -190771,15 +190771,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tstpeq r4, #112, 26 @ p-variant is OBSOLETE @ 0x1c00 │ │ │ │ + tsteq r4, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #68] @ c7354 <__cxa_atexit@plt+0xba534> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ @@ -190871,20 +190871,20 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ sub r5, r5, #4 │ │ │ │ b c7cb4 <__cxa_atexit@plt+0xbae94> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, ror #7 │ │ │ │ - tstpeq r4, #4, 24 @ p-variant is OBSOLETE @ 0x400 │ │ │ │ - tstpeq r4, #28, 24 @ p-variant is OBSOLETE @ 0x1c00 │ │ │ │ - tstpeq r4, #136, 24 @ p-variant is OBSOLETE @ 0x8800 │ │ │ │ - tstpeq r4, #72, 24 @ p-variant is OBSOLETE @ 0x4800 │ │ │ │ + tsteq r4, #20, 24 @ 0x1400 │ │ │ │ + tsteq r4, #44, 24 @ 0x2c00 │ │ │ │ + tsteq r4, #152, 24 @ 0x9800 │ │ │ │ + tsteq r4, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bcc c7594 <__cxa_atexit@plt+0xba774> │ │ │ │ mov r2, r5 │ │ │ │ @@ -190943,22 +190943,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #40] @ c75c4 <__cxa_atexit@plt+0xba7a4> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - tstpeq r4, #92, 22 @ p-variant is OBSOLETE @ 0x17000 │ │ │ │ - tstpeq r4, #68, 22 @ p-variant is OBSOLETE @ 0x11000 │ │ │ │ + tsteq r4, #108, 22 @ 0x1b000 │ │ │ │ + tsteq r4, #84, 22 @ 0x15000 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - tstpeq r4, #196, 20 @ p-variant is OBSOLETE @ 0xc4000 │ │ │ │ + tsteq r4, #212, 20 @ 0xd4000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c762c <__cxa_atexit@plt+0xba80c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -190988,15 +190988,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tstpeq r4, #4, 20 @ p-variant is OBSOLETE @ 0x4000 │ │ │ │ + tsteq r4, #20, 20 @ 0x14000 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ c7694 <__cxa_atexit@plt+0xba874> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -191055,18 +191055,18 @@ │ │ │ │ b c74ac <__cxa_atexit@plt+0xba68c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tstpeq r4, #52, 18 @ p-variant is OBSOLETE @ 0xd0000 │ │ │ │ - tstpeq r4, #136, 18 @ p-variant is OBSOLETE @ 0x220000 │ │ │ │ + tsteq r4, #68, 18 @ 0x110000 │ │ │ │ + tsteq r4, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r7, lsr #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c77d8 <__cxa_atexit@plt+0xba9b8> │ │ │ │ @@ -191084,16 +191084,16 @@ │ │ │ │ str r9, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r8, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ b c74ac <__cxa_atexit@plt+0xba68c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq r4, #180, 16 @ p-variant is OBSOLETE @ 0xb40000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #196, 16 @ 0xc40000 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c7868 <__cxa_atexit@plt+0xbaa48> │ │ │ │ @@ -191120,17 +191120,17 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ sub r5, r5, #4 │ │ │ │ b c7cb4 <__cxa_atexit@plt+0xbae94> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq r4, #20, 16 @ p-variant is OBSOLETE @ 0x140000 │ │ │ │ - tstpeq r4, #44, 16 @ p-variant is OBSOLETE @ 0x2c0000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #36, 16 @ 0x240000 │ │ │ │ + tsteq r4, #60, 16 @ 0x3c0000 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r0, r6, #20 │ │ │ │ cmp r9, r0 │ │ │ │ bcc c7a5c <__cxa_atexit@plt+0xbac3c> │ │ │ │ mov r3, r5 │ │ │ │ @@ -191251,40 +191251,40 @@ │ │ │ │ ldr r7, [pc, #108] @ c7ad4 <__cxa_atexit@plt+0xbacb4> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r6, #12 │ │ │ │ ldr r5, [sp] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [sp, #4] │ │ │ │ str r7, [r6] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r6, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r7, [r6] │ │ │ │ b c7a60 <__cxa_atexit@plt+0xbac40> │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ - tstpeq r4, #144, 14 @ p-variant is OBSOLETE @ 0x2400000 │ │ │ │ + tsteq r4, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - tstpeq r4, #44, 12 @ p-variant is OBSOLETE @ 0x2c00000 │ │ │ │ + tsteq r4, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r0, r0, lsl r3 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - tstpeq r4, #36, 14 @ p-variant is OBSOLETE @ 0x900000 │ │ │ │ - tstpeq r4, #212, 12 @ p-variant is OBSOLETE @ 0xd400000 │ │ │ │ - tstpeq r4, #212, 12 @ p-variant is OBSOLETE @ 0xd400000 │ │ │ │ + tsteq r4, #52, 14 @ 0xd00000 │ │ │ │ + tsteq r4, #228, 12 @ 0xe400000 │ │ │ │ + tsteq r4, #228, 12 @ 0xe400000 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c7b20 <__cxa_atexit@plt+0xbad00> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -191300,15 +191300,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tstpeq r4, #16, 10 @ p-variant is OBSOLETE @ 0x4000000 │ │ │ │ + tsteq r4, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #168] @ c7c00 <__cxa_atexit@plt+0xbade0> │ │ │ │ mov r2, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -191347,18 +191347,18 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r6, #6 │ │ │ │ str r3, [r5, #8] │ │ │ │ b c7884 <__cxa_atexit@plt+0xbaa64> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tstpeq r4, #144, 8 @ p-variant is OBSOLETE @ 0x90000000 │ │ │ │ - tstpeq r4, #180, 8 @ p-variant is OBSOLETE @ 0xb4000000 │ │ │ │ + tsteq r4, #160, 8 @ 0xa0000000 │ │ │ │ + tsteq r4, #196, 8 @ 0xc4000000 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc c7c98 <__cxa_atexit@plt+0xbae78> │ │ │ │ @@ -191388,17 +191388,17 @@ │ │ │ │ str r2, [r5, #16] │ │ │ │ sub r2, r6, #6 │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ b c7884 <__cxa_atexit@plt+0xbaa64> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq r4, #240, 6 @ p-variant is OBSOLETE @ 0xc0000003 │ │ │ │ - tstpeq r4, #4, 8 @ p-variant is OBSOLETE @ 0x4000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #0, 8 │ │ │ │ + tsteq r4, #20, 8 @ 0x14000000 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r0, r6, #20 │ │ │ │ cmp r9, r0 │ │ │ │ bcc c7e8c <__cxa_atexit@plt+0xbb06c> │ │ │ │ mov r3, r5 │ │ │ │ @@ -191519,40 +191519,40 @@ │ │ │ │ ldr r7, [pc, #108] @ c7f04 <__cxa_atexit@plt+0xbb0e4> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r6, #12 │ │ │ │ ldr r5, [sp] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [sp, #4] │ │ │ │ str r7, [r6] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r6, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r7, [r6] │ │ │ │ b c7e90 <__cxa_atexit@plt+0xbb070> │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ - tstpeq r4, #96, 6 @ p-variant is OBSOLETE @ 0x80000001 │ │ │ │ + tsteq r4, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - tstpeq r4, #252, 2 @ p-variant is OBSOLETE @ 0x3f │ │ │ │ + tsteq r4, #12, 4 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0, lsl r3 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - tstpeq r4, #244, 4 @ p-variant is OBSOLETE @ 0x4000000f │ │ │ │ - tstpeq r4, #164, 4 @ p-variant is OBSOLETE @ 0x4000000a │ │ │ │ - tstpeq r4, #164, 4 @ p-variant is OBSOLETE @ 0x4000000a │ │ │ │ + tsteq r4, #4, 6 @ 0x10000000 │ │ │ │ + tsteq r4, #180, 4 @ 0x4000000b │ │ │ │ + tsteq r4, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c7f50 <__cxa_atexit@plt+0xbb130> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -191568,15 +191568,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tstpeq r4, #224 @ p-variant is OBSOLETE @ 0xe0 │ │ │ │ + tsteq r4, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #168] @ c8030 <__cxa_atexit@plt+0xbb210> │ │ │ │ mov r2, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -191615,18 +191615,18 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r6, #6 │ │ │ │ str r3, [r5, #8] │ │ │ │ b c7cb4 <__cxa_atexit@plt+0xbae94> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tstpeq r4, #96 @ p-variant is OBSOLETE @ 0x60 │ │ │ │ - tstpeq r4, #132 @ p-variant is OBSOLETE @ 0x84 │ │ │ │ + tsteq r4, #112 @ 0x70 │ │ │ │ + tsteq r4, #148 @ 0x94 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc c80c8 <__cxa_atexit@plt+0xbb2a8> │ │ │ │ @@ -191656,17 +191656,17 @@ │ │ │ │ str r2, [r5, #16] │ │ │ │ sub r2, r6, #6 │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ b c7cb4 <__cxa_atexit@plt+0xbae94> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #192, 30 @ 0x300 │ │ │ │ - tsteq r4, #212, 30 @ 0x350 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #208, 30 @ 0x340 │ │ │ │ + tsteq r4, #228, 30 @ 0x390 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c8154 <__cxa_atexit@plt+0xbb334> │ │ │ │ ldr r3, [pc, #128] @ c817c <__cxa_atexit@plt+0xbb35c> │ │ │ │ @@ -191698,18 +191698,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq r1, r4, #36, 22 @ 0x9000 │ │ │ │ - tsteq r4, #112, 30 @ 0x1c0 │ │ │ │ + rscseq r0, r4, #36, 22 @ 0x9000 │ │ │ │ + tsteq r4, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c81c8 <__cxa_atexit@plt+0xbb3a8> │ │ │ │ @@ -191720,71 +191720,71 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #228, 28 @ 0xe40 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi c8238 <__cxa_atexit@plt+0xbb418> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq c8230 <__cxa_atexit@plt+0xbb410> │ │ │ │ ldr r3, [pc, #56] @ c8240 <__cxa_atexit@plt+0xbb420> │ │ │ │ ldr r2, [pc, #56] @ c8244 <__cxa_atexit@plt+0xbb424> │ │ │ │ ldr r1, [pc, #56] @ c8248 <__cxa_atexit@plt+0xbb428> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r2, #2 │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fbf50 <__cxa_atexit@plt+0x3ef130> │ │ │ │ + b 3dc1a8 <__cxa_atexit@plt+0x3cf388> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r4, #116, 20 @ 0x74000 │ │ │ │ - rscseq r1, r4, #52 @ 0x34 │ │ │ │ - tsteq r4, #16, 28 @ 0x100 │ │ │ │ - rscseq r1, r4, #48, 20 @ 0x30000 │ │ │ │ + rscseq r0, r4, #116, 20 @ 0x74000 │ │ │ │ + rscseq r0, r4, #52 @ 0x34 │ │ │ │ + tsteq r4, #32, 28 @ 0x200 │ │ │ │ + rscseq r0, r4, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr sl, [pc, #20] @ c8278 <__cxa_atexit@plt+0xbb458> │ │ │ │ ldr r3, [pc, #20] @ c827c <__cxa_atexit@plt+0xbb45c> │ │ │ │ mov r9, r8 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbf00 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ - rscseq r1, r4, #28, 20 @ 0x1c000 │ │ │ │ - tsteq r4, #184, 30 @ 0x2e0 │ │ │ │ + b 3dc158 <__cxa_atexit@plt+0x3cf338> │ │ │ │ + rscseq r0, r4, #28, 20 @ 0x1c000 │ │ │ │ + tsteq r4, #200, 30 @ 0x320 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #24] @ c82ac <__cxa_atexit@plt+0xbb48c> │ │ │ │ ldr r2, [pc, #24] @ c82b0 <__cxa_atexit@plt+0xbb490> │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 3fbf00 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ - rscseq r0, r4, #172, 30 @ 0x2b0 │ │ │ │ - tsteq r4, #132, 30 @ 0x210 │ │ │ │ + b 3dc158 <__cxa_atexit@plt+0x3cf338> │ │ │ │ + rscseq pc, r3, #172, 30 @ 0x2b0 │ │ │ │ + tsteq r4, #148, 30 @ 0x250 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c8314 <__cxa_atexit@plt+0xbb4f4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -191800,41 +191800,41 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #52] @ c8338 <__cxa_atexit@plt+0xbb518> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #48, 26 @ 0xc00 │ │ │ │ - tsteq r4, #48, 26 @ 0xc00 │ │ │ │ - tsteq r4, #80, 26 @ 0x1400 │ │ │ │ + tsteq r4, #64, 26 @ 0x1000 │ │ │ │ + tsteq r4, #64, 26 @ 0x1000 │ │ │ │ + tsteq r4, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c836c <__cxa_atexit@plt+0xbb54c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ c8374 <__cxa_atexit@plt+0xbb554> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc1d8 <__cxa_atexit@plt+0x3ef3b8> │ │ │ │ + b 3dc430 <__cxa_atexit@plt+0x3cf610> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #188, 24 @ 0xbc00 │ │ │ │ - rscseq r1, r4, #4, 18 @ 0x10000 │ │ │ │ + tsteq r4, #204, 24 @ 0xcc00 │ │ │ │ + rscseq r0, r4, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c844c <__cxa_atexit@plt+0xbb62c> │ │ │ │ @@ -191868,15 +191868,15 @@ │ │ │ │ sub r2, r5, #20 │ │ │ │ str r0, [r9, #8] │ │ │ │ stm r2, {r0, r1, r9} │ │ │ │ ldr r0, [pc, #112] @ c8488 <__cxa_atexit@plt+0xbb668> │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ - b 3fbf00 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ + b 3dc158 <__cxa_atexit@plt+0x3cf338> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ c8478 <__cxa_atexit@plt+0xbb658> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -191887,23 +191887,23 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - rscseq r1, r4, #72, 16 @ 0x480000 │ │ │ │ - tsteq r4, #228, 22 @ 0x39000 │ │ │ │ + rscseq r0, r4, #72, 16 @ 0x480000 │ │ │ │ + tsteq r4, #244, 22 @ 0x3d000 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - rscseq r0, r4, #84, 28 @ 0x540 │ │ │ │ - tsteq r4, #84, 24 @ 0x5400 │ │ │ │ - tsteq r4, #12, 28 @ 0xc0 │ │ │ │ - rscseq r1, r4, #244, 14 @ 0x3d00000 │ │ │ │ + rscseq pc, r3, #84, 28 @ 0x540 │ │ │ │ + tsteq r4, #100, 24 @ 0x6400 │ │ │ │ + tsteq r4, #28, 28 @ 0x1c0 │ │ │ │ + rscseq r0, r4, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne c8500 <__cxa_atexit@plt+0xbb6e0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -191923,31 +191923,31 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ stmda r5, {r0, r9} │ │ │ │ str r1, [r9, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r0, [pc, #64] @ c8538 <__cxa_atexit@plt+0xbb718> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ - b 3fbf00 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ + b 3dc158 <__cxa_atexit@plt+0x3cf338> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [pc, #28] @ c8528 <__cxa_atexit@plt+0xbb708> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #20, 22 @ 0x5000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #36, 22 @ 0x9000 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq r0, r4, #116, 26 @ 0x1d00 │ │ │ │ - tsteq r4, #116, 22 @ 0x1d000 │ │ │ │ - tsteq r4, #48, 26 @ 0xc00 │ │ │ │ - rscseq r1, r4, #68, 14 @ 0x1100000 │ │ │ │ + rscseq pc, r3, #116, 26 @ 0x1d00 │ │ │ │ + tsteq r4, #132, 22 @ 0x21000 │ │ │ │ + tsteq r4, #64, 26 @ 0x1000 │ │ │ │ + rscseq r0, r4, #68, 14 @ 0x1100000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c8598 <__cxa_atexit@plt+0xbb778> │ │ │ │ ldr r3, [pc, #128] @ c85dc <__cxa_atexit@plt+0xbb7bc> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ @@ -191971,29 +191971,29 @@ │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #60] @ c85f0 <__cxa_atexit@plt+0xbb7d0> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbf00 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ + b 3dc158 <__cxa_atexit@plt+0x3cf338> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ c85e4 <__cxa_atexit@plt+0xbb7c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xffffecbc │ │ │ │ - rscseq r1, r4, #168, 12 @ 0xa800000 │ │ │ │ + rscseq r0, r4, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - rscseq r1, r4, #212, 12 @ 0xd400000 │ │ │ │ - tsteq r4, #112, 24 @ 0x7000 │ │ │ │ - rscseq r1, r4, #140, 12 @ 0x8c00000 │ │ │ │ + rscseq r0, r4, #212, 12 @ 0xd400000 │ │ │ │ + tsteq r4, #128, 24 @ 0x8000 │ │ │ │ + rscseq r0, r4, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c868c <__cxa_atexit@plt+0xbb86c> │ │ │ │ ldr r3, [pc, #184] @ c86cc <__cxa_atexit@plt+0xbb8ac> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -192032,28 +192032,28 @@ │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #48] @ c86d8 <__cxa_atexit@plt+0xbb8b8> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbf00 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ + b 3dc158 <__cxa_atexit@plt+0x3cf338> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - rscseq r1, r4, #224, 10 @ 0x38000000 │ │ │ │ - tsteq r4, #124, 22 @ 0x1f000 │ │ │ │ + rscseq r0, r4, #224, 10 @ 0x38000000 │ │ │ │ + tsteq r4, #140, 22 @ 0x23000 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ - tsteq r4, #136, 22 @ 0x22000 │ │ │ │ - tsteq r4, #244, 18 @ 0x3d0000 │ │ │ │ + tsteq r4, #152, 22 @ 0x26000 │ │ │ │ + tsteq r4, #4, 20 @ 0x4000 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c8758 <__cxa_atexit@plt+0xbb938> │ │ │ │ @@ -192076,18 +192076,18 @@ │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ - tsteq r4, #184, 20 @ 0xb8000 │ │ │ │ - tsteq r4, #36, 18 @ 0x90000 │ │ │ │ + tsteq r4, #200, 20 @ 0xc8000 │ │ │ │ + tsteq r4, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c87c8 <__cxa_atexit@plt+0xbb9a8> │ │ │ │ ldr r3, [pc, #112] @ c87fc <__cxa_atexit@plt+0xbb9dc> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ @@ -192117,16 +192117,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ c8804 <__cxa_atexit@plt+0xbb9e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffffea8c │ │ │ │ - rscseq r1, r4, #136, 8 @ 0x88000000 │ │ │ │ - tsteq r4, #80, 16 @ 0x500000 │ │ │ │ + rscseq r0, r4, #136, 8 @ 0x88000000 │ │ │ │ + tsteq r4, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c8894 <__cxa_atexit@plt+0xbba74> │ │ │ │ ldr r3, [pc, #152] @ c88c0 <__cxa_atexit@plt+0xbbaa0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -192163,19 +192163,19 @@ │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r4, #132, 14 @ 0x2100000 │ │ │ │ + tsteq r4, #148, 14 @ 0x2500000 │ │ │ │ @ instruction: 0xfffffa54 │ │ │ │ - tsteq r4, #100, 18 @ 0x190000 │ │ │ │ + tsteq r4, #116, 18 @ 0x1d0000 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c8934 <__cxa_atexit@plt+0xbbb14> │ │ │ │ @@ -192195,18 +192195,18 @@ │ │ │ │ str r1, [r3, #-12] │ │ │ │ str r0, [r3, #-4] │ │ │ │ str lr, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff9bc │ │ │ │ - tsteq r4, #196, 16 @ 0xc40000 │ │ │ │ - rscseq r1, r4, #80, 6 @ 0x40000001 │ │ │ │ + tsteq r4, #212, 16 @ 0xd40000 │ │ │ │ + rscseq r0, r4, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c8998 <__cxa_atexit@plt+0xbbb78> │ │ │ │ @@ -192225,16 +192225,16 @@ │ │ │ │ ldr r7, [pc, #20] @ c89b4 <__cxa_atexit@plt+0xbbb94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq r1, r4, #4, 6 @ 0x10000000 │ │ │ │ - rscseq r1, r4, #228, 4 @ 0x4000000e │ │ │ │ + rscseq r0, r4, #4, 6 @ 0x10000000 │ │ │ │ + rscseq r0, r4, #228, 4 @ 0x4000000e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ c89d8 <__cxa_atexit@plt+0xbbbb8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b c8388 <__cxa_atexit@plt+0xbb568> │ │ │ │ @@ -192253,32 +192253,32 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ c8a2c <__cxa_atexit@plt+0xbbc0c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r4, #144, 12 @ 0x9000000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r4, #160, 12 @ 0xa000000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c8a60 <__cxa_atexit@plt+0xbbc40> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ c8a68 <__cxa_atexit@plt+0xbbc48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #196, 10 @ 0x31000000 │ │ │ │ + tsteq r4, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c8ac8 <__cxa_atexit@plt+0xbbca8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -192293,25 +192293,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ ldr r0, [pc, #48] @ c8ae8 <__cxa_atexit@plt+0xbbcc8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #120, 10 @ 0x1e000000 │ │ │ │ - tsteq r4, #160, 10 @ 0x28000000 │ │ │ │ - rscseq r1, r4, #144, 2 @ 0x24 │ │ │ │ + tsteq r4, #136, 10 @ 0x22000000 │ │ │ │ + tsteq r4, #176, 10 @ 0x2c000000 │ │ │ │ + rscseq r0, r4, #144, 2 @ 0x24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c8b9c <__cxa_atexit@plt+0xbbd7c> │ │ │ │ and r2, r9, #3 │ │ │ │ @@ -192339,15 +192339,15 @@ │ │ │ │ str r0, [r6, #8] │ │ │ │ ldr r0, [pc, #120] @ c8be4 <__cxa_atexit@plt+0xbbdc4> │ │ │ │ mov r9, r6 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ - b 3fbf00 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ + b 3dc158 <__cxa_atexit@plt+0x3cf338> │ │ │ │ ldr r7, [pc, #76] @ c8bd4 <__cxa_atexit@plt+0xbbdb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r3, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @@ -192358,23 +192358,23 @@ │ │ │ │ ldr r7, [pc, #24] @ c8bcc <__cxa_atexit@plt+0xbbdac> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r6, ip │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq r1, r4, #12, 2 │ │ │ │ - tsteq r4, #156, 8 @ 0x9c000000 │ │ │ │ + rscseq r0, r4, #12, 2 │ │ │ │ + tsteq r4, #172, 8 @ 0xac000000 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - rscseq r0, r4, #4, 14 @ 0x100000 │ │ │ │ - tsteq r4, #4, 10 @ 0x1000000 │ │ │ │ - tsteq r4, #176, 12 @ 0xb000000 │ │ │ │ - rscseq r1, r4, #152 @ 0x98 │ │ │ │ + rscseq pc, r3, #4, 14 @ 0x100000 │ │ │ │ + tsteq r4, #20, 10 @ 0x5000000 │ │ │ │ + tsteq r4, #192, 12 @ 0xc000000 │ │ │ │ + rscseq r0, r4, #152 @ 0x98 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -192393,27 +192393,27 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r0, [pc, #44] @ c8c7c <__cxa_atexit@plt+0xbbe5c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ - b 3fbf00 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ + b 3dc158 <__cxa_atexit@plt+0x3cf338> │ │ │ │ ldr r3, [pc, #32] @ c8c80 <__cxa_atexit@plt+0xbbe60> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rscseq r0, r4, #32, 12 @ 0x2000000 │ │ │ │ - tsteq r4, #32, 8 @ 0x20000000 │ │ │ │ - tsteq r4, #216, 10 @ 0x36000000 │ │ │ │ + rscseq pc, r3, #32, 12 @ 0x2000000 │ │ │ │ + tsteq r4, #48, 8 @ 0x30000000 │ │ │ │ + tsteq r4, #232, 10 @ 0x3a000000 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - rscseq r0, r4, #252, 30 @ 0x3f0 │ │ │ │ + rscseq pc, r3, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c8ce0 <__cxa_atexit@plt+0xbbec0> │ │ │ │ ldr r3, [pc, #128] @ c8d24 <__cxa_atexit@plt+0xbbf04> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ @@ -192437,29 +192437,29 @@ │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #60] @ c8d38 <__cxa_atexit@plt+0xbbf18> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbf00 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ + b 3dc158 <__cxa_atexit@plt+0x3cf338> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ c8d2c <__cxa_atexit@plt+0xbbf0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xffffe574 │ │ │ │ - rscseq r0, r4, #96, 30 @ 0x180 │ │ │ │ + rscseq pc, r3, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r4, ror r2 │ │ │ │ - rscseq r0, r4, #140, 30 @ 0x230 │ │ │ │ - tsteq r4, #40, 10 @ 0xa000000 │ │ │ │ - rscseq r0, r4, #68, 30 @ 0x110 │ │ │ │ + rscseq pc, r3, #140, 30 @ 0x230 │ │ │ │ + tsteq r4, #56, 10 @ 0xe000000 │ │ │ │ + rscseq pc, r3, #68, 30 @ 0x110 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c8d70 <__cxa_atexit@plt+0xbbf50> │ │ │ │ ldr r3, [pc, #68] @ c8da0 <__cxa_atexit@plt+0xbbf80> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -192473,22 +192473,22 @@ │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #32] @ c8dac <__cxa_atexit@plt+0xbbf8c> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbf00 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ + b 3dc158 <__cxa_atexit@plt+0x3cf338> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ - rscseq r0, r4, #252, 28 @ 0xfc0 │ │ │ │ - tsteq r4, #152, 8 @ 0x98000000 │ │ │ │ - rscseq r0, r4, #208, 28 @ 0xd00 │ │ │ │ + rscseq pc, r3, #252, 28 @ 0xfc0 │ │ │ │ + tsteq r4, #168, 8 @ 0xa8000000 │ │ │ │ + rscseq pc, r3, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [pc, #188] @ c8e84 <__cxa_atexit@plt+0xbc064> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -192528,26 +192528,26 @@ │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ c8e90 <__cxa_atexit@plt+0xbc070> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbf00 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ + b 3dc158 <__cxa_atexit@plt+0x3cf338> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - rscseq r0, r4, #32, 28 @ 0x200 │ │ │ │ - tsteq r4, #188, 6 @ 0xf0000002 │ │ │ │ + rscseq pc, r3, #32, 28 @ 0x200 │ │ │ │ + tsteq r4, #204, 6 @ 0x30000003 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - tsteq r4, #52, 4 @ 0x40000003 │ │ │ │ - rscseq r0, r4, #228, 26 @ 0x3900 │ │ │ │ + tsteq r4, #68, 4 @ 0x40000004 │ │ │ │ + rscseq pc, r3, #228, 26 @ 0x3900 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c8f14 <__cxa_atexit@plt+0xbc0f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -192578,24 +192578,24 @@ │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ c8f54 <__cxa_atexit@plt+0xbc134> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbf00 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ + b 3dc158 <__cxa_atexit@plt+0x3cf338> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r0, r4, #88, 26 @ 0x1600 │ │ │ │ - tsteq r4, #244, 4 @ 0x4000000f │ │ │ │ + rscseq pc, r3, #88, 26 @ 0x1600 │ │ │ │ + tsteq r4, #4, 6 @ 0x10000000 │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ - tsteq r4, #104, 2 │ │ │ │ + tsteq r4, #120, 2 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c8fb8 <__cxa_atexit@plt+0xbc198> │ │ │ │ ldr r2, [pc, #104] @ c8fe4 <__cxa_atexit@plt+0xbc1c4> │ │ │ │ mov r3, r5 │ │ │ │ @@ -192623,15 +192623,15 @@ │ │ │ │ ldr r7, [pc, #20] @ c8fec <__cxa_atexit@plt+0xbc1cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xffffe298 │ │ │ │ - rscseq r0, r4, #160, 24 @ 0xa000 │ │ │ │ + rscseq pc, r3, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c905c <__cxa_atexit@plt+0xbc23c> │ │ │ │ ldr r2, [pc, #120] @ c9084 <__cxa_atexit@plt+0xbc264> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -192660,15 +192660,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff9ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -192682,17 +192682,17 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff978 │ │ │ │ - rscseq r0, r4, #200, 22 @ 0x32000 │ │ │ │ + rscseq pc, r3, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c9164 <__cxa_atexit@plt+0xbc344> │ │ │ │ ldr r3, [pc, #112] @ c9174 <__cxa_atexit@plt+0xbc354> │ │ │ │ @@ -192724,16 +192724,16 @@ │ │ │ │ ldr r7, [pc, #20] @ c9180 <__cxa_atexit@plt+0xbc360> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - rscseq r0, r4, #76, 22 @ 0x13000 │ │ │ │ - rscseq r0, r4, #40, 22 @ 0xa000 │ │ │ │ + rscseq pc, r3, #76, 22 @ 0x13000 │ │ │ │ + rscseq pc, r3, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #52] @ c91d4 <__cxa_atexit@plt+0xbc3b4> │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r5] │ │ │ │ @@ -192747,15 +192747,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b c8afc <__cxa_atexit@plt+0xbbcdc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r0, r4, #208, 20 @ 0xd0000 │ │ │ │ + rscseq pc, r3, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c9200 <__cxa_atexit@plt+0xbc3e0> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -192775,18 +192775,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ c9254 <__cxa_atexit@plt+0xbc434> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r4, #180, 30 @ 0x2d0 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r4, #196, 30 @ 0x310 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq r0, r4, #96, 20 @ 0x60000 │ │ │ │ + rscseq pc, r3, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c92b8 <__cxa_atexit@plt+0xbc498> │ │ │ │ ldr r3, [pc, #76] @ c92c8 <__cxa_atexit@plt+0xbc4a8> │ │ │ │ @@ -192798,34 +192798,34 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ c92d0 <__cxa_atexit@plt+0xbc4b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r0, r4, #12, 20 @ 0xc000 │ │ │ │ - rscseq r0, r4, #232, 18 @ 0x3a0000 │ │ │ │ + rscseq pc, r3, #12, 20 @ 0xc000 │ │ │ │ + rscseq pc, r3, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ c92f8 <__cxa_atexit@plt+0xbc4d8> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldrne r7, [r5, #4] │ │ │ │ cmpne r7, #95 @ 0x5f │ │ │ │ @@ -192836,17 +192836,17 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ c9340 <__cxa_atexit@plt+0xbc520> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #4, 28 @ 0x40 │ │ │ │ - tsteq r4, #88, 28 @ 0x580 │ │ │ │ - rscseq r0, r4, #132, 18 @ 0x210000 │ │ │ │ + tsteq r4, #20, 28 @ 0x140 │ │ │ │ + tsteq r4, #104, 28 @ 0x680 │ │ │ │ + rscseq pc, r3, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c93a8 <__cxa_atexit@plt+0xbc588> │ │ │ │ ldr r3, [pc, #76] @ c93b8 <__cxa_atexit@plt+0xbc598> │ │ │ │ @@ -192858,53 +192858,53 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ c93c0 <__cxa_atexit@plt+0xbc5a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rscseq r0, r4, #52, 18 @ 0xd0000 │ │ │ │ - rscseq r0, r4, #12, 18 @ 0x30000 │ │ │ │ + rscseq pc, r3, #52, 18 @ 0xd0000 │ │ │ │ + rscseq pc, r3, #12, 18 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ c93e8 <__cxa_atexit@plt+0xbc5c8> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r4, #208, 16 @ 0xd00000 │ │ │ │ + rscseq pc, r3, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c9418 <__cxa_atexit@plt+0xbc5f8> │ │ │ │ ldr r7, [pc, #36] @ c9430 <__cxa_atexit@plt+0xbc610> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ c942c <__cxa_atexit@plt+0xbc60c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r4, #44, 26 @ 0xb00 │ │ │ │ + tsteq r4, #60, 26 @ 0xf00 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldrne r7, [r5, #4] │ │ │ │ cmpne r7, #95 @ 0x5f │ │ │ │ bne c9464 <__cxa_atexit@plt+0xbc644> │ │ │ │ @@ -192914,26 +192914,26 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ c9478 <__cxa_atexit@plt+0xbc658> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #12, 26 @ 0x300 │ │ │ │ - tsteq r4, #224, 24 @ 0xe000 │ │ │ │ + tsteq r4, #28, 26 @ 0x700 │ │ │ │ + tsteq r4, #240, 24 @ 0xf000 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c9494 <__cxa_atexit@plt+0xbc674> │ │ │ │ mov r8, fp │ │ │ │ b c94f0 <__cxa_atexit@plt+0xbc6d0> │ │ │ │ ldr r7, [pc, #8] @ c94a4 <__cxa_atexit@plt+0xbc684> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r4, #80, 16 @ 0x500000 │ │ │ │ + rscseq pc, r3, #80, 16 @ 0x500000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ str r8, [r5, #-12]! │ │ │ │ @@ -192943,30 +192943,30 @@ │ │ │ │ bhi c94dc <__cxa_atexit@plt+0xbc6bc> │ │ │ │ mov r8, fp │ │ │ │ b c94f0 <__cxa_atexit@plt+0xbc6d0> │ │ │ │ ldr r7, [pc, #8] @ c94ec <__cxa_atexit@plt+0xbc6cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r4, #8, 16 @ 0x80000 │ │ │ │ + rscseq pc, r3, #8, 16 @ 0x80000 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ mov fp, r8 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne c952c <__cxa_atexit@plt+0xbc70c> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r1, [pc, #164] @ c95bc <__cxa_atexit@plt+0xbc79c> │ │ │ │ ldr r8, [r5] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ mov r7, r3 │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc c959c <__cxa_atexit@plt+0xbc77c> │ │ │ │ ldr r2, [r5] │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ ldr r9, [pc, #116] @ c95c0 <__cxa_atexit@plt+0xbc7a0> │ │ │ │ @@ -192993,37 +192993,37 @@ │ │ │ │ bx ip │ │ │ │ ldr r6, [pc, #20] @ c95b8 <__cxa_atexit@plt+0xbc798> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, ip, r8 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq r4, #84, 26 @ 0x1500 │ │ │ │ - tsteq r4, #204, 20 @ 0xcc000 │ │ │ │ - tsteq r4, #184, 24 @ 0xb800 │ │ │ │ - tsteq r4, #200, 20 @ 0xc8000 │ │ │ │ - rscseq r0, r4, #24, 14 @ 0x600000 │ │ │ │ + tsteq r4, #100, 26 @ 0x1900 │ │ │ │ + tsteq r4, #220, 20 @ 0xdc000 │ │ │ │ + tsteq r4, #200, 24 @ 0xc800 │ │ │ │ + tsteq r4, #216, 20 @ 0xd8000 │ │ │ │ + rscseq pc, r3, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne c95f4 <__cxa_atexit@plt+0xbc7d4> │ │ │ │ mov r8, r3 │ │ │ │ b c9600 <__cxa_atexit@plt+0xbc7e0> │ │ │ │ mov r8, #95 @ 0x5f │ │ │ │ cmp r3, #95 @ 0x5f │ │ │ │ bne c9610 <__cxa_atexit@plt+0xbc7f0> │ │ │ │ ldr r3, [pc, #100] @ c966c <__cxa_atexit@plt+0xbc84c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r2, [pc, #88] @ c9670 <__cxa_atexit@plt+0xbc850> │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ @@ -193035,52 +193035,52 @@ │ │ │ │ str r2, [r3] │ │ │ │ beq c9660 <__cxa_atexit@plt+0xbc840> │ │ │ │ ldr r3, [pc, #40] @ c9678 <__cxa_atexit@plt+0xbc858> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - rscseq r0, r4, #108, 12 @ 0x6c00000 │ │ │ │ + rscseq pc, r3, #108, 12 @ 0x6c00000 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ c96c0 <__cxa_atexit@plt+0xbc8a0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq c96b8 <__cxa_atexit@plt+0xbc898> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ c96c4 <__cxa_atexit@plt+0xbc8a4> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r0, r4, #32, 12 @ 0x2000000 │ │ │ │ + rscseq pc, r3, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ c96ec <__cxa_atexit@plt+0xbc8cc> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r4, #248, 10 @ 0x3e000000 │ │ │ │ + rscseq pc, r3, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr sl, [r2, #8]! │ │ │ │ mov r3, r6 │ │ │ │ ldr r9, [r2, #16] │ │ │ │ @@ -193131,26 +193131,26 @@ │ │ │ │ bx r2 │ │ │ │ ldr r6, [pc, #56] @ c9804 <__cxa_atexit@plt+0xbc9e4> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #20, 22 @ 0x5000 │ │ │ │ - tsteq r4, #140, 20 @ 0x8c000 │ │ │ │ - tsteq r4, #168, 16 @ 0xa80000 │ │ │ │ - tsteq r4, #100, 22 @ 0x19000 │ │ │ │ - tsteq r4, #220, 20 @ 0xdc000 │ │ │ │ - tsteq r4, #244, 16 @ 0xf40000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #36, 22 @ 0x9000 │ │ │ │ + tsteq r4, #156, 20 @ 0x9c000 │ │ │ │ + tsteq r4, #184, 16 @ 0xb80000 │ │ │ │ + tsteq r4, #116, 22 @ 0x1d000 │ │ │ │ + tsteq r4, #236, 20 @ 0xec000 │ │ │ │ + tsteq r4, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r0, r4, #224, 8 @ 0xe0000000 │ │ │ │ + rscseq pc, r3, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c9870 <__cxa_atexit@plt+0xbca50> │ │ │ │ mov r7, r5 │ │ │ │ ldr r2, [pc, #112] @ c989c <__cxa_atexit@plt+0xbca7c> │ │ │ │ @@ -193167,31 +193167,31 @@ │ │ │ │ stm r5, {r2, r3} │ │ │ │ beq c9894 <__cxa_atexit@plt+0xbca74> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #64] @ c98a4 <__cxa_atexit@plt+0xbca84> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r3, [pc, #48] @ c98a8 <__cxa_atexit@plt+0xbca88> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r0, r4, #60, 8 @ 0x3c000000 │ │ │ │ + rscseq pc, r3, #60, 8 @ 0x3c000000 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq c98e0 <__cxa_atexit@plt+0xbcac0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #32 │ │ │ │ @@ -193215,15 +193215,15 @@ │ │ │ │ stm r5, {r2, r3} │ │ │ │ beq c99d0 <__cxa_atexit@plt+0xbcbb0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #268] @ c9a30 <__cxa_atexit@plt+0xbcc10> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #204] @ c9a14 <__cxa_atexit@plt+0xbcbf4> │ │ │ │ ldr ip, [r5, #8] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ @@ -193265,31 +193265,31 @@ │ │ │ │ ldr r0, [ip] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, ip │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #36] @ c9a24 <__cxa_atexit@plt+0xbcc04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov sl, ip │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #9 │ │ │ │ - tsteq r4, #196, 16 @ 0xc40000 │ │ │ │ - tsteq r4, #32, 18 @ 0x80000 │ │ │ │ - tsteq r4, #192, 12 @ 0xc000000 │ │ │ │ - rscseq r0, r4, #252, 4 @ 0xc000000f │ │ │ │ + tsteq r4, #212, 16 @ 0xd40000 │ │ │ │ + tsteq r4, #48, 18 @ 0xc0000 │ │ │ │ + tsteq r4, #208, 12 @ 0xd000000 │ │ │ │ + rscseq pc, r3, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ muleq r0, r0, r1 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - rscseq r0, r4, #180, 4 @ 0x4000000b │ │ │ │ + rscseq pc, r3, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #56] @ c9a8c <__cxa_atexit@plt+0xbcc6c> │ │ │ │ tst r7, #3 │ │ │ │ @@ -193299,31 +193299,31 @@ │ │ │ │ str r2, [r3, #-4]! │ │ │ │ beq c9a80 <__cxa_atexit@plt+0xbcc60> │ │ │ │ ldr r3, [pc, #32] @ c9a90 <__cxa_atexit@plt+0xbcc70> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r0, r4, #84, 4 @ 0x40000005 │ │ │ │ + rscseq pc, r3, #84, 4 @ 0x40000005 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ c9ab8 <__cxa_atexit@plt+0xbcc98> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r4, #44, 4 @ 0xc0000002 │ │ │ │ + rscseq pc, r3, #44, 4 @ 0xc0000002 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c9b74 <__cxa_atexit@plt+0xbcd54> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ @@ -193365,38 +193365,38 @@ │ │ │ │ mov r8, fp │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ b c94f0 <__cxa_atexit@plt+0xbc6d0> │ │ │ │ ldr r3, [pc, #48] @ c9bac <__cxa_atexit@plt+0xbcd8c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r4, #36, 14 @ 0x900000 │ │ │ │ - tsteq r4, #112, 14 @ 0x1c00000 │ │ │ │ - tsteq r4, #20, 10 @ 0x5000000 │ │ │ │ + tsteq r4, #52, 14 @ 0xd00000 │ │ │ │ + tsteq r4, #128, 14 @ 0x2000000 │ │ │ │ + tsteq r4, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rscseq r0, r4, #56, 2 │ │ │ │ + rscseq pc, r3, #56, 2 │ │ │ │ andeq r0, r0, r7, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ b c94f0 <__cxa_atexit@plt+0xbc6d0> │ │ │ │ - rscseq r0, r4, #8, 2 │ │ │ │ + rscseq pc, r3, #8, 2 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ ldr r9, [r3, #16]! │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ @@ -193489,48 +193489,48 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #100, 10 @ 0x19000000 │ │ │ │ - tsteq r4, #204, 10 @ 0x33000000 │ │ │ │ - tsteq r4, #108, 6 @ 0xb0000001 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #116, 10 @ 0x1d000000 │ │ │ │ + tsteq r4, #220, 10 @ 0x37000000 │ │ │ │ + tsteq r4, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r4, #28, 8 @ 0x1c000000 │ │ │ │ - tsteq r4, #92, 12 @ 0x5c00000 │ │ │ │ - tsteq r4, #212, 10 @ 0x35000000 │ │ │ │ + tsteq r4, #44, 8 @ 0x2c000000 │ │ │ │ + tsteq r4, #108, 12 @ 0x6c00000 │ │ │ │ + tsteq r4, #228, 10 @ 0x39000000 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - rscseq pc, r3, #80, 30 @ 0x140 │ │ │ │ + rscseq lr, r3, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, r7, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ b c94f0 <__cxa_atexit@plt+0xbc6d0> │ │ │ │ - rscseq pc, r3, #32, 30 @ 0x80 │ │ │ │ + rscseq lr, r3, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, #95 @ 0x5f │ │ │ │ str r3, [r5, #12]! │ │ │ │ mov r8, fp │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ b c94f0 <__cxa_atexit@plt+0xbc6d0> │ │ │ │ - rscseq pc, r3, #240, 28 @ 0xf00 │ │ │ │ + rscseq lr, r3, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ mov sl, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -193540,15 +193540,15 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b c9f2c <__cxa_atexit@plt+0xbd10c> │ │ │ │ ldr r7, [pc, #12] @ c9e40 <__cxa_atexit@plt+0xbd020> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r3, #200, 28 @ 0xc80 │ │ │ │ + rscseq lr, r3, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -193577,36 +193577,36 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ c9ee8 <__cxa_atexit@plt+0xbd0c8> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #176, 6 @ 0xc0000002 │ │ │ │ - tsteq r4, #40, 8 @ 0x28000000 │ │ │ │ - tsteq r4, #212, 2 @ 0x35 │ │ │ │ - tsteq r4, #112, 2 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #192, 6 │ │ │ │ + tsteq r4, #56, 8 @ 0x38000000 │ │ │ │ + tsteq r4, #228, 2 @ 0x39 │ │ │ │ + tsteq r4, #128, 2 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - rscseq pc, r3, #248, 26 @ 0x3e00 │ │ │ │ + rscseq lr, r3, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c9f18 <__cxa_atexit@plt+0xbd0f8> │ │ │ │ str r8, [r5, #-12]! │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b c9f2c <__cxa_atexit@plt+0xbd10c> │ │ │ │ ldr r7, [pc, #8] @ c9f28 <__cxa_atexit@plt+0xbd108> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r3, #224, 26 @ 0x3800 │ │ │ │ + rscseq lr, r3, #224, 26 @ 0x3800 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c9fa0 <__cxa_atexit@plt+0xbd180> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -193627,15 +193627,15 @@ │ │ │ │ str r3, [r2, #4] │ │ │ │ beq c9ff4 <__cxa_atexit@plt+0xbd1d4> │ │ │ │ ldr r3, [pc, #152] @ ca028 <__cxa_atexit@plt+0xbd208> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc ca000 <__cxa_atexit@plt+0xbd1e0> │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [pc, #108] @ ca02c <__cxa_atexit@plt+0xbd20c> │ │ │ │ @@ -193658,22 +193658,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ ca01c <__cxa_atexit@plt+0xbd1fc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr r9 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - tsteq r4, #152 @ 0x98 │ │ │ │ - tsteq r4, #92 @ 0x5c │ │ │ │ - rscseq pc, r3, #180, 24 @ 0xb400 │ │ │ │ + tsteq r4, #168 @ 0xa8 │ │ │ │ + tsteq r4, #108 @ 0x6c │ │ │ │ + rscseq lr, r3, #180, 24 @ 0xb400 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #60] @ ca084 <__cxa_atexit@plt+0xbd264> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -193681,31 +193681,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq ca078 <__cxa_atexit@plt+0xbd258> │ │ │ │ ldr r3, [pc, #32] @ ca088 <__cxa_atexit@plt+0xbd268> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq pc, r3, #92, 24 @ 0x5c00 │ │ │ │ + rscseq lr, r3, #92, 24 @ 0x5c00 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ ca0b0 <__cxa_atexit@plt+0xbd290> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, r3, #52, 24 @ 0x3400 │ │ │ │ + rscseq lr, r3, #52, 24 @ 0x3400 │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq ca0dc <__cxa_atexit@plt+0xbd2bc> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ @@ -193725,15 +193725,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ beq ca16c <__cxa_atexit@plt+0xbd34c> │ │ │ │ ldr r3, [pc, #116] @ ca18c <__cxa_atexit@plt+0xbd36c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r2, [pc, #72] @ ca178 <__cxa_atexit@plt+0xbd358> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #4] │ │ │ │ beq ca16c <__cxa_atexit@plt+0xbd34c> │ │ │ │ ldr r2, [pc, #52] @ ca17c <__cxa_atexit@plt+0xbd35c> │ │ │ │ @@ -193742,54 +193742,54 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq ca16c <__cxa_atexit@plt+0xbd34c> │ │ │ │ ldr r3, [pc, #32] @ ca180 <__cxa_atexit@plt+0xbd360> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ - rscseq pc, r3, #88, 22 @ 0x16000 │ │ │ │ + rscseq lr, r3, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ ca1d4 <__cxa_atexit@plt+0xbd3b4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq ca1cc <__cxa_atexit@plt+0xbd3ac> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ ca1d8 <__cxa_atexit@plt+0xbd3b8> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq pc, r3, #12, 22 @ 0x3000 │ │ │ │ + rscseq lr, r3, #12, 22 @ 0x3000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ ca200 <__cxa_atexit@plt+0xbd3e0> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, r3, #228, 20 @ 0xe4000 │ │ │ │ + rscseq lr, r3, #228, 20 @ 0xe4000 │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr lr, [r3, #8]! │ │ │ │ add r2, r6, #12 │ │ │ │ ldr r9, [r3, #16] │ │ │ │ @@ -193829,27 +193829,27 @@ │ │ │ │ beq ca2c8 <__cxa_atexit@plt+0xbd4a8> │ │ │ │ ldr r5, [pc, #56] @ ca2ec <__cxa_atexit@plt+0xbd4cc> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r1] │ │ │ │ mov r5, r1 │ │ │ │ str r8, [r3] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r4, #244, 26 @ 0x3d00 │ │ │ │ - rscseq pc, r3, #244, 18 @ 0x3d0000 │ │ │ │ + tsteq r4, #4, 28 @ 0x40 │ │ │ │ + rscseq lr, r3, #244, 18 @ 0x3d0000 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #56] @ ca340 <__cxa_atexit@plt+0xbd520> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #12] │ │ │ │ @@ -193857,30 +193857,30 @@ │ │ │ │ str r2, [r5] │ │ │ │ beq ca338 <__cxa_atexit@plt+0xbd518> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ ca344 <__cxa_atexit@plt+0xbd524> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq pc, r3, #160, 18 @ 0x280000 │ │ │ │ + rscseq lr, r3, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ ca36c <__cxa_atexit@plt+0xbd54c> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, r3, #120, 18 @ 0x1e0000 │ │ │ │ + rscseq lr, r3, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ca3dc <__cxa_atexit@plt+0xbd5bc> │ │ │ │ mov r7, r5 │ │ │ │ ldr r2, [pc, #120] @ ca40c <__cxa_atexit@plt+0xbd5ec> │ │ │ │ @@ -193898,32 +193898,32 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r3, #4] │ │ │ │ beq ca400 <__cxa_atexit@plt+0xbd5e0> │ │ │ │ ldr r3, [pc, #68] @ ca414 <__cxa_atexit@plt+0xbd5f4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r3, [pc, #52] @ ca418 <__cxa_atexit@plt+0xbd5f8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq pc, r3, #204, 16 @ 0xcc0000 │ │ │ │ + rscseq lr, r3, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq ca454 <__cxa_atexit@plt+0xbd634> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ @@ -193949,15 +193949,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r3, #4] │ │ │ │ beq ca518 <__cxa_atexit@plt+0xbd6f8> │ │ │ │ ldr r3, [pc, #184] @ ca554 <__cxa_atexit@plt+0xbd734> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #132] @ ca544 <__cxa_atexit@plt+0xbd724> │ │ │ │ ldr lr, [pc, #132] @ ca548 <__cxa_atexit@plt+0xbd728> │ │ │ │ mov r1, r5 │ │ │ │ @@ -193988,21 +193988,21 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, asr r4 │ │ │ │ - tsteq r4, #140, 22 @ 0x23000 │ │ │ │ + tsteq r4, #156, 22 @ 0x27000 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - rscseq pc, r3, #144, 14 @ 0x2400000 │ │ │ │ + rscseq lr, r3, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #56] @ ca5b0 <__cxa_atexit@plt+0xbd790> │ │ │ │ tst r7, #3 │ │ │ │ @@ -194012,31 +194012,31 @@ │ │ │ │ str r2, [r3, #-4]! │ │ │ │ beq ca5a4 <__cxa_atexit@plt+0xbd784> │ │ │ │ ldr r3, [pc, #32] @ ca5b4 <__cxa_atexit@plt+0xbd794> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq pc, r3, #48, 14 @ 0xc00000 │ │ │ │ + rscseq lr, r3, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ ca5dc <__cxa_atexit@plt+0xbd7bc> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, r3, #8, 14 @ 0x200000 │ │ │ │ + rscseq lr, r3, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ca678 <__cxa_atexit@plt+0xbd858> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ @@ -194070,30 +194070,30 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r8, fp │ │ │ │ b c94f0 <__cxa_atexit@plt+0xbc6d0> │ │ │ │ ldr r3, [pc, #64] @ ca6c0 <__cxa_atexit@plt+0xbd8a0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #20] @ ca6bc <__cxa_atexit@plt+0xbd89c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r4, #56, 20 @ 0x38000 │ │ │ │ - rscseq pc, r3, #64, 12 @ 0x4000000 │ │ │ │ + tsteq r4, #72, 20 @ 0x48000 │ │ │ │ + rscseq lr, r3, #64, 12 @ 0x4000000 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rscseq pc, r3, #36, 12 @ 0x2400000 │ │ │ │ + rscseq lr, r3, #36, 12 @ 0x2400000 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -194104,16 +194104,16 @@ │ │ │ │ bhi ca700 <__cxa_atexit@plt+0xbd8e0> │ │ │ │ mov r8, fp │ │ │ │ b c94f0 <__cxa_atexit@plt+0xbc6d0> │ │ │ │ ldr r7, [pc, #8] @ ca710 <__cxa_atexit@plt+0xbd8f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r3, #228, 10 @ 0x39000000 │ │ │ │ - rscseq pc, r3, #212, 10 @ 0x35000000 │ │ │ │ + rscseq lr, r3, #228, 10 @ 0x39000000 │ │ │ │ + rscseq lr, r3, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #12]! │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -194185,25 +194185,25 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #16] @ ca870 <__cxa_atexit@plt+0xbda50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #148, 16 @ 0x940000 │ │ │ │ + tsteq r4, #164, 16 @ 0xa40000 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - rscseq pc, r3, #140, 8 @ 0x8c000000 │ │ │ │ + rscseq lr, r3, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - tsteq r4, #240, 16 @ 0xf00000 │ │ │ │ - rscseq pc, r3, #108, 8 @ 0x6c000000 │ │ │ │ + tsteq r4, #0, 18 │ │ │ │ + rscseq lr, r3, #108, 8 @ 0x6c000000 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -194214,16 +194214,16 @@ │ │ │ │ bhi ca8b8 <__cxa_atexit@plt+0xbda98> │ │ │ │ mov r8, fp │ │ │ │ b c94f0 <__cxa_atexit@plt+0xbc6d0> │ │ │ │ ldr r7, [pc, #8] @ ca8c8 <__cxa_atexit@plt+0xbdaa8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r3, #44, 8 @ 0x2c000000 │ │ │ │ - rscseq pc, r3, #28, 8 @ 0x1c000000 │ │ │ │ + rscseq lr, r3, #44, 8 @ 0x2c000000 │ │ │ │ + rscseq lr, r3, #28, 8 @ 0x1c000000 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, #95 @ 0x5f │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -194234,16 +194234,16 @@ │ │ │ │ bhi ca908 <__cxa_atexit@plt+0xbdae8> │ │ │ │ mov r8, fp │ │ │ │ b c94f0 <__cxa_atexit@plt+0xbc6d0> │ │ │ │ ldr r7, [pc, #8] @ ca918 <__cxa_atexit@plt+0xbdaf8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r3, #220, 6 @ 0x70000003 │ │ │ │ - rscseq pc, r3, #204, 6 @ 0x30000003 │ │ │ │ + rscseq lr, r3, #220, 6 @ 0x70000003 │ │ │ │ + rscseq lr, r3, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [r5, #8] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ @@ -194269,19 +194269,19 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ ca9b0 <__cxa_atexit@plt+0xbdb90> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #228, 12 @ 0xe400000 │ │ │ │ - tsteq r4, #160, 12 @ 0xa000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #244, 12 @ 0xf400000 │ │ │ │ + tsteq r4, #176, 12 @ 0xb000000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rscseq pc, r3, #48, 6 @ 0xc0000000 │ │ │ │ + rscseq lr, r3, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi caa34 <__cxa_atexit@plt+0xbdc14> │ │ │ │ and r7, r9, #3 │ │ │ │ @@ -194310,17 +194310,17 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ caa48 <__cxa_atexit@plt+0xbdc28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq pc, r3, #204, 4 @ 0xc000000c │ │ │ │ - tsteq r4, #16, 12 @ 0x1000000 │ │ │ │ - rscseq pc, r3, #152, 4 @ 0x80000009 │ │ │ │ + rscseq lr, r3, #204, 4 @ 0xc000000c │ │ │ │ + tsteq r4, #32, 12 @ 0x2000000 │ │ │ │ + rscseq lr, r3, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne caab8 <__cxa_atexit@plt+0xbdc98> │ │ │ │ ldr r2, [pc, #124] @ caaec <__cxa_atexit@plt+0xbdccc> │ │ │ │ str r7, [r5] │ │ │ │ @@ -194337,15 +194337,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ beq caad4 <__cxa_atexit@plt+0xbdcb4> │ │ │ │ ldr r3, [pc, #76] @ caaf4 <__cxa_atexit@plt+0xbdcd4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r3, [pc, #40] @ caae8 <__cxa_atexit@plt+0xbdcc8> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq caae0 <__cxa_atexit@plt+0xbdcc0> │ │ │ │ b cacf4 <__cxa_atexit@plt+0xbded4> │ │ │ │ @@ -194354,44 +194354,44 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - rscseq pc, r3, #240, 2 @ 0x3c │ │ │ │ + rscseq lr, r3, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ cab3c <__cxa_atexit@plt+0xbdd1c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq cab34 <__cxa_atexit@plt+0xbdd14> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ cab40 <__cxa_atexit@plt+0xbdd20> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq pc, r3, #164, 2 @ 0x29 │ │ │ │ + rscseq lr, r3, #164, 2 @ 0x29 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ cab68 <__cxa_atexit@plt+0xbdd48> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, r3, #124, 2 │ │ │ │ + rscseq lr, r3, #124, 2 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq cab94 <__cxa_atexit@plt+0xbdd74> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ @@ -194418,52 +194418,52 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq cabfc <__cxa_atexit@plt+0xbdddc> │ │ │ │ ldr r3, [pc, #32] @ cac10 <__cxa_atexit@plt+0xbddf0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - rscseq pc, r3, #208 @ 0xd0 │ │ │ │ + rscseq lr, r3, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ cac5c <__cxa_atexit@plt+0xbde3c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq cac54 <__cxa_atexit@plt+0xbde34> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ cac60 <__cxa_atexit@plt+0xbde40> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq pc, r3, #132 @ 0x84 │ │ │ │ + rscseq lr, r3, #132 @ 0x84 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ cac88 <__cxa_atexit@plt+0xbde68> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, r3, #92 @ 0x5c │ │ │ │ + rscseq lr, r3, #92 @ 0x5c │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ @@ -194478,15 +194478,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq cacdc <__cxa_atexit@plt+0xbdebc> │ │ │ │ b cacf4 <__cxa_atexit@plt+0xbded4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq pc, r3, #0 │ │ │ │ + rscseq lr, r3, #0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne cad50 <__cxa_atexit@plt+0xbdf30> │ │ │ │ ldr r2, [pc, #224] @ cade8 <__cxa_atexit@plt+0xbdfc8> │ │ │ │ str r7, [r5] │ │ │ │ @@ -194503,15 +194503,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ beq cada0 <__cxa_atexit@plt+0xbdf80> │ │ │ │ ldr r3, [pc, #176] @ cadf0 <__cxa_atexit@plt+0xbdfd0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r3, [pc, #132] @ caddc <__cxa_atexit@plt+0xbdfbc> │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #4]! │ │ │ │ ldr sl, [r7, #8] │ │ │ │ tst sl, #3 │ │ │ │ beq cadac <__cxa_atexit@plt+0xbdf8c> │ │ │ │ @@ -194540,50 +194540,50 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r3, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #11 │ │ │ │ - rscseq lr, r3, #56, 30 @ 0xe0 │ │ │ │ - tsteq r4, #84, 4 @ 0x40000005 │ │ │ │ + rscseq sp, r3, #56, 30 @ 0xe0 │ │ │ │ + tsteq r4, #100, 4 @ 0x40000006 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - tsteq r4, #160, 4 │ │ │ │ - rscseq lr, r3, #240, 28 @ 0xf00 │ │ │ │ + tsteq r4, #176, 4 │ │ │ │ + rscseq sp, r3, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ cae3c <__cxa_atexit@plt+0xbe01c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq cae34 <__cxa_atexit@plt+0xbe014> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ cae40 <__cxa_atexit@plt+0xbe020> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq lr, r3, #164, 28 @ 0xa40 │ │ │ │ + rscseq sp, r3, #164, 28 @ 0xa40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ cae68 <__cxa_atexit@plt+0xbe048> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq lr, r3, #124, 28 @ 0x7c0 │ │ │ │ + rscseq sp, r3, #124, 28 @ 0x7c0 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne caed4 <__cxa_atexit@plt+0xbe0b4> │ │ │ │ ldr r7, [pc, #120] @ caf04 <__cxa_atexit@plt+0xbe0e4> │ │ │ │ ldr r2, [r5, #16] │ │ │ │ @@ -194600,32 +194600,32 @@ │ │ │ │ str r1, [r5, #4] │ │ │ │ str r2, [r5, #16] │ │ │ │ beq caef8 <__cxa_atexit@plt+0xbe0d8> │ │ │ │ ldr r3, [pc, #68] @ caf0c <__cxa_atexit@plt+0xbe0ec> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r3, [pc, #52] @ caf10 <__cxa_atexit@plt+0xbe0f0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq lr, r3, #212, 26 @ 0x3500 │ │ │ │ + rscseq sp, r3, #212, 26 @ 0x3500 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq caf3c <__cxa_atexit@plt+0xbe11c> │ │ │ │ mov r7, r5 │ │ │ │ ldr r3, [r7, #4]! │ │ │ │ @@ -194646,15 +194646,15 @@ │ │ │ │ str r1, [r5, #4] │ │ │ │ str r2, [r5, #16] │ │ │ │ beq cafd8 <__cxa_atexit@plt+0xbe1b8> │ │ │ │ ldr r3, [pc, #152] @ cb018 <__cxa_atexit@plt+0xbe1f8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #100] @ cb008 <__cxa_atexit@plt+0xbe1e8> │ │ │ │ ldr sl, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -194679,19 +194679,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ cb00c <__cxa_atexit@plt+0xbe1ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #6 │ │ │ │ - rscseq lr, r3, #0, 26 │ │ │ │ + rscseq sp, r3, #0, 26 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - rscseq lr, r3, #204, 24 @ 0xcc00 │ │ │ │ + rscseq sp, r3, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #56] @ cb06c <__cxa_atexit@plt+0xbe24c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -194700,30 +194700,30 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ beq cb064 <__cxa_atexit@plt+0xbe244> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ cb070 <__cxa_atexit@plt+0xbe250> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq lr, r3, #116, 24 @ 0x7400 │ │ │ │ + rscseq sp, r3, #116, 24 @ 0x7400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ cb098 <__cxa_atexit@plt+0xbe278> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq lr, r3, #76, 24 @ 0x4c00 │ │ │ │ + rscseq sp, r3, #76, 24 @ 0x4c00 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne cb0f4 <__cxa_atexit@plt+0xbe2d4> │ │ │ │ ldr r3, [pc, #100] @ cb120 <__cxa_atexit@plt+0xbe300> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ @@ -194741,25 +194741,25 @@ │ │ │ │ bhi cb110 <__cxa_atexit@plt+0xbe2f0> │ │ │ │ mov r8, fp │ │ │ │ b c94f0 <__cxa_atexit@plt+0xbc6d0> │ │ │ │ ldr r3, [pc, #44] @ cb128 <__cxa_atexit@plt+0xbe308> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ cb124 <__cxa_atexit@plt+0xbe304> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq lr, r3, #212, 22 @ 0x35000 │ │ │ │ + rscseq sp, r3, #212, 22 @ 0x35000 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rscseq lr, r3, #188, 22 @ 0x2f000 │ │ │ │ + rscseq sp, r3, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stmib r5, {r1, r3, r7} │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -194768,16 +194768,16 @@ │ │ │ │ bhi cb160 <__cxa_atexit@plt+0xbe340> │ │ │ │ mov r8, fp │ │ │ │ b c94f0 <__cxa_atexit@plt+0xbc6d0> │ │ │ │ ldr r7, [pc, #8] @ cb170 <__cxa_atexit@plt+0xbe350> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r3, #132, 22 @ 0x21000 │ │ │ │ - rscseq lr, r3, #116, 22 @ 0x1d000 │ │ │ │ + rscseq sp, r3, #132, 22 @ 0x21000 │ │ │ │ + rscseq sp, r3, #116, 22 @ 0x1d000 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne cb1d0 <__cxa_atexit@plt+0xbe3b0> │ │ │ │ @@ -194824,17 +194824,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ cb250 <__cxa_atexit@plt+0xbe430> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - rscseq lr, r3, #168, 20 @ 0xa8000 │ │ │ │ + rscseq sp, r3, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - rscseq lr, r3, #144, 20 @ 0x90000 │ │ │ │ + rscseq sp, r3, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stmib r5, {r1, r3, r7} │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -194843,16 +194843,16 @@ │ │ │ │ bhi cb28c <__cxa_atexit@plt+0xbe46c> │ │ │ │ mov r8, fp │ │ │ │ b c94f0 <__cxa_atexit@plt+0xbc6d0> │ │ │ │ ldr r7, [pc, #8] @ cb29c <__cxa_atexit@plt+0xbe47c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r3, #88, 20 @ 0x58000 │ │ │ │ - rscseq lr, r3, #72, 20 @ 0x48000 │ │ │ │ + rscseq sp, r3, #88, 20 @ 0x58000 │ │ │ │ + rscseq sp, r3, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ mov r1, #95 @ 0x5f │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ @@ -194861,16 +194861,16 @@ │ │ │ │ bhi cb2d4 <__cxa_atexit@plt+0xbe4b4> │ │ │ │ mov r8, fp │ │ │ │ b c94f0 <__cxa_atexit@plt+0xbc6d0> │ │ │ │ ldr r7, [pc, #8] @ cb2e4 <__cxa_atexit@plt+0xbe4c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r3, #16, 20 @ 0x10000 │ │ │ │ - rscseq lr, r3, #20, 20 @ 0x14000 │ │ │ │ + rscseq sp, r3, #16, 20 @ 0x10000 │ │ │ │ + rscseq sp, r3, #20, 20 @ 0x14000 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ mov sl, r7 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -194880,16 +194880,16 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b c9f2c <__cxa_atexit@plt+0xbd10c> │ │ │ │ ldr r7, [pc, #12] @ cb330 <__cxa_atexit@plt+0xbe510> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r3, #216, 18 @ 0x360000 │ │ │ │ - rscseq lr, r3, #200, 18 @ 0x320000 │ │ │ │ + rscseq sp, r3, #216, 18 @ 0x360000 │ │ │ │ + rscseq sp, r3, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov sl, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi cb370 <__cxa_atexit@plt+0xbe550> │ │ │ │ @@ -194904,18 +194904,18 @@ │ │ │ │ ldr r3, [pc, #28] @ cb398 <__cxa_atexit@plt+0xbe578> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r3, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #200, 24 @ 0xc800 │ │ │ │ - rscseq lr, r3, #132, 18 @ 0x210000 │ │ │ │ - tsteq r4, #160, 24 @ 0xa000 │ │ │ │ - rscseq lr, r3, #100, 18 @ 0x190000 │ │ │ │ + tsteq r4, #216, 24 @ 0xd800 │ │ │ │ + rscseq sp, r3, #132, 18 @ 0x210000 │ │ │ │ + tsteq r4, #176, 24 @ 0xb000 │ │ │ │ + rscseq sp, r3, #100, 18 @ 0x190000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi cb3fc <__cxa_atexit@plt+0xbe5dc> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ @@ -194937,16 +194937,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ cb414 <__cxa_atexit@plt+0xbe5f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq lr, r3, #12, 18 @ 0x30000 │ │ │ │ - rscseq lr, r3, #236, 16 @ 0xec0000 │ │ │ │ + rscseq sp, r3, #12, 18 @ 0x30000 │ │ │ │ + rscseq sp, r3, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ cb43c <__cxa_atexit@plt+0xbe61c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -194966,27 +194966,27 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ cb490 <__cxa_atexit@plt+0xbe670> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r4, #120, 26 @ 0x1e00 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r4, #136, 26 @ 0x2200 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cb4a8 <__cxa_atexit@plt+0xbe688> │ │ │ │ mov r8, fp │ │ │ │ b cb504 <__cxa_atexit@plt+0xbe6e4> │ │ │ │ ldr r7, [pc, #8] @ cb4b8 <__cxa_atexit@plt+0xbe698> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r3, #104, 16 @ 0x680000 │ │ │ │ + rscseq sp, r3, #104, 16 @ 0x680000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ str r8, [r5, #-12]! │ │ │ │ @@ -194996,30 +194996,30 @@ │ │ │ │ bhi cb4f0 <__cxa_atexit@plt+0xbe6d0> │ │ │ │ mov r8, fp │ │ │ │ b cb504 <__cxa_atexit@plt+0xbe6e4> │ │ │ │ ldr r7, [pc, #8] @ cb500 <__cxa_atexit@plt+0xbe6e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r3, #32, 16 @ 0x200000 │ │ │ │ + rscseq sp, r3, #32, 16 @ 0x200000 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ mov fp, r8 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne cb540 <__cxa_atexit@plt+0xbe720> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r1, [pc, #164] @ cb5d0 <__cxa_atexit@plt+0xbe7b0> │ │ │ │ ldr r8, [r5] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc cb5b0 <__cxa_atexit@plt+0xbe790> │ │ │ │ ldr r2, [r5] │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ ldr r9, [pc, #116] @ cb5d4 <__cxa_atexit@plt+0xbe7b4> │ │ │ │ @@ -195046,22 +195046,22 @@ │ │ │ │ bx ip │ │ │ │ ldr r6, [pc, #20] @ cb5cc <__cxa_atexit@plt+0xbe7ac> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq r4, #64, 26 @ 0x1000 │ │ │ │ - tsteq r4, #184, 20 @ 0xb8000 │ │ │ │ - tsteq r4, #164, 24 @ 0xa400 │ │ │ │ - tsteq r4, #180, 20 @ 0xb4000 │ │ │ │ - rscseq lr, r3, #48, 14 @ 0xc00000 │ │ │ │ + tsteq r4, #80, 26 @ 0x1400 │ │ │ │ + tsteq r4, #200, 20 @ 0xc8000 │ │ │ │ + tsteq r4, #180, 24 @ 0xb400 │ │ │ │ + tsteq r4, #196, 20 @ 0xc4000 │ │ │ │ + rscseq sp, r3, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne cb64c <__cxa_atexit@plt+0xbe82c> │ │ │ │ mov r7, r5 │ │ │ │ ldr r2, [pc, #336] @ cb758 <__cxa_atexit@plt+0xbe938> │ │ │ │ @@ -195078,15 +195078,15 @@ │ │ │ │ stm r5, {r2, r3} │ │ │ │ beq cb710 <__cxa_atexit@plt+0xbe8f0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #288] @ cb760 <__cxa_atexit@plt+0xbe940> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #32 │ │ │ │ cmp r3, r2 │ │ │ │ bcc cb718 <__cxa_atexit@plt+0xbe8f8> │ │ │ │ ldr r3, [pc, #224] @ cb744 <__cxa_atexit@plt+0xbe924> │ │ │ │ sub r9, r2, #6 │ │ │ │ str r9, [r5, #24] │ │ │ │ @@ -195133,31 +195133,31 @@ │ │ │ │ mov r7, ip │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #36] @ cb754 <__cxa_atexit@plt+0xbe934> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov sl, ip │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - tsteq r4, #140, 22 @ 0x23000 │ │ │ │ - tsteq r4, #252, 22 @ 0x3f000 │ │ │ │ - tsteq r4, #156, 18 @ 0x270000 │ │ │ │ - rscseq lr, r3, #244, 10 @ 0x3d000000 │ │ │ │ + tsteq r4, #156, 22 @ 0x27000 │ │ │ │ + tsteq r4, #12, 24 @ 0xc00 │ │ │ │ + tsteq r4, #172, 18 @ 0x2b0000 │ │ │ │ + rscseq sp, r3, #244, 10 @ 0x3d000000 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - rscseq lr, r3, #176, 10 @ 0x2c000000 │ │ │ │ + rscseq sp, r3, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #56] @ cb7bc <__cxa_atexit@plt+0xbe99c> │ │ │ │ tst r7, #3 │ │ │ │ @@ -195167,31 +195167,31 @@ │ │ │ │ str r2, [r3, #-4]! │ │ │ │ beq cb7b0 <__cxa_atexit@plt+0xbe990> │ │ │ │ ldr r3, [pc, #32] @ cb7c0 <__cxa_atexit@plt+0xbe9a0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq lr, r3, #80, 10 @ 0x14000000 │ │ │ │ + rscseq sp, r3, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ cb7e8 <__cxa_atexit@plt+0xbe9c8> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq lr, r3, #40, 10 @ 0xa000000 │ │ │ │ + rscseq sp, r3, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r9, [r3, #16]! │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -195251,35 +195251,35 @@ │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #112, 20 @ 0x70000 │ │ │ │ - tsteq r4, #232, 18 @ 0x3a0000 │ │ │ │ - tsteq r4, #252, 14 @ 0x3f00000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #128, 20 @ 0x80000 │ │ │ │ + tsteq r4, #248, 18 @ 0x3e0000 │ │ │ │ + tsteq r4, #12, 16 @ 0xc0000 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq r4, #160, 14 @ 0x2800000 │ │ │ │ - tsteq r4, #228, 18 @ 0x390000 │ │ │ │ - tsteq r4, #92, 18 @ 0x170000 │ │ │ │ - rscseq lr, r3, #248, 6 @ 0xe0000003 │ │ │ │ + tsteq r4, #176, 14 @ 0x2c00000 │ │ │ │ + tsteq r4, #244, 18 @ 0x3d0000 │ │ │ │ + tsteq r4, #108, 18 @ 0x1b0000 │ │ │ │ + rscseq sp, r3, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r7, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ b cb504 <__cxa_atexit@plt+0xbe6e4> │ │ │ │ - rscseq lr, r3, #200, 6 @ 0x20000003 │ │ │ │ + rscseq sp, r3, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ mov sl, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cb97c <__cxa_atexit@plt+0xbeb5c> │ │ │ │ @@ -195288,15 +195288,15 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b cba7c <__cxa_atexit@plt+0xbec5c> │ │ │ │ ldr r7, [pc, #12] @ cb990 <__cxa_atexit@plt+0xbeb70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r3, #160, 6 @ 0x80000002 │ │ │ │ + rscseq sp, r3, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -195325,36 +195325,36 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ cba38 <__cxa_atexit@plt+0xbec18> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #96, 16 @ 0x600000 │ │ │ │ - tsteq r4, #216, 16 @ 0xd80000 │ │ │ │ - tsteq r4, #132, 12 @ 0x8400000 │ │ │ │ - tsteq r4, #32, 12 @ 0x2000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #112, 16 @ 0x700000 │ │ │ │ + tsteq r4, #232, 16 @ 0xe80000 │ │ │ │ + tsteq r4, #148, 12 @ 0x9400000 │ │ │ │ + tsteq r4, #48, 12 @ 0x3000000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - rscseq lr, r3, #212, 4 @ 0x4000000d │ │ │ │ + rscseq sp, r3, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi cba68 <__cxa_atexit@plt+0xbec48> │ │ │ │ str r8, [r5, #-12]! │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b cba7c <__cxa_atexit@plt+0xbec5c> │ │ │ │ ldr r7, [pc, #8] @ cba78 <__cxa_atexit@plt+0xbec58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r3, #184, 4 @ 0x8000000b │ │ │ │ + rscseq sp, r3, #184, 4 @ 0x8000000b │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne cbaec <__cxa_atexit@plt+0xbeccc> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -195374,15 +195374,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #4] │ │ │ │ beq cbb40 <__cxa_atexit@plt+0xbed20> │ │ │ │ ldr r3, [pc, #144] @ cbb70 <__cxa_atexit@plt+0xbed50> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc cbb48 <__cxa_atexit@plt+0xbed28> │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [pc, #104] @ cbb74 <__cxa_atexit@plt+0xbed54> │ │ │ │ @@ -195404,50 +195404,50 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ cbb64 <__cxa_atexit@plt+0xbed44> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r4, r3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - tsteq r4, #76, 10 @ 0x13000000 │ │ │ │ - tsteq r4, #16, 10 @ 0x4000000 │ │ │ │ - rscseq lr, r3, #152, 2 @ 0x26 │ │ │ │ + tsteq r4, #92, 10 @ 0x17000000 │ │ │ │ + tsteq r4, #32, 10 @ 0x8000000 │ │ │ │ + rscseq sp, r3, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ cbbc0 <__cxa_atexit@plt+0xbeda0> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq cbbb8 <__cxa_atexit@plt+0xbed98> │ │ │ │ ldr r3, [pc, #24] @ cbbc4 <__cxa_atexit@plt+0xbeda4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq lr, r3, #76, 2 │ │ │ │ + rscseq sp, r3, #76, 2 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ cbbe8 <__cxa_atexit@plt+0xbedc8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq lr, r3, #40, 2 │ │ │ │ + rscseq sp, r3, #40, 2 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne cbc54 <__cxa_atexit@plt+0xbee34> │ │ │ │ ldr r7, [pc, #236] @ cbcf8 <__cxa_atexit@plt+0xbeed8> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ @@ -195464,15 +195464,15 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ beq cbcd8 <__cxa_atexit@plt+0xbeeb8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #184] @ cbd00 <__cxa_atexit@plt+0xbeee0> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc cbce0 <__cxa_atexit@plt+0xbeec0> │ │ │ │ ldr r1, [pc, #132] @ cbcf0 <__cxa_atexit@plt+0xbeed0> │ │ │ │ ldr lr, [pc, #132] @ cbcf4 <__cxa_atexit@plt+0xbeed4> │ │ │ │ mov r2, r5 │ │ │ │ @@ -195503,21 +195503,21 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ - tsteq r4, #224, 6 @ 0x80000003 │ │ │ │ + tsteq r4, #240, 6 @ 0xc0000003 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - rscseq lr, r3, #16 │ │ │ │ + rscseq sp, r3, #16 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #56] @ cbd54 <__cxa_atexit@plt+0xbef34> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -195526,30 +195526,30 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ beq cbd4c <__cxa_atexit@plt+0xbef2c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ cbd58 <__cxa_atexit@plt+0xbef38> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq sp, r3, #184, 30 @ 0x2e0 │ │ │ │ + rscseq ip, r3, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ cbd80 <__cxa_atexit@plt+0xbef60> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq sp, r3, #144, 30 @ 0x240 │ │ │ │ + rscseq ip, r3, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -195593,25 +195593,25 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str lr, [r3, #12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #20] @ cbe74 <__cxa_atexit@plt+0xbf054> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r4, #144, 4 │ │ │ │ - rscseq sp, r3, #180, 28 @ 0xb40 │ │ │ │ - tsteq r4, #44, 4 @ 0xc0000002 │ │ │ │ - rscseq sp, r3, #152, 28 @ 0x980 │ │ │ │ + tsteq r4, #160, 4 │ │ │ │ + rscseq ip, r3, #180, 28 @ 0xb40 │ │ │ │ + tsteq r4, #60, 4 @ 0xc0000003 │ │ │ │ + rscseq ip, r3, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r6, ror #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -195620,16 +195620,16 @@ │ │ │ │ bhi cbeb0 <__cxa_atexit@plt+0xbf090> │ │ │ │ mov r8, fp │ │ │ │ b cb504 <__cxa_atexit@plt+0xbe6e4> │ │ │ │ ldr r7, [pc, #8] @ cbec0 <__cxa_atexit@plt+0xbf0a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r3, #96, 28 @ 0x600 │ │ │ │ - rscseq sp, r3, #80, 28 @ 0x500 │ │ │ │ + rscseq ip, r3, #96, 28 @ 0x600 │ │ │ │ + rscseq ip, r3, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -195655,19 +195655,19 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ cbf58 <__cxa_atexit@plt+0xbf138> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #60, 2 │ │ │ │ - tsteq r4, #248 @ 0xf8 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #76, 2 │ │ │ │ + tsteq r4, #8, 2 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rscseq sp, r3, #180, 26 @ 0x2d00 │ │ │ │ + rscseq ip, r3, #180, 26 @ 0x2d00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi cbfdc <__cxa_atexit@plt+0xbf1bc> │ │ │ │ and r7, r9, #3 │ │ │ │ @@ -195696,17 +195696,17 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ cbff0 <__cxa_atexit@plt+0xbf1d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq sp, r3, #76, 26 @ 0x1300 │ │ │ │ - tsteq r4, #104 @ 0x68 │ │ │ │ - rscseq sp, r3, #28, 26 @ 0x700 │ │ │ │ + rscseq ip, r3, #76, 26 @ 0x1300 │ │ │ │ + tsteq r4, #120 @ 0x78 │ │ │ │ + rscseq ip, r3, #28, 26 @ 0x700 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne cc058 <__cxa_atexit@plt+0xbf238> │ │ │ │ ldr r3, [pc, #212] @ cc0ec <__cxa_atexit@plt+0xbf2cc> │ │ │ │ str r7, [r5] │ │ │ │ @@ -195721,15 +195721,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq cc0a8 <__cxa_atexit@plt+0xbf288> │ │ │ │ ldr r3, [pc, #168] @ cc0f4 <__cxa_atexit@plt+0xbf2d4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r3, [pc, #128] @ cc0e0 <__cxa_atexit@plt+0xbf2c0> │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #4]! │ │ │ │ ldr sl, [r7, #8] │ │ │ │ tst sl, #3 │ │ │ │ beq cc0b0 <__cxa_atexit@plt+0xbf290> │ │ │ │ @@ -195757,48 +195757,48 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r3, #1 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r3 │ │ │ │ - rscseq sp, r3, #92, 24 @ 0x5c00 │ │ │ │ - tsteq r4, #80, 30 @ 0x140 │ │ │ │ + rscseq ip, r3, #92, 24 @ 0x5c00 │ │ │ │ + tsteq r4, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - tsteq r4, #152, 30 @ 0x260 │ │ │ │ - rscseq sp, r3, #24, 24 @ 0x1800 │ │ │ │ + tsteq r4, #168, 30 @ 0x2a0 │ │ │ │ + rscseq ip, r3, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ cc13c <__cxa_atexit@plt+0xbf31c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq cc134 <__cxa_atexit@plt+0xbf314> │ │ │ │ ldr r3, [pc, #24] @ cc140 <__cxa_atexit@plt+0xbf320> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq sp, r3, #208, 22 @ 0x34000 │ │ │ │ + rscseq ip, r3, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ cc164 <__cxa_atexit@plt+0xbf344> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq sp, r3, #172, 22 @ 0x2b000 │ │ │ │ + rscseq ip, r3, #172, 22 @ 0x2b000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne cc1d0 <__cxa_atexit@plt+0xbf3b0> │ │ │ │ ldr r7, [pc, #192] @ cc248 <__cxa_atexit@plt+0xbf428> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ @@ -195815,15 +195815,15 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ beq cc224 <__cxa_atexit@plt+0xbf404> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #140] @ cc250 <__cxa_atexit@plt+0xbf430> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r7, [pc, #104] @ cc240 <__cxa_atexit@plt+0xbf420> │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ tst sl, #3 │ │ │ │ str r7, [r5] │ │ │ │ beq cc218 <__cxa_atexit@plt+0xbf3f8> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -195845,19 +195845,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ cc244 <__cxa_atexit@plt+0xbf424> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rscseq sp, r3, #240, 20 @ 0xf0000 │ │ │ │ + rscseq ip, r3, #240, 20 @ 0xf0000 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - rscseq sp, r3, #192, 20 @ 0xc0000 │ │ │ │ + rscseq ip, r3, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #56] @ cc2a4 <__cxa_atexit@plt+0xbf484> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -195866,30 +195866,30 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ beq cc29c <__cxa_atexit@plt+0xbf47c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ cc2a8 <__cxa_atexit@plt+0xbf488> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq sp, r3, #104, 20 @ 0x68000 │ │ │ │ + rscseq ip, r3, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ cc2d0 <__cxa_atexit@plt+0xbf4b0> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq sp, r3, #64, 20 @ 0x40000 │ │ │ │ + rscseq ip, r3, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne cc32c <__cxa_atexit@plt+0xbf50c> │ │ │ │ ldr r3, [pc, #96] @ cc354 <__cxa_atexit@plt+0xbf534> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ @@ -195914,16 +195914,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ cc358 <__cxa_atexit@plt+0xbf538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq sp, r3, #204, 18 @ 0x330000 │ │ │ │ - rscseq sp, r3, #184, 18 @ 0x2e0000 │ │ │ │ + rscseq ip, r3, #204, 18 @ 0x330000 │ │ │ │ + rscseq ip, r3, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stmib r5, {r1, r3, r7} │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -195932,16 +195932,16 @@ │ │ │ │ bhi cc390 <__cxa_atexit@plt+0xbf570> │ │ │ │ mov r8, fp │ │ │ │ b cb504 <__cxa_atexit@plt+0xbe6e4> │ │ │ │ ldr r7, [pc, #8] @ cc3a0 <__cxa_atexit@plt+0xbf580> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r3, #128, 18 @ 0x200000 │ │ │ │ - rscseq sp, r3, #128, 18 @ 0x200000 │ │ │ │ + rscseq ip, r3, #128, 18 @ 0x200000 │ │ │ │ + rscseq ip, r3, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ mov sl, r7 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -195951,16 +195951,16 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b cba7c <__cxa_atexit@plt+0xbec5c> │ │ │ │ ldr r7, [pc, #12] @ cc3ec <__cxa_atexit@plt+0xbf5cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r3, #68, 18 @ 0x110000 │ │ │ │ - rscseq sp, r3, #52, 18 @ 0xd0000 │ │ │ │ + rscseq ip, r3, #68, 18 @ 0x110000 │ │ │ │ + rscseq ip, r3, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov sl, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi cc42c <__cxa_atexit@plt+0xbf60c> │ │ │ │ @@ -195975,18 +195975,18 @@ │ │ │ │ ldr r3, [pc, #28] @ cc454 <__cxa_atexit@plt+0xbf634> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r3, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #12, 24 @ 0xc00 │ │ │ │ - rscseq sp, r3, #240, 16 @ 0xf00000 │ │ │ │ - tsteq r4, #228, 22 @ 0x39000 │ │ │ │ - rscseq sp, r3, #208, 16 @ 0xd00000 │ │ │ │ + tsteq r4, #28, 24 @ 0x1c00 │ │ │ │ + rscseq ip, r3, #240, 16 @ 0xf00000 │ │ │ │ + tsteq r4, #244, 22 @ 0x3d000 │ │ │ │ + rscseq ip, r3, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi cc4b8 <__cxa_atexit@plt+0xbf698> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ @@ -196008,16 +196008,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ cc4d0 <__cxa_atexit@plt+0xbf6b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq sp, r3, #120, 16 @ 0x780000 │ │ │ │ - rscseq sp, r3, #88, 16 @ 0x580000 │ │ │ │ + rscseq ip, r3, #120, 16 @ 0x780000 │ │ │ │ + rscseq ip, r3, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ cc4f8 <__cxa_atexit@plt+0xbf6d8> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -196037,45 +196037,45 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ cc54c <__cxa_atexit@plt+0xbf72c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r4, #188, 24 @ 0xbc00 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r4, #204, 24 @ 0xcc00 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi cc564 <__cxa_atexit@plt+0xbf744> │ │ │ │ mov r7, fp │ │ │ │ b cc5c0 <__cxa_atexit@plt+0xbf7a0> │ │ │ │ ldr r7, [pc, #8] @ cc574 <__cxa_atexit@plt+0xbf754> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r3, #228, 14 @ 0x3900000 │ │ │ │ + rscseq ip, r3, #228, 14 @ 0x3900000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq sp, r3, #184, 14 @ 0x2e00000 │ │ │ │ + rscseq ip, r3, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ str r8, [r5, #-12]! │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bhi cc5ac <__cxa_atexit@plt+0xbf78c> │ │ │ │ mov r7, fp │ │ │ │ b cc5c0 <__cxa_atexit@plt+0xbf7a0> │ │ │ │ ldr r7, [pc, #8] @ cc5bc <__cxa_atexit@plt+0xbf79c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r3, #156, 14 @ 0x2700000 │ │ │ │ + rscseq ip, r3, #156, 14 @ 0x2700000 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne cc628 <__cxa_atexit@plt+0xbf808> │ │ │ │ ldr r1, [pc, #248] @ cc6d4 <__cxa_atexit@plt+0xbf8b4> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ @@ -196093,15 +196093,15 @@ │ │ │ │ str r1, [r3] │ │ │ │ beq cc6a8 <__cxa_atexit@plt+0xbf888> │ │ │ │ ldr r3, [pc, #196] @ cc6dc <__cxa_atexit@plt+0xbf8bc> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc cc6b4 <__cxa_atexit@plt+0xbf894> │ │ │ │ ldm r5, {r1, r2, sl} │ │ │ │ ldr r8, [pc, #156] @ cc6e0 <__cxa_atexit@plt+0xbf8c0> │ │ │ │ sub r0, r3, #27 │ │ │ │ @@ -196135,53 +196135,53 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ cc6d0 <__cxa_atexit@plt+0xbf8b0> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsl #17 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - tsteq r4, #88, 24 @ 0x5800 │ │ │ │ - tsteq r4, #208, 18 @ 0x340000 │ │ │ │ - tsteq r4, #192, 22 @ 0x30000 │ │ │ │ - tsteq r4, #212, 18 @ 0x350000 │ │ │ │ - rscseq sp, r3, #76, 12 @ 0x4c00000 │ │ │ │ + tsteq r4, #104, 24 @ 0x6800 │ │ │ │ + tsteq r4, #224, 18 @ 0x380000 │ │ │ │ + tsteq r4, #208, 22 @ 0x34000 │ │ │ │ + tsteq r4, #228, 18 @ 0x390000 │ │ │ │ + rscseq ip, r3, #76, 12 @ 0x4c00000 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ cc734 <__cxa_atexit@plt+0xbf914> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq cc72c <__cxa_atexit@plt+0xbf90c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ cc738 <__cxa_atexit@plt+0xbf918> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq sp, r3, #0, 12 │ │ │ │ + rscseq ip, r3, #0, 12 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ cc760 <__cxa_atexit@plt+0xbf940> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq sp, r3, #216, 10 @ 0x36000000 │ │ │ │ + rscseq ip, r3, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq cc78c <__cxa_atexit@plt+0xbf96c> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ @@ -196203,33 +196203,33 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r3, #4] │ │ │ │ beq cc808 <__cxa_atexit@plt+0xbf9e8> │ │ │ │ ldr r3, [pc, #72] @ cc81c <__cxa_atexit@plt+0xbf9fc> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #40] @ cc820 <__cxa_atexit@plt+0xbfa00> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq sp, r3, #24, 10 @ 0x6000000 │ │ │ │ + rscseq ip, r3, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ add r9, r5, #12 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldm r9, {r1, r8, r9} │ │ │ │ @@ -196296,38 +196296,38 @@ │ │ │ │ stm r5, {r2, r3} │ │ │ │ beq cc964 <__cxa_atexit@plt+0xbfb44> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #72] @ cc990 <__cxa_atexit@plt+0xbfb70> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ b cc978 <__cxa_atexit@plt+0xbfb58> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r4, #144, 14 @ 0x2400000 │ │ │ │ - tsteq r4, #212, 18 @ 0x350000 │ │ │ │ - tsteq r4, #124, 16 @ 0x7c0000 │ │ │ │ - tsteq r4, #56, 20 @ 0x38000 │ │ │ │ - tsteq r4, #176, 18 @ 0x2c0000 │ │ │ │ - tsteq r4, #196, 14 @ 0x3100000 │ │ │ │ - rscseq sp, r3, #144, 6 @ 0x40000002 │ │ │ │ + tsteq r4, #160, 14 @ 0x2800000 │ │ │ │ + tsteq r4, #228, 18 @ 0x390000 │ │ │ │ + tsteq r4, #140, 16 @ 0x8c0000 │ │ │ │ + tsteq r4, #72, 20 @ 0x48000 │ │ │ │ + tsteq r4, #192, 18 @ 0x300000 │ │ │ │ + tsteq r4, #212, 14 @ 0x3500000 │ │ │ │ + rscseq ip, r3, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #56] @ cca04 <__cxa_atexit@plt+0xbfbe4> │ │ │ │ tst r7, #3 │ │ │ │ @@ -196337,49 +196337,49 @@ │ │ │ │ str r2, [r3, #-4]! │ │ │ │ beq cc9f8 <__cxa_atexit@plt+0xbfbd8> │ │ │ │ ldr r3, [pc, #32] @ cca08 <__cxa_atexit@plt+0xbfbe8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq sp, r3, #48, 6 @ 0xc0000000 │ │ │ │ + rscseq ip, r3, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ cca30 <__cxa_atexit@plt+0xbfc10> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq sp, r3, #8, 6 @ 0x20000000 │ │ │ │ + rscseq ip, r3, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne cca60 <__cxa_atexit@plt+0xbfc40> │ │ │ │ ldr r3, [pc, #36] @ cca78 <__cxa_atexit@plt+0xbfc58> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r3, [pc, #12] @ cca74 <__cxa_atexit@plt+0xbfc54> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - rscseq sp, r3, #192, 4 │ │ │ │ + rscseq ip, r3, #192, 4 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ beq ccab8 <__cxa_atexit@plt+0xbfc98> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -196391,15 +196391,15 @@ │ │ │ │ cmp r9, #95 @ 0x5f │ │ │ │ bne ccad0 <__cxa_atexit@plt+0xbfcb0> │ │ │ │ ldr r6, [pc, #212] @ ccb94 <__cxa_atexit@plt+0xbfd74> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr lr, [pc, #172] @ ccb84 <__cxa_atexit@plt+0xbfd64> │ │ │ │ ldr r0, [pc, #172] @ ccb88 <__cxa_atexit@plt+0xbfd68> │ │ │ │ mov r1, r5 │ │ │ │ add lr, pc, lr │ │ │ │ sub r7, r6, #27 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr ip, [r1, #16]! │ │ │ │ @@ -196436,21 +196436,21 @@ │ │ │ │ mov r7, fp │ │ │ │ b cc5c0 <__cxa_atexit@plt+0xbf7a0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr r4 │ │ │ │ - tsteq r4, #60, 14 @ 0xf00000 │ │ │ │ - tsteq r4, #132, 14 @ 0x2100000 │ │ │ │ - tsteq r4, #32, 10 @ 0x8000000 │ │ │ │ + tsteq r4, #76, 14 @ 0x1300000 │ │ │ │ + tsteq r4, #148, 14 @ 0x2500000 │ │ │ │ + tsteq r4, #48, 10 @ 0xc000000 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rscseq sp, r3, #164, 2 @ 0x29 │ │ │ │ + rscseq ip, r3, #164, 2 @ 0x29 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r8, [r3, #16]! │ │ │ │ cmp r2, #2 │ │ │ │ bne ccc4c <__cxa_atexit@plt+0xbfe2c> │ │ │ │ @@ -196490,38 +196490,38 @@ │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ b cc5c0 <__cxa_atexit@plt+0xbf7a0> │ │ │ │ ldr r3, [pc, #44] @ ccc80 <__cxa_atexit@plt+0xbfe60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r4, #52, 12 @ 0x3400000 │ │ │ │ - tsteq r4, #152, 12 @ 0x9800000 │ │ │ │ - tsteq r4, #52, 8 @ 0x34000000 │ │ │ │ + tsteq r4, #68, 12 @ 0x4400000 │ │ │ │ + tsteq r4, #168, 12 @ 0xa800000 │ │ │ │ + tsteq r4, #68, 8 @ 0x44000000 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rscseq sp, r3, #184 @ 0xb8 │ │ │ │ + rscseq ip, r3, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r7, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ b cc5c0 <__cxa_atexit@plt+0xbf7a0> │ │ │ │ - rscseq sp, r3, #136 @ 0x88 │ │ │ │ + rscseq ip, r3, #136 @ 0x88 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ ldr r9, [r3, #16]! │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ @@ -196626,51 +196626,51 @@ │ │ │ │ mov r6, sl │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ mov fp, ip │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #12, 10 @ 0x3000000 │ │ │ │ - tsteq r4, #180, 6 @ 0xd0000002 │ │ │ │ - tsteq r4, #152, 4 @ 0x80000009 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #28, 10 @ 0x7000000 │ │ │ │ + tsteq r4, #196, 6 @ 0x10000003 │ │ │ │ + tsteq r4, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - tsteq r4, #152, 10 @ 0x26000000 │ │ │ │ - tsteq r4, #12, 10 @ 0x3000000 │ │ │ │ - tsteq r4, #40, 6 @ 0xa0000000 │ │ │ │ + tsteq r4, #168, 10 @ 0x2a000000 │ │ │ │ + tsteq r4, #28, 10 @ 0x7000000 │ │ │ │ + tsteq r4, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - tsteq r4, #68, 4 @ 0x40000004 │ │ │ │ - tsteq r4, #136, 8 @ 0x88000000 │ │ │ │ - tsteq r4, #0, 8 │ │ │ │ - rscseq ip, r3, #148, 28 @ 0x940 │ │ │ │ + tsteq r4, #84, 4 @ 0x40000005 │ │ │ │ + tsteq r4, #152, 8 @ 0x98000000 │ │ │ │ + tsteq r4, #16, 8 @ 0x10000000 │ │ │ │ + rscseq fp, r3, #148, 28 @ 0x940 │ │ │ │ andeq r0, r0, r7, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ b cc5c0 <__cxa_atexit@plt+0xbf7a0> │ │ │ │ - rscseq ip, r3, #100, 28 @ 0x640 │ │ │ │ + rscseq fp, r3, #100, 28 @ 0x640 │ │ │ │ andeq r0, r0, r7, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ b cc5c0 <__cxa_atexit@plt+0xbf7a0> │ │ │ │ - rscseq ip, r3, #52, 28 @ 0x340 │ │ │ │ + rscseq fp, r3, #52, 28 @ 0x340 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #12]! │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r2, [r3, #-8] │ │ │ │ @@ -196712,21 +196712,21 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ ccfe4 <__cxa_atexit@plt+0xc01c4> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #180, 4 @ 0x4000000b │ │ │ │ - tsteq r4, #44, 6 @ 0xb0000000 │ │ │ │ - tsteq r4, #216 @ 0xd8 │ │ │ │ - tsteq r4, #112 @ 0x70 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #196, 4 @ 0x4000000c │ │ │ │ + tsteq r4, #60, 6 @ 0xf0000000 │ │ │ │ + tsteq r4, #232 @ 0xe8 │ │ │ │ + tsteq r4, #128 @ 0x80 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - rscseq ip, r3, #120, 26 @ 0x1e00 │ │ │ │ + rscseq fp, r3, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi cd0b4 <__cxa_atexit@plt+0xc0294> │ │ │ │ and r7, sl, #3 │ │ │ │ @@ -196750,15 +196750,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ beq cd0a8 <__cxa_atexit@plt+0xc0288> │ │ │ │ ldr r3, [pc, #148] @ cd0f0 <__cxa_atexit@plt+0xc02d0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ cmp r7, r3 │ │ │ │ bcc cd0c4 <__cxa_atexit@plt+0xc02a4> │ │ │ │ ldr r7, [pc, #112] @ cd0f8 <__cxa_atexit@plt+0xc02d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -196780,52 +196780,52 @@ │ │ │ │ ldr r7, [pc, #24] @ cd0e4 <__cxa_atexit@plt+0xc02c4> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r0, r9 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - rscseq ip, r3, #188, 24 @ 0xbc00 │ │ │ │ - tsteq r4, #208, 30 @ 0x340 │ │ │ │ - tsteq r4, #136, 30 @ 0x220 │ │ │ │ - rscseq ip, r3, #100, 24 @ 0x6400 │ │ │ │ + rscseq fp, r3, #188, 24 @ 0xbc00 │ │ │ │ + tsteq r4, #224, 30 @ 0x380 │ │ │ │ + tsteq r4, #152, 30 @ 0x260 │ │ │ │ + rscseq fp, r3, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ cd144 <__cxa_atexit@plt+0xc0324> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq cd13c <__cxa_atexit@plt+0xc031c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ cd148 <__cxa_atexit@plt+0xc0328> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq ip, r3, #24, 24 @ 0x1800 │ │ │ │ + rscseq fp, r3, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ cd170 <__cxa_atexit@plt+0xc0350> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq ip, r3, #240, 22 @ 0x3c000 │ │ │ │ + rscseq fp, r3, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq cd19c <__cxa_atexit@plt+0xc037c> │ │ │ │ mov r7, r5 │ │ │ │ ldr r3, [r7, #4]! │ │ │ │ @@ -196846,15 +196846,15 @@ │ │ │ │ str r1, [r5, #4] │ │ │ │ str r2, [r5, #20] │ │ │ │ beq cd244 <__cxa_atexit@plt+0xc0424> │ │ │ │ ldr r3, [pc, #156] @ cd27c <__cxa_atexit@plt+0xc045c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #100] @ cd268 <__cxa_atexit@plt+0xc0448> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -196868,15 +196868,15 @@ │ │ │ │ stm r5, {r2, r3} │ │ │ │ beq cd260 <__cxa_atexit@plt+0xc0440> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #56] @ cd270 <__cxa_atexit@plt+0xc0450> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @@ -196884,15 +196884,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ - rscseq ip, r3, #228, 20 @ 0xe4000 │ │ │ │ + rscseq fp, r3, #228, 20 @ 0xe4000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #60] @ cd2d0 <__cxa_atexit@plt+0xc04b0> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -196900,31 +196900,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq cd2c4 <__cxa_atexit@plt+0xc04a4> │ │ │ │ ldr r3, [pc, #32] @ cd2d4 <__cxa_atexit@plt+0xc04b4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq ip, r3, #140, 20 @ 0x8c000 │ │ │ │ + rscseq fp, r3, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ cd2fc <__cxa_atexit@plt+0xc04dc> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq ip, r3, #100, 20 @ 0x64000 │ │ │ │ + rscseq fp, r3, #100, 20 @ 0x64000 │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr lr, [r3, #8]! │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ @@ -196967,32 +196967,32 @@ │ │ │ │ beq cd3e0 <__cxa_atexit@plt+0xc05c0> │ │ │ │ ldr r5, [pc, #76] @ cd408 <__cxa_atexit@plt+0xc05e8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r1] │ │ │ │ mov r5, r1 │ │ │ │ str r8, [r3] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq r4, #248, 24 @ 0xf800 │ │ │ │ - rscseq ip, r3, #84, 18 @ 0x150000 │ │ │ │ + tsteq r4, #8, 26 @ 0x200 │ │ │ │ + rscseq fp, r3, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #56] @ cd460 <__cxa_atexit@plt+0xc0640> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -197001,30 +197001,30 @@ │ │ │ │ str r3, [r5, #16] │ │ │ │ beq cd458 <__cxa_atexit@plt+0xc0638> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ cd464 <__cxa_atexit@plt+0xc0644> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq ip, r3, #252, 16 @ 0xfc0000 │ │ │ │ + rscseq fp, r3, #252, 16 @ 0xfc0000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ cd48c <__cxa_atexit@plt+0xc066c> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq ip, r3, #212, 16 @ 0xd40000 │ │ │ │ + rscseq fp, r3, #212, 16 @ 0xd40000 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne cd4f0 <__cxa_atexit@plt+0xc06d0> │ │ │ │ ldr r3, [pc, #92] @ cd50c <__cxa_atexit@plt+0xc06ec> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -197039,27 +197039,27 @@ │ │ │ │ str r3, [r5] │ │ │ │ beq cd504 <__cxa_atexit@plt+0xc06e4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #48] @ cd514 <__cxa_atexit@plt+0xc06f4> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r3, [pc, #32] @ cd518 <__cxa_atexit@plt+0xc06f8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq ip, r3, #72, 16 @ 0x480000 │ │ │ │ + rscseq fp, r3, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq cd550 <__cxa_atexit@plt+0xc0730> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ @@ -197081,15 +197081,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ beq cd598 <__cxa_atexit@plt+0xc0778> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #200] @ cd654 <__cxa_atexit@plt+0xc0834> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #152] @ cd640 <__cxa_atexit@plt+0xc0820> │ │ │ │ ldr lr, [pc, #152] @ cd644 <__cxa_atexit@plt+0xc0824> │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -197119,26 +197119,26 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #16] @ cd648 <__cxa_atexit@plt+0xc0828> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ b cd614 <__cxa_atexit@plt+0xc07f4> │ │ │ │ andeq r0, r0, r8, ror #8 │ │ │ │ - tsteq r4, #164, 20 @ 0xa4000 │ │ │ │ - rscseq ip, r3, #24, 14 @ 0x600000 │ │ │ │ + tsteq r4, #180, 20 @ 0xb4000 │ │ │ │ + rscseq fp, r3, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - rscseq ip, r3, #12, 14 @ 0x300000 │ │ │ │ + rscseq fp, r3, #12, 14 @ 0x300000 │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #56] @ cd6a4 <__cxa_atexit@plt+0xc0884> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -197146,30 +197146,30 @@ │ │ │ │ str r2, [r5] │ │ │ │ beq cd69c <__cxa_atexit@plt+0xc087c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ cd6a8 <__cxa_atexit@plt+0xc0888> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq ip, r3, #184, 12 @ 0xb800000 │ │ │ │ + rscseq fp, r3, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ cd6d0 <__cxa_atexit@plt+0xc08b0> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq ip, r3, #128, 12 @ 0x8000000 │ │ │ │ + rscseq fp, r3, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r7, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne cd76c <__cxa_atexit@plt+0xc094c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ @@ -197203,31 +197203,31 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ b cc5c0 <__cxa_atexit@plt+0xbf7a0> │ │ │ │ ldr r3, [pc, #68] @ cd7b8 <__cxa_atexit@plt+0xc0998> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #20] @ cd7b4 <__cxa_atexit@plt+0xc0994> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq r4, #64, 18 @ 0x100000 │ │ │ │ - rscseq ip, r3, #172, 10 @ 0x2b000000 │ │ │ │ + tsteq r4, #80, 18 @ 0x140000 │ │ │ │ + rscseq fp, r3, #172, 10 @ 0x2b000000 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rscseq ip, r3, #144, 10 @ 0x24000000 │ │ │ │ + rscseq fp, r3, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -197238,16 +197238,16 @@ │ │ │ │ bhi cd7f8 <__cxa_atexit@plt+0xc09d8> │ │ │ │ mov r7, fp │ │ │ │ b cc5c0 <__cxa_atexit@plt+0xbf7a0> │ │ │ │ ldr r7, [pc, #8] @ cd808 <__cxa_atexit@plt+0xc09e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r3, #80, 10 @ 0x14000000 │ │ │ │ - rscseq ip, r3, #64, 10 @ 0x10000000 │ │ │ │ + rscseq fp, r3, #80, 10 @ 0x14000000 │ │ │ │ + rscseq fp, r3, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r7, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ mov lr, r7 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -197318,25 +197318,25 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #16] @ cd964 <__cxa_atexit@plt+0xc0b44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #156, 14 @ 0x2700000 │ │ │ │ + tsteq r4, #172, 14 @ 0x2b00000 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - rscseq ip, r3, #252, 6 @ 0xf0000003 │ │ │ │ + rscseq fp, r3, #252, 6 @ 0xf0000003 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - tsteq r4, #248, 14 @ 0x3e00000 │ │ │ │ - rscseq ip, r3, #220, 6 @ 0x70000003 │ │ │ │ + tsteq r4, #8, 16 @ 0x80000 │ │ │ │ + rscseq fp, r3, #220, 6 @ 0x70000003 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -197347,16 +197347,16 @@ │ │ │ │ bhi cd9ac <__cxa_atexit@plt+0xc0b8c> │ │ │ │ mov r7, fp │ │ │ │ b cc5c0 <__cxa_atexit@plt+0xbf7a0> │ │ │ │ ldr r7, [pc, #8] @ cd9bc <__cxa_atexit@plt+0xc0b9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r3, #156, 6 @ 0x70000002 │ │ │ │ - rscseq ip, r3, #140, 6 @ 0x30000002 │ │ │ │ + rscseq fp, r3, #156, 6 @ 0x70000002 │ │ │ │ + rscseq fp, r3, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -197367,16 +197367,16 @@ │ │ │ │ bhi cd9fc <__cxa_atexit@plt+0xc0bdc> │ │ │ │ mov r7, fp │ │ │ │ b cc5c0 <__cxa_atexit@plt+0xbf7a0> │ │ │ │ ldr r7, [pc, #8] @ cda0c <__cxa_atexit@plt+0xc0bec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r3, #76, 6 @ 0x30000001 │ │ │ │ - rscseq ip, r3, #60, 6 @ 0xf0000000 │ │ │ │ + rscseq fp, r3, #76, 6 @ 0x30000001 │ │ │ │ + rscseq fp, r3, #60, 6 @ 0xf0000000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -197387,15 +197387,15 @@ │ │ │ │ bhi cda4c <__cxa_atexit@plt+0xc0c2c> │ │ │ │ mov r7, fp │ │ │ │ b cc5c0 <__cxa_atexit@plt+0xbf7a0> │ │ │ │ ldr r7, [pc, #8] @ cda5c <__cxa_atexit@plt+0xc0c3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r3, #252, 4 @ 0xc000000f │ │ │ │ + rscseq fp, r3, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -197413,19 +197413,19 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ cdad0 <__cxa_atexit@plt+0xc0cb0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #192, 10 @ 0x30000000 │ │ │ │ - tsteq r4, #124, 10 @ 0x1f000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #208, 10 @ 0x34000000 │ │ │ │ + tsteq r4, #140, 10 @ 0x23000000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rscseq ip, r3, #164, 4 @ 0x4000000a │ │ │ │ + rscseq fp, r3, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi cdb54 <__cxa_atexit@plt+0xc0d34> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -197454,17 +197454,17 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ cdb68 <__cxa_atexit@plt+0xc0d48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq ip, r3, #52, 4 @ 0x40000003 │ │ │ │ - tsteq r4, #232, 8 @ 0xe8000000 │ │ │ │ - rscseq ip, r3, #12, 4 @ 0xc0000000 │ │ │ │ + rscseq fp, r3, #52, 4 @ 0x40000003 │ │ │ │ + tsteq r4, #248, 8 @ 0xf8000000 │ │ │ │ + rscseq fp, r3, #12, 4 @ 0xc0000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne cdbe4 <__cxa_atexit@plt+0xc0dc4> │ │ │ │ ldr r2, [pc, #136] @ cdc18 <__cxa_atexit@plt+0xc0df8> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -197484,15 +197484,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ beq cdc00 <__cxa_atexit@plt+0xc0de0> │ │ │ │ ldr r3, [pc, #76] @ cdc20 <__cxa_atexit@plt+0xc0e00> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r3, [pc, #40] @ cdc14 <__cxa_atexit@plt+0xc0df4> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq cdc0c <__cxa_atexit@plt+0xc0dec> │ │ │ │ b cde1c <__cxa_atexit@plt+0xc0ffc> │ │ │ │ @@ -197501,44 +197501,44 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - rscseq ip, r3, #88, 2 │ │ │ │ + rscseq fp, r3, #88, 2 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ cdc68 <__cxa_atexit@plt+0xc0e48> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq cdc60 <__cxa_atexit@plt+0xc0e40> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ cdc6c <__cxa_atexit@plt+0xc0e4c> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq ip, r3, #12, 2 │ │ │ │ + rscseq fp, r3, #12, 2 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ cdc94 <__cxa_atexit@plt+0xc0e74> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq ip, r3, #228 @ 0xe4 │ │ │ │ + rscseq fp, r3, #228 @ 0xe4 │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq cdcc0 <__cxa_atexit@plt+0xc0ea0> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ @@ -197565,51 +197565,51 @@ │ │ │ │ beq cdd28 <__cxa_atexit@plt+0xc0f08> │ │ │ │ ldr r2, [pc, #36] @ cdd38 <__cxa_atexit@plt+0xc0f18> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r3] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - rscseq ip, r3, #60 @ 0x3c │ │ │ │ + rscseq fp, r3, #60 @ 0x3c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ cdd84 <__cxa_atexit@plt+0xc0f64> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq cdd7c <__cxa_atexit@plt+0xc0f5c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ cdd88 <__cxa_atexit@plt+0xc0f68> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq fp, r3, #240, 30 @ 0x3c0 │ │ │ │ + rscseq sl, r3, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ cddb0 <__cxa_atexit@plt+0xc0f90> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq fp, r3, #200, 30 @ 0x320 │ │ │ │ + rscseq sl, r3, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ @@ -197624,15 +197624,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq cde04 <__cxa_atexit@plt+0xc0fe4> │ │ │ │ b cde1c <__cxa_atexit@plt+0xc0ffc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq fp, r3, #108, 30 @ 0x1b0 │ │ │ │ + rscseq sl, r3, #108, 30 @ 0x1b0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne cde8c <__cxa_atexit@plt+0xc106c> │ │ │ │ ldr r2, [pc, #196] @ cdef4 <__cxa_atexit@plt+0xc10d4> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -197654,15 +197654,15 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ beq cdee0 <__cxa_atexit@plt+0xc10c0> │ │ │ │ ldr r3, [pc, #128] @ cdefc <__cxa_atexit@plt+0xc10dc> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r3, [pc, #88] @ cdeec <__cxa_atexit@plt+0xc10cc> │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #4]! │ │ │ │ ldr sl, [r7, #8] │ │ │ │ tst sl, #3 │ │ │ │ beq cded0 <__cxa_atexit@plt+0xc10b0> │ │ │ │ @@ -197680,19 +197680,19 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #11 │ │ │ │ - tsteq r4, #116, 2 │ │ │ │ + tsteq r4, #132, 2 @ 0x21 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - rscseq fp, r3, #100, 28 @ 0x640 │ │ │ │ + rscseq sl, r3, #100, 28 @ 0x640 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #56] @ cdf58 <__cxa_atexit@plt+0xc1138> │ │ │ │ tst r7, #3 │ │ │ │ @@ -197702,31 +197702,31 @@ │ │ │ │ str r2, [r3, #-4]! │ │ │ │ beq cdf4c <__cxa_atexit@plt+0xc112c> │ │ │ │ ldr r3, [pc, #32] @ cdf5c <__cxa_atexit@plt+0xc113c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq fp, r3, #4, 28 @ 0x40 │ │ │ │ + rscseq sl, r3, #4, 28 @ 0x40 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ cdf84 <__cxa_atexit@plt+0xc1164> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq fp, r3, #220, 26 @ 0x3700 │ │ │ │ + rscseq sl, r3, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne cdfe8 <__cxa_atexit@plt+0xc11c8> │ │ │ │ ldr r3, [pc, #92] @ ce004 <__cxa_atexit@plt+0xc11e4> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -197741,27 +197741,27 @@ │ │ │ │ str r3, [r5] │ │ │ │ beq cdffc <__cxa_atexit@plt+0xc11dc> │ │ │ │ ldr r3, [pc, #52] @ ce00c <__cxa_atexit@plt+0xc11ec> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #12] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r3, [pc, #32] @ ce010 <__cxa_atexit@plt+0xc11f0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq fp, r3, #80, 26 @ 0x1400 │ │ │ │ + rscseq sl, r3, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq ce03c <__cxa_atexit@plt+0xc121c> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ @@ -197780,15 +197780,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ beq ce084 <__cxa_atexit@plt+0xc1264> │ │ │ │ ldr r3, [pc, #132] @ ce0f8 <__cxa_atexit@plt+0xc12d8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #12] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #84] @ ce0e8 <__cxa_atexit@plt+0xc12c8> │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r2, [r5, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ tst r7, #3 │ │ │ │ @@ -197807,48 +197807,48 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ ce0ec <__cxa_atexit@plt+0xc12cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ - rscseq fp, r3, #112, 24 @ 0x7000 │ │ │ │ + rscseq sl, r3, #112, 24 @ 0x7000 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - rscseq fp, r3, #104, 24 @ 0x6800 │ │ │ │ + rscseq sl, r3, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, r6, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ ce140 <__cxa_atexit@plt+0xc1320> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq ce138 <__cxa_atexit@plt+0xc1318> │ │ │ │ ldr r3, [pc, #28] @ ce144 <__cxa_atexit@plt+0xc1324> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #12] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rscseq fp, r3, #28, 24 @ 0x1c00 │ │ │ │ + rscseq sl, r3, #28, 24 @ 0x1c00 │ │ │ │ andeq r0, r0, r6, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ce16c <__cxa_atexit@plt+0xc134c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #12] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq fp, r3, #228, 22 @ 0x39000 │ │ │ │ + rscseq sl, r3, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r0, r6, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ce1c4 <__cxa_atexit@plt+0xc13a4> │ │ │ │ ldr r3, [pc, #96] @ ce1f0 <__cxa_atexit@plt+0xc13d0> │ │ │ │ ldr r7, [r5, #24] │ │ │ │ @@ -197865,25 +197865,25 @@ │ │ │ │ bhi ce1e0 <__cxa_atexit@plt+0xc13c0> │ │ │ │ mov r7, fp │ │ │ │ b cc5c0 <__cxa_atexit@plt+0xbf7a0> │ │ │ │ ldr r3, [pc, #44] @ ce1f8 <__cxa_atexit@plt+0xc13d8> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ ce1f4 <__cxa_atexit@plt+0xc13d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rscseq fp, r3, #104, 22 @ 0x1a000 │ │ │ │ + rscseq sl, r3, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rscseq fp, r3, #80, 22 @ 0x14000 │ │ │ │ + rscseq sl, r3, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r5, #12] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -197892,16 +197892,16 @@ │ │ │ │ bhi ce230 <__cxa_atexit@plt+0xc1410> │ │ │ │ mov r7, fp │ │ │ │ b cc5c0 <__cxa_atexit@plt+0xbf7a0> │ │ │ │ ldr r7, [pc, #8] @ ce240 <__cxa_atexit@plt+0xc1420> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r3, #24, 22 @ 0x6000 │ │ │ │ - rscseq fp, r3, #8, 22 @ 0x2000 │ │ │ │ + rscseq sl, r3, #24, 22 @ 0x6000 │ │ │ │ + rscseq sl, r3, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r6, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ce29c <__cxa_atexit@plt+0xc147c> │ │ │ │ @@ -197950,18 +197950,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ ce328 <__cxa_atexit@plt+0xc1508> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - rscseq fp, r3, #52, 20 @ 0x34000 │ │ │ │ + rscseq sl, r3, #52, 20 @ 0x34000 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - rscseq fp, r3, #72, 20 @ 0x48000 │ │ │ │ - rscseq fp, r3, #24, 20 @ 0x18000 │ │ │ │ + rscseq sl, r3, #72, 20 @ 0x48000 │ │ │ │ + rscseq sl, r3, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r5, #12] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -197970,16 +197970,16 @@ │ │ │ │ bhi ce368 <__cxa_atexit@plt+0xc1548> │ │ │ │ mov r7, fp │ │ │ │ b cc5c0 <__cxa_atexit@plt+0xbf7a0> │ │ │ │ ldr r7, [pc, #8] @ ce378 <__cxa_atexit@plt+0xc1558> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r3, #224, 18 @ 0x380000 │ │ │ │ - rscseq fp, r3, #208, 18 @ 0x340000 │ │ │ │ + rscseq sl, r3, #224, 18 @ 0x380000 │ │ │ │ + rscseq sl, r3, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r5, #12] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -197988,16 +197988,16 @@ │ │ │ │ bhi ce3b0 <__cxa_atexit@plt+0xc1590> │ │ │ │ mov r7, fp │ │ │ │ b cc5c0 <__cxa_atexit@plt+0xbf7a0> │ │ │ │ ldr r7, [pc, #8] @ ce3c0 <__cxa_atexit@plt+0xc15a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r3, #152, 18 @ 0x260000 │ │ │ │ - rscseq fp, r3, #136, 18 @ 0x220000 │ │ │ │ + rscseq sl, r3, #152, 18 @ 0x260000 │ │ │ │ + rscseq sl, r3, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r5, #8]! │ │ │ │ str r7, [r3, #20] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ @@ -198007,27 +198007,27 @@ │ │ │ │ bhi ce3fc <__cxa_atexit@plt+0xc15dc> │ │ │ │ mov r7, fp │ │ │ │ b cc5c0 <__cxa_atexit@plt+0xbf7a0> │ │ │ │ ldr r7, [pc, #8] @ ce40c <__cxa_atexit@plt+0xc15ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r3, #76, 18 @ 0x130000 │ │ │ │ - rscseq fp, r3, #100, 18 @ 0x190000 │ │ │ │ + rscseq sl, r3, #76, 18 @ 0x130000 │ │ │ │ + rscseq sl, r3, #100, 18 @ 0x190000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ ce438 <__cxa_atexit@plt+0xc1618> │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ add r9, r3, #1 │ │ │ │ b ccff8 <__cxa_atexit@plt+0xc01d8> │ │ │ │ - tsteq r4, #252, 22 @ 0x3f000 │ │ │ │ - rscseq fp, r3, #76, 18 @ 0x130000 │ │ │ │ + tsteq r4, #12, 24 @ 0xc00 │ │ │ │ + rscseq sl, r3, #76, 18 @ 0x130000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ce49c <__cxa_atexit@plt+0xc167c> │ │ │ │ @@ -198050,16 +198050,16 @@ │ │ │ │ ldr r7, [pc, #20] @ ce4b8 <__cxa_atexit@plt+0xc1698> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq fp, r3, #240, 16 @ 0xf00000 │ │ │ │ - rscseq fp, r3, #208, 16 @ 0xd00000 │ │ │ │ + rscseq sl, r3, #240, 16 @ 0xf00000 │ │ │ │ + rscseq sl, r3, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ce4e0 <__cxa_atexit@plt+0xc16c0> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -198079,16 +198079,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ ce534 <__cxa_atexit@plt+0xc1714> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r4, #212, 24 @ 0xd400 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r4, #228, 24 @ 0xe400 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ce560 <__cxa_atexit@plt+0xc1740> │ │ │ │ @@ -198096,15 +198096,15 @@ │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b ce574 <__cxa_atexit@plt+0xc1754> │ │ │ │ ldr r7, [pc, #8] @ ce570 <__cxa_atexit@plt+0xc1750> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r3, #56, 16 @ 0x380000 │ │ │ │ + rscseq sl, r3, #56, 16 @ 0x380000 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ce5e8 <__cxa_atexit@plt+0xc17c8> │ │ │ │ ldr r2, [pc, #124] @ ce60c <__cxa_atexit@plt+0xc17ec> │ │ │ │ ldr r1, [r7, #2] │ │ │ │ @@ -198125,28 +198125,28 @@ │ │ │ │ str r3, [r2, #4] │ │ │ │ beq ce600 <__cxa_atexit@plt+0xc17e0> │ │ │ │ ldr r3, [pc, #60] @ ce614 <__cxa_atexit@plt+0xc17f4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ mov r7, fp │ │ │ │ b ce95c <__cxa_atexit@plt+0xc1b3c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - rscseq fp, r3, #132, 14 @ 0x2100000 │ │ │ │ + rscseq sl, r3, #132, 14 @ 0x2100000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #60] @ ce668 <__cxa_atexit@plt+0xc1848> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -198154,31 +198154,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq ce65c <__cxa_atexit@plt+0xc183c> │ │ │ │ ldr r3, [pc, #32] @ ce66c <__cxa_atexit@plt+0xc184c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq fp, r3, #44, 14 @ 0xb00000 │ │ │ │ + rscseq sl, r3, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ ce694 <__cxa_atexit@plt+0xc1874> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq fp, r3, #4, 14 @ 0x100000 │ │ │ │ + rscseq sl, r3, #4, 14 @ 0x100000 │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ and r2, r2, #3 │ │ │ │ @@ -198213,56 +198213,56 @@ │ │ │ │ str r2, [r5] │ │ │ │ beq ce748 <__cxa_atexit@plt+0xc1928> │ │ │ │ ldr r2, [pc, #44] @ ce764 <__cxa_atexit@plt+0xc1944> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r8, [r3, #16] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r3, #20 │ │ │ │ mov r7, fp │ │ │ │ b ce95c <__cxa_atexit@plt+0xc1b3c> │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rscseq fp, r3, #40, 12 @ 0x2800000 │ │ │ │ + rscseq sl, r3, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ ce7b8 <__cxa_atexit@plt+0xc1998> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq ce7b0 <__cxa_atexit@plt+0xc1990> │ │ │ │ ldr r3, [pc, #28] @ ce7bc <__cxa_atexit@plt+0xc199c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #12] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rscseq fp, r3, #220, 10 @ 0x37000000 │ │ │ │ + rscseq sl, r3, #220, 10 @ 0x37000000 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ce7e4 <__cxa_atexit@plt+0xc19c4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #12] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq fp, r3, #180, 10 @ 0x2d000000 │ │ │ │ + rscseq sl, r3, #180, 10 @ 0x2d000000 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq ce81c <__cxa_atexit@plt+0xc19fc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -198284,46 +198284,46 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ stmib r6, {r0, r2} │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #20, 16 @ 0x140000 │ │ │ │ - rscseq fp, r3, #52, 10 @ 0xd000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #36, 16 @ 0x240000 │ │ │ │ + rscseq sl, r3, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ ce8ac <__cxa_atexit@plt+0xc1a8c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq ce8a4 <__cxa_atexit@plt+0xc1a84> │ │ │ │ ldr r3, [pc, #28] @ ce8b0 <__cxa_atexit@plt+0xc1a90> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #12] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rscseq fp, r3, #232, 8 @ 0xe8000000 │ │ │ │ + rscseq sl, r3, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ce8d8 <__cxa_atexit@plt+0xc1ab8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #12] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq fp, r3, #192, 8 @ 0xc0000000 │ │ │ │ + rscseq sl, r3, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq ce910 <__cxa_atexit@plt+0xc1af0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -198345,16 +198345,16 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ stmib r6, {r0, r2} │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #32, 14 @ 0x800000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #48, 14 @ 0xc00000 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ce9d4 <__cxa_atexit@plt+0xc1bb4> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -198376,15 +198376,15 @@ │ │ │ │ str r3, [r2, #4] │ │ │ │ beq cea28 <__cxa_atexit@plt+0xc1c08> │ │ │ │ ldr r3, [pc, #152] @ cea5c <__cxa_atexit@plt+0xc1c3c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc cea34 <__cxa_atexit@plt+0xc1c14> │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #108] @ cea60 <__cxa_atexit@plt+0xc1c40> │ │ │ │ @@ -198407,22 +198407,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ cea50 <__cxa_atexit@plt+0xc1c30> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0x000005b4 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - tsteq r4, #100, 12 @ 0x6400000 │ │ │ │ - tsteq r4, #40, 12 @ 0x2800000 │ │ │ │ - rscseq fp, r3, #52, 6 @ 0xd0000000 │ │ │ │ + tsteq r4, #116, 12 @ 0x7400000 │ │ │ │ + tsteq r4, #56, 12 @ 0x3800000 │ │ │ │ + rscseq sl, r3, #52, 6 @ 0xd0000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #60] @ ceab8 <__cxa_atexit@plt+0xc1c98> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -198430,31 +198430,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq ceaac <__cxa_atexit@plt+0xc1c8c> │ │ │ │ ldr r3, [pc, #32] @ ceabc <__cxa_atexit@plt+0xc1c9c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq fp, r3, #220, 4 @ 0xc000000d │ │ │ │ + rscseq sl, r3, #220, 4 @ 0xc000000d │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ ceae4 <__cxa_atexit@plt+0xc1cc4> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq fp, r3, #180, 4 @ 0x4000000b │ │ │ │ + rscseq sl, r3, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ceb64 <__cxa_atexit@plt+0xc1d44> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ @@ -198481,32 +198481,32 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, fp │ │ │ │ b ce574 <__cxa_atexit@plt+0xc1754> │ │ │ │ ldr r3, [pc, #44] @ ceb98 <__cxa_atexit@plt+0xc1d78> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r4, #44, 10 @ 0xb000000 │ │ │ │ + tsteq r4, #60, 10 @ 0xf000000 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq fp, r3, #0, 4 │ │ │ │ + rscseq sl, r3, #0, 4 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b ce574 <__cxa_atexit@plt+0xc1754> │ │ │ │ - rscseq fp, r3, #228, 2 @ 0x39 │ │ │ │ + rscseq sl, r3, #228, 2 @ 0x39 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r2, #12]! │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r2, #-4] │ │ │ │ @@ -198561,49 +198561,49 @@ │ │ │ │ str r2, [r5, #16] │ │ │ │ beq ceccc <__cxa_atexit@plt+0xc1eac> │ │ │ │ ldr r6, [pc, #76] @ cecf4 <__cxa_atexit@plt+0xc1ed4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r6, pc, r6 │ │ │ │ stm r5, {r6, r8} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - tsteq r4, #40, 8 @ 0x28000000 │ │ │ │ + tsteq r4, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - rscseq fp, r3, #152 @ 0x98 │ │ │ │ + rscseq sl, r3, #152 @ 0x98 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b ce574 <__cxa_atexit@plt+0xc1754> │ │ │ │ - rscseq fp, r3, #124 @ 0x7c │ │ │ │ + rscseq sl, r3, #124 @ 0x7c │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b ce574 <__cxa_atexit@plt+0xc1754> │ │ │ │ - rscseq fp, r3, #96 @ 0x60 │ │ │ │ + rscseq sl, r3, #96 @ 0x60 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #56] @ ced8c <__cxa_atexit@plt+0xc1f6c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -198612,30 +198612,30 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ beq ced84 <__cxa_atexit@plt+0xc1f64> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ ced90 <__cxa_atexit@plt+0xc1f70> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq fp, r3, #8 │ │ │ │ + rscseq sl, r3, #8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ cedb8 <__cxa_atexit@plt+0xc1f98> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq sl, r3, #224, 30 @ 0x380 │ │ │ │ + rscseq r9, r3, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne cee0c <__cxa_atexit@plt+0xc1fec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -198651,22 +198651,22 @@ │ │ │ │ stmib r6, {r0, r2} │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ cee30 <__cxa_atexit@plt+0xc2010> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r4, #92, 4 @ 0xc0000005 │ │ │ │ - rscseq sl, r3, #100, 30 @ 0x190 │ │ │ │ + tsteq r4, #108, 4 @ 0xc0000006 │ │ │ │ + rscseq r9, r3, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -198719,38 +198719,38 @@ │ │ │ │ ldr r7, [pc, #100] @ cef7c <__cxa_atexit@plt+0xc215c> │ │ │ │ ldr r2, [r3, #2] │ │ │ │ str r3, [r5, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, fp │ │ │ │ b cf478 <__cxa_atexit@plt+0xc2658> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #24] @ cef80 <__cxa_atexit@plt+0xc2160> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #172, 2 @ 0x2b │ │ │ │ + tsteq r4, #188, 2 @ 0x2f │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ - rscseq sl, r3, #72, 28 @ 0x480 │ │ │ │ - tsteq r4, #216, 2 @ 0x36 │ │ │ │ - rscseq sl, r3, #20, 28 @ 0x140 │ │ │ │ + rscseq r9, r3, #72, 28 @ 0x480 │ │ │ │ + tsteq r4, #232, 2 @ 0x3a │ │ │ │ + rscseq r9, r3, #20, 28 @ 0x140 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r8, [r5] │ │ │ │ @@ -198760,23 +198760,23 @@ │ │ │ │ bne cefd4 <__cxa_atexit@plt+0xc21b4> │ │ │ │ ldr r3, [pc, #44] @ cefec <__cxa_atexit@plt+0xc21cc> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ mov r8, fp │ │ │ │ b cf478 <__cxa_atexit@plt+0xc2658> │ │ │ │ ldr r7, [pc, #12] @ ceff0 <__cxa_atexit@plt+0xc21d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - rscseq sl, r3, #208, 26 @ 0x3400 │ │ │ │ + rscseq r9, r3, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -198794,17 +198794,17 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ cf064 <__cxa_atexit@plt+0xc2244> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #48 @ 0x30 │ │ │ │ - tsteq r4, #236, 30 @ 0x3b0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #64 @ 0x40 │ │ │ │ + tsteq r4, #252, 30 @ 0x3f0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cf0ac <__cxa_atexit@plt+0xc228c> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -198812,26 +198812,26 @@ │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r2, [pc, #44] @ cf0bc <__cxa_atexit@plt+0xc229c> │ │ │ │ ldr r1, [r3, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ mov r8, fp │ │ │ │ b cf478 <__cxa_atexit@plt+0xc2658> │ │ │ │ ldr r7, [pc, #12] @ cf0c0 <__cxa_atexit@plt+0xc22a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - rscseq sl, r3, #0, 26 │ │ │ │ + rscseq r9, r3, #0, 26 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq sl, r3, #204, 24 @ 0xcc00 │ │ │ │ + rscseq r9, r3, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r3, #-12]! │ │ │ │ sub r2, r3, #16 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -198842,26 +198842,26 @@ │ │ │ │ bne cf11c <__cxa_atexit@plt+0xc22fc> │ │ │ │ ldr r3, [pc, #52] @ cf13c <__cxa_atexit@plt+0xc231c> │ │ │ │ ldr r2, [sl, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str sl, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ mov r5, r3 │ │ │ │ mov r8, fp │ │ │ │ b cf478 <__cxa_atexit@plt+0xc2658> │ │ │ │ ldr r7, [pc, #16] @ cf140 <__cxa_atexit@plt+0xc2320> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq sl, r3, #128, 24 @ 0x8000 │ │ │ │ - rscseq sl, r3, #88, 24 @ 0x5800 │ │ │ │ + rscseq r9, r3, #128, 24 @ 0x8000 │ │ │ │ + rscseq r9, r3, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne cf19c <__cxa_atexit@plt+0xc237c> │ │ │ │ @@ -198895,57 +198895,57 @@ │ │ │ │ str r3, [r5] │ │ │ │ beq cf1f0 <__cxa_atexit@plt+0xc23d0> │ │ │ │ ldr r3, [pc, #48] @ cf210 <__cxa_atexit@plt+0xc23f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #8] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, fp │ │ │ │ b cf478 <__cxa_atexit@plt+0xc2658> │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - rscseq sl, r3, #124, 22 @ 0x1f000 │ │ │ │ + rscseq r9, r3, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ cf264 <__cxa_atexit@plt+0xc2444> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq cf25c <__cxa_atexit@plt+0xc243c> │ │ │ │ ldr r3, [pc, #28] @ cf268 <__cxa_atexit@plt+0xc2448> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #8] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rscseq sl, r3, #48, 22 @ 0xc000 │ │ │ │ + rscseq r9, r3, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ cf290 <__cxa_atexit@plt+0xc2470> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #8] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq sl, r3, #8, 22 @ 0x2000 │ │ │ │ + rscseq r9, r3, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq cf2c8 <__cxa_atexit@plt+0xc24a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -198980,48 +198980,48 @@ │ │ │ │ str sl, [r6, #32] │ │ │ │ str r0, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #64, 30 @ 0x100 │ │ │ │ - tsteq r4, #184, 30 @ 0x2e0 │ │ │ │ - tsteq r4, #56, 26 @ 0xe00 │ │ │ │ - rscseq sl, r3, #76, 20 @ 0x4c000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #80, 30 @ 0x140 │ │ │ │ + tsteq r4, #200, 30 @ 0x320 │ │ │ │ + tsteq r4, #72, 26 @ 0x1200 │ │ │ │ + rscseq r9, r3, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ cf394 <__cxa_atexit@plt+0xc2574> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq cf38c <__cxa_atexit@plt+0xc256c> │ │ │ │ ldr r3, [pc, #28] @ cf398 <__cxa_atexit@plt+0xc2578> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #8] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rscseq sl, r3, #0, 20 │ │ │ │ + rscseq r9, r3, #0, 20 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ cf3c0 <__cxa_atexit@plt+0xc25a0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #8] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq sl, r3, #216, 18 @ 0x360000 │ │ │ │ + rscseq r9, r3, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq cf3f8 <__cxa_atexit@plt+0xc25d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -199054,33 +199054,33 @@ │ │ │ │ str r9, [r6, #24] │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #148, 28 @ 0x940 │ │ │ │ - tsteq r4, #64, 24 @ 0x4000 │ │ │ │ - tsteq r4, #56, 26 @ 0xe00 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #164, 28 @ 0xa40 │ │ │ │ + tsteq r4, #80, 24 @ 0x5000 │ │ │ │ + tsteq r4, #72, 26 @ 0x1200 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov fp, r8 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne cf4b4 <__cxa_atexit@plt+0xc2694> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r1, [pc, #168] @ cf548 <__cxa_atexit@plt+0xc2728> │ │ │ │ ldr r8, [r5] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc cf528 <__cxa_atexit@plt+0xc2708> │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr lr, [r5, #12] │ │ │ │ @@ -199108,22 +199108,22 @@ │ │ │ │ bx ip │ │ │ │ ldr r6, [pc, #20] @ cf544 <__cxa_atexit@plt+0xc2724> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r4, #200, 26 @ 0x3200 │ │ │ │ - tsteq r4, #64, 22 @ 0x10000 │ │ │ │ - tsteq r4, #44, 26 @ 0xb00 │ │ │ │ - tsteq r4, #60, 22 @ 0xf000 │ │ │ │ - rscseq sl, r3, #64, 16 @ 0x400000 │ │ │ │ + tsteq r4, #216, 26 @ 0x3600 │ │ │ │ + tsteq r4, #80, 22 @ 0x14000 │ │ │ │ + tsteq r4, #60, 26 @ 0xf00 │ │ │ │ + tsteq r4, #76, 22 @ 0x13000 │ │ │ │ + rscseq r9, r3, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne cf618 <__cxa_atexit@plt+0xc27f8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -199165,33 +199165,33 @@ │ │ │ │ str r9, [r5, #20] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ b ce574 <__cxa_atexit@plt+0xc1754> │ │ │ │ ldr r3, [pc, #72] @ cf668 <__cxa_atexit@plt+0xc2848> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #28] @ cf664 <__cxa_atexit@plt+0xc2844> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r4, #96, 24 @ 0x6000 │ │ │ │ - tsteq r4, #212, 24 @ 0xd400 │ │ │ │ - tsteq r4, #116, 20 @ 0x74000 │ │ │ │ - rscseq sl, r3, #84, 14 @ 0x1500000 │ │ │ │ + tsteq r4, #112, 24 @ 0x7000 │ │ │ │ + tsteq r4, #228, 24 @ 0xe400 │ │ │ │ + tsteq r4, #132, 20 @ 0x84000 │ │ │ │ + rscseq r9, r3, #84, 14 @ 0x1500000 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - rscseq sl, r3, #48, 14 @ 0xc00000 │ │ │ │ + rscseq r9, r3, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi cf69c <__cxa_atexit@plt+0xc287c> │ │ │ │ @@ -199201,16 +199201,16 @@ │ │ │ │ b ce574 <__cxa_atexit@plt+0xc1754> │ │ │ │ ldr sl, [r5, #24] │ │ │ │ ldr r7, [pc, #12] @ cf6b4 <__cxa_atexit@plt+0xc2894> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r3, #244, 12 @ 0xf400000 │ │ │ │ - rscseq sl, r3, #228, 12 @ 0xe400000 │ │ │ │ + rscseq r9, r3, #244, 12 @ 0xf400000 │ │ │ │ + rscseq r9, r3, #228, 12 @ 0xe400000 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r2, #16]! │ │ │ │ and r3, r7, #3 │ │ │ │ ldr ip, [r2, #-8] │ │ │ │ @@ -199302,15 +199302,15 @@ │ │ │ │ stm r5, {r2, r3} │ │ │ │ beq cf87c <__cxa_atexit@plt+0xc2a5c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #156] @ cf8dc <__cxa_atexit@plt+0xc2abc> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [lr] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [ip] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, ip │ │ │ │ @@ -199322,15 +199322,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ b cf890 <__cxa_atexit@plt+0xc2a70> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #96] @ cf904 <__cxa_atexit@plt+0xc2ae4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ @@ -199341,24 +199341,24 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r9, ip │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - tsteq r4, #192, 16 @ 0xc00000 │ │ │ │ - tsteq r4, #4, 22 @ 0x1000 │ │ │ │ - tsteq r4, #176, 18 @ 0x2c0000 │ │ │ │ - rscseq sl, r3, #220, 8 @ 0xdc000000 │ │ │ │ - tsteq r4, #156, 22 @ 0x27000 │ │ │ │ - tsteq r4, #16, 22 @ 0x4000 │ │ │ │ - tsteq r4, #36, 18 @ 0x90000 │ │ │ │ + tsteq r4, #208, 16 @ 0xd00000 │ │ │ │ + tsteq r4, #20, 22 @ 0x5000 │ │ │ │ + tsteq r4, #192, 18 @ 0x300000 │ │ │ │ + rscseq r9, r3, #220, 8 @ 0xdc000000 │ │ │ │ + tsteq r4, #172, 22 @ 0x2b000 │ │ │ │ + tsteq r4, #32, 22 @ 0x8000 │ │ │ │ + tsteq r4, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ - rscseq sl, r3, #248, 8 @ 0xf8000000 │ │ │ │ - rscseq sl, r3, #148, 8 @ 0x94000000 │ │ │ │ + rscseq r9, r3, #248, 8 @ 0xf8000000 │ │ │ │ + rscseq r9, r3, #148, 8 @ 0x94000000 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi cf938 <__cxa_atexit@plt+0xc2b18> │ │ │ │ @@ -199368,16 +199368,16 @@ │ │ │ │ b ce574 <__cxa_atexit@plt+0xc1754> │ │ │ │ ldr sl, [r5, #24] │ │ │ │ ldr r7, [pc, #12] @ cf950 <__cxa_atexit@plt+0xc2b30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r3, #88, 8 @ 0x58000000 │ │ │ │ - rscseq sl, r3, #72, 8 @ 0x48000000 │ │ │ │ + rscseq r9, r3, #88, 8 @ 0x58000000 │ │ │ │ + rscseq r9, r3, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi cf984 <__cxa_atexit@plt+0xc2b64> │ │ │ │ @@ -199387,16 +199387,16 @@ │ │ │ │ b ce574 <__cxa_atexit@plt+0xc1754> │ │ │ │ ldr sl, [r5, #24] │ │ │ │ ldr r7, [pc, #12] @ cf99c <__cxa_atexit@plt+0xc2b7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r3, #12, 8 @ 0xc000000 │ │ │ │ - rscseq sl, r3, #252, 6 @ 0xf0000003 │ │ │ │ + rscseq r9, r3, #12, 8 @ 0xc000000 │ │ │ │ + rscseq r9, r3, #252, 6 @ 0xf0000003 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #56] @ cf9f8 <__cxa_atexit@plt+0xc2bd8> │ │ │ │ tst r7, #3 │ │ │ │ @@ -199406,31 +199406,31 @@ │ │ │ │ str r2, [r3, #-4]! │ │ │ │ beq cf9ec <__cxa_atexit@plt+0xc2bcc> │ │ │ │ ldr r3, [pc, #32] @ cf9fc <__cxa_atexit@plt+0xc2bdc> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq sl, r3, #156, 6 @ 0x70000002 │ │ │ │ + rscseq r9, r3, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ cfa24 <__cxa_atexit@plt+0xc2c04> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq sl, r3, #116, 6 @ 0xd0000001 │ │ │ │ + rscseq r9, r3, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne cfab0 <__cxa_atexit@plt+0xc2c90> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -199460,24 +199460,24 @@ │ │ │ │ str r0, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ cfad4 <__cxa_atexit@plt+0xc2cb4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r4, #196, 14 @ 0x3100000 │ │ │ │ - tsteq r4, #60, 16 @ 0x3c0000 │ │ │ │ - tsteq r4, #188, 10 @ 0x2f000000 │ │ │ │ - rscseq sl, r3, #184, 4 @ 0x8000000b │ │ │ │ + tsteq r4, #212, 14 @ 0x3500000 │ │ │ │ + tsteq r4, #76, 16 @ 0x4c0000 │ │ │ │ + tsteq r4, #204, 10 @ 0x33000000 │ │ │ │ + rscseq r9, r3, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr sl, [r3, #16]! │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r9, [r3, #4] │ │ │ │ @@ -199558,36 +199558,36 @@ │ │ │ │ ldr r3, [r2, #2] │ │ │ │ str r2, [r5, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, fp │ │ │ │ b cf478 <__cxa_atexit@plt+0xc2658> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #188, 8 @ 0xbc000000 │ │ │ │ - tsteq r4, #128, 12 @ 0x8000000 │ │ │ │ - tsteq r4, #236, 12 @ 0xec00000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #204, 8 @ 0xcc000000 │ │ │ │ + tsteq r4, #144, 12 @ 0x9000000 │ │ │ │ + tsteq r4, #252, 12 @ 0xfc00000 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff514 │ │ │ │ - tsteq r4, #108, 14 @ 0x1b00000 │ │ │ │ - tsteq r4, #228, 12 @ 0xe400000 │ │ │ │ - tsteq r4, #244, 8 @ 0xf4000000 │ │ │ │ - rscseq sl, r3, #0, 2 │ │ │ │ + tsteq r4, #124, 14 @ 0x1f00000 │ │ │ │ + tsteq r4, #244, 12 @ 0xf400000 │ │ │ │ + tsteq r4, #4, 10 @ 0x1000000 │ │ │ │ + rscseq r9, r3, #0, 2 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r5, #20] │ │ │ │ str r8, [r3, #12]! │ │ │ │ ldr r2, [r3, #-8] │ │ │ │ @@ -199596,15 +199596,15 @@ │ │ │ │ cmp r2, #2 │ │ │ │ bne cfce4 <__cxa_atexit@plt+0xc2ec4> │ │ │ │ ldr r3, [pc, #28] @ cfcf0 <__cxa_atexit@plt+0xc2ed0> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ mov r5, r3 │ │ │ │ mov r8, fp │ │ │ │ b cf478 <__cxa_atexit@plt+0xc2658> │ │ │ │ @ instruction: 0xfffff474 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -199638,21 +199638,21 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ cfd9c <__cxa_atexit@plt+0xc2f7c> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #0, 10 │ │ │ │ - tsteq r4, #120, 10 @ 0x1e000000 │ │ │ │ - tsteq r4, #36, 6 @ 0x90000000 │ │ │ │ - tsteq r4, #188, 4 @ 0xc000000b │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #16, 10 @ 0x4000000 │ │ │ │ + tsteq r4, #136, 10 @ 0x22000000 │ │ │ │ + tsteq r4, #52, 6 @ 0xd0000000 │ │ │ │ + tsteq r4, #204, 4 @ 0xc000000c │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - rscseq sl, r3, #52 @ 0x34 │ │ │ │ + rscseq r9, r3, #52 @ 0x34 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi cfe18 <__cxa_atexit@plt+0xc2ff8> │ │ │ │ and r7, r9, #3 │ │ │ │ @@ -199679,17 +199679,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ cfe2c <__cxa_atexit@plt+0xc300c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq r9, r3, #204, 30 @ 0x330 │ │ │ │ - tsteq r4, #40, 4 @ 0x80000002 │ │ │ │ - rscseq r9, r3, #164, 30 @ 0x290 │ │ │ │ + rscseq r8, r3, #204, 30 @ 0x330 │ │ │ │ + tsteq r4, #56, 4 @ 0x80000003 │ │ │ │ + rscseq r8, r3, #164, 30 @ 0x290 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne cfea0 <__cxa_atexit@plt+0xc3080> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [pc, #124] @ cfed4 <__cxa_atexit@plt+0xc30b4> │ │ │ │ @@ -199707,15 +199707,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ beq cfebc <__cxa_atexit@plt+0xc309c> │ │ │ │ ldr r3, [pc, #76] @ cfedc <__cxa_atexit@plt+0xc30bc> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r3, [pc, #40] @ cfed0 <__cxa_atexit@plt+0xc30b0> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq cfec8 <__cxa_atexit@plt+0xc30a8> │ │ │ │ b d01fc <__cxa_atexit@plt+0xc33dc> │ │ │ │ @@ -199724,44 +199724,44 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - rscseq r9, r3, #248, 28 @ 0xf80 │ │ │ │ + rscseq r8, r3, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ cff24 <__cxa_atexit@plt+0xc3104> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq cff1c <__cxa_atexit@plt+0xc30fc> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ cff28 <__cxa_atexit@plt+0xc3108> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r9, r3, #172, 28 @ 0xac0 │ │ │ │ + rscseq r8, r3, #172, 28 @ 0xac0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ cff50 <__cxa_atexit@plt+0xc3130> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r9, r3, #132, 28 @ 0x840 │ │ │ │ + rscseq r8, r3, #132, 28 @ 0x840 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -199779,15 +199779,15 @@ │ │ │ │ beq d0034 <__cxa_atexit@plt+0xc3214> │ │ │ │ ldr r5, [pc, #168] @ d0054 <__cxa_atexit@plt+0xc3234> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r8, [r3, #4] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ mov r2, r3 │ │ │ │ ldr r1, [r2, #4]! │ │ │ │ cmp r1, #95 @ 0x5f │ │ │ │ bne d0018 <__cxa_atexit@plt+0xc31f8> │ │ │ │ ldr r3, [pc, #104] @ d0040 <__cxa_atexit@plt+0xc3220> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -199801,15 +199801,15 @@ │ │ │ │ beq d0034 <__cxa_atexit@plt+0xc3214> │ │ │ │ ldr r3, [pc, #68] @ d0048 <__cxa_atexit@plt+0xc3228> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r5, r2 │ │ │ │ str r3, [r2] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r2, [pc, #28] @ d003c <__cxa_atexit@plt+0xc321c> │ │ │ │ ldr r7, [r3, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3, #8] │ │ │ │ beq d0034 <__cxa_atexit@plt+0xc3214> │ │ │ │ b d01fc <__cxa_atexit@plt+0xc33dc> │ │ │ │ @@ -199818,44 +199818,44 @@ │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ muleq r0, r8, r1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - rscseq r9, r3, #128, 26 @ 0x2000 │ │ │ │ + rscseq r8, r3, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ d009c <__cxa_atexit@plt+0xc327c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq d0094 <__cxa_atexit@plt+0xc3274> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ d00a0 <__cxa_atexit@plt+0xc3280> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r9, r3, #52, 26 @ 0xd00 │ │ │ │ + rscseq r8, r3, #52, 26 @ 0xd00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ d00c8 <__cxa_atexit@plt+0xc32a8> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r9, r3, #12, 26 @ 0x300 │ │ │ │ + rscseq r8, r3, #12, 26 @ 0x300 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldrne r7, [r5, #4] │ │ │ │ cmpne r7, #95 @ 0x5f │ │ │ │ bne d0110 <__cxa_atexit@plt+0xc32f0> │ │ │ │ @@ -199869,44 +199869,44 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - rscseq r9, r3, #180, 24 @ 0xb400 │ │ │ │ + rscseq r8, r3, #180, 24 @ 0xb400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ d0168 <__cxa_atexit@plt+0xc3348> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq d0160 <__cxa_atexit@plt+0xc3340> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ d016c <__cxa_atexit@plt+0xc334c> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r9, r3, #104, 24 @ 0x6800 │ │ │ │ + rscseq r8, r3, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ d0194 <__cxa_atexit@plt+0xc3374> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r9, r3, #64, 24 @ 0x4000 │ │ │ │ + rscseq r8, r3, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldrne r7, [r5, #4] │ │ │ │ cmpne r7, #95 @ 0x5f │ │ │ │ bne d01dc <__cxa_atexit@plt+0xc33bc> │ │ │ │ @@ -199920,15 +199920,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r9, r3, #232, 22 @ 0x3a000 │ │ │ │ + rscseq r8, r3, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne d026c <__cxa_atexit@plt+0xc344c> │ │ │ │ @@ -199950,15 +199950,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq d02b4 <__cxa_atexit@plt+0xc3494> │ │ │ │ ldr r3, [pc, #128] @ d02dc <__cxa_atexit@plt+0xc34bc> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc d02c0 <__cxa_atexit@plt+0xc34a0> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r1, [pc, #84] @ d02e0 <__cxa_atexit@plt+0xc34c0> │ │ │ │ @@ -199976,21 +199976,21 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - tsteq r4, #204, 26 @ 0x3300 │ │ │ │ - tsteq r4, #132, 26 @ 0x2100 │ │ │ │ - rscseq r9, r3, #240, 20 @ 0xf0000 │ │ │ │ + tsteq r4, #220, 26 @ 0x3700 │ │ │ │ + tsteq r4, #148, 26 @ 0x2500 │ │ │ │ + rscseq r8, r3, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #60] @ d0338 <__cxa_atexit@plt+0xc3518> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -199998,31 +199998,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq d032c <__cxa_atexit@plt+0xc350c> │ │ │ │ ldr r3, [pc, #32] @ d033c <__cxa_atexit@plt+0xc351c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r9, r3, #152, 20 @ 0x98000 │ │ │ │ + rscseq r8, r3, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ d0364 <__cxa_atexit@plt+0xc3544> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r9, r3, #112, 20 @ 0x70000 │ │ │ │ + rscseq r8, r3, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d03f4 <__cxa_atexit@plt+0xc35d4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -200053,32 +200053,32 @@ │ │ │ │ mov r7, fp │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ b ce574 <__cxa_atexit@plt+0xc1754> │ │ │ │ ldr r3, [pc, #72] @ d0444 <__cxa_atexit@plt+0xc3624> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #20] @ d0440 <__cxa_atexit@plt+0xc3620> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq r4, #172, 24 @ 0xac00 │ │ │ │ - rscseq r9, r3, #112, 18 @ 0x1c0000 │ │ │ │ + tsteq r4, #188, 24 @ 0xbc00 │ │ │ │ + rscseq r8, r3, #112, 18 @ 0x1c0000 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rscseq r9, r3, #84, 18 @ 0x150000 │ │ │ │ + rscseq r8, r3, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -200087,16 +200087,16 @@ │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ b ce574 <__cxa_atexit@plt+0xc1754> │ │ │ │ ldr r7, [pc, #12] @ d048c <__cxa_atexit@plt+0xc366c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r3, #28, 18 @ 0x70000 │ │ │ │ - rscseq r9, r3, #72, 18 @ 0x120000 │ │ │ │ + rscseq r8, r3, #28, 18 @ 0x70000 │ │ │ │ + rscseq r8, r3, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr lr, [r5, #12] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ @@ -200157,40 +200157,40 @@ │ │ │ │ str r1, [r5, #24] │ │ │ │ beq d05bc <__cxa_atexit@plt+0xc379c> │ │ │ │ ldr r6, [pc, #92] @ d05f4 <__cxa_atexit@plt+0xc37d4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r6, pc, r6 │ │ │ │ stm r5, {r6, r8} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #32] @ d0600 <__cxa_atexit@plt+0xc37e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - tsteq r4, #80, 22 @ 0x14000 │ │ │ │ - rscseq r9, r3, #188, 14 @ 0x2f00000 │ │ │ │ + tsteq r4, #96, 22 @ 0x18000 │ │ │ │ + rscseq r8, r3, #188, 14 @ 0x2f00000 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - rscseq r9, r3, #148, 14 @ 0x2500000 │ │ │ │ + rscseq r8, r3, #148, 14 @ 0x2500000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -200199,16 +200199,16 @@ │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ b ce574 <__cxa_atexit@plt+0xc1754> │ │ │ │ ldr r7, [pc, #12] @ d064c <__cxa_atexit@plt+0xc382c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r3, #92, 14 @ 0x1700000 │ │ │ │ - rscseq r9, r3, #76, 14 @ 0x1300000 │ │ │ │ + rscseq r8, r3, #92, 14 @ 0x1700000 │ │ │ │ + rscseq r8, r3, #76, 14 @ 0x1300000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -200217,16 +200217,16 @@ │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ b ce574 <__cxa_atexit@plt+0xc1754> │ │ │ │ ldr r7, [pc, #12] @ d0694 <__cxa_atexit@plt+0xc3874> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r3, #20, 14 @ 0x500000 │ │ │ │ - rscseq r9, r3, #48, 14 @ 0xc00000 │ │ │ │ + rscseq r8, r3, #20, 14 @ 0x500000 │ │ │ │ + rscseq r8, r3, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #56] @ d06e8 <__cxa_atexit@plt+0xc38c8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -200235,46 +200235,46 @@ │ │ │ │ str r3, [r5, #20] │ │ │ │ beq d06e0 <__cxa_atexit@plt+0xc38c0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ d06ec <__cxa_atexit@plt+0xc38cc> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r9, r3, #216, 12 @ 0xd800000 │ │ │ │ + rscseq r8, r3, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ d0714 <__cxa_atexit@plt+0xc38f4> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r9, r3, #160, 12 @ 0xa000000 │ │ │ │ + rscseq r8, r3, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d0740 <__cxa_atexit@plt+0xc3920> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ d0754 <__cxa_atexit@plt+0xc3934> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r9, r3, #88, 12 @ 0x5800000 │ │ │ │ + rscseq r8, r3, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d0780 <__cxa_atexit@plt+0xc3960> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ @@ -200320,34 +200320,34 @@ │ │ │ │ cmp r2, #2 │ │ │ │ bne d0840 <__cxa_atexit@plt+0xc3a20> │ │ │ │ ldr r3, [pc, #80] @ d0874 <__cxa_atexit@plt+0xc3a54> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, fp │ │ │ │ b cf478 <__cxa_atexit@plt+0xc2658> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #24] @ d0878 <__cxa_atexit@plt+0xc3a58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq r4, #136, 16 @ 0x880000 │ │ │ │ + tsteq r4, #152, 16 @ 0x980000 │ │ │ │ @ instruction: 0xffffe924 │ │ │ │ - rscseq r9, r3, #80, 10 @ 0x14000000 │ │ │ │ - rscseq r9, r3, #52, 10 @ 0xd000000 │ │ │ │ + rscseq r8, r3, #80, 10 @ 0x14000000 │ │ │ │ + rscseq r8, r3, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ @@ -200360,24 +200360,24 @@ │ │ │ │ bne d08d4 <__cxa_atexit@plt+0xc3ab4> │ │ │ │ ldr r3, [pc, #44] @ d08ec <__cxa_atexit@plt+0xc3acc> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ mov r8, fp │ │ │ │ b cf478 <__cxa_atexit@plt+0xc2658> │ │ │ │ ldr r7, [pc, #12] @ d08f0 <__cxa_atexit@plt+0xc3ad0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe888 │ │ │ │ - rscseq r9, r3, #208, 8 @ 0xd0000000 │ │ │ │ - rscseq r9, r3, #240, 8 @ 0xf0000000 │ │ │ │ + rscseq r8, r3, #208, 8 @ 0xd0000000 │ │ │ │ + rscseq r8, r3, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d0954 <__cxa_atexit@plt+0xc3b34> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ @@ -200399,16 +200399,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ d096c <__cxa_atexit@plt+0xc3b4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq r9, r3, #152, 8 @ 0x98000000 │ │ │ │ - rscseq r9, r3, #120, 8 @ 0x78000000 │ │ │ │ + rscseq r8, r3, #152, 8 @ 0x98000000 │ │ │ │ + rscseq r8, r3, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ d0994 <__cxa_atexit@plt+0xc3b74> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -200428,16 +200428,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d09e8 <__cxa_atexit@plt+0xc3bc8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r4, #32, 16 @ 0x200000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r4, #48, 16 @ 0x300000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d0a14 <__cxa_atexit@plt+0xc3bf4> │ │ │ │ @@ -200445,15 +200445,15 @@ │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b d0a28 <__cxa_atexit@plt+0xc3c08> │ │ │ │ ldr r7, [pc, #8] @ d0a24 <__cxa_atexit@plt+0xc3c04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r3, #224, 6 @ 0x80000003 │ │ │ │ + rscseq r8, r3, #224, 6 @ 0x80000003 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d0a98 <__cxa_atexit@plt+0xc3c78> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -200473,15 +200473,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #4] │ │ │ │ beq d0aec <__cxa_atexit@plt+0xc3ccc> │ │ │ │ ldr r3, [pc, #144] @ d0b1c <__cxa_atexit@plt+0xc3cfc> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc d0af4 <__cxa_atexit@plt+0xc3cd4> │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #104] @ d0b20 <__cxa_atexit@plt+0xc3d00> │ │ │ │ @@ -200503,50 +200503,50 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ d0b10 <__cxa_atexit@plt+0xc3cf0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror r3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - tsteq r4, #160, 10 @ 0x28000000 │ │ │ │ - tsteq r4, #100, 10 @ 0x19000000 │ │ │ │ - rscseq r9, r3, #208, 4 │ │ │ │ + tsteq r4, #176, 10 @ 0x2c000000 │ │ │ │ + tsteq r4, #116, 10 @ 0x1d000000 │ │ │ │ + rscseq r8, r3, #208, 4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ d0b6c <__cxa_atexit@plt+0xc3d4c> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq d0b64 <__cxa_atexit@plt+0xc3d44> │ │ │ │ ldr r3, [pc, #24] @ d0b70 <__cxa_atexit@plt+0xc3d50> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r9, r3, #132, 4 @ 0x40000008 │ │ │ │ + rscseq r8, r3, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d0b94 <__cxa_atexit@plt+0xc3d74> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r9, r3, #96, 4 │ │ │ │ + rscseq r8, r3, #96, 4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d0c14 <__cxa_atexit@plt+0xc3df4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -200588,41 +200588,41 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ beq d0c80 <__cxa_atexit@plt+0xc3e60> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #72] @ d0ca0 <__cxa_atexit@plt+0xc3e80> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq r4, #128, 8 @ 0x80000000 │ │ │ │ - rscseq r9, r3, #76, 2 │ │ │ │ + tsteq r4, #144, 8 @ 0x90000000 │ │ │ │ + rscseq r8, r3, #76, 2 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b d0a28 <__cxa_atexit@plt+0xc3c08> │ │ │ │ - rscseq r9, r3, #48, 2 │ │ │ │ + rscseq r8, r3, #48, 2 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #56] @ d0d18 <__cxa_atexit@plt+0xc3ef8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -200631,30 +200631,30 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ beq d0d10 <__cxa_atexit@plt+0xc3ef0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ d0d1c <__cxa_atexit@plt+0xc3efc> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r9, r3, #216 @ 0xd8 │ │ │ │ + rscseq r8, r3, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ d0d44 <__cxa_atexit@plt+0xc3f24> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r9, r3, #176 @ 0xb0 │ │ │ │ + rscseq r8, r3, #176 @ 0xb0 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr lr, [r5, #8] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -200697,40 +200697,40 @@ │ │ │ │ mov r8, fp │ │ │ │ b d0f60 <__cxa_atexit@plt+0xc4140> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #20] @ d0e34 <__cxa_atexit@plt+0xc4014> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r4, #156, 4 @ 0xc0000009 │ │ │ │ - rscseq r8, r3, #232, 30 @ 0x3a0 │ │ │ │ - tsteq r4, #196, 4 @ 0x4000000c │ │ │ │ - rscseq r8, r3, #188, 30 @ 0x2f0 │ │ │ │ + tsteq r4, #172, 4 @ 0xc000000a │ │ │ │ + rscseq r7, r3, #232, 30 @ 0x3a0 │ │ │ │ + tsteq r4, #212, 4 @ 0x4000000d │ │ │ │ + rscseq r7, r3, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r0, r6, ror #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #12]! │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ bhi d0e68 <__cxa_atexit@plt+0xc4048> │ │ │ │ mov r8, fp │ │ │ │ b d0f60 <__cxa_atexit@plt+0xc4140> │ │ │ │ ldr r7, [pc, #8] @ d0e78 <__cxa_atexit@plt+0xc4058> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r3, #156, 30 @ 0x270 │ │ │ │ + rscseq r7, r3, #156, 30 @ 0x270 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -200748,61 +200748,61 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ d0eec <__cxa_atexit@plt+0xc40cc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #168, 2 @ 0x2a │ │ │ │ - tsteq r4, #100, 2 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #184, 2 @ 0x2e │ │ │ │ + tsteq r4, #116, 2 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d0f04 <__cxa_atexit@plt+0xc40e4> │ │ │ │ mov r8, fp │ │ │ │ b d0f60 <__cxa_atexit@plt+0xc4140> │ │ │ │ ldr r7, [pc, #8] @ d0f14 <__cxa_atexit@plt+0xc40f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r3, #0, 30 │ │ │ │ + rscseq r7, r3, #0, 30 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r8, r3, #212, 28 @ 0xd40 │ │ │ │ + rscseq r7, r3, #212, 28 @ 0xd40 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ str r8, [r5, #-12]! │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bhi d0f4c <__cxa_atexit@plt+0xc412c> │ │ │ │ mov r8, fp │ │ │ │ b d0f60 <__cxa_atexit@plt+0xc4140> │ │ │ │ ldr r7, [pc, #8] @ d0f5c <__cxa_atexit@plt+0xc413c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r3, #184, 28 @ 0xb80 │ │ │ │ + rscseq r7, r3, #184, 28 @ 0xb80 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov fp, r8 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne d0f9c <__cxa_atexit@plt+0xc417c> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r1, [pc, #168] @ d1030 <__cxa_atexit@plt+0xc4210> │ │ │ │ ldr r8, [r5] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc d1010 <__cxa_atexit@plt+0xc41f0> │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr lr, [r5, #12] │ │ │ │ @@ -200830,22 +200830,22 @@ │ │ │ │ bx ip │ │ │ │ ldr r6, [pc, #20] @ d102c <__cxa_atexit@plt+0xc420c> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r4, #224, 4 │ │ │ │ - tsteq r4, #88 @ 0x58 │ │ │ │ - tsteq r4, #68, 4 @ 0x40000004 │ │ │ │ - tsteq r4, #84 @ 0x54 │ │ │ │ - rscseq r8, r3, #180, 26 @ 0x2d00 │ │ │ │ + tsteq r4, #240, 4 │ │ │ │ + tsteq r4, #104 @ 0x68 │ │ │ │ + tsteq r4, #84, 4 @ 0x40000005 │ │ │ │ + tsteq r4, #100 @ 0x64 │ │ │ │ + rscseq r7, r3, #180, 26 @ 0x2d00 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d1108 <__cxa_atexit@plt+0xc42e8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #32 │ │ │ │ @@ -200905,46 +200905,46 @@ │ │ │ │ stm r5, {r2, r3} │ │ │ │ beq d117c <__cxa_atexit@plt+0xc435c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #108] @ d11b8 <__cxa_atexit@plt+0xc4398> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #48] @ d11cc <__cxa_atexit@plt+0xc43ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - tsteq r4, #120, 2 │ │ │ │ - tsteq r4, #232, 2 @ 0x3a │ │ │ │ - tsteq r4, #136, 30 @ 0x220 │ │ │ │ - rscseq r8, r3, #92, 24 @ 0x5c00 │ │ │ │ - rscseq r8, r3, #40, 24 @ 0x2800 │ │ │ │ + tsteq r4, #136, 2 @ 0x22 │ │ │ │ + tsteq r4, #248, 2 @ 0x3e │ │ │ │ + tsteq r4, #152, 30 @ 0x260 │ │ │ │ + rscseq r7, r3, #92, 24 @ 0x5c00 │ │ │ │ + rscseq r7, r3, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d11fc <__cxa_atexit@plt+0xc43dc> │ │ │ │ str r8, [r5, #16]! │ │ │ │ @@ -200953,16 +200953,16 @@ │ │ │ │ b d0a28 <__cxa_atexit@plt+0xc3c08> │ │ │ │ ldr sl, [r5, #24] │ │ │ │ ldr r7, [pc, #12] @ d1214 <__cxa_atexit@plt+0xc43f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r3, #240, 22 @ 0x3c000 │ │ │ │ - rscseq r8, r3, #224, 22 @ 0x38000 │ │ │ │ + rscseq r7, r3, #240, 22 @ 0x3c000 │ │ │ │ + rscseq r7, r3, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #56] @ d1270 <__cxa_atexit@plt+0xc4450> │ │ │ │ tst r7, #3 │ │ │ │ @@ -200972,31 +200972,31 @@ │ │ │ │ str r2, [r3, #-4]! │ │ │ │ beq d1264 <__cxa_atexit@plt+0xc4444> │ │ │ │ ldr r3, [pc, #32] @ d1274 <__cxa_atexit@plt+0xc4454> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r8, r3, #128, 22 @ 0x20000 │ │ │ │ + rscseq r7, r3, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ d129c <__cxa_atexit@plt+0xc447c> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r8, r3, #88, 22 @ 0x16000 │ │ │ │ + rscseq r7, r3, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r2, #16]! │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr sl, [r2, #4] │ │ │ │ @@ -201062,23 +201062,23 @@ │ │ │ │ b d0f60 <__cxa_atexit@plt+0xc4140> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #104, 30 @ 0x1a0 │ │ │ │ - tsteq r4, #224, 28 @ 0xe00 │ │ │ │ - tsteq r4, #240, 24 @ 0xf000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #120, 30 @ 0x1e0 │ │ │ │ + tsteq r4, #240, 28 @ 0xf00 │ │ │ │ + tsteq r4, #0, 26 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r4, #180, 30 @ 0x2d0 │ │ │ │ - tsteq r4, #44, 30 @ 0xb0 │ │ │ │ - tsteq r4, #68, 26 @ 0x1100 │ │ │ │ - rscseq r8, r3, #16, 20 @ 0x10000 │ │ │ │ + tsteq r4, #196, 30 @ 0x310 │ │ │ │ + tsteq r4, #60, 30 @ 0xf0 │ │ │ │ + tsteq r4, #84, 26 @ 0x1500 │ │ │ │ + rscseq r7, r3, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, r7, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ @@ -201116,21 +201116,21 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ d14b4 <__cxa_atexit@plt+0xc4694> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #232, 26 @ 0x3a00 │ │ │ │ - tsteq r4, #96, 28 @ 0x600 │ │ │ │ - tsteq r4, #12, 24 @ 0xc00 │ │ │ │ - tsteq r4, #164, 22 @ 0x29000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #248, 26 @ 0x3e00 │ │ │ │ + tsteq r4, #112, 28 @ 0x700 │ │ │ │ + tsteq r4, #28, 24 @ 0x1c00 │ │ │ │ + tsteq r4, #180, 22 @ 0x2d000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - rscseq r8, r3, #60, 18 @ 0xf0000 │ │ │ │ + rscseq r7, r3, #60, 18 @ 0xf0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d152c <__cxa_atexit@plt+0xc470c> │ │ │ │ and r7, r9, #3 │ │ │ │ @@ -201156,17 +201156,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ d1540 <__cxa_atexit@plt+0xc4720> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq r8, r3, #224, 16 @ 0xe00000 │ │ │ │ - tsteq r4, #20, 22 @ 0x5000 │ │ │ │ - rscseq r8, r3, #176, 16 @ 0xb00000 │ │ │ │ + rscseq r7, r3, #224, 16 @ 0xe00000 │ │ │ │ + tsteq r4, #36, 22 @ 0x9000 │ │ │ │ + rscseq r7, r3, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne d15c4 <__cxa_atexit@plt+0xc47a4> │ │ │ │ @@ -201188,15 +201188,15 @@ │ │ │ │ str r7, [r5, #4] │ │ │ │ beq d1610 <__cxa_atexit@plt+0xc47f0> │ │ │ │ ldr r7, [pc, #132] @ d1638 <__cxa_atexit@plt+0xc4818> │ │ │ │ ldr r8, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc d161c <__cxa_atexit@plt+0xc47fc> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ ldr r1, [pc, #88] @ d163c <__cxa_atexit@plt+0xc481c> │ │ │ │ @@ -201215,49 +201215,49 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - tsteq r4, #116, 20 @ 0x74000 │ │ │ │ - tsteq r4, #44, 20 @ 0x2c000 │ │ │ │ - rscseq r8, r3, #180, 14 @ 0x2d00000 │ │ │ │ + tsteq r4, #132, 20 @ 0x84000 │ │ │ │ + tsteq r4, #60, 20 @ 0x3c000 │ │ │ │ + rscseq r7, r3, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ d1688 <__cxa_atexit@plt+0xc4868> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq d1680 <__cxa_atexit@plt+0xc4860> │ │ │ │ ldr r3, [pc, #24] @ d168c <__cxa_atexit@plt+0xc486c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r8, r3, #104, 14 @ 0x1a00000 │ │ │ │ + rscseq r7, r3, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d16b0 <__cxa_atexit@plt+0xc4890> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r8, r3, #68, 14 @ 0x1100000 │ │ │ │ + rscseq r7, r3, #68, 14 @ 0x1100000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d173c <__cxa_atexit@plt+0xc491c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ @@ -201302,42 +201302,42 @@ │ │ │ │ str r3, [r5, #20] │ │ │ │ beq d17ac <__cxa_atexit@plt+0xc498c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #100] @ d17e4 <__cxa_atexit@plt+0xc49c4> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #36] @ d17f0 <__cxa_atexit@plt+0xc49d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - tsteq r4, #100, 18 @ 0x190000 │ │ │ │ - rscseq r8, r3, #44, 12 @ 0x2c00000 │ │ │ │ - rscseq r8, r3, #4, 12 @ 0x400000 │ │ │ │ + tsteq r4, #116, 18 @ 0x1d0000 │ │ │ │ + rscseq r7, r3, #44, 12 @ 0x2c00000 │ │ │ │ + rscseq r7, r3, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -201346,16 +201346,16 @@ │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ b d0a28 <__cxa_atexit@plt+0xc3c08> │ │ │ │ ldr r7, [pc, #12] @ d1838 <__cxa_atexit@plt+0xc4a18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r3, #204, 10 @ 0x33000000 │ │ │ │ - rscseq r8, r3, #188, 10 @ 0x2f000000 │ │ │ │ + rscseq r7, r3, #204, 10 @ 0x33000000 │ │ │ │ + rscseq r7, r3, #188, 10 @ 0x2f000000 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #56] @ d188c <__cxa_atexit@plt+0xc4a6c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -201364,30 +201364,30 @@ │ │ │ │ str r3, [r5, #20] │ │ │ │ beq d1884 <__cxa_atexit@plt+0xc4a64> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ d1890 <__cxa_atexit@plt+0xc4a70> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r8, r3, #100, 10 @ 0x19000000 │ │ │ │ + rscseq r7, r3, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ d18b8 <__cxa_atexit@plt+0xc4a98> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r8, r3, #76, 10 @ 0x13000000 │ │ │ │ + rscseq r7, r3, #76, 10 @ 0x13000000 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne d18e8 <__cxa_atexit@plt+0xc4ac8> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ @@ -201426,24 +201426,24 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r8, fp │ │ │ │ b d0f60 <__cxa_atexit@plt+0xc4140> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #20] @ d1998 <__cxa_atexit@plt+0xc4b78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r4, #72, 14 @ 0x1200000 │ │ │ │ - rscseq r8, r3, #132, 8 @ 0x84000000 │ │ │ │ - rscseq r8, r3, #108, 8 @ 0x6c000000 │ │ │ │ + tsteq r4, #88, 14 @ 0x1600000 │ │ │ │ + rscseq r7, r3, #132, 8 @ 0x84000000 │ │ │ │ + rscseq r7, r3, #108, 8 @ 0x6c000000 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ @@ -201453,16 +201453,16 @@ │ │ │ │ bhi d19d4 <__cxa_atexit@plt+0xc4bb4> │ │ │ │ mov r8, fp │ │ │ │ b d0f60 <__cxa_atexit@plt+0xc4140> │ │ │ │ ldr r7, [pc, #8] @ d19e4 <__cxa_atexit@plt+0xc4bc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r3, #48, 8 @ 0x30000000 │ │ │ │ - rscseq r8, r3, #36, 8 @ 0x24000000 │ │ │ │ + rscseq r7, r3, #48, 8 @ 0x30000000 │ │ │ │ + rscseq r7, r3, #36, 8 @ 0x24000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d1a48 <__cxa_atexit@plt+0xc4c28> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ @@ -201484,16 +201484,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ d1a60 <__cxa_atexit@plt+0xc4c40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq r8, r3, #204, 6 @ 0x30000003 │ │ │ │ - rscseq r8, r3, #172, 6 @ 0xb0000002 │ │ │ │ + rscseq r7, r3, #204, 6 @ 0x30000003 │ │ │ │ + rscseq r7, r3, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ d1a88 <__cxa_atexit@plt+0xc4c68> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -201513,18 +201513,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d1adc <__cxa_atexit@plt+0xc4cbc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r4, #44, 14 @ 0xb00000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r4, #60, 14 @ 0xf00000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq r7, r3, #192, 8 @ 0xc0000000 │ │ │ │ + rscseq r6, r3, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d1b4c <__cxa_atexit@plt+0xc4d2c> │ │ │ │ ldr r7, [pc, #88] @ d1b5c <__cxa_atexit@plt+0xc4d3c> │ │ │ │ @@ -201535,51 +201535,51 @@ │ │ │ │ ldr r2, [pc, #72] @ d1b60 <__cxa_atexit@plt+0xc4d40> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq d1b40 <__cxa_atexit@plt+0xc4d20> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ d1b64 <__cxa_atexit@plt+0xc4d44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rscseq r8, r3, #24, 8 @ 0x18000000 │ │ │ │ - rscseq r7, r3, #60, 8 @ 0x3c000000 │ │ │ │ + rscseq r7, r3, #24, 8 @ 0x18000000 │ │ │ │ + rscseq r6, r3, #60, 8 @ 0x3c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ d1ba0 <__cxa_atexit@plt+0xc4d80> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq d1b98 <__cxa_atexit@plt+0xc4d78> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r7, r3, #0, 8 │ │ │ │ + rscseq r6, r3, #0, 8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ - rscseq r8, r3, #172, 6 @ 0xb0000002 │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ + rscseq r7, r3, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d1c0c <__cxa_atexit@plt+0xc4dec> │ │ │ │ ldr r2, [pc, #56] @ d1c14 <__cxa_atexit@plt+0xc4df4> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -201590,43 +201590,43 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [pc, #28] @ d1c1c <__cxa_atexit@plt+0xc4dfc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r4, #44, 8 @ 0x2c000000 │ │ │ │ - tsteq r4, #36, 8 @ 0x24000000 │ │ │ │ - rscseq r8, r3, #72, 6 @ 0x20000001 │ │ │ │ + tsteq r4, #60, 8 @ 0x3c000000 │ │ │ │ + tsteq r4, #52, 8 @ 0x34000000 │ │ │ │ + rscseq r7, r3, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ d1c44 <__cxa_atexit@plt+0xc4e24> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r8, r3, #32, 6 @ 0x80000000 │ │ │ │ + rscseq r7, r3, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ d1c74 <__cxa_atexit@plt+0xc4e54> │ │ │ │ ldr r2, [pc, #24] @ d1c78 <__cxa_atexit@plt+0xc4e58> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0f0 <__cxa_atexit@plt+0x3ef2d0> │ │ │ │ + b 3dc348 <__cxa_atexit@plt+0x3cf528> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rscseq r8, r3, #8, 6 @ 0x20000000 │ │ │ │ + rscseq r7, r3, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d1cb0 <__cxa_atexit@plt+0xc4e90> │ │ │ │ @@ -201634,16 +201634,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r4, #240, 6 @ 0xc0000003 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r4, #0, 8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi d1d24 <__cxa_atexit@plt+0xc4f04> │ │ │ │ ldr r1, [pc, #80] @ d1d2c <__cxa_atexit@plt+0xc4f0c> │ │ │ │ ldr r3, [pc, #80] @ d1d30 <__cxa_atexit@plt+0xc4f10> │ │ │ │ @@ -201656,34 +201656,34 @@ │ │ │ │ tst r3, #3 │ │ │ │ beq d1d14 <__cxa_atexit@plt+0xc4ef4> │ │ │ │ ldr r7, [pc, #48] @ d1d34 <__cxa_atexit@plt+0xc4f14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r3, #3] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r4, #52, 6 @ 0xd0000000 │ │ │ │ - tsteq r4, #32, 6 @ 0x80000000 │ │ │ │ + tsteq r4, #68, 6 @ 0x10000001 │ │ │ │ + tsteq r4, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ d1d58 <__cxa_atexit@plt+0xc4f38> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ - tsteq r4, #216, 4 @ 0x8000000d │ │ │ │ - rscseq r8, r3, #8, 4 @ 0x80000000 │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ + tsteq r4, #232, 4 @ 0x8000000e │ │ │ │ + rscseq r7, r3, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -201709,17 +201709,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - tsteq r4, #212, 4 @ 0x4000000d │ │ │ │ - rscseq r8, r3, #164, 2 @ 0x29 │ │ │ │ - rscseq r8, r3, #128, 2 │ │ │ │ + tsteq r4, #228, 4 @ 0x4000000e │ │ │ │ + rscseq r7, r3, #164, 2 @ 0x29 │ │ │ │ + rscseq r7, r3, #128, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi d1eb8 <__cxa_atexit@plt+0xc5098> │ │ │ │ ldr r7, [pc, #240] @ d1f00 <__cxa_atexit@plt+0xc50e0> │ │ │ │ @@ -201779,24 +201779,24 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - tsteq r4, #12, 4 @ 0xc0000000 │ │ │ │ - rscseq r8, r3, #156 @ 0x9c │ │ │ │ - rscseq r8, r3, #188 @ 0xbc │ │ │ │ - tsteq r4, #68, 6 @ 0x10000001 │ │ │ │ - rscseq r8, r3, #80 @ 0x50 │ │ │ │ + tsteq r4, #28, 4 @ 0xc0000001 │ │ │ │ + rscseq r7, r3, #156 @ 0x9c │ │ │ │ + rscseq r7, r3, #188 @ 0xbc │ │ │ │ + tsteq r4, #84, 6 @ 0x50000001 │ │ │ │ + rscseq r7, r3, #80 @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #180] @ d1fe8 <__cxa_atexit@plt+0xc51c8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -201837,21 +201837,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - tsteq r4, #252 @ 0xfc │ │ │ │ - rscseq r7, r3, #172, 30 @ 0x2b0 │ │ │ │ - tsteq r4, #52, 4 @ 0x40000003 │ │ │ │ + tsteq r4, #12, 2 │ │ │ │ + rscseq r6, r3, #172, 30 @ 0x2b0 │ │ │ │ + tsteq r4, #68, 4 @ 0x40000004 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d2034 <__cxa_atexit@plt+0xc5214> │ │ │ │ @@ -201859,17 +201859,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r4, #184, 2 @ 0x2e │ │ │ │ - rscseq r7, r3, #180, 24 @ 0xb400 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r4, #200, 2 @ 0x32 │ │ │ │ + rscseq r6, r3, #180, 24 @ 0xb400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d20b8 <__cxa_atexit@plt+0xc5298> │ │ │ │ @@ -201897,16 +201897,16 @@ │ │ │ │ ldr r7, [pc, #20] @ d20d4 <__cxa_atexit@plt+0xc52b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rscseq r7, r3, #40, 30 @ 0xa0 │ │ │ │ - rscseq r7, r3, #36, 24 @ 0x2400 │ │ │ │ + rscseq r6, r3, #40, 30 @ 0xa0 │ │ │ │ + rscseq r6, r3, #36, 24 @ 0x2400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ d2114 <__cxa_atexit@plt+0xc52f4> │ │ │ │ stmda r5, {r2, r3} │ │ │ │ @@ -201914,15 +201914,15 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq d210c <__cxa_atexit@plt+0xc52ec> │ │ │ │ b d2124 <__cxa_atexit@plt+0xc5304> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r7, r3, #228, 22 @ 0x39000 │ │ │ │ + rscseq r6, r3, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d2180 <__cxa_atexit@plt+0xc5360> │ │ │ │ ldr r3, [pc, #116] @ d21ac <__cxa_atexit@plt+0xc538c> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -201953,16 +201953,16 @@ │ │ │ │ ldr r7, [pc, #20] @ d21b4 <__cxa_atexit@plt+0xc5394> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - rscseq r7, r3, #92, 22 @ 0x17000 │ │ │ │ - rscseq r7, r3, #68, 22 @ 0x11000 │ │ │ │ + rscseq r6, r3, #92, 22 @ 0x17000 │ │ │ │ + rscseq r6, r3, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #60] @ d2210 <__cxa_atexit@plt+0xc53f0> │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ ldr r9, [r3, #-4] │ │ │ │ @@ -201977,15 +201977,15 @@ │ │ │ │ b c9f2c <__cxa_atexit@plt+0xbd10c> │ │ │ │ ldr r7, [pc, #16] @ d2214 <__cxa_atexit@plt+0xc53f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r7, r3, #248, 20 @ 0xf8000 │ │ │ │ + rscseq r6, r3, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d224c <__cxa_atexit@plt+0xc542c> │ │ │ │ @@ -201996,18 +201996,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d2268 <__cxa_atexit@plt+0xc5448> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r4, #160, 30 @ 0x280 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r4, #176, 30 @ 0x2c0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq r7, r3, #180, 20 @ 0xb4000 │ │ │ │ + rscseq r6, r3, #180, 20 @ 0xb4000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d22e0 <__cxa_atexit@plt+0xc54c0> │ │ │ │ @@ -202035,16 +202035,16 @@ │ │ │ │ ldr r7, [pc, #20] @ d22fc <__cxa_atexit@plt+0xc54dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rscseq r7, r3, #60, 26 @ 0xf00 │ │ │ │ - rscseq r7, r3, #36, 20 @ 0x24000 │ │ │ │ + rscseq r6, r3, #60, 26 @ 0xf00 │ │ │ │ + rscseq r6, r3, #36, 20 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ d233c <__cxa_atexit@plt+0xc551c> │ │ │ │ stmda r5, {r2, r3} │ │ │ │ @@ -202052,15 +202052,15 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq d2334 <__cxa_atexit@plt+0xc5514> │ │ │ │ b d234c <__cxa_atexit@plt+0xc552c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r7, r3, #228, 18 @ 0x390000 │ │ │ │ + rscseq r6, r3, #228, 18 @ 0x390000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d23a8 <__cxa_atexit@plt+0xc5588> │ │ │ │ ldr r3, [pc, #116] @ d23d4 <__cxa_atexit@plt+0xc55b4> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -202091,16 +202091,16 @@ │ │ │ │ ldr r7, [pc, #20] @ d23dc <__cxa_atexit@plt+0xc55bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - rscseq r7, r3, #92, 18 @ 0x170000 │ │ │ │ - rscseq r7, r3, #68, 18 @ 0x110000 │ │ │ │ + rscseq r6, r3, #92, 18 @ 0x170000 │ │ │ │ + rscseq r6, r3, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #60] @ d2438 <__cxa_atexit@plt+0xc5618> │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ ldr r9, [r3, #-4] │ │ │ │ @@ -202115,15 +202115,15 @@ │ │ │ │ b cba7c <__cxa_atexit@plt+0xbec5c> │ │ │ │ ldr r7, [pc, #16] @ d243c <__cxa_atexit@plt+0xc561c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r7, r3, #248, 16 @ 0xf80000 │ │ │ │ + rscseq r6, r3, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d2474 <__cxa_atexit@plt+0xc5654> │ │ │ │ @@ -202134,18 +202134,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d2490 <__cxa_atexit@plt+0xc5670> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r4, #120, 26 @ 0x1e00 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r4, #136, 26 @ 0x2200 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq r7, r3, #220, 16 @ 0xdc0000 │ │ │ │ + rscseq r6, r3, #220, 16 @ 0xdc0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d24d8 <__cxa_atexit@plt+0xc56b8> │ │ │ │ ldr r7, [pc, #48] @ d24e8 <__cxa_atexit@plt+0xc56c8> │ │ │ │ @@ -202159,16 +202159,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ d24ec <__cxa_atexit@plt+0xc56cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r7, r3, #132, 22 @ 0x21000 │ │ │ │ - rscseq r7, r3, #132, 16 @ 0x840000 │ │ │ │ + rscseq r6, r3, #132, 22 @ 0x21000 │ │ │ │ + rscseq r6, r3, #132, 16 @ 0x840000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r1, [pc, #120] @ d2584 <__cxa_atexit@plt+0xc5764> │ │ │ │ mov r3, r5 │ │ │ │ str r9, [r5, #-4] │ │ │ │ @@ -202200,15 +202200,15 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - rscseq r7, r3, #228, 14 @ 0x3900000 │ │ │ │ + rscseq r6, r3, #228, 14 @ 0x3900000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d25e4 <__cxa_atexit@plt+0xc57c4> │ │ │ │ ldr r3, [pc, #76] @ d25fc <__cxa_atexit@plt+0xc57dc> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -202229,15 +202229,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq r7, r3, #112, 14 @ 0x1c00000 │ │ │ │ + rscseq r6, r3, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ d262c <__cxa_atexit@plt+0xc580c> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -202258,18 +202258,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d2680 <__cxa_atexit@plt+0xc5860> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r4, #136, 22 @ 0x22000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r4, #152, 22 @ 0x26000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq r7, r3, #96, 14 @ 0x1800000 │ │ │ │ + rscseq r6, r3, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d26f8 <__cxa_atexit@plt+0xc58d8> │ │ │ │ @@ -202297,16 +202297,16 @@ │ │ │ │ ldr r7, [pc, #20] @ d2714 <__cxa_atexit@plt+0xc58f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rscseq r7, r3, #208, 18 @ 0x340000 │ │ │ │ - rscseq r7, r3, #208, 12 @ 0xd000000 │ │ │ │ + rscseq r6, r3, #208, 18 @ 0x340000 │ │ │ │ + rscseq r6, r3, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ d2754 <__cxa_atexit@plt+0xc5934> │ │ │ │ stmda r5, {r2, r3} │ │ │ │ @@ -202314,15 +202314,15 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq d274c <__cxa_atexit@plt+0xc592c> │ │ │ │ b d2764 <__cxa_atexit@plt+0xc5944> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r7, r3, #144, 12 @ 0x9000000 │ │ │ │ + rscseq r6, r3, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d27d8 <__cxa_atexit@plt+0xc59b8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -202354,19 +202354,19 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r4, #192, 16 @ 0xc00000 │ │ │ │ + tsteq r4, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rscseq r7, r3, #224, 10 @ 0x38000000 │ │ │ │ + rscseq r6, r3, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ d282c <__cxa_atexit@plt+0xc5a0c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -202386,18 +202386,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d2880 <__cxa_atexit@plt+0xc5a60> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r4, #136, 18 @ 0x220000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r4, #152, 18 @ 0x260000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq r7, r3, #136, 10 @ 0x22000000 │ │ │ │ + rscseq r6, r3, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d28f8 <__cxa_atexit@plt+0xc5ad8> │ │ │ │ @@ -202425,16 +202425,16 @@ │ │ │ │ ldr r7, [pc, #20] @ d2914 <__cxa_atexit@plt+0xc5af4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rscseq r7, r3, #12, 16 @ 0xc0000 │ │ │ │ - rscseq r7, r3, #248, 8 @ 0xf8000000 │ │ │ │ + rscseq r6, r3, #12, 16 @ 0xc0000 │ │ │ │ + rscseq r6, r3, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ d2954 <__cxa_atexit@plt+0xc5b34> │ │ │ │ stmda r5, {r2, r3} │ │ │ │ @@ -202442,15 +202442,15 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq d294c <__cxa_atexit@plt+0xc5b2c> │ │ │ │ b d2964 <__cxa_atexit@plt+0xc5b44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r7, r3, #184, 8 @ 0xb8000000 │ │ │ │ + rscseq r6, r3, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d29d8 <__cxa_atexit@plt+0xc5bb8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -202482,19 +202482,19 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r4, #192, 12 @ 0xc000000 │ │ │ │ + tsteq r4, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rscseq r7, r3, #8, 8 @ 0x8000000 │ │ │ │ + rscseq r6, r3, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ d2a2c <__cxa_atexit@plt+0xc5c0c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -202514,16 +202514,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d2a80 <__cxa_atexit@plt+0xc5c60> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r4, #136, 14 @ 0x2200000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r4, #152, 14 @ 0x2600000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d2ac8 <__cxa_atexit@plt+0xc5ca8> │ │ │ │ @@ -202539,15 +202539,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ d2adc <__cxa_atexit@plt+0xc5cbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r7, r3, #72, 14 @ 0x1200000 │ │ │ │ + rscseq r6, r3, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r7, #7] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [pc, #96] @ d2b5c <__cxa_atexit@plt+0xc5d3c> │ │ │ │ stmda r3, {r5, r7} │ │ │ │ @@ -202659,21 +202659,21 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - tsteq r4, #8, 8 @ 0x8000000 │ │ │ │ - tsteq r4, #204, 6 @ 0x30000003 │ │ │ │ - tsteq r4, #120, 10 @ 0x1e000000 │ │ │ │ + tsteq r4, #24, 8 @ 0x18000000 │ │ │ │ + tsteq r4, #220, 6 @ 0x70000003 │ │ │ │ + tsteq r4, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #68] @ d2d2c <__cxa_atexit@plt+0xc5f0c> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ @@ -202754,18 +202754,18 @@ │ │ │ │ mov r7, fp │ │ │ │ b d2e64 <__cxa_atexit@plt+0xc6044> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #196, 4 @ 0x4000000c │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r4, #20, 8 @ 0x14000000 │ │ │ │ + tsteq r4, #36, 8 @ 0x24000000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5] │ │ │ │ b d2e64 <__cxa_atexit@plt+0xc6044> │ │ │ │ @@ -202815,20 +202815,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ d2f30 <__cxa_atexit@plt+0xc6110> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r4, #80, 2 │ │ │ │ - tsteq r4, #252, 4 @ 0xc000000f │ │ │ │ + tsteq r4, #96, 2 │ │ │ │ + tsteq r4, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ d2f74 <__cxa_atexit@plt+0xc6154> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -202880,18 +202880,18 @@ │ │ │ │ mov r7, fp │ │ │ │ b d2e64 <__cxa_atexit@plt+0xc6044> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r4, #120 @ 0x78 │ │ │ │ - tsteq r4, #36, 4 @ 0x40000002 │ │ │ │ + tsteq r4, #136 @ 0x88 │ │ │ │ + tsteq r4, #52, 4 @ 0x40000003 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5] │ │ │ │ b d2e64 <__cxa_atexit@plt+0xc6044> │ │ │ │ @@ -202915,17 +202915,17 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ d30c8 <__cxa_atexit@plt+0xc62a8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #160, 30 @ 0x280 │ │ │ │ - tsteq r4, #68, 2 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #176, 30 @ 0x2c0 │ │ │ │ + tsteq r4, #84, 2 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d3138 <__cxa_atexit@plt+0xc6318> │ │ │ │ @@ -202951,16 +202951,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ d314c <__cxa_atexit@plt+0xc632c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rscseq r7, r3, #220 @ 0xdc │ │ │ │ - tsteq r4, #0, 30 │ │ │ │ + rscseq r6, r3, #220 @ 0xdc │ │ │ │ + tsteq r4, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne d31e0 <__cxa_atexit@plt+0xc63c0> │ │ │ │ @@ -203015,20 +203015,20 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - tsteq r4, #84, 28 @ 0x540 │ │ │ │ - tsteq r4, #12, 28 @ 0xc0 │ │ │ │ + tsteq r4, #100, 28 @ 0x640 │ │ │ │ + tsteq r4, #28, 28 @ 0x1c0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #68] @ d32b8 <__cxa_atexit@plt+0xc6498> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ @@ -203101,16 +203101,16 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ b d33d4 <__cxa_atexit@plt+0xc65b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #60, 26 @ 0xf00 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ @@ -203166,20 +203166,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ d34ac <__cxa_atexit@plt+0xc668c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq r4, #248, 22 @ 0x3e000 │ │ │ │ - tsteq r4, #180, 22 @ 0x2d000 │ │ │ │ + tsteq r4, #8, 24 @ 0x800 │ │ │ │ + tsteq r4, #196, 22 @ 0x31000 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ d34f0 <__cxa_atexit@plt+0xc66d0> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -203227,16 +203227,16 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ b d33d4 <__cxa_atexit@plt+0xc65b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #64, 22 @ 0x10000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ @@ -203263,17 +203263,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ d3638 <__cxa_atexit@plt+0xc6818> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #84, 20 @ 0x54000 │ │ │ │ - tsteq r4, #20, 20 @ 0x14000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #100, 20 @ 0x64000 │ │ │ │ + tsteq r4, #36, 20 @ 0x24000 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d36c4 <__cxa_atexit@plt+0xc68a4> │ │ │ │ @@ -203308,15 +203308,15 @@ │ │ │ │ ldr r7, [pc, #20] @ d36e0 <__cxa_atexit@plt+0xc68c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - rscseq r6, r3, #84, 22 @ 0x15000 │ │ │ │ + rscseq r5, r3, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [pc, #56] @ d3734 <__cxa_atexit@plt+0xc6914> │ │ │ │ mov r7, r5 │ │ │ │ str sl, [r5] │ │ │ │ @@ -203359,16 +203359,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d37b4 <__cxa_atexit@plt+0xc6994> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r4, #84, 20 @ 0x54000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r4, #100, 20 @ 0x64000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d37fc <__cxa_atexit@plt+0xc69dc> │ │ │ │ @@ -203384,15 +203384,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ d3810 <__cxa_atexit@plt+0xc69f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r6, r3, #32, 20 @ 0x20000 │ │ │ │ + rscseq r5, r3, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #96] @ d3890 <__cxa_atexit@plt+0xc6a70> │ │ │ │ stmda r3, {r5, r7} │ │ │ │ @@ -203504,21 +203504,21 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - tsteq r4, #212, 12 @ 0xd400000 │ │ │ │ - tsteq r4, #152, 12 @ 0x9800000 │ │ │ │ - tsteq r4, #68, 16 @ 0x440000 │ │ │ │ + tsteq r4, #228, 12 @ 0xe400000 │ │ │ │ + tsteq r4, #168, 12 @ 0xa800000 │ │ │ │ + tsteq r4, #84, 16 @ 0x540000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #68] @ d3a60 <__cxa_atexit@plt+0xc6c40> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ @@ -203600,18 +203600,18 @@ │ │ │ │ mov r7, fp │ │ │ │ b d3b94 <__cxa_atexit@plt+0xc6d74> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #144, 10 @ 0x24000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r4, #228, 12 @ 0xe400000 │ │ │ │ + tsteq r4, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b d3b94 <__cxa_atexit@plt+0xc6d74> │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ @@ -203663,20 +203663,20 @@ │ │ │ │ ldr r6, [pc, #24] @ d3c70 <__cxa_atexit@plt+0xc6e50> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq r4, #208, 10 @ 0x34000000 │ │ │ │ - tsteq r4, #12, 8 @ 0xc000000 │ │ │ │ + tsteq r4, #224, 10 @ 0x38000000 │ │ │ │ + tsteq r4, #28, 8 @ 0x1c000000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ d3cb4 <__cxa_atexit@plt+0xc6e94> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -203721,18 +203721,18 @@ │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b d3b94 <__cxa_atexit@plt+0xc6d74> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r4, #64, 6 │ │ │ │ - tsteq r4, #228, 8 @ 0xe4000000 │ │ │ │ + tsteq r4, #80, 6 @ 0x40000001 │ │ │ │ + tsteq r4, #244, 8 @ 0xf4000000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b d3b94 <__cxa_atexit@plt+0xc6d74> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -203755,17 +203755,17 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ d3de8 <__cxa_atexit@plt+0xc6fc8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #60, 8 @ 0x3c000000 │ │ │ │ - tsteq r4, #120, 4 @ 0x80000007 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #76, 8 @ 0x4c000000 │ │ │ │ + tsteq r4, #136, 4 @ 0x80000008 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d3e38 <__cxa_atexit@plt+0xc7018> │ │ │ │ @@ -203782,15 +203782,15 @@ │ │ │ │ b d3e54 <__cxa_atexit@plt+0xc7034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r4, #0, 4 │ │ │ │ + tsteq r4, #16, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #128] @ d3edc <__cxa_atexit@plt+0xc70bc> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -203818,18 +203818,18 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r4, #168, 2 @ 0x2a │ │ │ │ - tsteq r4, #176, 2 @ 0x2c │ │ │ │ + tsteq r4, #184, 2 @ 0x2e │ │ │ │ + tsteq r4, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d3f10 <__cxa_atexit@plt+0xc70f0> │ │ │ │ ldr r7, [pc, #88] @ d3f5c <__cxa_atexit@plt+0xc713c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -203850,17 +203850,17 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #32, 2 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ tsteq r4, #48, 2 │ │ │ │ + tsteq r4, #64, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -203873,15 +203873,15 @@ │ │ │ │ ldr r2, [pc, #20] @ d3fb4 <__cxa_atexit@plt+0xc7194> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86894 <__cxa_atexit@plt+0x79a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #120 @ 0x78 │ │ │ │ + tsteq r4, #136 @ 0x88 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -203900,15 +203900,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r4, #148 @ 0x94 │ │ │ │ + tsteq r4, #164 @ 0xa4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -203959,18 +203959,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - tsteq r4, #88, 2 │ │ │ │ - tsteq r4, #68, 2 │ │ │ │ - tsteq r4, #224, 30 @ 0x380 │ │ │ │ - tsteq r4, #12, 2 │ │ │ │ + tsteq r4, #104, 2 │ │ │ │ + tsteq r4, #84, 2 │ │ │ │ + tsteq r4, #240, 30 @ 0x3c0 │ │ │ │ + tsteq r4, #28, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -203990,15 +203990,15 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq d418c <__cxa_atexit@plt+0xc736c> │ │ │ │ cmp r2, #2 │ │ │ │ bne d4198 <__cxa_atexit@plt+0xc7378> │ │ │ │ ldr r7, [pc, #140] @ d4210 <__cxa_atexit@plt+0xc73f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ bcc d41f4 <__cxa_atexit@plt+0xc73d4> │ │ │ │ @@ -204013,28 +204013,28 @@ │ │ │ │ str r8, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r3, [r6, #4] │ │ │ │ add r3, r6, #8 │ │ │ │ stm r3, {r1, r7, lr} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r4, #188, 28 @ 0xbc0 │ │ │ │ - tsteq r4, #128 @ 0x80 │ │ │ │ - tsteq r4, #28 │ │ │ │ - tsteq r4, #144, 28 @ 0x900 │ │ │ │ + tsteq r4, #204, 28 @ 0xcc0 │ │ │ │ + tsteq r4, #144 @ 0x90 │ │ │ │ + tsteq r4, #44 @ 0x2c │ │ │ │ + tsteq r4, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d4244 <__cxa_atexit@plt+0xc7424> │ │ │ │ ldr r7, [pc, #112] @ d42a8 <__cxa_atexit@plt+0xc7488> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -204061,18 +204061,18 @@ │ │ │ │ stm r2, {r1, r7, lr} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #204, 30 @ 0x330 │ │ │ │ - tsteq r4, #108, 30 @ 0x1b0 │ │ │ │ - tsteq r4, #224, 26 @ 0x3800 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #220, 30 @ 0x370 │ │ │ │ + tsteq r4, #124, 30 @ 0x1f0 │ │ │ │ + tsteq r4, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -204089,15 +204089,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ d4314 <__cxa_atexit@plt+0xc74f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff538 │ │ │ │ - rscseq r5, r3, #28, 30 @ 0x70 │ │ │ │ + rscseq r4, r3, #28, 30 @ 0x70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ mov sl, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d43ec <__cxa_atexit@plt+0xc75cc> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -204149,17 +204149,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r4, #200, 24 @ 0xc800 │ │ │ │ + tsteq r4, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ muleq r0, r8, r1 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -204195,15 +204195,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -204225,15 +204225,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sl, #8] │ │ │ │ str r0, [sl, #12] │ │ │ │ str r1, [sl, #16] │ │ │ │ b 8f40c <__cxa_atexit@plt+0x825ec> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -204303,25 +204303,25 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r4, #36, 26 @ 0x900 │ │ │ │ - tsteq r4, #24, 20 @ 0x18000 │ │ │ │ - tsteq r4, #84, 26 @ 0x1500 │ │ │ │ - tsteq r4, #184, 26 @ 0x2e00 │ │ │ │ + tsteq r4, #52, 26 @ 0xd00 │ │ │ │ + tsteq r4, #40, 20 @ 0x28000 │ │ │ │ + tsteq r4, #100, 26 @ 0x1900 │ │ │ │ + tsteq r4, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d46f4 <__cxa_atexit@plt+0xc78d4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -204345,18 +204345,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #120, 24 @ 0x7800 │ │ │ │ - tsteq r4, #96, 18 @ 0x180000 │ │ │ │ - tsteq r4, #156, 24 @ 0x9c00 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #136, 24 @ 0x8800 │ │ │ │ + tsteq r4, #112, 18 @ 0x1c0000 │ │ │ │ + tsteq r4, #172, 24 @ 0xac00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d47b8 <__cxa_atexit@plt+0xc7998> │ │ │ │ ldr r1, [pc, #148] @ d47d8 <__cxa_atexit@plt+0xc79b8> │ │ │ │ @@ -204370,42 +204370,42 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq d477c <__cxa_atexit@plt+0xc795c> │ │ │ │ cmp r2, #2 │ │ │ │ bne d4788 <__cxa_atexit@plt+0xc7968> │ │ │ │ ldr r7, [pc, #108] @ d47e0 <__cxa_atexit@plt+0xc79c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc d47c4 <__cxa_atexit@plt+0xc79a4> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #60] @ d47e4 <__cxa_atexit@plt+0xc79c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r3, r7} │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r4, #204, 16 @ 0xcc0000 │ │ │ │ - tsteq r4, #176, 16 @ 0xb00000 │ │ │ │ - tsteq r4, #176, 16 @ 0xb00000 │ │ │ │ + tsteq r4, #220, 16 @ 0xdc0000 │ │ │ │ + tsteq r4, #192, 16 @ 0xc00000 │ │ │ │ + tsteq r4, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d4810 <__cxa_atexit@plt+0xc79f0> │ │ │ │ ldr r7, [pc, #88] @ d485c <__cxa_atexit@plt+0xc7a3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -204426,17 +204426,17 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #32, 16 @ 0x200000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ tsteq r4, #48, 16 @ 0x300000 │ │ │ │ + tsteq r4, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -204449,15 +204449,15 @@ │ │ │ │ ldr r2, [pc, #20] @ d48b4 <__cxa_atexit@plt+0xc7a94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86894 <__cxa_atexit@plt+0x79a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #120, 14 @ 0x1e00000 │ │ │ │ + tsteq r4, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -204476,15 +204476,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r4, #148, 14 @ 0x2500000 │ │ │ │ + tsteq r4, #164, 14 @ 0x2900000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -204535,19 +204535,19 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - tsteq r4, #88, 16 @ 0x580000 │ │ │ │ + tsteq r4, #104, 16 @ 0x680000 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - tsteq r4, #64, 16 @ 0x400000 │ │ │ │ - tsteq r4, #12, 16 @ 0xc0000 │ │ │ │ - rscseq r5, r3, #24, 16 @ 0x180000 │ │ │ │ + tsteq r4, #80, 16 @ 0x500000 │ │ │ │ + tsteq r4, #28, 16 @ 0x1c0000 │ │ │ │ + rscseq r4, r3, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi d4a84 <__cxa_atexit@plt+0xc7c64> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -204574,15 +204574,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r4, #176, 10 @ 0x2c000000 │ │ │ │ + tsteq r4, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d4ae0 <__cxa_atexit@plt+0xc7cc0> │ │ │ │ @@ -204590,17 +204590,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #236, 12 @ 0xec00000 │ │ │ │ - rscseq r5, r3, #68, 14 @ 0x1100000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #252, 12 @ 0xfc00000 │ │ │ │ + rscseq r4, r3, #68, 14 @ 0x1100000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d4b6c <__cxa_atexit@plt+0xc7d4c> │ │ │ │ @@ -204631,17 +204631,17 @@ │ │ │ │ b d4b7c <__cxa_atexit@plt+0xc7d5c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - tsteq r4, #228, 8 @ 0xe4000000 │ │ │ │ - tsteq r4, #12, 10 @ 0x3000000 │ │ │ │ - tsteq r4, #72, 14 @ 0x1200000 │ │ │ │ + tsteq r4, #244, 8 @ 0xf4000000 │ │ │ │ + tsteq r4, #28, 10 @ 0x7000000 │ │ │ │ + tsteq r4, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 5bb18 <__cxa_atexit@plt+0x4ecf8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -204661,15 +204661,15 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq d4c08 <__cxa_atexit@plt+0xc7de8> │ │ │ │ cmp r2, #2 │ │ │ │ bne d4c14 <__cxa_atexit@plt+0xc7df4> │ │ │ │ ldr r7, [pc, #140] @ d4c8c <__cxa_atexit@plt+0xc7e6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ bcc d4c70 <__cxa_atexit@plt+0xc7e50> │ │ │ │ @@ -204684,28 +204684,28 @@ │ │ │ │ str r8, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r3, [r6, #4] │ │ │ │ add r3, r6, #8 │ │ │ │ stm r3, {r1, r7, lr} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r4, #64, 8 @ 0x40000000 │ │ │ │ - tsteq r4, #4, 12 @ 0x400000 │ │ │ │ - tsteq r4, #160, 10 @ 0x28000000 │ │ │ │ - tsteq r4, #20, 8 @ 0x14000000 │ │ │ │ + tsteq r4, #80, 8 @ 0x50000000 │ │ │ │ + tsteq r4, #20, 12 @ 0x1400000 │ │ │ │ + tsteq r4, #176, 10 @ 0x2c000000 │ │ │ │ + tsteq r4, #36, 8 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d4cc0 <__cxa_atexit@plt+0xc7ea0> │ │ │ │ ldr r7, [pc, #112] @ d4d24 <__cxa_atexit@plt+0xc7f04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -204732,18 +204732,18 @@ │ │ │ │ stm r2, {r1, r7, lr} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #80, 10 @ 0x14000000 │ │ │ │ - tsteq r4, #240, 8 @ 0xf0000000 │ │ │ │ - tsteq r4, #100, 6 @ 0x90000001 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #96, 10 @ 0x18000000 │ │ │ │ + tsteq r4, #0, 10 │ │ │ │ + tsteq r4, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b d3648 <__cxa_atexit@plt+0xc6828> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -204801,17 +204801,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r4, #152, 4 @ 0x80000009 │ │ │ │ + tsteq r4, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ muleq r0, r8, r1 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -204847,15 +204847,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -204877,15 +204877,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sl, #8] │ │ │ │ str r0, [sl, #12] │ │ │ │ str r1, [sl, #16] │ │ │ │ b 8f40c <__cxa_atexit@plt+0x825ec> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -204955,25 +204955,25 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r4, #244, 4 @ 0x4000000f │ │ │ │ - tsteq r4, #232, 30 @ 0x3a0 │ │ │ │ - tsteq r4, #36, 6 @ 0x90000000 │ │ │ │ - tsteq r4, #136, 6 @ 0x20000002 │ │ │ │ + tsteq r4, #4, 6 @ 0x10000000 │ │ │ │ + tsteq r4, #248, 30 @ 0x3e0 │ │ │ │ + tsteq r4, #52, 6 @ 0xd0000000 │ │ │ │ + tsteq r4, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d5124 <__cxa_atexit@plt+0xc8304> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -204997,18 +204997,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #72, 4 @ 0x80000004 │ │ │ │ - tsteq r4, #48, 30 @ 0xc0 │ │ │ │ - tsteq r4, #108, 4 @ 0xc0000006 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #88, 4 @ 0x80000005 │ │ │ │ + tsteq r4, #64, 30 @ 0x100 │ │ │ │ + tsteq r4, #124, 4 @ 0xc0000007 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d51e8 <__cxa_atexit@plt+0xc83c8> │ │ │ │ ldr r1, [pc, #148] @ d5208 <__cxa_atexit@plt+0xc83e8> │ │ │ │ @@ -205022,42 +205022,42 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq d51ac <__cxa_atexit@plt+0xc838c> │ │ │ │ cmp r2, #2 │ │ │ │ bne d51b8 <__cxa_atexit@plt+0xc8398> │ │ │ │ ldr r7, [pc, #108] @ d5210 <__cxa_atexit@plt+0xc83f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc d51f4 <__cxa_atexit@plt+0xc83d4> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #60] @ d5214 <__cxa_atexit@plt+0xc83f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r3, r7} │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r4, #156, 28 @ 0x9c0 │ │ │ │ - tsteq r4, #128, 28 @ 0x800 │ │ │ │ - tsteq r4, #128, 28 @ 0x800 │ │ │ │ + tsteq r4, #172, 28 @ 0xac0 │ │ │ │ + tsteq r4, #144, 28 @ 0x900 │ │ │ │ + tsteq r4, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d5240 <__cxa_atexit@plt+0xc8420> │ │ │ │ ldr r7, [pc, #88] @ d528c <__cxa_atexit@plt+0xc846c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -205078,17 +205078,17 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #240, 26 @ 0x3c00 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ tsteq r4, #0, 28 │ │ │ │ + tsteq r4, #16, 28 @ 0x100 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -205101,15 +205101,15 @@ │ │ │ │ ldr r2, [pc, #20] @ d52e4 <__cxa_atexit@plt+0xc84c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86894 <__cxa_atexit@plt+0x79a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #72, 26 @ 0x1200 │ │ │ │ + tsteq r4, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -205128,15 +205128,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r4, #100, 26 @ 0x1900 │ │ │ │ + tsteq r4, #116, 26 @ 0x1d00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -205187,19 +205187,19 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - tsteq r4, #40, 28 @ 0x280 │ │ │ │ + tsteq r4, #56, 28 @ 0x380 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - tsteq r4, #16, 28 @ 0x100 │ │ │ │ - tsteq r4, #220, 26 @ 0x3700 │ │ │ │ - rscseq r4, r3, #232, 26 @ 0x3a00 │ │ │ │ + tsteq r4, #32, 28 @ 0x200 │ │ │ │ + tsteq r4, #236, 26 @ 0x3b00 │ │ │ │ + rscseq r3, r3, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi d54b4 <__cxa_atexit@plt+0xc8694> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -205226,15 +205226,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r4, #128, 22 @ 0x20000 │ │ │ │ + tsteq r4, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d5510 <__cxa_atexit@plt+0xc86f0> │ │ │ │ @@ -205242,17 +205242,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #188, 24 @ 0xbc00 │ │ │ │ - rscseq r4, r3, #20, 26 @ 0x500 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #204, 24 @ 0xcc00 │ │ │ │ + rscseq r3, r3, #20, 26 @ 0x500 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d559c <__cxa_atexit@plt+0xc877c> │ │ │ │ @@ -205283,17 +205283,17 @@ │ │ │ │ b d55ac <__cxa_atexit@plt+0xc878c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - tsteq r4, #180, 20 @ 0xb4000 │ │ │ │ - tsteq r4, #220, 20 @ 0xdc000 │ │ │ │ - tsteq r4, #24, 26 @ 0x600 │ │ │ │ + tsteq r4, #196, 20 @ 0xc4000 │ │ │ │ + tsteq r4, #236, 20 @ 0xec000 │ │ │ │ + tsteq r4, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 5bb18 <__cxa_atexit@plt+0x4ecf8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -205313,15 +205313,15 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq d5638 <__cxa_atexit@plt+0xc8818> │ │ │ │ cmp r2, #2 │ │ │ │ bne d5644 <__cxa_atexit@plt+0xc8824> │ │ │ │ ldr r7, [pc, #140] @ d56bc <__cxa_atexit@plt+0xc889c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ bcc d56a0 <__cxa_atexit@plt+0xc8880> │ │ │ │ @@ -205336,28 +205336,28 @@ │ │ │ │ str r8, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r3, [r6, #4] │ │ │ │ add r3, r6, #8 │ │ │ │ stm r3, {r1, r7, lr} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r4, #16, 20 @ 0x10000 │ │ │ │ - tsteq r4, #212, 22 @ 0x35000 │ │ │ │ - tsteq r4, #112, 22 @ 0x1c000 │ │ │ │ - tsteq r4, #228, 18 @ 0x390000 │ │ │ │ + tsteq r4, #32, 20 @ 0x20000 │ │ │ │ + tsteq r4, #228, 22 @ 0x39000 │ │ │ │ + tsteq r4, #128, 22 @ 0x20000 │ │ │ │ + tsteq r4, #244, 18 @ 0x3d0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d56f0 <__cxa_atexit@plt+0xc88d0> │ │ │ │ ldr r7, [pc, #112] @ d5754 <__cxa_atexit@plt+0xc8934> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -205384,18 +205384,18 @@ │ │ │ │ stm r2, {r1, r7, lr} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #32, 22 @ 0x8000 │ │ │ │ - tsteq r4, #192, 20 @ 0xc0000 │ │ │ │ - tsteq r4, #52, 18 @ 0xd0000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #48, 22 @ 0xc000 │ │ │ │ + tsteq r4, #208, 20 @ 0xd0000 │ │ │ │ + tsteq r4, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d57d4 <__cxa_atexit@plt+0xc89b4> │ │ │ │ ldr r3, [pc, #92] @ d57dc <__cxa_atexit@plt+0xc89bc> │ │ │ │ @@ -205476,19 +205476,19 @@ │ │ │ │ ldr r6, [pc, #28] @ d58c8 <__cxa_atexit@plt+0xc8aa8> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r4, #192, 14 @ 0x3000000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r4, #208, 14 @ 0x3400000 │ │ │ │ muleq r0, ip, r7 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r4, #84, 18 @ 0x150000 │ │ │ │ + tsteq r4, #100, 18 @ 0x190000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d5910 <__cxa_atexit@plt+0xc8af0> │ │ │ │ ldr r3, [r7, #6] │ │ │ │ ldr r2, [r7, #2] │ │ │ │ @@ -205530,28 +205530,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r6, [pc, #32] @ d59c4 <__cxa_atexit@plt+0xc8ba4> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r4, #40, 14 @ 0xa00000 │ │ │ │ - tsteq r4, #232, 12 @ 0xe800000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r4, #56, 14 @ 0xe00000 │ │ │ │ + tsteq r4, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r4, lsr #13 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq r4, #108, 16 @ 0x6c0000 │ │ │ │ + tsteq r4, #124, 16 @ 0x7c0000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d5a50 <__cxa_atexit@plt+0xc8c30> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -205617,30 +205617,30 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r6, [pc, #32] @ d5b20 <__cxa_atexit@plt+0xc8d00> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r4, #228, 10 @ 0x39000000 │ │ │ │ - tsteq r4, #164, 10 @ 0x29000000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r4, #244, 10 @ 0x3d000000 │ │ │ │ + tsteq r4, #180, 10 @ 0x2d000000 │ │ │ │ andeq r0, r0, r8, asr #10 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - tsteq r4, #32, 14 @ 0x800000 │ │ │ │ + tsteq r4, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #68] @ d5b88 <__cxa_atexit@plt+0xc8d68> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ @@ -205723,18 +205723,18 @@ │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5, #12] │ │ │ │ b d5cd8 <__cxa_atexit@plt+0xc8eb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #108, 8 @ 0x6c000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r4, #124, 8 @ 0x7c000000 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r4, #192, 10 @ 0x30000000 │ │ │ │ + tsteq r4, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r7, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #16]! │ │ │ │ ldr r2, [r3, #-12] │ │ │ │ str r7, [r3, #4] │ │ │ │ @@ -205802,30 +205802,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #64] @ d5e08 <__cxa_atexit@plt+0xc8fe8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r6, [pc, #32] @ d5e04 <__cxa_atexit@plt+0xc8fe4> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r4, #8, 6 @ 0x20000000 │ │ │ │ - tsteq r4, #204, 4 @ 0xc000000c │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r4, #24, 6 @ 0x60000000 │ │ │ │ + tsteq r4, #220, 4 @ 0xc000000d │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - tsteq r4, #68, 8 @ 0x44000000 │ │ │ │ + tsteq r4, #84, 8 @ 0x54000000 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ d5e48 <__cxa_atexit@plt+0xc9028> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -205884,26 +205884,26 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r7, fp │ │ │ │ b d5cd8 <__cxa_atexit@plt+0xc8eb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r5, [pc, #28] @ d5f48 <__cxa_atexit@plt+0xc9128> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r4, #228, 2 @ 0x39 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r4, #244, 2 @ 0x3d │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - tsteq r4, #24, 6 @ 0x60000000 │ │ │ │ + tsteq r4, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #12]! │ │ │ │ ldr r2, [r3, #-8] │ │ │ │ str r7, [r3, #4] │ │ │ │ @@ -205945,28 +205945,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #64] @ d6044 <__cxa_atexit@plt+0xc9224> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r6, [pc, #32] @ d6040 <__cxa_atexit@plt+0xc9220> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r4, #176 @ 0xb0 │ │ │ │ - tsteq r4, #112 @ 0x70 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r4, #192 @ 0xc0 │ │ │ │ + tsteq r4, #128 @ 0x80 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq r4, #240, 2 @ 0x3c │ │ │ │ + tsteq r4, #0, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r8, [r5, #-4] │ │ │ │ @@ -205979,16 +205979,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d60a4 <__cxa_atexit@plt+0xc9284> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r4, #100, 2 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r4, #116, 2 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ mov sl, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d617c <__cxa_atexit@plt+0xc935c> │ │ │ │ @@ -206041,17 +206041,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r4, #56, 30 @ 0xe0 │ │ │ │ + tstpeq r3, #72, 30 @ p-variant is OBSOLETE @ 0x120 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ muleq r0, r8, r1 │ │ │ │ @ instruction: 0xfffff4b0 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -206087,15 +206087,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffff3d8 │ │ │ │ @ instruction: 0xfffff54c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -206117,15 +206117,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sl, #8] │ │ │ │ str r0, [sl, #12] │ │ │ │ str r1, [sl, #16] │ │ │ │ b 8f40c <__cxa_atexit@plt+0x825ec> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffff34c │ │ │ │ @ instruction: 0xfffff4bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -206195,25 +206195,25 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r4, #148, 30 @ 0x250 │ │ │ │ - tsteq r4, #136, 24 @ 0x8800 │ │ │ │ - tsteq r4, #196, 30 @ 0x310 │ │ │ │ - tsteq r4, #40 @ 0x28 │ │ │ │ + tstpeq r3, #164, 30 @ p-variant is OBSOLETE @ 0x290 │ │ │ │ + tstpeq r3, #152, 24 @ p-variant is OBSOLETE @ 0x9800 │ │ │ │ + tstpeq r3, #212, 30 @ p-variant is OBSOLETE @ 0x350 │ │ │ │ + tsteq r4, #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d6484 <__cxa_atexit@plt+0xc9664> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -206237,18 +206237,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #232, 28 @ 0xe80 │ │ │ │ - tsteq r4, #208, 22 @ 0x34000 │ │ │ │ - tsteq r4, #12, 30 @ 0x30 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq r3, #248, 28 @ p-variant is OBSOLETE @ 0xf80 │ │ │ │ + tstpeq r3, #224, 22 @ p-variant is OBSOLETE @ 0x38000 │ │ │ │ + tstpeq r3, #28, 30 @ p-variant is OBSOLETE @ 0x70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d6548 <__cxa_atexit@plt+0xc9728> │ │ │ │ ldr r1, [pc, #148] @ d6568 <__cxa_atexit@plt+0xc9748> │ │ │ │ @@ -206262,42 +206262,42 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq d650c <__cxa_atexit@plt+0xc96ec> │ │ │ │ cmp r2, #2 │ │ │ │ bne d6518 <__cxa_atexit@plt+0xc96f8> │ │ │ │ ldr r7, [pc, #108] @ d6570 <__cxa_atexit@plt+0xc9750> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc d6554 <__cxa_atexit@plt+0xc9734> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #60] @ d6574 <__cxa_atexit@plt+0xc9754> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r3, r7} │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r4, #60, 22 @ 0xf000 │ │ │ │ - tsteq r4, #32, 22 @ 0x8000 │ │ │ │ - tsteq r4, #32, 22 @ 0x8000 │ │ │ │ + tstpeq r3, #76, 22 @ p-variant is OBSOLETE @ 0x13000 │ │ │ │ + tstpeq r3, #48, 22 @ p-variant is OBSOLETE @ 0xc000 │ │ │ │ + tstpeq r3, #48, 22 @ p-variant is OBSOLETE @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d65a0 <__cxa_atexit@plt+0xc9780> │ │ │ │ ldr r7, [pc, #88] @ d65ec <__cxa_atexit@plt+0xc97cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -206318,17 +206318,17 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #144, 20 @ 0x90000 │ │ │ │ - tsteq r4, #160, 20 @ 0xa0000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq r3, #160, 20 @ p-variant is OBSOLETE @ 0xa0000 │ │ │ │ + tstpeq r3, #176, 20 @ p-variant is OBSOLETE @ 0xb0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -206341,15 +206341,15 @@ │ │ │ │ ldr r2, [pc, #20] @ d6644 <__cxa_atexit@plt+0xc9824> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86894 <__cxa_atexit@plt+0x79a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #232, 18 @ 0x3a0000 │ │ │ │ + tstpeq r3, #248, 18 @ p-variant is OBSOLETE @ 0x3e0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -206368,15 +206368,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r4, #4, 20 @ 0x4000 │ │ │ │ + tstpeq r3, #20, 20 @ p-variant is OBSOLETE @ 0x14000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -206427,19 +206427,19 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - tsteq r4, #200, 20 @ 0xc8000 │ │ │ │ + tstpeq r3, #216, 20 @ p-variant is OBSOLETE @ 0xd8000 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - tsteq r4, #176, 20 @ 0xb0000 │ │ │ │ - tsteq r4, #124, 20 @ 0x7c000 │ │ │ │ - rscseq r3, r3, #136, 20 @ 0x88000 │ │ │ │ + tstpeq r3, #192, 20 @ p-variant is OBSOLETE @ 0xc0000 │ │ │ │ + tstpeq r3, #140, 20 @ p-variant is OBSOLETE @ 0x8c000 │ │ │ │ + rscseq r2, r3, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi d6814 <__cxa_atexit@plt+0xc99f4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -206466,15 +206466,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r4, #32, 16 @ 0x200000 │ │ │ │ + tstpeq r3, #48, 16 @ p-variant is OBSOLETE @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d6870 <__cxa_atexit@plt+0xc9a50> │ │ │ │ @@ -206482,17 +206482,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #92, 18 @ 0x170000 │ │ │ │ - rscseq r3, r3, #180, 18 @ 0x2d0000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq r3, #108, 18 @ p-variant is OBSOLETE @ 0x1b0000 │ │ │ │ + rscseq r2, r3, #180, 18 @ 0x2d0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d68fc <__cxa_atexit@plt+0xc9adc> │ │ │ │ @@ -206523,17 +206523,17 @@ │ │ │ │ b d690c <__cxa_atexit@plt+0xc9aec> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - tsteq r4, #84, 14 @ 0x1500000 │ │ │ │ - tsteq r4, #124, 14 @ 0x1f00000 │ │ │ │ - tsteq r4, #184, 18 @ 0x2e0000 │ │ │ │ + tstpeq r3, #100, 14 @ p-variant is OBSOLETE @ 0x1900000 │ │ │ │ + tstpeq r3, #140, 14 @ p-variant is OBSOLETE @ 0x2300000 │ │ │ │ + tstpeq r3, #200, 18 @ p-variant is OBSOLETE @ 0x320000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 5bb18 <__cxa_atexit@plt+0x4ecf8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -206553,15 +206553,15 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq d6998 <__cxa_atexit@plt+0xc9b78> │ │ │ │ cmp r2, #2 │ │ │ │ bne d69a4 <__cxa_atexit@plt+0xc9b84> │ │ │ │ ldr r7, [pc, #140] @ d6a1c <__cxa_atexit@plt+0xc9bfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ bcc d6a00 <__cxa_atexit@plt+0xc9be0> │ │ │ │ @@ -206576,28 +206576,28 @@ │ │ │ │ str r8, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r3, [r6, #4] │ │ │ │ add r3, r6, #8 │ │ │ │ stm r3, {r1, r7, lr} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r4, #176, 12 @ 0xb000000 │ │ │ │ - tsteq r4, #116, 16 @ 0x740000 │ │ │ │ - tsteq r4, #16, 16 @ 0x100000 │ │ │ │ - tsteq r4, #132, 12 @ 0x8400000 │ │ │ │ + tstpeq r3, #192, 12 @ p-variant is OBSOLETE @ 0xc000000 │ │ │ │ + tstpeq r3, #132, 16 @ p-variant is OBSOLETE @ 0x840000 │ │ │ │ + tstpeq r3, #32, 16 @ p-variant is OBSOLETE @ 0x200000 │ │ │ │ + tstpeq r3, #148, 12 @ p-variant is OBSOLETE @ 0x9400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d6a50 <__cxa_atexit@plt+0xc9c30> │ │ │ │ ldr r7, [pc, #112] @ d6ab4 <__cxa_atexit@plt+0xc9c94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -206624,18 +206624,18 @@ │ │ │ │ stm r2, {r1, r7, lr} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #192, 14 @ 0x3000000 │ │ │ │ - tsteq r4, #96, 14 @ 0x1800000 │ │ │ │ - tsteq r4, #212, 10 @ 0x35000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq r3, #208, 14 @ p-variant is OBSOLETE @ 0x3400000 │ │ │ │ + tstpeq r3, #112, 14 @ p-variant is OBSOLETE @ 0x1c00000 │ │ │ │ + tstpeq r3, #228, 10 @ p-variant is OBSOLETE @ 0x39000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -206652,15 +206652,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ d6b20 <__cxa_atexit@plt+0xc9d00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffbff8 │ │ │ │ - rscseq r3, r3, #4, 14 @ 0x100000 │ │ │ │ + rscseq r2, r3, #4, 14 @ 0x100000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ mov sl, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d6bf8 <__cxa_atexit@plt+0xc9dd8> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -206712,17 +206712,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r4, #188, 8 @ 0xbc000000 │ │ │ │ + tstpeq r3, #204, 8 @ p-variant is OBSOLETE @ 0xcc000000 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ muleq r0, r8, r1 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -206758,15 +206758,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -206788,15 +206788,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sl, #8] │ │ │ │ str r0, [sl, #12] │ │ │ │ str r1, [sl, #16] │ │ │ │ b 8f40c <__cxa_atexit@plt+0x825ec> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -206866,25 +206866,25 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r4, #24, 10 @ 0x6000000 │ │ │ │ - tsteq r4, #12, 4 @ 0xc0000000 │ │ │ │ - tsteq r4, #72, 10 @ 0x12000000 │ │ │ │ - tsteq r4, #172, 10 @ 0x2b000000 │ │ │ │ + tstpeq r3, #40, 10 @ p-variant is OBSOLETE @ 0xa000000 │ │ │ │ + tstpeq r3, #28, 4 @ p-variant is OBSOLETE @ 0xc0000001 │ │ │ │ + tstpeq r3, #88, 10 @ p-variant is OBSOLETE @ 0x16000000 │ │ │ │ + tstpeq r3, #188, 10 @ p-variant is OBSOLETE @ 0x2f000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d6f00 <__cxa_atexit@plt+0xca0e0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -206908,18 +206908,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #108, 8 @ 0x6c000000 │ │ │ │ - tsteq r4, #84, 2 │ │ │ │ - tsteq r4, #144, 8 @ 0x90000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq r3, #124, 8 @ p-variant is OBSOLETE @ 0x7c000000 │ │ │ │ + tstpeq r3, #100, 2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, #160, 8 @ p-variant is OBSOLETE @ 0xa0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d6fc4 <__cxa_atexit@plt+0xca1a4> │ │ │ │ ldr r1, [pc, #148] @ d6fe4 <__cxa_atexit@plt+0xca1c4> │ │ │ │ @@ -206933,42 +206933,42 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq d6f88 <__cxa_atexit@plt+0xca168> │ │ │ │ cmp r2, #2 │ │ │ │ bne d6f94 <__cxa_atexit@plt+0xca174> │ │ │ │ ldr r7, [pc, #108] @ d6fec <__cxa_atexit@plt+0xca1cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc d6fd0 <__cxa_atexit@plt+0xca1b0> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #60] @ d6ff0 <__cxa_atexit@plt+0xca1d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r3, r7} │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r4, #192 @ 0xc0 │ │ │ │ - tsteq r4, #164 @ 0xa4 │ │ │ │ - tsteq r4, #164 @ 0xa4 │ │ │ │ + tstpeq r3, #208 @ p-variant is OBSOLETE @ 0xd0 │ │ │ │ + tstpeq r3, #180 @ p-variant is OBSOLETE @ 0xb4 │ │ │ │ + tstpeq r3, #180 @ p-variant is OBSOLETE @ 0xb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d701c <__cxa_atexit@plt+0xca1fc> │ │ │ │ ldr r7, [pc, #88] @ d7068 <__cxa_atexit@plt+0xca248> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -206989,17 +206989,17 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r4, #20 │ │ │ │ - tsteq r4, #36 @ 0x24 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq r3, #36 @ p-variant is OBSOLETE @ 0x24 │ │ │ │ + tstpeq r3, #52 @ p-variant is OBSOLETE @ 0x34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -207012,15 +207012,15 @@ │ │ │ │ ldr r2, [pc, #20] @ d70c0 <__cxa_atexit@plt+0xca2a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86894 <__cxa_atexit@plt+0x79a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r3, #108, 30 @ p-variant is OBSOLETE @ 0x1b0 │ │ │ │ + tsteq r3, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -207039,15 +207039,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tstpeq r3, #136, 30 @ p-variant is OBSOLETE @ 0x220 │ │ │ │ + tsteq r3, #152, 30 @ 0x260 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -207098,19 +207098,19 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - tsteq r4, #76 @ 0x4c │ │ │ │ + tstpeq r3, #92 @ p-variant is OBSOLETE @ 0x5c │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - tsteq r4, #52 @ 0x34 │ │ │ │ - tsteq r4, #0 │ │ │ │ - rscseq r3, r3, #12 │ │ │ │ + tstpeq r3, #68 @ p-variant is OBSOLETE @ 0x44 │ │ │ │ + tstpeq r3, #16 @ p-variant is OBSOLETE │ │ │ │ + rscseq r2, r3, #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi d7290 <__cxa_atexit@plt+0xca470> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -207137,15 +207137,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tstpeq r3, #164, 26 @ p-variant is OBSOLETE @ 0x2900 │ │ │ │ + tsteq r3, #180, 26 @ 0x2d00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d72ec <__cxa_atexit@plt+0xca4cc> │ │ │ │ @@ -207153,17 +207153,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq r3, #224, 28 @ p-variant is OBSOLETE @ 0xe00 │ │ │ │ - rscseq r2, r3, #56, 30 @ 0xe0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #240, 28 @ 0xf00 │ │ │ │ + rscseq r1, r3, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d7378 <__cxa_atexit@plt+0xca558> │ │ │ │ @@ -207194,17 +207194,17 @@ │ │ │ │ b d7388 <__cxa_atexit@plt+0xca568> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - tstpeq r3, #216, 24 @ p-variant is OBSOLETE @ 0xd800 │ │ │ │ - tstpeq r3, #0, 26 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r3, #60, 30 @ p-variant is OBSOLETE @ 0xf0 │ │ │ │ + tsteq r3, #232, 24 @ 0xe800 │ │ │ │ + tsteq r3, #16, 26 @ 0x400 │ │ │ │ + tsteq r3, #76, 30 @ 0x130 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 5bb18 <__cxa_atexit@plt+0x4ecf8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -207218,15 +207218,15 @@ │ │ │ │ add r7, r7, #7 │ │ │ │ add lr, pc, lr │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -207234,40 +207234,40 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ d743c <__cxa_atexit@plt+0xca61c> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d745c <__cxa_atexit@plt+0xca63c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ d7474 <__cxa_atexit@plt+0xca654> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d7494 <__cxa_atexit@plt+0xca674> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d7554 <__cxa_atexit@plt+0xca734> │ │ │ │ ldr r1, [pc, #180] @ d7574 <__cxa_atexit@plt+0xca754> │ │ │ │ @@ -207281,15 +207281,15 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq d74f8 <__cxa_atexit@plt+0xca6d8> │ │ │ │ cmp r2, #2 │ │ │ │ bne d7504 <__cxa_atexit@plt+0xca6e4> │ │ │ │ ldr r7, [pc, #140] @ d757c <__cxa_atexit@plt+0xca75c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ bcc d7560 <__cxa_atexit@plt+0xca740> │ │ │ │ @@ -207304,28 +207304,28 @@ │ │ │ │ str r8, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r3, [r6, #4] │ │ │ │ add r3, r6, #8 │ │ │ │ stm r3, {r1, r7, lr} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tstpeq r3, #80, 22 @ p-variant is OBSOLETE @ 0x14000 │ │ │ │ - tstpeq r3, #20, 26 @ p-variant is OBSOLETE @ 0x500 │ │ │ │ - tstpeq r3, #176, 24 @ p-variant is OBSOLETE @ 0xb000 │ │ │ │ - tstpeq r3, #36, 22 @ p-variant is OBSOLETE @ 0x9000 │ │ │ │ + tsteq r3, #96, 22 @ 0x18000 │ │ │ │ + tsteq r3, #36, 26 @ 0x900 │ │ │ │ + tsteq r3, #192, 24 @ 0xc000 │ │ │ │ + tsteq r3, #52, 22 @ 0xd000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d75b0 <__cxa_atexit@plt+0xca790> │ │ │ │ ldr r7, [pc, #112] @ d7614 <__cxa_atexit@plt+0xca7f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -207352,18 +207352,18 @@ │ │ │ │ stm r2, {r1, r7, lr} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq r3, #96, 24 @ p-variant is OBSOLETE @ 0x6000 │ │ │ │ - tstpeq r3, #0, 24 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r3, #116, 20 @ p-variant is OBSOLETE @ 0x74000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #112, 24 @ 0x7000 │ │ │ │ + tsteq r3, #16, 24 @ 0x1000 │ │ │ │ + tsteq r3, #132, 20 @ 0x84000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov sl, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi d76e0 <__cxa_atexit@plt+0xca8c0> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -207410,17 +207410,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tstpeq r3, #192, 18 @ p-variant is OBSOLETE @ 0x300000 │ │ │ │ + tsteq r3, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -207450,15 +207450,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ @@ -207474,15 +207474,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r3, [sl, #8] │ │ │ │ b 8f40c <__cxa_atexit@plt+0x825ec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #28] @ d7838 <__cxa_atexit@plt+0xcaa18> │ │ │ │ @@ -207551,25 +207551,25 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tstpeq r3, #100, 20 @ p-variant is OBSOLETE @ 0x64000 │ │ │ │ - tstpeq r3, #88, 14 @ p-variant is OBSOLETE @ 0x1600000 │ │ │ │ - tstpeq r3, #148, 20 @ p-variant is OBSOLETE @ 0x94000 │ │ │ │ - tstpeq r3, #248, 20 @ p-variant is OBSOLETE @ 0xf8000 │ │ │ │ + tsteq r3, #116, 20 @ 0x74000 │ │ │ │ + tsteq r3, #104, 14 @ 0x1a00000 │ │ │ │ + tsteq r3, #164, 20 @ 0xa4000 │ │ │ │ + tsteq r3, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d79b4 <__cxa_atexit@plt+0xcab94> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -207593,18 +207593,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq r3, #184, 18 @ p-variant is OBSOLETE @ 0x2e0000 │ │ │ │ - tstpeq r3, #160, 12 @ p-variant is OBSOLETE @ 0xa000000 │ │ │ │ - tstpeq r3, #220, 18 @ p-variant is OBSOLETE @ 0x370000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #200, 18 @ 0x320000 │ │ │ │ + tsteq r3, #176, 12 @ 0xb000000 │ │ │ │ + tsteq r3, #236, 18 @ 0x3b0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d7a78 <__cxa_atexit@plt+0xcac58> │ │ │ │ ldr r1, [pc, #148] @ d7a98 <__cxa_atexit@plt+0xcac78> │ │ │ │ @@ -207618,42 +207618,42 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq d7a3c <__cxa_atexit@plt+0xcac1c> │ │ │ │ cmp r2, #2 │ │ │ │ bne d7a48 <__cxa_atexit@plt+0xcac28> │ │ │ │ ldr r7, [pc, #108] @ d7aa0 <__cxa_atexit@plt+0xcac80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc d7a84 <__cxa_atexit@plt+0xcac64> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #60] @ d7aa4 <__cxa_atexit@plt+0xcac84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r3, r7} │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tstpeq r3, #12, 12 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ - tstpeq r3, #240, 10 @ p-variant is OBSOLETE @ 0x3c000000 │ │ │ │ - tstpeq r3, #240, 10 @ p-variant is OBSOLETE @ 0x3c000000 │ │ │ │ + tsteq r3, #28, 12 @ 0x1c00000 │ │ │ │ + tsteq r3, #0, 12 │ │ │ │ + tsteq r3, #0, 12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d7ad0 <__cxa_atexit@plt+0xcacb0> │ │ │ │ ldr r7, [pc, #88] @ d7b1c <__cxa_atexit@plt+0xcacfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -207674,17 +207674,17 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq r3, #96, 10 @ p-variant is OBSOLETE @ 0x18000000 │ │ │ │ - tstpeq r3, #112, 10 @ p-variant is OBSOLETE @ 0x1c000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #112, 10 @ 0x1c000000 │ │ │ │ + tsteq r3, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -207697,15 +207697,15 @@ │ │ │ │ ldr r2, [pc, #20] @ d7b74 <__cxa_atexit@plt+0xcad54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86894 <__cxa_atexit@plt+0x79a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r3, #184, 8 @ p-variant is OBSOLETE @ 0xb8000000 │ │ │ │ + tsteq r3, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -207724,15 +207724,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tstpeq r3, #212, 8 @ p-variant is OBSOLETE @ 0xd4000000 │ │ │ │ + tsteq r3, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -207784,46 +207784,46 @@ │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa00 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - tstpeq r3, #156, 10 @ p-variant is OBSOLETE @ 0x27000000 │ │ │ │ + tsteq r3, #172, 10 @ 0x2b000000 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - tstpeq r3, #124, 10 @ p-variant is OBSOLETE @ 0x1f000000 │ │ │ │ - tstpeq r3, #68, 10 @ p-variant is OBSOLETE @ 0x11000000 │ │ │ │ + tsteq r3, #140, 10 @ 0x23000000 │ │ │ │ + tsteq r3, #84, 10 @ 0x15000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d7d1c <__cxa_atexit@plt+0xcaefc> │ │ │ │ ldr r2, [pc, #32] @ d7d24 <__cxa_atexit@plt+0xcaf04> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d7d44 <__cxa_atexit@plt+0xcaf24> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d7e04 <__cxa_atexit@plt+0xcafe4> │ │ │ │ ldr r1, [pc, #180] @ d7e24 <__cxa_atexit@plt+0xcb004> │ │ │ │ @@ -207837,15 +207837,15 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq d7da8 <__cxa_atexit@plt+0xcaf88> │ │ │ │ cmp r2, #2 │ │ │ │ bne d7db4 <__cxa_atexit@plt+0xcaf94> │ │ │ │ ldr r7, [pc, #140] @ d7e2c <__cxa_atexit@plt+0xcb00c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ bcc d7e10 <__cxa_atexit@plt+0xcaff0> │ │ │ │ @@ -207860,28 +207860,28 @@ │ │ │ │ str r8, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r3, [r6, #4] │ │ │ │ add r3, r6, #8 │ │ │ │ stm r3, {r1, r7, lr} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tstpeq r3, #160, 4 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r3, #100, 8 @ p-variant is OBSOLETE @ 0x64000000 │ │ │ │ - tstpeq r3, #0, 8 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r3, #116, 4 @ p-variant is OBSOLETE @ 0x40000007 │ │ │ │ + tsteq r3, #176, 4 │ │ │ │ + tsteq r3, #116, 8 @ 0x74000000 │ │ │ │ + tsteq r3, #16, 8 @ 0x10000000 │ │ │ │ + tsteq r3, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d7e60 <__cxa_atexit@plt+0xcb040> │ │ │ │ ldr r7, [pc, #112] @ d7ec4 <__cxa_atexit@plt+0xcb0a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -207908,18 +207908,18 @@ │ │ │ │ stm r2, {r1, r7, lr} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq r3, #176, 6 @ p-variant is OBSOLETE @ 0xc0000002 │ │ │ │ - tstpeq r3, #80, 6 @ p-variant is OBSOLETE @ 0x40000001 │ │ │ │ - tstpeq r3, #196, 2 @ p-variant is OBSOLETE @ 0x31 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #192, 6 │ │ │ │ + tsteq r3, #96, 6 @ 0x80000001 │ │ │ │ + tsteq r3, #212, 2 @ 0x35 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov sl, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi d7f90 <__cxa_atexit@plt+0xcb170> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -207966,17 +207966,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tstpeq r3, #16, 2 @ p-variant is OBSOLETE │ │ │ │ + tsteq r3, #32, 2 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -208006,15 +208006,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ @@ -208030,15 +208030,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r3, [sl, #8] │ │ │ │ b 8f40c <__cxa_atexit@plt+0x825ec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #28] @ d80e8 <__cxa_atexit@plt+0xcb2c8> │ │ │ │ @@ -208107,25 +208107,25 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tstpeq r3, #180, 2 @ p-variant is OBSOLETE @ 0x2d │ │ │ │ - tsteq r3, #168, 28 @ 0xa80 │ │ │ │ - tstpeq r3, #228, 2 @ p-variant is OBSOLETE @ 0x39 │ │ │ │ - tstpeq r3, #72, 4 @ p-variant is OBSOLETE @ 0x80000004 │ │ │ │ + tsteq r3, #196, 2 @ 0x31 │ │ │ │ + tsteq r3, #184, 28 @ 0xb80 │ │ │ │ + tsteq r3, #244, 2 @ 0x3d │ │ │ │ + tsteq r3, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d8264 <__cxa_atexit@plt+0xcb444> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -208149,18 +208149,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq r3, #8, 2 @ p-variant is OBSOLETE │ │ │ │ - tsteq r3, #240, 26 @ 0x3c00 │ │ │ │ - tstpeq r3, #44, 2 @ p-variant is OBSOLETE │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #24, 2 │ │ │ │ + tsteq r3, #0, 28 │ │ │ │ + tsteq r3, #60, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d8328 <__cxa_atexit@plt+0xcb508> │ │ │ │ ldr r1, [pc, #148] @ d8348 <__cxa_atexit@plt+0xcb528> │ │ │ │ @@ -208174,42 +208174,42 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq d82ec <__cxa_atexit@plt+0xcb4cc> │ │ │ │ cmp r2, #2 │ │ │ │ bne d82f8 <__cxa_atexit@plt+0xcb4d8> │ │ │ │ ldr r7, [pc, #108] @ d8350 <__cxa_atexit@plt+0xcb530> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc d8334 <__cxa_atexit@plt+0xcb514> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #60] @ d8354 <__cxa_atexit@plt+0xcb534> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r3, r7} │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r3, #92, 26 @ 0x1700 │ │ │ │ - tsteq r3, #64, 26 @ 0x1000 │ │ │ │ - tsteq r3, #64, 26 @ 0x1000 │ │ │ │ + tsteq r3, #108, 26 @ 0x1b00 │ │ │ │ + tsteq r3, #80, 26 @ 0x1400 │ │ │ │ + tsteq r3, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d8380 <__cxa_atexit@plt+0xcb560> │ │ │ │ ldr r7, [pc, #88] @ d83cc <__cxa_atexit@plt+0xcb5ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -208230,17 +208230,17 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #176, 24 @ 0xb000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ tsteq r3, #192, 24 @ 0xc000 │ │ │ │ + tsteq r3, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -208253,15 +208253,15 @@ │ │ │ │ ldr r2, [pc, #20] @ d8424 <__cxa_atexit@plt+0xcb604> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86894 <__cxa_atexit@plt+0x79a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #8, 24 @ 0x800 │ │ │ │ + tsteq r3, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -208280,15 +208280,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r3, #36, 24 @ 0x2400 │ │ │ │ + tsteq r3, #52, 24 @ 0x3400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -208340,127 +208340,127 @@ │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa00 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - tsteq r3, #236, 24 @ 0xec00 │ │ │ │ + tsteq r3, #252, 24 @ 0xfc00 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - tsteq r3, #204, 24 @ 0xcc00 │ │ │ │ - tsteq r3, #148, 24 @ 0x9400 │ │ │ │ + tsteq r3, #220, 24 @ 0xdc00 │ │ │ │ + tsteq r3, #164, 24 @ 0xa400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d85cc <__cxa_atexit@plt+0xcb7ac> │ │ │ │ ldr r2, [pc, #32] @ d85d4 <__cxa_atexit@plt+0xcb7b4> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d85f4 <__cxa_atexit@plt+0xcb7d4> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - rscseq r1, r3, #60, 24 @ 0x3c00 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + rscseq r0, r3, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d862c <__cxa_atexit@plt+0xcb80c> │ │ │ │ ldr r3, [pc, #24] @ d863c <__cxa_atexit@plt+0xcb81c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ d8640 <__cxa_atexit@plt+0xcb820> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r1, r3, #32, 24 @ 0x2000 │ │ │ │ - rscseq r1, r3, #252, 22 @ 0x3f000 │ │ │ │ + rscseq r0, r3, #32, 24 @ 0x2000 │ │ │ │ + rscseq r0, r3, #252, 22 @ 0x3f000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d8664 <__cxa_atexit@plt+0xcb844> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r1, r3, #216, 22 @ 0x36000 │ │ │ │ + rscseq r0, r3, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d8688 <__cxa_atexit@plt+0xcb868> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r1, r3, #180, 22 @ 0x2d000 │ │ │ │ + rscseq r0, r3, #180, 22 @ 0x2d000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d86ac <__cxa_atexit@plt+0xcb88c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r1, r3, #144, 22 @ 0x24000 │ │ │ │ + rscseq r0, r3, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d86d0 <__cxa_atexit@plt+0xcb8b0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r1, r3, #108, 22 @ 0x1b000 │ │ │ │ + rscseq r0, r3, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d86f4 <__cxa_atexit@plt+0xcb8d4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r1, r3, #72, 22 @ 0x12000 │ │ │ │ + rscseq r0, r3, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d8718 <__cxa_atexit@plt+0xcb8f8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r1, r3, #36, 22 @ 0x9000 │ │ │ │ + rscseq r0, r3, #36, 22 @ 0x9000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d873c <__cxa_atexit@plt+0xcb91c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r1, r3, #0, 22 │ │ │ │ + rscseq r0, r3, #0, 22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #96 @ 0x60 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d8868 <__cxa_atexit@plt+0xcba48> │ │ │ │ @@ -208528,30 +208528,30 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ sub r9, r6, #23 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffc388 │ │ │ │ @ instruction: 0xffffc418 │ │ │ │ @ instruction: 0xffffb98c │ │ │ │ @ instruction: 0xffffb890 │ │ │ │ - tsteq r3, #224, 24 @ 0xe000 │ │ │ │ - tsteq r3, #152, 22 @ 0x26000 │ │ │ │ - tsteq r3, #160, 18 @ 0x280000 │ │ │ │ - tsteq r3, #124, 22 @ 0x1f000 │ │ │ │ - tsteq r3, #64, 16 @ 0x400000 │ │ │ │ - tsteq r3, #100, 16 @ 0x640000 │ │ │ │ - tsteq r3, #192, 18 @ 0x300000 │ │ │ │ - tsteq r3, #96, 16 @ 0x600000 │ │ │ │ - tsteq r3, #84, 20 @ 0x54000 │ │ │ │ + tsteq r3, #240, 24 @ 0xf000 │ │ │ │ + tsteq r3, #168, 22 @ 0x2a000 │ │ │ │ + tsteq r3, #176, 18 @ 0x2c0000 │ │ │ │ + tsteq r3, #140, 22 @ 0x23000 │ │ │ │ + tsteq r3, #80, 16 @ 0x500000 │ │ │ │ + tsteq r3, #116, 16 @ 0x740000 │ │ │ │ + tsteq r3, #208, 18 @ 0x340000 │ │ │ │ + tsteq r3, #112, 16 @ 0x700000 │ │ │ │ + tsteq r3, #100, 20 @ 0x64000 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq r1, r3, #148, 18 @ 0x250000 │ │ │ │ + rscseq r0, r3, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc d8958 <__cxa_atexit@plt+0xcbb38> │ │ │ │ @@ -208588,23 +208588,23 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ str ip, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffcc4c │ │ │ │ @ instruction: 0xffffccd8 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r3, #116, 22 @ 0x1d000 │ │ │ │ - tsteq r3, #56, 20 @ 0x38000 │ │ │ │ - tsteq r3, #68, 16 @ 0x440000 │ │ │ │ - tsteq r3, #32, 20 @ 0x20000 │ │ │ │ - rscseq r1, r3, #192, 16 @ 0xc00000 │ │ │ │ + tsteq r3, #132, 22 @ 0x21000 │ │ │ │ + tsteq r3, #72, 20 @ 0x48000 │ │ │ │ + tsteq r3, #84, 16 @ 0x540000 │ │ │ │ + tsteq r3, #48, 20 @ 0x30000 │ │ │ │ + rscseq r0, r3, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc d8a2c <__cxa_atexit@plt+0xcbc0c> │ │ │ │ @@ -208641,23 +208641,23 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ str ip, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffded8 │ │ │ │ @ instruction: 0xffffdf64 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r3, #160, 20 @ 0xa0000 │ │ │ │ - tsteq r3, #100, 18 @ 0x190000 │ │ │ │ - tsteq r3, #112, 14 @ 0x1c00000 │ │ │ │ - tsteq r3, #76, 18 @ 0x130000 │ │ │ │ - rscseq r1, r3, #236, 14 @ 0x3b00000 │ │ │ │ + tsteq r3, #176, 20 @ 0xb0000 │ │ │ │ + tsteq r3, #116, 18 @ 0x1d0000 │ │ │ │ + tsteq r3, #128, 14 @ 0x2000000 │ │ │ │ + tsteq r3, #92, 18 @ 0x170000 │ │ │ │ + rscseq r0, r3, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc d8b00 <__cxa_atexit@plt+0xcbce0> │ │ │ │ @@ -208694,23 +208694,23 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xffffe87c │ │ │ │ @ instruction: 0xffffe900 │ │ │ │ - tsteq r3, #196, 18 @ 0x310000 │ │ │ │ - tsteq r3, #136, 16 @ 0x880000 │ │ │ │ - tsteq r3, #148, 12 @ 0x9400000 │ │ │ │ - tsteq r3, #116, 16 @ 0x740000 │ │ │ │ - rscseq r1, r3, #252, 12 @ 0xfc00000 │ │ │ │ + tsteq r3, #212, 18 @ 0x350000 │ │ │ │ + tsteq r3, #152, 16 @ 0x980000 │ │ │ │ + tsteq r3, #164, 12 @ 0xa400000 │ │ │ │ + tsteq r3, #132, 16 @ 0x840000 │ │ │ │ + rscseq r0, r3, #252, 12 @ 0xfc00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r0, r3 │ │ │ │ bcc d8bec <__cxa_atexit@plt+0xcbdcc> │ │ │ │ str fp, [sp] │ │ │ │ @@ -208754,32 +208754,32 @@ │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp] │ │ │ │ mov r6, r3 │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r6, [pc, #44] @ d8c30 <__cxa_atexit@plt+0xcbe10> │ │ │ │ ldr fp, [sp] │ │ │ │ mov r5, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fc2f0 <__cxa_atexit@plt+0x3ef4d0> │ │ │ │ + b 3dc548 <__cxa_atexit@plt+0x3cf728> │ │ │ │ @ instruction: 0xffffe86c │ │ │ │ - rscseq r1, r3, #208, 4 │ │ │ │ - tsteq r3, #32, 18 @ 0x80000 │ │ │ │ - rscseq r1, r3, #108, 12 @ 0x6c00000 │ │ │ │ + rscseq r0, r3, #208, 4 │ │ │ │ + tsteq r3, #48, 18 @ 0xc0000 │ │ │ │ + rscseq r0, r3, #108, 12 @ 0x6c00000 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff8d0 │ │ │ │ - rscseq r0, r3, #4, 8 @ 0x4000000 │ │ │ │ + rscseq pc, r2, #4, 8 @ 0x4000000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -208798,19 +208798,19 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ ldr r3, [pc, #24] @ d8cb4 <__cxa_atexit@plt+0xcbe94> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc2f0 <__cxa_atexit@plt+0x3ef4d0> │ │ │ │ + b 3dc548 <__cxa_atexit@plt+0x3cf728> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffff81c │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - rscseq r0, r3, #136, 6 @ 0x20000002 │ │ │ │ + rscseq pc, r2, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d8d04 <__cxa_atexit@plt+0xcbee4> │ │ │ │ @@ -208823,15 +208823,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ mov r7, fp │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ b d8d14 <__cxa_atexit@plt+0xcbef4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff8b4 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov fp, r7 │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne d8d98 <__cxa_atexit@plt+0xcbf78> │ │ │ │ ldr r2, [pc, #156] @ d8dcc <__cxa_atexit@plt+0xcbfac> │ │ │ │ @@ -208870,19 +208870,19 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xffffee78 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rscseq r0, r3, #104, 4 @ 0x80000006 │ │ │ │ + rscseq pc, r2, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d8e2c <__cxa_atexit@plt+0xcc00c> │ │ │ │ @@ -208897,18 +208897,18 @@ │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffedd8 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r0, r3, #0, 4 │ │ │ │ + rscseq pc, r2, #0, 4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d8ec0 <__cxa_atexit@plt+0xcc0a0> │ │ │ │ @@ -208934,26 +208934,26 @@ │ │ │ │ b d8d14 <__cxa_atexit@plt+0xcbef4> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffee64 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq r0, r3, #108, 2 │ │ │ │ + rscseq pc, r2, #108, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5] │ │ │ │ b d8d14 <__cxa_atexit@plt+0xcbef4> │ │ │ │ - rscseq r1, r3, #88, 6 @ 0x60000001 │ │ │ │ + rscseq r0, r3, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d8f38 <__cxa_atexit@plt+0xcc118> │ │ │ │ ldr r2, [pc, #68] @ d8f5c <__cxa_atexit@plt+0xcc13c> │ │ │ │ @@ -208961,27 +208961,27 @@ │ │ │ │ str r2, [r5, #-4] │ │ │ │ sub r2, r5, #28 │ │ │ │ cmp fp, r2 │ │ │ │ bhi d8f48 <__cxa_atexit@plt+0xcc128> │ │ │ │ ldr r3, [pc, #56] @ d8f68 <__cxa_atexit@plt+0xcc148> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #36] @ d8f64 <__cxa_atexit@plt+0xcc144> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ d8f60 <__cxa_atexit@plt+0xcc140> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rscseq r1, r3, #0, 6 │ │ │ │ - rscseq r1, r3, #28, 6 @ 0x70000000 │ │ │ │ + rscseq r0, r3, #0, 6 │ │ │ │ + rscseq r0, r3, #28, 6 @ 0x70000000 │ │ │ │ @ instruction: 0xfffff71c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -208990,26 +208990,26 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #44, 4 @ 0xc0000002 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #60, 4 @ 0xc0000003 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d8fc4 <__cxa_atexit@plt+0xcc1a4> │ │ │ │ mov r8, fp │ │ │ │ b d9020 <__cxa_atexit@plt+0xcc200> │ │ │ │ ldr r7, [pc, #8] @ d8fd4 <__cxa_atexit@plt+0xcc1b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r3, #152, 4 @ 0x80000009 │ │ │ │ + rscseq r0, r3, #152, 4 @ 0x80000009 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ str r8, [r5, #-12]! │ │ │ │ @@ -209019,30 +209019,30 @@ │ │ │ │ bhi d900c <__cxa_atexit@plt+0xcc1ec> │ │ │ │ mov r8, fp │ │ │ │ b d9020 <__cxa_atexit@plt+0xcc200> │ │ │ │ ldr r7, [pc, #8] @ d901c <__cxa_atexit@plt+0xcc1fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r3, #80, 4 │ │ │ │ + rscseq r0, r3, #80, 4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ mov fp, r8 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne d905c <__cxa_atexit@plt+0xcc23c> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r1, [pc, #164] @ d90ec <__cxa_atexit@plt+0xcc2cc> │ │ │ │ ldr r8, [r5] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ mov r7, r3 │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc d90cc <__cxa_atexit@plt+0xcc2ac> │ │ │ │ ldr r2, [r5] │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ ldr r9, [pc, #116] @ d90f0 <__cxa_atexit@plt+0xcc2d0> │ │ │ │ @@ -209069,22 +209069,22 @@ │ │ │ │ bx ip │ │ │ │ ldr r6, [pc, #20] @ d90e8 <__cxa_atexit@plt+0xcc2c8> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r0, sl │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq r3, #36, 4 @ 0x40000002 │ │ │ │ - tsteq r3, #156, 30 @ 0x270 │ │ │ │ - tsteq r3, #136, 2 @ 0x22 │ │ │ │ - tsteq r3, #152, 30 @ 0x260 │ │ │ │ - rscseq r1, r3, #96, 2 │ │ │ │ + tsteq r3, #52, 4 @ 0x40000003 │ │ │ │ + tsteq r3, #172, 30 @ 0x2b0 │ │ │ │ + tsteq r3, #152, 2 @ 0x26 │ │ │ │ + tsteq r3, #168, 30 @ 0x2a0 │ │ │ │ + rscseq r0, r3, #96, 2 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne d915c <__cxa_atexit@plt+0xcc33c> │ │ │ │ @@ -209118,59 +209118,59 @@ │ │ │ │ str r3, [r5] │ │ │ │ beq d91ac <__cxa_atexit@plt+0xcc38c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #48] @ d91d0 <__cxa_atexit@plt+0xcc3b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ d91e0 <__cxa_atexit@plt+0xcc3c0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ muleq r0, r0, r2 │ │ │ │ - rscseq r1, r3, #124 @ 0x7c │ │ │ │ + rscseq r0, r3, #124 @ 0x7c │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ d9228 <__cxa_atexit@plt+0xcc408> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq d9220 <__cxa_atexit@plt+0xcc400> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ d922c <__cxa_atexit@plt+0xcc40c> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r1, r3, #48 @ 0x30 │ │ │ │ + rscseq r0, r3, #48 @ 0x30 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ d9254 <__cxa_atexit@plt+0xcc434> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r1, r3, #8 │ │ │ │ + rscseq r0, r3, #8 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq d928c <__cxa_atexit@plt+0xcc46c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -209179,15 +209179,15 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r2, #95 @ 0x5f │ │ │ │ bne d92a0 <__cxa_atexit@plt+0xcc480> │ │ │ │ ldr r3, [pc, #120] @ d930c <__cxa_atexit@plt+0xcc4ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #12] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr sl, [pc, #104] @ d9310 <__cxa_atexit@plt+0xcc4f0> │ │ │ │ sub r1, r3, #27 │ │ │ │ sub lr, r3, #19 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ ldr r9, [pc, #92] @ d9314 <__cxa_atexit@plt+0xcc4f4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr ip, [r5, #32]! │ │ │ │ @@ -209206,49 +209206,49 @@ │ │ │ │ str r0, [r6, #32] │ │ │ │ str r1, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ - tsteq r3, #116, 30 @ 0x1d0 │ │ │ │ - tsteq r3, #236, 30 @ 0x3b0 │ │ │ │ - tsteq r3, #112, 26 @ 0x1c00 │ │ │ │ - rscseq r0, r3, #68, 30 @ 0x110 │ │ │ │ + tsteq r3, #132, 30 @ 0x210 │ │ │ │ + tsteq r3, #252, 30 @ 0x3f0 │ │ │ │ + tsteq r3, #128, 26 @ 0x2000 │ │ │ │ + rscseq pc, r2, #68, 30 @ 0x110 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ d9360 <__cxa_atexit@plt+0xcc540> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq d9358 <__cxa_atexit@plt+0xcc538> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ d9364 <__cxa_atexit@plt+0xcc544> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r0, r3, #248, 28 @ 0xf80 │ │ │ │ + rscseq pc, r2, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ d938c <__cxa_atexit@plt+0xcc56c> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r3, #208, 28 @ 0xd00 │ │ │ │ + rscseq pc, r2, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq d93c4 <__cxa_atexit@plt+0xcc5a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -209257,15 +209257,15 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r2, #95 @ 0x5f │ │ │ │ bne d93d8 <__cxa_atexit@plt+0xcc5b8> │ │ │ │ ldr r3, [pc, #104] @ d9434 <__cxa_atexit@plt+0xcc614> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #12] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r9, [pc, #88] @ d9438 <__cxa_atexit@plt+0xcc618> │ │ │ │ sub r0, r3, #19 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr lr, [pc, #80] @ d943c <__cxa_atexit@plt+0xcc61c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [pc, #76] @ d9440 <__cxa_atexit@plt+0xcc620> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ @@ -209280,20 +209280,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r1, r1, #512 @ 0x200 │ │ │ │ stm r9, {r1, r2, lr} │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r3, #192, 28 @ 0xc00 │ │ │ │ - tsteq r3, #108, 24 @ 0x6c00 │ │ │ │ - tsteq r3, #100, 26 @ 0x1900 │ │ │ │ - rscseq r0, r3, #28, 28 @ 0x1c0 │ │ │ │ + tsteq r3, #208, 28 @ 0xd00 │ │ │ │ + tsteq r3, #124, 24 @ 0x7c00 │ │ │ │ + tsteq r3, #116, 26 @ 0x1d00 │ │ │ │ + rscseq pc, r2, #28, 28 @ 0x1c0 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d9500 <__cxa_atexit@plt+0xcc6e0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -209335,33 +209335,33 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ b d9c50 <__cxa_atexit@plt+0xcce30> │ │ │ │ ldr r3, [pc, #72] @ d9550 <__cxa_atexit@plt+0xcc730> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #28] @ d954c <__cxa_atexit@plt+0xcc72c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r3, #144, 26 @ 0x2400 │ │ │ │ - tsteq r3, #236, 26 @ 0x3b00 │ │ │ │ - tsteq r3, #140, 22 @ 0x23000 │ │ │ │ - rscseq r0, r3, #68, 26 @ 0x1100 │ │ │ │ + tsteq r3, #160, 26 @ 0x2800 │ │ │ │ + tsteq r3, #252, 26 @ 0x3f00 │ │ │ │ + tsteq r3, #156, 22 @ 0x27000 │ │ │ │ + rscseq pc, r2, #68, 26 @ 0x1100 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - rscseq r0, r3, #12, 26 @ 0x300 │ │ │ │ + rscseq pc, r2, #12, 26 @ 0x300 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ mov sl, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -209371,16 +209371,16 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b d9c50 <__cxa_atexit@plt+0xcce30> │ │ │ │ ldr r7, [pc, #12] @ d959c <__cxa_atexit@plt+0xcc77c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r3, #228, 24 @ 0xe400 │ │ │ │ - rscseq r0, r3, #192, 24 @ 0xc000 │ │ │ │ + rscseq pc, r2, #228, 24 @ 0xe400 │ │ │ │ + rscseq pc, r2, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r2, #16]! │ │ │ │ and r3, r7, #3 │ │ │ │ ldr ip, [r2, #-8] │ │ │ │ @@ -209473,15 +209473,15 @@ │ │ │ │ stm r5, {r2, r3} │ │ │ │ beq d9768 <__cxa_atexit@plt+0xcc948> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #156] @ d97c8 <__cxa_atexit@plt+0xcc9a8> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [lr] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [ip] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, ip │ │ │ │ @@ -209493,15 +209493,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ b d977c <__cxa_atexit@plt+0xcc95c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #96] @ d97f0 <__cxa_atexit@plt+0xcc9d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov sl, lr │ │ │ │ bx r0 │ │ │ │ @@ -209512,24 +209512,24 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov sl, ip │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - tsteq r3, #212, 18 @ 0x350000 │ │ │ │ - tsteq r3, #24, 24 @ 0x1800 │ │ │ │ - tsteq r3, #196, 20 @ 0xc4000 │ │ │ │ - rscseq r0, r3, #200, 20 @ 0xc8000 │ │ │ │ - tsteq r3, #180, 24 @ 0xb400 │ │ │ │ + tsteq r3, #228, 18 @ 0x390000 │ │ │ │ tsteq r3, #40, 24 @ 0x2800 │ │ │ │ - tsteq r3, #64, 20 @ 0x40000 │ │ │ │ + tsteq r3, #212, 20 @ 0xd4000 │ │ │ │ + rscseq pc, r2, #200, 20 @ 0xc8000 │ │ │ │ + tsteq r3, #196, 24 @ 0xc400 │ │ │ │ + tsteq r3, #56, 24 @ 0x3800 │ │ │ │ + tsteq r3, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ - rscseq r0, r3, #228, 20 @ 0xe4000 │ │ │ │ - rscseq r0, r3, #108, 20 @ 0x6c000 │ │ │ │ + rscseq pc, r2, #228, 20 @ 0xe4000 │ │ │ │ + rscseq pc, r2, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ mov sl, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -209539,16 +209539,16 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b d9c50 <__cxa_atexit@plt+0xcce30> │ │ │ │ ldr r7, [pc, #12] @ d983c <__cxa_atexit@plt+0xcca1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r3, #68, 20 @ 0x44000 │ │ │ │ - rscseq r0, r3, #32, 20 @ 0x20000 │ │ │ │ + rscseq pc, r2, #68, 20 @ 0x44000 │ │ │ │ + rscseq pc, r2, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ mov sl, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -209558,16 +209558,16 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b d9c50 <__cxa_atexit@plt+0xcce30> │ │ │ │ ldr r7, [pc, #12] @ d9888 <__cxa_atexit@plt+0xcca68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r3, #248, 18 @ 0x3e0000 │ │ │ │ - rscseq r0, r3, #212, 18 @ 0x350000 │ │ │ │ + rscseq pc, r2, #248, 18 @ 0x3e0000 │ │ │ │ + rscseq pc, r2, #212, 18 @ 0x350000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #56] @ d98e4 <__cxa_atexit@plt+0xccac4> │ │ │ │ tst r7, #3 │ │ │ │ @@ -209577,31 +209577,31 @@ │ │ │ │ str r2, [r3, #-4]! │ │ │ │ beq d98d8 <__cxa_atexit@plt+0xccab8> │ │ │ │ ldr r3, [pc, #32] @ d98e8 <__cxa_atexit@plt+0xccac8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r0, r3, #116, 18 @ 0x1d0000 │ │ │ │ + rscseq pc, r2, #116, 18 @ 0x1d0000 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ d9910 <__cxa_atexit@plt+0xccaf0> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r3, #76, 18 @ 0x130000 │ │ │ │ + rscseq pc, r2, #76, 18 @ 0x130000 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d9998 <__cxa_atexit@plt+0xccb78> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -209630,24 +209630,24 @@ │ │ │ │ str r1, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ d99bc <__cxa_atexit@plt+0xccb9c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r3, #216, 16 @ 0xd80000 │ │ │ │ - tsteq r3, #80, 18 @ 0x140000 │ │ │ │ - tsteq r3, #212, 12 @ 0xd400000 │ │ │ │ - rscseq r0, r3, #148, 16 @ 0x940000 │ │ │ │ + tsteq r3, #232, 16 @ 0xe80000 │ │ │ │ + tsteq r3, #96, 18 @ 0x180000 │ │ │ │ + tsteq r3, #228, 12 @ 0xe400000 │ │ │ │ + rscseq pc, r2, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr sl, [r3, #16]! │ │ │ │ mov r2, r6 │ │ │ │ ldr r8, [r3, #12] │ │ │ │ @@ -209720,23 +209720,23 @@ │ │ │ │ b d9020 <__cxa_atexit@plt+0xcc200> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr fp, [sp] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #180, 14 @ 0x2d00000 │ │ │ │ - tsteq r3, #32, 16 @ 0x200000 │ │ │ │ - tsteq r3, #192, 10 @ 0x30000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #196, 14 @ 0x3100000 │ │ │ │ + tsteq r3, #48, 16 @ 0x300000 │ │ │ │ + tsteq r3, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r3, #140, 16 @ 0x8c0000 │ │ │ │ - tsteq r3, #4, 16 @ 0x40000 │ │ │ │ - tsteq r3, #24, 12 @ 0x1800000 │ │ │ │ - rscseq r0, r3, #48, 14 @ 0xc00000 │ │ │ │ + tsteq r3, #156, 16 @ 0x9c0000 │ │ │ │ + tsteq r3, #20, 16 @ 0x140000 │ │ │ │ + tsteq r3, #40, 12 @ 0x2800000 │ │ │ │ + rscseq pc, r2, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov r3, r5 │ │ │ │ mov r8, fp │ │ │ │ str r2, [r3, #12]! │ │ │ │ ldr r1, [r3, #12] │ │ │ │ @@ -209778,36 +209778,36 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ d9c0c <__cxa_atexit@plt+0xccdec> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #140, 12 @ 0x8c00000 │ │ │ │ - tsteq r3, #4, 14 @ 0x100000 │ │ │ │ - tsteq r3, #176, 8 @ 0xb0000000 │ │ │ │ - tsteq r3, #76, 8 @ 0x4c000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #156, 12 @ 0x9c00000 │ │ │ │ + tsteq r3, #20, 14 @ 0x500000 │ │ │ │ + tsteq r3, #192, 8 @ 0xc0000000 │ │ │ │ + tsteq r3, #92, 8 @ 0x5c000000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - rscseq r0, r3, #76, 12 @ 0x4c00000 │ │ │ │ + rscseq pc, r2, #76, 12 @ 0x4c00000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d9c3c <__cxa_atexit@plt+0xcce1c> │ │ │ │ str r8, [r5, #-12]! │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b d9c50 <__cxa_atexit@plt+0xcce30> │ │ │ │ ldr r7, [pc, #8] @ d9c4c <__cxa_atexit@plt+0xcce2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r3, #52, 12 @ 0x3400000 │ │ │ │ + rscseq pc, r2, #52, 12 @ 0x3400000 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d9cc4 <__cxa_atexit@plt+0xccea4> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -209828,15 +209828,15 @@ │ │ │ │ str r3, [r2, #4] │ │ │ │ beq d9d18 <__cxa_atexit@plt+0xccef8> │ │ │ │ ldr r3, [pc, #152] @ d9d4c <__cxa_atexit@plt+0xccf2c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc d9d24 <__cxa_atexit@plt+0xccf04> │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [pc, #108] @ d9d50 <__cxa_atexit@plt+0xccf30> │ │ │ │ @@ -209859,22 +209859,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ d9d40 <__cxa_atexit@plt+0xccf20> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsl #22 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - tsteq r3, #116, 6 @ 0xd0000001 │ │ │ │ - tsteq r3, #56, 6 @ 0xe0000000 │ │ │ │ - rscseq r0, r3, #8, 10 @ 0x2000000 │ │ │ │ + tsteq r3, #132, 6 @ 0x10000002 │ │ │ │ + tsteq r3, #72, 6 @ 0x20000001 │ │ │ │ + rscseq pc, r2, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #60] @ d9da8 <__cxa_atexit@plt+0xccf88> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -209882,31 +209882,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq d9d9c <__cxa_atexit@plt+0xccf7c> │ │ │ │ ldr r3, [pc, #32] @ d9dac <__cxa_atexit@plt+0xccf8c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r0, r3, #176, 8 @ 0xb0000000 │ │ │ │ + rscseq pc, r2, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ d9dd4 <__cxa_atexit@plt+0xccfb4> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r3, #136, 8 @ 0x88000000 │ │ │ │ + rscseq pc, r2, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, r5, #4 │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -209940,15 +209940,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ beq d9e84 <__cxa_atexit@plt+0xcd064> │ │ │ │ ldr r3, [pc, #132] @ d9ef8 <__cxa_atexit@plt+0xcd0d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #76] @ d9ee4 <__cxa_atexit@plt+0xcd0c4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -209962,56 +209962,56 @@ │ │ │ │ beq d9edc <__cxa_atexit@plt+0xcd0bc> │ │ │ │ ldr r2, [pc, #36] @ d9eec <__cxa_atexit@plt+0xcd0cc> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r3] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #7 │ │ │ │ andeq r0, r0, r8, lsl r4 │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ andeq r0, r0, r4, asr #5 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - rscseq r0, r3, #88, 6 @ 0x60000001 │ │ │ │ + rscseq pc, r2, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ d9f4c <__cxa_atexit@plt+0xcd12c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq d9f44 <__cxa_atexit@plt+0xcd124> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ d9f50 <__cxa_atexit@plt+0xcd130> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r0, r3, #12, 6 @ 0x30000000 │ │ │ │ + rscseq pc, r2, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ d9f78 <__cxa_atexit@plt+0xcd158> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r3, #228, 4 @ 0x4000000e │ │ │ │ + rscseq pc, r2, #228, 4 @ 0x4000000e │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d9fe0 <__cxa_atexit@plt+0xcd1c0> │ │ │ │ ldr r7, [pc, #272] @ da0ac <__cxa_atexit@plt+0xcd28c> │ │ │ │ mov r3, r5 │ │ │ │ @@ -210027,15 +210027,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ beq da050 <__cxa_atexit@plt+0xcd230> │ │ │ │ ldr r3, [pc, #228] @ da0b4 <__cxa_atexit@plt+0xcd294> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r3, r2 │ │ │ │ bcc da090 <__cxa_atexit@plt+0xcd270> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ cmp r7, #95 @ 0x5f │ │ │ │ @@ -210055,15 +210055,15 @@ │ │ │ │ beq da084 <__cxa_atexit@plt+0xcd264> │ │ │ │ ldr r5, [pc, #108] @ da0a8 <__cxa_atexit@plt+0xcd288> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ str r8, [r2] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldmdb r5, {r3, r8} │ │ │ │ ldr r1, [pc, #72] @ da0b8 <__cxa_atexit@plt+0xcd298> │ │ │ │ @@ -210075,52 +210075,52 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r4, lsr #5 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl r3 │ │ │ │ andeq r0, r0, r0, lsr #6 │ │ │ │ - tsteq r3, #232, 30 @ 0x3a0 │ │ │ │ - rscseq r0, r3, #164, 2 @ 0x29 │ │ │ │ + tsteq r3, #248, 30 @ 0x3e0 │ │ │ │ + rscseq pc, r2, #164, 2 @ 0x29 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ da100 <__cxa_atexit@plt+0xcd2e0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq da0f8 <__cxa_atexit@plt+0xcd2d8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ da104 <__cxa_atexit@plt+0xcd2e4> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r0, r3, #88, 2 │ │ │ │ + rscseq pc, r2, #88, 2 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ da12c <__cxa_atexit@plt+0xcd30c> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r3, #48, 2 │ │ │ │ + rscseq pc, r2, #48, 2 │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne da194 <__cxa_atexit@plt+0xcd374> │ │ │ │ ldr r7, [pc, #272] @ da260 <__cxa_atexit@plt+0xcd440> │ │ │ │ mov r3, r5 │ │ │ │ @@ -210136,15 +210136,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ beq da204 <__cxa_atexit@plt+0xcd3e4> │ │ │ │ ldr r3, [pc, #228] @ da268 <__cxa_atexit@plt+0xcd448> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r3, r2 │ │ │ │ bcc da244 <__cxa_atexit@plt+0xcd424> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ cmp r7, #95 @ 0x5f │ │ │ │ @@ -210164,15 +210164,15 @@ │ │ │ │ beq da238 <__cxa_atexit@plt+0xcd418> │ │ │ │ ldr r5, [pc, #108] @ da25c <__cxa_atexit@plt+0xcd43c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ str r8, [r2] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldmdb r5, {r3, r8} │ │ │ │ ldr r1, [pc, #72] @ da26c <__cxa_atexit@plt+0xcd44c> │ │ │ │ @@ -210184,23 +210184,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - tsteq r3, #52, 28 @ 0x340 │ │ │ │ - rscseq pc, r2, #240, 30 @ 0x3c0 │ │ │ │ + tsteq r3, #68, 28 @ 0x440 │ │ │ │ + rscseq lr, r2, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #56] @ da2bc <__cxa_atexit@plt+0xcd49c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #12] │ │ │ │ @@ -210208,30 +210208,30 @@ │ │ │ │ str r2, [r5] │ │ │ │ beq da2b4 <__cxa_atexit@plt+0xcd494> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ da2c0 <__cxa_atexit@plt+0xcd4a0> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq pc, r2, #156, 30 @ 0x270 │ │ │ │ + rscseq lr, r2, #156, 30 @ 0x270 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ da2e8 <__cxa_atexit@plt+0xcd4c8> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, r2, #116, 30 @ 0x1d0 │ │ │ │ + rscseq lr, r2, #116, 30 @ 0x1d0 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne da378 <__cxa_atexit@plt+0xcd558> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ @@ -210262,34 +210262,34 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ b d9c50 <__cxa_atexit@plt+0xcce30> │ │ │ │ ldr r3, [pc, #44] @ da3ac <__cxa_atexit@plt+0xcd58c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r3, #40, 26 @ 0xa00 │ │ │ │ + tsteq r3, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rscseq pc, r2, #176, 28 @ 0xb00 │ │ │ │ + rscseq lr, r2, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [r5, #8] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b d9c50 <__cxa_atexit@plt+0xcce30> │ │ │ │ - rscseq pc, r2, #140, 28 @ 0x8c0 │ │ │ │ + rscseq lr, r2, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr lr, [r2, #16]! │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r2, #-4] │ │ │ │ @@ -210357,15 +210357,15 @@ │ │ │ │ str r2, [r6] │ │ │ │ beq da534 <__cxa_atexit@plt+0xcd714> │ │ │ │ ldr r6, [pc, #100] @ da55c <__cxa_atexit@plt+0xcd73c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r6, pc, r6 │ │ │ │ stm r5, {r6, r8} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ @@ -210376,41 +210376,41 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - tsteq r3, #216, 22 @ 0x36000 │ │ │ │ + tsteq r3, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - tsteq r3, #48, 24 @ 0x3000 │ │ │ │ - rscseq pc, r2, #240, 24 @ 0xf000 │ │ │ │ + tsteq r3, #64, 24 @ 0x4000 │ │ │ │ + rscseq lr, r2, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [r5, #8] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b d9c50 <__cxa_atexit@plt+0xcce30> │ │ │ │ - rscseq pc, r2, #204, 24 @ 0xcc00 │ │ │ │ + rscseq lr, r2, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [r5, #8] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b d9c50 <__cxa_atexit@plt+0xcce30> │ │ │ │ - rscseq pc, r2, #168, 24 @ 0xa800 │ │ │ │ + rscseq lr, r2, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #56] @ da610 <__cxa_atexit@plt+0xcd7f0> │ │ │ │ tst r7, #3 │ │ │ │ @@ -210420,31 +210420,31 @@ │ │ │ │ str r2, [r3, #-4]! │ │ │ │ beq da604 <__cxa_atexit@plt+0xcd7e4> │ │ │ │ ldr r3, [pc, #32] @ da614 <__cxa_atexit@plt+0xcd7f4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq pc, r2, #72, 24 @ 0x4800 │ │ │ │ + rscseq lr, r2, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ da63c <__cxa_atexit@plt+0xcd81c> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, r2, #32, 24 @ 0x2000 │ │ │ │ + rscseq lr, r2, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne da690 <__cxa_atexit@plt+0xcd870> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -210460,22 +210460,22 @@ │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ da6b4 <__cxa_atexit@plt+0xcd894> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r3, #220, 18 @ 0x370000 │ │ │ │ - rscseq pc, r2, #164, 22 @ 0x29000 │ │ │ │ + tsteq r3, #236, 18 @ 0x3b0000 │ │ │ │ + rscseq lr, r2, #164, 22 @ 0x29000 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -210529,25 +210529,25 @@ │ │ │ │ mov r8, fp │ │ │ │ b d9020 <__cxa_atexit@plt+0xcc200> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #20] @ da7d4 <__cxa_atexit@plt+0xcd9b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #40, 18 @ 0xa0000 │ │ │ │ + tsteq r3, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rscseq pc, r2, #160, 20 @ 0xa0000 │ │ │ │ - tsteq r3, #92, 18 @ 0x170000 │ │ │ │ - rscseq pc, r2, #132, 20 @ 0x84000 │ │ │ │ + rscseq lr, r2, #160, 20 @ 0xa0000 │ │ │ │ + tsteq r3, #108, 18 @ 0x1b0000 │ │ │ │ + rscseq lr, r2, #132, 20 @ 0x84000 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r5, #8]! │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ @@ -210559,15 +210559,15 @@ │ │ │ │ bhi da81c <__cxa_atexit@plt+0xcd9fc> │ │ │ │ mov r8, fp │ │ │ │ b d9020 <__cxa_atexit@plt+0xcc200> │ │ │ │ ldr r7, [pc, #8] @ da82c <__cxa_atexit@plt+0xcda0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r2, #64, 20 @ 0x40000 │ │ │ │ + rscseq lr, r2, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -210585,19 +210585,19 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ da8a0 <__cxa_atexit@plt+0xcda80> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #244, 14 @ 0x3d00000 │ │ │ │ - tsteq r3, #176, 14 @ 0x2c00000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #4, 16 @ 0x40000 │ │ │ │ + tsteq r3, #192, 14 @ 0x3000000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rscseq pc, r2, #184, 18 @ 0x2e0000 │ │ │ │ + rscseq lr, r2, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi da924 <__cxa_atexit@plt+0xcdb04> │ │ │ │ and r7, r9, #3 │ │ │ │ @@ -210626,17 +210626,17 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ da938 <__cxa_atexit@plt+0xcdb18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq pc, r2, #84, 18 @ 0x150000 │ │ │ │ - tsteq r3, #32, 14 @ 0x800000 │ │ │ │ - rscseq pc, r2, #32, 18 @ 0x80000 │ │ │ │ + rscseq lr, r2, #84, 18 @ 0x150000 │ │ │ │ + tsteq r3, #48, 14 @ 0xc00000 │ │ │ │ + rscseq lr, r2, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne da9a8 <__cxa_atexit@plt+0xcdb88> │ │ │ │ ldr r2, [pc, #124] @ da9dc <__cxa_atexit@plt+0xcdbbc> │ │ │ │ str r7, [r5] │ │ │ │ @@ -210653,15 +210653,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ beq da9c4 <__cxa_atexit@plt+0xcdba4> │ │ │ │ ldr r3, [pc, #76] @ da9e4 <__cxa_atexit@plt+0xcdbc4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r3, [pc, #40] @ da9d8 <__cxa_atexit@plt+0xcdbb8> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq da9d0 <__cxa_atexit@plt+0xcdbb0> │ │ │ │ b dacf8 <__cxa_atexit@plt+0xcded8> │ │ │ │ @@ -210670,44 +210670,44 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #6 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - rscseq pc, r2, #120, 16 @ 0x780000 │ │ │ │ + rscseq lr, r2, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ daa2c <__cxa_atexit@plt+0xcdc0c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq daa24 <__cxa_atexit@plt+0xcdc04> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ daa30 <__cxa_atexit@plt+0xcdc10> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq pc, r2, #44, 16 @ 0x2c0000 │ │ │ │ + rscseq lr, r2, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ daa58 <__cxa_atexit@plt+0xcdc38> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, r2, #4, 16 @ 0x40000 │ │ │ │ + rscseq lr, r2, #4, 16 @ 0x40000 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r3, r5, #4 │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -210741,15 +210741,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ beq dab08 <__cxa_atexit@plt+0xcdce8> │ │ │ │ ldr r3, [pc, #76] @ dab44 <__cxa_atexit@plt+0xcdd24> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ dab38 <__cxa_atexit@plt+0xcdd18> │ │ │ │ ldr r7, [r5, #12]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ @@ -210761,44 +210761,44 @@ │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - rscseq pc, r2, #12, 14 @ 0x300000 │ │ │ │ + rscseq lr, r2, #12, 14 @ 0x300000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ dab98 <__cxa_atexit@plt+0xcdd78> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq dab90 <__cxa_atexit@plt+0xcdd70> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ dab9c <__cxa_atexit@plt+0xcdd7c> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq pc, r2, #192, 12 @ 0xc000000 │ │ │ │ + rscseq lr, r2, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ dabc4 <__cxa_atexit@plt+0xcdda4> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, r2, #152, 12 @ 0x9800000 │ │ │ │ + rscseq lr, r2, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldrne r7, [r5, #4] │ │ │ │ cmpne r7, #95 @ 0x5f │ │ │ │ bne dac0c <__cxa_atexit@plt+0xcddec> │ │ │ │ @@ -210812,44 +210812,44 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - rscseq pc, r2, #64, 12 @ 0x4000000 │ │ │ │ + rscseq lr, r2, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ dac64 <__cxa_atexit@plt+0xcde44> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq dac5c <__cxa_atexit@plt+0xcde3c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ dac68 <__cxa_atexit@plt+0xcde48> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq pc, r2, #244, 10 @ 0x3d000000 │ │ │ │ + rscseq lr, r2, #244, 10 @ 0x3d000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ dac90 <__cxa_atexit@plt+0xcde70> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, r2, #204, 10 @ 0x33000000 │ │ │ │ + rscseq lr, r2, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldrne r7, [r5, #4] │ │ │ │ cmpne r7, #95 @ 0x5f │ │ │ │ bne dacd8 <__cxa_atexit@plt+0xcdeb8> │ │ │ │ @@ -210863,15 +210863,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq pc, r2, #116, 10 @ 0x1d000000 │ │ │ │ + rscseq lr, r2, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne dad54 <__cxa_atexit@plt+0xcdf34> │ │ │ │ ldr r2, [pc, #224] @ dadec <__cxa_atexit@plt+0xcdfcc> │ │ │ │ str r7, [r5] │ │ │ │ @@ -210888,15 +210888,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ beq dada4 <__cxa_atexit@plt+0xcdf84> │ │ │ │ ldr r3, [pc, #176] @ dadf4 <__cxa_atexit@plt+0xcdfd4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r3, [pc, #132] @ dade0 <__cxa_atexit@plt+0xcdfc0> │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #4]! │ │ │ │ ldr sl, [r7, #8] │ │ │ │ tst sl, #3 │ │ │ │ beq dadb0 <__cxa_atexit@plt+0xcdf90> │ │ │ │ @@ -210925,50 +210925,50 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r3, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ - rscseq pc, r2, #172, 8 @ 0xac000000 │ │ │ │ - tsteq r3, #80, 4 │ │ │ │ + rscseq lr, r2, #172, 8 @ 0xac000000 │ │ │ │ + tsteq r3, #96, 4 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - tsteq r3, #156, 4 @ 0xc0000009 │ │ │ │ - rscseq pc, r2, #100, 8 @ 0x64000000 │ │ │ │ + tsteq r3, #172, 4 @ 0xc000000a │ │ │ │ + rscseq lr, r2, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ dae40 <__cxa_atexit@plt+0xce020> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq dae38 <__cxa_atexit@plt+0xce018> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ dae44 <__cxa_atexit@plt+0xce024> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq pc, r2, #24, 8 @ 0x18000000 │ │ │ │ + rscseq lr, r2, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ dae6c <__cxa_atexit@plt+0xce04c> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, r2, #240, 6 @ 0xc0000003 │ │ │ │ + rscseq lr, r2, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne daec8 <__cxa_atexit@plt+0xce0a8> │ │ │ │ ldr r3, [pc, #112] @ daf00 <__cxa_atexit@plt+0xce0e0> │ │ │ │ mov r7, r5 │ │ │ │ @@ -210986,28 +210986,28 @@ │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b d9c50 <__cxa_atexit@plt+0xcce30> │ │ │ │ ldr r3, [pc, #56] @ daf08 <__cxa_atexit@plt+0xce0e8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ daf04 <__cxa_atexit@plt+0xce0e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq pc, r2, #128, 6 │ │ │ │ + rscseq lr, r2, #128, 6 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq pc, r2, #104, 6 @ 0xa0000001 │ │ │ │ + rscseq lr, r2, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ mov sl, r7 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -211017,16 +211017,16 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b d9c50 <__cxa_atexit@plt+0xcce30> │ │ │ │ ldr r7, [pc, #12] @ daf54 <__cxa_atexit@plt+0xce134> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r2, #44, 6 @ 0xb0000000 │ │ │ │ - rscseq pc, r2, #8, 6 @ 0x20000000 │ │ │ │ + rscseq lr, r2, #44, 6 @ 0xb0000000 │ │ │ │ + rscseq lr, r2, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #20] │ │ │ │ add r3, r5, #4 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne daf84 <__cxa_atexit@plt+0xce164> │ │ │ │ @@ -211068,15 +211068,15 @@ │ │ │ │ str r1, [r5, #4] │ │ │ │ str r2, [r5, #16] │ │ │ │ beq db034 <__cxa_atexit@plt+0xce214> │ │ │ │ ldr r3, [pc, #68] @ db05c <__cxa_atexit@plt+0xce23c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -211085,17 +211085,17 @@ │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - rscseq pc, r2, #44, 4 @ 0xc0000002 │ │ │ │ + rscseq lr, r2, #44, 4 @ 0xc0000002 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - rscseq pc, r2, #8, 4 @ 0x80000000 │ │ │ │ + rscseq lr, r2, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ mov sl, r7 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -211105,16 +211105,16 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b d9c50 <__cxa_atexit@plt+0xcce30> │ │ │ │ ldr r7, [pc, #12] @ db0b4 <__cxa_atexit@plt+0xce294> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r2, #204, 2 @ 0x33 │ │ │ │ - rscseq pc, r2, #188, 2 @ 0x2f │ │ │ │ + rscseq lr, r2, #204, 2 @ 0x33 │ │ │ │ + rscseq lr, r2, #188, 2 @ 0x2f │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ mov sl, r7 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -211124,16 +211124,16 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b d9c50 <__cxa_atexit@plt+0xcce30> │ │ │ │ ldr r7, [pc, #12] @ db100 <__cxa_atexit@plt+0xce2e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r2, #128, 2 │ │ │ │ - rscseq pc, r2, #92, 2 │ │ │ │ + rscseq lr, r2, #128, 2 │ │ │ │ + rscseq lr, r2, #92, 2 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #56] @ db154 <__cxa_atexit@plt+0xce334> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -211142,46 +211142,46 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ beq db14c <__cxa_atexit@plt+0xce32c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ db158 <__cxa_atexit@plt+0xce338> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq pc, r2, #4, 2 │ │ │ │ + rscseq lr, r2, #4, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ db180 <__cxa_atexit@plt+0xce360> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe8 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + b 3dc240 <__cxa_atexit@plt+0x3cf420> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, r2, #220 @ 0xdc │ │ │ │ + rscseq lr, r2, #220 @ 0xdc │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne db1ac <__cxa_atexit@plt+0xce38c> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ db1c0 <__cxa_atexit@plt+0xce3a0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0e8 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + b 3dc340 <__cxa_atexit@plt+0x3cf520> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, r2, #156 @ 0x9c │ │ │ │ + rscseq lr, r2, #156 @ 0x9c │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq db1ec <__cxa_atexit@plt+0xce3cc> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ @@ -211211,16 +211211,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ db25c <__cxa_atexit@plt+0xce43c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq pc, r2, #20 │ │ │ │ - rscseq pc, r2, #0 │ │ │ │ + rscseq lr, r2, #20 │ │ │ │ + rscseq lr, r2, #0 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ stm r5, {r1, r2, r3, r7} │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -211228,16 +211228,16 @@ │ │ │ │ bhi db290 <__cxa_atexit@plt+0xce470> │ │ │ │ mov r8, fp │ │ │ │ b d9020 <__cxa_atexit@plt+0xcc200> │ │ │ │ ldr r7, [pc, #8] @ db2a0 <__cxa_atexit@plt+0xce480> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r2, #204, 30 @ 0x330 │ │ │ │ - rscseq lr, r2, #208, 30 @ 0x340 │ │ │ │ + rscseq sp, r2, #204, 30 @ 0x330 │ │ │ │ + rscseq sp, r2, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov sl, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi db2e0 <__cxa_atexit@plt+0xce4c0> │ │ │ │ @@ -211252,18 +211252,18 @@ │ │ │ │ ldr r3, [pc, #28] @ db308 <__cxa_atexit@plt+0xce4e8> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r3, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #88, 26 @ 0x1600 │ │ │ │ - rscseq lr, r2, #140, 30 @ 0x230 │ │ │ │ - tsteq r3, #48, 26 @ 0xc00 │ │ │ │ - rscseq lr, r2, #108, 30 @ 0x1b0 │ │ │ │ + tsteq r3, #104, 26 @ 0x1a00 │ │ │ │ + rscseq sp, r2, #140, 30 @ 0x230 │ │ │ │ + tsteq r3, #64, 26 @ 0x1000 │ │ │ │ + rscseq sp, r2, #108, 30 @ 0x1b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi db36c <__cxa_atexit@plt+0xce54c> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ @@ -211285,16 +211285,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ db384 <__cxa_atexit@plt+0xce564> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq lr, r2, #20, 30 @ 0x50 │ │ │ │ - rscseq lr, r2, #244, 28 @ 0xf40 │ │ │ │ + rscseq sp, r2, #20, 30 @ 0x50 │ │ │ │ + rscseq sp, r2, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ db3ac <__cxa_atexit@plt+0xce58c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -211314,18 +211314,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ db400 <__cxa_atexit@plt+0xce5e0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r3, #8, 28 @ 0x80 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r3, #24, 28 @ 0x180 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq lr, r2, #108, 28 @ 0x6c0 │ │ │ │ + rscseq sp, r2, #108, 28 @ 0x6c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi db478 <__cxa_atexit@plt+0xce658> │ │ │ │ @@ -211353,16 +211353,16 @@ │ │ │ │ ldr r7, [pc, #20] @ db494 <__cxa_atexit@plt+0xce674> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rscseq lr, r2, #12, 28 @ 0xc0 │ │ │ │ - rscseq lr, r2, #220, 26 @ 0x3700 │ │ │ │ + rscseq sp, r2, #12, 28 @ 0xc0 │ │ │ │ + rscseq sp, r2, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ db4d4 <__cxa_atexit@plt+0xce6b4> │ │ │ │ stmda r5, {r2, r3} │ │ │ │ @@ -211370,15 +211370,15 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq db4cc <__cxa_atexit@plt+0xce6ac> │ │ │ │ b db4e4 <__cxa_atexit@plt+0xce6c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq lr, r2, #156, 26 @ 0x2700 │ │ │ │ + rscseq sp, r2, #156, 26 @ 0x2700 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne db540 <__cxa_atexit@plt+0xce720> │ │ │ │ ldr r3, [pc, #116] @ db56c <__cxa_atexit@plt+0xce74c> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -211409,16 +211409,16 @@ │ │ │ │ ldr r7, [pc, #20] @ db574 <__cxa_atexit@plt+0xce754> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - rscseq lr, r2, #20, 26 @ 0x500 │ │ │ │ - rscseq lr, r2, #252, 24 @ 0xfc00 │ │ │ │ + rscseq sp, r2, #20, 26 @ 0x500 │ │ │ │ + rscseq sp, r2, #252, 24 @ 0xfc00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #60] @ db5d0 <__cxa_atexit@plt+0xce7b0> │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ ldr r9, [r3, #-4] │ │ │ │ @@ -211433,15 +211433,15 @@ │ │ │ │ b d9c50 <__cxa_atexit@plt+0xcce30> │ │ │ │ ldr r7, [pc, #16] @ db5d4 <__cxa_atexit@plt+0xce7b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq lr, r2, #176, 24 @ 0xb000 │ │ │ │ + rscseq sp, r2, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc db60c <__cxa_atexit@plt+0xce7ec> │ │ │ │ @@ -211452,74 +211452,74 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ db628 <__cxa_atexit@plt+0xce808> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r3, #224, 22 @ 0x38000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r3, #240, 22 @ 0x3c000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq lr, r2, #128, 24 @ 0x8000 │ │ │ │ + rscseq sp, r2, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi db668 <__cxa_atexit@plt+0xce848> │ │ │ │ ldr r2, [pc, #36] @ db670 <__cxa_atexit@plt+0xce850> │ │ │ │ ldr r1, [pc, #36] @ db674 <__cxa_atexit@plt+0xce854> │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r2, #100, 24 @ 0x6400 │ │ │ │ - tsteq r3, #192, 18 @ 0x300000 │ │ │ │ - rscseq lr, r2, #40, 24 @ 0x2800 │ │ │ │ + rscseq sp, r2, #100, 24 @ 0x6400 │ │ │ │ + tsteq r3, #208, 18 @ 0x340000 │ │ │ │ + rscseq sp, r2, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi db6b4 <__cxa_atexit@plt+0xce894> │ │ │ │ ldr r2, [pc, #36] @ db6bc <__cxa_atexit@plt+0xce89c> │ │ │ │ ldr r1, [pc, #36] @ db6c0 <__cxa_atexit@plt+0xce8a0> │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r2, #12, 24 @ 0xc00 │ │ │ │ - tsteq r3, #116, 18 @ 0x1d0000 │ │ │ │ - rscseq lr, r2, #208, 22 @ 0x34000 │ │ │ │ + rscseq sp, r2, #12, 24 @ 0xc00 │ │ │ │ + tsteq r3, #132, 18 @ 0x210000 │ │ │ │ + rscseq sp, r2, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi db700 <__cxa_atexit@plt+0xce8e0> │ │ │ │ ldr r2, [pc, #36] @ db708 <__cxa_atexit@plt+0xce8e8> │ │ │ │ ldr r1, [pc, #36] @ db70c <__cxa_atexit@plt+0xce8ec> │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r2, #180, 22 @ 0x2d000 │ │ │ │ - tsteq r3, #40, 18 @ 0xa0000 │ │ │ │ + rscseq sp, r2, #180, 22 @ 0x2d000 │ │ │ │ + tsteq r3, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -211606,19 +211606,19 @@ │ │ │ │ ldr r6, [pc, #28] @ db890 <__cxa_atexit@plt+0xcea70> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r3, #248, 14 @ 0x3e00000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r3, #8, 16 @ 0x80000 │ │ │ │ @ instruction: 0x000006b0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r3, #140, 18 @ 0x230000 │ │ │ │ + tsteq r3, #156, 18 @ 0x270000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne db928 <__cxa_atexit@plt+0xceb08> │ │ │ │ @@ -211686,31 +211686,31 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #36] @ db9f8 <__cxa_atexit@plt+0xcebd8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r3, #16, 14 @ 0x400000 │ │ │ │ - tsteq r3, #208, 12 @ 0xd000000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r3, #32, 14 @ 0x800000 │ │ │ │ + tsteq r3, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r0, asr r5 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - tsteq r3, #92, 16 @ 0x5c0000 │ │ │ │ + tsteq r3, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #68] @ dba60 <__cxa_atexit@plt+0xcec40> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ @@ -211793,26 +211793,26 @@ │ │ │ │ stm r5, {r2, r3} │ │ │ │ b dbbc4 <__cxa_atexit@plt+0xceda4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r5, [pc, #28] @ dbb9c <__cxa_atexit@plt+0xced7c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r3, #140, 10 @ 0x23000000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r3, #156, 10 @ 0x27000000 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #7 │ │ │ │ - tsteq r3, #200, 12 @ 0xc800000 │ │ │ │ + tsteq r3, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, fp │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -211879,30 +211879,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #64] @ dbcfc <__cxa_atexit@plt+0xceedc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r6, [pc, #32] @ dbcf8 <__cxa_atexit@plt+0xceed8> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r3, #20, 8 @ 0x14000000 │ │ │ │ - tsteq r3, #208, 6 @ 0x40000003 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r3, #36, 8 @ 0x24000000 │ │ │ │ + tsteq r3, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - tsteq r3, #80, 10 @ 0x14000000 │ │ │ │ + tsteq r3, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ dbd3c <__cxa_atexit@plt+0xcef1c> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -211960,26 +211960,26 @@ │ │ │ │ mov r7, fp │ │ │ │ b dbbc4 <__cxa_atexit@plt+0xceda4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r5, [pc, #28] @ dbe38 <__cxa_atexit@plt+0xcf018> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r3, #240, 4 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r3, #0, 6 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - tsteq r3, #36, 8 @ 0x24000000 │ │ │ │ + tsteq r3, #52, 8 @ 0x34000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5] │ │ │ │ b dbbc4 <__cxa_atexit@plt+0xceda4> │ │ │ │ @@ -212016,28 +212016,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #64] @ dbf20 <__cxa_atexit@plt+0xcf100> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r6, [pc, #32] @ dbf1c <__cxa_atexit@plt+0xcf0fc> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r9] │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r3, #212, 2 @ 0x35 │ │ │ │ - tsteq r3, #148, 2 @ 0x25 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r3, #228, 2 @ 0x39 │ │ │ │ + tsteq r3, #164, 2 @ 0x29 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - tsteq r3, #20, 6 @ 0x50000000 │ │ │ │ + tsteq r3, #36, 6 @ 0x90000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r8, [r5, #-4] │ │ │ │ @@ -212050,16 +212050,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ dbf80 <__cxa_atexit@plt+0xcf160> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r3, #136, 4 @ 0x80000008 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r3, #152, 4 @ 0x80000009 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -212071,22 +212071,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ sub r1, r6, #11 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ - tsteq r3, #220, 8 @ 0xdc000000 │ │ │ │ - rscseq lr, r2, #76, 4 @ 0xc0000004 │ │ │ │ + tsteq r3, #236, 8 @ 0xec000000 │ │ │ │ + rscseq sp, r2, #76, 4 @ 0xc0000004 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi dc050 <__cxa_atexit@plt+0xcf230> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -212113,15 +212113,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r3, #228, 30 @ 0x390 │ │ │ │ + tsteq r3, #244, 30 @ 0x3d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc dc0ac <__cxa_atexit@plt+0xcf28c> │ │ │ │ @@ -212129,17 +212129,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #32, 2 │ │ │ │ - rscseq lr, r2, #120, 2 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #48, 2 │ │ │ │ + rscseq sp, r2, #120, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi dc138 <__cxa_atexit@plt+0xcf318> │ │ │ │ @@ -212170,17 +212170,17 @@ │ │ │ │ b dc148 <__cxa_atexit@plt+0xcf328> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - tsteq r3, #24, 30 @ 0x60 │ │ │ │ - tsteq r3, #64, 30 @ 0x100 │ │ │ │ - tsteq r3, #124, 2 │ │ │ │ + tsteq r3, #40, 30 @ 0xa0 │ │ │ │ + tsteq r3, #80, 30 @ 0x140 │ │ │ │ + tsteq r3, #140, 2 @ 0x23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 5bb18 <__cxa_atexit@plt+0x4ecf8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -212203,22 +212203,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ sub r1, r6, #11 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - tsteq r3, #204, 4 @ 0xc000000c │ │ │ │ - rscseq lr, r2, #60 @ 0x3c │ │ │ │ + tsteq r3, #220, 4 @ 0xc000000d │ │ │ │ + rscseq sp, r2, #60 @ 0x3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi dc260 <__cxa_atexit@plt+0xcf440> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -212245,15 +212245,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r3, #212, 26 @ 0x3500 │ │ │ │ + tsteq r3, #228, 26 @ 0x3900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc dc2bc <__cxa_atexit@plt+0xcf49c> │ │ │ │ @@ -212261,17 +212261,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #16, 30 @ 0x40 │ │ │ │ - rscseq sp, r2, #104, 30 @ 0x1a0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #32, 30 @ 0x80 │ │ │ │ + rscseq ip, r2, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi dc348 <__cxa_atexit@plt+0xcf528> │ │ │ │ @@ -212302,17 +212302,17 @@ │ │ │ │ b dc358 <__cxa_atexit@plt+0xcf538> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - tsteq r3, #8, 26 @ 0x200 │ │ │ │ - tsteq r3, #48, 26 @ 0xc00 │ │ │ │ - tsteq r3, #108, 30 @ 0x1b0 │ │ │ │ + tsteq r3, #24, 26 @ 0x600 │ │ │ │ + tsteq r3, #64, 26 @ 0x1000 │ │ │ │ + tsteq r3, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 5bb18 <__cxa_atexit@plt+0x4ecf8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -212335,15 +212335,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ dc3ec <__cxa_atexit@plt+0xcf5cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff7460 │ │ │ │ - rscseq sp, r2, #68, 28 @ 0x440 │ │ │ │ + rscseq ip, r2, #68, 28 @ 0x440 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -212354,22 +212354,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ sub r1, r6, #11 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq r3, #112 @ 0x70 │ │ │ │ - rscseq sp, r2, #224, 26 @ 0x3800 │ │ │ │ + tsteq r3, #128 @ 0x80 │ │ │ │ + rscseq ip, r2, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi dc4bc <__cxa_atexit@plt+0xcf69c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -212396,15 +212396,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r3, #120, 22 @ 0x1e000 │ │ │ │ + tsteq r3, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc dc518 <__cxa_atexit@plt+0xcf6f8> │ │ │ │ @@ -212412,17 +212412,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #180, 24 @ 0xb400 │ │ │ │ - rscseq sp, r2, #12, 26 @ 0x300 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #196, 24 @ 0xc400 │ │ │ │ + rscseq ip, r2, #12, 26 @ 0x300 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi dc5a4 <__cxa_atexit@plt+0xcf784> │ │ │ │ @@ -212453,17 +212453,17 @@ │ │ │ │ b dc5b4 <__cxa_atexit@plt+0xcf794> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - tsteq r3, #172, 20 @ 0xac000 │ │ │ │ - tsteq r3, #212, 20 @ 0xd4000 │ │ │ │ - tsteq r3, #16, 26 @ 0x400 │ │ │ │ + tsteq r3, #188, 20 @ 0xbc000 │ │ │ │ + tsteq r3, #228, 20 @ 0xe4000 │ │ │ │ + tsteq r3, #32, 26 @ 0x800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 5bb18 <__cxa_atexit@plt+0x4ecf8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -212486,15 +212486,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ dc648 <__cxa_atexit@plt+0xcf828> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff64d0 │ │ │ │ - rscseq sp, r2, #220, 22 @ 0x37000 │ │ │ │ + rscseq ip, r2, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -212505,22 +212505,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ sub r1, r6, #11 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq r3, #20, 28 @ 0x140 │ │ │ │ - rscseq sp, r2, #132, 22 @ 0x21000 │ │ │ │ + tsteq r3, #36, 28 @ 0x240 │ │ │ │ + rscseq ip, r2, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi dc718 <__cxa_atexit@plt+0xcf8f8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -212547,15 +212547,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r3, #28, 18 @ 0x70000 │ │ │ │ + tsteq r3, #44, 18 @ 0xb0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc dc774 <__cxa_atexit@plt+0xcf954> │ │ │ │ @@ -212563,17 +212563,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #88, 20 @ 0x58000 │ │ │ │ - rscseq sp, r2, #176, 20 @ 0xb0000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #104, 20 @ 0x68000 │ │ │ │ + rscseq ip, r2, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi dc800 <__cxa_atexit@plt+0xcf9e0> │ │ │ │ @@ -212604,17 +212604,17 @@ │ │ │ │ b dc810 <__cxa_atexit@plt+0xcf9f0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - tsteq r3, #80, 16 @ 0x500000 │ │ │ │ - tsteq r3, #120, 16 @ 0x780000 │ │ │ │ - tsteq r3, #180, 20 @ 0xb4000 │ │ │ │ + tsteq r3, #96, 16 @ 0x600000 │ │ │ │ + tsteq r3, #136, 16 @ 0x880000 │ │ │ │ + tsteq r3, #196, 20 @ 0xc4000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 5bb18 <__cxa_atexit@plt+0x4ecf8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -212635,15 +212635,15 @@ │ │ │ │ str lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ stmdb r5, {r0, r2, r8} │ │ │ │ str r1, [r5, #-16] │ │ │ │ str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -212651,82 +212651,82 @@ │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ dc8e0 <__cxa_atexit@plt+0xcfac0> │ │ │ │ ldr r8, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne dc900 <__cxa_atexit@plt+0xcfae0> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ dc918 <__cxa_atexit@plt+0xcfaf8> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne dc938 <__cxa_atexit@plt+0xcfb18> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ dc950 <__cxa_atexit@plt+0xcfb30> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne dc970 <__cxa_atexit@plt+0xcfb50> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ dc988 <__cxa_atexit@plt+0xcfb68> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne dc9a8 <__cxa_atexit@plt+0xcfb88> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ dc9c0 <__cxa_atexit@plt+0xcfba0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne dc9e0 <__cxa_atexit@plt+0xcfbc0> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi dca44 <__cxa_atexit@plt+0xcfc24> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -212740,51 +212740,51 @@ │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r5, [pc, #48] @ dca64 <__cxa_atexit@plt+0xcfc44> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r3, {r5, r7} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #248, 10 @ 0x3e000000 │ │ │ │ - tsteq r3, #100, 20 @ 0x64000 │ │ │ │ + tsteq r3, #8, 12 @ 0x800000 │ │ │ │ + tsteq r3, #116, 20 @ 0x74000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dcaa0 <__cxa_atexit@plt+0xcfc80> │ │ │ │ ldr r2, [pc, #32] @ dcaa8 <__cxa_atexit@plt+0xcfc88> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne dcac8 <__cxa_atexit@plt+0xcfca8> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi dcb2c <__cxa_atexit@plt+0xcfd0c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -212798,51 +212798,51 @@ │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r5, [pc, #48] @ dcb4c <__cxa_atexit@plt+0xcfd2c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r3, {r5, r7} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #16, 10 @ 0x4000000 │ │ │ │ - tsteq r3, #124, 18 @ 0x1f0000 │ │ │ │ + tsteq r3, #32, 10 @ 0x8000000 │ │ │ │ + tsteq r3, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dcb88 <__cxa_atexit@plt+0xcfd68> │ │ │ │ ldr r2, [pc, #32] @ dcb90 <__cxa_atexit@plt+0xcfd70> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne dcbb0 <__cxa_atexit@plt+0xcfd90> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #32 │ │ │ │ cmp fp, r6 │ │ │ │ bhi dcc1c <__cxa_atexit@plt+0xcfdfc> │ │ │ │ @@ -212867,19 +212867,19 @@ │ │ │ │ b dcc2c <__cxa_atexit@plt+0xcfe0c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ dcc3c <__cxa_atexit@plt+0xcfe1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r2, #168, 12 @ 0xa800000 │ │ │ │ + rscseq ip, r2, #168, 12 @ 0xa800000 │ │ │ │ @ instruction: 0xffffea3c │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rscseq sp, r2, #192, 8 @ 0xc0000000 │ │ │ │ - rscseq sp, r2, #124, 12 @ 0x7c00000 │ │ │ │ + rscseq ip, r2, #192, 8 @ 0xc0000000 │ │ │ │ + rscseq ip, r2, #124, 12 @ 0x7c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc dcca0 <__cxa_atexit@plt+0xcfe80> │ │ │ │ @@ -212894,19 +212894,19 @@ │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r5, #-4]! │ │ │ │ add r8, r1, #1 │ │ │ │ str r0, [r9, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffea04 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq sp, r2, #128, 8 @ 0x80000000 │ │ │ │ - rscseq sp, r2, #0, 12 │ │ │ │ + rscseq ip, r2, #128, 8 @ 0x80000000 │ │ │ │ + rscseq ip, r2, #0, 12 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc dcd0c <__cxa_atexit@plt+0xcfeec> │ │ │ │ @@ -212921,19 +212921,19 @@ │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r5, #-4]! │ │ │ │ add r8, r1, #1 │ │ │ │ str r0, [r9, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe9e4 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq sp, r2, #188, 4 @ 0xc000000b │ │ │ │ - rscseq sp, r2, #28, 10 @ 0x7000000 │ │ │ │ + rscseq ip, r2, #188, 4 @ 0xc000000b │ │ │ │ + rscseq ip, r2, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ mov sl, r7 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -213003,29 +213003,29 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ mov fp, ip │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r7, #88 @ 0x58 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff36c │ │ │ │ - tsteq r3, #20, 10 @ 0x5000000 │ │ │ │ - tsteq r3, #180, 4 @ 0x4000000b │ │ │ │ - tsteq r3, #220, 4 @ 0xc000000d │ │ │ │ - tsteq r3, #36, 8 @ 0x24000000 │ │ │ │ - tsteq r3, #216, 4 @ 0x8000000d │ │ │ │ + tsteq r3, #36, 10 @ 0x9000000 │ │ │ │ + tsteq r3, #196, 4 @ 0x4000000c │ │ │ │ + tsteq r3, #236, 4 @ 0xc000000e │ │ │ │ + tsteq r3, #52, 8 @ 0x34000000 │ │ │ │ + tsteq r3, #232, 4 @ 0x8000000e │ │ │ │ @ instruction: 0xffffe954 │ │ │ │ - tsteq r3, #144, 12 @ 0x9000000 │ │ │ │ - tsteq r3, #84, 10 @ 0x15000000 │ │ │ │ - tsteq r3, #96, 6 @ 0x80000001 │ │ │ │ - tsteq r3, #64, 10 @ 0x10000000 │ │ │ │ + tsteq r3, #160, 12 @ 0xa000000 │ │ │ │ + tsteq r3, #100, 10 @ 0x19000000 │ │ │ │ + tsteq r3, #112, 6 @ 0xc0000001 │ │ │ │ + tsteq r3, #80, 10 @ 0x14000000 │ │ │ │ @ instruction: 0xfffff34c │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq sp, r2, #172, 6 @ 0xb0000002 │ │ │ │ + rscseq ip, r2, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc dcf40 <__cxa_atexit@plt+0xd0120> │ │ │ │ @@ -213062,23 +213062,23 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ str ip, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff410 │ │ │ │ @ instruction: 0xfffff49c │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r3, #140, 10 @ 0x23000000 │ │ │ │ - tsteq r3, #80, 8 @ 0x50000000 │ │ │ │ - tsteq r3, #92, 4 @ 0xc0000005 │ │ │ │ - tsteq r3, #56, 8 @ 0x38000000 │ │ │ │ - rscseq sp, r2, #216, 4 @ 0x8000000d │ │ │ │ + tsteq r3, #156, 10 @ 0x27000000 │ │ │ │ + tsteq r3, #96, 8 @ 0x60000000 │ │ │ │ + tsteq r3, #108, 4 @ 0xc0000006 │ │ │ │ + tsteq r3, #72, 8 @ 0x48000000 │ │ │ │ + rscseq ip, r2, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc dd014 <__cxa_atexit@plt+0xd01f4> │ │ │ │ @@ -213115,23 +213115,23 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ str ip, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff598 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r3, #184, 8 @ 0xb8000000 │ │ │ │ - tsteq r3, #124, 6 @ 0xf0000001 │ │ │ │ - tsteq r3, #136, 2 @ 0x22 │ │ │ │ - tsteq r3, #100, 6 @ 0x90000001 │ │ │ │ - rscseq sp, r2, #4, 4 @ 0x40000000 │ │ │ │ + tsteq r3, #200, 8 @ 0xc8000000 │ │ │ │ + tsteq r3, #140, 6 @ 0x30000002 │ │ │ │ + tsteq r3, #152, 2 @ 0x26 │ │ │ │ + tsteq r3, #116, 6 @ 0xd0000001 │ │ │ │ + rscseq ip, r2, #4, 4 @ 0x40000000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc dd0e4 <__cxa_atexit@plt+0xd02c4> │ │ │ │ @@ -213167,23 +213167,23 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffff71c │ │ │ │ @ instruction: 0xfffff79c │ │ │ │ - tsteq r3, #216, 6 @ 0x60000003 │ │ │ │ - tsteq r3, #156, 4 @ 0xc0000009 │ │ │ │ - tsteq r3, #168 @ 0xa8 │ │ │ │ - tsteq r3, #136, 4 @ 0x80000008 │ │ │ │ - rscseq sp, r2, #24, 2 │ │ │ │ + tsteq r3, #232, 6 @ 0xa0000003 │ │ │ │ + tsteq r3, #172, 4 @ 0xc000000a │ │ │ │ + tsteq r3, #184 @ 0xb8 │ │ │ │ + tsteq r3, #152, 4 @ 0x80000009 │ │ │ │ + rscseq ip, r2, #24, 2 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp sl, r6 │ │ │ │ str r7, [sp, #20] │ │ │ │ @@ -213245,33 +213245,33 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r9, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [sp, #20] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r5, [pc, #48] @ dd260 <__cxa_atexit@plt+0xd0440> │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr sl, [sp] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fc2f0 <__cxa_atexit@plt+0x3ef4d0> │ │ │ │ + b 3dc548 <__cxa_atexit@plt+0x3cf728> │ │ │ │ @ instruction: 0xfffff6d8 │ │ │ │ - rscseq sp, r2, #172 @ 0xac │ │ │ │ - tsteq r3, #28, 6 @ 0x70000000 │ │ │ │ - rscseq ip, r2, #176, 24 @ 0xb000 │ │ │ │ + rscseq ip, r2, #172 @ 0xac │ │ │ │ + tsteq r3, #44, 6 @ 0xb0000000 │ │ │ │ + rscseq fp, r2, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xfffff8e8 │ │ │ │ - rscseq fp, r2, #212, 26 @ 0x3500 │ │ │ │ + rscseq sl, r2, #212, 26 @ 0x3500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str sl, [r5, #-12] │ │ │ │ @@ -213291,19 +213291,19 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ ldr r3, [pc, #24] @ dd2e8 <__cxa_atexit@plt+0xd04c8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc2f0 <__cxa_atexit@plt+0x3ef4d0> │ │ │ │ + b 3dc548 <__cxa_atexit@plt+0x3cf728> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - rscseq fp, r2, #84, 26 @ 0x1500 │ │ │ │ + rscseq sl, r2, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc dd338 <__cxa_atexit@plt+0xd0518> │ │ │ │ @@ -213316,15 +213316,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ mov r7, fp │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r3, #12] │ │ │ │ b dd348 <__cxa_atexit@plt+0xd0528> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff83c │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ mov fp, r7 │ │ │ │ and r7, r6, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne dd3c8 <__cxa_atexit@plt+0xd05a8> │ │ │ │ @@ -213363,19 +213363,19 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff648 │ │ │ │ - rscseq fp, r2, #52, 24 @ 0x3400 │ │ │ │ + rscseq sl, r2, #52, 24 @ 0x3400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc dd45c <__cxa_atexit@plt+0xd063c> │ │ │ │ @@ -213389,18 +213389,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffff5b0 │ │ │ │ - rscseq fp, r2, #208, 22 @ 0x34000 │ │ │ │ + rscseq sl, r2, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc dd4f0 <__cxa_atexit@plt+0xd06d0> │ │ │ │ @@ -213426,25 +213426,25 @@ │ │ │ │ b dd348 <__cxa_atexit@plt+0xd0528> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff5b8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq fp, r2, #60, 22 @ 0xf000 │ │ │ │ + rscseq sl, r2, #60, 22 @ 0xf000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b dd348 <__cxa_atexit@plt+0xd0528> │ │ │ │ - rscseq ip, r2, #180, 26 @ 0x2d00 │ │ │ │ + rscseq fp, r2, #180, 26 @ 0x2d00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi dd59c <__cxa_atexit@plt+0xd077c> │ │ │ │ @@ -213482,19 +213482,19 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ dd5d8 <__cxa_atexit@plt+0xd07b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rscseq ip, r2, #16, 26 @ 0x400 │ │ │ │ - rscseq ip, r2, #68, 26 @ 0x1100 │ │ │ │ + rscseq fp, r2, #16, 26 @ 0x400 │ │ │ │ + rscseq fp, r2, #68, 26 @ 0x1100 │ │ │ │ @ instruction: 0xffffe0bc │ │ │ │ @ instruction: 0xfffff6d8 │ │ │ │ - rscseq ip, r2, #64, 22 @ 0x10000 │ │ │ │ + rscseq fp, r2, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc dd620 <__cxa_atexit@plt+0xd0800> │ │ │ │ @@ -213502,16 +213502,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #172, 22 @ 0x2b000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi dd67c <__cxa_atexit@plt+0xd085c> │ │ │ │ ldr r2, [pc, #56] @ dd688 <__cxa_atexit@plt+0xd0868> │ │ │ │ @@ -213527,15 +213527,15 @@ │ │ │ │ b dd698 <__cxa_atexit@plt+0xd0878> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r3, #188, 18 @ 0x2f0000 │ │ │ │ + tsteq r3, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #128] @ dd720 <__cxa_atexit@plt+0xd0900> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -213563,18 +213563,18 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r3, #100, 18 @ 0x190000 │ │ │ │ - tsteq r3, #108, 18 @ 0x1b0000 │ │ │ │ + tsteq r3, #116, 18 @ 0x1d0000 │ │ │ │ + tsteq r3, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne dd754 <__cxa_atexit@plt+0xd0934> │ │ │ │ ldr r7, [pc, #88] @ dd7a0 <__cxa_atexit@plt+0xd0980> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -213595,17 +213595,17 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #220, 16 @ 0xdc0000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ tsteq r3, #236, 16 @ 0xec0000 │ │ │ │ + tsteq r3, #252, 16 @ 0xfc0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -213618,15 +213618,15 @@ │ │ │ │ ldr r2, [pc, #20] @ dd7f8 <__cxa_atexit@plt+0xd09d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86894 <__cxa_atexit@plt+0x79a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #52, 16 @ 0x340000 │ │ │ │ + tsteq r3, #68, 16 @ 0x440000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -213645,15 +213645,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r3, #80, 16 @ 0x500000 │ │ │ │ + tsteq r3, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -213704,25 +213704,25 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - tsteq r3, #20, 18 @ 0x50000 │ │ │ │ - tsteq r3, #0, 18 │ │ │ │ - tsteq r3, #156, 14 @ 0x2700000 │ │ │ │ - tsteq r3, #200, 16 @ 0xc80000 │ │ │ │ + tsteq r3, #36, 18 @ 0x90000 │ │ │ │ + tsteq r3, #16, 18 @ 0x40000 │ │ │ │ + tsteq r3, #172, 14 @ 0x2b00000 │ │ │ │ + tsteq r3, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r2, #80, 18 @ 0x140000 │ │ │ │ + rscseq sl, r2, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dd9c0 <__cxa_atexit@plt+0xd0ba0> │ │ │ │ ldr r2, [pc, #68] @ dd9dc <__cxa_atexit@plt+0xd0bbc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -213731,24 +213731,24 @@ │ │ │ │ sub r2, r5, #36 @ 0x24 │ │ │ │ cmp fp, r2 │ │ │ │ bhi dd9c8 <__cxa_atexit@plt+0xd0ba8> │ │ │ │ ldr r3, [pc, #48] @ dd9e4 <__cxa_atexit@plt+0xd0bc4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ dd9e0 <__cxa_atexit@plt+0xd0bc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #128, 12 @ 0x8000000 │ │ │ │ - rscseq fp, r2, #248, 16 @ 0xf80000 │ │ │ │ + tsteq r3, #144, 12 @ 0x9000000 │ │ │ │ + rscseq sl, r2, #248, 16 @ 0xf80000 │ │ │ │ @ instruction: 0xfffda8cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi dda34 <__cxa_atexit@plt+0xd0c14> │ │ │ │ @@ -213765,15 +213765,15 @@ │ │ │ │ b dda50 <__cxa_atexit@plt+0xd0c30> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r3, #4, 12 @ 0x400000 │ │ │ │ + tsteq r3, #20, 12 @ 0x1400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #128] @ ddad8 <__cxa_atexit@plt+0xd0cb8> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -213801,18 +213801,18 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r3, #172, 10 @ 0x2b000000 │ │ │ │ - tsteq r3, #180, 10 @ 0x2d000000 │ │ │ │ + tsteq r3, #188, 10 @ 0x2f000000 │ │ │ │ + tsteq r3, #196, 10 @ 0x31000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ddb0c <__cxa_atexit@plt+0xd0cec> │ │ │ │ ldr r7, [pc, #88] @ ddb58 <__cxa_atexit@plt+0xd0d38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -213833,17 +213833,17 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #36, 10 @ 0x9000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ tsteq r3, #52, 10 @ 0xd000000 │ │ │ │ + tsteq r3, #68, 10 @ 0x11000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -213856,15 +213856,15 @@ │ │ │ │ ldr r2, [pc, #20] @ ddbb0 <__cxa_atexit@plt+0xd0d90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86894 <__cxa_atexit@plt+0x79a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #124, 8 @ 0x7c000000 │ │ │ │ + tsteq r3, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -213883,15 +213883,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r3, #152, 8 @ 0x98000000 │ │ │ │ + tsteq r3, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -213942,19 +213942,19 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - tsteq r3, #92, 10 @ 0x17000000 │ │ │ │ - tsteq r3, #72, 10 @ 0x12000000 │ │ │ │ - tsteq r3, #228, 6 @ 0x90000003 │ │ │ │ - tsteq r3, #16, 10 @ 0x4000000 │ │ │ │ - rscseq ip, r2, #244, 10 @ 0x3d000000 │ │ │ │ + tsteq r3, #108, 10 @ 0x1b000000 │ │ │ │ + tsteq r3, #88, 10 @ 0x16000000 │ │ │ │ + tsteq r3, #244, 6 @ 0xd0000003 │ │ │ │ + tsteq r3, #32, 10 @ 0x8000000 │ │ │ │ + rscseq fp, r2, #244, 10 @ 0x3d000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub lr, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, lr │ │ │ │ bhi ddddc <__cxa_atexit@plt+0xd0fbc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -214011,20 +214011,20 @@ │ │ │ │ ldr r7, [pc, #28] @ dde24 <__cxa_atexit@plt+0xd1004> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ - tsteq r3, #184, 4 @ 0x8000000b │ │ │ │ + tsteq r3, #200, 4 @ 0x8000000c │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - rscseq ip, r2, #208, 8 @ 0xd0000000 │ │ │ │ + rscseq fp, r2, #208, 8 @ 0xd0000000 │ │ │ │ @ instruction: 0xffffd87c │ │ │ │ @ instruction: 0xffffee98 │ │ │ │ - rscseq ip, r2, #0, 6 │ │ │ │ + rscseq fp, r2, #0, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc dde68 <__cxa_atexit@plt+0xd1048> │ │ │ │ @@ -214032,17 +214032,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #100, 6 @ 0x90000001 │ │ │ │ - rscseq fp, r2, #80, 8 @ 0x50000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #116, 6 @ 0xd0000001 │ │ │ │ + rscseq sl, r2, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dded4 <__cxa_atexit@plt+0xd10b4> │ │ │ │ ldr r2, [pc, #88] @ ddef0 <__cxa_atexit@plt+0xd10d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -214056,28 +214056,28 @@ │ │ │ │ sub r2, r5, #44 @ 0x2c │ │ │ │ cmp fp, r2 │ │ │ │ bhi ddedc <__cxa_atexit@plt+0xd10bc> │ │ │ │ ldr r3, [pc, #56] @ ddf00 <__cxa_atexit@plt+0xd10e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ ddefc <__cxa_atexit@plt+0xd10dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #128, 2 │ │ │ │ - tsteq r3, #240, 10 @ 0x3c000000 │ │ │ │ - tsteq r3, #216, 2 @ 0x36 │ │ │ │ - rscseq fp, r2, #228, 6 @ 0x90000003 │ │ │ │ + tsteq r3, #144, 2 @ 0x24 │ │ │ │ + tsteq r3, #0, 12 │ │ │ │ + tsteq r3, #232, 2 @ 0x3a │ │ │ │ + rscseq sl, r2, #228, 6 @ 0x90000003 │ │ │ │ @ instruction: 0xfffda3b8 │ │ │ │ - rscseq fp, r2, #172, 20 @ 0xac000 │ │ │ │ + rscseq sl, r2, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ddf74 <__cxa_atexit@plt+0xd1154> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -214106,16 +214106,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - rscseq ip, r2, #188, 6 @ 0xf0000002 │ │ │ │ - tsteq r3, #196 @ 0xc4 │ │ │ │ + rscseq fp, r2, #188, 6 @ 0xf0000002 │ │ │ │ + tsteq r3, #212 @ 0xd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ddfd4 <__cxa_atexit@plt+0xd11b4> │ │ │ │ @@ -214123,17 +214123,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #248, 2 @ 0x3e │ │ │ │ - rscseq ip, r2, #56, 6 @ 0xe0000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #8, 4 @ 0x80000000 │ │ │ │ + rscseq fp, r2, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi de048 <__cxa_atexit@plt+0xd1228> │ │ │ │ @@ -214149,30 +214149,30 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #64] @ de07c <__cxa_atexit@plt+0xd125c> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ de074 <__cxa_atexit@plt+0xd1254> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #12 │ │ │ │ - rscseq ip, r2, #188, 4 @ 0xc000000b │ │ │ │ + tsteq r3, #28 │ │ │ │ + rscseq fp, r2, #188, 4 @ 0xc000000b │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - tsteq r3, #92, 8 @ 0x5c000000 │ │ │ │ - rscseq fp, r2, #152 @ 0x98 │ │ │ │ + tsteq r3, #108, 8 @ 0x6c000000 │ │ │ │ + rscseq sl, r2, #152 @ 0x98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi de0dc <__cxa_atexit@plt+0xd12bc> │ │ │ │ ldr r2, [pc, #84] @ de0f8 <__cxa_atexit@plt+0xd12d8> │ │ │ │ @@ -214186,25 +214186,25 @@ │ │ │ │ sub r3, r3, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi de0e8 <__cxa_atexit@plt+0xd12c8> │ │ │ │ ldr r5, [pc, #52] @ de104 <__cxa_atexit@plt+0xd12e4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ de100 <__cxa_atexit@plt+0xd12e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r3, #104, 30 @ 0x1a0 │ │ │ │ - rscseq fp, r2, #44 @ 0x2c │ │ │ │ + tsteq r3, #120, 30 @ 0x1e0 │ │ │ │ + rscseq sl, r2, #44 @ 0x2c │ │ │ │ @ instruction: 0xfffd5ac0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -214213,17 +214213,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #144 @ 0x90 │ │ │ │ - rscseq ip, r2, #208, 2 @ 0x34 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #160 @ 0xa0 │ │ │ │ + rscseq fp, r2, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi de1c8 <__cxa_atexit@plt+0xd13a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -214255,15 +214255,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - tsteq r3, #132, 28 @ 0x840 │ │ │ │ + tsteq r3, #148, 28 @ 0x940 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -214272,17 +214272,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #164, 30 @ 0x290 │ │ │ │ - rscseq ip, r2, #228 @ 0xe4 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #180, 30 @ 0x2d0 │ │ │ │ + rscseq fp, r2, #228 @ 0xe4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi de27c <__cxa_atexit@plt+0xd145c> │ │ │ │ ldr r2, [pc, #44] @ de284 <__cxa_atexit@plt+0xd1464> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -214290,83 +214290,83 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r8, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r3, #180, 26 @ 0x2d00 │ │ │ │ - rscseq ip, r2, #144 @ 0x90 │ │ │ │ + tsteq r3, #196, 26 @ 0x3100 │ │ │ │ + rscseq fp, r2, #144 @ 0x90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ de2ac <__cxa_atexit@plt+0xd148c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq ip, r2, #108 @ 0x6c │ │ │ │ + rscseq fp, r2, #108 @ 0x6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ de2d0 <__cxa_atexit@plt+0xd14b0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq ip, r2, #72 @ 0x48 │ │ │ │ + rscseq fp, r2, #72 @ 0x48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ de2f4 <__cxa_atexit@plt+0xd14d4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq ip, r2, #36 @ 0x24 │ │ │ │ + rscseq fp, r2, #36 @ 0x24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ de318 <__cxa_atexit@plt+0xd14f8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq ip, r2, #0 │ │ │ │ + rscseq fp, r2, #0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ de33c <__cxa_atexit@plt+0xd151c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq fp, r2, #220, 30 @ 0x370 │ │ │ │ + rscseq sl, r2, #220, 30 @ 0x370 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ de360 <__cxa_atexit@plt+0xd1540> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq fp, r2, #184, 30 @ 0x2e0 │ │ │ │ + rscseq sl, r2, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ de384 <__cxa_atexit@plt+0xd1564> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq fp, r2, #148, 30 @ 0x250 │ │ │ │ + rscseq sl, r2, #148, 30 @ 0x250 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #132 @ 0x84 │ │ │ │ cmp r2, r6 │ │ │ │ bcc de4b8 <__cxa_atexit@plt+0xd1698> │ │ │ │ @@ -214436,26 +214436,26 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ ldr r3, [pc, #60] @ de4ec <__cxa_atexit@plt+0xd16cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 5d050 <__cxa_atexit@plt+0x50230> │ │ │ │ mov r3, #132 @ 0x84 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff968 │ │ │ │ - tsteq r3, #88, 24 @ 0x5800 │ │ │ │ - tsteq r3, #208, 26 @ 0x3400 │ │ │ │ - tsteq r3, #128, 28 @ 0x800 │ │ │ │ - tsteq r3, #60, 24 @ 0x3c00 │ │ │ │ + tsteq r3, #104, 24 @ 0x6800 │ │ │ │ + tsteq r3, #224, 26 @ 0x3800 │ │ │ │ + tsteq r3, #144, 28 @ 0x900 │ │ │ │ + tsteq r3, #76, 24 @ 0x4c00 │ │ │ │ @ instruction: 0xfffff440 │ │ │ │ - tsteq r3, #60, 24 @ 0x3c00 │ │ │ │ + tsteq r3, #76, 24 @ 0x4c00 │ │ │ │ @ instruction: 0xfffff50c │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ - tsteq r3, #252, 26 @ 0x3f00 │ │ │ │ + tsteq r3, #12, 28 @ 0xc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -214464,25 +214464,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ de550 <__cxa_atexit@plt+0xd1730> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #24] @ de554 <__cxa_atexit@plt+0xd1734> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ - tsteq r3, #112, 30 @ 0x1c0 │ │ │ │ - rscseq fp, r2, #224, 26 @ 0x3800 │ │ │ │ - rscseq fp, r2, #192, 26 @ 0x3000 │ │ │ │ + tsteq r3, #128, 30 @ 0x200 │ │ │ │ + rscseq sl, r2, #224, 26 @ 0x3800 │ │ │ │ + rscseq sl, r2, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -214491,24 +214491,24 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ de5bc <__cxa_atexit@plt+0xd179c> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #24] @ de5c0 <__cxa_atexit@plt+0xd17a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ - tsteq r3, #4, 30 │ │ │ │ - rscseq fp, r2, #116, 26 @ 0x1d00 │ │ │ │ + tsteq r3, #20, 30 @ 0x50 │ │ │ │ + rscseq sl, r2, #116, 26 @ 0x1d00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi de60c <__cxa_atexit@plt+0xd17ec> │ │ │ │ ldr r2, [pc, #72] @ de628 <__cxa_atexit@plt+0xd1808> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -214518,24 +214518,24 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi de614 <__cxa_atexit@plt+0xd17f4> │ │ │ │ ldr r3, [pc, #52] @ de630 <__cxa_atexit@plt+0xd1810> │ │ │ │ str r8, [r5, #-12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ de62c <__cxa_atexit@plt+0xd180c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #56, 20 @ 0x38000 │ │ │ │ - rscseq sl, r2, #168, 24 @ 0xa800 │ │ │ │ + tsteq r3, #72, 20 @ 0x48000 │ │ │ │ + rscseq r9, r2, #168, 24 @ 0xa800 │ │ │ │ @ instruction: 0xfffd99b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi de66c <__cxa_atexit@plt+0xd184c> │ │ │ │ ldr r2, [pc, #36] @ de674 <__cxa_atexit@plt+0xd1854> │ │ │ │ @@ -214545,16 +214545,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1489e0 <__cxa_atexit@plt+0x13bbc0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #200, 18 @ 0x320000 │ │ │ │ - tsteq r3, #12, 28 @ 0xc0 │ │ │ │ + tsteq r3, #216, 18 @ 0x360000 │ │ │ │ + tsteq r3, #28, 28 @ 0x1c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi de6c8 <__cxa_atexit@plt+0xd18a8> │ │ │ │ ldr r2, [pc, #56] @ de6d4 <__cxa_atexit@plt+0xd18b4> │ │ │ │ @@ -214570,15 +214570,15 @@ │ │ │ │ b de6e4 <__cxa_atexit@plt+0xd18c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r3, #112, 18 @ 0x1c0000 │ │ │ │ + tsteq r3, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #128] @ de76c <__cxa_atexit@plt+0xd194c> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -214606,18 +214606,18 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r3, #24, 18 @ 0x60000 │ │ │ │ - tsteq r3, #32, 18 @ 0x80000 │ │ │ │ + tsteq r3, #40, 18 @ 0xa0000 │ │ │ │ + tsteq r3, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne de7a0 <__cxa_atexit@plt+0xd1980> │ │ │ │ ldr r7, [pc, #88] @ de7ec <__cxa_atexit@plt+0xd19cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -214638,17 +214638,17 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #144, 16 @ 0x900000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ tsteq r3, #160, 16 @ 0xa00000 │ │ │ │ + tsteq r3, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -214661,15 +214661,15 @@ │ │ │ │ ldr r2, [pc, #20] @ de844 <__cxa_atexit@plt+0xd1a24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86894 <__cxa_atexit@plt+0x79a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #232, 14 @ 0x3a00000 │ │ │ │ + tsteq r3, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -214688,15 +214688,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r3, #4, 16 @ 0x40000 │ │ │ │ + tsteq r3, #20, 16 @ 0x140000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -214747,18 +214747,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - tsteq r3, #200, 16 @ 0xc80000 │ │ │ │ - tsteq r3, #180, 16 @ 0xb40000 │ │ │ │ - tsteq r3, #80, 14 @ 0x1400000 │ │ │ │ - tsteq r3, #124, 16 @ 0x7c0000 │ │ │ │ + tsteq r3, #216, 16 @ 0xd80000 │ │ │ │ + tsteq r3, #196, 16 @ 0xc40000 │ │ │ │ + tsteq r3, #96, 14 @ 0x1800000 │ │ │ │ + tsteq r3, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -214769,18 +214769,18 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ dea00 <__cxa_atexit@plt+0xd1be0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #48, 12 @ 0x3000000 │ │ │ │ + tsteq r3, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -214789,15 +214789,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -214818,15 +214818,15 @@ │ │ │ │ b deac4 <__cxa_atexit@plt+0xd1ca4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r3, #144, 10 @ 0x24000000 │ │ │ │ + tsteq r3, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #128] @ deb4c <__cxa_atexit@plt+0xd1d2c> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -214854,18 +214854,18 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r3, #56, 10 @ 0xe000000 │ │ │ │ - tsteq r3, #64, 10 @ 0x10000000 │ │ │ │ + tsteq r3, #72, 10 @ 0x12000000 │ │ │ │ + tsteq r3, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne deb80 <__cxa_atexit@plt+0xd1d60> │ │ │ │ ldr r7, [pc, #88] @ debcc <__cxa_atexit@plt+0xd1dac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -214886,17 +214886,17 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #176, 8 @ 0xb0000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ tsteq r3, #192, 8 @ 0xc0000000 │ │ │ │ + tsteq r3, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -214909,15 +214909,15 @@ │ │ │ │ ldr r2, [pc, #20] @ dec24 <__cxa_atexit@plt+0xd1e04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86894 <__cxa_atexit@plt+0x79a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #8, 8 @ 0x8000000 │ │ │ │ + tsteq r3, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -214936,15 +214936,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r3, #36, 8 @ 0x24000000 │ │ │ │ + tsteq r3, #52, 8 @ 0x34000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -214995,19 +214995,19 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - tsteq r3, #232, 8 @ 0xe8000000 │ │ │ │ - tsteq r3, #212, 8 @ 0xd4000000 │ │ │ │ - tsteq r3, #112, 6 @ 0xc0000001 │ │ │ │ - tsteq r3, #156, 8 @ 0x9c000000 │ │ │ │ - rscseq fp, r2, #76, 10 @ 0x13000000 │ │ │ │ + tsteq r3, #248, 8 @ 0xf8000000 │ │ │ │ + tsteq r3, #228, 8 @ 0xe4000000 │ │ │ │ + tsteq r3, #128, 6 │ │ │ │ + tsteq r3, #172, 8 @ 0xac000000 │ │ │ │ + rscseq sl, r2, #76, 10 @ 0x13000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub sl, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi dee54 <__cxa_atexit@plt+0xd2034> │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ @@ -215065,20 +215065,20 @@ │ │ │ │ ldr r7, [pc, #28] @ dee9c <__cxa_atexit@plt+0xd207c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ - tsteq r3, #68, 4 @ 0x40000004 │ │ │ │ + tsteq r3, #84, 4 @ 0x40000005 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - rscseq fp, r2, #88, 8 @ 0x58000000 │ │ │ │ + rscseq sl, r2, #88, 8 @ 0x58000000 │ │ │ │ @ instruction: 0xffffc804 │ │ │ │ @ instruction: 0xffffde20 │ │ │ │ - rscseq fp, r2, #136, 4 @ 0x80000008 │ │ │ │ + rscseq sl, r2, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc deee0 <__cxa_atexit@plt+0xd20c0> │ │ │ │ @@ -215086,34 +215086,34 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #236, 4 @ 0xc000000e │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi def28 <__cxa_atexit@plt+0xd2108> │ │ │ │ ldr r2, [pc, #36] @ def30 <__cxa_atexit@plt+0xd2110> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ def34 <__cxa_atexit@plt+0xd2114> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #12, 2 │ │ │ │ - tsteq r3, #120, 10 @ 0x1e000000 │ │ │ │ + tsteq r3, #28, 2 │ │ │ │ + tsteq r3, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi def90 <__cxa_atexit@plt+0xd2170> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -215127,25 +215127,25 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r1, [r8, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq r3, #168 @ 0xa8 │ │ │ │ - rscseq sl, r2, #140 @ 0x8c │ │ │ │ + tsteq r3, #184 @ 0xb8 │ │ │ │ + rscseq r9, r2, #140 @ 0x8c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi df02c <__cxa_atexit@plt+0xd220c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -215176,16 +215176,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq r3, #28 │ │ │ │ - rscseq fp, r2, #52, 6 @ 0xd0000000 │ │ │ │ + tsteq r3, #44 @ 0x2c │ │ │ │ + rscseq sl, r2, #52, 6 @ 0xd0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc df08c <__cxa_atexit@plt+0xd226c> │ │ │ │ @@ -215193,17 +215193,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #64, 2 │ │ │ │ - rscseq fp, r2, #184, 4 @ 0x8000000b │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #80, 2 │ │ │ │ + rscseq sl, r2, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi df100 <__cxa_atexit@plt+0xd22e0> │ │ │ │ @@ -215219,30 +215219,30 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #64] @ df134 <__cxa_atexit@plt+0xd2314> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ df12c <__cxa_atexit@plt+0xd230c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #84, 30 @ 0x150 │ │ │ │ - rscseq fp, r2, #60, 4 @ 0xc0000003 │ │ │ │ + tsteq r3, #100, 30 @ 0x190 │ │ │ │ + rscseq sl, r2, #60, 4 @ 0xc0000003 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - tsteq r3, #164, 6 @ 0x90000002 │ │ │ │ - rscseq r9, r2, #224, 30 @ 0x380 │ │ │ │ + tsteq r3, #180, 6 @ 0xd0000002 │ │ │ │ + rscseq r8, r2, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi df194 <__cxa_atexit@plt+0xd2374> │ │ │ │ ldr r2, [pc, #84] @ df1b0 <__cxa_atexit@plt+0xd2390> │ │ │ │ @@ -215256,25 +215256,25 @@ │ │ │ │ sub r3, r3, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi df1a0 <__cxa_atexit@plt+0xd2380> │ │ │ │ ldr r5, [pc, #52] @ df1bc <__cxa_atexit@plt+0xd239c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ df1b8 <__cxa_atexit@plt+0xd2398> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r3, #176, 28 @ 0xb00 │ │ │ │ - rscseq r9, r2, #116, 30 @ 0x1d0 │ │ │ │ + tsteq r3, #192, 28 @ 0xc00 │ │ │ │ + rscseq r8, r2, #116, 30 @ 0x1d0 │ │ │ │ @ instruction: 0xfffd4a08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -215283,17 +215283,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #216, 30 @ 0x360 │ │ │ │ - rscseq fp, r2, #80, 2 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #232, 30 @ 0x3a0 │ │ │ │ + rscseq sl, r2, #80, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi df280 <__cxa_atexit@plt+0xd2460> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -215325,15 +215325,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - tsteq r3, #204, 26 @ 0x3300 │ │ │ │ + tsteq r3, #220, 26 @ 0x3700 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -215342,104 +215342,104 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #236, 28 @ 0xec0 │ │ │ │ - rscseq fp, r2, #100 @ 0x64 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #252, 28 @ 0xfc0 │ │ │ │ + rscseq sl, r2, #100 @ 0x64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi df330 <__cxa_atexit@plt+0xd2510> │ │ │ │ ldr r3, [pc, #40] @ df338 <__cxa_atexit@plt+0xd2518> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r3, [pc, #28] @ df33c <__cxa_atexit@plt+0xd251c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r8, [r5, #4] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r3, #248, 24 @ 0xf800 │ │ │ │ - rscseq fp, r2, #20 │ │ │ │ + tsteq r3, #8, 26 @ 0x200 │ │ │ │ + rscseq sl, r2, #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ df364 <__cxa_atexit@plt+0xd2544> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq sl, r2, #236, 30 @ 0x3b0 │ │ │ │ + rscseq r9, r2, #236, 30 @ 0x3b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ df388 <__cxa_atexit@plt+0xd2568> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq sl, r2, #200, 30 @ 0x320 │ │ │ │ + rscseq r9, r2, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ df3ac <__cxa_atexit@plt+0xd258c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq sl, r2, #164, 30 @ 0x290 │ │ │ │ + rscseq r9, r2, #164, 30 @ 0x290 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ df3d0 <__cxa_atexit@plt+0xd25b0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq sl, r2, #128, 30 @ 0x200 │ │ │ │ + rscseq r9, r2, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ df3f8 <__cxa_atexit@plt+0xd25d8> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq sl, r2, #88, 30 @ 0x160 │ │ │ │ + rscseq r9, r2, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ df420 <__cxa_atexit@plt+0xd2600> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq sl, r2, #48, 30 @ 0xc0 │ │ │ │ + rscseq r9, r2, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ df448 <__cxa_atexit@plt+0xd2628> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq sl, r2, #8, 30 │ │ │ │ + rscseq r9, r2, #8, 30 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc df49c <__cxa_atexit@plt+0xd267c> │ │ │ │ @@ -215450,95 +215450,95 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 1f66da8 <__cxa_atexit@plt+0x1f59f88> │ │ │ │ + b 1f66c90 <__cxa_atexit@plt+0x1f59e70> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff14c │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq sl, r2, #164, 28 @ 0xa40 │ │ │ │ + rscseq r9, r2, #164, 28 @ 0xa40 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ df4d0 <__cxa_atexit@plt+0xd26b0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f66da8 <__cxa_atexit@plt+0x1f59f88> │ │ │ │ + b 1f66c90 <__cxa_atexit@plt+0x1f59e70> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq sl, r2, #128, 28 @ 0x800 │ │ │ │ + rscseq r9, r2, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ df4f4 <__cxa_atexit@plt+0xd26d4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 947c8 <__cxa_atexit@plt+0x879a8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq sl, r2, #92, 28 @ 0x5c0 │ │ │ │ + rscseq r9, r2, #92, 28 @ 0x5c0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ df528 <__cxa_atexit@plt+0xd2708> │ │ │ │ ldr sl, [r5, #16] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ df52c <__cxa_atexit@plt+0xd270c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r3, #176, 24 @ 0xb000 │ │ │ │ - rscseq sl, r2, #36, 28 @ 0x240 │ │ │ │ + tsteq r3, #192, 24 @ 0xc000 │ │ │ │ + rscseq r9, r2, #36, 28 @ 0x240 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ df560 <__cxa_atexit@plt+0xd2740> │ │ │ │ ldr sl, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ df564 <__cxa_atexit@plt+0xd2744> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r3, #120, 24 @ 0x7800 │ │ │ │ - rscseq sl, r2, #236, 26 @ 0x3b00 │ │ │ │ + tsteq r3, #136, 24 @ 0x8800 │ │ │ │ + rscseq r9, r2, #236, 26 @ 0x3b00 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ df598 <__cxa_atexit@plt+0xd2778> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ df59c <__cxa_atexit@plt+0xd277c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r3, #64, 24 @ 0x4000 │ │ │ │ - rscseq sl, r2, #180, 26 @ 0x2d00 │ │ │ │ + tsteq r3, #80, 24 @ 0x5000 │ │ │ │ + rscseq r9, r2, #180, 26 @ 0x2d00 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ df5d0 <__cxa_atexit@plt+0xd27b0> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ df5d4 <__cxa_atexit@plt+0xd27b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r3, #8, 24 @ 0x800 │ │ │ │ - rscseq sl, r2, #124, 26 @ 0x1f00 │ │ │ │ + tsteq r3, #24, 24 @ 0x1800 │ │ │ │ + rscseq r9, r2, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #152 @ 0x98 │ │ │ │ cmp r2, r6 │ │ │ │ bcc df740 <__cxa_atexit@plt+0xd2920> │ │ │ │ @@ -215622,28 +215622,28 @@ │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ b 5d050 <__cxa_atexit@plt+0x50230> │ │ │ │ mov r3, #152 @ 0x98 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff788 │ │ │ │ @ instruction: 0xfffff028 │ │ │ │ - tsteq r3, #16, 20 @ 0x10000 │ │ │ │ - tsteq r3, #12, 20 @ 0xc000 │ │ │ │ - tsteq r3, #92, 22 @ 0x17000 │ │ │ │ + tsteq r3, #32, 20 @ 0x20000 │ │ │ │ + tsteq r3, #28, 20 @ 0x1c000 │ │ │ │ + tsteq r3, #108, 22 @ 0x1b000 │ │ │ │ @ instruction: 0xfffff230 │ │ │ │ - tsteq r3, #220, 22 @ 0x37000 │ │ │ │ - tsteq r3, #208, 18 @ 0x340000 │ │ │ │ + tsteq r3, #236, 22 @ 0x3b000 │ │ │ │ + tsteq r3, #224, 18 @ 0x380000 │ │ │ │ @ instruction: 0xfffff2f0 │ │ │ │ @ instruction: 0xfffffb3c │ │ │ │ @ instruction: 0xfffff8d8 │ │ │ │ - tsteq r3, #84, 18 @ 0x150000 │ │ │ │ - tsteq r3, #128, 22 @ 0x20000 │ │ │ │ + tsteq r3, #100, 18 @ 0x190000 │ │ │ │ + tsteq r3, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -215652,25 +215652,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ df7e0 <__cxa_atexit@plt+0xd29c0> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #24] @ df7e4 <__cxa_atexit@plt+0xd29c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ - tsteq r3, #224, 24 @ 0xe000 │ │ │ │ - rscseq sl, r2, #136, 22 @ 0x22000 │ │ │ │ - rscseq sl, r2, #104, 22 @ 0x1a000 │ │ │ │ + tsteq r3, #240, 24 @ 0xf000 │ │ │ │ + rscseq r9, r2, #136, 22 @ 0x22000 │ │ │ │ + rscseq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -215679,25 +215679,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ df84c <__cxa_atexit@plt+0xd2a2c> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #24] @ df850 <__cxa_atexit@plt+0xd2a30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ - tsteq r3, #116, 24 @ 0x7400 │ │ │ │ - rscseq sl, r2, #28, 22 @ 0x7000 │ │ │ │ - rscseq r9, r2, #68, 14 @ 0x1100000 │ │ │ │ + tsteq r3, #132, 24 @ 0x8400 │ │ │ │ + rscseq r9, r2, #28, 22 @ 0x7000 │ │ │ │ + rscseq r8, r2, #68, 14 @ 0x1100000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi df880 <__cxa_atexit@plt+0xd2a60> │ │ │ │ ldr r7, [pc, #24] @ df890 <__cxa_atexit@plt+0xd2a70> │ │ │ │ @@ -215705,15 +215705,15 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ b b0668 <__cxa_atexit@plt+0xa3848> │ │ │ │ ldr r7, [pc, #12] @ df894 <__cxa_atexit@plt+0xd2a74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq sl, r2, #60, 22 @ 0xf000 │ │ │ │ + rscseq r9, r2, #60, 22 @ 0xf000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne df8c4 <__cxa_atexit@plt+0xd2aa4> │ │ │ │ ldr r7, [pc, #200] @ df980 <__cxa_atexit@plt+0xd2b60> │ │ │ │ @@ -215762,19 +215762,19 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r3, #188, 20 @ 0xbc000 │ │ │ │ - tsteq r3, #88, 20 @ 0x58000 │ │ │ │ - tsteq r3, #48, 14 @ 0xc00000 │ │ │ │ + tsteq r3, #204, 20 @ 0xcc000 │ │ │ │ + tsteq r3, #104, 20 @ 0x68000 │ │ │ │ + tsteq r3, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne dfa00 <__cxa_atexit@plt+0xd2be0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -215802,17 +215802,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #156, 12 @ 0x9c00000 │ │ │ │ - tsteq r3, #168, 18 @ 0x2a0000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #172, 12 @ 0xac00000 │ │ │ │ + tsteq r3, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi dfa64 <__cxa_atexit@plt+0xd2c44> │ │ │ │ ldr r7, [pc, #48] @ dfa74 <__cxa_atexit@plt+0xd2c54> │ │ │ │ @@ -215826,15 +215826,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ dfa78 <__cxa_atexit@plt+0xd2c58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq sl, r2, #124, 18 @ 0x1f0000 │ │ │ │ + rscseq r9, r2, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne dfaa8 <__cxa_atexit@plt+0xd2c88> │ │ │ │ ldr r7, [pc, #168] @ dfb44 <__cxa_atexit@plt+0xd2d24> │ │ │ │ @@ -215875,18 +215875,18 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r3, #216, 16 @ 0xd80000 │ │ │ │ - tsteq r3, #124, 16 @ 0x7c0000 │ │ │ │ + tsteq r3, #232, 16 @ 0xe80000 │ │ │ │ + tsteq r3, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne dfba4 <__cxa_atexit@plt+0xd2d84> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -215907,17 +215907,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #0, 16 │ │ │ │ - rscseq r9, r2, #44, 6 @ 0xb0000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #16, 16 @ 0x100000 │ │ │ │ + rscseq r8, r2, #44, 6 @ 0xb0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dfc00 <__cxa_atexit@plt+0xd2de0> │ │ │ │ ldr r8, [pc, #36] @ dfc08 <__cxa_atexit@plt+0xd2de8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -215926,16 +215926,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b ae6f4 <__cxa_atexit@plt+0xa18d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r2, #12, 6 @ 0x30000000 │ │ │ │ - tsteq r3, #40, 8 @ 0x28000000 │ │ │ │ + rscseq r8, r2, #12, 6 @ 0x30000000 │ │ │ │ + tsteq r3, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dfc58 <__cxa_atexit@plt+0xd2e38> │ │ │ │ ldr r2, [pc, #72] @ dfc74 <__cxa_atexit@plt+0xd2e54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -215945,24 +215945,24 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi dfc60 <__cxa_atexit@plt+0xd2e40> │ │ │ │ ldr r3, [pc, #52] @ dfc7c <__cxa_atexit@plt+0xd2e5c> │ │ │ │ str r8, [r5, #-12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ dfc78 <__cxa_atexit@plt+0xd2e58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #236, 6 @ 0xb0000003 │ │ │ │ - rscseq r9, r2, #92, 12 @ 0x5c00000 │ │ │ │ + tsteq r3, #252, 6 @ 0xf0000003 │ │ │ │ + rscseq r8, r2, #92, 12 @ 0x5c00000 │ │ │ │ @ instruction: 0xfffd8368 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dfd0c <__cxa_atexit@plt+0xd2eec> │ │ │ │ ldr r0, [pc, #120] @ dfd14 <__cxa_atexit@plt+0xd2ef4> │ │ │ │ @@ -215994,15 +215994,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r3, #116, 6 @ 0xd0000001 │ │ │ │ + tsteq r3, #132, 6 @ 0x10000002 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr sl, [r3, #7] │ │ │ │ ldr r2, [pc, #48] @ dfd6c <__cxa_atexit@plt+0xd2f4c> │ │ │ │ @@ -216044,42 +216044,42 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq dfde4 <__cxa_atexit@plt+0xd2fc4> │ │ │ │ cmp r2, #2 │ │ │ │ bne dfdf0 <__cxa_atexit@plt+0xd2fd0> │ │ │ │ ldr r7, [pc, #108] @ dfe48 <__cxa_atexit@plt+0xd3028> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc dfe2c <__cxa_atexit@plt+0xd300c> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #60] @ dfe4c <__cxa_atexit@plt+0xd302c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r3, r7} │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r3, #100, 4 @ 0x40000006 │ │ │ │ - tsteq r3, #72, 4 @ 0x80000004 │ │ │ │ - tsteq r3, #72, 4 @ 0x80000004 │ │ │ │ + tsteq r3, #116, 4 @ 0x40000007 │ │ │ │ + tsteq r3, #88, 4 @ 0x80000005 │ │ │ │ + tsteq r3, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne dfe78 <__cxa_atexit@plt+0xd3058> │ │ │ │ ldr r7, [pc, #88] @ dfec4 <__cxa_atexit@plt+0xd30a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -216100,17 +216100,17 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #184, 2 @ 0x2e │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ tsteq r3, #200, 2 @ 0x32 │ │ │ │ + tsteq r3, #216, 2 @ 0x36 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -216123,15 +216123,15 @@ │ │ │ │ ldr r2, [pc, #20] @ dff1c <__cxa_atexit@plt+0xd30fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86894 <__cxa_atexit@plt+0x79a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #16, 2 │ │ │ │ + tsteq r3, #32, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -216150,15 +216150,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r3, #44, 2 │ │ │ │ + tsteq r3, #60, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -216210,19 +216210,19 @@ │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - tsteq r3, #244, 2 @ 0x3d │ │ │ │ + tsteq r3, #4, 4 @ 0x40000000 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - tsteq r3, #212, 2 @ 0x35 │ │ │ │ - tsteq r3, #156, 2 @ 0x27 │ │ │ │ + tsteq r3, #228, 2 @ 0x39 │ │ │ │ + tsteq r3, #172, 2 @ 0x2b │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e00cc <__cxa_atexit@plt+0xd32ac> │ │ │ │ ldr r2, [pc, #40] @ e00d4 <__cxa_atexit@plt+0xd32b4> │ │ │ │ @@ -216230,15 +216230,15 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -216261,15 +216261,15 @@ │ │ │ │ str r9, [r3, #4] │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r0, r8, lr} │ │ │ │ sub r8, r6, #11 │ │ │ │ add lr, r3, #20 │ │ │ │ sub r1, r6, #23 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -216300,31 +216300,31 @@ │ │ │ │ add r8, r6, #8 │ │ │ │ add r2, r2, #1 │ │ │ │ stm r8, {r0, r2, lr} │ │ │ │ add lr, r6, #20 │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ stm lr, {r0, r1, r9} │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #20] @ e0214 <__cxa_atexit@plt+0xd33f4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #152, 28 @ 0x980 │ │ │ │ - tsteq r3, #160, 4 │ │ │ │ + tsteq r3, #168, 28 @ 0xa80 │ │ │ │ + tsteq r3, #176, 4 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - tsteq r3, #224, 4 │ │ │ │ + tsteq r3, #240, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e02a8 <__cxa_atexit@plt+0xd3488> │ │ │ │ ldr r2, [pc, #144] @ e02d4 <__cxa_atexit@plt+0xd34b4> │ │ │ │ @@ -216349,32 +216349,32 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ stm r8, {r0, r2, lr} │ │ │ │ add lr, r6, #20 │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ sub r1, r3, #23 │ │ │ │ stm lr, {r0, r1, r9} │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ e02d8 <__cxa_atexit@plt+0xd34b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r2, #28 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #212, 26 @ 0x3500 │ │ │ │ - rscseq sl, r2, #40, 2 │ │ │ │ + tsteq r3, #228, 26 @ 0x3900 │ │ │ │ + rscseq r9, r2, #40, 2 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - rscseq sl, r2, #108, 2 │ │ │ │ - rscseq sl, r2, #216 @ 0xd8 │ │ │ │ + rscseq r9, r2, #108, 2 │ │ │ │ + rscseq r9, r2, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e0370 <__cxa_atexit@plt+0xd3550> │ │ │ │ ldr r2, [pc, #144] @ e039c <__cxa_atexit@plt+0xd357c> │ │ │ │ @@ -216399,31 +216399,31 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ stm r8, {r0, r2, lr} │ │ │ │ add lr, r6, #20 │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ sub r1, r3, #23 │ │ │ │ stm lr, {r0, r1, r9} │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ e03a0 <__cxa_atexit@plt+0xd3580> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r2, #28 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #12, 26 @ 0x300 │ │ │ │ - rscseq sl, r2, #60 @ 0x3c │ │ │ │ + tsteq r3, #28, 26 @ 0x700 │ │ │ │ + rscseq r9, r2, #60 @ 0x3c │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - rscseq sl, r2, #128 @ 0x80 │ │ │ │ + rscseq r9, r2, #128 @ 0x80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e0400 <__cxa_atexit@plt+0xd35e0> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ @@ -216438,18 +216438,18 @@ │ │ │ │ ldr r5, [pc, #32] @ e0414 <__cxa_atexit@plt+0xd35f4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 144d3c <__cxa_atexit@plt+0x137f1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #68, 24 @ 0x4400 │ │ │ │ - tsteq r3, #200 @ 0xc8 │ │ │ │ - tsteq r3, #156, 24 @ 0x9c00 │ │ │ │ - tsteq r3, #116 @ 0x74 │ │ │ │ + tsteq r3, #84, 24 @ 0x5400 │ │ │ │ + tsteq r3, #216 @ 0xd8 │ │ │ │ + tsteq r3, #172, 24 @ 0xac00 │ │ │ │ + tsteq r3, #132 @ 0x84 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi e04a0 <__cxa_atexit@plt+0xd3680> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -216475,31 +216475,31 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ bhi e04bc <__cxa_atexit@plt+0xd369c> │ │ │ │ ldr r3, [pc, #80] @ e04e0 <__cxa_atexit@plt+0xd36c0> │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r5, r2 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ e04dc <__cxa_atexit@plt+0xd36bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - tsteq r3, #192, 22 @ 0x30000 │ │ │ │ - tsteq r3, #28, 24 @ 0x1c00 │ │ │ │ - rscseq r8, r2, #0, 28 │ │ │ │ + tsteq r3, #208, 22 @ 0x34000 │ │ │ │ + tsteq r3, #44, 24 @ 0x2c00 │ │ │ │ + rscseq r7, r2, #0, 28 │ │ │ │ @ instruction: 0xfffd7b20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e0534 <__cxa_atexit@plt+0xd3714> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -216515,18 +216515,18 @@ │ │ │ │ ldr r5, [pc, #32] @ e0548 <__cxa_atexit@plt+0xd3728> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 144d3c <__cxa_atexit@plt+0x137f1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #16, 22 @ 0x4000 │ │ │ │ - tsteq r3, #152, 30 @ 0x260 │ │ │ │ - tsteq r3, #104, 22 @ 0x1a000 │ │ │ │ - tsteq r3, #64, 30 @ 0x100 │ │ │ │ + tsteq r3, #32, 22 @ 0x8000 │ │ │ │ + tsteq r3, #168, 30 @ 0x2a0 │ │ │ │ + tsteq r3, #120, 22 @ 0x1e000 │ │ │ │ + tsteq r3, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi e05d4 <__cxa_atexit@plt+0xd37b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -216552,33 +216552,33 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ bhi e05f0 <__cxa_atexit@plt+0xd37d0> │ │ │ │ ldr r3, [pc, #80] @ e0614 <__cxa_atexit@plt+0xd37f4> │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r5, r2 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ e0610 <__cxa_atexit@plt+0xd37f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - tsteq r3, #140, 20 @ 0x8c000 │ │ │ │ - tsteq r3, #232, 20 @ 0xe8000 │ │ │ │ - rscseq r8, r2, #204, 24 @ 0xcc00 │ │ │ │ + tsteq r3, #156, 20 @ 0x9c000 │ │ │ │ + tsteq r3, #248, 20 @ 0xf8000 │ │ │ │ + rscseq r7, r2, #204, 24 @ 0xcc00 │ │ │ │ @ instruction: 0xfffd79ec │ │ │ │ - rscseq r9, r2, #4, 26 @ 0x100 │ │ │ │ + rscseq r8, r2, #4, 26 @ 0x100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e067c <__cxa_atexit@plt+0xd385c> │ │ │ │ @@ -216594,30 +216594,30 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #64] @ e06b0 <__cxa_atexit@plt+0xd3890> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e06a8 <__cxa_atexit@plt+0xd3888> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #216, 18 @ 0x360000 │ │ │ │ - rscseq r9, r2, #136, 24 @ 0x8800 │ │ │ │ + tsteq r3, #232, 18 @ 0x3a0000 │ │ │ │ + rscseq r8, r2, #136, 24 @ 0x8800 │ │ │ │ @ instruction: 0xffffdbe0 │ │ │ │ - tsteq r3, #40, 28 @ 0x280 │ │ │ │ - rscseq r9, r2, #160, 24 @ 0xa000 │ │ │ │ + tsteq r3, #56, 28 @ 0x380 │ │ │ │ + rscseq r8, r2, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e0718 <__cxa_atexit@plt+0xd38f8> │ │ │ │ @@ -216633,30 +216633,30 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #64] @ e074c <__cxa_atexit@plt+0xd392c> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e0744 <__cxa_atexit@plt+0xd3924> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #60, 18 @ 0xf0000 │ │ │ │ - rscseq r9, r2, #36, 24 @ 0x2400 │ │ │ │ + tsteq r3, #76, 18 @ 0x130000 │ │ │ │ + rscseq r8, r2, #36, 24 @ 0x2400 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - tsteq r3, #140, 26 @ 0x2300 │ │ │ │ - rscseq r9, r2, #180, 24 @ 0xb400 │ │ │ │ + tsteq r3, #156, 26 @ 0x2700 │ │ │ │ + rscseq r8, r2, #180, 24 @ 0xb400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e07b8 <__cxa_atexit@plt+0xd3998> │ │ │ │ ldr r2, [pc, #100] @ e07d4 <__cxa_atexit@plt+0xd39b4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -216673,26 +216673,26 @@ │ │ │ │ cmp fp, r2 │ │ │ │ str r1, [r5, #-16] │ │ │ │ bhi e07c0 <__cxa_atexit@plt+0xd39a0> │ │ │ │ ldr r3, [pc, #56] @ e07e4 <__cxa_atexit@plt+0xd39c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ e07e0 <__cxa_atexit@plt+0xd39c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r2, #144, 16 @ 0x900000 │ │ │ │ - tsteq r3, #152, 16 @ 0x980000 │ │ │ │ - tsteq r3, #248, 16 @ 0xf80000 │ │ │ │ - rscseq r8, r2, #0, 22 │ │ │ │ + rscseq r7, r2, #144, 16 @ 0x900000 │ │ │ │ + tsteq r3, #168, 16 @ 0xa80000 │ │ │ │ + tsteq r3, #8, 18 @ 0x20000 │ │ │ │ + rscseq r7, r2, #0, 22 │ │ │ │ @ instruction: 0xfffd7ad4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e0850 <__cxa_atexit@plt+0xd3a30> │ │ │ │ @@ -216711,15 +216711,15 @@ │ │ │ │ ldr r7, [r7, #19] │ │ │ │ sub r2, r5, #32 │ │ │ │ stm r2, {r0, r1, r7, sl} │ │ │ │ str r8, [r5, #-4] │ │ │ │ str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -216727,236 +216727,236 @@ │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ e0890 <__cxa_atexit@plt+0xd3a70> │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e08b0 <__cxa_atexit@plt+0xd3a90> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ e08c8 <__cxa_atexit@plt+0xd3aa8> │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e08e8 <__cxa_atexit@plt+0xd3ac8> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ e0900 <__cxa_atexit@plt+0xd3ae0> │ │ │ │ ldr r8, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e0920 <__cxa_atexit@plt+0xd3b00> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ e0938 <__cxa_atexit@plt+0xd3b18> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e0958 <__cxa_atexit@plt+0xd3b38> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ e0970 <__cxa_atexit@plt+0xd3b50> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e0990 <__cxa_atexit@plt+0xd3b70> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ e09a8 <__cxa_atexit@plt+0xd3b88> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e09c8 <__cxa_atexit@plt+0xd3ba8> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ e09e0 <__cxa_atexit@plt+0xd3bc0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e0a00 <__cxa_atexit@plt+0xd3be0> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - rscseq r9, r2, #72, 20 @ 0x48000 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + rscseq r8, r2, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ bhi e0a3c <__cxa_atexit@plt+0xd3c1c> │ │ │ │ ldr r3, [pc, #28] @ e0a4c <__cxa_atexit@plt+0xd3c2c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ e0a50 <__cxa_atexit@plt+0xd3c30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r9, r2, #40, 20 @ 0x28000 │ │ │ │ - rscseq r9, r2, #4, 20 @ 0x4000 │ │ │ │ + rscseq r8, r2, #40, 20 @ 0x28000 │ │ │ │ + rscseq r8, r2, #4, 20 @ 0x4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ e0a78 <__cxa_atexit@plt+0xd3c58> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r9, r2, #220, 18 @ 0x370000 │ │ │ │ + rscseq r8, r2, #220, 18 @ 0x370000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e0a9c <__cxa_atexit@plt+0xd3c7c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r9, r2, #184, 18 @ 0x2e0000 │ │ │ │ + rscseq r8, r2, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e0ac0 <__cxa_atexit@plt+0xd3ca0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r9, r2, #148, 18 @ 0x250000 │ │ │ │ + rscseq r8, r2, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e0ae4 <__cxa_atexit@plt+0xd3cc4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r9, r2, #112, 18 @ 0x1c0000 │ │ │ │ + rscseq r8, r2, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ e0b0c <__cxa_atexit@plt+0xd3cec> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 938bc <__cxa_atexit@plt+0x86a9c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r9, r2, #72, 18 @ 0x120000 │ │ │ │ + rscseq r8, r2, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ e0b34 <__cxa_atexit@plt+0xd3d14> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r9, r2, #32, 18 @ 0x80000 │ │ │ │ + rscseq r8, r2, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ e0b5c <__cxa_atexit@plt+0xd3d3c> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r9, r2, #248, 16 @ 0xf80000 │ │ │ │ + rscseq r8, r2, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ e0b94 <__cxa_atexit@plt+0xd3d74> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ e0b98 <__cxa_atexit@plt+0xd3d78> │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r3, #68, 12 @ 0x4400000 │ │ │ │ - rscseq r9, r2, #188, 16 @ 0xbc0000 │ │ │ │ + tsteq r3, #84, 12 @ 0x5400000 │ │ │ │ + rscseq r8, r2, #188, 16 @ 0xbc0000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ e0bc0 <__cxa_atexit@plt+0xd3da0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r9, r2, #148, 16 @ 0x940000 │ │ │ │ + rscseq r8, r2, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ e0bf8 <__cxa_atexit@plt+0xd3dd8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ e0bfc <__cxa_atexit@plt+0xd3ddc> │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r3, #224, 10 @ 0x38000000 │ │ │ │ - rscseq r9, r2, #88, 16 @ 0x580000 │ │ │ │ + tsteq r3, #240, 10 @ 0x3c000000 │ │ │ │ + rscseq r8, r2, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ bcc e0c98 <__cxa_atexit@plt+0xd3e78> │ │ │ │ @@ -216988,22 +216988,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str sl, [r9, #40]! @ 0x28 │ │ │ │ add r8, ip, #1 │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffef9c │ │ │ │ @ instruction: 0xfffff4a0 │ │ │ │ @ instruction: 0xffffefc4 │ │ │ │ @ instruction: 0xfffff4e4 │ │ │ │ - rscseq r9, r2, #120, 14 @ 0x1e00000 │ │ │ │ + rscseq r8, r2, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r9, r2, #140, 14 @ 0x2300000 │ │ │ │ + rscseq r8, r2, #140, 14 @ 0x2300000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc e0d10 <__cxa_atexit@plt+0xd3ef0> │ │ │ │ @@ -217018,19 +217018,19 @@ │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r5, #-4]! │ │ │ │ add r8, r1, #1 │ │ │ │ str r0, [r9, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff53c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r9, r2, #232, 12 @ 0xe800000 │ │ │ │ - rscseq r9, r2, #32, 14 @ 0x800000 │ │ │ │ + rscseq r8, r2, #232, 12 @ 0xe800000 │ │ │ │ + rscseq r8, r2, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc e0d7c <__cxa_atexit@plt+0xd3f5c> │ │ │ │ @@ -217045,103 +217045,103 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r9, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffff594 │ │ │ │ - rscseq r9, r2, #88, 12 @ 0x5800000 │ │ │ │ - rscseq r9, r2, #164, 12 @ 0xa400000 │ │ │ │ + rscseq r8, r2, #88, 12 @ 0x5800000 │ │ │ │ + rscseq r8, r2, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ e0db8 <__cxa_atexit@plt+0xd3f98> │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f66da8 <__cxa_atexit@plt+0x1f59f88> │ │ │ │ + b 1f66c90 <__cxa_atexit@plt+0x1f59e70> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r9, r2, #124, 12 @ 0x7c00000 │ │ │ │ + rscseq r8, r2, #124, 12 @ 0x7c00000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e0ddc <__cxa_atexit@plt+0xd3fbc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f66da8 <__cxa_atexit@plt+0x1f59f88> │ │ │ │ + b 1f66c90 <__cxa_atexit@plt+0x1f59e70> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r9, r2, #88, 12 @ 0x5800000 │ │ │ │ + rscseq r8, r2, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e0e00 <__cxa_atexit@plt+0xd3fe0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 947c8 <__cxa_atexit@plt+0x879a8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r9, r2, #52, 12 @ 0x3400000 │ │ │ │ + rscseq r8, r2, #52, 12 @ 0x3400000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ e0e34 <__cxa_atexit@plt+0xd4014> │ │ │ │ ldr sl, [r5, #32] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ e0e38 <__cxa_atexit@plt+0xd4018> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r3, #164, 6 @ 0x90000002 │ │ │ │ - rscseq r9, r2, #252, 10 @ 0x3f000000 │ │ │ │ + tsteq r3, #180, 6 @ 0xd0000002 │ │ │ │ + rscseq r8, r2, #252, 10 @ 0x3f000000 │ │ │ │ andeq r1, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ e0e6c <__cxa_atexit@plt+0xd404c> │ │ │ │ ldr sl, [r5, #24] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ e0e70 <__cxa_atexit@plt+0xd4050> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r3, #108, 6 @ 0xb0000001 │ │ │ │ - rscseq r9, r2, #196, 10 @ 0x31000000 │ │ │ │ + tsteq r3, #124, 6 @ 0xf0000001 │ │ │ │ + rscseq r8, r2, #196, 10 @ 0x31000000 │ │ │ │ andeq r1, r0, sl, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ e0ea4 <__cxa_atexit@plt+0xd4084> │ │ │ │ ldr sl, [r5, #28] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ e0ea8 <__cxa_atexit@plt+0xd4088> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r3, #52, 6 @ 0xd0000000 │ │ │ │ - rscseq r9, r2, #140, 10 @ 0x23000000 │ │ │ │ + tsteq r3, #68, 6 @ 0x10000001 │ │ │ │ + rscseq r8, r2, #140, 10 @ 0x23000000 │ │ │ │ andeq r1, r0, sl, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ e0edc <__cxa_atexit@plt+0xd40bc> │ │ │ │ ldr sl, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ e0ee0 <__cxa_atexit@plt+0xd40c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r3, #252, 4 @ 0xc000000f │ │ │ │ - rscseq r9, r2, #84, 10 @ 0x15000000 │ │ │ │ + tsteq r3, #12, 6 @ 0x30000000 │ │ │ │ + rscseq r8, r2, #84, 10 @ 0x15000000 │ │ │ │ andeq r1, r0, sl, lsl #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc e0f44 <__cxa_atexit@plt+0xd4124> │ │ │ │ @@ -217159,19 +217159,19 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffff504 │ │ │ │ - rscseq r9, r2, #128, 8 @ 0x80000000 │ │ │ │ - rscseq r9, r2, #220, 8 @ 0xdc000000 │ │ │ │ + rscseq r8, r2, #128, 8 @ 0x80000000 │ │ │ │ + rscseq r8, r2, #220, 8 @ 0xdc000000 │ │ │ │ andeq r0, r0, sl, lsl #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc e0fc0 <__cxa_atexit@plt+0xd41a0> │ │ │ │ @@ -217190,19 +217190,19 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffff5c0 │ │ │ │ - rscseq r9, r2, #236, 6 @ 0xb0000003 │ │ │ │ - rscseq r9, r2, #96, 8 @ 0x60000000 │ │ │ │ + rscseq r8, r2, #236, 6 @ 0xb0000003 │ │ │ │ + rscseq r8, r2, #96, 8 @ 0x60000000 │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc e102c <__cxa_atexit@plt+0xd420c> │ │ │ │ @@ -217217,19 +217217,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r9, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffff614 │ │ │ │ - rscseq r9, r2, #244, 4 @ 0x4000000f │ │ │ │ - rscseq r9, r2, #228, 6 @ 0x90000003 │ │ │ │ + rscseq r8, r2, #244, 4 @ 0x4000000f │ │ │ │ + rscseq r8, r2, #228, 6 @ 0x90000003 │ │ │ │ andeq r0, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc e1098 <__cxa_atexit@plt+0xd4278> │ │ │ │ @@ -217244,19 +217244,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r9, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffff644 │ │ │ │ - rscseq r9, r2, #208, 4 │ │ │ │ - rscseq r9, r2, #100, 6 @ 0x90000001 │ │ │ │ + rscseq r8, r2, #208, 4 │ │ │ │ + rscseq r8, r2, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r0, sl, lsl #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc e1104 <__cxa_atexit@plt+0xd42e4> │ │ │ │ @@ -217271,40 +217271,40 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r9, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffff674 │ │ │ │ - rscseq r8, r2, #200, 20 @ 0xc8000 │ │ │ │ - rscseq r9, r2, #52, 2 │ │ │ │ + rscseq r7, r2, #200, 20 @ 0xc8000 │ │ │ │ + rscseq r8, r2, #52, 2 │ │ │ │ andeq r0, r0, sl, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ e1168 <__cxa_atexit@plt+0xd4348> │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e1158 <__cxa_atexit@plt+0xd4338> │ │ │ │ ldr r3, [pc, #28] @ e116c <__cxa_atexit@plt+0xd434c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #16] @ e1170 <__cxa_atexit@plt+0xd4350> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xffff74fc │ │ │ │ - rscseq r9, r2, #244 @ 0xf4 │ │ │ │ + rscseq r8, r2, #244 @ 0xf4 │ │ │ │ andeq r0, r0, sl, lsl #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e11fc <__cxa_atexit@plt+0xd43dc> │ │ │ │ @@ -217333,17 +217333,17 @@ │ │ │ │ str r9, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff614 │ │ │ │ - rscseq r9, r2, #88, 4 @ 0x80000005 │ │ │ │ + rscseq r8, r2, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e1254 <__cxa_atexit@plt+0xd4434> │ │ │ │ ldr r2, [pc, #72] @ e1278 <__cxa_atexit@plt+0xd4458> │ │ │ │ @@ -217352,27 +217352,27 @@ │ │ │ │ sub r2, r5, #48 @ 0x30 │ │ │ │ cmp fp, r2 │ │ │ │ bhi e1264 <__cxa_atexit@plt+0xd4444> │ │ │ │ ldr r3, [pc, #60] @ e1284 <__cxa_atexit@plt+0xd4464> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #36] @ e1280 <__cxa_atexit@plt+0xd4460> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e127c <__cxa_atexit@plt+0xd445c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq r9, r2, #252, 2 @ 0x3f │ │ │ │ - rscseq r9, r2, #24, 4 @ 0x80000001 │ │ │ │ + rscseq r8, r2, #252, 2 @ 0x3f │ │ │ │ + rscseq r8, r2, #24, 4 @ 0x80000001 │ │ │ │ @ instruction: 0xfffff814 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -217381,26 +217381,26 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #16, 30 @ 0x40 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #32, 30 @ 0x80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ e12ec <__cxa_atexit@plt+0xd44cc> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r2, #168, 2 @ 0x2a │ │ │ │ - rscseq r7, r2, #200, 30 @ 0x320 │ │ │ │ + rscseq r8, r2, #168, 2 @ 0x2a │ │ │ │ + rscseq r6, r2, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e1338 <__cxa_atexit@plt+0xd4518> │ │ │ │ ldr r2, [pc, #68] @ e1354 <__cxa_atexit@plt+0xd4534> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -217409,24 +217409,24 @@ │ │ │ │ sub r2, r5, #36 @ 0x24 │ │ │ │ cmp fp, r2 │ │ │ │ bhi e1340 <__cxa_atexit@plt+0xd4520> │ │ │ │ ldr r3, [pc, #48] @ e135c <__cxa_atexit@plt+0xd453c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e1358 <__cxa_atexit@plt+0xd4538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #8, 26 @ 0x200 │ │ │ │ - rscseq r7, r2, #112, 30 @ 0x1c0 │ │ │ │ + tsteq r3, #24, 26 @ 0x600 │ │ │ │ + rscseq r6, r2, #112, 30 @ 0x1c0 │ │ │ │ @ instruction: 0xfffd661c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e13ac <__cxa_atexit@plt+0xd458c> │ │ │ │ @@ -217443,15 +217443,15 @@ │ │ │ │ b e13c8 <__cxa_atexit@plt+0xd45a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r3, #140, 24 @ 0x8c00 │ │ │ │ + tsteq r3, #156, 24 @ 0x9c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #128] @ e1450 <__cxa_atexit@plt+0xd4630> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -217479,18 +217479,18 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r3, #52, 24 @ 0x3400 │ │ │ │ - tsteq r3, #60, 24 @ 0x3c00 │ │ │ │ + tsteq r3, #68, 24 @ 0x4400 │ │ │ │ + tsteq r3, #76, 24 @ 0x4c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e1484 <__cxa_atexit@plt+0xd4664> │ │ │ │ ldr r7, [pc, #88] @ e14d0 <__cxa_atexit@plt+0xd46b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -217511,17 +217511,17 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #172, 22 @ 0x2b000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ tsteq r3, #188, 22 @ 0x2f000 │ │ │ │ + tsteq r3, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -217534,15 +217534,15 @@ │ │ │ │ ldr r2, [pc, #20] @ e1528 <__cxa_atexit@plt+0xd4708> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86894 <__cxa_atexit@plt+0x79a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #4, 22 @ 0x1000 │ │ │ │ + tsteq r3, #20, 22 @ 0x5000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -217561,15 +217561,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r3, #32, 22 @ 0x8000 │ │ │ │ + tsteq r3, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -217625,29 +217625,29 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tsteq r3, #216, 22 @ 0x36000 │ │ │ │ - tsteq r3, #196, 22 @ 0x31000 │ │ │ │ - tsteq r3, #92, 20 @ 0x5c000 │ │ │ │ - tsteq r3, #136, 22 @ 0x22000 │ │ │ │ + tsteq r3, #232, 22 @ 0x3a000 │ │ │ │ + tsteq r3, #212, 22 @ 0x35000 │ │ │ │ + tsteq r3, #108, 20 @ 0x6c000 │ │ │ │ + tsteq r3, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ e16c8 <__cxa_atexit@plt+0xd48a8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ - rscseq r7, r2, #12, 24 @ 0xc00 │ │ │ │ - rscseq r8, r2, #88, 28 @ 0x580 │ │ │ │ + rscseq r6, r2, #12, 24 @ 0xc00 │ │ │ │ + rscseq r7, r2, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub lr, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, lr │ │ │ │ bhi e1790 <__cxa_atexit@plt+0xd4970> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -217704,20 +217704,20 @@ │ │ │ │ ldr r7, [pc, #28] @ e17d8 <__cxa_atexit@plt+0xd49b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ - tsteq r3, #4, 18 @ 0x10000 │ │ │ │ + tsteq r3, #20, 18 @ 0x50000 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - rscseq r8, r2, #28, 22 @ 0x7000 │ │ │ │ + rscseq r7, r2, #28, 22 @ 0x7000 │ │ │ │ @ instruction: 0xffff9ec8 │ │ │ │ @ instruction: 0xffffb4e4 │ │ │ │ - rscseq r8, r2, #76, 18 @ 0x130000 │ │ │ │ + rscseq r7, r2, #76, 18 @ 0x130000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e181c <__cxa_atexit@plt+0xd49fc> │ │ │ │ @@ -217725,17 +217725,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #176, 18 @ 0x2c0000 │ │ │ │ - rscseq r8, r2, #216, 24 @ 0xd800 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #192, 18 @ 0x300000 │ │ │ │ + rscseq r7, r2, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e1894 <__cxa_atexit@plt+0xd4a74> │ │ │ │ ldr r2, [pc, #100] @ e18b0 <__cxa_atexit@plt+0xd4a90> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -217752,28 +217752,28 @@ │ │ │ │ cmp fp, r2 │ │ │ │ str r1, [r5, #-16] │ │ │ │ bhi e189c <__cxa_atexit@plt+0xd4a7c> │ │ │ │ ldr r3, [pc, #56] @ e18c0 <__cxa_atexit@plt+0xd4aa0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ e18bc <__cxa_atexit@plt+0xd4a9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r2, #84, 20 @ 0x54000 │ │ │ │ - tsteq r3, #188, 14 @ 0x2f00000 │ │ │ │ - tsteq r3, #28, 16 @ 0x1c0000 │ │ │ │ - rscseq r7, r2, #20, 20 @ 0x14000 │ │ │ │ + rscseq r7, r2, #84, 20 @ 0x54000 │ │ │ │ + tsteq r3, #204, 14 @ 0x3300000 │ │ │ │ + tsteq r3, #44, 16 @ 0x2c0000 │ │ │ │ + rscseq r6, r2, #20, 20 @ 0x14000 │ │ │ │ @ instruction: 0xfffd60c0 │ │ │ │ - rscseq r8, r2, #80, 24 @ 0x5000 │ │ │ │ + rscseq r7, r2, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e1934 <__cxa_atexit@plt+0xd4b14> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -217802,16 +217802,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - rscseq r8, r2, #20, 14 @ 0x500000 │ │ │ │ - tsteq r3, #4, 14 @ 0x100000 │ │ │ │ + rscseq r7, r2, #20, 14 @ 0x500000 │ │ │ │ + tsteq r3, #20, 14 @ 0x500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e1994 <__cxa_atexit@plt+0xd4b74> │ │ │ │ @@ -217819,17 +217819,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #56, 16 @ 0x380000 │ │ │ │ - rscseq r8, r2, #64, 22 @ 0x10000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #72, 16 @ 0x480000 │ │ │ │ + rscseq r7, r2, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e1a0c <__cxa_atexit@plt+0xd4bec> │ │ │ │ ldr r2, [pc, #100] @ e1a28 <__cxa_atexit@plt+0xd4c08> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -217846,28 +217846,28 @@ │ │ │ │ cmp fp, r2 │ │ │ │ str r1, [r5, #-16] │ │ │ │ bhi e1a14 <__cxa_atexit@plt+0xd4bf4> │ │ │ │ ldr r3, [pc, #56] @ e1a38 <__cxa_atexit@plt+0xd4c18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ e1a34 <__cxa_atexit@plt+0xd4c14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r2, #232, 16 @ 0xe80000 │ │ │ │ - tsteq r3, #68, 12 @ 0x4400000 │ │ │ │ - tsteq r3, #164, 12 @ 0xa400000 │ │ │ │ - rscseq r7, r2, #156, 16 @ 0x9c0000 │ │ │ │ + rscseq r7, r2, #232, 16 @ 0xe80000 │ │ │ │ + tsteq r3, #84, 12 @ 0x5400000 │ │ │ │ + tsteq r3, #180, 12 @ 0xb400000 │ │ │ │ + rscseq r6, r2, #156, 16 @ 0x9c0000 │ │ │ │ @ instruction: 0xfffd5f48 │ │ │ │ - rscseq r8, r2, #184, 20 @ 0xb8000 │ │ │ │ + rscseq r7, r2, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e1aac <__cxa_atexit@plt+0xd4c8c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -217896,16 +217896,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - rscseq r8, r2, #96, 10 @ 0x18000000 │ │ │ │ - tsteq r3, #140, 10 @ 0x23000000 │ │ │ │ + rscseq r7, r2, #96, 10 @ 0x18000000 │ │ │ │ + tsteq r3, #156, 10 @ 0x27000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e1b0c <__cxa_atexit@plt+0xd4cec> │ │ │ │ @@ -217913,17 +217913,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #192, 12 @ 0xc000000 │ │ │ │ - rscseq r7, r2, #156, 14 @ 0x2700000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #208, 12 @ 0xd000000 │ │ │ │ + rscseq r6, r2, #156, 14 @ 0x2700000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e1b78 <__cxa_atexit@plt+0xd4d58> │ │ │ │ ldr r2, [pc, #88] @ e1b94 <__cxa_atexit@plt+0xd4d74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -217937,28 +217937,28 @@ │ │ │ │ sub r2, r5, #44 @ 0x2c │ │ │ │ cmp fp, r2 │ │ │ │ bhi e1b80 <__cxa_atexit@plt+0xd4d60> │ │ │ │ ldr r3, [pc, #56] @ e1ba4 <__cxa_atexit@plt+0xd4d84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ e1ba0 <__cxa_atexit@plt+0xd4d80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #220, 8 @ 0xdc000000 │ │ │ │ - tsteq r3, #76, 18 @ 0x130000 │ │ │ │ - tsteq r3, #52, 10 @ 0xd000000 │ │ │ │ - rscseq r7, r2, #48, 14 @ 0xc00000 │ │ │ │ + tsteq r3, #236, 8 @ 0xec000000 │ │ │ │ + tsteq r3, #92, 18 @ 0x170000 │ │ │ │ + tsteq r3, #68, 10 @ 0x11000000 │ │ │ │ + rscseq r6, r2, #48, 14 @ 0xc00000 │ │ │ │ @ instruction: 0xfffd5ddc │ │ │ │ - rscseq r8, r2, #44, 18 @ 0xb0000 │ │ │ │ + rscseq r7, r2, #44, 18 @ 0xb0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e1c18 <__cxa_atexit@plt+0xd4df8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -217987,16 +217987,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - rscseq r8, r2, #208, 16 @ 0xd00000 │ │ │ │ - tsteq r3, #32, 8 @ 0x20000000 │ │ │ │ + rscseq r7, r2, #208, 16 @ 0xd00000 │ │ │ │ + tsteq r3, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e1c78 <__cxa_atexit@plt+0xd4e58> │ │ │ │ @@ -218004,17 +218004,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #84, 10 @ 0x15000000 │ │ │ │ - rscseq r8, r2, #172, 16 @ 0xac0000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #100, 10 @ 0x19000000 │ │ │ │ + rscseq r7, r2, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e1cec <__cxa_atexit@plt+0xd4ecc> │ │ │ │ @@ -218030,30 +218030,30 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #64] @ e1d20 <__cxa_atexit@plt+0xd4f00> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e1d18 <__cxa_atexit@plt+0xd4ef8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #104, 6 @ 0xa0000001 │ │ │ │ - rscseq r8, r2, #48, 16 @ 0x300000 │ │ │ │ + tsteq r3, #120, 6 @ 0xe0000001 │ │ │ │ + rscseq r7, r2, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - tsteq r3, #184, 14 @ 0x2e00000 │ │ │ │ - rscseq r7, r2, #244, 6 @ 0xd0000003 │ │ │ │ + tsteq r3, #200, 14 @ 0x3200000 │ │ │ │ + rscseq r6, r2, #244, 6 @ 0xd0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e1d80 <__cxa_atexit@plt+0xd4f60> │ │ │ │ ldr r2, [pc, #84] @ e1d9c <__cxa_atexit@plt+0xd4f7c> │ │ │ │ @@ -218067,25 +218067,25 @@ │ │ │ │ sub r3, r3, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e1d8c <__cxa_atexit@plt+0xd4f6c> │ │ │ │ ldr r5, [pc, #52] @ e1da8 <__cxa_atexit@plt+0xd4f88> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e1da4 <__cxa_atexit@plt+0xd4f84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r3, #196, 4 @ 0x4000000c │ │ │ │ - rscseq r7, r2, #136, 6 @ 0x20000002 │ │ │ │ + tsteq r3, #212, 4 @ 0x4000000d │ │ │ │ + rscseq r6, r2, #136, 6 @ 0x20000002 │ │ │ │ @ instruction: 0xfffd1e1c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -218094,17 +218094,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #236, 6 @ 0xb0000003 │ │ │ │ - rscseq r8, r2, #68, 14 @ 0x1100000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #252, 6 @ 0xf0000003 │ │ │ │ + rscseq r7, r2, #68, 14 @ 0x1100000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e1e6c <__cxa_atexit@plt+0xd504c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -218136,15 +218136,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - tsteq r3, #224, 2 @ 0x38 │ │ │ │ + tsteq r3, #240, 2 @ 0x3c │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -218153,17 +218153,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #0, 6 │ │ │ │ - rscseq r8, r2, #88, 12 @ 0x5800000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #16, 6 @ 0x40000000 │ │ │ │ + rscseq r7, r2, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e1f20 <__cxa_atexit@plt+0xd5100> │ │ │ │ ldr r2, [pc, #44] @ e1f28 <__cxa_atexit@plt+0xd5108> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -218171,83 +218171,83 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r8, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r3, #16, 2 │ │ │ │ - rscseq r8, r2, #4, 12 @ 0x400000 │ │ │ │ + tsteq r3, #32, 2 │ │ │ │ + rscseq r7, r2, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e1f50 <__cxa_atexit@plt+0xd5130> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r8, r2, #224, 10 @ 0x38000000 │ │ │ │ + rscseq r7, r2, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e1f74 <__cxa_atexit@plt+0xd5154> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r8, r2, #188, 10 @ 0x2f000000 │ │ │ │ + rscseq r7, r2, #188, 10 @ 0x2f000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e1f98 <__cxa_atexit@plt+0xd5178> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r8, r2, #152, 10 @ 0x26000000 │ │ │ │ + rscseq r7, r2, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e1fbc <__cxa_atexit@plt+0xd519c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r8, r2, #116, 10 @ 0x1d000000 │ │ │ │ + rscseq r7, r2, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e1fe0 <__cxa_atexit@plt+0xd51c0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r8, r2, #80, 10 @ 0x14000000 │ │ │ │ + rscseq r7, r2, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e2004 <__cxa_atexit@plt+0xd51e4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r8, r2, #44, 10 @ 0xb000000 │ │ │ │ + rscseq r7, r2, #44, 10 @ 0xb000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e2028 <__cxa_atexit@plt+0xd5208> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r8, r2, #8, 10 @ 0x2000000 │ │ │ │ + rscseq r7, r2, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #128 @ 0x80 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e2130 <__cxa_atexit@plt+0xd5310> │ │ │ │ @@ -218306,23 +218306,23 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r6, #6 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 5d050 <__cxa_atexit@plt+0x50230> │ │ │ │ mov r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff678 │ │ │ │ - rscseq r8, r2, #84, 8 @ 0x54000000 │ │ │ │ + rscseq r7, r2, #84, 8 @ 0x54000000 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ @ instruction: 0xfffff994 │ │ │ │ - tsteq r3, #176, 30 @ 0x2c0 │ │ │ │ + tsteq r3, #192, 30 @ 0x300 │ │ │ │ @ instruction: 0xfffff7e8 │ │ │ │ - tsteq r3, #132, 2 @ 0x21 │ │ │ │ + tsteq r3, #148, 2 @ 0x25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -218331,25 +218331,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ e21bc <__cxa_atexit@plt+0xd539c> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #24] @ e21c0 <__cxa_atexit@plt+0xd53a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - tsteq r3, #4, 6 @ 0x10000000 │ │ │ │ - rscseq r8, r2, #140, 6 @ 0x30000002 │ │ │ │ - rscseq r8, r2, #108, 6 @ 0xb0000001 │ │ │ │ + tsteq r3, #20, 6 @ 0x50000000 │ │ │ │ + rscseq r7, r2, #140, 6 @ 0x30000002 │ │ │ │ + rscseq r7, r2, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -218358,25 +218358,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ e2228 <__cxa_atexit@plt+0xd5408> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #24] @ e222c <__cxa_atexit@plt+0xd540c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - tsteq r3, #152, 4 @ 0x80000009 │ │ │ │ - rscseq r8, r2, #32, 6 @ 0x80000000 │ │ │ │ - rscseq r8, r2, #4, 6 @ 0x10000000 │ │ │ │ + tsteq r3, #168, 4 @ 0x8000000a │ │ │ │ + rscseq r7, r2, #32, 6 @ 0x80000000 │ │ │ │ + rscseq r7, r2, #4, 6 @ 0x10000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e2294 <__cxa_atexit@plt+0xd5474> │ │ │ │ @@ -218392,30 +218392,30 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #64] @ e22c8 <__cxa_atexit@plt+0xd54a8> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e22c0 <__cxa_atexit@plt+0xd54a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #192, 26 @ 0x3000 │ │ │ │ - rscseq r8, r2, #136, 4 @ 0x80000008 │ │ │ │ + tsteq r3, #208, 26 @ 0x3400 │ │ │ │ + rscseq r7, r2, #136, 4 @ 0x80000008 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ - tsteq r3, #16, 4 │ │ │ │ - rscseq r8, r2, #100, 4 @ 0x40000006 │ │ │ │ + tsteq r3, #32, 4 │ │ │ │ + rscseq r7, r2, #100, 4 @ 0x40000006 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi e2330 <__cxa_atexit@plt+0xd5510> │ │ │ │ @@ -218440,18 +218440,18 @@ │ │ │ │ b e2340 <__cxa_atexit@plt+0xd5520> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ e2350 <__cxa_atexit@plt+0xd5530> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r2, #20, 4 @ 0x40000001 │ │ │ │ + rscseq r7, r2, #20, 4 @ 0x40000001 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - rscseq r8, r2, #164, 2 @ 0x29 │ │ │ │ + rscseq r7, r2, #164, 2 @ 0x29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e2394 <__cxa_atexit@plt+0xd5574> │ │ │ │ @@ -218459,16 +218459,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #56, 28 @ 0x380 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #72, 28 @ 0x480 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -218486,18 +218486,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ e2410 <__cxa_atexit@plt+0xd55f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #132, 24 @ 0x8400 │ │ │ │ - tsteq r3, #12, 28 @ 0xc0 │ │ │ │ - rscseq r8, r2, #132, 2 @ 0x21 │ │ │ │ - rscseq r8, r2, #32, 2 │ │ │ │ + tsteq r3, #148, 24 @ 0x9400 │ │ │ │ + tsteq r3, #28, 28 @ 0x1c0 │ │ │ │ + rscseq r7, r2, #132, 2 @ 0x21 │ │ │ │ + rscseq r7, r2, #32, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e2478 <__cxa_atexit@plt+0xd5658> │ │ │ │ @@ -218513,30 +218513,30 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #64] @ e24ac <__cxa_atexit@plt+0xd568c> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e24a4 <__cxa_atexit@plt+0xd5684> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #220, 22 @ 0x37000 │ │ │ │ - rscseq r8, r2, #164 @ 0xa4 │ │ │ │ + tsteq r3, #236, 22 @ 0x3b000 │ │ │ │ + rscseq r7, r2, #164 @ 0xa4 │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ - tsteq r3, #44 @ 0x2c │ │ │ │ - rscseq r7, r2, #184, 30 @ 0x2e0 │ │ │ │ + tsteq r3, #60 @ 0x3c │ │ │ │ + rscseq r6, r2, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e2508 <__cxa_atexit@plt+0xd56e8> │ │ │ │ ldr r2, [pc, #84] @ e2524 <__cxa_atexit@plt+0xd5704> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -218549,25 +218549,25 @@ │ │ │ │ cmp fp, r2 │ │ │ │ str r1, [r5, #-8] │ │ │ │ bhi e2510 <__cxa_atexit@plt+0xd56f0> │ │ │ │ ldr r3, [pc, #52] @ e2530 <__cxa_atexit@plt+0xd5710> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e252c <__cxa_atexit@plt+0xd570c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r3, #60, 22 @ 0xf000 │ │ │ │ - rscseq r7, r2, #80, 30 @ 0x140 │ │ │ │ + tsteq r3, #76, 22 @ 0x13000 │ │ │ │ + rscseq r6, r2, #80, 30 @ 0x140 │ │ │ │ @ instruction: 0xffffe560 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -218576,16 +218576,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #100, 24 @ 0x6400 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #116, 24 @ 0x7400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e2620 <__cxa_atexit@plt+0xd5800> │ │ │ │ ldr r3, [pc, #144] @ e2628 <__cxa_atexit@plt+0xd5808> │ │ │ │ @@ -218722,27 +218722,27 @@ │ │ │ │ str ip, [r6, #12] │ │ │ │ str sl, [r6, #28] │ │ │ │ str ip, [r6, #36] @ 0x24 │ │ │ │ str r2, [r6, #56] @ 0x38 │ │ │ │ sub r6, r3, #7 │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq r3, #60, 18 @ 0xf0000 │ │ │ │ - tsteq r3, #36, 18 @ 0x90000 │ │ │ │ - tsteq r3, #116, 20 @ 0x74000 │ │ │ │ + tsteq r3, #76, 18 @ 0x130000 │ │ │ │ + tsteq r3, #52, 18 @ 0xd0000 │ │ │ │ + tsteq r3, #132, 20 @ 0x84000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ mov r1, r4 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -218781,22 +218781,22 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #7 │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r4, r1 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r4, #56 @ 0x38 │ │ │ │ str r4, [r1, #828] @ 0x33c │ │ │ │ mov r4, r1 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #88, 16 @ 0x580000 │ │ │ │ - tsteq r3, #152, 18 @ 0x260000 │ │ │ │ - tsteq r3, #248, 14 @ 0x3e00000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #104, 16 @ 0x680000 │ │ │ │ + tsteq r3, #168, 18 @ 0x2a0000 │ │ │ │ + tsteq r3, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov lr, fp │ │ │ │ sub fp, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ cmp lr, fp │ │ │ │ @@ -218841,26 +218841,26 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r6, r3 │ │ │ │ b e29a8 <__cxa_atexit@plt+0xd5b88> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #12, 14 @ 0x300000 │ │ │ │ - tsteq r3, #80, 14 @ 0x1400000 │ │ │ │ - tsteq r3, #56, 14 @ 0xe00000 │ │ │ │ + tsteq r3, #28, 14 @ 0x700000 │ │ │ │ + tsteq r3, #96, 14 @ 0x1800000 │ │ │ │ + tsteq r3, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r8, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r8 │ │ │ │ bhi e2a58 <__cxa_atexit@plt+0xd5c38> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -218889,30 +218889,30 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ str fp, [r3, #8] │ │ │ │ mov r5, r8 │ │ │ │ ldm sp, {r8, fp} │ │ │ │ add lr, r3, #16 │ │ │ │ str ip, [r3, #12] │ │ │ │ stm lr, {r2, r9, sl} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #28, 12 @ 0x1c00000 │ │ │ │ - tsteq r3, #252, 10 @ 0x3f000000 │ │ │ │ + tsteq r3, #44, 12 @ 0x2c00000 │ │ │ │ + tsteq r3, #12, 12 @ 0xc00000 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -218957,19 +218957,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r3, #200, 8 @ 0xc8000000 │ │ │ │ + tsteq r3, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e2be8 <__cxa_atexit@plt+0xd5dc8> │ │ │ │ @@ -218992,20 +218992,20 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @ instruction: 0xfffff9d4 │ │ │ │ - rscseq r7, r2, #200, 18 @ 0x320000 │ │ │ │ - tsteq r3, #188, 12 @ 0xbc00000 │ │ │ │ - rscseq r6, r2, #236, 4 @ 0xc000000e │ │ │ │ + rscseq r6, r2, #200, 18 @ 0x320000 │ │ │ │ + tsteq r3, #204, 12 @ 0xcc00000 │ │ │ │ + rscseq r5, r2, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e2c40 <__cxa_atexit@plt+0xd5e20> │ │ │ │ ldr r8, [pc, #36] @ e2c48 <__cxa_atexit@plt+0xd5e28> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -219014,23 +219014,23 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b ae6f4 <__cxa_atexit@plt+0xa18d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r2, #204, 4 @ 0xc000000c │ │ │ │ - tsteq r3, #232, 6 @ 0xa0000003 │ │ │ │ + rscseq r5, r2, #204, 4 @ 0xc000000c │ │ │ │ + tsteq r3, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -219059,15 +219059,15 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -219083,15 +219083,15 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -219099,26 +219099,26 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ e2da0 <__cxa_atexit@plt+0xd5f80> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e2dc0 <__cxa_atexit@plt+0xd5fa0> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r6, r5, #24 │ │ │ │ cmp fp, r6 │ │ │ │ bhi e2e28 <__cxa_atexit@plt+0xd6008> │ │ │ │ @@ -219142,95 +219142,95 @@ │ │ │ │ b e2e38 <__cxa_atexit@plt+0xd6018> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ e2e48 <__cxa_atexit@plt+0xd6028> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r2, #100, 14 @ 0x1900000 │ │ │ │ + rscseq r6, r2, #100, 14 @ 0x1900000 │ │ │ │ @ instruction: 0xfffff614 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq r7, r2, #164, 12 @ 0xa400000 │ │ │ │ - rscseq r7, r2, #56, 14 @ 0xe00000 │ │ │ │ + rscseq r6, r2, #164, 12 @ 0xa400000 │ │ │ │ + rscseq r6, r2, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ e2e7c <__cxa_atexit@plt+0xd605c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r7, r2, #16, 14 @ 0x400000 │ │ │ │ + rscseq r6, r2, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ e2ea4 <__cxa_atexit@plt+0xd6084> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r7, r2, #232, 12 @ 0xe800000 │ │ │ │ + rscseq r6, r2, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e2ec8 <__cxa_atexit@plt+0xd60a8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r7, r2, #196, 12 @ 0xc400000 │ │ │ │ + rscseq r6, r2, #196, 12 @ 0xc400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e2eec <__cxa_atexit@plt+0xd60cc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r7, r2, #160, 12 @ 0xa000000 │ │ │ │ + rscseq r6, r2, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e2f10 <__cxa_atexit@plt+0xd60f0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r7, r2, #124, 12 @ 0x7c00000 │ │ │ │ + rscseq r6, r2, #124, 12 @ 0x7c00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ e2f38 <__cxa_atexit@plt+0xd6118> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r7, r2, #84, 12 @ 0x5400000 │ │ │ │ + rscseq r6, r2, #84, 12 @ 0x5400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e2f5c <__cxa_atexit@plt+0xd613c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r7, r2, #48, 12 @ 0x3000000 │ │ │ │ + rscseq r6, r2, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ e2f84 <__cxa_atexit@plt+0xd6164> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r7, r2, #8, 12 @ 0x800000 │ │ │ │ + rscseq r6, r2, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc e2fe0 <__cxa_atexit@plt+0xd61c0> │ │ │ │ @@ -219246,19 +219246,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r9, #8] │ │ │ │ b 5d9f8 <__cxa_atexit@plt+0x50bd8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffff4fc │ │ │ │ - rscseq r6, r2, #8, 6 @ 0x20000000 │ │ │ │ - rscseq r7, r2, #136, 10 @ 0x22000000 │ │ │ │ + rscseq r5, r2, #8, 6 @ 0x20000000 │ │ │ │ + rscseq r6, r2, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e3050 <__cxa_atexit@plt+0xd6230> │ │ │ │ @@ -219274,46 +219274,46 @@ │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ b 938bc <__cxa_atexit@plt+0x86a9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ - rscseq r7, r2, #28, 10 @ 0x7000000 │ │ │ │ + rscseq r6, r2, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ e3094 <__cxa_atexit@plt+0xd6274> │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ e3098 <__cxa_atexit@plt+0xd6278> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r3, #68, 2 │ │ │ │ - rscseq r7, r2, #228, 8 @ 0xe4000000 │ │ │ │ + tsteq r3, #84, 2 │ │ │ │ + rscseq r6, r2, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ e30cc <__cxa_atexit@plt+0xd62ac> │ │ │ │ ldr sl, [r5, #16] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ e30d0 <__cxa_atexit@plt+0xd62b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r3, #12, 2 │ │ │ │ - rscseq r7, r2, #172, 8 @ 0xac000000 │ │ │ │ + tsteq r3, #28, 2 │ │ │ │ + rscseq r6, r2, #172, 8 @ 0xac000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e3154 <__cxa_atexit@plt+0xd6334> │ │ │ │ @@ -219339,20 +219339,20 @@ │ │ │ │ add lr, r3, #28 │ │ │ │ sub r1, r6, #23 │ │ │ │ str r7, [r3, #8] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ - rscseq r7, r2, #88, 8 @ 0x58000000 │ │ │ │ + rscseq r6, r2, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e31bc <__cxa_atexit@plt+0xd639c> │ │ │ │ @@ -219365,17 +219365,17 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ - rscseq r7, r2, #208, 6 @ 0x40000003 │ │ │ │ + rscseq r6, r2, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e3248 <__cxa_atexit@plt+0xd6428> │ │ │ │ @@ -219413,19 +219413,19 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ e3284 <__cxa_atexit@plt+0xd6464> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rscseq r7, r2, #44, 6 @ 0xb0000000 │ │ │ │ - rscseq r7, r2, #96, 6 @ 0x80000001 │ │ │ │ + rscseq r6, r2, #44, 6 @ 0xb0000000 │ │ │ │ + rscseq r6, r2, #96, 6 @ 0x80000001 │ │ │ │ @ instruction: 0xfffff1f8 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ - rscseq r7, r2, #136, 4 @ 0x80000008 │ │ │ │ + rscseq r6, r2, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e32cc <__cxa_atexit@plt+0xd64ac> │ │ │ │ @@ -219433,16 +219433,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #0, 30 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #16, 30 @ 0x40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -219462,18 +219462,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ e3354 <__cxa_atexit@plt+0xd6534> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #220, 28 @ 0xdc0 │ │ │ │ - tsteq r3, #36, 26 @ 0x900 │ │ │ │ - tsteq r3, #104 @ 0x68 │ │ │ │ - rscseq r7, r2, #128, 4 │ │ │ │ + tsteq r3, #236, 28 @ 0xec0 │ │ │ │ + tsteq r3, #52, 26 @ 0xd00 │ │ │ │ + tsteq r3, #120 @ 0x78 │ │ │ │ + rscseq r6, r2, #128, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e33a4 <__cxa_atexit@plt+0xd6584> │ │ │ │ ldr r2, [pc, #56] @ e33b0 <__cxa_atexit@plt+0xd6590> │ │ │ │ @@ -219489,15 +219489,15 @@ │ │ │ │ b e33c0 <__cxa_atexit@plt+0xd65a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r3, #148, 24 @ 0x9400 │ │ │ │ + tsteq r3, #164, 24 @ 0xa400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #128] @ e3448 <__cxa_atexit@plt+0xd6628> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -219525,18 +219525,18 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r3, #60, 24 @ 0x3c00 │ │ │ │ - tsteq r3, #68, 24 @ 0x4400 │ │ │ │ + tsteq r3, #76, 24 @ 0x4c00 │ │ │ │ + tsteq r3, #84, 24 @ 0x5400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e347c <__cxa_atexit@plt+0xd665c> │ │ │ │ ldr r7, [pc, #88] @ e34c8 <__cxa_atexit@plt+0xd66a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -219557,17 +219557,17 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #180, 22 @ 0x2d000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ tsteq r3, #196, 22 @ 0x31000 │ │ │ │ + tsteq r3, #212, 22 @ 0x35000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -219580,15 +219580,15 @@ │ │ │ │ ldr r2, [pc, #20] @ e3520 <__cxa_atexit@plt+0xd6700> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86894 <__cxa_atexit@plt+0x79a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #12, 22 @ 0x3000 │ │ │ │ + tsteq r3, #28, 22 @ 0x7000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -219607,15 +219607,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r3, #40, 22 @ 0xa000 │ │ │ │ + tsteq r3, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -219666,18 +219666,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - tsteq r3, #236, 22 @ 0x3b000 │ │ │ │ - tsteq r3, #216, 22 @ 0x36000 │ │ │ │ - tsteq r3, #116, 20 @ 0x74000 │ │ │ │ - tsteq r3, #160, 22 @ 0x28000 │ │ │ │ + tsteq r3, #252, 22 @ 0x3f000 │ │ │ │ + tsteq r3, #232, 22 @ 0x3a000 │ │ │ │ + tsteq r3, #132, 20 @ 0x84000 │ │ │ │ + tsteq r3, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -219728,22 +219728,22 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #64, 18 @ 0x100000 │ │ │ │ - tsteq r3, #208, 20 @ 0xd0000 │ │ │ │ + tsteq r3, #80, 18 @ 0x140000 │ │ │ │ + tsteq r3, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r3, #116, 18 @ 0x1d0000 │ │ │ │ - tsteq r3, #104, 22 @ 0x1a000 │ │ │ │ + tsteq r3, #132, 18 @ 0x210000 │ │ │ │ + tsteq r3, #120, 22 @ 0x1e000 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - rscseq r5, r2, #128, 22 @ 0x20000 │ │ │ │ + rscseq r4, r2, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e37c4 <__cxa_atexit@plt+0xd69a4> │ │ │ │ @@ -219751,17 +219751,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #8, 20 @ 0x8000 │ │ │ │ - rscseq r6, r2, #204, 26 @ 0x3300 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #24, 20 @ 0x18000 │ │ │ │ + rscseq r5, r2, #204, 26 @ 0x3300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e385c <__cxa_atexit@plt+0xd6a3c> │ │ │ │ ldr r6, [pc, #148] @ e388c <__cxa_atexit@plt+0xd6a6c> │ │ │ │ @@ -219800,19 +219800,19 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ e3894 <__cxa_atexit@plt+0xd6a74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r3, #20, 16 @ 0x140000 │ │ │ │ - rscseq r6, r2, #32, 26 @ 0x800 │ │ │ │ + tsteq r3, #36, 16 @ 0x240000 │ │ │ │ + rscseq r5, r2, #32, 26 @ 0x800 │ │ │ │ @ instruction: 0xffffebe0 │ │ │ │ @ instruction: 0xfffff620 │ │ │ │ - rscseq r6, r2, #112, 24 @ 0x7000 │ │ │ │ + rscseq r5, r2, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e38d8 <__cxa_atexit@plt+0xd6ab8> │ │ │ │ @@ -219820,17 +219820,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #244, 16 @ 0xf40000 │ │ │ │ - rscseq r5, r2, #16, 16 @ 0x100000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #4, 18 @ 0x10000 │ │ │ │ + rscseq r4, r2, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r1, [pc, #56] @ e3940 <__cxa_atexit@plt+0xd6b20> │ │ │ │ ldrls r2, [pc, #56] @ e3944 <__cxa_atexit@plt+0xd6b24> │ │ │ │ @@ -219845,18 +219845,18 @@ │ │ │ │ strls r7, [r5, #-12] │ │ │ │ ldrls r0, [pc, #24] @ e394c <__cxa_atexit@plt+0xd6b2c> │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r5, r2, #124, 14 @ 0x1f00000 │ │ │ │ - tsteq r3, #252, 12 @ 0xfc00000 │ │ │ │ - rscseq r5, r2, #88, 14 @ 0x1600000 │ │ │ │ - rscseq r5, r2, #136, 14 @ 0x2200000 │ │ │ │ + rscseq r4, r2, #124, 14 @ 0x1f00000 │ │ │ │ + tsteq r3, #12, 14 @ 0x300000 │ │ │ │ + rscseq r4, r2, #88, 14 @ 0x1600000 │ │ │ │ + rscseq r4, r2, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #116] @ e39d8 <__cxa_atexit@plt+0xd6bb8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4] │ │ │ │ @@ -219883,20 +219883,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add sl, r3, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq r5, r2, #232, 12 @ 0xe800000 │ │ │ │ - tsteq r3, #32, 18 @ 0x80000 │ │ │ │ - tsteq r3, #224, 20 @ 0xe0000 │ │ │ │ - rscseq r5, r2, #144, 12 @ 0x9000000 │ │ │ │ - rscseq r5, r2, #168, 12 @ 0xa800000 │ │ │ │ - tsteq r3, #172, 20 @ 0xac000 │ │ │ │ + rscseq r4, r2, #232, 12 @ 0xe800000 │ │ │ │ + tsteq r3, #48, 18 @ 0xc0000 │ │ │ │ + tsteq r3, #240, 20 @ 0xf0000 │ │ │ │ + rscseq r4, r2, #144, 12 @ 0x9000000 │ │ │ │ + rscseq r4, r2, #168, 12 @ 0xa800000 │ │ │ │ + tsteq r3, #188, 20 @ 0xbc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e3a28 <__cxa_atexit@plt+0xd6c08> │ │ │ │ @@ -219907,18 +219907,18 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e3a44 <__cxa_atexit@plt+0xd6c24> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #164, 14 @ 0x2900000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #180, 14 @ 0x2d00000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq r5, r2, #176, 12 @ 0xb000000 │ │ │ │ + rscseq r4, r2, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e3ab0 <__cxa_atexit@plt+0xd6c90> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -219944,15 +219944,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r3, #144, 10 @ 0x24000000 │ │ │ │ + tsteq r3, #160, 10 @ 0x28000000 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -219961,17 +219961,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #192, 12 @ 0xc000000 │ │ │ │ - rscseq r6, r2, #160, 20 @ 0xa0000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #208, 12 @ 0xd000000 │ │ │ │ + rscseq r5, r2, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e3c08 <__cxa_atexit@plt+0xd6de8> │ │ │ │ @@ -220030,27 +220030,27 @@ │ │ │ │ b e3c18 <__cxa_atexit@plt+0xd6df8> │ │ │ │ mov r5, #76 @ 0x4c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ - tsteq r3, #180, 8 @ 0xb4000000 │ │ │ │ + tsteq r3, #196, 8 @ 0xc4000000 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - tsteq r3, #152, 8 @ 0x98000000 │ │ │ │ - tsteq r3, #180, 8 @ 0xb4000000 │ │ │ │ + tsteq r3, #168, 8 @ 0xa8000000 │ │ │ │ + tsteq r3, #196, 8 @ 0xc4000000 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ - tsteq r3, #176, 12 @ 0xb000000 │ │ │ │ + tsteq r3, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 5bb18 <__cxa_atexit@plt+0x4ecf8> │ │ │ │ - rscseq r5, r2, #144, 8 @ 0x90000000 │ │ │ │ + rscseq r4, r2, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r1, [pc, #56] @ e3cb0 <__cxa_atexit@plt+0xd6e90> │ │ │ │ ldrls r2, [pc, #56] @ e3cb4 <__cxa_atexit@plt+0xd6e94> │ │ │ │ @@ -220065,18 +220065,18 @@ │ │ │ │ strls r7, [r5, #-12] │ │ │ │ ldrls r0, [pc, #24] @ e3cbc <__cxa_atexit@plt+0xd6e9c> │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r5, r2, #252, 6 @ 0xf0000003 │ │ │ │ - tsteq r3, #140, 6 @ 0x30000002 │ │ │ │ - rscseq r5, r2, #216, 6 @ 0x60000003 │ │ │ │ - rscseq r5, r2, #24, 8 @ 0x18000000 │ │ │ │ + rscseq r4, r2, #252, 6 @ 0xf0000003 │ │ │ │ + tsteq r3, #156, 6 @ 0x70000002 │ │ │ │ + rscseq r4, r2, #216, 6 @ 0x60000003 │ │ │ │ + rscseq r4, r2, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #116] @ e3d48 <__cxa_atexit@plt+0xd6f28> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4] │ │ │ │ @@ -220103,20 +220103,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add sl, r3, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq r5, r2, #120, 6 @ 0xe0000001 │ │ │ │ - tsteq r3, #176, 10 @ 0x2c000000 │ │ │ │ - tsteq r3, #164, 14 @ 0x2900000 │ │ │ │ - rscseq r5, r2, #32, 6 @ 0x80000000 │ │ │ │ - rscseq r5, r2, #56, 6 @ 0xe0000000 │ │ │ │ - tsteq r3, #112, 14 @ 0x1c00000 │ │ │ │ + rscseq r4, r2, #120, 6 @ 0xe0000001 │ │ │ │ + tsteq r3, #192, 10 @ 0x30000000 │ │ │ │ + tsteq r3, #180, 14 @ 0x2d00000 │ │ │ │ + rscseq r4, r2, #32, 6 @ 0x80000000 │ │ │ │ + rscseq r4, r2, #56, 6 @ 0xe0000000 │ │ │ │ + tsteq r3, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e3d98 <__cxa_atexit@plt+0xd6f78> │ │ │ │ @@ -220127,18 +220127,18 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e3db4 <__cxa_atexit@plt+0xd6f94> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #52, 8 @ 0x34000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #68, 8 @ 0x44000000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq r6, r2, #232, 14 @ 0x3a00000 │ │ │ │ + rscseq r5, r2, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e3e40 <__cxa_atexit@plt+0xd7020> │ │ │ │ ldr r6, [pc, #148] @ e3e70 <__cxa_atexit@plt+0xd7050> │ │ │ │ @@ -220177,19 +220177,19 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ e3e78 <__cxa_atexit@plt+0xd7058> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r3, #48, 4 │ │ │ │ - rscseq r6, r2, #60, 14 @ 0xf00000 │ │ │ │ + tsteq r3, #64, 4 │ │ │ │ + rscseq r5, r2, #60, 14 @ 0xf00000 │ │ │ │ @ instruction: 0xffffe5fc │ │ │ │ @ instruction: 0xfffff03c │ │ │ │ - rscseq r6, r2, #140, 12 @ 0x8c00000 │ │ │ │ + rscseq r5, r2, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e3ebc <__cxa_atexit@plt+0xd709c> │ │ │ │ @@ -220197,125 +220197,125 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #16, 6 @ 0x40000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e3f04 <__cxa_atexit@plt+0xd70e4> │ │ │ │ ldr r2, [pc, #32] @ e3f0c <__cxa_atexit@plt+0xd70ec> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e3f2c <__cxa_atexit@plt+0xd710c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - rscseq r6, r2, #144, 12 @ 0x9000000 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + rscseq r5, r2, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e3f68 <__cxa_atexit@plt+0xd7148> │ │ │ │ ldr r3, [pc, #28] @ e3f78 <__cxa_atexit@plt+0xd7158> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ e3f7c <__cxa_atexit@plt+0xd715c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r6, r2, #112, 12 @ 0x7000000 │ │ │ │ - rscseq r6, r2, #76, 12 @ 0x4c00000 │ │ │ │ + rscseq r5, r2, #112, 12 @ 0x7000000 │ │ │ │ + rscseq r5, r2, #76, 12 @ 0x4c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e3fa0 <__cxa_atexit@plt+0xd7180> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r6, r2, #40, 12 @ 0x2800000 │ │ │ │ + rscseq r5, r2, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e3fc4 <__cxa_atexit@plt+0xd71a4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r6, r2, #4, 12 @ 0x400000 │ │ │ │ + rscseq r5, r2, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e3fe8 <__cxa_atexit@plt+0xd71c8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r6, r2, #224, 10 @ 0x38000000 │ │ │ │ + rscseq r5, r2, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e400c <__cxa_atexit@plt+0xd71ec> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r6, r2, #188, 10 @ 0x2f000000 │ │ │ │ + rscseq r5, r2, #188, 10 @ 0x2f000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e4030 <__cxa_atexit@plt+0xd7210> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r6, r2, #152, 10 @ 0x26000000 │ │ │ │ + rscseq r5, r2, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e4054 <__cxa_atexit@plt+0xd7234> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r6, r2, #116, 10 @ 0x1d000000 │ │ │ │ + rscseq r5, r2, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e4078 <__cxa_atexit@plt+0xd7258> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r6, r2, #80, 10 @ 0x14000000 │ │ │ │ + rscseq r5, r2, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc e40f0 <__cxa_atexit@plt+0xd72d0> │ │ │ │ @@ -220338,20 +220338,20 @@ │ │ │ │ stm r3, {r0, r2, r9} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ str lr, [r9, #28]! │ │ │ │ mov r8, r7 │ │ │ │ b 5d9f8 <__cxa_atexit@plt+0x50bd8> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffa70 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ - rscseq r6, r2, #148, 8 @ 0x94000000 │ │ │ │ + rscseq r5, r2, #148, 8 @ 0x94000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc e4164 <__cxa_atexit@plt+0xd7344> │ │ │ │ @@ -220367,18 +220367,18 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ add r9, r1, #1 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ b 5df04 <__cxa_atexit@plt+0x510e4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ - rscseq r6, r2, #120, 8 @ 0x78000000 │ │ │ │ + rscseq r5, r2, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e41b8 <__cxa_atexit@plt+0xd7398> │ │ │ │ @@ -220388,17 +220388,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ - rscseq r6, r2, #16, 8 @ 0x10000000 │ │ │ │ + rscseq r5, r2, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e4210 <__cxa_atexit@plt+0xd73f0> │ │ │ │ ldr r2, [pc, #72] @ e4234 <__cxa_atexit@plt+0xd7414> │ │ │ │ @@ -220407,27 +220407,27 @@ │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi e4220 <__cxa_atexit@plt+0xd7400> │ │ │ │ ldr r3, [pc, #60] @ e4240 <__cxa_atexit@plt+0xd7420> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #36] @ e423c <__cxa_atexit@plt+0xd741c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e4238 <__cxa_atexit@plt+0xd7418> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq r6, r2, #180, 6 @ 0xd0000002 │ │ │ │ - rscseq r6, r2, #208, 6 @ 0x40000003 │ │ │ │ + rscseq r5, r2, #180, 6 @ 0xd0000002 │ │ │ │ + rscseq r5, r2, #208, 6 @ 0x40000003 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -220436,31 +220436,31 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #84, 30 @ 0x150 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e42b8 <__cxa_atexit@plt+0xd7498> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ e42c0 <__cxa_atexit@plt+0xd74a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 92178 <__cxa_atexit@plt+0x85358> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #112, 26 @ 0x1c00 │ │ │ │ + tsteq r3, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -220484,26 +220484,26 @@ │ │ │ │ ldr r7, [pc, #28] @ e4348 <__cxa_atexit@plt+0xd7528> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - tsteq r3, #228, 28 @ 0xe40 │ │ │ │ - tsteq r3, #120, 26 @ 0x1e00 │ │ │ │ - rscseq r6, r2, #220, 4 @ 0xc000000d │ │ │ │ - rscseq r4, r2, #244, 24 @ 0xf400 │ │ │ │ + tsteq r3, #244, 28 @ 0xf40 │ │ │ │ + tsteq r3, #136, 26 @ 0x2200 │ │ │ │ + rscseq r5, r2, #220, 4 @ 0xc000000d │ │ │ │ + rscseq r3, r2, #244, 24 @ 0xf400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi e43bc <__cxa_atexit@plt+0xd759c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq e43b4 <__cxa_atexit@plt+0xd7594> │ │ │ │ ldr r3, [pc, #68] @ e43c4 <__cxa_atexit@plt+0xd75a4> │ │ │ │ ldr r2, [pc, #68] @ e43c8 <__cxa_atexit@plt+0xd75a8> │ │ │ │ ldr lr, [pc, #68] @ e43cc <__cxa_atexit@plt+0xd75ac> │ │ │ │ ldr r1, [pc, #68] @ e43d0 <__cxa_atexit@plt+0xd75b0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -220518,17 +220518,17 @@ │ │ │ │ mov r5, sl │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r4, r2, #200, 30 @ 0x320 │ │ │ │ - rscseq r6, r2, #128, 4 │ │ │ │ - tsteq r3, #148, 24 @ 0x9400 │ │ │ │ + rscseq r3, r2, #200, 30 @ 0x320 │ │ │ │ + rscseq r5, r2, #128, 4 │ │ │ │ + tsteq r3, #164, 24 @ 0xa400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e4408 <__cxa_atexit@plt+0xd75e8> │ │ │ │ @@ -220536,31 +220536,31 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #196, 26 @ 0x3100 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #212, 26 @ 0x3500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e4448 <__cxa_atexit@plt+0xd7628> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ e4450 <__cxa_atexit@plt+0xd7630> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 923e4 <__cxa_atexit@plt+0x855c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #224, 22 @ 0x38000 │ │ │ │ + tsteq r3, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -220584,26 +220584,26 @@ │ │ │ │ ldr r7, [pc, #28] @ e44d8 <__cxa_atexit@plt+0xd76b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - tsteq r3, #84, 26 @ 0x1500 │ │ │ │ - tsteq r3, #232, 22 @ 0x3a000 │ │ │ │ - rscseq r6, r2, #96, 2 │ │ │ │ - rscseq r4, r2, #100, 22 @ 0x19000 │ │ │ │ + tsteq r3, #100, 26 @ 0x1900 │ │ │ │ + tsteq r3, #248, 22 @ 0x3e000 │ │ │ │ + rscseq r5, r2, #96, 2 │ │ │ │ + rscseq r3, r2, #100, 22 @ 0x19000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi e454c <__cxa_atexit@plt+0xd772c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq e4544 <__cxa_atexit@plt+0xd7724> │ │ │ │ ldr r3, [pc, #68] @ e4554 <__cxa_atexit@plt+0xd7734> │ │ │ │ ldr r2, [pc, #68] @ e4558 <__cxa_atexit@plt+0xd7738> │ │ │ │ ldr lr, [pc, #68] @ e455c <__cxa_atexit@plt+0xd773c> │ │ │ │ ldr r1, [pc, #68] @ e4560 <__cxa_atexit@plt+0xd7740> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -220618,17 +220618,17 @@ │ │ │ │ mov r5, sl │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r4, r2, #56, 28 @ 0x380 │ │ │ │ - rscseq r6, r2, #4, 2 │ │ │ │ - tsteq r3, #4, 22 @ 0x1000 │ │ │ │ + rscseq r3, r2, #56, 28 @ 0x380 │ │ │ │ + rscseq r5, r2, #4, 2 │ │ │ │ + tsteq r3, #20, 22 @ 0x5000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e4598 <__cxa_atexit@plt+0xd7778> │ │ │ │ @@ -220636,16 +220636,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #52, 24 @ 0x3400 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ bhi e4600 <__cxa_atexit@plt+0xd77e0> │ │ │ │ ldr r1, [pc, #68] @ e460c <__cxa_atexit@plt+0xd77ec> │ │ │ │ @@ -220664,15 +220664,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r3, #72, 20 @ 0x48000 │ │ │ │ + tsteq r3, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 92358 <__cxa_atexit@plt+0x85538> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -220697,15 +220697,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r3, #196, 18 @ 0x310000 │ │ │ │ + tsteq r3, #212, 18 @ 0x350000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 92358 <__cxa_atexit@plt+0x85538> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -220731,46 +220731,46 @@ │ │ │ │ add r3, r5, #1 │ │ │ │ ldr r5, [pc, #64] @ e474c <__cxa_atexit@plt+0xd792c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ e4750 <__cxa_atexit@plt+0xd7930> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r3, #252, 20 @ 0xfc000 │ │ │ │ - tsteq r3, #24, 18 @ 0x60000 │ │ │ │ - rscseq r5, r2, #8, 30 │ │ │ │ + tsteq r3, #12, 22 @ 0x3000 │ │ │ │ + tsteq r3, #40, 18 @ 0xa0000 │ │ │ │ + rscseq r4, r2, #8, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #36] @ e4790 <__cxa_atexit@plt+0xd7970> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r9} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ ldr r3, [pc, #24] @ e4794 <__cxa_atexit@plt+0xd7974> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ e4798 <__cxa_atexit@plt+0xd7978> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r3, #128, 20 @ 0x80000 │ │ │ │ - tsteq r3, #156, 16 @ 0x9c0000 │ │ │ │ + tsteq r3, #144, 20 @ 0x90000 │ │ │ │ + tsteq r3, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e47dc <__cxa_atexit@plt+0xd79bc> │ │ │ │ ldr r3, [pc, #136] @ e4844 <__cxa_atexit@plt+0xd7a24> │ │ │ │ @@ -220778,15 +220778,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #128] @ e4848 <__cxa_atexit@plt+0xd7a28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #120] @ e484c <__cxa_atexit@plt+0xd7a2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc e4834 <__cxa_atexit@plt+0xd7a14> │ │ │ │ ldr r7, [pc, #92] @ e4850 <__cxa_atexit@plt+0xd7a30> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -220804,21 +220804,21 @@ │ │ │ │ stm r2, {r1, r6, lr} │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r3, #52, 20 @ 0x34000 │ │ │ │ - tsteq r3, #80, 16 @ 0x500000 │ │ │ │ + tsteq r3, #68, 20 @ 0x44000 │ │ │ │ + tsteq r3, #96, 16 @ 0x600000 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - tsteq r3, #216, 18 @ 0x360000 │ │ │ │ - tsteq r3, #108, 16 @ 0x6c0000 │ │ │ │ + tsteq r3, #232, 18 @ 0x3a0000 │ │ │ │ + tsteq r3, #124, 16 @ 0x7c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e4884 <__cxa_atexit@plt+0xd7a64> │ │ │ │ ldr r7, [pc, #120] @ e48f0 <__cxa_atexit@plt+0xd7ad0> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ @@ -220847,49 +220847,49 @@ │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ stm r9, {r1, r2, r8} │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq r5, r2, #188, 26 @ 0x2f00 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq r4, r2, #188, 26 @ 0x2f00 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - tsteq r3, #40, 18 @ 0xa0000 │ │ │ │ - tsteq r3, #188, 14 @ 0x2f00000 │ │ │ │ + tsteq r3, #56, 18 @ 0xe0000 │ │ │ │ + tsteq r3, #204, 14 @ 0x3300000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e4930 <__cxa_atexit@plt+0xd7b10> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ e4938 <__cxa_atexit@plt+0xd7b18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 92178 <__cxa_atexit@plt+0x85358> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #248, 12 @ 0xf800000 │ │ │ │ + tsteq r3, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e496c <__cxa_atexit@plt+0xd7b4c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ e4974 <__cxa_atexit@plt+0xd7b54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 92178 <__cxa_atexit@plt+0x85358> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #188, 12 @ 0xbc00000 │ │ │ │ + tsteq r3, #204, 12 @ 0xcc00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi e49bc <__cxa_atexit@plt+0xd7b9c> │ │ │ │ ldr r7, [pc, #52] @ e49cc <__cxa_atexit@plt+0xd7bac> │ │ │ │ @@ -220904,15 +220904,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ e49d0 <__cxa_atexit@plt+0xd7bb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r5, r2, #128, 24 @ 0x8000 │ │ │ │ + rscseq r4, r2, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e4a1c <__cxa_atexit@plt+0xd7bfc> │ │ │ │ ldr r3, [pc, #224] @ e4ad0 <__cxa_atexit@plt+0xd7cb0> │ │ │ │ ldr r2, [pc, #224] @ e4ad4 <__cxa_atexit@plt+0xd7cb4> │ │ │ │ @@ -220922,15 +220922,15 @@ │ │ │ │ str r9, [r5, #-4] │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #200] @ e4ad8 <__cxa_atexit@plt+0xd7cb8> │ │ │ │ mov sl, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc e4ab0 <__cxa_atexit@plt+0xd7c90> │ │ │ │ ldr lr, [pc, #132] @ e4abc <__cxa_atexit@plt+0xd7c9c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -220955,48 +220955,48 @@ │ │ │ │ ldr r7, [pc, #64] @ e4ac8 <__cxa_atexit@plt+0xd7ca8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #56] @ e4acc <__cxa_atexit@plt+0xd7cac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r3, #4, 12 @ 0x400000 │ │ │ │ + tsteq r3, #20, 12 @ 0x1400000 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq r3, #116, 14 @ 0x1d00000 │ │ │ │ - tsteq r3, #144, 10 @ 0x24000000 │ │ │ │ + tsteq r3, #132, 14 @ 0x2100000 │ │ │ │ + tsteq r3, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - tsteq r3, #44, 12 @ 0x2c00000 │ │ │ │ - tsteq r3, #232, 14 @ 0x3a00000 │ │ │ │ + tsteq r3, #60, 12 @ 0x3c00000 │ │ │ │ + tsteq r3, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [pc, #40] @ e4b18 <__cxa_atexit@plt+0xd7cf8> │ │ │ │ mov r9, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #24] @ e4b1c <__cxa_atexit@plt+0xd7cfc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ e4b20 <__cxa_atexit@plt+0xd7d00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r3, #248, 12 @ 0xf800000 │ │ │ │ - tsteq r3, #20, 10 @ 0x5000000 │ │ │ │ + tsteq r3, #8, 14 @ 0x200000 │ │ │ │ + tsteq r3, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e4b64 <__cxa_atexit@plt+0xd7d44> │ │ │ │ ldr r3, [pc, #136] @ e4bc8 <__cxa_atexit@plt+0xd7da8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -221004,15 +221004,15 @@ │ │ │ │ ldr r3, [pc, #128] @ e4bcc <__cxa_atexit@plt+0xd7dac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #120] @ e4bd0 <__cxa_atexit@plt+0xd7db0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc e4bb8 <__cxa_atexit@plt+0xd7d98> │ │ │ │ ldr r7, [pc, #88] @ e4bd4 <__cxa_atexit@plt+0xd7db4> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -221029,21 +221029,21 @@ │ │ │ │ stm r2, {r1, r6, lr} │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r3, #176, 12 @ 0xb000000 │ │ │ │ - tsteq r3, #204, 8 @ 0xcc000000 │ │ │ │ + tsteq r3, #192, 12 @ 0xc000000 │ │ │ │ + tsteq r3, #220, 8 @ 0xdc000000 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - tsteq r3, #80, 12 @ 0x5000000 │ │ │ │ - tsteq r3, #228, 8 @ 0xe4000000 │ │ │ │ + tsteq r3, #96, 12 @ 0x6000000 │ │ │ │ + tsteq r3, #244, 8 @ 0xf4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e4c08 <__cxa_atexit@plt+0xd7de8> │ │ │ │ ldr r7, [pc, #112] @ e4c6c <__cxa_atexit@plt+0xd7e4c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -221070,28 +221070,28 @@ │ │ │ │ stm r2, {r1, r6, lr} │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq r5, r2, #56, 20 @ 0x38000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq r4, r2, #56, 20 @ 0x38000 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - tsteq r3, #172, 10 @ 0x2b000000 │ │ │ │ - tsteq r3, #64, 8 @ 0x40000000 │ │ │ │ - rscseq r4, r2, #196, 6 @ 0x10000003 │ │ │ │ + tsteq r3, #188, 10 @ 0x2f000000 │ │ │ │ + tsteq r3, #80, 8 @ 0x50000000 │ │ │ │ + rscseq r3, r2, #196, 6 @ 0x10000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi e4cec <__cxa_atexit@plt+0xd7ecc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq e4ce4 <__cxa_atexit@plt+0xd7ec4> │ │ │ │ ldr r3, [pc, #68] @ e4cf4 <__cxa_atexit@plt+0xd7ed4> │ │ │ │ ldr r2, [pc, #68] @ e4cf8 <__cxa_atexit@plt+0xd7ed8> │ │ │ │ ldr lr, [pc, #68] @ e4cfc <__cxa_atexit@plt+0xd7edc> │ │ │ │ ldr r1, [pc, #68] @ e4d00 <__cxa_atexit@plt+0xd7ee0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -221106,17 +221106,17 @@ │ │ │ │ mov r5, sl │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r5, r2, #68, 18 @ 0x110000 │ │ │ │ - rscseq r5, r2, #136, 18 @ 0x220000 │ │ │ │ - tsteq r3, #100, 6 @ 0x90000001 │ │ │ │ + rscseq r4, r2, #68, 18 @ 0x110000 │ │ │ │ + rscseq r4, r2, #136, 18 @ 0x220000 │ │ │ │ + tsteq r3, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e4d38 <__cxa_atexit@plt+0xd7f18> │ │ │ │ @@ -221124,16 +221124,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #148, 8 @ 0x94000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #164, 8 @ 0xa4000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e4d9c <__cxa_atexit@plt+0xd7f7c> │ │ │ │ ldr r7, [pc, #88] @ e4dc0 <__cxa_atexit@plt+0xd7fa0> │ │ │ │ @@ -221157,19 +221157,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e4dc4 <__cxa_atexit@plt+0xd7fa4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq r5, r2, #212, 16 @ 0xd40000 │ │ │ │ - rscseq r5, r2, #180, 16 @ 0xb40000 │ │ │ │ + rscseq r4, r2, #212, 16 @ 0xd40000 │ │ │ │ + rscseq r4, r2, #180, 16 @ 0xb40000 │ │ │ │ @ instruction: 0x000009bc │ │ │ │ - rscseq r5, r2, #148, 16 @ 0x940000 │ │ │ │ - rscseq r5, r2, #144, 16 @ 0x900000 │ │ │ │ + rscseq r4, r2, #148, 16 @ 0x940000 │ │ │ │ + rscseq r4, r2, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e4e0c <__cxa_atexit@plt+0xd7fec> │ │ │ │ @@ -221177,17 +221177,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #192, 6 │ │ │ │ - rscseq r5, r2, #56, 16 @ 0x380000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #208, 6 @ 0x40000003 │ │ │ │ + rscseq r4, r2, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e4e88 <__cxa_atexit@plt+0xd8068> │ │ │ │ @@ -221205,30 +221205,30 @@ │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ ldr r7, [pc, #64] @ e4ebc <__cxa_atexit@plt+0xd809c> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e4eb4 <__cxa_atexit@plt+0xd8094> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #212, 2 @ 0x35 │ │ │ │ - rscseq r5, r2, #240, 14 @ 0x3c00000 │ │ │ │ + tsteq r3, #228, 2 @ 0x39 │ │ │ │ + rscseq r4, r2, #240, 14 @ 0x3c00000 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ - tsteq r3, #28, 12 @ 0x1c00000 │ │ │ │ - rscseq r4, r2, #168, 26 @ 0x2a00 │ │ │ │ + tsteq r3, #44, 12 @ 0x2c00000 │ │ │ │ + rscseq r3, r2, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e4f18 <__cxa_atexit@plt+0xd80f8> │ │ │ │ ldr r2, [pc, #84] @ e4f34 <__cxa_atexit@plt+0xd8114> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -221241,25 +221241,25 @@ │ │ │ │ cmp fp, r2 │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ bhi e4f20 <__cxa_atexit@plt+0xd8100> │ │ │ │ ldr r3, [pc, #52] @ e4f40 <__cxa_atexit@plt+0xd8120> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e4f3c <__cxa_atexit@plt+0xd811c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r3, #40, 2 │ │ │ │ - rscseq r4, r2, #64, 26 @ 0x1000 │ │ │ │ + tsteq r3, #56, 2 │ │ │ │ + rscseq r3, r2, #64, 26 @ 0x1000 │ │ │ │ @ instruction: 0xfffe1610 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -221268,17 +221268,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #84, 4 @ 0x40000005 │ │ │ │ - rscseq r5, r2, #204, 12 @ 0xcc00000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #100, 4 @ 0x40000006 │ │ │ │ + rscseq r4, r2, #204, 12 @ 0xcc00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e4ff4 <__cxa_atexit@plt+0xd81d4> │ │ │ │ @@ -221296,29 +221296,29 @@ │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ ldr r7, [pc, #64] @ e5028 <__cxa_atexit@plt+0xd8208> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e5020 <__cxa_atexit@plt+0xd8200> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #104 @ 0x68 │ │ │ │ - rscseq r5, r2, #140, 12 @ 0x8c00000 │ │ │ │ + tsteq r3, #120 @ 0x78 │ │ │ │ + rscseq r4, r2, #140, 12 @ 0x8c00000 │ │ │ │ andeq r1, r0, r4, ror #6 │ │ │ │ - tsteq r3, #176, 8 @ 0xb0000000 │ │ │ │ + tsteq r3, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e5078 <__cxa_atexit@plt+0xd8258> │ │ │ │ ldr r2, [pc, #56] @ e5080 <__cxa_atexit@plt+0xd8260> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ @@ -221333,15 +221333,15 @@ │ │ │ │ b e5090 <__cxa_atexit@plt+0xd8270> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r3, #188, 30 @ 0x2f0 │ │ │ │ + tsteq r3, #204, 30 @ 0x330 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r2, [pc, #128] @ e5124 <__cxa_atexit@plt+0xd8304> │ │ │ │ mov r3, r5 │ │ │ │ @@ -221372,17 +221372,17 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r3, #120, 30 @ 0x1e0 │ │ │ │ + tsteq r3, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e5178 <__cxa_atexit@plt+0xd8358> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -221401,16 +221401,16 @@ │ │ │ │ bic r7, r2, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #244, 28 @ 0xf40 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #4, 30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e5214 <__cxa_atexit@plt+0xd83f4> │ │ │ │ ldr r1, [pc, #100] @ e5220 <__cxa_atexit@plt+0xd8400> │ │ │ │ @@ -221437,15 +221437,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r3, #72, 28 @ 0x480 │ │ │ │ + tsteq r3, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ e5264 <__cxa_atexit@plt+0xd8444> │ │ │ │ @@ -221514,25 +221514,25 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r3, #56 @ 0x38 │ │ │ │ - tsteq r3, #44, 26 @ 0xb00 │ │ │ │ - tsteq r3, #104 @ 0x68 │ │ │ │ - tsteq r3, #204 @ 0xcc │ │ │ │ + tsteq r3, #72 @ 0x48 │ │ │ │ + tsteq r3, #60, 26 @ 0xf00 │ │ │ │ + tsteq r3, #120 @ 0x78 │ │ │ │ + tsteq r3, #220 @ 0xdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e53e0 <__cxa_atexit@plt+0xd85c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -221556,18 +221556,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #140, 30 @ 0x230 │ │ │ │ - tsteq r3, #116, 24 @ 0x7400 │ │ │ │ - tsteq r3, #176, 30 @ 0x2c0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #156, 30 @ 0x270 │ │ │ │ + tsteq r3, #132, 24 @ 0x8400 │ │ │ │ + tsteq r3, #192, 30 @ 0x300 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -221580,15 +221580,15 @@ │ │ │ │ ldr r2, [pc, #20] @ e5460 <__cxa_atexit@plt+0xd8640> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86894 <__cxa_atexit@plt+0x79a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #204, 22 @ 0x33000 │ │ │ │ + tsteq r3, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -221607,15 +221607,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r3, #232, 22 @ 0x3a000 │ │ │ │ + tsteq r3, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -221669,20 +221669,20 @@ │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ - tsteq r3, #172, 24 @ 0xac00 │ │ │ │ + tsteq r3, #188, 24 @ 0xbc00 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - tsteq r3, #140, 24 @ 0x8c00 │ │ │ │ + tsteq r3, #156, 24 @ 0x9c00 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - tsteq r3, #80, 24 @ 0x5000 │ │ │ │ + tsteq r3, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -221696,15 +221696,15 @@ │ │ │ │ add r7, r7, #7 │ │ │ │ add lr, pc, lr │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -221712,41 +221712,41 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ e5674 <__cxa_atexit@plt+0xd8854> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e5694 <__cxa_atexit@plt+0xd8874> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ e56ac <__cxa_atexit@plt+0xd888c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e56cc <__cxa_atexit@plt+0xd88ac> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - rscseq r4, r2, #120, 30 @ 0x1e0 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + rscseq r3, r2, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi e5718 <__cxa_atexit@plt+0xd88f8> │ │ │ │ ldr r3, [pc, #44] @ e5728 <__cxa_atexit@plt+0xd8908> │ │ │ │ @@ -221759,18 +221759,18 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e5734 <__cxa_atexit@plt+0xd8914> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r4, r2, #24, 30 @ 0x60 │ │ │ │ - rscseq r4, r2, #20, 30 @ 0x50 │ │ │ │ - rscseq r4, r2, #108, 30 @ 0x1b0 │ │ │ │ - rscseq r4, r2, #28, 30 @ 0x70 │ │ │ │ + rscseq r3, r2, #24, 30 @ 0x60 │ │ │ │ + rscseq r3, r2, #20, 30 @ 0x50 │ │ │ │ + rscseq r3, r2, #108, 30 @ 0x1b0 │ │ │ │ + rscseq r3, r2, #28, 30 @ 0x70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ e5774 <__cxa_atexit@plt+0xd8954> │ │ │ │ ldr r2, [pc, #40] @ e5778 <__cxa_atexit@plt+0xd8958> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [pc, #36] @ e577c <__cxa_atexit@plt+0xd895c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -221778,90 +221778,90 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ add r8, r2, #1 │ │ │ │ add r9, r0, #1 │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r4, r2, #168, 28 @ 0xa80 │ │ │ │ - rscseq r4, r2, #228, 28 @ 0xe40 │ │ │ │ - rscseq r4, r2, #212, 28 @ 0xd40 │ │ │ │ + rscseq r3, r2, #168, 28 @ 0xa80 │ │ │ │ + rscseq r3, r2, #228, 28 @ 0xe40 │ │ │ │ + rscseq r3, r2, #212, 28 @ 0xd40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ e57a4 <__cxa_atexit@plt+0xd8984> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r4, r2, #172, 28 @ 0xac0 │ │ │ │ + rscseq r3, r2, #172, 28 @ 0xac0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e57c8 <__cxa_atexit@plt+0xd89a8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r4, r2, #136, 28 @ 0x880 │ │ │ │ + rscseq r3, r2, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e57ec <__cxa_atexit@plt+0xd89cc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r4, r2, #100, 28 @ 0x640 │ │ │ │ + rscseq r3, r2, #100, 28 @ 0x640 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e5810 <__cxa_atexit@plt+0xd89f0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r4, r2, #64, 28 @ 0x400 │ │ │ │ + rscseq r3, r2, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e5834 <__cxa_atexit@plt+0xd8a14> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r4, r2, #28, 28 @ 0x1c0 │ │ │ │ + rscseq r3, r2, #28, 28 @ 0x1c0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e5858 <__cxa_atexit@plt+0xd8a38> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r4, r2, #248, 26 @ 0x3e00 │ │ │ │ + rscseq r3, r2, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e587c <__cxa_atexit@plt+0xd8a5c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r4, r2, #212, 26 @ 0x3500 │ │ │ │ + rscseq r3, r2, #212, 26 @ 0x3500 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e58a0 <__cxa_atexit@plt+0xd8a80> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r4, r2, #176, 26 @ 0x2c00 │ │ │ │ + rscseq r3, r2, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc e5910 <__cxa_atexit@plt+0xd8af0> │ │ │ │ @@ -221882,19 +221882,19 @@ │ │ │ │ str r0, [sl, #24] │ │ │ │ str r1, [sl, #28] │ │ │ │ str r0, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ b 5d9f8 <__cxa_atexit@plt+0x50bd8> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff550 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffff5e0 │ │ │ │ - rscseq r4, r2, #44, 26 @ 0xb00 │ │ │ │ + rscseq r3, r2, #44, 26 @ 0xb00 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e59a0 <__cxa_atexit@plt+0xd8b80> │ │ │ │ @@ -221918,19 +221918,19 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffff62c │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ - rscseq r4, r2, #64 @ 0x40 │ │ │ │ + rscseq r3, r2, #64 @ 0x40 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e5a08 <__cxa_atexit@plt+0xd8be8> │ │ │ │ @@ -221944,17 +221944,17 @@ │ │ │ │ add lr, r3, #12 │ │ │ │ ldr r1, [r5, #-16] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ - rscseq r4, r2, #60, 24 @ 0x3c00 │ │ │ │ + rscseq r3, r2, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e5a8c <__cxa_atexit@plt+0xd8c6c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -221987,22 +221987,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e5ac4 <__cxa_atexit@plt+0xd8ca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #216, 10 @ 0x36000000 │ │ │ │ + tsteq r3, #232, 10 @ 0x3a000000 │ │ │ │ @ instruction: 0xfffff384 │ │ │ │ - rscseq r4, r2, #216, 22 @ 0x36000 │ │ │ │ - rscseq r4, r2, #184, 22 @ 0x2e000 │ │ │ │ + rscseq r3, r2, #216, 22 @ 0x36000 │ │ │ │ + rscseq r3, r2, #184, 22 @ 0x2e000 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ - rscseq r4, r2, #164, 22 @ 0x29000 │ │ │ │ - rscseq r4, r2, #160, 22 @ 0x28000 │ │ │ │ - rscseq r4, r2, #120, 22 @ 0x1e000 │ │ │ │ + rscseq r3, r2, #164, 22 @ 0x29000 │ │ │ │ + rscseq r3, r2, #160, 22 @ 0x28000 │ │ │ │ + rscseq r3, r2, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -222012,25 +222012,25 @@ │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ ldr r7, [pc, #40] @ e5b40 <__cxa_atexit@plt+0xd8d20> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #24] @ e5b44 <__cxa_atexit@plt+0xd8d24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq r3, #128, 18 @ 0x200000 │ │ │ │ - rscseq r4, r2, #100, 22 @ 0x19000 │ │ │ │ - rscseq r4, r2, #12, 22 @ 0x3000 │ │ │ │ + tsteq r3, #144, 18 @ 0x240000 │ │ │ │ + rscseq r3, r2, #100, 22 @ 0x19000 │ │ │ │ + rscseq r3, r2, #12, 22 @ 0x3000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e5bb0 <__cxa_atexit@plt+0xd8d90> │ │ │ │ ldr r2, [pc, #100] @ e5bcc <__cxa_atexit@plt+0xd8dac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -222056,19 +222056,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e5bd4 <__cxa_atexit@plt+0xd8db4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r3, #160, 8 @ 0xa0000000 │ │ │ │ - rscseq r4, r2, #200, 20 @ 0xc8000 │ │ │ │ + tsteq r3, #176, 8 @ 0xb0000000 │ │ │ │ + rscseq r3, r2, #200, 20 @ 0xc8000 │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ - rscseq r4, r2, #128, 20 @ 0x80000 │ │ │ │ - rscseq r4, r2, #124, 20 @ 0x7c000 │ │ │ │ + rscseq r3, r2, #128, 20 @ 0x80000 │ │ │ │ + rscseq r3, r2, #124, 20 @ 0x7c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e5c18 <__cxa_atexit@plt+0xd8df8> │ │ │ │ @@ -222076,17 +222076,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #180, 10 @ 0x2d000000 │ │ │ │ - rscseq r4, r2, #44, 20 @ 0x2c000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #196, 10 @ 0x31000000 │ │ │ │ + rscseq r3, r2, #44, 20 @ 0x2c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e5c94 <__cxa_atexit@plt+0xd8e74> │ │ │ │ @@ -222104,29 +222104,29 @@ │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ ldr r7, [pc, #64] @ e5cc8 <__cxa_atexit@plt+0xd8ea8> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e5cc0 <__cxa_atexit@plt+0xd8ea0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #200, 6 @ 0x20000003 │ │ │ │ - rscseq r4, r2, #236, 18 @ 0x3b0000 │ │ │ │ + tsteq r3, #216, 6 @ 0x60000003 │ │ │ │ + rscseq r3, r2, #236, 18 @ 0x3b0000 │ │ │ │ andeq r0, r0, r4, asr #13 │ │ │ │ - tsteq r3, #16, 16 @ 0x100000 │ │ │ │ + tsteq r3, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e5d34 <__cxa_atexit@plt+0xd8f14> │ │ │ │ ldr r1, [pc, #80] @ e5d3c <__cxa_atexit@plt+0xd8f1c> │ │ │ │ @@ -222144,15 +222144,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r8, #2] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ b 5bb18 <__cxa_atexit@plt+0x4ecf8> │ │ │ │ ldr r8, [r8, #3] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -222161,16 +222161,16 @@ │ │ │ │ bne e5d68 <__cxa_atexit@plt+0xd8f48> │ │ │ │ ldr r8, [r3, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ b 5bb18 <__cxa_atexit@plt+0x4ecf8> │ │ │ │ ldr r3, [r3, #8] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - rscseq r4, r2, #100, 16 @ 0x640000 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + rscseq r3, r2, #100, 16 @ 0x640000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e5dd0 <__cxa_atexit@plt+0xd8fb0> │ │ │ │ ldr r2, [pc, #84] @ e5dec <__cxa_atexit@plt+0xd8fcc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -222183,25 +222183,25 @@ │ │ │ │ cmp fp, r2 │ │ │ │ str r1, [r5, #-8] │ │ │ │ bhi e5dd8 <__cxa_atexit@plt+0xd8fb8> │ │ │ │ ldr r3, [pc, #52] @ e5df8 <__cxa_atexit@plt+0xd8fd8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e5df4 <__cxa_atexit@plt+0xd8fd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r3, #116, 4 @ 0x40000007 │ │ │ │ - rscseq r4, r2, #252, 14 @ 0x3f00000 │ │ │ │ + tsteq r3, #132, 4 @ 0x40000008 │ │ │ │ + rscseq r3, r2, #252, 14 @ 0x3f00000 │ │ │ │ @ instruction: 0xffffe1c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -222210,17 +222210,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #156, 6 @ 0x70000002 │ │ │ │ - rscseq r4, r2, #156, 14 @ 0x2700000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #172, 6 @ 0xb0000002 │ │ │ │ + rscseq r3, r2, #156, 14 @ 0x2700000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e5ec0 <__cxa_atexit@plt+0xd90a0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -222253,15 +222253,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - tsteq r3, #140, 2 @ 0x23 │ │ │ │ + tsteq r3, #156, 2 @ 0x27 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -222270,17 +222270,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #172, 4 @ 0xc000000a │ │ │ │ - rscseq r4, r2, #36, 14 @ 0x900000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #188, 4 @ 0xc000000b │ │ │ │ + rscseq r3, r2, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e5f9c <__cxa_atexit@plt+0xd917c> │ │ │ │ @@ -222298,30 +222298,30 @@ │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ ldr r7, [pc, #64] @ e5fd0 <__cxa_atexit@plt+0xd91b0> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e5fc8 <__cxa_atexit@plt+0xd91a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #192 @ 0xc0 │ │ │ │ - rscseq r4, r2, #220, 12 @ 0xdc00000 │ │ │ │ + tsteq r3, #208 @ 0xd0 │ │ │ │ + rscseq r3, r2, #220, 12 @ 0xdc00000 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ - tsteq r3, #8, 10 @ 0x2000000 │ │ │ │ - rscseq r3, r2, #156, 22 @ 0x27000 │ │ │ │ + tsteq r3, #24, 10 @ 0x6000000 │ │ │ │ + rscseq r2, r2, #156, 22 @ 0x27000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e602c <__cxa_atexit@plt+0xd920c> │ │ │ │ ldr r2, [pc, #84] @ e6048 <__cxa_atexit@plt+0xd9228> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -222334,25 +222334,25 @@ │ │ │ │ cmp fp, r2 │ │ │ │ str r1, [r5, #-8] │ │ │ │ bhi e6034 <__cxa_atexit@plt+0xd9214> │ │ │ │ ldr r3, [pc, #52] @ e6054 <__cxa_atexit@plt+0xd9234> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e6050 <__cxa_atexit@plt+0xd9230> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r3, #24 │ │ │ │ - rscseq r3, r2, #52, 22 @ 0xd000 │ │ │ │ + tsteq r3, #40 @ 0x28 │ │ │ │ + rscseq r2, r2, #52, 22 @ 0xd000 │ │ │ │ @ instruction: 0xfffdd6c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -222361,17 +222361,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #64, 2 │ │ │ │ - rscseq r4, r2, #184, 10 @ 0x2e000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #80, 2 │ │ │ │ + rscseq r3, r2, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e6120 <__cxa_atexit@plt+0xd9300> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -222405,15 +222405,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - tsteq r3, #52, 30 @ 0xd0 │ │ │ │ + tstpeq r2, #68, 30 @ p-variant is OBSOLETE @ 0x110 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -222422,17 +222422,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #76 @ 0x4c │ │ │ │ - rscseq r3, r2, #140, 16 @ 0x8c0000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r3, #92 @ 0x5c │ │ │ │ + rscseq r2, r2, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e61e8 <__cxa_atexit@plt+0xd93c8> │ │ │ │ ldr r2, [pc, #84] @ e6204 <__cxa_atexit@plt+0xd93e4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -222445,25 +222445,25 @@ │ │ │ │ cmp fp, r2 │ │ │ │ str r1, [r5, #-8] │ │ │ │ bhi e61f0 <__cxa_atexit@plt+0xd93d0> │ │ │ │ ldr r3, [pc, #52] @ e6210 <__cxa_atexit@plt+0xd93f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e620c <__cxa_atexit@plt+0xd93ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r3, #92, 28 @ 0x5c0 │ │ │ │ - rscseq r3, r2, #36, 16 @ 0x240000 │ │ │ │ + tstpeq r2, #108, 28 @ p-variant is OBSOLETE @ 0x6c0 │ │ │ │ + rscseq r2, r2, #36, 16 @ 0x240000 │ │ │ │ @ instruction: 0xfffda480 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -222472,17 +222472,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #132, 30 @ 0x210 │ │ │ │ - rscseq r3, r2, #196, 14 @ 0x3100000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq r2, #148, 30 @ p-variant is OBSOLETE @ 0x250 │ │ │ │ + rscseq r2, r2, #196, 14 @ 0x3100000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e62c4 <__cxa_atexit@plt+0xd94a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -222509,15 +222509,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r3, #128, 26 @ 0x2000 │ │ │ │ + tstpeq r2, #144, 26 @ p-variant is OBSOLETE @ 0x2400 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -222526,17 +222526,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #172, 28 @ 0xac0 │ │ │ │ - rscseq r4, r2, #36, 6 @ 0x90000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq r2, #188, 28 @ p-variant is OBSOLETE @ 0xbc0 │ │ │ │ + rscseq r3, r2, #36, 6 @ 0x90000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #24 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi e63a8 <__cxa_atexit@plt+0xd9588> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -222557,89 +222557,89 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r3, #168, 24 @ 0xa800 │ │ │ │ + tstpeq r2, #184, 24 @ p-variant is OBSOLETE @ 0xb800 │ │ │ │ @ instruction: 0xfffff7c4 │ │ │ │ - rscseq r4, r2, #132, 4 @ 0x40000008 │ │ │ │ + rscseq r3, r2, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e63f0 <__cxa_atexit@plt+0xd95d0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r4, r2, #96, 4 │ │ │ │ + rscseq r3, r2, #96, 4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e6414 <__cxa_atexit@plt+0xd95f4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r4, r2, #60, 4 @ 0xc0000003 │ │ │ │ + rscseq r3, r2, #60, 4 @ 0xc0000003 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e6438 <__cxa_atexit@plt+0xd9618> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r4, r2, #24, 4 @ 0x80000001 │ │ │ │ + rscseq r3, r2, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e645c <__cxa_atexit@plt+0xd963c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r4, r2, #244, 2 @ 0x3d │ │ │ │ + rscseq r3, r2, #244, 2 @ 0x3d │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e6480 <__cxa_atexit@plt+0xd9660> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r4, r2, #208, 2 @ 0x34 │ │ │ │ + rscseq r3, r2, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e64a4 <__cxa_atexit@plt+0xd9684> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r4, r2, #172, 2 @ 0x2b │ │ │ │ + rscseq r3, r2, #172, 2 @ 0x2b │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e64c8 <__cxa_atexit@plt+0xd96a8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r4, r2, #136, 2 @ 0x22 │ │ │ │ + rscseq r3, r2, #136, 2 @ 0x22 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #140 @ 0x8c │ │ │ │ mov ip, r7 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -222711,25 +222711,25 @@ │ │ │ │ ldr fp, [sp, #4] │ │ │ │ add r9, r4, #1 │ │ │ │ mov r4, sl │ │ │ │ b 5d050 <__cxa_atexit@plt+0x50230> │ │ │ │ mov r7, #140 @ 0x8c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, ip │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff730 │ │ │ │ - rscseq r4, r2, #12, 2 │ │ │ │ + rscseq r3, r2, #12, 2 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - tsteq r3, #216, 20 @ 0xd8000 │ │ │ │ - tsteq r3, #248, 20 @ 0xf8000 │ │ │ │ + tstpeq r2, #232, 20 @ p-variant is OBSOLETE @ 0xe8000 │ │ │ │ + tstpeq r2, #8, 22 @ p-variant is OBSOLETE @ 0x2000 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ @ instruction: 0xfffff8a8 │ │ │ │ - rscseq r4, r2, #124 @ 0x7c │ │ │ │ - tsteq r3, #188, 24 @ 0xbc00 │ │ │ │ - rscseq r4, r2, #28 │ │ │ │ + rscseq r3, r2, #124 @ 0x7c │ │ │ │ + tstpeq r2, #204, 24 @ p-variant is OBSOLETE @ 0xcc00 │ │ │ │ + rscseq r3, r2, #28 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -222739,24 +222739,24 @@ │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ ldr r7, [pc, #40] @ e669c <__cxa_atexit@plt+0xd987c> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #24] @ e66a0 <__cxa_atexit@plt+0xd9880> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - tsteq r3, #36, 28 @ 0x240 │ │ │ │ - rscseq r4, r2, #16 │ │ │ │ + tstpeq r2, #52, 28 @ p-variant is OBSOLETE @ 0x340 │ │ │ │ + rscseq r3, r2, #16 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -222769,16 +222769,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e66f8 <__cxa_atexit@plt+0xd98d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #192, 26 @ 0x3000 │ │ │ │ - rscseq r3, r2, #188, 30 @ 0x2f0 │ │ │ │ + tstpeq r2, #208, 26 @ p-variant is OBSOLETE @ 0x3400 │ │ │ │ + rscseq r2, r2, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -222791,23 +222791,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e6750 <__cxa_atexit@plt+0xd9930> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #92, 26 @ 0x1700 │ │ │ │ - rscseq r3, r2, #104, 30 @ 0x1a0 │ │ │ │ - sbcseq lr, r4, #10092544 @ 0x9a0000 │ │ │ │ + tstpeq r2, #108, 26 @ p-variant is OBSOLETE @ 0x1b00 │ │ │ │ + rscseq r2, r2, #104, 30 @ 0x1a0 │ │ │ │ + sbcseq lr, r4, #228589568 @ 0xda00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq lr, r4, #196, 16 @ 0xc40000 │ │ │ │ + sbcseq lr, r4, #4, 14 @ 0x100000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ b be60 <__ioctl_time64@plt> │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ @@ -222823,26 +222823,26 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r7, [pc, #48] @ e67f4 <__cxa_atexit@plt+0xd99d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ str r8, [r5, #-12]! │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b e68b0 <__cxa_atexit@plt+0xd9a90> │ │ │ │ ldr r7, [pc, #16] @ e67f8 <__cxa_atexit@plt+0xd99d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r3, #116, 16 @ 0x740000 │ │ │ │ - rscseq r3, r2, #220, 28 @ 0xdc0 │ │ │ │ + tstpeq r2, #132, 16 @ p-variant is OBSOLETE @ 0x840000 │ │ │ │ + rscseq r2, r2, #220, 28 @ 0xdc0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e687c <__cxa_atexit@plt+0xd9a5c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -222875,19 +222875,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #168, 16 @ 0xa80000 │ │ │ │ - tsteq r3, #244, 18 @ 0x3d0000 │ │ │ │ - tsteq r3, #236, 16 @ 0xec0000 │ │ │ │ - tsteq r3, #220, 16 @ 0xdc0000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq r2, #184, 16 @ p-variant is OBSOLETE @ 0xb80000 │ │ │ │ + tstpeq r2, #4, 20 @ p-variant is OBSOLETE @ 0x4000 │ │ │ │ + tstpeq r2, #252, 16 @ p-variant is OBSOLETE @ 0xfc0000 │ │ │ │ + tstpeq r2, #236, 16 @ p-variant is OBSOLETE @ 0xec0000 │ │ │ │ mov lr, r5 │ │ │ │ str r7, [sp, #12] │ │ │ │ ldr r7, [lr, #8]! │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r0, r6, #8 │ │ │ │ cmp r3, r0 │ │ │ │ bcc e6a1c <__cxa_atexit@plt+0xd9bfc> │ │ │ │ @@ -222970,23 +222970,23 @@ │ │ │ │ ldr r6, [sp, #4] │ │ │ │ str r8, [r5, #-8]! │ │ │ │ str sl, [r1] │ │ │ │ str r7, [lr] │ │ │ │ sub r8, r6, #2 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r6, [pc, #124] @ e6aa0 <__cxa_atexit@plt+0xd9c80> │ │ │ │ ldr fp, [sp, #12] │ │ │ │ mov r3, #8 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #84] @ e6a98 <__cxa_atexit@plt+0xd9c78> │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r6, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ sub r5, r1, #4 │ │ │ │ @@ -222999,28 +222999,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ sub r5, r1, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r3, #144, 12 @ 0x9000000 │ │ │ │ + tstpeq r2, #160, 12 @ p-variant is OBSOLETE @ 0xa000000 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - tsteq r3, #124, 12 @ 0x7c00000 │ │ │ │ - rscseq r3, r2, #120, 24 @ 0x7800 │ │ │ │ - rscseq r3, r2, #84, 24 @ 0x5400 │ │ │ │ + tstpeq r2, #140, 12 @ p-variant is OBSOLETE @ 0x8c00000 │ │ │ │ + rscseq r2, r2, #120, 24 @ 0x7800 │ │ │ │ + rscseq r2, r2, #84, 24 @ 0x5400 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq r3, r2, #28, 24 @ 0x1c00 │ │ │ │ + rscseq r2, r2, #28, 24 @ 0x1c00 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b e68b0 <__cxa_atexit@plt+0xd9a90> │ │ │ │ - rscseq r3, r2, #244, 22 @ 0x3d000 │ │ │ │ + rscseq r2, r2, #244, 22 @ 0x3d000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e6b24 <__cxa_atexit@plt+0xd9d04> │ │ │ │ @@ -223038,37 +223038,37 @@ │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r1, r7, r8, r9} │ │ │ │ str r2, [r6, #24] │ │ │ │ sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #20 │ │ │ │ - b 3fc2f8 <__cxa_atexit@plt+0x3ef4d8> │ │ │ │ + b 3dc550 <__cxa_atexit@plt+0x3cf730> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #48, 12 @ 0x3000000 │ │ │ │ - rscseq r3, r2, #104, 22 @ 0x1a000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq r2, #64, 12 @ p-variant is OBSOLETE @ 0x4000000 │ │ │ │ + rscseq r2, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ mov sl, r7 │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc300 <__cxa_atexit@plt+0x3ef4e0> │ │ │ │ - rscseq r3, r2, #68, 22 @ 0x11000 │ │ │ │ + b 3dc558 <__cxa_atexit@plt+0x3cf738> │ │ │ │ + rscseq r2, r2, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldmdb r5, {r8, sl} │ │ │ │ str r7, [r5] │ │ │ │ - b 3fc300 <__cxa_atexit@plt+0x3ef4e0> │ │ │ │ - rscseq r3, r2, #60, 22 @ 0xf000 │ │ │ │ + b 3dc558 <__cxa_atexit@plt+0x3cf738> │ │ │ │ + rscseq r2, r2, #60, 22 @ 0xf000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi e6bfc <__cxa_atexit@plt+0xd9ddc> │ │ │ │ ldr r3, [pc, #104] @ e6c0c <__cxa_atexit@plt+0xd9dec> │ │ │ │ @@ -223097,16 +223097,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e6c14 <__cxa_atexit@plt+0xd9df4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rscseq r3, r2, #208, 20 @ 0xd0000 │ │ │ │ - rscseq r3, r2, #168, 20 @ 0xa8000 │ │ │ │ + rscseq r2, r2, #208, 20 @ 0xd0000 │ │ │ │ + rscseq r2, r2, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #44] @ e6c58 <__cxa_atexit@plt+0xd9e38> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -223115,15 +223115,15 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq e6c50 <__cxa_atexit@plt+0xd9e30> │ │ │ │ b e6c68 <__cxa_atexit@plt+0xd9e48> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r3, r2, #100, 20 @ 0x64000 │ │ │ │ + rscseq r2, r2, #100, 20 @ 0x64000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ cmp r2, #2 │ │ │ │ bne e6ca0 <__cxa_atexit@plt+0xd9e80> │ │ │ │ @@ -223131,15 +223131,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #344] @ e6dec <__cxa_atexit@plt+0xd9fcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r3, r2 │ │ │ │ bcc e6d94 <__cxa_atexit@plt+0xd9f74> │ │ │ │ add lr, r7, #3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldm lr, {r0, r1, sl, lr} │ │ │ │ @@ -223155,15 +223155,15 @@ │ │ │ │ sub r8, r2, #2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r7, r9 │ │ │ │ stmib r6, {r0, r1} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ sub r7, r5, #20 │ │ │ │ bls e6d40 <__cxa_atexit@plt+0xd9f20> │ │ │ │ ldr r2, [pc, #184] @ e6dc8 <__cxa_atexit@plt+0xd9fa8> │ │ │ │ cmp fp, r7 │ │ │ │ stmib r5, {r0, sl} │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -223196,34 +223196,34 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b e68b0 <__cxa_atexit@plt+0xd9a90> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #40] @ e6dd4 <__cxa_atexit@plt+0xd9fb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, lr │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ e6ddc <__cxa_atexit@plt+0xd9fbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ - tsteq r3, #184, 4 @ 0x8000000b │ │ │ │ - rscseq r3, r2, #20, 18 @ 0x50000 │ │ │ │ + tstpeq r2, #200, 4 @ p-variant is OBSOLETE @ 0x8000000c │ │ │ │ + rscseq r2, r2, #20, 18 @ 0x50000 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - rscseq r3, r2, #4, 18 @ 0x10000 │ │ │ │ + rscseq r2, r2, #4, 18 @ 0x10000 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ - tsteq r3, #152, 6 @ 0x60000002 │ │ │ │ + tstpeq r2, #168, 6 @ p-variant is OBSOLETE @ 0xa0000002 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - tsteq r3, #164, 6 @ 0x90000002 │ │ │ │ + tstpeq r2, #180, 6 @ p-variant is OBSOLETE @ 0xd0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e6e5c <__cxa_atexit@plt+0xda03c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -223251,19 +223251,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #200, 4 @ 0x8000000c │ │ │ │ - tsteq r3, #8, 6 @ 0x20000000 │ │ │ │ - tsteq r3, #252, 4 @ 0xc000000f │ │ │ │ - rscseq r3, r2, #40, 16 @ 0x280000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq r2, #216, 4 @ p-variant is OBSOLETE @ 0x8000000d │ │ │ │ + tstpeq r2, #24, 6 @ p-variant is OBSOLETE @ 0x60000000 │ │ │ │ + tstpeq r2, #12, 6 @ p-variant is OBSOLETE @ 0x30000000 │ │ │ │ + rscseq r2, r2, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e6ef0 <__cxa_atexit@plt+0xda0d0> │ │ │ │ @@ -223281,66 +223281,66 @@ │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r1, r7, r8, r9} │ │ │ │ str r2, [r6, #24] │ │ │ │ sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #20 │ │ │ │ - b 3fc2f8 <__cxa_atexit@plt+0x3ef4d8> │ │ │ │ + b 3dc550 <__cxa_atexit@plt+0x3cf730> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r3, #100, 4 @ 0x40000006 │ │ │ │ - rscseq r3, r2, #156, 14 @ 0x2700000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq r2, #116, 4 @ p-variant is OBSOLETE @ 0x40000007 │ │ │ │ + rscseq r2, r2, #156, 14 @ 0x2700000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ mov sl, r7 │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc300 <__cxa_atexit@plt+0x3ef4e0> │ │ │ │ - rscseq r3, r2, #120, 14 @ 0x1e00000 │ │ │ │ + b 3dc558 <__cxa_atexit@plt+0x3cf738> │ │ │ │ + rscseq r2, r2, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldmdb r5, {r8, sl} │ │ │ │ str r7, [r5] │ │ │ │ - b 3fc300 <__cxa_atexit@plt+0x3ef4e0> │ │ │ │ - rscseq r3, r2, #200, 20 @ 0xc8000 │ │ │ │ + b 3dc558 <__cxa_atexit@plt+0x3cf738> │ │ │ │ + rscseq r2, r2, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi e6fac <__cxa_atexit@plt+0xda18c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq e6fa4 <__cxa_atexit@plt+0xda184> │ │ │ │ ldr r3, [pc, #52] @ e6fb4 <__cxa_atexit@plt+0xda194> │ │ │ │ ldr r9, [pc, #52] @ e6fb8 <__cxa_atexit@plt+0xda198> │ │ │ │ ldr r2, [pc, #52] @ e6fbc <__cxa_atexit@plt+0xda19c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fbec8 <__cxa_atexit@plt+0x3ef0a8> │ │ │ │ + b 3dc120 <__cxa_atexit@plt+0x3cf300> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r2, #108, 20 @ 0x6c000 │ │ │ │ - rscseq r3, r2, #124, 20 @ 0x7c000 │ │ │ │ - tsteq r3, #152 @ 0x98 │ │ │ │ - rscseq r3, r2, #120, 20 @ 0x78000 │ │ │ │ + rscseq r2, r2, #108, 20 @ 0x6c000 │ │ │ │ + rscseq r2, r2, #124, 20 @ 0x7c000 │ │ │ │ + tstpeq r2, #168 @ p-variant is OBSOLETE @ 0xa8 │ │ │ │ + rscseq r2, r2, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi e7030 <__cxa_atexit@plt+0xda210> │ │ │ │ ldr r1, [pc, #128] @ e7060 <__cxa_atexit@plt+0xda240> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ @@ -223372,19 +223372,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, lr │ │ │ │ mov r1, #12 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ bx r3 │ │ │ │ - tsteq r3, #56 @ 0x38 │ │ │ │ - tsteq r3, #44, 2 │ │ │ │ - rscseq r3, r2, #248, 18 @ 0x3e0000 │ │ │ │ + tstpeq r2, #72 @ p-variant is OBSOLETE @ 0x48 │ │ │ │ + tstpeq r2, #60, 2 @ p-variant is OBSOLETE │ │ │ │ + rscseq r2, r2, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r8, asr #7 │ │ │ │ - rscseq r3, r2, #200, 18 @ 0x320000 │ │ │ │ + rscseq r2, r2, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e70c8 <__cxa_atexit@plt+0xda2a8> │ │ │ │ ldr lr, [pc, #64] @ e70d4 <__cxa_atexit@plt+0xda2b4> │ │ │ │ @@ -223402,16 +223402,16 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tstpeq r2, #112, 30 @ p-variant is OBSOLETE @ 0x1c0 │ │ │ │ - rscseq r3, r2, #92, 18 @ 0x170000 │ │ │ │ + tsteq r2, #128, 30 @ 0x200 │ │ │ │ + rscseq r2, r2, #92, 18 @ 0x170000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e7158 <__cxa_atexit@plt+0xda338> │ │ │ │ @@ -223459,22 +223459,22 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ b e71b4 <__cxa_atexit@plt+0xda394> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq r2, #188, 30 @ p-variant is OBSOLETE @ 0x2f0 │ │ │ │ - tstpeq r2, #20, 30 @ p-variant is OBSOLETE @ 0x50 │ │ │ │ - tstpeq r2, #252, 28 @ p-variant is OBSOLETE @ 0xfc0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r2, #204, 30 @ 0x330 │ │ │ │ + tsteq r2, #36, 30 @ 0x90 │ │ │ │ + tsteq r2, #12, 30 @ 0x30 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - tstpeq r2, #32, 30 @ p-variant is OBSOLETE @ 0x80 │ │ │ │ - tstpeq r2, #92, 30 @ p-variant is OBSOLETE @ 0x170 │ │ │ │ - rscseq r3, r2, #96, 16 @ 0x600000 │ │ │ │ + tsteq r2, #48, 30 @ 0xc0 │ │ │ │ + tsteq r2, #108, 30 @ 0x1b0 │ │ │ │ + rscseq r2, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi e7240 <__cxa_atexit@plt+0xda420> │ │ │ │ ldr r0, [pc, #120] @ e7270 <__cxa_atexit@plt+0xda450> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -223504,18 +223504,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, lr │ │ │ │ mov r1, #12 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ bx r3 │ │ │ │ - tstpeq r2, #32, 28 @ p-variant is OBSOLETE @ 0x200 │ │ │ │ - rscseq r3, r2, #232, 14 @ 0x3a00000 │ │ │ │ + tsteq r2, #48, 28 @ 0x300 │ │ │ │ + rscseq r2, r2, #232, 14 @ 0x3a00000 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ - rscseq r3, r2, #188, 14 @ 0x2f00000 │ │ │ │ + rscseq r2, r2, #188, 14 @ 0x2f00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e72e4 <__cxa_atexit@plt+0xda4c4> │ │ │ │ ldr lr, [pc, #80] @ e72f0 <__cxa_atexit@plt+0xda4d0> │ │ │ │ @@ -223537,16 +223537,16 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tstpeq r2, #92, 26 @ p-variant is OBSOLETE @ 0x1700 │ │ │ │ - rscseq r3, r2, #64, 14 @ 0x1000000 │ │ │ │ + tsteq r2, #108, 26 @ 0x1b00 │ │ │ │ + rscseq r2, r2, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -223590,20 +223590,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b e73c0 <__cxa_atexit@plt+0xda5a0> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq r2, #8, 26 @ p-variant is OBSOLETE @ 0x200 │ │ │ │ - tstpeq r2, #240, 24 @ p-variant is OBSOLETE @ 0xf000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r2, #24, 26 @ 0x600 │ │ │ │ + tsteq r2, #0, 26 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - tstpeq r2, #72, 26 @ p-variant is OBSOLETE @ 0x1200 │ │ │ │ - rscseq r3, r2, #88, 12 @ 0x5800000 │ │ │ │ + tsteq r2, #88, 26 @ 0x1600 │ │ │ │ + rscseq r2, r2, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e7434 <__cxa_atexit@plt+0xda614> │ │ │ │ @@ -223621,15 +223621,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r3, r2, #244, 10 @ 0x3d000000 │ │ │ │ + rscseq r2, r2, #244, 10 @ 0x3d000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e74cc <__cxa_atexit@plt+0xda6ac> │ │ │ │ ldr r3, [pc, #212] @ e7538 <__cxa_atexit@plt+0xda718> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -223681,21 +223681,21 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ b e752c <__cxa_atexit@plt+0xda70c> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ - tstpeq r2, #132, 22 @ p-variant is OBSOLETE @ 0x21000 │ │ │ │ + tsteq r2, #148, 22 @ 0x25000 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - tstpeq r2, #212, 22 @ p-variant is OBSOLETE @ 0x35000 │ │ │ │ - rscseq r3, r2, #236, 8 @ 0xec000000 │ │ │ │ + tsteq r2, #228, 22 @ 0x39000 │ │ │ │ + rscseq r2, r2, #236, 8 @ 0xec000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e75b0 <__cxa_atexit@plt+0xda790> │ │ │ │ @@ -223714,18 +223714,18 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r2, lr} │ │ │ │ str r3, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ - tstpeq r2, #236, 20 @ p-variant is OBSOLETE @ 0xec000 │ │ │ │ - rscseq r3, r2, #8, 2 │ │ │ │ + tsteq r2, #252, 20 @ 0xfc000 │ │ │ │ + rscseq r2, r2, #8, 2 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ mov r3, r8 │ │ │ │ @@ -223744,16 +223744,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - rscseq r3, r2, #32, 8 @ 0x20000000 │ │ │ │ - rscseq r3, r2, #4, 8 @ 0x4000000 │ │ │ │ + rscseq r2, r2, #32, 8 @ 0x20000000 │ │ │ │ + rscseq r2, r2, #4, 8 @ 0x4000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi e76a4 <__cxa_atexit@plt+0xda884> │ │ │ │ ldr r1, [pc, #128] @ e76d4 <__cxa_atexit@plt+0xda8b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ @@ -223785,19 +223785,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, lr │ │ │ │ mov r1, #12 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ bx r3 │ │ │ │ - tstpeq r2, #196, 18 @ p-variant is OBSOLETE @ 0x310000 │ │ │ │ - tstpeq r2, #184, 20 @ p-variant is OBSOLETE @ 0xb8000 │ │ │ │ - rscseq r3, r2, #132, 6 @ 0x10000002 │ │ │ │ + tsteq r2, #212, 18 @ 0x350000 │ │ │ │ + tsteq r2, #200, 20 @ 0xc8000 │ │ │ │ + rscseq r2, r2, #132, 6 @ 0x10000002 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - rscseq r3, r2, #84, 6 @ 0x50000001 │ │ │ │ + rscseq r2, r2, #84, 6 @ 0x50000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e773c <__cxa_atexit@plt+0xda91c> │ │ │ │ ldr lr, [pc, #64] @ e7748 <__cxa_atexit@plt+0xda928> │ │ │ │ @@ -223815,16 +223815,16 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tstpeq r2, #252, 16 @ p-variant is OBSOLETE @ 0xfc0000 │ │ │ │ - rscseq r3, r2, #232, 4 @ 0x8000000e │ │ │ │ + tsteq r2, #12, 18 @ 0x30000 │ │ │ │ + rscseq r2, r2, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e77cc <__cxa_atexit@plt+0xda9ac> │ │ │ │ @@ -223872,22 +223872,22 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ b e7828 <__cxa_atexit@plt+0xdaa08> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq r2, #72, 18 @ p-variant is OBSOLETE @ 0x120000 │ │ │ │ - tstpeq r2, #160, 16 @ p-variant is OBSOLETE @ 0xa00000 │ │ │ │ - tstpeq r2, #136, 16 @ p-variant is OBSOLETE @ 0x880000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r2, #88, 18 @ 0x160000 │ │ │ │ + tsteq r2, #176, 16 @ 0xb00000 │ │ │ │ + tsteq r2, #152, 16 @ 0x980000 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - tstpeq r2, #172, 16 @ p-variant is OBSOLETE @ 0xac0000 │ │ │ │ - tstpeq r2, #232, 16 @ p-variant is OBSOLETE @ 0xe80000 │ │ │ │ - rscseq r3, r2, #236, 2 @ 0x3b │ │ │ │ + tsteq r2, #188, 16 @ 0xbc0000 │ │ │ │ + tsteq r2, #248, 16 @ 0xf80000 │ │ │ │ + rscseq r2, r2, #236, 2 @ 0x3b │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi e78b4 <__cxa_atexit@plt+0xdaa94> │ │ │ │ ldr r0, [pc, #120] @ e78e4 <__cxa_atexit@plt+0xdaac4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -223917,18 +223917,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, lr │ │ │ │ mov r1, #12 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ bx r3 │ │ │ │ - tstpeq r2, #172, 14 @ p-variant is OBSOLETE @ 0x2b00000 │ │ │ │ - rscseq r3, r2, #116, 2 │ │ │ │ + tsteq r2, #188, 14 @ 0x2f00000 │ │ │ │ + rscseq r2, r2, #116, 2 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ - rscseq r3, r2, #72, 2 │ │ │ │ + rscseq r2, r2, #72, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e7958 <__cxa_atexit@plt+0xdab38> │ │ │ │ ldr lr, [pc, #80] @ e7964 <__cxa_atexit@plt+0xdab44> │ │ │ │ @@ -223950,16 +223950,16 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tstpeq r2, #232, 12 @ p-variant is OBSOLETE @ 0xe800000 │ │ │ │ - rscseq r3, r2, #204 @ 0xcc │ │ │ │ + tsteq r2, #248, 12 @ 0xf800000 │ │ │ │ + rscseq r2, r2, #204 @ 0xcc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -224003,20 +224003,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b e7a34 <__cxa_atexit@plt+0xdac14> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq r2, #148, 12 @ p-variant is OBSOLETE @ 0x9400000 │ │ │ │ - tstpeq r2, #124, 12 @ p-variant is OBSOLETE @ 0x7c00000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r2, #164, 12 @ 0xa400000 │ │ │ │ + tsteq r2, #140, 12 @ 0x8c00000 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - tstpeq r2, #212, 12 @ p-variant is OBSOLETE @ 0xd400000 │ │ │ │ - rscseq r2, r2, #228, 30 @ 0x390 │ │ │ │ + tsteq r2, #228, 12 @ 0xe400000 │ │ │ │ + rscseq r1, r2, #228, 30 @ 0x390 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e7aa4 <__cxa_atexit@plt+0xdac84> │ │ │ │ @@ -224033,15 +224033,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r2, r2, #132, 30 @ 0x210 │ │ │ │ + rscseq r1, r2, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e7b40 <__cxa_atexit@plt+0xdad20> │ │ │ │ ldr r3, [pc, #216] @ e7bac <__cxa_atexit@plt+0xdad8c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -224094,21 +224094,21 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ b e7ba0 <__cxa_atexit@plt+0xdad80> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ - tstpeq r2, #16, 10 @ p-variant is OBSOLETE @ 0x4000000 │ │ │ │ + tsteq r2, #32, 10 @ 0x8000000 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - tstpeq r2, #100, 10 @ p-variant is OBSOLETE @ 0x19000000 │ │ │ │ - rscseq r2, r2, #120, 28 @ 0x780 │ │ │ │ + tsteq r2, #116, 10 @ 0x1d000000 │ │ │ │ + rscseq r1, r2, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e7c28 <__cxa_atexit@plt+0xdae08> │ │ │ │ @@ -224128,17 +224128,17 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ - tstpeq r2, #120, 8 @ p-variant is OBSOLETE @ 0x78000000 │ │ │ │ + tsteq r2, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi e7cb8 <__cxa_atexit@plt+0xdae98> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -224174,21 +224174,21 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r2, r2, #148, 26 @ 0x2500 │ │ │ │ - rscseq r2, r2, #128, 26 @ 0x2000 │ │ │ │ - rscseq r2, r2, #124, 26 @ 0x1f00 │ │ │ │ + rscseq r1, r2, #148, 26 @ 0x2500 │ │ │ │ + rscseq r1, r2, #128, 26 @ 0x2000 │ │ │ │ + rscseq r1, r2, #124, 26 @ 0x1f00 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - rscseq r2, r2, #64, 26 @ 0x1000 │ │ │ │ + rscseq r1, r2, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -224205,25 +224205,25 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ b e6b90 <__cxa_atexit@plt+0xd9d70> │ │ │ │ ldr r3, [pc, #20] @ e7d6c <__cxa_atexit@plt+0xdaf4c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - rscseq r2, r2, #56, 26 @ 0xe00 │ │ │ │ + rscseq r1, r2, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 13c604c <__cxa_atexit@plt+0x13b922c> │ │ │ │ - rscseq r2, r2, #32, 26 @ 0x800 │ │ │ │ + b 1a7cdac <__cxa_atexit@plt+0x1a6ff8c> │ │ │ │ + rscseq r1, r2, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi e7e04 <__cxa_atexit@plt+0xdafe4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -224244,26 +224244,26 @@ │ │ │ │ ldr r0, [pc, #60] @ e7e28 <__cxa_atexit@plt+0xdb008> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - tstpeq r2, #76, 4 @ p-variant is OBSOLETE @ 0xc0000004 │ │ │ │ - tstpeq r2, #152, 4 @ p-variant is OBSOLETE @ 0x80000009 │ │ │ │ - rscseq r2, r2, #136, 24 @ 0x8800 │ │ │ │ + tsteq r2, #92, 4 @ 0xc0000005 │ │ │ │ + tsteq r2, #168, 4 @ 0x8000000a │ │ │ │ + rscseq r1, r2, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -224281,32 +224281,32 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r3, #12] │ │ │ │ add r8, lr, #2 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ - b 1c09ecc <__cxa_atexit@plt+0x1bfd0ac> │ │ │ │ + b 1ef1ca0 <__cxa_atexit@plt+0x1ee4e80> │ │ │ │ mov r6, r3 │ │ │ │ b e7ea8 <__cxa_atexit@plt+0xdb088> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - rscseq r2, r2, #32, 24 @ 0x2000 │ │ │ │ - rscseq r2, r2, #236, 22 @ 0x3b000 │ │ │ │ + rscseq r1, r2, #32, 24 @ 0x2000 │ │ │ │ + rscseq r1, r2, #236, 22 @ 0x3b000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 13c604c <__cxa_atexit@plt+0x13b922c> │ │ │ │ - rscseq r2, r2, #212, 22 @ 0x35000 │ │ │ │ + b 1a7cdac <__cxa_atexit@plt+0x1a6ff8c> │ │ │ │ + rscseq r1, r2, #212, 22 @ 0x35000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi e7f50 <__cxa_atexit@plt+0xdb130> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -224327,26 +224327,26 @@ │ │ │ │ ldr r0, [pc, #60] @ e7f74 <__cxa_atexit@plt+0xdb154> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - tstpeq r2, #0, 2 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r2, #76, 2 @ p-variant is OBSOLETE │ │ │ │ - rscseq r2, r2, #60, 22 @ 0xf000 │ │ │ │ + tsteq r2, #16, 2 │ │ │ │ + tsteq r2, #92, 2 │ │ │ │ + rscseq r1, r2, #60, 22 @ 0xf000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub ip, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi e7ff4 <__cxa_atexit@plt+0xdb1d4> │ │ │ │ @@ -224368,44 +224368,44 @@ │ │ │ │ str sl, [r3, #-16] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #-20] @ 0xffffffec │ │ │ │ stmdb r3, {r8, r9, lr} │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ mov r6, r3 │ │ │ │ b e8004 <__cxa_atexit@plt+0xdb1e4> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ e8014 <__cxa_atexit@plt+0xdb1f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r2, #192, 20 @ 0xc0000 │ │ │ │ + rscseq r1, r2, #192, 20 @ 0xc0000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e8040 <__cxa_atexit@plt+0xdb220> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ - tsteq r2, #232, 30 @ 0x3a0 │ │ │ │ - rscseq r2, r2, #140, 20 @ 0x8c000 │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ + tsteq r2, #248, 30 @ 0x3e0 │ │ │ │ + rscseq r1, r2, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi e809c <__cxa_atexit@plt+0xdb27c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq e8094 <__cxa_atexit@plt+0xdb274> │ │ │ │ ldr r3, [pc, #44] @ e80a4 <__cxa_atexit@plt+0xdb284> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ e80a8 <__cxa_atexit@plt+0xdb288> │ │ │ │ @@ -224413,16 +224413,16 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b a5cc8 <__cxa_atexit@plt+0x98ea8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #180, 30 @ 0x2d0 │ │ │ │ - tstpeq r2, #40, 8 @ p-variant is OBSOLETE @ 0x28000000 │ │ │ │ + tsteq r2, #196, 30 @ 0x310 │ │ │ │ + tsteq r2, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi e8170 <__cxa_atexit@plt+0xdb350> │ │ │ │ and r3, r9, #3 │ │ │ │ @@ -224463,23 +224463,23 @@ │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #20] @ e818c <__cxa_atexit@plt+0xdb36c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #28, 30 @ 0x70 │ │ │ │ - tsteq r2, #80, 30 @ 0x140 │ │ │ │ + tsteq r2, #44, 30 @ 0xb0 │ │ │ │ + tsteq r2, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r2, r2, #200, 18 @ 0x320000 │ │ │ │ + rscseq r1, r2, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -224513,18 +224513,18 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e823c <__cxa_atexit@plt+0xdb41c> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r2, #144, 28 @ 0x900 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r2, #160, 28 @ 0xa00 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - tsteq r2, #36, 28 @ 0x240 │ │ │ │ + tsteq r2, #52, 28 @ 0x340 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi e827c <__cxa_atexit@plt+0xdb45c> │ │ │ │ ldr r7, [pc, #40] @ e828c <__cxa_atexit@plt+0xdb46c> │ │ │ │ @@ -224536,15 +224536,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ b e80b8 <__cxa_atexit@plt+0xdb298> │ │ │ │ ldr r7, [pc, #12] @ e8290 <__cxa_atexit@plt+0xdb470> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r2, r2, #192, 16 @ 0xc00000 │ │ │ │ + rscseq r1, r2, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e82e4 <__cxa_atexit@plt+0xdb4c4> │ │ │ │ ldr r2, [pc, #92] @ e830c <__cxa_atexit@plt+0xdb4ec> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -224569,15 +224569,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, #76, 26 @ 0x1300 │ │ │ │ + tsteq r2, #92, 26 @ 0x1700 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #36] @ e8350 <__cxa_atexit@plt+0xdb530> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -224619,15 +224619,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e83dc <__cxa_atexit@plt+0xdb5bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ - rscseq r2, r2, #120, 14 @ 0x1e00000 │ │ │ │ + rscseq r1, r2, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e8428 <__cxa_atexit@plt+0xdb608> │ │ │ │ ldr r2, [pc, #156] @ e849c <__cxa_atexit@plt+0xdb67c> │ │ │ │ @@ -224666,19 +224666,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r2, #76, 24 @ 0x4c00 │ │ │ │ - tsteq r2, #52, 24 @ 0x3400 │ │ │ │ - tsteq r2, #208, 22 @ 0x34000 │ │ │ │ + tsteq r2, #92, 24 @ 0x5c00 │ │ │ │ + tsteq r2, #68, 24 @ 0x4400 │ │ │ │ + tsteq r2, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e8508 <__cxa_atexit@plt+0xdb6e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -224717,19 +224717,19 @@ │ │ │ │ b e80b8 <__cxa_atexit@plt+0xdb298> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - tsteq r2, #180, 22 @ 0x2d000 │ │ │ │ - tsteq r2, #156, 22 @ 0x27000 │ │ │ │ + tsteq r2, #196, 22 @ 0x31000 │ │ │ │ + tsteq r2, #172, 22 @ 0x2b000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ e85a0 <__cxa_atexit@plt+0xdb780> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r9, [r5, #8] │ │ │ │ @@ -224755,15 +224755,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ e85fc <__cxa_atexit@plt+0xdb7dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r2, r2, #88, 10 @ 0x16000000 │ │ │ │ + rscseq r1, r2, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e8670 <__cxa_atexit@plt+0xdb850> │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [pc, #120] @ e8698 <__cxa_atexit@plt+0xdb878> │ │ │ │ @@ -224797,15 +224797,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r2, #192, 18 @ 0x300000 │ │ │ │ + tsteq r2, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ e86f4 <__cxa_atexit@plt+0xdb8d4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #4]! │ │ │ │ @@ -224860,15 +224860,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r2, #192, 16 @ 0xc00000 │ │ │ │ + tsteq r2, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ e87dc <__cxa_atexit@plt+0xdb9bc> │ │ │ │ tst r7, #3 │ │ │ │ @@ -224946,19 +224946,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r2, #236, 14 @ 0x3b00000 │ │ │ │ - tsteq r2, #212, 14 @ 0x3500000 │ │ │ │ - tsteq r2, #112, 14 @ 0x1c00000 │ │ │ │ + tsteq r2, #252, 14 @ 0x3f00000 │ │ │ │ + tsteq r2, #228, 14 @ 0x3900000 │ │ │ │ + tsteq r2, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne e8970 <__cxa_atexit@plt+0xdbb50> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -225002,25 +225002,25 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #16] @ e89f4 <__cxa_atexit@plt+0xdbbd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq r2, r2, #92, 2 │ │ │ │ + rscseq r1, r2, #92, 2 │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ - tsteq r2, #80, 14 @ 0x1400000 │ │ │ │ - tsteq r2, #56, 14 @ 0xe00000 │ │ │ │ + tsteq r2, #96, 14 @ 0x1800000 │ │ │ │ + tsteq r2, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ mov r8, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e8a40 <__cxa_atexit@plt+0xdbc20> │ │ │ │ @@ -225034,15 +225034,15 @@ │ │ │ │ b e80b8 <__cxa_atexit@plt+0xdb298> │ │ │ │ ldr r7, [pc, #16] @ e8a58 <__cxa_atexit@plt+0xdbc38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff864 │ │ │ │ - rscseq r2, r2, #248 @ 0xf8 │ │ │ │ + rscseq r1, r2, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e8abc <__cxa_atexit@plt+0xdbc9c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -225066,32 +225066,32 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e8ae0 <__cxa_atexit@plt+0xdbcc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #152, 10 @ 0x26000000 │ │ │ │ + tsteq r2, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - rscseq r2, r2, #124 @ 0x7c │ │ │ │ + rscseq r1, r2, #124 @ 0x7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e8b14 <__cxa_atexit@plt+0xdbcf4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ e8b1c <__cxa_atexit@plt+0xdbcfc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 7edf8 <__cxa_atexit@plt+0x71fd8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #20, 10 @ 0x5000000 │ │ │ │ + tsteq r2, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e8b80 <__cxa_atexit@plt+0xdbd60> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -225115,17 +225115,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e8ba4 <__cxa_atexit@plt+0xdbd84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #212, 8 @ 0xd4000000 │ │ │ │ + tsteq r2, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rscseq r1, r2, #184, 30 @ 0x2e0 │ │ │ │ + rscseq r0, r2, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi e8bec <__cxa_atexit@plt+0xdbdcc> │ │ │ │ ldr r7, [pc, #52] @ e8bfc <__cxa_atexit@plt+0xdbddc> │ │ │ │ @@ -225140,15 +225140,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ e8c00 <__cxa_atexit@plt+0xdbde0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r1, r2, #88, 30 @ 0x160 │ │ │ │ + rscseq r0, r2, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e8c98 <__cxa_atexit@plt+0xdbe78> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -225199,16 +225199,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - rscseq r1, r2, #108, 28 @ 0x6c0 │ │ │ │ - tsteq r2, #132, 6 @ 0x10000002 │ │ │ │ + rscseq r0, r2, #108, 28 @ 0x6c0 │ │ │ │ + tsteq r2, #148, 6 @ 0x50000002 │ │ │ │ @ instruction: 0xfffff60c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ e8d80 <__cxa_atexit@plt+0xdbf60> │ │ │ │ ldr sl, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -225238,15 +225238,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e8d88 <__cxa_atexit@plt+0xdbf68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - rscseq r1, r2, #204, 26 @ 0x3300 │ │ │ │ + rscseq r0, r2, #204, 26 @ 0x3300 │ │ │ │ @ instruction: 0xfffff544 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #76] @ e8df4 <__cxa_atexit@plt+0xdbfd4> │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ @@ -225267,15 +225267,15 @@ │ │ │ │ ldr r7, [pc, #20] @ e8dfc <__cxa_atexit@plt+0xdbfdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffff4c4 │ │ │ │ - rscseq r1, r2, #88, 26 @ 0x1600 │ │ │ │ + rscseq r0, r2, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e8e80 <__cxa_atexit@plt+0xdc060> │ │ │ │ ldr r3, [pc, #172] @ e8ec8 <__cxa_atexit@plt+0xdc0a8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -225316,19 +225316,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ - tsteq r2, #240, 2 @ 0x3c │ │ │ │ + tsteq r2, #0, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e8f2c <__cxa_atexit@plt+0xdc10c> │ │ │ │ @@ -225345,17 +225345,17 @@ │ │ │ │ stm r8, {r2, r7, lr} │ │ │ │ sub r7, r6, #6 │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ - tsteq r2, #64, 2 │ │ │ │ + tsteq r2, #80, 2 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ bcc e9024 <__cxa_atexit@plt+0xdc204> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -225408,28 +225408,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #20] @ e9050 <__cxa_atexit@plt+0xdc230> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ - rscseq r1, r2, #12, 22 @ 0x3000 │ │ │ │ + rscseq r0, r2, #12, 22 @ 0x3000 │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ - tsteq r2, #140 @ 0x8c │ │ │ │ - tsteq r2, #160, 8 @ 0xa0000000 │ │ │ │ - tsteq r2, #100, 6 @ 0x90000001 │ │ │ │ - tsteq r2, #96, 6 @ 0x80000001 │ │ │ │ + tsteq r2, #156 @ 0x9c │ │ │ │ + tsteq r2, #176, 8 @ 0xb0000000 │ │ │ │ + tsteq r2, #116, 6 @ 0xd0000001 │ │ │ │ + tsteq r2, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e90c0 <__cxa_atexit@plt+0xdc2a0> │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -225478,22 +225478,22 @@ │ │ │ │ stm r0, {r1, r2, lr} │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ b e9140 <__cxa_atexit@plt+0xdc320> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r2, #112, 4 │ │ │ │ - tsteq r2, #68, 30 @ 0x110 │ │ │ │ - tsteq r2, #104, 30 @ 0x1a0 │ │ │ │ - tsteq r2, #124, 6 @ 0xf0000001 │ │ │ │ - tsteq r2, #64, 4 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r2, #128, 4 │ │ │ │ + tsteq r2, #84, 30 @ 0x150 │ │ │ │ + tsteq r2, #120, 30 @ 0x1e0 │ │ │ │ + tsteq r2, #140, 6 @ 0x30000002 │ │ │ │ + tsteq r2, #80, 4 │ │ │ │ @ instruction: 0xfffffa4c │ │ │ │ - tsteq r2, #168, 30 @ 0x2a0 │ │ │ │ + tsteq r2, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -225518,59 +225518,59 @@ │ │ │ │ sub r8, r6, #23 │ │ │ │ str r2, [r3, #16] │ │ │ │ add r2, r3, #20 │ │ │ │ str ip, [r3, #4] │ │ │ │ str sl, [r3, #12] │ │ │ │ stm r2, {r1, r9, lr} │ │ │ │ str r0, [r3, #32] │ │ │ │ - b 3fc308 <__cxa_atexit@plt+0x3ef4e8> │ │ │ │ + b 3dc560 <__cxa_atexit@plt+0x3cf740> │ │ │ │ ldr r7, [pc, #40] @ e921c <__cxa_atexit@plt+0xdc3fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r2, #188, 18 @ 0x2f0000 │ │ │ │ - rscseq r1, r2, #200, 18 @ 0x320000 │ │ │ │ - tsteq r2, #148, 28 @ 0x940 │ │ │ │ - tsteq r2, #0, 6 │ │ │ │ - tsteq r2, #248, 4 @ 0x8000000f │ │ │ │ - tsteq r2, #184, 28 @ 0xb80 │ │ │ │ - rscseq r1, r2, #128, 18 @ 0x200000 │ │ │ │ - rscseq r1, r2, #104, 18 @ 0x1a0000 │ │ │ │ + rscseq r0, r2, #188, 18 @ 0x2f0000 │ │ │ │ + rscseq r0, r2, #200, 18 @ 0x320000 │ │ │ │ + tsteq r2, #164, 28 @ 0xa40 │ │ │ │ + tsteq r2, #16, 6 @ 0x40000000 │ │ │ │ + tsteq r2, #8, 6 @ 0x20000000 │ │ │ │ + tsteq r2, #200, 28 @ 0xc80 │ │ │ │ + rscseq r0, r2, #128, 18 @ 0x200000 │ │ │ │ + rscseq r0, r2, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi e9284 <__cxa_atexit@plt+0xdc464> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq e927c <__cxa_atexit@plt+0xdc45c> │ │ │ │ ldr r3, [pc, #56] @ e928c <__cxa_atexit@plt+0xdc46c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #44] @ e9290 <__cxa_atexit@plt+0xdc470> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #36] @ e9294 <__cxa_atexit@plt+0xdc474> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fc238 <__cxa_atexit@plt+0x3ef418> │ │ │ │ + b 3dc490 <__cxa_atexit@plt+0x3cf670> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #216, 26 @ 0x3600 │ │ │ │ - tsteq r2, #88, 4 @ 0x80000005 │ │ │ │ - tsteq r2, #180, 26 @ 0x2d00 │ │ │ │ - rscseq r1, r2, #8, 18 @ 0x20000 │ │ │ │ + tsteq r2, #232, 26 @ 0x3a00 │ │ │ │ + tsteq r2, #104, 4 @ 0x80000006 │ │ │ │ + tsteq r2, #196, 26 @ 0x3100 │ │ │ │ + rscseq r0, r2, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e9318 <__cxa_atexit@plt+0xdc4f8> │ │ │ │ ldr r2, [pc, #100] @ e9320 <__cxa_atexit@plt+0xdc500> │ │ │ │ @@ -225589,39 +225589,39 @@ │ │ │ │ str r7, [r5, #-16] │ │ │ │ add r9, pc, r9 │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fbf68 <__cxa_atexit@plt+0x3ef148> │ │ │ │ + b 3dc1c0 <__cxa_atexit@plt+0x3cf3a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq r1, r2, #172, 16 @ 0xac0000 │ │ │ │ - rscseq r1, r2, #120, 16 @ 0x780000 │ │ │ │ + rscseq r0, r2, #172, 16 @ 0xac0000 │ │ │ │ + rscseq r0, r2, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ e935c <__cxa_atexit@plt+0xdc53c> │ │ │ │ ldr r2, [r7, #19] │ │ │ │ ldr r8, [r7, #15] │ │ │ │ ldr r9, [pc, #20] @ e9360 <__cxa_atexit@plt+0xdc540> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r2, r7} │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fbf68 <__cxa_atexit@plt+0x3ef148> │ │ │ │ + b 3dc1c0 <__cxa_atexit@plt+0x3cf3a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq r1, r2, #72, 16 @ 0x480000 │ │ │ │ - rscseq r1, r2, #16, 16 @ 0x100000 │ │ │ │ + rscseq r0, r2, #72, 16 @ 0x480000 │ │ │ │ + rscseq r0, r2, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e93d0 <__cxa_atexit@plt+0xdc5b0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -225670,37 +225670,37 @@ │ │ │ │ add r3, r6, #20 │ │ │ │ str r0, [r6, #32] │ │ │ │ stmib r6, {r5, r8, sl} │ │ │ │ sub r8, r2, #23 │ │ │ │ mov r5, ip │ │ │ │ mov r6, r2 │ │ │ │ stm r3, {r1, r9, lr} │ │ │ │ - b 3fc308 <__cxa_atexit@plt+0x3ef4e8> │ │ │ │ + b 3dc560 <__cxa_atexit@plt+0x3cf740> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #24] @ e947c <__cxa_atexit@plt+0xdc65c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, ip │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r2, #12, 14 @ 0x300000 │ │ │ │ - rscseq r1, r2, #88, 14 @ 0x1600000 │ │ │ │ - rscseq r1, r2, #104, 14 @ 0x1a00000 │ │ │ │ - tsteq r2, #52, 24 @ 0x3400 │ │ │ │ - tsteq r2, #160 @ 0xa0 │ │ │ │ - tsteq r2, #152 @ 0x98 │ │ │ │ - tsteq r2, #88, 24 @ 0x5800 │ │ │ │ - tsteq r2, #32, 2 │ │ │ │ - tsteq r2, #228, 24 @ 0xe400 │ │ │ │ - rscseq r1, r2, #20, 14 @ 0x500000 │ │ │ │ + rscseq r0, r2, #12, 14 @ 0x300000 │ │ │ │ + rscseq r0, r2, #88, 14 @ 0x1600000 │ │ │ │ + rscseq r0, r2, #104, 14 @ 0x1a00000 │ │ │ │ + tsteq r2, #68, 24 @ 0x4400 │ │ │ │ + tsteq r2, #176 @ 0xb0 │ │ │ │ + tsteq r2, #168 @ 0xa8 │ │ │ │ + tsteq r2, #104, 24 @ 0x6800 │ │ │ │ + tsteq r2, #48, 2 │ │ │ │ + tsteq r2, #244, 24 @ 0xf400 │ │ │ │ + rscseq r0, r2, #20, 14 @ 0x500000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e950c <__cxa_atexit@plt+0xdc6ec> │ │ │ │ @@ -225718,61 +225718,61 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub sl, r6, #2 │ │ │ │ mov r5, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r2, {r1, r9} │ │ │ │ - b 3fc310 <__cxa_atexit@plt+0x3ef4f0> │ │ │ │ + b 3dc568 <__cxa_atexit@plt+0x3cf748> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r1, r2, #100, 12 @ 0x6400000 │ │ │ │ + rscseq r0, r2, #100, 12 @ 0x6400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ e9578 <__cxa_atexit@plt+0xdc758> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq e9570 <__cxa_atexit@plt+0xdc750> │ │ │ │ ldr r3, [pc, #36] @ e957c <__cxa_atexit@plt+0xdc75c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fc318 <__cxa_atexit@plt+0x3ef4f8> │ │ │ │ + b 3dc570 <__cxa_atexit@plt+0x3cf750> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ e95a8 <__cxa_atexit@plt+0xdc788> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fc318 <__cxa_atexit@plt+0x3ef4f8> │ │ │ │ + b 3dc570 <__cxa_atexit@plt+0x3cf750> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r2, #224, 10 @ 0x38000000 │ │ │ │ + rscseq r0, r2, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e9640 <__cxa_atexit@plt+0xdc820> │ │ │ │ ldr r2, [pc, #100] @ e9648 <__cxa_atexit@plt+0xdc828> │ │ │ │ @@ -225791,39 +225791,39 @@ │ │ │ │ str r7, [r5, #-16] │ │ │ │ add r9, pc, r9 │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fbf68 <__cxa_atexit@plt+0x3ef148> │ │ │ │ + b 3dc1c0 <__cxa_atexit@plt+0x3cf3a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq r1, r2, #132, 10 @ 0x21000000 │ │ │ │ - rscseq r1, r2, #80, 10 @ 0x14000000 │ │ │ │ + rscseq r0, r2, #132, 10 @ 0x21000000 │ │ │ │ + rscseq r0, r2, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ e9684 <__cxa_atexit@plt+0xdc864> │ │ │ │ ldr r2, [r7, #19] │ │ │ │ ldr r8, [r7, #15] │ │ │ │ ldr r9, [pc, #20] @ e9688 <__cxa_atexit@plt+0xdc868> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r2, r7} │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fbf68 <__cxa_atexit@plt+0x3ef148> │ │ │ │ + b 3dc1c0 <__cxa_atexit@plt+0x3cf3a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq r1, r2, #32, 10 @ 0x8000000 │ │ │ │ - rscseq r1, r2, #232, 8 @ 0xe8000000 │ │ │ │ + rscseq r0, r2, #32, 10 @ 0x8000000 │ │ │ │ + rscseq r0, r2, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e96f8 <__cxa_atexit@plt+0xdc8d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -225872,37 +225872,37 @@ │ │ │ │ add r3, r6, #20 │ │ │ │ str r0, [r6, #32] │ │ │ │ stmib r6, {r5, r8, sl} │ │ │ │ sub r8, r2, #23 │ │ │ │ mov r5, ip │ │ │ │ mov r6, r2 │ │ │ │ stm r3, {r1, r9, lr} │ │ │ │ - b 3fc308 <__cxa_atexit@plt+0x3ef4e8> │ │ │ │ + b 3dc560 <__cxa_atexit@plt+0x3cf740> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #24] @ e97a4 <__cxa_atexit@plt+0xdc984> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, ip │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r2, #228, 6 @ 0x90000003 │ │ │ │ - rscseq r1, r2, #48, 8 @ 0x30000000 │ │ │ │ - rscseq r1, r2, #64, 8 @ 0x40000000 │ │ │ │ - tsteq r2, #12, 18 @ 0x30000 │ │ │ │ - tsteq r2, #120, 26 @ 0x1e00 │ │ │ │ - tsteq r2, #112, 26 @ 0x1c00 │ │ │ │ - tsteq r2, #48, 18 @ 0xc0000 │ │ │ │ - tsteq r2, #248, 26 @ 0x3e00 │ │ │ │ - tsteq r2, #188, 18 @ 0x2f0000 │ │ │ │ - rscseq r1, r2, #236, 6 @ 0xb0000003 │ │ │ │ + rscseq r0, r2, #228, 6 @ 0x90000003 │ │ │ │ + rscseq r0, r2, #48, 8 @ 0x30000000 │ │ │ │ + rscseq r0, r2, #64, 8 @ 0x40000000 │ │ │ │ + tsteq r2, #28, 18 @ 0x70000 │ │ │ │ + tsteq r2, #136, 26 @ 0x2200 │ │ │ │ + tsteq r2, #128, 26 @ 0x2000 │ │ │ │ + tsteq r2, #64, 18 @ 0x100000 │ │ │ │ + tsteq r2, #8, 28 @ 0x80 │ │ │ │ + tsteq r2, #204, 18 @ 0x330000 │ │ │ │ + rscseq r0, r2, #236, 6 @ 0xb0000003 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e9834 <__cxa_atexit@plt+0xdca14> │ │ │ │ @@ -225920,61 +225920,61 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub sl, r6, #2 │ │ │ │ mov r5, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r2, {r1, r9} │ │ │ │ - b 3fc310 <__cxa_atexit@plt+0x3ef4f0> │ │ │ │ + b 3dc568 <__cxa_atexit@plt+0x3cf748> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r1, r2, #60, 6 @ 0xf0000000 │ │ │ │ + rscseq r0, r2, #60, 6 @ 0xf0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ e98a0 <__cxa_atexit@plt+0xdca80> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq e9898 <__cxa_atexit@plt+0xdca78> │ │ │ │ ldr r3, [pc, #36] @ e98a4 <__cxa_atexit@plt+0xdca84> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fc318 <__cxa_atexit@plt+0x3ef4f8> │ │ │ │ + b 3dc570 <__cxa_atexit@plt+0x3cf750> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ e98d0 <__cxa_atexit@plt+0xdcab0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fc318 <__cxa_atexit@plt+0x3ef4f8> │ │ │ │ + b 3dc570 <__cxa_atexit@plt+0x3cf750> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r2, #204, 4 @ 0xc000000c │ │ │ │ + rscseq r0, r2, #204, 4 @ 0xc000000c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi e9964 <__cxa_atexit@plt+0xdcb44> │ │ │ │ ldr r2, [pc, #104] @ e9974 <__cxa_atexit@plt+0xdcb54> │ │ │ │ @@ -225992,46 +225992,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ moveq r2, r3 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fc320 <__cxa_atexit@plt+0x3ef500> │ │ │ │ + b 3dc578 <__cxa_atexit@plt+0x3cf758> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e9980 <__cxa_atexit@plt+0xdcb60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - rscseq r1, r2, #96, 4 │ │ │ │ - rscseq r1, r2, #52, 4 @ 0x40000003 │ │ │ │ + rscseq r0, r2, #96, 4 │ │ │ │ + rscseq r0, r2, #52, 4 @ 0x40000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ mov r2, #7 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r2, #6 │ │ │ │ ldr r3, [r7, r2] │ │ │ │ ldr r2, [pc, #24] @ e99c4 <__cxa_atexit@plt+0xdcba4> │ │ │ │ ldr r1, [pc, #24] @ e99c8 <__cxa_atexit@plt+0xdcba8> │ │ │ │ stmda r5, {r3, r7} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ moveq r1, r2 │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 3fc320 <__cxa_atexit@plt+0x3ef500> │ │ │ │ + b 3dc578 <__cxa_atexit@plt+0x3cf758> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - rscseq r1, r2, #236, 2 @ 0x3b │ │ │ │ + rscseq r0, r2, #236, 2 @ 0x3b │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ mov r1, r7 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -226059,31 +226059,31 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ stm r5, {r0, r1} │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 3fc310 <__cxa_atexit@plt+0x3ef4f0> │ │ │ │ + b 3dc568 <__cxa_atexit@plt+0x3cf748> │ │ │ │ mov r5, lr │ │ │ │ - b 3fc328 <__cxa_atexit@plt+0x3ef508> │ │ │ │ + b 3dc580 <__cxa_atexit@plt+0x3cf760> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - rscseq r1, r2, #16, 2 │ │ │ │ - rscseq r1, r2, #28, 2 │ │ │ │ + rscseq r0, r2, #16, 2 │ │ │ │ + rscseq r0, r2, #28, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ mov r1, r7 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -226111,30 +226111,30 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ stm r5, {r0, r1} │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 3fc310 <__cxa_atexit@plt+0x3ef4f0> │ │ │ │ + b 3dc568 <__cxa_atexit@plt+0x3cf748> │ │ │ │ mov r5, lr │ │ │ │ - b 3fc328 <__cxa_atexit@plt+0x3ef508> │ │ │ │ + b 3dc580 <__cxa_atexit@plt+0x3cf760> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ @ instruction: 0xfffff78c │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ - rscseq r1, r2, #64 @ 0x40 │ │ │ │ + rscseq r0, r2, #64 @ 0x40 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi e9be4 <__cxa_atexit@plt+0xdcdc4> │ │ │ │ ldr r3, [pc, #104] @ e9bf4 <__cxa_atexit@plt+0xdcdd4> │ │ │ │ @@ -226147,15 +226147,15 @@ │ │ │ │ bne e9bd0 <__cxa_atexit@plt+0xdcdb0> │ │ │ │ ldr r3, [pc, #76] @ e9bf8 <__cxa_atexit@plt+0xdcdd8> │ │ │ │ ldr r7, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ e9c00 <__cxa_atexit@plt+0xdcde0> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -226163,35 +226163,35 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e9bfc <__cxa_atexit@plt+0xdcddc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - rscseq r0, r2, #248, 30 @ 0x3e0 │ │ │ │ - rscseq r0, r2, #252, 30 @ 0x3f0 │ │ │ │ + rscseq pc, r1, #248, 30 @ 0x3e0 │ │ │ │ + rscseq pc, r1, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e9c38 <__cxa_atexit@plt+0xdce18> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r2, [pc, #40] @ e9c50 <__cxa_atexit@plt+0xdce30> │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r7, [pc, #12] @ e9c4c <__cxa_atexit@plt+0xdce2c> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r2, #148, 30 @ 0x250 │ │ │ │ + rscseq pc, r1, #148, 30 @ 0x250 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ e9c7c <__cxa_atexit@plt+0xdce5c> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -226231,15 +226231,15 @@ │ │ │ │ bne e9d28 <__cxa_atexit@plt+0xdcf08> │ │ │ │ ldr r2, [pc, #76] @ e9d48 <__cxa_atexit@plt+0xdcf28> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ e9d54 <__cxa_atexit@plt+0xdcf34> │ │ │ │ @@ -226249,15 +226249,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - rscseq r0, r2, #164, 28 @ 0xa40 │ │ │ │ + rscseq pc, r1, #164, 28 @ 0xa40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ e9d90 <__cxa_atexit@plt+0xdcf70> │ │ │ │ stmda r5, {r2, r3} │ │ │ │ @@ -226299,27 +226299,27 @@ │ │ │ │ ldr r2, [pc, #60] @ e9e44 <__cxa_atexit@plt+0xdd024> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ e9e4c <__cxa_atexit@plt+0xdd02c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rscseq r0, r2, #160, 26 @ 0x2800 │ │ │ │ + rscseq pc, r1, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #2 │ │ │ │ ble e9e70 <__cxa_atexit@plt+0xdd050> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ @@ -226336,34 +226336,34 @@ │ │ │ │ ldr r2, [pc, #60] @ e9ed8 <__cxa_atexit@plt+0xdd0b8> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e9edc <__cxa_atexit@plt+0xdd0bc> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - rscseq r0, r2, #12, 26 @ 0x300 │ │ │ │ + rscseq pc, r1, #12, 26 @ 0x300 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ e9ef8 <__cxa_atexit@plt+0xdd0d8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbf58 <__cxa_atexit@plt+0x3ef138> │ │ │ │ - rscseq r0, r2, #248, 24 @ 0xf800 │ │ │ │ - rscseq r0, r2, #8, 26 @ 0x200 │ │ │ │ + b 3dc1b0 <__cxa_atexit@plt+0x3cf390> │ │ │ │ + rscseq pc, r1, #248, 24 @ 0xf800 │ │ │ │ + rscseq pc, r1, #8, 26 @ 0x200 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi e9f5c <__cxa_atexit@plt+0xdd13c> │ │ │ │ ldr r3, [pc, #76] @ e9f6c <__cxa_atexit@plt+0xdd14c> │ │ │ │ @@ -226375,89 +226375,89 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r8, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e9f74 <__cxa_atexit@plt+0xdd154> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r0, r2, #184, 24 @ 0xb800 │ │ │ │ - rscseq r0, r2, #144, 24 @ 0x9000 │ │ │ │ + rscseq pc, r1, #184, 24 @ 0xb800 │ │ │ │ + rscseq pc, r1, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ e9f9c <__cxa_atexit@plt+0xdd17c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r2, #104, 24 @ 0x6800 │ │ │ │ + rscseq pc, r1, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ e9fc8 <__cxa_atexit@plt+0xdd1a8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ e9fcc <__cxa_atexit@plt+0xdd1ac> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fbf68 <__cxa_atexit@plt+0x3ef148> │ │ │ │ + b 3dc1c0 <__cxa_atexit@plt+0x3cf3a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r2, #144, 2 @ 0x24 │ │ │ │ + tsteq r2, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne e9ff8 <__cxa_atexit@plt+0xdd1d8> │ │ │ │ ldr r7, [pc, #24] @ ea004 <__cxa_atexit@plt+0xdd1e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbf70 <__cxa_atexit@plt+0x3ef150> │ │ │ │ - tsteq r2, #56 @ 0x38 │ │ │ │ + b 3dc1c8 <__cxa_atexit@plt+0x3cf3a8> │ │ │ │ + tsteq r2, #72 @ 0x48 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ ea030 <__cxa_atexit@plt+0xdd210> │ │ │ │ ldr r3, [pc, #20] @ ea034 <__cxa_atexit@plt+0xdd214> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ - rscseq r0, r2, #224, 22 @ 0x38000 │ │ │ │ - rscseq r0, r2, #252, 22 @ 0x3f000 │ │ │ │ - rscseq r0, r2, #20, 20 @ 0x14000 │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ + rscseq pc, r1, #224, 22 @ 0x38000 │ │ │ │ + rscseq pc, r1, #252, 22 @ 0x3f000 │ │ │ │ + rscseq pc, r1, #20, 20 @ 0x14000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ea064 <__cxa_atexit@plt+0xdd244> │ │ │ │ str r8, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ b ea078 <__cxa_atexit@plt+0xdd258> │ │ │ │ ldr r7, [pc, #8] @ ea074 <__cxa_atexit@plt+0xdd254> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r2, #216, 22 @ 0x36000 │ │ │ │ + rscseq pc, r1, #216, 22 @ 0x36000 │ │ │ │ mov fp, r7 │ │ │ │ ldm r5, {r2, r7} │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ea0ec <__cxa_atexit@plt+0xdd2cc> │ │ │ │ ldr r3, [r2, #2] │ │ │ │ ldr r2, [r2, #6] │ │ │ │ @@ -226492,15 +226492,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - rscseq r0, r2, #48, 18 @ 0xc0000 │ │ │ │ + rscseq pc, r1, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r3, [pc, #56] @ ea174 <__cxa_atexit@plt+0xdd354> │ │ │ │ mov r7, r5 │ │ │ │ str r9, [r5] │ │ │ │ @@ -226515,26 +226515,26 @@ │ │ │ │ b e7c48 <__cxa_atexit@plt+0xdae28> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq r0, r2, #212, 16 @ 0xd40000 │ │ │ │ + rscseq pc, r1, #212, 16 @ 0xd40000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ ea1a4 <__cxa_atexit@plt+0xdd384> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b e7c48 <__cxa_atexit@plt+0xdae28> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r2, #168, 16 @ 0xa80000 │ │ │ │ + rscseq pc, r1, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #40] @ ea1e4 <__cxa_atexit@plt+0xdd3c4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -226542,15 +226542,15 @@ │ │ │ │ beq ea1dc <__cxa_atexit@plt+0xdd3bc> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b ea078 <__cxa_atexit@plt+0xdd258> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r0, r2, #104, 16 @ 0x680000 │ │ │ │ + rscseq pc, r1, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b ea078 <__cxa_atexit@plt+0xdd258> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -226559,41 +226559,41 @@ │ │ │ │ bhi ea230 <__cxa_atexit@plt+0xdd410> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ ea238 <__cxa_atexit@plt+0xdd418> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc1d8 <__cxa_atexit@plt+0x3ef3b8> │ │ │ │ + b 3dc430 <__cxa_atexit@plt+0x3cf610> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #248, 26 @ 0x3e00 │ │ │ │ - rscseq r0, r2, #8, 20 @ 0x8000 │ │ │ │ + tsteq r2, #8, 28 @ 0x80 │ │ │ │ + rscseq pc, r1, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ea278 <__cxa_atexit@plt+0xdd458> │ │ │ │ ldr r2, [pc, #40] @ ea288 <__cxa_atexit@plt+0xdd468> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ ldr r5, [pc, #32] @ ea28c <__cxa_atexit@plt+0xdd46c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc2b0 <__cxa_atexit@plt+0x3ef490> │ │ │ │ + b 3dc508 <__cxa_atexit@plt+0x3cf6e8> │ │ │ │ ldr r7, [pc, #16] @ ea290 <__cxa_atexit@plt+0xdd470> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r2, #208, 2 @ 0x34 │ │ │ │ - rscseq r0, r2, #228, 18 @ 0x390000 │ │ │ │ - rscseq r0, r2, #180, 18 @ 0x2d0000 │ │ │ │ + tsteq r2, #224, 2 @ 0x38 │ │ │ │ + rscseq pc, r1, #228, 18 @ 0x390000 │ │ │ │ + rscseq pc, r1, #180, 18 @ 0x2d0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #136] @ ea330 <__cxa_atexit@plt+0xdd510> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq ea2e4 <__cxa_atexit@plt+0xdd4c4> │ │ │ │ @@ -226604,15 +226604,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [pc, #96] @ ea33c <__cxa_atexit@plt+0xdd51c> │ │ │ │ add sl, r2, #2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc288 <__cxa_atexit@plt+0x3ef468> │ │ │ │ + b 3dc4e0 <__cxa_atexit@plt+0x3cf6c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc ea320 <__cxa_atexit@plt+0xdd500> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ @@ -226623,36 +226623,36 @@ │ │ │ │ mov r7, r6 │ │ │ │ str r2, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ + tsteq r2, #120, 2 │ │ │ │ tsteq r2, #104, 2 │ │ │ │ - tsteq r2, #88, 2 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - rscseq r0, r2, #4, 18 @ 0x10000 │ │ │ │ + rscseq pc, r1, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ea384 <__cxa_atexit@plt+0xdd564> │ │ │ │ ldr r3, [pc, #100] @ ea3c8 <__cxa_atexit@plt+0xdd5a8> │ │ │ │ ldr r2, [pc, #100] @ ea3cc <__cxa_atexit@plt+0xdd5ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [pc, #84] @ ea3d0 <__cxa_atexit@plt+0xdd5b0> │ │ │ │ add sl, r2, #2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc288 <__cxa_atexit@plt+0x3ef468> │ │ │ │ + b 3dc4e0 <__cxa_atexit@plt+0x3cf6c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc ea3b8 <__cxa_atexit@plt+0xdd598> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [pc, #52] @ ea3d4 <__cxa_atexit@plt+0xdd5b4> │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ @@ -226661,20 +226661,20 @@ │ │ │ │ mov r7, r6 │ │ │ │ str r2, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ + tsteq r2, #216 @ 0xd8 │ │ │ │ tsteq r2, #200 @ 0xc8 │ │ │ │ - tsteq r2, #184 @ 0xb8 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - rscseq r0, r2, #112, 16 @ 0x700000 │ │ │ │ + rscseq pc, r1, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ea434 <__cxa_atexit@plt+0xdd614> │ │ │ │ @@ -226688,21 +226688,21 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ str lr, [r5] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ ldr r3, [pc, #28] @ ea448 <__cxa_atexit@plt+0xdd628> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fc2b0 <__cxa_atexit@plt+0x3ef490> │ │ │ │ + b 3dc508 <__cxa_atexit@plt+0x3cf6e8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - tsteq r2, #68, 24 @ 0x4400 │ │ │ │ - tsteq r2, #16 │ │ │ │ + tsteq r2, #84, 24 @ 0x5400 │ │ │ │ + tsteq r2, #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ea490 <__cxa_atexit@plt+0xdd670> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -226719,16 +226719,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ ea4b0 <__cxa_atexit@plt+0xdd690> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #168, 22 @ 0x2a000 │ │ │ │ - rscseq r0, r2, #200, 14 @ 0x3200000 │ │ │ │ + tsteq r2, #184, 22 @ 0x2e000 │ │ │ │ + rscseq pc, r1, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ea4f8 <__cxa_atexit@plt+0xdd6d8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -226745,31 +226745,31 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ ea518 <__cxa_atexit@plt+0xdd6f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #64, 22 @ 0x10000 │ │ │ │ - rscseq r0, r2, #96, 14 @ 0x1800000 │ │ │ │ + tsteq r2, #80, 22 @ 0x14000 │ │ │ │ + rscseq pc, r1, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ea544 <__cxa_atexit@plt+0xdd724> │ │ │ │ str r8, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ b ea558 <__cxa_atexit@plt+0xdd738> │ │ │ │ ldr r7, [pc, #8] @ ea554 <__cxa_atexit@plt+0xdd734> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r2, #32, 14 @ 0x800000 │ │ │ │ + rscseq pc, r1, #32, 14 @ 0x800000 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [pc, #112] @ ea5d4 <__cxa_atexit@plt+0xdd7b4> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -226795,15 +226795,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq r2, #108, 20 @ 0x6c000 │ │ │ │ + tsteq r2, #124, 20 @ 0x7c000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ea61c <__cxa_atexit@plt+0xdd7fc> │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [pc, #56] @ ea638 <__cxa_atexit@plt+0xdd818> │ │ │ │ @@ -226819,15 +226819,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r2, #0, 20 │ │ │ │ + tsteq r2, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ ldr r3, [pc, #188] @ ea71c <__cxa_atexit@plt+0xdd8fc> │ │ │ │ @@ -226841,15 +226841,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bne ea6a4 <__cxa_atexit@plt+0xdd884> │ │ │ │ ldr r5, [pc, #152] @ ea720 <__cxa_atexit@plt+0xdd900> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp lr, r3 │ │ │ │ bcc ea708 <__cxa_atexit@plt+0xdd8e8> │ │ │ │ @@ -226874,31 +226874,31 @@ │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - tsteq r2, #132, 18 @ 0x210000 │ │ │ │ - tsteq r2, #180, 18 @ 0x2d0000 │ │ │ │ + tsteq r2, #148, 18 @ 0x250000 │ │ │ │ + tsteq r2, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ea75c <__cxa_atexit@plt+0xdd93c> │ │ │ │ ldr r3, [pc, #132] @ ea7d4 <__cxa_atexit@plt+0xdd9b4> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe50 <__cxa_atexit@plt+0x3ef030> │ │ │ │ + b 3dc0a8 <__cxa_atexit@plt+0x3cf288> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc ea7c4 <__cxa_atexit@plt+0xdd9a4> │ │ │ │ ldr r7, [pc, #100] @ ea7d8 <__cxa_atexit@plt+0xdd9b8> │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ sub r0, r3, #19 │ │ │ │ @@ -226920,19 +226920,19 @@ │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ - tsteq r2, #252, 16 @ 0xfc0000 │ │ │ │ - tsteq r2, #188, 16 @ 0xbc0000 │ │ │ │ + tsteq r2, #12, 18 @ 0x30000 │ │ │ │ + tsteq r2, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ and r3, r7, #3 │ │ │ │ ldr r1, [r2, #12]! │ │ │ │ cmp r3, #2 │ │ │ │ bne ea864 <__cxa_atexit@plt+0xdda44> │ │ │ │ @@ -226963,18 +226963,18 @@ │ │ │ │ bx ip │ │ │ │ mov r5, r2 │ │ │ │ mov r7, fp │ │ │ │ b ea558 <__cxa_atexit@plt+0xdd738> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ - tsteq r2, #92, 16 @ 0x5c0000 │ │ │ │ - tsteq r2, #20, 16 @ 0x140000 │ │ │ │ + tsteq r2, #108, 16 @ 0x6c0000 │ │ │ │ + tsteq r2, #36, 16 @ 0x240000 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ea948 <__cxa_atexit@plt+0xddb28> │ │ │ │ ldr r9, [r5] │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ @@ -227021,19 +227021,19 @@ │ │ │ │ ldr r7, [pc, #36] @ ea974 <__cxa_atexit@plt+0xddb54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r2, #252, 22 @ 0x3f000 │ │ │ │ + tsteq r2, #12, 24 @ 0xc00 │ │ │ │ andeq r2, r0, r8, asr r7 │ │ │ │ andeq r2, r0, r4, ror #16 │ │ │ │ andeq r2, r0, r0, ror #16 │ │ │ │ - rscseq r0, r2, #92, 8 @ 0x5c000000 │ │ │ │ + rscseq pc, r1, #92, 8 @ 0x5c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ea9f8 <__cxa_atexit@plt+0xddbd8> │ │ │ │ ldr r1, [pc, #108] @ eaa00 <__cxa_atexit@plt+0xddbe0> │ │ │ │ ldr r2, [pc, #108] @ eaa04 <__cxa_atexit@plt+0xddbe4> │ │ │ │ @@ -227061,15 +227061,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r2, #124, 12 @ 0x7c00000 │ │ │ │ + tsteq r2, #140, 12 @ 0x8c00000 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ eaa48 <__cxa_atexit@plt+0xddc28> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ @@ -227121,15 +227121,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r2, #140, 10 @ 0x23000000 │ │ │ │ + tsteq r2, #156, 10 @ 0x27000000 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ eab38 <__cxa_atexit@plt+0xddd18> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ @@ -227164,43 +227164,43 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq eaba4 <__cxa_atexit@plt+0xddd84> │ │ │ │ ldr r3, [pc, #40] @ eabbc <__cxa_atexit@plt+0xddd9c> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 3fc258 <__cxa_atexit@plt+0x3ef438> │ │ │ │ + b 3dc4b0 <__cxa_atexit@plt+0x3cf690> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [pc, #12] @ eabe0 <__cxa_atexit@plt+0xdddc0> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc258 <__cxa_atexit@plt+0x3ef438> │ │ │ │ + b 3dc4b0 <__cxa_atexit@plt+0x3cf690> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ eac0c <__cxa_atexit@plt+0xdddec> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #12] @ eac10 <__cxa_atexit@plt+0xdddf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fc260 <__cxa_atexit@plt+0x3ef440> │ │ │ │ + b 3dc4b8 <__cxa_atexit@plt+0x3cf698> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r2, #0, 16 │ │ │ │ + tsteq r2, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #120] @ eac9c <__cxa_atexit@plt+0xdde7c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -227220,25 +227220,25 @@ │ │ │ │ add r0, r0, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r3, [r6, #12] │ │ │ │ str r1, [r6, #4] │ │ │ │ mov r6, r2 │ │ │ │ str lr, [r5] │ │ │ │ - b 3fc268 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + b 3dc4c0 <__cxa_atexit@plt+0x3cf6a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r2, #104, 16 @ 0x680000 │ │ │ │ - tsteq r2, #160, 14 @ 0x2800000 │ │ │ │ + tsteq r2, #120, 16 @ 0x780000 │ │ │ │ + tsteq r2, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ead04 <__cxa_atexit@plt+0xddee4> │ │ │ │ @@ -227252,21 +227252,21 @@ │ │ │ │ ldr r2, [pc, #44] @ ead18 <__cxa_atexit@plt+0xddef8> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fc268 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + b 3dc4c0 <__cxa_atexit@plt+0x3cf6a0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r2, #236, 14 @ 0x3b00000 │ │ │ │ - tsteq r2, #28, 14 @ 0x700000 │ │ │ │ + tsteq r2, #252, 14 @ 0x3f00000 │ │ │ │ + tsteq r2, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ead64 <__cxa_atexit@plt+0xddf44> │ │ │ │ @@ -227276,42 +227276,42 @@ │ │ │ │ sub r8, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 3fc268 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + b 3dc4c0 <__cxa_atexit@plt+0x3cf6a0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r2, #192, 12 @ 0xc000000 │ │ │ │ + tsteq r2, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ ead94 <__cxa_atexit@plt+0xddf74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #0, 6 │ │ │ │ + tsteq r2, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc eadd0 <__cxa_atexit@plt+0xddfb0> │ │ │ │ ldr r2, [pc, #32] @ eade0 <__cxa_atexit@plt+0xddfc0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 3fc270 <__cxa_atexit@plt+0x3ef450> │ │ │ │ + b 3dc4c8 <__cxa_atexit@plt+0x3cf6a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -227340,18 +227340,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ eae68 <__cxa_atexit@plt+0xde048> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #16, 4 │ │ │ │ + tsteq r2, #32, 4 │ │ │ │ @ instruction: 0xffffdde4 │ │ │ │ - rscseq pc, r1, #244, 24 @ 0xf400 │ │ │ │ - rscseq pc, r1, #184, 28 @ 0xb80 │ │ │ │ + rscseq lr, r1, #244, 24 @ 0xf400 │ │ │ │ + rscseq lr, r1, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eaec0 <__cxa_atexit@plt+0xde0a0> │ │ │ │ ldr r2, [pc, #56] @ eaec8 <__cxa_atexit@plt+0xde0a8> │ │ │ │ @@ -227363,21 +227363,21 @@ │ │ │ │ str r1, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ eaecc <__cxa_atexit@plt+0xde0ac> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #28] @ eaed0 <__cxa_atexit@plt+0xde0b0> │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc288 <__cxa_atexit@plt+0x3ef468> │ │ │ │ + b 3dc4e0 <__cxa_atexit@plt+0x3cf6c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r2, #136, 10 @ 0x22000000 │ │ │ │ - tsteq r2, #124, 10 @ 0x1f000000 │ │ │ │ - rscseq pc, r1, #140, 26 @ 0x2300 │ │ │ │ + tsteq r2, #152, 10 @ 0x26000000 │ │ │ │ + tsteq r2, #140, 10 @ 0x23000000 │ │ │ │ + rscseq lr, r1, #140, 26 @ 0x2300 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc eaf54 <__cxa_atexit@plt+0xde134> │ │ │ │ @@ -227400,29 +227400,29 @@ │ │ │ │ ldr r2, [pc, #72] @ eaf84 <__cxa_atexit@plt+0xde164> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r8, r9} │ │ │ │ ldr r5, [pc, #64] @ eaf88 <__cxa_atexit@plt+0xde168> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc2b0 <__cxa_atexit@plt+0x3ef490> │ │ │ │ + b 3dc508 <__cxa_atexit@plt+0x3cf6e8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #24] @ eaf80 <__cxa_atexit@plt+0xde160> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r2, #28, 2 │ │ │ │ - tsteq r2, #64, 2 │ │ │ │ - rscseq pc, r1, #248, 24 @ 0xf800 │ │ │ │ + tsteq r2, #44, 2 │ │ │ │ + tsteq r2, #80, 2 │ │ │ │ + rscseq lr, r1, #248, 24 @ 0xf800 │ │ │ │ @ instruction: 0xfffff360 │ │ │ │ - tsteq r2, #244, 8 @ 0xf4000000 │ │ │ │ + tsteq r2, #4, 10 @ 0x1000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc eaffc <__cxa_atexit@plt+0xde1dc> │ │ │ │ @@ -227445,20 +227445,20 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - tsteq r2, #92 @ 0x5c │ │ │ │ - tsteq r2, #128 @ 0x80 │ │ │ │ - tsteq r2, #40, 8 @ 0x28000000 │ │ │ │ - rscseq pc, r1, #36, 26 @ 0x900 │ │ │ │ + tsteq r2, #108 @ 0x6c │ │ │ │ + tsteq r2, #144 @ 0x90 │ │ │ │ + tsteq r2, #56, 8 @ 0x38000000 │ │ │ │ + rscseq lr, r1, #36, 26 @ 0x900 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub lr, r5, #12 │ │ │ │ cmp fp, lr │ │ │ │ bhi eb09c <__cxa_atexit@plt+0xde27c> │ │ │ │ ldr r2, [pc, #124] @ eb0b8 <__cxa_atexit@plt+0xde298> │ │ │ │ @@ -227489,18 +227489,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - rscseq pc, r1, #128, 24 @ 0x8000 │ │ │ │ + rscseq lr, r1, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc eb110 <__cxa_atexit@plt+0xde2f0> │ │ │ │ @@ -227514,17 +227514,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ b acd38 <__cxa_atexit@plt+0x9ff18> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ - rscseq pc, r1, #32, 24 @ 0x2000 │ │ │ │ + rscseq lr, r1, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi eb19c <__cxa_atexit@plt+0xde37c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -227546,26 +227546,26 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - tsteq r2, #180, 28 @ 0xb40 │ │ │ │ - tsteq r2, #4, 30 │ │ │ │ - rscseq pc, r1, #124, 22 @ 0x1f000 │ │ │ │ + tsteq r2, #196, 28 @ 0xc40 │ │ │ │ + tsteq r2, #20, 30 @ 0x50 │ │ │ │ + rscseq lr, r1, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eb230 <__cxa_atexit@plt+0xde410> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -227583,25 +227583,25 @@ │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ str lr, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ str r2, [r8, #20] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - tsteq r2, #24, 28 @ 0x180 │ │ │ │ - rscseq pc, r1, #248, 20 @ 0xf8000 │ │ │ │ + tsteq r2, #40, 28 @ 0x280 │ │ │ │ + rscseq lr, r1, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r1, r5, #8 │ │ │ │ mov ip, r8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r1 │ │ │ │ @@ -227656,15 +227656,15 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ str lr, [r3, #-20] @ 0xffffffec │ │ │ │ str r2, [r3, #-16] │ │ │ │ str r8, [r3, #-12] │ │ │ │ str r0, [r3, #-4] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ mov r6, r3 │ │ │ │ b eb364 <__cxa_atexit@plt+0xde544> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ @@ -227677,21 +227677,21 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ add sl, r5, #1 │ │ │ │ ldm sp, {r5, r9} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rscseq pc, r1, #72, 14 @ 0x1200000 │ │ │ │ - tsteq r2, #64, 2 │ │ │ │ + rscseq lr, r1, #72, 14 @ 0x1200000 │ │ │ │ + tsteq r2, #80, 2 │ │ │ │ @ instruction: 0xffffcd28 │ │ │ │ @ instruction: 0xffffcbdc │ │ │ │ @ instruction: 0xffffcb1c │ │ │ │ - tsteq r2, #172, 2 @ 0x2b │ │ │ │ - rscseq pc, r1, #100, 16 @ 0x640000 │ │ │ │ + tsteq r2, #188, 2 @ 0x2f │ │ │ │ + rscseq lr, r1, #100, 16 @ 0x640000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eb40c <__cxa_atexit@plt+0xde5ec> │ │ │ │ ldr r2, [pc, #56] @ eb414 <__cxa_atexit@plt+0xde5f4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -227702,20 +227702,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ eb41c <__cxa_atexit@plt+0xde5fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r1, #68, 16 @ 0x440000 │ │ │ │ - tsteq r2, #44, 24 @ 0x2c00 │ │ │ │ - tsteq r2, #140, 24 @ 0x8c00 │ │ │ │ + rscseq lr, r1, #68, 16 @ 0x440000 │ │ │ │ + tsteq r2, #60, 24 @ 0x3c00 │ │ │ │ + tsteq r2, #156, 24 @ 0x9c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eb464 <__cxa_atexit@plt+0xde644> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -227732,16 +227732,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ eb484 <__cxa_atexit@plt+0xde664> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #212, 22 @ 0x35000 │ │ │ │ - rscseq pc, r1, #244, 14 @ 0x3d00000 │ │ │ │ + tsteq r2, #228, 22 @ 0x39000 │ │ │ │ + rscseq lr, r1, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi eb4ec <__cxa_atexit@plt+0xde6cc> │ │ │ │ @@ -227758,24 +227758,24 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq r2, #184, 22 @ 0x2e000 │ │ │ │ + tsteq r2, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eb57c <__cxa_atexit@plt+0xde75c> │ │ │ │ @@ -227794,24 +227794,24 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - tsteq r2, #200, 20 @ 0xc8000 │ │ │ │ + tsteq r2, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi eb5fc <__cxa_atexit@plt+0xde7dc> │ │ │ │ @@ -227826,39 +227826,39 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #176, 20 @ 0xb0000 │ │ │ │ - tsteq r2, #240, 28 @ 0xf00 │ │ │ │ + tsteq r2, #192, 20 @ 0xc0000 │ │ │ │ + tsteq r2, #0, 30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eb650 <__cxa_atexit@plt+0xde830> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ eb658 <__cxa_atexit@plt+0xde838> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9338c <__cxa_atexit@plt+0x8656c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #216, 18 @ 0x360000 │ │ │ │ + tsteq r2, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eb698 <__cxa_atexit@plt+0xde878> │ │ │ │ ldr r3, [pc, #40] @ eb6a0 <__cxa_atexit@plt+0xde880> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -227869,15 +227869,15 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5, #8] │ │ │ │ b 9330c <__cxa_atexit@plt+0x864ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r2, #144, 18 @ 0x240000 │ │ │ │ + tsteq r2, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc eb708 <__cxa_atexit@plt+0xde8e8> │ │ │ │ @@ -227893,22 +227893,22 @@ │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r3, [pc, #32] @ eb71c <__cxa_atexit@plt+0xde8fc> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - tsteq r2, #32, 18 @ 0x80000 │ │ │ │ - rscseq pc, r1, #0, 10 │ │ │ │ + tsteq r2, #48, 18 @ 0xc0000 │ │ │ │ + rscseq lr, r1, #0, 10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r1, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi eb7bc <__cxa_atexit@plt+0xde99c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -227938,28 +227938,28 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #24]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r2, [r1, #12] │ │ │ │ str r8, [r1, #16] │ │ │ │ str r1, [r1, #20] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ - tsteq r2, #176, 16 @ 0xb00000 │ │ │ │ - tsteq r2, #164, 16 @ 0xa40000 │ │ │ │ + tsteq r2, #192, 16 @ 0xc00000 │ │ │ │ + tsteq r2, #180, 16 @ 0xb40000 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - rscseq pc, r1, #24, 10 @ 0x6000000 │ │ │ │ + rscseq lr, r1, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r2, [pc, #64] @ eb84c <__cxa_atexit@plt+0xdea2c> │ │ │ │ ldrls lr, [pc, #64] @ eb850 <__cxa_atexit@plt+0xdea30> │ │ │ │ @@ -227976,18 +227976,18 @@ │ │ │ │ stmls r1, {r0, r2, r7} │ │ │ │ strls r3, [r5, #4] │ │ │ │ ldrls r0, [pc, #20] @ eb858 <__cxa_atexit@plt+0xdea38> │ │ │ │ movls r7, lr │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq lr, r1, #184, 28 @ 0xb80 │ │ │ │ - tsteq r2, #236, 14 @ 0x3b00000 │ │ │ │ - rscseq lr, r1, #152, 28 @ 0x980 │ │ │ │ - rscseq pc, r1, #152, 8 @ 0x98000000 │ │ │ │ + rscseq sp, r1, #184, 28 @ 0xb80 │ │ │ │ + tsteq r2, #252, 14 @ 0x3f00000 │ │ │ │ + rscseq sp, r1, #152, 28 @ 0x980 │ │ │ │ + rscseq lr, r1, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ eb8a4 <__cxa_atexit@plt+0xdea84> │ │ │ │ ldr r2, [pc, #52] @ eb8a8 <__cxa_atexit@plt+0xdea88> │ │ │ │ ldr r1, [pc, #52] @ eb8ac <__cxa_atexit@plt+0xdea8c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2 │ │ │ │ @@ -227997,19 +227997,19 @@ │ │ │ │ ldr r3, [pc, #32] @ eb8b0 <__cxa_atexit@plt+0xdea90> │ │ │ │ add r1, pc, r1 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ b e7c48 <__cxa_atexit@plt+0xdae28> │ │ │ │ - rscseq pc, r1, #248 @ 0xf8 │ │ │ │ + rscseq lr, r1, #248 @ 0xf8 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq lr, r1, #100, 28 @ 0x640 │ │ │ │ - tsteq r2, #144, 16 @ 0x900000 │ │ │ │ - rscseq pc, r1, #48, 8 @ 0x30000000 │ │ │ │ + rscseq sp, r1, #100, 28 @ 0x640 │ │ │ │ + tsteq r2, #160, 16 @ 0xa00000 │ │ │ │ + rscseq lr, r1, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b eb8cc <__cxa_atexit@plt+0xdeaac> │ │ │ │ mov r3, r5 │ │ │ │ mov fp, r7 │ │ │ │ @@ -228058,15 +228058,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - rscseq pc, r1, #76, 6 @ 0x30000001 │ │ │ │ + rscseq lr, r1, #76, 6 @ 0x30000001 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r3, [pc, #56] @ eb9ec <__cxa_atexit@plt+0xdebcc> │ │ │ │ mov r7, r5 │ │ │ │ str r9, [r5] │ │ │ │ @@ -228081,26 +228081,26 @@ │ │ │ │ b e7c48 <__cxa_atexit@plt+0xdae28> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq pc, r1, #240, 4 │ │ │ │ + rscseq lr, r1, #240, 4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ eba1c <__cxa_atexit@plt+0xdebfc> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b e7c48 <__cxa_atexit@plt+0xdae28> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, r1, #196, 4 @ 0x4000000c │ │ │ │ + rscseq lr, r1, #196, 4 @ 0x4000000c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #40] @ eba5c <__cxa_atexit@plt+0xdec3c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -228108,22 +228108,22 @@ │ │ │ │ beq eba54 <__cxa_atexit@plt+0xdec34> │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b eb8cc <__cxa_atexit@plt+0xdeaac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq pc, r1, #132, 4 @ 0x40000008 │ │ │ │ + rscseq lr, r1, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b eb8cc <__cxa_atexit@plt+0xdeaac> │ │ │ │ - rscseq pc, r1, #104, 4 @ 0x80000006 │ │ │ │ + rscseq lr, r1, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b eba98 <__cxa_atexit@plt+0xdec78> │ │ │ │ mov r3, r5 │ │ │ │ @@ -228173,15 +228173,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - rscseq pc, r1, #128, 2 │ │ │ │ + rscseq lr, r1, #128, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r3, [pc, #56] @ ebbb8 <__cxa_atexit@plt+0xded98> │ │ │ │ mov r7, r5 │ │ │ │ str r9, [r5] │ │ │ │ @@ -228196,26 +228196,26 @@ │ │ │ │ b e7c48 <__cxa_atexit@plt+0xdae28> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq pc, r1, #36, 2 │ │ │ │ + rscseq lr, r1, #36, 2 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ ebbe8 <__cxa_atexit@plt+0xdedc8> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b e7c48 <__cxa_atexit@plt+0xdae28> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, r1, #248 @ 0xf8 │ │ │ │ + rscseq lr, r1, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #40] @ ebc28 <__cxa_atexit@plt+0xdee08> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -228223,22 +228223,22 @@ │ │ │ │ beq ebc20 <__cxa_atexit@plt+0xdee00> │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b eba98 <__cxa_atexit@plt+0xdec78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq pc, r1, #184 @ 0xb8 │ │ │ │ + rscseq lr, r1, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b eba98 <__cxa_atexit@plt+0xdec78> │ │ │ │ - rscseq pc, r1, #156 @ 0x9c │ │ │ │ + rscseq lr, r1, #156 @ 0x9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b ebc64 <__cxa_atexit@plt+0xdee44> │ │ │ │ mov fp, r7 │ │ │ │ @@ -228293,19 +228293,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ ebd44 <__cxa_atexit@plt+0xdef24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - rscseq lr, r1, #12, 30 @ 0x30 │ │ │ │ + rscseq sp, r1, #12, 30 @ 0x30 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - rscseq lr, r1, #144, 30 @ 0x240 │ │ │ │ + rscseq sp, r1, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r3, [pc, #56] @ ebda8 <__cxa_atexit@plt+0xdef88> │ │ │ │ mov r7, r5 │ │ │ │ str r9, [r5] │ │ │ │ @@ -228320,26 +228320,26 @@ │ │ │ │ b e7c48 <__cxa_atexit@plt+0xdae28> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq lr, r1, #52, 30 @ 0xd0 │ │ │ │ + rscseq sp, r1, #52, 30 @ 0xd0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ ebdd8 <__cxa_atexit@plt+0xdefb8> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b e7c48 <__cxa_atexit@plt+0xdae28> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq lr, r1, #8, 30 │ │ │ │ + rscseq sp, r1, #8, 30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #40] @ ebe18 <__cxa_atexit@plt+0xdeff8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -228347,22 +228347,22 @@ │ │ │ │ beq ebe10 <__cxa_atexit@plt+0xdeff0> │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b ebc64 <__cxa_atexit@plt+0xdee44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq lr, r1, #200, 28 @ 0xc80 │ │ │ │ + rscseq sp, r1, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b ebc64 <__cxa_atexit@plt+0xdee44> │ │ │ │ - rscseq lr, r1, #8, 28 @ 0x80 │ │ │ │ + rscseq sp, r1, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ebe60 <__cxa_atexit@plt+0xdf040> │ │ │ │ mov r7, fp │ │ │ │ @@ -228370,16 +228370,16 @@ │ │ │ │ b ea078 <__cxa_atexit@plt+0xdd258> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [pc, #12] @ ebe78 <__cxa_atexit@plt+0xdf058> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r1, #212, 26 @ 0x3500 │ │ │ │ - rscseq lr, r1, #132, 28 @ 0x840 │ │ │ │ + rscseq sp, r1, #212, 26 @ 0x3500 │ │ │ │ + rscseq sp, r1, #132, 28 @ 0x840 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi ebee8 <__cxa_atexit@plt+0xdf0c8> │ │ │ │ @@ -228397,25 +228397,25 @@ │ │ │ │ str r3, [r5, #-4] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ - tsteq r2, #192, 2 @ 0x30 │ │ │ │ - rscseq lr, r1, #244, 26 @ 0x3d00 │ │ │ │ + tsteq r2, #208, 2 @ 0x34 │ │ │ │ + rscseq sp, r1, #244, 26 @ 0x3d00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ebf80 <__cxa_atexit@plt+0xdf160> │ │ │ │ @@ -228435,44 +228435,44 @@ │ │ │ │ str ip, [r5, #-12] │ │ │ │ str sl, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str r9, [r2, #4] │ │ │ │ str r0, [r2, #12] │ │ │ │ str r1, [r2, #16] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq r2, #200 @ 0xc8 │ │ │ │ - rscseq lr, r1, #12, 26 @ 0x300 │ │ │ │ + tsteq r2, #216 @ 0xd8 │ │ │ │ + rscseq sp, r1, #12, 26 @ 0x300 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - bl 13d49ec <__cxa_atexit@plt+0x13c7bcc> │ │ │ │ + bl 1a8b74c <__cxa_atexit@plt+0x1a7e92c> │ │ │ │ cmn r0, #1 │ │ │ │ beq ebfdc <__cxa_atexit@plt+0xdf1bc> │ │ │ │ ldr r7, [pc, #24] @ ebfe8 <__cxa_atexit@plt+0xdf1c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ ebfec <__cxa_atexit@plt+0xdf1cc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc330 <__cxa_atexit@plt+0x3ef510> │ │ │ │ - tsteq r2, #184 @ 0xb8 │ │ │ │ - tsteq r2, #240, 8 @ 0xf0000000 │ │ │ │ - rscseq lr, r1, #184, 24 @ 0xb800 │ │ │ │ + b 3dc588 <__cxa_atexit@plt+0x3cf768> │ │ │ │ + tsteq r2, #200 @ 0xc8 │ │ │ │ + tsteq r2, #0, 10 │ │ │ │ + rscseq sp, r1, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ec03c <__cxa_atexit@plt+0xdf21c> │ │ │ │ ldr r2, [pc, #52] @ ec044 <__cxa_atexit@plt+0xdf224> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -228482,20 +228482,20 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [pc, #28] @ ec04c <__cxa_atexit@plt+0xdf22c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 13d55fc <__cxa_atexit@plt+0x13c87dc> │ │ │ │ + b 1a8c35c <__cxa_atexit@plt+0x1a7f53c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r2, #248, 30 @ 0x3e0 │ │ │ │ - tsteq r2, #168, 8 @ 0xa8000000 │ │ │ │ + tsteq r2, #8 │ │ │ │ + tsteq r2, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ec0d4 <__cxa_atexit@plt+0xdf2b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -228529,21 +228529,21 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r2, #72, 30 @ 0x120 │ │ │ │ - rscseq lr, r1, #180, 22 @ 0x2d000 │ │ │ │ - tsteq r2, #152, 30 @ 0x260 │ │ │ │ - tsteq r2, #172, 30 @ 0x2b0 │ │ │ │ - tsteq r2, #220, 30 @ 0x370 │ │ │ │ - rscseq lr, r1, #156, 22 @ 0x27000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r2, #88, 30 @ 0x160 │ │ │ │ + rscseq sp, r1, #180, 22 @ 0x2d000 │ │ │ │ + tsteq r2, #168, 30 @ 0x2a0 │ │ │ │ + tsteq r2, #188, 30 @ 0x2f0 │ │ │ │ + tsteq r2, #236, 30 @ 0x3b0 │ │ │ │ + rscseq sp, r1, #156, 22 @ 0x27000 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ec190 <__cxa_atexit@plt+0xdf370> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -228567,27 +228567,27 @@ │ │ │ │ str r0, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r8, [r5, #-12] │ │ │ │ ldr r5, [pc, #52] @ ec1b8 <__cxa_atexit@plt+0xdf398> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 13d55fc <__cxa_atexit@plt+0x13c87dc> │ │ │ │ + b 1a8c35c <__cxa_atexit@plt+0x1a7f53c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r2, #196, 28 @ 0xc40 │ │ │ │ - tsteq r2, #120, 6 @ 0xe0000001 │ │ │ │ - tsteq r2, #92, 6 @ 0x70000001 │ │ │ │ - rscseq lr, r1, #236, 20 @ 0xec000 │ │ │ │ + tsteq r2, #212, 28 @ 0xd40 │ │ │ │ + tsteq r2, #136, 6 @ 0x20000002 │ │ │ │ + tsteq r2, #108, 6 @ 0xb0000001 │ │ │ │ + rscseq sp, r1, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ cmp r2, #2 │ │ │ │ ldr r9, [r3, #-4] │ │ │ │ @@ -228630,26 +228630,26 @@ │ │ │ │ ldr r5, [pc, #40] @ ec29c <__cxa_atexit@plt+0xdf47c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ ldr r5, [pc, #32] @ ec2a0 <__cxa_atexit@plt+0xdf480> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 13d55fc <__cxa_atexit@plt+0x13c87dc> │ │ │ │ + b 1a8c35c <__cxa_atexit@plt+0x1a7f53c> │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r2, #88, 4 @ 0x80000005 │ │ │ │ + tsteq r2, #104, 4 @ 0x80000006 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - rscseq lr, r1, #156, 10 @ 0x27000000 │ │ │ │ - tsteq r2, #52, 28 @ 0x340 │ │ │ │ - tsteq r2, #96, 28 @ 0x600 │ │ │ │ - tsteq r2, #236, 26 @ 0x3b00 │ │ │ │ + rscseq sp, r1, #156, 10 @ 0x27000000 │ │ │ │ + tsteq r2, #68, 28 @ 0x440 │ │ │ │ + tsteq r2, #112, 28 @ 0x700 │ │ │ │ + tsteq r2, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ec33c <__cxa_atexit@plt+0xdf51c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -228683,21 +228683,21 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r2, #224, 24 @ 0xe000 │ │ │ │ - rscseq lr, r1, #76, 18 @ 0x130000 │ │ │ │ - tsteq r2, #48, 26 @ 0xc00 │ │ │ │ - tsteq r2, #68, 26 @ 0x1100 │ │ │ │ - tsteq r2, #116, 26 @ 0x1d00 │ │ │ │ - rscseq lr, r1, #92, 18 @ 0x170000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r2, #240, 24 @ 0xf000 │ │ │ │ + rscseq sp, r1, #76, 18 @ 0x130000 │ │ │ │ + tsteq r2, #64, 26 @ 0x1000 │ │ │ │ + tsteq r2, #84, 26 @ 0x1500 │ │ │ │ + tsteq r2, #132, 26 @ 0x2100 │ │ │ │ + rscseq sp, r1, #92, 18 @ 0x170000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ec3fc <__cxa_atexit@plt+0xdf5dc> │ │ │ │ ldr r1, [pc, #108] @ ec404 <__cxa_atexit@plt+0xdf5e4> │ │ │ │ @@ -228719,25 +228719,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ moveq r1, r2 │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r7, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc320 <__cxa_atexit@plt+0x3ef500> │ │ │ │ + b 3dc578 <__cxa_atexit@plt+0x3cf758> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd5e8 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffd600 │ │ │ │ @ instruction: 0xffffd6cc │ │ │ │ - rscseq lr, r1, #176, 16 @ 0xb00000 │ │ │ │ + rscseq sp, r1, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ ec460 <__cxa_atexit@plt+0xdf640> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq ec458 <__cxa_atexit@plt+0xdf638> │ │ │ │ @@ -228745,45 +228745,45 @@ │ │ │ │ ldr r3, [pc, #36] @ ec464 <__cxa_atexit@plt+0xdf644> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #24] @ ec468 <__cxa_atexit@plt+0xdf648> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fc338 <__cxa_atexit@plt+0x3ef518> │ │ │ │ + b 3dc590 <__cxa_atexit@plt+0x3cf770> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r2, #148 @ 0x94 │ │ │ │ - rscseq lr, r1, #88, 16 @ 0x580000 │ │ │ │ + tsteq r2, #164 @ 0xa4 │ │ │ │ + rscseq sp, r1, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [pc, #24] @ ec49c <__cxa_atexit@plt+0xdf67c> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #12] @ ec4a0 <__cxa_atexit@plt+0xdf680> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fc338 <__cxa_atexit@plt+0x3ef518> │ │ │ │ + b 3dc590 <__cxa_atexit@plt+0x3cf770> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r2, #80 @ 0x50 │ │ │ │ - rscseq lr, r1, #32, 16 @ 0x200000 │ │ │ │ + tsteq r2, #96 @ 0x60 │ │ │ │ + rscseq sp, r1, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ec4c8 <__cxa_atexit@plt+0xdf6a8> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc040 <__cxa_atexit@plt+0x3ef220> │ │ │ │ + b 3dc298 <__cxa_atexit@plt+0x3cf478> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq lr, r1, #248, 14 @ 0x3e00000 │ │ │ │ + rscseq sp, r1, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ec538 <__cxa_atexit@plt+0xdf718> │ │ │ │ @@ -228801,22 +228801,22 @@ │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r3, #20] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ sub r7, r6, #5 │ │ │ │ sub r8, r6, #19 │ │ │ │ str r0, [r3, #24] │ │ │ │ - b 3fc048 <__cxa_atexit@plt+0x3ef228> │ │ │ │ + b 3dc2a0 <__cxa_atexit@plt+0x3cf480> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r2, #208, 30 @ 0x340 │ │ │ │ - rscseq lr, r1, #88, 14 @ 0x1600000 │ │ │ │ + tsteq r2, #224, 30 @ 0x380 │ │ │ │ + rscseq sp, r1, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ec59c <__cxa_atexit@plt+0xdf77c> │ │ │ │ @@ -228829,17 +228829,17 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ - rscseq lr, r1, #40, 14 @ 0xa00000 │ │ │ │ + rscseq sp, r1, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi ec61c <__cxa_atexit@plt+0xdf7fc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -228858,26 +228858,26 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #56] @ ec640 <__cxa_atexit@plt+0xdf820> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - tsteq r2, #40, 20 @ 0x28000 │ │ │ │ - tsteq r2, #124, 20 @ 0x7c000 │ │ │ │ - rscseq lr, r1, #208, 12 @ 0xd000000 │ │ │ │ + tsteq r2, #56, 20 @ 0x38000 │ │ │ │ + tsteq r2, #140, 20 @ 0x8c000 │ │ │ │ + rscseq sp, r1, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ec69c <__cxa_atexit@plt+0xdf87c> │ │ │ │ ldr lr, [pc, #64] @ ec6a4 <__cxa_atexit@plt+0xdf884> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -228890,20 +228890,20 @@ │ │ │ │ str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub lr, r5, #16 │ │ │ │ str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ stm lr, {r0, r1, r9} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r2, #156, 18 @ 0x270000 │ │ │ │ - rscseq lr, r1, #104, 12 @ 0x6800000 │ │ │ │ + tsteq r2, #172, 18 @ 0x2b0000 │ │ │ │ + rscseq sp, r1, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ec744 <__cxa_atexit@plt+0xdf924> │ │ │ │ @@ -228932,23 +228932,23 @@ │ │ │ │ str r9, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff044 │ │ │ │ @ instruction: 0xfffff82c │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - tsteq r2, #48, 18 @ 0xc0000 │ │ │ │ - rscseq lr, r1, #0, 12 │ │ │ │ + tsteq r2, #64, 18 @ 0x100000 │ │ │ │ + rscseq sp, r1, #0, 12 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ec844 <__cxa_atexit@plt+0xdfa24> │ │ │ │ @@ -228996,39 +228996,39 @@ │ │ │ │ str r1, [r3, #-44] @ 0xffffffd4 │ │ │ │ str r0, [r3, #-40] @ 0xffffffd8 │ │ │ │ str r9, [r3, #-36] @ 0xffffffdc │ │ │ │ str r2, [r3, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r3, #-20] @ 0xffffffec │ │ │ │ str r8, [r3, #-16] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ mov r6, r3 │ │ │ │ b ec854 <__cxa_atexit@plt+0xdfa34> │ │ │ │ mov r5, #68 @ 0x44 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #116, 16 @ 0x740000 │ │ │ │ + tsteq r2, #132, 16 @ 0x840000 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xffffea50 │ │ │ │ @ instruction: 0xffffe58c │ │ │ │ - tsteq r2, #204, 24 @ 0xcc00 │ │ │ │ + tsteq r2, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ ec89c <__cxa_atexit@plt+0xdfa7c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ - tsteq r2, #140, 14 @ 0x2300000 │ │ │ │ - rscseq lr, r1, #208, 8 @ 0xd0000000 │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ + tsteq r2, #156, 14 @ 0x2700000 │ │ │ │ + rscseq sp, r1, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ec928 <__cxa_atexit@plt+0xdfb08> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -229058,16 +229058,16 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r2, #64, 14 @ 0x1000000 │ │ │ │ - rscseq lr, r1, #52, 8 @ 0x34000000 │ │ │ │ + tsteq r2, #80, 14 @ 0x1400000 │ │ │ │ + rscseq sp, r1, #52, 8 @ 0x34000000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -229139,20 +229139,20 @@ │ │ │ │ ldr r1, [r7] │ │ │ │ ldr r6, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ bx r1 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - rscseq lr, r1, #12, 4 @ 0xc0000000 │ │ │ │ + rscseq sp, r1, #12, 4 @ 0xc0000000 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #100] @ ecb0c <__cxa_atexit@plt+0xdfcec> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ @@ -229177,15 +229177,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - rscseq lr, r1, #136, 2 @ 0x22 │ │ │ │ + rscseq sp, r1, #136, 2 @ 0x22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #56] @ ecb64 <__cxa_atexit@plt+0xdfd44> │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r3, #12]! │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -229198,24 +229198,24 @@ │ │ │ │ mov sl, r7 │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ b f1154 <__cxa_atexit@plt+0xe4334> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq lr, r1, #52, 2 │ │ │ │ + rscseq sp, r1, #52, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ mov sl, r7 │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b f1154 <__cxa_atexit@plt+0xe4334> │ │ │ │ - rscseq lr, r1, #228, 2 @ 0x39 │ │ │ │ + rscseq sp, r1, #228, 2 @ 0x39 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ecc3c <__cxa_atexit@plt+0xdfe1c> │ │ │ │ ldr r2, [pc, #152] @ ecc48 <__cxa_atexit@plt+0xdfe28> │ │ │ │ @@ -229255,17 +229255,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r2, #76, 8 @ 0x4c000000 │ │ │ │ + tsteq r2, #92, 8 @ 0x5c000000 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq lr, r1, #28, 2 │ │ │ │ + rscseq sp, r1, #28, 2 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ ecc90 <__cxa_atexit@plt+0xdfe70> │ │ │ │ tst r7, #3 │ │ │ │ @@ -229273,15 +229273,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq ecc88 <__cxa_atexit@plt+0xdfe68> │ │ │ │ b ecca0 <__cxa_atexit@plt+0xdfe80> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq lr, r1, #220 @ 0xdc │ │ │ │ + rscseq sp, r1, #220 @ 0xdc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -229353,20 +229353,20 @@ │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - rscseq sp, r1, #180, 28 @ 0xb40 │ │ │ │ + rscseq ip, r1, #180, 28 @ 0xb40 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #88] @ ece60 <__cxa_atexit@plt+0xe0040> │ │ │ │ tst r9, #3 │ │ │ │ @@ -229390,15 +229390,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - rscseq sp, r1, #52, 28 @ 0x340 │ │ │ │ + rscseq ip, r1, #52, 28 @ 0x340 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #56] @ eceb8 <__cxa_atexit@plt+0xe0098> │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r3, #12]! │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -229411,37 +229411,37 @@ │ │ │ │ mov sl, r7 │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ b f1154 <__cxa_atexit@plt+0xe4334> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq sp, r1, #224, 26 @ 0x3800 │ │ │ │ + rscseq ip, r1, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ mov sl, r7 │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b f1154 <__cxa_atexit@plt+0xe4334> │ │ │ │ - rscseq sp, r1, #172, 26 @ 0x2b00 │ │ │ │ + rscseq ip, r1, #172, 26 @ 0x2b00 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 3fc340 <__cxa_atexit@plt+0x3ef520> │ │ │ │ - rscseq sp, r1, #132, 26 @ 0x2100 │ │ │ │ + b 3dc598 <__cxa_atexit@plt+0x3cf778> │ │ │ │ + rscseq ip, r1, #132, 26 @ 0x2100 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 3fc0d8 <__cxa_atexit@plt+0x3ef2b8> │ │ │ │ - rscseq sp, r1, #108, 28 @ 0x6c0 │ │ │ │ + b 3dc330 <__cxa_atexit@plt+0x3cf510> │ │ │ │ + rscseq ip, r1, #108, 28 @ 0x6c0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ecfe0 <__cxa_atexit@plt+0xe01c0> │ │ │ │ @@ -229491,33 +229491,33 @@ │ │ │ │ mov r6, r3 │ │ │ │ b ecff0 <__cxa_atexit@plt+0xe01d0> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #196 @ 0xc4 │ │ │ │ - tsteq r2, #216, 2 @ 0x36 │ │ │ │ + tsteq r2, #212 @ 0xd4 │ │ │ │ + tsteq r2, #232, 2 @ 0x3a │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - rscseq sp, r1, #100, 24 @ 0x6400 │ │ │ │ + rscseq ip, r1, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 3fc348 <__cxa_atexit@plt+0x3ef528> │ │ │ │ - rscseq sp, r1, #60, 24 @ 0x3c00 │ │ │ │ + b 3dc5a0 <__cxa_atexit@plt+0x3cf780> │ │ │ │ + rscseq ip, r1, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 3fc290 <__cxa_atexit@plt+0x3ef470> │ │ │ │ - rscseq sp, r1, #84, 26 @ 0x1500 │ │ │ │ + b 3dc4e8 <__cxa_atexit@plt+0x3cf6c8> │ │ │ │ + rscseq ip, r1, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi ed130 <__cxa_atexit@plt+0xe0310> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r0, r6, #68 @ 0x44 │ │ │ │ @@ -229575,36 +229575,36 @@ │ │ │ │ mov r0, r6 │ │ │ │ b ed140 <__cxa_atexit@plt+0xe0320> │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ mov r6, r0 │ │ │ │ bx r1 │ │ │ │ - tsteq r2, #156, 30 @ 0x270 │ │ │ │ - tsteq r2, #100, 8 @ 0x64000000 │ │ │ │ + tsteq r2, #172, 30 @ 0x2b0 │ │ │ │ + tsteq r2, #116, 8 @ 0x74000000 │ │ │ │ @ instruction: 0xffffd9ac │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - rscseq sp, r1, #16, 22 @ 0x4000 │ │ │ │ + rscseq ip, r1, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 3fc348 <__cxa_atexit@plt+0x3ef528> │ │ │ │ - rscseq sp, r1, #232, 20 @ 0xe8000 │ │ │ │ + b 3dc5a0 <__cxa_atexit@plt+0x3cf780> │ │ │ │ + rscseq ip, r1, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 3fc290 <__cxa_atexit@plt+0x3ef470> │ │ │ │ + b 3dc4e8 <__cxa_atexit@plt+0x3cf6c8> │ │ │ │ @ instruction: 0xffffd6dc │ │ │ │ andeq r0, r0, r7 │ │ │ │ - rscseq sp, r1, #244, 22 @ 0x3d000 │ │ │ │ + rscseq ip, r1, #244, 22 @ 0x3d000 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #68 @ 0x44 │ │ │ │ cmp r1, ip │ │ │ │ bcc ed27c <__cxa_atexit@plt+0xe045c> │ │ │ │ @@ -229660,21 +229660,21 @@ │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, ip │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #252, 4 @ 0xc000000f │ │ │ │ + tsteq r2, #12, 6 @ 0x30000000 │ │ │ │ @ instruction: 0xffffd774 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - rscseq sp, r1, #32, 22 @ 0x8000 │ │ │ │ - rscseq sp, r1, #32, 16 @ 0x200000 │ │ │ │ + rscseq ip, r1, #32, 22 @ 0x8000 │ │ │ │ + rscseq ip, r1, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ed314 <__cxa_atexit@plt+0xe04f4> │ │ │ │ @@ -229686,44 +229686,44 @@ │ │ │ │ beq ed30c <__cxa_atexit@plt+0xe04ec> │ │ │ │ ldr r3, [pc, #44] @ ed324 <__cxa_atexit@plt+0xe0504> │ │ │ │ ldr r8, [pc, #44] @ ed328 <__cxa_atexit@plt+0xe0508> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc2c0 <__cxa_atexit@plt+0x3ef4a0> │ │ │ │ + b 3dc518 <__cxa_atexit@plt+0x3cf6f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq sp, r1, #224, 14 @ 0x3800000 │ │ │ │ - rscseq sp, r1, #176, 14 @ 0x2c00000 │ │ │ │ + rscseq ip, r1, #224, 14 @ 0x3800000 │ │ │ │ + rscseq ip, r1, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ ed354 <__cxa_atexit@plt+0xe0534> │ │ │ │ ldr r8, [pc, #20] @ ed358 <__cxa_atexit@plt+0xe0538> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc2c0 <__cxa_atexit@plt+0x3ef4a0> │ │ │ │ + b 3dc518 <__cxa_atexit@plt+0x3cf6f8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq sp, r1, #152, 14 @ 0x2600000 │ │ │ │ + rscseq ip, r1, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ ed378 <__cxa_atexit@plt+0xe0558> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #28, 26 @ 0x700 │ │ │ │ - rscseq sp, r1, #52, 20 @ 0x34000 │ │ │ │ + tsteq r2, #44, 26 @ 0xb00 │ │ │ │ + rscseq ip, r1, #52, 20 @ 0x34000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r9, r5, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -229772,15 +229772,15 @@ │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #-16] │ │ │ │ ldr r5, [sp] │ │ │ │ str r9, [r3, #-20] @ 0xffffffec │ │ │ │ str r8, [r3, #-12] │ │ │ │ stmdb r3, {r5, sl} │ │ │ │ mov r5, r1 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ mov r6, r3 │ │ │ │ b ed474 <__cxa_atexit@plt+0xe0654> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r1 │ │ │ │ bx r0 │ │ │ │ @@ -229792,21 +229792,21 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ ldr r9, [sp] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - tsteq r2, #20, 2 │ │ │ │ - rscseq sp, r1, #60, 12 @ 0x3c00000 │ │ │ │ - tsteq r2, #88 @ 0x58 │ │ │ │ + tsteq r2, #36, 2 │ │ │ │ + rscseq ip, r1, #60, 12 @ 0x3c00000 │ │ │ │ + tsteq r2, #104 @ 0x68 │ │ │ │ @ instruction: 0xffffac14 │ │ │ │ @ instruction: 0xffffaac8 │ │ │ │ @ instruction: 0xffffaa04 │ │ │ │ - tsteq r2, #184 @ 0xb8 │ │ │ │ + tsteq r2, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ed518 <__cxa_atexit@plt+0xe06f8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ ed520 <__cxa_atexit@plt+0xe0700> │ │ │ │ @@ -229817,21 +229817,21 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ ed528 <__cxa_atexit@plt+0xe0708> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #44, 22 @ 0xb000 │ │ │ │ - tsteq r2, #252, 30 @ 0x3f0 │ │ │ │ - tsteq r2, #124, 22 @ 0x1f000 │ │ │ │ - rscseq sp, r1, #132, 16 @ 0x840000 │ │ │ │ + tsteq r2, #60, 22 @ 0xf000 │ │ │ │ + tsteq r2, #12 │ │ │ │ + tsteq r2, #140, 22 @ 0x23000 │ │ │ │ + rscseq ip, r1, #132, 16 @ 0x840000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi ed598 <__cxa_atexit@plt+0xe0778> │ │ │ │ @@ -229849,37 +229849,37 @@ │ │ │ │ str ip, [r5, #-12] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ mov r5, r2 │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r3, #8] │ │ │ │ str lr, [r3, #-16] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ mov r6, r3 │ │ │ │ b ed5a8 <__cxa_atexit@plt+0xe0788> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ ed5b8 <__cxa_atexit@plt+0xe0798> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r1, #24, 16 @ 0x180000 │ │ │ │ + rscseq ip, r1, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ ed5ec <__cxa_atexit@plt+0xe07cc> │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ - tsteq r2, #60, 20 @ 0x3c000 │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ + tsteq r2, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ed670 <__cxa_atexit@plt+0xe0850> │ │ │ │ ldr r1, [pc, #108] @ ed678 <__cxa_atexit@plt+0xe0858> │ │ │ │ ldr r2, [pc, #108] @ ed67c <__cxa_atexit@plt+0xe085c> │ │ │ │ @@ -229907,15 +229907,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r2, #4, 20 @ 0x4000 │ │ │ │ + tsteq r2, #20, 20 @ 0x14000 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ ed6c0 <__cxa_atexit@plt+0xe08a0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ @@ -229932,27 +229932,27 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r1, #160, 10 @ 0x28000000 │ │ │ │ + rscseq ip, r1, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 3fc0d8 <__cxa_atexit@plt+0x3ef2b8> │ │ │ │ - rscseq sp, r1, #148, 10 @ 0x25000000 │ │ │ │ + b 3dc330 <__cxa_atexit@plt+0x3cf510> │ │ │ │ + rscseq ip, r1, #148, 10 @ 0x25000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 3fc340 <__cxa_atexit@plt+0x3ef520> │ │ │ │ + b 3dc598 <__cxa_atexit@plt+0x3cf778> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ed794 <__cxa_atexit@plt+0xe0974> │ │ │ │ ldr r1, [pc, #108] @ ed79c <__cxa_atexit@plt+0xe097c> │ │ │ │ ldr r2, [pc, #108] @ ed7a0 <__cxa_atexit@plt+0xe0980> │ │ │ │ @@ -229980,15 +229980,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r2, #224, 16 @ 0xe00000 │ │ │ │ + tsteq r2, #240, 16 @ 0xf00000 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ ed7e4 <__cxa_atexit@plt+0xe09c4> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ @@ -230005,21 +230005,21 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r1, #88, 12 @ 0x5800000 │ │ │ │ + rscseq ip, r1, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b ab808 <__cxa_atexit@plt+0x9e9e8> │ │ │ │ - rscseq sp, r1, #48, 12 @ 0x3000000 │ │ │ │ + rscseq ip, r1, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ed864 <__cxa_atexit@plt+0xe0a44> │ │ │ │ ldr r2, [pc, #44] @ ed86c <__cxa_atexit@plt+0xe0a4c> │ │ │ │ @@ -230028,21 +230028,21 @@ │ │ │ │ stmdb r5, {r2, r9} │ │ │ │ ldr r5, [pc, #32] @ ed870 <__cxa_atexit@plt+0xe0a50> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #28] @ ed874 <__cxa_atexit@plt+0xe0a54> │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc288 <__cxa_atexit@plt+0x3ef468> │ │ │ │ + b 3dc4e0 <__cxa_atexit@plt+0x3cf6c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r2, #200, 22 @ 0x32000 │ │ │ │ - tsteq r2, #188, 22 @ 0x2f000 │ │ │ │ - rscseq sp, r1, #196, 10 @ 0x31000000 │ │ │ │ + tsteq r2, #216, 22 @ 0x36000 │ │ │ │ + tsteq r2, #204, 22 @ 0x33000 │ │ │ │ + rscseq ip, r1, #196, 10 @ 0x31000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ ed8e8 <__cxa_atexit@plt+0xe0ac8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -230061,21 +230061,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ ed8f0 <__cxa_atexit@plt+0xe0ad0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #20] @ ed8f4 <__cxa_atexit@plt+0xe0ad4> │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc288 <__cxa_atexit@plt+0x3ef468> │ │ │ │ + b 3dc4e0 <__cxa_atexit@plt+0x3cf6c0> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r2, #92, 22 @ 0x17000 │ │ │ │ - tsteq r2, #84, 22 @ 0x15000 │ │ │ │ - tsteq r2, #132, 14 @ 0x2100000 │ │ │ │ - rscseq sp, r1, #64, 10 @ 0x10000000 │ │ │ │ + tsteq r2, #108, 22 @ 0x1b000 │ │ │ │ + tsteq r2, #100, 22 @ 0x19000 │ │ │ │ + tsteq r2, #148, 14 @ 0x2500000 │ │ │ │ + rscseq ip, r1, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ed928 <__cxa_atexit@plt+0xe0b08> │ │ │ │ ldr r7, [pc, #64] @ ed95c <__cxa_atexit@plt+0xe0b3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -230087,19 +230087,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ ed954 <__cxa_atexit@plt+0xe0b34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #16] @ ed958 <__cxa_atexit@plt+0xe0b38> │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc288 <__cxa_atexit@plt+0x3ef468> │ │ │ │ + b 3dc4e0 <__cxa_atexit@plt+0x3cf6c0> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r2, #244, 20 @ 0xf4000 │ │ │ │ - tsteq r2, #236, 20 @ 0xec000 │ │ │ │ - tsteq r2, #28, 14 @ 0x700000 │ │ │ │ + tsteq r2, #4, 22 @ 0x1000 │ │ │ │ + tsteq r2, #252, 20 @ 0xfc000 │ │ │ │ + tsteq r2, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ed994 <__cxa_atexit@plt+0xe0b74> │ │ │ │ @@ -230107,17 +230107,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r2, #252, 12 @ 0xfc00000 │ │ │ │ - rscseq sp, r1, #132, 8 @ 0x84000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r2, #12, 14 @ 0x300000 │ │ │ │ + rscseq ip, r1, #132, 8 @ 0x84000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ed9ec <__cxa_atexit@plt+0xe0bcc> │ │ │ │ ldr r2, [pc, #44] @ ed9f4 <__cxa_atexit@plt+0xe0bd4> │ │ │ │ @@ -230126,21 +230126,21 @@ │ │ │ │ stmdb r5, {r2, r9} │ │ │ │ ldr r5, [pc, #32] @ ed9f8 <__cxa_atexit@plt+0xe0bd8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #28] @ ed9fc <__cxa_atexit@plt+0xe0bdc> │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc288 <__cxa_atexit@plt+0x3ef468> │ │ │ │ + b 3dc4e0 <__cxa_atexit@plt+0x3cf6c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r2, #64, 20 @ 0x40000 │ │ │ │ - tsteq r2, #52, 20 @ 0x34000 │ │ │ │ - rscseq sp, r1, #24, 8 @ 0x18000000 │ │ │ │ + tsteq r2, #80, 20 @ 0x50000 │ │ │ │ + tsteq r2, #68, 20 @ 0x44000 │ │ │ │ + rscseq ip, r1, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ eda70 <__cxa_atexit@plt+0xe0c50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -230159,21 +230159,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ eda78 <__cxa_atexit@plt+0xe0c58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #20] @ eda7c <__cxa_atexit@plt+0xe0c5c> │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc288 <__cxa_atexit@plt+0x3ef468> │ │ │ │ + b 3dc4e0 <__cxa_atexit@plt+0x3cf6c0> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r2, #192, 18 @ 0x300000 │ │ │ │ - tsteq r2, #184, 18 @ 0x2e0000 │ │ │ │ - tsteq r2, #252, 10 @ 0x3f000000 │ │ │ │ - rscseq sp, r1, #148, 6 @ 0x50000002 │ │ │ │ + tsteq r2, #208, 18 @ 0x340000 │ │ │ │ + tsteq r2, #200, 18 @ 0x320000 │ │ │ │ + tsteq r2, #12, 12 @ 0xc00000 │ │ │ │ + rscseq ip, r1, #148, 6 @ 0x50000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne edab0 <__cxa_atexit@plt+0xe0c90> │ │ │ │ ldr r7, [pc, #64] @ edae4 <__cxa_atexit@plt+0xe0cc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -230185,19 +230185,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ edadc <__cxa_atexit@plt+0xe0cbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #16] @ edae0 <__cxa_atexit@plt+0xe0cc0> │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc288 <__cxa_atexit@plt+0x3ef468> │ │ │ │ + b 3dc4e0 <__cxa_atexit@plt+0x3cf6c0> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r2, #88, 18 @ 0x160000 │ │ │ │ - tsteq r2, #80, 18 @ 0x140000 │ │ │ │ - tsteq r2, #148, 10 @ 0x25000000 │ │ │ │ + tsteq r2, #104, 18 @ 0x1a0000 │ │ │ │ + tsteq r2, #96, 18 @ 0x180000 │ │ │ │ + tsteq r2, #164, 10 @ 0x29000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc edb1c <__cxa_atexit@plt+0xe0cfc> │ │ │ │ @@ -230205,17 +230205,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r2, #116, 10 @ 0x1d000000 │ │ │ │ - rscseq sp, r1, #156, 4 @ 0xc0000009 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r2, #132, 10 @ 0x21000000 │ │ │ │ + rscseq ip, r1, #156, 4 @ 0xc0000009 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi edbd4 <__cxa_atexit@plt+0xe0db4> │ │ │ │ ldr r2, [pc, #140] @ edbdc <__cxa_atexit@plt+0xe0dbc> │ │ │ │ @@ -230254,17 +230254,17 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - tsteq r2, #188, 10 @ 0x2f000000 │ │ │ │ - tsteq r2, #188, 10 @ 0x2f000000 │ │ │ │ - rscseq sp, r1, #220, 2 @ 0x37 │ │ │ │ + tsteq r2, #204, 10 @ 0x33000000 │ │ │ │ + tsteq r2, #204, 10 @ 0x33000000 │ │ │ │ + rscseq ip, r1, #220, 2 @ 0x37 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #108] @ edc70 <__cxa_atexit@plt+0xe0e50> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r3, #3 │ │ │ │ str r2, [r5] │ │ │ │ @@ -230290,17 +230290,17 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r2, #28, 10 @ 0x7000000 │ │ │ │ - tsteq r2, #28, 10 @ 0x7000000 │ │ │ │ - rscseq sp, r1, #76, 2 │ │ │ │ + tsteq r2, #44, 10 @ 0xb000000 │ │ │ │ + tsteq r2, #44, 10 @ 0xb000000 │ │ │ │ + rscseq ip, r1, #76, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #64] @ edce0 <__cxa_atexit@plt+0xe0ec0> │ │ │ │ tst r7, #3 │ │ │ │ @@ -230317,31 +230317,31 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b f1154 <__cxa_atexit@plt+0xe4334> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r2, #160, 8 @ 0xa0000000 │ │ │ │ - tsteq r2, #160, 8 @ 0xa0000000 │ │ │ │ - rscseq sp, r1, #224 @ 0xe0 │ │ │ │ + tsteq r2, #176, 8 @ 0xb0000000 │ │ │ │ + tsteq r2, #176, 8 @ 0xb0000000 │ │ │ │ + rscseq ip, r1, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ edd1c <__cxa_atexit@plt+0xe0efc> │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #12] @ edd20 <__cxa_atexit@plt+0xe0f00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b f1154 <__cxa_atexit@plt+0xe4334> │ │ │ │ - tsteq r2, #88, 8 @ 0x58000000 │ │ │ │ - tsteq r2, #88, 8 @ 0x58000000 │ │ │ │ - rscseq sp, r1, #228 @ 0xe4 │ │ │ │ + tsteq r2, #104, 8 @ 0x68000000 │ │ │ │ + tsteq r2, #104, 8 @ 0x68000000 │ │ │ │ + rscseq ip, r1, #228 @ 0xe4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov lr, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi edd70 <__cxa_atexit@plt+0xe0f50> │ │ │ │ @@ -230355,16 +230355,16 @@ │ │ │ │ stmdb r5, {r0, r3, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r1 │ │ │ │ b a9cbc <__cxa_atexit@plt+0x9ce9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #220, 6 @ 0x70000003 │ │ │ │ - rscseq sp, r1, #104 @ 0x68 │ │ │ │ + tsteq r2, #236, 6 @ 0xb0000003 │ │ │ │ + rscseq ip, r1, #104 @ 0x68 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eddc8 <__cxa_atexit@plt+0xe0fa8> │ │ │ │ ldr r2, [pc, #44] @ eddd0 <__cxa_atexit@plt+0xe0fb0> │ │ │ │ @@ -230373,20 +230373,20 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ldr r5, [pc, #24] @ eddd4 <__cxa_atexit@plt+0xe0fb4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfb8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + b 3dc210 <__cxa_atexit@plt+0x3cf3f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r2, #124, 6 @ 0xf0000001 │ │ │ │ - rscseq sp, r1, #4 │ │ │ │ + tsteq r2, #140, 6 @ 0x30000002 │ │ │ │ + rscseq ip, r1, #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ ede34 <__cxa_atexit@plt+0xe1014> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -230398,39 +230398,39 @@ │ │ │ │ ldr r3, [pc, #36] @ ede38 <__cxa_atexit@plt+0xe1018> │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #20] @ ede3c <__cxa_atexit@plt+0xe101c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc350 <__cxa_atexit@plt+0x3ef530> │ │ │ │ + b 3dc5a8 <__cxa_atexit@plt+0x3cf788> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r2, #224, 12 @ 0xe000000 │ │ │ │ - tsteq r2, #212, 12 @ 0xd400000 │ │ │ │ - rscseq ip, r1, #156, 30 @ 0x270 │ │ │ │ + tsteq r2, #240, 12 @ 0xf000000 │ │ │ │ + tsteq r2, #228, 12 @ 0xe400000 │ │ │ │ + rscseq fp, r1, #156, 30 @ 0x270 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ mov r2, #7 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r2, #10 │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [r7, r2] │ │ │ │ ldr r3, [pc, #20] @ ede80 <__cxa_atexit@plt+0xe1060> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #8] @ ede84 <__cxa_atexit@plt+0xe1064> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc350 <__cxa_atexit@plt+0x3ef530> │ │ │ │ - tsteq r2, #140, 12 @ 0x8c00000 │ │ │ │ - tsteq r2, #128, 12 @ 0x8000000 │ │ │ │ - rscseq ip, r1, #112, 30 @ 0x1c0 │ │ │ │ + b 3dc5a8 <__cxa_atexit@plt+0x3cf788> │ │ │ │ + tsteq r2, #156, 12 @ 0x9c00000 │ │ │ │ + tsteq r2, #144, 12 @ 0x9000000 │ │ │ │ + rscseq fp, r1, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi eded4 <__cxa_atexit@plt+0xe10b4> │ │ │ │ @@ -230445,15 +230445,15 @@ │ │ │ │ b edef0 <__cxa_atexit@plt+0xe10d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq ip, r1, #24, 30 @ 0x60 │ │ │ │ + rscseq fp, r1, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #176] @ edfac <__cxa_atexit@plt+0xe118c> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r6, pc, r6 │ │ │ │ tst r7, #3 │ │ │ │ @@ -230494,21 +230494,21 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - tsteq r2, #244, 2 @ 0x3d │ │ │ │ - tsteq r2, #244, 2 @ 0x3d │ │ │ │ - rscseq ip, r1, #60, 28 @ 0x3c0 │ │ │ │ + tsteq r2, #4, 4 @ 0x40000000 │ │ │ │ + tsteq r2, #4, 4 @ 0x40000000 │ │ │ │ + rscseq fp, r1, #60, 28 @ 0x3c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -230542,33 +230542,33 @@ │ │ │ │ mov r5, r2 │ │ │ │ b f1154 <__cxa_atexit@plt+0xe4334> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r2, #36, 2 │ │ │ │ - tsteq r2, #36, 2 │ │ │ │ - rscseq ip, r1, #80, 26 @ 0x1400 │ │ │ │ + tsteq r2, #52, 2 │ │ │ │ + tsteq r2, #52, 2 │ │ │ │ + rscseq fp, r1, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ ee0ac <__cxa_atexit@plt+0xe128c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #12] @ ee0b0 <__cxa_atexit@plt+0xe1290> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b f1154 <__cxa_atexit@plt+0xe4334> │ │ │ │ - tsteq r2, #200 @ 0xc8 │ │ │ │ - tsteq r2, #200 @ 0xc8 │ │ │ │ + tsteq r2, #216 @ 0xd8 │ │ │ │ + tsteq r2, #216 @ 0xd8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub ip, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi ee1e0 <__cxa_atexit@plt+0xe13c0> │ │ │ │ @@ -230644,36 +230644,36 @@ │ │ │ │ b ee1f0 <__cxa_atexit@plt+0xe13d0> │ │ │ │ mov r7, #108 @ 0x6c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ ee200 <__cxa_atexit@plt+0xe13e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r1, #120, 24 @ 0x7800 │ │ │ │ + rscseq fp, r1, #120, 24 @ 0x7800 │ │ │ │ @ instruction: 0xfffff504 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ @ instruction: 0xfffff700 │ │ │ │ @ instruction: 0xfffff610 │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ @ instruction: 0xfffff844 │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ @ instruction: 0xfffff558 │ │ │ │ @ instruction: 0xfffff55c │ │ │ │ - tsteq r2, #84, 2 │ │ │ │ - rscseq ip, r1, #0, 24 │ │ │ │ + tsteq r2, #100, 2 │ │ │ │ + rscseq fp, r1, #0, 24 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ ee254 <__cxa_atexit@plt+0xe1434> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #64, 28 @ 0x400 │ │ │ │ + tsteq r2, #80, 28 @ 0x500 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ sub r6, r5, #36 @ 0x24 │ │ │ │ cmp fp, r6 │ │ │ │ bhi ee2e8 <__cxa_atexit@plt+0xe14c8> │ │ │ │ @@ -230710,21 +230710,21 @@ │ │ │ │ b ee2f8 <__cxa_atexit@plt+0xe14d8> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ ee308 <__cxa_atexit@plt+0xe14e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r1, #172, 22 @ 0x2b000 │ │ │ │ - rscseq ip, r1, #4, 24 @ 0x400 │ │ │ │ + rscseq fp, r1, #172, 22 @ 0x2b000 │ │ │ │ + rscseq fp, r1, #4, 24 @ 0x400 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rscseq ip, r1, #252, 22 @ 0x3f000 │ │ │ │ + rscseq fp, r1, #252, 22 @ 0x3f000 │ │ │ │ + tsteq r2, #136 @ 0x88 │ │ │ │ tsteq r2, #120 @ 0x78 │ │ │ │ - tsteq r2, #104 @ 0x68 │ │ │ │ - tsteq r2, #92 @ 0x5c │ │ │ │ + tsteq r2, #108 @ 0x6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -230759,18 +230759,18 @@ │ │ │ │ str lr, [r3, #52] @ 0x34 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ ee3dc <__cxa_atexit@plt+0xe15bc> │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq r2, #212, 30 @ 0x350 │ │ │ │ - tsteq r2, #164, 30 @ 0x290 │ │ │ │ - tsteq r2, #248, 24 @ 0xf800 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq r2, #228, 30 @ 0x390 │ │ │ │ + tsteq r2, #180, 30 @ 0x2d0 │ │ │ │ + tsteq r2, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -230803,20 +230803,20 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ ee48c <__cxa_atexit@plt+0xe166c> │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq r2, #24, 30 @ 0x60 │ │ │ │ - tsteq r2, #20, 30 @ 0x50 │ │ │ │ - tsteq r2, #80, 24 @ 0x5000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq r2, #40, 30 @ 0xa0 │ │ │ │ + tsteq r2, #36, 30 @ 0x90 │ │ │ │ + tsteq r2, #96, 24 @ 0x6000 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - rscseq ip, r1, #36, 20 @ 0x24000 │ │ │ │ + rscseq fp, r1, #36, 20 @ 0x24000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ee4d0 <__cxa_atexit@plt+0xe16b0> │ │ │ │ ldr r2, [pc, #36] @ ee4d8 <__cxa_atexit@plt+0xe16b8> │ │ │ │ @@ -230831,44 +230831,44 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ee528 <__cxa_atexit@plt+0xe1708> │ │ │ │ ldr r2, [pc, #32] @ ee530 <__cxa_atexit@plt+0xe1710> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12]! │ │ │ │ stmib r5, {r3, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 3fc258 <__cxa_atexit@plt+0x3ef438> │ │ │ │ + b 3dc4b0 <__cxa_atexit@plt+0x3cf690> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ ee55c <__cxa_atexit@plt+0xe173c> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #12] @ ee560 <__cxa_atexit@plt+0xe1740> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fc260 <__cxa_atexit@plt+0x3ef440> │ │ │ │ + b 3dc4b8 <__cxa_atexit@plt+0x3cf698> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r2, #176, 28 @ 0xb00 │ │ │ │ + tsteq r2, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #140] @ ee600 <__cxa_atexit@plt+0xe17e0> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r3, #3 │ │ │ │ stm r5, {r2, r7} │ │ │ │ @@ -230891,27 +230891,27 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ sub r8, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fc268 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + b 3dc4c0 <__cxa_atexit@plt+0x3cf6a0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r2, #184, 28 @ 0xb80 │ │ │ │ - tsteq r2, #84, 28 @ 0x540 │ │ │ │ + tsteq r2, #200, 28 @ 0xc80 │ │ │ │ + tsteq r2, #100, 28 @ 0x640 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ee674 <__cxa_atexit@plt+0xe1854> │ │ │ │ @@ -230928,21 +230928,21 @@ │ │ │ │ str r8, [r5] │ │ │ │ sub r8, r6, #6 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 3fc268 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + b 3dc4c0 <__cxa_atexit@plt+0x3cf6a0> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r2, #32, 28 @ 0x200 │ │ │ │ - tsteq r2, #192, 26 @ 0x3000 │ │ │ │ + tsteq r2, #48, 28 @ 0x300 │ │ │ │ + tsteq r2, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ee6cc <__cxa_atexit@plt+0xe18ac> │ │ │ │ @@ -230950,42 +230950,42 @@ │ │ │ │ sub r8, r6, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #12]! │ │ │ │ ldmdb r5, {r2, r7} │ │ │ │ ldr r1, [pc, #24] @ ee6dc <__cxa_atexit@plt+0xe18bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 3fc268 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + b 3dc4c0 <__cxa_atexit@plt+0x3cf6a0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r2, #76, 26 @ 0x1300 │ │ │ │ + tsteq r2, #92, 26 @ 0x1700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ ee6fc <__cxa_atexit@plt+0xe18dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #152, 18 @ 0x260000 │ │ │ │ + tsteq r2, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ee738 <__cxa_atexit@plt+0xe1918> │ │ │ │ ldr r2, [pc, #32] @ ee748 <__cxa_atexit@plt+0xe1928> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ - b 3fc270 <__cxa_atexit@plt+0x3ef450> │ │ │ │ + b 3dc4c8 <__cxa_atexit@plt+0x3cf6a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -230996,30 +230996,30 @@ │ │ │ │ ldr r2, [pc, #32] @ ee78c <__cxa_atexit@plt+0xe196c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12]! │ │ │ │ stmib r5, {r3, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 3fc258 <__cxa_atexit@plt+0x3ef438> │ │ │ │ + b 3dc4b0 <__cxa_atexit@plt+0x3cf690> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ ee7b8 <__cxa_atexit@plt+0xe1998> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #12] @ ee7bc <__cxa_atexit@plt+0xe199c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fc260 <__cxa_atexit@plt+0x3ef440> │ │ │ │ + b 3dc4b8 <__cxa_atexit@plt+0x3cf698> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r2, #84, 24 @ 0x5400 │ │ │ │ + tsteq r2, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #140] @ ee85c <__cxa_atexit@plt+0xe1a3c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r3, #3 │ │ │ │ stm r5, {r2, r7} │ │ │ │ @@ -231042,27 +231042,27 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ sub r8, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fc268 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + b 3dc4c0 <__cxa_atexit@plt+0x3cf6a0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r2, #4, 24 @ 0x400 │ │ │ │ - tsteq r2, #248, 22 @ 0x3e000 │ │ │ │ + tsteq r2, #20, 24 @ 0x1400 │ │ │ │ + tsteq r2, #8, 24 @ 0x800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ee8d0 <__cxa_atexit@plt+0xe1ab0> │ │ │ │ @@ -231079,21 +231079,21 @@ │ │ │ │ str r8, [r5] │ │ │ │ sub r8, r6, #6 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 3fc268 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + b 3dc4c0 <__cxa_atexit@plt+0x3cf6a0> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r2, #108, 22 @ 0x1b000 │ │ │ │ - tsteq r2, #100, 22 @ 0x19000 │ │ │ │ + tsteq r2, #124, 22 @ 0x1f000 │ │ │ │ + tsteq r2, #116, 22 @ 0x1d000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ee928 <__cxa_atexit@plt+0xe1b08> │ │ │ │ @@ -231101,77 +231101,77 @@ │ │ │ │ sub r8, r6, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #12]! │ │ │ │ ldmdb r5, {r2, r7} │ │ │ │ ldr r1, [pc, #24] @ ee938 <__cxa_atexit@plt+0xe1b18> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 3fc268 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + b 3dc4c0 <__cxa_atexit@plt+0x3cf6a0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r2, #240, 20 @ 0xf0000 │ │ │ │ + tsteq r2, #0, 22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ ee958 <__cxa_atexit@plt+0xe1b38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #60, 14 @ 0xf00000 │ │ │ │ + tsteq r2, #76, 14 @ 0x1300000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ee994 <__cxa_atexit@plt+0xe1b74> │ │ │ │ ldr r2, [pc, #32] @ ee9a4 <__cxa_atexit@plt+0xe1b84> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ - b 3fc270 <__cxa_atexit@plt+0x3ef450> │ │ │ │ + b 3dc4c8 <__cxa_atexit@plt+0x3cf6a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ee9f4 <__cxa_atexit@plt+0xe1bd4> │ │ │ │ ldr r2, [pc, #32] @ eea04 <__cxa_atexit@plt+0xe1be4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eea5c <__cxa_atexit@plt+0xe1c3c> │ │ │ │ ldr r2, [pc, #36] @ eea64 <__cxa_atexit@plt+0xe1c44> │ │ │ │ @@ -231190,15 +231190,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ eea8c <__cxa_atexit@plt+0xe1c6c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -231226,36 +231226,36 @@ │ │ │ │ str r8, [r3, #4] │ │ │ │ str r2, [r3, #16] │ │ │ │ stm lr, {r0, r1, sl} │ │ │ │ str r9, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - tsteq r2, #24, 18 @ 0x60000 │ │ │ │ + tsteq r2, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eeb60 <__cxa_atexit@plt+0xe1d40> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ eeb68 <__cxa_atexit@plt+0xe1d48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #200, 8 @ 0xc8000000 │ │ │ │ - rscseq ip, r1, #64, 4 │ │ │ │ + tsteq r2, #216, 8 @ 0xd8000000 │ │ │ │ + rscseq fp, r1, #64, 4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eec74 <__cxa_atexit@plt+0xe1e54> │ │ │ │ ldr r1, [r7, #24] │ │ │ │ ldr r3, [pc, #284] @ eecac <__cxa_atexit@plt+0xe1e8c> │ │ │ │ @@ -231327,22 +231327,22 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [sp, #8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #4] │ │ │ │ str r6, [r5, #8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #132, 8 @ 0x84000000 │ │ │ │ - rscseq ip, r1, #36, 2 │ │ │ │ + tsteq r2, #148, 8 @ 0x94000000 │ │ │ │ + rscseq fp, r1, #36, 2 │ │ │ │ @ instruction: 0xffffbd90 │ │ │ │ - tsteq r2, #212, 16 @ 0xd40000 │ │ │ │ + tsteq r2, #228, 16 @ 0xe40000 │ │ │ │ @ instruction: 0xffffe438 │ │ │ │ @ instruction: 0xffffe548 │ │ │ │ @ instruction: 0xffffe54c │ │ │ │ - rscseq ip, r1, #224 @ 0xe0 │ │ │ │ + rscseq fp, r1, #224 @ 0xe0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -231359,21 +231359,21 @@ │ │ │ │ add r0, r3, #12 │ │ │ │ str r8, [r3, #32] │ │ │ │ mov r8, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ stm r0, {r1, ip, lr} │ │ │ │ str r9, [r3, #24] │ │ │ │ str sl, [r3, #28] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - rscseq ip, r1, #100 @ 0x64 │ │ │ │ + rscseq fp, r1, #100 @ 0x64 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eed94 <__cxa_atexit@plt+0xe1f74> │ │ │ │ ldr lr, [pc, #52] @ eed9c <__cxa_atexit@plt+0xe1f7c> │ │ │ │ @@ -231388,35 +231388,35 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ str r8, [r5, #20] │ │ │ │ b a5690 <__cxa_atexit@plt+0x98870> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq ip, r1, #12 │ │ │ │ + rscseq fp, r1, #12 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ eedc4 <__cxa_atexit@plt+0xe1fa4> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b a5790 <__cxa_atexit@plt+0x98970> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq fp, r1, #228, 30 @ 0x390 │ │ │ │ + rscseq sl, r1, #228, 30 @ 0x390 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ eedec <__cxa_atexit@plt+0xe1fcc> │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b a5810 <__cxa_atexit@plt+0x989f0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq fp, r1, #188, 30 @ 0x2f0 │ │ │ │ + rscseq sl, r1, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc eee68 <__cxa_atexit@plt+0xe2048> │ │ │ │ @@ -231440,15 +231440,15 @@ │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ str r9, [r3, #40] @ 0x28 │ │ │ │ str r8, [r3, #44] @ 0x2c │ │ │ │ str r3, [r3, #48] @ 0x30 │ │ │ │ bx ip │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -231464,15 +231464,15 @@ │ │ │ │ bne eeee4 <__cxa_atexit@plt+0xe20c4> │ │ │ │ ldr r3, [pc, #76] @ eef0c <__cxa_atexit@plt+0xe20ec> │ │ │ │ ldr r7, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ eef14 <__cxa_atexit@plt+0xe20f4> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -231480,39 +231480,39 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ eef10 <__cxa_atexit@plt+0xe20f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffad64 │ │ │ │ @ instruction: 0xffffad90 │ │ │ │ - rscseq fp, r1, #228, 24 @ 0xe400 │ │ │ │ - rscseq fp, r1, #232, 24 @ 0xe800 │ │ │ │ - rscseq fp, r1, #184, 30 @ 0x2e0 │ │ │ │ + rscseq sl, r1, #228, 24 @ 0xe400 │ │ │ │ + rscseq sl, r1, #232, 24 @ 0xe800 │ │ │ │ + rscseq sl, r1, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi eef54 <__cxa_atexit@plt+0xe2134> │ │ │ │ ldr r7, [pc, #40] @ eef64 <__cxa_atexit@plt+0xe2144> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ ldr r7, [pc, #28] @ eef68 <__cxa_atexit@plt+0xe2148> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fc260 <__cxa_atexit@plt+0x3ef440> │ │ │ │ + b 3dc4b8 <__cxa_atexit@plt+0x3cf698> │ │ │ │ ldr r7, [pc, #16] @ eef6c <__cxa_atexit@plt+0xe214c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r2, #184, 8 @ 0xb8000000 │ │ │ │ - rscseq fp, r1, #140, 30 @ 0x230 │ │ │ │ - rscseq fp, r1, #100, 30 @ 0x190 │ │ │ │ + tsteq r2, #200, 8 @ 0xc8000000 │ │ │ │ + rscseq sl, r1, #140, 30 @ 0x230 │ │ │ │ + rscseq sl, r1, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc eefb4 <__cxa_atexit@plt+0xe2194> │ │ │ │ @@ -231520,48 +231520,48 @@ │ │ │ │ ldr r1, [pc, #40] @ eefc4 <__cxa_atexit@plt+0xe21a4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fc260 <__cxa_atexit@plt+0x3ef440> │ │ │ │ + b 3dc4b8 <__cxa_atexit@plt+0x3cf698> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r2, #112, 8 @ 0x70000000 │ │ │ │ - rscseq fp, r1, #12, 30 @ 0x30 │ │ │ │ + tsteq r2, #128, 8 @ 0x80000000 │ │ │ │ + rscseq sl, r1, #12, 30 @ 0x30 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ eeff0 <__cxa_atexit@plt+0xe21d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fc260 <__cxa_atexit@plt+0x3ef440> │ │ │ │ + b 3dc4b8 <__cxa_atexit@plt+0x3cf698> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq fp, r1, #224, 28 @ 0xe00 │ │ │ │ + rscseq sl, r1, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ef018 <__cxa_atexit@plt+0xe21f8> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b ee0c0 <__cxa_atexit@plt+0xe12a0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq fp, r1, #168, 28 @ 0xa80 │ │ │ │ + rscseq sl, r1, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ b ef040 <__cxa_atexit@plt+0xe2220> │ │ │ │ - rscseq fp, r1, #144, 28 @ 0x900 │ │ │ │ + rscseq sl, r1, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #136 @ 0x88 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ef18c <__cxa_atexit@plt+0xe236c> │ │ │ │ @@ -231644,27 +231644,27 @@ │ │ │ │ str r8, [r3, #84] @ 0x54 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #56] @ ef1cc <__cxa_atexit@plt+0xe23ac> │ │ │ │ mov r3, #136 @ 0x88 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ @ instruction: 0xfffff6a4 │ │ │ │ @ instruction: 0xfffff434 │ │ │ │ - tsteq r2, #148, 8 @ 0x94000000 │ │ │ │ + tsteq r2, #164, 8 @ 0xa4000000 │ │ │ │ @ instruction: 0xfffff898 │ │ │ │ @ instruction: 0xfffff948 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - tsteq r2, #148, 30 @ 0x250 │ │ │ │ - tsteq r2, #240, 2 @ 0x3c │ │ │ │ - tsteq r2, #248, 4 @ 0x8000000f │ │ │ │ + tsteq r2, #164, 30 @ 0x290 │ │ │ │ + tsteq r2, #0, 4 │ │ │ │ + tsteq r2, #8, 6 @ 0x20000000 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - rscseq fp, r1, #100, 26 @ 0x1900 │ │ │ │ + rscseq sl, r1, #100, 26 @ 0x1900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ef238 <__cxa_atexit@plt+0xe2418> │ │ │ │ ldr r2, [pc, #80] @ ef244 <__cxa_atexit@plt+0xe2424> │ │ │ │ @@ -231681,24 +231681,24 @@ │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r3, [pc, #44] @ ef250 <__cxa_atexit@plt+0xe2430> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #36] @ ef254 <__cxa_atexit@plt+0xe2434> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fc1a0 <__cxa_atexit@plt+0x3ef380> │ │ │ │ + b 3dc3f8 <__cxa_atexit@plt+0x3cf5d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r2, #24, 28 @ 0x180 │ │ │ │ - tsteq r2, #72, 2 │ │ │ │ - tsteq r2, #64, 2 │ │ │ │ - tsteq r2, #212, 4 @ 0x4000000d │ │ │ │ - rscseq fp, r1, #204, 24 @ 0xcc00 │ │ │ │ + tsteq r2, #40, 28 @ 0x280 │ │ │ │ + tsteq r2, #88, 2 │ │ │ │ + tsteq r2, #80, 2 │ │ │ │ + tsteq r2, #228, 4 @ 0x4000000e │ │ │ │ + rscseq sl, r1, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ef29c <__cxa_atexit@plt+0xe247c> │ │ │ │ @@ -231706,30 +231706,30 @@ │ │ │ │ ldr r1, [pc, #40] @ ef2ac <__cxa_atexit@plt+0xe248c> │ │ │ │ sub r8, r6, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - b 3fbe70 <__cxa_atexit@plt+0x3ef050> │ │ │ │ + b 3dc0c8 <__cxa_atexit@plt+0x3cf2a8> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r2, #156, 26 @ 0x2700 │ │ │ │ - rscseq fp, r1, #116, 24 @ 0x7400 │ │ │ │ + tsteq r2, #172, 26 @ 0x2b00 │ │ │ │ + rscseq sl, r1, #116, 24 @ 0x7400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ef2d0 <__cxa_atexit@plt+0xe24b0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc358 <__cxa_atexit@plt+0x3ef538> │ │ │ │ + b 3dc5b0 <__cxa_atexit@plt+0x3cf790> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq fp, r1, #80, 24 @ 0x5000 │ │ │ │ + rscseq sl, r1, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ef328 <__cxa_atexit@plt+0xe2508> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -231745,43 +231745,43 @@ │ │ │ │ bne ef348 <__cxa_atexit@plt+0xe2528> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #48] @ ef360 <__cxa_atexit@plt+0xe2540> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc360 <__cxa_atexit@plt+0x3ef540> │ │ │ │ + b 3dc5b8 <__cxa_atexit@plt+0x3cf798> │ │ │ │ ldr r8, [pc, #28] @ ef35c <__cxa_atexit@plt+0xe253c> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc360 <__cxa_atexit@plt+0x3ef540> │ │ │ │ + b 3dc5b8 <__cxa_atexit@plt+0x3cf798> │ │ │ │ bic r7, r2, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r2, #196, 2 @ 0x31 │ │ │ │ - tsteq r2, #216, 2 @ 0x36 │ │ │ │ - rscseq fp, r1, #176, 22 @ 0x2c000 │ │ │ │ + tsteq r2, #212, 2 @ 0x35 │ │ │ │ + tsteq r2, #232, 2 @ 0x3a │ │ │ │ + rscseq sl, r1, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ef38c <__cxa_atexit@plt+0xe256c> │ │ │ │ ldr r8, [pc, #28] @ ef3a0 <__cxa_atexit@plt+0xe2580> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc360 <__cxa_atexit@plt+0x3ef540> │ │ │ │ + b 3dc5b8 <__cxa_atexit@plt+0x3cf798> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #128, 2 │ │ │ │ - rscseq fp, r1, #144, 22 @ 0x24000 │ │ │ │ + tsteq r2, #144, 2 @ 0x24 │ │ │ │ + rscseq sl, r1, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ef40c <__cxa_atexit@plt+0xe25ec> │ │ │ │ ldr r2, [pc, #80] @ ef418 <__cxa_atexit@plt+0xe25f8> │ │ │ │ @@ -231798,24 +231798,24 @@ │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r3, [pc, #44] @ ef424 <__cxa_atexit@plt+0xe2604> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #36] @ ef428 <__cxa_atexit@plt+0xe2608> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fc1a0 <__cxa_atexit@plt+0x3ef380> │ │ │ │ + b 3dc3f8 <__cxa_atexit@plt+0x3cf5d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r2, #68, 24 @ 0x4400 │ │ │ │ - tsteq r2, #116, 30 @ 0x1d0 │ │ │ │ - tsteq r2, #108, 30 @ 0x1b0 │ │ │ │ - tsteq r2, #0, 2 │ │ │ │ - rscseq fp, r1, #248, 20 @ 0xf8000 │ │ │ │ + tsteq r2, #84, 24 @ 0x5400 │ │ │ │ + tsteq r2, #132, 30 @ 0x210 │ │ │ │ + tsteq r2, #124, 30 @ 0x1f0 │ │ │ │ + tsteq r2, #16, 2 │ │ │ │ + rscseq sl, r1, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ef470 <__cxa_atexit@plt+0xe2650> │ │ │ │ @@ -231823,30 +231823,30 @@ │ │ │ │ ldr r1, [pc, #40] @ ef480 <__cxa_atexit@plt+0xe2660> │ │ │ │ sub r8, r6, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - b 3fbe70 <__cxa_atexit@plt+0x3ef050> │ │ │ │ + b 3dc0c8 <__cxa_atexit@plt+0x3cf2a8> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r2, #200, 22 @ 0x32000 │ │ │ │ - rscseq fp, r1, #160, 20 @ 0xa0000 │ │ │ │ + tsteq r2, #216, 22 @ 0x36000 │ │ │ │ + rscseq sl, r1, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ef4a4 <__cxa_atexit@plt+0xe2684> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc358 <__cxa_atexit@plt+0x3ef538> │ │ │ │ + b 3dc5b0 <__cxa_atexit@plt+0x3cf790> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq fp, r1, #124, 20 @ 0x7c000 │ │ │ │ + rscseq sl, r1, #124, 20 @ 0x7c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ef4fc <__cxa_atexit@plt+0xe26dc> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -231862,105 +231862,105 @@ │ │ │ │ bne ef51c <__cxa_atexit@plt+0xe26fc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #48] @ ef534 <__cxa_atexit@plt+0xe2714> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc360 <__cxa_atexit@plt+0x3ef540> │ │ │ │ + b 3dc5b8 <__cxa_atexit@plt+0x3cf798> │ │ │ │ ldr r8, [pc, #28] @ ef530 <__cxa_atexit@plt+0xe2710> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc360 <__cxa_atexit@plt+0x3ef540> │ │ │ │ + b 3dc5b8 <__cxa_atexit@plt+0x3cf798> │ │ │ │ bic r7, r2, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r2, #240, 30 @ 0x3c0 │ │ │ │ - tsteq r2, #4 │ │ │ │ - rscseq fp, r1, #220, 18 @ 0x370000 │ │ │ │ + tsteq r2, #0 │ │ │ │ + tsteq r2, #20 │ │ │ │ + rscseq sl, r1, #220, 18 @ 0x370000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ef560 <__cxa_atexit@plt+0xe2740> │ │ │ │ ldr r8, [pc, #28] @ ef574 <__cxa_atexit@plt+0xe2754> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc360 <__cxa_atexit@plt+0x3ef540> │ │ │ │ + b 3dc5b8 <__cxa_atexit@plt+0x3cf798> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #172, 30 @ 0x2b0 │ │ │ │ - rscseq fp, r1, #248, 18 @ 0x3e0000 │ │ │ │ + tsteq r2, #188, 30 @ 0x2f0 │ │ │ │ + rscseq sl, r1, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ef5ac <__cxa_atexit@plt+0xe278c> │ │ │ │ ldr r7, [pc, #32] @ ef5bc <__cxa_atexit@plt+0xe279c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #24] @ ef5c0 <__cxa_atexit@plt+0xe27a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r7, [pc, #16] @ ef5c4 <__cxa_atexit@plt+0xe27a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r2, #104, 30 @ 0x1a0 │ │ │ │ - rscseq fp, r1, #216, 18 @ 0x360000 │ │ │ │ - rscseq fp, r1, #172, 18 @ 0x2b0000 │ │ │ │ + tsteq r2, #120, 30 @ 0x1e0 │ │ │ │ + rscseq sl, r1, #216, 18 @ 0x360000 │ │ │ │ + rscseq sl, r1, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ ef604 <__cxa_atexit@plt+0xe27e4> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq ef5fc <__cxa_atexit@plt+0xe27dc> │ │ │ │ ldr r3, [pc, #24] @ ef608 <__cxa_atexit@plt+0xe27e8> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq fp, r1, #104, 18 @ 0x1a0000 │ │ │ │ + rscseq sl, r1, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ef62c <__cxa_atexit@plt+0xe280c> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq fp, r1, #68, 18 @ 0x110000 │ │ │ │ + rscseq sl, r1, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ ef664 <__cxa_atexit@plt+0xe2844> │ │ │ │ ldr r9, [pc, #32] @ ef668 <__cxa_atexit@plt+0xe2848> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ ef66c <__cxa_atexit@plt+0xe284c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3fc368 <__cxa_atexit@plt+0x3ef548> │ │ │ │ + b 3dc5c0 <__cxa_atexit@plt+0x3cf7a0> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq fp, r1, #156, 16 @ 0x9c0000 │ │ │ │ - tsteq r2, #184, 28 @ 0xb80 │ │ │ │ - rscseq fp, r1, #4, 18 @ 0x10000 │ │ │ │ + rscseq sl, r1, #156, 16 @ 0x9c0000 │ │ │ │ + tsteq r2, #200, 28 @ 0xc80 │ │ │ │ + rscseq sl, r1, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ ef6d0 <__cxa_atexit@plt+0xe28b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq ef6b8 <__cxa_atexit@plt+0xe2898> │ │ │ │ @@ -231969,89 +231969,89 @@ │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [pc, #48] @ ef6d4 <__cxa_atexit@plt+0xe28b4> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #36] @ ef6d8 <__cxa_atexit@plt+0xe28b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #20] @ ef6dc <__cxa_atexit@plt+0xe28bc> │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fc370 <__cxa_atexit@plt+0x3ef550> │ │ │ │ + b 3dc5c8 <__cxa_atexit@plt+0x3cf7a8> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r2, #92, 28 @ 0x5c0 │ │ │ │ - rscseq fp, r1, #40, 16 @ 0x280000 │ │ │ │ - rscseq fp, r1, #148, 16 @ 0x940000 │ │ │ │ + tsteq r2, #108, 28 @ 0x6c0 │ │ │ │ + rscseq sl, r1, #40, 16 @ 0x280000 │ │ │ │ + rscseq sl, r1, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ef718 <__cxa_atexit@plt+0xe28f8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [pc, #40] @ ef72c <__cxa_atexit@plt+0xe290c> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #28] @ ef730 <__cxa_atexit@plt+0xe2910> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r8, [pc, #8] @ ef728 <__cxa_atexit@plt+0xe2908> │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fc370 <__cxa_atexit@plt+0x3ef550> │ │ │ │ - rscseq fp, r1, #208, 14 @ 0x3400000 │ │ │ │ + b 3dc5c8 <__cxa_atexit@plt+0x3cf7a8> │ │ │ │ + rscseq sl, r1, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r2, #252, 26 @ 0x3f00 │ │ │ │ - rscseq fp, r1, #44, 16 @ 0x2c0000 │ │ │ │ + tsteq r2, #12, 28 @ 0xc0 │ │ │ │ + rscseq sl, r1, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ ef770 <__cxa_atexit@plt+0xe2950> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq ef768 <__cxa_atexit@plt+0xe2948> │ │ │ │ ldr r3, [pc, #24] @ ef774 <__cxa_atexit@plt+0xe2954> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq fp, r1, #232, 14 @ 0x3a00000 │ │ │ │ + rscseq sl, r1, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ef798 <__cxa_atexit@plt+0xe2978> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq fp, r1, #196, 14 @ 0x3100000 │ │ │ │ + rscseq sl, r1, #196, 14 @ 0x3100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ ef7d0 <__cxa_atexit@plt+0xe29b0> │ │ │ │ ldr r9, [pc, #32] @ ef7d4 <__cxa_atexit@plt+0xe29b4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ ef7d8 <__cxa_atexit@plt+0xe29b8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3fc368 <__cxa_atexit@plt+0x3ef548> │ │ │ │ + b 3dc5c0 <__cxa_atexit@plt+0x3cf7a0> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq fp, r1, #68, 14 @ 0x1100000 │ │ │ │ - tsteq r2, #76, 26 @ 0x1300 │ │ │ │ - rscseq fp, r1, #112, 14 @ 0x1c00000 │ │ │ │ + rscseq sl, r1, #68, 14 @ 0x1100000 │ │ │ │ + tsteq r2, #92, 26 @ 0x1700 │ │ │ │ + rscseq sl, r1, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #172] @ ef89c <__cxa_atexit@plt+0xe2a7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq ef874 <__cxa_atexit@plt+0xe2a54> │ │ │ │ @@ -232086,26 +232086,26 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #28] @ ef8a0 <__cxa_atexit@plt+0xe2a80> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fc370 <__cxa_atexit@plt+0x3ef550> │ │ │ │ + b 3dc5c8 <__cxa_atexit@plt+0x3cf7a8> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - rscseq fp, r1, #128, 12 @ 0x8000000 │ │ │ │ + rscseq sl, r1, #128, 12 @ 0x8000000 │ │ │ │ @ instruction: 0xfffff9b4 │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ - tsteq r2, #60, 16 @ 0x3c0000 │ │ │ │ - tsteq r2, #16, 24 @ 0x1000 │ │ │ │ - rscseq fp, r1, #152, 12 @ 0x9800000 │ │ │ │ + tsteq r2, #76, 16 @ 0x4c0000 │ │ │ │ + tsteq r2, #32, 24 @ 0x2000 │ │ │ │ + rscseq sl, r1, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ef93c <__cxa_atexit@plt+0xe2b1c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ @@ -232134,25 +232134,25 @@ │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r8, [pc, #24] @ ef95c <__cxa_atexit@plt+0xe2b3c> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fc370 <__cxa_atexit@plt+0x3ef550> │ │ │ │ + b 3dc5c8 <__cxa_atexit@plt+0x3cf7a8> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq fp, r1, #192, 10 @ 0x30000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq sl, r1, #192, 10 @ 0x30000000 │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ - tsteq r2, #116, 14 @ 0x1d00000 │ │ │ │ - tsteq r2, #72, 22 @ 0x12000 │ │ │ │ - rscseq fp, r1, #148, 4 @ 0x40000009 │ │ │ │ + tsteq r2, #132, 14 @ 0x2100000 │ │ │ │ + tsteq r2, #88, 22 @ 0x16000 │ │ │ │ + rscseq sl, r1, #148, 4 @ 0x40000009 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ef9d0 <__cxa_atexit@plt+0xe2bb0> │ │ │ │ ldr r3, [pc, #76] @ ef9e0 <__cxa_atexit@plt+0xe2bc0> │ │ │ │ @@ -232164,74 +232164,74 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r8, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ ef9e8 <__cxa_atexit@plt+0xe2bc8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq fp, r1, #188, 10 @ 0x2f000000 │ │ │ │ - rscseq fp, r1, #28, 4 @ 0xc0000001 │ │ │ │ + rscseq sl, r1, #188, 10 @ 0x2f000000 │ │ │ │ + rscseq sl, r1, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ efa10 <__cxa_atexit@plt+0xe2bf0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq fp, r1, #244, 2 @ 0x3d │ │ │ │ + rscseq sl, r1, #244, 2 @ 0x3d │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ efa3c <__cxa_atexit@plt+0xe2c1c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ efa40 <__cxa_atexit@plt+0xe2c20> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fbf68 <__cxa_atexit@plt+0x3ef148> │ │ │ │ + b 3dc1c0 <__cxa_atexit@plt+0x3cf3a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r2, #28, 14 @ 0x700000 │ │ │ │ + tsteq r2, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne efa6c <__cxa_atexit@plt+0xe2c4c> │ │ │ │ ldr r7, [pc, #24] @ efa78 <__cxa_atexit@plt+0xe2c58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbf70 <__cxa_atexit@plt+0x3ef150> │ │ │ │ - tsteq r2, #216, 10 @ 0x36000000 │ │ │ │ + b 3dc1c8 <__cxa_atexit@plt+0x3cf3a8> │ │ │ │ + tsteq r2, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ efaa4 <__cxa_atexit@plt+0xe2c84> │ │ │ │ ldr r3, [pc, #20] @ efaa8 <__cxa_atexit@plt+0xe2c88> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ - rscseq fp, r1, #252, 8 @ 0xfc000000 │ │ │ │ - rscseq fp, r1, #0, 10 │ │ │ │ - rscseq fp, r1, #24, 2 │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ + rscseq sl, r1, #252, 8 @ 0xfc000000 │ │ │ │ + rscseq sl, r1, #0, 10 │ │ │ │ + rscseq sl, r1, #24, 2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi efaf8 <__cxa_atexit@plt+0xe2cd8> │ │ │ │ @@ -232246,15 +232246,15 @@ │ │ │ │ b efb14 <__cxa_atexit@plt+0xe2cf4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq fp, r1, #192 @ 0xc0 │ │ │ │ + rscseq sl, r1, #192 @ 0xc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #164] @ efbc0 <__cxa_atexit@plt+0xe2da0> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -232281,15 +232281,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ moveq r2, r3 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fc320 <__cxa_atexit@plt+0x3ef500> │ │ │ │ + b 3dc578 <__cxa_atexit@plt+0x3cf758> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ efbd4 <__cxa_atexit@plt+0xe2db4> │ │ │ │ @@ -232297,16 +232297,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ @ instruction: 0xffff9e38 │ │ │ │ @ instruction: 0xffff9e58 │ │ │ │ @ instruction: 0xffff9f24 │ │ │ │ - rscseq fp, r1, #20 │ │ │ │ - rscseq sl, r1, #240, 30 @ 0x3c0 │ │ │ │ + rscseq sl, r1, #20 │ │ │ │ + rscseq r9, r1, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #132] @ efc70 <__cxa_atexit@plt+0xe2e50> │ │ │ │ ldr r8, [r7, #7] │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7], #-12 │ │ │ │ @@ -232327,28 +232327,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ moveq r2, r3 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fc320 <__cxa_atexit@plt+0x3ef500> │ │ │ │ + b 3dc578 <__cxa_atexit@plt+0x3cf758> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ efc80 <__cxa_atexit@plt+0xe2e60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xffff9d80 │ │ │ │ @ instruction: 0xffff9da0 │ │ │ │ @ instruction: 0xffff9e6c │ │ │ │ - rscseq sl, r1, #100, 30 @ 0x190 │ │ │ │ + rscseq r9, r1, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #236] @ efd80 <__cxa_atexit@plt+0xe2f60> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq efd78 <__cxa_atexit@plt+0xe2f58> │ │ │ │ @@ -232370,24 +232370,24 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ mov r6, #0 │ │ │ │ strd r0, [r2, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3fc378 <__cxa_atexit@plt+0x3ef558> │ │ │ │ + bl 3dc5d0 <__cxa_atexit@plt+0x3cf7b0> │ │ │ │ mov r1, #19 │ │ │ │ mov r4, r0 │ │ │ │ orr r1, r1, #21504 @ 0x5400 │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r7 │ │ │ │ bl e6784 <__cxa_atexit@plt+0xd9964> │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fc380 <__cxa_atexit@plt+0x3ef560> │ │ │ │ + bl 3dc5d8 <__cxa_atexit@plt+0x3cf7b8> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ @@ -232430,24 +232430,24 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r6, r8, r6 │ │ │ │ sbc r1, r9, #0 │ │ │ │ str r6, [r2, #72] @ 0x48 │ │ │ │ str r1, [r2, #76] @ 0x4c │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #0 │ │ │ │ - bl 3fc378 <__cxa_atexit@plt+0x3ef558> │ │ │ │ + bl 3dc5d0 <__cxa_atexit@plt+0x3cf7b0> │ │ │ │ mov r1, #19 │ │ │ │ mov r5, r0 │ │ │ │ orr r1, r1, #21504 @ 0x5400 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ bl e6784 <__cxa_atexit@plt+0xd9964> │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fc380 <__cxa_atexit@plt+0x3ef560> │ │ │ │ + bl 3dc5d8 <__cxa_atexit@plt+0x3cf7b8> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ @@ -232503,55 +232503,55 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ - tsteq r2, #204, 2 @ 0x33 │ │ │ │ - tsteq r2, #160, 10 @ 0x28000000 │ │ │ │ - tsteq r2, #188, 4 @ 0xc000000b │ │ │ │ - tsteq r2, #68, 2 │ │ │ │ - rscseq sl, r1, #164, 24 @ 0xa400 │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ + tsteq r2, #220, 2 @ 0x37 │ │ │ │ + tsteq r2, #176, 10 @ 0x2c000000 │ │ │ │ + tsteq r2, #204, 4 @ 0xc000000c │ │ │ │ + tsteq r2, #84, 2 │ │ │ │ + rscseq r9, r1, #164, 24 @ 0xa400 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eff58 <__cxa_atexit@plt+0xe3138> │ │ │ │ ldr r2, [pc, #28] @ eff60 <__cxa_atexit@plt+0xe3140> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, #8 │ │ │ │ - b 3fc040 <__cxa_atexit@plt+0x3ef220> │ │ │ │ + b 3dc298 <__cxa_atexit@plt+0x3cf478> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq sl, r1, #100, 24 @ 0x6400 │ │ │ │ + rscseq r9, r1, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc effa4 <__cxa_atexit@plt+0xe3184> │ │ │ │ ldr r2, [pc, #36] @ effb0 <__cxa_atexit@plt+0xe3190> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r6, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fc048 <__cxa_atexit@plt+0x3ef228> │ │ │ │ + b 3dc2a0 <__cxa_atexit@plt+0x3cf480> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffb20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -232573,19 +232573,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ f0030 <__cxa_atexit@plt+0xe3210> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r1, #204, 30 @ 0x330 │ │ │ │ + rscseq r9, r1, #204, 30 @ 0x330 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq r2, #104 @ 0x68 │ │ │ │ - rscseq sl, r1, #164, 30 @ 0x290 │ │ │ │ - rscseq sl, r1, #208, 22 @ 0x34000 │ │ │ │ + tsteq r2, #120 @ 0x78 │ │ │ │ + rscseq r9, r1, #164, 30 @ 0x290 │ │ │ │ + rscseq r9, r1, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f0094 <__cxa_atexit@plt+0xe3274> │ │ │ │ ldr r3, [pc, #76] @ f00a4 <__cxa_atexit@plt+0xe3284> │ │ │ │ @@ -232597,97 +232597,97 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r8, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ f00ac <__cxa_atexit@plt+0xe328c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq sl, r1, #68, 30 @ 0x110 │ │ │ │ - rscseq sl, r1, #88, 22 @ 0x16000 │ │ │ │ + rscseq r9, r1, #68, 30 @ 0x110 │ │ │ │ + rscseq r9, r1, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ f00d4 <__cxa_atexit@plt+0xe32b4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq sl, r1, #48, 22 @ 0xc000 │ │ │ │ + rscseq r9, r1, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ f0100 <__cxa_atexit@plt+0xe32e0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ f0104 <__cxa_atexit@plt+0xe32e4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fbf68 <__cxa_atexit@plt+0x3ef148> │ │ │ │ + b 3dc1c0 <__cxa_atexit@plt+0x3cf3a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r2, #88 @ 0x58 │ │ │ │ + tsteq r2, #104 @ 0x68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne f0130 <__cxa_atexit@plt+0xe3310> │ │ │ │ ldr r7, [pc, #24] @ f013c <__cxa_atexit@plt+0xe331c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbf70 <__cxa_atexit@plt+0x3ef150> │ │ │ │ - tsteq r2, #20, 30 @ 0x50 │ │ │ │ + b 3dc1c8 <__cxa_atexit@plt+0x3cf3a8> │ │ │ │ + tsteq r2, #36, 30 @ 0x90 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f017c <__cxa_atexit@plt+0xe335c> │ │ │ │ ldr r3, [pc, #44] @ f018c <__cxa_atexit@plt+0xe336c> │ │ │ │ ldr r8, [pc, #44] @ f0190 <__cxa_atexit@plt+0xe3370> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #36] @ f0194 <__cxa_atexit@plt+0xe3374> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 3fc098 <__cxa_atexit@plt+0x3ef278> │ │ │ │ + b 3dc2f0 <__cxa_atexit@plt+0x3cf4d0> │ │ │ │ ldr r7, [pc, #20] @ f0198 <__cxa_atexit@plt+0xe3378> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq sl, r1, #96, 28 @ 0x600 │ │ │ │ - tsteq r2, #220 @ 0xdc │ │ │ │ - rscseq sl, r1, #116, 28 @ 0x740 │ │ │ │ - rscseq sl, r1, #72, 28 @ 0x480 │ │ │ │ + rscseq r9, r1, #96, 28 @ 0x600 │ │ │ │ + tsteq r2, #236 @ 0xec │ │ │ │ + rscseq r9, r1, #116, 28 @ 0x740 │ │ │ │ + rscseq r9, r1, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ f01c8 <__cxa_atexit@plt+0xe33a8> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r9, [pc, #8] @ f01cc <__cxa_atexit@plt+0xe33ac> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fc0a0 <__cxa_atexit@plt+0x3ef280> │ │ │ │ + b 3dc2f8 <__cxa_atexit@plt+0x3cf4d8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r2, #84, 6 @ 0x50000001 │ │ │ │ + tsteq r2, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f0230 <__cxa_atexit@plt+0xe3410> │ │ │ │ @@ -232706,55 +232706,55 @@ │ │ │ │ str r8, [r3, #4] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r2, #36, 6 @ 0x90000000 │ │ │ │ - tsteq r2, #32, 2 │ │ │ │ - tsteq r2, #116, 28 @ 0x740 │ │ │ │ - rscseq sl, r1, #168, 26 @ 0x2a00 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r2, #52, 6 @ 0xd0000000 │ │ │ │ + tsteq r2, #48, 2 │ │ │ │ + tsteq r2, #132, 28 @ 0x840 │ │ │ │ + rscseq r9, r1, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f0288 <__cxa_atexit@plt+0xe3468> │ │ │ │ ldr r3, [pc, #44] @ f0298 <__cxa_atexit@plt+0xe3478> │ │ │ │ ldr r8, [pc, #44] @ f029c <__cxa_atexit@plt+0xe347c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #36] @ f02a0 <__cxa_atexit@plt+0xe3480> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fc098 <__cxa_atexit@plt+0x3ef278> │ │ │ │ + b 3dc2f0 <__cxa_atexit@plt+0x3cf4d0> │ │ │ │ ldr r7, [pc, #20] @ f02a4 <__cxa_atexit@plt+0xe3484> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq sl, r1, #84, 26 @ 0x1500 │ │ │ │ - tsteq r2, #44, 30 @ 0xb0 │ │ │ │ - rscseq sl, r1, #124, 26 @ 0x1f00 │ │ │ │ - rscseq sl, r1, #60, 26 @ 0xf00 │ │ │ │ + rscseq r9, r1, #84, 26 @ 0x1500 │ │ │ │ + tsteq r2, #60, 30 @ 0xf0 │ │ │ │ + rscseq r9, r1, #124, 26 @ 0x1f00 │ │ │ │ + rscseq r9, r1, #60, 26 @ 0xf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ f02d4 <__cxa_atexit@plt+0xe34b4> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r9, [pc, #8] @ f02d8 <__cxa_atexit@plt+0xe34b8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fc0a0 <__cxa_atexit@plt+0x3ef280> │ │ │ │ + b 3dc2f8 <__cxa_atexit@plt+0x3cf4d8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r2, #72, 4 @ 0x80000004 │ │ │ │ + tsteq r2, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f033c <__cxa_atexit@plt+0xe351c> │ │ │ │ @@ -232773,19 +232773,19 @@ │ │ │ │ str r8, [r3, #4] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r2, #24, 4 @ 0x80000001 │ │ │ │ - tsteq r2, #20 │ │ │ │ - tsteq r2, #104, 26 @ 0x1a00 │ │ │ │ - rscseq sl, r1, #184, 24 @ 0xb800 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r2, #40, 4 @ 0x80000002 │ │ │ │ + tsteq r2, #36 @ 0x24 │ │ │ │ + tsteq r2, #120, 26 @ 0x1e00 │ │ │ │ + rscseq r9, r1, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f03c8 <__cxa_atexit@plt+0xe35a8> │ │ │ │ @@ -232803,51 +232803,51 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq f03c0 <__cxa_atexit@plt+0xe35a0> │ │ │ │ ldr r3, [pc, #40] @ f03dc <__cxa_atexit@plt+0xe35bc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0c8 <__cxa_atexit@plt+0x3ef2a8> │ │ │ │ + b 3dc320 <__cxa_atexit@plt+0x3cf500> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rscseq sl, r1, #48, 24 @ 0x3000 │ │ │ │ + rscseq r9, r1, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ f0420 <__cxa_atexit@plt+0xe3600> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq f0418 <__cxa_atexit@plt+0xe35f8> │ │ │ │ ldr r3, [pc, #24] @ f0424 <__cxa_atexit@plt+0xe3604> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0c8 <__cxa_atexit@plt+0x3ef2a8> │ │ │ │ + b 3dc320 <__cxa_atexit@plt+0x3cf500> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq sl, r1, #232, 22 @ 0x3a000 │ │ │ │ + rscseq r9, r1, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ f0448 <__cxa_atexit@plt+0xe3628> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0c8 <__cxa_atexit@plt+0x3ef2a8> │ │ │ │ + b 3dc320 <__cxa_atexit@plt+0x3cf500> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq sl, r1, #196, 22 @ 0x31000 │ │ │ │ + rscseq r9, r1, #196, 22 @ 0x31000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ f04a4 <__cxa_atexit@plt+0xe3684> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -232858,55 +232858,55 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq f049c <__cxa_atexit@plt+0xe367c> │ │ │ │ ldr r3, [pc, #28] @ f04ac <__cxa_atexit@plt+0xe368c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0c8 <__cxa_atexit@plt+0x3ef2a8> │ │ │ │ + b 3dc320 <__cxa_atexit@plt+0x3cf500> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq sl, r1, #96, 22 @ 0x18000 │ │ │ │ + rscseq r9, r1, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ f04f0 <__cxa_atexit@plt+0xe36d0> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq f04e8 <__cxa_atexit@plt+0xe36c8> │ │ │ │ ldr r3, [pc, #24] @ f04f4 <__cxa_atexit@plt+0xe36d4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0c8 <__cxa_atexit@plt+0x3ef2a8> │ │ │ │ + b 3dc320 <__cxa_atexit@plt+0x3cf500> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq sl, r1, #24, 22 @ 0x6000 │ │ │ │ + rscseq r9, r1, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ f0518 <__cxa_atexit@plt+0xe36f8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0c8 <__cxa_atexit@plt+0x3ef2a8> │ │ │ │ + b 3dc320 <__cxa_atexit@plt+0x3cf500> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ f0538 <__cxa_atexit@plt+0xe3718> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #92, 22 @ 0x17000 │ │ │ │ + tsteq r2, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f057c <__cxa_atexit@plt+0xe375c> │ │ │ │ ldr r7, [pc, #48] @ f058c <__cxa_atexit@plt+0xe376c> │ │ │ │ @@ -232914,24 +232914,24 @@ │ │ │ │ ldr r2, [pc, #48] @ f0594 <__cxa_atexit@plt+0xe3774> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ add r7, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ ldr r7, [pc, #20] @ f0598 <__cxa_atexit@plt+0xe3778> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq sl, r1, #168, 20 @ 0xa8000 │ │ │ │ - rscseq sl, r1, #120, 20 @ 0x78000 │ │ │ │ - rscseq sl, r1, #176, 20 @ 0xb0000 │ │ │ │ - rscseq sl, r1, #128, 20 @ 0x80000 │ │ │ │ + rscseq r9, r1, #168, 20 @ 0xa8000 │ │ │ │ + rscseq r9, r1, #120, 20 @ 0x78000 │ │ │ │ + rscseq r9, r1, #176, 20 @ 0xb0000 │ │ │ │ + rscseq r9, r1, #128, 20 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ f0610 <__cxa_atexit@plt+0xe37f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq f05f4 <__cxa_atexit@plt+0xe37d4> │ │ │ │ @@ -232944,28 +232944,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ add r7, r2, #1 │ │ │ │ add r8, r1, #2 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ f0620 <__cxa_atexit@plt+0xe3800> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - rscseq sl, r1, #32, 20 @ 0x20000 │ │ │ │ - rscseq sl, r1, #4, 20 @ 0x4000 │ │ │ │ - tsteq r2, #52, 20 @ 0x34000 │ │ │ │ - rscseq sl, r1, #248, 18 @ 0x3e0000 │ │ │ │ + rscseq r9, r1, #32, 20 @ 0x20000 │ │ │ │ + rscseq r9, r1, #4, 20 @ 0x4000 │ │ │ │ + tsteq r2, #68, 20 @ 0x44000 │ │ │ │ + rscseq r9, r1, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f066c <__cxa_atexit@plt+0xe384c> │ │ │ │ ldr r3, [pc, #64] @ f0684 <__cxa_atexit@plt+0xe3864> │ │ │ │ ldr r2, [pc, #64] @ f0688 <__cxa_atexit@plt+0xe3868> │ │ │ │ @@ -232974,25 +232974,25 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ add r7, r2, #1 │ │ │ │ add r8, r1, #2 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ ldr r7, [pc, #12] @ f0680 <__cxa_atexit@plt+0xe3860> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #196, 18 @ 0x310000 │ │ │ │ + tsteq r2, #212, 18 @ 0x350000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq sl, r1, #168, 18 @ 0x2a0000 │ │ │ │ - rscseq sl, r1, #140, 18 @ 0x230000 │ │ │ │ - rscseq sl, r1, #128, 18 @ 0x200000 │ │ │ │ + rscseq r9, r1, #168, 18 @ 0x2a0000 │ │ │ │ + rscseq r9, r1, #140, 18 @ 0x230000 │ │ │ │ + rscseq r9, r1, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #172] @ f0750 <__cxa_atexit@plt+0xe3930> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq f0724 <__cxa_atexit@plt+0xe3904> │ │ │ │ @@ -233031,21 +233031,21 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r2, #4, 18 @ 0x10000 │ │ │ │ + tsteq r2, #20, 18 @ 0x50000 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ - tsteq r2, #148, 18 @ 0x250000 │ │ │ │ - tsteq r2, #40, 24 @ 0x2800 │ │ │ │ - rscseq sl, r1, #172, 16 @ 0xac0000 │ │ │ │ + tsteq r2, #164, 18 @ 0x290000 │ │ │ │ + tsteq r2, #56, 24 @ 0x3800 │ │ │ │ + rscseq r9, r1, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f07e8 <__cxa_atexit@plt+0xe39c8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -233078,20 +233078,20 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r2, #72, 16 @ 0x480000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r2, #88, 16 @ 0x580000 │ │ │ │ @ instruction: 0xfffffbb8 │ │ │ │ - tsteq r2, #208, 16 @ 0xd00000 │ │ │ │ - tsteq r2, #100, 22 @ 0x19000 │ │ │ │ - rscseq sl, r1, #240, 14 @ 0x3c00000 │ │ │ │ + tsteq r2, #224, 16 @ 0xe00000 │ │ │ │ + tsteq r2, #116, 22 @ 0x1d000 │ │ │ │ + rscseq r9, r1, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f0888 <__cxa_atexit@plt+0xe3a68> │ │ │ │ @@ -233107,79 +233107,79 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq f0880 <__cxa_atexit@plt+0xe3a60> │ │ │ │ ldr r3, [pc, #40] @ f089c <__cxa_atexit@plt+0xe3a7c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0c8 <__cxa_atexit@plt+0x3ef2a8> │ │ │ │ + b 3dc320 <__cxa_atexit@plt+0x3cf500> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rscseq sl, r1, #112, 14 @ 0x1c00000 │ │ │ │ + rscseq r9, r1, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ f08e0 <__cxa_atexit@plt+0xe3ac0> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq f08d8 <__cxa_atexit@plt+0xe3ab8> │ │ │ │ ldr r3, [pc, #24] @ f08e4 <__cxa_atexit@plt+0xe3ac4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0c8 <__cxa_atexit@plt+0x3ef2a8> │ │ │ │ + b 3dc320 <__cxa_atexit@plt+0x3cf500> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq sl, r1, #40, 14 @ 0xa00000 │ │ │ │ + rscseq r9, r1, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ f0908 <__cxa_atexit@plt+0xe3ae8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc0c8 <__cxa_atexit@plt+0x3ef2a8> │ │ │ │ + b 3dc320 <__cxa_atexit@plt+0x3cf500> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ f0928 <__cxa_atexit@plt+0xe3b08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #108, 14 @ 0x1b00000 │ │ │ │ + tsteq r2, #124, 14 @ 0x1f00000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f0960 <__cxa_atexit@plt+0xe3b40> │ │ │ │ ldr r5, [pc, #36] @ f0970 <__cxa_atexit@plt+0xe3b50> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ ldr r8, [pc, #28] @ f0974 <__cxa_atexit@plt+0xe3b54> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc388 <__cxa_atexit@plt+0x3ef568> │ │ │ │ + b 3dc5e0 <__cxa_atexit@plt+0x3cf7c0> │ │ │ │ ldr r7, [pc, #16] @ f0978 <__cxa_atexit@plt+0xe3b58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r2, #16, 18 @ 0x40000 │ │ │ │ - rscseq sl, r1, #16, 14 @ 0x400000 │ │ │ │ - rscseq sl, r1, #228, 12 @ 0xe400000 │ │ │ │ + tsteq r2, #32, 18 @ 0x80000 │ │ │ │ + rscseq r9, r1, #16, 14 @ 0x400000 │ │ │ │ + rscseq r9, r1, #228, 12 @ 0xe400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ f09ec <__cxa_atexit@plt+0xe3bcc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -233193,51 +233193,51 @@ │ │ │ │ ldr r2, [pc, #60] @ f09fc <__cxa_atexit@plt+0xe3bdc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ add r7, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ ldr r7, [pc, #16] @ f09f0 <__cxa_atexit@plt+0xe3bd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r2, #88, 12 @ 0x5800000 │ │ │ │ + tsteq r2, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - rscseq sl, r1, #56, 12 @ 0x3800000 │ │ │ │ - rscseq sl, r1, #28, 12 @ 0x1c00000 │ │ │ │ - rscseq sl, r1, #96, 12 @ 0x6000000 │ │ │ │ + rscseq r9, r1, #56, 12 @ 0x3800000 │ │ │ │ + rscseq r9, r1, #28, 12 @ 0x1c00000 │ │ │ │ + rscseq r9, r1, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne f0a40 <__cxa_atexit@plt+0xe3c20> │ │ │ │ ldr r7, [pc, #56] @ f0a58 <__cxa_atexit@plt+0xe3c38> │ │ │ │ ldr r3, [pc, #56] @ f0a5c <__cxa_atexit@plt+0xe3c3c> │ │ │ │ ldr r2, [pc, #56] @ f0a60 <__cxa_atexit@plt+0xe3c40> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ add r7, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ ldr r7, [pc, #12] @ f0a54 <__cxa_atexit@plt+0xe3c34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #240, 10 @ 0x3c000000 │ │ │ │ + tsteq r2, #0, 12 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq sl, r1, #208, 10 @ 0x34000000 │ │ │ │ - rscseq sl, r1, #180, 10 @ 0x2d000000 │ │ │ │ - rscseq sl, r1, #236, 10 @ 0x3b000000 │ │ │ │ + rscseq r9, r1, #208, 10 @ 0x34000000 │ │ │ │ + rscseq r9, r1, #180, 10 @ 0x2d000000 │ │ │ │ + rscseq r9, r1, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #176] @ f0b28 <__cxa_atexit@plt+0xe3d08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq f0afc <__cxa_atexit@plt+0xe3cdc> │ │ │ │ @@ -233277,22 +233277,22 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r2, #44, 10 @ 0xb000000 │ │ │ │ + tsteq r2, #60, 10 @ 0xf000000 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - rscseq sl, r1, #148, 10 @ 0x25000000 │ │ │ │ - tsteq r2, #192, 10 @ 0x30000000 │ │ │ │ - tsteq r2, #76, 16 @ 0x4c0000 │ │ │ │ - rscseq sl, r1, #16, 10 @ 0x4000000 │ │ │ │ + rscseq r9, r1, #148, 10 @ 0x25000000 │ │ │ │ + tsteq r2, #208, 10 @ 0x34000000 │ │ │ │ + tsteq r2, #92, 16 @ 0x5c0000 │ │ │ │ + rscseq r9, r1, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f0bc8 <__cxa_atexit@plt+0xe3da8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -233326,21 +233326,21 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r2, #104, 8 @ 0x68000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r2, #120, 8 @ 0x78000000 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ - rscseq sl, r1, #200, 8 @ 0xc8000000 │ │ │ │ - tsteq r2, #244, 8 @ 0xf4000000 │ │ │ │ - tsteq r2, #128, 14 @ 0x2000000 │ │ │ │ - sbcseq r4, r4, #172, 10 @ 0x2b000000 │ │ │ │ + rscseq r9, r1, #200, 8 @ 0xc8000000 │ │ │ │ + tsteq r2, #4, 10 @ 0x1000000 │ │ │ │ + tsteq r2, #144, 14 @ 0x2400000 │ │ │ │ + sbcseq r4, r4, #236, 6 @ 0xb0000003 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -233362,15 +233362,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f0c78 <__cxa_atexit@plt+0xe3e58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq sl, r1, #32, 8 @ 0x20000000 │ │ │ │ + rscseq r9, r1, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -233394,31 +233394,31 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f0cf8 <__cxa_atexit@plt+0xe3ed8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq sl, r1, #164, 6 @ 0x90000002 │ │ │ │ + rscseq r9, r1, #164, 6 @ 0x90000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r1, #120, 6 @ 0xe0000001 │ │ │ │ + rscseq r9, r1, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi f0d90 <__cxa_atexit@plt+0xe3f70> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq f0d7c <__cxa_atexit@plt+0xe3f5c> │ │ │ │ ldr r7, [pc, #76] @ f0d98 <__cxa_atexit@plt+0xe3f78> │ │ │ │ ldr r3, [pc, #76] @ f0d9c <__cxa_atexit@plt+0xe3f7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ @@ -233435,16 +233435,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r2, #216, 4 @ 0x8000000d │ │ │ │ - tsteq r2, #184, 14 @ 0x2e00000 │ │ │ │ + tsteq r2, #232, 4 @ 0x8000000e │ │ │ │ + tsteq r2, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ b 9fd18 <__cxa_atexit@plt+0x92ef8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -233454,28 +233454,28 @@ │ │ │ │ bhi f0dec <__cxa_atexit@plt+0xe3fcc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ f0df4 <__cxa_atexit@plt+0xe3fd4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #60, 4 @ 0xc0000003 │ │ │ │ - rscseq sl, r1, #108, 6 @ 0xb0000001 │ │ │ │ + tsteq r2, #76, 4 @ 0xc0000004 │ │ │ │ + rscseq r9, r1, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [pc, #4] @ f0e18 <__cxa_atexit@plt+0xe3ff8> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 3fc0a0 <__cxa_atexit@plt+0x3ef280> │ │ │ │ - rscseq sl, r1, #144, 4 │ │ │ │ - rscseq sl, r1, #76, 6 @ 0x30000001 │ │ │ │ + b 3dc2f8 <__cxa_atexit@plt+0x3cf4d8> │ │ │ │ + rscseq r9, r1, #144, 4 │ │ │ │ + rscseq r9, r1, #76, 6 @ 0x30000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f0e8c <__cxa_atexit@plt+0xe406c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -233494,26 +233494,26 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #56] @ f0eb0 <__cxa_atexit@plt+0xe4090> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - tsteq r2, #184, 2 @ 0x2e │ │ │ │ - tsteq r2, #12, 4 @ 0xc0000000 │ │ │ │ - rscseq sl, r1, #180, 4 @ 0x4000000b │ │ │ │ + tsteq r2, #200, 2 @ 0x32 │ │ │ │ + tsteq r2, #28, 4 @ 0xc0000001 │ │ │ │ + rscseq r9, r1, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f0f2c <__cxa_atexit@plt+0xe410c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -233534,39 +233534,39 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ add r9, pc, r9 │ │ │ │ str r9, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r2, #36, 2 │ │ │ │ + tsteq r2, #52, 2 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ f0f70 <__cxa_atexit@plt+0xe4150> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbec0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ - tsteq r2, #184 @ 0xb8 │ │ │ │ + b 3dc118 <__cxa_atexit@plt+0x3cf2f8> │ │ │ │ + tsteq r2, #200 @ 0xc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ - rscseq sl, r1, #204, 2 @ 0x33 │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ + rscseq r9, r1, #204, 2 @ 0x33 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f0ff0 <__cxa_atexit@plt+0xe41d0> │ │ │ │ ldr r2, [pc, #76] @ f0ff8 <__cxa_atexit@plt+0xe41d8> │ │ │ │ @@ -233579,67 +233579,67 @@ │ │ │ │ beq f0fd8 <__cxa_atexit@plt+0xe41b8> │ │ │ │ cmp r2, #0 │ │ │ │ bne f0fe0 <__cxa_atexit@plt+0xe41c0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ - b 3fc0a0 <__cxa_atexit@plt+0x3ef280> │ │ │ │ + b 3dc2f8 <__cxa_atexit@plt+0x3cf4d8> │ │ │ │ ldr r3, [pc, #20] @ f0ffc <__cxa_atexit@plt+0xe41dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 3fc280 <__cxa_atexit@plt+0x3ef460> │ │ │ │ + b 3dc4d8 <__cxa_atexit@plt+0x3cf6b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r2, #144, 2 @ 0x24 │ │ │ │ - rscseq sl, r1, #88, 2 │ │ │ │ + tsteq r2, #160, 2 @ 0x28 │ │ │ │ + rscseq r9, r1, #88, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f1028 <__cxa_atexit@plt+0xe4208> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fc0a0 <__cxa_atexit@plt+0x3ef280> │ │ │ │ + b 3dc2f8 <__cxa_atexit@plt+0x3cf4d8> │ │ │ │ ldr r3, [pc, #12] @ f103c <__cxa_atexit@plt+0xe421c> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 3fc280 <__cxa_atexit@plt+0x3ef460> │ │ │ │ - tsteq r2, #68, 2 │ │ │ │ - rscseq sl, r1, #20, 2 │ │ │ │ + b 3dc4d8 <__cxa_atexit@plt+0x3cf6b8> │ │ │ │ + tsteq r2, #84, 2 │ │ │ │ + rscseq r9, r1, #20, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f1080 <__cxa_atexit@plt+0xe4260> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ f1090 <__cxa_atexit@plt+0xe4270> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq sl, r1, #180 @ 0xb4 │ │ │ │ + rscseq r9, r1, #180 @ 0xb4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 3fc278 <__cxa_atexit@plt+0x3ef458> │ │ │ │ - rscseq sl, r1, #160 @ 0xa0 │ │ │ │ + b 3dc4d0 <__cxa_atexit@plt+0x3cf6b0> │ │ │ │ + rscseq r9, r1, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f111c <__cxa_atexit@plt+0xe42fc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -233658,26 +233658,26 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #56] @ f1140 <__cxa_atexit@plt+0xe4320> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - tsteq r2, #40, 30 @ 0xa0 │ │ │ │ - tsteq r2, #124, 30 @ 0x1f0 │ │ │ │ - rscseq sl, r1, #48 @ 0x30 │ │ │ │ + tsteq r2, #56, 30 @ 0xe0 │ │ │ │ + tsteq r2, #140, 30 @ 0x230 │ │ │ │ + rscseq r9, r1, #48 @ 0x30 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f1230 <__cxa_atexit@plt+0xe4410> │ │ │ │ @@ -233724,41 +233724,41 @@ │ │ │ │ add ip, pc, ip │ │ │ │ str r0, [sl, #44] @ 0x2c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sl, #40] @ 0x28 │ │ │ │ str sl, [sl, #48] @ 0x30 │ │ │ │ str ip, [sl, #52]! @ 0x34 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 1c09984 <__cxa_atexit@plt+0x1bfcb64> │ │ │ │ + b 1ef1758 <__cxa_atexit@plt+0x1ee4938> │ │ │ │ ldr r7, [r3, #4] │ │ │ │ add r5, r3, #8 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r7, [pc, #48] @ f1268 <__cxa_atexit@plt+0xe4448> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ f1264 <__cxa_atexit@plt+0xe4444> │ │ │ │ mov r5, #68 @ 0x44 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r9, r1, #88, 30 @ 0x160 │ │ │ │ - tsteq r2, #224, 28 @ 0xe00 │ │ │ │ + rscseq r8, r1, #88, 30 @ 0x160 │ │ │ │ + tsteq r2, #240, 28 @ 0xf00 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - rscseq r9, r1, #72, 30 @ 0x120 │ │ │ │ + rscseq r8, r1, #72, 30 @ 0x120 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - rscseq r9, r1, #240, 28 @ 0xf00 │ │ │ │ + rscseq r8, r1, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ str r7, [r5, #12]! │ │ │ │ @@ -233798,31 +233798,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sl, #40] @ 0x28 │ │ │ │ str sl, [sl, #48] @ 0x30 │ │ │ │ str lr, [sl, #52]! @ 0x34 │ │ │ │ ldr r3, [pc, #60] @ f1380 <__cxa_atexit@plt+0xe4560> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1c09984 <__cxa_atexit@plt+0x1bfcb64> │ │ │ │ + b 1ef1758 <__cxa_atexit@plt+0x1ee4938> │ │ │ │ ldr r5, [pc, #48] @ f1384 <__cxa_atexit@plt+0xe4564> │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r2, #184, 26 @ 0x2e00 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r2, #200, 26 @ 0x3200 │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffbb8 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - rscseq r9, r1, #252, 26 @ 0x3f00 │ │ │ │ + rscseq r8, r1, #252, 26 @ 0x3f00 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - rscseq r9, r1, #4, 28 @ 0x40 │ │ │ │ + rscseq r8, r1, #4, 28 @ 0x40 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f13d0 <__cxa_atexit@plt+0xe45b0> │ │ │ │ ldr r7, [pc, #52] @ f13e0 <__cxa_atexit@plt+0xe45c0> │ │ │ │ @@ -233837,16 +233837,16 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f13e4 <__cxa_atexit@plt+0xe45c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r9, r1, #196, 26 @ 0x3100 │ │ │ │ - rscseq r9, r1, #168, 26 @ 0x2a00 │ │ │ │ + rscseq r8, r1, #196, 26 @ 0x3100 │ │ │ │ + rscseq r8, r1, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ ldr r2, [pc, #128] @ f1488 <__cxa_atexit@plt+0xe4668> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -233881,15 +233881,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - rscseq r9, r1, #252, 24 @ 0xfc00 │ │ │ │ + rscseq r8, r1, #252, 24 @ 0xfc00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #88] @ f1508 <__cxa_atexit@plt+0xe46e8> │ │ │ │ ldr r9, [r3, #12]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -233912,15 +233912,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rscseq r9, r1, #128, 24 @ 0x8000 │ │ │ │ + rscseq r8, r1, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ f1558 <__cxa_atexit@plt+0xe4738> │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -233931,15 +233931,15 @@ │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ str r3, [r5] │ │ │ │ b f1154 <__cxa_atexit@plt+0xe4334> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r9, r1, #52, 24 @ 0x3400 │ │ │ │ + rscseq r8, r1, #52, 24 @ 0x3400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ mov sl, r7 │ │ │ │ ldmdb r5, {r3, r9} │ │ │ │ str r3, [r5] │ │ │ │ b f1154 <__cxa_atexit@plt+0xe4334> │ │ │ │ @@ -233959,45 +233959,45 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ f15d0 <__cxa_atexit@plt+0xe47b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #128, 26 @ 0x2000 │ │ │ │ - rscseq r9, r1, #68, 26 @ 0x1100 │ │ │ │ + tsteq r2, #144, 26 @ 0x2400 │ │ │ │ + rscseq r8, r1, #68, 26 @ 0x1100 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f15fc <__cxa_atexit@plt+0xe47dc> │ │ │ │ ldr r3, [pc, #24] @ f160c <__cxa_atexit@plt+0xe47ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc098 <__cxa_atexit@plt+0x3ef278> │ │ │ │ + b 3dc2f0 <__cxa_atexit@plt+0x3cf4d0> │ │ │ │ ldr r7, [pc, #12] @ f1610 <__cxa_atexit@plt+0xe47f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r9, r1, #8, 26 @ 0x200 │ │ │ │ - rscseq r9, r1, #84, 22 @ 0x15000 │ │ │ │ + rscseq r8, r1, #8, 26 @ 0x200 │ │ │ │ + rscseq r8, r1, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ f1640 <__cxa_atexit@plt+0xe4820> │ │ │ │ ldr r9, [pc, #24] @ f1644 <__cxa_atexit@plt+0xe4824> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3fc0a0 <__cxa_atexit@plt+0x3ef280> │ │ │ │ + b 3dc2f8 <__cxa_atexit@plt+0x3cf4d8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rscseq r9, r1, #112, 20 @ 0x70000 │ │ │ │ + rscseq r8, r1, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f1690 <__cxa_atexit@plt+0xe4870> │ │ │ │ @@ -234010,34 +234010,34 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq r9, r1, #156, 24 @ 0x9c00 │ │ │ │ - tsteq r2, #172, 24 @ 0xac00 │ │ │ │ - rscseq r9, r1, #96, 24 @ 0x6000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq r8, r1, #156, 24 @ 0x9c00 │ │ │ │ + tsteq r2, #188, 24 @ 0xbc00 │ │ │ │ + rscseq r8, r1, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f16d0 <__cxa_atexit@plt+0xe48b0> │ │ │ │ ldr r3, [pc, #24] @ f16e0 <__cxa_atexit@plt+0xe48c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc098 <__cxa_atexit@plt+0x3ef278> │ │ │ │ + b 3dc2f0 <__cxa_atexit@plt+0x3cf4d0> │ │ │ │ ldr r7, [pc, #12] @ f16e4 <__cxa_atexit@plt+0xe48c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - rscseq r9, r1, #52, 24 @ 0x3400 │ │ │ │ + rscseq r8, r1, #52, 24 @ 0x3400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -234053,30 +234053,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ f174c <__cxa_atexit@plt+0xe492c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r1, #20, 24 @ 0x1400 │ │ │ │ - tsteq r2, #8, 24 @ 0x800 │ │ │ │ - rscseq r9, r1, #240, 22 @ 0x3c000 │ │ │ │ - sbcseq r3, r4, #130048 @ 0x1fc00 │ │ │ │ + rscseq r8, r1, #20, 24 @ 0x1400 │ │ │ │ + tsteq r2, #24, 24 @ 0x1800 │ │ │ │ + rscseq r8, r1, #240, 22 @ 0x3c000 │ │ │ │ + sbcseq r3, r4, #3129344 @ 0x2fc000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq r3, r4, #195584 @ 0x2fc00 │ │ │ │ + sbcseq r3, r4, #4177920 @ 0x3fc000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq r3, r4, #257024 @ 0x3ec00 │ │ │ │ + sbcseq r3, r4, #241664 @ 0x3b000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -234084,29 +234084,29 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f17c4 <__cxa_atexit@plt+0xe49a4> │ │ │ │ ldr r5, [pc, #28] @ f17d4 <__cxa_atexit@plt+0xe49b4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65074 <__cxa_atexit@plt+0x1f58254> │ │ │ │ + b 1f64f5c <__cxa_atexit@plt+0x1f5813c> │ │ │ │ ldr r7, [pc, #12] @ f17d8 <__cxa_atexit@plt+0xe49b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r9, r1, #96, 22 @ 0x18000 │ │ │ │ + rscseq r8, r1, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #8] @ f17f8 <__cxa_atexit@plt+0xe49d8> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - tsteq r2, #48, 26 @ 0xc00 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + tsteq r2, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f1870 <__cxa_atexit@plt+0xe4a50> │ │ │ │ ldr r3, [pc, #116] @ f1890 <__cxa_atexit@plt+0xe4a70> │ │ │ │ @@ -234135,17 +234135,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r2, #68, 16 @ 0x440000 │ │ │ │ + tsteq r2, #84, 16 @ 0x540000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f18dc <__cxa_atexit@plt+0xe4abc> │ │ │ │ @@ -234157,16 +234157,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r2, #212, 14 @ 0x3500000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r2, #228, 14 @ 0x3900000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f1958 <__cxa_atexit@plt+0xe4b38> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -234185,57 +234185,57 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #56] @ f197c <__cxa_atexit@plt+0xe4b5c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbe40 <__cxa_atexit@plt+0x3ef020> │ │ │ │ + b 3dc098 <__cxa_atexit@plt+0x3cf278> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tsteq r2, #236, 12 @ 0xec00000 │ │ │ │ - tsteq r2, #64, 14 @ 0x1000000 │ │ │ │ + tsteq r2, #252, 12 @ 0xfc00000 │ │ │ │ + tsteq r2, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f19b4 <__cxa_atexit@plt+0xe4b94> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ f19bc <__cxa_atexit@plt+0xe4b9c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #116, 12 @ 0x7400000 │ │ │ │ + tsteq r2, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f19f4 <__cxa_atexit@plt+0xe4bd4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ f19fc <__cxa_atexit@plt+0xe4bdc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #52, 12 @ 0x3400000 │ │ │ │ + tsteq r2, #68, 12 @ 0x4400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -234244,15 +234244,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -234288,15 +234288,15 @@ │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - rscseq r9, r1, #88, 16 @ 0x580000 │ │ │ │ + rscseq r8, r1, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov lr, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -234336,15 +234336,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r1 │ │ │ │ mov sl, lr │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ bx r3 │ │ │ │ - rscseq r9, r1, #152, 14 @ 0x2600000 │ │ │ │ + rscseq r8, r1, #152, 14 @ 0x2600000 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -234357,24 +234357,24 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f1c14 <__cxa_atexit@plt+0xe4df4> │ │ │ │ ldr r5, [pc, #48] @ f1c2c <__cxa_atexit@plt+0xe4e0c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65074 <__cxa_atexit@plt+0x1f58254> │ │ │ │ + b 1f64f5c <__cxa_atexit@plt+0x1f5813c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f1c28 <__cxa_atexit@plt+0xe4e08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #56, 8 @ 0x38000000 │ │ │ │ - rscseq r9, r1, #16, 14 @ 0x400000 │ │ │ │ + tsteq r2, #72, 8 @ 0x48000000 │ │ │ │ + rscseq r8, r1, #16, 14 @ 0x400000 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -234400,40 +234400,40 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - tsteq r2, #124, 8 @ 0x7c000000 │ │ │ │ - rscseq r9, r1, #152, 12 @ 0x9800000 │ │ │ │ + tsteq r2, #140, 8 @ 0x8c000000 │ │ │ │ + rscseq r8, r1, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f1cf4 <__cxa_atexit@plt+0xe4ed4> │ │ │ │ ldr r2, [pc, #40] @ f1cfc <__cxa_atexit@plt+0xe4edc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ f1d00 <__cxa_atexit@plt+0xe4ee0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r2, #56, 6 @ 0xe0000000 │ │ │ │ + tsteq r2, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbee8 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + b 3dc140 <__cxa_atexit@plt+0x3cf320> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ mov r3, r8 │ │ │ │ cmp r7, r2 │ │ │ │ @@ -234474,43 +234474,43 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - rscseq r9, r1, #108, 10 @ 0x1b000000 │ │ │ │ - rscseq r9, r1, #144, 10 @ 0x24000000 │ │ │ │ + rscseq r8, r1, #108, 10 @ 0x1b000000 │ │ │ │ + rscseq r8, r1, #144, 10 @ 0x24000000 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - tsteq r2, #112, 6 @ 0xc0000001 │ │ │ │ + tsteq r2, #128, 6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f1e28 <__cxa_atexit@plt+0xe5008> │ │ │ │ ldr r2, [pc, #40] @ f1e30 <__cxa_atexit@plt+0xe5010> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ f1e34 <__cxa_atexit@plt+0xe5014> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r2, #4, 4 @ 0x40000000 │ │ │ │ + tsteq r2, #20, 4 @ 0x40000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbee8 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + b 3dc140 <__cxa_atexit@plt+0x3cf320> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f1e9c <__cxa_atexit@plt+0xe507c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -234522,41 +234522,41 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65074 <__cxa_atexit@plt+0x1f58254> │ │ │ │ + b 1f64f5c <__cxa_atexit@plt+0x1f5813c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq r2, #148, 2 @ 0x25 │ │ │ │ + tsteq r2, #164, 2 @ 0x29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f1eec <__cxa_atexit@plt+0xe50cc> │ │ │ │ ldr r2, [pc, #28] @ f1efc <__cxa_atexit@plt+0xe50dc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r7, [pc, #12] @ f1f00 <__cxa_atexit@plt+0xe50e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r9, r1, #72, 8 @ 0x48000000 │ │ │ │ + rscseq r8, r1, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -234565,45 +234565,45 @@ │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ ldr r7, [pc, #24] @ f1f5c <__cxa_atexit@plt+0xe513c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq r2, #228, 10 @ 0x39000000 │ │ │ │ + tsteq r2, #244, 10 @ 0x3d000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f1f9c <__cxa_atexit@plt+0xe517c> │ │ │ │ ldr r2, [pc, #40] @ f1fa4 <__cxa_atexit@plt+0xe5184> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ f1fa8 <__cxa_atexit@plt+0xe5188> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r2, #144 @ 0x90 │ │ │ │ + tsteq r2, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbee8 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + b 3dc140 <__cxa_atexit@plt+0x3cf320> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f2010 <__cxa_atexit@plt+0xe51f0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -234615,41 +234615,41 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65074 <__cxa_atexit@plt+0x1f58254> │ │ │ │ + b 1f64f5c <__cxa_atexit@plt+0x1f5813c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq r2, #32 │ │ │ │ + tsteq r2, #48 @ 0x30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f2060 <__cxa_atexit@plt+0xe5240> │ │ │ │ ldr r2, [pc, #28] @ f2070 <__cxa_atexit@plt+0xe5250> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r7, [pc, #12] @ f2074 <__cxa_atexit@plt+0xe5254> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r9, r1, #216, 4 @ 0x8000000d │ │ │ │ + rscseq r8, r1, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -234658,45 +234658,45 @@ │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ ldr r7, [pc, #24] @ f20d0 <__cxa_atexit@plt+0xe52b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq r2, #116, 8 @ 0x74000000 │ │ │ │ + tsteq r2, #132, 8 @ 0x84000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f2110 <__cxa_atexit@plt+0xe52f0> │ │ │ │ ldr r2, [pc, #40] @ f2118 <__cxa_atexit@plt+0xe52f8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ f211c <__cxa_atexit@plt+0xe52fc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r2, #28, 30 @ 0x70 │ │ │ │ + tsteq r2, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbee8 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + b 3dc140 <__cxa_atexit@plt+0x3cf320> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f2184 <__cxa_atexit@plt+0xe5364> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -234708,41 +234708,41 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65074 <__cxa_atexit@plt+0x1f58254> │ │ │ │ + b 1f64f5c <__cxa_atexit@plt+0x1f5813c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq r2, #172, 28 @ 0xac0 │ │ │ │ + tsteq r2, #188, 28 @ 0xbc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f21d4 <__cxa_atexit@plt+0xe53b4> │ │ │ │ ldr r2, [pc, #28] @ f21e4 <__cxa_atexit@plt+0xe53c4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r7, [pc, #12] @ f21e8 <__cxa_atexit@plt+0xe53c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r9, r1, #104, 2 │ │ │ │ + rscseq r8, r1, #104, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -234751,45 +234751,45 @@ │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ ldr r7, [pc, #24] @ f2244 <__cxa_atexit@plt+0xe5424> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq r2, #4, 6 @ 0x10000000 │ │ │ │ + tsteq r2, #20, 6 @ 0x50000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f2284 <__cxa_atexit@plt+0xe5464> │ │ │ │ ldr r2, [pc, #40] @ f228c <__cxa_atexit@plt+0xe546c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ f2290 <__cxa_atexit@plt+0xe5470> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r2, #168, 26 @ 0x2a00 │ │ │ │ + tsteq r2, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbee8 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + b 3dc140 <__cxa_atexit@plt+0x3cf320> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f22f8 <__cxa_atexit@plt+0xe54d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -234801,41 +234801,41 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65074 <__cxa_atexit@plt+0x1f58254> │ │ │ │ + b 1f64f5c <__cxa_atexit@plt+0x1f5813c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq r2, #56, 26 @ 0xe00 │ │ │ │ + tsteq r2, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f2348 <__cxa_atexit@plt+0xe5528> │ │ │ │ ldr r2, [pc, #28] @ f2358 <__cxa_atexit@plt+0xe5538> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r7, [pc, #12] @ f235c <__cxa_atexit@plt+0xe553c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r8, r1, #248, 30 @ 0x3e0 │ │ │ │ + rscseq r7, r1, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -234844,26 +234844,26 @@ │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ ldr r7, [pc, #24] @ f23b8 <__cxa_atexit@plt+0xe5598> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq r2, #148, 2 @ 0x25 │ │ │ │ + tsteq r2, #164, 2 @ 0x29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f245c <__cxa_atexit@plt+0xe563c> │ │ │ │ ldr r7, [pc, #148] @ f2484 <__cxa_atexit@plt+0xe5664> │ │ │ │ @@ -234900,19 +234900,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - rscseq r8, r1, #232, 28 @ 0xe80 │ │ │ │ + rscseq r7, r1, #232, 28 @ 0xe80 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - tsteq r2, #104, 24 @ 0x6800 │ │ │ │ + tsteq r2, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f24ec <__cxa_atexit@plt+0xe56cc> │ │ │ │ @@ -234929,79 +234929,79 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - tsteq r2, #192, 22 @ 0x30000 │ │ │ │ + tsteq r2, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f2534 <__cxa_atexit@plt+0xe5714> │ │ │ │ ldr r3, [pc, #32] @ f253c <__cxa_atexit@plt+0xe571c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ f2540 <__cxa_atexit@plt+0xe5720> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 3fbee8 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + b 3dc140 <__cxa_atexit@plt+0x3cf320> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r2, #236, 20 @ 0xec000 │ │ │ │ + tsteq r2, #252, 20 @ 0xfc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ f2570 <__cxa_atexit@plt+0xe5750> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ f2574 <__cxa_atexit@plt+0xe5754> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbe40 <__cxa_atexit@plt+0x3ef020> │ │ │ │ - rscseq r8, r1, #248, 26 @ 0x3e00 │ │ │ │ - tsteq r2, #28, 22 @ 0x7000 │ │ │ │ + b 3dc098 <__cxa_atexit@plt+0x3cf278> │ │ │ │ + rscseq r7, r1, #248, 26 @ 0x3e00 │ │ │ │ + tsteq r2, #44, 22 @ 0xb000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f25ac <__cxa_atexit@plt+0xe578c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ f25b4 <__cxa_atexit@plt+0xe5794> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #124, 20 @ 0x7c000 │ │ │ │ + tsteq r2, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f25ec <__cxa_atexit@plt+0xe57cc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ f25f4 <__cxa_atexit@plt+0xe57d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #60, 20 @ 0x3c000 │ │ │ │ + tsteq r2, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f26a8 <__cxa_atexit@plt+0xe5888> │ │ │ │ ldr lr, [r7, #3] │ │ │ │ @@ -235033,31 +235033,31 @@ │ │ │ │ mov r7, r8 │ │ │ │ mov r8, lr │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r2, [r6, #8] │ │ │ │ add r2, r6, #12 │ │ │ │ stm r2, {r0, r3, r6, ip} │ │ │ │ mov r6, r1 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - tsteq r2, #40, 20 @ 0x28000 │ │ │ │ - tsteq r2, #12, 20 @ 0xc000 │ │ │ │ + tsteq r2, #56, 20 @ 0x38000 │ │ │ │ + tsteq r2, #28, 20 @ 0x1c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f2740 <__cxa_atexit@plt+0xe5920> │ │ │ │ @@ -235075,38 +235075,38 @@ │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r1, [pc, #40] @ f2754 <__cxa_atexit@plt+0xe5934> │ │ │ │ add lr, r3, #16 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ stm lr, {r1, r3, r9} │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - tsteq r2, #128, 18 @ 0x200000 │ │ │ │ - tsteq r2, #96, 18 @ 0x180000 │ │ │ │ + tsteq r2, #144, 18 @ 0x240000 │ │ │ │ + tsteq r2, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f2790 <__cxa_atexit@plt+0xe5970> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ f2798 <__cxa_atexit@plt+0xe5978> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #152, 16 @ 0x980000 │ │ │ │ + tsteq r2, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi f2868 <__cxa_atexit@plt+0xe5a48> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ @@ -235145,30 +235145,30 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ stmdb r6, {r5, sl, fp} │ │ │ │ ldr fp, [sp, #4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, ip │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - tsteq r2, #0, 16 │ │ │ │ + tsteq r2, #16, 16 @ 0x100000 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -235190,37 +235190,37 @@ │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r1, [pc, #40] @ f2920 <__cxa_atexit@plt+0xe5b00> │ │ │ │ str ip, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r3, {r1, r2, lr} │ │ │ │ str sl, [r3, #16] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - tsteq r2, #88, 14 @ 0x1600000 │ │ │ │ + tsteq r2, #104, 14 @ 0x1a00000 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f2958 <__cxa_atexit@plt+0xe5b38> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ f2960 <__cxa_atexit@plt+0xe5b40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #208, 12 @ 0xd000000 │ │ │ │ + tsteq r2, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f29c0 <__cxa_atexit@plt+0xe5ba0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -235235,24 +235235,24 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r8, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq r2, #124, 12 @ 0x7c00000 │ │ │ │ + tsteq r2, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r9, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi f2a88 <__cxa_atexit@plt+0xe5c68> │ │ │ │ @@ -235285,42 +235285,42 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r5, [r3, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ mov r8, r1 │ │ │ │ str ip, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r1, [r3, #-4] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - tsteq r2, #216, 10 @ 0x36000000 │ │ │ │ + tsteq r2, #232, 10 @ 0x3a000000 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f2adc <__cxa_atexit@plt+0xe5cbc> │ │ │ │ ldr r2, [pc, #28] @ f2aec <__cxa_atexit@plt+0xe5ccc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r7, [pc, #12] @ f2af0 <__cxa_atexit@plt+0xe5cd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r8, r1, #108, 16 @ 0x6c0000 │ │ │ │ + rscseq r7, r1, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f2b74 <__cxa_atexit@plt+0xe5d54> │ │ │ │ @@ -235347,15 +235347,15 @@ │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ str r9, [r3, #40] @ 0x28 │ │ │ │ str r0, [r3, #44] @ 0x2c │ │ │ │ str r3, [r3, #48] @ 0x30 │ │ │ │ bx ip │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r9 │ │ │ │ @@ -235370,26 +235370,26 @@ │ │ │ │ bhi f2bec <__cxa_atexit@plt+0xe5dcc> │ │ │ │ ldr r2, [pc, #64] @ f2c08 <__cxa_atexit@plt+0xe5de8> │ │ │ │ sub lr, r5, #20 │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ stm lr, {r2, r8, r9} │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ f2c04 <__cxa_atexit@plt+0xe5de4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r1, #88, 14 @ 0x1600000 │ │ │ │ + rscseq r7, r1, #88, 14 @ 0x1600000 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f2c54 <__cxa_atexit@plt+0xe5e34> │ │ │ │ ldr r2, [pc, #72] @ f2c70 <__cxa_atexit@plt+0xe5e50> │ │ │ │ @@ -235400,24 +235400,24 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi f2c5c <__cxa_atexit@plt+0xe5e3c> │ │ │ │ ldr r3, [pc, #52] @ f2c78 <__cxa_atexit@plt+0xe5e58> │ │ │ │ str r8, [r5, #-12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ f2c74 <__cxa_atexit@plt+0xe5e54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #240, 6 @ 0xc0000003 │ │ │ │ - rscseq r8, r1, #224, 12 @ 0xe000000 │ │ │ │ + tsteq r2, #0, 8 │ │ │ │ + rscseq r7, r1, #224, 12 @ 0xe000000 │ │ │ │ @ instruction: 0xfffff71c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f2cc4 <__cxa_atexit@plt+0xe5ea4> │ │ │ │ ldr r2, [pc, #72] @ f2ce0 <__cxa_atexit@plt+0xe5ec0> │ │ │ │ @@ -235428,24 +235428,24 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi f2ccc <__cxa_atexit@plt+0xe5eac> │ │ │ │ ldr r3, [pc, #52] @ f2ce8 <__cxa_atexit@plt+0xe5ec8> │ │ │ │ str r8, [r5, #-12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ f2ce4 <__cxa_atexit@plt+0xe5ec4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #128, 6 │ │ │ │ - rscseq r8, r1, #108, 12 @ 0x6c00000 │ │ │ │ + tsteq r2, #144, 6 @ 0x40000002 │ │ │ │ + rscseq r7, r1, #108, 12 @ 0x6c00000 │ │ │ │ @ instruction: 0xfffff538 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f2d34 <__cxa_atexit@plt+0xe5f14> │ │ │ │ ldr r2, [pc, #72] @ f2d50 <__cxa_atexit@plt+0xe5f30> │ │ │ │ @@ -235456,24 +235456,24 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi f2d3c <__cxa_atexit@plt+0xe5f1c> │ │ │ │ ldr r3, [pc, #52] @ f2d58 <__cxa_atexit@plt+0xe5f38> │ │ │ │ str r8, [r5, #-12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ f2d54 <__cxa_atexit@plt+0xe5f34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #16, 6 @ 0x40000000 │ │ │ │ - rscseq r8, r1, #248, 10 @ 0x3e000000 │ │ │ │ + tsteq r2, #32, 6 @ 0x80000000 │ │ │ │ + rscseq r7, r1, #248, 10 @ 0x3e000000 │ │ │ │ @ instruction: 0xfffff354 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f2da4 <__cxa_atexit@plt+0xe5f84> │ │ │ │ ldr r2, [pc, #72] @ f2dc0 <__cxa_atexit@plt+0xe5fa0> │ │ │ │ @@ -235484,24 +235484,24 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi f2dac <__cxa_atexit@plt+0xe5f8c> │ │ │ │ ldr r3, [pc, #52] @ f2dc8 <__cxa_atexit@plt+0xe5fa8> │ │ │ │ str r8, [r5, #-12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ f2dc4 <__cxa_atexit@plt+0xe5fa4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #160, 4 │ │ │ │ - rscseq r8, r1, #132, 10 @ 0x21000000 │ │ │ │ + tsteq r2, #176, 4 │ │ │ │ + rscseq r7, r1, #132, 10 @ 0x21000000 │ │ │ │ @ instruction: 0xfffff170 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f2e60 <__cxa_atexit@plt+0xe6040> │ │ │ │ @@ -235531,15 +235531,15 @@ │ │ │ │ add lr, r6, #12 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r6, {r2, r8} │ │ │ │ stm lr, {r1, r6, r7} │ │ │ │ str r8, [r6, #8] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ f2eb4 <__cxa_atexit@plt+0xe6094> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -235550,21 +235550,21 @@ │ │ │ │ ldr r7, [pc, #28] @ f2eb0 <__cxa_atexit@plt+0xe6090> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #44, 4 @ 0xc0000002 │ │ │ │ + tsteq r2, #60, 4 @ 0xc0000003 │ │ │ │ @ instruction: 0xffffeeac │ │ │ │ - rscseq r8, r1, #152, 8 @ 0x98000000 │ │ │ │ - rscseq r8, r1, #188, 8 @ 0xbc000000 │ │ │ │ + rscseq r7, r1, #152, 8 @ 0x98000000 │ │ │ │ + rscseq r7, r1, #188, 8 @ 0xbc000000 │ │ │ │ @ instruction: 0xffffed94 │ │ │ │ @ instruction: 0xffffecc0 │ │ │ │ - tsteq r2, #168, 4 @ 0x8000000a │ │ │ │ + tsteq r2, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #96 @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -235614,66 +235614,66 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - tsteq r2, #220, 2 @ 0x37 │ │ │ │ - rscseq r8, r1, #208, 6 @ 0x40000003 │ │ │ │ + tsteq r2, #236, 2 @ 0x3b │ │ │ │ + rscseq r7, r1, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f2fdc <__cxa_atexit@plt+0xe61bc> │ │ │ │ ldr r5, [pc, #28] @ f2fec <__cxa_atexit@plt+0xe61cc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r7, [pc, #12] @ f2ff0 <__cxa_atexit@plt+0xe61d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r8, r1, #116, 6 @ 0xd0000001 │ │ │ │ + rscseq r7, r1, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #8] @ f3010 <__cxa_atexit@plt+0xe61f0> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - tsteq r2, #44, 10 @ 0xb000000 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + tsteq r2, #60, 10 @ 0xf000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f3040 <__cxa_atexit@plt+0xe6220> │ │ │ │ ldr r5, [pc, #28] @ f3050 <__cxa_atexit@plt+0xe6230> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r7, [pc, #12] @ f3054 <__cxa_atexit@plt+0xe6234> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r8, r1, #20, 6 @ 0x50000000 │ │ │ │ + rscseq r7, r1, #20, 6 @ 0x50000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #8] @ f3074 <__cxa_atexit@plt+0xe6254> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - tsteq r2, #204, 8 @ 0xcc000000 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + tsteq r2, #220, 8 @ 0xdc000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f30ec <__cxa_atexit@plt+0xe62cc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -235694,38 +235694,38 @@ │ │ │ │ ldr r0, [pc, #60] @ f3110 <__cxa_atexit@plt+0xe62f0> │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #12] │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #104, 30 @ 0x1a0 │ │ │ │ - tsteq r2, #200, 30 @ 0x320 │ │ │ │ + tsteq r2, #120, 30 @ 0x1e0 │ │ │ │ + tsteq r2, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ f3130 <__cxa_atexit@plt+0xe6310> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ - tsteq r2, #92, 30 @ 0x170 │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ + tsteq r2, #108, 30 @ 0x1b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -235746,15 +235746,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rscseq r8, r1, #188, 2 @ 0x2f │ │ │ │ + rscseq r7, r1, #188, 2 @ 0x2f │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -235778,15 +235778,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - rscseq r8, r1, #60, 2 │ │ │ │ + rscseq r7, r1, #60, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f3284 <__cxa_atexit@plt+0xe6464> │ │ │ │ ldr r2, [pc, #68] @ f32a0 <__cxa_atexit@plt+0xe6480> │ │ │ │ @@ -235796,24 +235796,24 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f3290 <__cxa_atexit@plt+0xe6470> │ │ │ │ ldr r5, [pc, #48] @ f32a8 <__cxa_atexit@plt+0xe6488> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f32a4 <__cxa_atexit@plt+0xe6484> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #188, 26 @ 0x2f00 │ │ │ │ - rscseq r8, r1, #196 @ 0xc4 │ │ │ │ + tsteq r2, #204, 26 @ 0x3300 │ │ │ │ + rscseq r7, r1, #196 @ 0xc4 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f32f4 <__cxa_atexit@plt+0xe64d4> │ │ │ │ @@ -235824,24 +235824,24 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f3300 <__cxa_atexit@plt+0xe64e0> │ │ │ │ ldr r5, [pc, #48] @ f3318 <__cxa_atexit@plt+0xe64f8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f3314 <__cxa_atexit@plt+0xe64f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #76, 26 @ 0x1300 │ │ │ │ - rscseq r8, r1, #80 @ 0x50 │ │ │ │ + tsteq r2, #92, 26 @ 0x1700 │ │ │ │ + rscseq r7, r1, #80 @ 0x50 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ mov r3, fp │ │ │ │ mov ip, r6 │ │ │ │ @@ -235952,29 +235952,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r5, [sp] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffff848 │ │ │ │ @ instruction: 0xfffff7bc │ │ │ │ @ instruction: 0xfffff89c │ │ │ │ @ instruction: 0xfffff900 │ │ │ │ @ instruction: 0xfffff964 │ │ │ │ @ instruction: 0xfffff9b0 │ │ │ │ - tsteq r2, #196, 24 @ 0xc400 │ │ │ │ - rscseq r7, r1, #140, 28 @ 0x8c0 │ │ │ │ - rscseq r7, r1, #184, 28 @ 0xb80 │ │ │ │ - tsteq r2, #152, 24 @ 0x9800 │ │ │ │ + tsteq r2, #212, 24 @ 0xd400 │ │ │ │ + rscseq r6, r1, #140, 28 @ 0x8c0 │ │ │ │ + rscseq r6, r1, #184, 28 @ 0xb80 │ │ │ │ + tsteq r2, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f3574 <__cxa_atexit@plt+0xe6754> │ │ │ │ @@ -235987,16 +235987,16 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #15 │ │ │ │ add r2, r3, #12 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r2, #164, 22 @ 0x29000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r2, #180, 22 @ 0x2d000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f35e8 <__cxa_atexit@plt+0xe67c8> │ │ │ │ @@ -236013,42 +236013,42 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #204, 20 @ 0xcc000 │ │ │ │ - tsteq r2, #184, 20 @ 0xb8000 │ │ │ │ + tsteq r2, #220, 20 @ 0xdc000 │ │ │ │ + tsteq r2, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f363c <__cxa_atexit@plt+0xe681c> │ │ │ │ ldr r2, [pc, #32] @ f364c <__cxa_atexit@plt+0xe682c> │ │ │ │ str r8, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r7, [pc, #12] @ f3650 <__cxa_atexit@plt+0xe6830> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r7, r1, #36, 26 @ 0x900 │ │ │ │ + rscseq r6, r1, #36, 26 @ 0x900 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f36a4 <__cxa_atexit@plt+0xe6884> │ │ │ │ @@ -236060,20 +236060,20 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldmib r5, {r0, r8} │ │ │ │ str r9, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str lr, [r5] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - tsteq r2, #152, 18 @ 0x260000 │ │ │ │ + tsteq r2, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f371c <__cxa_atexit@plt+0xe68fc> │ │ │ │ @@ -236090,24 +236090,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #152, 18 @ 0x260000 │ │ │ │ - tsteq r2, #132, 18 @ 0x210000 │ │ │ │ + tsteq r2, #168, 18 @ 0x2a0000 │ │ │ │ + tsteq r2, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f3780 <__cxa_atexit@plt+0xe6960> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -236115,36 +236115,36 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ f378c <__cxa_atexit@plt+0xe696c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #180, 16 @ 0xb40000 │ │ │ │ - tsteq r2, #24, 18 @ 0x60000 │ │ │ │ + tsteq r2, #196, 16 @ 0xc40000 │ │ │ │ + tsteq r2, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f37bc <__cxa_atexit@plt+0xe699c> │ │ │ │ ldr r2, [pc, #28] @ f37cc <__cxa_atexit@plt+0xe69ac> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r7, [pc, #12] @ f37d0 <__cxa_atexit@plt+0xe69b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r7, r1, #168, 22 @ 0x2a000 │ │ │ │ + rscseq r6, r1, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f3838 <__cxa_atexit@plt+0xe6a18> │ │ │ │ @@ -236161,21 +236161,21 @@ │ │ │ │ str sl, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ str r8, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - tsteq r2, #16, 16 @ 0x100000 │ │ │ │ + tsteq r2, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub sl, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi f38cc <__cxa_atexit@plt+0xe6aac> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -236198,39 +236198,39 @@ │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str lr, [r5, #-16] │ │ │ │ mov r5, sl │ │ │ │ str r9, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r2, #136, 14 @ 0x2200000 │ │ │ │ - tsteq r2, #236, 14 @ 0x3b00000 │ │ │ │ - tsteq r2, #224, 14 @ 0x3800000 │ │ │ │ + tsteq r2, #152, 14 @ 0x2600000 │ │ │ │ + tsteq r2, #252, 14 @ 0x3f00000 │ │ │ │ + tsteq r2, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ f3914 <__cxa_atexit@plt+0xe6af4> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ - tsteq r2, #120, 14 @ 0x1e00000 │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ + tsteq r2, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f39ac <__cxa_atexit@plt+0xe6b8c> │ │ │ │ ldr r3, [pc, #136] @ f39d4 <__cxa_atexit@plt+0xe6bb4> │ │ │ │ @@ -236264,17 +236264,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rscseq r7, r1, #188, 18 @ 0x2f0000 │ │ │ │ + rscseq r6, r1, #188, 18 @ 0x2f0000 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -236291,15 +236291,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -236321,38 +236321,38 @@ │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r2, #144, 10 @ 0x24000000 │ │ │ │ - tsteq r2, #244, 10 @ 0x3d000000 │ │ │ │ + tsteq r2, #160, 10 @ 0x28000000 │ │ │ │ + tsteq r2, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ f3afc <__cxa_atexit@plt+0xe6cdc> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ - tsteq r2, #144, 10 @ 0x24000000 │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ + tsteq r2, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -236373,16 +236373,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rscseq r7, r1, #4, 16 @ 0x40000 │ │ │ │ - rscseq r7, r1, #152, 16 @ 0x980000 │ │ │ │ + rscseq r6, r1, #4, 16 @ 0x40000 │ │ │ │ + rscseq r6, r1, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f3c44 <__cxa_atexit@plt+0xe6e24> │ │ │ │ ldr r1, [pc, #184] @ f3c64 <__cxa_atexit@plt+0xe6e44> │ │ │ │ @@ -236393,15 +236393,15 @@ │ │ │ │ ldr r7, [r2, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq f3bd8 <__cxa_atexit@plt+0xe6db8> │ │ │ │ cmp r2, #3 │ │ │ │ bne f3be4 <__cxa_atexit@plt+0xe6dc4> │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #32 │ │ │ │ cmp r1, r2 │ │ │ │ bcc f3c50 <__cxa_atexit@plt+0xe6e30> │ │ │ │ @@ -236420,30 +236420,30 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ str r0, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r3, [r6, #32] │ │ │ │ sub r7, r2, #10 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r2, #100, 8 @ 0x64000000 │ │ │ │ - rscseq r7, r1, #236, 14 @ 0x3b00000 │ │ │ │ - rscseq r7, r1, #220, 14 @ 0x3700000 │ │ │ │ - rscseq r7, r1, #112, 14 @ 0x1c00000 │ │ │ │ - tsteq r2, #148, 8 @ 0x94000000 │ │ │ │ - rscseq r7, r1, #164, 14 @ 0x2900000 │ │ │ │ + tsteq r2, #116, 8 @ 0x74000000 │ │ │ │ + rscseq r6, r1, #236, 14 @ 0x3b00000 │ │ │ │ + rscseq r6, r1, #220, 14 @ 0x3700000 │ │ │ │ + rscseq r6, r1, #112, 14 @ 0x1c00000 │ │ │ │ + tsteq r2, #164, 8 @ 0xa4000000 │ │ │ │ + rscseq r6, r1, #164, 14 @ 0x2900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne f3c9c <__cxa_atexit@plt+0xe6e7c> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @@ -236470,19 +236470,19 @@ │ │ │ │ str r1, [r6, #32] │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq r7, r1, #68, 14 @ 0x1100000 │ │ │ │ - rscseq r7, r1, #36, 14 @ 0x900000 │ │ │ │ - rscseq r7, r1, #156, 12 @ 0x9c00000 │ │ │ │ - tsteq r2, #220, 6 @ 0x70000003 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq r6, r1, #68, 14 @ 0x1100000 │ │ │ │ + rscseq r6, r1, #36, 14 @ 0x900000 │ │ │ │ + rscseq r6, r1, #156, 12 @ 0x9c00000 │ │ │ │ + tsteq r2, #236, 6 @ 0xb0000003 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f3d6c <__cxa_atexit@plt+0xe6f4c> │ │ │ │ @@ -236494,68 +236494,68 @@ │ │ │ │ ldr r0, [pc, #64] @ f3d94 <__cxa_atexit@plt+0xe6f74> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ - b 1c02f28 <__cxa_atexit@plt+0x1bf6108> │ │ │ │ + b 1eeacfc <__cxa_atexit@plt+0x1eddedc> │ │ │ │ mov r6, r3 │ │ │ │ b f3d7c <__cxa_atexit@plt+0xe6f5c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ f3d8c <__cxa_atexit@plt+0xe6f6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r1, #180, 12 @ 0xb400000 │ │ │ │ + rscseq r6, r1, #180, 12 @ 0xb400000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - rscseq r7, r1, #124, 12 @ 0x7c00000 │ │ │ │ + rscseq r6, r1, #124, 12 @ 0x7c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #8] @ f3dbc <__cxa_atexit@plt+0xe6f9c> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ - tsteq r2, #136, 14 @ 0x2200000 │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ + tsteq r2, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f3df4 <__cxa_atexit@plt+0xe6fd4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ f3dfc <__cxa_atexit@plt+0xe6fdc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #52, 4 @ 0x40000003 │ │ │ │ + tsteq r2, #68, 4 @ 0x40000004 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f3e34 <__cxa_atexit@plt+0xe7014> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ f3e3c <__cxa_atexit@plt+0xe701c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #244, 2 @ 0x3d │ │ │ │ + tsteq r2, #4, 4 @ 0x40000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -236564,15 +236564,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -236612,21 +236612,21 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r2, [pc, #28] @ f3f54 <__cxa_atexit@plt+0xe7134> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #2 │ │ │ │ - b 3fc008 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ + b 3dc260 <__cxa_atexit@plt+0x3cf440> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - rscseq r7, r1, #4, 10 @ 0x1000000 │ │ │ │ + rscseq r6, r1, #4, 10 @ 0x1000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f4058 <__cxa_atexit@plt+0xe7238> │ │ │ │ ldr r1, [pc, #252] @ f4078 <__cxa_atexit@plt+0xe7258> │ │ │ │ @@ -236637,15 +236637,15 @@ │ │ │ │ ldr r7, [r3, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq f3fa8 <__cxa_atexit@plt+0xe7188> │ │ │ │ cmp r3, #3 │ │ │ │ bne f3fb4 <__cxa_atexit@plt+0xe7194> │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ bcc f4064 <__cxa_atexit@plt+0xe7244> │ │ │ │ @@ -236681,33 +236681,33 @@ │ │ │ │ sub r2, r3, #58 @ 0x3a │ │ │ │ str r0, [r6, #28] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #24] │ │ │ │ str r2, [r6, #32] │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - tsteq r2, #148 @ 0x94 │ │ │ │ - rscseq r7, r1, #44, 8 @ 0x2c000000 │ │ │ │ - rscseq r7, r1, #12, 8 @ 0xc000000 │ │ │ │ - tsteq r2, #240, 4 │ │ │ │ - tsteq r2, #228, 4 @ 0x4000000e │ │ │ │ - tsteq r2, #176 @ 0xb0 │ │ │ │ - tsteq r2, #68, 10 @ 0x11000000 │ │ │ │ - rscseq r7, r1, #12, 8 @ 0xc000000 │ │ │ │ - rscseq r7, r1, #192, 6 │ │ │ │ + tsteq r2, #164 @ 0xa4 │ │ │ │ + rscseq r6, r1, #44, 8 @ 0x2c000000 │ │ │ │ + rscseq r6, r1, #12, 8 @ 0xc000000 │ │ │ │ + tsteq r2, #0, 6 │ │ │ │ + tsteq r2, #244, 4 @ 0x4000000f │ │ │ │ + tsteq r2, #192 @ 0xc0 │ │ │ │ + tsteq r2, #84, 10 @ 0x15000000 │ │ │ │ + rscseq r6, r1, #12, 8 @ 0xc000000 │ │ │ │ + rscseq r6, r1, #192, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne f40bc <__cxa_atexit@plt+0xe729c> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @@ -236753,23 +236753,23 @@ │ │ │ │ str r1, [r6, #32] │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq r7, r1, #8, 6 @ 0x20000000 │ │ │ │ - tsteq r2, #240, 2 @ 0x3c │ │ │ │ - tsteq r2, #228, 2 @ 0x39 │ │ │ │ - tsteq r2, #176, 30 @ 0x2c0 │ │ │ │ - tsteq r2, #68, 8 @ 0x44000000 │ │ │ │ - rscseq r7, r1, #200, 4 @ 0x8000000c │ │ │ │ - rscseq r7, r1, #252, 4 @ 0xc000000f │ │ │ │ - rscseq r7, r1, #196, 4 @ 0x4000000c │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq r6, r1, #8, 6 @ 0x20000000 │ │ │ │ + tsteq r2, #0, 4 │ │ │ │ + tsteq r2, #244, 2 @ 0x3d │ │ │ │ + tsteq r2, #192, 30 @ 0x300 │ │ │ │ + tsteq r2, #84, 8 @ 0x54000000 │ │ │ │ + rscseq r6, r1, #200, 4 @ 0x8000000c │ │ │ │ + rscseq r6, r1, #252, 4 @ 0xc000000f │ │ │ │ + rscseq r6, r1, #196, 4 @ 0x4000000c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f420c <__cxa_atexit@plt+0xe73ec> │ │ │ │ @@ -236790,59 +236790,59 @@ │ │ │ │ stm r5, {r0, r3, lr} │ │ │ │ ldr r5, [pc, #64] @ f4238 <__cxa_atexit@plt+0xe7418> │ │ │ │ str ip, [r3, #-12] │ │ │ │ stmdb r3, {r1, sl} │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 1bf6344 <__cxa_atexit@plt+0x1be9524> │ │ │ │ + b 1ede118 <__cxa_atexit@plt+0x1ed12f8> │ │ │ │ mov r6, r3 │ │ │ │ b f421c <__cxa_atexit@plt+0xe73fc> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ f422c <__cxa_atexit@plt+0xe740c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r1, #92, 4 @ 0xc0000005 │ │ │ │ + rscseq r6, r1, #92, 4 @ 0xc0000005 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - tsteq r2, #56, 28 @ 0x380 │ │ │ │ + tsteq r2, #72, 28 @ 0x480 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f4270 <__cxa_atexit@plt+0xe7450> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ f4278 <__cxa_atexit@plt+0xe7458> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #184, 26 @ 0x2e00 │ │ │ │ + tsteq r2, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f42b0 <__cxa_atexit@plt+0xe7490> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ f42b8 <__cxa_atexit@plt+0xe7498> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #120, 26 @ 0x1e00 │ │ │ │ + tsteq r2, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -236851,15 +236851,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -236899,21 +236899,21 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r2, [pc, #28] @ f43d0 <__cxa_atexit@plt+0xe75b0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #2 │ │ │ │ - b 3fc008 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ + b 3dc260 <__cxa_atexit@plt+0x3cf440> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - rscseq r7, r1, #196 @ 0xc4 │ │ │ │ + rscseq r6, r1, #196 @ 0xc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f44d4 <__cxa_atexit@plt+0xe76b4> │ │ │ │ ldr r1, [pc, #252] @ f44f4 <__cxa_atexit@plt+0xe76d4> │ │ │ │ @@ -236924,15 +236924,15 @@ │ │ │ │ ldr r7, [r3, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq f4424 <__cxa_atexit@plt+0xe7604> │ │ │ │ cmp r3, #3 │ │ │ │ bne f4430 <__cxa_atexit@plt+0xe7610> │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ bcc f44e0 <__cxa_atexit@plt+0xe76c0> │ │ │ │ @@ -236968,33 +236968,33 @@ │ │ │ │ sub r2, r3, #58 @ 0x3a │ │ │ │ str r0, [r6, #28] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #24] │ │ │ │ str r2, [r6, #32] │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - tsteq r2, #24, 24 @ 0x1800 │ │ │ │ - rscseq r6, r1, #176, 30 @ 0x2c0 │ │ │ │ - rscseq r6, r1, #144, 30 @ 0x240 │ │ │ │ - tsteq r2, #124, 28 @ 0x7c0 │ │ │ │ - tsteq r2, #112, 28 @ 0x700 │ │ │ │ - tsteq r2, #52, 24 @ 0x3400 │ │ │ │ - tsteq r2, #204 @ 0xcc │ │ │ │ - rscseq r6, r1, #204, 30 @ 0x330 │ │ │ │ - rscseq r6, r1, #128, 30 @ 0x200 │ │ │ │ + tsteq r2, #40, 24 @ 0x2800 │ │ │ │ + rscseq r5, r1, #176, 30 @ 0x2c0 │ │ │ │ + rscseq r5, r1, #144, 30 @ 0x240 │ │ │ │ + tsteq r2, #140, 28 @ 0x8c0 │ │ │ │ + tsteq r2, #128, 28 @ 0x800 │ │ │ │ + tsteq r2, #68, 24 @ 0x4400 │ │ │ │ + tsteq r2, #220 @ 0xdc │ │ │ │ + rscseq r5, r1, #204, 30 @ 0x330 │ │ │ │ + rscseq r5, r1, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne f4538 <__cxa_atexit@plt+0xe7718> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @@ -237040,23 +237040,23 @@ │ │ │ │ str r1, [r6, #32] │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq r6, r1, #140, 28 @ 0x8c0 │ │ │ │ - tsteq r2, #124, 26 @ 0x1f00 │ │ │ │ - tsteq r2, #112, 26 @ 0x1c00 │ │ │ │ - tsteq r2, #52, 22 @ 0xd000 │ │ │ │ - tsteq r2, #204, 30 @ 0x330 │ │ │ │ - rscseq r6, r1, #76, 28 @ 0x4c0 │ │ │ │ - rscseq r6, r1, #188, 28 @ 0xbc0 │ │ │ │ - rscseq r6, r1, #132, 28 @ 0x840 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq r5, r1, #140, 28 @ 0x8c0 │ │ │ │ + tsteq r2, #140, 26 @ 0x2300 │ │ │ │ + tsteq r2, #128, 26 @ 0x2000 │ │ │ │ + tsteq r2, #68, 22 @ 0x11000 │ │ │ │ + tsteq r2, #220, 30 @ 0x370 │ │ │ │ + rscseq r5, r1, #76, 28 @ 0x4c0 │ │ │ │ + rscseq r5, r1, #188, 28 @ 0xbc0 │ │ │ │ + rscseq r5, r1, #132, 28 @ 0x840 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f4688 <__cxa_atexit@plt+0xe7868> │ │ │ │ @@ -237077,44 +237077,44 @@ │ │ │ │ stm r5, {r0, r3, lr} │ │ │ │ ldr r5, [pc, #64] @ f46b4 <__cxa_atexit@plt+0xe7894> │ │ │ │ str ip, [r3, #-12] │ │ │ │ stmdb r3, {r1, sl} │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 1bf62d4 <__cxa_atexit@plt+0x1be94b4> │ │ │ │ + b 1ede0a8 <__cxa_atexit@plt+0x1ed1288> │ │ │ │ mov r6, r3 │ │ │ │ b f4698 <__cxa_atexit@plt+0xe7878> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ f46a8 <__cxa_atexit@plt+0xe7888> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r1, #28, 28 @ 0x1c0 │ │ │ │ + rscseq r5, r1, #28, 28 @ 0x1c0 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - tsteq r2, #188, 18 @ 0x2f0000 │ │ │ │ + tsteq r2, #204, 18 @ 0x330000 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f46ec <__cxa_atexit@plt+0xe78cc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ f46f4 <__cxa_atexit@plt+0xe78d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #60, 18 @ 0xf0000 │ │ │ │ - rscseq r6, r1, #16, 28 @ 0x100 │ │ │ │ + tsteq r2, #76, 18 @ 0x130000 │ │ │ │ + rscseq r5, r1, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f47f8 <__cxa_atexit@plt+0xe79d8> │ │ │ │ ldr r1, [pc, #252] @ f4818 <__cxa_atexit@plt+0xe79f8> │ │ │ │ @@ -237125,15 +237125,15 @@ │ │ │ │ ldr r7, [r3, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq f4748 <__cxa_atexit@plt+0xe7928> │ │ │ │ cmp r3, #3 │ │ │ │ bne f4754 <__cxa_atexit@plt+0xe7934> │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ bcc f4804 <__cxa_atexit@plt+0xe79e4> │ │ │ │ @@ -237169,33 +237169,33 @@ │ │ │ │ sub r2, r3, #58 @ 0x3a │ │ │ │ str r0, [r6, #28] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #24] │ │ │ │ str r2, [r6, #32] │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - tsteq r2, #244, 16 @ 0xf40000 │ │ │ │ - rscseq r6, r1, #140, 24 @ 0x8c00 │ │ │ │ - rscseq r6, r1, #116, 26 @ 0x1d00 │ │ │ │ - tsteq r2, #96, 22 @ 0x18000 │ │ │ │ - tsteq r2, #20, 18 @ 0x50000 │ │ │ │ - tsteq r2, #16, 18 @ 0x40000 │ │ │ │ - tsteq r2, #172, 26 @ 0x2b00 │ │ │ │ - rscseq r6, r1, #228, 24 @ 0xe400 │ │ │ │ - rscseq r6, r1, #204, 24 @ 0xcc00 │ │ │ │ + tsteq r2, #4, 18 @ 0x10000 │ │ │ │ + rscseq r5, r1, #140, 24 @ 0x8c00 │ │ │ │ + rscseq r5, r1, #116, 26 @ 0x1d00 │ │ │ │ + tsteq r2, #112, 22 @ 0x1c000 │ │ │ │ + tsteq r2, #36, 18 @ 0x90000 │ │ │ │ + tsteq r2, #32, 18 @ 0x80000 │ │ │ │ + tsteq r2, #188, 26 @ 0x2f00 │ │ │ │ + rscseq r5, r1, #228, 24 @ 0xe400 │ │ │ │ + rscseq r5, r1, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne f485c <__cxa_atexit@plt+0xe7a3c> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @@ -237241,45 +237241,45 @@ │ │ │ │ str r1, [r6, #32] │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq r6, r1, #112, 24 @ 0x7000 │ │ │ │ - tsteq r2, #96, 20 @ 0x60000 │ │ │ │ - tsteq r2, #20, 16 @ 0x140000 │ │ │ │ - tsteq r2, #16, 16 @ 0x100000 │ │ │ │ - tsteq r2, #172, 24 @ 0xac00 │ │ │ │ - rscseq r6, r1, #40, 22 @ 0xa000 │ │ │ │ - rscseq r6, r1, #212, 22 @ 0x35000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq r5, r1, #112, 24 @ 0x7000 │ │ │ │ + tsteq r2, #112, 20 @ 0x70000 │ │ │ │ + tsteq r2, #36, 16 @ 0x240000 │ │ │ │ + tsteq r2, #32, 16 @ 0x200000 │ │ │ │ + tsteq r2, #188, 24 @ 0xbc00 │ │ │ │ + rscseq r5, r1, #40, 22 @ 0xa000 │ │ │ │ + rscseq r5, r1, #212, 22 @ 0x35000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - b 3fc008 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ + b 3dc260 <__cxa_atexit@plt+0x3cf440> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f4984 <__cxa_atexit@plt+0xe7b64> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ f498c <__cxa_atexit@plt+0xe7b6c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #164, 12 @ 0xa400000 │ │ │ │ + tsteq r2, #180, 12 @ 0xb400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub ip, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi f4a28 <__cxa_atexit@plt+0xe7c08> │ │ │ │ @@ -237309,26 +237309,26 @@ │ │ │ │ sub r1, r5, #20 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ stmdb r5, {r3, lr} │ │ │ │ mov r5, ip │ │ │ │ stm r1, {r0, r9, sl} │ │ │ │ - b 1bf64a4 <__cxa_atexit@plt+0x1be9684> │ │ │ │ + b 1ede278 <__cxa_atexit@plt+0x1ed1458> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - tsteq r2, #184, 14 @ 0x2e00000 │ │ │ │ - rscseq r6, r1, #180, 20 @ 0xb4000 │ │ │ │ + tsteq r2, #200, 14 @ 0x3200000 │ │ │ │ + rscseq r5, r1, #180, 20 @ 0xb4000 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -237362,16 +237362,16 @@ │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - rscseq r6, r1, #76, 20 @ 0x4c000 │ │ │ │ - rscseq r6, r1, #136, 20 @ 0x88000 │ │ │ │ + rscseq r5, r1, #76, 20 @ 0x4c000 │ │ │ │ + rscseq r5, r1, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f4bb8 <__cxa_atexit@plt+0xe7d98> │ │ │ │ ldr r1, [pc, #184] @ f4bd8 <__cxa_atexit@plt+0xe7db8> │ │ │ │ @@ -237382,15 +237382,15 @@ │ │ │ │ ldr r7, [r2, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq f4b4c <__cxa_atexit@plt+0xe7d2c> │ │ │ │ cmp r2, #3 │ │ │ │ bne f4b58 <__cxa_atexit@plt+0xe7d38> │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #32 │ │ │ │ cmp r1, r2 │ │ │ │ bcc f4bc4 <__cxa_atexit@plt+0xe7da4> │ │ │ │ @@ -237409,30 +237409,30 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ str r0, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r3, [r6, #32] │ │ │ │ sub r7, r2, #10 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r2, #240, 8 @ 0xf0000000 │ │ │ │ - rscseq r6, r1, #120, 16 @ 0x780000 │ │ │ │ - rscseq r6, r1, #224, 18 @ 0x380000 │ │ │ │ - rscseq r6, r1, #184, 18 @ 0x2e0000 │ │ │ │ - tsteq r2, #32, 10 @ 0x8000000 │ │ │ │ - rscseq r6, r1, #148, 18 @ 0x250000 │ │ │ │ + tsteq r2, #0, 10 │ │ │ │ + rscseq r5, r1, #120, 16 @ 0x780000 │ │ │ │ + rscseq r5, r1, #224, 18 @ 0x380000 │ │ │ │ + rscseq r5, r1, #184, 18 @ 0x2e0000 │ │ │ │ + tsteq r2, #48, 10 @ 0xc000000 │ │ │ │ + rscseq r5, r1, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne f4c10 <__cxa_atexit@plt+0xe7df0> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @@ -237459,19 +237459,19 @@ │ │ │ │ str r1, [r6, #32] │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq r6, r1, #208, 14 @ 0x3400000 │ │ │ │ - rscseq r6, r1, #40, 18 @ 0xa0000 │ │ │ │ - rscseq r6, r1, #228, 16 @ 0xe40000 │ │ │ │ - tsteq r2, #104, 8 @ 0x68000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq r5, r1, #208, 14 @ 0x3400000 │ │ │ │ + rscseq r5, r1, #40, 18 @ 0xa0000 │ │ │ │ + rscseq r5, r1, #228, 16 @ 0xe40000 │ │ │ │ + tsteq r2, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f4ce0 <__cxa_atexit@plt+0xe7ec0> │ │ │ │ @@ -237483,36 +237483,36 @@ │ │ │ │ ldr r0, [pc, #64] @ f4d08 <__cxa_atexit@plt+0xe7ee8> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, sl} │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ - b 1bf8aa8 <__cxa_atexit@plt+0x1bebc88> │ │ │ │ + b 1ee087c <__cxa_atexit@plt+0x1ed3a5c> │ │ │ │ mov r6, r3 │ │ │ │ b f4cf0 <__cxa_atexit@plt+0xe7ed0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ f4d00 <__cxa_atexit@plt+0xe7ee0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r1, #164, 16 @ 0xa40000 │ │ │ │ + rscseq r5, r1, #164, 16 @ 0xa40000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - rscseq r6, r1, #108, 16 @ 0x6c0000 │ │ │ │ + rscseq r5, r1, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #8] @ f4d30 <__cxa_atexit@plt+0xe7f10> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fc008 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ - tsteq r2, #36, 16 @ 0x240000 │ │ │ │ + b 3dc260 <__cxa_atexit@plt+0x3cf440> │ │ │ │ + tsteq r2, #52, 16 @ 0x340000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f4d74 <__cxa_atexit@plt+0xe7f54> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -237520,19 +237520,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ f4d80 <__cxa_atexit@plt+0xe7f60> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #192, 4 │ │ │ │ - tsteq r2, #36, 6 @ 0x90000000 │ │ │ │ + tsteq r2, #208, 4 │ │ │ │ + tsteq r2, #52, 6 @ 0xd0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f4de8 <__cxa_atexit@plt+0xe7fc8> │ │ │ │ @@ -237549,24 +237549,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #204, 4 @ 0xc000000c │ │ │ │ - tsteq r2, #184, 4 @ 0x8000000b │ │ │ │ + tsteq r2, #220, 4 @ 0xc000000d │ │ │ │ + tsteq r2, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f4e7c <__cxa_atexit@plt+0xe805c> │ │ │ │ @@ -237586,49 +237586,49 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str ip, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r2, #4] │ │ │ │ str sl, [r2, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq r2, #200, 2 @ 0x32 │ │ │ │ + tsteq r2, #216, 2 @ 0x36 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f4ecc <__cxa_atexit@plt+0xe80ac> │ │ │ │ ldr r3, [pc, #28] @ f4edc <__cxa_atexit@plt+0xe80bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ f4ee0 <__cxa_atexit@plt+0xe80c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r6, r1, #220, 12 @ 0xdc00000 │ │ │ │ + rscseq r5, r1, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ f4f04 <__cxa_atexit@plt+0xe80e4> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -237648,34 +237648,34 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f4fa8 <__cxa_atexit@plt+0xe8188> │ │ │ │ ldr r5, [pc, #28] @ f4fb8 <__cxa_atexit@plt+0xe8198> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ f4fbc <__cxa_atexit@plt+0xe819c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r6, r1, #4, 12 @ 0x400000 │ │ │ │ + rscseq r5, r1, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b f3328 <__cxa_atexit@plt+0xe6508> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -237685,21 +237685,21 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5008 <__cxa_atexit@plt+0xe81e8> │ │ │ │ ldr r3, [pc, #28] @ f5018 <__cxa_atexit@plt+0xe81f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ f501c <__cxa_atexit@plt+0xe81fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - rscseq r6, r1, #160, 10 @ 0x28000000 │ │ │ │ + rscseq r5, r1, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f5068 <__cxa_atexit@plt+0xe8248> │ │ │ │ ldr r2, [pc, #68] @ f5084 <__cxa_atexit@plt+0xe8264> │ │ │ │ @@ -237709,24 +237709,24 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5074 <__cxa_atexit@plt+0xe8254> │ │ │ │ ldr r5, [pc, #48] @ f508c <__cxa_atexit@plt+0xe826c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f5088 <__cxa_atexit@plt+0xe8268> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #216, 30 @ 0x360 │ │ │ │ - rscseq r6, r1, #56, 10 @ 0xe000000 │ │ │ │ + tsteq r2, #232, 30 @ 0x3a0 │ │ │ │ + rscseq r5, r1, #56, 10 @ 0xe000000 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -237752,39 +237752,39 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - tsteq r2, #64 @ 0x40 │ │ │ │ - rscseq r6, r1, #188, 8 @ 0xbc000000 │ │ │ │ + tsteq r2, #80 @ 0x50 │ │ │ │ + rscseq r5, r1, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5144 <__cxa_atexit@plt+0xe8324> │ │ │ │ ldr r5, [pc, #28] @ f5154 <__cxa_atexit@plt+0xe8334> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1bf6514 <__cxa_atexit@plt+0x1be96f4> │ │ │ │ + b 1ede2e8 <__cxa_atexit@plt+0x1ed14c8> │ │ │ │ ldr r7, [pc, #12] @ f5158 <__cxa_atexit@plt+0xe8338> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r6, r1, #112, 8 @ 0x70000000 │ │ │ │ + rscseq r5, r1, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b f3328 <__cxa_atexit@plt+0xe6508> │ │ │ │ - rscseq r6, r1, #36, 8 @ 0x24000000 │ │ │ │ + rscseq r5, r1, #36, 8 @ 0x24000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r2, r5, #12 │ │ │ │ @@ -237799,24 +237799,24 @@ │ │ │ │ ldr r0, [pc, #64] @ f51f8 <__cxa_atexit@plt+0xe83d8> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, sl} │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ - b 1bf8aa8 <__cxa_atexit@plt+0x1bebc88> │ │ │ │ + b 1ee087c <__cxa_atexit@plt+0x1ed3a5c> │ │ │ │ mov r6, r3 │ │ │ │ b f51e0 <__cxa_atexit@plt+0xe83c0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ f51f0 <__cxa_atexit@plt+0xe83d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r1, #180, 6 @ 0xd0000002 │ │ │ │ + rscseq r5, r1, #180, 6 @ 0xd0000002 │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ @ instruction: 0xfffff948 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -237828,26 +237828,26 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5250 <__cxa_atexit@plt+0xe8430> │ │ │ │ ldr r5, [pc, #48] @ f5268 <__cxa_atexit@plt+0xe8448> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1bf6514 <__cxa_atexit@plt+0x1be96f4> │ │ │ │ + b 1ede2e8 <__cxa_atexit@plt+0x1ed14c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f5264 <__cxa_atexit@plt+0xe8444> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #252, 26 @ 0x3f00 │ │ │ │ - rscseq r6, r1, #100, 6 @ 0x90000001 │ │ │ │ + tsteq r2, #12, 28 @ 0xc0 │ │ │ │ + rscseq r5, r1, #100, 6 @ 0x90000001 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - rscseq r6, r1, #40, 6 @ 0xa0000000 │ │ │ │ + rscseq r5, r1, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -237872,35 +237872,35 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r2, #104, 28 @ 0x680 │ │ │ │ - rscseq r6, r1, #228, 4 @ 0x4000000e │ │ │ │ - rscseq r6, r1, #192, 4 │ │ │ │ + tsteq r2, #120, 28 @ 0x780 │ │ │ │ + rscseq r5, r1, #228, 4 @ 0x4000000e │ │ │ │ + rscseq r5, r1, #192, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5328 <__cxa_atexit@plt+0xe8508> │ │ │ │ ldr r5, [pc, #28] @ f5338 <__cxa_atexit@plt+0xe8518> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1bf6424 <__cxa_atexit@plt+0x1be9604> │ │ │ │ + b 1ede1f8 <__cxa_atexit@plt+0x1ed13d8> │ │ │ │ ldr r7, [pc, #12] @ f533c <__cxa_atexit@plt+0xe851c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r6, r1, #152, 4 @ 0x80000009 │ │ │ │ - rscseq r6, r1, #124, 4 @ 0xc0000007 │ │ │ │ + rscseq r5, r1, #152, 4 @ 0x80000009 │ │ │ │ + rscseq r5, r1, #124, 4 @ 0xc0000007 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -237926,17 +237926,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - tsteq r2, #144, 26 @ 0x2400 │ │ │ │ - rscseq r6, r1, #12, 4 @ 0xc0000000 │ │ │ │ - rscseq r6, r1, #84, 2 │ │ │ │ + tsteq r2, #160, 26 @ 0x2800 │ │ │ │ + rscseq r5, r1, #12, 4 @ 0xc0000000 │ │ │ │ + rscseq r5, r1, #84, 2 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r0, r9 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -237980,19 +237980,19 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r0 │ │ │ │ bx ip │ │ │ │ - rscseq r6, r1, #164 @ 0xa4 │ │ │ │ + rscseq r5, r1, #164 @ 0xa4 │ │ │ │ @ instruction: 0xfffff2a0 │ │ │ │ @ instruction: 0xfffff2d8 │ │ │ │ @ instruction: 0xfffff54c │ │ │ │ - rscseq r6, r1, #20, 2 │ │ │ │ + rscseq r5, r1, #20, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f54fc <__cxa_atexit@plt+0xe86dc> │ │ │ │ ldr r2, [pc, #68] @ f5518 <__cxa_atexit@plt+0xe86f8> │ │ │ │ @@ -238002,24 +238002,24 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5508 <__cxa_atexit@plt+0xe86e8> │ │ │ │ ldr r5, [pc, #48] @ f5520 <__cxa_atexit@plt+0xe8700> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1bf6424 <__cxa_atexit@plt+0x1be9604> │ │ │ │ + b 1ede1f8 <__cxa_atexit@plt+0x1ed13d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f551c <__cxa_atexit@plt+0xe86fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #68, 22 @ 0x11000 │ │ │ │ - rscseq r6, r1, #184 @ 0xb8 │ │ │ │ + tsteq r2, #84, 22 @ 0x15000 │ │ │ │ + rscseq r5, r1, #184 @ 0xb8 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -238045,35 +238045,35 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - tsteq r2, #196, 22 @ 0x31000 │ │ │ │ - rscseq r6, r1, #64 @ 0x40 │ │ │ │ - rscseq r6, r1, #28 │ │ │ │ + tsteq r2, #212, 22 @ 0x35000 │ │ │ │ + rscseq r5, r1, #64 @ 0x40 │ │ │ │ + rscseq r5, r1, #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f55dc <__cxa_atexit@plt+0xe87bc> │ │ │ │ ldr r5, [pc, #28] @ f55ec <__cxa_atexit@plt+0xe87cc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1bf6254 <__cxa_atexit@plt+0x1be9434> │ │ │ │ + b 1ede028 <__cxa_atexit@plt+0x1ed1208> │ │ │ │ ldr r7, [pc, #12] @ f55f0 <__cxa_atexit@plt+0xe87d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r5, r1, #252, 30 @ 0x3f0 │ │ │ │ - rscseq r5, r1, #216, 30 @ 0x360 │ │ │ │ + rscseq r4, r1, #252, 30 @ 0x3f0 │ │ │ │ + rscseq r4, r1, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -238099,17 +238099,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - tsteq r2, #236, 20 @ 0xec000 │ │ │ │ - rscseq r5, r1, #104, 30 @ 0x1a0 │ │ │ │ - rscseq r5, r1, #172, 26 @ 0x2b00 │ │ │ │ + tsteq r2, #252, 20 @ 0xfc000 │ │ │ │ + rscseq r4, r1, #104, 30 @ 0x1a0 │ │ │ │ + rscseq r4, r1, #172, 26 @ 0x2b00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -238123,27 +238123,27 @@ │ │ │ │ ldr r0, [pc, #64] @ f5708 <__cxa_atexit@plt+0xe88e8> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ - b 1c02f28 <__cxa_atexit@plt+0x1bf6108> │ │ │ │ + b 1eeacfc <__cxa_atexit@plt+0x1eddedc> │ │ │ │ mov r6, r3 │ │ │ │ b f56f0 <__cxa_atexit@plt+0xe88d0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ f5700 <__cxa_atexit@plt+0xe88e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r1, #64, 26 @ 0x1000 │ │ │ │ + rscseq r4, r1, #64, 26 @ 0x1000 │ │ │ │ @ instruction: 0xffffe6d8 │ │ │ │ @ instruction: 0xffffe4c4 │ │ │ │ - rscseq r5, r1, #108, 26 @ 0x1b00 │ │ │ │ + rscseq r4, r1, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov lr, r9 │ │ │ │ sub r1, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r1 │ │ │ │ @@ -238173,15 +238173,15 @@ │ │ │ │ str sl, [r6, #-12] │ │ │ │ stmdb r6, {r1, r3} │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r6, #-16] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, ip │ │ │ │ - b 1bf6344 <__cxa_atexit@plt+0x1be9524> │ │ │ │ + b 1ede118 <__cxa_atexit@plt+0x1ed12f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b f57c8 <__cxa_atexit@plt+0xe89a8> │ │ │ │ mov r7, #28 │ │ │ │ @@ -238190,19 +238190,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, ip │ │ │ │ mov sl, lr │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r1, #172, 24 @ 0xac00 │ │ │ │ + rscseq r4, r1, #172, 24 @ 0xac00 │ │ │ │ @ instruction: 0xffffe7fc │ │ │ │ - tsteq r2, #180, 16 @ 0xb40000 │ │ │ │ + tsteq r2, #196, 16 @ 0xc40000 │ │ │ │ @ instruction: 0xffffe778 │ │ │ │ - rscseq r5, r1, #188, 24 @ 0xbc00 │ │ │ │ + rscseq r4, r1, #188, 24 @ 0xbc00 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov lr, r9 │ │ │ │ sub r1, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r1 │ │ │ │ @@ -238232,15 +238232,15 @@ │ │ │ │ str sl, [r6, #-12] │ │ │ │ stmdb r6, {r1, r3} │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r6, #-16] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, ip │ │ │ │ - b 1bf62d4 <__cxa_atexit@plt+0x1be94b4> │ │ │ │ + b 1ede0a8 <__cxa_atexit@plt+0x1ed1288> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b f58b4 <__cxa_atexit@plt+0xe8a94> │ │ │ │ mov r7, #28 │ │ │ │ @@ -238249,19 +238249,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, ip │ │ │ │ mov sl, lr │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r1, #252, 22 @ 0x3f000 │ │ │ │ + rscseq r4, r1, #252, 22 @ 0x3f000 │ │ │ │ @ instruction: 0xffffeb8c │ │ │ │ - tsteq r2, #200, 14 @ 0x3200000 │ │ │ │ + tsteq r2, #216, 14 @ 0x3600000 │ │ │ │ @ instruction: 0xffffeb08 │ │ │ │ - rscseq r5, r1, #248, 24 @ 0xf800 │ │ │ │ + rscseq r4, r1, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f5930 <__cxa_atexit@plt+0xe8b10> │ │ │ │ ldr r2, [pc, #68] @ f594c <__cxa_atexit@plt+0xe8b2c> │ │ │ │ @@ -238271,24 +238271,24 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f593c <__cxa_atexit@plt+0xe8b1c> │ │ │ │ ldr r5, [pc, #48] @ f5954 <__cxa_atexit@plt+0xe8b34> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1bf6254 <__cxa_atexit@plt+0x1be9434> │ │ │ │ + b 1ede028 <__cxa_atexit@plt+0x1ed1208> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f5950 <__cxa_atexit@plt+0xe8b30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #16, 14 @ 0x400000 │ │ │ │ - rscseq r5, r1, #156, 24 @ 0x9c00 │ │ │ │ + tsteq r2, #32, 14 @ 0x800000 │ │ │ │ + rscseq r4, r1, #156, 24 @ 0x9c00 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ @@ -238327,16 +238327,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq r2, #72, 18 @ 0x120000 │ │ │ │ - rscseq r5, r1, #248, 22 @ 0x3e000 │ │ │ │ + tsteq r2, #88, 18 @ 0x160000 │ │ │ │ + rscseq r4, r1, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -238373,17 +238373,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffdfa4 │ │ │ │ - rscseq r5, r1, #200, 16 @ 0xc80000 │ │ │ │ + rscseq r4, r1, #200, 16 @ 0xc80000 │ │ │ │ @ instruction: 0xffffdde8 │ │ │ │ @ instruction: 0xffffdeac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -238408,15 +238408,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffdf3c │ │ │ │ @ instruction: 0xffffdfec │ │ │ │ - rscseq r5, r1, #56, 16 @ 0x380000 │ │ │ │ + rscseq r4, r1, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f5bb8 <__cxa_atexit@plt+0xe8d98> │ │ │ │ @@ -238442,15 +238442,15 @@ │ │ │ │ b f5bc8 <__cxa_atexit@plt+0xe8da8> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ f5bd8 <__cxa_atexit@plt+0xe8db8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r1, #48, 20 @ 0x30000 │ │ │ │ + rscseq r4, r1, #48, 20 @ 0x30000 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -238465,36 +238465,36 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r2, #136, 14 @ 0x2200000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r2, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5c74 <__cxa_atexit@plt+0xe8e54> │ │ │ │ ldr r2, [pc, #28] @ f5c84 <__cxa_atexit@plt+0xe8e64> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r7, [pc, #12] @ f5c88 <__cxa_atexit@plt+0xe8e68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffdb70 │ │ │ │ - rscseq r5, r1, #240, 12 @ 0xf000000 │ │ │ │ + rscseq r4, r1, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f5cdc <__cxa_atexit@plt+0xe8ebc> │ │ │ │ @@ -238515,15 +238515,15 @@ │ │ │ │ b f5cec <__cxa_atexit@plt+0xe8ecc> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ f5cfc <__cxa_atexit@plt+0xe8edc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r1, #16, 18 @ 0x40000 │ │ │ │ + rscseq r4, r1, #16, 18 @ 0x40000 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -238535,35 +238535,35 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r2, #104, 12 @ 0x6800000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r2, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5d90 <__cxa_atexit@plt+0xe8f70> │ │ │ │ ldr r2, [pc, #40] @ f5d98 <__cxa_atexit@plt+0xe8f78> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ f5d9c <__cxa_atexit@plt+0xe8f7c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r2, #156, 4 @ 0xc0000009 │ │ │ │ + tsteq r2, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b f3328 <__cxa_atexit@plt+0xe6508> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -238586,16 +238586,16 @@ │ │ │ │ ldr r7, [pc, #24] @ f5e1c <__cxa_atexit@plt+0xe8ffc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - rscseq r5, r1, #36, 16 @ 0x240000 │ │ │ │ - rscseq r5, r1, #16, 16 @ 0x100000 │ │ │ │ + rscseq r4, r1, #36, 16 @ 0x240000 │ │ │ │ + rscseq r4, r1, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f5e6c <__cxa_atexit@plt+0xe904c> │ │ │ │ ldr r3, [pc, #60] @ f5e7c <__cxa_atexit@plt+0xe905c> │ │ │ │ @@ -238612,39 +238612,39 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f5e80 <__cxa_atexit@plt+0xe9060> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r5, r1, #168, 14 @ 0x2a00000 │ │ │ │ + rscseq r4, r1, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ - rscseq r5, r1, #120, 14 @ 0x1e00000 │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ + rscseq r4, r1, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 3fbff8 <__cxa_atexit@plt+0x3ef1d8> │ │ │ │ - rscseq r5, r1, #100, 14 @ 0x1900000 │ │ │ │ + b 3dc250 <__cxa_atexit@plt+0x3cf430> │ │ │ │ + rscseq r4, r1, #100, 14 @ 0x1900000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5f54 <__cxa_atexit@plt+0xe9134> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -238664,30 +238664,30 @@ │ │ │ │ sub r2, r5, #24 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f5f70 <__cxa_atexit@plt+0xe9150> │ │ │ │ ldr r3, [pc, #72] @ f5f90 <__cxa_atexit@plt+0xe9170> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ f5f8c <__cxa_atexit@plt+0xe916c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - tsteq r2, #248 @ 0xf8 │ │ │ │ - rscseq r5, r1, #52, 12 @ 0x3400000 │ │ │ │ + tsteq r2, #8, 2 │ │ │ │ + rscseq r4, r1, #52, 12 @ 0x3400000 │ │ │ │ @ instruction: 0xffffefa0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5fe8 <__cxa_atexit@plt+0xe91c8> │ │ │ │ @@ -238697,42 +238697,42 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ tst r8, #3 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ beq f5fd8 <__cxa_atexit@plt+0xe91b8> │ │ │ │ ldr r8, [r8, #7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ - rscseq r5, r1, #32, 12 @ 0x2000000 │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ + rscseq r4, r1, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [pc, #16] @ f603c <__cxa_atexit@plt+0xe921c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fbfb8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ - tsteq r2, #12, 2 │ │ │ │ - rscseq r5, r1, #248, 10 @ 0x3e000000 │ │ │ │ + b 3dc210 <__cxa_atexit@plt+0x3cf3f0> │ │ │ │ + tsteq r2, #28, 2 │ │ │ │ + rscseq r4, r1, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub sl, r5, #20 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi f60d8 <__cxa_atexit@plt+0xe92b8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -238761,33 +238761,33 @@ │ │ │ │ str r0, [r2, #12] │ │ │ │ str ip, [r5, #-12] │ │ │ │ bhi f60f4 <__cxa_atexit@plt+0xe92d4> │ │ │ │ ldr r3, [pc, #76] @ f6118 <__cxa_atexit@plt+0xe92f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ f6114 <__cxa_atexit@plt+0xe92f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq r2, #148, 30 @ 0x250 │ │ │ │ - tsteq r2, #132, 30 @ 0x210 │ │ │ │ - rscseq r5, r1, #176, 8 @ 0xb0000000 │ │ │ │ + tstpeq r1, #164, 30 @ p-variant is OBSOLETE @ 0x290 │ │ │ │ + tstpeq r1, #148, 30 @ p-variant is OBSOLETE @ 0x250 │ │ │ │ + rscseq r4, r1, #176, 8 @ 0xb0000000 │ │ │ │ @ instruction: 0xffffee1c │ │ │ │ - rscseq r5, r1, #48, 10 @ 0xc000000 │ │ │ │ + rscseq r4, r1, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub sl, r5, #20 │ │ │ │ cmp fp, sl │ │ │ │ bhi f6208 <__cxa_atexit@plt+0xe93e8> │ │ │ │ add ip, r7, #7 │ │ │ │ @@ -238833,33 +238833,33 @@ │ │ │ │ str r6, [r6, #24] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r6, #16] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, r9 │ │ │ │ mov r8, ip │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, sl │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r2, #160, 28 @ 0xa00 │ │ │ │ + tstpeq r1, #176, 28 @ p-variant is OBSOLETE @ 0xb00 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - rscseq r5, r1, #20, 8 @ 0x14000000 │ │ │ │ + rscseq r4, r1, #20, 8 @ 0x14000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #56 @ 0x38 │ │ │ │ cmp r2, lr │ │ │ │ bcc f62d8 <__cxa_atexit@plt+0xe94b8> │ │ │ │ ldr r9, [pc, #136] @ f62e8 <__cxa_atexit@plt+0xe94c8> │ │ │ │ @@ -238889,22 +238889,22 @@ │ │ │ │ str sl, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #16] │ │ │ │ mov r6, lr │ │ │ │ sub r0, lr, #35 @ 0x23 │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, lr │ │ │ │ mov r0, #56 @ 0x38 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ - tsteq r2, #176, 26 @ 0x2c00 │ │ │ │ + tstpeq r1, #192, 26 @ p-variant is OBSOLETE @ 0x3000 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6378 <__cxa_atexit@plt+0xe9558> │ │ │ │ ldr r1, [pc, #108] @ f6380 <__cxa_atexit@plt+0xe9560> │ │ │ │ @@ -238933,15 +238933,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r2, #252, 24 @ 0xfc00 │ │ │ │ + tstpeq r1, #12, 26 @ p-variant is OBSOLETE @ 0x300 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ f63c8 <__cxa_atexit@plt+0xe95a8> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ @@ -238993,30 +238993,30 @@ │ │ │ │ add lr, r6, #12 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r6, #8] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ stm lr, {r1, r6, sl} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - tsteq r2, #68, 24 @ 0x4400 │ │ │ │ - tsteq r2, #48, 24 @ 0x3000 │ │ │ │ + tstpeq r1, #84, 24 @ p-variant is OBSOLETE @ 0x5400 │ │ │ │ + tstpeq r1, #64, 24 @ p-variant is OBSOLETE @ 0x4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f6514 <__cxa_atexit@plt+0xe96f4> │ │ │ │ @@ -239032,21 +239032,21 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r1, [pc, #36] @ f6528 <__cxa_atexit@plt+0xe9708> │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - tsteq r2, #164, 22 @ 0x29000 │ │ │ │ - tsteq r2, #136, 22 @ 0x22000 │ │ │ │ + tstpeq r1, #180, 22 @ p-variant is OBSOLETE @ 0x2d000 │ │ │ │ + tstpeq r1, #152, 22 @ p-variant is OBSOLETE @ 0x26000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6578 <__cxa_atexit@plt+0xe9758> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -239057,24 +239057,24 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi f6580 <__cxa_atexit@plt+0xe9760> │ │ │ │ ldr r3, [pc, #52] @ f659c <__cxa_atexit@plt+0xe977c> │ │ │ │ sub lr, r5, #24 │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ f6598 <__cxa_atexit@plt+0xe9778> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #200, 20 @ 0xc8000 │ │ │ │ - rscseq r4, r1, #224, 26 @ 0x3800 │ │ │ │ + tstpeq r1, #216, 20 @ p-variant is OBSOLETE @ 0xd8000 │ │ │ │ + rscseq r3, r1, #224, 26 @ 0x3800 │ │ │ │ @ instruction: 0xffffd268 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f65ec <__cxa_atexit@plt+0xe97cc> │ │ │ │ ldr r2, [pc, #56] @ f65f4 <__cxa_atexit@plt+0xe97d4> │ │ │ │ @@ -239086,19 +239086,19 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r8, lr} │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r2, #72, 20 @ 0x48000 │ │ │ │ + tstpeq r1, #88, 20 @ p-variant is OBSOLETE @ 0x58000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f6664 <__cxa_atexit@plt+0xe9844> │ │ │ │ @@ -239116,40 +239116,40 @@ │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - tsteq r2, #236, 18 @ 0x3b0000 │ │ │ │ - rscseq r4, r1, #208, 30 @ 0x340 │ │ │ │ + tstpeq r1, #252, 18 @ p-variant is OBSOLETE @ 0x3f0000 │ │ │ │ + rscseq r3, r1, #208, 30 @ 0x340 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f66ac <__cxa_atexit@plt+0xe988c> │ │ │ │ ldr r2, [pc, #28] @ f66bc <__cxa_atexit@plt+0xe989c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ f66c0 <__cxa_atexit@plt+0xe98a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r4, r1, #176, 30 @ 0x2c0 │ │ │ │ - rscseq r4, r1, #140, 30 @ 0x230 │ │ │ │ + rscseq r3, r1, #176, 30 @ 0x2c0 │ │ │ │ + rscseq r3, r1, #140, 30 @ 0x230 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f6748 <__cxa_atexit@plt+0xe9928> │ │ │ │ @@ -239173,39 +239173,39 @@ │ │ │ │ str lr, [r3, #-20] @ 0xffffffec │ │ │ │ str r2, [r3, #-16] │ │ │ │ str r0, [r3, #-12] │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ @ instruction: 0xfffffa2c │ │ │ │ - tsteq r2, #32, 18 @ 0x80000 │ │ │ │ - rscseq r4, r1, #252, 28 @ 0xfc0 │ │ │ │ + tstpeq r1, #48, 18 @ p-variant is OBSOLETE @ 0xc0000 │ │ │ │ + rscseq r3, r1, #252, 28 @ 0xfc0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6790 <__cxa_atexit@plt+0xe9970> │ │ │ │ ldr r2, [pc, #28] @ f67a0 <__cxa_atexit@plt+0xe9980> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ f67a4 <__cxa_atexit@plt+0xe9984> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - rscseq r4, r1, #204, 28 @ 0xcc0 │ │ │ │ + rscseq r3, r1, #204, 28 @ 0xcc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub sl, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi f6824 <__cxa_atexit@plt+0xe9a04> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -239228,61 +239228,61 @@ │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str lr, [r5, #-16] │ │ │ │ mov r5, sl │ │ │ │ str r9, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r2, #48, 16 @ 0x300000 │ │ │ │ - tsteq r2, #148, 16 @ 0x940000 │ │ │ │ - tsteq r2, #136, 16 @ 0x880000 │ │ │ │ + tstpeq r1, #64, 16 @ p-variant is OBSOLETE @ 0x400000 │ │ │ │ + tstpeq r1, #164, 16 @ p-variant is OBSOLETE @ 0xa40000 │ │ │ │ + tstpeq r1, #152, 16 @ p-variant is OBSOLETE @ 0x980000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ f686c <__cxa_atexit@plt+0xe9a4c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ f688c <__cxa_atexit@plt+0xe9a6c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ - tsteq r2, #0, 16 │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ + tstpeq r1, #16, 16 @ p-variant is OBSOLETE @ 0x100000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f692c <__cxa_atexit@plt+0xe9b0c> │ │ │ │ and r7, r9, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne f68dc <__cxa_atexit@plt+0xe9abc> │ │ │ │ ldr r7, [pc, #148] @ f6964 <__cxa_atexit@plt+0xe9b44> │ │ │ │ ldr r9, [pc, #148] @ f6968 <__cxa_atexit@plt+0xe9b48> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ - b 3fc008 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ + b 3dc260 <__cxa_atexit@plt+0x3cf440> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ str r8, [r5, #-12] │ │ │ │ cmp r7, r2 │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r9, [r5, #-4] │ │ │ │ bcc f693c <__cxa_atexit@plt+0xe9b1c> │ │ │ │ @@ -239307,19 +239307,19 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r4, r1, #148, 26 @ 0x2500 │ │ │ │ - rscseq r4, r1, #160, 26 @ 0x2800 │ │ │ │ - rscseq r4, r1, #84, 26 @ 0x1500 │ │ │ │ + rscseq r3, r1, #148, 26 @ 0x2500 │ │ │ │ + rscseq r3, r1, #160, 26 @ 0x2800 │ │ │ │ + rscseq r3, r1, #84, 26 @ 0x1500 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -239340,19 +239340,19 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ f69ec <__cxa_atexit@plt+0xe9bcc> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - rscseq r4, r1, #144, 24 @ 0x9000 │ │ │ │ + rscseq r3, r1, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f6a34 <__cxa_atexit@plt+0xe9c14> │ │ │ │ @@ -239367,16 +239367,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ f6a4c <__cxa_atexit@plt+0xe9c2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r4, r1, #88, 24 @ 0x5800 │ │ │ │ - rscseq r4, r1, #52, 24 @ 0x3400 │ │ │ │ + rscseq r3, r1, #88, 24 @ 0x5800 │ │ │ │ + rscseq r3, r1, #52, 24 @ 0x3400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r5 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ sub r3, r7, #4 │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -239385,15 +239385,15 @@ │ │ │ │ and r2, r9, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne f6a98 <__cxa_atexit@plt+0xe9c78> │ │ │ │ ldr r7, [pc, #144] @ f6b1c <__cxa_atexit@plt+0xe9cfc> │ │ │ │ ldr r9, [pc, #144] @ f6b20 <__cxa_atexit@plt+0xe9d00> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ - b 3fc008 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ + b 3dc260 <__cxa_atexit@plt+0x3cf440> │ │ │ │ stm r7, {r8, sl} │ │ │ │ str r9, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r7, r2 │ │ │ │ bcc f6af4 <__cxa_atexit@plt+0xe9cd4> │ │ │ │ ldr r7, [pc, #112] @ f6b28 <__cxa_atexit@plt+0xe9d08> │ │ │ │ @@ -239417,38 +239417,38 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - rscseq r4, r1, #216, 22 @ 0x36000 │ │ │ │ - rscseq r4, r1, #228, 22 @ 0x39000 │ │ │ │ - rscseq r4, r1, #156, 22 @ 0x27000 │ │ │ │ + rscseq r3, r1, #216, 22 @ 0x36000 │ │ │ │ + rscseq r3, r1, #228, 22 @ 0x39000 │ │ │ │ + rscseq r3, r1, #156, 22 @ 0x27000 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - rscseq r4, r1, #128, 22 @ 0x20000 │ │ │ │ + rscseq r3, r1, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6b64 <__cxa_atexit@plt+0xe9d44> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ f6b6c <__cxa_atexit@plt+0xe9d4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b f6b80 <__cxa_atexit@plt+0xe9d60> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #196, 8 @ 0xc4000000 │ │ │ │ - rscseq r4, r1, #40, 22 @ 0xa000 │ │ │ │ + tstpeq r1, #212, 8 @ p-variant is OBSOLETE @ 0xd4000000 │ │ │ │ + rscseq r3, r1, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f6c18 <__cxa_atexit@plt+0xe9df8> │ │ │ │ ldr r3, [pc, #172] @ f6c40 <__cxa_atexit@plt+0xe9e20> │ │ │ │ @@ -239491,22 +239491,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - rscseq r4, r1, #148, 20 @ 0x94000 │ │ │ │ - rscseq r4, r1, #148, 20 @ 0x94000 │ │ │ │ - rscseq r4, r1, #144, 20 @ 0x90000 │ │ │ │ + rscseq r3, r1, #148, 20 @ 0x94000 │ │ │ │ + rscseq r3, r1, #148, 20 @ 0x94000 │ │ │ │ + rscseq r3, r1, #144, 20 @ 0x90000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq r2, #128, 8 @ 0x80000000 │ │ │ │ - rscseq r4, r1, #88, 20 @ 0x58000 │ │ │ │ + tstpeq r1, #144, 8 @ p-variant is OBSOLETE @ 0x90000000 │ │ │ │ + rscseq r3, r1, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f6cbc <__cxa_atexit@plt+0xe9e9c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -239532,19 +239532,19 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq r4, r1, #216, 18 @ 0x360000 │ │ │ │ - rscseq r4, r1, #212, 18 @ 0x350000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq r3, r1, #216, 18 @ 0x360000 │ │ │ │ + rscseq r3, r1, #212, 18 @ 0x350000 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - tsteq r2, #184, 6 @ 0xe0000002 │ │ │ │ + tstpeq r1, #200, 6 @ p-variant is OBSOLETE @ 0x20000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f6d70 <__cxa_atexit@plt+0xe9f50> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -239567,31 +239567,31 @@ │ │ │ │ ldr r0, [pc, #64] @ f6d98 <__cxa_atexit@plt+0xe9f78> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #12] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #236, 4 @ 0xc000000e │ │ │ │ - tsteq r2, #80, 6 @ 0x40000001 │ │ │ │ - tsteq r2, #68, 6 @ 0x10000001 │ │ │ │ - tsteq r2, #44, 6 @ 0xb0000000 │ │ │ │ + tstpeq r1, #252, 4 @ p-variant is OBSOLETE @ 0xc000000f │ │ │ │ + tstpeq r1, #96, 6 @ p-variant is OBSOLETE @ 0x80000001 │ │ │ │ + tstpeq r1, #84, 6 @ p-variant is OBSOLETE @ 0x50000001 │ │ │ │ + tstpeq r1, #60, 6 @ p-variant is OBSOLETE @ 0xf0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -239611,15 +239611,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - rscseq r4, r1, #156, 16 @ 0x9c0000 │ │ │ │ + rscseq r3, r1, #156, 16 @ 0x9c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6e54 <__cxa_atexit@plt+0xea034> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -239627,61 +239627,61 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b f706c <__cxa_atexit@plt+0xea24c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #212, 2 @ 0x35 │ │ │ │ - rscseq r4, r1, #80, 16 @ 0x500000 │ │ │ │ + tstpeq r1, #228, 2 @ p-variant is OBSOLETE @ 0x39 │ │ │ │ + rscseq r3, r1, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6e94 <__cxa_atexit@plt+0xea074> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ f6e9c <__cxa_atexit@plt+0xea07c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b f6b80 <__cxa_atexit@plt+0xe9d60> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #148, 2 @ 0x25 │ │ │ │ + tstpeq r1, #164, 2 @ p-variant is OBSOLETE @ 0x29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6eec <__cxa_atexit@plt+0xea0cc> │ │ │ │ ldr r2, [pc, #52] @ f6ef4 <__cxa_atexit@plt+0xea0d4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r8, #3 │ │ │ │ stmdb r5, {r2, r7, r9} │ │ │ │ beq f6edc <__cxa_atexit@plt+0xea0bc> │ │ │ │ ldr r8, [r8, #7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r3, r9} │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ - rscseq r4, r1, #76, 14 @ 0x1300000 │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ + rscseq r3, r1, #76, 14 @ 0x1300000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6f6c <__cxa_atexit@plt+0xea14c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldr r2, [r7, #20] │ │ │ │ @@ -239694,26 +239694,26 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ bhi f6f74 <__cxa_atexit@plt+0xea154> │ │ │ │ ldr r3, [pc, #52] @ f6f90 <__cxa_atexit@plt+0xea170> │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ f6f8c <__cxa_atexit@plt+0xea16c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #216 @ 0xd8 │ │ │ │ - rscseq r4, r1, #228, 12 @ 0xe400000 │ │ │ │ + tstpeq r1, #232 @ p-variant is OBSOLETE @ 0xe8 │ │ │ │ + rscseq r3, r1, #228, 12 @ 0xe400000 │ │ │ │ @ instruction: 0xfffff768 │ │ │ │ - rscseq r4, r1, #200, 12 @ 0xc800000 │ │ │ │ + rscseq r3, r1, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f7034 <__cxa_atexit@plt+0xea214> │ │ │ │ @@ -239744,26 +239744,26 @@ │ │ │ │ ldr fp, [sp, #4] │ │ │ │ mov r5, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [r3, #8] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ stmdb r3, {r0, r9, sl} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - tsteq r2, #36 @ 0x24 │ │ │ │ + tstpeq r1, #52 @ p-variant is OBSOLETE @ 0x34 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - rscseq r4, r1, #88, 12 @ 0x5800000 │ │ │ │ + rscseq r3, r1, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f7130 <__cxa_atexit@plt+0xea310> │ │ │ │ ldr r1, [pc, #208] @ f7150 <__cxa_atexit@plt+0xea330> │ │ │ │ @@ -239815,20 +239815,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ - rscseq r4, r1, #88, 10 @ 0x16000000 │ │ │ │ + rscseq r3, r1, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f71f0 <__cxa_atexit@plt+0xea3d0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ @@ -239862,47 +239862,47 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ - rscseq r4, r1, #156, 8 @ 0x9c000000 │ │ │ │ + rscseq r3, r1, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f7248 <__cxa_atexit@plt+0xea428> │ │ │ │ ldr r3, [pc, #28] @ f7258 <__cxa_atexit@plt+0xea438> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ f725c <__cxa_atexit@plt+0xea43c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r4, r1, #124, 8 @ 0x7c000000 │ │ │ │ - rscseq r4, r1, #88, 8 @ 0x58000000 │ │ │ │ + rscseq r3, r1, #124, 8 @ 0x7c000000 │ │ │ │ + rscseq r3, r1, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ f7284 <__cxa_atexit@plt+0xea464> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r4, r1, #48, 8 @ 0x30000000 │ │ │ │ + rscseq r3, r1, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f72e4 <__cxa_atexit@plt+0xea4c4> │ │ │ │ @@ -239919,18 +239919,18 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ b f706c <__cxa_atexit@plt+0xea24c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ - rscseq r4, r1, #204, 6 @ 0x30000003 │ │ │ │ + rscseq r3, r1, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f7360 <__cxa_atexit@plt+0xea540> │ │ │ │ ldr r3, [pc, #104] @ f7384 <__cxa_atexit@plt+0xea564> │ │ │ │ @@ -239943,53 +239943,53 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi f7370 <__cxa_atexit@plt+0xea550> │ │ │ │ ldr r7, [pc, #80] @ f7390 <__cxa_atexit@plt+0xea570> │ │ │ │ stmda r5, {r8, r9} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ f738c <__cxa_atexit@plt+0xea56c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ f7388 <__cxa_atexit@plt+0xea568> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rscseq r4, r1, #80, 6 @ 0x40000001 │ │ │ │ - rscseq r4, r1, #108, 6 @ 0xb0000001 │ │ │ │ + rscseq r3, r1, #80, 6 @ 0x40000001 │ │ │ │ + rscseq r3, r1, #108, 6 @ 0xb0000001 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - rscseq r4, r1, #52, 6 @ 0xd0000000 │ │ │ │ + rscseq r3, r1, #52, 6 @ 0xd0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f73cc <__cxa_atexit@plt+0xea5ac> │ │ │ │ ldr r7, [pc, #36] @ f73e0 <__cxa_atexit@plt+0xea5c0> │ │ │ │ stm r5, {r8, r9} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #16] @ f73e4 <__cxa_atexit@plt+0xea5c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - rscseq r4, r1, #244, 4 @ 0x4000000f │ │ │ │ + rscseq r3, r1, #244, 4 @ 0x4000000f │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f747c <__cxa_atexit@plt+0xea65c> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -240003,46 +240003,46 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc f7488 <__cxa_atexit@plt+0xea668> │ │ │ │ cmp r8, #1 │ │ │ │ bne f7440 <__cxa_atexit@plt+0xea620> │ │ │ │ ldr r7, [pc, #112] @ f74a8 <__cxa_atexit@plt+0xea688> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r7, [pc, #104] @ f74b0 <__cxa_atexit@plt+0xea690> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [pc, #96] @ f74b4 <__cxa_atexit@plt+0xea694> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [pc, #92] @ f74b8 <__cxa_atexit@plt+0xea698> │ │ │ │ add r7, r7, #65 @ 0x41 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ f74ac <__cxa_atexit@plt+0xea68c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tstpeq r1, #12, 24 @ p-variant is OBSOLETE @ 0xc00 │ │ │ │ - rscseq r4, r1, #188, 4 @ 0xc000000b │ │ │ │ - rscseq r4, r1, #104, 4 @ 0x80000006 │ │ │ │ + tsteq r1, #28, 24 @ 0x1c00 │ │ │ │ + rscseq r3, r1, #188, 4 @ 0xc000000b │ │ │ │ + rscseq r3, r1, #104, 4 @ 0x80000006 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - tstpeq r1, #4, 26 @ p-variant is OBSOLETE @ 0x100 │ │ │ │ - tstpeq r1, #248, 22 @ p-variant is OBSOLETE @ 0x3e000 │ │ │ │ + tsteq r1, #20, 26 @ 0x500 │ │ │ │ + tsteq r1, #8, 24 @ 0x800 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -240072,19 +240072,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ f7554 <__cxa_atexit@plt+0xea734> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r1, #0, 4 │ │ │ │ - rscseq r4, r1, #188, 2 @ 0x2f │ │ │ │ + rscseq r3, r1, #0, 4 │ │ │ │ + rscseq r3, r1, #188, 2 @ 0x2f │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - tstpeq r1, #76, 24 @ p-variant is OBSOLETE @ 0x4c00 │ │ │ │ - tstpeq r1, #56, 22 @ p-variant is OBSOLETE @ 0xe000 │ │ │ │ + tsteq r1, #92, 24 @ 0x5c00 │ │ │ │ + tsteq r1, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ cmp r8, #0 │ │ │ │ ble f75a4 <__cxa_atexit@plt+0xea784> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -240121,20 +240121,20 @@ │ │ │ │ ldr r7, [pc, #24] @ f7618 <__cxa_atexit@plt+0xea7f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r1, #88, 2 │ │ │ │ - rscseq r4, r1, #248 @ 0xf8 │ │ │ │ - tstpeq r1, #120, 20 @ p-variant is OBSOLETE @ 0x78000 │ │ │ │ + rscseq r3, r1, #88, 2 │ │ │ │ + rscseq r3, r1, #248 @ 0xf8 │ │ │ │ + tsteq r1, #136, 20 @ 0x88000 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - tstpeq r1, #144, 22 @ p-variant is OBSOLETE @ 0x24000 │ │ │ │ - tstpeq r1, #124, 20 @ p-variant is OBSOLETE @ 0x7c000 │ │ │ │ + tsteq r1, #160, 22 @ 0x28000 │ │ │ │ + tsteq r1, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f76f4 <__cxa_atexit@plt+0xea8d4> │ │ │ │ ldr r3, [pc, #212] @ f7720 <__cxa_atexit@plt+0xea900> │ │ │ │ @@ -240189,21 +240189,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - rscseq r4, r1, #108 @ 0x6c │ │ │ │ - rscseq r3, r1, #236, 30 @ 0x3b0 │ │ │ │ - rscseq r4, r1, #12 │ │ │ │ - tstpeq r1, #124, 18 @ p-variant is OBSOLETE @ 0x1f0000 │ │ │ │ + rscseq r3, r1, #108 @ 0x6c │ │ │ │ + rscseq r2, r1, #236, 30 @ 0x3b0 │ │ │ │ + rscseq r3, r1, #12 │ │ │ │ + tsteq r1, #140, 18 @ 0x230000 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ - tstpeq r1, #148, 20 @ p-variant is OBSOLETE @ 0x94000 │ │ │ │ - tstpeq r1, #128, 18 @ p-variant is OBSOLETE @ 0x200000 │ │ │ │ + tsteq r1, #164, 20 @ 0xa4000 │ │ │ │ + tsteq r1, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r8, #0 │ │ │ │ ble f7784 <__cxa_atexit@plt+0xea964> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -240241,20 +240241,20 @@ │ │ │ │ ldr r7, [pc, #24] @ f77f8 <__cxa_atexit@plt+0xea9d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r1, #120, 30 @ 0x1e0 │ │ │ │ - rscseq r3, r1, #24, 30 @ 0x60 │ │ │ │ - tstpeq r1, #152, 16 @ p-variant is OBSOLETE @ 0x980000 │ │ │ │ + rscseq r2, r1, #120, 30 @ 0x1e0 │ │ │ │ + rscseq r2, r1, #24, 30 @ 0x60 │ │ │ │ + tsteq r1, #168, 16 @ 0xa80000 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ - tstpeq r1, #176, 18 @ p-variant is OBSOLETE @ 0x2c0000 │ │ │ │ - tstpeq r1, #156, 16 @ p-variant is OBSOLETE @ 0x9c0000 │ │ │ │ + tsteq r1, #192, 18 @ 0x300000 │ │ │ │ + tsteq r1, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f78a4 <__cxa_atexit@plt+0xeaa84> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -240268,15 +240268,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc f78b0 <__cxa_atexit@plt+0xeaa90> │ │ │ │ cmp r8, #1 │ │ │ │ bne f7864 <__cxa_atexit@plt+0xeaa44> │ │ │ │ ldr r7, [pc, #116] @ f78d0 <__cxa_atexit@plt+0xeaab0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r7, [pc, #108] @ f78d8 <__cxa_atexit@plt+0xeaab8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [pc, #100] @ f78dc <__cxa_atexit@plt+0xeaabc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [pc, #96] @ f78e0 <__cxa_atexit@plt+0xeaac0> │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -240284,31 +240284,31 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ f78d4 <__cxa_atexit@plt+0xeaab4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tstpeq r1, #232, 14 @ p-variant is OBSOLETE @ 0x3a00000 │ │ │ │ - rscseq r3, r1, #188, 28 @ 0xbc0 │ │ │ │ - rscseq r3, r1, #100, 28 @ 0x640 │ │ │ │ + tsteq r1, #248, 14 @ 0x3e00000 │ │ │ │ + rscseq r2, r1, #188, 28 @ 0xbc0 │ │ │ │ + rscseq r2, r1, #100, 28 @ 0x640 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - tstpeq r1, #224, 16 @ p-variant is OBSOLETE @ 0xe00000 │ │ │ │ - tstpeq r1, #208, 14 @ p-variant is OBSOLETE @ 0x3400000 │ │ │ │ + tsteq r1, #240, 16 @ 0xf00000 │ │ │ │ + tsteq r1, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -240339,19 +240339,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ f7980 <__cxa_atexit@plt+0xeab60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r1, #252, 26 @ 0x3f00 │ │ │ │ - rscseq r3, r1, #180, 26 @ 0x2d00 │ │ │ │ + rscseq r2, r1, #252, 26 @ 0x3f00 │ │ │ │ + rscseq r2, r1, #180, 26 @ 0x2d00 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - tstpeq r1, #36, 16 @ p-variant is OBSOLETE @ 0x240000 │ │ │ │ - tstpeq r1, #12, 14 @ p-variant is OBSOLETE @ 0x300000 │ │ │ │ + tsteq r1, #52, 16 @ 0x340000 │ │ │ │ + tsteq r1, #28, 14 @ 0x700000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ cmp r8, #0 │ │ │ │ ble f79d0 <__cxa_atexit@plt+0xeabb0> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -240389,20 +240389,20 @@ │ │ │ │ ldr r7, [pc, #24] @ f7a48 <__cxa_atexit@plt+0xeac28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r1, #80, 26 @ 0x1400 │ │ │ │ - rscseq r3, r1, #236, 24 @ 0xec00 │ │ │ │ - tstpeq r1, #76, 12 @ p-variant is OBSOLETE @ 0x4c00000 │ │ │ │ + rscseq r2, r1, #80, 26 @ 0x1400 │ │ │ │ + rscseq r2, r1, #236, 24 @ 0xec00 │ │ │ │ + tsteq r1, #92, 12 @ 0x5c00000 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - tstpeq r1, #100, 14 @ p-variant is OBSOLETE @ 0x1900000 │ │ │ │ - tstpeq r1, #76, 12 @ p-variant is OBSOLETE @ 0x4c00000 │ │ │ │ + tsteq r1, #116, 14 @ 0x1d00000 │ │ │ │ + tsteq r1, #92, 12 @ 0x5c00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f7b28 <__cxa_atexit@plt+0xead08> │ │ │ │ ldr r3, [pc, #216] @ f7b54 <__cxa_atexit@plt+0xead34> │ │ │ │ @@ -240458,21 +240458,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rscseq r3, r1, #96, 24 @ 0x6000 │ │ │ │ - rscseq r3, r1, #220, 22 @ 0x37000 │ │ │ │ - rscseq r3, r1, #252, 22 @ 0x3f000 │ │ │ │ - tstpeq r1, #76, 10 @ p-variant is OBSOLETE @ 0x13000000 │ │ │ │ + rscseq r2, r1, #96, 24 @ 0x6000 │ │ │ │ + rscseq r2, r1, #220, 22 @ 0x37000 │ │ │ │ + rscseq r2, r1, #252, 22 @ 0x3f000 │ │ │ │ + tsteq r1, #92, 10 @ 0x17000000 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - tstpeq r1, #100, 12 @ p-variant is OBSOLETE @ 0x6400000 │ │ │ │ - tstpeq r1, #76, 10 @ p-variant is OBSOLETE @ 0x13000000 │ │ │ │ + tsteq r1, #116, 12 @ 0x7400000 │ │ │ │ + tsteq r1, #92, 10 @ 0x17000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r8, #0 │ │ │ │ ble f7bb8 <__cxa_atexit@plt+0xead98> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -240511,20 +240511,20 @@ │ │ │ │ ldr r7, [pc, #24] @ f7c30 <__cxa_atexit@plt+0xeae10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r1, #104, 22 @ 0x1a000 │ │ │ │ - rscseq r3, r1, #4, 22 @ 0x1000 │ │ │ │ - tstpeq r1, #100, 8 @ p-variant is OBSOLETE @ 0x64000000 │ │ │ │ + rscseq r2, r1, #104, 22 @ 0x1a000 │ │ │ │ + rscseq r2, r1, #4, 22 @ 0x1000 │ │ │ │ + tsteq r1, #116, 8 @ 0x74000000 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ - tstpeq r1, #124, 10 @ p-variant is OBSOLETE @ 0x1f000000 │ │ │ │ - tstpeq r1, #100, 8 @ p-variant is OBSOLETE @ 0x64000000 │ │ │ │ + tsteq r1, #140, 10 @ 0x23000000 │ │ │ │ + tsteq r1, #116, 8 @ 0x74000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f7ce4 <__cxa_atexit@plt+0xeaec4> │ │ │ │ ldr r1, [pc, #160] @ f7d00 <__cxa_atexit@plt+0xeaee0> │ │ │ │ ldr r2, [pc, #160] @ f7d04 <__cxa_atexit@plt+0xeaee4> │ │ │ │ @@ -240549,33 +240549,33 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [pc, #88] @ f7d0c <__cxa_atexit@plt+0xeaeec> │ │ │ │ sub r7, r7, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r6, {r3, r7} │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tstpeq r1, #176, 6 @ p-variant is OBSOLETE @ 0xc0000002 │ │ │ │ + tsteq r1, #192, 6 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - tstpeq r1, #200, 8 @ p-variant is OBSOLETE @ 0xc8000000 │ │ │ │ + tsteq r1, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ f7d7c <__cxa_atexit@plt+0xeaf5c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -240594,17 +240594,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tstpeq r1, #56, 8 @ p-variant is OBSOLETE @ 0x38000000 │ │ │ │ + tsteq r1, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f7dc0 <__cxa_atexit@plt+0xeafa0> │ │ │ │ @@ -240614,16 +240614,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq r1, #216, 6 @ p-variant is OBSOLETE @ 0x60000003 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r1, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f7e6c <__cxa_atexit@plt+0xeb04c> │ │ │ │ @@ -240651,30 +240651,30 @@ │ │ │ │ add lr, r6, #12 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r6, #8] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ stm lr, {r1, r6, sl} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - tstpeq r1, #92, 4 @ p-variant is OBSOLETE @ 0xc0000005 │ │ │ │ - tstpeq r1, #72, 4 @ p-variant is OBSOLETE @ 0x80000004 │ │ │ │ + tsteq r1, #108, 4 @ 0xc0000006 │ │ │ │ + tsteq r1, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f7efc <__cxa_atexit@plt+0xeb0dc> │ │ │ │ @@ -240690,21 +240690,21 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r1, [pc, #36] @ f7f10 <__cxa_atexit@plt+0xeb0f0> │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - tstpeq r1, #188, 2 @ p-variant is OBSOLETE @ 0x2f │ │ │ │ - tstpeq r1, #160, 2 @ p-variant is OBSOLETE @ 0x28 │ │ │ │ + tsteq r1, #204, 2 @ 0x33 │ │ │ │ + tsteq r1, #176, 2 @ 0x2c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f7f78 <__cxa_atexit@plt+0xeb158> │ │ │ │ @@ -240721,39 +240721,39 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r1, #60, 2 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r1, #40, 2 @ p-variant is OBSOLETE │ │ │ │ + tsteq r1, #76, 2 │ │ │ │ + tsteq r1, #56, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f7fcc <__cxa_atexit@plt+0xeb1ac> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ f7fd4 <__cxa_atexit@plt+0xeb1b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9338c <__cxa_atexit@plt+0x8656c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r1, #92 @ p-variant is OBSOLETE @ 0x5c │ │ │ │ + tsteq r1, #108 @ 0x6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f8018 <__cxa_atexit@plt+0xeb1f8> │ │ │ │ ldr r3, [pc, #44] @ f8020 <__cxa_atexit@plt+0xeb200> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -240765,23 +240765,23 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r8, [r5, #4] │ │ │ │ stm lr, {r2, r3, r7} │ │ │ │ b 9330c <__cxa_atexit@plt+0x864ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tstpeq r1, #12 @ p-variant is OBSOLETE │ │ │ │ + tsteq r1, #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ f8048 <__cxa_atexit@plt+0xeb228> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -240798,46 +240798,46 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - tsteq r1, #156, 30 @ 0x270 │ │ │ │ + tsteq r1, #172, 30 @ 0x2b0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f80f0 <__cxa_atexit@plt+0xeb2d0> │ │ │ │ ldr r3, [pc, #28] @ f8100 <__cxa_atexit@plt+0xeb2e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ f8104 <__cxa_atexit@plt+0xeb2e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r3, r1, #24, 16 @ 0x180000 │ │ │ │ + rscseq r2, r1, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ f8128 <__cxa_atexit@plt+0xeb308> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -240855,21 +240855,21 @@ │ │ │ │ str r9, [r3, #-8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ - tsteq r1, #188, 28 @ 0xbc0 │ │ │ │ + tsteq r1, #204, 28 @ 0xcc0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f820c <__cxa_atexit@plt+0xeb3ec> │ │ │ │ ldr r3, [pc, #104] @ f8230 <__cxa_atexit@plt+0xeb410> │ │ │ │ @@ -240882,52 +240882,52 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi f821c <__cxa_atexit@plt+0xeb3fc> │ │ │ │ ldr r3, [pc, #80] @ f823c <__cxa_atexit@plt+0xeb41c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r3, r9, sl} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ f8238 <__cxa_atexit@plt+0xeb418> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ f8234 <__cxa_atexit@plt+0xeb414> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq r3, r1, #232, 12 @ 0xe800000 │ │ │ │ - rscseq r3, r1, #0, 14 │ │ │ │ + rscseq r2, r1, #232, 12 @ 0xe800000 │ │ │ │ + rscseq r2, r1, #0, 14 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f8274 <__cxa_atexit@plt+0xeb454> │ │ │ │ ldr r7, [pc, #32] @ f8288 <__cxa_atexit@plt+0xeb468> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r7, r9, sl} │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #16] @ f828c <__cxa_atexit@plt+0xeb46c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - rscseq r3, r1, #144, 12 @ 0x9000000 │ │ │ │ + rscseq r2, r1, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f82f4 <__cxa_atexit@plt+0xeb4d4> │ │ │ │ ldr r3, [pc, #104] @ f8318 <__cxa_atexit@plt+0xeb4f8> │ │ │ │ @@ -240940,33 +240940,33 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi f8304 <__cxa_atexit@plt+0xeb4e4> │ │ │ │ ldr r3, [pc, #80] @ f8324 <__cxa_atexit@plt+0xeb504> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r3, r9, sl} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ f8320 <__cxa_atexit@plt+0xeb500> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ f831c <__cxa_atexit@plt+0xeb4fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - rscseq r3, r1, #0, 12 │ │ │ │ - rscseq r3, r1, #24, 12 @ 0x1800000 │ │ │ │ + rscseq r2, r1, #0, 12 │ │ │ │ + rscseq r2, r1, #24, 12 @ 0x1800000 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - rscseq r3, r1, #0, 12 │ │ │ │ + rscseq r2, r1, #0, 12 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f83c4 <__cxa_atexit@plt+0xeb5a4> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -240980,15 +240980,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc f83d0 <__cxa_atexit@plt+0xeb5b0> │ │ │ │ cmp r8, #1 │ │ │ │ bne f8384 <__cxa_atexit@plt+0xeb564> │ │ │ │ ldr r7, [pc, #116] @ f83f0 <__cxa_atexit@plt+0xeb5d0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r7, [pc, #108] @ f83f8 <__cxa_atexit@plt+0xeb5d8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [pc, #100] @ f83fc <__cxa_atexit@plt+0xeb5dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [pc, #96] @ f8400 <__cxa_atexit@plt+0xeb5e0> │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -240996,32 +240996,32 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ f83f4 <__cxa_atexit@plt+0xeb5d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #200, 24 @ 0xc800 │ │ │ │ - rscseq r3, r1, #164, 10 @ 0x29000000 │ │ │ │ - rscseq r3, r1, #76, 10 @ 0x13000000 │ │ │ │ + tsteq r1, #216, 24 @ 0xd800 │ │ │ │ + rscseq r2, r1, #164, 10 @ 0x29000000 │ │ │ │ + rscseq r2, r1, #76, 10 @ 0x13000000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - tsteq r1, #192, 26 @ 0x3000 │ │ │ │ - tsteq r1, #176, 24 @ 0xb000 │ │ │ │ - rscseq r3, r1, #16, 10 @ 0x4000000 │ │ │ │ + tsteq r1, #208, 26 @ 0x3400 │ │ │ │ + tsteq r1, #192, 24 @ 0xc000 │ │ │ │ + rscseq r2, r1, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -241052,20 +241052,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ f84a4 <__cxa_atexit@plt+0xeb684> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r1, #224, 8 @ 0xe0000000 │ │ │ │ - rscseq r3, r1, #152, 8 @ 0x98000000 │ │ │ │ + rscseq r2, r1, #224, 8 @ 0xe0000000 │ │ │ │ + rscseq r2, r1, #152, 8 @ 0x98000000 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tsteq r1, #0, 26 │ │ │ │ - tsteq r1, #232, 22 @ 0x3a000 │ │ │ │ - rscseq r3, r1, #124, 8 @ 0x7c000000 │ │ │ │ + tsteq r1, #16, 26 @ 0x400 │ │ │ │ + tsteq r1, #248, 22 @ 0x3e000 │ │ │ │ + rscseq r2, r1, #124, 8 @ 0x7c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f8580 <__cxa_atexit@plt+0xeb760> │ │ │ │ ldr r2, [pc, #208] @ f85a4 <__cxa_atexit@plt+0xeb784> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -241118,22 +241118,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - rscseq r3, r1, #12, 8 @ 0xc000000 │ │ │ │ - rscseq r3, r1, #148, 6 @ 0x50000002 │ │ │ │ - rscseq r3, r1, #172, 2 @ 0x2b │ │ │ │ - rscseq r3, r1, #168, 2 @ 0x2a │ │ │ │ + rscseq r2, r1, #12, 8 @ 0xc000000 │ │ │ │ + rscseq r2, r1, #148, 6 @ 0x50000002 │ │ │ │ + rscseq r2, r1, #172, 2 @ 0x2b │ │ │ │ + rscseq r2, r1, #168, 2 @ 0x2a │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - tsteq r1, #12, 24 @ 0xc00 │ │ │ │ - tsteq r1, #244, 20 @ 0xf4000 │ │ │ │ - rscseq r3, r1, #108, 6 @ 0xb0000001 │ │ │ │ + tsteq r1, #28, 24 @ 0x1c00 │ │ │ │ + tsteq r1, #4, 22 @ 0x1000 │ │ │ │ + rscseq r2, r1, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r8, #0 │ │ │ │ ble f860c <__cxa_atexit@plt+0xeb7ec> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -241172,22 +241172,22 @@ │ │ │ │ ldr r7, [pc, #24] @ f8684 <__cxa_atexit@plt+0xeb864> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r1, #28, 6 @ 0x70000000 │ │ │ │ - rscseq r3, r1, #184, 4 @ 0x8000000b │ │ │ │ - rscseq r3, r1, #200 @ 0xc8 │ │ │ │ - rscseq r3, r1, #196 @ 0xc4 │ │ │ │ + rscseq r2, r1, #28, 6 @ 0x70000000 │ │ │ │ + rscseq r2, r1, #184, 4 @ 0x8000000b │ │ │ │ + rscseq r2, r1, #200 @ 0xc8 │ │ │ │ + rscseq r2, r1, #196 @ 0xc4 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - tsteq r1, #40, 22 @ 0xa000 │ │ │ │ - tsteq r1, #16, 20 @ 0x10000 │ │ │ │ - rscseq r3, r1, #148, 4 @ 0x40000009 │ │ │ │ + tsteq r1, #56, 22 @ 0xe000 │ │ │ │ + tsteq r1, #32, 20 @ 0x20000 │ │ │ │ + rscseq r2, r1, #148, 4 @ 0x40000009 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f86f8 <__cxa_atexit@plt+0xeb8d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -241201,26 +241201,26 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - sbcseq ip, r3, #28, 26 @ 0x700 │ │ │ │ - tsteq r1, #56, 18 @ 0xe0000 │ │ │ │ - rscseq r3, r1, #28, 4 @ 0xc0000001 │ │ │ │ + sbcseq ip, r3, #92, 22 @ 0x17000 │ │ │ │ + tsteq r1, #72, 18 @ 0x120000 │ │ │ │ + rscseq r2, r1, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r1, r5, #12 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r1 │ │ │ │ bhi f87d0 <__cxa_atexit@plt+0xeb9b0> │ │ │ │ @@ -241250,39 +241250,39 @@ │ │ │ │ ldr r2, [pc, #112] @ f8814 <__cxa_atexit@plt+0xeb9f4> │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stm lr, {r2, r3, r9, sl} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #24] @ f8810 <__cxa_atexit@plt+0xeb9f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - rscseq r2, r1, #104, 28 @ 0x680 │ │ │ │ + rscseq r1, r1, #104, 28 @ 0x680 │ │ │ │ @ instruction: 0xffffdf18 │ │ │ │ - rscseq r3, r1, #40, 2 │ │ │ │ + rscseq r2, r1, #40, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc f8878 <__cxa_atexit@plt+0xeba58> │ │ │ │ @@ -241297,25 +241297,25 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ bhi f8884 <__cxa_atexit@plt+0xeba64> │ │ │ │ ldr r2, [pc, #56] @ f88a0 <__cxa_atexit@plt+0xeba80> │ │ │ │ sub lr, r5, #8 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stm lr, {r2, r8, r9, sl} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #16] @ f889c <__cxa_atexit@plt+0xeba7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - rscseq r2, r1, #212, 26 @ 0x3500 │ │ │ │ + rscseq r1, r1, #212, 26 @ 0x3500 │ │ │ │ @ instruction: 0xffffde5c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f8918 <__cxa_atexit@plt+0xebaf8> │ │ │ │ @@ -241334,50 +241334,50 @@ │ │ │ │ sub r7, r2, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f8924 <__cxa_atexit@plt+0xebb04> │ │ │ │ ldr r7, [pc, #68] @ f8944 <__cxa_atexit@plt+0xebb24> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ f8940 <__cxa_atexit@plt+0xebb20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r1, #68, 14 @ 0x1100000 │ │ │ │ - rscseq r2, r1, #224, 30 @ 0x380 │ │ │ │ + tsteq r1, #84, 14 @ 0x1500000 │ │ │ │ + rscseq r1, r1, #224, 30 @ 0x380 │ │ │ │ @ instruction: 0xfffff80c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f8974 <__cxa_atexit@plt+0xebb54> │ │ │ │ ldr r7, [pc, #36] @ f898c <__cxa_atexit@plt+0xebb6c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #16] @ f8990 <__cxa_atexit@plt+0xebb70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff7a4 │ │ │ │ - rscseq r2, r1, #140, 30 @ 0x230 │ │ │ │ - rscseq r2, r1, #168, 30 @ 0x2a0 │ │ │ │ + rscseq r1, r1, #140, 30 @ 0x230 │ │ │ │ + rscseq r1, r1, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f8a0c <__cxa_atexit@plt+0xebbec> │ │ │ │ @@ -241398,36 +241398,36 @@ │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ ldr r5, [pc, #64] @ f8a38 <__cxa_atexit@plt+0xebc18> │ │ │ │ str r8, [r3, #-8] │ │ │ │ str r1, [r3, #-4] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ mov r6, r3 │ │ │ │ b f8a1c <__cxa_atexit@plt+0xebbfc> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ f8a2c <__cxa_atexit@plt+0xebc0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r1, #48, 30 @ 0xc0 │ │ │ │ + rscseq r1, r1, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ f8a58 <__cxa_atexit@plt+0xebc38> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ - tsteq r1, #208, 10 @ 0x34000000 │ │ │ │ - rscseq r2, r1, #240, 28 @ 0xf00 │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ + tsteq r1, #224, 10 @ 0x38000000 │ │ │ │ + rscseq r1, r1, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f8ad4 <__cxa_atexit@plt+0xebcb4> │ │ │ │ @@ -241448,42 +241448,42 @@ │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ ldr r5, [pc, #64] @ f8b00 <__cxa_atexit@plt+0xebce0> │ │ │ │ str r8, [r3, #-8] │ │ │ │ str r1, [r3, #-4] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ mov r6, r3 │ │ │ │ b f8ae4 <__cxa_atexit@plt+0xebcc4> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ f8af4 <__cxa_atexit@plt+0xebcd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r1, #104, 28 @ 0x680 │ │ │ │ + rscseq r1, r1, #104, 28 @ 0x680 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f8b34 <__cxa_atexit@plt+0xebd14> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ f8b3c <__cxa_atexit@plt+0xebd1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc390 <__cxa_atexit@plt+0x3ef570> │ │ │ │ + b 3dc5e8 <__cxa_atexit@plt+0x3cf7c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #240, 8 @ 0xf0000000 │ │ │ │ + tsteq r1, #0, 10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f8b6c <__cxa_atexit@plt+0xebd4c> │ │ │ │ ldr r3, [pc, #28] @ f8b7c <__cxa_atexit@plt+0xebd5c> │ │ │ │ @@ -241492,15 +241492,15 @@ │ │ │ │ stmib r5, {r8, r9} │ │ │ │ b 12ef48 <__cxa_atexit@plt+0x122128> │ │ │ │ ldr r7, [pc, #12] @ f8b80 <__cxa_atexit@plt+0xebd60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r2, r1, #240, 26 @ 0x3c00 │ │ │ │ + rscseq r1, r1, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #148] @ f8c28 <__cxa_atexit@plt+0xebe08> │ │ │ │ mov r3, r5 │ │ │ │ mov r7, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ @@ -241533,15 +241533,15 @@ │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -241567,15 +241567,15 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -241589,15 +241589,15 @@ │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r7, r3 │ │ │ │ bcc f8d58 <__cxa_atexit@plt+0xebf38> │ │ │ │ cmp r9, #1 │ │ │ │ bne f8d08 <__cxa_atexit@plt+0xebee8> │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r7, [pc, #108] @ f8d7c <__cxa_atexit@plt+0xebf5c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [pc, #100] @ f8d80 <__cxa_atexit@plt+0xebf60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [pc, #96] @ f8d84 <__cxa_atexit@plt+0xebf64> │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -241606,30 +241606,30 @@ │ │ │ │ str r7, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ f8d78 <__cxa_atexit@plt+0xebf58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #52, 6 @ 0xd0000000 │ │ │ │ - rscseq r2, r1, #0, 24 │ │ │ │ + tsteq r1, #68, 6 @ 0x10000001 │ │ │ │ + rscseq r1, r1, #0, 24 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - tsteq r1, #60, 8 @ 0x3c000000 │ │ │ │ - tsteq r1, #44, 6 @ 0xb0000000 │ │ │ │ + tsteq r1, #76, 8 @ 0x4c000000 │ │ │ │ + tsteq r1, #60, 6 @ 0xf0000000 │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -241659,18 +241659,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ f8e1c <__cxa_atexit@plt+0xebffc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r1, #88, 22 @ 0x16000 │ │ │ │ + rscseq r1, r1, #88, 22 @ 0x16000 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - tsteq r1, #136, 6 @ 0x20000002 │ │ │ │ - tsteq r1, #112, 4 │ │ │ │ + tsteq r1, #152, 6 @ 0x60000002 │ │ │ │ + tsteq r1, #128, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f8eb0 <__cxa_atexit@plt+0xec090> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r2, r5 │ │ │ │ @@ -241704,17 +241704,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ f8ed8 <__cxa_atexit@plt+0xec0b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r1, #180, 2 @ 0x2d │ │ │ │ + tsteq r1, #196, 2 @ 0x31 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rscseq r2, r1, #160, 20 @ 0xa0000 │ │ │ │ + rscseq r1, r1, #160, 20 @ 0xa0000 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #64] @ f8f38 <__cxa_atexit@plt+0xec118> │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ @@ -241732,15 +241732,15 @@ │ │ │ │ ldr r7, [pc, #20] @ f8f40 <__cxa_atexit@plt+0xec120> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ - rscseq r2, r1, #52, 20 @ 0x34000 │ │ │ │ + rscseq r1, r1, #52, 20 @ 0x34000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f8f78 <__cxa_atexit@plt+0xec158> │ │ │ │ @@ -241751,16 +241751,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ f8f94 <__cxa_atexit@plt+0xec174> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r1, #40, 2 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r1, #56, 2 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r1, r7 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -241793,32 +241793,32 @@ │ │ │ │ ldr r5, [pc, #88] @ f9078 <__cxa_atexit@plt+0xec258> │ │ │ │ sub r7, r1, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r6, {r5, r7} │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r1, [r0] │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r1, #80 @ 0x50 │ │ │ │ + tsteq r1, #96 @ 0x60 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - tsteq r1, #92, 2 │ │ │ │ + tsteq r1, #108, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ f90f0 <__cxa_atexit@plt+0xec2d0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -241839,17 +241839,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r1, #196 @ 0xc4 │ │ │ │ + tsteq r1, #212 @ 0xd4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f9138 <__cxa_atexit@plt+0xec318> │ │ │ │ @@ -241860,31 +241860,31 @@ │ │ │ │ sub r7, r2, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r1, #84 @ 0x54 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r1, #100 @ 0x64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f9178 <__cxa_atexit@plt+0xec358> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ f9180 <__cxa_atexit@plt+0xec360> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc390 <__cxa_atexit@plt+0x3ef570> │ │ │ │ + b 3dc5e8 <__cxa_atexit@plt+0x3cf7c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #172, 28 @ 0xac0 │ │ │ │ + tsteq r1, #188, 28 @ 0xbc0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f9214 <__cxa_atexit@plt+0xec3f4> │ │ │ │ @@ -241921,15 +241921,15 @@ │ │ │ │ b f9224 <__cxa_atexit@plt+0xec404> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r1, #84, 28 @ 0x540 │ │ │ │ + tsteq r1, #100, 28 @ 0x640 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ f9260 <__cxa_atexit@plt+0xec440> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ @@ -241959,17 +241959,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ f92d8 <__cxa_atexit@plt+0xec4b8> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf48 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + b 3dc1a0 <__cxa_atexit@plt+0x3cf380> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - tsteq r1, #244, 26 @ 0x3d00 │ │ │ │ + tsteq r1, #4, 28 @ 0x40 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f9388 <__cxa_atexit@plt+0xec568> │ │ │ │ @@ -241986,51 +241986,51 @@ │ │ │ │ cmp r7, r3 │ │ │ │ bcc f9394 <__cxa_atexit@plt+0xec574> │ │ │ │ cmp r8, #1 │ │ │ │ bne f934c <__cxa_atexit@plt+0xec52c> │ │ │ │ ldr r7, [pc, #128] @ f93b4 <__cxa_atexit@plt+0xec594> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r7, [pc, #120] @ f93bc <__cxa_atexit@plt+0xec59c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r7, [pc, #108] @ f93c0 <__cxa_atexit@plt+0xec5a0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [pc, #100] @ f93c4 <__cxa_atexit@plt+0xec5a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [pc, #96] @ f93c8 <__cxa_atexit@plt+0xec5a8> │ │ │ │ add r7, r7, #65 @ 0x41 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ f93b8 <__cxa_atexit@plt+0xec598> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #12, 26 @ 0x300 │ │ │ │ - rscseq r2, r1, #192, 6 │ │ │ │ - rscseq r2, r1, #92, 6 @ 0x70000001 │ │ │ │ - tsteq r1, #224, 24 @ 0xe000 │ │ │ │ + tsteq r1, #28, 26 @ 0x700 │ │ │ │ + rscseq r1, r1, #192, 6 │ │ │ │ + rscseq r1, r1, #92, 6 @ 0x70000001 │ │ │ │ + tsteq r1, #240, 24 @ 0xf000 │ │ │ │ @ instruction: 0xffffe098 │ │ │ │ - tsteq r1, #248, 26 @ 0x3e00 │ │ │ │ - tsteq r1, #236, 24 @ 0xec00 │ │ │ │ + tsteq r1, #8, 28 @ 0x80 │ │ │ │ + tsteq r1, #252, 24 @ 0xfc00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f9418 <__cxa_atexit@plt+0xec5f8> │ │ │ │ ldr r2, [pc, #56] @ f9424 <__cxa_atexit@plt+0xec604> │ │ │ │ @@ -242171,26 +242171,26 @@ │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r1 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #28 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #32] @ f9648 <__cxa_atexit@plt+0xec828> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - tsteq r1, #204, 20 @ 0xcc000 │ │ │ │ - tsteq r1, #196, 22 @ 0x31000 │ │ │ │ - rscseq r2, r1, #56, 6 @ 0xe0000000 │ │ │ │ + tsteq r1, #220, 20 @ 0xdc000 │ │ │ │ + tsteq r1, #212, 22 @ 0x35000 │ │ │ │ + rscseq r1, r1, #56, 6 @ 0xe0000000 │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #12 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, lr │ │ │ │ bhi f9718 <__cxa_atexit@plt+0xec8f8> │ │ │ │ @@ -242229,31 +242229,31 @@ │ │ │ │ str r2, [r9, #28] │ │ │ │ str r9, [r9, #32] │ │ │ │ str r1, [r9, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #72] @ f9744 <__cxa_atexit@plt+0xec924> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [r9, #40]! @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ mov r0, #52 @ 0x34 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ - tsteq r1, #104, 22 @ 0x1a000 │ │ │ │ + tsteq r1, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ bcc f97cc <__cxa_atexit@plt+0xec9ac> │ │ │ │ @@ -242278,36 +242278,36 @@ │ │ │ │ str r9, [r9, #48] @ 0x30 │ │ │ │ str r1, [r9, #28] │ │ │ │ str r9, [r9, #32] │ │ │ │ str r2, [r9, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #32] @ f97e4 <__cxa_atexit@plt+0xec9c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r9, #40]! @ 0x28 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffffa10 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ - tsteq r1, #160, 20 @ 0xa0000 │ │ │ │ + tsteq r1, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ f9804 <__cxa_atexit@plt+0xec9e4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 91fd4 <__cxa_atexit@plt+0x851b4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f9888 <__cxa_atexit@plt+0xeca68> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -242325,26 +242325,26 @@ │ │ │ │ ldr r8, [pc, #60] @ f98ac <__cxa_atexit@plt+0xeca8c> │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - tsteq r1, #192, 14 @ 0x3000000 │ │ │ │ - sbcseq fp, r3, #128, 22 @ 0x20000 │ │ │ │ - rscseq r1, r1, #172, 26 @ 0x2b00 │ │ │ │ + tsteq r1, #208, 14 @ 0x3400000 │ │ │ │ + sbcseq fp, r3, #192, 18 @ 0x300000 │ │ │ │ + rscseq r0, r1, #172, 26 @ 0x2b00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r1, r5, #16 │ │ │ │ cmp fp, r1 │ │ │ │ bhi f9938 <__cxa_atexit@plt+0xecb18> │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -242365,31 +242365,31 @@ │ │ │ │ ldr r2, [pc, #80] @ f9960 <__cxa_atexit@plt+0xecb40> │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stm lr, {r2, r3, r9, sl} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ f995c <__cxa_atexit@plt+0xecb3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq r1, r1, #24, 26 @ 0x600 │ │ │ │ + rscseq r0, r1, #24, 26 @ 0x600 │ │ │ │ @ instruction: 0xffffcdac │ │ │ │ - rscseq r1, r1, #252, 24 @ 0xfc00 │ │ │ │ + rscseq r0, r1, #252, 24 @ 0xfc00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r9, [r3, #12]! │ │ │ │ ldr r2, [r3, #-4] │ │ │ │ ldr r8, [r3, #-8] │ │ │ │ @@ -242398,22 +242398,22 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi f99ac <__cxa_atexit@plt+0xecb8c> │ │ │ │ ldr r3, [pc, #36] @ f99c0 <__cxa_atexit@plt+0xecba0> │ │ │ │ sub lr, r5, #4 │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #16] @ f99c4 <__cxa_atexit@plt+0xecba4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffcd28 │ │ │ │ - rscseq r1, r1, #172, 24 @ 0xac00 │ │ │ │ + rscseq r0, r1, #172, 24 @ 0xac00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f9a68 <__cxa_atexit@plt+0xecc48> │ │ │ │ @@ -242445,29 +242445,29 @@ │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r6, r3 │ │ │ │ b f9a78 <__cxa_atexit@plt+0xecc58> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #20, 12 @ 0x1400000 │ │ │ │ - tsteq r1, #104, 12 @ 0x6800000 │ │ │ │ - tsteq r1, #100, 12 @ 0x6400000 │ │ │ │ - tsteq r1, #80, 12 @ 0x5000000 │ │ │ │ - tsteq r1, #76, 12 @ 0x4c00000 │ │ │ │ - tsteq r1, #8, 22 @ 0x2000 │ │ │ │ - rscseq r1, r1, #192, 22 @ 0x30000 │ │ │ │ + tsteq r1, #36, 12 @ 0x2400000 │ │ │ │ + tsteq r1, #120, 12 @ 0x7800000 │ │ │ │ + tsteq r1, #116, 12 @ 0x7400000 │ │ │ │ + tsteq r1, #96, 12 @ 0x6000000 │ │ │ │ + tsteq r1, #92, 12 @ 0x5c00000 │ │ │ │ + tsteq r1, #24, 22 @ 0x6000 │ │ │ │ + rscseq r0, r1, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r1, r5, #28 │ │ │ │ cmp fp, r1 │ │ │ │ bhi f9bb0 <__cxa_atexit@plt+0xecd90> │ │ │ │ ldr r9, [r7, #19] │ │ │ │ @@ -242523,35 +242523,35 @@ │ │ │ │ str fp, [r6, #36] @ 0x24 │ │ │ │ mov r7, r8 │ │ │ │ str sl, [r6, #40] @ 0x28 │ │ │ │ str r3, [r6, #44] @ 0x2c │ │ │ │ str r9, [r6, #48] @ 0x30 │ │ │ │ mov r6, r2 │ │ │ │ ldm sp, {r8, fp} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ mov r7, #68 @ 0x44 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xfffff30c │ │ │ │ - tsteq r1, #248, 8 @ 0xf8000000 │ │ │ │ + tsteq r1, #8, 10 @ 0x2000000 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - rscseq r1, r1, #116, 20 @ 0x74000 │ │ │ │ + rscseq r0, r1, #116, 20 @ 0x74000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f9c94 <__cxa_atexit@plt+0xece74> │ │ │ │ @@ -242584,20 +242584,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r3, #36 @ 0x24 │ │ │ │ str ip, [r3, #60] @ 0x3c │ │ │ │ str r3, [r3, #64] @ 0x40 │ │ │ │ str r0, [r3, #52]! @ 0x34 │ │ │ │ stm r2, {r1, sl, lr} │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff214 │ │ │ │ - tsteq r1, #0, 8 │ │ │ │ + tsteq r1, #16, 8 @ 0x10000000 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -242610,55 +242610,55 @@ │ │ │ │ sub r2, r5, #24 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f9d04 <__cxa_atexit@plt+0xecee4> │ │ │ │ ldr r3, [pc, #48] @ f9d20 <__cxa_atexit@plt+0xecf00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ f9d1c <__cxa_atexit@plt+0xecefc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #64, 6 │ │ │ │ - rscseq r1, r1, #0, 24 │ │ │ │ + tsteq r1, #80, 6 @ 0x40000001 │ │ │ │ + rscseq r0, r1, #0, 24 │ │ │ │ @ instruction: 0xffffe41c │ │ │ │ - rscseq r1, r1, #56, 18 @ 0xe0000 │ │ │ │ + rscseq r0, r1, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f9d58 <__cxa_atexit@plt+0xecf38> │ │ │ │ ldr r3, [pc, #32] @ f9d68 <__cxa_atexit@plt+0xecf48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r8, sl │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ f9d6c <__cxa_atexit@plt+0xecf4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r1, r1, #12, 24 @ 0xc00 │ │ │ │ - rscseq r1, r1, #240, 16 @ 0xf00000 │ │ │ │ + rscseq r0, r1, #12, 24 @ 0xc00 │ │ │ │ + rscseq r0, r1, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ f9d94 <__cxa_atexit@plt+0xecf74> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r1, r1, #200, 16 @ 0xc80000 │ │ │ │ + rscseq r0, r1, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f9e20 <__cxa_atexit@plt+0xed000> │ │ │ │ @@ -242683,22 +242683,22 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ ldr ip, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #-12] │ │ │ │ str sl, [r3, #-8] │ │ │ │ str r1, [r3, #-4] │ │ │ │ stm lr, {r2, r9, ip} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - tsteq r1, #76, 4 @ 0xc0000004 │ │ │ │ - rscseq r1, r1, #44, 22 @ 0xb000 │ │ │ │ + tsteq r1, #92, 4 @ 0xc0000005 │ │ │ │ + rscseq r0, r1, #44, 22 @ 0xb000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f9ee8 <__cxa_atexit@plt+0xed0c8> │ │ │ │ ldr r3, [pc, #188] @ f9f18 <__cxa_atexit@plt+0xed0f8> │ │ │ │ @@ -242725,15 +242725,15 @@ │ │ │ │ ldr r7, [pc, #120] @ f9f28 <__cxa_atexit@plt+0xed108> │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, r9 │ │ │ │ str r9, [r5, #12] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ @@ -242748,18 +242748,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r1 │ │ │ │ bx r2 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - rscseq r1, r1, #104, 20 @ 0x68000 │ │ │ │ - rscseq r1, r1, #132, 20 @ 0x84000 │ │ │ │ + rscseq r0, r1, #104, 20 @ 0x68000 │ │ │ │ + rscseq r0, r1, #132, 20 @ 0x84000 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - rscseq r1, r1, #60, 20 @ 0x3c000 │ │ │ │ + rscseq r0, r1, #60, 20 @ 0x3c000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r3, [pc, #108] @ f9fb4 <__cxa_atexit@plt+0xed194> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ mov r7, r5 │ │ │ │ @@ -242775,52 +242775,52 @@ │ │ │ │ ldr r7, [pc, #68] @ f9fbc <__cxa_atexit@plt+0xed19c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, sl │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, sl │ │ │ │ str sl, [r5, #12] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ f9fb8 <__cxa_atexit@plt+0xed198> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq r1, r1, #192, 18 @ 0x300000 │ │ │ │ + rscseq r0, r1, #192, 18 @ 0x300000 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - rscseq r1, r1, #168, 18 @ 0x2a0000 │ │ │ │ + rscseq r0, r1, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov sl, r7 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi fa000 <__cxa_atexit@plt+0xed1e0> │ │ │ │ ldr r7, [pc, #48] @ fa018 <__cxa_atexit@plt+0xed1f8> │ │ │ │ str r8, [r5] │ │ │ │ str sl, [r5, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [pc, #16] @ fa01c <__cxa_atexit@plt+0xed1fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - rscseq r1, r1, #92, 18 @ 0x170000 │ │ │ │ - rscseq r1, r1, #76, 18 @ 0x130000 │ │ │ │ + rscseq r0, r1, #92, 18 @ 0x170000 │ │ │ │ + rscseq r0, r1, #76, 18 @ 0x130000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b f9e48 <__cxa_atexit@plt+0xed028> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -242836,15 +242836,15 @@ │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r7, r3 │ │ │ │ bcc fa0d4 <__cxa_atexit@plt+0xed2b4> │ │ │ │ cmp r9, #1 │ │ │ │ bne fa084 <__cxa_atexit@plt+0xed264> │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r7, [pc, #108] @ fa0f8 <__cxa_atexit@plt+0xed2d8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [pc, #100] @ fa0fc <__cxa_atexit@plt+0xed2dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [pc, #96] @ fa100 <__cxa_atexit@plt+0xed2e0> │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -242853,30 +242853,30 @@ │ │ │ │ str r7, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ fa0f4 <__cxa_atexit@plt+0xed2d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #184, 30 @ 0x2e0 │ │ │ │ - rscseq r1, r1, #160, 16 @ 0xa00000 │ │ │ │ + tsteq r1, #200, 30 @ 0x320 │ │ │ │ + rscseq r0, r1, #160, 16 @ 0xa00000 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - tsteq r1, #192 @ 0xc0 │ │ │ │ - tsteq r1, #176, 30 @ 0x2c0 │ │ │ │ + tsteq r1, #208 @ 0xd0 │ │ │ │ + tsteq r1, #192, 30 @ 0x300 │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -242906,18 +242906,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ fa198 <__cxa_atexit@plt+0xed378> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r1, #248, 14 @ 0x3e00000 │ │ │ │ + rscseq r0, r1, #248, 14 @ 0x3e00000 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - tsteq r1, #12 │ │ │ │ - tsteq r1, #244, 28 @ 0xf40 │ │ │ │ + tsteq r1, #28 │ │ │ │ + tsteq r1, #4, 30 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fa250 <__cxa_atexit@plt+0xed430> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -242932,51 +242932,51 @@ │ │ │ │ cmp r7, r3 │ │ │ │ bcc fa25c <__cxa_atexit@plt+0xed43c> │ │ │ │ cmp r8, #1 │ │ │ │ bne fa214 <__cxa_atexit@plt+0xed3f4> │ │ │ │ ldr r7, [pc, #128] @ fa27c <__cxa_atexit@plt+0xed45c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r7, [pc, #120] @ fa284 <__cxa_atexit@plt+0xed464> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r7, [pc, #108] @ fa288 <__cxa_atexit@plt+0xed468> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [pc, #100] @ fa28c <__cxa_atexit@plt+0xed46c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [pc, #96] @ fa290 <__cxa_atexit@plt+0xed470> │ │ │ │ add r7, r7, #65 @ 0x41 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ fa280 <__cxa_atexit@plt+0xed460> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #68, 28 @ 0x440 │ │ │ │ - rscseq r1, r1, #248, 8 @ 0xf8000000 │ │ │ │ - rscseq r1, r1, #148, 8 @ 0x94000000 │ │ │ │ - tsteq r1, #24, 28 @ 0x180 │ │ │ │ + tsteq r1, #84, 28 @ 0x540 │ │ │ │ + rscseq r0, r1, #248, 8 @ 0xf8000000 │ │ │ │ + rscseq r0, r1, #148, 8 @ 0x94000000 │ │ │ │ + tsteq r1, #40, 28 @ 0x280 │ │ │ │ @ instruction: 0xffffd1d0 │ │ │ │ - tsteq r1, #48, 30 @ 0xc0 │ │ │ │ - tsteq r1, #36, 28 @ 0x240 │ │ │ │ + tsteq r1, #64, 30 @ 0x100 │ │ │ │ + tsteq r1, #52, 28 @ 0x340 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ mov r9, r8 │ │ │ │ cmp r7, r2 │ │ │ │ @@ -243035,19 +243035,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - tsteq r1, #128, 28 @ 0x800 │ │ │ │ - tsteq r1, #112, 26 @ 0x1c00 │ │ │ │ - rscseq r1, r1, #248, 10 @ 0x3e000000 │ │ │ │ - rscseq r1, r1, #28, 12 @ 0x1c00000 │ │ │ │ - tsteq r1, #0, 26 │ │ │ │ + tsteq r1, #144, 28 @ 0x900 │ │ │ │ + tsteq r1, #128, 26 @ 0x2000 │ │ │ │ + rscseq r0, r1, #248, 10 @ 0x3e000000 │ │ │ │ + rscseq r0, r1, #28, 12 @ 0x1c00000 │ │ │ │ + tsteq r1, #16, 26 @ 0x400 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi fa3f8 <__cxa_atexit@plt+0xed5d8> │ │ │ │ @@ -243063,15 +243063,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ fa40c <__cxa_atexit@plt+0xed5ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r1, r1, #140, 10 @ 0x23000000 │ │ │ │ + rscseq r0, r1, #140, 10 @ 0x23000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b fa2a0 <__cxa_atexit@plt+0xed480> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ @@ -243088,15 +243088,15 @@ │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r7, r3 │ │ │ │ bcc fa4c0 <__cxa_atexit@plt+0xed6a0> │ │ │ │ cmp r9, #1 │ │ │ │ bne fa474 <__cxa_atexit@plt+0xed654> │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r7, [pc, #104] @ fa4e4 <__cxa_atexit@plt+0xed6c4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [pc, #96] @ fa4e8 <__cxa_atexit@plt+0xed6c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [pc, #92] @ fa4ec <__cxa_atexit@plt+0xed6cc> │ │ │ │ add r7, r7, #65 @ 0x41 │ │ │ │ @@ -243104,30 +243104,30 @@ │ │ │ │ str r7, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ fa4e0 <__cxa_atexit@plt+0xed6c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #200, 22 @ 0x32000 │ │ │ │ - rscseq r1, r1, #192, 8 @ 0xc0000000 │ │ │ │ + tsteq r1, #216, 22 @ 0x36000 │ │ │ │ + rscseq r0, r1, #192, 8 @ 0xc0000000 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - tsteq r1, #208, 24 @ 0xd000 │ │ │ │ - tsteq r1, #196, 22 @ 0x31000 │ │ │ │ + tsteq r1, #224, 24 @ 0xe000 │ │ │ │ + tsteq r1, #212, 22 @ 0x35000 │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -243156,18 +243156,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ fa580 <__cxa_atexit@plt+0xed760> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r1, #28, 8 @ 0x1c000000 │ │ │ │ + rscseq r0, r1, #28, 8 @ 0x1c000000 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - tsteq r1, #32, 24 @ 0x2000 │ │ │ │ - tsteq r1, #12, 22 @ 0x3000 │ │ │ │ + tsteq r1, #48, 24 @ 0x3000 │ │ │ │ + tsteq r1, #28, 22 @ 0x7000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fa624 <__cxa_atexit@plt+0xed804> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -243179,15 +243179,15 @@ │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r7, r3 │ │ │ │ bcc fa630 <__cxa_atexit@plt+0xed810> │ │ │ │ cmp r9, #1 │ │ │ │ bne fa5e0 <__cxa_atexit@plt+0xed7c0> │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r7, [pc, #108] @ fa654 <__cxa_atexit@plt+0xed834> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [pc, #100] @ fa658 <__cxa_atexit@plt+0xed838> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [pc, #96] @ fa65c <__cxa_atexit@plt+0xed83c> │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -243196,30 +243196,30 @@ │ │ │ │ str r7, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ fa650 <__cxa_atexit@plt+0xed830> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #92, 20 @ 0x5c000 │ │ │ │ - rscseq r1, r1, #84, 6 @ 0x50000001 │ │ │ │ + tsteq r1, #108, 20 @ 0x6c000 │ │ │ │ + rscseq r0, r1, #84, 6 @ 0x50000001 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - tsteq r1, #100, 22 @ 0x19000 │ │ │ │ - tsteq r1, #84, 20 @ 0x54000 │ │ │ │ + tsteq r1, #116, 22 @ 0x1d000 │ │ │ │ + tsteq r1, #100, 20 @ 0x64000 │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -243249,18 +243249,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ fa6f4 <__cxa_atexit@plt+0xed8d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r1, #172, 4 @ 0xc000000a │ │ │ │ + rscseq r0, r1, #172, 4 @ 0xc000000a │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - tsteq r1, #176, 20 @ 0xb0000 │ │ │ │ - tsteq r1, #152, 18 @ 0x260000 │ │ │ │ + tsteq r1, #192, 20 @ 0xc0000 │ │ │ │ + tsteq r1, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fa794 <__cxa_atexit@plt+0xed974> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -243272,15 +243272,15 @@ │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r7, r3 │ │ │ │ bcc fa7a0 <__cxa_atexit@plt+0xed980> │ │ │ │ cmp r9, #1 │ │ │ │ bne fa754 <__cxa_atexit@plt+0xed934> │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r7, [pc, #104] @ fa7c4 <__cxa_atexit@plt+0xed9a4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [pc, #96] @ fa7c8 <__cxa_atexit@plt+0xed9a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [pc, #92] @ fa7cc <__cxa_atexit@plt+0xed9ac> │ │ │ │ add r7, r7, #65 @ 0x41 │ │ │ │ @@ -243288,30 +243288,30 @@ │ │ │ │ str r7, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ fa7c0 <__cxa_atexit@plt+0xed9a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #232, 16 @ 0xe80000 │ │ │ │ - rscseq r1, r1, #232, 2 @ 0x3a │ │ │ │ + tsteq r1, #248, 16 @ 0xf80000 │ │ │ │ + rscseq r0, r1, #232, 2 @ 0x3a │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - tsteq r1, #240, 18 @ 0x3c0000 │ │ │ │ - tsteq r1, #228, 16 @ 0xe40000 │ │ │ │ + tsteq r1, #0, 20 │ │ │ │ + tsteq r1, #244, 16 @ 0xf40000 │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -243340,32 +243340,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ fa860 <__cxa_atexit@plt+0xeda40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r1, #68, 2 │ │ │ │ + rscseq r0, r1, #68, 2 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - tsteq r1, #64, 18 @ 0x100000 │ │ │ │ - tsteq r1, #44, 16 @ 0x2c0000 │ │ │ │ + tsteq r1, #80, 18 @ 0x140000 │ │ │ │ + tsteq r1, #60, 16 @ 0x3c0000 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fa890 <__cxa_atexit@plt+0xeda70> │ │ │ │ ldr r3, [pc, #28] @ fa8a0 <__cxa_atexit@plt+0xeda80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [r5, #20] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ fa8a4 <__cxa_atexit@plt+0xeda84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, ip │ │ │ │ - rscseq r1, r1, #20, 2 │ │ │ │ + rscseq r0, r1, #20, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fa918 <__cxa_atexit@plt+0xedaf8> │ │ │ │ @@ -243385,25 +243385,25 @@ │ │ │ │ ldr r1, [pc, #60] @ fa93c <__cxa_atexit@plt+0xedb1c> │ │ │ │ sub r0, r6, #7 │ │ │ │ mov r8, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #168, 14 @ 0x2a00000 │ │ │ │ - tsteq r1, #164, 14 @ 0x2900000 │ │ │ │ - tsteq r1, #124, 14 @ 0x1f00000 │ │ │ │ + tsteq r1, #184, 14 @ 0x2e00000 │ │ │ │ + tsteq r1, #180, 14 @ 0x2d00000 │ │ │ │ + tsteq r1, #140, 14 @ 0x2300000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ bhi fa9b0 <__cxa_atexit@plt+0xedb90> │ │ │ │ ldr sl, [r3, #12] │ │ │ │ @@ -243428,30 +243428,30 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r1, #160, 12 @ 0xa000000 │ │ │ │ + tsteq r1, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r1, #96, 16 @ 0x600000 │ │ │ │ + tsteq r1, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ fa9f8 <__cxa_atexit@plt+0xedbd8> │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ fa9fc <__cxa_atexit@plt+0xedbdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b a8c64 <__cxa_atexit@plt+0x9be44> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r1, #12, 16 @ 0xc0000 │ │ │ │ + tsteq r1, #28, 16 @ 0x1c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc faa34 <__cxa_atexit@plt+0xedc14> │ │ │ │ @@ -243462,16 +243462,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ faa50 <__cxa_atexit@plt+0xedc30> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - tsteq r1, #108, 12 @ 0x6c00000 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + tsteq r1, #124, 12 @ 0x7c00000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi faab0 <__cxa_atexit@plt+0xedc90> │ │ │ │ @@ -243492,15 +243492,15 @@ │ │ │ │ b 12e7f0 <__cxa_atexit@plt+0x1219d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r1, #152, 10 @ 0x26000000 │ │ │ │ + tsteq r1, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ faae4 <__cxa_atexit@plt+0xedcc4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -243520,16 +243520,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ fab38 <__cxa_atexit@plt+0xedd18> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ - tsteq r1, #116, 12 @ 0x7400000 │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ + tsteq r1, #132, 12 @ 0x8400000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fab6c <__cxa_atexit@plt+0xedd4c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -243537,16 +243537,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 91fd4 <__cxa_atexit@plt+0x851b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #188, 8 @ 0xbc000000 │ │ │ │ - rscseq r0, r1, #228, 20 @ 0xe4000 │ │ │ │ + tsteq r1, #204, 8 @ 0xcc000000 │ │ │ │ + rscseq pc, r0, #228, 20 @ 0xe4000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #4 │ │ │ │ mov sl, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi fabd0 <__cxa_atexit@plt+0xeddb0> │ │ │ │ @@ -243559,25 +243559,25 @@ │ │ │ │ ldr r2, [pc, #64] @ fabf8 <__cxa_atexit@plt+0xeddd8> │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str sl, [r5, #-8] │ │ │ │ mov r5, r1 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ fabf4 <__cxa_atexit@plt+0xeddd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r1, #124, 20 @ 0x7c000 │ │ │ │ + rscseq pc, r0, #124, 20 @ 0x7c000 │ │ │ │ @ instruction: 0xffffbb0c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fac3c <__cxa_atexit@plt+0xede1c> │ │ │ │ add r9, r7, #8 │ │ │ │ @@ -243586,29 +243586,29 @@ │ │ │ │ ldr r0, [pc, #36] @ fac48 <__cxa_atexit@plt+0xede28> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r1, #240, 6 @ 0xc0000003 │ │ │ │ + tsteq r1, #0, 8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ fac70 <__cxa_atexit@plt+0xede50> │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ - tsteq r1, #156, 10 @ 0x27000000 │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ + tsteq r1, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi facd0 <__cxa_atexit@plt+0xedeb0> │ │ │ │ ldr r2, [pc, #72] @ facdc <__cxa_atexit@plt+0xedebc> │ │ │ │ @@ -243628,15 +243628,15 @@ │ │ │ │ b 12e7f0 <__cxa_atexit@plt+0x1219d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r1, #120, 6 @ 0xe0000001 │ │ │ │ + tsteq r1, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ fad04 <__cxa_atexit@plt+0xedee4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -243656,16 +243656,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ fad58 <__cxa_atexit@plt+0xedf38> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ - tsteq r1, #84, 8 @ 0x54000000 │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ + tsteq r1, #100, 8 @ 0x64000000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fae28 <__cxa_atexit@plt+0xee008> │ │ │ │ ldr r1, [pc, #212] @ fae4c <__cxa_atexit@plt+0xee02c> │ │ │ │ @@ -243686,55 +243686,55 @@ │ │ │ │ cmp r7, r3 │ │ │ │ bcc fae30 <__cxa_atexit@plt+0xee010> │ │ │ │ cmp r8, #1 │ │ │ │ bne fadec <__cxa_atexit@plt+0xedfcc> │ │ │ │ ldr r7, [pc, #144] @ fae54 <__cxa_atexit@plt+0xee034> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #120] @ fae5c <__cxa_atexit@plt+0xee03c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r7, [pc, #108] @ fae60 <__cxa_atexit@plt+0xee040> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [pc, #100] @ fae64 <__cxa_atexit@plt+0xee044> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [pc, #96] @ fae68 <__cxa_atexit@plt+0xee048> │ │ │ │ add r7, r7, #65 @ 0x41 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ fae58 <__cxa_atexit@plt+0xee038> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r1, #152, 4 @ 0x80000009 │ │ │ │ - rscseq r0, r1, #48, 18 @ 0xc0000 │ │ │ │ - rscseq r0, r1, #192, 16 @ 0xc00000 │ │ │ │ - tsteq r1, #64, 4 │ │ │ │ + tsteq r1, #168, 4 @ 0x8000000a │ │ │ │ + rscseq pc, r0, #48, 18 @ 0xc0000 │ │ │ │ + rscseq pc, r0, #192, 16 @ 0xc00000 │ │ │ │ + tsteq r1, #80, 4 │ │ │ │ @ instruction: 0xffffc5f8 │ │ │ │ - tsteq r1, #88, 6 @ 0x60000001 │ │ │ │ - tsteq r1, #76, 4 @ 0xc0000004 │ │ │ │ + tsteq r1, #104, 6 @ 0xa0000001 │ │ │ │ + tsteq r1, #92, 4 @ 0xc0000005 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r8, #0 │ │ │ │ ble faeb0 <__cxa_atexit@plt+0xee090> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -243772,21 +243772,21 @@ │ │ │ │ ldr r7, [pc, #24] @ faf24 <__cxa_atexit@plt+0xee104> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r1, #76, 16 @ 0x4c0000 │ │ │ │ - rscseq r0, r1, #236, 14 @ 0x3b00000 │ │ │ │ - tsteq r1, #108, 2 │ │ │ │ + rscseq pc, r0, #76, 16 @ 0x4c0000 │ │ │ │ + rscseq pc, r0, #236, 14 @ 0x3b00000 │ │ │ │ + tsteq r1, #124, 2 │ │ │ │ @ instruction: 0xffffc51c │ │ │ │ - tsteq r1, #132, 4 @ 0x40000008 │ │ │ │ - tsteq r1, #112, 2 │ │ │ │ - rscseq r0, r1, #36, 14 @ 0x900000 │ │ │ │ + tsteq r1, #148, 4 @ 0x40000009 │ │ │ │ + tsteq r1, #128, 2 │ │ │ │ + rscseq pc, r0, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #4 │ │ │ │ mov sl, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi faf90 <__cxa_atexit@plt+0xee170> │ │ │ │ @@ -243799,25 +243799,25 @@ │ │ │ │ ldr r2, [pc, #64] @ fafb8 <__cxa_atexit@plt+0xee198> │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str sl, [r5, #-8] │ │ │ │ mov r5, r1 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ fafb4 <__cxa_atexit@plt+0xee194> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r1, #188, 12 @ 0xbc00000 │ │ │ │ + rscseq pc, r0, #188, 12 @ 0xbc00000 │ │ │ │ @ instruction: 0xffffb74c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi faffc <__cxa_atexit@plt+0xee1dc> │ │ │ │ add r9, r7, #8 │ │ │ │ @@ -243826,48 +243826,48 @@ │ │ │ │ ldr r0, [pc, #36] @ fb008 <__cxa_atexit@plt+0xee1e8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r1, #48 @ 0x30 │ │ │ │ + tsteq r1, #64 @ 0x40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ fb030 <__cxa_atexit@plt+0xee210> │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ - tsteq r1, #220, 2 @ 0x37 │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ + tsteq r1, #236, 2 @ 0x3b │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fb070 <__cxa_atexit@plt+0xee250> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r2, [pc, #32] @ fb078 <__cxa_atexit@plt+0xee258> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #24] @ fb07c <__cxa_atexit@plt+0xee25c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #192, 30 @ 0x300 │ │ │ │ - tsteq r1, #152, 2 @ 0x26 │ │ │ │ + tsteq r1, #208, 30 @ 0x340 │ │ │ │ + tsteq r1, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi fb0f0 <__cxa_atexit@plt+0xee2d0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -243887,25 +243887,25 @@ │ │ │ │ ldr r0, [pc, #60] @ fb114 <__cxa_atexit@plt+0xee2f4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #96, 30 @ 0x180 │ │ │ │ - tsteq r1, #196, 30 @ 0x310 │ │ │ │ - tsteq r1, #172, 30 @ 0x2b0 │ │ │ │ + tsteq r1, #112, 30 @ 0x1c0 │ │ │ │ + tsteq r1, #212, 30 @ 0x350 │ │ │ │ + tsteq r1, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fb178 <__cxa_atexit@plt+0xee358> │ │ │ │ add r3, r7, #8 │ │ │ │ @@ -243926,15 +243926,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r1, #204, 28 @ 0xcc0 │ │ │ │ + tsteq r1, #220, 28 @ 0xdc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #140] @ fb228 <__cxa_atexit@plt+0xee408> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -243965,18 +243965,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r4, r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - tsteq r1, #144, 30 @ 0x240 │ │ │ │ + tsteq r1, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ fb2b4 <__cxa_atexit@plt+0xee494> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -244000,17 +244000,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r1, #8, 30 │ │ │ │ + tsteq r1, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fb304 <__cxa_atexit@plt+0xee4e4> │ │ │ │ @@ -244023,16 +244023,16 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ sub r1, r1, r7 │ │ │ │ sub r7, r6, #3 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r1, #156, 28 @ 0x9c0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r1, #172, 28 @ 0xac0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub ip, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi fb3a4 <__cxa_atexit@plt+0xee584> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -244060,27 +244060,27 @@ │ │ │ │ str sl, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, ip │ │ │ │ str r9, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #200, 24 @ 0xc800 │ │ │ │ - tsteq r1, #36, 26 @ 0x900 │ │ │ │ - tsteq r1, #32, 26 @ 0x800 │ │ │ │ - tsteq r1, #220, 2 @ 0x37 │ │ │ │ - tsteq r1, #0, 26 │ │ │ │ + tsteq r1, #216, 24 @ 0xd800 │ │ │ │ + tsteq r1, #52, 26 @ 0xd00 │ │ │ │ + tsteq r1, #48, 26 @ 0xc00 │ │ │ │ + tsteq r1, #236, 2 @ 0x3b │ │ │ │ + tsteq r1, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r1, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fb474 <__cxa_atexit@plt+0xee654> │ │ │ │ @@ -244107,28 +244107,28 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r5, [pc, #68] @ fb490 <__cxa_atexit@plt+0xee670> │ │ │ │ cmp r1, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ addgt r5, r5, #4 │ │ │ │ ldr r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r1, [r0] │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r1, #20, 24 @ 0x1400 │ │ │ │ + tsteq r1, #36, 24 @ 0x2400 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq r1, #192, 26 @ 0x3000 │ │ │ │ + tsteq r1, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #60] @ fb4e0 <__cxa_atexit@plt+0xee6c0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -244141,27 +244141,27 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ addgt r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, #72, 26 @ 0x1200 │ │ │ │ + tsteq r1, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r2, [pc, #16] @ fb514 <__cxa_atexit@plt+0xee6f4> │ │ │ │ cmp r3, r7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ addgt r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #8, 26 @ 0x200 │ │ │ │ + tsteq r1, #24, 26 @ 0x600 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fb59c <__cxa_atexit@plt+0xee77c> │ │ │ │ ldr lr, [pc, #132] @ fb5bc <__cxa_atexit@plt+0xee79c> │ │ │ │ @@ -244183,29 +244183,29 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [pc, #72] @ fb5c4 <__cxa_atexit@plt+0xee7a4> │ │ │ │ sub r7, r1, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r6, {r3, r7} │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r1, #216, 20 @ 0xd8000 │ │ │ │ - tsteq r1, #0, 24 │ │ │ │ + tsteq r1, #232, 20 @ 0xe8000 │ │ │ │ + tsteq r1, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fb608 <__cxa_atexit@plt+0xee7e8> │ │ │ │ @@ -244216,16 +244216,16 @@ │ │ │ │ sub r7, r2, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r1, #132, 22 @ 0x21000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r1, #148, 22 @ 0x25000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fb688 <__cxa_atexit@plt+0xee868> │ │ │ │ @@ -244251,15 +244251,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r1, #192, 18 @ 0x300000 │ │ │ │ + tsteq r1, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ fb6c4 <__cxa_atexit@plt+0xee8a4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -244288,17 +244288,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ fb73c <__cxa_atexit@plt+0xee91c> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf48 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + b 3dc1a0 <__cxa_atexit@plt+0x3cf380> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - tsteq r1, #144, 18 @ 0x240000 │ │ │ │ + tsteq r1, #160, 18 @ 0x280000 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fb7e8 <__cxa_atexit@plt+0xee9c8> │ │ │ │ @@ -244314,51 +244314,51 @@ │ │ │ │ cmp r7, r3 │ │ │ │ bcc fb7f4 <__cxa_atexit@plt+0xee9d4> │ │ │ │ cmp r8, #1 │ │ │ │ bne fb7ac <__cxa_atexit@plt+0xee98c> │ │ │ │ ldr r7, [pc, #128] @ fb814 <__cxa_atexit@plt+0xee9f4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r7, [pc, #120] @ fb81c <__cxa_atexit@plt+0xee9fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r7, [pc, #108] @ fb820 <__cxa_atexit@plt+0xeea00> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [pc, #100] @ fb824 <__cxa_atexit@plt+0xeea04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [pc, #96] @ fb828 <__cxa_atexit@plt+0xeea08> │ │ │ │ add r7, r7, #65 @ 0x41 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ fb818 <__cxa_atexit@plt+0xee9f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #172, 16 @ 0xac0000 │ │ │ │ - rscseq pc, r0, #96, 30 @ 0x180 │ │ │ │ - rscseq pc, r0, #252, 28 @ 0xfc0 │ │ │ │ - tsteq r1, #128, 16 @ 0x800000 │ │ │ │ + tsteq r1, #188, 16 @ 0xbc0000 │ │ │ │ + rscseq lr, r0, #96, 30 @ 0x180 │ │ │ │ + rscseq lr, r0, #252, 28 @ 0xfc0 │ │ │ │ + tsteq r1, #144, 16 @ 0x900000 │ │ │ │ @ instruction: 0xffffbc38 │ │ │ │ - tsteq r1, #152, 18 @ 0x260000 │ │ │ │ - tsteq r1, #140, 16 @ 0x8c0000 │ │ │ │ + tsteq r1, #168, 18 @ 0x2a0000 │ │ │ │ + tsteq r1, #156, 16 @ 0x9c0000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fb8e8 <__cxa_atexit@plt+0xeeac8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -244383,29 +244383,29 @@ │ │ │ │ cmp r1, r2 │ │ │ │ stmib r6, {r0, r7} │ │ │ │ bcc fb908 <__cxa_atexit@plt+0xeeae8> │ │ │ │ cmp r9, #1 │ │ │ │ bne fb8bc <__cxa_atexit@plt+0xeea9c> │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #112] @ fb934 <__cxa_atexit@plt+0xeeb14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #16]! │ │ │ │ str r7, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ mov r3, r6 │ │ │ │ b fb8f8 <__cxa_atexit@plt+0xeead8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -244413,18 +244413,18 @@ │ │ │ │ ldr r7, [pc, #32] @ fb930 <__cxa_atexit@plt+0xeeb10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #188, 14 @ 0x2f00000 │ │ │ │ - tsteq r1, #220, 16 @ 0xdc0000 │ │ │ │ - tsteq r1, #208, 14 @ 0x3400000 │ │ │ │ - rscseq r0, r1, #120 @ 0x78 │ │ │ │ + tsteq r1, #204, 14 @ 0x3300000 │ │ │ │ + tsteq r1, #236, 16 @ 0xec0000 │ │ │ │ + tsteq r1, #224, 14 @ 0x3800000 │ │ │ │ + rscseq pc, r0, #120 @ 0x78 │ │ │ │ @ instruction: 0xffffeb64 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #24 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, lr │ │ │ │ bhi fb9e8 <__cxa_atexit@plt+0xeebc8> │ │ │ │ @@ -244641,27 +244641,27 @@ │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r1 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #40 @ 0x28 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #36] @ fbce4 <__cxa_atexit@plt+0xeeec4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ - tsteq r1, #60, 10 @ 0xf000000 │ │ │ │ - tsteq r1, #44, 8 @ 0x2c000000 │ │ │ │ - rscseq pc, r0, #204, 24 @ 0xcc00 │ │ │ │ + tsteq r1, #76, 10 @ 0x13000000 │ │ │ │ + tsteq r1, #60, 8 @ 0x3c000000 │ │ │ │ + rscseq lr, r0, #204, 24 @ 0xcc00 │ │ │ │ @ instruction: 0xffffe910 │ │ │ │ andeq r0, r3, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #16 │ │ │ │ mov r9, r6 │ │ │ │ mov r8, r4 │ │ │ │ cmp fp, sl │ │ │ │ @@ -244706,41 +244706,41 @@ │ │ │ │ str lr, [r9, #48] @ 0x30 │ │ │ │ ldr r5, [pc, #64] @ fbde8 <__cxa_atexit@plt+0xeefc8> │ │ │ │ mov r4, r8 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldm sp, {r8, fp} │ │ │ │ str r5, [r9, #52]! @ 0x34 │ │ │ │ mov r5, sl │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ mov r6, r9 │ │ │ │ b fbdcc <__cxa_atexit@plt+0xeefac> │ │ │ │ mov r4, #64 @ 0x40 │ │ │ │ str r4, [r8, #828] @ 0x33c │ │ │ │ ldr r0, [r8, #-12] │ │ │ │ mov r4, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r1, #232, 4 @ 0x8000000e │ │ │ │ + tsteq r1, #248, 4 @ 0x8000000f │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ - tsteq r1, #184, 8 @ 0xb8000000 │ │ │ │ + tsteq r1, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ fbe08 <__cxa_atexit@plt+0xeefe8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 91fd4 <__cxa_atexit@plt+0x851b4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ andeq r0, r2, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fbeac <__cxa_atexit@plt+0xef08c> │ │ │ │ ldr r9, [pc, #116] @ fbeb8 <__cxa_atexit@plt+0xef098> │ │ │ │ @@ -244771,15 +244771,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r1, #188, 2 @ 0x2f │ │ │ │ + tsteq r1, #204, 2 @ 0x33 │ │ │ │ andeq r0, r0, r7, lsl #24 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ cmp ip, r3 │ │ │ │ bcc fbfc4 <__cxa_atexit@plt+0xef1a4> │ │ │ │ stm sp, {r3, fp} │ │ │ │ @@ -244840,27 +244840,27 @@ │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ stm r0, {r8, r9, lr} │ │ │ │ bx r1 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #28] @ fbff8 <__cxa_atexit@plt+0xef1d8> │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ b fbf88 <__cxa_atexit@plt+0xef168> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - tsteq r1, #28, 4 @ 0xc0000001 │ │ │ │ - tsteq r1, #16, 2 │ │ │ │ - rscseq pc, r0, #184, 18 @ 0x2e0000 │ │ │ │ + tsteq r1, #44, 4 @ 0xc0000002 │ │ │ │ + tsteq r1, #32, 2 │ │ │ │ + rscseq lr, r0, #184, 18 @ 0x2e0000 │ │ │ │ @ instruction: 0xffffe764 │ │ │ │ - rscseq pc, r0, #96, 12 @ 0x6000000 │ │ │ │ + rscseq lr, r0, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #76 @ 0x4c │ │ │ │ cmp fp, r7 │ │ │ │ bhi fc0e0 <__cxa_atexit@plt+0xef2c0> │ │ │ │ add lr, sp, #12 │ │ │ │ @@ -244912,16 +244912,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ ldm fp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r1, #192, 30 @ 0x300 │ │ │ │ - rscseq pc, r0, #108, 10 @ 0x1b000000 │ │ │ │ + tsteq r1, #208, 30 @ 0x340 │ │ │ │ + rscseq lr, r0, #108, 10 @ 0x1b000000 │ │ │ │ andeq r0, ip, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #104] @ fc178 <__cxa_atexit@plt+0xef358> │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r5] │ │ │ │ @@ -244949,15 +244949,15 @@ │ │ │ │ beq fc170 <__cxa_atexit@plt+0xef350> │ │ │ │ b fc424 <__cxa_atexit@plt+0xef604> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0x000002bc │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rscseq pc, r0, #220, 8 @ 0xdc000000 │ │ │ │ + rscseq lr, r0, #220, 8 @ 0xdc000000 │ │ │ │ andseq r0, r8, r0, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -244974,15 +244974,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ beq fc1d8 <__cxa_atexit@plt+0xef3b8> │ │ │ │ b fc424 <__cxa_atexit@plt+0xef604> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq pc, r0, #120, 8 @ 0x78000000 │ │ │ │ + rscseq lr, r0, #120, 8 @ 0x78000000 │ │ │ │ andeq r1, sp, pc, lsl #18 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne fc260 <__cxa_atexit@plt+0xef440> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -245046,36 +245046,36 @@ │ │ │ │ ldr r8, [sp] │ │ │ │ ldr r0, [r5, #60] @ 0x3c │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ str r3, [r9, #12] │ │ │ │ str r0, [r9, #32] │ │ │ │ str sl, [r9, #36] @ 0x24 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r3, [pc, #52] @ fc348 <__cxa_atexit@plt+0xef528> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ ldr r6, [pc, #24] @ fc344 <__cxa_atexit@plt+0xef524> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r8 │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ - rscseq pc, r0, #112, 6 @ 0xc0000001 │ │ │ │ + rscseq lr, r0, #112, 6 @ 0xc0000001 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ - rscseq pc, r0, #12, 8 @ 0xc000000 │ │ │ │ - rscseq pc, r0, #4, 6 @ 0x10000000 │ │ │ │ + rscseq lr, r0, #12, 8 @ 0xc000000 │ │ │ │ + rscseq lr, r0, #4, 6 @ 0x10000000 │ │ │ │ andeq r9, sp, pc, lsl #18 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne fc388 <__cxa_atexit@plt+0xef568> │ │ │ │ ldr r0, [r5, #64]! @ 0x40 │ │ │ │ @@ -245104,25 +245104,25 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ ldr r0, [r5, #60] @ 0x3c │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ str r3, [r9, #12] │ │ │ │ str r0, [r9, #32] │ │ │ │ str sl, [r9, #36] @ 0x24 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r3, [pc, #16] @ fc40c <__cxa_atexit@plt+0xef5ec> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ andeq r0, r0, r0, lsr r4 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ - rscseq pc, r0, #136, 4 @ 0x80000008 │ │ │ │ - rscseq pc, r0, #72, 4 @ 0x80000004 │ │ │ │ + rscseq lr, r0, #136, 4 @ 0x80000008 │ │ │ │ + rscseq lr, r0, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, ip, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne fc464 <__cxa_atexit@plt+0xef644> │ │ │ │ ldr r6, [pc, #280] @ fc554 <__cxa_atexit@plt+0xef734> │ │ │ │ @@ -245172,15 +245172,15 @@ │ │ │ │ ldr r8, [sp] │ │ │ │ ldr r0, [r5, #60] @ 0x3c │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ str r3, [r9, #12] │ │ │ │ str r0, [r9, #32] │ │ │ │ str sl, [r9, #36] @ 0x24 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r6, [pc, #68] @ fc550 <__cxa_atexit@plt+0xef730> │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ add r6, pc, r6 │ │ │ │ tst r7, #3 │ │ │ │ str r6, [r5] │ │ │ │ beq fc524 <__cxa_atexit@plt+0xef704> │ │ │ │ mov r6, r9 │ │ │ │ @@ -245190,22 +245190,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #32] @ fc558 <__cxa_atexit@plt+0xef738> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r8 │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff974 │ │ │ │ - rscseq pc, r0, #120, 2 │ │ │ │ - rscseq pc, r0, #252 @ 0xfc │ │ │ │ + rscseq lr, r0, #120, 2 │ │ │ │ + rscseq lr, r0, #252 @ 0xfc │ │ │ │ andeq sp, sp, pc, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne fc590 <__cxa_atexit@plt+0xef770> │ │ │ │ ldr r0, [r5, #64]! @ 0x40 │ │ │ │ @@ -245234,25 +245234,25 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ ldr r0, [r5, #60] @ 0x3c │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ str r3, [r9, #12] │ │ │ │ str r0, [r9, #32] │ │ │ │ str sl, [r9, #36] @ 0x24 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r3, [pc, #16] @ fc614 <__cxa_atexit@plt+0xef7f4> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ @ instruction: 0xfffff878 │ │ │ │ - rscseq pc, r0, #128 @ 0x80 │ │ │ │ - rscseq pc, r0, #64 @ 0x40 │ │ │ │ + rscseq lr, r0, #128 @ 0x80 │ │ │ │ + rscseq lr, r0, #64 @ 0x40 │ │ │ │ andeq r0, sp, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne fc644 <__cxa_atexit@plt+0xef824> │ │ │ │ ldr r0, [r5, #64]! @ 0x40 │ │ │ │ ldr r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ @@ -245263,15 +245263,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq fc660 <__cxa_atexit@plt+0xef840> │ │ │ │ b fc678 <__cxa_atexit@plt+0xef858> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq lr, r0, #244, 30 @ 0x3d0 │ │ │ │ + rscseq sp, r0, #244, 30 @ 0x3d0 │ │ │ │ andeq r8, sp, pc, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne fc698 <__cxa_atexit@plt+0xef878> │ │ │ │ ldr r0, [r5, #64]! @ 0x40 │ │ │ │ @@ -245316,27 +245316,27 @@ │ │ │ │ ldr r8, [sp] │ │ │ │ ldr r0, [r5, #60] @ 0x3c │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ str r3, [r9, #12] │ │ │ │ str r0, [r9, #32] │ │ │ │ str sl, [r9, #36] @ 0x24 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r6, [pc, #24] @ fc764 <__cxa_atexit@plt+0xef944> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r8 │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffff734 │ │ │ │ - rscseq lr, r0, #56, 30 @ 0xe0 │ │ │ │ - rscseq lr, r0, #240, 28 @ 0xf00 │ │ │ │ + rscseq sp, r0, #56, 30 @ 0xe0 │ │ │ │ + rscseq sp, r0, #240, 28 @ 0xf00 │ │ │ │ andeq sp, sp, pc, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne fc79c <__cxa_atexit@plt+0xef97c> │ │ │ │ ldr r0, [r5, #64]! @ 0x40 │ │ │ │ @@ -245365,25 +245365,25 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ ldr r0, [r5, #60] @ 0x3c │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ str r3, [r9, #12] │ │ │ │ str r0, [r9, #32] │ │ │ │ str sl, [r9, #36] @ 0x24 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r3, [pc, #16] @ fc820 <__cxa_atexit@plt+0xefa00> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ @ instruction: 0xfffff66c │ │ │ │ - rscseq lr, r0, #116, 28 @ 0x740 │ │ │ │ - rscseq lr, r0, #52, 28 @ 0x340 │ │ │ │ + rscseq sp, r0, #116, 28 @ 0x740 │ │ │ │ + rscseq sp, r0, #52, 28 @ 0x340 │ │ │ │ andeq sp, sp, pc, lsl #18 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc fc8a8 <__cxa_atexit@plt+0xefa88> │ │ │ │ @@ -245405,23 +245405,23 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ ldr r0, [r5, #60] @ 0x3c │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ str r3, [r9, #12] │ │ │ │ str r0, [r9, #32] │ │ │ │ str sl, [r9, #36] @ 0x24 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r3, [pc, #24] @ fc8c8 <__cxa_atexit@plt+0xefaa8> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ @ instruction: 0xfffff5cc │ │ │ │ - rscseq lr, r0, #212, 26 @ 0x3500 │ │ │ │ + rscseq sp, r0, #212, 26 @ 0x3500 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fc920 <__cxa_atexit@plt+0xefb00> │ │ │ │ @@ -245431,31 +245431,31 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ tst r8, #3 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ beq fc910 <__cxa_atexit@plt+0xefaf0> │ │ │ │ ldr r8, [r8, #7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ - rscseq pc, r0, #72 @ 0x48 │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ + rscseq lr, r0, #72 @ 0x48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r1, r7 │ │ │ │ sub r7, r5, #92 @ 0x5c │ │ │ │ mov r2, r5 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -245559,15 +245559,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - rscseq lr, r0, #140, 28 @ 0x8c0 │ │ │ │ + rscseq sp, r0, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #36] @ fcb4c <__cxa_atexit@plt+0xefd2c> │ │ │ │ ldr r7, [r5, #84] @ 0x54 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -245576,15 +245576,15 @@ │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq fcb44 <__cxa_atexit@plt+0xefd24> │ │ │ │ b fcb5c <__cxa_atexit@plt+0xefd3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq lr, r0, #72, 28 @ 0x480 │ │ │ │ + rscseq sp, r0, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne fcbcc <__cxa_atexit@plt+0xefdac> │ │ │ │ ldr r7, [pc, #200] @ fcc38 <__cxa_atexit@plt+0xefe18> │ │ │ │ ldr sl, [r5, #20] │ │ │ │ @@ -245606,15 +245606,15 @@ │ │ │ │ bhi fcc1c <__cxa_atexit@plt+0xefdfc> │ │ │ │ ldr r7, [pc, #136] @ fcc40 <__cxa_atexit@plt+0xefe20> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #64]! @ 0x40 │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r3, [pc, #92] @ fcc30 <__cxa_atexit@plt+0xefe10> │ │ │ │ ldr r7, [r5, #80] @ 0x50 │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq fcc08 <__cxa_atexit@plt+0xefde8> │ │ │ │ ldr r3, [pc, #72] @ fcc34 <__cxa_atexit@plt+0xefe14> │ │ │ │ @@ -245635,17 +245635,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - rscseq lr, r0, #68, 26 @ 0x1100 │ │ │ │ + rscseq sp, r0, #68, 26 @ 0x1100 │ │ │ │ @ instruction: 0xffffd1c0 │ │ │ │ - rscseq lr, r0, #36, 26 @ 0x900 │ │ │ │ + rscseq sp, r0, #36, 26 @ 0x900 │ │ │ │ sbfxeq pc, r6, #20, #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #80]! @ 0x50 │ │ │ │ ldr r7, [r3, #-76] @ 0xffffffb4 │ │ │ │ @@ -245659,38 +245659,38 @@ │ │ │ │ bhi fcca0 <__cxa_atexit@plt+0xefe80> │ │ │ │ ldr r7, [pc, #40] @ fccb4 <__cxa_atexit@plt+0xefe94> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #64]! @ 0x40 │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #16] @ fccb8 <__cxa_atexit@plt+0xefe98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd0ec │ │ │ │ - rscseq lr, r0, #192, 24 @ 0xc000 │ │ │ │ - rscseq lr, r0, #220, 24 @ 0xdc00 │ │ │ │ + rscseq sp, r0, #192, 24 @ 0xc000 │ │ │ │ + rscseq sp, r0, #220, 24 @ 0xdc00 │ │ │ │ tsteq r0, r6, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ fccf4 <__cxa_atexit@plt+0xefed4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #88] @ 0x58 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #88] @ 0x58 │ │ │ │ beq fccec <__cxa_atexit@plt+0xefecc> │ │ │ │ b fcd04 <__cxa_atexit@plt+0xefee4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq lr, r0, #160, 24 @ 0xa000 │ │ │ │ + rscseq sp, r0, #160, 24 @ 0xa000 │ │ │ │ streq r0, [r0, #-22] @ 0xffffffea │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #84 @ 0x54 │ │ │ │ cmp r2, r3 │ │ │ │ bcc fce70 <__cxa_atexit@plt+0xf0050> │ │ │ │ ldr sl, [r5, #20] │ │ │ │ @@ -245746,15 +245746,15 @@ │ │ │ │ ldm lr, {r8, sl, lr} │ │ │ │ stm r4, {r0, sl, fp, lr} │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ str ip, [r6, #76] @ 0x4c │ │ │ │ str r6, [r6, #80] @ 0x50 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r7, [pc, #148] @ fce98 <__cxa_atexit@plt+0xf0078> │ │ │ │ tst sl, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ beq fce64 <__cxa_atexit@plt+0xf0044> │ │ │ │ ldr r7, [r5, #24] │ │ │ │ mov r3, r5 │ │ │ │ @@ -245772,35 +245772,35 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #64]! @ 0x40 │ │ │ │ mov r7, sl │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, sl │ │ │ │ str r2, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r6, #84 @ 0x54 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #20] @ fce9c <__cxa_atexit@plt+0xf007c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - rscseq lr, r0, #224, 20 @ 0xe0000 │ │ │ │ + rscseq sp, r0, #224, 20 @ 0xe0000 │ │ │ │ @ instruction: 0xfffff29c │ │ │ │ @ instruction: 0xfffffb38 │ │ │ │ - tsteq r1, #120, 4 @ 0x80000007 │ │ │ │ + tsteq r1, #136, 4 @ 0x80000008 │ │ │ │ @ instruction: 0xffffcf30 │ │ │ │ - rscseq lr, r0, #184, 20 @ 0xb8000 │ │ │ │ + rscseq sp, r0, #184, 20 @ 0xb8000 │ │ │ │ sbfxeq pc, r6, #20, #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #80]! @ 0x50 │ │ │ │ ldr r7, [r3, #-76] @ 0xffffffb4 │ │ │ │ @@ -245814,22 +245814,22 @@ │ │ │ │ bhi fcf0c <__cxa_atexit@plt+0xf00ec> │ │ │ │ ldr r7, [pc, #40] @ fcf20 <__cxa_atexit@plt+0xf0100> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #64]! @ 0x40 │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #16] @ fcf24 <__cxa_atexit@plt+0xf0104> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffce80 │ │ │ │ - rscseq lr, r0, #84, 20 @ 0x54000 │ │ │ │ + rscseq sp, r0, #84, 20 @ 0x54000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fcf9c <__cxa_atexit@plt+0xf017c> │ │ │ │ ldr r1, [pc, #116] @ fcfbc <__cxa_atexit@plt+0xf019c> │ │ │ │ @@ -245847,50 +245847,50 @@ │ │ │ │ sub r7, r2, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi fcfa8 <__cxa_atexit@plt+0xf0188> │ │ │ │ ldr r7, [pc, #68] @ fcfc8 <__cxa_atexit@plt+0xf01a8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ fcfc4 <__cxa_atexit@plt+0xf01a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r1, #192 @ 0xc0 │ │ │ │ - rscseq lr, r0, #92, 18 @ 0x170000 │ │ │ │ + tsteq r1, #208 @ 0xd0 │ │ │ │ + rscseq sp, r0, #92, 18 @ 0x170000 │ │ │ │ @ instruction: 0xffffb188 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi fcff8 <__cxa_atexit@plt+0xf01d8> │ │ │ │ ldr r7, [pc, #36] @ fd010 <__cxa_atexit@plt+0xf01f0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #16] @ fd014 <__cxa_atexit@plt+0xf01f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffb120 │ │ │ │ - rscseq lr, r0, #8, 18 @ 0x20000 │ │ │ │ - rscseq lr, r0, #124, 18 @ 0x1f0000 │ │ │ │ + rscseq sp, r0, #8, 18 @ 0x20000 │ │ │ │ + rscseq sp, r0, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #80 @ 0x50 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fd164 <__cxa_atexit@plt+0xf0344> │ │ │ │ @@ -245970,15 +245970,15 @@ │ │ │ │ ldr r6, [sp, #32] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rscseq lr, r0, #32, 16 @ 0x200000 │ │ │ │ + rscseq sp, r0, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ fd1b4 <__cxa_atexit@plt+0xf0394> │ │ │ │ tst r7, #3 │ │ │ │ @@ -245986,15 +245986,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq fd1ac <__cxa_atexit@plt+0xf038c> │ │ │ │ b fd1c4 <__cxa_atexit@plt+0xf03a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq lr, r0, #224, 14 @ 0x3800000 │ │ │ │ + rscseq sp, r0, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #160 @ 0xa0 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fd32c <__cxa_atexit@plt+0xf050c> │ │ │ │ @@ -246078,25 +246078,25 @@ │ │ │ │ add fp, sp, #12 │ │ │ │ sub r0, r6, #103 @ 0x67 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ ldm fp, {r4, r7, fp} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #160 @ 0xa0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffdf10 │ │ │ │ @ instruction: 0xffffe1a4 │ │ │ │ @ instruction: 0xffffe0f4 │ │ │ │ @ instruction: 0xfffff6e4 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - tsteq r1, #8, 26 @ 0x200 │ │ │ │ - rscseq lr, r0, #68, 12 @ 0x4400000 │ │ │ │ + tsteq r1, #24, 26 @ 0x600 │ │ │ │ + rscseq sp, r0, #68, 12 @ 0x4400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ mov lr, r4 │ │ │ │ cmp fp, r0 │ │ │ │ @@ -246167,59 +246167,59 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ str r3, [r5, #-12] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stmdb r5, {r3, r4} │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r2 │ │ │ │ b fd4a0 <__cxa_atexit@plt+0xf0680> │ │ │ │ mov r0, #76 @ 0x4c │ │ │ │ str r0, [lr, #828] @ 0x33c │ │ │ │ ldr r0, [lr, #-8] │ │ │ │ mov r4, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - tsteq r1, #172, 22 @ 0x2b000 │ │ │ │ + tsteq r1, #188, 22 @ 0x2f000 │ │ │ │ @ instruction: 0xffffd3a4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ - rscseq lr, r0, #216, 8 @ 0xd8000000 │ │ │ │ + rscseq sp, r0, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fd4f4 <__cxa_atexit@plt+0xf06d4> │ │ │ │ ldr r3, [pc, #44] @ fd50c <__cxa_atexit@plt+0xf06ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ ldr r3, [r5, #20] │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #20] @ fd510 <__cxa_atexit@plt+0xf06f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq lr, r0, #172, 8 @ 0xac000000 │ │ │ │ - rscseq lr, r0, #132, 8 @ 0x84000000 │ │ │ │ + rscseq sp, r0, #172, 8 @ 0xac000000 │ │ │ │ + rscseq sp, r0, #132, 8 @ 0x84000000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ fd538 <__cxa_atexit@plt+0xf0718> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq lr, r0, #92, 8 @ 0x5c000000 │ │ │ │ + rscseq sp, r0, #92, 8 @ 0x5c000000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #268 @ 0x10c │ │ │ │ cmp r3, r8 │ │ │ │ bcc fd750 <__cxa_atexit@plt+0xf0930> │ │ │ │ ldr r3, [pc, #512] @ fd760 <__cxa_atexit@plt+0xf0940> │ │ │ │ @@ -246347,31 +246347,31 @@ │ │ │ │ str r3, [r6, #168] @ 0xa8 │ │ │ │ sub r7, r8, #71 @ 0x47 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, #268 @ 0x10c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffd308 │ │ │ │ @ instruction: 0xffffd614 │ │ │ │ @ instruction: 0xffffd5bc │ │ │ │ @ instruction: 0xffffd4c8 │ │ │ │ @ instruction: 0xffffd664 │ │ │ │ @ instruction: 0xffffd398 │ │ │ │ - tsteq r1, #188, 20 @ 0xbc000 │ │ │ │ - tsteq r1, #60, 20 @ 0x3c000 │ │ │ │ + tsteq r1, #204, 20 @ 0xcc000 │ │ │ │ + tsteq r1, #76, 20 @ 0x4c000 │ │ │ │ @ instruction: 0xffffd910 │ │ │ │ @ instruction: 0xffffd718 │ │ │ │ @ instruction: 0xffffda2c │ │ │ │ @ instruction: 0xffffd950 │ │ │ │ @ instruction: 0xffffd9b4 │ │ │ │ @ instruction: 0xffffd5dc │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - rscseq lr, r0, #8, 4 @ 0x80000000 │ │ │ │ + rscseq sp, r0, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi fd850 <__cxa_atexit@plt+0xf0a30> │ │ │ │ ldr r2, [pc, #188] @ fd87c <__cxa_atexit@plt+0xf0a5c> │ │ │ │ @@ -246399,15 +246399,15 @@ │ │ │ │ ldr r7, [pc, #116] @ fd88c <__cxa_atexit@plt+0xf0a6c> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r7, r9 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r1, [r5, #12] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ @@ -246421,18 +246421,18 @@ │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - rscseq lr, r0, #64, 2 │ │ │ │ - rscseq lr, r0, #92, 2 │ │ │ │ + rscseq sp, r0, #64, 2 │ │ │ │ + rscseq sp, r0, #92, 2 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - rscseq lr, r0, #24, 2 │ │ │ │ + rscseq sp, r0, #24, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [pc, #112] @ fd91c <__cxa_atexit@plt+0xf0afc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ @@ -246449,28 +246449,28 @@ │ │ │ │ bhi fd904 <__cxa_atexit@plt+0xf0ae4> │ │ │ │ ldr r0, [pc, #64] @ fd924 <__cxa_atexit@plt+0xf0b04> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ fd920 <__cxa_atexit@plt+0xf0b00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rscseq lr, r0, #156 @ 0x9c │ │ │ │ + rscseq sp, r0, #156 @ 0x9c │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - rscseq lr, r0, #128 @ 0x80 │ │ │ │ + rscseq sp, r0, #128 @ 0x80 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ str r0, [r5, #8] │ │ │ │ sub r0, r5, #12 │ │ │ │ @@ -246478,29 +246478,29 @@ │ │ │ │ bhi fd96c <__cxa_atexit@plt+0xf0b4c> │ │ │ │ ldr r0, [pc, #44] @ fd984 <__cxa_atexit@plt+0xf0b64> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5, #-4] │ │ │ │ add r0, pc, r0 │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #20] @ fd988 <__cxa_atexit@plt+0xf0b68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stm r5, {r1, r3} │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbbc │ │ │ │ - rscseq lr, r0, #52 @ 0x34 │ │ │ │ - rscseq lr, r0, #32 │ │ │ │ + rscseq sp, r0, #52 @ 0x34 │ │ │ │ + rscseq sp, r0, #32 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b fd7ac <__cxa_atexit@plt+0xf098c> │ │ │ │ - rscseq sp, r0, #224, 24 @ 0xe000 │ │ │ │ + rscseq ip, r0, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fd9ec <__cxa_atexit@plt+0xf0bcc> │ │ │ │ @@ -246515,15 +246515,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq sp, r0, #136, 24 @ 0x8800 │ │ │ │ + rscseq ip, r0, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r5 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ sub r3, r7, #4 │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -246532,15 +246532,15 @@ │ │ │ │ and r2, r9, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne fda44 <__cxa_atexit@plt+0xf0c24> │ │ │ │ ldr r7, [pc, #144] @ fdac8 <__cxa_atexit@plt+0xf0ca8> │ │ │ │ ldr r9, [pc, #144] @ fdacc <__cxa_atexit@plt+0xf0cac> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ - b 3fc008 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ + b 3dc260 <__cxa_atexit@plt+0x3cf440> │ │ │ │ stm r7, {r8, sl} │ │ │ │ str r9, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r7, r2 │ │ │ │ bcc fdaa0 <__cxa_atexit@plt+0xf0c80> │ │ │ │ ldr r7, [pc, #112] @ fdad4 <__cxa_atexit@plt+0xf0cb4> │ │ │ │ @@ -246564,22 +246564,22 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffff8ecc │ │ │ │ - rscseq sp, r0, #44, 24 @ 0x2c00 │ │ │ │ - rscseq sp, r0, #56, 24 @ 0x3800 │ │ │ │ - rscseq sp, r0, #240, 22 @ 0x3c000 │ │ │ │ + rscseq ip, r0, #44, 24 @ 0x2c00 │ │ │ │ + rscseq ip, r0, #56, 24 @ 0x3800 │ │ │ │ + rscseq ip, r0, #240, 22 @ 0x3c000 │ │ │ │ @ instruction: 0xffff8d40 │ │ │ │ @ instruction: 0xffff8e24 │ │ │ │ - rscseq sp, r0, #112, 28 @ 0x700 │ │ │ │ + rscseq ip, r0, #112, 28 @ 0x700 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r1, r5, #4 │ │ │ │ mov lr, r8 │ │ │ │ cmp fp, r1 │ │ │ │ bhi fdb60 <__cxa_atexit@plt+0xf0d40> │ │ │ │ @@ -246603,15 +246603,15 @@ │ │ │ │ add r1, r6, #8 │ │ │ │ stm r1, {r8, ip, lr} │ │ │ │ ldr r5, [pc, #88] @ fdba8 <__cxa_atexit@plt+0xf0d88> │ │ │ │ add r5, pc, r5 │ │ │ │ stmdb r6, {r5, r8, r9} │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b fdb7c <__cxa_atexit@plt+0xf0d5c> │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ @@ -246619,34 +246619,34 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r9, ip │ │ │ │ mov sl, lr │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r0, #204, 26 @ 0x3300 │ │ │ │ + rscseq ip, r0, #204, 26 @ 0x3300 │ │ │ │ @ instruction: 0xffffaf0c │ │ │ │ @ instruction: 0xffffad70 │ │ │ │ @ instruction: 0xffffabdc │ │ │ │ - rscseq sp, r0, #0, 28 │ │ │ │ + rscseq ip, r0, #0, 28 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fdbe0 <__cxa_atexit@plt+0xf0dc0> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ stmdb r5, {r7, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r2 │ │ │ │ b fd7ac <__cxa_atexit@plt+0xf098c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r0, #220, 20 @ 0xdc000 │ │ │ │ + rscseq ip, r0, #220, 20 @ 0xdc000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fdc54 <__cxa_atexit@plt+0xf0e34> │ │ │ │ @@ -246660,51 +246660,51 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi fdc60 <__cxa_atexit@plt+0xf0e40> │ │ │ │ ldr r7, [pc, #68] @ fdc78 <__cxa_atexit@plt+0xf0e58> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r7, r9 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ fdc74 <__cxa_atexit@plt+0xf0e54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq sp, r0, #100, 20 @ 0x64000 │ │ │ │ + rscseq ip, r0, #100, 20 @ 0x64000 │ │ │ │ @ instruction: 0xffff9634 │ │ │ │ - rscseq sp, r0, #76, 20 @ 0x4c000 │ │ │ │ + rscseq ip, r0, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi fdcb4 <__cxa_atexit@plt+0xf0e94> │ │ │ │ ldr r7, [pc, #36] @ fdcc8 <__cxa_atexit@plt+0xf0ea8> │ │ │ │ stm r5, {r8, r9} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #16] @ fdccc <__cxa_atexit@plt+0xf0eac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff95c0 │ │ │ │ - rscseq sp, r0, #12, 20 @ 0xc000 │ │ │ │ - rscseq sp, r0, #236, 24 @ 0xec00 │ │ │ │ + rscseq ip, r0, #12, 20 @ 0xc000 │ │ │ │ + rscseq ip, r0, #236, 24 @ 0xec00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fdd28 <__cxa_atexit@plt+0xf0f08> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ @@ -246717,31 +246717,31 @@ │ │ │ │ str r8, [r5, #-16] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ fdd54 <__cxa_atexit@plt+0xf0f34> │ │ │ │ ldr r2, [pc, #28] @ fdd58 <__cxa_atexit@plt+0xf0f38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov sl, r9 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r0, #40, 18 @ 0xa0000 │ │ │ │ - rscseq sp, r0, #96, 18 @ 0x180000 │ │ │ │ - rscseq sp, r0, #148, 18 @ 0x250000 │ │ │ │ + rscseq ip, r0, #40, 18 @ 0xa0000 │ │ │ │ + rscseq ip, r0, #96, 18 @ 0x180000 │ │ │ │ + rscseq ip, r0, #148, 18 @ 0x250000 │ │ │ │ @ instruction: 0xffff89b8 │ │ │ │ - rscseq sp, r0, #8, 24 @ 0x800 │ │ │ │ + rscseq ip, r0, #8, 24 @ 0x800 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fdd9c <__cxa_atexit@plt+0xf0f7c> │ │ │ │ @@ -246787,18 +246787,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #76, 4 @ 0xc0000004 │ │ │ │ - rscseq sp, r0, #240, 14 @ 0x3c00000 │ │ │ │ + tsteq r1, #92, 4 @ 0xc0000005 │ │ │ │ + rscseq ip, r0, #240, 14 @ 0x3c00000 │ │ │ │ @ instruction: 0xffff7f64 │ │ │ │ - rscseq sp, r0, #20, 16 @ 0x140000 │ │ │ │ + rscseq ip, r0, #20, 16 @ 0x140000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp fp, r7 │ │ │ │ bhi fdf8c <__cxa_atexit@plt+0xf116c> │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ @@ -246897,21 +246897,21 @@ │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - rscseq sp, r0, #40, 12 @ 0x2800000 │ │ │ │ - rscseq sp, r0, #44, 20 @ 0x2c000 │ │ │ │ + rscseq ip, r0, #40, 12 @ 0x2800000 │ │ │ │ + rscseq ip, r0, #44, 20 @ 0x2c000 │ │ │ │ @ instruction: 0xffff77e8 │ │ │ │ @ instruction: 0xffff7750 │ │ │ │ @ instruction: 0xffff78c0 │ │ │ │ @ instruction: 0xffff79a4 │ │ │ │ - tsteq r1, #160, 6 @ 0x80000002 │ │ │ │ + tsteq r1, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #320] @ fe160 <__cxa_atexit@plt+0xf1340> │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov sl, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -246987,22 +246987,22 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, sl │ │ │ │ mov r6, r3 │ │ │ │ mov r7, lr │ │ │ │ mov fp, ip │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ @ instruction: 0xffff6fd0 │ │ │ │ @ instruction: 0xffff6f7c │ │ │ │ - tsteq r1, #172 @ 0xac │ │ │ │ - rscseq sp, r0, #136, 8 @ 0x88000000 │ │ │ │ + tsteq r1, #188 @ 0xbc │ │ │ │ + rscseq ip, r0, #136, 8 @ 0x88000000 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - tsteq r1, #136, 6 @ 0x20000002 │ │ │ │ + tsteq r1, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc fe20c <__cxa_atexit@plt+0xf13ec> │ │ │ │ @@ -247033,17 +247033,17 @@ │ │ │ │ ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r7, [r3, #56] @ 0x38 │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ str r2, [r3, #52] @ 0x34 │ │ │ │ bx r0 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ - tsteq r1, #116, 4 @ 0x40000007 │ │ │ │ + tsteq r1, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi fe27c <__cxa_atexit@plt+0xf145c> │ │ │ │ @@ -247058,24 +247058,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #48, 28 @ 0x300 │ │ │ │ - tsteq r1, #240, 26 @ 0x3c00 │ │ │ │ + tsteq r1, #64, 28 @ 0x400 │ │ │ │ + tsteq r1, #0, 28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi fe304 <__cxa_atexit@plt+0xf14e4> │ │ │ │ @@ -247092,40 +247092,40 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #176, 26 @ 0x2c00 │ │ │ │ - tsteq r1, #156, 26 @ 0x2700 │ │ │ │ + tsteq r1, #192, 26 @ 0x3000 │ │ │ │ + tsteq r1, #172, 26 @ 0x2b00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fe35c <__cxa_atexit@plt+0xf153c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ fe364 <__cxa_atexit@plt+0xf1544> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #204, 24 @ 0xcc00 │ │ │ │ + tsteq r1, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi fe3e8 <__cxa_atexit@plt+0xf15c8> │ │ │ │ @@ -247149,59 +247149,59 @@ │ │ │ │ ldr r5, [pc, #60] @ fe40c <__cxa_atexit@plt+0xf15ec> │ │ │ │ ldr fp, [sp] │ │ │ │ str r9, [r3, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #-4] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - tsteq r1, #104, 24 @ 0x6800 │ │ │ │ + tsteq r1, #120, 24 @ 0x7800 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fe448 <__cxa_atexit@plt+0xf1628> │ │ │ │ ldr r2, [pc, #36] @ fe450 <__cxa_atexit@plt+0xf1630> │ │ │ │ ldr r1, [pc, #36] @ fe454 <__cxa_atexit@plt+0xf1634> │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r0, #4, 4 @ 0x40000000 │ │ │ │ - tsteq r1, #224, 22 @ 0x38000 │ │ │ │ + rscseq ip, r0, #4, 4 @ 0x40000000 │ │ │ │ + tsteq r1, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fe48c <__cxa_atexit@plt+0xf166c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ fe494 <__cxa_atexit@plt+0xf1674> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #156, 22 @ 0x27000 │ │ │ │ + tsteq r1, #172, 22 @ 0x2b000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi fe504 <__cxa_atexit@plt+0xf16e4> │ │ │ │ @@ -247220,24 +247220,24 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - tsteq r1, #64, 22 @ 0x10000 │ │ │ │ + tsteq r1, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -247278,26 +247278,26 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ b a5690 <__cxa_atexit@plt+0x98870> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r1, #80, 20 @ 0x50000 │ │ │ │ + tsteq r1, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ fe610 <__cxa_atexit@plt+0xf17f0> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ b 936c0 <__cxa_atexit@plt+0x868a0> │ │ │ │ - rscseq sp, r0, #8 │ │ │ │ - rscseq ip, r0, #208, 30 @ 0x340 │ │ │ │ + rscseq ip, r0, #8 │ │ │ │ + rscseq fp, r0, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fe674 <__cxa_atexit@plt+0xf1854> │ │ │ │ ldr lr, [pc, #72] @ fe67c <__cxa_atexit@plt+0xf185c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -247316,31 +247316,31 @@ │ │ │ │ str r9, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b f3328 <__cxa_atexit@plt+0xe6508> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, #200, 18 @ 0x320000 │ │ │ │ - rscseq ip, r0, #96, 30 @ 0x180 │ │ │ │ + tsteq r1, #216, 18 @ 0x360000 │ │ │ │ + rscseq fp, r0, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ fe6b8 <__cxa_atexit@plt+0xf1898> │ │ │ │ ldr r2, [pc, #32] @ fe6bc <__cxa_atexit@plt+0xf189c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov sl, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ b 936c0 <__cxa_atexit@plt+0x868a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rscseq ip, r0, #104, 30 @ 0x1a0 │ │ │ │ - rscseq ip, r0, #36, 30 @ 0x90 │ │ │ │ + rscseq fp, r0, #104, 30 @ 0x1a0 │ │ │ │ + rscseq fp, r0, #36, 30 @ 0x90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r6, [pc, #356] @ fe83c <__cxa_atexit@plt+0xf1a1c> │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -247426,29 +247426,29 @@ │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r0, r0, r0, ror #4 │ │ │ │ @ instruction: 0xffff6ff4 │ │ │ │ @ instruction: 0xffff6f58 │ │ │ │ @ instruction: 0xffff70b4 │ │ │ │ @ instruction: 0xffff71b0 │ │ │ │ - tsteq r1, #172, 22 @ 0x2b000 │ │ │ │ + tsteq r1, #188, 22 @ 0x2f000 │ │ │ │ @ instruction: 0xffff6894 │ │ │ │ @ instruction: 0xffff6840 │ │ │ │ - tsteq r1, #108, 18 @ 0x1b0000 │ │ │ │ - rscseq ip, r0, #152, 26 @ 0x2600 │ │ │ │ - rscseq ip, r0, #228, 26 @ 0x3900 │ │ │ │ + tsteq r1, #124, 18 @ 0x1f0000 │ │ │ │ + rscseq fp, r0, #152, 26 @ 0x2600 │ │ │ │ + rscseq fp, r0, #228, 26 @ 0x3900 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - rscseq ip, r0, #48, 28 @ 0x300 │ │ │ │ + rscseq fp, r0, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r6, [pc, #188] @ fe944 <__cxa_atexit@plt+0xf1b24> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -247492,22 +247492,22 @@ │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffff6770 │ │ │ │ @ instruction: 0xffff671c │ │ │ │ - tsteq r1, #72, 16 @ 0x480000 │ │ │ │ - rscseq ip, r0, #144, 24 @ 0x9000 │ │ │ │ + tsteq r1, #88, 16 @ 0x580000 │ │ │ │ + rscseq fp, r0, #144, 24 @ 0x9000 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - rscseq ip, r0, #12, 26 @ 0x300 │ │ │ │ + rscseq fp, r0, #12, 26 @ 0x300 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc fe9ac <__cxa_atexit@plt+0xf1b8c> │ │ │ │ @@ -247521,18 +247521,18 @@ │ │ │ │ add r8, r2, #1 │ │ │ │ str r7, [r5] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r9, [sl, #12] │ │ │ │ b a6110 <__cxa_atexit@plt+0x992f0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - rscseq ip, r0, #120, 24 @ 0x7800 │ │ │ │ - rscseq sp, r0, #12 │ │ │ │ + rscseq fp, r0, #120, 24 @ 0x7800 │ │ │ │ + rscseq ip, r0, #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fe9f0 <__cxa_atexit@plt+0xf1bd0> │ │ │ │ ldr r3, [pc, #28] @ fea00 <__cxa_atexit@plt+0xf1be0> │ │ │ │ @@ -247541,26 +247541,26 @@ │ │ │ │ stmib r5, {r8, r9} │ │ │ │ b 9330c <__cxa_atexit@plt+0x864ec> │ │ │ │ ldr r7, [pc, #12] @ fea04 <__cxa_atexit@plt+0xf1be4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq sp, r0, #0 │ │ │ │ - rscseq ip, r0, #200, 30 @ 0x320 │ │ │ │ + rscseq ip, r0, #0 │ │ │ │ + rscseq fp, r0, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ fea2c <__cxa_atexit@plt+0xf1c0c> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq ip, r0, #160, 30 @ 0x280 │ │ │ │ + rscseq fp, r0, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fea7c <__cxa_atexit@plt+0xf1c5c> │ │ │ │ @@ -247573,28 +247573,28 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ b a5790 <__cxa_atexit@plt+0x98970> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq ip, r0, #64, 30 @ 0x100 │ │ │ │ + rscseq fp, r0, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ feab4 <__cxa_atexit@plt+0xf1c94> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b a5810 <__cxa_atexit@plt+0x989f0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq ip, r0, #24, 30 @ 0x60 │ │ │ │ + rscseq fp, r0, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc feb58 <__cxa_atexit@plt+0xf1d38> │ │ │ │ @@ -247628,15 +247628,15 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str sl, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ b fde58 <__cxa_atexit@plt+0xf1038> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffffb30 │ │ │ │ @ instruction: 0xfffffa00 │ │ │ │ @ instruction: 0xfffff83c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -247653,22 +247653,22 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r1, #92, 16 @ 0x5c0000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r1, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, sl │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ - rscseq ip, r0, #16, 28 @ 0x100 │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ + rscseq fp, r0, #16, 28 @ 0x100 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fec14 <__cxa_atexit@plt+0xf1df4> │ │ │ │ ldr r2, [pc, #32] @ fec24 <__cxa_atexit@plt+0xf1e04> │ │ │ │ @@ -247678,16 +247678,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b a5710 <__cxa_atexit@plt+0x988f0> │ │ │ │ ldr r7, [pc, #12] @ fec28 <__cxa_atexit@plt+0xf1e08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq ip, r0, #232, 26 @ 0x3a00 │ │ │ │ - rscseq ip, r0, #200, 26 @ 0x3200 │ │ │ │ + rscseq fp, r0, #232, 26 @ 0x3a00 │ │ │ │ + rscseq fp, r0, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi fec60 <__cxa_atexit@plt+0xf1e40> │ │ │ │ ldr r7, [pc, #40] @ fec78 <__cxa_atexit@plt+0xf1e58> │ │ │ │ @@ -247699,31 +247699,31 @@ │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [pc, #16] @ fec7c <__cxa_atexit@plt+0xf1e5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - rscseq ip, r0, #136, 26 @ 0x2200 │ │ │ │ - rscseq ip, r0, #136, 26 @ 0x2200 │ │ │ │ + rscseq fp, r0, #136, 26 @ 0x2200 │ │ │ │ + rscseq fp, r0, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fecb4 <__cxa_atexit@plt+0xf1e94> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ fecbc <__cxa_atexit@plt+0xf1e9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b effc0 <__cxa_atexit@plt+0xe31a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #116, 6 @ 0xd0000001 │ │ │ │ + tsteq r1, #132, 6 @ 0x10000002 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fed34 <__cxa_atexit@plt+0xf1f14> │ │ │ │ @@ -247753,20 +247753,20 @@ │ │ │ │ b fed44 <__cxa_atexit@plt+0xf1f24> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ fed54 <__cxa_atexit@plt+0xf1f34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r0, #204, 24 @ 0xcc00 │ │ │ │ + rscseq fp, r0, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq ip, r0, #8, 26 @ 0x200 │ │ │ │ - rscseq ip, r0, #0, 26 │ │ │ │ + rscseq fp, r0, #8, 26 @ 0x200 │ │ │ │ + rscseq fp, r0, #0, 26 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - tsteq r1, #252, 4 @ 0xc000000f │ │ │ │ + tsteq r1, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc feda0 <__cxa_atexit@plt+0xf1f80> │ │ │ │ @@ -247774,17 +247774,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r1, #240, 4 │ │ │ │ - rscseq ip, r0, #96, 24 @ 0x6000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r1, #0, 6 │ │ │ │ + rscseq fp, r0, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fee28 <__cxa_atexit@plt+0xf2008> │ │ │ │ @@ -247814,20 +247814,20 @@ │ │ │ │ b fee38 <__cxa_atexit@plt+0xf2018> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ fee48 <__cxa_atexit@plt+0xf2028> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r0, #216, 22 @ 0x36000 │ │ │ │ + rscseq fp, r0, #216, 22 @ 0x36000 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - rscseq ip, r0, #20, 24 @ 0x1400 │ │ │ │ - rscseq ip, r0, #12, 24 @ 0xc00 │ │ │ │ + rscseq fp, r0, #20, 24 @ 0x1400 │ │ │ │ + rscseq fp, r0, #12, 24 @ 0xc00 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - tsteq r1, #8, 4 @ 0x80000000 │ │ │ │ + tsteq r1, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -247840,17 +247840,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ feeb4 <__cxa_atexit@plt+0xf2094> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #204, 12 @ 0xcc00000 │ │ │ │ - rscseq ip, r0, #144, 22 @ 0x24000 │ │ │ │ - sbcseq r6, r3, #26214400 @ 0x1900000 │ │ │ │ + tsteq r1, #220, 12 @ 0xdc00000 │ │ │ │ + rscseq fp, r0, #144, 22 @ 0x24000 │ │ │ │ + sbcseq r6, r3, #1493172224 @ 0x59000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -247894,19 +247894,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - rscseq ip, r0, #204, 20 @ 0xcc000 │ │ │ │ - tsteq r1, #40, 12 @ 0x2800000 │ │ │ │ + rscseq fp, r0, #204, 20 @ 0xcc000 │ │ │ │ + tsteq r1, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #92] @ ff008 <__cxa_atexit@plt+0xf21e8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -247925,17 +247925,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r1, #120, 10 @ 0x1e000000 │ │ │ │ + tsteq r1, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ff054 <__cxa_atexit@plt+0xf2234> │ │ │ │ @@ -247947,16 +247947,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r1, #36, 10 @ 0x9000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r1, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ff0fc <__cxa_atexit@plt+0xf22dc> │ │ │ │ ldr r3, [pc, #160] @ ff124 <__cxa_atexit@plt+0xf2304> │ │ │ │ @@ -247996,19 +247996,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - rscseq ip, r0, #56, 18 @ 0xe0000 │ │ │ │ - tsteq r1, #144, 8 @ 0x90000000 │ │ │ │ + rscseq fp, r0, #56, 18 @ 0xe0000 │ │ │ │ + tsteq r1, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ ff1a4 <__cxa_atexit@plt+0xf2384> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -248028,17 +248028,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r1, #224, 6 @ 0x80000003 │ │ │ │ + tsteq r1, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ff1f0 <__cxa_atexit@plt+0xf23d0> │ │ │ │ @@ -248050,17 +248050,17 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r1, #140, 6 @ 0x30000002 │ │ │ │ - rscseq ip, r0, #56, 16 @ 0x380000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r1, #156, 6 @ 0x70000002 │ │ │ │ + rscseq fp, r0, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ff26c <__cxa_atexit@plt+0xf244c> │ │ │ │ ldr r2, [pc, #88] @ ff27c <__cxa_atexit@plt+0xf245c> │ │ │ │ @@ -248074,49 +248074,49 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ ff284 <__cxa_atexit@plt+0xf2464> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq ip, r0, #220, 14 @ 0x3700000 │ │ │ │ - rscseq ip, r0, #180, 14 @ 0x2d00000 │ │ │ │ + rscseq fp, r0, #220, 14 @ 0x3700000 │ │ │ │ + rscseq fp, r0, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ ff2b0 <__cxa_atexit@plt+0xf2490> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq ip, r0, #136, 14 @ 0x2200000 │ │ │ │ + rscseq fp, r0, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ ff2dc <__cxa_atexit@plt+0xf24bc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ ff2e0 <__cxa_atexit@plt+0xf24c0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fbf68 <__cxa_atexit@plt+0x3ef148> │ │ │ │ + b 3dc1c0 <__cxa_atexit@plt+0x3cf3a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r1, #136, 4 @ 0x80000008 │ │ │ │ + tsteq r1, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ff328 <__cxa_atexit@plt+0xf2508> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -248128,20 +248128,20 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbf70 <__cxa_atexit@plt+0x3ef150> │ │ │ │ + b 3dc1c8 <__cxa_atexit@plt+0x3cf3a8> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r1, #152, 26 @ 0x2600 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r1, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ff3b0 <__cxa_atexit@plt+0xf2590> │ │ │ │ ldr r1, [pc, #84] @ ff3bc <__cxa_atexit@plt+0xf259c> │ │ │ │ @@ -248156,36 +248156,36 @@ │ │ │ │ cmp r2, #2 │ │ │ │ beq ff3a0 <__cxa_atexit@plt+0xf2580> │ │ │ │ cmp r2, #0 │ │ │ │ bne ff3a4 <__cxa_atexit@plt+0xf2584> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r8, [pc, #24] @ ff3c4 <__cxa_atexit@plt+0xf25a4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc398 <__cxa_atexit@plt+0x3ef578> │ │ │ │ + b 3dc5f0 <__cxa_atexit@plt+0x3cf7d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r1, #168, 24 @ 0xa800 │ │ │ │ - tsteq r1, #184, 2 @ 0x2e │ │ │ │ + tsteq r1, #184, 24 @ 0xb800 │ │ │ │ + tsteq r1, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ff3e8 <__cxa_atexit@plt+0xf25c8> │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #4] @ ff3f4 <__cxa_atexit@plt+0xf25d4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc398 <__cxa_atexit@plt+0x3ef578> │ │ │ │ - tsteq r1, #116, 2 │ │ │ │ + b 3dc5f0 <__cxa_atexit@plt+0x3cf7d0> │ │ │ │ + tsteq r1, #132, 2 @ 0x21 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ff43c <__cxa_atexit@plt+0xf261c> │ │ │ │ @@ -248194,25 +248194,25 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #44] @ ff454 <__cxa_atexit@plt+0xf2634> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r3, [pc, #40] @ ff458 <__cxa_atexit@plt+0xf2638> │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ ldr r7, [pc, #24] @ ff45c <__cxa_atexit@plt+0xf263c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r1, #64, 2 │ │ │ │ - tsteq r1, #56, 2 │ │ │ │ - rscseq ip, r0, #28, 12 @ 0x1c00000 │ │ │ │ - rscseq ip, r0, #244, 10 @ 0x3d000000 │ │ │ │ + tsteq r1, #80, 2 │ │ │ │ + tsteq r1, #72, 2 │ │ │ │ + rscseq fp, r0, #28, 12 @ 0x1c00000 │ │ │ │ + rscseq fp, r0, #244, 10 @ 0x3d000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc ff4a0 <__cxa_atexit@plt+0xf2680> │ │ │ │ @@ -248222,15 +248222,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r8, #8] │ │ │ │ b 14ee18 <__cxa_atexit@plt+0x141ff8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -248240,16 +248240,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r1, #188, 22 @ 0x2f000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r1, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi ff554 <__cxa_atexit@plt+0xf2734> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -248264,25 +248264,25 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [pc, #48] @ ff578 <__cxa_atexit@plt+0xf2758> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r5, r9} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #236, 20 @ 0xec000 │ │ │ │ - tsteq r1, #236, 20 @ 0xec000 │ │ │ │ - tsteq r1, #16, 22 @ 0x4000 │ │ │ │ + tsteq r1, #252, 20 @ 0xfc000 │ │ │ │ + tsteq r1, #252, 20 @ 0xfc000 │ │ │ │ + tsteq r1, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ff5d4 <__cxa_atexit@plt+0xf27b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -248296,24 +248296,24 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r1, [r8, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq r1, #100, 20 @ 0x64000 │ │ │ │ + tsteq r1, #116, 20 @ 0x74000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -248325,15 +248325,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #48, 20 @ 0x30000 │ │ │ │ + tsteq r1, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -248360,16 +248360,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq r1, #220, 28 @ 0xdc0 │ │ │ │ - tsteq r1, #212, 28 @ 0xd40 │ │ │ │ + tsteq r1, #236, 28 @ 0xec0 │ │ │ │ + tsteq r1, #228, 28 @ 0xe40 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ff70c <__cxa_atexit@plt+0xf28ec> │ │ │ │ ldr r2, [pc, #36] @ ff71c <__cxa_atexit@plt+0xf28fc> │ │ │ │ @@ -248380,17 +248380,17 @@ │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 14cea8 <__cxa_atexit@plt+0x140088> │ │ │ │ ldr r7, [pc, #16] @ ff724 <__cxa_atexit@plt+0xf2904> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r1, #112, 28 @ 0x700 │ │ │ │ - rscseq ip, r0, #124, 6 @ 0xf0000001 │ │ │ │ - rscseq ip, r0, #88, 6 @ 0x60000001 │ │ │ │ + tsteq r1, #128, 28 @ 0x800 │ │ │ │ + rscseq fp, r0, #124, 6 @ 0xf0000001 │ │ │ │ + rscseq fp, r0, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ff758 <__cxa_atexit@plt+0xf2938> │ │ │ │ ldr r3, [pc, #40] @ ff770 <__cxa_atexit@plt+0xf2950> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ @@ -248399,15 +248399,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 14e14c <__cxa_atexit@plt+0x14132c> │ │ │ │ ldr r7, [pc, #12] @ ff76c <__cxa_atexit@plt+0xf294c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #216, 16 @ 0xd80000 │ │ │ │ + tsteq r1, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -248420,17 +248420,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, lr} │ │ │ │ sub r7, r6, #2 │ │ │ │ str r1, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - tsteq r1, #220, 16 @ 0xdc0000 │ │ │ │ + tsteq r1, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi ff828 <__cxa_atexit@plt+0xf2a08> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -248445,25 +248445,25 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [pc, #48] @ ff84c <__cxa_atexit@plt+0xf2a2c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r5, r9} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #24, 16 @ 0x180000 │ │ │ │ - tsteq r1, #24, 16 @ 0x180000 │ │ │ │ - tsteq r1, #60, 16 @ 0x3c0000 │ │ │ │ + tsteq r1, #40, 16 @ 0x280000 │ │ │ │ + tsteq r1, #40, 16 @ 0x280000 │ │ │ │ + tsteq r1, #76, 16 @ 0x4c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ff8a8 <__cxa_atexit@plt+0xf2a88> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -248477,24 +248477,24 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r1, [r8, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq r1, #144, 14 @ 0x2400000 │ │ │ │ + tsteq r1, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -248506,15 +248506,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #92, 14 @ 0x1700000 │ │ │ │ + tsteq r1, #108, 14 @ 0x1b00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -248541,16 +248541,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq r1, #8, 24 @ 0x800 │ │ │ │ - tsteq r1, #0, 24 │ │ │ │ + tsteq r1, #24, 24 @ 0x1800 │ │ │ │ + tsteq r1, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ff9e0 <__cxa_atexit@plt+0xf2bc0> │ │ │ │ ldr r2, [pc, #36] @ ff9f0 <__cxa_atexit@plt+0xf2bd0> │ │ │ │ @@ -248561,17 +248561,17 @@ │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 14cea8 <__cxa_atexit@plt+0x140088> │ │ │ │ ldr r7, [pc, #16] @ ff9f8 <__cxa_atexit@plt+0xf2bd8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r1, #160, 22 @ 0x28000 │ │ │ │ - rscseq ip, r0, #188 @ 0xbc │ │ │ │ - rscseq ip, r0, #132 @ 0x84 │ │ │ │ + tsteq r1, #176, 22 @ 0x2c000 │ │ │ │ + rscseq fp, r0, #188 @ 0xbc │ │ │ │ + rscseq fp, r0, #132 @ 0x84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ffa2c <__cxa_atexit@plt+0xf2c0c> │ │ │ │ ldr r3, [pc, #40] @ ffa44 <__cxa_atexit@plt+0xf2c24> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ @@ -248580,15 +248580,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 14e14c <__cxa_atexit@plt+0x14132c> │ │ │ │ ldr r7, [pc, #12] @ ffa40 <__cxa_atexit@plt+0xf2c20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #4, 12 @ 0x400000 │ │ │ │ + tsteq r1, #20, 12 @ 0x1400000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -248601,17 +248601,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, lr} │ │ │ │ sub r7, r6, #2 │ │ │ │ str r1, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - tsteq r1, #8, 12 @ 0x800000 │ │ │ │ + tsteq r1, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ffb38 <__cxa_atexit@plt+0xf2d18> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -248625,15 +248625,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc ffb44 <__cxa_atexit@plt+0xf2d24> │ │ │ │ cmp r8, #1 │ │ │ │ bne ffaf8 <__cxa_atexit@plt+0xf2cd8> │ │ │ │ ldr r7, [pc, #116] @ ffb64 <__cxa_atexit@plt+0xf2d44> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r7, [pc, #108] @ ffb6c <__cxa_atexit@plt+0xf2d4c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [pc, #100] @ ffb70 <__cxa_atexit@plt+0xf2d50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [pc, #96] @ ffb74 <__cxa_atexit@plt+0xf2d54> │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -248641,31 +248641,31 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ ffb68 <__cxa_atexit@plt+0xf2d48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #84, 10 @ 0x15000000 │ │ │ │ - rscseq ip, r0, #168 @ 0xa8 │ │ │ │ - rscseq ip, r0, #80 @ 0x50 │ │ │ │ + tsteq r1, #100, 10 @ 0x19000000 │ │ │ │ + rscseq fp, r0, #168 @ 0xa8 │ │ │ │ + rscseq fp, r0, #80 @ 0x50 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - tsteq r1, #76, 12 @ 0x4c00000 │ │ │ │ - tsteq r1, #60, 10 @ 0xf000000 │ │ │ │ + tsteq r1, #92, 12 @ 0x5c00000 │ │ │ │ + tsteq r1, #76, 10 @ 0x13000000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -248696,20 +248696,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ ffc14 <__cxa_atexit@plt+0xf2df4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r0, #232, 30 @ 0x3a0 │ │ │ │ - rscseq fp, r0, #160, 30 @ 0x280 │ │ │ │ + rscseq sl, r0, #232, 30 @ 0x3a0 │ │ │ │ + rscseq sl, r0, #160, 30 @ 0x280 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - tsteq r1, #144, 10 @ 0x24000000 │ │ │ │ - tsteq r1, #120, 8 @ 0x78000000 │ │ │ │ - rscseq fp, r0, #144, 30 @ 0x240 │ │ │ │ + tsteq r1, #160, 10 @ 0x28000000 │ │ │ │ + tsteq r1, #136, 8 @ 0x88000000 │ │ │ │ + rscseq sl, r0, #144, 30 @ 0x240 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -248725,17 +248725,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ ffc8c <__cxa_atexit@plt+0xf2e6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r0, #108, 30 @ 0x1b0 │ │ │ │ - tsteq r1, #252, 6 @ 0xf0000003 │ │ │ │ - rscseq fp, r0, #80, 30 @ 0x140 │ │ │ │ + rscseq sl, r0, #108, 30 @ 0x1b0 │ │ │ │ + tsteq r1, #12, 8 @ 0xc000000 │ │ │ │ + rscseq sl, r0, #80, 30 @ 0x140 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -248756,25 +248756,25 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [pc, #48] @ ffd28 <__cxa_atexit@plt+0xf2f08> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r5, r9} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #60, 6 @ 0xf0000000 │ │ │ │ - tsteq r1, #60, 6 @ 0xf0000000 │ │ │ │ - tsteq r1, #96, 6 @ 0x80000001 │ │ │ │ + tsteq r1, #76, 6 @ 0x30000001 │ │ │ │ + tsteq r1, #76, 6 @ 0x30000001 │ │ │ │ + tsteq r1, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ffd84 <__cxa_atexit@plt+0xf2f64> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -248788,24 +248788,24 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r1, [r8, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq r1, #180, 4 @ 0x4000000b │ │ │ │ + tsteq r1, #196, 4 @ 0x4000000c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -248817,15 +248817,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #128, 4 │ │ │ │ + tsteq r1, #144, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -248852,16 +248852,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq r1, #44, 14 @ 0xb00000 │ │ │ │ - tsteq r1, #36, 14 @ 0x900000 │ │ │ │ + tsteq r1, #60, 14 @ 0xf00000 │ │ │ │ + tsteq r1, #52, 14 @ 0xd00000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ffebc <__cxa_atexit@plt+0xf309c> │ │ │ │ ldr r2, [pc, #36] @ ffecc <__cxa_atexit@plt+0xf30ac> │ │ │ │ @@ -248872,17 +248872,17 @@ │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 14cea8 <__cxa_atexit@plt+0x140088> │ │ │ │ ldr r7, [pc, #16] @ ffed4 <__cxa_atexit@plt+0xf30b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r1, #200, 12 @ 0xc800000 │ │ │ │ - rscseq fp, r0, #32, 26 @ 0x800 │ │ │ │ - rscseq fp, r0, #168, 22 @ 0x2a000 │ │ │ │ + tsteq r1, #216, 12 @ 0xd800000 │ │ │ │ + rscseq sl, r0, #32, 26 @ 0x800 │ │ │ │ + rscseq sl, r0, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne fff08 <__cxa_atexit@plt+0xf30e8> │ │ │ │ ldr r3, [pc, #40] @ fff20 <__cxa_atexit@plt+0xf3100> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ @@ -248891,15 +248891,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 14e14c <__cxa_atexit@plt+0x14132c> │ │ │ │ ldr r7, [pc, #12] @ fff1c <__cxa_atexit@plt+0xf30fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #40, 2 │ │ │ │ + tsteq r1, #56, 2 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -248912,62 +248912,62 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, lr} │ │ │ │ sub r7, r6, #2 │ │ │ │ str r1, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - tsteq r1, #44, 2 │ │ │ │ + tsteq r1, #60, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi fffd4 <__cxa_atexit@plt+0xf31b4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq fffcc <__cxa_atexit@plt+0xf31ac> │ │ │ │ ldr r3, [pc, #48] @ fffdc <__cxa_atexit@plt+0xf31bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ fffe0 <__cxa_atexit@plt+0xf31c0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #128 @ 0x80 │ │ │ │ - tsteq r1, #104 @ 0x68 │ │ │ │ - rscseq fp, r0, #16, 24 @ 0x1000 │ │ │ │ + tsteq r1, #144 @ 0x90 │ │ │ │ + tsteq r1, #120 @ 0x78 │ │ │ │ + rscseq sl, r0, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 100020 <__cxa_atexit@plt+0xf3200> │ │ │ │ ldr r8, [pc, #36] @ 100028 <__cxa_atexit@plt+0xf3208> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #32] @ 10002c <__cxa_atexit@plt+0xf320c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r0, #240, 22 @ 0x3c000 │ │ │ │ - tsteq r1, #8 │ │ │ │ + rscseq sl, r0, #240, 22 @ 0x3c000 │ │ │ │ + tsteq r1, #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -248979,15 +248979,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #248, 30 @ 0x3e0 │ │ │ │ + tsteq r1, #8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1000b4 <__cxa_atexit@plt+0xf3294> │ │ │ │ ldr r2, [pc, #36] @ 1000c4 <__cxa_atexit@plt+0xf32a4> │ │ │ │ @@ -248998,17 +248998,17 @@ │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 14cea8 <__cxa_atexit@plt+0x140088> │ │ │ │ ldr r7, [pc, #16] @ 1000cc <__cxa_atexit@plt+0xf32ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r1, #212, 8 @ 0xd4000000 │ │ │ │ - rscseq fp, r0, #92, 22 @ 0x17000 │ │ │ │ - rscseq fp, r0, #52, 22 @ 0xd000 │ │ │ │ + tsteq r1, #228, 8 @ 0xe4000000 │ │ │ │ + rscseq sl, r0, #92, 22 @ 0x17000 │ │ │ │ + rscseq sl, r0, #52, 22 @ 0xd000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 100100 <__cxa_atexit@plt+0xf32e0> │ │ │ │ ldr r3, [pc, #40] @ 100118 <__cxa_atexit@plt+0xf32f8> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ @@ -249017,17 +249017,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 14e14c <__cxa_atexit@plt+0x14132c> │ │ │ │ ldr r7, [pc, #12] @ 100114 <__cxa_atexit@plt+0xf32f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #48, 30 @ 0xc0 │ │ │ │ + tsteq r1, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq fp, r0, #216, 20 @ 0xd8000 │ │ │ │ + rscseq sl, r0, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10019c <__cxa_atexit@plt+0xf337c> │ │ │ │ @@ -249053,39 +249053,39 @@ │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - tsteq r1, #28, 30 @ 0x70 │ │ │ │ - tsteq r1, #4, 8 @ 0x4000000 │ │ │ │ - tsteq r1, #252, 6 @ 0xf0000003 │ │ │ │ - rscseq fp, r0, #56, 20 @ 0x38000 │ │ │ │ + tsteq r1, #44, 30 @ 0xb0 │ │ │ │ + tsteq r1, #20, 8 @ 0x14000000 │ │ │ │ + tsteq r1, #12, 8 @ 0xc000000 │ │ │ │ + rscseq sl, r0, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1001f8 <__cxa_atexit@plt+0xf33d8> │ │ │ │ ldr r8, [pc, #36] @ 100200 <__cxa_atexit@plt+0xf33e0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #32] @ 100204 <__cxa_atexit@plt+0xf33e4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r0, #24, 20 @ 0x18000 │ │ │ │ - tsteq r1, #48, 28 @ 0x300 │ │ │ │ + rscseq sl, r0, #24, 20 @ 0x18000 │ │ │ │ + tsteq r1, #64, 28 @ 0x400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -249097,15 +249097,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #32, 28 @ 0x200 │ │ │ │ + tsteq r1, #48, 28 @ 0x300 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10028c <__cxa_atexit@plt+0xf346c> │ │ │ │ ldr r2, [pc, #36] @ 10029c <__cxa_atexit@plt+0xf347c> │ │ │ │ @@ -249116,17 +249116,17 @@ │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 14cea8 <__cxa_atexit@plt+0x140088> │ │ │ │ ldr r7, [pc, #16] @ 1002a4 <__cxa_atexit@plt+0xf3484> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r1, #0, 6 │ │ │ │ - rscseq fp, r0, #152, 18 @ 0x260000 │ │ │ │ - rscseq fp, r0, #92, 18 @ 0x170000 │ │ │ │ + tsteq r1, #16, 6 @ 0x40000000 │ │ │ │ + rscseq sl, r0, #152, 18 @ 0x260000 │ │ │ │ + rscseq sl, r0, #92, 18 @ 0x170000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1002d8 <__cxa_atexit@plt+0xf34b8> │ │ │ │ ldr r3, [pc, #40] @ 1002f0 <__cxa_atexit@plt+0xf34d0> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ @@ -249135,17 +249135,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 14e14c <__cxa_atexit@plt+0x14132c> │ │ │ │ ldr r7, [pc, #12] @ 1002ec <__cxa_atexit@plt+0xf34cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #88, 26 @ 0x1600 │ │ │ │ + tsteq r1, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq fp, r0, #0, 18 │ │ │ │ + rscseq sl, r0, #0, 18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 100374 <__cxa_atexit@plt+0xf3554> │ │ │ │ @@ -249171,39 +249171,39 @@ │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - tsteq r1, #68, 26 @ 0x1100 │ │ │ │ - tsteq r1, #44, 4 @ 0xc0000002 │ │ │ │ - tsteq r1, #36, 4 @ 0x40000002 │ │ │ │ - rscseq fp, r0, #96, 16 @ 0x600000 │ │ │ │ + tsteq r1, #84, 26 @ 0x1500 │ │ │ │ + tsteq r1, #60, 4 @ 0xc0000003 │ │ │ │ + tsteq r1, #52, 4 @ 0x40000003 │ │ │ │ + rscseq sl, r0, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1003d0 <__cxa_atexit@plt+0xf35b0> │ │ │ │ ldr r8, [pc, #36] @ 1003d8 <__cxa_atexit@plt+0xf35b8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #32] @ 1003dc <__cxa_atexit@plt+0xf35bc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r0, #64, 16 @ 0x400000 │ │ │ │ - tsteq r1, #88, 24 @ 0x5800 │ │ │ │ + rscseq sl, r0, #64, 16 @ 0x400000 │ │ │ │ + tsteq r1, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -249215,15 +249215,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #72, 24 @ 0x4800 │ │ │ │ + tsteq r1, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 100464 <__cxa_atexit@plt+0xf3644> │ │ │ │ ldr r2, [pc, #36] @ 100474 <__cxa_atexit@plt+0xf3654> │ │ │ │ @@ -249234,17 +249234,17 @@ │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 14cea8 <__cxa_atexit@plt+0x140088> │ │ │ │ ldr r7, [pc, #16] @ 10047c <__cxa_atexit@plt+0xf365c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r1, #44, 2 │ │ │ │ - rscseq fp, r0, #212, 14 @ 0x3500000 │ │ │ │ - rscseq fp, r0, #132, 14 @ 0x2100000 │ │ │ │ + tsteq r1, #60, 2 │ │ │ │ + rscseq sl, r0, #212, 14 @ 0x3500000 │ │ │ │ + rscseq sl, r0, #132, 14 @ 0x2100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1004b0 <__cxa_atexit@plt+0xf3690> │ │ │ │ ldr r3, [pc, #40] @ 1004c8 <__cxa_atexit@plt+0xf36a8> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ @@ -249253,17 +249253,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 14e14c <__cxa_atexit@plt+0x14132c> │ │ │ │ ldr r7, [pc, #12] @ 1004c4 <__cxa_atexit@plt+0xf36a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #128, 22 @ 0x20000 │ │ │ │ + tsteq r1, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq fp, r0, #40, 14 @ 0xa00000 │ │ │ │ + rscseq sl, r0, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10054c <__cxa_atexit@plt+0xf372c> │ │ │ │ @@ -249289,20 +249289,20 @@ │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - tsteq r1, #108, 22 @ 0x1b000 │ │ │ │ - tsteq r1, #84 @ 0x54 │ │ │ │ - tsteq r1, #76 @ 0x4c │ │ │ │ + tsteq r1, #124, 22 @ 0x1f000 │ │ │ │ + tsteq r1, #100 @ 0x64 │ │ │ │ + tsteq r1, #92 @ 0x5c │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1005fc <__cxa_atexit@plt+0xf37dc> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ @@ -249330,60 +249330,60 @@ │ │ │ │ add sl, r3, #12 │ │ │ │ add r6, r3, #20 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sl, {r0, r1, lr} │ │ │ │ str r2, [r3, #4] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #28] @ 100620 <__cxa_atexit@plt+0xf3800> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ - tsteq r1, #112, 24 @ 0x7000 │ │ │ │ - tsteq r1, #160, 20 @ 0xa0000 │ │ │ │ - rscseq fp, r0, #84, 12 @ 0x5400000 │ │ │ │ + tsteq r1, #128, 24 @ 0x8000 │ │ │ │ + tsteq r1, #176, 20 @ 0xb0000 │ │ │ │ + rscseq sl, r0, #84, 12 @ 0x5400000 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - sbcseq r5, r3, #125 @ 0x7d │ │ │ │ + sbcseq r4, r3, #3024 @ 0xbd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 100664 <__cxa_atexit@plt+0xf3844> │ │ │ │ ldr r8, [pc, #36] @ 10066c <__cxa_atexit@plt+0xf384c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #32] @ 100670 <__cxa_atexit@plt+0xf3850> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbcseq r5, r3, #19 │ │ │ │ - tsteq r1, #196, 18 @ 0x310000 │ │ │ │ + sbcseq r4, r3, #1328 @ 0x530 │ │ │ │ + tsteq r1, #212, 18 @ 0x350000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1006b0 <__cxa_atexit@plt+0xf3890> │ │ │ │ ldr r3, [pc, #40] @ 1006c0 <__cxa_atexit@plt+0xf38a0> │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sl, #4]! │ │ │ │ mov r8, #0 │ │ │ │ str r2, [sl, #8] │ │ │ │ - b 3fc200 <__cxa_atexit@plt+0x3ef3e0> │ │ │ │ + b 3dc458 <__cxa_atexit@plt+0x3cf638> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ @@ -249404,25 +249404,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 100748 <__cxa_atexit@plt+0xf3928> │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - tsteq r1, #28, 18 @ 0x70000 │ │ │ │ - sbcseq r4, r3, #388 @ 0x184 │ │ │ │ + tsteq r1, #44, 18 @ 0xb0000 │ │ │ │ + sbcseq r4, r3, #10304 @ 0x2840 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 100790 <__cxa_atexit@plt+0xf3970> │ │ │ │ @@ -249431,15 +249431,15 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #12] │ │ │ │ str r3, [sl, #4]! │ │ │ │ mov r8, #0 │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ - b 3fc200 <__cxa_atexit@plt+0x3ef3e0> │ │ │ │ + b 3dc458 <__cxa_atexit@plt+0x3cf638> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -249462,41 +249462,41 @@ │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [pc, #60] @ 100834 <__cxa_atexit@plt+0xf3a14> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - sbcseq r4, r3, #2160 @ 0x870 │ │ │ │ - tsteq r1, #56, 16 @ 0x380000 │ │ │ │ - tsteq r1, #44, 20 @ 0x2c000 │ │ │ │ - tsteq r1, #92, 16 @ 0x5c0000 │ │ │ │ + sbcseq r4, r3, #50944 @ 0xc700 │ │ │ │ + tsteq r1, #72, 16 @ 0x480000 │ │ │ │ + tsteq r1, #60, 20 @ 0x3c000 │ │ │ │ + tsteq r1, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 100874 <__cxa_atexit@plt+0xf3a54> │ │ │ │ ldr r3, [pc, #40] @ 100884 <__cxa_atexit@plt+0xf3a64> │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sl, #4]! │ │ │ │ mov r8, #0 │ │ │ │ str r2, [sl, #8] │ │ │ │ - b 3fc200 <__cxa_atexit@plt+0x3ef3e0> │ │ │ │ + b 3dc458 <__cxa_atexit@plt+0x3cf638> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ @@ -249517,25 +249517,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 10090c <__cxa_atexit@plt+0xf3aec> │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - tsteq r1, #88, 14 @ 0x1600000 │ │ │ │ - sbcseq r4, r3, #10048 @ 0x2740 │ │ │ │ + tsteq r1, #104, 14 @ 0x1a00000 │ │ │ │ + sbcseq r4, r3, #226304 @ 0x37400 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 100954 <__cxa_atexit@plt+0xf3b34> │ │ │ │ @@ -249544,15 +249544,15 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #12] │ │ │ │ str r3, [sl, #4]! │ │ │ │ mov r8, #0 │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ - b 3fc200 <__cxa_atexit@plt+0x3ef3e0> │ │ │ │ + b 3dc458 <__cxa_atexit@plt+0x3cf638> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -249575,25 +249575,25 @@ │ │ │ │ ldr r8, [pc, #60] @ 1009f4 <__cxa_atexit@plt+0xf3bd4> │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - tsteq r1, #120, 12 @ 0x7800000 │ │ │ │ - sbcseq r4, r3, #42240 @ 0xa500 │ │ │ │ + tsteq r1, #136, 12 @ 0x8800000 │ │ │ │ + sbcseq r4, r3, #937984 @ 0xe5000 │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -249629,29 +249629,29 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r2, #12] │ │ │ │ str sl, [r2, #16] │ │ │ │ str r0, [r2, #4] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #36] @ 100ad4 <__cxa_atexit@plt+0xf3cb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - tsteq r1, #216, 14 @ 0x3600000 │ │ │ │ - tsteq r1, #8, 12 @ 0x800000 │ │ │ │ - rscseq fp, r0, #168, 2 @ 0x2a │ │ │ │ + tsteq r1, #232, 14 @ 0x3a00000 │ │ │ │ + tsteq r1, #24, 12 @ 0x1800000 │ │ │ │ + rscseq sl, r0, #168, 2 @ 0x2a │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - sbcseq r4, r3, #222208 @ 0x36400 │ │ │ │ + sbcseq r4, r3, #102400 @ 0x19000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 100b24 <__cxa_atexit@plt+0xf3d04> │ │ │ │ @@ -249667,15 +249667,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 100b3c <__cxa_atexit@plt+0xf3d1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq fp, r0, #48, 2 │ │ │ │ + rscseq sl, r0, #48, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #228] @ 100c34 <__cxa_atexit@plt+0xf3e14> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -249718,32 +249718,32 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r0, [r6, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #48] @ 100c44 <__cxa_atexit@plt+0xf3e24> │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r6, #32 │ │ │ │ str lr, [r5] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ bx r1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - tsteq r1, #124, 12 @ 0x7c00000 │ │ │ │ - tsteq r1, #172, 8 @ 0xac000000 │ │ │ │ - rscseq fp, r0, #56 @ 0x38 │ │ │ │ + tsteq r1, #140, 12 @ 0x8c00000 │ │ │ │ + tsteq r1, #188, 8 @ 0xbc000000 │ │ │ │ + rscseq sl, r0, #56 @ 0x38 │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ - sbcseq r4, r3, #479232 @ 0x75000 │ │ │ │ + sbcseq r4, r3, #11862016 @ 0xb50000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -249776,30 +249776,30 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r8, pc, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #4] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #40] @ 100d24 <__cxa_atexit@plt+0xf3f04> │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str lr, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - tsteq r1, #132, 10 @ 0x21000000 │ │ │ │ - tsteq r1, #180, 6 @ 0xd0000002 │ │ │ │ - rscseq sl, r0, #88, 30 @ 0x160 │ │ │ │ + tsteq r1, #148, 10 @ 0x25000000 │ │ │ │ + tsteq r1, #196, 6 @ 0x10000003 │ │ │ │ + rscseq r9, r0, #88, 30 @ 0x160 │ │ │ │ @ instruction: 0xfffffa70 │ │ │ │ - sbcseq r4, r3, #2244608 @ 0x224000 │ │ │ │ + sbcseq r4, r3, #52690944 @ 0x3240000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 100dbc <__cxa_atexit@plt+0xf3f9c> │ │ │ │ ldr r3, [pc, #168] @ 100df8 <__cxa_atexit@plt+0xf3fd8> │ │ │ │ @@ -249822,15 +249822,15 @@ │ │ │ │ str r2, [r7, #16]! │ │ │ │ str r9, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 100e00 <__cxa_atexit@plt+0xf3fe0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -249843,18 +249843,18 @@ │ │ │ │ str r6, [r5, #-16]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - rscseq sl, r0, #120, 28 @ 0x780 │ │ │ │ - rscseq sl, r0, #160, 28 @ 0xa00 │ │ │ │ + rscseq r9, r0, #120, 28 @ 0x780 │ │ │ │ + rscseq r9, r0, #160, 28 @ 0xa00 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ - sbcseq r4, r3, #14221312 @ 0xd90000 │ │ │ │ + sbcseq r4, r3, #6553600 @ 0x640000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -249867,38 +249867,38 @@ │ │ │ │ str r6, [r9, #4]! │ │ │ │ mov r6, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r6, #16]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r1, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #40] @ 100e90 <__cxa_atexit@plt+0xf4070> │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff910 │ │ │ │ - sbcseq r4, r3, #1638400 @ 0x190000 │ │ │ │ - rscseq sl, r0, #224, 26 @ 0x3800 │ │ │ │ + sbcseq r4, r3, #93323264 @ 0x5900000 │ │ │ │ + rscseq r9, r0, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 100eb8 <__cxa_atexit@plt+0xf4098> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ - rscseq sl, r0, #184, 26 @ 0x2e00 │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ + rscseq r9, r0, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 100f58 <__cxa_atexit@plt+0xf4138> │ │ │ │ @@ -249924,15 +249924,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ str r2, [r6, #16]! │ │ │ │ mov r8, r3 │ │ │ │ str r0, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 100fa0 <__cxa_atexit@plt+0xf4180> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -249946,19 +249946,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq r1, #48, 2 │ │ │ │ - rscseq sl, r0, #216, 24 @ 0xd800 │ │ │ │ - rscseq sl, r0, #8, 26 @ 0x200 │ │ │ │ + tsteq r1, #64, 2 │ │ │ │ + rscseq r9, r0, #216, 24 @ 0xd800 │ │ │ │ + rscseq r9, r0, #8, 26 @ 0x200 │ │ │ │ @ instruction: 0xfffff830 │ │ │ │ - sbcseq r4, r3, #14942208 @ 0xe40000 │ │ │ │ + sbcseq r4, r3, #507510784 @ 0x1e400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #116] @ 101034 <__cxa_atexit@plt+0xf4214> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -249974,82 +249974,82 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r9, #4]! │ │ │ │ mov r6, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r6, #16]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #44] @ 101040 <__cxa_atexit@plt+0xf4220> │ │ │ │ mov r1, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #100 @ 0x64 │ │ │ │ + tsteq r1, #116 @ 0x74 │ │ │ │ @ instruction: 0xfffff760 │ │ │ │ - sbcseq r4, r3, #110100480 @ 0x6900000 │ │ │ │ - rscseq sl, r0, #56, 24 @ 0x3800 │ │ │ │ + sbcseq r4, r3, #-1459617792 @ 0xa9000000 │ │ │ │ + rscseq r9, r0, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 101080 <__cxa_atexit@plt+0xf4260> │ │ │ │ ldr r2, [pc, #40] @ 10108c <__cxa_atexit@plt+0xf426c> │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r3, [pc, #28] @ 101090 <__cxa_atexit@plt+0xf4270> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 20a106c <__cxa_atexit@plt+0x209424c> │ │ │ │ + b 20a0f54 <__cxa_atexit@plt+0x2094134> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #176, 30 @ 0x2c0 │ │ │ │ - tsteq r1, #28, 10 @ 0x7000000 │ │ │ │ + tsteq r1, #192, 30 @ 0x300 │ │ │ │ + tsteq r1, #44, 10 @ 0xb000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1010cc <__cxa_atexit@plt+0xf42ac> │ │ │ │ ldr r8, [pc, #36] @ 1010d4 <__cxa_atexit@plt+0xf42b4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #32] @ 1010d8 <__cxa_atexit@plt+0xf42b8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbcseq r4, r3, #717225984 @ 0x2ac00000 │ │ │ │ - tsteq r1, #92, 30 @ 0x170 │ │ │ │ + sbcseq r4, r3, #-1409286141 @ 0xac000003 │ │ │ │ + tsteq r1, #108, 30 @ 0x1b0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 101118 <__cxa_atexit@plt+0xf42f8> │ │ │ │ ldr r3, [pc, #40] @ 101128 <__cxa_atexit@plt+0xf4308> │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sl, #4]! │ │ │ │ mov r8, #0 │ │ │ │ str r2, [sl, #8] │ │ │ │ - b 3fc200 <__cxa_atexit@plt+0x3ef3e0> │ │ │ │ + b 3dc458 <__cxa_atexit@plt+0x3cf638> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ @@ -250070,25 +250070,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 1011b0 <__cxa_atexit@plt+0xf4390> │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - tsteq r1, #180, 28 @ 0xb40 │ │ │ │ - sbcseq r4, r3, #-704643072 @ 0xd6000000 │ │ │ │ + tsteq r1, #196, 28 @ 0xc40 │ │ │ │ + sbcseq r4, r3, #1476395008 @ 0x58000000 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1011f4 <__cxa_atexit@plt+0xf43d4> │ │ │ │ @@ -250096,15 +250096,15 @@ │ │ │ │ add r7, r7, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldm r7, {r1, r3, r7} │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #12] │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r8, #8] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ @@ -250121,21 +250121,21 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - sbcseq r4, r3, #-402653181 @ 0xe8000003 │ │ │ │ + sbcseq r4, r3, #-1610612733 @ 0xa0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1012d8 <__cxa_atexit@plt+0xf44b8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -250153,41 +250153,41 @@ │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [pc, #60] @ 101300 <__cxa_atexit@plt+0xf44e0> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - sbcseq r4, r3, #-335544318 @ 0xec000002 │ │ │ │ - tsteq r1, #108, 26 @ 0x1b00 │ │ │ │ - tsteq r1, #96, 30 @ 0x180 │ │ │ │ - tsteq r1, #144, 26 @ 0x2400 │ │ │ │ + sbcseq r4, r3, #-1073741762 @ 0xc000003e │ │ │ │ + tsteq r1, #124, 26 @ 0x1f00 │ │ │ │ + tsteq r1, #112, 30 @ 0x1c0 │ │ │ │ + tsteq r1, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 101340 <__cxa_atexit@plt+0xf4520> │ │ │ │ ldr r3, [pc, #40] @ 101350 <__cxa_atexit@plt+0xf4530> │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sl, #4]! │ │ │ │ mov r8, #0 │ │ │ │ str r2, [sl, #8] │ │ │ │ - b 3fc200 <__cxa_atexit@plt+0x3ef3e0> │ │ │ │ + b 3dc458 <__cxa_atexit@plt+0x3cf638> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ @@ -250208,25 +250208,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 1013d8 <__cxa_atexit@plt+0xf45b8> │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - tsteq r1, #140, 24 @ 0x8c00 │ │ │ │ - sbcseq r4, r3, #-536870902 @ 0xe000000a │ │ │ │ + tsteq r1, #156, 24 @ 0x9c00 │ │ │ │ + sbcseq r4, r3, #238 @ 0xee │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 10141c <__cxa_atexit@plt+0xf45fc> │ │ │ │ @@ -250234,15 +250234,15 @@ │ │ │ │ add r7, r7, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldm r7, {r1, r3, r7} │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #12] │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r8, #8] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -250265,25 +250265,25 @@ │ │ │ │ ldr r8, [pc, #60] @ 1014bc <__cxa_atexit@plt+0xf469c> │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - tsteq r1, #176, 22 @ 0x2c000 │ │ │ │ - sbcseq r4, r3, #-2147483603 @ 0x8000002d │ │ │ │ + tsteq r1, #192, 22 @ 0x30000 │ │ │ │ + sbcseq r3, r3, #984 @ 0x3d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -250307,16 +250307,16 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - tsteq r1, #44, 26 @ 0xb00 │ │ │ │ - tsteq r1, #76, 22 @ 0x13000 │ │ │ │ + tsteq r1, #60, 26 @ 0xf00 │ │ │ │ + tsteq r1, #92, 22 @ 0x17000 │ │ │ │ andeq r0, r3, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -250344,15 +250344,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - rscseq sl, r0, #204, 12 @ 0xcc00000 │ │ │ │ + rscseq r9, r0, #204, 12 @ 0xcc00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 101618 <__cxa_atexit@plt+0xf47f8> │ │ │ │ @@ -250368,15 +250368,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 101630 <__cxa_atexit@plt+0xf4810> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq sl, r0, #100, 12 @ 0x6400000 │ │ │ │ + rscseq r9, r0, #100, 12 @ 0x6400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #160] @ 1016e4 <__cxa_atexit@plt+0xf48c4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ @@ -250417,15 +250417,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff9c4 │ │ │ │ @ instruction: 0xfffffb60 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - rscseq sl, r0, #172, 10 @ 0x2b000000 │ │ │ │ + rscseq r9, r0, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r5 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r6, #4] │ │ │ │ @@ -250457,15 +250457,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff910 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ - rscseq sl, r0, #8, 10 @ 0x2000000 │ │ │ │ + rscseq r9, r0, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 101824 <__cxa_atexit@plt+0xf4a04> │ │ │ │ @@ -250489,15 +250489,15 @@ │ │ │ │ str r7, [r6, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, r6, #12 │ │ │ │ str r9, [r6, #8] │ │ │ │ stm lr, {r2, r6, sl} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fc3a0 <__cxa_atexit@plt+0x3ef580> │ │ │ │ + b 3dc5f8 <__cxa_atexit@plt+0x3cf7d8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 101864 <__cxa_atexit@plt+0xf4a44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -250507,17 +250507,17 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq r1, #176, 16 @ 0xb00000 │ │ │ │ - rscseq sl, r0, #60, 8 @ 0x3c000000 │ │ │ │ - rscseq sl, r0, #92, 8 @ 0x5c000000 │ │ │ │ + tsteq r1, #192, 16 @ 0xc00000 │ │ │ │ + rscseq r9, r0, #60, 8 @ 0x3c000000 │ │ │ │ + rscseq r9, r0, #92, 8 @ 0x5c000000 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ @ instruction: 0xfffffa10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #96] @ 1018e4 <__cxa_atexit@plt+0xf4ac4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ @@ -250533,36 +250533,36 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, r3, #12 │ │ │ │ str r9, [r3, #8] │ │ │ │ stm lr, {r2, r3, sl} │ │ │ │ - b 3fc3a0 <__cxa_atexit@plt+0x3ef580> │ │ │ │ + b 3dc5f8 <__cxa_atexit@plt+0x3cf7d8> │ │ │ │ ldr r7, [pc, #32] @ 1018f0 <__cxa_atexit@plt+0xf4ad0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #0, 16 │ │ │ │ + tsteq r1, #16, 16 @ 0x100000 │ │ │ │ @ instruction: 0xfffff79c │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ - rscseq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + rscseq r9, r0, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 101918 <__cxa_atexit@plt+0xf4af8> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ - rscseq sl, r0, #128, 6 │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ + rscseq r9, r0, #128, 6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1019bc <__cxa_atexit@plt+0xf4b9c> │ │ │ │ @@ -250590,15 +250590,15 @@ │ │ │ │ str r7, [r6, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, r6, #12 │ │ │ │ str r9, [r6, #8] │ │ │ │ stm lr, {r2, r6, sl} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fc3a0 <__cxa_atexit@plt+0x3ef580> │ │ │ │ + b 3dc5f8 <__cxa_atexit@plt+0x3cf7d8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 101a00 <__cxa_atexit@plt+0xf4be0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -250609,18 +250609,18 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq r1, #48, 14 @ 0xc00000 │ │ │ │ - tsteq r1, #196, 12 @ 0xc400000 │ │ │ │ - rscseq sl, r0, #164, 4 @ 0x4000000a │ │ │ │ - rscseq sl, r0, #204, 4 @ 0xc000000c │ │ │ │ + tsteq r1, #64, 14 @ 0x1000000 │ │ │ │ + tsteq r1, #212, 12 @ 0xd400000 │ │ │ │ + rscseq r9, r0, #164, 4 @ 0x4000000a │ │ │ │ + rscseq r9, r0, #204, 4 @ 0xc000000c │ │ │ │ @ instruction: 0xfffff6bc │ │ │ │ @ instruction: 0xfffff87c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #112] @ 101a90 <__cxa_atexit@plt+0xf4c70> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ @@ -250640,37 +250640,37 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, r3, #12 │ │ │ │ str r9, [r3, #8] │ │ │ │ stm lr, {r2, r3, sl} │ │ │ │ - b 3fc3a0 <__cxa_atexit@plt+0x3ef580> │ │ │ │ + b 3dc5f8 <__cxa_atexit@plt+0x3cf7d8> │ │ │ │ ldr r7, [pc, #36] @ 101aa0 <__cxa_atexit@plt+0xf4c80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #4, 12 @ 0x400000 │ │ │ │ - tsteq r1, #84, 12 @ 0x5400000 │ │ │ │ + tsteq r1, #20, 12 @ 0x1400000 │ │ │ │ + tsteq r1, #100, 12 @ 0x6400000 │ │ │ │ @ instruction: 0xfffff5f0 │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ - rscseq sl, r0, #4, 4 @ 0x40000000 │ │ │ │ + rscseq r9, r0, #4, 4 @ 0x40000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 101b14 <__cxa_atexit@plt+0xf4cf4> │ │ │ │ ldr r3, [pc, #56] @ 101b24 <__cxa_atexit@plt+0xf4d04> │ │ │ │ @@ -250686,15 +250686,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 101b28 <__cxa_atexit@plt+0xf4d08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq sl, r0, #244, 4 @ 0x4000000f │ │ │ │ + rscseq r9, r0, #244, 4 @ 0x4000000f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -250729,18 +250729,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq sl, r0, #92, 4 @ 0xc0000005 │ │ │ │ - tsteq r1, #252, 10 @ 0x3f000000 │ │ │ │ + rscseq r9, r0, #92, 4 @ 0xc0000005 │ │ │ │ + tsteq r1, #12, 12 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 101c1c <__cxa_atexit@plt+0xf4dfc> │ │ │ │ @@ -250749,16 +250749,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r1, #120, 10 @ 0x1e000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r1, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 101c9c <__cxa_atexit@plt+0xf4e7c> │ │ │ │ ldr r3, [pc, #120] @ 101cc4 <__cxa_atexit@plt+0xf4ea4> │ │ │ │ @@ -250788,18 +250788,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq sl, r0, #116, 2 │ │ │ │ - tsteq r1, #16, 10 @ 0x4000000 │ │ │ │ + rscseq r9, r0, #116, 2 │ │ │ │ + tsteq r1, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 101d08 <__cxa_atexit@plt+0xf4ee8> │ │ │ │ @@ -250808,16 +250808,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r1, #140, 8 @ 0x8c000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r1, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 101d88 <__cxa_atexit@plt+0xf4f68> │ │ │ │ ldr r3, [pc, #120] @ 101db0 <__cxa_atexit@plt+0xf4f90> │ │ │ │ @@ -250847,18 +250847,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq sl, r0, #140 @ 0x8c │ │ │ │ - tsteq r1, #36, 8 @ 0x24000000 │ │ │ │ + rscseq r9, r0, #140 @ 0x8c │ │ │ │ + tsteq r1, #52, 8 @ 0x34000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 101df4 <__cxa_atexit@plt+0xf4fd4> │ │ │ │ @@ -250867,156 +250867,156 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r1, #160, 6 @ 0x80000002 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r1, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 101e48 <__cxa_atexit@plt+0xf5028> │ │ │ │ ldr r3, [pc, #52] @ 101e58 <__cxa_atexit@plt+0xf5038> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 101e38 <__cxa_atexit@plt+0xf5018> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 101e5c <__cxa_atexit@plt+0xf503c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r9, r0, #208, 30 @ 0x340 │ │ │ │ + rscseq r8, r0, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 101eb8 <__cxa_atexit@plt+0xf5098> │ │ │ │ ldr r3, [pc, #52] @ 101ec8 <__cxa_atexit@plt+0xf50a8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 101ea8 <__cxa_atexit@plt+0xf5088> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 101ecc <__cxa_atexit@plt+0xf50ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r9, r0, #100, 30 @ 0x190 │ │ │ │ + rscseq r8, r0, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 101f28 <__cxa_atexit@plt+0xf5108> │ │ │ │ ldr r3, [pc, #52] @ 101f38 <__cxa_atexit@plt+0xf5118> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 101f18 <__cxa_atexit@plt+0xf50f8> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 101f3c <__cxa_atexit@plt+0xf511c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r9, r0, #248, 28 @ 0xf80 │ │ │ │ + rscseq r8, r0, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 101f98 <__cxa_atexit@plt+0xf5178> │ │ │ │ ldr r3, [pc, #52] @ 101fa8 <__cxa_atexit@plt+0xf5188> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 101f88 <__cxa_atexit@plt+0xf5168> │ │ │ │ ldr r7, [r8, #15] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 101fac <__cxa_atexit@plt+0xf518c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r9, r0, #140, 28 @ 0x8c0 │ │ │ │ + rscseq r8, r0, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 102008 <__cxa_atexit@plt+0xf51e8> │ │ │ │ ldr r3, [pc, #52] @ 102018 <__cxa_atexit@plt+0xf51f8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 101ff8 <__cxa_atexit@plt+0xf51d8> │ │ │ │ ldr r7, [r8, #19] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 10201c <__cxa_atexit@plt+0xf51fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r9, r0, #32, 28 @ 0x200 │ │ │ │ + rscseq r8, r0, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10206c <__cxa_atexit@plt+0xf524c> │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -251025,15 +251025,15 @@ │ │ │ │ sub r8, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 102084 <__cxa_atexit@plt+0xf5264> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #184, 30 @ 0x2e0 │ │ │ │ + tsteq r1, #200, 30 @ 0x320 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 102100 <__cxa_atexit@plt+0xf52e0> │ │ │ │ cmp r8, #1 │ │ │ │ @@ -251052,15 +251052,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r8, [r6, #16] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ bic r7, sl, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -251069,17 +251069,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rscseq r9, r0, #44, 26 @ 0xb00 │ │ │ │ + rscseq r8, r0, #44, 26 @ 0xb00 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -251091,18 +251091,18 @@ │ │ │ │ str r2, [r8, #4]! │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r7, [r8, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ str r0, [r8, #12] │ │ │ │ str r1, [r8, #16] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1021f0 <__cxa_atexit@plt+0xf53d0> │ │ │ │ ldr r1, [pc, #76] @ 1021f8 <__cxa_atexit@plt+0xf53d8> │ │ │ │ @@ -251115,33 +251115,33 @@ │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r2, #3 │ │ │ │ beq 1021e0 <__cxa_atexit@plt+0xf53c0> │ │ │ │ ldr r3, [pc, #44] @ 102200 <__cxa_atexit@plt+0xf53e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r2, #11] │ │ │ │ add r8, r3, #137 @ 0x89 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r1, #100, 28 @ 0x640 │ │ │ │ - tsteq r1, #96, 28 @ 0x600 │ │ │ │ + tsteq r1, #116, 28 @ 0x740 │ │ │ │ + tsteq r1, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 102224 <__cxa_atexit@plt+0xf5404> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r8, r3, #137 @ 0x89 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - tsteq r1, #28, 28 @ 0x1c0 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + tsteq r1, #44, 28 @ 0x2c0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1022cc <__cxa_atexit@plt+0xf54ac> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -251170,32 +251170,32 @@ │ │ │ │ str r9, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ str r2, [r6, #28] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ str r9, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r7, [pc, #52] @ 1022f8 <__cxa_atexit@plt+0xf54d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 1022fc <__cxa_atexit@plt+0xf54dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #196, 26 @ 0x3100 │ │ │ │ - tsteq r1, #120, 28 @ 0x780 │ │ │ │ - rscseq r9, r0, #80, 22 @ 0x14000 │ │ │ │ + tsteq r1, #212, 26 @ 0x3500 │ │ │ │ + tsteq r1, #136, 28 @ 0x880 │ │ │ │ + rscseq r8, r0, #80, 22 @ 0x14000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -251203,18 +251203,18 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 102348 <__cxa_atexit@plt+0xf5528> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #232, 24 @ 0xe800 │ │ │ │ + tsteq r1, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1023a8 <__cxa_atexit@plt+0xf5588> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -251229,24 +251229,24 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r8, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq r1, #148, 24 @ 0x9400 │ │ │ │ + tsteq r1, #164, 24 @ 0xa400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10244c <__cxa_atexit@plt+0xf562c> │ │ │ │ ldr r2, [pc, #124] @ 102468 <__cxa_atexit@plt+0xf5648> │ │ │ │ @@ -251267,25 +251267,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ mov r8, r6 │ │ │ │ mov r6, lr │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #20 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -251297,18 +251297,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #4]! │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ add lr, r8, #8 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -251343,16 +251343,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 102570 <__cxa_atexit@plt+0xf5750> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #244, 22 @ 0x3d000 │ │ │ │ - rscseq r9, r0, #216, 16 @ 0xd80000 │ │ │ │ + tsteq r1, #4, 24 @ 0x400 │ │ │ │ + rscseq r8, r0, #216, 16 @ 0xd80000 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -251364,15 +251364,15 @@ │ │ │ │ sub r8, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 102658 <__cxa_atexit@plt+0xf5838> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #108, 20 @ 0x6c000 │ │ │ │ + tsteq r1, #124, 20 @ 0x7c000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 102628 <__cxa_atexit@plt+0xf5808> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -251389,24 +251389,24 @@ │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ str r7, [r8, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r8, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - tsteq r1, #28, 20 @ 0x1c000 │ │ │ │ + tsteq r1, #44, 20 @ 0x2c000 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1026dc <__cxa_atexit@plt+0xf58bc> │ │ │ │ cmp r8, #1 │ │ │ │ @@ -251427,15 +251427,15 @@ │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ bic r7, sl, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -251444,17 +251444,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rscseq r9, r0, #88, 14 @ 0x1600000 │ │ │ │ + rscseq r8, r0, #88, 14 @ 0x1600000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -251467,159 +251467,159 @@ │ │ │ │ ldmib r5, {r0, r2} │ │ │ │ str r7, [r8, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r8, #12] │ │ │ │ str r1, [r8, #16] │ │ │ │ str r0, [r8, #20] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1027b4 <__cxa_atexit@plt+0xf5994> │ │ │ │ ldr r3, [pc, #52] @ 1027c4 <__cxa_atexit@plt+0xf59a4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 1027a4 <__cxa_atexit@plt+0xf5984> │ │ │ │ ldr r7, [r8, #23] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1027c8 <__cxa_atexit@plt+0xf59a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r9, r0, #148, 12 @ 0x9400000 │ │ │ │ + rscseq r8, r0, #148, 12 @ 0x9400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 102824 <__cxa_atexit@plt+0xf5a04> │ │ │ │ ldr r3, [pc, #52] @ 102834 <__cxa_atexit@plt+0xf5a14> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 102814 <__cxa_atexit@plt+0xf59f4> │ │ │ │ ldr r7, [r8, #27] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 102838 <__cxa_atexit@plt+0xf5a18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r9, r0, #40, 12 @ 0x2800000 │ │ │ │ + rscseq r8, r0, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #27] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 102894 <__cxa_atexit@plt+0xf5a74> │ │ │ │ ldr r3, [pc, #52] @ 1028a4 <__cxa_atexit@plt+0xf5a84> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 102884 <__cxa_atexit@plt+0xf5a64> │ │ │ │ ldr r7, [r8, #31] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1028a8 <__cxa_atexit@plt+0xf5a88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r9, r0, #204, 10 @ 0x33000000 │ │ │ │ + rscseq r8, r0, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #31] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 102904 <__cxa_atexit@plt+0xf5ae4> │ │ │ │ ldr r3, [pc, #52] @ 102914 <__cxa_atexit@plt+0xf5af4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 1028f4 <__cxa_atexit@plt+0xf5ad4> │ │ │ │ ldr r7, [r8, #35] @ 0x23 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 102918 <__cxa_atexit@plt+0xf5af8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r9, r0, #112, 10 @ 0x1c000000 │ │ │ │ + rscseq r8, r0, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #35] @ 0x23 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 102974 <__cxa_atexit@plt+0xf5b54> │ │ │ │ ldr r3, [pc, #52] @ 102984 <__cxa_atexit@plt+0xf5b64> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 102964 <__cxa_atexit@plt+0xf5b44> │ │ │ │ ldr r7, [r8, #39] @ 0x27 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 102988 <__cxa_atexit@plt+0xf5b68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r9, r0, #4, 10 @ 0x1000000 │ │ │ │ + rscseq r8, r0, #4, 10 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1029e0 <__cxa_atexit@plt+0xf5bc0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -251627,19 +251627,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 1029ec <__cxa_atexit@plt+0xf5bcc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #84, 12 @ 0x5400000 │ │ │ │ - tsteq r1, #184, 12 @ 0xb800000 │ │ │ │ + tsteq r1, #100, 12 @ 0x6400000 │ │ │ │ + tsteq r1, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 102aa0 <__cxa_atexit@plt+0xf5c80> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -251671,30 +251671,30 @@ │ │ │ │ str r5, [r6, #16] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r2, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq r1, #44, 12 @ 0x2c00000 │ │ │ │ - tsteq r1, #44, 12 @ 0x2c00000 │ │ │ │ + tsteq r1, #60, 12 @ 0x3c00000 │ │ │ │ + tsteq r1, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 102b34 <__cxa_atexit@plt+0xf5d14> │ │ │ │ @@ -251712,20 +251712,20 @@ │ │ │ │ sub r0, r6, #7 │ │ │ │ str r0, [r5, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r1, #156, 10 @ 0x27000000 │ │ │ │ - tsteq r1, #124, 10 @ 0x1f000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r1, #172, 10 @ 0x2b000000 │ │ │ │ + tsteq r1, #140, 10 @ 0x23000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 102bac <__cxa_atexit@plt+0xf5d8c> │ │ │ │ @@ -251742,24 +251742,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #8, 10 @ 0x2000000 │ │ │ │ - tsteq r1, #244, 8 @ 0xf4000000 │ │ │ │ + tsteq r1, #24, 10 @ 0x6000000 │ │ │ │ + tsteq r1, #4, 10 @ 0x1000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 102c4c <__cxa_atexit@plt+0xf5e2c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -251782,25 +251782,25 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - tsteq r1, #12, 8 @ 0xc000000 │ │ │ │ - tsteq r1, #240, 6 @ 0xc0000003 │ │ │ │ + tsteq r1, #28, 8 @ 0x1c000000 │ │ │ │ + tsteq r1, #0, 8 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 102cf0 <__cxa_atexit@plt+0xf5ed0> │ │ │ │ @@ -251823,50 +251823,50 @@ │ │ │ │ ldr r5, [pc, #60] @ 102d14 <__cxa_atexit@plt+0xf5ef4> │ │ │ │ stmdb r3, {r0, sl} │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ stm lr, {r0, r8, r9} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq r1, #100, 6 @ 0x90000001 │ │ │ │ + tsteq r1, #116, 6 @ 0xd0000001 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 102d44 <__cxa_atexit@plt+0xf5f24> │ │ │ │ ldr r3, [pc, #28] @ 102d54 <__cxa_atexit@plt+0xf5f34> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 102d58 <__cxa_atexit@plt+0xf5f38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r9, r0, #56, 2 │ │ │ │ + rscseq r8, r0, #56, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 102d7c <__cxa_atexit@plt+0xf5f5c> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -251886,18 +251886,18 @@ │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ str lr, [r3, #16]! │ │ │ │ mov r7, r3 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - rscseq r9, r0, #184, 2 @ 0x2e │ │ │ │ + rscseq r8, r0, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 102e44 <__cxa_atexit@plt+0xf6024> │ │ │ │ ldr r2, [pc, #56] @ 102e50 <__cxa_atexit@plt+0xf6030> │ │ │ │ @@ -251913,16 +251913,16 @@ │ │ │ │ b 102e64 <__cxa_atexit@plt+0xf6044> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, #244, 2 @ 0x3d │ │ │ │ - rscseq r9, r0, #84, 2 │ │ │ │ + tsteq r1, #4, 4 @ 0x40000000 │ │ │ │ + rscseq r8, r0, #84, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 102e78 <__cxa_atexit@plt+0xf6058> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @@ -251983,23 +251983,23 @@ │ │ │ │ str r2, [r6, #32] │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #112 @ 0x70 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq r9, r0, #92 @ 0x5c │ │ │ │ - rscseq r9, r0, #244 @ 0xf4 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq r8, r0, #92 @ 0x5c │ │ │ │ + rscseq r8, r0, #244 @ 0xf4 │ │ │ │ + tsteq r1, #80, 8 @ 0x50000000 │ │ │ │ tsteq r1, #64, 8 @ 0x40000000 │ │ │ │ - tsteq r1, #48, 8 @ 0x30000000 │ │ │ │ - tsteq r1, #228, 2 @ 0x39 │ │ │ │ - tsteq r1, #196, 12 @ 0xc400000 │ │ │ │ - rscseq r8, r0, #160, 30 @ 0x280 │ │ │ │ - rscseq r9, r0, #32 │ │ │ │ + tsteq r1, #244, 2 @ 0x3d │ │ │ │ + tsteq r1, #212, 12 @ 0xd400000 │ │ │ │ + rscseq r7, r0, #160, 30 @ 0x280 │ │ │ │ + rscseq r8, r0, #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub sl, r5, #24 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 103008 <__cxa_atexit@plt+0xf61e8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -252021,25 +252021,25 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r9, [r5, #-16] │ │ │ │ mov r5, sl │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 1bf6594 <__cxa_atexit@plt+0x1be9774> │ │ │ │ + b 1ede368 <__cxa_atexit@plt+0x1ed1548> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - tsteq r1, #76 @ 0x4c │ │ │ │ - tsteq r1, #240 @ 0xf0 │ │ │ │ + tsteq r1, #92 @ 0x5c │ │ │ │ + tsteq r1, #0, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1030e0 <__cxa_atexit@plt+0xf62c0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -252071,30 +252071,30 @@ │ │ │ │ str r5, [r6, #16] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r2, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq r1, #236, 30 @ 0x3b0 │ │ │ │ - tsteq r1, #236, 30 @ 0x3b0 │ │ │ │ + tsteq r1, #252, 30 @ 0x3f0 │ │ │ │ + tsteq r1, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 103174 <__cxa_atexit@plt+0xf6354> │ │ │ │ @@ -252112,20 +252112,20 @@ │ │ │ │ sub r0, r6, #7 │ │ │ │ str r0, [r5, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r1, #92, 30 @ 0x170 │ │ │ │ - tsteq r1, #60, 30 @ 0xf0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r1, #108, 30 @ 0x1b0 │ │ │ │ + tsteq r1, #76, 30 @ 0x130 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1031ec <__cxa_atexit@plt+0xf63cc> │ │ │ │ @@ -252142,24 +252142,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #200, 28 @ 0xc80 │ │ │ │ - tsteq r1, #180, 28 @ 0xb40 │ │ │ │ + tsteq r1, #216, 28 @ 0xd80 │ │ │ │ + tsteq r1, #196, 28 @ 0xc40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10328c <__cxa_atexit@plt+0xf646c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -252182,25 +252182,25 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - tsteq r1, #204, 26 @ 0x3300 │ │ │ │ - tsteq r1, #176, 26 @ 0x2c00 │ │ │ │ + tsteq r1, #220, 26 @ 0x3700 │ │ │ │ + tsteq r1, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 103330 <__cxa_atexit@plt+0xf6510> │ │ │ │ @@ -252223,54 +252223,54 @@ │ │ │ │ ldr r5, [pc, #60] @ 103354 <__cxa_atexit@plt+0xf6534> │ │ │ │ stmdb r3, {r0, sl} │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ stm lr, {r0, r8, r9} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq r1, #36, 26 @ 0x900 │ │ │ │ + tsteq r1, #52, 26 @ 0xd00 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - rscseq r8, r0, #80, 24 @ 0x5000 │ │ │ │ + rscseq r7, r0, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 103388 <__cxa_atexit@plt+0xf6568> │ │ │ │ ldr r3, [pc, #28] @ 103398 <__cxa_atexit@plt+0xf6578> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 1bf6514 <__cxa_atexit@plt+0x1be96f4> │ │ │ │ + b 1ede2e8 <__cxa_atexit@plt+0x1ed14c8> │ │ │ │ ldr r7, [pc, #12] @ 10339c <__cxa_atexit@plt+0xf657c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r8, r0, #64, 24 @ 0x4000 │ │ │ │ - rscseq r8, r0, #12, 24 @ 0xc00 │ │ │ │ + rscseq r7, r0, #64, 24 @ 0x4000 │ │ │ │ + rscseq r7, r0, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1033c4 <__cxa_atexit@plt+0xf65a4> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r8, r0, #228, 22 @ 0x39000 │ │ │ │ + rscseq r7, r0, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10343c <__cxa_atexit@plt+0xf661c> │ │ │ │ @@ -252293,18 +252293,18 @@ │ │ │ │ str r8, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ str lr, [r3, #24]! │ │ │ │ mov r7, r3 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - rscseq r8, r0, #196, 22 @ 0x31000 │ │ │ │ + rscseq r7, r0, #196, 22 @ 0x31000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10350c <__cxa_atexit@plt+0xf66ec> │ │ │ │ ldr r1, [pc, #184] @ 10352c <__cxa_atexit@plt+0xf670c> │ │ │ │ @@ -252315,15 +252315,15 @@ │ │ │ │ ldr r7, [r2, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 1034a0 <__cxa_atexit@plt+0xf6680> │ │ │ │ cmp r2, #3 │ │ │ │ bne 1034ac <__cxa_atexit@plt+0xf668c> │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #32 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 103518 <__cxa_atexit@plt+0xf66f8> │ │ │ │ @@ -252342,30 +252342,30 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ str r0, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r3, [r6, #32] │ │ │ │ sub r7, r2, #10 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r1, #156, 22 @ 0x27000 │ │ │ │ - rscseq r8, r0, #24, 20 @ 0x18000 │ │ │ │ - rscseq r8, r0, #12, 22 @ 0x3000 │ │ │ │ - rscseq r8, r0, #240, 18 @ 0x3c0000 │ │ │ │ - tsteq r1, #204, 22 @ 0x33000 │ │ │ │ - rscseq r8, r0, #208, 20 @ 0xd0000 │ │ │ │ + tsteq r1, #172, 22 @ 0x2b000 │ │ │ │ + rscseq r7, r0, #24, 20 @ 0x18000 │ │ │ │ + rscseq r7, r0, #12, 22 @ 0x3000 │ │ │ │ + rscseq r7, r0, #240, 18 @ 0x3c0000 │ │ │ │ + tsteq r1, #220, 22 @ 0x37000 │ │ │ │ + rscseq r7, r0, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 103564 <__cxa_atexit@plt+0xf6744> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @@ -252392,46 +252392,46 @@ │ │ │ │ str r1, [r6, #32] │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq r8, r0, #112, 18 @ 0x1c0000 │ │ │ │ - rscseq r8, r0, #84, 20 @ 0x54000 │ │ │ │ - rscseq r8, r0, #28, 18 @ 0x70000 │ │ │ │ - tsteq r1, #20, 22 @ 0x5000 │ │ │ │ - rscseq r8, r0, #32, 20 @ 0x20000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq r7, r0, #112, 18 @ 0x1c0000 │ │ │ │ + rscseq r7, r0, #84, 20 @ 0x54000 │ │ │ │ + rscseq r7, r0, #28, 18 @ 0x70000 │ │ │ │ + tsteq r1, #36, 22 @ 0x9000 │ │ │ │ + rscseq r7, r0, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 103624 <__cxa_atexit@plt+0xf6804> │ │ │ │ ldr r2, [pc, #40] @ 10362c <__cxa_atexit@plt+0xf680c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 103630 <__cxa_atexit@plt+0xf6810> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c02f28 <__cxa_atexit@plt+0x1bf6108> │ │ │ │ + b 1eeacfc <__cxa_atexit@plt+0x1eddedc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r1, #8, 20 @ 0x8000 │ │ │ │ - rscseq r8, r0, #196, 18 @ 0x310000 │ │ │ │ + tsteq r1, #24, 20 @ 0x18000 │ │ │ │ + rscseq r7, r0, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1c13800 <__cxa_atexit@plt+0x1c069e0> │ │ │ │ - rscseq r8, r0, #184, 18 @ 0x2e0000 │ │ │ │ + b 1efb5d4 <__cxa_atexit@plt+0x1eee7b4> │ │ │ │ + rscseq r7, r0, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1036a0 <__cxa_atexit@plt+0xf6880> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -252443,25 +252443,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c13800 <__cxa_atexit@plt+0x1c069e0> │ │ │ │ + b 1efb5d4 <__cxa_atexit@plt+0x1eee7b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - tsteq r1, #144, 18 @ 0x240000 │ │ │ │ - rscseq r8, r0, #64, 18 @ 0x100000 │ │ │ │ + tsteq r1, #160, 18 @ 0x280000 │ │ │ │ + rscseq r7, r0, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 103718 <__cxa_atexit@plt+0xf68f8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -252473,24 +252473,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c02f28 <__cxa_atexit@plt+0x1bf6108> │ │ │ │ + b 1eeacfc <__cxa_atexit@plt+0x1eddedc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - tsteq r1, #24, 18 @ 0x60000 │ │ │ │ + tsteq r1, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -252503,25 +252503,25 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ mov r8, r3 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r2, [r8, #12]! │ │ │ │ ldr r7, [pc, #40] @ 1037b0 <__cxa_atexit@plt+0xf6990> │ │ │ │ mov r9, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r7, [pc, #28] @ 1037b4 <__cxa_atexit@plt+0xf6994> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq r1, #64, 22 @ 0x10000 │ │ │ │ - rscseq r8, r0, #144, 16 @ 0x900000 │ │ │ │ + tsteq r1, #80, 22 @ 0x14000 │ │ │ │ + rscseq r7, r0, #144, 16 @ 0x900000 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10382c <__cxa_atexit@plt+0xf6a0c> │ │ │ │ ldm r5, {r8, ip} │ │ │ │ ldr sl, [r5, #8] │ │ │ │ @@ -252542,73 +252542,73 @@ │ │ │ │ ldmdb r5, {r1, r2} │ │ │ │ ldr r0, [pc, #52] @ 10384c <__cxa_atexit@plt+0xf6a2c> │ │ │ │ sub ip, r3, #28 │ │ │ │ stmdb r3, {r9, sl} │ │ │ │ add r0, pc, r0 │ │ │ │ stm ip, {r0, r1, r2, fp, lr} │ │ │ │ ldr fp, [sp] │ │ │ │ - b 1bf6344 <__cxa_atexit@plt+0x1be9524> │ │ │ │ + b 1ede118 <__cxa_atexit@plt+0x1ed12f8> │ │ │ │ ldr r7, [pc, #28] @ 103850 <__cxa_atexit@plt+0xf6a30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ - tsteq r1, #52, 16 @ 0x340000 │ │ │ │ + tsteq r1, #68, 16 @ 0x440000 │ │ │ │ andeq r0, r0, r4, asr #5 │ │ │ │ - rscseq r8, r0, #40, 16 @ 0x280000 │ │ │ │ + rscseq r7, r0, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 103888 <__cxa_atexit@plt+0xf6a68> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 103890 <__cxa_atexit@plt+0xf6a70> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #160, 14 @ 0x2800000 │ │ │ │ + tsteq r1, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1038c8 <__cxa_atexit@plt+0xf6aa8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 1038d0 <__cxa_atexit@plt+0xf6ab0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #96, 14 @ 0x1800000 │ │ │ │ + tsteq r1, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 103908 <__cxa_atexit@plt+0xf6ae8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 103910 <__cxa_atexit@plt+0xf6af0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #32, 14 @ 0x800000 │ │ │ │ + tsteq r1, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -252617,15 +252617,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -252686,15 +252686,15 @@ │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 3fc118 <__cxa_atexit@plt+0x3ef2f8> │ │ │ │ + b 3dc370 <__cxa_atexit@plt+0x3cf550> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -252706,15 +252706,15 @@ │ │ │ │ sub r8, r6, #2 │ │ │ │ sub r0, r6, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ add lr, pc, lr │ │ │ │ stmib r3, {r1, r2, lr} │ │ │ │ str r0, [r3, #16] │ │ │ │ - b 3fc118 <__cxa_atexit@plt+0x3ef2f8> │ │ │ │ + b 3dc370 <__cxa_atexit@plt+0x3cf550> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ @@ -252740,24 +252740,24 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str ip, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r2, {r0, r8} │ │ │ │ str r3, [r5, #-4] │ │ │ │ sub r8, r6, #2 │ │ │ │ mov r5, lr │ │ │ │ - b 3fbff0 <__cxa_atexit@plt+0x3ef1d0> │ │ │ │ + b 3dc248 <__cxa_atexit@plt+0x3cf428> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - rscseq r8, r0, #216, 8 @ 0xd8000000 │ │ │ │ + rscseq r7, r0, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 103bb4 <__cxa_atexit@plt+0xf6d94> │ │ │ │ ldr r2, [pc, #56] @ 103bc0 <__cxa_atexit@plt+0xf6da0> │ │ │ │ @@ -252773,16 +252773,16 @@ │ │ │ │ b 103bd4 <__cxa_atexit@plt+0xf6db4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, #132, 8 @ 0x84000000 │ │ │ │ - rscseq r8, r0, #116, 8 @ 0x74000000 │ │ │ │ + tsteq r1, #148, 8 @ 0x94000000 │ │ │ │ + rscseq r7, r0, #116, 8 @ 0x74000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 103be8 <__cxa_atexit@plt+0xf6dc8> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @@ -252843,25 +252843,25 @@ │ │ │ │ str r2, [r6, #32] │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #112 @ 0x70 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq r8, r0, #236, 4 @ 0xc000000e │ │ │ │ - rscseq r8, r0, #208, 6 @ 0x40000003 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq r7, r0, #236, 4 @ 0xc000000e │ │ │ │ + rscseq r7, r0, #208, 6 @ 0x40000003 │ │ │ │ + tsteq r1, #204, 12 @ 0xcc00000 │ │ │ │ tsteq r1, #188, 12 @ 0xbc00000 │ │ │ │ - tsteq r1, #172, 12 @ 0xac00000 │ │ │ │ - tsteq r1, #116, 8 @ 0x74000000 │ │ │ │ - tsteq r1, #4, 18 @ 0x10000 │ │ │ │ - rscseq r8, r0, #232, 2 @ 0x3a │ │ │ │ + tsteq r1, #132, 8 @ 0x84000000 │ │ │ │ + tsteq r1, #20, 18 @ 0x50000 │ │ │ │ + rscseq r7, r0, #232, 2 @ 0x3a │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ - rscseq r8, r0, #52, 6 @ 0xd0000000 │ │ │ │ + rscseq r7, r0, #52, 6 @ 0xd0000000 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -252894,27 +252894,27 @@ │ │ │ │ ldr r8, [sp, #12] │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r3, #-4] │ │ │ │ ldr r7, [sp, #8] │ │ │ │ sub lr, r3, #16 │ │ │ │ str r9, [r3, #8] │ │ │ │ stm lr, {r0, sl, ip} │ │ │ │ - b 1bf6344 <__cxa_atexit@plt+0x1be9524> │ │ │ │ + b 1ede118 <__cxa_atexit@plt+0x1ed12f8> │ │ │ │ ldr r7, [pc, #36] @ 103dd8 <__cxa_atexit@plt+0xf6fb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #196, 4 @ 0x4000000c │ │ │ │ + tsteq r1, #212, 4 @ 0x4000000d │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - rscseq r8, r0, #168, 4 @ 0x8000000a │ │ │ │ + rscseq r7, r0, #168, 4 @ 0x8000000a │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 103e50 <__cxa_atexit@plt+0xf7030> │ │ │ │ ldm r5, {r8, ip} │ │ │ │ ldr sl, [r5, #8] │ │ │ │ @@ -252935,73 +252935,73 @@ │ │ │ │ ldmdb r5, {r1, r2} │ │ │ │ ldr r0, [pc, #52] @ 103e70 <__cxa_atexit@plt+0xf7050> │ │ │ │ sub ip, r3, #28 │ │ │ │ stmdb r3, {r9, sl} │ │ │ │ add r0, pc, r0 │ │ │ │ stm ip, {r0, r1, r2, fp, lr} │ │ │ │ ldr fp, [sp] │ │ │ │ - b 1bf62d4 <__cxa_atexit@plt+0x1be94b4> │ │ │ │ + b 1ede0a8 <__cxa_atexit@plt+0x1ed1288> │ │ │ │ ldr r7, [pc, #28] @ 103e74 <__cxa_atexit@plt+0xf7054> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ - tsteq r1, #16, 4 │ │ │ │ + tsteq r1, #32, 4 │ │ │ │ andeq r0, r0, r4, asr #5 │ │ │ │ - rscseq r8, r0, #44, 4 @ 0xc0000002 │ │ │ │ + rscseq r7, r0, #44, 4 @ 0xc0000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 103eac <__cxa_atexit@plt+0xf708c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 103eb4 <__cxa_atexit@plt+0xf7094> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #124, 2 │ │ │ │ + tsteq r1, #140, 2 @ 0x23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 103eec <__cxa_atexit@plt+0xf70cc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 103ef4 <__cxa_atexit@plt+0xf70d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #60, 2 │ │ │ │ + tsteq r1, #76, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 103f2c <__cxa_atexit@plt+0xf710c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 103f34 <__cxa_atexit@plt+0xf7114> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #252 @ 0xfc │ │ │ │ + tsteq r1, #12, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -253010,15 +253010,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -253079,15 +253079,15 @@ │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 3fc118 <__cxa_atexit@plt+0x3ef2f8> │ │ │ │ + b 3dc370 <__cxa_atexit@plt+0x3cf550> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -253099,15 +253099,15 @@ │ │ │ │ sub r8, r6, #2 │ │ │ │ sub r0, r6, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ add lr, pc, lr │ │ │ │ stmib r3, {r1, r2, lr} │ │ │ │ str r0, [r3, #16] │ │ │ │ - b 3fc118 <__cxa_atexit@plt+0x3ef2f8> │ │ │ │ + b 3dc370 <__cxa_atexit@plt+0x3cf550> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ @@ -253133,24 +253133,24 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str ip, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r2, {r0, r8} │ │ │ │ str r3, [r5, #-4] │ │ │ │ sub r8, r6, #2 │ │ │ │ mov r5, lr │ │ │ │ - b 3fbff0 <__cxa_atexit@plt+0x3ef1d0> │ │ │ │ + b 3dc248 <__cxa_atexit@plt+0x3cf428> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - rscseq r7, r0, #220, 28 @ 0xdc0 │ │ │ │ + rscseq r6, r0, #220, 28 @ 0xdc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1041d8 <__cxa_atexit@plt+0xf73b8> │ │ │ │ ldr r2, [pc, #56] @ 1041e4 <__cxa_atexit@plt+0xf73c4> │ │ │ │ @@ -253166,16 +253166,16 @@ │ │ │ │ b 1041f8 <__cxa_atexit@plt+0xf73d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, #96, 28 @ 0x600 │ │ │ │ - rscseq r7, r0, #120, 28 @ 0x780 │ │ │ │ + tsteq r1, #112, 28 @ 0x700 │ │ │ │ + rscseq r6, r0, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 10420c <__cxa_atexit@plt+0xf73ec> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @@ -253236,25 +253236,25 @@ │ │ │ │ str r2, [r6, #32] │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #112 @ 0x70 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq r7, r0, #200, 24 @ 0xc800 │ │ │ │ - rscseq r7, r0, #172, 26 @ 0x2b00 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq r6, r0, #200, 24 @ 0xc800 │ │ │ │ + rscseq r6, r0, #172, 26 @ 0x2b00 │ │ │ │ + tsteq r1, #176 @ 0xb0 │ │ │ │ tsteq r1, #160 @ 0xa0 │ │ │ │ - tsteq r1, #144 @ 0x90 │ │ │ │ - tsteq r1, #80, 28 @ 0x500 │ │ │ │ - tsteq r1, #228, 4 @ 0x4000000e │ │ │ │ - rscseq r7, r0, #176, 22 @ 0x2c000 │ │ │ │ + tsteq r1, #96, 28 @ 0x600 │ │ │ │ + tsteq r1, #244, 4 @ 0x4000000f │ │ │ │ + rscseq r6, r0, #176, 22 @ 0x2c000 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ - rscseq r7, r0, #56, 26 @ 0xe00 │ │ │ │ + rscseq r6, r0, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -253287,28 +253287,28 @@ │ │ │ │ ldr r8, [sp, #12] │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r3, #-4] │ │ │ │ ldr r7, [sp, #8] │ │ │ │ sub lr, r3, #16 │ │ │ │ str r9, [r3, #8] │ │ │ │ stm lr, {r0, sl, ip} │ │ │ │ - b 1bf62d4 <__cxa_atexit@plt+0x1be94b4> │ │ │ │ + b 1ede0a8 <__cxa_atexit@plt+0x1ed1288> │ │ │ │ ldr r7, [pc, #36] @ 1043fc <__cxa_atexit@plt+0xf75dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #160, 24 @ 0xa000 │ │ │ │ + tsteq r1, #176, 24 @ 0xb000 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - rscseq r7, r0, #172, 24 @ 0xac00 │ │ │ │ - rscseq r8, r0, #16 │ │ │ │ + rscseq r6, r0, #172, 24 @ 0xac00 │ │ │ │ + rscseq r7, r0, #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 104450 <__cxa_atexit@plt+0xf7630> │ │ │ │ ldr r2, [pc, #56] @ 10445c <__cxa_atexit@plt+0xf763c> │ │ │ │ @@ -253324,16 +253324,16 @@ │ │ │ │ b 104470 <__cxa_atexit@plt+0xf7650> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, #232, 22 @ 0x3a000 │ │ │ │ - rscseq r7, r0, #172, 30 @ 0x2b0 │ │ │ │ + tsteq r1, #248, 22 @ 0x3e000 │ │ │ │ + rscseq r6, r0, #172, 30 @ 0x2b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 104484 <__cxa_atexit@plt+0xf7664> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @@ -253394,86 +253394,86 @@ │ │ │ │ str r2, [r6, #32] │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #112 @ 0x70 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rscseq r7, r0, #80, 20 @ 0x50000 │ │ │ │ - rscseq r7, r0, #196, 20 @ 0xc4000 │ │ │ │ - tsteq r1, #48, 28 @ 0x300 │ │ │ │ - tsteq r1, #224, 22 @ 0x38000 │ │ │ │ - tsteq r1, #216, 22 @ 0x36000 │ │ │ │ - tsteq r1, #112 @ 0x70 │ │ │ │ - rscseq r7, r0, #176, 28 @ 0xb00 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rscseq r6, r0, #80, 20 @ 0x50000 │ │ │ │ + rscseq r6, r0, #196, 20 @ 0xc4000 │ │ │ │ + tsteq r1, #64, 28 @ 0x400 │ │ │ │ + tsteq r1, #240, 22 @ 0x3c000 │ │ │ │ + tsteq r1, #232, 22 @ 0x3a000 │ │ │ │ + tsteq r1, #128 @ 0x80 │ │ │ │ + rscseq r6, r0, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1045cc <__cxa_atexit@plt+0xf77ac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 1045d4 <__cxa_atexit@plt+0xf77b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #92, 20 @ 0x5c000 │ │ │ │ + tsteq r1, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10460c <__cxa_atexit@plt+0xf77ec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 104614 <__cxa_atexit@plt+0xf77f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #28, 20 @ 0x1c000 │ │ │ │ + tsteq r1, #44, 20 @ 0x2c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10464c <__cxa_atexit@plt+0xf782c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 104654 <__cxa_atexit@plt+0xf7834> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #220, 18 @ 0x370000 │ │ │ │ + tsteq r1, #236, 18 @ 0x3b0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10468c <__cxa_atexit@plt+0xf786c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 104694 <__cxa_atexit@plt+0xf7874> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #156, 18 @ 0x270000 │ │ │ │ + tsteq r1, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1046dc <__cxa_atexit@plt+0xf78bc> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ @@ -253482,33 +253482,33 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #23] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbff0 <__cxa_atexit@plt+0x3ef1d0> │ │ │ │ + b 3dc248 <__cxa_atexit@plt+0x3cf428> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 104718 <__cxa_atexit@plt+0xf78f8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 104720 <__cxa_atexit@plt+0xf7900> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #16, 18 @ 0x40000 │ │ │ │ + tsteq r1, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 104800 <__cxa_atexit@plt+0xf79e0> │ │ │ │ @@ -253555,23 +253555,23 @@ │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r8, [sp, #16] │ │ │ │ str r4, [r3, #-4] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r5, #-16] │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ - b 1bf64a4 <__cxa_atexit@plt+0x1be9684> │ │ │ │ + b 1ede278 <__cxa_atexit@plt+0x1ed1458> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #40, 20 @ 0x28000 │ │ │ │ + tsteq r1, #56, 20 @ 0x38000 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -253681,15 +253681,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq r7, r0, #24, 20 @ 0x18000 │ │ │ │ + rscseq r6, r0, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -253723,15 +253723,15 @@ │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - rscseq r7, r0, #176, 18 @ 0x2c0000 │ │ │ │ + rscseq r6, r0, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 104b1c <__cxa_atexit@plt+0xf7cfc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -253754,38 +253754,38 @@ │ │ │ │ ldr r2, [pc, #60] @ 104b40 <__cxa_atexit@plt+0xf7d20> │ │ │ │ str sl, [r3, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ add r2, r3, #8 │ │ │ │ stm r2, {r0, r1, sl, ip, lr} │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #60, 10 @ 0xf000000 │ │ │ │ - tsteq r1, #152, 10 @ 0x26000000 │ │ │ │ + tsteq r1, #76, 10 @ 0x13000000 │ │ │ │ + tsteq r1, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 104b60 <__cxa_atexit@plt+0xf7d40> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ - tsteq r1, #44, 10 @ 0xb000000 │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ + tsteq r1, #60, 10 @ 0xf000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -253809,15 +253809,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq r7, r0, #92, 16 @ 0x5c0000 │ │ │ │ + rscseq r6, r0, #92, 16 @ 0x5c0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 104c74 <__cxa_atexit@plt+0xf7e54> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -253840,38 +253840,38 @@ │ │ │ │ ldr r2, [pc, #60] @ 104c98 <__cxa_atexit@plt+0xf7e78> │ │ │ │ str sl, [r3, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ add r2, r3, #8 │ │ │ │ stm r2, {r0, r1, sl, ip, lr} │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #228, 6 @ 0x90000003 │ │ │ │ - tsteq r1, #64, 8 @ 0x40000000 │ │ │ │ + tsteq r1, #244, 6 @ 0xd0000003 │ │ │ │ + tsteq r1, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 104cb8 <__cxa_atexit@plt+0xf7e98> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ - tsteq r1, #212, 6 @ 0x50000003 │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ + tsteq r1, #228, 6 @ 0x90000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -253895,15 +253895,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq r7, r0, #8, 14 @ 0x200000 │ │ │ │ + rscseq r6, r0, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 104e00 <__cxa_atexit@plt+0xf7fe0> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -253935,30 +253935,30 @@ │ │ │ │ str r5, [r6, #16] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r2, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq r1, #204, 4 @ 0xc000000c │ │ │ │ - tsteq r1, #204, 4 @ 0xc000000c │ │ │ │ + tsteq r1, #220, 4 @ 0xc000000d │ │ │ │ + tsteq r1, #220, 4 @ 0xc000000d │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 104e90 <__cxa_atexit@plt+0xf8070> │ │ │ │ @@ -253975,20 +253975,20 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r3, r6, #7 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r1, #48, 4 │ │ │ │ - tsteq r1, #28, 4 @ 0xc0000001 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r1, #64, 4 │ │ │ │ + tsteq r1, #44, 4 @ 0xc0000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 104f14 <__cxa_atexit@plt+0xf80f4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -254008,25 +254008,25 @@ │ │ │ │ ldr r0, [pc, #60] @ 104f38 <__cxa_atexit@plt+0xf8118> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #60, 2 │ │ │ │ - tsteq r1, #160, 2 @ 0x28 │ │ │ │ - tsteq r1, #136, 2 @ 0x22 │ │ │ │ + tsteq r1, #76, 2 │ │ │ │ + tsteq r1, #176, 2 @ 0x2c │ │ │ │ + tsteq r1, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 104f8c <__cxa_atexit@plt+0xf816c> │ │ │ │ ldr r2, [pc, #60] @ 104f94 <__cxa_atexit@plt+0xf8174> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -254038,19 +254038,19 @@ │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r1, #172 @ 0xac │ │ │ │ + tsteq r1, #188 @ 0xbc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 105004 <__cxa_atexit@plt+0xf81e4> │ │ │ │ @@ -254068,26 +254068,26 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r1, [r3, #-4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - tsteq r1, #72 @ 0x48 │ │ │ │ + tsteq r1, #88 @ 0x58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -254109,15 +254109,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rscseq r7, r0, #180, 6 @ 0xd0000002 │ │ │ │ + rscseq r6, r0, #180, 6 @ 0xd0000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1050f0 <__cxa_atexit@plt+0xf82d0> │ │ │ │ ldr r3, [pc, #48] @ 1050f8 <__cxa_atexit@plt+0xf82d8> │ │ │ │ @@ -254169,27 +254169,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add sl, r6, #12 │ │ │ │ str r1, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ add r0, r0, #2 │ │ │ │ stm sl, {r0, r1, r2, r9} │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ + tsteq r1, #72, 30 @ 0x120 │ │ │ │ tsteq r1, #56, 30 @ 0xe0 │ │ │ │ - tsteq r1, #40, 30 @ 0xa0 │ │ │ │ - rscseq r6, r0, #88, 20 @ 0x58000 │ │ │ │ + rscseq r5, r0, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 105248 <__cxa_atexit@plt+0xf8428> │ │ │ │ @@ -254213,21 +254213,21 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ str r9, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ sub r3, r6, #7 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r1, #144, 28 @ 0x900 │ │ │ │ - rscseq r6, r0, #200, 18 @ 0x320000 │ │ │ │ - tsteq r1, #112, 28 @ 0x700 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r1, #160, 28 @ 0xa00 │ │ │ │ + rscseq r5, r0, #200, 18 @ 0x320000 │ │ │ │ + tsteq r1, #128, 28 @ 0x800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1052a8 <__cxa_atexit@plt+0xf8488> │ │ │ │ ldr r3, [pc, #48] @ 1052b0 <__cxa_atexit@plt+0xf8490> │ │ │ │ @@ -254279,27 +254279,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add sl, r6, #12 │ │ │ │ str r1, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ add r0, r0, #2 │ │ │ │ stm sl, {r0, r1, r2, r9} │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ + tsteq r1, #144, 26 @ 0x2400 │ │ │ │ tsteq r1, #128, 26 @ 0x2000 │ │ │ │ - tsteq r1, #112, 26 @ 0x1c00 │ │ │ │ - rscseq r6, r0, #160, 16 @ 0xa00000 │ │ │ │ + rscseq r5, r0, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 105400 <__cxa_atexit@plt+0xf85e0> │ │ │ │ @@ -254323,21 +254323,21 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ str r9, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ sub r3, r6, #7 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r1, #216, 24 @ 0xd800 │ │ │ │ - rscseq r6, r0, #16, 16 @ 0x100000 │ │ │ │ - tsteq r1, #184, 24 @ 0xb800 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r1, #232, 24 @ 0xe800 │ │ │ │ + rscseq r5, r0, #16, 16 @ 0x100000 │ │ │ │ + tsteq r1, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 105470 <__cxa_atexit@plt+0xf8650> │ │ │ │ ldr r1, [pc, #68] @ 105478 <__cxa_atexit@plt+0xf8658> │ │ │ │ ldr r0, [pc, #68] @ 10547c <__cxa_atexit@plt+0xf865c> │ │ │ │ @@ -254347,29 +254347,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 105460 <__cxa_atexit@plt+0xf8640> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r1, #220, 22 @ 0x37000 │ │ │ │ + tsteq r1, #236, 22 @ 0x3b000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1054f0 <__cxa_atexit@plt+0xf86d0> │ │ │ │ ldr r1, [pc, #68] @ 1054f8 <__cxa_atexit@plt+0xf86d8> │ │ │ │ ldr r0, [pc, #68] @ 1054fc <__cxa_atexit@plt+0xf86dc> │ │ │ │ @@ -254379,45 +254379,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 1054e0 <__cxa_atexit@plt+0xf86c0> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r1, #92, 22 @ 0x17000 │ │ │ │ + tsteq r1, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10554c <__cxa_atexit@plt+0xf872c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 105554 <__cxa_atexit@plt+0xf8734> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #220, 20 @ 0xdc000 │ │ │ │ + tsteq r1, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -254426,15 +254426,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -254537,28 +254537,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 105788 <__cxa_atexit@plt+0xf8968> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r1, #96, 18 @ 0x180000 │ │ │ │ - tsteq r1, #108, 18 @ 0x1b0000 │ │ │ │ - tsteq r1, #56, 18 @ 0xe0000 │ │ │ │ + tsteq r1, #112, 18 @ 0x1c0000 │ │ │ │ + tsteq r1, #124, 18 @ 0x1f0000 │ │ │ │ + tsteq r1, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 105830 <__cxa_atexit@plt+0xf8a10> │ │ │ │ @@ -254591,22 +254591,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 105848 <__cxa_atexit@plt+0xf8a28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r1, #132, 16 @ 0x840000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r1, #148, 16 @ 0x940000 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - tsteq r1, #156, 16 @ 0x9c0000 │ │ │ │ - tsteq r1, #92, 16 @ 0x5c0000 │ │ │ │ + tsteq r1, #172, 16 @ 0xac0000 │ │ │ │ + tsteq r1, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1058a4 <__cxa_atexit@plt+0xf8a84> │ │ │ │ ldr r1, [pc, #68] @ 1058ac <__cxa_atexit@plt+0xf8a8c> │ │ │ │ ldr r0, [pc, #68] @ 1058b0 <__cxa_atexit@plt+0xf8a90> │ │ │ │ @@ -254616,29 +254616,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 105894 <__cxa_atexit@plt+0xf8a74> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r1, #168, 14 @ 0x2a00000 │ │ │ │ + tsteq r1, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 105924 <__cxa_atexit@plt+0xf8b04> │ │ │ │ ldr r1, [pc, #68] @ 10592c <__cxa_atexit@plt+0xf8b0c> │ │ │ │ ldr r0, [pc, #68] @ 105930 <__cxa_atexit@plt+0xf8b10> │ │ │ │ @@ -254648,45 +254648,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 105914 <__cxa_atexit@plt+0xf8af4> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r1, #40, 14 @ 0xa00000 │ │ │ │ + tsteq r1, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 105980 <__cxa_atexit@plt+0xf8b60> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 105988 <__cxa_atexit@plt+0xf8b68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #168, 12 @ 0xa800000 │ │ │ │ + tsteq r1, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -254695,15 +254695,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -254806,28 +254806,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 105bbc <__cxa_atexit@plt+0xf8d9c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r1, #44, 10 @ 0xb000000 │ │ │ │ - tsteq r1, #56, 10 @ 0xe000000 │ │ │ │ - tsteq r1, #4, 10 @ 0x1000000 │ │ │ │ + tsteq r1, #60, 10 @ 0xf000000 │ │ │ │ + tsteq r1, #72, 10 @ 0x12000000 │ │ │ │ + tsteq r1, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 105c64 <__cxa_atexit@plt+0xf8e44> │ │ │ │ @@ -254860,22 +254860,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 105c7c <__cxa_atexit@plt+0xf8e5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r1, #80, 8 @ 0x50000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r1, #96, 8 @ 0x60000000 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - tsteq r1, #104, 8 @ 0x68000000 │ │ │ │ - tsteq r1, #40, 8 @ 0x28000000 │ │ │ │ + tsteq r1, #120, 8 @ 0x78000000 │ │ │ │ + tsteq r1, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 105cf0 <__cxa_atexit@plt+0xf8ed0> │ │ │ │ ldr lr, [pc, #92] @ 105cfc <__cxa_atexit@plt+0xf8edc> │ │ │ │ @@ -254900,15 +254900,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r1, #100, 6 @ 0x90000001 │ │ │ │ + tsteq r1, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 105d34 <__cxa_atexit@plt+0xf8f14> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ @@ -254955,19 +254955,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - tsteq r1, #224, 6 @ 0x80000003 │ │ │ │ - tsteq r1, #112, 4 │ │ │ │ + tsteq r1, #240, 6 @ 0xc0000003 │ │ │ │ + tsteq r1, #128, 4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #124] @ 105e7c <__cxa_atexit@plt+0xf905c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -254994,18 +254994,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r1, #68, 6 @ 0x10000001 │ │ │ │ - tsteq r1, #212, 2 @ 0x35 │ │ │ │ + tsteq r1, #84, 6 @ 0x50000001 │ │ │ │ + tsteq r1, #228, 2 @ 0x39 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 105ee8 <__cxa_atexit@plt+0xf90c8> │ │ │ │ @@ -255024,17 +255024,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r1, #192, 4 │ │ │ │ - tsteq r1, #88, 2 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r1, #208, 4 │ │ │ │ + tsteq r1, #104, 2 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 105fb0 <__cxa_atexit@plt+0xf9190> │ │ │ │ @@ -255071,27 +255071,27 @@ │ │ │ │ stm r0, {sl, fp, lr} │ │ │ │ ldr fp, [sp] │ │ │ │ add r0, r3, #20 │ │ │ │ stm r0, {r3, ip, lr} │ │ │ │ add r0, r3, #32 │ │ │ │ str r1, [r3, #44] @ 0x2c │ │ │ │ stm r0, {r2, r9, lr} │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r6, r3 │ │ │ │ b 105fc0 <__cxa_atexit@plt+0xf91a0> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #224 @ 0xe0 │ │ │ │ - tsteq r1, #40, 2 │ │ │ │ + tsteq r1, #240 @ 0xf0 │ │ │ │ + tsteq r1, #56, 2 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - rscseq r5, r0, #84, 24 @ 0x5400 │ │ │ │ - tsteq r1, #8, 2 │ │ │ │ + rscseq r4, r0, #84, 24 @ 0x5400 │ │ │ │ + tsteq r1, #24, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 106038 <__cxa_atexit@plt+0xf9218> │ │ │ │ ldr r3, [pc, #64] @ 106040 <__cxa_atexit@plt+0xf9220> │ │ │ │ @@ -255147,26 +255147,26 @@ │ │ │ │ str r0, [r6, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #-12] │ │ │ │ add r2, r6, #12 │ │ │ │ str r9, [r6, #8] │ │ │ │ mov r6, lr │ │ │ │ stm r2, {r0, r1, r3, ip} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #40 @ 0x28 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - tsteq r1, #136, 30 @ 0x220 │ │ │ │ + tstpeq r0, #152, 30 @ p-variant is OBSOLETE @ 0x260 │ │ │ │ @ instruction: 0xfffff9b4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -255190,21 +255190,21 @@ │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r1, r2} │ │ │ │ str ip, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff940 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - tsteq r1, #220, 28 @ 0xdc0 │ │ │ │ + tstpeq r0, #236, 28 @ p-variant is OBSOLETE @ 0xec0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 106228 <__cxa_atexit@plt+0xf9408> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -255229,25 +255229,25 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, sl │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #60, 28 @ 0x3c0 │ │ │ │ - tsteq r1, #152, 28 @ 0x980 │ │ │ │ - tsteq r1, #128, 28 @ 0x800 │ │ │ │ + tstpeq r0, #76, 28 @ p-variant is OBSOLETE @ 0x4c0 │ │ │ │ + tstpeq r0, #168, 28 @ p-variant is OBSOLETE @ 0xa80 │ │ │ │ + tstpeq r0, #144, 28 @ p-variant is OBSOLETE @ 0x900 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1062d0 <__cxa_atexit@plt+0xf94b0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -255271,24 +255271,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #148, 26 @ 0x2500 │ │ │ │ - tsteq r1, #124, 26 @ 0x1f00 │ │ │ │ + tstpeq r0, #164, 26 @ p-variant is OBSOLETE @ 0x2900 │ │ │ │ + tstpeq r0, #140, 26 @ p-variant is OBSOLETE @ 0x2300 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10639c <__cxa_atexit@plt+0xf957c> │ │ │ │ @@ -255322,24 +255322,24 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r2, [r3, #-16] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r0, r8} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #232, 24 @ 0xe800 │ │ │ │ - tsteq r1, #200, 24 @ 0xc800 │ │ │ │ + tstpeq r0, #248, 24 @ p-variant is OBSOLETE @ 0xf800 │ │ │ │ + tstpeq r0, #216, 24 @ p-variant is OBSOLETE @ 0xd800 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -255397,26 +255397,26 @@ │ │ │ │ str r3, [r6, #-12] │ │ │ │ add r3, r6, #8 │ │ │ │ str r1, [r6, #20] │ │ │ │ str ip, [r6, #24] │ │ │ │ str r9, [r6, #28] │ │ │ │ mov r6, lr │ │ │ │ stm r3, {r0, r2, r8} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - tsteq r1, #168, 22 @ 0x2a000 │ │ │ │ + tstpeq r0, #184, 22 @ p-variant is OBSOLETE @ 0x2e000 │ │ │ │ @ instruction: 0xfffff1a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -255440,21 +255440,21 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ stmdb r3, {r1, r2} │ │ │ │ str r2, [r3, #8] │ │ │ │ stm lr, {r1, r8, ip} │ │ │ │ str sl, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff124 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - tsteq r1, #244, 20 @ 0xf4000 │ │ │ │ + tstpeq r0, #4, 22 @ p-variant is OBSOLETE @ 0x1000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1065fc <__cxa_atexit@plt+0xf97dc> │ │ │ │ ldr r2, [pc, #120] @ 106624 <__cxa_atexit@plt+0xf9804> │ │ │ │ @@ -255474,45 +255474,45 @@ │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 106628 <__cxa_atexit@plt+0xf9808> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #104, 20 @ 0x68000 │ │ │ │ - rscseq r5, r0, #44, 28 @ 0x2c0 │ │ │ │ + tstpeq r0, #120, 20 @ p-variant is OBSOLETE @ 0x78000 │ │ │ │ + rscseq r4, r0, #44, 28 @ 0x2c0 │ │ │ │ @ instruction: 0xffffe96c │ │ │ │ @ instruction: 0xffffea48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 106668 <__cxa_atexit@plt+0xf9848> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 106670 <__cxa_atexit@plt+0xf9850> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #192, 18 @ 0x300000 │ │ │ │ + tstpeq r0, #208, 18 @ p-variant is OBSOLETE @ 0x340000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1066ec <__cxa_atexit@plt+0xf98cc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -255534,25 +255534,25 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-12] │ │ │ │ mov r5, sl │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - tsteq r1, #104, 18 @ 0x1a0000 │ │ │ │ - tsteq r1, #84, 18 @ 0x150000 │ │ │ │ + tstpeq r0, #120, 18 @ p-variant is OBSOLETE @ 0x1e0000 │ │ │ │ + tstpeq r0, #100, 18 @ p-variant is OBSOLETE @ 0x190000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r9, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 106784 <__cxa_atexit@plt+0xf9964> │ │ │ │ @@ -255572,24 +255572,24 @@ │ │ │ │ str r8, [r3, #16] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r9 │ │ │ │ mov r8, r1 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - tsteq r1, #196, 16 @ 0xc40000 │ │ │ │ + tstpeq r0, #212, 16 @ p-variant is OBSOLETE @ 0xd40000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1067d4 <__cxa_atexit@plt+0xf99b4> │ │ │ │ ldr r3, [pc, #28] @ 1067e4 <__cxa_atexit@plt+0xf99c4> │ │ │ │ @@ -255598,23 +255598,23 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b 9330c <__cxa_atexit@plt+0x864ec> │ │ │ │ ldr r7, [pc, #12] @ 1067e8 <__cxa_atexit@plt+0xf99c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r5, r0, #108, 24 @ 0x6c00 │ │ │ │ + rscseq r4, r0, #108, 24 @ 0x6c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 10680c <__cxa_atexit@plt+0xf99ec> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -255651,15 +255651,15 @@ │ │ │ │ str ip, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ @ instruction: 0xffffe9e4 │ │ │ │ @ instruction: 0xffffe828 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -255703,32 +255703,32 @@ │ │ │ │ str r1, [r6, #4] │ │ │ │ ldr r0, [pc, #84] @ 1069d0 <__cxa_atexit@plt+0xf9bb0> │ │ │ │ sub r1, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm r5, {r0, r1, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r1, #240, 12 @ 0xf000000 │ │ │ │ + tstpeq r0, #0, 14 @ p-variant is OBSOLETE │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - tsteq r1, #44, 14 @ 0xb00000 │ │ │ │ - tsteq r1, #40, 14 @ 0xa00000 │ │ │ │ - tsteq r1, #0, 14 │ │ │ │ + tstpeq r0, #60, 14 @ p-variant is OBSOLETE @ 0xf00000 │ │ │ │ + tstpeq r0, #56, 14 @ p-variant is OBSOLETE @ 0xe00000 │ │ │ │ + tstpeq r0, #16, 14 @ p-variant is OBSOLETE @ 0x400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 106a30 <__cxa_atexit@plt+0xf9c10> │ │ │ │ @@ -255743,22 +255743,22 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r3, r6, #7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #32] @ 106a48 <__cxa_atexit@plt+0xf9c28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r1, #136, 12 @ 0x8800000 │ │ │ │ - tsteq r1, #132, 12 @ 0x8400000 │ │ │ │ - tsteq r1, #92, 12 @ 0x5c00000 │ │ │ │ + tstpeq r0, #152, 12 @ p-variant is OBSOLETE @ 0x9800000 │ │ │ │ + tstpeq r0, #148, 12 @ p-variant is OBSOLETE @ 0x9400000 │ │ │ │ + tstpeq r0, #108, 12 @ p-variant is OBSOLETE @ 0x6c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 106a80 <__cxa_atexit@plt+0xf9c60> │ │ │ │ @@ -255766,15 +255766,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 106b40 <__cxa_atexit@plt+0xf9d20> │ │ │ │ @@ -255807,30 +255807,30 @@ │ │ │ │ str r5, [r6, #16] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r2, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq r1, #140, 10 @ 0x23000000 │ │ │ │ - tsteq r1, #140, 10 @ 0x23000000 │ │ │ │ + tstpeq r0, #156, 10 @ p-variant is OBSOLETE @ 0x27000000 │ │ │ │ + tstpeq r0, #156, 10 @ p-variant is OBSOLETE @ 0x27000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 106bd0 <__cxa_atexit@plt+0xf9db0> │ │ │ │ @@ -255847,36 +255847,36 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r3, r6, #7 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r1, #240, 8 @ 0xf0000000 │ │ │ │ - tsteq r1, #220, 8 @ 0xdc000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq r0, #0, 10 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r0, #236, 8 @ p-variant is OBSOLETE @ 0xec000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 106c18 <__cxa_atexit@plt+0xf9df8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 106c20 <__cxa_atexit@plt+0xf9e00> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #16, 8 @ 0x10000000 │ │ │ │ + tstpeq r0, #32, 8 @ p-variant is OBSOLETE @ 0x20000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 106c90 <__cxa_atexit@plt+0xf9e70> │ │ │ │ @@ -255895,41 +255895,41 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - tsteq r1, #180, 6 @ 0xd0000002 │ │ │ │ + tstpeq r0, #196, 6 @ p-variant is OBSOLETE @ 0x10000003 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 106ce0 <__cxa_atexit@plt+0xf9ec0> │ │ │ │ ldr r2, [pc, #28] @ 106cf0 <__cxa_atexit@plt+0xf9ed0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r7, [pc, #12] @ 106cf4 <__cxa_atexit@plt+0xf9ed4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r5, r0, #100, 14 @ 0x1900000 │ │ │ │ + rscseq r4, r0, #100, 14 @ 0x1900000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 106d70 <__cxa_atexit@plt+0xf9f50> │ │ │ │ @@ -255954,15 +255954,15 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -256017,27 +256017,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add sl, r6, #12 │ │ │ │ str r1, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ add r0, r0, #2 │ │ │ │ stm sl, {r0, r1, r2, r9} │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq r1, #88, 4 @ 0x80000005 │ │ │ │ - tsteq r1, #72, 4 @ 0x80000004 │ │ │ │ - rscseq r4, r0, #120, 26 @ 0x1e00 │ │ │ │ + tstpeq r0, #104, 4 @ p-variant is OBSOLETE @ 0x80000006 │ │ │ │ + tstpeq r0, #88, 4 @ p-variant is OBSOLETE @ 0x80000005 │ │ │ │ + rscseq r3, r0, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 106f28 <__cxa_atexit@plt+0xfa108> │ │ │ │ @@ -256061,21 +256061,21 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ str r9, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ sub r3, r6, #7 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r1, #176, 2 @ 0x2c │ │ │ │ - rscseq r4, r0, #232, 24 @ 0xe800 │ │ │ │ - tsteq r1, #144, 2 @ 0x24 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tstpeq r0, #192, 2 @ p-variant is OBSOLETE @ 0x30 │ │ │ │ + rscseq r3, r0, #232, 24 @ 0xe800 │ │ │ │ + tstpeq r0, #160, 2 @ p-variant is OBSOLETE @ 0x28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 106f98 <__cxa_atexit@plt+0xfa178> │ │ │ │ ldr r1, [pc, #68] @ 106fa0 <__cxa_atexit@plt+0xfa180> │ │ │ │ ldr r0, [pc, #68] @ 106fa4 <__cxa_atexit@plt+0xfa184> │ │ │ │ @@ -256085,29 +256085,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 106f88 <__cxa_atexit@plt+0xfa168> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r1, #180 @ 0xb4 │ │ │ │ + tstpeq r0, #196 @ p-variant is OBSOLETE @ 0xc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 107018 <__cxa_atexit@plt+0xfa1f8> │ │ │ │ ldr r1, [pc, #68] @ 107020 <__cxa_atexit@plt+0xfa200> │ │ │ │ ldr r0, [pc, #68] @ 107024 <__cxa_atexit@plt+0xfa204> │ │ │ │ @@ -256117,45 +256117,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 107008 <__cxa_atexit@plt+0xfa1e8> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r1, #52 @ 0x34 │ │ │ │ + tstpeq r0, #68 @ p-variant is OBSOLETE @ 0x44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 107074 <__cxa_atexit@plt+0xfa254> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 10707c <__cxa_atexit@plt+0xfa25c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r0, #180, 30 @ p-variant is OBSOLETE @ 0x2d0 │ │ │ │ + tsteq r0, #196, 30 @ 0x310 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -256164,15 +256164,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -256275,28 +256275,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 1072b0 <__cxa_atexit@plt+0xfa490> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tstpeq r0, #56, 28 @ p-variant is OBSOLETE @ 0x380 │ │ │ │ - tstpeq r0, #68, 28 @ p-variant is OBSOLETE @ 0x440 │ │ │ │ - tstpeq r0, #16, 28 @ p-variant is OBSOLETE @ 0x100 │ │ │ │ + tsteq r0, #72, 28 @ 0x480 │ │ │ │ + tsteq r0, #84, 28 @ 0x540 │ │ │ │ + tsteq r0, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 107358 <__cxa_atexit@plt+0xfa538> │ │ │ │ @@ -256329,22 +256329,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 107370 <__cxa_atexit@plt+0xfa550> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq r0, #92, 26 @ p-variant is OBSOLETE @ 0x1700 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #108, 26 @ 0x1b00 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - tstpeq r0, #116, 26 @ p-variant is OBSOLETE @ 0x1d00 │ │ │ │ - tstpeq r0, #52, 26 @ p-variant is OBSOLETE @ 0xd00 │ │ │ │ + tsteq r0, #132, 26 @ 0x2100 │ │ │ │ + tsteq r0, #68, 26 @ 0x1100 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1073f8 <__cxa_atexit@plt+0xfa5d8> │ │ │ │ ldr lr, [pc, #132] @ 107418 <__cxa_atexit@plt+0xfa5f8> │ │ │ │ @@ -256366,29 +256366,29 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [pc, #72] @ 107420 <__cxa_atexit@plt+0xfa600> │ │ │ │ sub r8, r2, #3 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r3, [r6, #4] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tstpeq r0, #124, 24 @ p-variant is OBSOLETE @ 0x7c00 │ │ │ │ - tstpeq r0, #164, 26 @ p-variant is OBSOLETE @ 0x2900 │ │ │ │ + tsteq r0, #140, 24 @ 0x8c00 │ │ │ │ + tsteq r0, #180, 26 @ 0x2d00 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 107464 <__cxa_atexit@plt+0xfa644> │ │ │ │ @@ -256396,24 +256396,24 @@ │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq r0, #52, 26 @ p-variant is OBSOLETE @ 0xd00 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #68, 26 @ 0x1100 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov sl, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1074e8 <__cxa_atexit@plt+0xfa6c8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -256438,15 +256438,15 @@ │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - tstpeq r0, #88, 22 @ p-variant is OBSOLETE @ 0x16000 │ │ │ │ + tsteq r0, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 107598 <__cxa_atexit@plt+0xfa778> │ │ │ │ @@ -256470,26 +256470,26 @@ │ │ │ │ str r7, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r8, r6 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -256504,18 +256504,18 @@ │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [r8, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ str r1, [r8, #20] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1076b0 <__cxa_atexit@plt+0xfa890> │ │ │ │ @@ -256540,29 +256540,29 @@ │ │ │ │ sub r3, r1, r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #68] @ 1076d8 <__cxa_atexit@plt+0xfa8b8> │ │ │ │ sub r8, r2, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r3} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tstpeq r0, #204, 18 @ p-variant is OBSOLETE @ 0x330000 │ │ │ │ - tstpeq r0, #232, 20 @ p-variant is OBSOLETE @ 0xe8000 │ │ │ │ + tsteq r0, #220, 18 @ 0x370000 │ │ │ │ + tsteq r0, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 107724 <__cxa_atexit@plt+0xfa904> │ │ │ │ @@ -256572,19 +256572,19 @@ │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ str r2, [r3, #4] │ │ │ │ sub r1, r1, r0 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq r0, #124, 20 @ p-variant is OBSOLETE @ 0x7c000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1077b8 <__cxa_atexit@plt+0xfa998> │ │ │ │ ldr lr, [pc, #132] @ 1077d8 <__cxa_atexit@plt+0xfa9b8> │ │ │ │ @@ -256606,29 +256606,29 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [pc, #72] @ 1077e0 <__cxa_atexit@plt+0xfa9c0> │ │ │ │ sub r8, r2, #3 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r3, [r6, #4] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tstpeq r0, #188, 16 @ p-variant is OBSOLETE @ 0xbc0000 │ │ │ │ - tstpeq r0, #228, 18 @ p-variant is OBSOLETE @ 0x390000 │ │ │ │ + tsteq r0, #204, 16 @ 0xcc0000 │ │ │ │ + tsteq r0, #244, 18 @ 0x3d0000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 107824 <__cxa_atexit@plt+0xfaa04> │ │ │ │ @@ -256636,35 +256636,35 @@ │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq r0, #116, 18 @ p-variant is OBSOLETE @ 0x1d0000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 107868 <__cxa_atexit@plt+0xfaa48> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 107870 <__cxa_atexit@plt+0xfaa50> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r0, #192, 14 @ p-variant is OBSOLETE @ 0x3000000 │ │ │ │ + tsteq r0, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1078d0 <__cxa_atexit@plt+0xfaab0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -256679,24 +256679,24 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r8, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tstpeq r0, #108, 14 @ p-variant is OBSOLETE @ 0x1b00000 │ │ │ │ + tsteq r0, #124, 14 @ 0x1f00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 107974 <__cxa_atexit@plt+0xfab54> │ │ │ │ ldr r2, [pc, #124] @ 107990 <__cxa_atexit@plt+0xfab70> │ │ │ │ @@ -256717,25 +256717,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ mov r8, r6 │ │ │ │ mov r6, lr │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #20 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -256747,18 +256747,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #4]! │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ add lr, r8, #8 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r3, r7 │ │ │ │ @@ -256904,15 +256904,15 @@ │ │ │ │ ldr r1, [pc, #128] @ 107cbc <__cxa_atexit@plt+0xfae9c> │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r3, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #4] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r8, [pc, #104] @ 107cc4 <__cxa_atexit@plt+0xfaea4> │ │ │ │ ldr r9, [pc, #104] @ 107cc8 <__cxa_atexit@plt+0xfaea8> │ │ │ │ sub r2, r0, r2 │ │ │ │ str r2, [r6, #32]! │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -256926,20 +256926,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ b 107ca0 <__cxa_atexit@plt+0xfae80> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ @ instruction: 0xfffffa54 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - tstpeq r0, #60, 10 @ p-variant is OBSOLETE @ 0xf000000 │ │ │ │ + tsteq r0, #76, 10 @ 0x13000000 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ @ instruction: 0xfffff8a8 │ │ │ │ @ instruction: 0xfffff708 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -256952,19 +256952,19 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ str r2, [r3, #4] │ │ │ │ sub r1, r0, r1 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq r0, #140, 8 @ p-variant is OBSOLETE @ 0x8c000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 107d6c <__cxa_atexit@plt+0xfaf4c> │ │ │ │ @@ -256974,19 +256974,19 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ str r2, [r3, #4] │ │ │ │ sub r1, r1, r0 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tstpeq r0, #52, 8 @ p-variant is OBSOLETE @ 0x34000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #68, 8 @ 0x44000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 107dd4 <__cxa_atexit@plt+0xfafb4> │ │ │ │ ldr r1, [pc, #68] @ 107ddc <__cxa_atexit@plt+0xfafbc> │ │ │ │ ldr r0, [pc, #68] @ 107de0 <__cxa_atexit@plt+0xfafc0> │ │ │ │ @@ -256996,29 +256996,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 107dc4 <__cxa_atexit@plt+0xfafa4> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tstpeq r0, #120, 4 @ p-variant is OBSOLETE @ 0x80000007 │ │ │ │ + tsteq r0, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 107e54 <__cxa_atexit@plt+0xfb034> │ │ │ │ ldr r1, [pc, #68] @ 107e5c <__cxa_atexit@plt+0xfb03c> │ │ │ │ ldr r0, [pc, #68] @ 107e60 <__cxa_atexit@plt+0xfb040> │ │ │ │ @@ -257028,45 +257028,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 107e44 <__cxa_atexit@plt+0xfb024> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tstpeq r0, #248, 2 @ p-variant is OBSOLETE @ 0x3e │ │ │ │ + tsteq r0, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 107eb0 <__cxa_atexit@plt+0xfb090> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 107eb8 <__cxa_atexit@plt+0xfb098> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r0, #120, 2 @ p-variant is OBSOLETE │ │ │ │ + tsteq r0, #136, 2 @ 0x22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -257075,15 +257075,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -257186,28 +257186,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 1080ec <__cxa_atexit@plt+0xfb2cc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r0, #252, 30 @ 0x3f0 │ │ │ │ - tstpeq r0, #8 @ p-variant is OBSOLETE │ │ │ │ - tsteq r0, #212, 30 @ 0x350 │ │ │ │ + tsteq r0, #12 │ │ │ │ + tsteq r0, #24 │ │ │ │ + tsteq r0, #228, 30 @ 0x390 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 108194 <__cxa_atexit@plt+0xfb374> │ │ │ │ @@ -257240,22 +257240,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 1081ac <__cxa_atexit@plt+0xfb38c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #32, 30 @ 0x80 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #48, 30 @ 0xc0 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - tsteq r0, #56, 30 @ 0xe0 │ │ │ │ - tsteq r0, #248, 28 @ 0xf80 │ │ │ │ + tsteq r0, #72, 30 @ 0x120 │ │ │ │ + tsteq r0, #8, 30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10822c <__cxa_atexit@plt+0xfb40c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -257278,25 +257278,25 @@ │ │ │ │ ldr r2, [pc, #60] @ 108250 <__cxa_atexit@plt+0xfb430> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str sl, [r3, #4] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ add r2, r3, #8 │ │ │ │ stm r2, {r0, r1, sl, ip, lr} │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #44, 28 @ 0x2c0 │ │ │ │ - tsteq r0, #136, 28 @ 0x880 │ │ │ │ - tsteq r0, #112, 28 @ 0x700 │ │ │ │ + tsteq r0, #60, 28 @ 0x3c0 │ │ │ │ + tsteq r0, #152, 28 @ 0x980 │ │ │ │ + tsteq r0, #128, 28 @ 0x800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1082ac <__cxa_atexit@plt+0xfb48c> │ │ │ │ ldr r3, [pc, #64] @ 1082b4 <__cxa_atexit@plt+0xfb494> │ │ │ │ @@ -257349,26 +257349,26 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r0, [pc, #64] @ 108374 <__cxa_atexit@plt+0xfb554> │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r6, {r0, r2, lr} │ │ │ │ add lr, r6, #8 │ │ │ │ mov r6, r3 │ │ │ │ stm lr, {r1, r2, r9, ip} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - tsteq r0, #20, 26 @ 0x500 │ │ │ │ + tsteq r0, #36, 26 @ 0x900 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -257389,21 +257389,21 @@ │ │ │ │ sub r0, r6, #31 │ │ │ │ str lr, [r3, #-12] │ │ │ │ add lr, r3, #8 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ stmdb r3, {r2, ip} │ │ │ │ stm lr, {r1, r2, r9, sl} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - tsteq r0, #116, 24 @ 0x7400 │ │ │ │ + tsteq r0, #132, 24 @ 0x8400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 108460 <__cxa_atexit@plt+0xfb640> │ │ │ │ add sl, r7, #8 │ │ │ │ ldr r2, [r7, #20] │ │ │ │ @@ -257419,25 +257419,25 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ bhi 108468 <__cxa_atexit@plt+0xfb648> │ │ │ │ ldr r3, [pc, #56] @ 108488 <__cxa_atexit@plt+0xfb668> │ │ │ │ sub lr, r5, #32 │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 108484 <__cxa_atexit@plt+0xfb664> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #240, 22 @ 0x3c000 │ │ │ │ - tsteq r0, #84, 24 @ 0x5400 │ │ │ │ - rscseq r3, r0, #216, 30 @ 0x360 │ │ │ │ + tsteq r0, #0, 24 │ │ │ │ + tsteq r0, #100, 24 @ 0x6400 │ │ │ │ + rscseq r2, r0, #216, 30 @ 0x360 │ │ │ │ @ instruction: 0xffffe8a4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, lr │ │ │ │ bhi 108510 <__cxa_atexit@plt+0xfb6f0> │ │ │ │ @@ -257463,24 +257463,24 @@ │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, lr │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #88, 22 @ 0x16000 │ │ │ │ - tsteq r0, #64, 22 @ 0x10000 │ │ │ │ + tsteq r0, #104, 22 @ 0x1a000 │ │ │ │ + tsteq r0, #80, 22 @ 0x14000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -257529,29 +257529,29 @@ │ │ │ │ sub r1, r3, #36 @ 0x24 │ │ │ │ stm r1, {r0, r9, sl} │ │ │ │ sub r0, r3, #24 │ │ │ │ stm r0, {r2, r4, lr} │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r3, #-12] │ │ │ │ ldr r4, [sp] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ b 108628 <__cxa_atexit@plt+0xfb808> │ │ │ │ mov r5, #68 @ 0x44 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #160, 20 @ 0xa0000 │ │ │ │ - tsteq r0, #124, 20 @ 0x7c000 │ │ │ │ + tsteq r0, #176, 20 @ 0xb0000 │ │ │ │ + tsteq r0, #140, 20 @ 0x8c000 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ - tsteq r0, #168, 20 @ 0xa8000 │ │ │ │ + tsteq r0, #184, 20 @ 0xb8000 │ │ │ │ @ instruction: 0xfffff408 │ │ │ │ - tsteq r0, #156, 20 @ 0x9c000 │ │ │ │ + tsteq r0, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1086b8 <__cxa_atexit@plt+0xfb898> │ │ │ │ @@ -257611,24 +257611,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r6, {r0, r1, r2} │ │ │ │ add r0, r6, #16 │ │ │ │ str r9, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ stm r0, {r1, r8, sl} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - tsteq r0, #24, 18 @ 0x60000 │ │ │ │ + tsteq r0, #40, 18 @ 0xa0000 │ │ │ │ @ instruction: 0xffffea2c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -257653,20 +257653,20 @@ │ │ │ │ str ip, [r3, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r3, {r0, r1, r2} │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r8, sl} │ │ │ │ str r9, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - tsteq r0, #108, 16 @ 0x6c0000 │ │ │ │ + tsteq r0, #124, 16 @ 0x7c0000 │ │ │ │ @ instruction: 0xffffe980 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 108868 <__cxa_atexit@plt+0xfba48> │ │ │ │ @@ -257719,27 +257719,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add sl, r6, #12 │ │ │ │ str r1, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ add r0, r0, #2 │ │ │ │ stm sl, {r0, r1, r2, r9} │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ + tsteq r0, #208, 14 @ 0x3400000 │ │ │ │ tsteq r0, #192, 14 @ 0x3000000 │ │ │ │ - tsteq r0, #176, 14 @ 0x2c00000 │ │ │ │ - rscseq r3, r0, #224, 4 │ │ │ │ + rscseq r2, r0, #224, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1089c0 <__cxa_atexit@plt+0xfbba0> │ │ │ │ @@ -257763,21 +257763,21 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ str r9, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ sub r3, r6, #7 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #24, 14 @ 0x600000 │ │ │ │ - rscseq r3, r0, #80, 4 │ │ │ │ - tsteq r0, #248, 12 @ 0xf800000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #40, 14 @ 0xa00000 │ │ │ │ + rscseq r2, r0, #80, 4 │ │ │ │ + tsteq r0, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 108a5c <__cxa_atexit@plt+0xfbc3c> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -257802,28 +257802,28 @@ │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fc3a0 <__cxa_atexit@plt+0x3ef580> │ │ │ │ + b 3dc5f8 <__cxa_atexit@plt+0x3cf7d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 108a8c <__cxa_atexit@plt+0xfbc6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #16, 12 @ 0x1000000 │ │ │ │ - tsteq r0, #116, 12 @ 0x7400000 │ │ │ │ - rscseq r3, r0, #204, 18 @ 0x330000 │ │ │ │ + tsteq r0, #32, 12 @ 0x2000000 │ │ │ │ + tsteq r0, #132, 12 @ 0x8400000 │ │ │ │ + rscseq r2, r0, #204, 18 @ 0x330000 │ │ │ │ @ instruction: 0xffffc50c │ │ │ │ @ instruction: 0xffffc5e8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -257854,24 +257854,24 @@ │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ stmdb r3, {r0, lr} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #72, 10 @ 0x12000000 │ │ │ │ - tsteq r0, #44, 10 @ 0xb000000 │ │ │ │ + tsteq r0, #88, 10 @ 0x16000000 │ │ │ │ + tsteq r0, #60, 10 @ 0xf000000 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -257883,23 +257883,23 @@ │ │ │ │ mov r8, r9 │ │ │ │ b 9330c <__cxa_atexit@plt+0x864ec> │ │ │ │ ldr r7, [pc, #12] @ 108b9c <__cxa_atexit@plt+0xfbd7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r3, r0, #192, 16 @ 0xc00000 │ │ │ │ + rscseq r2, r0, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 108bc0 <__cxa_atexit@plt+0xfbda0> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -257929,22 +257929,22 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r9, [r3, #-32] @ 0xffffffe0 │ │ │ │ str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r3, #-8] │ │ │ │ str r0, [r3, #-4] │ │ │ │ stm lr, {r7, r8, sl, ip} │ │ │ │ str r1, [r3, #24] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ @ instruction: 0xffffe190 │ │ │ │ - tsteq r0, #28, 8 @ 0x1c000000 │ │ │ │ + tsteq r0, #44, 8 @ 0x2c000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 108cf8 <__cxa_atexit@plt+0xfbed8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -257969,38 +257969,38 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, sl │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #108, 6 @ 0xb0000001 │ │ │ │ - tsteq r0, #200, 6 @ 0x20000003 │ │ │ │ + tsteq r0, #124, 6 @ 0xf0000001 │ │ │ │ + tsteq r0, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 108d3c <__cxa_atexit@plt+0xfbf1c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ - tsteq r0, #80, 6 @ 0x40000001 │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ + tsteq r0, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -258023,15 +258023,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq r3, r0, #156, 12 @ 0x9c00000 │ │ │ │ + rscseq r2, r0, #156, 12 @ 0x9c00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub ip, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi 108e60 <__cxa_atexit@plt+0xfc040> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -258059,39 +258059,39 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, ip │ │ │ │ str r0, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #12, 4 @ 0xc0000000 │ │ │ │ - tsteq r0, #100, 4 @ 0x40000006 │ │ │ │ - tsteq r0, #96, 4 │ │ │ │ + tsteq r0, #28, 4 @ 0xc0000001 │ │ │ │ + tsteq r0, #116, 4 @ 0x40000007 │ │ │ │ + tsteq r0, #112, 4 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 108ea8 <__cxa_atexit@plt+0xfc088> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ - tsteq r0, #228, 2 @ 0x39 │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ + tsteq r0, #244, 2 @ 0x3d │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #120] @ 108f4c <__cxa_atexit@plt+0xfc12c> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r7, r8} │ │ │ │ @@ -258118,15 +258118,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -258145,15 +258145,15 @@ │ │ │ │ add r2, r3, #12 │ │ │ │ stm r2, {r1, r7, lr} │ │ │ │ sub r7, r6, #3 │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -258187,30 +258187,30 @@ │ │ │ │ str r5, [r6, #16] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r2, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq r0, #92 @ 0x5c │ │ │ │ - tsteq r0, #92 @ 0x5c │ │ │ │ + tsteq r0, #108 @ 0x6c │ │ │ │ + tsteq r0, #108 @ 0x6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 109100 <__cxa_atexit@plt+0xfc2e0> │ │ │ │ @@ -258227,20 +258227,20 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r3, r6, #7 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #192, 30 @ 0x300 │ │ │ │ - tsteq r0, #172, 30 @ 0x2b0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #208, 30 @ 0x340 │ │ │ │ + tsteq r0, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 109178 <__cxa_atexit@plt+0xfc358> │ │ │ │ @@ -258257,24 +258257,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #60, 30 @ 0xf0 │ │ │ │ - tsteq r0, #40, 30 @ 0xa0 │ │ │ │ + tsteq r0, #76, 30 @ 0x130 │ │ │ │ + tsteq r0, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1091dc <__cxa_atexit@plt+0xfc3bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -258282,19 +258282,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 1091e8 <__cxa_atexit@plt+0xfc3c8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #88, 28 @ 0x580 │ │ │ │ - tsteq r0, #188, 28 @ 0xbc0 │ │ │ │ + tsteq r0, #104, 28 @ 0x680 │ │ │ │ + tsteq r0, #204, 28 @ 0xcc0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 109270 <__cxa_atexit@plt+0xfc450> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -258319,43 +258319,43 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ ldr r0, [pc, #60] @ 109298 <__cxa_atexit@plt+0xfc478> │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r3, #12] │ │ │ │ stmdb r3, {r0, r9, lr} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + tsteq r0, #0, 28 │ │ │ │ tsteq r0, #240, 26 @ 0x3c00 │ │ │ │ - tsteq r0, #224, 26 @ 0x3800 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1092c8 <__cxa_atexit@plt+0xfc4a8> │ │ │ │ ldr r2, [pc, #28] @ 1092d8 <__cxa_atexit@plt+0xfc4b8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r7, [pc, #12] @ 1092dc <__cxa_atexit@plt+0xfc4bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r3, r0, #140, 2 @ 0x23 │ │ │ │ + rscseq r2, r0, #140, 2 @ 0x23 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 109354 <__cxa_atexit@plt+0xfc534> │ │ │ │ @@ -258376,21 +258376,21 @@ │ │ │ │ str r1, [r5] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ - tsteq r0, #8, 26 @ 0x200 │ │ │ │ + tsteq r0, #24, 26 @ 0x600 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10941c <__cxa_atexit@plt+0xfc5fc> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -258422,30 +258422,30 @@ │ │ │ │ str r5, [r6, #16] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r2, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq r0, #176, 24 @ 0xb000 │ │ │ │ - tsteq r0, #176, 24 @ 0xb000 │ │ │ │ + tsteq r0, #192, 24 @ 0xc000 │ │ │ │ + tsteq r0, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1094ac <__cxa_atexit@plt+0xfc68c> │ │ │ │ @@ -258462,20 +258462,20 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r3, r6, #7 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #20, 24 @ 0x1400 │ │ │ │ - tsteq r0, #0, 24 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #36, 24 @ 0x2400 │ │ │ │ + tsteq r0, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 109524 <__cxa_atexit@plt+0xfc704> │ │ │ │ @@ -258492,24 +258492,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #144, 22 @ 0x24000 │ │ │ │ - tsteq r0, #124, 22 @ 0x1f000 │ │ │ │ + tsteq r0, #160, 22 @ 0x28000 │ │ │ │ + tsteq r0, #140, 22 @ 0x23000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1095c4 <__cxa_atexit@plt+0xfc7a4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -258532,42 +258532,42 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - tsteq r0, #148, 20 @ 0x94000 │ │ │ │ - tsteq r0, #120, 20 @ 0x78000 │ │ │ │ + tsteq r0, #164, 20 @ 0xa4000 │ │ │ │ + tsteq r0, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 109618 <__cxa_atexit@plt+0xfc7f8> │ │ │ │ ldr r2, [pc, #28] @ 109628 <__cxa_atexit@plt+0xfc808> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r7, [pc, #12] @ 10962c <__cxa_atexit@plt+0xfc80c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r2, r0, #64, 28 @ 0x400 │ │ │ │ + rscseq r1, r0, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1096a0 <__cxa_atexit@plt+0xfc880> │ │ │ │ @@ -258587,21 +258587,21 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ str sl, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ stm lr, {r1, r7, r8, ip} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ - tsteq r0, #180, 18 @ 0x2d0000 │ │ │ │ + tsteq r0, #196, 18 @ 0x310000 │ │ │ │ ldr r7, [pc, #116] @ 109734 <__cxa_atexit@plt+0xfc914> │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ ldm r5, {r8, r9} │ │ │ │ str r7, [r3, #12]! │ │ │ │ str r9, [r2, #24]! │ │ │ │ @@ -258615,26 +258615,26 @@ │ │ │ │ bhi 109720 <__cxa_atexit@plt+0xfc900> │ │ │ │ ldr r7, [pc, #64] @ 10973c <__cxa_atexit@plt+0xfc91c> │ │ │ │ add lr, r5, #8 │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ stm lr, {r7, r8, r9, sl} │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 109738 <__cxa_atexit@plt+0xfc918> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - rscseq r2, r0, #52, 26 @ 0xd00 │ │ │ │ + rscseq r1, r0, #52, 26 @ 0xd00 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -258653,25 +258653,25 @@ │ │ │ │ bhi 1097b4 <__cxa_atexit@plt+0xfc994> │ │ │ │ ldr r7, [pc, #60] @ 1097d0 <__cxa_atexit@plt+0xfc9b0> │ │ │ │ sub lr, r5, #4 │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ stm lr, {r7, r8, r9, sl} │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1097cc <__cxa_atexit@plt+0xfc9ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r2, r0, #160, 24 @ 0xa000 │ │ │ │ + rscseq r1, r0, #160, 24 @ 0xa000 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r9, [r2, #12]! │ │ │ │ sub r3, r2, #16 │ │ │ │ @@ -258682,22 +258682,22 @@ │ │ │ │ bhi 10981c <__cxa_atexit@plt+0xfc9fc> │ │ │ │ ldr r7, [pc, #40] @ 109830 <__cxa_atexit@plt+0xfca10> │ │ │ │ sub lr, r5, #4 │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ stm lr, {r7, r8, r9, sl} │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r7, [pc, #16] @ 109834 <__cxa_atexit@plt+0xfca14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - rscseq r2, r0, #56, 24 @ 0x3800 │ │ │ │ + rscseq r1, r0, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 109890 <__cxa_atexit@plt+0xfca70> │ │ │ │ ldr r1, [pc, #68] @ 109898 <__cxa_atexit@plt+0xfca78> │ │ │ │ ldr r0, [pc, #68] @ 10989c <__cxa_atexit@plt+0xfca7c> │ │ │ │ @@ -258707,29 +258707,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 109880 <__cxa_atexit@plt+0xfca60> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #188, 14 @ 0x2f00000 │ │ │ │ + tsteq r0, #204, 14 @ 0x3300000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 109910 <__cxa_atexit@plt+0xfcaf0> │ │ │ │ ldr r1, [pc, #68] @ 109918 <__cxa_atexit@plt+0xfcaf8> │ │ │ │ ldr r0, [pc, #68] @ 10991c <__cxa_atexit@plt+0xfcafc> │ │ │ │ @@ -258739,45 +258739,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 109900 <__cxa_atexit@plt+0xfcae0> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #60, 14 @ 0xf00000 │ │ │ │ + tsteq r0, #76, 14 @ 0x1300000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10996c <__cxa_atexit@plt+0xfcb4c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 109974 <__cxa_atexit@plt+0xfcb54> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #188, 12 @ 0xbc00000 │ │ │ │ + tsteq r0, #204, 12 @ 0xcc00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -258786,15 +258786,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -258897,28 +258897,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 109ba8 <__cxa_atexit@plt+0xfcd88> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r0, #64, 10 @ 0x10000000 │ │ │ │ - tsteq r0, #76, 10 @ 0x13000000 │ │ │ │ - tsteq r0, #24, 10 @ 0x6000000 │ │ │ │ + tsteq r0, #80, 10 @ 0x14000000 │ │ │ │ + tsteq r0, #92, 10 @ 0x17000000 │ │ │ │ + tsteq r0, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 109c50 <__cxa_atexit@plt+0xfce30> │ │ │ │ @@ -258951,22 +258951,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 109c68 <__cxa_atexit@plt+0xfce48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #100, 8 @ 0x64000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #116, 8 @ 0x74000000 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - tsteq r0, #124, 8 @ 0x7c000000 │ │ │ │ - tsteq r0, #60, 8 @ 0x3c000000 │ │ │ │ + tsteq r0, #140, 8 @ 0x8c000000 │ │ │ │ + tsteq r0, #76, 8 @ 0x4c000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #16 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, lr │ │ │ │ bhi 109cf4 <__cxa_atexit@plt+0xfced4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -259005,17 +259005,17 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 109d2c <__cxa_atexit@plt+0xfcf0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #120, 6 @ 0xe0000001 │ │ │ │ - tsteq r0, #144, 6 @ 0x40000002 │ │ │ │ - rscseq r2, r0, #52, 14 @ 0xd00000 │ │ │ │ + tsteq r0, #136, 6 @ 0x20000002 │ │ │ │ + tsteq r0, #160, 6 @ 0x80000002 │ │ │ │ + rscseq r1, r0, #52, 14 @ 0xd00000 │ │ │ │ @ instruction: 0xffffeec0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 109d94 <__cxa_atexit@plt+0xfcf74> │ │ │ │ @@ -259077,26 +259077,26 @@ │ │ │ │ str r0, [r6, #-12] │ │ │ │ str r9, [r6, #8] │ │ │ │ str ip, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str sl, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - tsteq r0, #44, 4 @ 0xc0000002 │ │ │ │ + tsteq r0, #60, 4 @ 0xc0000003 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -259122,20 +259122,20 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r0, [r3, #8] │ │ │ │ str ip, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str sl, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - tsteq r0, #120, 2 │ │ │ │ + tsteq r0, #136, 2 @ 0x22 │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 109f5c <__cxa_atexit@plt+0xfd13c> │ │ │ │ @@ -259188,27 +259188,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add sl, r6, #12 │ │ │ │ str r1, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ add r0, r0, #2 │ │ │ │ stm sl, {r0, r1, r2, r9} │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ + tsteq r0, #220 @ 0xdc │ │ │ │ tsteq r0, #204 @ 0xcc │ │ │ │ - tsteq r0, #188 @ 0xbc │ │ │ │ - rscseq r1, r0, #236, 22 @ 0x3b000 │ │ │ │ + rscseq r0, r0, #236, 22 @ 0x3b000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10a0b4 <__cxa_atexit@plt+0xfd294> │ │ │ │ @@ -259232,21 +259232,21 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ str r9, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ sub r3, r6, #7 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #36 @ 0x24 │ │ │ │ - rscseq r1, r0, #92, 22 @ 0x17000 │ │ │ │ - tsteq r0, #4 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #52 @ 0x34 │ │ │ │ + rscseq r0, r0, #92, 22 @ 0x17000 │ │ │ │ + tsteq r0, #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10a114 <__cxa_atexit@plt+0xfd2f4> │ │ │ │ ldr r3, [pc, #48] @ 10a11c <__cxa_atexit@plt+0xfd2fc> │ │ │ │ @@ -259298,27 +259298,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add sl, r6, #12 │ │ │ │ str r1, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ add r0, r0, #2 │ │ │ │ stm sl, {r0, r1, r2, r9} │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ + tsteq r0, #36, 30 @ 0x90 │ │ │ │ tsteq r0, #20, 30 @ 0x50 │ │ │ │ - tsteq r0, #4, 30 │ │ │ │ - rscseq r1, r0, #52, 20 @ 0x34000 │ │ │ │ + rscseq r0, r0, #52, 20 @ 0x34000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10a26c <__cxa_atexit@plt+0xfd44c> │ │ │ │ @@ -259342,21 +259342,21 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ str r9, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ sub r3, r6, #7 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #108, 28 @ 0x6c0 │ │ │ │ - rscseq r1, r0, #164, 18 @ 0x290000 │ │ │ │ - tsteq r0, #76, 28 @ 0x4c0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #124, 28 @ 0x7c0 │ │ │ │ + rscseq r0, r0, #164, 18 @ 0x290000 │ │ │ │ + tsteq r0, #92, 28 @ 0x5c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10a2dc <__cxa_atexit@plt+0xfd4bc> │ │ │ │ ldr r1, [pc, #68] @ 10a2e4 <__cxa_atexit@plt+0xfd4c4> │ │ │ │ ldr r0, [pc, #68] @ 10a2e8 <__cxa_atexit@plt+0xfd4c8> │ │ │ │ @@ -259366,29 +259366,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 10a2cc <__cxa_atexit@plt+0xfd4ac> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #112, 26 @ 0x1c00 │ │ │ │ + tsteq r0, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10a35c <__cxa_atexit@plt+0xfd53c> │ │ │ │ ldr r1, [pc, #68] @ 10a364 <__cxa_atexit@plt+0xfd544> │ │ │ │ ldr r0, [pc, #68] @ 10a368 <__cxa_atexit@plt+0xfd548> │ │ │ │ @@ -259398,45 +259398,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 10a34c <__cxa_atexit@plt+0xfd52c> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #240, 24 @ 0xf000 │ │ │ │ + tsteq r0, #0, 26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10a3b8 <__cxa_atexit@plt+0xfd598> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 10a3c0 <__cxa_atexit@plt+0xfd5a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #112, 24 @ 0x7000 │ │ │ │ + tsteq r0, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -259445,15 +259445,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -259556,28 +259556,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 10a5f4 <__cxa_atexit@plt+0xfd7d4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r0, #244, 20 @ 0xf4000 │ │ │ │ - tsteq r0, #0, 22 │ │ │ │ - tsteq r0, #204, 20 @ 0xcc000 │ │ │ │ + tsteq r0, #4, 22 @ 0x1000 │ │ │ │ + tsteq r0, #16, 22 @ 0x4000 │ │ │ │ + tsteq r0, #220, 20 @ 0xdc000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10a69c <__cxa_atexit@plt+0xfd87c> │ │ │ │ @@ -259610,22 +259610,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 10a6b4 <__cxa_atexit@plt+0xfd894> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #24, 20 @ 0x18000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #40, 20 @ 0x28000 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - tsteq r0, #48, 20 @ 0x30000 │ │ │ │ - tsteq r0, #240, 18 @ 0x3c0000 │ │ │ │ + tsteq r0, #64, 20 @ 0x40000 │ │ │ │ + tsteq r0, #0, 20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10a710 <__cxa_atexit@plt+0xfd8f0> │ │ │ │ ldr r1, [pc, #68] @ 10a718 <__cxa_atexit@plt+0xfd8f8> │ │ │ │ ldr r0, [pc, #68] @ 10a71c <__cxa_atexit@plt+0xfd8fc> │ │ │ │ @@ -259635,29 +259635,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 10a700 <__cxa_atexit@plt+0xfd8e0> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #60, 18 @ 0xf0000 │ │ │ │ + tsteq r0, #76, 18 @ 0x130000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10a790 <__cxa_atexit@plt+0xfd970> │ │ │ │ ldr r1, [pc, #68] @ 10a798 <__cxa_atexit@plt+0xfd978> │ │ │ │ ldr r0, [pc, #68] @ 10a79c <__cxa_atexit@plt+0xfd97c> │ │ │ │ @@ -259667,45 +259667,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 10a780 <__cxa_atexit@plt+0xfd960> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #188, 16 @ 0xbc0000 │ │ │ │ + tsteq r0, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10a7ec <__cxa_atexit@plt+0xfd9cc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 10a7f4 <__cxa_atexit@plt+0xfd9d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #60, 16 @ 0x3c0000 │ │ │ │ + tsteq r0, #76, 16 @ 0x4c0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -259714,15 +259714,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -259825,28 +259825,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 10aa28 <__cxa_atexit@plt+0xfdc08> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r0, #192, 12 @ 0xc000000 │ │ │ │ - tsteq r0, #204, 12 @ 0xcc00000 │ │ │ │ - tsteq r0, #152, 12 @ 0x9800000 │ │ │ │ + tsteq r0, #208, 12 @ 0xd000000 │ │ │ │ + tsteq r0, #220, 12 @ 0xdc00000 │ │ │ │ + tsteq r0, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10aad0 <__cxa_atexit@plt+0xfdcb0> │ │ │ │ @@ -259879,22 +259879,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 10aae8 <__cxa_atexit@plt+0xfdcc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #228, 10 @ 0x39000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #244, 10 @ 0x3d000000 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - tsteq r0, #252, 10 @ 0x3f000000 │ │ │ │ - tsteq r0, #188, 10 @ 0x2f000000 │ │ │ │ + tsteq r0, #12, 12 @ 0xc00000 │ │ │ │ + tsteq r0, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10ab44 <__cxa_atexit@plt+0xfdd24> │ │ │ │ ldr r1, [pc, #68] @ 10ab4c <__cxa_atexit@plt+0xfdd2c> │ │ │ │ ldr r0, [pc, #68] @ 10ab50 <__cxa_atexit@plt+0xfdd30> │ │ │ │ @@ -259904,29 +259904,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 10ab34 <__cxa_atexit@plt+0xfdd14> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #8, 10 @ 0x2000000 │ │ │ │ + tsteq r0, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10abc4 <__cxa_atexit@plt+0xfdda4> │ │ │ │ ldr r1, [pc, #68] @ 10abcc <__cxa_atexit@plt+0xfddac> │ │ │ │ ldr r0, [pc, #68] @ 10abd0 <__cxa_atexit@plt+0xfddb0> │ │ │ │ @@ -259936,45 +259936,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 10abb4 <__cxa_atexit@plt+0xfdd94> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #136, 8 @ 0x88000000 │ │ │ │ + tsteq r0, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10ac20 <__cxa_atexit@plt+0xfde00> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 10ac28 <__cxa_atexit@plt+0xfde08> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #8, 8 @ 0x8000000 │ │ │ │ + tsteq r0, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -259983,15 +259983,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -260094,28 +260094,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 10ae5c <__cxa_atexit@plt+0xfe03c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r0, #140, 4 @ 0xc0000008 │ │ │ │ - tsteq r0, #152, 4 @ 0x80000009 │ │ │ │ - tsteq r0, #100, 4 @ 0x40000006 │ │ │ │ + tsteq r0, #156, 4 @ 0xc0000009 │ │ │ │ + tsteq r0, #168, 4 @ 0x8000000a │ │ │ │ + tsteq r0, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10af04 <__cxa_atexit@plt+0xfe0e4> │ │ │ │ @@ -260148,22 +260148,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 10af1c <__cxa_atexit@plt+0xfe0fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #176, 2 @ 0x2c │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #192, 2 @ 0x30 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - tsteq r0, #200, 2 @ 0x32 │ │ │ │ - tsteq r0, #136, 2 @ 0x22 │ │ │ │ + tsteq r0, #216, 2 @ 0x36 │ │ │ │ + tsteq r0, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10afa0 <__cxa_atexit@plt+0xfe180> │ │ │ │ ldr lr, [pc, #108] @ 10afa8 <__cxa_atexit@plt+0xfe188> │ │ │ │ add r3, r7, #12 │ │ │ │ @@ -260191,15 +260191,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r0, #192 @ 0xc0 │ │ │ │ + tsteq r0, #208 @ 0xd0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 10afe0 <__cxa_atexit@plt+0xfe1c0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ @@ -260611,16 +260611,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 10b648 <__cxa_atexit@plt+0xfe828> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ - tsteq r0, #156, 30 @ 0x270 │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ + tsteq r0, #172, 30 @ 0x2b0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 10b590 <__cxa_atexit@plt+0xfe770> │ │ │ │ @@ -260654,16 +260654,16 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r2, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #148, 28 @ 0x940 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #164, 28 @ 0xa40 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 10b744 <__cxa_atexit@plt+0xfe924> │ │ │ │ @@ -260753,18 +260753,18 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ b 10b7e8 <__cxa_atexit@plt+0xfe9c8> │ │ │ │ ldr r3, [pc, #28] @ 10b884 <__cxa_atexit@plt+0xfea64> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ - tsteq r0, #4, 26 @ 0x100 │ │ │ │ - tsteq r0, #76, 26 @ 0x1300 │ │ │ │ - tsteq r0, #120, 26 @ 0x1e00 │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ + tsteq r0, #20, 26 @ 0x500 │ │ │ │ + tsteq r0, #92, 26 @ 0x1700 │ │ │ │ + tsteq r0, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 10b7ac <__cxa_atexit@plt+0xfe98c> │ │ │ │ mov fp, r7 │ │ │ │ @@ -260855,16 +260855,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 10ba18 <__cxa_atexit@plt+0xfebf8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ - tsteq r0, #208, 22 @ 0x34000 │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ + tsteq r0, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 10b958 <__cxa_atexit@plt+0xfeb38> │ │ │ │ @@ -260897,16 +260897,16 @@ │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, fp │ │ │ │ b 10b89c <__cxa_atexit@plt+0xfea7c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #232, 20 @ 0xe8000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10bba4 <__cxa_atexit@plt+0xfed84> │ │ │ │ @@ -260956,27 +260956,27 @@ │ │ │ │ ldmib sp, {r8, fp} │ │ │ │ str r1, [r3, #44] @ 0x2c │ │ │ │ str lr, [r3, #48] @ 0x30 │ │ │ │ str r2, [r3, #52] @ 0x34 │ │ │ │ str ip, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str lr, [r3, #24] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r6, r3 │ │ │ │ b 10bbb4 <__cxa_atexit@plt+0xfed94> │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #32, 10 @ 0x8000000 │ │ │ │ - tsteq r0, #80, 10 @ 0x14000000 │ │ │ │ - @ instruction: 0xfffff3e0 │ │ │ │ - rscseq r0, r0, #124 @ 0x7c │ │ │ │ tsteq r0, #48, 10 @ 0xc000000 │ │ │ │ + tsteq r0, #96, 10 @ 0x18000000 │ │ │ │ + @ instruction: 0xfffff3e0 │ │ │ │ + rsceq pc, pc, #124 @ 0x7c │ │ │ │ + tsteq r0, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10bc34 <__cxa_atexit@plt+0xfee14> │ │ │ │ ldr lr, [pc, #72] @ 10bc3c <__cxa_atexit@plt+0xfee1c> │ │ │ │ @@ -261042,26 +261042,26 @@ │ │ │ │ stmdb r6, {r0, r2} │ │ │ │ str r6, [r5, #4] │ │ │ │ str r1, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ str r3, [r6, #32] │ │ │ │ mov r6, ip │ │ │ │ mov fp, sl │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, ip │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - tsteq r0, #140, 6 @ 0x30000002 │ │ │ │ + tsteq r0, #156, 6 @ 0x70000002 │ │ │ │ @ instruction: 0xfffff04c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -261090,21 +261090,21 @@ │ │ │ │ ldr ip, [r5, #-8] │ │ │ │ str r1, [r3, #-4] │ │ │ │ stm lr, {r0, r1, ip} │ │ │ │ str r9, [r3, #20] │ │ │ │ str sl, [r3, #32] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffefc4 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - tsteq r0, #192, 4 │ │ │ │ + tsteq r0, #208, 4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 10be58 <__cxa_atexit@plt+0xff038> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -261129,28 +261129,28 @@ │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fc3a0 <__cxa_atexit@plt+0x3ef580> │ │ │ │ + b 3dc5f8 <__cxa_atexit@plt+0x3cf7d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 10be88 <__cxa_atexit@plt+0xff068> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #20, 4 @ 0x40000001 │ │ │ │ - tsteq r0, #120, 4 @ 0x80000007 │ │ │ │ - rscseq r0, r0, #208, 10 @ 0x34000000 │ │ │ │ + tsteq r0, #36, 4 @ 0x40000002 │ │ │ │ + tsteq r0, #136, 4 @ 0x80000008 │ │ │ │ + rsceq pc, pc, #208, 10 @ 0x34000000 │ │ │ │ @ instruction: 0xffff9110 │ │ │ │ @ instruction: 0xffff91ec │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, lr │ │ │ │ @@ -261177,24 +261177,24 @@ │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, lr │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #80, 2 │ │ │ │ - tsteq r0, #56, 2 │ │ │ │ + tsteq r0, #96, 2 │ │ │ │ + tsteq r0, #72, 2 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ cmp fp, sl │ │ │ │ @@ -261244,24 +261244,24 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ stmdb r3, {r5, r8} │ │ │ │ mov r5, sl │ │ │ │ str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ str ip, [r3, #-20] @ 0xffffffec │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ b 10c034 <__cxa_atexit@plt+0xff214> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #156 @ 0x9c │ │ │ │ - tsteq r0, #92 @ 0x5c │ │ │ │ + tsteq r0, #172 @ 0xac │ │ │ │ + tsteq r0, #108 @ 0x6c │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -261333,26 +261333,26 @@ │ │ │ │ str r1, [r6, #32] │ │ │ │ str r9, [r6, #36] @ 0x24 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ mov r6, ip │ │ │ │ sub r3, ip, #51 @ 0x33 │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, ip │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - tsteq r0, #8, 30 │ │ │ │ + tsteq r0, #24, 30 @ 0x60 │ │ │ │ @ instruction: 0xffffe79c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -261383,21 +261383,21 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r2, r8, r9, sl, ip} │ │ │ │ sub r2, r6, #51 @ 0x33 │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r3, #40] @ 0x28 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ @ instruction: 0xffffe6f4 │ │ │ │ - tsteq r0, #0, 28 │ │ │ │ + tsteq r0, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 10c2ec <__cxa_atexit@plt+0xff4cc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -261422,25 +261422,25 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, sl │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #120, 26 @ 0x1e00 │ │ │ │ - tsteq r0, #212, 26 @ 0x3500 │ │ │ │ - tsteq r0, #188, 26 @ 0x2f00 │ │ │ │ + tsteq r0, #136, 26 @ 0x2200 │ │ │ │ + tsteq r0, #228, 26 @ 0x3900 │ │ │ │ + tsteq r0, #204, 26 @ 0x3300 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10c394 <__cxa_atexit@plt+0xff574> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -261464,24 +261464,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #208, 24 @ 0xd000 │ │ │ │ - tsteq r0, #184, 24 @ 0xb800 │ │ │ │ + tsteq r0, #224, 24 @ 0xe000 │ │ │ │ + tsteq r0, #200, 24 @ 0xc800 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub ip, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ cmp fp, ip │ │ │ │ @@ -261531,24 +261531,24 @@ │ │ │ │ str r5, [r3, #-4] │ │ │ │ mov r5, ip │ │ │ │ str r8, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r2, [r3, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r3, #-16] │ │ │ │ str r8, [r3, #-12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ b 10c4b0 <__cxa_atexit@plt+0xff690> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #32, 24 @ 0x2000 │ │ │ │ - tsteq r0, #228, 22 @ 0x39000 │ │ │ │ + tsteq r0, #48, 24 @ 0x3000 │ │ │ │ + tsteq r0, #244, 22 @ 0x3d000 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -261620,26 +261620,26 @@ │ │ │ │ str sl, [r6, #-12] │ │ │ │ str r1, [r6, #32] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ mov r6, ip │ │ │ │ sub r3, ip, #51 @ 0x33 │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, ip │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - tsteq r0, #140, 20 @ 0x8c000 │ │ │ │ + tsteq r0, #156, 20 @ 0x9c000 │ │ │ │ @ instruction: 0xffffded4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -261670,20 +261670,20 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r2, [r3, #-8] │ │ │ │ sub r2, r6, #51 @ 0x33 │ │ │ │ str r9, [r3, #32] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r3, #40] @ 0x28 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - tsteq r0, #192, 18 @ 0x300000 │ │ │ │ + tsteq r0, #208, 18 @ 0x340000 │ │ │ │ @ instruction: 0xffffde18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10c72c <__cxa_atexit@plt+0xff90c> │ │ │ │ @@ -261736,27 +261736,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add sl, r6, #12 │ │ │ │ str r1, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ add r0, r0, #2 │ │ │ │ stm sl, {r0, r1, r2, r9} │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ + tsteq r0, #12, 18 @ 0x30000 │ │ │ │ tsteq r0, #252, 16 @ 0xfc0000 │ │ │ │ - tsteq r0, #236, 16 @ 0xec0000 │ │ │ │ - rsceq pc, pc, #28, 8 @ 0x1c000000 │ │ │ │ + rsceq lr, pc, #28, 8 @ 0x1c000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10c884 <__cxa_atexit@plt+0xffa64> │ │ │ │ @@ -261780,36 +261780,36 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ str r9, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ sub r3, r6, #7 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #84, 16 @ 0x540000 │ │ │ │ - rsceq pc, pc, #140, 6 @ 0x30000002 │ │ │ │ - tsteq r0, #52, 16 @ 0x340000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #100, 16 @ 0x640000 │ │ │ │ + rsceq lr, pc, #140, 6 @ 0x30000002 │ │ │ │ + tsteq r0, #68, 16 @ 0x440000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10c8cc <__cxa_atexit@plt+0xffaac> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 10c8d4 <__cxa_atexit@plt+0xffab4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9338c <__cxa_atexit@plt+0x8656c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #92, 14 @ 0x1700000 │ │ │ │ + tsteq r0, #108, 14 @ 0x1b00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10c958 <__cxa_atexit@plt+0xffb38> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -261833,30 +261833,30 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ bhi 10c974 <__cxa_atexit@plt+0xffb54> │ │ │ │ ldr r3, [pc, #76] @ 10c994 <__cxa_atexit@plt+0xffb74> │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 10c990 <__cxa_atexit@plt+0xffb70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq r0, #4, 14 @ 0x100000 │ │ │ │ - rsceq pc, pc, #224, 20 @ 0xe0000 │ │ │ │ + tsteq r0, #20, 14 @ 0x500000 │ │ │ │ + rsceq lr, pc, #224, 20 @ 0xe0000 │ │ │ │ @ instruction: 0xffffcce4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10ca2c <__cxa_atexit@plt+0xffc0c> │ │ │ │ @@ -261886,24 +261886,24 @@ │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ stmdb r3, {r0, lr} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #72, 12 @ 0x4800000 │ │ │ │ - tsteq r0, #44, 12 @ 0x2c00000 │ │ │ │ + tsteq r0, #88, 12 @ 0x5800000 │ │ │ │ + tsteq r0, #60, 12 @ 0x3c00000 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ @@ -261954,24 +261954,24 @@ │ │ │ │ str r2, [r3, #-44] @ 0xffffffd4 │ │ │ │ str r0, [r3, #-40] @ 0xffffffd8 │ │ │ │ str r1, [r3, #-36] @ 0xffffffdc │ │ │ │ str r0, [r3, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r3, #-20] @ 0xffffffec │ │ │ │ str r8, [r3, #-16] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ b 10cb4c <__cxa_atexit@plt+0xffd2c> │ │ │ │ mov r5, #72 @ 0x48 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #124, 10 @ 0x1f000000 │ │ │ │ - tsteq r0, #96, 10 @ 0x18000000 │ │ │ │ + tsteq r0, #140, 10 @ 0x23000000 │ │ │ │ + tsteq r0, #112, 10 @ 0x1c000000 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffff9c8 │ │ │ │ @ instruction: 0xffffd5c4 │ │ │ │ @ instruction: 0xffffd400 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -261985,23 +261985,23 @@ │ │ │ │ mov r8, r9 │ │ │ │ b 9330c <__cxa_atexit@plt+0x864ec> │ │ │ │ ldr r7, [pc, #12] @ 10cbb4 <__cxa_atexit@plt+0xffd94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq pc, pc, #192, 16 @ 0xc00000 │ │ │ │ + rsceq lr, pc, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 10cbd8 <__cxa_atexit@plt+0xffdb8> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -262027,21 +262027,21 @@ │ │ │ │ stm lr, {r2, r7, r8} │ │ │ │ add lr, r3, #20 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r7, [r3, #-16] │ │ │ │ stmdb r3, {r0, r1, r8} │ │ │ │ stm lr, {r1, r9, sl} │ │ │ │ str r0, [r3, #32] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xffffd12c │ │ │ │ - tsteq r0, #12, 8 @ 0xc000000 │ │ │ │ + tsteq r0, #28, 8 @ 0x1c000000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 112ce4 <__cxa_atexit@plt+0x105ec4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -262095,27 +262095,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add sl, r6, #12 │ │ │ │ str r1, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ add r0, r0, #2 │ │ │ │ stm sl, {r0, r1, r2, r9} │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ + tsteq r0, #112, 6 @ 0xc0000001 │ │ │ │ tsteq r0, #96, 6 @ 0x80000001 │ │ │ │ - tsteq r0, #80, 6 @ 0x40000001 │ │ │ │ - rsceq lr, pc, #128, 28 @ 0x800 │ │ │ │ + rsceq sp, pc, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10ce20 <__cxa_atexit@plt+0x100000> │ │ │ │ @@ -262139,21 +262139,21 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ str r9, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ sub r3, r6, #7 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #184, 4 @ 0x8000000b │ │ │ │ - rsceq lr, pc, #240, 26 @ 0x3c00 │ │ │ │ - tsteq r0, #152, 4 @ 0x80000009 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #200, 4 @ 0x8000000c │ │ │ │ + rsceq sp, pc, #240, 26 @ 0x3c00 │ │ │ │ + tsteq r0, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10ce80 <__cxa_atexit@plt+0x100060> │ │ │ │ ldr r3, [pc, #48] @ 10ce88 <__cxa_atexit@plt+0x100068> │ │ │ │ @@ -262205,27 +262205,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add sl, r6, #12 │ │ │ │ str r1, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ add r0, r0, #2 │ │ │ │ stm sl, {r0, r1, r2, r9} │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ + tsteq r0, #184, 2 @ 0x2e │ │ │ │ tsteq r0, #168, 2 @ 0x2a │ │ │ │ - tsteq r0, #152, 2 @ 0x26 │ │ │ │ - rsceq lr, pc, #200, 24 @ 0xc800 │ │ │ │ + rsceq sp, pc, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10cfd8 <__cxa_atexit@plt+0x1001b8> │ │ │ │ @@ -262249,21 +262249,21 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ str r9, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ sub r3, r6, #7 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #0, 2 │ │ │ │ - rsceq lr, pc, #56, 24 @ 0x3800 │ │ │ │ - tsteq r0, #224 @ 0xe0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #16, 2 │ │ │ │ + rsceq sp, pc, #56, 24 @ 0x3800 │ │ │ │ + tsteq r0, #240 @ 0xf0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10d038 <__cxa_atexit@plt+0x100218> │ │ │ │ ldr r3, [pc, #48] @ 10d040 <__cxa_atexit@plt+0x100220> │ │ │ │ @@ -262315,27 +262315,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add sl, r6, #12 │ │ │ │ str r1, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ add r0, r0, #2 │ │ │ │ stm sl, {r0, r1, r2, r9} │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ + tsteq r0, #0 │ │ │ │ tsteq r0, #240, 30 @ 0x3c0 │ │ │ │ - tsteq r0, #224, 30 @ 0x380 │ │ │ │ - rsceq lr, pc, #16, 22 @ 0x4000 │ │ │ │ + rsceq sp, pc, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10d190 <__cxa_atexit@plt+0x100370> │ │ │ │ @@ -262359,21 +262359,21 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ str r9, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ sub r3, r6, #7 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #72, 30 @ 0x120 │ │ │ │ - rsceq lr, pc, #128, 20 @ 0x80000 │ │ │ │ - tsteq r0, #40, 30 @ 0xa0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #88, 30 @ 0x160 │ │ │ │ + rsceq sp, pc, #128, 20 @ 0x80000 │ │ │ │ + tsteq r0, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10d200 <__cxa_atexit@plt+0x1003e0> │ │ │ │ ldr r1, [pc, #68] @ 10d208 <__cxa_atexit@plt+0x1003e8> │ │ │ │ ldr r0, [pc, #68] @ 10d20c <__cxa_atexit@plt+0x1003ec> │ │ │ │ @@ -262383,29 +262383,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 10d1f0 <__cxa_atexit@plt+0x1003d0> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #76, 28 @ 0x4c0 │ │ │ │ + tsteq r0, #92, 28 @ 0x5c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10d280 <__cxa_atexit@plt+0x100460> │ │ │ │ ldr r1, [pc, #68] @ 10d288 <__cxa_atexit@plt+0x100468> │ │ │ │ ldr r0, [pc, #68] @ 10d28c <__cxa_atexit@plt+0x10046c> │ │ │ │ @@ -262415,45 +262415,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 10d270 <__cxa_atexit@plt+0x100450> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #204, 26 @ 0x3300 │ │ │ │ + tsteq r0, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10d2dc <__cxa_atexit@plt+0x1004bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 10d2e4 <__cxa_atexit@plt+0x1004c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #76, 26 @ 0x1300 │ │ │ │ + tsteq r0, #92, 26 @ 0x1700 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -262462,15 +262462,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -262573,28 +262573,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 10d518 <__cxa_atexit@plt+0x1006f8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r0, #208, 22 @ 0x34000 │ │ │ │ - tsteq r0, #220, 22 @ 0x37000 │ │ │ │ - tsteq r0, #168, 22 @ 0x2a000 │ │ │ │ + tsteq r0, #224, 22 @ 0x38000 │ │ │ │ + tsteq r0, #236, 22 @ 0x3b000 │ │ │ │ + tsteq r0, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10d5c0 <__cxa_atexit@plt+0x1007a0> │ │ │ │ @@ -262627,22 +262627,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 10d5d8 <__cxa_atexit@plt+0x1007b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #244, 20 @ 0xf4000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #4, 22 @ 0x1000 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - tsteq r0, #12, 22 @ 0x3000 │ │ │ │ - tsteq r0, #204, 20 @ 0xcc000 │ │ │ │ + tsteq r0, #28, 22 @ 0x7000 │ │ │ │ + tsteq r0, #220, 20 @ 0xdc000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10d634 <__cxa_atexit@plt+0x100814> │ │ │ │ ldr r1, [pc, #68] @ 10d63c <__cxa_atexit@plt+0x10081c> │ │ │ │ ldr r0, [pc, #68] @ 10d640 <__cxa_atexit@plt+0x100820> │ │ │ │ @@ -262652,29 +262652,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 10d624 <__cxa_atexit@plt+0x100804> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #24, 20 @ 0x18000 │ │ │ │ + tsteq r0, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10d6b4 <__cxa_atexit@plt+0x100894> │ │ │ │ ldr r1, [pc, #68] @ 10d6bc <__cxa_atexit@plt+0x10089c> │ │ │ │ ldr r0, [pc, #68] @ 10d6c0 <__cxa_atexit@plt+0x1008a0> │ │ │ │ @@ -262684,45 +262684,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 10d6a4 <__cxa_atexit@plt+0x100884> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #152, 18 @ 0x260000 │ │ │ │ + tsteq r0, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10d710 <__cxa_atexit@plt+0x1008f0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 10d718 <__cxa_atexit@plt+0x1008f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #24, 18 @ 0x60000 │ │ │ │ + tsteq r0, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -262731,15 +262731,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -262842,28 +262842,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 10d94c <__cxa_atexit@plt+0x100b2c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r0, #156, 14 @ 0x2700000 │ │ │ │ - tsteq r0, #168, 14 @ 0x2a00000 │ │ │ │ - tsteq r0, #116, 14 @ 0x1d00000 │ │ │ │ + tsteq r0, #172, 14 @ 0x2b00000 │ │ │ │ + tsteq r0, #184, 14 @ 0x2e00000 │ │ │ │ + tsteq r0, #132, 14 @ 0x2100000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10d9f4 <__cxa_atexit@plt+0x100bd4> │ │ │ │ @@ -262896,22 +262896,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 10da0c <__cxa_atexit@plt+0x100bec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #192, 12 @ 0xc000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #208, 12 @ 0xd000000 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - tsteq r0, #216, 12 @ 0xd800000 │ │ │ │ - tsteq r0, #152, 12 @ 0x9800000 │ │ │ │ + tsteq r0, #232, 12 @ 0xe800000 │ │ │ │ + tsteq r0, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10dab8 <__cxa_atexit@plt+0x100c98> │ │ │ │ ldr lr, [pc, #168] @ 10dad4 <__cxa_atexit@plt+0x100cb4> │ │ │ │ ldr r0, [pc, #168] @ 10dad8 <__cxa_atexit@plt+0x100cb8> │ │ │ │ @@ -262938,33 +262938,33 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [pc, #88] @ 10dae0 <__cxa_atexit@plt+0x100cc0> │ │ │ │ sub r7, r7, r1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r6, {r3, r7} │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq r0, #228, 10 @ 0x39000000 │ │ │ │ + tsteq r0, #244, 10 @ 0x3d000000 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - tsteq r0, #244, 12 @ 0xf400000 │ │ │ │ + tsteq r0, #4, 14 @ 0x100000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 10db54 <__cxa_atexit@plt+0x100d34> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -262984,17 +262984,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r0, #84, 12 @ 0x5400000 │ │ │ │ + tsteq r0, #100, 12 @ 0x6400000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10db9c <__cxa_atexit@plt+0x100d7c> │ │ │ │ @@ -263005,31 +263005,31 @@ │ │ │ │ sub r7, r7, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #240, 10 @ 0x3c000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #0, 12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10dbdc <__cxa_atexit@plt+0x100dbc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 10dbe4 <__cxa_atexit@plt+0x100dc4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc390 <__cxa_atexit@plt+0x3ef570> │ │ │ │ + b 3dc5e8 <__cxa_atexit@plt+0x3cf7c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #72, 8 @ 0x48000000 │ │ │ │ + tsteq r0, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10dc58 <__cxa_atexit@plt+0x100e38> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -263058,15 +263058,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r0, #244, 6 @ 0xd0000003 │ │ │ │ + tsteq r0, #4, 8 @ 0x4000000 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -263083,17 +263083,17 @@ │ │ │ │ str r9, [r3, #12] │ │ │ │ str r3, [r3, #28] │ │ │ │ stm lr, {r1, r7, r8} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbf48 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + b 3dc1a0 <__cxa_atexit@plt+0x3cf380> │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - tsteq r0, #20, 14 @ 0x500000 │ │ │ │ + tsteq r0, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10dd90 <__cxa_atexit@plt+0x100f70> │ │ │ │ ldr lr, [pc, #168] @ 10ddac <__cxa_atexit@plt+0x100f8c> │ │ │ │ ldr r0, [pc, #168] @ 10ddb0 <__cxa_atexit@plt+0x100f90> │ │ │ │ @@ -263120,33 +263120,33 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [pc, #88] @ 10ddb8 <__cxa_atexit@plt+0x100f98> │ │ │ │ add r7, r7, r1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r6, {r3, r7} │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq r0, #12, 6 @ 0x30000000 │ │ │ │ + tsteq r0, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - tsteq r0, #28, 8 @ 0x1c000000 │ │ │ │ + tsteq r0, #44, 8 @ 0x2c000000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 10de2c <__cxa_atexit@plt+0x10100c> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -263166,17 +263166,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r0, #124, 6 @ 0xf0000001 │ │ │ │ + tsteq r0, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10de74 <__cxa_atexit@plt+0x101054> │ │ │ │ @@ -263187,16 +263187,16 @@ │ │ │ │ add r7, r7, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #24, 6 @ 0x60000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 10df30 <__cxa_atexit@plt+0x101110> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -263211,19 +263211,19 @@ │ │ │ │ cmp r7, r3 │ │ │ │ bcc 10df3c <__cxa_atexit@plt+0x10111c> │ │ │ │ cmp r8, #1 │ │ │ │ bne 10def0 <__cxa_atexit@plt+0x1010d0> │ │ │ │ ldr r7, [pc, #132] @ 10df5c <__cxa_atexit@plt+0x10113c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r7, [pc, #124] @ 10df64 <__cxa_atexit@plt+0x101144> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r7, [pc, #112] @ 10df68 <__cxa_atexit@plt+0x101148> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [pc, #104] @ 10df6c <__cxa_atexit@plt+0x10114c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [pc, #100] @ 10df70 <__cxa_atexit@plt+0x101150> │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -263231,32 +263231,32 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 10df60 <__cxa_atexit@plt+0x101140> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #104, 2 │ │ │ │ - rsceq sp, pc, #192, 24 @ 0xc000 │ │ │ │ - rsceq sp, pc, #88, 24 @ 0x5800 │ │ │ │ - tsteq r0, #60, 2 │ │ │ │ + tsteq r0, #120, 2 │ │ │ │ + rsceq ip, pc, #192, 24 @ 0xc000 │ │ │ │ + rsceq ip, pc, #88, 24 @ 0x5800 │ │ │ │ + tsteq r0, #76, 2 │ │ │ │ @ instruction: 0xffff1bac │ │ │ │ - tsteq r0, #84, 4 @ 0x40000005 │ │ │ │ - tsteq r0, #68, 2 │ │ │ │ + tsteq r0, #100, 4 @ 0x40000006 │ │ │ │ + tsteq r0, #84, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -263268,16 +263268,16 @@ │ │ │ │ stmib r3, {r2, r7, r9} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #180 @ 0xb4 │ │ │ │ - rsceq sp, pc, #0, 24 │ │ │ │ + tsteq r0, #196 @ 0xc4 │ │ │ │ + rsceq ip, pc, #0, 24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 10e05c <__cxa_atexit@plt+0x10123c> │ │ │ │ @@ -263312,18 +263312,18 @@ │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r0, #24 │ │ │ │ + tsteq r0, #40 @ 0x28 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - rsceq sp, pc, #72, 22 @ 0x12000 │ │ │ │ + rsceq ip, pc, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 10e0cc <__cxa_atexit@plt+0x1012ac> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -263337,28 +263337,28 @@ │ │ │ │ str r3, [r5] │ │ │ │ beq 10e0c4 <__cxa_atexit@plt+0x1012a4> │ │ │ │ b 10e114 <__cxa_atexit@plt+0x1012f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq sp, pc, #240, 20 @ 0xf0000 │ │ │ │ + rsceq ip, pc, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 10e104 <__cxa_atexit@plt+0x1012e4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 10e0fc <__cxa_atexit@plt+0x1012dc> │ │ │ │ b 10e114 <__cxa_atexit@plt+0x1012f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq sp, pc, #188, 20 @ 0xbc000 │ │ │ │ + rsceq ip, pc, #188, 20 @ 0xbc000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ cmp r7, r3 │ │ │ │ bne 10e13c <__cxa_atexit@plt+0x10131c> │ │ │ │ @@ -263403,22 +263403,22 @@ │ │ │ │ ldr r6, [pc, #24] @ 10e1e0 <__cxa_atexit@plt+0x1013c0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq sp, pc, #116, 20 @ 0x74000 │ │ │ │ - rsceq sp, pc, #120, 20 @ 0x78000 │ │ │ │ - rsceq sp, pc, #80, 26 @ 0x1400 │ │ │ │ + rsceq ip, pc, #116, 20 @ 0x74000 │ │ │ │ + rsceq ip, pc, #120, 20 @ 0x78000 │ │ │ │ + rsceq ip, pc, #80, 26 @ 0x1400 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - tsteq r0, #244, 6 @ 0xd0000003 │ │ │ │ + tsteq r0, #4, 8 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -263439,18 +263439,18 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 10e27c <__cxa_atexit@plt+0x10145c> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - tsteq r0, #88, 6 @ 0x60000001 │ │ │ │ + tsteq r0, #104, 6 @ 0xa0000001 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10e2cc <__cxa_atexit@plt+0x1014ac> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -263462,24 +263462,24 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10e2d4 <__cxa_atexit@plt+0x1014b4> │ │ │ │ ldr r3, [pc, #52] @ 10e2f0 <__cxa_atexit@plt+0x1014d0> │ │ │ │ sub lr, r5, #24 │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 10e2ec <__cxa_atexit@plt+0x1014cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #116, 26 @ 0x1d00 │ │ │ │ - rsceq lr, pc, #108, 2 │ │ │ │ + tsteq r0, #132, 26 @ 0x2100 │ │ │ │ + rsceq sp, pc, #108, 2 │ │ │ │ @ instruction: 0xffff8a38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10e34c <__cxa_atexit@plt+0x10152c> │ │ │ │ ldr r1, [pc, #68] @ 10e354 <__cxa_atexit@plt+0x101534> │ │ │ │ @@ -263490,29 +263490,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 10e33c <__cxa_atexit@plt+0x10151c> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #0, 26 │ │ │ │ + tsteq r0, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10e3cc <__cxa_atexit@plt+0x1015ac> │ │ │ │ ldr r1, [pc, #68] @ 10e3d4 <__cxa_atexit@plt+0x1015b4> │ │ │ │ ldr r0, [pc, #68] @ 10e3d8 <__cxa_atexit@plt+0x1015b8> │ │ │ │ @@ -263522,45 +263522,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 10e3bc <__cxa_atexit@plt+0x10159c> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #128, 24 @ 0x8000 │ │ │ │ + tsteq r0, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10e428 <__cxa_atexit@plt+0x101608> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 10e430 <__cxa_atexit@plt+0x101610> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #0, 24 │ │ │ │ + tsteq r0, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -263569,15 +263569,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -263680,28 +263680,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 10e664 <__cxa_atexit@plt+0x101844> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r0, #132, 20 @ 0x84000 │ │ │ │ - tsteq r0, #144, 20 @ 0x90000 │ │ │ │ - tsteq r0, #92, 20 @ 0x5c000 │ │ │ │ + tsteq r0, #148, 20 @ 0x94000 │ │ │ │ + tsteq r0, #160, 20 @ 0xa0000 │ │ │ │ + tsteq r0, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10e70c <__cxa_atexit@plt+0x1018ec> │ │ │ │ @@ -263734,23 +263734,23 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 10e724 <__cxa_atexit@plt+0x101904> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #168, 18 @ 0x2a0000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #184, 18 @ 0x2e0000 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - tsteq r0, #192, 18 @ 0x300000 │ │ │ │ - tsteq r0, #128, 18 @ 0x200000 │ │ │ │ - rsceq sp, pc, #64, 26 @ 0x1000 │ │ │ │ + tsteq r0, #208, 18 @ 0x340000 │ │ │ │ + tsteq r0, #144, 18 @ 0x240000 │ │ │ │ + rsceq ip, pc, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r9, r5, #36 @ 0x24 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10e7cc <__cxa_atexit@plt+0x1019ac> │ │ │ │ add sl, r2, #8 │ │ │ │ @@ -263794,18 +263794,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r9] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r5, r9 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq r0, #176, 16 @ 0xb00000 │ │ │ │ - rsceq sp, pc, #136, 24 @ 0x8800 │ │ │ │ + tsteq r0, #192, 16 @ 0xc00000 │ │ │ │ + rsceq ip, pc, #136, 24 @ 0x8800 │ │ │ │ andeq r4, r0, ip, ror r5 │ │ │ │ - rsceq sp, pc, #100, 24 @ 0x6400 │ │ │ │ + rsceq ip, pc, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r3, [r5, #24] │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -263820,16 +263820,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 10e860 <__cxa_atexit@plt+0x101a40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ - rsceq sp, pc, #28, 24 @ 0x1c00 │ │ │ │ - rsceq sp, pc, #0, 24 │ │ │ │ + rsceq ip, pc, #28, 24 @ 0x1c00 │ │ │ │ + rsceq ip, pc, #0, 24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10e8d8 <__cxa_atexit@plt+0x101ab8> │ │ │ │ ldr lr, [pc, #88] @ 10e8e0 <__cxa_atexit@plt+0x101ac0> │ │ │ │ @@ -263853,15 +263853,15 @@ │ │ │ │ b 10e8f0 <__cxa_atexit@plt+0x101ad0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq sp, pc, #132, 22 @ 0x21000 │ │ │ │ + rsceq ip, pc, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [pc, #204] @ 10e9d0 <__cxa_atexit@plt+0x101bb0> │ │ │ │ mov r2, r5 │ │ │ │ @@ -263903,28 +263903,28 @@ │ │ │ │ str ip, [r6, #16] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ sub r6, r3, #43 @ 0x2b │ │ │ │ str r6, [r5, #8] │ │ │ │ mov r6, r3 │ │ │ │ ldmib sp, {r8, fp} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - tsteq r0, #232, 12 @ 0xe800000 │ │ │ │ + tsteq r0, #248, 12 @ 0xf800000 │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ - rsceq sp, pc, #136, 20 @ 0x88000 │ │ │ │ + rsceq ip, pc, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ mov r9, r4 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -263957,22 +263957,22 @@ │ │ │ │ mov r4, r9 │ │ │ │ ldmib sp, {r8, fp} │ │ │ │ str lr, [r3, #8] │ │ │ │ str ip, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str sl, [r3, #28] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r4, #48 @ 0x30 │ │ │ │ str r4, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ - tsteq r0, #204, 10 @ 0x33000000 │ │ │ │ + tsteq r0, #220, 10 @ 0x37000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10eafc <__cxa_atexit@plt+0x101cdc> │ │ │ │ ldr r1, [pc, #68] @ 10eb04 <__cxa_atexit@plt+0x101ce4> │ │ │ │ ldr r0, [pc, #68] @ 10eb08 <__cxa_atexit@plt+0x101ce8> │ │ │ │ @@ -263982,29 +263982,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 10eaec <__cxa_atexit@plt+0x101ccc> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #80, 10 @ 0x14000000 │ │ │ │ + tsteq r0, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10eb7c <__cxa_atexit@plt+0x101d5c> │ │ │ │ ldr r1, [pc, #68] @ 10eb84 <__cxa_atexit@plt+0x101d64> │ │ │ │ ldr r0, [pc, #68] @ 10eb88 <__cxa_atexit@plt+0x101d68> │ │ │ │ @@ -264014,45 +264014,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 10eb6c <__cxa_atexit@plt+0x101d4c> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #208, 8 @ 0xd0000000 │ │ │ │ + tsteq r0, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10ebd8 <__cxa_atexit@plt+0x101db8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 10ebe0 <__cxa_atexit@plt+0x101dc0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #80, 8 @ 0x50000000 │ │ │ │ + tsteq r0, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -264061,15 +264061,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -264172,28 +264172,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 10ee14 <__cxa_atexit@plt+0x101ff4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r0, #212, 4 @ 0x4000000d │ │ │ │ - tsteq r0, #224, 4 │ │ │ │ - tsteq r0, #172, 4 @ 0xc000000a │ │ │ │ + tsteq r0, #228, 4 @ 0x4000000e │ │ │ │ + tsteq r0, #240, 4 │ │ │ │ + tsteq r0, #188, 4 @ 0xc000000b │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10eebc <__cxa_atexit@plt+0x10209c> │ │ │ │ @@ -264226,22 +264226,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 10eed4 <__cxa_atexit@plt+0x1020b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #248, 2 @ 0x3e │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #8, 4 @ 0x80000000 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - tsteq r0, #16, 4 │ │ │ │ - tsteq r0, #208, 2 @ 0x34 │ │ │ │ + tsteq r0, #32, 4 │ │ │ │ + tsteq r0, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10ef54 <__cxa_atexit@plt+0x102134> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -264264,25 +264264,25 @@ │ │ │ │ ldr r2, [pc, #60] @ 10ef78 <__cxa_atexit@plt+0x102158> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str sl, [r3, #4] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ add r2, r3, #8 │ │ │ │ stm r2, {r0, r1, sl, ip, lr} │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #4, 2 │ │ │ │ - tsteq r0, #96, 2 │ │ │ │ - tsteq r0, #72, 2 │ │ │ │ + tsteq r0, #20, 2 │ │ │ │ + tsteq r0, #112, 2 │ │ │ │ + tsteq r0, #88, 2 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10f004 <__cxa_atexit@plt+0x1021e4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -264308,24 +264308,24 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str ip, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #104 @ 0x68 │ │ │ │ - tsteq r0, #76 @ 0x4c │ │ │ │ + tsteq r0, #120 @ 0x78 │ │ │ │ + tsteq r0, #92 @ 0x5c │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10f088 <__cxa_atexit@plt+0x102268> │ │ │ │ @@ -264385,27 +264385,27 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ str r8, [r6, #24] │ │ │ │ str ip, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ sub r2, r3, #39 @ 0x27 │ │ │ │ str r2, [r5, #8] │ │ │ │ stm lr, {r0, r9, sl} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - tsteq r0, #52, 30 @ 0xd0 │ │ │ │ + tsteq r0, #68, 30 @ 0x110 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10f1dc <__cxa_atexit@plt+0x1023bc> │ │ │ │ @@ -264426,37 +264426,37 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r8, [r3, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r3, {r0, r2, ip} │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, r2, r9, sl} │ │ │ │ str lr, [r3, #28] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - tsteq r0, #136, 28 @ 0x880 │ │ │ │ + tsteq r0, #152, 28 @ 0x980 │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10f228 <__cxa_atexit@plt+0x102408> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 10f230 <__cxa_atexit@plt+0x102410> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #0, 28 │ │ │ │ + tsteq r0, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 10f2ac <__cxa_atexit@plt+0x10248c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -264478,26 +264478,26 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-12] │ │ │ │ mov r5, sl │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - tsteq r0, #168, 26 @ 0x2a00 │ │ │ │ - tsteq r0, #148, 26 @ 0x2500 │ │ │ │ - rsceq sp, pc, #144, 2 @ 0x24 │ │ │ │ + tsteq r0, #184, 26 @ 0x2e00 │ │ │ │ + tsteq r0, #164, 26 @ 0x2900 │ │ │ │ + rsceq ip, pc, #144, 2 @ 0x24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov lr, fp │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -264553,27 +264553,27 @@ │ │ │ │ ldr r2, [pc, #64] @ 10f400 <__cxa_atexit@plt+0x1025e0> │ │ │ │ sub r4, r6, #39 @ 0x27 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ stmdb r5, {r2, r3, r4} │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r5, [sp, #20] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ b 10f3e8 <__cxa_atexit@plt+0x1025c8> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ @ instruction: 0xfffff4e4 │ │ │ │ - tsteq r0, #92, 24 @ 0x5c00 │ │ │ │ - rsceq sp, pc, #96 @ 0x60 │ │ │ │ + tsteq r0, #108, 24 @ 0x6c00 │ │ │ │ + rsceq ip, pc, #96 @ 0x60 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -264630,41 +264630,41 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10f514 <__cxa_atexit@plt+0x1026f4> │ │ │ │ ldr r3, [pc, #52] @ 10f530 <__cxa_atexit@plt+0x102710> │ │ │ │ sub lr, r5, #24 │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 10f52c <__cxa_atexit@plt+0x10270c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #52, 22 @ 0xd000 │ │ │ │ - rsceq ip, pc, #44, 30 @ 0xb0 │ │ │ │ + tsteq r0, #68, 22 @ 0x11000 │ │ │ │ + rsceq fp, pc, #44, 30 @ 0xb0 │ │ │ │ @ instruction: 0xffff77f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10f568 <__cxa_atexit@plt+0x102748> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 10f570 <__cxa_atexit@plt+0x102750> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #192, 20 @ 0xc0000 │ │ │ │ + tsteq r0, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10f5e0 <__cxa_atexit@plt+0x1027c0> │ │ │ │ @@ -264683,24 +264683,24 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - tsteq r0, #100, 20 @ 0x64000 │ │ │ │ + tsteq r0, #116, 20 @ 0x74000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -264720,15 +264720,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - rsceq ip, pc, #248, 26 @ 0x3e00 │ │ │ │ + rsceq fp, pc, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r1, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10f71c <__cxa_atexit@plt+0x1028fc> │ │ │ │ ldr r2, [pc, #148] @ 10f724 <__cxa_atexit@plt+0x102904> │ │ │ │ mov r3, r5 │ │ │ │ @@ -264766,31 +264766,31 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq r0, #100, 18 @ 0x190000 │ │ │ │ + tsteq r0, #116, 18 @ 0x1d0000 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq ip, pc, #56, 26 @ 0xe00 │ │ │ │ + rsceq fp, pc, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [pc, #28] @ 10f764 <__cxa_atexit@plt+0x102944> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 10f75c <__cxa_atexit@plt+0x10293c> │ │ │ │ b 10f774 <__cxa_atexit@plt+0x102954> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq ip, pc, #0, 26 │ │ │ │ + rsceq fp, pc, #0, 26 │ │ │ │ andeq r0, r0, r8, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10f83c <__cxa_atexit@plt+0x102a1c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ @@ -264864,25 +264864,25 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #32] @ 10f8c0 <__cxa_atexit@plt+0x102aa0> │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ @ instruction: 0xffffe82c │ │ │ │ - tsteq r0, #200, 16 @ 0xc80000 │ │ │ │ - tsteq r0, #196, 16 @ 0xc40000 │ │ │ │ - tsteq r0, #100, 26 @ 0x1900 │ │ │ │ + tsteq r0, #216, 16 @ 0xd80000 │ │ │ │ + tsteq r0, #212, 16 @ 0xd40000 │ │ │ │ + tsteq r0, #116, 26 @ 0x1d00 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - rsceq ip, pc, #144, 22 @ 0x24000 │ │ │ │ + rsceq fp, pc, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r8, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #56] @ 10f928 <__cxa_atexit@plt+0x102b08> │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -264896,28 +264896,28 @@ │ │ │ │ str r3, [r5] │ │ │ │ beq 10f920 <__cxa_atexit@plt+0x102b00> │ │ │ │ b 10f970 <__cxa_atexit@plt+0x102b50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq ip, pc, #56, 22 @ 0xe000 │ │ │ │ + rsceq fp, pc, #56, 22 @ 0xe000 │ │ │ │ andeq r1, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 10f960 <__cxa_atexit@plt+0x102b40> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 10f958 <__cxa_atexit@plt+0x102b38> │ │ │ │ b 10f970 <__cxa_atexit@plt+0x102b50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq ip, pc, #4, 22 @ 0x1000 │ │ │ │ + rsceq fp, pc, #4, 22 @ 0x1000 │ │ │ │ andeq r1, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 10fa8c <__cxa_atexit@plt+0x102c6c> │ │ │ │ @@ -264985,31 +264985,31 @@ │ │ │ │ str sl, [r3, #56] @ 0x38 │ │ │ │ str r0, [r3, #68] @ 0x44 │ │ │ │ str r2, [r3, #60] @ 0x3c │ │ │ │ str r1, [r3, #64] @ 0x40 │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r5, [pc, #20] @ 10fab4 <__cxa_atexit@plt+0x102c94> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ - tsteq r0, #168, 22 @ 0x2a000 │ │ │ │ + tsteq r0, #184, 22 @ 0x2e000 │ │ │ │ @ instruction: 0xffffe5d8 │ │ │ │ - tsteq r0, #116, 12 @ 0x7400000 │ │ │ │ - tsteq r0, #112, 12 @ 0x7000000 │ │ │ │ - tsteq r0, #16, 22 @ 0x4000 │ │ │ │ + tsteq r0, #132, 12 @ 0x8400000 │ │ │ │ + tsteq r0, #128, 12 @ 0x8000000 │ │ │ │ + tsteq r0, #32, 22 @ 0x8000 │ │ │ │ @ instruction: 0xfffff9a4 │ │ │ │ - rsceq ip, pc, #148, 18 @ 0x250000 │ │ │ │ + rsceq fp, pc, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, r8, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10fb9c <__cxa_atexit@plt+0x102d7c> │ │ │ │ @@ -265056,19 +265056,19 @@ │ │ │ │ str r1, [r3, #64] @ 0x40 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #36] @ 10fbc8 <__cxa_atexit@plt+0x102da8> │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ @ instruction: 0xffffe4c8 │ │ │ │ - tsteq r0, #100, 10 @ 0x19000000 │ │ │ │ - tsteq r0, #96, 10 @ 0x18000000 │ │ │ │ - tsteq r0, #0, 20 │ │ │ │ + tsteq r0, #116, 10 @ 0x1d000000 │ │ │ │ + tsteq r0, #112, 10 @ 0x1c000000 │ │ │ │ + tsteq r0, #16, 20 @ 0x10000 │ │ │ │ @ instruction: 0xfffff894 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10fc24 <__cxa_atexit@plt+0x102e04> │ │ │ │ @@ -265080,29 +265080,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 10fc14 <__cxa_atexit@plt+0x102df4> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #40, 8 @ 0x28000000 │ │ │ │ + tsteq r0, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10fca4 <__cxa_atexit@plt+0x102e84> │ │ │ │ ldr r1, [pc, #68] @ 10fcac <__cxa_atexit@plt+0x102e8c> │ │ │ │ ldr r0, [pc, #68] @ 10fcb0 <__cxa_atexit@plt+0x102e90> │ │ │ │ @@ -265112,45 +265112,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 10fc94 <__cxa_atexit@plt+0x102e74> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #168, 6 @ 0xa0000002 │ │ │ │ + tsteq r0, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10fd00 <__cxa_atexit@plt+0x102ee0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 10fd08 <__cxa_atexit@plt+0x102ee8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #40, 6 @ 0xa0000000 │ │ │ │ + tsteq r0, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -265159,15 +265159,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -265270,28 +265270,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 10ff3c <__cxa_atexit@plt+0x10311c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r0, #172, 2 @ 0x2b │ │ │ │ - tsteq r0, #184, 2 @ 0x2e │ │ │ │ - tsteq r0, #132, 2 @ 0x21 │ │ │ │ + tsteq r0, #188, 2 @ 0x2f │ │ │ │ + tsteq r0, #200, 2 @ 0x32 │ │ │ │ + tsteq r0, #148, 2 @ 0x25 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10ffe4 <__cxa_atexit@plt+0x1031c4> │ │ │ │ @@ -265324,22 +265324,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 10fffc <__cxa_atexit@plt+0x1031dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #208 @ 0xd0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #224 @ 0xe0 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - tsteq r0, #232 @ 0xe8 │ │ │ │ - tsteq r0, #168 @ 0xa8 │ │ │ │ + tsteq r0, #248 @ 0xf8 │ │ │ │ + tsteq r0, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 110048 <__cxa_atexit@plt+0x103228> │ │ │ │ add sl, r7, #8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -265349,18 +265349,18 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr r7, [r7, #28] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc138 <__cxa_atexit@plt+0x3ef318> │ │ │ │ + b 3dc390 <__cxa_atexit@plt+0x3cf570> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #236, 30 @ 0x3b0 │ │ │ │ + tsteq r0, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1100bc <__cxa_atexit@plt+0x10329c> │ │ │ │ ldr lr, [pc, #80] @ 1100c4 <__cxa_atexit@plt+0x1032a4> │ │ │ │ @@ -265430,27 +265430,27 @@ │ │ │ │ str fp, [r6, #24] │ │ │ │ str r9, [r6, #28] │ │ │ │ ldr r6, [pc, #60] @ 1101b8 <__cxa_atexit@plt+0x103398> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldm sp, {r8, fp} │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - tsteq r0, #164, 28 @ 0xa40 │ │ │ │ + tsteq r0, #180, 28 @ 0xb40 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 110244 <__cxa_atexit@plt+0x103424> │ │ │ │ @@ -265476,21 +265476,21 @@ │ │ │ │ str r3, [r5, #24] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ ldr r8, [r5, #20]! │ │ │ │ ldr r3, [pc, #28] @ 110258 <__cxa_atexit@plt+0x103438> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - tsteq r0, #228, 26 @ 0x3900 │ │ │ │ + tsteq r0, #244, 26 @ 0x3d00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1102b4 <__cxa_atexit@plt+0x103494> │ │ │ │ ldr r1, [pc, #68] @ 1102bc <__cxa_atexit@plt+0x10349c> │ │ │ │ ldr r0, [pc, #68] @ 1102c0 <__cxa_atexit@plt+0x1034a0> │ │ │ │ @@ -265500,29 +265500,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 1102a4 <__cxa_atexit@plt+0x103484> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #152, 26 @ 0x2600 │ │ │ │ + tsteq r0, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 110334 <__cxa_atexit@plt+0x103514> │ │ │ │ ldr r1, [pc, #68] @ 11033c <__cxa_atexit@plt+0x10351c> │ │ │ │ ldr r0, [pc, #68] @ 110340 <__cxa_atexit@plt+0x103520> │ │ │ │ @@ -265532,45 +265532,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 110324 <__cxa_atexit@plt+0x103504> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #24, 26 @ 0x600 │ │ │ │ + tsteq r0, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 110390 <__cxa_atexit@plt+0x103570> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 110398 <__cxa_atexit@plt+0x103578> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #152, 24 @ 0x9800 │ │ │ │ + tsteq r0, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -265579,15 +265579,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -265690,28 +265690,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 1105cc <__cxa_atexit@plt+0x1037ac> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r0, #28, 22 @ 0x7000 │ │ │ │ - tsteq r0, #40, 22 @ 0xa000 │ │ │ │ - tsteq r0, #244, 20 @ 0xf4000 │ │ │ │ + tsteq r0, #44, 22 @ 0xb000 │ │ │ │ + tsteq r0, #56, 22 @ 0xe000 │ │ │ │ + tsteq r0, #4, 22 @ 0x1000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 110674 <__cxa_atexit@plt+0x103854> │ │ │ │ @@ -265744,22 +265744,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 11068c <__cxa_atexit@plt+0x10386c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #64, 20 @ 0x40000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #80, 20 @ 0x50000 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - tsteq r0, #88, 20 @ 0x58000 │ │ │ │ - tsteq r0, #24, 20 @ 0x18000 │ │ │ │ + tsteq r0, #104, 20 @ 0x68000 │ │ │ │ + tsteq r0, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 110730 <__cxa_atexit@plt+0x103910> │ │ │ │ ldr lr, [pc, #140] @ 11073c <__cxa_atexit@plt+0x10391c> │ │ │ │ @@ -265786,25 +265786,25 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 110728 <__cxa_atexit@plt+0x103908> │ │ │ │ ldr r3, [pc, #56] @ 110748 <__cxa_atexit@plt+0x103928> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 2099b54 <__cxa_atexit@plt+0x208cd34> │ │ │ │ + b 2099a3c <__cxa_atexit@plt+0x208cc1c> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r0, #72, 18 @ 0x120000 │ │ │ │ + tsteq r0, #88, 18 @ 0x160000 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 110790 <__cxa_atexit@plt+0x103970> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -265813,28 +265813,28 @@ │ │ │ │ beq 110788 <__cxa_atexit@plt+0x103968> │ │ │ │ ldr r3, [pc, #32] @ 110794 <__cxa_atexit@plt+0x103974> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 2099b54 <__cxa_atexit@plt+0x208cd34> │ │ │ │ + b 2099a3c <__cxa_atexit@plt+0x208cc1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1107bc <__cxa_atexit@plt+0x10399c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 2099b54 <__cxa_atexit@plt+0x208cd34> │ │ │ │ + b 2099a3c <__cxa_atexit@plt+0x208cc1c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -265862,22 +265862,22 @@ │ │ │ │ str fp, [r3, #24] │ │ │ │ mov fp, r9 │ │ │ │ str r2, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ str r2, [r3, #28] │ │ │ │ str sl, [r3, #32] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #152, 16 @ 0x980000 │ │ │ │ - tsteq r0, #132, 16 @ 0x840000 │ │ │ │ - tsteq r0, #60, 26 @ 0xf00 │ │ │ │ - tsteq r0, #100, 16 @ 0x640000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #168, 16 @ 0xa80000 │ │ │ │ + tsteq r0, #148, 16 @ 0x940000 │ │ │ │ + tsteq r0, #76, 26 @ 0x1300 │ │ │ │ + tsteq r0, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r1, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r8, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 110904 <__cxa_atexit@plt+0x103ae4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -265908,24 +265908,24 @@ │ │ │ │ str fp, [r3, #8] │ │ │ │ mov r5, r8 │ │ │ │ ldm sp, {r8, fp} │ │ │ │ str ip, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #124, 14 @ 0x1f00000 │ │ │ │ - tsteq r0, #84, 14 @ 0x1500000 │ │ │ │ + tsteq r0, #140, 14 @ 0x2300000 │ │ │ │ + tsteq r0, #100, 14 @ 0x1900000 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 110984 <__cxa_atexit@plt+0x103b64> │ │ │ │ @@ -265985,27 +265985,27 @@ │ │ │ │ stm r0, {r1, r3, ip} │ │ │ │ add r0, r6, #20 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #-8] │ │ │ │ mov r6, sl │ │ │ │ stm r0, {r2, r8, r9, lr} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ - tsteq r0, #48, 12 @ 0x3000000 │ │ │ │ + tsteq r0, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 110aec <__cxa_atexit@plt+0x103ccc> │ │ │ │ @@ -266030,21 +266030,21 @@ │ │ │ │ ldr ip, [r5, #4] │ │ │ │ stmdb r3, {r0, r1} │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ stm lr, {r1, r8, r9, ip} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0xfffff9f0 │ │ │ │ - tsteq r0, #128, 10 @ 0x20000000 │ │ │ │ + tsteq r0, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 110b5c <__cxa_atexit@plt+0x103d3c> │ │ │ │ ldr r1, [pc, #68] @ 110b64 <__cxa_atexit@plt+0x103d44> │ │ │ │ ldr r0, [pc, #68] @ 110b68 <__cxa_atexit@plt+0x103d48> │ │ │ │ @@ -266054,29 +266054,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 110b4c <__cxa_atexit@plt+0x103d2c> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #240, 8 @ 0xf0000000 │ │ │ │ + tsteq r0, #0, 10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 110bdc <__cxa_atexit@plt+0x103dbc> │ │ │ │ ldr r1, [pc, #68] @ 110be4 <__cxa_atexit@plt+0x103dc4> │ │ │ │ ldr r0, [pc, #68] @ 110be8 <__cxa_atexit@plt+0x103dc8> │ │ │ │ @@ -266086,45 +266086,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 110bcc <__cxa_atexit@plt+0x103dac> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #112, 8 @ 0x70000000 │ │ │ │ + tsteq r0, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 110c38 <__cxa_atexit@plt+0x103e18> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 110c40 <__cxa_atexit@plt+0x103e20> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #240, 6 @ 0xc0000003 │ │ │ │ + tsteq r0, #0, 8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -266133,15 +266133,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -266244,28 +266244,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 110e74 <__cxa_atexit@plt+0x104054> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r0, #116, 4 @ 0x40000007 │ │ │ │ - tsteq r0, #128, 4 │ │ │ │ - tsteq r0, #76, 4 @ 0xc0000004 │ │ │ │ + tsteq r0, #132, 4 @ 0x40000008 │ │ │ │ + tsteq r0, #144, 4 │ │ │ │ + tsteq r0, #92, 4 @ 0xc0000005 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 110f1c <__cxa_atexit@plt+0x1040fc> │ │ │ │ @@ -266298,22 +266298,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 110f34 <__cxa_atexit@plt+0x104114> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #152, 2 @ 0x26 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #168, 2 @ 0x2a │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - tsteq r0, #176, 2 @ 0x2c │ │ │ │ - tsteq r0, #112, 2 │ │ │ │ + tsteq r0, #192, 2 @ 0x30 │ │ │ │ + tsteq r0, #128, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 110fbc <__cxa_atexit@plt+0x10419c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -266338,25 +266338,25 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, sl │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #168 @ 0xa8 │ │ │ │ - tsteq r0, #4, 2 │ │ │ │ - tsteq r0, #236 @ 0xec │ │ │ │ + tsteq r0, #184 @ 0xb8 │ │ │ │ + tsteq r0, #20, 2 │ │ │ │ + tsteq r0, #252 @ 0xfc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 111064 <__cxa_atexit@plt+0x104244> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -266380,24 +266380,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #0 │ │ │ │ - tsteq r0, #232, 30 @ 0x3a0 │ │ │ │ + tsteq r0, #16 │ │ │ │ + tsteq r0, #248, 30 @ 0x3e0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, lr │ │ │ │ bhi 11110c <__cxa_atexit@plt+0x1042ec> │ │ │ │ @@ -266422,24 +266422,24 @@ │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, lr │ │ │ │ add r0, r3, #16 │ │ │ │ str r1, [r3, #8] │ │ │ │ str ip, [r3, #12] │ │ │ │ stm r0, {r2, r8, r9} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + tsteq r0, #100, 30 @ 0x190 │ │ │ │ tsteq r0, #84, 30 @ 0x150 │ │ │ │ - tsteq r0, #68, 30 @ 0x110 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r0, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r0 │ │ │ │ bhi 1111c4 <__cxa_atexit@plt+0x1043a4> │ │ │ │ @@ -266468,24 +266468,24 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ str fp, [r3, #12] │ │ │ │ mov r5, r6 │ │ │ │ ldm sp, {r6, fp} │ │ │ │ add lr, r3, #16 │ │ │ │ str r1, [r3, #8] │ │ │ │ stm lr, {r2, r8, r9, sl} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #172, 28 @ 0xac0 │ │ │ │ - tsteq r0, #144, 28 @ 0x900 │ │ │ │ + tsteq r0, #188, 28 @ 0xbc0 │ │ │ │ + tsteq r0, #160, 28 @ 0xa00 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11124c <__cxa_atexit@plt+0x10442c> │ │ │ │ @@ -266551,27 +266551,27 @@ │ │ │ │ str r8, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ str r9, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ sub r2, r3, #43 @ 0x2b │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - tsteq r0, #112, 26 @ 0x1c00 │ │ │ │ + tsteq r0, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1113d8 <__cxa_atexit@plt+0x1045b8> │ │ │ │ @@ -266601,20 +266601,20 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r9, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - tsteq r0, #176, 24 @ 0xb000 │ │ │ │ + tsteq r0, #192, 24 @ 0xc000 │ │ │ │ @ instruction: 0xfffff984 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 111448 <__cxa_atexit@plt+0x104628> │ │ │ │ ldr r1, [pc, #68] @ 111450 <__cxa_atexit@plt+0x104630> │ │ │ │ @@ -266633,15 +266633,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #4, 24 @ 0x400 │ │ │ │ + tsteq r0, #20, 24 @ 0x1400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 91fd4 <__cxa_atexit@plt+0x851b4> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -266658,15 +266658,15 @@ │ │ │ │ stmib r3, {r2, r7, r9} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #188, 22 @ 0x2f000 │ │ │ │ + tsteq r0, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1115a0 <__cxa_atexit@plt+0x104780> │ │ │ │ @@ -266715,30 +266715,30 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ str r0, [r3, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #28] │ │ │ │ str sl, [r3, #32] │ │ │ │ str ip, [r3, #36] @ 0x24 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r6, r3 │ │ │ │ b 1115b0 <__cxa_atexit@plt+0x104790> │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #32, 22 @ 0x8000 │ │ │ │ + tsteq r0, #48, 22 @ 0xc000 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r0, #92, 22 @ 0x17000 │ │ │ │ - tsteq r0, #72, 22 @ 0x12000 │ │ │ │ - tsteq r0, #68, 22 @ 0x11000 │ │ │ │ - tsteq r0, #40 @ 0x28 │ │ │ │ + tsteq r0, #108, 22 @ 0x1b000 │ │ │ │ + tsteq r0, #88, 22 @ 0x16000 │ │ │ │ + tsteq r0, #84, 22 @ 0x15000 │ │ │ │ + tsteq r0, #56 @ 0x38 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - rsceq sl, pc, #144, 28 @ 0x900 │ │ │ │ + rsceq r9, pc, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #60 @ 0x3c │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1116a4 <__cxa_atexit@plt+0x104884> │ │ │ │ ldr r9, [pc, #180] @ 1116b0 <__cxa_atexit@plt+0x104890> │ │ │ │ @@ -266785,30 +266785,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r0, #0, 20 │ │ │ │ + tsteq r0, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rsceq sl, pc, #172, 26 @ 0x2b00 │ │ │ │ + rsceq r9, pc, #172, 26 @ 0x2b00 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1116ec <__cxa_atexit@plt+0x1048cc> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 1116e4 <__cxa_atexit@plt+0x1048c4> │ │ │ │ b 1116fc <__cxa_atexit@plt+0x1048dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq sl, pc, #120, 26 @ 0x1e00 │ │ │ │ + rsceq r9, pc, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #176 @ 0xb0 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 111850 <__cxa_atexit@plt+0x104a30> │ │ │ │ @@ -266887,27 +266887,27 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r4, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r7, [pc, #52] @ 111878 <__cxa_atexit@plt+0x104a58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5] │ │ │ │ ldm sp, {r4, r7, fp} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #176 @ 0xb0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe93c │ │ │ │ @ instruction: 0xffffdf30 │ │ │ │ @ instruction: 0xffffc590 │ │ │ │ @ instruction: 0xffffc48c │ │ │ │ @ instruction: 0xfffffa2c │ │ │ │ @ instruction: 0xfffff144 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ - tsteq r0, #220, 14 @ 0x3700000 │ │ │ │ - rsceq sl, pc, #232, 22 @ 0x3a000 │ │ │ │ + tsteq r0, #236, 14 @ 0x3b00000 │ │ │ │ + rsceq r9, pc, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11190c <__cxa_atexit@plt+0x104aec> │ │ │ │ ldr lr, [pc, #116] @ 111914 <__cxa_atexit@plt+0x104af4> │ │ │ │ @@ -266938,15 +266938,15 @@ │ │ │ │ b 111924 <__cxa_atexit@plt+0x104b04> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rsceq sl, pc, #80, 22 @ 0x14000 │ │ │ │ + rsceq r9, pc, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [pc, #288] @ 111a58 <__cxa_atexit@plt+0x104c38> │ │ │ │ mov r2, r5 │ │ │ │ @@ -267007,30 +267007,30 @@ │ │ │ │ str r6, [r5, #4] │ │ │ │ str r4, [r6, #44] @ 0x2c │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r2, [r6, #56] @ 0x38 │ │ │ │ str r4, [r6, #48] @ 0x30 │ │ │ │ mov r4, ip │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r4, ip │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ str r6, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ - tsteq r0, #176, 12 @ 0xb000000 │ │ │ │ + tsteq r0, #192, 12 @ 0xc000000 │ │ │ │ @ instruction: 0xffffbe24 │ │ │ │ - rsceq sl, pc, #0, 20 │ │ │ │ + rsceq r9, pc, #0, 20 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 111b58 <__cxa_atexit@plt+0x104d38> │ │ │ │ @@ -267081,21 +267081,21 @@ │ │ │ │ sub r2, r6, #67 @ 0x43 │ │ │ │ str r9, [r3, #52] @ 0x34 │ │ │ │ str r0, [r3, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r0, [r3, #48] @ 0x30 │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ @ instruction: 0xffffbd1c │ │ │ │ - tsteq r0, #252, 8 @ 0xfc000000 │ │ │ │ + tsteq r0, #12, 10 @ 0x3000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 111bf4 <__cxa_atexit@plt+0x104dd4> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -267120,28 +267120,28 @@ │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fc3a0 <__cxa_atexit@plt+0x3ef580> │ │ │ │ + b 3dc5f8 <__cxa_atexit@plt+0x3cf7d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 111c24 <__cxa_atexit@plt+0x104e04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #120, 8 @ 0x78000000 │ │ │ │ - tsteq r0, #220, 8 @ 0xdc000000 │ │ │ │ - rsceq sl, pc, #52, 16 @ 0x340000 │ │ │ │ + tsteq r0, #136, 8 @ 0x88000000 │ │ │ │ + tsteq r0, #236, 8 @ 0xec000000 │ │ │ │ + rsceq r9, pc, #52, 16 @ 0x340000 │ │ │ │ @ instruction: 0xffff3374 │ │ │ │ @ instruction: 0xffff3450 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, lr │ │ │ │ @@ -267168,26 +267168,26 @@ │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, lr │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #180, 6 @ 0xd0000002 │ │ │ │ - tsteq r0, #156, 6 @ 0x70000002 │ │ │ │ + tsteq r0, #196, 6 @ 0x10000003 │ │ │ │ + tsteq r0, #172, 6 @ 0xb0000002 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - rsceq sl, pc, #140, 14 @ 0x2300000 │ │ │ │ + rsceq r9, pc, #140, 14 @ 0x2300000 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 111df4 <__cxa_atexit@plt+0x104fd4> │ │ │ │ @@ -267248,28 +267248,28 @@ │ │ │ │ ldr r6, [sp, #16] │ │ │ │ str r6, [r3, #-24] @ 0xffffffe8 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ str r6, [r3, #-20] @ 0xffffffec │ │ │ │ ldr r6, [sp, #8] │ │ │ │ str r6, [r3, #-16] │ │ │ │ mov r6, r9 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r9, r3 │ │ │ │ b 111e04 <__cxa_atexit@plt+0x104fe4> │ │ │ │ mov r5, #72 @ 0x48 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #252, 4 @ 0xc000000f │ │ │ │ - tsteq r0, #168, 4 @ 0x8000000a │ │ │ │ + tsteq r0, #12, 6 @ 0x30000000 │ │ │ │ + tsteq r0, #184, 4 @ 0x8000000b │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ - rsceq sl, pc, #64, 12 @ 0x4000000 │ │ │ │ + rsceq r9, pc, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 111eb8 <__cxa_atexit@plt+0x105098> │ │ │ │ ldr lr, [pc, #120] @ 111ec0 <__cxa_atexit@plt+0x1050a0> │ │ │ │ @@ -267301,15 +267301,15 @@ │ │ │ │ b 111ed0 <__cxa_atexit@plt+0x1050b0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq sl, pc, #164, 10 @ 0x29000000 │ │ │ │ + rsceq r9, pc, #164, 10 @ 0x29000000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [pc, #252] @ 111fe0 <__cxa_atexit@plt+0x1051c0> │ │ │ │ mov r2, r5 │ │ │ │ @@ -267363,28 +267363,28 @@ │ │ │ │ str r1, [r6, #16] │ │ │ │ str r9, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ add lr, r6, #36 @ 0x24 │ │ │ │ mov r6, ip │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ stm lr, {r0, r3, sl} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, ip │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ @ instruction: 0xffffb4a4 │ │ │ │ - tsteq r0, #172 @ 0xac │ │ │ │ - rsceq sl, pc, #120, 8 @ 0x78000000 │ │ │ │ + tsteq r0, #188 @ 0xbc │ │ │ │ + rsceq r9, pc, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1120d0 <__cxa_atexit@plt+0x1052b0> │ │ │ │ @@ -267431,21 +267431,21 @@ │ │ │ │ str ip, [r3, #16] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ str r9, [r3, #40] @ 0x28 │ │ │ │ str sl, [r3, #44] @ 0x2c │ │ │ │ str r0, [r3, #52] @ 0x34 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ @ instruction: 0xffffb3a0 │ │ │ │ - tsteq r0, #168, 30 @ 0x2a0 │ │ │ │ + tsteq r0, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 112140 <__cxa_atexit@plt+0x105320> │ │ │ │ ldr r1, [pc, #68] @ 112148 <__cxa_atexit@plt+0x105328> │ │ │ │ ldr r0, [pc, #68] @ 11214c <__cxa_atexit@plt+0x10532c> │ │ │ │ @@ -267455,29 +267455,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 112130 <__cxa_atexit@plt+0x105310> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #12, 30 @ 0x30 │ │ │ │ + tsteq r0, #28, 30 @ 0x70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1121c0 <__cxa_atexit@plt+0x1053a0> │ │ │ │ ldr r1, [pc, #68] @ 1121c8 <__cxa_atexit@plt+0x1053a8> │ │ │ │ ldr r0, [pc, #68] @ 1121cc <__cxa_atexit@plt+0x1053ac> │ │ │ │ @@ -267487,45 +267487,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 1121b0 <__cxa_atexit@plt+0x105390> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #140, 28 @ 0x8c0 │ │ │ │ + tsteq r0, #156, 28 @ 0x9c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11221c <__cxa_atexit@plt+0x1053fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 112224 <__cxa_atexit@plt+0x105404> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #12, 28 @ 0xc0 │ │ │ │ + tsteq r0, #28, 28 @ 0x1c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -267534,15 +267534,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -267645,28 +267645,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 112458 <__cxa_atexit@plt+0x105638> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r0, #144, 24 @ 0x9000 │ │ │ │ - tsteq r0, #156, 24 @ 0x9c00 │ │ │ │ - tsteq r0, #104, 24 @ 0x6800 │ │ │ │ + tsteq r0, #160, 24 @ 0xa000 │ │ │ │ + tsteq r0, #172, 24 @ 0xac00 │ │ │ │ + tsteq r0, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 112500 <__cxa_atexit@plt+0x1056e0> │ │ │ │ @@ -267699,22 +267699,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 112518 <__cxa_atexit@plt+0x1056f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #180, 22 @ 0x2d000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #196, 22 @ 0x31000 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - tsteq r0, #204, 22 @ 0x33000 │ │ │ │ - tsteq r0, #140, 22 @ 0x23000 │ │ │ │ + tsteq r0, #220, 22 @ 0x37000 │ │ │ │ + tsteq r0, #156, 22 @ 0x27000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11259c <__cxa_atexit@plt+0x10577c> │ │ │ │ ldr r1, [pc, #108] @ 1125a4 <__cxa_atexit@plt+0x105784> │ │ │ │ ldr r2, [pc, #108] @ 1125a8 <__cxa_atexit@plt+0x105788> │ │ │ │ @@ -267742,15 +267742,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r0, #216, 20 @ 0xd8000 │ │ │ │ + tsteq r0, #232, 20 @ 0xe8000 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 1125ec <__cxa_atexit@plt+0x1057cc> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ @@ -267808,27 +267808,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #8] │ │ │ │ add r9, r3, #20 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ stm r9, {r0, r1, r2, lr} │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r6, r3 │ │ │ │ b 1126c4 <__cxa_atexit@plt+0x1058a4> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #204, 18 @ 0x330000 │ │ │ │ + tsteq r0, #220, 18 @ 0x370000 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - tsteq r0, #24, 20 @ 0x18000 │ │ │ │ - rsceq r9, pc, #72, 10 @ 0x12000000 │ │ │ │ - tsteq r0, #248, 18 @ 0x3e0000 │ │ │ │ + tsteq r0, #40, 20 @ 0x28000 │ │ │ │ + rsceq r8, pc, #72, 10 @ 0x12000000 │ │ │ │ + tsteq r0, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 112734 <__cxa_atexit@plt+0x105914> │ │ │ │ ldr r3, [pc, #56] @ 11273c <__cxa_atexit@plt+0x10591c> │ │ │ │ @@ -267881,26 +267881,26 @@ │ │ │ │ str r0, [r6, #12] │ │ │ │ str ip, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r9, [r6, #-12] │ │ │ │ stmdb r6, {r0, r2} │ │ │ │ mov r6, r3 │ │ │ │ str lr, [r5] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - tsteq r0, #140, 16 @ 0x8c0000 │ │ │ │ + tsteq r0, #156, 16 @ 0x9c0000 │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -267924,21 +267924,21 @@ │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r2, [r3, #-8] │ │ │ │ str r1, [r3, #-4] │ │ │ │ str ip, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - tsteq r0, #224, 14 @ 0x3800000 │ │ │ │ + tsteq r0, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1128e4 <__cxa_atexit@plt+0x105ac4> │ │ │ │ ldr r3, [pc, #48] @ 1128ec <__cxa_atexit@plt+0x105acc> │ │ │ │ @@ -267990,27 +267990,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add sl, r6, #12 │ │ │ │ str r1, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ add r0, r0, #2 │ │ │ │ stm sl, {r0, r1, r2, r9} │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ + tsteq r0, #84, 14 @ 0x1500000 │ │ │ │ tsteq r0, #68, 14 @ 0x1100000 │ │ │ │ - tsteq r0, #52, 14 @ 0xd00000 │ │ │ │ - rsceq r9, pc, #100, 4 @ 0x40000006 │ │ │ │ + rsceq r8, pc, #100, 4 @ 0x40000006 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 112a3c <__cxa_atexit@plt+0x105c1c> │ │ │ │ @@ -268034,36 +268034,36 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ str r9, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ sub r3, r6, #7 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #156, 12 @ 0x9c00000 │ │ │ │ - rsceq r9, pc, #212, 2 @ 0x35 │ │ │ │ - tsteq r0, #124, 12 @ 0x7c00000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #172, 12 @ 0xac00000 │ │ │ │ + rsceq r8, pc, #212, 2 @ 0x35 │ │ │ │ + tsteq r0, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 112a84 <__cxa_atexit@plt+0x105c64> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 112a8c <__cxa_atexit@plt+0x105c6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9338c <__cxa_atexit@plt+0x8656c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #164, 10 @ 0x29000000 │ │ │ │ + tsteq r0, #180, 10 @ 0x2d000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 112b10 <__cxa_atexit@plt+0x105cf0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -268087,30 +268087,30 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ bhi 112b2c <__cxa_atexit@plt+0x105d0c> │ │ │ │ ldr r3, [pc, #76] @ 112b4c <__cxa_atexit@plt+0x105d2c> │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 112b48 <__cxa_atexit@plt+0x105d28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq r0, #76, 10 @ 0x13000000 │ │ │ │ - rsceq r9, pc, #40, 18 @ 0xa0000 │ │ │ │ + tsteq r0, #92, 10 @ 0x17000000 │ │ │ │ + rsceq r8, pc, #40, 18 @ 0xa0000 │ │ │ │ @ instruction: 0xffff6b2c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 112be4 <__cxa_atexit@plt+0x105dc4> │ │ │ │ @@ -268140,24 +268140,24 @@ │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ stmdb r3, {r0, lr} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #144, 8 @ 0x90000000 │ │ │ │ - tsteq r0, #116, 8 @ 0x74000000 │ │ │ │ + tsteq r0, #160, 8 @ 0xa0000000 │ │ │ │ + tsteq r0, #132, 8 @ 0x84000000 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, lr │ │ │ │ @@ -268187,29 +268187,29 @@ │ │ │ │ add r5, r3, #8 │ │ │ │ stm r5, {r1, r8, sl} │ │ │ │ mov r5, lr │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ stmdb r3, {r0, r1, r8} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #204, 6 @ 0x30000003 │ │ │ │ - tsteq r0, #184, 6 @ 0xe0000002 │ │ │ │ + tsteq r0, #220, 6 @ 0x70000003 │ │ │ │ + tsteq r0, #200, 6 @ 0x20000003 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ @ instruction: 0xffff9f94 │ │ │ │ andeq r0, r0, r7 │ │ │ │ - rsceq r8, pc, #236, 28 @ 0xec0 │ │ │ │ + rsceq r7, pc, #236, 28 @ 0xec0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 112d08 <__cxa_atexit@plt+0x105ee8> │ │ │ │ ldr r3, [pc, #40] @ 112d20 <__cxa_atexit@plt+0x105f00> │ │ │ │ @@ -268221,26 +268221,26 @@ │ │ │ │ ldr r7, [pc, #20] @ 112d24 <__cxa_atexit@plt+0x105f04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r9, pc, #88, 14 @ 0x1600000 │ │ │ │ - rsceq r9, pc, #64, 14 @ 0x1000000 │ │ │ │ + rsceq r8, pc, #88, 14 @ 0x1600000 │ │ │ │ + rsceq r8, pc, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 112d4c <__cxa_atexit@plt+0x105f2c> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r9, pc, #24, 14 @ 0x600000 │ │ │ │ + rsceq r8, pc, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 112d7c <__cxa_atexit@plt+0x105f5c> │ │ │ │ mov r8, fp │ │ │ │ @@ -268269,28 +268269,28 @@ │ │ │ │ str lr, [r5] │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r1, r2, r8, sl} │ │ │ │ str r9, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r7 │ │ │ │ str r0, [r5, #4] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r7, [pc, #28] @ 112e0c <__cxa_atexit@plt+0x105fec> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r1] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - rsceq r8, pc, #48, 28 @ 0x300 │ │ │ │ - tsteq r0, #224, 4 │ │ │ │ - tsteq r0, #196, 4 @ 0x4000000c │ │ │ │ + rsceq r7, pc, #48, 28 @ 0x300 │ │ │ │ + tsteq r0, #240, 4 │ │ │ │ + tsteq r0, #212, 4 @ 0x4000000d │ │ │ │ ldr lr, [r5] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #96 @ 0x60 │ │ │ │ mov ip, r4 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 112f0c <__cxa_atexit@plt+0x1060ec> │ │ │ │ @@ -268342,32 +268342,32 @@ │ │ │ │ str r1, [r5, #8] │ │ │ │ add r1, r3, #8 │ │ │ │ str sl, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ stm r1, {r0, r8, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r7, [pc, #52] @ 112f48 <__cxa_atexit@plt+0x106128> │ │ │ │ mov r4, ip │ │ │ │ mov fp, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, lr │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ str r3, [ip, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffff9e3c │ │ │ │ @ instruction: 0xffff9ff0 │ │ │ │ @ instruction: 0xffffa174 │ │ │ │ @ instruction: 0xffffef98 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - tsteq r0, #68, 2 │ │ │ │ + tsteq r0, #84, 2 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r9, pc, #28, 10 @ 0x7000000 │ │ │ │ + rsceq r8, pc, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 112e1c <__cxa_atexit@plt+0x105ffc> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -268392,24 +268392,24 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ str r9, [r3, #4] │ │ │ │ str lr, [r5] │ │ │ │ add lr, r3, #12 │ │ │ │ str r1, [r3, #8] │ │ │ │ stm lr, {r0, r9, ip} │ │ │ │ str sl, [r3, #24] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r3, [pc, #28] @ 112ff8 <__cxa_atexit@plt+0x1061d8> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rsceq r8, pc, #68, 24 @ 0x4400 │ │ │ │ - tsteq r0, #244 @ 0xf4 │ │ │ │ - tsteq r0, #208 @ 0xd0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rsceq r7, pc, #68, 24 @ 0x4400 │ │ │ │ + tsteq r0, #4, 2 │ │ │ │ + tsteq r0, #224 @ 0xe0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 113044 <__cxa_atexit@plt+0x106224> │ │ │ │ @@ -268462,27 +268462,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add sl, r6, #12 │ │ │ │ str r1, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ add r0, r0, #2 │ │ │ │ stm sl, {r0, r1, r2, r9} │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ + tsteq r0, #244, 30 @ 0x3d0 │ │ │ │ tsteq r0, #228, 30 @ 0x390 │ │ │ │ - tsteq r0, #212, 30 @ 0x350 │ │ │ │ - rsceq r8, pc, #4, 22 @ 0x1000 │ │ │ │ + rsceq r7, pc, #4, 22 @ 0x1000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11319c <__cxa_atexit@plt+0x10637c> │ │ │ │ @@ -268506,21 +268506,21 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ str r9, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ sub r3, r6, #7 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #60, 30 @ 0xf0 │ │ │ │ - rsceq r8, pc, #116, 20 @ 0x74000 │ │ │ │ - tsteq r0, #28, 30 @ 0x70 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #76, 30 @ 0x130 │ │ │ │ + rsceq r7, pc, #116, 20 @ 0x74000 │ │ │ │ + tsteq r0, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1131fc <__cxa_atexit@plt+0x1063dc> │ │ │ │ ldr r3, [pc, #48] @ 113204 <__cxa_atexit@plt+0x1063e4> │ │ │ │ @@ -268572,27 +268572,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add sl, r6, #12 │ │ │ │ str r1, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ add r0, r0, #2 │ │ │ │ stm sl, {r0, r1, r2, r9} │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ + tsteq r0, #60, 28 @ 0x3c0 │ │ │ │ tsteq r0, #44, 28 @ 0x2c0 │ │ │ │ - tsteq r0, #28, 28 @ 0x1c0 │ │ │ │ - rsceq r8, pc, #76, 18 @ 0x130000 │ │ │ │ + rsceq r7, pc, #76, 18 @ 0x130000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 113354 <__cxa_atexit@plt+0x106534> │ │ │ │ @@ -268616,21 +268616,21 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ str r9, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ sub r3, r6, #7 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #132, 26 @ 0x2100 │ │ │ │ - rsceq r8, pc, #188, 16 @ 0xbc0000 │ │ │ │ - tsteq r0, #100, 26 @ 0x1900 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #148, 26 @ 0x2500 │ │ │ │ + rsceq r7, pc, #188, 16 @ 0xbc0000 │ │ │ │ + tsteq r0, #116, 26 @ 0x1d00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1133b4 <__cxa_atexit@plt+0x106594> │ │ │ │ ldr r3, [pc, #48] @ 1133bc <__cxa_atexit@plt+0x10659c> │ │ │ │ @@ -268682,27 +268682,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add sl, r6, #12 │ │ │ │ str r1, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ add r0, r0, #2 │ │ │ │ stm sl, {r0, r1, r2, r9} │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ + tsteq r0, #132, 24 @ 0x8400 │ │ │ │ tsteq r0, #116, 24 @ 0x7400 │ │ │ │ - tsteq r0, #100, 24 @ 0x6400 │ │ │ │ - rsceq r8, pc, #148, 14 @ 0x2500000 │ │ │ │ + rsceq r7, pc, #148, 14 @ 0x2500000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11350c <__cxa_atexit@plt+0x1066ec> │ │ │ │ @@ -268726,21 +268726,21 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ str r9, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ sub r3, r6, #7 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #204, 22 @ 0x33000 │ │ │ │ - rsceq r8, pc, #4, 14 @ 0x100000 │ │ │ │ - tsteq r0, #172, 22 @ 0x2b000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #220, 22 @ 0x37000 │ │ │ │ + rsceq r7, pc, #4, 14 @ 0x100000 │ │ │ │ + tsteq r0, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 113580 <__cxa_atexit@plt+0x106760> │ │ │ │ ldr r2, [pc, #72] @ 11358c <__cxa_atexit@plt+0x10676c> │ │ │ │ @@ -268760,15 +268760,15 @@ │ │ │ │ b 12e7f0 <__cxa_atexit@plt+0x1219d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r0, #200, 20 @ 0xc8000 │ │ │ │ + tsteq r0, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1135b4 <__cxa_atexit@plt+0x106794> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -268788,16 +268788,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 113608 <__cxa_atexit@plt+0x1067e8> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ - tsteq r0, #164, 22 @ 0x29000 │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ + tsteq r0, #180, 22 @ 0x2d000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 113690 <__cxa_atexit@plt+0x106870> │ │ │ │ @@ -268823,25 +268823,25 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, sl │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #212, 18 @ 0x350000 │ │ │ │ - tsteq r0, #48, 20 @ 0x30000 │ │ │ │ - tsteq r0, #24, 20 @ 0x18000 │ │ │ │ + tsteq r0, #228, 18 @ 0x390000 │ │ │ │ + tsteq r0, #64, 20 @ 0x40000 │ │ │ │ + tsteq r0, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 113738 <__cxa_atexit@plt+0x106918> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -268865,24 +268865,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #44, 18 @ 0xb0000 │ │ │ │ - tsteq r0, #20, 18 @ 0x50000 │ │ │ │ + tsteq r0, #60, 18 @ 0xf0000 │ │ │ │ + tsteq r0, #36, 18 @ 0x90000 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1137b8 <__cxa_atexit@plt+0x106998> │ │ │ │ ldr r1, [pc, #68] @ 1137c0 <__cxa_atexit@plt+0x1069a0> │ │ │ │ @@ -268893,29 +268893,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 1137a8 <__cxa_atexit@plt+0x106988> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #148, 16 @ 0x940000 │ │ │ │ + tsteq r0, #164, 16 @ 0xa40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 113838 <__cxa_atexit@plt+0x106a18> │ │ │ │ ldr r1, [pc, #68] @ 113840 <__cxa_atexit@plt+0x106a20> │ │ │ │ ldr r0, [pc, #68] @ 113844 <__cxa_atexit@plt+0x106a24> │ │ │ │ @@ -268925,45 +268925,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 113828 <__cxa_atexit@plt+0x106a08> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #20, 16 @ 0x140000 │ │ │ │ + tsteq r0, #36, 16 @ 0x240000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 113894 <__cxa_atexit@plt+0x106a74> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 11389c <__cxa_atexit@plt+0x106a7c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #148, 14 @ 0x2500000 │ │ │ │ + tsteq r0, #164, 14 @ 0x2900000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -268972,15 +268972,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -269083,28 +269083,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 113ad0 <__cxa_atexit@plt+0x106cb0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r0, #24, 12 @ 0x1800000 │ │ │ │ - tsteq r0, #36, 12 @ 0x2400000 │ │ │ │ - tsteq r0, #240, 10 @ 0x3c000000 │ │ │ │ + tsteq r0, #40, 12 @ 0x2800000 │ │ │ │ + tsteq r0, #52, 12 @ 0x3400000 │ │ │ │ + tsteq r0, #0, 12 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 113b78 <__cxa_atexit@plt+0x106d58> │ │ │ │ @@ -269137,22 +269137,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 113b90 <__cxa_atexit@plt+0x106d70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #60, 10 @ 0xf000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #76, 10 @ 0x13000000 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - tsteq r0, #84, 10 @ 0x15000000 │ │ │ │ - tsteq r0, #20, 10 @ 0x5000000 │ │ │ │ + tsteq r0, #100, 10 @ 0x19000000 │ │ │ │ + tsteq r0, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 113bec <__cxa_atexit@plt+0x106dcc> │ │ │ │ ldr r1, [pc, #68] @ 113bf4 <__cxa_atexit@plt+0x106dd4> │ │ │ │ ldr r0, [pc, #68] @ 113bf8 <__cxa_atexit@plt+0x106dd8> │ │ │ │ @@ -269162,29 +269162,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 113bdc <__cxa_atexit@plt+0x106dbc> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #96, 8 @ 0x60000000 │ │ │ │ + tsteq r0, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 113c6c <__cxa_atexit@plt+0x106e4c> │ │ │ │ ldr r1, [pc, #68] @ 113c74 <__cxa_atexit@plt+0x106e54> │ │ │ │ ldr r0, [pc, #68] @ 113c78 <__cxa_atexit@plt+0x106e58> │ │ │ │ @@ -269194,45 +269194,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 113c5c <__cxa_atexit@plt+0x106e3c> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #224, 6 @ 0x80000003 │ │ │ │ + tsteq r0, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 113cc8 <__cxa_atexit@plt+0x106ea8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 113cd0 <__cxa_atexit@plt+0x106eb0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #96, 6 @ 0x80000001 │ │ │ │ + tsteq r0, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -269241,15 +269241,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -269352,28 +269352,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 113f04 <__cxa_atexit@plt+0x1070e4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r0, #228, 2 @ 0x39 │ │ │ │ - tsteq r0, #240, 2 @ 0x3c │ │ │ │ - tsteq r0, #188, 2 @ 0x2f │ │ │ │ + tsteq r0, #244, 2 @ 0x3d │ │ │ │ + tsteq r0, #0, 4 │ │ │ │ + tsteq r0, #204, 2 @ 0x33 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 113fac <__cxa_atexit@plt+0x10718c> │ │ │ │ @@ -269406,22 +269406,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 113fc4 <__cxa_atexit@plt+0x1071a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #8, 2 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #24, 2 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - tsteq r0, #32, 2 │ │ │ │ - tsteq r0, #224 @ 0xe0 │ │ │ │ + tsteq r0, #48, 2 │ │ │ │ + tsteq r0, #240 @ 0xf0 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 113ffc <__cxa_atexit@plt+0x1071dc> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ @@ -269429,15 +269429,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 114004 <__cxa_atexit@plt+0x1071e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 102658 <__cxa_atexit@plt+0xf5838> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #40 @ 0x28 │ │ │ │ + tsteq r0, #56 @ 0x38 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 114084 <__cxa_atexit@plt+0x107264> │ │ │ │ ldr r3, [pc, #124] @ 1140a4 <__cxa_atexit@plt+0x107284> │ │ │ │ @@ -269456,27 +269456,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -269489,18 +269489,18 @@ │ │ │ │ str r2, [r8, #4]! │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r7, [r8, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ str r0, [r8, #12] │ │ │ │ str r1, [r8, #16] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 114160 <__cxa_atexit@plt+0x107340> │ │ │ │ ldr r1, [pc, #68] @ 114168 <__cxa_atexit@plt+0x107348> │ │ │ │ @@ -269511,29 +269511,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 114150 <__cxa_atexit@plt+0x107330> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #236, 28 @ 0xec0 │ │ │ │ + tsteq r0, #252, 28 @ 0xfc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1141e0 <__cxa_atexit@plt+0x1073c0> │ │ │ │ ldr r1, [pc, #68] @ 1141e8 <__cxa_atexit@plt+0x1073c8> │ │ │ │ ldr r0, [pc, #68] @ 1141ec <__cxa_atexit@plt+0x1073cc> │ │ │ │ @@ -269543,45 +269543,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 1141d0 <__cxa_atexit@plt+0x1073b0> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #108, 28 @ 0x6c0 │ │ │ │ + tsteq r0, #124, 28 @ 0x7c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11423c <__cxa_atexit@plt+0x10741c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 114244 <__cxa_atexit@plt+0x107424> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #236, 26 @ 0x3b00 │ │ │ │ + tsteq r0, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -269590,15 +269590,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -269701,28 +269701,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 114478 <__cxa_atexit@plt+0x107658> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r0, #112, 24 @ 0x7000 │ │ │ │ - tsteq r0, #124, 24 @ 0x7c00 │ │ │ │ - tsteq r0, #72, 24 @ 0x4800 │ │ │ │ + tsteq r0, #128, 24 @ 0x8000 │ │ │ │ + tsteq r0, #140, 24 @ 0x8c00 │ │ │ │ + tsteq r0, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 114520 <__cxa_atexit@plt+0x107700> │ │ │ │ @@ -269755,22 +269755,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 114538 <__cxa_atexit@plt+0x107718> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #148, 22 @ 0x25000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #164, 22 @ 0x29000 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - tsteq r0, #172, 22 @ 0x2b000 │ │ │ │ - tsteq r0, #108, 22 @ 0x1b000 │ │ │ │ + tsteq r0, #188, 22 @ 0x2f000 │ │ │ │ + tsteq r0, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1145b8 <__cxa_atexit@plt+0x107798> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -269793,25 +269793,25 @@ │ │ │ │ ldr r2, [pc, #60] @ 1145dc <__cxa_atexit@plt+0x1077bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str sl, [r3, #4] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ add r2, r3, #8 │ │ │ │ stm r2, {r0, r1, sl, ip, lr} │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #160, 20 @ 0xa0000 │ │ │ │ - tsteq r0, #252, 20 @ 0xfc000 │ │ │ │ - tsteq r0, #228, 20 @ 0xe4000 │ │ │ │ + tsteq r0, #176, 20 @ 0xb0000 │ │ │ │ + tsteq r0, #12, 22 @ 0x3000 │ │ │ │ + tsteq r0, #244, 20 @ 0xf4000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 114638 <__cxa_atexit@plt+0x107818> │ │ │ │ ldr r3, [pc, #64] @ 114640 <__cxa_atexit@plt+0x107820> │ │ │ │ @@ -269864,26 +269864,26 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r0, [pc, #64] @ 114700 <__cxa_atexit@plt+0x1078e0> │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r6, {r0, r2, lr} │ │ │ │ add lr, r6, #8 │ │ │ │ mov r6, r3 │ │ │ │ stm lr, {r1, r2, r9, ip} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - tsteq r0, #136, 18 @ 0x220000 │ │ │ │ + tsteq r0, #152, 18 @ 0x260000 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -269904,21 +269904,21 @@ │ │ │ │ sub r0, r6, #31 │ │ │ │ str lr, [r3, #-12] │ │ │ │ add lr, r3, #8 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ stmdb r3, {r2, ip} │ │ │ │ stm lr, {r1, r2, r9, sl} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - tsteq r0, #232, 16 @ 0xe80000 │ │ │ │ + tsteq r0, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1147e4 <__cxa_atexit@plt+0x1079c4> │ │ │ │ ldr r1, [pc, #68] @ 1147ec <__cxa_atexit@plt+0x1079cc> │ │ │ │ ldr r0, [pc, #68] @ 1147f0 <__cxa_atexit@plt+0x1079d0> │ │ │ │ @@ -269928,29 +269928,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 1147d4 <__cxa_atexit@plt+0x1079b4> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #104, 16 @ 0x680000 │ │ │ │ + tsteq r0, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 114864 <__cxa_atexit@plt+0x107a44> │ │ │ │ ldr r1, [pc, #68] @ 11486c <__cxa_atexit@plt+0x107a4c> │ │ │ │ ldr r0, [pc, #68] @ 114870 <__cxa_atexit@plt+0x107a50> │ │ │ │ @@ -269960,45 +269960,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 114854 <__cxa_atexit@plt+0x107a34> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #232, 14 @ 0x3a00000 │ │ │ │ + tsteq r0, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1148c0 <__cxa_atexit@plt+0x107aa0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 1148c8 <__cxa_atexit@plt+0x107aa8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #104, 14 @ 0x1a00000 │ │ │ │ + tsteq r0, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -270007,15 +270007,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -270118,28 +270118,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 114afc <__cxa_atexit@plt+0x107cdc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r0, #236, 10 @ 0x3b000000 │ │ │ │ - tsteq r0, #248, 10 @ 0x3e000000 │ │ │ │ - tsteq r0, #196, 10 @ 0x31000000 │ │ │ │ + tsteq r0, #252, 10 @ 0x3f000000 │ │ │ │ + tsteq r0, #8, 12 @ 0x800000 │ │ │ │ + tsteq r0, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 114ba4 <__cxa_atexit@plt+0x107d84> │ │ │ │ @@ -270172,22 +270172,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 114bbc <__cxa_atexit@plt+0x107d9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #16, 10 @ 0x4000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #32, 10 @ 0x8000000 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - tsteq r0, #40, 10 @ 0xa000000 │ │ │ │ - tsteq r0, #232, 8 @ 0xe8000000 │ │ │ │ + tsteq r0, #56, 10 @ 0xe000000 │ │ │ │ + tsteq r0, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 114c20 <__cxa_atexit@plt+0x107e00> │ │ │ │ add sl, r7, #8 │ │ │ │ ldr r2, [r7, #20] │ │ │ │ @@ -270203,25 +270203,25 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ bhi 114c28 <__cxa_atexit@plt+0x107e08> │ │ │ │ ldr r3, [pc, #56] @ 114c48 <__cxa_atexit@plt+0x107e28> │ │ │ │ sub lr, r5, #32 │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 114c44 <__cxa_atexit@plt+0x107e24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #48, 8 @ 0x30000000 │ │ │ │ - tsteq r0, #148, 8 @ 0x94000000 │ │ │ │ - rsceq r7, pc, #24, 16 @ 0x180000 │ │ │ │ + tsteq r0, #64, 8 @ 0x40000000 │ │ │ │ + tsteq r0, #164, 8 @ 0xa4000000 │ │ │ │ + rsceq r6, pc, #24, 16 @ 0x180000 │ │ │ │ @ instruction: 0xffff20e4 │ │ │ │ andeq r0, r1, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 114d20 <__cxa_atexit@plt+0x107f00> │ │ │ │ @@ -270248,15 +270248,15 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ str ip, [r5, #-20] @ 0xffffffec │ │ │ │ str sl, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add lr, r3, #12 │ │ │ │ str r8, [r3, #8] │ │ │ │ stm lr, {r0, r1, r9} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr lr, [pc, #100] @ 114d40 <__cxa_atexit@plt+0x107f20> │ │ │ │ ldr sl, [r7, #28] │ │ │ │ ldr r8, [r7, #32] │ │ │ │ ldr r9, [pc, #92] @ 114d44 <__cxa_atexit@plt+0x107f24> │ │ │ │ add lr, pc, lr │ │ │ │ add r0, lr, #1 │ │ │ │ sub r2, r6, #19 │ │ │ │ @@ -270267,28 +270267,28 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ ldr r3, [pc, #56] @ 114d48 <__cxa_atexit@plt+0x107f28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ sub r3, r6, #7 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #156, 6 @ 0x70000002 │ │ │ │ - rsceq r6, pc, #240, 28 @ 0xf00 │ │ │ │ - tsteq r0, #156, 6 @ 0x70000002 │ │ │ │ - tsteq r0, #116, 6 @ 0xd0000001 │ │ │ │ + tsteq r0, #172, 6 @ 0xb0000002 │ │ │ │ + rsceq r5, pc, #240, 28 @ 0xf00 │ │ │ │ + tsteq r0, #172, 6 @ 0xb0000002 │ │ │ │ + tsteq r0, #132, 6 @ 0x10000002 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - tsteq r0, #112, 6 @ 0xc0000001 │ │ │ │ + tsteq r0, #128, 6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r0, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r0 │ │ │ │ bhi 114df0 <__cxa_atexit@plt+0x107fd0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -270319,24 +270319,24 @@ │ │ │ │ str fp, [r3, #36] @ 0x24 │ │ │ │ ldm sp, {r5, r6, fp} │ │ │ │ str lr, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ stm lr, {r2, r9, sl, ip} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #140, 4 @ 0xc0000008 │ │ │ │ - tsteq r0, #104, 4 @ 0x80000006 │ │ │ │ + tsteq r0, #156, 4 @ 0xc0000009 │ │ │ │ + tsteq r0, #120, 4 @ 0x80000007 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 114e88 <__cxa_atexit@plt+0x108068> │ │ │ │ @@ -270416,29 +270416,29 @@ │ │ │ │ ldr r1, [pc, #76] @ 114fa8 <__cxa_atexit@plt+0x108188> │ │ │ │ mov r4, sl │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ mov r6, r3 │ │ │ │ str r1, [r5] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r4, sl │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ - tsteq r0, #192 @ 0xc0 │ │ │ │ + tsteq r0, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 115058 <__cxa_atexit@plt+0x108238> │ │ │ │ @@ -270473,21 +270473,21 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str ip, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str sl, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xfffff9d4 │ │ │ │ - tsteq r0, #0 │ │ │ │ + tsteq r0, #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1150c8 <__cxa_atexit@plt+0x1082a8> │ │ │ │ ldr r1, [pc, #68] @ 1150d0 <__cxa_atexit@plt+0x1082b0> │ │ │ │ ldr r0, [pc, #68] @ 1150d4 <__cxa_atexit@plt+0x1082b4> │ │ │ │ @@ -270497,29 +270497,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 1150b8 <__cxa_atexit@plt+0x108298> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #132, 30 @ 0x210 │ │ │ │ + tsteq r0, #148, 30 @ 0x250 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 115148 <__cxa_atexit@plt+0x108328> │ │ │ │ ldr r1, [pc, #68] @ 115150 <__cxa_atexit@plt+0x108330> │ │ │ │ ldr r0, [pc, #68] @ 115154 <__cxa_atexit@plt+0x108334> │ │ │ │ @@ -270529,45 +270529,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 115138 <__cxa_atexit@plt+0x108318> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #4, 30 │ │ │ │ + tsteq r0, #20, 30 @ 0x50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1151a4 <__cxa_atexit@plt+0x108384> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 1151ac <__cxa_atexit@plt+0x10838c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #132, 28 @ 0x840 │ │ │ │ + tsteq r0, #148, 28 @ 0x940 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -270576,15 +270576,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -270687,28 +270687,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 1153e0 <__cxa_atexit@plt+0x1085c0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r0, #8, 26 @ 0x200 │ │ │ │ - tsteq r0, #20, 26 @ 0x500 │ │ │ │ - tsteq r0, #224, 24 @ 0xe000 │ │ │ │ + tsteq r0, #24, 26 @ 0x600 │ │ │ │ + tsteq r0, #36, 26 @ 0x900 │ │ │ │ + tsteq r0, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 115488 <__cxa_atexit@plt+0x108668> │ │ │ │ @@ -270741,22 +270741,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 1154a0 <__cxa_atexit@plt+0x108680> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #44, 24 @ 0x2c00 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #60, 24 @ 0x3c00 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - tsteq r0, #68, 24 @ 0x4400 │ │ │ │ - tsteq r0, #4, 24 @ 0x400 │ │ │ │ + tsteq r0, #84, 24 @ 0x5400 │ │ │ │ + tsteq r0, #20, 24 @ 0x1400 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 115544 <__cxa_atexit@plt+0x108724> │ │ │ │ ldr lr, [pc, #140] @ 115550 <__cxa_atexit@plt+0x108730> │ │ │ │ @@ -270783,25 +270783,25 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 11553c <__cxa_atexit@plt+0x10871c> │ │ │ │ ldr r3, [pc, #56] @ 11555c <__cxa_atexit@plt+0x10873c> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 2099b54 <__cxa_atexit@plt+0x208cd34> │ │ │ │ + b 2099a3c <__cxa_atexit@plt+0x208cc1c> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r0, #52, 22 @ 0xd000 │ │ │ │ + tsteq r0, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 1155a4 <__cxa_atexit@plt+0x108784> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -270810,28 +270810,28 @@ │ │ │ │ beq 11559c <__cxa_atexit@plt+0x10877c> │ │ │ │ ldr r3, [pc, #32] @ 1155a8 <__cxa_atexit@plt+0x108788> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 2099b54 <__cxa_atexit@plt+0x208cd34> │ │ │ │ + b 2099a3c <__cxa_atexit@plt+0x208cc1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1155d0 <__cxa_atexit@plt+0x1087b0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 2099b54 <__cxa_atexit@plt+0x208cd34> │ │ │ │ + b 2099a3c <__cxa_atexit@plt+0x208cc1c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -270859,22 +270859,22 @@ │ │ │ │ str fp, [r3, #24] │ │ │ │ mov fp, r9 │ │ │ │ str r2, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ str r2, [r3, #28] │ │ │ │ str sl, [r3, #32] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #132, 20 @ 0x84000 │ │ │ │ - tsteq r0, #112, 20 @ 0x70000 │ │ │ │ - tsteq r0, #40, 30 @ 0xa0 │ │ │ │ - tsteq r0, #80, 20 @ 0x50000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + tsteq r0, #148, 20 @ 0x94000 │ │ │ │ + tsteq r0, #128, 20 @ 0x80000 │ │ │ │ + tsteq r0, #56, 30 @ 0xe0 │ │ │ │ + tsteq r0, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r1, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r8, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 115718 <__cxa_atexit@plt+0x1088f8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -270905,24 +270905,24 @@ │ │ │ │ str fp, [r3, #8] │ │ │ │ mov r5, r8 │ │ │ │ ldm sp, {r8, fp} │ │ │ │ str ip, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #104, 18 @ 0x1a0000 │ │ │ │ - tsteq r0, #64, 18 @ 0x100000 │ │ │ │ + tsteq r0, #120, 18 @ 0x1e0000 │ │ │ │ + tsteq r0, #80, 18 @ 0x140000 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 115798 <__cxa_atexit@plt+0x108978> │ │ │ │ @@ -270982,27 +270982,27 @@ │ │ │ │ stm r0, {r1, r3, ip} │ │ │ │ add r0, r6, #20 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #-8] │ │ │ │ mov r6, sl │ │ │ │ stm r0, {r2, r8, r9, lr} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ - tsteq r0, #28, 16 @ 0x1c0000 │ │ │ │ + tsteq r0, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 115900 <__cxa_atexit@plt+0x108ae0> │ │ │ │ @@ -271027,21 +271027,21 @@ │ │ │ │ ldr ip, [r5, #4] │ │ │ │ stmdb r3, {r0, r1} │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ stm lr, {r1, r8, r9, ip} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0xfffff9f0 │ │ │ │ - tsteq r0, #108, 14 @ 0x1b00000 │ │ │ │ + tsteq r0, #124, 14 @ 0x1f00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 11599c <__cxa_atexit@plt+0x108b7c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -271066,25 +271066,25 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, sl │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #200, 12 @ 0xc800000 │ │ │ │ - tsteq r0, #36, 14 @ 0x900000 │ │ │ │ - tsteq r0, #12, 14 @ 0x300000 │ │ │ │ + tsteq r0, #216, 12 @ 0xd800000 │ │ │ │ + tsteq r0, #52, 14 @ 0xd00000 │ │ │ │ + tsteq r0, #28, 14 @ 0x700000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 115a44 <__cxa_atexit@plt+0x108c24> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -271108,24 +271108,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #32, 12 @ 0x2000000 │ │ │ │ - tsteq r0, #8, 12 @ 0x800000 │ │ │ │ + tsteq r0, #48, 12 @ 0x3000000 │ │ │ │ + tsteq r0, #24, 12 @ 0x1800000 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r2, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub ip, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ cmp fp, ip │ │ │ │ @@ -271174,27 +271174,27 @@ │ │ │ │ ldr r5, [sp, #4] │ │ │ │ sub lr, r3, #20 │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ str r5, [r3, #-8] │ │ │ │ ldr r5, [sp] │ │ │ │ str r5, [r3, #-4] │ │ │ │ mov r5, ip │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ b 115b5c <__cxa_atexit@plt+0x108d3c> │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #116, 10 @ 0x1d000000 │ │ │ │ - tsteq r0, #60, 10 @ 0xf000000 │ │ │ │ + tsteq r0, #132, 10 @ 0x21000000 │ │ │ │ + tsteq r0, #76, 10 @ 0x13000000 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ - tsteq r0, #92, 12 @ 0x5c00000 │ │ │ │ + tsteq r0, #108, 12 @ 0x6c00000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 115c08 <__cxa_atexit@plt+0x108de8> │ │ │ │ ldr r3, [pc, #120] @ 115c10 <__cxa_atexit@plt+0x108df0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -271225,15 +271225,15 @@ │ │ │ │ b 115c20 <__cxa_atexit@plt+0x108e00> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r0, #96, 8 @ 0x60000000 │ │ │ │ + tsteq r0, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 115c84 <__cxa_atexit@plt+0x108e64> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -271363,35 +271363,35 @@ │ │ │ │ str r9, [r6, #16] │ │ │ │ str ip, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ str r0, [r5] │ │ │ │ sub r0, r3, #7 │ │ │ │ str r0, [r5, #4] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ cmp lr, #0 │ │ │ │ bpl 115dd8 <__cxa_atexit@plt+0x108fb8> │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r5], #-4 │ │ │ │ b 115fd0 <__cxa_atexit@plt+0x1091b0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 115e7c <__cxa_atexit@plt+0x10905c> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #8]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - rsceq r5, pc, #224, 26 @ 0x3800 │ │ │ │ - tsteq r0, #144, 4 │ │ │ │ - tsteq r0, #120, 4 @ 0x80000007 │ │ │ │ + rsceq r4, pc, #224, 26 @ 0x3800 │ │ │ │ + tsteq r0, #160, 4 │ │ │ │ + tsteq r0, #136, 4 @ 0x80000008 │ │ │ │ andeq r1, r0, sl, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, r3 │ │ │ │ ble 115eac <__cxa_atexit@plt+0x10908c> │ │ │ │ b 115fd0 <__cxa_atexit@plt+0x1091b0> │ │ │ │ @@ -271414,26 +271414,26 @@ │ │ │ │ str sl, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ str r0, [r5] │ │ │ │ sub r0, r3, #7 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r0, [r5, #4] │ │ │ │ stm lr, {r1, r2, r9, ip} │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r6, [pc, #20] @ 115f28 <__cxa_atexit@plt+0x109108> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r5, pc, #12, 26 @ 0x300 │ │ │ │ - tsteq r0, #188, 2 @ 0x2f │ │ │ │ - tsteq r0, #160, 2 @ 0x28 │ │ │ │ + rsceq r4, pc, #12, 26 @ 0x300 │ │ │ │ + tsteq r0, #204, 2 @ 0x33 │ │ │ │ + tsteq r0, #176, 2 @ 0x2c │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 115fa0 <__cxa_atexit@plt+0x109180> │ │ │ │ @@ -271451,24 +271451,24 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r0, [r5] │ │ │ │ sub r0, r6, #7 │ │ │ │ str r0, [r5, #4] │ │ │ │ str r9, [r3, #4] │ │ │ │ stm lr, {r1, r2, r9, ip} │ │ │ │ str sl, [r3, #24] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r3, [pc, #28] @ 115fc4 <__cxa_atexit@plt+0x1091a4> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - rsceq r5, pc, #116, 24 @ 0x7400 │ │ │ │ - tsteq r0, #36, 2 │ │ │ │ - tsteq r0, #8, 2 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + rsceq r4, pc, #116, 24 @ 0x7400 │ │ │ │ + tsteq r0, #52, 2 │ │ │ │ + tsteq r0, #24, 2 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r1, r0, sl, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ mov r9, r4 │ │ │ │ @@ -271538,30 +271538,30 @@ │ │ │ │ mov r4, r9 │ │ │ │ ldm sp, {r7, fp} │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r3, #12] │ │ │ │ str sl, [r3, #28] │ │ │ │ str ip, [r3, #32] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r3, [pc, #52] @ 116138 <__cxa_atexit@plt+0x109318> │ │ │ │ mov r4, #120 @ 0x78 │ │ │ │ str r4, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - tsteq r0, #144 @ 0x90 │ │ │ │ - tsteq r0, #140 @ 0x8c │ │ │ │ - tsteq r0, #80, 10 @ 0x14000000 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + tsteq r0, #160 @ 0xa0 │ │ │ │ + tsteq r0, #156 @ 0x9c │ │ │ │ + tsteq r0, #96, 10 @ 0x18000000 │ │ │ │ @ instruction: 0xffffede0 │ │ │ │ @ instruction: 0xffffdfbc │ │ │ │ @ instruction: 0xffffe578 │ │ │ │ @ instruction: 0xfffff9d4 │ │ │ │ - tsteq r0, #80, 30 @ 0x140 │ │ │ │ + movweq pc, #65376 @ 0xff60 @ │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1161a0 <__cxa_atexit@plt+0x109380> │ │ │ │ @@ -271630,27 +271630,27 @@ │ │ │ │ str r6, [r5, #4] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r9, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ mov r6, r3 │ │ │ │ stm sl, {r0, r8, ip} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffdbc8 │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ - tsteq r0, #28, 28 @ 0x1c0 │ │ │ │ + movweq pc, #65068 @ 0xfe2c @ │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11633c <__cxa_atexit@plt+0x10951c> │ │ │ │ @@ -271682,21 +271682,21 @@ │ │ │ │ stm r1, {r9, sl, fp} │ │ │ │ ldr fp, [sp] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r2, [r3, #-8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffdafc │ │ │ │ @ instruction: 0xfffff8b4 │ │ │ │ - tsteq r0, #80, 26 @ 0x1400 │ │ │ │ + movweq pc, #64864 @ 0xfd60 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1163ac <__cxa_atexit@plt+0x10958c> │ │ │ │ ldr r1, [pc, #68] @ 1163b4 <__cxa_atexit@plt+0x109594> │ │ │ │ ldr r0, [pc, #68] @ 1163b8 <__cxa_atexit@plt+0x109598> │ │ │ │ @@ -271706,29 +271706,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 11639c <__cxa_atexit@plt+0x10957c> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #160, 24 @ 0xa000 │ │ │ │ + movweq pc, #64688 @ 0xfcb0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11642c <__cxa_atexit@plt+0x10960c> │ │ │ │ ldr r1, [pc, #68] @ 116434 <__cxa_atexit@plt+0x109614> │ │ │ │ ldr r0, [pc, #68] @ 116438 <__cxa_atexit@plt+0x109618> │ │ │ │ @@ -271738,45 +271738,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 11641c <__cxa_atexit@plt+0x1095fc> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #32, 24 @ 0x2000 │ │ │ │ + movweq pc, #64560 @ 0xfc30 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 116488 <__cxa_atexit@plt+0x109668> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 116490 <__cxa_atexit@plt+0x109670> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #160, 22 @ 0x28000 │ │ │ │ + movweq pc, #64432 @ 0xfbb0 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -271785,15 +271785,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -271896,28 +271896,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 1166c4 <__cxa_atexit@plt+0x1098a4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r0, #36, 20 @ 0x24000 │ │ │ │ - tsteq r0, #48, 20 @ 0x30000 │ │ │ │ - tsteq r0, #252, 18 @ 0x3f0000 │ │ │ │ + movweq pc, #64052 @ 0xfa34 @ │ │ │ │ + movweq pc, #64064 @ 0xfa40 @ │ │ │ │ + movweq pc, #64012 @ 0xfa0c @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11676c <__cxa_atexit@plt+0x10994c> │ │ │ │ @@ -271950,22 +271950,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 116784 <__cxa_atexit@plt+0x109964> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #72, 18 @ 0x120000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq pc, #63832 @ 0xf958 @ │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - tsteq r0, #96, 18 @ 0x180000 │ │ │ │ - tsteq r0, #32, 18 @ 0x80000 │ │ │ │ + movweq pc, #63856 @ 0xf970 @ │ │ │ │ + movweq pc, #63792 @ 0xf930 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1167e0 <__cxa_atexit@plt+0x1099c0> │ │ │ │ ldr r1, [pc, #68] @ 1167e8 <__cxa_atexit@plt+0x1099c8> │ │ │ │ ldr r0, [pc, #68] @ 1167ec <__cxa_atexit@plt+0x1099cc> │ │ │ │ @@ -271975,29 +271975,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 1167d0 <__cxa_atexit@plt+0x1099b0> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #108, 16 @ 0x6c0000 │ │ │ │ + movweq pc, #63612 @ 0xf87c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 116860 <__cxa_atexit@plt+0x109a40> │ │ │ │ ldr r1, [pc, #68] @ 116868 <__cxa_atexit@plt+0x109a48> │ │ │ │ ldr r0, [pc, #68] @ 11686c <__cxa_atexit@plt+0x109a4c> │ │ │ │ @@ -272007,45 +272007,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 116850 <__cxa_atexit@plt+0x109a30> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #236, 14 @ 0x3b00000 │ │ │ │ + movweq pc, #63484 @ 0xf7fc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1168bc <__cxa_atexit@plt+0x109a9c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 1168c4 <__cxa_atexit@plt+0x109aa4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #108, 14 @ 0x1b00000 │ │ │ │ + movweq pc, #63356 @ 0xf77c @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -272054,15 +272054,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -272165,28 +272165,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 116af8 <__cxa_atexit@plt+0x109cd8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r0, #240, 10 @ 0x3c000000 │ │ │ │ - tsteq r0, #252, 10 @ 0x3f000000 │ │ │ │ - tsteq r0, #200, 10 @ 0x32000000 │ │ │ │ + movweq pc, #62976 @ 0xf600 @ │ │ │ │ + movweq pc, #62988 @ 0xf60c @ │ │ │ │ + movweq pc, #62936 @ 0xf5d8 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 116ba0 <__cxa_atexit@plt+0x109d80> │ │ │ │ @@ -272219,22 +272219,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 116bb8 <__cxa_atexit@plt+0x109d98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - tsteq r0, #20, 10 @ 0x5000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq pc, #62756 @ 0xf524 @ │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - tsteq r0, #44, 10 @ 0xb000000 │ │ │ │ - tsteq r0, #236, 8 @ 0xec000000 │ │ │ │ + movweq pc, #62780 @ 0xf53c @ │ │ │ │ + movweq pc, #62716 @ 0xf4fc @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 116c50 <__cxa_atexit@plt+0x109e30> │ │ │ │ ldr r1, [r7, #20] │ │ │ │ @@ -272273,16 +272273,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 116c78 <__cxa_atexit@plt+0x109e58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r0, #24, 8 @ 0x18000000 │ │ │ │ - rsceq r5, pc, #232, 14 @ 0x3a00000 │ │ │ │ + movweq pc, #62504 @ 0xf428 @ │ │ │ │ + rsceq r4, pc, #232, 14 @ 0x3a00000 │ │ │ │ @ instruction: 0xffff1f70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -272297,15 +272297,15 @@ │ │ │ │ b 9330c <__cxa_atexit@plt+0x864ec> │ │ │ │ ldr r7, [pc, #16] @ 116cd4 <__cxa_atexit@plt+0x109eb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff1ef8 │ │ │ │ - rsceq r5, pc, #136, 14 @ 0x2200000 │ │ │ │ + rsceq r4, pc, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 116d38 <__cxa_atexit@plt+0x109f18> │ │ │ │ ldr lr, [pc, #72] @ 116d40 <__cxa_atexit@plt+0x109f20> │ │ │ │ @@ -272369,26 +272369,26 @@ │ │ │ │ str r6, [r5, #4] │ │ │ │ str lr, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - tsteq r0, #136, 4 @ 0x80000008 │ │ │ │ + movweq pc, #62104 @ 0xf298 @ │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -272416,20 +272416,20 @@ │ │ │ │ str sl, [r3, #-12] │ │ │ │ stmdb r3, {r2, ip} │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - tsteq r0, #200, 2 @ 0x32 │ │ │ │ + movweq pc, #61912 @ 0xf1d8 @ │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 116f24 <__cxa_atexit@plt+0x10a104> │ │ │ │ ldr r1, [pc, #68] @ 116f2c <__cxa_atexit@plt+0x10a10c> │ │ │ │ @@ -272440,29 +272440,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 116f14 <__cxa_atexit@plt+0x10a0f4> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #40, 2 │ │ │ │ + movweq pc, #61752 @ 0xf138 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 116fa4 <__cxa_atexit@plt+0x10a184> │ │ │ │ ldr r1, [pc, #68] @ 116fac <__cxa_atexit@plt+0x10a18c> │ │ │ │ ldr r0, [pc, #68] @ 116fb0 <__cxa_atexit@plt+0x10a190> │ │ │ │ @@ -272472,45 +272472,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 116f94 <__cxa_atexit@plt+0x10a174> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, #168 @ 0xa8 │ │ │ │ + movweq pc, #61624 @ 0xf0b8 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 117000 <__cxa_atexit@plt+0x10a1e0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 117008 <__cxa_atexit@plt+0x10a1e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #40 @ 0x28 │ │ │ │ + movweq pc, #61496 @ 0xf038 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -272519,15 +272519,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -272630,28 +272630,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 11723c <__cxa_atexit@plt+0x10a41c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - movweq pc, #65196 @ 0xfeac @ │ │ │ │ - movweq pc, #65208 @ 0xfeb8 @ │ │ │ │ - movweq pc, #65156 @ 0xfe84 @ │ │ │ │ + movweq lr, #65212 @ 0xfebc │ │ │ │ + movweq lr, #65224 @ 0xfec8 │ │ │ │ + movweq lr, #65172 @ 0xfe94 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1172e4 <__cxa_atexit@plt+0x10a4c4> │ │ │ │ @@ -272684,22 +272684,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 1172fc <__cxa_atexit@plt+0x10a4dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq pc, #64976 @ 0xfdd0 @ │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq lr, #64992 @ 0xfde0 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - movweq pc, #65000 @ 0xfde8 @ │ │ │ │ - movweq pc, #64936 @ 0xfda8 @ │ │ │ │ + movweq lr, #65016 @ 0xfdf8 │ │ │ │ + movweq lr, #64952 @ 0xfdb8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 117384 <__cxa_atexit@plt+0x10a564> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -272724,28 +272724,28 @@ │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fc3a0 <__cxa_atexit@plt+0x3ef580> │ │ │ │ + b 3dc5f8 <__cxa_atexit@plt+0x3cf7d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 1173b4 <__cxa_atexit@plt+0x10a594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - movweq pc, #64744 @ 0xfce8 @ │ │ │ │ - movweq pc, #64844 @ 0xfd4c @ │ │ │ │ - rsceq r5, pc, #164 @ 0xa4 │ │ │ │ + movweq lr, #64760 @ 0xfcf8 │ │ │ │ + movweq lr, #64860 @ 0xfd5c │ │ │ │ + rsceq r4, pc, #164 @ 0xa4 │ │ │ │ @ instruction: 0xfffedbe4 │ │ │ │ @ instruction: 0xfffedcc0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, lr │ │ │ │ @@ -272772,24 +272772,24 @@ │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, lr │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq pc, #64548 @ 0xfc24 @ │ │ │ │ - movweq pc, #64524 @ 0xfc0c @ │ │ │ │ + movweq lr, #64564 @ 0xfc34 │ │ │ │ + movweq lr, #64540 @ 0xfc1c │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, lr │ │ │ │ bhi 1174f4 <__cxa_atexit@plt+0x10a6d4> │ │ │ │ @@ -272816,24 +272816,24 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, lr │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq pc, #64372 @ 0xfb74 @ │ │ │ │ - movweq pc, #64352 @ 0xfb60 @ │ │ │ │ + movweq lr, #64388 @ 0xfb84 │ │ │ │ + movweq lr, #64368 @ 0xfb70 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r0, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r0 │ │ │ │ bhi 1175b4 <__cxa_atexit@plt+0x10a794> │ │ │ │ @@ -272864,24 +272864,24 @@ │ │ │ │ str fp, [r3, #16] │ │ │ │ mov r5, r6 │ │ │ │ ldm sp, {r6, fp} │ │ │ │ add lr, r3, #20 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ stm lr, {r2, r9, sl} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq pc, #64196 @ 0xfac4 @ │ │ │ │ - movweq pc, #64164 @ 0xfaa4 @ │ │ │ │ + movweq lr, #64212 @ 0xfad4 │ │ │ │ + movweq lr, #64180 @ 0xfab4 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 117640 <__cxa_atexit@plt+0x10a820> │ │ │ │ @@ -272950,26 +272950,26 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str ip, [r6, #12] │ │ │ │ str r2, [r6, #32] │ │ │ │ sub r6, r3, #43 @ 0x2b │ │ │ │ str r6, [r5, #8] │ │ │ │ mov r6, r3 │ │ │ │ stm r1, {r0, r9, lr} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - movweq pc, #63876 @ 0xf984 @ │ │ │ │ + movweq lr, #63892 @ 0xf994 │ │ │ │ @ instruction: 0xfffffa24 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -273000,22 +273000,22 @@ │ │ │ │ str r1, [r5, #8] │ │ │ │ str r8, [r3, #8] │ │ │ │ str ip, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r2, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - movweq pc, #63672 @ 0xf8b8 @ │ │ │ │ + movweq lr, #63688 @ 0xf8c8 │ │ │ │ @ instruction: 0xfffff954 │ │ │ │ - rsceq r4, pc, #124, 24 @ 0x7c00 │ │ │ │ + rsceq r3, pc, #124, 24 @ 0x7c00 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r9, r5, #36 @ 0x24 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 117890 <__cxa_atexit@plt+0x10aa70> │ │ │ │ add sl, r2, #8 │ │ │ │ @@ -273059,18 +273059,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r9] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r5, r9 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - movweq pc, #63468 @ 0xf7ec @ │ │ │ │ - rsceq r4, pc, #196, 22 @ 0x31000 │ │ │ │ + movweq lr, #63484 @ 0xf7fc │ │ │ │ + rsceq r3, pc, #196, 22 @ 0x31000 │ │ │ │ @ instruction: 0xffffb4b8 │ │ │ │ - rsceq r4, pc, #160, 22 @ 0x28000 │ │ │ │ + rsceq r3, pc, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r3, [r5, #24] │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -273085,16 +273085,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 117924 <__cxa_atexit@plt+0x10ab04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffb430 │ │ │ │ - rsceq r4, pc, #88, 22 @ 0x16000 │ │ │ │ - rsceq r4, pc, #64, 22 @ 0x10000 │ │ │ │ + rsceq r3, pc, #88, 22 @ 0x16000 │ │ │ │ + rsceq r3, pc, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 117a6c <__cxa_atexit@plt+0x10ac4c> │ │ │ │ @@ -273166,29 +273166,29 @@ │ │ │ │ str lr, [r3, #64]! @ 0x40 │ │ │ │ str r4, [r5, #-12] │ │ │ │ str r3, [r5, #-16] │ │ │ │ ldr r4, [pc, #60] @ 117a9c <__cxa_atexit@plt+0x10ac7c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-20] @ 0xffffffec │ │ │ │ ldm fp, {r4, r5, fp} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ b 117a7c <__cxa_atexit@plt+0x10ac5c> │ │ │ │ mov r3, #100 @ 0x64 │ │ │ │ str r3, [lr, #828] @ 0x33c │ │ │ │ ldr r0, [lr, #-12] │ │ │ │ mov r4, lr │ │ │ │ bx r0 │ │ │ │ - movweq pc, #63156 @ 0xf6b4 @ │ │ │ │ - movweq pc, #63112 @ 0xf688 @ │ │ │ │ + movweq lr, #63172 @ 0xf6c4 │ │ │ │ + movweq lr, #63128 @ 0xf698 │ │ │ │ @ instruction: 0xfffff2b8 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ - movweq pc, #62912 @ 0xf5c0 @ │ │ │ │ - rsceq r4, pc, #196, 18 @ 0x310000 │ │ │ │ + movweq lr, #62928 @ 0xf5d0 │ │ │ │ + rsceq r3, pc, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 117b28 <__cxa_atexit@plt+0x10ad08> │ │ │ │ ldr lr, [pc, #108] @ 117b30 <__cxa_atexit@plt+0x10ad10> │ │ │ │ @@ -273217,15 +273217,15 @@ │ │ │ │ b 117b40 <__cxa_atexit@plt+0x10ad20> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rsceq r4, pc, #52, 18 @ 0xd0000 │ │ │ │ + rsceq r3, pc, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [pc, #272] @ 117c64 <__cxa_atexit@plt+0x10ae44> │ │ │ │ mov r2, r5 │ │ │ │ @@ -273282,30 +273282,30 @@ │ │ │ │ ldr fp, [sp, #12] │ │ │ │ str r1, [r6, #48] @ 0x30 │ │ │ │ str r4, [r6, #44] @ 0x2c │ │ │ │ str r9, [r6, #52] @ 0x34 │ │ │ │ mov r4, ip │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r4, ip │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ str r6, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xffffe9b0 │ │ │ │ - movweq pc, #62476 @ 0xf40c @ │ │ │ │ - rsceq r4, pc, #244, 14 @ 0x3d00000 │ │ │ │ + movweq lr, #62492 @ 0xf41c │ │ │ │ + rsceq r3, pc, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 117d40 <__cxa_atexit@plt+0x10af20> │ │ │ │ @@ -273347,21 +273347,21 @@ │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r5] │ │ │ │ str r4, [r3, #44] @ 0x2c │ │ │ │ ldmib sp, {r4, fp} │ │ │ │ str r0, [r3, #48] @ 0x30 │ │ │ │ str r2, [r3, #52] @ 0x34 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xffffe89c │ │ │ │ - movweq pc, #62212 @ 0xf304 @ │ │ │ │ + movweq lr, #62228 @ 0xf314 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 117db0 <__cxa_atexit@plt+0x10af90> │ │ │ │ ldr r1, [pc, #68] @ 117db8 <__cxa_atexit@plt+0x10af98> │ │ │ │ ldr r0, [pc, #68] @ 117dbc <__cxa_atexit@plt+0x10af9c> │ │ │ │ @@ -273371,29 +273371,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 117da0 <__cxa_atexit@plt+0x10af80> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movweq pc, #62108 @ 0xf29c @ │ │ │ │ + movweq lr, #62124 @ 0xf2ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 117e30 <__cxa_atexit@plt+0x10b010> │ │ │ │ ldr r1, [pc, #68] @ 117e38 <__cxa_atexit@plt+0x10b018> │ │ │ │ ldr r0, [pc, #68] @ 117e3c <__cxa_atexit@plt+0x10b01c> │ │ │ │ @@ -273403,45 +273403,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 117e20 <__cxa_atexit@plt+0x10b000> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movweq pc, #61980 @ 0xf21c @ │ │ │ │ + movweq lr, #61996 @ 0xf22c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 117e8c <__cxa_atexit@plt+0x10b06c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 117e94 <__cxa_atexit@plt+0x10b074> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq pc, #61852 @ 0xf19c @ │ │ │ │ + movweq lr, #61868 @ 0xf1ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -273450,15 +273450,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -273561,28 +273561,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 1180c8 <__cxa_atexit@plt+0x10b2a8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - movweq pc, #61472 @ 0xf020 @ │ │ │ │ - movweq pc, #61484 @ 0xf02c @ │ │ │ │ - movweq lr, #65528 @ 0xfff8 │ │ │ │ + movweq lr, #61488 @ 0xf030 │ │ │ │ + movweq lr, #61500 @ 0xf03c │ │ │ │ + movweq lr, #61448 @ 0xf008 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 118170 <__cxa_atexit@plt+0x10b350> │ │ │ │ @@ -273615,22 +273615,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 118188 <__cxa_atexit@plt+0x10b368> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq lr, #65348 @ 0xff44 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq sp, #65364 @ 0xff54 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - movweq lr, #65372 @ 0xff5c │ │ │ │ - movweq lr, #65308 @ 0xff1c │ │ │ │ + movweq sp, #65388 @ 0xff6c │ │ │ │ + movweq sp, #65324 @ 0xff2c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 118210 <__cxa_atexit@plt+0x10b3f0> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -273655,28 +273655,28 @@ │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fc3a0 <__cxa_atexit@plt+0x3ef580> │ │ │ │ + b 3dc5f8 <__cxa_atexit@plt+0x3cf7d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 118240 <__cxa_atexit@plt+0x10b420> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - movweq lr, #65116 @ 0xfe5c │ │ │ │ - movweq lr, #65216 @ 0xfec0 │ │ │ │ - rsceq r4, pc, #24, 4 @ 0x80000001 │ │ │ │ + movweq sp, #65132 @ 0xfe6c │ │ │ │ + movweq sp, #65232 @ 0xfed0 │ │ │ │ + rsceq r3, pc, #24, 4 @ 0x80000001 │ │ │ │ @ instruction: 0xfffecd58 │ │ │ │ @ instruction: 0xfffece34 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, lr │ │ │ │ @@ -273703,24 +273703,24 @@ │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, lr │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq lr, #64920 @ 0xfd98 │ │ │ │ - movweq lr, #64896 @ 0xfd80 │ │ │ │ + movweq sp, #64936 @ 0xfda8 │ │ │ │ + movweq sp, #64912 @ 0xfd90 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, lr │ │ │ │ bhi 118380 <__cxa_atexit@plt+0x10b560> │ │ │ │ @@ -273747,24 +273747,24 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, lr │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq lr, #64744 @ 0xfce8 │ │ │ │ - movweq lr, #64724 @ 0xfcd4 │ │ │ │ + movweq sp, #64760 @ 0xfcf8 │ │ │ │ + movweq sp, #64740 @ 0xfce4 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 118404 <__cxa_atexit@plt+0x10b5e4> │ │ │ │ @@ -273827,26 +273827,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r6, {r0, r3, sl} │ │ │ │ add r0, r6, #16 │ │ │ │ stm r0, {r1, r9, fp} │ │ │ │ ldr fp, [sp] │ │ │ │ str r2, [r6, #28] │ │ │ │ mov r6, lr │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - movweq lr, #64444 @ 0xfbbc │ │ │ │ + movweq sp, #64460 @ 0xfbcc │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -273876,20 +273876,20 @@ │ │ │ │ stmdb r3, {r0, r1} │ │ │ │ str r3, [r5, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str ip, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r9, [r3, #28] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - movweq lr, #64256 @ 0xfb00 │ │ │ │ + movweq sp, #64272 @ 0xfb10 │ │ │ │ @ instruction: 0xfffffa28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1185f4 <__cxa_atexit@plt+0x10b7d4> │ │ │ │ ldr r1, [pc, #68] @ 1185fc <__cxa_atexit@plt+0x10b7dc> │ │ │ │ @@ -273900,29 +273900,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 1185e4 <__cxa_atexit@plt+0x10b7c4> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movweq lr, #64088 @ 0xfa58 │ │ │ │ + movweq sp, #64104 @ 0xfa68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 118674 <__cxa_atexit@plt+0x10b854> │ │ │ │ ldr r1, [pc, #68] @ 11867c <__cxa_atexit@plt+0x10b85c> │ │ │ │ ldr r0, [pc, #68] @ 118680 <__cxa_atexit@plt+0x10b860> │ │ │ │ @@ -273932,45 +273932,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 118664 <__cxa_atexit@plt+0x10b844> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movweq lr, #63960 @ 0xf9d8 │ │ │ │ + movweq sp, #63976 @ 0xf9e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1186d0 <__cxa_atexit@plt+0x10b8b0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 1186d8 <__cxa_atexit@plt+0x10b8b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq lr, #63832 @ 0xf958 │ │ │ │ + movweq sp, #63848 @ 0xf968 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -273979,15 +273979,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -274090,28 +274090,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 11890c <__cxa_atexit@plt+0x10baec> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - movweq lr, #63452 @ 0xf7dc │ │ │ │ - movweq lr, #63464 @ 0xf7e8 │ │ │ │ - movweq lr, #63412 @ 0xf7b4 │ │ │ │ + movweq sp, #63468 @ 0xf7ec │ │ │ │ + movweq sp, #63480 @ 0xf7f8 │ │ │ │ + movweq sp, #63428 @ 0xf7c4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1189b4 <__cxa_atexit@plt+0x10bb94> │ │ │ │ @@ -274144,23 +274144,23 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 1189cc <__cxa_atexit@plt+0x10bbac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq lr, #63232 @ 0xf700 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq sp, #63248 @ 0xf710 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - movweq lr, #63256 @ 0xf718 │ │ │ │ - movweq lr, #63192 @ 0xf6d8 │ │ │ │ - rsceq r3, pc, #152, 20 @ 0x98000 │ │ │ │ + movweq sp, #63272 @ 0xf728 │ │ │ │ + movweq sp, #63208 @ 0xf6e8 │ │ │ │ + rsceq r2, pc, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r9, r5, #36 @ 0x24 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 118a74 <__cxa_atexit@plt+0x10bc54> │ │ │ │ add sl, r2, #8 │ │ │ │ @@ -274204,18 +274204,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r9] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r5, r9 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - movweq lr, #62984 @ 0xf608 │ │ │ │ - rsceq r3, pc, #224, 18 @ 0x380000 │ │ │ │ + movweq sp, #63000 @ 0xf618 │ │ │ │ + rsceq r2, pc, #224, 18 @ 0x380000 │ │ │ │ @ instruction: 0xffffa2d4 │ │ │ │ - rsceq r3, pc, #188, 18 @ 0x2f0000 │ │ │ │ + rsceq r2, pc, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r3, [r5, #24] │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -274230,16 +274230,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 118b08 <__cxa_atexit@plt+0x10bce8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffa24c │ │ │ │ - rsceq r3, pc, #116, 18 @ 0x1d0000 │ │ │ │ - rsceq r3, pc, #92, 18 @ 0x170000 │ │ │ │ + rsceq r2, pc, #116, 18 @ 0x1d0000 │ │ │ │ + rsceq r2, pc, #92, 18 @ 0x170000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 118ba0 <__cxa_atexit@plt+0x10bd80> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -274267,26 +274267,26 @@ │ │ │ │ str r6, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r3, #8] │ │ │ │ add r1, r3, #12 │ │ │ │ stm r1, {r0, r2, r9, sl, ip, lr} │ │ │ │ mov r5, r8 │ │ │ │ ldm sp, {r6, r8, fp} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq lr, #62672 @ 0xf4d0 │ │ │ │ - movweq lr, #62640 @ 0xf4b0 │ │ │ │ + movweq sp, #62688 @ 0xf4e0 │ │ │ │ + movweq sp, #62656 @ 0xf4c0 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - rsceq r3, pc, #156, 16 @ 0x9c0000 │ │ │ │ + rsceq r2, pc, #156, 16 @ 0x9c0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 118c44 <__cxa_atexit@plt+0x10be24> │ │ │ │ ldr lr, [pc, #96] @ 118c4c <__cxa_atexit@plt+0x10be2c> │ │ │ │ @@ -274312,15 +274312,15 @@ │ │ │ │ b 118c5c <__cxa_atexit@plt+0x10be3c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rsceq r3, pc, #24, 16 @ 0x180000 │ │ │ │ + rsceq r2, pc, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [pc, #224] @ 118d50 <__cxa_atexit@plt+0x10bf30> │ │ │ │ mov r2, r5 │ │ │ │ @@ -274367,28 +274367,28 @@ │ │ │ │ str r8, [r6, #36] @ 0x24 │ │ │ │ str r2, [r6, #24] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ sub r1, r3, #51 @ 0x33 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ - movweq lr, #62264 @ 0xf338 │ │ │ │ - rsceq r3, pc, #8, 14 @ 0x200000 │ │ │ │ + movweq sp, #62280 @ 0xf348 │ │ │ │ + rsceq r2, pc, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ mov r9, r4 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -274426,22 +274426,22 @@ │ │ │ │ sub r2, r6, #51 @ 0x33 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ str sl, [r3, #20] │ │ │ │ str ip, [r3, #28] │ │ │ │ str r8, [r3, #36] @ 0x24 │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r4, #56 @ 0x38 │ │ │ │ str r4, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ - movweq lr, #62024 @ 0xf248 │ │ │ │ + movweq sp, #62040 @ 0xf258 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 118eb4 <__cxa_atexit@plt+0x10c094> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -274468,15 +274468,15 @@ │ │ │ │ b 118ed0 <__cxa_atexit@plt+0x10c0b0> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - movweq lr, #61868 @ 0xf1ac │ │ │ │ + movweq sp, #61884 @ 0xf1bc │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 118fb0 <__cxa_atexit@plt+0x10c190> │ │ │ │ @@ -274523,34 +274523,34 @@ │ │ │ │ str sl, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ str r0, [r5] │ │ │ │ sub r0, r3, #7 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r0, [r5, #4] │ │ │ │ stm lr, {r1, r2, r9, ip} │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #20] @ 118fdc <__cxa_atexit@plt+0x10c1bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - movweq lr, #62056 @ 0xf268 │ │ │ │ - rsceq r3, pc, #156, 8 @ 0x9c000000 │ │ │ │ - rsceq r2, pc, #120, 24 @ 0x7800 │ │ │ │ - movweq lr, #61736 @ 0xf128 │ │ │ │ - movweq lr, #61708 @ 0xf10c │ │ │ │ + movweq sp, #62072 @ 0xf278 │ │ │ │ + rsceq r2, pc, #156, 8 @ 0x9c000000 │ │ │ │ + rsceq r1, pc, #120, 24 @ 0x7800 │ │ │ │ + movweq sp, #61752 @ 0xf138 │ │ │ │ + movweq sp, #61724 @ 0xf11c │ │ │ │ @ instruction: 0xffff3c7c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ @@ -274567,16 +274567,16 @@ │ │ │ │ b 9330c <__cxa_atexit@plt+0x864ec> │ │ │ │ ldr r7, [pc, #16] @ 11904c <__cxa_atexit@plt+0x10c22c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff3b98 │ │ │ │ - rsceq r3, pc, #40, 8 @ 0x28000000 │ │ │ │ - rsceq r3, pc, #24, 8 @ 0x18000000 │ │ │ │ + rsceq r2, pc, #40, 8 @ 0x28000000 │ │ │ │ + rsceq r2, pc, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, pc │ │ │ │ mov ip, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1191fc <__cxa_atexit@plt+0x10c3dc> │ │ │ │ @@ -274674,30 +274674,30 @@ │ │ │ │ str r5, [r3, #-100] @ 0xffffff9c │ │ │ │ ldr r4, [pc, #72] @ 119230 <__cxa_atexit@plt+0x10c410> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ ldr r5, [sp, #28] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ str r4, [ip, #-20] @ 0xffffffec │ │ │ │ ldr r4, [sp, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ b 11920c <__cxa_atexit@plt+0x10c3ec> │ │ │ │ mov r5, #160 @ 0xa0 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ - movweq sp, #65420 @ 0xff8c │ │ │ │ + movweq ip, #65436 @ 0xff9c │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ @ instruction: 0xfffff260 │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ @ instruction: 0xffffcf9c │ │ │ │ @ instruction: 0xffffe8d0 │ │ │ │ - movweq sp, #65080 @ 0xfe38 │ │ │ │ - rsceq r3, pc, #48, 4 │ │ │ │ + movweq ip, #65096 @ 0xfe48 │ │ │ │ + rsceq r2, pc, #48, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #56 @ 0x38 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1192fc <__cxa_atexit@plt+0x10c4dc> │ │ │ │ @@ -274744,15 +274744,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq r3, pc, #88, 2 │ │ │ │ + rsceq r2, pc, #88, 2 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ 11934c <__cxa_atexit@plt+0x10c52c> │ │ │ │ tst r7, #3 │ │ │ │ @@ -274760,15 +274760,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq 119344 <__cxa_atexit@plt+0x10c524> │ │ │ │ b 11935c <__cxa_atexit@plt+0x10c53c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r3, pc, #24, 2 │ │ │ │ + rsceq r2, pc, #24, 2 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ mov sl, r7 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -274825,23 +274825,23 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ str ip, [r3, #20] │ │ │ │ str r0, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #44] @ 0x2c │ │ │ │ str r1, [r3, #64] @ 0x40 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r7, #80 @ 0x50 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ @ instruction: 0xffffa5f8 │ │ │ │ - movweq sp, #64588 @ 0xfc4c │ │ │ │ - rsceq r2, pc, #240, 30 @ 0x3c0 │ │ │ │ + movweq ip, #64604 @ 0xfc5c │ │ │ │ + rsceq r1, pc, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 119560 <__cxa_atexit@plt+0x10c740> │ │ │ │ @@ -274891,25 +274891,25 @@ │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r3, #20] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ str r4, [r3, #28] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ str r4, [r3, #32] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq sp, #64292 @ 0xfb24 │ │ │ │ + movweq ip, #64308 @ 0xfb34 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - rsceq r2, pc, #224, 28 @ 0xe00 │ │ │ │ + rsceq r1, pc, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -274994,15 +274994,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1196f8 <__cxa_atexit@plt+0x10c8d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rsceq r2, pc, #128, 26 @ 0x2000 │ │ │ │ + rsceq r1, pc, #128, 26 @ 0x2000 │ │ │ │ @ instruction: 0xffff34fc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -275017,15 +275017,15 @@ │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r7, [pc, #16] @ 119754 <__cxa_atexit@plt+0x10c934> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff3494 │ │ │ │ - rsceq r2, pc, #32, 26 @ 0x800 │ │ │ │ + rsceq r1, pc, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub ip, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi 1197e8 <__cxa_atexit@plt+0x10c9c8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -275053,31 +275053,31 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, ip │ │ │ │ str r0, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq sp, #63620 @ 0xf884 │ │ │ │ - rsceq r2, pc, #40, 8 @ 0x28000000 │ │ │ │ - movweq sp, #63704 @ 0xf8d8 │ │ │ │ - movweq sp, #63680 @ 0xf8c0 │ │ │ │ + movweq ip, #63636 @ 0xf894 │ │ │ │ + rsceq r1, pc, #40, 8 @ 0x28000000 │ │ │ │ + movweq ip, #63720 @ 0xf8e8 │ │ │ │ + movweq ip, #63696 @ 0xf8d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -275126,15 +275126,15 @@ │ │ │ │ b 12e7f0 <__cxa_atexit@plt+0x1219d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - movweq sp, #63312 @ 0xf750 │ │ │ │ + movweq ip, #63328 @ 0xf760 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 11992c <__cxa_atexit@plt+0x10cb0c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -275154,16 +275154,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 119980 <__cxa_atexit@plt+0x10cb60> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ - movweq sp, #63532 @ 0xf82c │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ + movweq ip, #63548 @ 0xf83c │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r1, r5, #20 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r1 │ │ │ │ @@ -275201,15 +275201,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 119a34 <__cxa_atexit@plt+0x10cc14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq r2, pc, #64, 20 @ 0x40000 │ │ │ │ + rsceq r1, pc, #64, 20 @ 0x40000 │ │ │ │ @ instruction: 0xffff31d0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ @@ -275227,15 +275227,15 @@ │ │ │ │ b 9330c <__cxa_atexit@plt+0x864ec> │ │ │ │ ldr r7, [pc, #16] @ 119a9c <__cxa_atexit@plt+0x10cc7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff3148 │ │ │ │ - rsceq r2, pc, #216, 18 @ 0x360000 │ │ │ │ + rsceq r1, pc, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub ip, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi 119b30 <__cxa_atexit@plt+0x10cd10> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -275263,31 +275263,31 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, ip │ │ │ │ str r0, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq sp, #62780 @ 0xf53c │ │ │ │ - rsceq r2, pc, #224 @ 0xe0 │ │ │ │ - movweq sp, #62864 @ 0xf590 │ │ │ │ - movweq sp, #62840 @ 0xf578 │ │ │ │ + movweq ip, #62796 @ 0xf54c │ │ │ │ + rsceq r1, pc, #224 @ 0xe0 │ │ │ │ + movweq ip, #62880 @ 0xf5a0 │ │ │ │ + movweq ip, #62856 @ 0xf588 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 119c5c <__cxa_atexit@plt+0x10ce3c> │ │ │ │ ldr r2, [pc, #232] @ 119c78 <__cxa_atexit@plt+0x10ce58> │ │ │ │ @@ -275345,20 +275345,20 @@ │ │ │ │ bx r1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #28 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - movweq sp, #62872 @ 0xf598 │ │ │ │ + movweq ip, #62888 @ 0xf5a8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 119d30 <__cxa_atexit@plt+0x10cf10> │ │ │ │ @@ -275394,19 +275394,19 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ stm r8, {r1, r2, r9, lr} │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - movweq sp, #62636 @ 0xf4ac │ │ │ │ + movweq ip, #62652 @ 0xf4bc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub ip, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi 119ddc <__cxa_atexit@plt+0x10cfbc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -275434,31 +275434,31 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, ip │ │ │ │ str r0, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq sp, #62096 @ 0xf290 │ │ │ │ - rsceq r1, pc, #52, 28 @ 0x340 │ │ │ │ - movweq sp, #62180 @ 0xf2e4 │ │ │ │ - movweq sp, #62156 @ 0xf2cc │ │ │ │ + movweq ip, #62112 @ 0xf2a0 │ │ │ │ + rsceq r0, pc, #52, 28 @ 0x340 │ │ │ │ + movweq ip, #62196 @ 0xf2f4 │ │ │ │ + movweq ip, #62172 @ 0xf2dc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -275480,15 +275480,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - rsceq r2, pc, #212, 10 @ 0x35000000 │ │ │ │ + rsceq r1, pc, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #24 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 119ed4 <__cxa_atexit@plt+0x10d0b4> │ │ │ │ @@ -275503,28 +275503,28 @@ │ │ │ │ b a8c64 <__cxa_atexit@plt+0x9be44> │ │ │ │ ldr r7, [pc, #20] @ 119ef0 <__cxa_atexit@plt+0x10d0d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - movweq sp, #62256 @ 0xf330 │ │ │ │ - rsceq r2, pc, #148, 10 @ 0x25000000 │ │ │ │ - rsceq r2, pc, #116, 10 @ 0x1d000000 │ │ │ │ + movweq ip, #62272 @ 0xf340 │ │ │ │ + rsceq r1, pc, #148, 10 @ 0x25000000 │ │ │ │ + rsceq r1, pc, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 119f1c <__cxa_atexit@plt+0x10d0fc> │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 9330c <__cxa_atexit@plt+0x864ec> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r2, pc, #72, 10 @ 0x12000000 │ │ │ │ + rsceq r1, pc, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #132] @ 119fb8 <__cxa_atexit@plt+0x10d198> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ @@ -275544,30 +275544,30 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne 119f94 <__cxa_atexit@plt+0x10d174> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #60] @ 119fc8 <__cxa_atexit@plt+0x10d1a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r2, [pc, #36] @ 119fc0 <__cxa_atexit@plt+0x10d1a0> │ │ │ │ ldr r9, [r3, #12] │ │ │ │ ldr sl, [r3, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4] │ │ │ │ ldr r3, [pc, #20] @ 119fc4 <__cxa_atexit@plt+0x10d1a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ muleq r0, r8, r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - movweq sp, #62028 @ 0xf24c │ │ │ │ + movweq ip, #62044 @ 0xf25c │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ - rsceq r2, pc, #156, 8 @ 0x9c000000 │ │ │ │ + rsceq r1, pc, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 11a010 <__cxa_atexit@plt+0x10d1f0> │ │ │ │ ldr r3, [pc, #92] @ 11a048 <__cxa_atexit@plt+0x10d228> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -275580,67 +275580,67 @@ │ │ │ │ bne 11a024 <__cxa_atexit@plt+0x10d204> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #60] @ 11a054 <__cxa_atexit@plt+0x10d234> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r3, [pc, #32] @ 11a04c <__cxa_atexit@plt+0x10d22c> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 11a050 <__cxa_atexit@plt+0x10d230> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - movweq sp, #61884 @ 0xf1bc │ │ │ │ + movweq ip, #61900 @ 0xf1cc │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - rsceq r2, pc, #16, 8 @ 0x10000000 │ │ │ │ + rsceq r1, pc, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11a084 <__cxa_atexit@plt+0x10d264> │ │ │ │ ldr r3, [pc, #56] @ 11a0b0 <__cxa_atexit@plt+0x10d290> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r3, [pc, #28] @ 11a0a8 <__cxa_atexit@plt+0x10d288> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 11a0ac <__cxa_atexit@plt+0x10d28c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - movweq sp, #61788 @ 0xf15c │ │ │ │ + movweq ip, #61804 @ 0xf16c │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rsceq r2, pc, #180, 6 @ 0xd0000002 │ │ │ │ + rsceq r1, pc, #180, 6 @ 0xd0000002 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11a0e0 <__cxa_atexit@plt+0x10d2c0> │ │ │ │ ldr r3, [pc, #36] @ 11a0f8 <__cxa_atexit@plt+0x10d2d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #24]! │ │ │ │ ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r3, [pc, #12] @ 11a0f4 <__cxa_atexit@plt+0x10d2d4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -275651,17 +275651,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - rsceq r2, pc, #36, 6 @ 0x90000000 │ │ │ │ + rsceq r1, pc, #36, 6 @ 0x90000000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #96] @ 11a1b8 <__cxa_atexit@plt+0x10d398> │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ @@ -275681,19 +275681,19 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #24] @ 11a1c0 <__cxa_atexit@plt+0x10d3a0> │ │ │ │ ldr r8, [r3, #12] │ │ │ │ ldr r9, [r3, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4] │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rsceq r2, pc, #164, 4 @ 0x4000000a │ │ │ │ + rsceq r1, pc, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11a1f8 <__cxa_atexit@plt+0x10d3d8> │ │ │ │ ldr r3, [pc, #52] @ 11a218 <__cxa_atexit@plt+0x10d3f8> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ @@ -275703,34 +275703,34 @@ │ │ │ │ beq 11a210 <__cxa_atexit@plt+0x10d3f0> │ │ │ │ b 11a308 <__cxa_atexit@plt+0x10d4e8> │ │ │ │ ldr r3, [pc, #28] @ 11a21c <__cxa_atexit@plt+0x10d3fc> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r2, pc, #72, 4 @ 0x80000004 │ │ │ │ + rsceq r1, pc, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 11a250 <__cxa_atexit@plt+0x10d430> │ │ │ │ ldr sl, [r5, #24] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 11a254 <__cxa_atexit@plt+0x10d434> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movweq ip, #65460 @ 0xffb4 │ │ │ │ - rsceq r2, pc, #16, 4 │ │ │ │ + movweq fp, #65476 @ 0xffc4 │ │ │ │ + rsceq r1, pc, #16, 4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11a2c0 <__cxa_atexit@plt+0x10d4a0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -275759,19 +275759,19 @@ │ │ │ │ str r3, [r5] │ │ │ │ beq 11a2dc <__cxa_atexit@plt+0x10d4bc> │ │ │ │ b 11a308 <__cxa_atexit@plt+0x10d4e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffff608 │ │ │ │ @ instruction: 0xfffff8d0 │ │ │ │ - rsceq r2, pc, #108, 2 │ │ │ │ + rsceq r1, pc, #108, 2 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11a3c4 <__cxa_atexit@plt+0x10d5a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #76 @ 0x4c │ │ │ │ @@ -275818,44 +275818,44 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #48] @ 11a3fc <__cxa_atexit@plt+0x10d5dc> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r6, [pc, #20] @ 11a3f8 <__cxa_atexit@plt+0x10d5d8> │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffff91f4 │ │ │ │ @ instruction: 0xffff8c74 │ │ │ │ @ instruction: 0xffff9008 │ │ │ │ @ instruction: 0xffff8e58 │ │ │ │ @ instruction: 0xfffff230 │ │ │ │ - rsceq r2, pc, #84 @ 0x54 │ │ │ │ + rsceq r1, pc, #84 @ 0x54 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 11a444 <__cxa_atexit@plt+0x10d624> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 11a448 <__cxa_atexit@plt+0x10d628> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movweq ip, #64960 @ 0xfdc0 │ │ │ │ - rsceq r2, pc, #28 │ │ │ │ + movweq fp, #64976 @ 0xfdd0 │ │ │ │ + rsceq r1, pc, #28 │ │ │ │ andeq r0, r0, r7, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11a490 <__cxa_atexit@plt+0x10d670> │ │ │ │ ldr r3, [pc, #252] @ 11a568 <__cxa_atexit@plt+0x10d748> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -275916,15 +275916,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 11a564 <__cxa_atexit@plt+0x10d744> │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ @ instruction: 0xffff9078 │ │ │ │ @ instruction: 0xffff8af8 │ │ │ │ @ instruction: 0xffff8e8c │ │ │ │ @ instruction: 0xffff8cdc │ │ │ │ @@ -275969,20 +275969,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #24] @ 11a63c <__cxa_atexit@plt+0x10d81c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ @ instruction: 0xfffff21c │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xfffff0b4 │ │ │ │ - movweq ip, #64412 @ 0xfb9c │ │ │ │ - rsceq r1, pc, #32, 28 @ 0x200 │ │ │ │ + movweq fp, #64428 @ 0xfbac │ │ │ │ + rsceq r0, pc, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r7, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11a708 <__cxa_atexit@plt+0x10d8e8> │ │ │ │ @@ -276027,22 +276027,22 @@ │ │ │ │ str r3, [r3, #48] @ 0x30 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #36] @ 11a734 <__cxa_atexit@plt+0x10d914> │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ @ instruction: 0xffff8eb0 │ │ │ │ @ instruction: 0xffff8948 │ │ │ │ @ instruction: 0xffff8ca4 │ │ │ │ @ instruction: 0xffff8af4 │ │ │ │ @ instruction: 0xffffeee8 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - rsceq r1, pc, #52, 26 @ 0xd00 │ │ │ │ + rsceq r0, pc, #52, 26 @ 0xd00 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11a784 <__cxa_atexit@plt+0x10d964> │ │ │ │ ldr r7, [pc, #56] @ 11a794 <__cxa_atexit@plt+0x10d974> │ │ │ │ @@ -276058,16 +276058,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 11a798 <__cxa_atexit@plt+0x10d978> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r1, pc, #240, 24 @ 0xf000 │ │ │ │ - rsceq r1, pc, #212, 24 @ 0xd400 │ │ │ │ + rsceq r0, pc, #240, 24 @ 0xf000 │ │ │ │ + rsceq r0, pc, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r1, [pc, #176] @ 11a868 <__cxa_atexit@plt+0x10da48> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r2, r5 │ │ │ │ @@ -276112,18 +276112,18 @@ │ │ │ │ ldr r7, [pc, #20] @ 11a870 <__cxa_atexit@plt+0x10da50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - rsceq r1, pc, #20, 24 @ 0x1400 │ │ │ │ + rsceq r0, pc, #20, 24 @ 0x1400 │ │ │ │ @ instruction: 0xfffff6dc │ │ │ │ - movweq ip, #63952 @ 0xf9d0 │ │ │ │ - rsceq r1, pc, #244, 22 @ 0x3d000 │ │ │ │ + movweq fp, #63968 @ 0xf9e0 │ │ │ │ + rsceq r0, pc, #244, 22 @ 0x3d000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [pc, #132] @ 11a91c <__cxa_atexit@plt+0x10dafc> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r7, r5 │ │ │ │ @@ -276156,18 +276156,18 @@ │ │ │ │ ldr r7, [pc, #20] @ 11a920 <__cxa_atexit@plt+0x10db00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rsceq r1, pc, #100, 22 @ 0x19000 │ │ │ │ + rsceq r0, pc, #100, 22 @ 0x19000 │ │ │ │ @ instruction: 0xfffff620 │ │ │ │ - movweq ip, #63764 @ 0xf914 │ │ │ │ - rsceq r1, pc, #68, 22 @ 0x11000 │ │ │ │ + movweq fp, #63780 @ 0xf924 │ │ │ │ + rsceq r0, pc, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #12]! │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r1, [r7, #-8]! │ │ │ │ @@ -276188,40 +276188,40 @@ │ │ │ │ b a8c64 <__cxa_atexit@plt+0x9be44> │ │ │ │ ldr r7, [pc, #20] @ 11a9a4 <__cxa_atexit@plt+0x10db84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff590 │ │ │ │ - movweq ip, #63620 @ 0xf884 │ │ │ │ - rsceq r1, pc, #224, 20 @ 0xe0000 │ │ │ │ + movweq fp, #63636 @ 0xf894 │ │ │ │ + rsceq r0, pc, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11a9e4 <__cxa_atexit@plt+0x10dbc4> │ │ │ │ ldr r2, [pc, #40] @ 11a9ec <__cxa_atexit@plt+0x10dbcc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 11a9f0 <__cxa_atexit@plt+0x10dbd0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65074 <__cxa_atexit@plt+0x1f58254> │ │ │ │ + b 1f64f5c <__cxa_atexit@plt+0x1f5813c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movweq ip, #63048 @ 0xf648 │ │ │ │ + movweq fp, #63064 @ 0xf658 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1f8c0d8 <__cxa_atexit@plt+0x1f7f2b8> │ │ │ │ + b 1f8bfc0 <__cxa_atexit@plt+0x1f7f1a0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11aa58 <__cxa_atexit@plt+0x10dc38> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -276233,24 +276233,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f8c0d8 <__cxa_atexit@plt+0x1f7f2b8> │ │ │ │ + b 1f8bfc0 <__cxa_atexit@plt+0x1f7f1a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - movweq ip, #62936 @ 0xf5d8 │ │ │ │ + movweq fp, #62952 @ 0xf5e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11aacc <__cxa_atexit@plt+0x10dcac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -276262,24 +276262,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65074 <__cxa_atexit@plt+0x1f58254> │ │ │ │ + b 1f64f5c <__cxa_atexit@plt+0x1f5813c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - movweq ip, #62820 @ 0xf564 │ │ │ │ + movweq fp, #62836 @ 0xf574 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -276288,48 +276288,48 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ 11ab50 <__cxa_atexit@plt+0x10dd30> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #24] @ 11ab54 <__cxa_atexit@plt+0x10dd34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - movweq ip, #63364 @ 0xf784 │ │ │ │ - rsceq r1, pc, #68, 18 @ 0x110000 │ │ │ │ + movweq fp, #63380 @ 0xf794 │ │ │ │ + rsceq r0, pc, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11ab94 <__cxa_atexit@plt+0x10dd74> │ │ │ │ ldr r2, [pc, #40] @ 11ab9c <__cxa_atexit@plt+0x10dd7c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 11aba0 <__cxa_atexit@plt+0x10dd80> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65074 <__cxa_atexit@plt+0x1f58254> │ │ │ │ + b 1f64f5c <__cxa_atexit@plt+0x1f5813c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movweq ip, #62616 @ 0xf498 │ │ │ │ + movweq fp, #62632 @ 0xf4a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1f8c0d8 <__cxa_atexit@plt+0x1f7f2b8> │ │ │ │ + b 1f8bfc0 <__cxa_atexit@plt+0x1f7f1a0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11ac08 <__cxa_atexit@plt+0x10dde8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -276341,24 +276341,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f8c0d8 <__cxa_atexit@plt+0x1f7f2b8> │ │ │ │ + b 1f8bfc0 <__cxa_atexit@plt+0x1f7f1a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - movweq ip, #62504 @ 0xf428 │ │ │ │ + movweq fp, #62520 @ 0xf438 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11ac7c <__cxa_atexit@plt+0x10de5c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -276370,24 +276370,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65074 <__cxa_atexit@plt+0x1f58254> │ │ │ │ + b 1f64f5c <__cxa_atexit@plt+0x1f5813c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - movweq ip, #62388 @ 0xf3b4 │ │ │ │ + movweq fp, #62404 @ 0xf3c4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -276396,24 +276396,24 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ 11ad00 <__cxa_atexit@plt+0x10dee0> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #24] @ 11ad04 <__cxa_atexit@plt+0x10dee4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - movweq ip, #62936 @ 0xf5d8 │ │ │ │ - rsceq r1, pc, #152, 14 @ 0x2600000 │ │ │ │ + movweq fp, #62952 @ 0xf5e8 │ │ │ │ + rsceq r0, pc, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11ad68 <__cxa_atexit@plt+0x10df48> │ │ │ │ @@ -276429,29 +276429,29 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #64] @ 11ad9c <__cxa_atexit@plt+0x10df7c> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11ad94 <__cxa_atexit@plt+0x10df74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq ip, #62188 @ 0xf2ec │ │ │ │ - rsceq r1, pc, #4, 14 @ 0x100000 │ │ │ │ + movweq fp, #62204 @ 0xf2fc │ │ │ │ + rsceq r0, pc, #4, 14 @ 0x100000 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - movweq ip, #62804 @ 0xf554 │ │ │ │ + movweq fp, #62820 @ 0xf564 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11ae00 <__cxa_atexit@plt+0x10dfe0> │ │ │ │ @@ -276467,29 +276467,29 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #64] @ 11ae34 <__cxa_atexit@plt+0x10e014> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11ae2c <__cxa_atexit@plt+0x10e00c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq ip, #62036 @ 0xf254 │ │ │ │ - rsceq r1, pc, #104, 12 @ 0x6800000 │ │ │ │ + movweq fp, #62052 @ 0xf264 │ │ │ │ + rsceq r0, pc, #104, 12 @ 0x6800000 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - movweq ip, #62648 @ 0xf4b8 │ │ │ │ + movweq fp, #62664 @ 0xf4c8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -276514,40 +276514,40 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - movweq ip, #62080 @ 0xf280 │ │ │ │ - rsceq r1, pc, #232, 10 @ 0x3a000000 │ │ │ │ + movweq fp, #62096 @ 0xf290 │ │ │ │ + rsceq r0, pc, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11aefc <__cxa_atexit@plt+0x10e0dc> │ │ │ │ ldr r2, [pc, #40] @ 11af04 <__cxa_atexit@plt+0x10e0e4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 11af08 <__cxa_atexit@plt+0x10e0e8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movweq ip, #61744 @ 0xf130 │ │ │ │ + movweq fp, #61760 @ 0xf140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbee8 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + b 3dc140 <__cxa_atexit@plt+0x3cf320> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ mov r3, r8 │ │ │ │ cmp r7, r2 │ │ │ │ @@ -276589,67 +276589,67 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - rsceq r1, pc, #184, 8 @ 0xb8000000 │ │ │ │ - rsceq r1, pc, #220, 8 @ 0xdc000000 │ │ │ │ + rsceq r0, pc, #184, 8 @ 0xb8000000 │ │ │ │ + rsceq r0, pc, #220, 8 @ 0xdc000000 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - movweq ip, #61816 @ 0xf178 │ │ │ │ + movweq fp, #61832 @ 0xf188 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11b034 <__cxa_atexit@plt+0x10e214> │ │ │ │ ldr r2, [pc, #40] @ 11b03c <__cxa_atexit@plt+0x10e21c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 11b040 <__cxa_atexit@plt+0x10e220> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movweq fp, #65528 @ 0xfff8 │ │ │ │ + movweq fp, #61448 @ 0xf008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11b094 <__cxa_atexit@plt+0x10e274> │ │ │ │ ldr r2, [pc, #40] @ 11b09c <__cxa_atexit@plt+0x10e27c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 11b0a0 <__cxa_atexit@plt+0x10e280> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movweq fp, #65432 @ 0xff98 │ │ │ │ + movweq sl, #65448 @ 0xffa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbee8 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + b 3dc140 <__cxa_atexit@plt+0x3cf320> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11b108 <__cxa_atexit@plt+0x10e2e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -276661,24 +276661,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65074 <__cxa_atexit@plt+0x1f58254> │ │ │ │ + b 1f64f5c <__cxa_atexit@plt+0x1f5813c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - movweq fp, #65320 @ 0xff28 │ │ │ │ + movweq sl, #65336 @ 0xff38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11b17c <__cxa_atexit@plt+0x10e35c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -276690,24 +276690,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f8c0d8 <__cxa_atexit@plt+0x1f7f2b8> │ │ │ │ + b 1f8bfc0 <__cxa_atexit@plt+0x1f7f1a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - movweq fp, #65204 @ 0xfeb4 │ │ │ │ + movweq sl, #65220 @ 0xfec4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11b204 <__cxa_atexit@plt+0x10e3e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -276724,25 +276724,25 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ mov r8, r9 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r8, #12]! │ │ │ │ mov r5, r3 │ │ │ │ - b 1f8ce30 <__cxa_atexit@plt+0x1f80010> │ │ │ │ + b 1f8cd18 <__cxa_atexit@plt+0x1f7fef8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - movweq fp, #65080 @ 0xfe38 │ │ │ │ + movweq sl, #65096 @ 0xfe48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11b27c <__cxa_atexit@plt+0x10e45c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -276754,24 +276754,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f6585c <__cxa_atexit@plt+0x1f58a3c> │ │ │ │ + b 1f65744 <__cxa_atexit@plt+0x1f58924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - movweq fp, #64948 @ 0xfdb4 │ │ │ │ + movweq sl, #64964 @ 0xfdc4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -276779,72 +276779,72 @@ │ │ │ │ ldr r7, [pc, #48] @ 11b2f8 <__cxa_atexit@plt+0x10e4d8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #36] @ 11b2fc <__cxa_atexit@plt+0x10e4dc> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #24] @ 11b300 <__cxa_atexit@plt+0x10e4e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - movweq fp, #65500 @ 0xffdc │ │ │ │ - rsceq r1, pc, #168, 2 @ 0x2a │ │ │ │ + movweq sl, #65516 @ 0xffec │ │ │ │ + rsceq r0, pc, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11b340 <__cxa_atexit@plt+0x10e520> │ │ │ │ ldr r2, [pc, #40] @ 11b348 <__cxa_atexit@plt+0x10e528> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 11b34c <__cxa_atexit@plt+0x10e52c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movweq fp, #64748 @ 0xfcec │ │ │ │ + movweq sl, #64764 @ 0xfcfc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11b3a0 <__cxa_atexit@plt+0x10e580> │ │ │ │ ldr r2, [pc, #40] @ 11b3a8 <__cxa_atexit@plt+0x10e588> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 11b3ac <__cxa_atexit@plt+0x10e58c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movweq fp, #64652 @ 0xfc8c │ │ │ │ + movweq sl, #64668 @ 0xfc9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbee8 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + b 3dc140 <__cxa_atexit@plt+0x3cf320> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11b414 <__cxa_atexit@plt+0x10e5f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -276856,24 +276856,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65074 <__cxa_atexit@plt+0x1f58254> │ │ │ │ + b 1f64f5c <__cxa_atexit@plt+0x1f5813c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - movweq fp, #64540 @ 0xfc1c │ │ │ │ + movweq sl, #64556 @ 0xfc2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11b488 <__cxa_atexit@plt+0x10e668> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -276885,24 +276885,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f8c0d8 <__cxa_atexit@plt+0x1f7f2b8> │ │ │ │ + b 1f8bfc0 <__cxa_atexit@plt+0x1f7f1a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - movweq fp, #64424 @ 0xfba8 │ │ │ │ + movweq sl, #64440 @ 0xfbb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11b510 <__cxa_atexit@plt+0x10e6f0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -276919,25 +276919,25 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ mov r8, r9 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r8, #12]! │ │ │ │ mov r5, r3 │ │ │ │ - b 1f8ce30 <__cxa_atexit@plt+0x1f80010> │ │ │ │ + b 1f8cd18 <__cxa_atexit@plt+0x1f7fef8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - movweq fp, #64300 @ 0xfb2c │ │ │ │ + movweq sl, #64316 @ 0xfb3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11b588 <__cxa_atexit@plt+0x10e768> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -276949,24 +276949,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f6585c <__cxa_atexit@plt+0x1f58a3c> │ │ │ │ + b 1f65744 <__cxa_atexit@plt+0x1f58924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - movweq fp, #64168 @ 0xfaa8 │ │ │ │ + movweq sl, #64184 @ 0xfab8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -276974,72 +276974,72 @@ │ │ │ │ ldr r7, [pc, #48] @ 11b604 <__cxa_atexit@plt+0x10e7e4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #36] @ 11b608 <__cxa_atexit@plt+0x10e7e8> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #24] @ 11b60c <__cxa_atexit@plt+0x10e7ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - movweq fp, #64724 @ 0xfcd4 │ │ │ │ - rsceq r0, pc, #160, 28 @ 0xa00 │ │ │ │ + movweq sl, #64740 @ 0xfce4 │ │ │ │ + rsceq pc, lr, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11b64c <__cxa_atexit@plt+0x10e82c> │ │ │ │ ldr r2, [pc, #40] @ 11b654 <__cxa_atexit@plt+0x10e834> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 11b658 <__cxa_atexit@plt+0x10e838> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movweq fp, #63968 @ 0xf9e0 │ │ │ │ + movweq sl, #63984 @ 0xf9f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11b6ac <__cxa_atexit@plt+0x10e88c> │ │ │ │ ldr r2, [pc, #40] @ 11b6b4 <__cxa_atexit@plt+0x10e894> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 11b6b8 <__cxa_atexit@plt+0x10e898> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movweq fp, #63872 @ 0xf980 │ │ │ │ + movweq sl, #63888 @ 0xf990 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbee8 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + b 3dc140 <__cxa_atexit@plt+0x3cf320> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11b720 <__cxa_atexit@plt+0x10e900> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -277051,24 +277051,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65074 <__cxa_atexit@plt+0x1f58254> │ │ │ │ + b 1f64f5c <__cxa_atexit@plt+0x1f5813c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - movweq fp, #63760 @ 0xf910 │ │ │ │ + movweq sl, #63776 @ 0xf920 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11b794 <__cxa_atexit@plt+0x10e974> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -277080,24 +277080,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f8c0d8 <__cxa_atexit@plt+0x1f7f2b8> │ │ │ │ + b 1f8bfc0 <__cxa_atexit@plt+0x1f7f1a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - movweq fp, #63644 @ 0xf89c │ │ │ │ + movweq sl, #63660 @ 0xf8ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11b81c <__cxa_atexit@plt+0x10e9fc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -277114,25 +277114,25 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ mov r8, r9 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r8, #12]! │ │ │ │ mov r5, r3 │ │ │ │ - b 1f8ce30 <__cxa_atexit@plt+0x1f80010> │ │ │ │ + b 1f8cd18 <__cxa_atexit@plt+0x1f7fef8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - movweq fp, #63520 @ 0xf820 │ │ │ │ + movweq sl, #63536 @ 0xf830 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11b894 <__cxa_atexit@plt+0x10ea74> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -277144,24 +277144,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f6585c <__cxa_atexit@plt+0x1f58a3c> │ │ │ │ + b 1f65744 <__cxa_atexit@plt+0x1f58924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - movweq fp, #63388 @ 0xf79c │ │ │ │ + movweq sl, #63404 @ 0xf7ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -277169,72 +277169,72 @@ │ │ │ │ ldr r7, [pc, #48] @ 11b910 <__cxa_atexit@plt+0x10eaf0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #36] @ 11b914 <__cxa_atexit@plt+0x10eaf4> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #24] @ 11b918 <__cxa_atexit@plt+0x10eaf8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - movweq fp, #63948 @ 0xf9cc │ │ │ │ - rsceq r0, pc, #152, 22 @ 0x26000 │ │ │ │ + movweq sl, #63964 @ 0xf9dc │ │ │ │ + rsceq pc, lr, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11b958 <__cxa_atexit@plt+0x10eb38> │ │ │ │ ldr r2, [pc, #40] @ 11b960 <__cxa_atexit@plt+0x10eb40> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 11b964 <__cxa_atexit@plt+0x10eb44> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movweq fp, #63188 @ 0xf6d4 │ │ │ │ + movweq sl, #63204 @ 0xf6e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11b9b8 <__cxa_atexit@plt+0x10eb98> │ │ │ │ ldr r2, [pc, #40] @ 11b9c0 <__cxa_atexit@plt+0x10eba0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 11b9c4 <__cxa_atexit@plt+0x10eba4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movweq fp, #63092 @ 0xf674 │ │ │ │ + movweq sl, #63108 @ 0xf684 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbee8 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + b 3dc140 <__cxa_atexit@plt+0x3cf320> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11ba2c <__cxa_atexit@plt+0x10ec0c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -277246,24 +277246,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65074 <__cxa_atexit@plt+0x1f58254> │ │ │ │ + b 1f64f5c <__cxa_atexit@plt+0x1f5813c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - movweq fp, #62980 @ 0xf604 │ │ │ │ + movweq sl, #62996 @ 0xf614 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11baa0 <__cxa_atexit@plt+0x10ec80> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -277275,24 +277275,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f8c0d8 <__cxa_atexit@plt+0x1f7f2b8> │ │ │ │ + b 1f8bfc0 <__cxa_atexit@plt+0x1f7f1a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - movweq fp, #62864 @ 0xf590 │ │ │ │ + movweq sl, #62880 @ 0xf5a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11bb28 <__cxa_atexit@plt+0x10ed08> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -277309,25 +277309,25 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ mov r8, r9 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r8, #12]! │ │ │ │ mov r5, r3 │ │ │ │ - b 1f8ce30 <__cxa_atexit@plt+0x1f80010> │ │ │ │ + b 1f8cd18 <__cxa_atexit@plt+0x1f7fef8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - movweq fp, #62740 @ 0xf514 │ │ │ │ + movweq sl, #62756 @ 0xf524 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11bba0 <__cxa_atexit@plt+0x10ed80> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -277339,24 +277339,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f6585c <__cxa_atexit@plt+0x1f58a3c> │ │ │ │ + b 1f65744 <__cxa_atexit@plt+0x1f58924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - movweq fp, #62608 @ 0xf490 │ │ │ │ + movweq sl, #62624 @ 0xf4a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -277364,48 +277364,48 @@ │ │ │ │ ldr r7, [pc, #48] @ 11bc1c <__cxa_atexit@plt+0x10edfc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #36] @ 11bc20 <__cxa_atexit@plt+0x10ee00> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #24] @ 11bc24 <__cxa_atexit@plt+0x10ee04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - movweq fp, #63172 @ 0xf6c4 │ │ │ │ - rsceq r0, pc, #144, 16 @ 0x900000 │ │ │ │ + movweq sl, #63188 @ 0xf6d4 │ │ │ │ + rsceq pc, lr, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11bc64 <__cxa_atexit@plt+0x10ee44> │ │ │ │ ldr r2, [pc, #40] @ 11bc6c <__cxa_atexit@plt+0x10ee4c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 11bc70 <__cxa_atexit@plt+0x10ee50> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movweq fp, #62408 @ 0xf3c8 │ │ │ │ + movweq sl, #62424 @ 0xf3d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11bcd8 <__cxa_atexit@plt+0x10eeb8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -277417,24 +277417,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f8d538 <__cxa_atexit@plt+0x1f80718> │ │ │ │ + b 1f8d420 <__cxa_atexit@plt+0x1f80600> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - movweq fp, #62296 @ 0xf358 │ │ │ │ + movweq sl, #62312 @ 0xf368 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11bd4c <__cxa_atexit@plt+0x10ef2c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -277446,24 +277446,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1f65f88 <__cxa_atexit@plt+0x1f59168> │ │ │ │ + b 1f65e70 <__cxa_atexit@plt+0x1f59050> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - movweq fp, #62180 @ 0xf2e4 │ │ │ │ + movweq sl, #62196 @ 0xf2f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -277471,120 +277471,120 @@ │ │ │ │ ldr r7, [pc, #48] @ 11bdc8 <__cxa_atexit@plt+0x10efa8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #36] @ 11bdcc <__cxa_atexit@plt+0x10efac> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #24] @ 11bdd0 <__cxa_atexit@plt+0x10efb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - movweq fp, #62748 @ 0xf51c │ │ │ │ - rsceq r0, pc, #232, 12 @ 0xe800000 │ │ │ │ + movweq sl, #62764 @ 0xf52c │ │ │ │ + rsceq pc, lr, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11be08 <__cxa_atexit@plt+0x10efe8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 11be10 <__cxa_atexit@plt+0x10eff0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq fp, #61984 @ 0xf220 │ │ │ │ + movweq sl, #62000 @ 0xf230 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11be48 <__cxa_atexit@plt+0x10f028> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 11be50 <__cxa_atexit@plt+0x10f030> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq fp, #61920 @ 0xf1e0 │ │ │ │ + movweq sl, #61936 @ 0xf1f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11be88 <__cxa_atexit@plt+0x10f068> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 11be90 <__cxa_atexit@plt+0x10f070> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq fp, #61856 @ 0xf1a0 │ │ │ │ + movweq sl, #61872 @ 0xf1b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11bec8 <__cxa_atexit@plt+0x10f0a8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 11bed0 <__cxa_atexit@plt+0x10f0b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq fp, #61792 @ 0xf160 │ │ │ │ + movweq sl, #61808 @ 0xf170 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11bf08 <__cxa_atexit@plt+0x10f0e8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 11bf10 <__cxa_atexit@plt+0x10f0f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq fp, #61728 @ 0xf120 │ │ │ │ + movweq sl, #61744 @ 0xf130 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11bf48 <__cxa_atexit@plt+0x10f128> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 11bf50 <__cxa_atexit@plt+0x10f130> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq fp, #61664 @ 0xf0e0 │ │ │ │ + movweq sl, #61680 @ 0xf0f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11bfd8 <__cxa_atexit@plt+0x10f1b8> │ │ │ │ ldr r1, [pc, #108] @ 11bfe0 <__cxa_atexit@plt+0x10f1c0> │ │ │ │ @@ -277601,15 +277601,15 @@ │ │ │ │ ldr r9, [r8, #7] │ │ │ │ add r0, pc, r0 │ │ │ │ tst r1, #3 │ │ │ │ str r0, [r3] │ │ │ │ str r9, [r2] │ │ │ │ beq 11bfc8 <__cxa_atexit@plt+0x10f1a8> │ │ │ │ ldr r8, [r1, #7] │ │ │ │ - b 3fc008 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ + b 3dc260 <__cxa_atexit@plt+0x3cf440> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ @@ -277630,44 +277630,44 @@ │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 11c02c <__cxa_atexit@plt+0x10f20c> │ │ │ │ ldmib r5, {r3, sl} │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fc008 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ + b 3dc260 <__cxa_atexit@plt+0x3cf440> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fc008 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ + b 3dc260 <__cxa_atexit@plt+0x3cf440> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11c094 <__cxa_atexit@plt+0x10f274> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 11c09c <__cxa_atexit@plt+0x10f27c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq sl, #65428 @ 0xff94 │ │ │ │ + movweq r9, #65444 @ 0xffa4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 11c120 <__cxa_atexit@plt+0x10f300> │ │ │ │ @@ -277691,24 +277691,24 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ stmdb r3, {r8, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #-12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - movweq sl, #65332 @ 0xff34 │ │ │ │ + movweq r9, #65348 @ 0xff44 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -277836,15 +277836,15 @@ │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ - rsceq r0, pc, #96, 2 │ │ │ │ + rsceq pc, lr, #96, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 11c3e0 <__cxa_atexit@plt+0x10f5c0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -277867,38 +277867,38 @@ │ │ │ │ ldr r2, [pc, #60] @ 11c404 <__cxa_atexit@plt+0x10f5e4> │ │ │ │ str sl, [r3, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ add r2, r3, #8 │ │ │ │ stm r2, {r0, r1, sl, ip, lr} │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq sl, #64632 @ 0xfc78 │ │ │ │ - movweq sl, #64724 @ 0xfcd4 │ │ │ │ + movweq r9, #64648 @ 0xfc88 │ │ │ │ + movweq r9, #64740 @ 0xfce4 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 11c424 <__cxa_atexit@plt+0x10f604> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ - movweq sl, #64616 @ 0xfc68 │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ + movweq r9, #64632 @ 0xfc78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -277923,15 +277923,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - rsceq r0, pc, #4 │ │ │ │ + rsceq pc, lr, #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11c51c <__cxa_atexit@plt+0x10f6fc> │ │ │ │ @@ -277946,29 +277946,29 @@ │ │ │ │ ldr r7, [pc, #72] @ 11c54c <__cxa_atexit@plt+0x10f72c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #60] @ 11c550 <__cxa_atexit@plt+0x10f730> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11c548 <__cxa_atexit@plt+0x10f728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq sl, #64308 @ 0xfb34 │ │ │ │ - rsceq pc, lr, #104, 30 @ 0x1a0 │ │ │ │ + movweq r9, #64324 @ 0xfb44 │ │ │ │ + rsceq lr, lr, #104, 30 @ 0x1a0 │ │ │ │ @ instruction: 0xfffff650 │ │ │ │ - movweq sl, #64940 @ 0xfdac │ │ │ │ + movweq r9, #64956 @ 0xfdbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11c5b0 <__cxa_atexit@plt+0x10f790> │ │ │ │ @@ -277983,29 +277983,29 @@ │ │ │ │ ldr r7, [pc, #72] @ 11c5e0 <__cxa_atexit@plt+0x10f7c0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #60] @ 11c5e4 <__cxa_atexit@plt+0x10f7c4> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11c5dc <__cxa_atexit@plt+0x10f7bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq sl, #64160 @ 0xfaa0 │ │ │ │ - rsceq pc, lr, #208, 28 @ 0xd00 │ │ │ │ + movweq r9, #64176 @ 0xfab0 │ │ │ │ + rsceq lr, lr, #208, 28 @ 0xd00 │ │ │ │ @ instruction: 0xfffff2b0 │ │ │ │ - movweq sl, #64788 @ 0xfd14 │ │ │ │ + movweq r9, #64804 @ 0xfd24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11c644 <__cxa_atexit@plt+0x10f824> │ │ │ │ @@ -278020,29 +278020,29 @@ │ │ │ │ ldr r7, [pc, #72] @ 11c674 <__cxa_atexit@plt+0x10f854> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #60] @ 11c678 <__cxa_atexit@plt+0x10f858> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11c670 <__cxa_atexit@plt+0x10f850> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq sl, #64012 @ 0xfa0c │ │ │ │ - rsceq pc, lr, #56, 28 @ 0x380 │ │ │ │ + movweq r9, #64028 @ 0xfa1c │ │ │ │ + rsceq lr, lr, #56, 28 @ 0x380 │ │ │ │ @ instruction: 0xffffef10 │ │ │ │ - movweq sl, #64636 @ 0xfc7c │ │ │ │ + movweq r9, #64652 @ 0xfc8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11c6d8 <__cxa_atexit@plt+0x10f8b8> │ │ │ │ @@ -278057,29 +278057,29 @@ │ │ │ │ ldr r7, [pc, #72] @ 11c708 <__cxa_atexit@plt+0x10f8e8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #60] @ 11c70c <__cxa_atexit@plt+0x10f8ec> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11c704 <__cxa_atexit@plt+0x10f8e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq sl, #63864 @ 0xf978 │ │ │ │ - rsceq pc, lr, #160, 26 @ 0x2800 │ │ │ │ + movweq r9, #63880 @ 0xf988 │ │ │ │ + rsceq lr, lr, #160, 26 @ 0x2800 │ │ │ │ @ instruction: 0xffffeb70 │ │ │ │ - movweq sl, #64484 @ 0xfbe4 │ │ │ │ + movweq r9, #64500 @ 0xfbf4 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -278115,15 +278115,15 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq pc, lr, #4, 26 @ 0x100 │ │ │ │ + rsceq lr, lr, #4, 26 @ 0x100 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -278156,15 +278156,15 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r7, [r6, #24] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 11c8b8 <__cxa_atexit@plt+0x10fa98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -278175,21 +278175,21 @@ │ │ │ │ ldr r7, [pc, #28] @ 11c8b4 <__cxa_atexit@plt+0x10fa94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - movweq sl, #63536 @ 0xf830 │ │ │ │ + movweq r9, #63552 @ 0xf840 │ │ │ │ @ instruction: 0xffffe6b8 │ │ │ │ - rsceq pc, lr, #236, 22 @ 0x3b000 │ │ │ │ - rsceq pc, lr, #16, 24 @ 0x1000 │ │ │ │ + rsceq lr, lr, #236, 22 @ 0x3b000 │ │ │ │ + rsceq lr, lr, #16, 24 @ 0x1000 │ │ │ │ @ instruction: 0xffffe4e0 │ │ │ │ @ instruction: 0xffffe568 │ │ │ │ - movweq sl, #63664 @ 0xf8b0 │ │ │ │ + movweq r9, #63680 @ 0xf8c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #96 @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -278241,16 +278241,16 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - movweq sl, #63448 @ 0xf7d8 │ │ │ │ - rsceq pc, lr, #32, 22 @ 0x8000 │ │ │ │ + movweq r9, #63464 @ 0xf7e8 │ │ │ │ + rsceq lr, lr, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -278286,15 +278286,15 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq pc, lr, #88, 20 @ 0x58000 │ │ │ │ + rsceq lr, lr, #88, 20 @ 0x58000 │ │ │ │ @ instruction: 0xfffff964 │ │ │ │ @ instruction: 0xfffffa20 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov lr, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ @@ -278337,15 +278337,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r1 │ │ │ │ mov sl, lr │ │ │ │ mov r0, #48 @ 0x30 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ bx r3 │ │ │ │ - rsceq pc, lr, #140, 18 @ 0x230000 │ │ │ │ + rsceq lr, lr, #140, 18 @ 0x230000 │ │ │ │ @ instruction: 0xfffff31c │ │ │ │ @ instruction: 0xfffff768 │ │ │ │ @ instruction: 0xfffff350 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ @@ -278363,29 +278363,29 @@ │ │ │ │ ldr r7, [pc, #72] @ 11cbd0 <__cxa_atexit@plt+0x10fdb0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #60] @ 11cbd4 <__cxa_atexit@plt+0x10fdb4> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11cbcc <__cxa_atexit@plt+0x10fdac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq sl, #62640 @ 0xf4b0 │ │ │ │ - rsceq pc, lr, #232, 16 @ 0xe80000 │ │ │ │ + movweq r9, #62656 @ 0xf4c0 │ │ │ │ + rsceq lr, lr, #232, 16 @ 0xe80000 │ │ │ │ @ instruction: 0xfffff178 │ │ │ │ - movweq sl, #63276 @ 0xf72c │ │ │ │ + movweq r9, #63292 @ 0xf73c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r0, r5, #16 │ │ │ │ mov r3, fp │ │ │ │ mov ip, r6 │ │ │ │ cmp fp, r0 │ │ │ │ @@ -278494,29 +278494,29 @@ │ │ │ │ bx r1 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r5, [sp] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ muleq r0, r8, r1 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ @ instruction: 0xfffff944 │ │ │ │ @ instruction: 0xfffff9cc │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ - movweq sl, #62460 @ 0xf3fc │ │ │ │ - rsceq pc, lr, #48, 14 @ 0xc00000 │ │ │ │ - rsceq pc, lr, #76, 14 @ 0x1300000 │ │ │ │ - movweq sl, #62432 @ 0xf3e0 │ │ │ │ + movweq r9, #62476 @ 0xf40c │ │ │ │ + rsceq lr, lr, #48, 14 @ 0xc00000 │ │ │ │ + rsceq lr, lr, #76, 14 @ 0x1300000 │ │ │ │ + movweq r9, #62448 @ 0xf3f0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11ce2c <__cxa_atexit@plt+0x11000c> │ │ │ │ @@ -278529,33 +278529,33 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #15 │ │ │ │ add r2, r3, #12 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq sl, #62188 @ 0xf2ec │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r9, #62204 @ 0xf2fc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11ce68 <__cxa_atexit@plt+0x110048> │ │ │ │ ldr r5, [pc, #28] @ 11ce78 <__cxa_atexit@plt+0x110058> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 11ce7c <__cxa_atexit@plt+0x11005c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq pc, lr, #72, 12 @ 0x4800000 │ │ │ │ + rsceq lr, lr, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 11cbe4 <__cxa_atexit@plt+0x10fdc4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -278565,21 +278565,21 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11cec8 <__cxa_atexit@plt+0x1100a8> │ │ │ │ ldr r3, [pc, #28] @ 11ced8 <__cxa_atexit@plt+0x1100b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 11cedc <__cxa_atexit@plt+0x1100bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffe5ea4 │ │ │ │ - rsceq lr, lr, #180, 30 @ 0x2d0 │ │ │ │ + rsceq sp, lr, #180, 30 @ 0x2d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11cf28 <__cxa_atexit@plt+0x110108> │ │ │ │ ldr r2, [pc, #68] @ 11cf44 <__cxa_atexit@plt+0x110124> │ │ │ │ @@ -278589,24 +278589,24 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11cf34 <__cxa_atexit@plt+0x110114> │ │ │ │ ldr r5, [pc, #48] @ 11cf4c <__cxa_atexit@plt+0x11012c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 11cf48 <__cxa_atexit@plt+0x110128> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - movweq sl, #61720 @ 0xf118 │ │ │ │ - rsceq pc, lr, #124, 10 @ 0x1f000000 │ │ │ │ + movweq r9, #61736 @ 0xf128 │ │ │ │ + rsceq lr, lr, #124, 10 @ 0x1f000000 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -278632,39 +278632,39 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - movweq sl, #61824 @ 0xf180 │ │ │ │ - rsceq pc, lr, #0, 10 │ │ │ │ + movweq r9, #61840 @ 0xf190 │ │ │ │ + rsceq lr, lr, #0, 10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11d004 <__cxa_atexit@plt+0x1101e4> │ │ │ │ ldr r5, [pc, #28] @ 11d014 <__cxa_atexit@plt+0x1101f4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1bf6514 <__cxa_atexit@plt+0x1be96f4> │ │ │ │ + b 1ede2e8 <__cxa_atexit@plt+0x1ed14c8> │ │ │ │ ldr r7, [pc, #12] @ 11d018 <__cxa_atexit@plt+0x1101f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq pc, lr, #180, 8 @ 0xb4000000 │ │ │ │ + rsceq lr, lr, #180, 8 @ 0xb4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 11cbe4 <__cxa_atexit@plt+0x10fdc4> │ │ │ │ - rsceq lr, lr, #152, 30 @ 0x260 │ │ │ │ + rsceq sp, lr, #152, 30 @ 0x260 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -278675,26 +278675,26 @@ │ │ │ │ str sl, [r5, #-4] │ │ │ │ bhi 11d090 <__cxa_atexit@plt+0x110270> │ │ │ │ ldr r2, [pc, #60] @ 11d0ac <__cxa_atexit@plt+0x11028c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 1bf6514 <__cxa_atexit@plt+0x1be96f4> │ │ │ │ + b 1ede2e8 <__cxa_atexit@plt+0x1ed14c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 11d0a8 <__cxa_atexit@plt+0x110288> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq lr, lr, #52, 30 @ 0xd0 │ │ │ │ + rsceq sp, lr, #52, 30 @ 0xd0 │ │ │ │ @ instruction: 0xfffe6338 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11d0f8 <__cxa_atexit@plt+0x1102d8> │ │ │ │ @@ -278705,26 +278705,26 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11d104 <__cxa_atexit@plt+0x1102e4> │ │ │ │ ldr r5, [pc, #48] @ 11d11c <__cxa_atexit@plt+0x1102fc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1bf6514 <__cxa_atexit@plt+0x1be96f4> │ │ │ │ + b 1ede2e8 <__cxa_atexit@plt+0x1ed14c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 11d118 <__cxa_atexit@plt+0x1102f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - movweq r9, #65352 @ 0xff48 │ │ │ │ - rsceq pc, lr, #180, 6 @ 0xd0000002 │ │ │ │ + movweq r8, #65368 @ 0xff58 │ │ │ │ + rsceq lr, lr, #180, 6 @ 0xd0000002 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - rsceq lr, lr, #168, 28 @ 0xa80 │ │ │ │ + rsceq sp, lr, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -278749,35 +278749,35 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - movweq r9, #65460 @ 0xffb4 │ │ │ │ - rsceq pc, lr, #52, 6 @ 0xd0000000 │ │ │ │ - rsceq pc, lr, #16, 6 @ 0x40000000 │ │ │ │ + movweq r8, #65476 @ 0xffc4 │ │ │ │ + rsceq lr, lr, #52, 6 @ 0xd0000000 │ │ │ │ + rsceq lr, lr, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11d1dc <__cxa_atexit@plt+0x1103bc> │ │ │ │ ldr r5, [pc, #28] @ 11d1ec <__cxa_atexit@plt+0x1103cc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1bf6424 <__cxa_atexit@plt+0x1be9604> │ │ │ │ + b 1ede1f8 <__cxa_atexit@plt+0x1ed13d8> │ │ │ │ ldr r7, [pc, #12] @ 11d1f0 <__cxa_atexit@plt+0x1103d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq pc, lr, #232, 4 @ 0x8000000e │ │ │ │ - rsceq pc, lr, #204, 4 @ 0xc000000c │ │ │ │ + rsceq lr, lr, #232, 4 @ 0x8000000e │ │ │ │ + rsceq lr, lr, #204, 4 @ 0xc000000c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -278803,17 +278803,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - movweq r9, #65244 @ 0xfedc │ │ │ │ - rsceq pc, lr, #92, 4 @ 0xc0000005 │ │ │ │ - rsceq pc, lr, #168, 2 @ 0x2a │ │ │ │ + movweq r8, #65260 @ 0xfeec │ │ │ │ + rsceq lr, lr, #92, 4 @ 0xc0000005 │ │ │ │ + rsceq lr, lr, #168, 2 @ 0x2a │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r0, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -278857,19 +278857,19 @@ │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov sl, r0 │ │ │ │ bx r3 │ │ │ │ - rsceq pc, lr, #244 @ 0xf4 │ │ │ │ + rsceq lr, lr, #244 @ 0xf4 │ │ │ │ @ instruction: 0xfffe7138 │ │ │ │ @ instruction: 0xfffe72c0 │ │ │ │ @ instruction: 0xfffe7664 │ │ │ │ - rsceq pc, lr, #100, 2 │ │ │ │ + rsceq lr, lr, #100, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11d3b0 <__cxa_atexit@plt+0x110590> │ │ │ │ ldr r2, [pc, #68] @ 11d3cc <__cxa_atexit@plt+0x1105ac> │ │ │ │ @@ -278879,24 +278879,24 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11d3bc <__cxa_atexit@plt+0x11059c> │ │ │ │ ldr r5, [pc, #48] @ 11d3d4 <__cxa_atexit@plt+0x1105b4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1bf6424 <__cxa_atexit@plt+0x1be9604> │ │ │ │ + b 1ede1f8 <__cxa_atexit@plt+0x1ed13d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 11d3d0 <__cxa_atexit@plt+0x1105b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - movweq r9, #64656 @ 0xfc90 │ │ │ │ - rsceq pc, lr, #8, 2 │ │ │ │ + movweq r8, #64672 @ 0xfca0 │ │ │ │ + rsceq lr, lr, #8, 2 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -278922,35 +278922,35 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - movweq r9, #64784 @ 0xfd10 │ │ │ │ - rsceq pc, lr, #144 @ 0x90 │ │ │ │ - rsceq pc, lr, #108 @ 0x6c │ │ │ │ + movweq r8, #64800 @ 0xfd20 │ │ │ │ + rsceq lr, lr, #144 @ 0x90 │ │ │ │ + rsceq lr, lr, #108 @ 0x6c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11d490 <__cxa_atexit@plt+0x110670> │ │ │ │ ldr r5, [pc, #28] @ 11d4a0 <__cxa_atexit@plt+0x110680> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1bf6254 <__cxa_atexit@plt+0x1be9434> │ │ │ │ + b 1ede028 <__cxa_atexit@plt+0x1ed1208> │ │ │ │ ldr r7, [pc, #12] @ 11d4a4 <__cxa_atexit@plt+0x110684> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq pc, lr, #76 @ 0x4c │ │ │ │ - rsceq pc, lr, #40 @ 0x28 │ │ │ │ + rsceq lr, lr, #76 @ 0x4c │ │ │ │ + rsceq lr, lr, #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -278976,17 +278976,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - movweq r9, #64568 @ 0xfc38 │ │ │ │ - rsceq lr, lr, #184, 30 @ 0x2e0 │ │ │ │ - rsceq lr, lr, #236, 20 @ 0xec000 │ │ │ │ + movweq r8, #64584 @ 0xfc48 │ │ │ │ + rsceq sp, lr, #184, 30 @ 0x2e0 │ │ │ │ + rsceq sp, lr, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -279001,30 +279001,30 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ mov r8, r3 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r2, [r8, #12]! │ │ │ │ ldr r7, [pc, #40] @ 11d5b8 <__cxa_atexit@plt+0x110798> │ │ │ │ mov r9, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r7, [pc, #28] @ 11d5bc <__cxa_atexit@plt+0x11079c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffe5ee8 │ │ │ │ @ instruction: 0xfffe6154 │ │ │ │ - movweq r9, #64824 @ 0xfd38 │ │ │ │ - rsceq lr, lr, #136, 20 @ 0x88000 │ │ │ │ + movweq r8, #64840 @ 0xfd48 │ │ │ │ + rsceq sp, lr, #136, 20 @ 0x88000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 11d5e0 <__cxa_atexit@plt+0x1107c0> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ - rsceq lr, lr, #136, 20 @ 0x88000 │ │ │ │ + rsceq sp, lr, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11d690 <__cxa_atexit@plt+0x110870> │ │ │ │ ldr r2, [r7, #4] │ │ │ │ @@ -279063,37 +279063,37 @@ │ │ │ │ str fp, [r6, #-12] │ │ │ │ mov r4, r7 │ │ │ │ str ip, [r6, #-8] │ │ │ │ str r0, [r6, #-4] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ ldmib sp, {r7, fp} │ │ │ │ - b 1bf6344 <__cxa_atexit@plt+0x1be9524> │ │ │ │ + b 1ede118 <__cxa_atexit@plt+0x1ed12f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 11d6c4 <__cxa_atexit@plt+0x1108a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #-16]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ bx r0 │ │ │ │ - rsceq lr, lr, #172, 18 @ 0x2b0000 │ │ │ │ - movweq r9, #63976 @ 0xf9e8 │ │ │ │ + rsceq sp, lr, #172, 18 @ 0x2b0000 │ │ │ │ + movweq r8, #63992 @ 0xf9f8 │ │ │ │ @ instruction: 0xfffe6524 │ │ │ │ @ instruction: 0xfffe6484 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 11d6f4 <__cxa_atexit@plt+0x1108d4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ - rsceq lr, lr, #156, 18 @ 0x270000 │ │ │ │ + rsceq sp, lr, #156, 18 @ 0x270000 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11d7a4 <__cxa_atexit@plt+0x110984> │ │ │ │ ldr r2, [r7, #4] │ │ │ │ @@ -279132,33 +279132,33 @@ │ │ │ │ str fp, [r6, #-12] │ │ │ │ mov r4, r7 │ │ │ │ str ip, [r6, #-8] │ │ │ │ str r0, [r6, #-4] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ ldmib sp, {r7, fp} │ │ │ │ - b 1bf62d4 <__cxa_atexit@plt+0x1be94b4> │ │ │ │ + b 1ede0a8 <__cxa_atexit@plt+0x1ed1288> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 11d7d8 <__cxa_atexit@plt+0x1109b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #-16]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ bx r0 │ │ │ │ - rsceq lr, lr, #192, 16 @ 0xc00000 │ │ │ │ - movweq r9, #63700 @ 0xf8d4 │ │ │ │ + rsceq sp, lr, #192, 16 @ 0xc00000 │ │ │ │ + movweq r8, #63716 @ 0xf8e4 │ │ │ │ @ instruction: 0xfffe6a34 │ │ │ │ @ instruction: 0xfffe6994 │ │ │ │ - rsceq lr, lr, #248, 24 @ 0xf800 │ │ │ │ + rsceq sp, lr, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11d834 <__cxa_atexit@plt+0x110a14> │ │ │ │ ldr r2, [pc, #68] @ 11d850 <__cxa_atexit@plt+0x110a30> │ │ │ │ @@ -279168,24 +279168,24 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11d840 <__cxa_atexit@plt+0x110a20> │ │ │ │ ldr r5, [pc, #48] @ 11d858 <__cxa_atexit@plt+0x110a38> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1bf6254 <__cxa_atexit@plt+0x1be9434> │ │ │ │ + b 1ede028 <__cxa_atexit@plt+0x1ed1208> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 11d854 <__cxa_atexit@plt+0x110a34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - movweq r9, #63500 @ 0xf80c │ │ │ │ - rsceq lr, lr, #156, 24 @ 0x9c00 │ │ │ │ + movweq r8, #63516 @ 0xf81c │ │ │ │ + rsceq sp, lr, #156, 24 @ 0x9c00 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ @@ -279224,16 +279224,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - movweq r9, #64068 @ 0xfa44 │ │ │ │ - rsceq lr, lr, #248, 22 @ 0x3e000 │ │ │ │ + movweq r8, #64084 @ 0xfa54 │ │ │ │ + rsceq sp, lr, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -279270,15 +279270,15 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq lr, lr, #136, 20 @ 0x88000 │ │ │ │ + rsceq sp, lr, #136, 20 @ 0x88000 │ │ │ │ @ instruction: 0xfffe7140 │ │ │ │ @ instruction: 0xfffe71fc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r7, r6 │ │ │ │ @@ -279301,15 +279301,15 @@ │ │ │ │ b 11da34 <__cxa_atexit@plt+0x110c14> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 11da44 <__cxa_atexit@plt+0x110c24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq lr, lr, #200, 20 @ 0xc8000 │ │ │ │ + rsceq sp, lr, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -279321,16 +279321,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r9, #63776 @ 0xf920 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r8, #63792 @ 0xf930 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 11db08 <__cxa_atexit@plt+0x110ce8> │ │ │ │ ldr r3, [r7, #4] │ │ │ │ @@ -279364,15 +279364,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov sl, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - rsceq lr, lr, #20, 18 @ 0x50000 │ │ │ │ + rsceq sp, lr, #20, 18 @ 0x50000 │ │ │ │ @ instruction: 0xfffe7120 │ │ │ │ @ instruction: 0xfffe71d4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r7, r6 │ │ │ │ @@ -279395,15 +279395,15 @@ │ │ │ │ b 11dbac <__cxa_atexit@plt+0x110d8c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 11dbbc <__cxa_atexit@plt+0x110d9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq lr, lr, #84, 18 @ 0x150000 │ │ │ │ + rsceq sp, lr, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -279415,38 +279415,38 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r9, #63400 @ 0xf7a8 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r8, #63416 @ 0xf7b8 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r8 │ │ │ │ ldr sl, [r3], #-8 │ │ │ │ ldr r8, [r7, #4] │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11dc50 <__cxa_atexit@plt+0x110e30> │ │ │ │ ldr r2, [pc, #36] @ 11dc64 <__cxa_atexit@plt+0x110e44> │ │ │ │ sub lr, r5, #8 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stm lr, {r2, r8, r9, sl} │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r7, [pc, #16] @ 11dc68 <__cxa_atexit@plt+0x110e48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffe90b4 │ │ │ │ - rsceq lr, lr, #240, 14 @ 0x3c00000 │ │ │ │ + rsceq sp, lr, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r8, [r7, #4] │ │ │ │ ldr r3, [r5], #4 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ @@ -279472,15 +279472,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffe729c │ │ │ │ @ instruction: 0xfffe7374 │ │ │ │ - rsceq lr, lr, #112, 14 @ 0x1c00000 │ │ │ │ + rsceq sp, lr, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r7, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11dd60 <__cxa_atexit@plt+0x110f40> │ │ │ │ @@ -279508,15 +279508,15 @@ │ │ │ │ b 11dd70 <__cxa_atexit@plt+0x110f50> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 11dd80 <__cxa_atexit@plt+0x110f60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq lr, lr, #148, 14 @ 0x2500000 │ │ │ │ + rsceq sp, lr, #148, 14 @ 0x2500000 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -279531,16 +279531,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r9, #62944 @ 0xf5e0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r8, #62960 @ 0xf5f0 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 11de70 <__cxa_atexit@plt+0x111050> │ │ │ │ ldr r3, [pc, #140] @ 11de90 <__cxa_atexit@plt+0x111070> │ │ │ │ @@ -279575,15 +279575,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffeb150 │ │ │ │ @ instruction: 0xfffeafa0 │ │ │ │ @ instruction: 0xfffeb074 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ @@ -279620,15 +279620,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov sl, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - rsceq lr, lr, #40, 10 @ 0xa000000 │ │ │ │ + rsceq sp, lr, #40, 10 @ 0xa000000 │ │ │ │ @ instruction: 0xfffead9c │ │ │ │ @ instruction: 0xfffeae58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r7, r6 │ │ │ │ @@ -279658,15 +279658,15 @@ │ │ │ │ b 11dfc8 <__cxa_atexit@plt+0x1111a8> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 11dfd8 <__cxa_atexit@plt+0x1111b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq lr, lr, #64, 10 @ 0x10000000 │ │ │ │ + rsceq sp, lr, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -279681,16 +279681,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r9, #62344 @ 0xf388 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r8, #62360 @ 0xf398 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11e0a8 <__cxa_atexit@plt+0x111288> │ │ │ │ ldr r2, [pc, #112] @ 11e0cc <__cxa_atexit@plt+0x1112ac> │ │ │ │ @@ -279705,51 +279705,51 @@ │ │ │ │ bhi 11e0b0 <__cxa_atexit@plt+0x111290> │ │ │ │ ldr r5, [pc, #80] @ 11e0d4 <__cxa_atexit@plt+0x1112b4> │ │ │ │ str r8, [r3] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 11e0d0 <__cxa_atexit@plt+0x1112b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq lr, lr, #160, 6 @ 0x80000002 │ │ │ │ + rsceq sp, lr, #160, 6 @ 0x80000002 │ │ │ │ @ instruction: 0xfffeb25c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11e108 <__cxa_atexit@plt+0x1112e8> │ │ │ │ ldr r3, [pc, #40] @ 11e120 <__cxa_atexit@plt+0x111300> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r3, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #16] @ 11e124 <__cxa_atexit@plt+0x111304> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffeb1ec │ │ │ │ - rsceq lr, lr, #68, 6 @ 0x10000001 │ │ │ │ + rsceq sp, lr, #68, 6 @ 0x10000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r7, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11e178 <__cxa_atexit@plt+0x111358> │ │ │ │ @@ -279770,15 +279770,15 @@ │ │ │ │ b 11e188 <__cxa_atexit@plt+0x111368> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 11e198 <__cxa_atexit@plt+0x111378> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq lr, lr, #132, 6 @ 0x10000002 │ │ │ │ + rsceq sp, lr, #132, 6 @ 0x10000002 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -279790,35 +279790,35 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r9, #61900 @ 0xf1cc │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r8, #61916 @ 0xf1dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11e22c <__cxa_atexit@plt+0x11140c> │ │ │ │ ldr r2, [pc, #40] @ 11e234 <__cxa_atexit@plt+0x111414> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 11e238 <__cxa_atexit@plt+0x111418> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movweq r8, #65024 @ 0xfe00 │ │ │ │ + movweq r7, #65040 @ 0xfe10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 11cbe4 <__cxa_atexit@plt+0x10fdc4> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -279841,16 +279841,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 11e2b8 <__cxa_atexit@plt+0x111498> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - rsceq lr, lr, #152, 4 @ 0x80000009 │ │ │ │ - rsceq lr, lr, #132, 4 @ 0x40000008 │ │ │ │ + rsceq sp, lr, #152, 4 @ 0x80000009 │ │ │ │ + rsceq sp, lr, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11e33c <__cxa_atexit@plt+0x11151c> │ │ │ │ ldr r1, [pc, #108] @ 11e344 <__cxa_atexit@plt+0x111524> │ │ │ │ ldr r2, [pc, #108] @ 11e348 <__cxa_atexit@plt+0x111528> │ │ │ │ @@ -279878,15 +279878,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - movweq r8, #64824 @ 0xfd38 │ │ │ │ + movweq r7, #64840 @ 0xfd48 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 11e38c <__cxa_atexit@plt+0x11156c> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ @@ -279951,35 +279951,35 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str ip, [r6, #8] │ │ │ │ str r3, [r6, #28] │ │ │ │ str r2, [r6, #24] │ │ │ │ stm lr, {r2, r6, sl} │ │ │ │ str r0, [r6, #32] │ │ │ │ mov r6, r1 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - movweq r8, #64596 @ 0xfc54 │ │ │ │ - movweq r8, #64572 @ 0xfc3c │ │ │ │ + movweq r7, #64612 @ 0xfc64 │ │ │ │ + movweq r7, #64588 @ 0xfc4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [pc, #156] @ 11e578 <__cxa_atexit@plt+0x111758> │ │ │ │ mov r2, r5 │ │ │ │ @@ -280009,27 +280009,27 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ add r2, r6, #16 │ │ │ │ str lr, [r6, #12] │ │ │ │ stm r2, {r6, r9, lr} │ │ │ │ str r0, [r6, #28] │ │ │ │ str r1, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - movweq r8, #64368 @ 0xfb70 │ │ │ │ - movweq r8, #64344 @ 0xfb58 │ │ │ │ + movweq r7, #64384 @ 0xfb80 │ │ │ │ + movweq r7, #64360 @ 0xfb68 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11e5fc <__cxa_atexit@plt+0x1117dc> │ │ │ │ @@ -280050,85 +280050,85 @@ │ │ │ │ str r1, [r5, #4] │ │ │ │ add r1, r3, #16 │ │ │ │ str r2, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ stm r1, {r3, sl, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ - movweq r8, #64200 @ 0xfac8 │ │ │ │ - movweq r8, #64184 @ 0xfab8 │ │ │ │ + movweq r7, #64216 @ 0xfad8 │ │ │ │ + movweq r7, #64200 @ 0xfac8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11e648 <__cxa_atexit@plt+0x111828> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 11e650 <__cxa_atexit@plt+0x111830> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r8, #63968 @ 0xf9e0 │ │ │ │ + movweq r7, #63984 @ 0xf9f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11e688 <__cxa_atexit@plt+0x111868> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 11e690 <__cxa_atexit@plt+0x111870> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r8, #63904 @ 0xf9a0 │ │ │ │ + movweq r7, #63920 @ 0xf9b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11e6c8 <__cxa_atexit@plt+0x1118a8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 11e6d0 <__cxa_atexit@plt+0x1118b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r8, #63840 @ 0xf960 │ │ │ │ + movweq r7, #63856 @ 0xf970 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11e708 <__cxa_atexit@plt+0x1118e8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 11e710 <__cxa_atexit@plt+0x1118f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r8, #63776 @ 0xf920 │ │ │ │ + movweq r7, #63792 @ 0xf930 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 11e780 <__cxa_atexit@plt+0x111960> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ @@ -280160,25 +280160,25 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov sl, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq sp, lr, #16, 26 @ 0x400 │ │ │ │ + rsceq ip, lr, #16, 26 @ 0x400 │ │ │ │ @ instruction: 0xffffdc14 │ │ │ │ @ instruction: 0xffffdcc8 │ │ │ │ - rsceq sp, lr, #104, 26 @ 0x1a00 │ │ │ │ + rsceq ip, lr, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ b 14fed4 <__cxa_atexit@plt+0x1430b4> │ │ │ │ - rsceq sp, lr, #80, 26 @ 0x1400 │ │ │ │ + rsceq ip, lr, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11e840 <__cxa_atexit@plt+0x111a20> │ │ │ │ @@ -280195,27 +280195,27 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11e850 <__cxa_atexit@plt+0x111a30> │ │ │ │ ldr r3, [pc, #52] @ 11e868 <__cxa_atexit@plt+0x111a48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 11e864 <__cxa_atexit@plt+0x111a44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rsceq sp, lr, #44, 12 @ 0x2c00000 │ │ │ │ + rsceq ip, lr, #44, 12 @ 0x2c00000 │ │ │ │ @ instruction: 0xfffe452c │ │ │ │ - rsceq sp, lr, #184, 24 @ 0xb800 │ │ │ │ + rsceq ip, lr, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11e914 <__cxa_atexit@plt+0x111af4> │ │ │ │ @@ -280254,15 +280254,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq sp, lr, #0, 24 │ │ │ │ + rsceq ip, lr, #0, 24 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ 11e964 <__cxa_atexit@plt+0x111b44> │ │ │ │ tst r7, #3 │ │ │ │ @@ -280270,15 +280270,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq 11e95c <__cxa_atexit@plt+0x111b3c> │ │ │ │ b 11e974 <__cxa_atexit@plt+0x111b54> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq sp, lr, #192, 22 @ 0x30000 │ │ │ │ + rsceq ip, lr, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp sl, r3 │ │ │ │ bcc 11ea68 <__cxa_atexit@plt+0x111c48> │ │ │ │ str fp, [sp, #8] │ │ │ │ @@ -280333,31 +280333,31 @@ │ │ │ │ str r9, [r6, #12] │ │ │ │ str r8, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r6, [r6, #44] @ 0x2c │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fc3a8 <__cxa_atexit@plt+0x3ef588> │ │ │ │ + b 3dc600 <__cxa_atexit@plt+0x3cf7e0> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #36] @ 11eaa4 <__cxa_atexit@plt+0x111c84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr sl, [sp] │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ ldmib sp, {r8, fp} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - movweq r8, #63484 @ 0xf7fc │ │ │ │ - rsceq sp, lr, #28, 20 @ 0x1c000 │ │ │ │ + movweq r7, #63500 @ 0xf80c │ │ │ │ + rsceq ip, lr, #28, 20 @ 0x1c000 │ │ │ │ @ instruction: 0xffffd3c0 │ │ │ │ @ instruction: 0xffffd814 │ │ │ │ @ instruction: 0xffffd3f0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -280373,24 +280373,24 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ bhi 11eb10 <__cxa_atexit@plt+0x111cf0> │ │ │ │ ldr r3, [pc, #52] @ 11eb2c <__cxa_atexit@plt+0x111d0c> │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 11eb28 <__cxa_atexit@plt+0x111d08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - movweq r8, #62780 @ 0xf53c │ │ │ │ - rsceq sp, lr, #64, 18 @ 0x100000 │ │ │ │ + movweq r7, #62796 @ 0xf54c │ │ │ │ + rsceq ip, lr, #64, 18 @ 0x100000 │ │ │ │ @ instruction: 0xfffea7e4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, lr │ │ │ │ bhi 11ebb4 <__cxa_atexit@plt+0x111d94> │ │ │ │ @@ -280416,26 +280416,26 @@ │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, lr │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r8, #62644 @ 0xf4b4 │ │ │ │ - movweq r8, #62620 @ 0xf49c │ │ │ │ + movweq r7, #62660 @ 0xf4c4 │ │ │ │ + movweq r7, #62636 @ 0xf4ac │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - rsceq sp, lr, #72, 18 @ 0x120000 │ │ │ │ + rsceq ip, lr, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11ec54 <__cxa_atexit@plt+0x111e34> │ │ │ │ ldr lr, [pc, #92] @ 11ec5c <__cxa_atexit@plt+0x111e3c> │ │ │ │ @@ -280460,15 +280460,15 @@ │ │ │ │ b 11ec6c <__cxa_atexit@plt+0x111e4c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rsceq sp, lr, #200, 16 @ 0xc80000 │ │ │ │ + rsceq ip, lr, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [pc, #216] @ 11ed58 <__cxa_atexit@plt+0x111f38> │ │ │ │ mov r2, r5 │ │ │ │ @@ -280513,28 +280513,28 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ stmdb r6, {r1, sl} │ │ │ │ str r6, [r5, #4] │ │ │ │ str ip, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ sub r2, r3, #59 @ 0x3b │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - movweq r8, #62316 @ 0xf36c │ │ │ │ + movweq r7, #62332 @ 0xf37c │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ - rsceq sp, lr, #192, 14 @ 0x3000000 │ │ │ │ + rsceq ip, lr, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ mov sl, r7 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -280579,21 +280579,21 @@ │ │ │ │ str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r3, #-20] @ 0xffffffec │ │ │ │ str r2, [r3, #-16] │ │ │ │ str r8, [r3, #8] │ │ │ │ stmdb r3, {r1, ip} │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - movweq r8, #62084 @ 0xf284 │ │ │ │ + movweq r7, #62100 @ 0xf294 │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 11eed8 <__cxa_atexit@plt+0x1120b8> │ │ │ │ @@ -280617,26 +280617,26 @@ │ │ │ │ ldr r2, [pc, #60] @ 11eefc <__cxa_atexit@plt+0x1120dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str sl, [r3, #4] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ add r2, r3, #8 │ │ │ │ stm r2, {r0, r1, sl, ip, lr} │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r8, #61824 @ 0xf180 │ │ │ │ - movweq r8, #61916 @ 0xf1dc │ │ │ │ - movweq r8, #61892 @ 0xf1c4 │ │ │ │ - rsceq sp, lr, #36, 12 @ 0x2400000 │ │ │ │ + movweq r7, #61840 @ 0xf190 │ │ │ │ + movweq r7, #61932 @ 0xf1ec │ │ │ │ + movweq r7, #61908 @ 0xf1d4 │ │ │ │ + rsceq ip, lr, #36, 12 @ 0x2400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11ef78 <__cxa_atexit@plt+0x112158> │ │ │ │ ldr lr, [pc, #92] @ 11ef80 <__cxa_atexit@plt+0x112160> │ │ │ │ @@ -280661,15 +280661,15 @@ │ │ │ │ b 11ef90 <__cxa_atexit@plt+0x112170> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rsceq sp, lr, #164, 10 @ 0x29000000 │ │ │ │ + rsceq ip, lr, #164, 10 @ 0x29000000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [pc, #260] @ 11f0a8 <__cxa_atexit@plt+0x112288> │ │ │ │ mov r2, r5 │ │ │ │ @@ -280721,32 +280721,32 @@ │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r9, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r0, [r6, #16] │ │ │ │ mov r4, ip │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r4, ip │ │ │ │ mov r5, r2 │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov fp, lr │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - movweq r8, #61504 @ 0xf040 │ │ │ │ + movweq r7, #61520 @ 0xf050 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ - rsceq sp, lr, #112, 8 @ 0x70000000 │ │ │ │ + rsceq ip, lr, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ mov r9, r7 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -280790,38 +280790,38 @@ │ │ │ │ sub lr, r3, #20 │ │ │ │ str r8, [r3, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r3, #-28] @ 0xffffffe4 │ │ │ │ stm lr, {r2, sl, ip} │ │ │ │ str r1, [r3, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ - movweq r7, #65332 @ 0xff34 │ │ │ │ + movweq r6, #65348 @ 0xff44 │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11f1dc <__cxa_atexit@plt+0x1123bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 11f1e4 <__cxa_atexit@plt+0x1123c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r7, #65100 @ 0xfe4c │ │ │ │ + movweq r6, #65116 @ 0xfe5c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11f234 <__cxa_atexit@plt+0x112414> │ │ │ │ ldr r3, [pc, #52] @ 11f23c <__cxa_atexit@plt+0x11241c> │ │ │ │ @@ -280875,27 +280875,27 @@ │ │ │ │ add r2, r6, #20 │ │ │ │ str ip, [r6, #8] │ │ │ │ str lr, [r6, #16] │ │ │ │ stm r2, {r6, sl, lr} │ │ │ │ str r0, [r6, #32] │ │ │ │ str r1, [r6, #36] @ 0x24 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - movweq r7, #65008 @ 0xfdf0 │ │ │ │ - movweq r7, #64980 @ 0xfdd4 │ │ │ │ + movweq r6, #65024 @ 0xfe00 │ │ │ │ + movweq r6, #64996 @ 0xfde4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11f388 <__cxa_atexit@plt+0x112568> │ │ │ │ @@ -280917,21 +280917,21 @@ │ │ │ │ sub r1, r6, #19 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ stm ip, {r0, r2, sl} │ │ │ │ add r0, r3, #20 │ │ │ │ stm r0, {r3, r9, sl} │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - movweq r7, #64840 @ 0xfd48 │ │ │ │ - movweq r7, #64800 @ 0xfd20 │ │ │ │ + movweq r6, #64856 @ 0xfd58 │ │ │ │ + movweq r6, #64816 @ 0xfd30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 11f41c <__cxa_atexit@plt+0x1125fc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -280954,25 +280954,25 @@ │ │ │ │ ldr r2, [pc, #60] @ 11f440 <__cxa_atexit@plt+0x112620> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str sl, [r3, #4] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ add r2, r3, #8 │ │ │ │ stm r2, {r0, r1, sl, ip, lr} │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r7, #64572 @ 0xfc3c │ │ │ │ - movweq r7, #64664 @ 0xfc98 │ │ │ │ - movweq r7, #64640 @ 0xfc80 │ │ │ │ + movweq r6, #64588 @ 0xfc4c │ │ │ │ + movweq r6, #64680 @ 0xfca8 │ │ │ │ + movweq r6, #64656 @ 0xfc90 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 11f4dc <__cxa_atexit@plt+0x1126bc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -281002,27 +281002,27 @@ │ │ │ │ add r5, r3, #8 │ │ │ │ stm r5, {r0, r1, ip} │ │ │ │ mov r5, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ str sl, [r3, #20] │ │ │ │ str r2, [r3, #-12] │ │ │ │ stmdb r3, {r1, lr} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r7, #64412 @ 0xfb9c │ │ │ │ - movweq r7, #64380 @ 0xfb7c │ │ │ │ + movweq r6, #64428 @ 0xfbac │ │ │ │ + movweq r6, #64396 @ 0xfb8c │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - rsceq sp, lr, #28 │ │ │ │ + rsceq ip, lr, #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11f5ac <__cxa_atexit@plt+0x11278c> │ │ │ │ ldr lr, [pc, #136] @ 11f5b4 <__cxa_atexit@plt+0x112794> │ │ │ │ @@ -281059,15 +281059,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq ip, lr, #108, 30 @ 0x1b0 │ │ │ │ + rsceq fp, lr, #108, 30 @ 0x1b0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ 11f5f8 <__cxa_atexit@plt+0x1127d8> │ │ │ │ tst r7, #3 │ │ │ │ @@ -281075,15 +281075,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq 11f5f0 <__cxa_atexit@plt+0x1127d0> │ │ │ │ b 11f608 <__cxa_atexit@plt+0x1127e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq ip, lr, #44, 30 @ 0xb0 │ │ │ │ + rsceq fp, lr, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [pc, #292] @ 11f740 <__cxa_atexit@plt+0x112920> │ │ │ │ mov r2, r5 │ │ │ │ @@ -281145,31 +281145,31 @@ │ │ │ │ str fp, [r6, #8] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ str r0, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ str r8, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r4, sl │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #80 @ 0x50 │ │ │ │ str r6, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ @ instruction: 0xfffff0c8 │ │ │ │ @ instruction: 0xfffff860 │ │ │ │ - movweq r7, #63832 @ 0xf958 │ │ │ │ + movweq r6, #63848 @ 0xf968 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - rsceq ip, lr, #212, 26 @ 0x3500 │ │ │ │ + rsceq fp, lr, #212, 26 @ 0x3500 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ mov ip, r7 │ │ │ │ mov r0, r4 │ │ │ │ @@ -281223,41 +281223,41 @@ │ │ │ │ mov r7, ip │ │ │ │ str r4, [r3, #12] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r8, [r3, #28] │ │ │ │ str r4, [r3, #24] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r4, #80 @ 0x50 │ │ │ │ str r4, [r0, #828] @ 0x33c │ │ │ │ mov r4, r0 │ │ │ │ mov r7, ip │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffef84 │ │ │ │ @ instruction: 0xfffff72c │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ - movweq r7, #63496 @ 0xf808 │ │ │ │ + movweq r6, #63512 @ 0xf818 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11f8a8 <__cxa_atexit@plt+0x112a88> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 11f8b0 <__cxa_atexit@plt+0x112a90> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r7, #63360 @ 0xf780 │ │ │ │ - rsceq ip, lr, #112, 24 @ 0x7000 │ │ │ │ + movweq r6, #63376 @ 0xf790 │ │ │ │ + rsceq fp, lr, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub sl, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 11f984 <__cxa_atexit@plt+0x112b64> │ │ │ │ @@ -281300,26 +281300,26 @@ │ │ │ │ str r5, [r3, #-12] │ │ │ │ ldr r5, [sp, #4] │ │ │ │ str r9, [r3, #-16] │ │ │ │ str r5, [r3, #-8] │ │ │ │ ldr r5, [sp] │ │ │ │ str r5, [r3, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - movweq r7, #63216 @ 0xf6f0 │ │ │ │ + movweq r6, #63232 @ 0xf700 │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ - rsceq ip, lr, #120, 22 @ 0x1e000 │ │ │ │ + rsceq fp, lr, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -281350,15 +281350,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffece4 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - rsceq ip, lr, #220, 20 @ 0xdc000 │ │ │ │ + rsceq fp, lr, #220, 20 @ 0xdc000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -281389,15 +281389,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffec08 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - rsceq ip, lr, #64, 20 @ 0x40000 │ │ │ │ + rsceq fp, lr, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -281425,43 +281425,43 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffeb40 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - rsceq ip, lr, #176, 18 @ 0x2c0000 │ │ │ │ + rsceq fp, lr, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11fba4 <__cxa_atexit@plt+0x112d84> │ │ │ │ ldr r3, [pc, #28] @ 11fbb4 <__cxa_atexit@plt+0x112d94> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r7, [pc, #12] @ 11fbb8 <__cxa_atexit@plt+0x112d98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq ip, lr, #140, 18 @ 0x230000 │ │ │ │ - rsceq ip, lr, #108, 18 @ 0x1b0000 │ │ │ │ + rsceq fp, lr, #140, 18 @ 0x230000 │ │ │ │ + rsceq fp, lr, #108, 18 @ 0x1b0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 11fbe0 <__cxa_atexit@plt+0x112dc0> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq ip, lr, #68, 18 @ 0x110000 │ │ │ │ + rsceq fp, lr, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11fc68 <__cxa_atexit@plt+0x112e48> │ │ │ │ @@ -281488,15 +281488,15 @@ │ │ │ │ str r1, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ bx ip │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffea00 │ │ │ │ @ instruction: 0xffffe788 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub ip, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ @@ -281527,31 +281527,31 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, ip │ │ │ │ str r0, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r7, #62300 @ 0xf35c │ │ │ │ - rsceq ip, lr, #152, 2 @ 0x26 │ │ │ │ - movweq r7, #62384 @ 0xf3b0 │ │ │ │ - movweq r7, #62360 @ 0xf398 │ │ │ │ + movweq r6, #62316 @ 0xf36c │ │ │ │ + rsceq fp, lr, #152, 2 @ 0x26 │ │ │ │ + movweq r6, #62400 @ 0xf3c0 │ │ │ │ + movweq r6, #62376 @ 0xf3a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -281608,31 +281608,31 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, ip │ │ │ │ str r0, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r7, #61976 @ 0xf218 │ │ │ │ - rsceq ip, lr, #64 @ 0x40 │ │ │ │ - movweq r7, #62060 @ 0xf26c │ │ │ │ - movweq r7, #62036 @ 0xf254 │ │ │ │ + movweq r6, #61992 @ 0xf228 │ │ │ │ + rsceq fp, lr, #64 @ 0x40 │ │ │ │ + movweq r6, #62076 @ 0xf27c │ │ │ │ + movweq r6, #62052 @ 0xf264 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -281654,15 +281654,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - rsceq ip, lr, #40, 12 @ 0x2800000 │ │ │ │ + rsceq fp, lr, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11ff58 <__cxa_atexit@plt+0x113138> │ │ │ │ and r2, sl, #3 │ │ │ │ @@ -281680,25 +281680,25 @@ │ │ │ │ b 9330c <__cxa_atexit@plt+0x864ec> │ │ │ │ ldr r7, [pc, #16] @ 11ff70 <__cxa_atexit@plt+0x113150> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq ip, lr, #224, 10 @ 0x38000000 │ │ │ │ - rsceq ip, lr, #192, 10 @ 0x30000000 │ │ │ │ + rsceq fp, lr, #224, 10 @ 0x38000000 │ │ │ │ + rsceq fp, lr, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 11ff94 <__cxa_atexit@plt+0x113174> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq ip, lr, #156, 10 @ 0x27000000 │ │ │ │ + rsceq fp, lr, #156, 10 @ 0x27000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 11ffec <__cxa_atexit@plt+0x1131cc> │ │ │ │ @@ -281710,36 +281710,36 @@ │ │ │ │ cmp fp, r3 │ │ │ │ str r7, [r9, #4] │ │ │ │ bhi 11fff8 <__cxa_atexit@plt+0x1131d8> │ │ │ │ ldr r3, [pc, #52] @ 120014 <__cxa_atexit@plt+0x1131f4> │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #16] @ 120010 <__cxa_atexit@plt+0x1131f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - rsceq ip, lr, #52, 10 @ 0xd000000 │ │ │ │ + rsceq fp, lr, #52, 10 @ 0xd000000 │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ - rsceq ip, lr, #28, 10 @ 0x7000000 │ │ │ │ + rsceq fp, lr, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 120038 <__cxa_atexit@plt+0x113218> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq ip, lr, #248, 8 @ 0xf8000000 │ │ │ │ + rsceq fp, lr, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 120090 <__cxa_atexit@plt+0x113270> │ │ │ │ @@ -281751,25 +281751,25 @@ │ │ │ │ cmp fp, r3 │ │ │ │ str r7, [r9, #4] │ │ │ │ bhi 12009c <__cxa_atexit@plt+0x11327c> │ │ │ │ ldr r3, [pc, #52] @ 1200b8 <__cxa_atexit@plt+0x113298> │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #16] @ 1200b4 <__cxa_atexit@plt+0x113294> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - rsceq ip, lr, #144, 8 @ 0x90000000 │ │ │ │ + rsceq fp, lr, #144, 8 @ 0x90000000 │ │ │ │ @ instruction: 0xfffffb3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 120104 <__cxa_atexit@plt+0x1132e4> │ │ │ │ @@ -281822,27 +281822,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add sl, r6, #12 │ │ │ │ str r1, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ add r0, r0, #2 │ │ │ │ stm sl, {r0, r1, r2, r9} │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - movweq r6, #65316 @ 0xff24 │ │ │ │ - movweq r6, #65300 @ 0xff14 │ │ │ │ - rsceq fp, lr, #68, 20 @ 0x44000 │ │ │ │ + movweq r5, #65332 @ 0xff34 │ │ │ │ + movweq r5, #65316 @ 0xff24 │ │ │ │ + rsceq sl, lr, #68, 20 @ 0x44000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12025c <__cxa_atexit@plt+0x11343c> │ │ │ │ @@ -281866,21 +281866,21 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ str r9, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ sub r3, r6, #7 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r6, #65148 @ 0xfe7c │ │ │ │ - rsceq fp, lr, #180, 18 @ 0x2d0000 │ │ │ │ - movweq r6, #65116 @ 0xfe5c │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r5, #65164 @ 0xfe8c │ │ │ │ + rsceq sl, lr, #180, 18 @ 0x2d0000 │ │ │ │ + movweq r5, #65132 @ 0xfe6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1202cc <__cxa_atexit@plt+0x1134ac> │ │ │ │ ldr r1, [pc, #68] @ 1202d4 <__cxa_atexit@plt+0x1134b4> │ │ │ │ ldr r0, [pc, #68] @ 1202d8 <__cxa_atexit@plt+0x1134b8> │ │ │ │ @@ -281890,29 +281890,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 1202bc <__cxa_atexit@plt+0x11349c> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movweq r6, #64896 @ 0xfd80 │ │ │ │ + movweq r5, #64912 @ 0xfd90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12034c <__cxa_atexit@plt+0x11352c> │ │ │ │ ldr r1, [pc, #68] @ 120354 <__cxa_atexit@plt+0x113534> │ │ │ │ ldr r0, [pc, #68] @ 120358 <__cxa_atexit@plt+0x113538> │ │ │ │ @@ -281922,45 +281922,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 12033c <__cxa_atexit@plt+0x11351c> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movweq r6, #64768 @ 0xfd00 │ │ │ │ + movweq r5, #64784 @ 0xfd10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1203a8 <__cxa_atexit@plt+0x113588> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 1203b0 <__cxa_atexit@plt+0x113590> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r6, #64640 @ 0xfc80 │ │ │ │ + movweq r5, #64656 @ 0xfc90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -281969,15 +281969,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -282080,28 +282080,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 1205e4 <__cxa_atexit@plt+0x1137c4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - movweq r6, #64260 @ 0xfb04 │ │ │ │ - movweq r6, #64272 @ 0xfb10 │ │ │ │ - movweq r6, #64220 @ 0xfadc │ │ │ │ + movweq r5, #64276 @ 0xfb14 │ │ │ │ + movweq r5, #64288 @ 0xfb20 │ │ │ │ + movweq r5, #64236 @ 0xfaec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12068c <__cxa_atexit@plt+0x11386c> │ │ │ │ @@ -282134,22 +282134,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 1206a4 <__cxa_atexit@plt+0x113884> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r6, #64040 @ 0xfa28 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r5, #64056 @ 0xfa38 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - movweq r6, #64064 @ 0xfa40 │ │ │ │ - movweq r6, #64000 @ 0xfa00 │ │ │ │ + movweq r5, #64080 @ 0xfa50 │ │ │ │ + movweq r5, #64016 @ 0xfa10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 120728 <__cxa_atexit@plt+0x113908> │ │ │ │ ldr r1, [pc, #108] @ 120730 <__cxa_atexit@plt+0x113910> │ │ │ │ ldr r2, [pc, #108] @ 120734 <__cxa_atexit@plt+0x113914> │ │ │ │ @@ -282177,15 +282177,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - movweq r6, #63820 @ 0xf94c │ │ │ │ + movweq r5, #63836 @ 0xf95c │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 120778 <__cxa_atexit@plt+0x113958> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ @@ -282243,27 +282243,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #8] │ │ │ │ add r9, r3, #20 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ stm r9, {r0, r1, r2, lr} │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r6, r3 │ │ │ │ b 120850 <__cxa_atexit@plt+0x113a30> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - movweq r6, #63552 @ 0xf840 │ │ │ │ + movweq r5, #63568 @ 0xf850 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - movweq r6, #63628 @ 0xf88c │ │ │ │ - rsceq fp, lr, #188, 6 @ 0xf0000002 │ │ │ │ - movweq r6, #63596 @ 0xf86c │ │ │ │ + movweq r5, #63644 @ 0xf89c │ │ │ │ + rsceq sl, lr, #188, 6 @ 0xf0000002 │ │ │ │ + movweq r5, #63612 @ 0xf87c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1208c0 <__cxa_atexit@plt+0x113aa0> │ │ │ │ ldr r3, [pc, #56] @ 1208c8 <__cxa_atexit@plt+0x113aa8> │ │ │ │ @@ -282316,26 +282316,26 @@ │ │ │ │ str r0, [r6, #12] │ │ │ │ str ip, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r9, [r6, #-12] │ │ │ │ stmdb r6, {r0, r2} │ │ │ │ mov r6, r3 │ │ │ │ str lr, [r5] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - movweq r6, #63232 @ 0xf700 │ │ │ │ + movweq r5, #63248 @ 0xf710 │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -282359,21 +282359,21 @@ │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r2, [r3, #-8] │ │ │ │ str r1, [r3, #-4] │ │ │ │ str ip, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - movweq r6, #63060 @ 0xf654 │ │ │ │ + movweq r5, #63076 @ 0xf664 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 120a70 <__cxa_atexit@plt+0x113c50> │ │ │ │ ldr r3, [pc, #48] @ 120a78 <__cxa_atexit@plt+0x113c58> │ │ │ │ @@ -282425,27 +282425,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add sl, r6, #12 │ │ │ │ str r1, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ add r0, r0, #2 │ │ │ │ stm sl, {r0, r1, r2, r9} │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - movweq r6, #62904 @ 0xf5b8 │ │ │ │ - movweq r6, #62888 @ 0xf5a8 │ │ │ │ - rsceq fp, lr, #216 @ 0xd8 │ │ │ │ + movweq r5, #62920 @ 0xf5c8 │ │ │ │ + movweq r5, #62904 @ 0xf5b8 │ │ │ │ + rsceq sl, lr, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 120bc8 <__cxa_atexit@plt+0x113da8> │ │ │ │ @@ -282469,36 +282469,36 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ str r9, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ sub r3, r6, #7 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r6, #62736 @ 0xf510 │ │ │ │ - rsceq fp, lr, #72 @ 0x48 │ │ │ │ - movweq r6, #62704 @ 0xf4f0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r5, #62752 @ 0xf520 │ │ │ │ + rsceq sl, lr, #72 @ 0x48 │ │ │ │ + movweq r5, #62720 @ 0xf500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 120c10 <__cxa_atexit@plt+0x113df0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 120c18 <__cxa_atexit@plt+0x113df8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9338c <__cxa_atexit@plt+0x8656c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r6, #62488 @ 0xf418 │ │ │ │ + movweq r5, #62504 @ 0xf428 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 120c74 <__cxa_atexit@plt+0x113e54> │ │ │ │ ldr r1, [pc, #68] @ 120c7c <__cxa_atexit@plt+0x113e5c> │ │ │ │ ldr r0, [pc, #68] @ 120c80 <__cxa_atexit@plt+0x113e60> │ │ │ │ @@ -282508,29 +282508,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 120c64 <__cxa_atexit@plt+0x113e44> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movweq r6, #62424 @ 0xf3d8 │ │ │ │ + movweq r5, #62440 @ 0xf3e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 120cf4 <__cxa_atexit@plt+0x113ed4> │ │ │ │ ldr r1, [pc, #68] @ 120cfc <__cxa_atexit@plt+0x113edc> │ │ │ │ ldr r0, [pc, #68] @ 120d00 <__cxa_atexit@plt+0x113ee0> │ │ │ │ @@ -282540,45 +282540,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 120ce4 <__cxa_atexit@plt+0x113ec4> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movweq r6, #62296 @ 0xf358 │ │ │ │ + movweq r5, #62312 @ 0xf368 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 120d50 <__cxa_atexit@plt+0x113f30> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 120d58 <__cxa_atexit@plt+0x113f38> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r6, #62168 @ 0xf2d8 │ │ │ │ + movweq r5, #62184 @ 0xf2e8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -282587,15 +282587,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -282698,28 +282698,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 120f8c <__cxa_atexit@plt+0x11416c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - movweq r6, #61788 @ 0xf15c │ │ │ │ - movweq r6, #61800 @ 0xf168 │ │ │ │ - movweq r6, #61748 @ 0xf134 │ │ │ │ + movweq r5, #61804 @ 0xf16c │ │ │ │ + movweq r5, #61816 @ 0xf178 │ │ │ │ + movweq r5, #61764 @ 0xf144 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 121034 <__cxa_atexit@plt+0x114214> │ │ │ │ @@ -282752,22 +282752,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 12104c <__cxa_atexit@plt+0x11422c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r6, #61568 @ 0xf080 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r5, #61584 @ 0xf090 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - movweq r6, #61592 @ 0xf098 │ │ │ │ - movweq r6, #61528 @ 0xf058 │ │ │ │ + movweq r5, #61608 @ 0xf0a8 │ │ │ │ + movweq r5, #61544 @ 0xf068 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1210c4 <__cxa_atexit@plt+0x1142a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ @@ -282788,31 +282788,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #1 │ │ │ │ str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #32] @ 1210f4 <__cxa_atexit@plt+0x1142d4> │ │ │ │ ldr r7, [pc, #32] @ 1210f8 <__cxa_atexit@plt+0x1142d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - movweq r5, #65440 @ 0xffa0 │ │ │ │ - movweq r6, #61444 @ 0xf004 │ │ │ │ - rsceq sl, lr, #36, 26 @ 0x900 │ │ │ │ - rsceq fp, lr, #108, 6 @ 0xb0000001 │ │ │ │ + movweq r4, #65456 @ 0xffb0 │ │ │ │ + movweq r5, #61460 @ 0xf014 │ │ │ │ + rsceq r9, lr, #36, 26 @ 0x900 │ │ │ │ + rsceq sl, lr, #108, 6 @ 0xb0000001 │ │ │ │ @ instruction: 0xfffe5c54 │ │ │ │ - rsceq sl, lr, #84, 26 @ 0x1500 │ │ │ │ + rsceq r9, lr, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 121180 <__cxa_atexit@plt+0x114360> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -282835,25 +282835,25 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - movweq r5, #65240 @ 0xfed8 │ │ │ │ - movweq r5, #65220 @ 0xfec4 │ │ │ │ + movweq r4, #65256 @ 0xfee8 │ │ │ │ + movweq r4, #65236 @ 0xfed4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r1, r8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1212a8 <__cxa_atexit@plt+0x114488> │ │ │ │ @@ -282902,34 +282902,34 @@ │ │ │ │ ldr r5, [sp, #4] │ │ │ │ str lr, [r6, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [r6, #-4] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r1 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ muleq r0, ip, r1 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - movweq r5, #64984 @ 0xfdd8 │ │ │ │ + movweq r4, #65000 @ 0xfde8 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #160] @ 12138c <__cxa_atexit@plt+0x11456c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ @@ -282960,25 +282960,25 @@ │ │ │ │ str sl, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ sub r2, r3, #31 │ │ │ │ str r9, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffb30 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - movweq r5, #64764 @ 0xfcfc │ │ │ │ + movweq r4, #64780 @ 0xfd0c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12141c <__cxa_atexit@plt+0x1145fc> │ │ │ │ @@ -283002,21 +283002,21 @@ │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - movweq r5, #64592 @ 0xfc50 │ │ │ │ + movweq r4, #64608 @ 0xfc60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12148c <__cxa_atexit@plt+0x11466c> │ │ │ │ ldr r1, [pc, #68] @ 121494 <__cxa_atexit@plt+0x114674> │ │ │ │ ldr r0, [pc, #68] @ 121498 <__cxa_atexit@plt+0x114678> │ │ │ │ @@ -283026,29 +283026,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 12147c <__cxa_atexit@plt+0x11465c> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movweq r5, #64448 @ 0xfbc0 │ │ │ │ + movweq r4, #64464 @ 0xfbd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12150c <__cxa_atexit@plt+0x1146ec> │ │ │ │ ldr r1, [pc, #68] @ 121514 <__cxa_atexit@plt+0x1146f4> │ │ │ │ ldr r0, [pc, #68] @ 121518 <__cxa_atexit@plt+0x1146f8> │ │ │ │ @@ -283058,45 +283058,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 1214fc <__cxa_atexit@plt+0x1146dc> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movweq r5, #64320 @ 0xfb40 │ │ │ │ + movweq r4, #64336 @ 0xfb50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 121568 <__cxa_atexit@plt+0x114748> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 121570 <__cxa_atexit@plt+0x114750> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r5, #64192 @ 0xfac0 │ │ │ │ + movweq r4, #64208 @ 0xfad0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -283105,15 +283105,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -283216,28 +283216,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 1217a4 <__cxa_atexit@plt+0x114984> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - movweq r5, #63812 @ 0xf944 │ │ │ │ - movweq r5, #63824 @ 0xf950 │ │ │ │ - movweq r5, #63772 @ 0xf91c │ │ │ │ + movweq r4, #63828 @ 0xf954 │ │ │ │ + movweq r4, #63840 @ 0xf960 │ │ │ │ + movweq r4, #63788 @ 0xf92c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12184c <__cxa_atexit@plt+0x114a2c> │ │ │ │ @@ -283270,50 +283270,50 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 121864 <__cxa_atexit@plt+0x114a44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r5, #63592 @ 0xf868 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r4, #63608 @ 0xf878 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - movweq r5, #63616 @ 0xf880 │ │ │ │ - movweq r5, #63552 @ 0xf840 │ │ │ │ + movweq r4, #63632 @ 0xf890 │ │ │ │ + movweq r4, #63568 @ 0xf850 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1218b4 <__cxa_atexit@plt+0x114a94> │ │ │ │ ldr r1, [pc, #52] @ 1218bc <__cxa_atexit@plt+0x114a9c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ tst r8, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ beq 1218a4 <__cxa_atexit@plt+0x114a84> │ │ │ │ ldr r7, [r8, #35] @ 0x23 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #35] @ 0x23 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1219a4 <__cxa_atexit@plt+0x114b84> │ │ │ │ @@ -283356,27 +283356,27 @@ │ │ │ │ add r9, r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ stm r9, {r2, r3, lr} │ │ │ │ str sl, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r6, r3 │ │ │ │ b 1219b4 <__cxa_atexit@plt+0x114b94> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - movweq r5, #63236 @ 0xf704 │ │ │ │ - movweq r5, #63304 @ 0xf748 │ │ │ │ - movweq r5, #63236 @ 0xf704 │ │ │ │ - movweq r5, #63276 @ 0xf72c │ │ │ │ - movweq r5, #63272 @ 0xf728 │ │ │ │ + movweq r4, #63252 @ 0xf714 │ │ │ │ + movweq r4, #63320 @ 0xf758 │ │ │ │ + movweq r4, #63252 @ 0xf714 │ │ │ │ + movweq r4, #63292 @ 0xf73c │ │ │ │ + movweq r4, #63288 @ 0xf738 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 121a60 <__cxa_atexit@plt+0x114c40> │ │ │ │ @@ -283403,24 +283403,24 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str ip, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r5, #62988 @ 0xf60c │ │ │ │ - movweq r5, #62960 @ 0xf5f0 │ │ │ │ + movweq r4, #63004 @ 0xf61c │ │ │ │ + movweq r4, #62976 @ 0xf600 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 121ad8 <__cxa_atexit@plt+0x114cb8> │ │ │ │ @@ -283476,26 +283476,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-12] │ │ │ │ add r3, r6, #8 │ │ │ │ stm r3, {r1, r2, ip} │ │ │ │ add r1, r6, #20 │ │ │ │ mov r6, lr │ │ │ │ stm r1, {r0, r8, r9} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - movweq r5, #62696 @ 0xf4e8 │ │ │ │ + movweq r4, #62712 @ 0xf4f8 │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -283519,21 +283519,21 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ stmdb r3, {r1, r2} │ │ │ │ str ip, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ stm lr, {r2, r8, r9} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - movweq r5, #62520 @ 0xf438 │ │ │ │ + movweq r4, #62536 @ 0xf448 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 121c9c <__cxa_atexit@plt+0x114e7c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldr r2, [r7, #20] │ │ │ │ @@ -283546,24 +283546,24 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ bhi 121ca4 <__cxa_atexit@plt+0x114e84> │ │ │ │ ldr r3, [pc, #52] @ 121cc0 <__cxa_atexit@plt+0x114ea0> │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 121cbc <__cxa_atexit@plt+0x114e9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - movweq r5, #62376 @ 0xf3a8 │ │ │ │ - rsceq sl, lr, #176, 14 @ 0x2c00000 │ │ │ │ + movweq r4, #62392 @ 0xf3b8 │ │ │ │ + rsceq r9, lr, #176, 14 @ 0x2c00000 │ │ │ │ @ instruction: 0xfffe79a0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, lr │ │ │ │ bhi 121d48 <__cxa_atexit@plt+0x114f28> │ │ │ │ @@ -283589,24 +283589,24 @@ │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, lr │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r5, #62240 @ 0xf320 │ │ │ │ - movweq r5, #62216 @ 0xf308 │ │ │ │ + movweq r4, #62256 @ 0xf330 │ │ │ │ + movweq r4, #62232 @ 0xf318 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, lr │ │ │ │ bhi 121df8 <__cxa_atexit@plt+0x114fd8> │ │ │ │ @@ -283633,24 +283633,24 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, lr │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r5, #62064 @ 0xf270 │ │ │ │ - movweq r5, #62044 @ 0xf25c │ │ │ │ + movweq r4, #62080 @ 0xf280 │ │ │ │ + movweq r4, #62060 @ 0xf26c │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub ip, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, ip │ │ │ │ @@ -283699,27 +283699,27 @@ │ │ │ │ str fp, [r3, #28] │ │ │ │ ldr r4, [pc, #60] @ 121f28 <__cxa_atexit@plt+0x115108> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ str r4, [r5, #-4] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r5, ip │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xfffff2f4 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ - movweq r5, #61748 @ 0xf134 │ │ │ │ - rsceq sl, lr, #4, 12 @ 0x400000 │ │ │ │ + movweq r4, #61764 @ 0xf144 │ │ │ │ + rsceq r9, lr, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 121f60 <__cxa_atexit@plt+0x115140> │ │ │ │ ldr r3, [pc, #32] @ 121f70 <__cxa_atexit@plt+0x115150> │ │ │ │ @@ -283729,26 +283729,26 @@ │ │ │ │ mov r8, r9 │ │ │ │ b 9330c <__cxa_atexit@plt+0x864ec> │ │ │ │ ldr r7, [pc, #12] @ 121f74 <__cxa_atexit@plt+0x115154> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq sl, lr, #224, 10 @ 0x38000000 │ │ │ │ - rsceq sl, lr, #188, 10 @ 0x2f000000 │ │ │ │ + rsceq r9, lr, #224, 10 @ 0x38000000 │ │ │ │ + rsceq r9, lr, #188, 10 @ 0x2f000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 121f9c <__cxa_atexit@plt+0x11517c> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq sl, lr, #148, 10 @ 0x25000000 │ │ │ │ + rsceq r9, lr, #148, 10 @ 0x25000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 12207c <__cxa_atexit@plt+0x11525c> │ │ │ │ @@ -283794,31 +283794,31 @@ │ │ │ │ ldr r2, [pc, #88] @ 1220bc <__cxa_atexit@plt+0x11529c> │ │ │ │ ldr r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r5, {r2, r8, r9} │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #40] @ 1220b8 <__cxa_atexit@plt+0x115298> │ │ │ │ ldr r4, [sp] │ │ │ │ ldr sl, [sp, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffec10 │ │ │ │ @ instruction: 0xffffe884 │ │ │ │ @ instruction: 0xffffe0c8 │ │ │ │ @ instruction: 0xffffea14 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - rsceq sl, lr, #164, 8 @ 0xa4000000 │ │ │ │ + rsceq r9, lr, #164, 8 @ 0xa4000000 │ │ │ │ @ instruction: 0xffffdb5c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 122108 <__cxa_atexit@plt+0x1152e8> │ │ │ │ @@ -283871,27 +283871,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add sl, r6, #12 │ │ │ │ str r1, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ add r0, r0, #2 │ │ │ │ stm sl, {r0, r1, r2, r9} │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - movweq r4, #65312 @ 0xff20 │ │ │ │ - movweq r4, #65296 @ 0xff10 │ │ │ │ - rsceq r9, lr, #64, 20 @ 0x40000 │ │ │ │ + movweq r3, #65328 @ 0xff30 │ │ │ │ + movweq r3, #65312 @ 0xff20 │ │ │ │ + rsceq r8, lr, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 122260 <__cxa_atexit@plt+0x115440> │ │ │ │ @@ -283915,21 +283915,21 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ str r9, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ sub r3, r6, #7 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r4, #65144 @ 0xfe78 │ │ │ │ - rsceq r9, lr, #176, 18 @ 0x2c0000 │ │ │ │ - movweq r4, #65112 @ 0xfe58 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r3, #65160 @ 0xfe88 │ │ │ │ + rsceq r8, lr, #176, 18 @ 0x2c0000 │ │ │ │ + movweq r3, #65128 @ 0xfe68 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1222d0 <__cxa_atexit@plt+0x1154b0> │ │ │ │ ldr r1, [pc, #68] @ 1222d8 <__cxa_atexit@plt+0x1154b8> │ │ │ │ ldr r0, [pc, #68] @ 1222dc <__cxa_atexit@plt+0x1154bc> │ │ │ │ @@ -283939,29 +283939,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 1222c0 <__cxa_atexit@plt+0x1154a0> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movweq r4, #64892 @ 0xfd7c │ │ │ │ + movweq r3, #64908 @ 0xfd8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 122350 <__cxa_atexit@plt+0x115530> │ │ │ │ ldr r1, [pc, #68] @ 122358 <__cxa_atexit@plt+0x115538> │ │ │ │ ldr r0, [pc, #68] @ 12235c <__cxa_atexit@plt+0x11553c> │ │ │ │ @@ -283971,45 +283971,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 122340 <__cxa_atexit@plt+0x115520> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movweq r4, #64764 @ 0xfcfc │ │ │ │ + movweq r3, #64780 @ 0xfd0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1223ac <__cxa_atexit@plt+0x11558c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 1223b4 <__cxa_atexit@plt+0x115594> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r4, #64636 @ 0xfc7c │ │ │ │ + movweq r3, #64652 @ 0xfc8c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -284018,15 +284018,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -284129,28 +284129,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 1225e8 <__cxa_atexit@plt+0x1157c8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - movweq r4, #64256 @ 0xfb00 │ │ │ │ - movweq r4, #64268 @ 0xfb0c │ │ │ │ - movweq r4, #64216 @ 0xfad8 │ │ │ │ + movweq r3, #64272 @ 0xfb10 │ │ │ │ + movweq r3, #64284 @ 0xfb1c │ │ │ │ + movweq r3, #64232 @ 0xfae8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 122690 <__cxa_atexit@plt+0x115870> │ │ │ │ @@ -284183,22 +284183,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 1226a8 <__cxa_atexit@plt+0x115888> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r4, #64036 @ 0xfa24 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r3, #64052 @ 0xfa34 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - movweq r4, #64060 @ 0xfa3c │ │ │ │ - movweq r4, #63996 @ 0xf9fc │ │ │ │ + movweq r3, #64076 @ 0xfa4c │ │ │ │ + movweq r3, #64012 @ 0xfa0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 122728 <__cxa_atexit@plt+0x115908> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -284221,26 +284221,26 @@ │ │ │ │ ldr r0, [pc, #64] @ 122750 <__cxa_atexit@plt+0x115930> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #12] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq r9, lr, #12, 14 @ 0x300000 │ │ │ │ - movweq r4, #63788 @ 0xf92c │ │ │ │ - movweq r4, #63884 @ 0xf98c │ │ │ │ - movweq r4, #63860 @ 0xf974 │ │ │ │ + rsceq r8, lr, #12, 14 @ 0x300000 │ │ │ │ + movweq r3, #63804 @ 0xf93c │ │ │ │ + movweq r3, #63900 @ 0xf99c │ │ │ │ + movweq r3, #63876 @ 0xf984 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1227cc <__cxa_atexit@plt+0x1159ac> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -284262,25 +284262,25 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - movweq r4, #63624 @ 0xf888 │ │ │ │ - movweq r4, #63604 @ 0xf874 │ │ │ │ + movweq r3, #63640 @ 0xf898 │ │ │ │ + movweq r3, #63620 @ 0xf884 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r1, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1228e4 <__cxa_atexit@plt+0x115ac4> │ │ │ │ @@ -284325,35 +284325,35 @@ │ │ │ │ stm r5, {r1, r8, r9} │ │ │ │ str lr, [r6, #8] │ │ │ │ str sl, [r6, #-12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r1 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - movweq r4, #63380 @ 0xf794 │ │ │ │ + movweq r3, #63396 @ 0xf7a4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [pc, #152] @ 1229cc <__cxa_atexit@plt+0x115bac> │ │ │ │ mov r2, r5 │ │ │ │ @@ -284382,27 +284382,27 @@ │ │ │ │ str lr, [r6, #-12] │ │ │ │ add lr, r6, #12 │ │ │ │ stmdb r6, {r2, ip} │ │ │ │ str r2, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ str r0, [r5, #8] │ │ │ │ stm lr, {r1, r8, sl} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffb40 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - movweq r4, #63148 @ 0xf6ac │ │ │ │ + movweq r3, #63164 @ 0xf6bc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 122a48 <__cxa_atexit@plt+0x115c28> │ │ │ │ @@ -284421,21 +284421,21 @@ │ │ │ │ str lr, [r3, #-12] │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ stmdb r3, {r1, r9} │ │ │ │ stm lr, {r1, r2, r8, sl} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ - movweq r4, #62988 @ 0xf60c │ │ │ │ + movweq r3, #63004 @ 0xf61c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 122aa8 <__cxa_atexit@plt+0x115c88> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -284453,16 +284453,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 122ac8 <__cxa_atexit@plt+0x115ca8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - movweq r4, #62868 @ 0xf594 │ │ │ │ - rsceq r9, lr, #140, 18 @ 0x230000 │ │ │ │ + movweq r3, #62884 @ 0xf5a4 │ │ │ │ + rsceq r8, lr, #140, 18 @ 0x230000 │ │ │ │ @ instruction: 0xfffe3d54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 122b28 <__cxa_atexit@plt+0x115d08> │ │ │ │ ldr r1, [pc, #68] @ 122b30 <__cxa_atexit@plt+0x115d10> │ │ │ │ @@ -284473,29 +284473,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 122b18 <__cxa_atexit@plt+0x115cf8> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movweq r4, #62756 @ 0xf524 │ │ │ │ + movweq r3, #62772 @ 0xf534 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 122ba8 <__cxa_atexit@plt+0x115d88> │ │ │ │ ldr r1, [pc, #68] @ 122bb0 <__cxa_atexit@plt+0x115d90> │ │ │ │ ldr r0, [pc, #68] @ 122bb4 <__cxa_atexit@plt+0x115d94> │ │ │ │ @@ -284505,45 +284505,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 122b98 <__cxa_atexit@plt+0x115d78> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movweq r4, #62628 @ 0xf4a4 │ │ │ │ + movweq r3, #62644 @ 0xf4b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 122c04 <__cxa_atexit@plt+0x115de4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 122c0c <__cxa_atexit@plt+0x115dec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r4, #62500 @ 0xf424 │ │ │ │ + movweq r3, #62516 @ 0xf434 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -284552,15 +284552,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -284663,28 +284663,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 122e40 <__cxa_atexit@plt+0x116020> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - movweq r4, #62120 @ 0xf2a8 │ │ │ │ - movweq r4, #62132 @ 0xf2b4 │ │ │ │ - movweq r4, #62080 @ 0xf280 │ │ │ │ + movweq r3, #62136 @ 0xf2b8 │ │ │ │ + movweq r3, #62148 @ 0xf2c4 │ │ │ │ + movweq r3, #62096 @ 0xf290 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 122ee8 <__cxa_atexit@plt+0x1160c8> │ │ │ │ @@ -284717,22 +284717,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 122f00 <__cxa_atexit@plt+0x1160e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r4, #61900 @ 0xf1cc │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r3, #61916 @ 0xf1dc │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - movweq r4, #61924 @ 0xf1e4 │ │ │ │ - movweq r4, #61860 @ 0xf1a4 │ │ │ │ + movweq r3, #61940 @ 0xf1f4 │ │ │ │ + movweq r3, #61876 @ 0xf1b4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 122f78 <__cxa_atexit@plt+0x116158> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ @@ -284753,31 +284753,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #1 │ │ │ │ str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #32] @ 122fa8 <__cxa_atexit@plt+0x116188> │ │ │ │ ldr r7, [pc, #32] @ 122fac <__cxa_atexit@plt+0x11618c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - movweq r4, #61676 @ 0xf0ec │ │ │ │ - movweq r4, #61776 @ 0xf150 │ │ │ │ - rsceq r8, lr, #112, 28 @ 0x700 │ │ │ │ - rsceq r9, lr, #184, 8 @ 0xb8000000 │ │ │ │ + movweq r3, #61692 @ 0xf0fc │ │ │ │ + movweq r3, #61792 @ 0xf160 │ │ │ │ + rsceq r7, lr, #112, 28 @ 0x700 │ │ │ │ + rsceq r8, lr, #184, 8 @ 0xb8000000 │ │ │ │ @ instruction: 0xfffe3da0 │ │ │ │ - rsceq r8, lr, #160, 28 @ 0xa00 │ │ │ │ + rsceq r7, lr, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 123034 <__cxa_atexit@plt+0x116214> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -284800,25 +284800,25 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - movweq r4, #61476 @ 0xf024 │ │ │ │ - movweq r4, #61456 @ 0xf010 │ │ │ │ + movweq r3, #61492 @ 0xf034 │ │ │ │ + movweq r3, #61472 @ 0xf020 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, lr │ │ │ │ bhi 1230e0 <__cxa_atexit@plt+0x1162c0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -284843,24 +284843,24 @@ │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, lr │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r3, #65416 @ 0xff88 │ │ │ │ - movweq r3, #65392 @ 0xff70 │ │ │ │ + movweq r2, #65432 @ 0xff98 │ │ │ │ + movweq r2, #65408 @ 0xff80 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -284917,24 +284917,24 @@ │ │ │ │ str r9, [r6, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r6, {r0, r1} │ │ │ │ add r0, r6, #8 │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r6, r3 │ │ │ │ stm r0, {r8, ip, lr} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - movweq r3, #65128 @ 0xfe68 │ │ │ │ + movweq r2, #65144 @ 0xfe78 │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -284958,20 +284958,20 @@ │ │ │ │ stmdb r3, {r0, r1} │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ str r2, [r3, #-12] │ │ │ │ stm r0, {r8, ip, lr} │ │ │ │ str sl, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - movweq r3, #64960 @ 0xfdc0 │ │ │ │ + movweq r2, #64976 @ 0xfdd0 │ │ │ │ @ instruction: 0xfffffa6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12331c <__cxa_atexit@plt+0x1164fc> │ │ │ │ ldr r1, [pc, #68] @ 123324 <__cxa_atexit@plt+0x116504> │ │ │ │ @@ -284982,29 +284982,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 12330c <__cxa_atexit@plt+0x1164ec> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movweq r3, #64816 @ 0xfd30 │ │ │ │ + movweq r2, #64832 @ 0xfd40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12339c <__cxa_atexit@plt+0x11657c> │ │ │ │ ldr r1, [pc, #68] @ 1233a4 <__cxa_atexit@plt+0x116584> │ │ │ │ ldr r0, [pc, #68] @ 1233a8 <__cxa_atexit@plt+0x116588> │ │ │ │ @@ -285014,45 +285014,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 12338c <__cxa_atexit@plt+0x11656c> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movweq r3, #64688 @ 0xfcb0 │ │ │ │ + movweq r2, #64704 @ 0xfcc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1233f8 <__cxa_atexit@plt+0x1165d8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 123400 <__cxa_atexit@plt+0x1165e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r3, #64560 @ 0xfc30 │ │ │ │ + movweq r2, #64576 @ 0xfc40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -285061,15 +285061,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -285172,28 +285172,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 123634 <__cxa_atexit@plt+0x116814> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - movweq r3, #64180 @ 0xfab4 │ │ │ │ - movweq r3, #64192 @ 0xfac0 │ │ │ │ - movweq r3, #64140 @ 0xfa8c │ │ │ │ + movweq r2, #64196 @ 0xfac4 │ │ │ │ + movweq r2, #64208 @ 0xfad0 │ │ │ │ + movweq r2, #64156 @ 0xfa9c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1236dc <__cxa_atexit@plt+0x1168bc> │ │ │ │ @@ -285226,22 +285226,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 1236f4 <__cxa_atexit@plt+0x1168d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r3, #63960 @ 0xf9d8 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r2, #63976 @ 0xf9e8 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - movweq r3, #63984 @ 0xf9f0 │ │ │ │ - movweq r3, #63920 @ 0xf9b0 │ │ │ │ + movweq r2, #64000 @ 0xfa00 │ │ │ │ + movweq r2, #63936 @ 0xf9c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 123798 <__cxa_atexit@plt+0x116978> │ │ │ │ ldr r1, [pc, #160] @ 1237b4 <__cxa_atexit@plt+0x116994> │ │ │ │ ldr r2, [pc, #160] @ 1237b8 <__cxa_atexit@plt+0x116998> │ │ │ │ @@ -285266,33 +285266,33 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [pc, #88] @ 1237c0 <__cxa_atexit@plt+0x1169a0> │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r6, {r3, r7} │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - movweq r3, #63740 @ 0xf8fc │ │ │ │ + movweq r2, #63756 @ 0xf90c │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - movweq r3, #64020 @ 0xfa14 │ │ │ │ + movweq r2, #64036 @ 0xfa24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 123830 <__cxa_atexit@plt+0x116a10> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -285311,17 +285311,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - movweq r3, #63876 @ 0xf984 │ │ │ │ + movweq r2, #63892 @ 0xf994 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 123874 <__cxa_atexit@plt+0x116a54> │ │ │ │ @@ -285331,16 +285331,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r3, #63780 @ 0xf924 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r2, #63796 @ 0xf934 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -285415,27 +285415,27 @@ │ │ │ │ add r9, r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ stm r9, {r2, r3, lr} │ │ │ │ str sl, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r6, r3 │ │ │ │ b 1239e0 <__cxa_atexit@plt+0x116bc0> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - movweq r3, #63192 @ 0xf6d8 │ │ │ │ + movweq r2, #63208 @ 0xf6e8 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - movweq r3, #63252 @ 0xf714 │ │ │ │ - movweq r3, #63232 @ 0xf700 │ │ │ │ - movweq r3, #63228 @ 0xf6fc │ │ │ │ + movweq r2, #63268 @ 0xf724 │ │ │ │ + movweq r2, #63248 @ 0xf710 │ │ │ │ + movweq r2, #63244 @ 0xf70c │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 123a8c <__cxa_atexit@plt+0x116c6c> │ │ │ │ @@ -285462,24 +285462,24 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str ip, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r3, #62944 @ 0xf5e0 │ │ │ │ - movweq r3, #62916 @ 0xf5c4 │ │ │ │ + movweq r2, #62960 @ 0xf5f0 │ │ │ │ + movweq r2, #62932 @ 0xf5d4 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 123b04 <__cxa_atexit@plt+0x116ce4> │ │ │ │ @@ -285535,26 +285535,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-12] │ │ │ │ add r3, r6, #8 │ │ │ │ stm r3, {r1, r2, ip} │ │ │ │ add r1, r6, #20 │ │ │ │ mov r6, lr │ │ │ │ stm r1, {r0, r8, r9} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - movweq r3, #62652 @ 0xf4bc │ │ │ │ + movweq r2, #62668 @ 0xf4cc │ │ │ │ @ instruction: 0xfffff960 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -285578,37 +285578,37 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ stmdb r3, {r1, r2} │ │ │ │ str ip, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ stm lr, {r2, r8, r9} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff8e8 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - movweq r3, #62476 @ 0xf40c │ │ │ │ + movweq r2, #62492 @ 0xf41c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 123ca8 <__cxa_atexit@plt+0x116e88> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 123cb0 <__cxa_atexit@plt+0x116e90> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r3, #62336 @ 0xf380 │ │ │ │ + movweq r2, #62352 @ 0xf390 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -285642,24 +285642,24 @@ │ │ │ │ mov r8, r1 │ │ │ │ sub r0, r6, #51 @ 0x33 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r3, #-8] │ │ │ │ str r0, [r3, #-4] │ │ │ │ str r2, [r3, #-40] @ 0xffffffd8 │ │ │ │ str ip, [r3, #-36] @ 0xffffffdc │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, r3 │ │ │ │ b 123d6c <__cxa_atexit@plt+0x116f4c> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - movweq r3, #62220 @ 0xf30c │ │ │ │ + movweq r2, #62236 @ 0xf31c │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xfffff3c8 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -285691,15 +285691,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffecb0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - rsceq r8, lr, #20, 14 @ 0x500000 │ │ │ │ + rsceq r7, lr, #20, 14 @ 0x500000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 123e50 <__cxa_atexit@plt+0x117030> │ │ │ │ ldr r3, [pc, #32] @ 123e60 <__cxa_atexit@plt+0x117040> │ │ │ │ @@ -285709,26 +285709,26 @@ │ │ │ │ mov r8, r9 │ │ │ │ b 9330c <__cxa_atexit@plt+0x864ec> │ │ │ │ ldr r7, [pc, #12] @ 123e64 <__cxa_atexit@plt+0x117044> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r8, lr, #248, 12 @ 0xf800000 │ │ │ │ - rsceq r8, lr, #204, 12 @ 0xcc00000 │ │ │ │ + rsceq r7, lr, #248, 12 @ 0xf800000 │ │ │ │ + rsceq r7, lr, #204, 12 @ 0xcc00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 123e8c <__cxa_atexit@plt+0x11706c> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r8, lr, #164, 12 @ 0xa400000 │ │ │ │ + rsceq r7, lr, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ mov ip, fp │ │ │ │ cmp r3, r6 │ │ │ │ @@ -285760,31 +285760,31 @@ │ │ │ │ stm r1, {r0, fp, lr} │ │ │ │ bhi 123f44 <__cxa_atexit@plt+0x117124> │ │ │ │ ldr r2, [pc, #72] @ 123f6c <__cxa_atexit@plt+0x11714c> │ │ │ │ mov fp, ip │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ mov fp, ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #28] @ 123f68 <__cxa_atexit@plt+0x117148> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xffffe1e4 │ │ │ │ @ instruction: 0xffffe904 │ │ │ │ - rsceq r8, lr, #232, 10 @ 0x3a000000 │ │ │ │ + rsceq r7, lr, #232, 10 @ 0x3a000000 │ │ │ │ @ instruction: 0xffffbc9c │ │ │ │ - rsceq r8, lr, #0, 10 │ │ │ │ + rsceq r7, lr, #0, 10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 124004 <__cxa_atexit@plt+0x1171e4> │ │ │ │ ldr lr, [pc, #160] @ 124034 <__cxa_atexit@plt+0x117214> │ │ │ │ @@ -285826,21 +285826,21 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - movweq r3, #61552 @ 0xf070 │ │ │ │ - rsceq r8, lr, #92, 8 @ 0x5c000000 │ │ │ │ - movweq r3, #61444 @ 0xf004 │ │ │ │ + movweq r2, #61568 @ 0xf080 │ │ │ │ + rsceq r7, lr, #92, 8 @ 0x5c000000 │ │ │ │ + movweq r2, #61460 @ 0xf014 │ │ │ │ @ instruction: 0xffff5f28 │ │ │ │ - movweq r3, #61508 @ 0xf044 │ │ │ │ - movweq r3, #61964 @ 0xf20c │ │ │ │ - rsceq r8, lr, #32, 8 @ 0x20000000 │ │ │ │ + movweq r2, #61524 @ 0xf054 │ │ │ │ + movweq r2, #61980 @ 0xf21c │ │ │ │ + rsceq r7, lr, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2], #-24 @ 0xffffffe8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -285861,18 +285861,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff5e80 │ │ │ │ - movweq r2, #65436 @ 0xff9c │ │ │ │ - movweq r3, #61796 @ 0xf164 │ │ │ │ - rsceq r8, lr, #204, 6 @ 0x30000003 │ │ │ │ - movweq r2, #65396 @ 0xff74 │ │ │ │ + movweq r1, #65452 @ 0xffac │ │ │ │ + movweq r2, #61812 @ 0xf174 │ │ │ │ + rsceq r7, lr, #204, 6 @ 0x30000003 │ │ │ │ + movweq r1, #65412 @ 0xff84 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12411c <__cxa_atexit@plt+0x1172fc> │ │ │ │ ldr r3, [pc, #48] @ 124124 <__cxa_atexit@plt+0x117304> │ │ │ │ @@ -285924,27 +285924,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add sl, r6, #12 │ │ │ │ str r1, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ add r0, r0, #2 │ │ │ │ stm sl, {r0, r1, r2, r9} │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - movweq r2, #65292 @ 0xff0c │ │ │ │ - movweq r2, #65276 @ 0xfefc │ │ │ │ - rsceq r7, lr, #44, 20 @ 0x2c000 │ │ │ │ + movweq r1, #65308 @ 0xff1c │ │ │ │ + movweq r1, #65292 @ 0xff0c │ │ │ │ + rsceq r6, lr, #44, 20 @ 0x2c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 124274 <__cxa_atexit@plt+0x117454> │ │ │ │ @@ -285968,21 +285968,21 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ str r9, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ sub r3, r6, #7 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r2, #65124 @ 0xfe64 │ │ │ │ - rsceq r7, lr, #156, 18 @ 0x270000 │ │ │ │ - movweq r2, #65092 @ 0xfe44 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r1, #65140 @ 0xfe74 │ │ │ │ + rsceq r6, lr, #156, 18 @ 0x270000 │ │ │ │ + movweq r1, #65108 @ 0xfe54 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1242d4 <__cxa_atexit@plt+0x1174b4> │ │ │ │ ldr r3, [pc, #48] @ 1242dc <__cxa_atexit@plt+0x1174bc> │ │ │ │ @@ -286034,27 +286034,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add sl, r6, #12 │ │ │ │ str r1, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ add r0, r0, #2 │ │ │ │ stm sl, {r0, r1, r2, r9} │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - movweq r2, #64852 @ 0xfd54 │ │ │ │ - movweq r2, #64836 @ 0xfd44 │ │ │ │ - rsceq r7, lr, #116, 16 @ 0x740000 │ │ │ │ + movweq r1, #64868 @ 0xfd64 │ │ │ │ + movweq r1, #64852 @ 0xfd54 │ │ │ │ + rsceq r6, lr, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12442c <__cxa_atexit@plt+0x11760c> │ │ │ │ @@ -286078,21 +286078,21 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ str r9, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ sub r3, r6, #7 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r2, #64684 @ 0xfcac │ │ │ │ - rsceq r7, lr, #228, 14 @ 0x3900000 │ │ │ │ - movweq r2, #64652 @ 0xfc8c │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r1, #64700 @ 0xfcbc │ │ │ │ + rsceq r6, lr, #228, 14 @ 0x3900000 │ │ │ │ + movweq r1, #64668 @ 0xfc9c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1244b4 <__cxa_atexit@plt+0x117694> │ │ │ │ ldr r2, [pc, #120] @ 1244dc <__cxa_atexit@plt+0x1176bc> │ │ │ │ @@ -286112,27 +286112,27 @@ │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1244e0 <__cxa_atexit@plt+0x1176c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - movweq r2, #64432 @ 0xfbb0 │ │ │ │ - rsceq r7, lr, #116, 30 @ 0x1d0 │ │ │ │ + movweq r1, #64448 @ 0xfbc0 │ │ │ │ + rsceq r6, lr, #116, 30 @ 0x1d0 │ │ │ │ @ instruction: 0xfffe0ab4 │ │ │ │ @ instruction: 0xfffe0b90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 124544 <__cxa_atexit@plt+0x117724> │ │ │ │ @@ -286144,29 +286144,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 124534 <__cxa_atexit@plt+0x117714> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movweq r2, #64264 @ 0xfb08 │ │ │ │ + movweq r1, #64280 @ 0xfb18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1245c4 <__cxa_atexit@plt+0x1177a4> │ │ │ │ ldr r1, [pc, #68] @ 1245cc <__cxa_atexit@plt+0x1177ac> │ │ │ │ ldr r0, [pc, #68] @ 1245d0 <__cxa_atexit@plt+0x1177b0> │ │ │ │ @@ -286176,45 +286176,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 1245b4 <__cxa_atexit@plt+0x117794> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movweq r2, #64136 @ 0xfa88 │ │ │ │ + movweq r1, #64152 @ 0xfa98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 124620 <__cxa_atexit@plt+0x117800> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 124628 <__cxa_atexit@plt+0x117808> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r2, #64008 @ 0xfa08 │ │ │ │ + movweq r1, #64024 @ 0xfa18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -286223,15 +286223,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -286334,28 +286334,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 12485c <__cxa_atexit@plt+0x117a3c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - movweq r2, #63628 @ 0xf88c │ │ │ │ - movweq r2, #63640 @ 0xf898 │ │ │ │ - movweq r2, #63588 @ 0xf864 │ │ │ │ + movweq r1, #63644 @ 0xf89c │ │ │ │ + movweq r1, #63656 @ 0xf8a8 │ │ │ │ + movweq r1, #63604 @ 0xf874 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 124904 <__cxa_atexit@plt+0x117ae4> │ │ │ │ @@ -286388,22 +286388,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 12491c <__cxa_atexit@plt+0x117afc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r2, #63408 @ 0xf7b0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r1, #63424 @ 0xf7c0 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - movweq r2, #63432 @ 0xf7c8 │ │ │ │ - movweq r2, #63368 @ 0xf788 │ │ │ │ + movweq r1, #63448 @ 0xf7d8 │ │ │ │ + movweq r1, #63384 @ 0xf798 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 124968 <__cxa_atexit@plt+0x117b48> │ │ │ │ add sl, r7, #8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -286413,18 +286413,18 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr r7, [r7, #28] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc138 <__cxa_atexit@plt+0x3ef318> │ │ │ │ + b 3dc390 <__cxa_atexit@plt+0x3cf570> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r2, #63180 @ 0xf6cc │ │ │ │ + movweq r1, #63196 @ 0xf6dc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1249e0 <__cxa_atexit@plt+0x117bc0> │ │ │ │ ldr lr, [pc, #84] @ 1249e8 <__cxa_atexit@plt+0x117bc8> │ │ │ │ @@ -286493,26 +286493,26 @@ │ │ │ │ add lr, r6, #16 │ │ │ │ str sl, [r6, #-12] │ │ │ │ str r6, [r5, #4] │ │ │ │ str ip, [r6, #8] │ │ │ │ str r2, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ stm lr, {r0, r1, r9} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - movweq r2, #62944 @ 0xf5e0 │ │ │ │ + movweq r1, #62960 @ 0xf5f0 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ mov r8, r4 │ │ │ │ @@ -286546,21 +286546,21 @@ │ │ │ │ str ip, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ sub r3, r6, #39 @ 0x27 │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r4, r8 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r8, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - movweq r2, #62744 @ 0xf518 │ │ │ │ + movweq r1, #62760 @ 0xf528 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 124bf0 <__cxa_atexit@plt+0x117dd0> │ │ │ │ ldr r1, [pc, #68] @ 124bf8 <__cxa_atexit@plt+0x117dd8> │ │ │ │ @@ -286571,29 +286571,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 124be0 <__cxa_atexit@plt+0x117dc0> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movweq r2, #62556 @ 0xf45c │ │ │ │ + movweq r1, #62572 @ 0xf46c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 124c70 <__cxa_atexit@plt+0x117e50> │ │ │ │ ldr r1, [pc, #68] @ 124c78 <__cxa_atexit@plt+0x117e58> │ │ │ │ ldr r0, [pc, #68] @ 124c7c <__cxa_atexit@plt+0x117e5c> │ │ │ │ @@ -286603,45 +286603,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 124c60 <__cxa_atexit@plt+0x117e40> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movweq r2, #62428 @ 0xf3dc │ │ │ │ + movweq r1, #62444 @ 0xf3ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 124ccc <__cxa_atexit@plt+0x117eac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 124cd4 <__cxa_atexit@plt+0x117eb4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r2, #62300 @ 0xf35c │ │ │ │ + movweq r1, #62316 @ 0xf36c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -286650,15 +286650,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -286761,28 +286761,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 124f08 <__cxa_atexit@plt+0x1180e8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - movweq r2, #61920 @ 0xf1e0 │ │ │ │ - movweq r2, #61932 @ 0xf1ec │ │ │ │ - movweq r2, #61880 @ 0xf1b8 │ │ │ │ + movweq r1, #61936 @ 0xf1f0 │ │ │ │ + movweq r1, #61948 @ 0xf1fc │ │ │ │ + movweq r1, #61896 @ 0xf1c8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 124fb0 <__cxa_atexit@plt+0x118190> │ │ │ │ @@ -286815,22 +286815,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 124fc8 <__cxa_atexit@plt+0x1181a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r2, #61700 @ 0xf104 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r1, #61716 @ 0xf114 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - movweq r2, #61724 @ 0xf11c │ │ │ │ - movweq r2, #61660 @ 0xf0dc │ │ │ │ + movweq r1, #61740 @ 0xf12c │ │ │ │ + movweq r1, #61676 @ 0xf0ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 125048 <__cxa_atexit@plt+0x118228> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -286853,26 +286853,26 @@ │ │ │ │ ldr r0, [pc, #64] @ 125070 <__cxa_atexit@plt+0x118250> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #12] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq r6, lr, #236, 26 @ 0x3b00 │ │ │ │ - movweq r2, #61452 @ 0xf00c │ │ │ │ - movweq r2, #61548 @ 0xf06c │ │ │ │ - movweq r2, #61524 @ 0xf054 │ │ │ │ + rsceq r5, lr, #236, 26 @ 0x3b00 │ │ │ │ + movweq r1, #61468 @ 0xf01c │ │ │ │ + movweq r1, #61564 @ 0xf07c │ │ │ │ + movweq r1, #61540 @ 0xf064 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1250ec <__cxa_atexit@plt+0x1182cc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -286894,25 +286894,25 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - movweq r1, #65384 @ 0xff68 │ │ │ │ - movweq r1, #65364 @ 0xff54 │ │ │ │ + movweq r0, #65400 @ 0xff78 │ │ │ │ + movweq r0, #65380 @ 0xff64 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, lr │ │ │ │ bhi 125198 <__cxa_atexit@plt+0x118378> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -286937,24 +286937,24 @@ │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, lr │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r1, #65232 @ 0xfed0 │ │ │ │ - movweq r1, #65208 @ 0xfeb8 │ │ │ │ + movweq r0, #65248 @ 0xfee0 │ │ │ │ + movweq r0, #65224 @ 0xfec8 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12521c <__cxa_atexit@plt+0x1183fc> │ │ │ │ @@ -287010,27 +287010,27 @@ │ │ │ │ stmdb r6, {r0, r2} │ │ │ │ add lr, r6, #8 │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ sub r2, r3, #35 @ 0x23 │ │ │ │ str r2, [r5, #8] │ │ │ │ stm lr, {r0, r1, r8, r9, sl} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ - movweq r1, #64924 @ 0xfd9c │ │ │ │ + movweq r0, #64940 @ 0xfdac │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 125358 <__cxa_atexit@plt+0x118538> │ │ │ │ @@ -287049,21 +287049,21 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ str r1, [r5] │ │ │ │ ldmdb r5, {r1, r8} │ │ │ │ str r2, [r5, #8] │ │ │ │ stmdb r3, {r0, r9} │ │ │ │ str r3, [r5, #4] │ │ │ │ stm lr, {r0, r1, r8, sl, ip} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ - movweq r1, #64764 @ 0xfcfc │ │ │ │ + movweq r0, #64780 @ 0xfd0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1253c8 <__cxa_atexit@plt+0x1185a8> │ │ │ │ ldr r1, [pc, #68] @ 1253d0 <__cxa_atexit@plt+0x1185b0> │ │ │ │ ldr r0, [pc, #68] @ 1253d4 <__cxa_atexit@plt+0x1185b4> │ │ │ │ @@ -287073,29 +287073,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 1253b8 <__cxa_atexit@plt+0x118598> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movweq r1, #64644 @ 0xfc84 │ │ │ │ + movweq r0, #64660 @ 0xfc94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 125448 <__cxa_atexit@plt+0x118628> │ │ │ │ ldr r1, [pc, #68] @ 125450 <__cxa_atexit@plt+0x118630> │ │ │ │ ldr r0, [pc, #68] @ 125454 <__cxa_atexit@plt+0x118634> │ │ │ │ @@ -287105,45 +287105,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 125438 <__cxa_atexit@plt+0x118618> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movweq r1, #64516 @ 0xfc04 │ │ │ │ + movweq r0, #64532 @ 0xfc14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1254a4 <__cxa_atexit@plt+0x118684> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 1254ac <__cxa_atexit@plt+0x11868c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r1, #64388 @ 0xfb84 │ │ │ │ + movweq r0, #64404 @ 0xfb94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -287152,15 +287152,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -287263,28 +287263,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 1256e0 <__cxa_atexit@plt+0x1188c0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - movweq r1, #64008 @ 0xfa08 │ │ │ │ - movweq r1, #64020 @ 0xfa14 │ │ │ │ - movweq r1, #63968 @ 0xf9e0 │ │ │ │ + movweq r0, #64024 @ 0xfa18 │ │ │ │ + movweq r0, #64036 @ 0xfa24 │ │ │ │ + movweq r0, #63984 @ 0xf9f0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 125788 <__cxa_atexit@plt+0x118968> │ │ │ │ @@ -287317,22 +287317,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 1257a0 <__cxa_atexit@plt+0x118980> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r1, #63788 @ 0xf92c │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r0, #63804 @ 0xf93c │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - movweq r1, #63812 @ 0xf944 │ │ │ │ - movweq r1, #63748 @ 0xf904 │ │ │ │ + movweq r0, #63828 @ 0xf954 │ │ │ │ + movweq r0, #63764 @ 0xf914 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 125818 <__cxa_atexit@plt+0x1189f8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ @@ -287353,31 +287353,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #1 │ │ │ │ str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #32] @ 125848 <__cxa_atexit@plt+0x118a28> │ │ │ │ ldr r7, [pc, #32] @ 12584c <__cxa_atexit@plt+0x118a2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - movweq r1, #63564 @ 0xf84c │ │ │ │ - movweq r1, #63664 @ 0xf8b0 │ │ │ │ - rsceq r6, lr, #208, 10 @ 0x34000000 │ │ │ │ - rsceq r6, lr, #24, 24 @ 0x1800 │ │ │ │ + movweq r0, #63580 @ 0xf85c │ │ │ │ + movweq r0, #63680 @ 0xf8c0 │ │ │ │ + rsceq r5, lr, #208, 10 @ 0x34000000 │ │ │ │ + rsceq r5, lr, #24, 24 @ 0x1800 │ │ │ │ @ instruction: 0xfffe1500 │ │ │ │ - rsceq r6, lr, #0, 12 │ │ │ │ + rsceq r5, lr, #0, 12 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1258d4 <__cxa_atexit@plt+0x118ab4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -287400,25 +287400,25 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - movweq r1, #63364 @ 0xf784 │ │ │ │ - movweq r1, #63344 @ 0xf770 │ │ │ │ + movweq r0, #63380 @ 0xf794 │ │ │ │ + movweq r0, #63360 @ 0xf780 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, lr │ │ │ │ bhi 125980 <__cxa_atexit@plt+0x118b60> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -287443,24 +287443,24 @@ │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, lr │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r1, #63208 @ 0xf6e8 │ │ │ │ - movweq r1, #63184 @ 0xf6d0 │ │ │ │ + movweq r0, #63224 @ 0xf6f8 │ │ │ │ + movweq r0, #63200 @ 0xf6e0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -287519,24 +287519,24 @@ │ │ │ │ str ip, [r6, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r6, {r0, r1} │ │ │ │ add r0, r6, #16 │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r6, r3 │ │ │ │ stm r0, {r9, sl, lr} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - movweq r1, #62912 @ 0xf5c0 │ │ │ │ + movweq r0, #62928 @ 0xf5d0 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -287560,20 +287560,20 @@ │ │ │ │ stmdb r3, {r0, r1} │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r3, #16 │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r8, [r3, #8] │ │ │ │ str ip, [r3, #12] │ │ │ │ stm r0, {r9, sl, lr} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - movweq r1, #62744 @ 0xf518 │ │ │ │ + movweq r0, #62760 @ 0xf528 │ │ │ │ @ instruction: 0xfffffa64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 125bc4 <__cxa_atexit@plt+0x118da4> │ │ │ │ ldr r1, [pc, #68] @ 125bcc <__cxa_atexit@plt+0x118dac> │ │ │ │ @@ -287584,29 +287584,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 125bb4 <__cxa_atexit@plt+0x118d94> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movweq r1, #62600 @ 0xf488 │ │ │ │ + movweq r0, #62616 @ 0xf498 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 125c44 <__cxa_atexit@plt+0x118e24> │ │ │ │ ldr r1, [pc, #68] @ 125c4c <__cxa_atexit@plt+0x118e2c> │ │ │ │ ldr r0, [pc, #68] @ 125c50 <__cxa_atexit@plt+0x118e30> │ │ │ │ @@ -287616,45 +287616,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 125c34 <__cxa_atexit@plt+0x118e14> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movweq r1, #62472 @ 0xf408 │ │ │ │ + movweq r0, #62488 @ 0xf418 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 125ca0 <__cxa_atexit@plt+0x118e80> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 125ca8 <__cxa_atexit@plt+0x118e88> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r1, #62344 @ 0xf388 │ │ │ │ + movweq r0, #62360 @ 0xf398 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -287663,15 +287663,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -287774,28 +287774,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 125edc <__cxa_atexit@plt+0x1190bc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - movweq r1, #61964 @ 0xf20c │ │ │ │ - movweq r1, #61976 @ 0xf218 │ │ │ │ - movweq r1, #61924 @ 0xf1e4 │ │ │ │ + movweq r0, #61980 @ 0xf21c │ │ │ │ + movweq r0, #61992 @ 0xf228 │ │ │ │ + movweq r0, #61940 @ 0xf1f4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 125f84 <__cxa_atexit@plt+0x119164> │ │ │ │ @@ -287828,22 +287828,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 125f9c <__cxa_atexit@plt+0x11917c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r1, #61744 @ 0xf130 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r0, #61760 @ 0xf140 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - movweq r1, #61768 @ 0xf148 │ │ │ │ - movweq r1, #61704 @ 0xf108 │ │ │ │ + movweq r0, #61784 @ 0xf158 │ │ │ │ + movweq r0, #61720 @ 0xf118 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 125ff8 <__cxa_atexit@plt+0x1191d8> │ │ │ │ ldr r1, [pc, #68] @ 126000 <__cxa_atexit@plt+0x1191e0> │ │ │ │ ldr r0, [pc, #68] @ 126004 <__cxa_atexit@plt+0x1191e4> │ │ │ │ @@ -287853,29 +287853,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 125fe8 <__cxa_atexit@plt+0x1191c8> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movweq r1, #61524 @ 0xf054 │ │ │ │ + movweq r0, #61540 @ 0xf064 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 126078 <__cxa_atexit@plt+0x119258> │ │ │ │ ldr r1, [pc, #68] @ 126080 <__cxa_atexit@plt+0x119260> │ │ │ │ ldr r0, [pc, #68] @ 126084 <__cxa_atexit@plt+0x119264> │ │ │ │ @@ -287885,45 +287885,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 126068 <__cxa_atexit@plt+0x119248> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movweq r0, #65492 @ 0xffd4 │ │ │ │ + movweq pc, #61412 @ 0xefe4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1260d4 <__cxa_atexit@plt+0x1192b4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 1260dc <__cxa_atexit@plt+0x1192bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r0, #65364 @ 0xff54 │ │ │ │ + movweq pc, #61284 @ 0xef64 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -287932,15 +287932,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -288043,28 +288043,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 126310 <__cxa_atexit@plt+0x1194f0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - movweq r0, #64984 @ 0xfdd8 │ │ │ │ - movweq r0, #64996 @ 0xfde4 │ │ │ │ - movweq r0, #64944 @ 0xfdb0 │ │ │ │ + movweq pc, #60904 @ 0xede8 @ │ │ │ │ + movweq pc, #60916 @ 0xedf4 @ │ │ │ │ + movweq pc, #60864 @ 0xedc0 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1263b8 <__cxa_atexit@plt+0x119598> │ │ │ │ @@ -288097,22 +288097,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 1263d0 <__cxa_atexit@plt+0x1195b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r0, #64764 @ 0xfcfc │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq pc, #60684 @ 0xed0c @ │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - movweq r0, #64788 @ 0xfd14 │ │ │ │ - movweq r0, #64724 @ 0xfcd4 │ │ │ │ + movweq pc, #60708 @ 0xed24 @ │ │ │ │ + movweq pc, #60644 @ 0xece4 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 126444 <__cxa_atexit@plt+0x119624> │ │ │ │ ldr lr, [pc, #92] @ 126450 <__cxa_atexit@plt+0x119630> │ │ │ │ @@ -288137,15 +288137,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - movweq r0, #64528 @ 0xfc10 │ │ │ │ + movweq pc, #60448 @ 0xec20 @ │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 126488 <__cxa_atexit@plt+0x119668> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ @@ -288185,18 +288185,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - movweq r0, #64668 @ 0xfc9c │ │ │ │ + movweq pc, #60588 @ 0xecac @ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 126594 <__cxa_atexit@plt+0x119774> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -288216,17 +288216,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - movweq r0, #64532 @ 0xfc14 │ │ │ │ + movweq pc, #60452 @ 0xec24 @ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1265dc <__cxa_atexit@plt+0x1197bc> │ │ │ │ @@ -288237,16 +288237,16 @@ │ │ │ │ add r7, r7, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r0, #64432 @ 0xfbb0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq pc, #60352 @ 0xebc0 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1266b4 <__cxa_atexit@plt+0x119894> │ │ │ │ ldr r1, [pc, #208] @ 1266d8 <__cxa_atexit@plt+0x1198b8> │ │ │ │ ldr r0, [pc, #208] @ 1266dc <__cxa_atexit@plt+0x1198bc> │ │ │ │ @@ -288280,36 +288280,36 @@ │ │ │ │ str r9, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ str r2, [r6, #28] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ str r9, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 1266e0 <__cxa_atexit@plt+0x1198c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 1266e4 <__cxa_atexit@plt+0x1198c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - movweq r0, #64008 @ 0xfa08 │ │ │ │ - movweq r0, #64144 @ 0xfa90 │ │ │ │ - rsceq r5, lr, #108, 14 @ 0x1b00000 │ │ │ │ + movweq pc, #59928 @ 0xea18 @ │ │ │ │ + movweq pc, #60064 @ 0xeaa0 @ │ │ │ │ + rsceq r4, lr, #108, 14 @ 0x1b00000 │ │ │ │ @ instruction: 0xfffdbb3c │ │ │ │ @ instruction: 0xfffdbd6c │ │ │ │ @ instruction: 0xfffdbbc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -288349,24 +288349,24 @@ │ │ │ │ ldr r7, [pc, #24] @ 1267a8 <__cxa_atexit@plt+0x119988> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - movweq r0, #63936 @ 0xf9c0 │ │ │ │ - rsceq r5, lr, #160, 12 @ 0xa000000 │ │ │ │ + movweq pc, #59856 @ 0xe9d0 @ │ │ │ │ + rsceq r4, lr, #160, 12 @ 0xa000000 │ │ │ │ @ instruction: 0xfffdba60 │ │ │ │ @ instruction: 0xfffdbc8c │ │ │ │ @ instruction: 0xfffdbaec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #24 │ │ │ │ mov sl, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 126884 <__cxa_atexit@plt+0x119a64> │ │ │ │ ldr lr, [pc, #180] @ 1268a0 <__cxa_atexit@plt+0x119a80> │ │ │ │ @@ -288411,17 +288411,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - movweq r0, #63524 @ 0xf824 │ │ │ │ + movweq pc, #59444 @ 0xe834 @ │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r6, [pc, #100] @ 126928 <__cxa_atexit@plt+0x119b08> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -288445,15 +288445,15 @@ │ │ │ │ str r2, [sl, #12] │ │ │ │ b 102084 <__cxa_atexit@plt+0xf5264> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -288468,15 +288468,15 @@ │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #16 │ │ │ │ str r1, [sl, #8] │ │ │ │ str r2, [sl, #12] │ │ │ │ b 102084 <__cxa_atexit@plt+0xf5264> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 126a10 <__cxa_atexit@plt+0x119bf0> │ │ │ │ @@ -288500,25 +288500,25 @@ │ │ │ │ str r7, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r8, r6 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -288533,18 +288533,18 @@ │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [r8, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ str r1, [r8, #20] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -288623,28 +288623,28 @@ │ │ │ │ ldm sp, {r8, fp} │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r3, #16 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ stm r2, {r0, r1, r3, lr} │ │ │ │ str ip, [r3, #36] @ 0x24 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r6, r3 │ │ │ │ b 126c00 <__cxa_atexit@plt+0x119de0> │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r8, #828] @ 0x33c │ │ │ │ ldr r0, [r8, #-12] │ │ │ │ mov r4, r8 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - movweq r0, #62660 @ 0xf4c4 │ │ │ │ - movweq r0, #62724 @ 0xf504 │ │ │ │ + movweq pc, #58580 @ 0xe4d4 @ │ │ │ │ + movweq pc, #58644 @ 0xe514 @ │ │ │ │ @ instruction: 0xfffff848 │ │ │ │ - movweq r0, #62696 @ 0xf4e8 │ │ │ │ - movweq r0, #62692 @ 0xf4e4 │ │ │ │ + movweq pc, #58616 @ 0xe4f8 @ │ │ │ │ + movweq pc, #58612 @ 0xe4f4 @ │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r8, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 126cbc <__cxa_atexit@plt+0x119e9c> │ │ │ │ @@ -288674,24 +288674,24 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ str fp, [r3, #8] │ │ │ │ mov r5, r8 │ │ │ │ ldm sp, {r8, fp} │ │ │ │ add lr, r3, #16 │ │ │ │ str ip, [r3, #12] │ │ │ │ stm lr, {r2, r9, sl} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r0, #62392 @ 0xf3b8 │ │ │ │ - movweq r0, #62360 @ 0xf398 │ │ │ │ + movweq pc, #58312 @ 0xe3c8 @ │ │ │ │ + movweq pc, #58280 @ 0xe3a8 @ │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 126d3c <__cxa_atexit@plt+0x119f1c> │ │ │ │ @@ -288753,27 +288753,27 @@ │ │ │ │ str r0, [r6, #16] │ │ │ │ str sl, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ str r8, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ mov r6, ip │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, ip │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffff438 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - movweq r0, #62076 @ 0xf27c │ │ │ │ + movweq pc, #57996 @ 0xe28c @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 126eb0 <__cxa_atexit@plt+0x11a090> │ │ │ │ @@ -288799,20 +288799,20 @@ │ │ │ │ add r0, r3, #16 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ stm r0, {r2, sl, lr} │ │ │ │ str r8, [r3, #28] │ │ │ │ str ip, [r3, #32] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - movweq r0, #61896 @ 0xf1c8 │ │ │ │ + movweq pc, #57816 @ 0xe1d8 @ │ │ │ │ @ instruction: 0xfffff344 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 126f24 <__cxa_atexit@plt+0x11a104> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -288836,17 +288836,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 126f48 <__cxa_atexit@plt+0x11a128> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - movweq r0, #61736 @ 0xf128 │ │ │ │ - movweq r0, #61836 @ 0xf18c │ │ │ │ - rsceq r5, lr, #16, 10 @ 0x4000000 │ │ │ │ + movweq pc, #57656 @ 0xe138 @ │ │ │ │ + movweq pc, #57756 @ 0xe19c @ │ │ │ │ + rsceq r4, lr, #16, 10 @ 0x4000000 │ │ │ │ @ instruction: 0xfffdf8d8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub ip, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi 12700c <__cxa_atexit@plt+0x11a1ec> │ │ │ │ @@ -288886,24 +288886,24 @@ │ │ │ │ str r5, [r3, #-20] @ 0xffffffec │ │ │ │ ldr r5, [sp, #4] │ │ │ │ str r5, [r3, #-16] │ │ │ │ ldr r5, [sp] │ │ │ │ stmdb r3, {r5, r8, fp} │ │ │ │ ldr fp, [sp, #8] │ │ │ │ mov r5, ip │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r0, #61580 @ 0xf08c │ │ │ │ - movweq r0, #61532 @ 0xf05c │ │ │ │ + movweq pc, #57500 @ 0xe09c @ │ │ │ │ + movweq pc, #57452 @ 0xe06c @ │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -288969,26 +288969,26 @@ │ │ │ │ stmdb r6, {r0, r2} │ │ │ │ str r9, [r6, #24] │ │ │ │ str r1, [r6, #32] │ │ │ │ str sl, [r6, #36] @ 0x24 │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, ip │ │ │ │ stm r3, {r0, r2, r8, lr} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, ip │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - movweq pc, #61224 @ 0xef28 @ │ │ │ │ + movweq lr, #61240 @ 0xef38 │ │ │ │ @ instruction: 0xffffec6c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -289018,37 +289018,37 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ str r2, [r3, #-8] │ │ │ │ str r1, [r3, #-4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str sl, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffebe8 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - movweq pc, #61028 @ 0xee64 @ │ │ │ │ + movweq lr, #61044 @ 0xee74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 127268 <__cxa_atexit@plt+0x11a448> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 127270 <__cxa_atexit@plt+0x11a450> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq pc, #60864 @ 0xedc0 @ │ │ │ │ + movweq lr, #60880 @ 0xedd0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1272ec <__cxa_atexit@plt+0x11a4cc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -289070,25 +289070,25 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-12] │ │ │ │ mov r5, sl │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - movweq pc, #60776 @ 0xed68 @ │ │ │ │ - movweq pc, #60756 @ 0xed54 @ │ │ │ │ + movweq lr, #60792 @ 0xed78 │ │ │ │ + movweq lr, #60772 @ 0xed64 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 127444 <__cxa_atexit@plt+0x11a624> │ │ │ │ @@ -289156,28 +289156,28 @@ │ │ │ │ ldr r2, [pc, #72] @ 127474 <__cxa_atexit@plt+0x11a654> │ │ │ │ sub r4, r6, #43 @ 0x2b │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ stmdb r5, {r2, r3, r4} │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r5, [sp, #16] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #120 @ 0x78 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xffffe5fc │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xffffd588 │ │ │ │ @ instruction: 0xffffdda8 │ │ │ │ - movweq pc, #60400 @ 0xebf0 @ │ │ │ │ + movweq lr, #60416 @ 0xec00 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -289242,28 +289242,28 @@ │ │ │ │ b 127588 <__cxa_atexit@plt+0x11a768> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 127598 <__cxa_atexit@plt+0x11a778> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r4, lr, #200, 30 @ 0x320 │ │ │ │ + rsceq r3, lr, #200, 30 @ 0x320 │ │ │ │ @ instruction: 0xffffca20 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r4, lr, #144, 30 @ 0x240 │ │ │ │ + rsceq r3, lr, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1275c8 <__cxa_atexit@plt+0x11a7a8> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r4, lr, #104, 30 @ 0x1a0 │ │ │ │ + rsceq r3, lr, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ bcc 127650 <__cxa_atexit@plt+0x11a830> │ │ │ │ @@ -289287,23 +289287,23 @@ │ │ │ │ add r7, sl, #3 │ │ │ │ sub r0, r6, #39 @ 0x27 │ │ │ │ add lr, r9, #16 │ │ │ │ sub r1, r6, #31 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ stm lr, {r0, r1, ip} │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xffffcc74 │ │ │ │ @ instruction: 0xffffcac8 │ │ │ │ - rsceq r4, lr, #32, 30 @ 0x80 │ │ │ │ - rsceq r4, lr, #12, 28 @ 0xc0 │ │ │ │ + rsceq r3, lr, #32, 30 @ 0x80 │ │ │ │ + rsceq r3, lr, #12, 28 @ 0xc0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1276dc <__cxa_atexit@plt+0x11a8bc> │ │ │ │ add sl, r7, #8 │ │ │ │ ldr r2, [r7, #20] │ │ │ │ @@ -289330,17 +289330,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 127700 <__cxa_atexit@plt+0x11a8e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - movweq pc, #59776 @ 0xe980 @ │ │ │ │ + movweq lr, #59792 @ 0xe990 │ │ │ │ @ instruction: 0xffff30ec │ │ │ │ - rsceq r4, lr, #140, 26 @ 0x2300 │ │ │ │ + rsceq r3, lr, #140, 26 @ 0x2300 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -289355,24 +289355,24 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, r2, #3 │ │ │ │ mov r9, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r7, [pc, #24] @ 127780 <__cxa_atexit@plt+0x11a960> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - rsceq r4, lr, #252, 26 @ 0x3f00 │ │ │ │ - rsceq r4, lr, #252, 26 @ 0x3f00 │ │ │ │ + rsceq r3, lr, #252, 26 @ 0x3f00 │ │ │ │ + rsceq r3, lr, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1277dc <__cxa_atexit@plt+0x11a9bc> │ │ │ │ ldr r1, [pc, #68] @ 1277e4 <__cxa_atexit@plt+0x11a9c4> │ │ │ │ ldr r0, [pc, #68] @ 1277e8 <__cxa_atexit@plt+0x11a9c8> │ │ │ │ @@ -289382,29 +289382,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 1277cc <__cxa_atexit@plt+0x11a9ac> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movweq pc, #59504 @ 0xe870 @ │ │ │ │ + movweq lr, #59520 @ 0xe880 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12785c <__cxa_atexit@plt+0x11aa3c> │ │ │ │ ldr r1, [pc, #68] @ 127864 <__cxa_atexit@plt+0x11aa44> │ │ │ │ ldr r0, [pc, #68] @ 127868 <__cxa_atexit@plt+0x11aa48> │ │ │ │ @@ -289414,45 +289414,45 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 12784c <__cxa_atexit@plt+0x11aa2c> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movweq pc, #59376 @ 0xe7f0 @ │ │ │ │ + movweq lr, #59392 @ 0xe800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1278b8 <__cxa_atexit@plt+0x11aa98> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 1278c0 <__cxa_atexit@plt+0x11aaa0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq pc, #59248 @ 0xe770 @ │ │ │ │ + movweq lr, #59264 @ 0xe780 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -289461,15 +289461,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -289572,28 +289572,28 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ ldr r6, [pc, #60] @ 127af4 <__cxa_atexit@plt+0x11acd4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ stm r5, {r6, ip} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - movweq pc, #58868 @ 0xe5f4 @ │ │ │ │ - movweq pc, #58880 @ 0xe600 @ │ │ │ │ - movweq pc, #58828 @ 0xe5cc @ │ │ │ │ + movweq lr, #58884 @ 0xe604 │ │ │ │ + movweq lr, #58896 @ 0xe610 │ │ │ │ + movweq lr, #58844 @ 0xe5dc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 127b9c <__cxa_atexit@plt+0x11ad7c> │ │ │ │ @@ -289626,22 +289626,22 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 127bb4 <__cxa_atexit@plt+0x11ad94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq pc, #58648 @ 0xe518 @ │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq lr, #58664 @ 0xe528 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - movweq pc, #58672 @ 0xe530 @ │ │ │ │ - movweq pc, #58608 @ 0xe4f0 @ │ │ │ │ + movweq lr, #58688 @ 0xe540 │ │ │ │ + movweq lr, #58624 @ 0xe500 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub ip, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi 127c48 <__cxa_atexit@plt+0x11ae28> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -289669,26 +289669,26 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, ip │ │ │ │ str r0, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq pc, #58404 @ 0xe424 @ │ │ │ │ - rsceq r4, lr, #52, 4 @ 0x40000003 │ │ │ │ - movweq pc, #58488 @ 0xe478 @ │ │ │ │ - movweq pc, #58464 @ 0xe460 @ │ │ │ │ + movweq lr, #58420 @ 0xe434 │ │ │ │ + rsceq r3, lr, #52, 4 @ 0x40000003 │ │ │ │ + movweq lr, #58504 @ 0xe488 │ │ │ │ + movweq lr, #58480 @ 0xe470 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 127cc8 <__cxa_atexit@plt+0x11aea8> │ │ │ │ ldr r3, [pc, #60] @ 127cd0 <__cxa_atexit@plt+0x11aeb0> │ │ │ │ @@ -289742,27 +289742,27 @@ │ │ │ │ str ip, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r6, [r5, #4] │ │ │ │ str lr, [r6, #-12] │ │ │ │ stmdb r6, {r9, sl} │ │ │ │ mov r6, r3 │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - movweq pc, #58096 @ 0xe2f0 @ │ │ │ │ + movweq lr, #58112 @ 0xe300 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 127e10 <__cxa_atexit@plt+0x11aff0> │ │ │ │ @@ -289783,21 +289783,21 @@ │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str lr, [r3, #-12] │ │ │ │ add lr, r3, #8 │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ stmdb r3, {r0, r1} │ │ │ │ stm lr, {r9, sl, ip} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - movweq pc, #57932 @ 0xe24c @ │ │ │ │ + movweq lr, #57948 @ 0xe25c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub ip, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi 127eb8 <__cxa_atexit@plt+0x11b098> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -289825,31 +289825,31 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, ip │ │ │ │ str r0, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq pc, #57780 @ 0xe1b4 @ │ │ │ │ - movweq pc, #57868 @ 0xe20c @ │ │ │ │ - movweq pc, #57864 @ 0xe208 @ │ │ │ │ - movweq pc, #57840 @ 0xe1f0 @ │ │ │ │ + movweq lr, #57796 @ 0xe1c4 │ │ │ │ + movweq lr, #57884 @ 0xe21c │ │ │ │ + movweq lr, #57880 @ 0xe218 │ │ │ │ + movweq lr, #57856 @ 0xe200 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -289870,15 +289870,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - rsceq r4, lr, #200, 10 @ 0x32000000 │ │ │ │ + rsceq r3, lr, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ @@ -289925,15 +289925,15 @@ │ │ │ │ stmib r3, {r2, r7, r9} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq pc, #57392 @ 0xe030 @ │ │ │ │ + movweq lr, #57408 @ 0xe040 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1280c4 <__cxa_atexit@plt+0x11b2a4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -289956,25 +289956,25 @@ │ │ │ │ ldr r2, [pc, #60] @ 1280e8 <__cxa_atexit@plt+0x11b2c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str sl, [r3, #4] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ add r2, r3, #8 │ │ │ │ stm r2, {r0, r1, sl, ip, lr} │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq lr, #61332 @ 0xef94 │ │ │ │ - movweq lr, #61424 @ 0xeff0 │ │ │ │ - movweq lr, #61400 @ 0xefd8 │ │ │ │ + movweq sp, #61348 @ 0xefa4 │ │ │ │ + movweq lr, #57344 @ 0xe000 │ │ │ │ + movweq sp, #61416 @ 0xefe8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 128174 <__cxa_atexit@plt+0x11b354> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -290000,30 +290000,30 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str ip, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq lr, #61176 @ 0xeef8 │ │ │ │ - movweq lr, #61148 @ 0xeedc │ │ │ │ + movweq sp, #61192 @ 0xef08 │ │ │ │ + movweq sp, #61164 @ 0xeeec │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -290053,15 +290053,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - rsceq r4, lr, #236, 4 @ 0xc000000e │ │ │ │ + rsceq r3, lr, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -290099,32 +290099,32 @@ │ │ │ │ cmp fp, r3 │ │ │ │ stmdb r9, {r1, r2} │ │ │ │ bhi 128310 <__cxa_atexit@plt+0x11b4f0> │ │ │ │ ldr r3, [pc, #72] @ 12833c <__cxa_atexit@plt+0x11b51c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, ip} │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 128338 <__cxa_atexit@plt+0x11b518> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, ip │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - movweq lr, #60892 @ 0xeddc │ │ │ │ - movweq lr, #60888 @ 0xedd8 │ │ │ │ - movweq pc, #58072 @ 0xe2d8 @ │ │ │ │ + movweq sp, #60908 @ 0xedec │ │ │ │ + movweq sp, #60904 @ 0xede8 │ │ │ │ + movweq lr, #58088 @ 0xe2e8 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ - rsceq r4, lr, #28, 4 @ 0xc0000001 │ │ │ │ + rsceq r3, lr, #28, 4 @ 0xc0000001 │ │ │ │ @ instruction: 0xffff78d0 │ │ │ │ - rsceq r4, lr, #240, 2 @ 0x3c │ │ │ │ + rsceq r3, lr, #240, 2 @ 0x3c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1283b4 <__cxa_atexit@plt+0x11b594> │ │ │ │ @@ -290149,15 +290149,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq r4, lr, #112, 2 │ │ │ │ + rsceq r3, lr, #112, 2 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 128498 <__cxa_atexit@plt+0x11b678> │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -290208,30 +290208,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #32] @ 1284dc <__cxa_atexit@plt+0x11b6bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - rsceq r3, lr, #224, 30 @ 0x380 │ │ │ │ + rsceq r2, lr, #224, 30 @ 0x380 │ │ │ │ @ instruction: 0xffff3980 │ │ │ │ @ instruction: 0xffff3dc4 │ │ │ │ @ instruction: 0xffff39b0 │ │ │ │ - rsceq r4, lr, #68 @ 0x44 │ │ │ │ + rsceq r3, lr, #68 @ 0x44 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 128520 <__cxa_atexit@plt+0x11b700> │ │ │ │ ldr r3, [pc, #32] @ 128530 <__cxa_atexit@plt+0x11b710> │ │ │ │ @@ -290241,45 +290241,45 @@ │ │ │ │ mov r8, r9 │ │ │ │ b 9330c <__cxa_atexit@plt+0x864ec> │ │ │ │ ldr r7, [pc, #12] @ 128534 <__cxa_atexit@plt+0x11b714> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r4, lr, #80 @ 0x50 │ │ │ │ - rsceq r3, lr, #252, 30 @ 0x3f0 │ │ │ │ + rsceq r3, lr, #80 @ 0x50 │ │ │ │ + rsceq r2, lr, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 128558 <__cxa_atexit@plt+0x11b738> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r3, lr, #216, 30 @ 0x360 │ │ │ │ + rsceq r2, lr, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 128580 <__cxa_atexit@plt+0x11b760> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r3, lr, #176, 30 @ 0x2c0 │ │ │ │ + rsceq r2, lr, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1285a8 <__cxa_atexit@plt+0x11b788> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r3, lr, #136, 30 @ 0x220 │ │ │ │ + rsceq r2, lr, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 128674 <__cxa_atexit@plt+0x11b854> │ │ │ │ @@ -290323,24 +290323,24 @@ │ │ │ │ b 1283d0 <__cxa_atexit@plt+0x11b5b0> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r8 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #24 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff6a4 │ │ │ │ @ instruction: 0xfffff904 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - rsceq r3, lr, #152, 28 @ 0x980 │ │ │ │ + rsceq r2, lr, #152, 28 @ 0x980 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ mov sl, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12873c <__cxa_atexit@plt+0x11b91c> │ │ │ │ @@ -290383,16 +290383,16 @@ │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xffff78fc │ │ │ │ @ instruction: 0xffff7874 │ │ │ │ - rsceq r3, lr, #236, 26 @ 0x3b00 │ │ │ │ - rsceq r3, lr, #204, 26 @ 0x3300 │ │ │ │ + rsceq r2, lr, #236, 26 @ 0x3b00 │ │ │ │ + rsceq r2, lr, #204, 26 @ 0x3300 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r5 │ │ │ │ ldr r8, [r7, #4]! │ │ │ │ cmp fp, r7 │ │ │ │ ldr r9, [r7, #4] │ │ │ │ @@ -290414,16 +290414,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 1287e8 <__cxa_atexit@plt+0x11b9c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff786c │ │ │ │ @ instruction: 0xffff77d4 │ │ │ │ - rsceq r3, lr, #104, 26 @ 0x1a00 │ │ │ │ - rsceq r3, lr, #84, 26 @ 0x1500 │ │ │ │ + rsceq r2, lr, #104, 26 @ 0x1a00 │ │ │ │ + rsceq r2, lr, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -290436,16 +290436,16 @@ │ │ │ │ mov r8, r9 │ │ │ │ b 9330c <__cxa_atexit@plt+0x864ec> │ │ │ │ ldr r7, [pc, #12] @ 128840 <__cxa_atexit@plt+0x11ba20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff9764 │ │ │ │ - rsceq r3, lr, #20, 26 @ 0x500 │ │ │ │ - rsceq r3, lr, #28, 26 @ 0x700 │ │ │ │ + rsceq r2, lr, #20, 26 @ 0x500 │ │ │ │ + rsceq r2, lr, #28, 26 @ 0x700 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r1, r5, #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r1 │ │ │ │ @@ -290463,31 +290463,31 @@ │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r2, r9, sl} │ │ │ │ add r7, r1, #3 │ │ │ │ mov r9, r3 │ │ │ │ str r8, [r3, #20] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #6] │ │ │ │ ldr r7, [pc, #20] @ 1288e0 <__cxa_atexit@plt+0x11bac0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - rsceq r3, lr, #148, 24 @ 0x9400 │ │ │ │ + rsceq r2, lr, #148, 24 @ 0x9400 │ │ │ │ @ instruction: 0xffffede4 │ │ │ │ - rsceq r3, lr, #164, 24 @ 0xa400 │ │ │ │ - rsceq r3, lr, #132, 24 @ 0x8400 │ │ │ │ + rsceq r2, lr, #164, 24 @ 0xa400 │ │ │ │ + rsceq r2, lr, #132, 24 @ 0x8400 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov sl, r8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -290521,17 +290521,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq r3, lr, #248, 22 @ 0x3e000 │ │ │ │ + rsceq r2, lr, #248, 22 @ 0x3e000 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ - rsceq r3, lr, #216, 22 @ 0x36000 │ │ │ │ + rsceq r2, lr, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov sl, r7 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1289d8 <__cxa_atexit@plt+0x11bbb8> │ │ │ │ @@ -290545,16 +290545,16 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [pc, #16] @ 1289f4 <__cxa_atexit@plt+0x11bbd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ - rsceq r3, lr, #144, 22 @ 0x24000 │ │ │ │ - rsceq r3, lr, #80, 22 @ 0x14000 │ │ │ │ + rsceq r2, lr, #144, 22 @ 0x24000 │ │ │ │ + rsceq r2, lr, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r9 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -290567,16 +290567,16 @@ │ │ │ │ mov r8, r9 │ │ │ │ b 9330c <__cxa_atexit@plt+0x864ec> │ │ │ │ ldr r7, [pc, #12] @ 128a4c <__cxa_atexit@plt+0x11bc2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffb448 │ │ │ │ - rsceq r3, lr, #16, 22 @ 0x4000 │ │ │ │ - rsceq r3, lr, #0, 22 │ │ │ │ + rsceq r2, lr, #16, 22 @ 0x4000 │ │ │ │ + rsceq r2, lr, #0, 22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r9 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ mov r3, r6 │ │ │ │ @@ -290602,15 +290602,15 @@ │ │ │ │ b 128ac8 <__cxa_atexit@plt+0x11bca8> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 128ad8 <__cxa_atexit@plt+0x11bcb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r3, lr, #136, 20 @ 0x88000 │ │ │ │ + rsceq r2, lr, #136, 20 @ 0x88000 │ │ │ │ @ instruction: 0xffffb4e0 │ │ │ │ @ instruction: 0xffffeb10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -290642,18 +290642,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq lr, #58640 @ 0xe510 │ │ │ │ - rsceq r3, lr, #196, 18 @ 0x310000 │ │ │ │ + movweq sp, #58656 @ 0xe520 │ │ │ │ + rsceq r2, lr, #196, 18 @ 0x310000 │ │ │ │ @ instruction: 0xffff56c4 │ │ │ │ - rsceq r3, lr, #232, 18 @ 0x3a0000 │ │ │ │ + rsceq r2, lr, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp fp, r7 │ │ │ │ bhi 128cd4 <__cxa_atexit@plt+0x11beb4> │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ @@ -290754,21 +290754,21 @@ │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - rsceq r3, lr, #224, 14 @ 0x3800000 │ │ │ │ - rsceq r3, lr, #144, 16 @ 0x900000 │ │ │ │ + rsceq r2, lr, #224, 14 @ 0x3800000 │ │ │ │ + rsceq r2, lr, #144, 16 @ 0x900000 │ │ │ │ @ instruction: 0xffff4960 │ │ │ │ @ instruction: 0xffff48b8 │ │ │ │ @ instruction: 0xffff4a60 │ │ │ │ @ instruction: 0xffff4b5c │ │ │ │ - movweq lr, #58964 @ 0xe654 │ │ │ │ + movweq sp, #58980 @ 0xe664 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #320] @ 128ea4 <__cxa_atexit@plt+0x11c084> │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov sl, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -290844,22 +290844,22 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, sl │ │ │ │ mov r6, r3 │ │ │ │ mov r7, lr │ │ │ │ mov fp, ip │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ @ instruction: 0xffff414c │ │ │ │ @ instruction: 0xffff40f8 │ │ │ │ - movweq lr, #58216 @ 0xe368 │ │ │ │ - rsceq r3, lr, #72, 12 @ 0x4800000 │ │ │ │ + movweq sp, #58232 @ 0xe378 │ │ │ │ + rsceq r2, lr, #72, 12 @ 0x4800000 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ - movweq lr, #58948 @ 0xe644 │ │ │ │ + movweq sp, #58964 @ 0xe654 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 128f50 <__cxa_atexit@plt+0x11c130> │ │ │ │ @@ -290890,54 +290890,54 @@ │ │ │ │ ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r7, [r3, #56] @ 0x38 │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ str r2, [r3, #52] @ 0x34 │ │ │ │ bx r0 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ - movweq lr, #58672 @ 0xe530 │ │ │ │ - rsceq r2, lr, #144, 24 @ 0x9000 │ │ │ │ + movweq sp, #58688 @ 0xe540 │ │ │ │ + rsceq r1, lr, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 128fa0 <__cxa_atexit@plt+0x11c180> │ │ │ │ ldr r8, [pc, #36] @ 128fa8 <__cxa_atexit@plt+0x11c188> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #32] @ 128fac <__cxa_atexit@plt+0x11c18c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r2, lr, #112, 24 @ 0x7000 │ │ │ │ - movweq lr, #57480 @ 0xe088 │ │ │ │ + rsceq r1, lr, #112, 24 @ 0x7000 │ │ │ │ + movweq sp, #57496 @ 0xe098 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 128fe8 <__cxa_atexit@plt+0x11c1c8> │ │ │ │ ldr r2, [pc, #36] @ 128ff0 <__cxa_atexit@plt+0x11c1d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 128ff4 <__cxa_atexit@plt+0x11c1d4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq lr, #57420 @ 0xe04c │ │ │ │ - movweq lr, #57420 @ 0xe04c │ │ │ │ + movweq sp, #57436 @ 0xe05c │ │ │ │ + movweq sp, #57436 @ 0xe05c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -290949,50 +290949,50 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq lr, #57392 @ 0xe030 │ │ │ │ + movweq sp, #57408 @ 0xe040 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 129080 <__cxa_atexit@plt+0x11c260> │ │ │ │ ldr r2, [pc, #36] @ 129088 <__cxa_atexit@plt+0x11c268> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 12908c <__cxa_atexit@plt+0x11c26c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #137 @ 0x89 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq sp, #61364 @ 0xefb4 │ │ │ │ - movweq sp, #61380 @ 0xefc4 │ │ │ │ + movweq ip, #61380 @ 0xefc4 │ │ │ │ + movweq ip, #61396 @ 0xefd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1290c4 <__cxa_atexit@plt+0x11c2a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 1290cc <__cxa_atexit@plt+0x11c2ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq sp, #61284 @ 0xef64 │ │ │ │ - rsceq r2, lr, #228, 20 @ 0xe4000 │ │ │ │ + movweq ip, #61300 @ 0xef74 │ │ │ │ + rsceq r1, lr, #228, 20 @ 0xe4000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -291014,34 +291014,34 @@ │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - rsceq r2, lr, #180, 20 @ 0xb4000 │ │ │ │ - movweq sp, #61240 @ 0xef38 │ │ │ │ + rsceq r1, lr, #180, 20 @ 0xb4000 │ │ │ │ + movweq ip, #61256 @ 0xef48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 129188 <__cxa_atexit@plt+0x11c368> │ │ │ │ ldr r2, [pc, #36] @ 129190 <__cxa_atexit@plt+0x11c370> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 129194 <__cxa_atexit@plt+0x11c374> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq sp, #61100 @ 0xeeac │ │ │ │ - movweq sp, #61100 @ 0xeeac │ │ │ │ + movweq ip, #61116 @ 0xeebc │ │ │ │ + movweq ip, #61116 @ 0xeebc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -291053,34 +291053,34 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq sp, #61072 @ 0xee90 │ │ │ │ - rsceq r2, lr, #12, 20 @ 0xc000 │ │ │ │ + movweq ip, #61088 @ 0xeea0 │ │ │ │ + rsceq r1, lr, #12, 20 @ 0xc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 129224 <__cxa_atexit@plt+0x11c404> │ │ │ │ ldr r8, [pc, #36] @ 12922c <__cxa_atexit@plt+0x11c40c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #32] @ 129230 <__cxa_atexit@plt+0x11c410> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r2, lr, #236, 18 @ 0x3b0000 │ │ │ │ - movweq sp, #60932 @ 0xee04 │ │ │ │ + rsceq r1, lr, #236, 18 @ 0x3b0000 │ │ │ │ + movweq ip, #60948 @ 0xee14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -291092,34 +291092,34 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq sp, #60916 @ 0xedf4 │ │ │ │ - rsceq r2, lr, #112, 18 @ 0x1c0000 │ │ │ │ + movweq ip, #60932 @ 0xee04 │ │ │ │ + rsceq r1, lr, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1292c0 <__cxa_atexit@plt+0x11c4a0> │ │ │ │ ldr r8, [pc, #36] @ 1292c8 <__cxa_atexit@plt+0x11c4a8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #32] @ 1292cc <__cxa_atexit@plt+0x11c4ac> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r2, lr, #80, 18 @ 0x140000 │ │ │ │ - movweq sp, #60776 @ 0xed68 │ │ │ │ + rsceq r1, lr, #80, 18 @ 0x140000 │ │ │ │ + movweq ip, #60792 @ 0xed78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -291131,16 +291131,16 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq sp, #60760 @ 0xed58 │ │ │ │ - rsceq r3, lr, #28, 10 @ 0x7000000 │ │ │ │ + movweq ip, #60776 @ 0xed68 │ │ │ │ + rsceq r2, lr, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 129368 <__cxa_atexit@plt+0x11c548> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -291149,62 +291149,62 @@ │ │ │ │ ldr r7, [pc, #32] @ 129370 <__cxa_atexit@plt+0x11c550> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ str r8, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r7, [pc, #16] @ 129374 <__cxa_atexit@plt+0x11c554> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - movweq lr, #57772 @ 0xe1ac │ │ │ │ - rsceq r3, lr, #200, 8 @ 0xc8000000 │ │ │ │ + movweq sp, #57788 @ 0xe1bc │ │ │ │ + rsceq r2, lr, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 1293b4 <__cxa_atexit@plt+0x11c594> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 1293ac <__cxa_atexit@plt+0x11c58c> │ │ │ │ ldr r3, [pc, #24] @ 1293b8 <__cxa_atexit@plt+0x11c598> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r3, lr, #132, 8 @ 0x84000000 │ │ │ │ + rsceq r2, lr, #132, 8 @ 0x84000000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1293dc <__cxa_atexit@plt+0x11c5bc> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r3, lr, #96, 8 @ 0x60000000 │ │ │ │ + rsceq r2, lr, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 129414 <__cxa_atexit@plt+0x11c5f4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 129418 <__cxa_atexit@plt+0x11c5f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [pc, #16] @ 12941c <__cxa_atexit@plt+0x11c5fc> │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fc368 <__cxa_atexit@plt+0x3ef548> │ │ │ │ + b 3dc5c0 <__cxa_atexit@plt+0x3cf7a0> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - movweq lr, #57752 @ 0xe198 │ │ │ │ - movweq lr, #57744 @ 0xe190 │ │ │ │ - rsceq r3, lr, #12, 8 @ 0xc000000 │ │ │ │ + movweq sp, #57768 @ 0xe1a8 │ │ │ │ + movweq sp, #57760 @ 0xe1a0 │ │ │ │ + rsceq r2, lr, #12, 8 @ 0xc000000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ 1294ac <__cxa_atexit@plt+0x11c68c> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 129488 <__cxa_atexit@plt+0x11c668> │ │ │ │ @@ -291233,19 +291233,19 @@ │ │ │ │ ldr r7, [pc, #32] @ 1294c0 <__cxa_atexit@plt+0x11c6a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - rsceq r2, lr, #172, 14 @ 0x2b00000 │ │ │ │ - rsceq r2, lr, #116, 14 @ 0x1d00000 │ │ │ │ - movweq lr, #57640 @ 0xe128 │ │ │ │ - movweq sp, #60312 @ 0xeb98 │ │ │ │ - rsceq r3, lr, #104, 6 @ 0xa0000001 │ │ │ │ + rsceq r1, lr, #172, 14 @ 0x2b00000 │ │ │ │ + rsceq r1, lr, #116, 14 @ 0x1d00000 │ │ │ │ + movweq sp, #57656 @ 0xe138 │ │ │ │ + movweq ip, #60328 @ 0xeba8 │ │ │ │ + rsceq r2, lr, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ ble 129518 <__cxa_atexit@plt+0x11c6f8> │ │ │ │ ldr r3, [pc, #84] @ 129538 <__cxa_atexit@plt+0x11c718> │ │ │ │ ldr r2, [pc, #84] @ 12953c <__cxa_atexit@plt+0x11c71c> │ │ │ │ @@ -291265,20 +291265,20 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ bl be6c │ │ │ │ ldr r7, [pc, #12] @ 129534 <__cxa_atexit@plt+0x11c714> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movweq sp, #60176 @ 0xeb10 │ │ │ │ + movweq ip, #60192 @ 0xeb20 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rsceq r2, lr, #28, 14 @ 0x700000 │ │ │ │ - rsceq r2, lr, #228, 12 @ 0xe400000 │ │ │ │ - movweq lr, #57496 @ 0xe098 │ │ │ │ - rsceq r3, lr, #208, 4 │ │ │ │ + rsceq r1, lr, #28, 14 @ 0x700000 │ │ │ │ + rsceq r1, lr, #228, 12 @ 0xe400000 │ │ │ │ + movweq sp, #57512 @ 0xe0a8 │ │ │ │ + rsceq r2, lr, #208, 4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #124] @ 1295d8 <__cxa_atexit@plt+0x11c7b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 1295b4 <__cxa_atexit@plt+0x11c794> │ │ │ │ @@ -291308,19 +291308,19 @@ │ │ │ │ ldr r7, [pc, #32] @ 1295ec <__cxa_atexit@plt+0x11c7cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsceq r2, lr, #168, 12 @ 0xa800000 │ │ │ │ - rsceq r2, lr, #244, 8 @ 0xf4000000 │ │ │ │ - movweq sp, #61436 @ 0xeffc │ │ │ │ - movweq sp, #60012 @ 0xea6c │ │ │ │ - rsceq r3, lr, #40, 4 @ 0x80000002 │ │ │ │ + rsceq r1, lr, #168, 12 @ 0xa800000 │ │ │ │ + rsceq r1, lr, #244, 8 @ 0xf4000000 │ │ │ │ + movweq sp, #57356 @ 0xe00c │ │ │ │ + movweq ip, #60028 @ 0xea7c │ │ │ │ + rsceq r2, lr, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12964c <__cxa_atexit@plt+0x11c82c> │ │ │ │ ldr r3, [pc, #92] @ 12966c <__cxa_atexit@plt+0x11c84c> │ │ │ │ ldr r2, [pc, #92] @ 129670 <__cxa_atexit@plt+0x11c850> │ │ │ │ @@ -291342,20 +291342,20 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ bl be6c │ │ │ │ ldr r7, [pc, #12] @ 129668 <__cxa_atexit@plt+0x11c848> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movweq sp, #59868 @ 0xe9dc │ │ │ │ + movweq ip, #59884 @ 0xe9ec │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rsceq r2, lr, #16, 12 @ 0x1000000 │ │ │ │ - rsceq r2, lr, #92, 8 @ 0x5c000000 │ │ │ │ - movweq sp, #61284 @ 0xef64 │ │ │ │ - rsceq r3, lr, #136, 2 @ 0x22 │ │ │ │ + rsceq r1, lr, #16, 12 @ 0x1000000 │ │ │ │ + rsceq r1, lr, #92, 8 @ 0x5c000000 │ │ │ │ + movweq ip, #61300 @ 0xef74 │ │ │ │ + rsceq r2, lr, #136, 2 @ 0x22 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #124] @ 12970c <__cxa_atexit@plt+0x11c8ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 1296e8 <__cxa_atexit@plt+0x11c8c8> │ │ │ │ @@ -291385,19 +291385,19 @@ │ │ │ │ ldr r7, [pc, #32] @ 129720 <__cxa_atexit@plt+0x11c900> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsceq r2, lr, #96, 10 @ 0x18000000 │ │ │ │ - rsceq r2, lr, #212, 6 @ 0x50000003 │ │ │ │ - movweq sp, #61128 @ 0xeec8 │ │ │ │ - movweq sp, #59704 @ 0xe938 │ │ │ │ - rsceq r3, lr, #224 @ 0xe0 │ │ │ │ + rsceq r1, lr, #96, 10 @ 0x18000000 │ │ │ │ + rsceq r1, lr, #212, 6 @ 0x50000003 │ │ │ │ + movweq ip, #61144 @ 0xeed8 │ │ │ │ + movweq ip, #59720 @ 0xe948 │ │ │ │ + rsceq r2, lr, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 129780 <__cxa_atexit@plt+0x11c960> │ │ │ │ ldr r3, [pc, #92] @ 1297a0 <__cxa_atexit@plt+0x11c980> │ │ │ │ ldr r2, [pc, #92] @ 1297a4 <__cxa_atexit@plt+0x11c984> │ │ │ │ @@ -291419,20 +291419,20 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ bl be6c │ │ │ │ ldr r7, [pc, #12] @ 12979c <__cxa_atexit@plt+0x11c97c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movweq sp, #59560 @ 0xe8a8 │ │ │ │ + movweq ip, #59576 @ 0xe8b8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rsceq r2, lr, #200, 8 @ 0xc8000000 │ │ │ │ - rsceq r2, lr, #60, 6 @ 0xf0000000 │ │ │ │ - movweq sp, #60976 @ 0xee30 │ │ │ │ - rsceq r3, lr, #68 @ 0x44 │ │ │ │ + rsceq r1, lr, #200, 8 @ 0xc8000000 │ │ │ │ + rsceq r1, lr, #60, 6 @ 0xf0000000 │ │ │ │ + movweq ip, #60992 @ 0xee40 │ │ │ │ + rsceq r2, lr, #68 @ 0x44 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ 12981c <__cxa_atexit@plt+0x11c9fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 1297f8 <__cxa_atexit@plt+0x11c9d8> │ │ │ │ @@ -291453,17 +291453,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 129828 <__cxa_atexit@plt+0x11ca08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - movweq sp, #60852 @ 0xedb4 │ │ │ │ - movweq sp, #59432 @ 0xe828 │ │ │ │ - rsceq r2, lr, #200, 30 @ 0x320 │ │ │ │ + movweq ip, #60868 @ 0xedc4 │ │ │ │ + movweq ip, #59448 @ 0xe838 │ │ │ │ + rsceq r1, lr, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 129864 <__cxa_atexit@plt+0x11ca44> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [pc, #52] @ 129884 <__cxa_atexit@plt+0x11ca64> │ │ │ │ @@ -291476,18 +291476,18 @@ │ │ │ │ ldr r0, [r5, #16] │ │ │ │ bl be6c │ │ │ │ ldr r7, [pc, #12] @ 129880 <__cxa_atexit@plt+0x11ca60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movweq sp, #59332 @ 0xe7c4 │ │ │ │ + movweq ip, #59348 @ 0xe7d4 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movweq sp, #60744 @ 0xed48 │ │ │ │ - rsceq r2, lr, #84, 30 @ 0x150 │ │ │ │ + movweq ip, #60760 @ 0xed58 │ │ │ │ + rsceq r1, lr, #84, 30 @ 0x150 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1298bc <__cxa_atexit@plt+0x11ca9c> │ │ │ │ ldr r3, [pc, #48] @ 1298dc <__cxa_atexit@plt+0x11cabc> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ @@ -291498,17 +291498,17 @@ │ │ │ │ ldr r0, [r5, #20] │ │ │ │ bl be6c │ │ │ │ ldr r7, [pc, #12] @ 1298d8 <__cxa_atexit@plt+0x11cab8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movweq sp, #59244 @ 0xe76c │ │ │ │ + movweq ip, #59260 @ 0xe77c │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r2, lr, #0, 30 │ │ │ │ + rsceq r1, lr, #0, 30 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 129950 <__cxa_atexit@plt+0x11cb30> │ │ │ │ @@ -291530,21 +291530,21 @@ │ │ │ │ str r1, [r5, #-4]! │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ ldr r8, [pc, #32] @ 12996c <__cxa_atexit@plt+0x11cb4c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 14e2bc <__cxa_atexit@plt+0x14149c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff65c │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - movweq sp, #60488 @ 0xec48 │ │ │ │ - movweq sp, #60480 @ 0xec40 │ │ │ │ - movweq sp, #60512 @ 0xec60 │ │ │ │ - rsceq r2, lr, #92, 28 @ 0x5c0 │ │ │ │ + movweq ip, #60504 @ 0xec58 │ │ │ │ + movweq ip, #60496 @ 0xec50 │ │ │ │ + movweq ip, #60528 @ 0xec70 │ │ │ │ + rsceq r1, lr, #92, 28 @ 0x5c0 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1299b0 <__cxa_atexit@plt+0x11cb90> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [pc, #60] @ 1299d0 <__cxa_atexit@plt+0x11cbb0> │ │ │ │ @@ -291559,18 +291559,18 @@ │ │ │ │ ldr r0, [r5, #24] │ │ │ │ bl be6c │ │ │ │ ldr r7, [pc, #12] @ 1299cc <__cxa_atexit@plt+0x11cbac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movweq sp, #59000 @ 0xe678 │ │ │ │ + movweq ip, #59016 @ 0xe688 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - movweq sp, #60412 @ 0xebfc │ │ │ │ - rsceq r2, lr, #228, 26 @ 0x3900 │ │ │ │ + movweq ip, #60428 @ 0xec0c │ │ │ │ + rsceq r1, lr, #228, 26 @ 0x3900 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 129a10 <__cxa_atexit@plt+0x11cbf0> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [pc, #52] @ 129a30 <__cxa_atexit@plt+0x11cc10> │ │ │ │ @@ -291583,18 +291583,18 @@ │ │ │ │ ldr r0, [r5, #28] │ │ │ │ bl be6c │ │ │ │ ldr r7, [pc, #12] @ 129a2c <__cxa_atexit@plt+0x11cc0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movweq sp, #58904 @ 0xe618 │ │ │ │ + movweq ip, #58920 @ 0xe628 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movweq sp, #60324 @ 0xeba4 │ │ │ │ - rsceq r2, lr, #112, 26 @ 0x1c00 │ │ │ │ + movweq ip, #60340 @ 0xebb4 │ │ │ │ + rsceq r1, lr, #112, 26 @ 0x1c00 │ │ │ │ andeq r1, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 129a68 <__cxa_atexit@plt+0x11cc48> │ │ │ │ ldr r3, [pc, #108] @ 129ac4 <__cxa_atexit@plt+0x11cca4> │ │ │ │ ldr r9, [r5, #28] │ │ │ │ @@ -291618,19 +291618,19 @@ │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 14cea8 <__cxa_atexit@plt+0x140088> │ │ │ │ ldr r0, [r5, #32] │ │ │ │ bl be6c │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - movweq sp, #58824 @ 0xe5c8 │ │ │ │ + movweq ip, #58840 @ 0xe5d8 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - movweq sp, #60180 @ 0xeb14 │ │ │ │ + movweq ip, #60196 @ 0xeb24 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rsceq r2, lr, #224, 24 @ 0xe000 │ │ │ │ + rsceq r1, lr, #224, 24 @ 0xe000 │ │ │ │ andeq r1, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 129b84 <__cxa_atexit@plt+0x11cd64> │ │ │ │ @@ -291671,24 +291671,24 @@ │ │ │ │ ldr r7, [pc, #52] @ 129bac <__cxa_atexit@plt+0x11cd8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff794 │ │ │ │ @ instruction: 0xfffff7d0 │ │ │ │ - movweq sp, #58732 @ 0xe56c │ │ │ │ - movweq sp, #59988 @ 0xea54 │ │ │ │ - movweq sp, #59980 @ 0xea4c │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - movweq sp, #59984 @ 0xea50 │ │ │ │ - movweq sp, #58560 @ 0xe4c0 │ │ │ │ - rsceq r2, lr, #232, 22 @ 0x3a000 │ │ │ │ + movweq ip, #58748 @ 0xe57c │ │ │ │ + movweq ip, #60004 @ 0xea64 │ │ │ │ + movweq ip, #59996 @ 0xea5c │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + movweq ip, #60000 @ 0xea60 │ │ │ │ + movweq ip, #58576 @ 0xe4d0 │ │ │ │ + rsceq r1, lr, #232, 22 @ 0x3a000 │ │ │ │ andeq r2, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 129be0 <__cxa_atexit@plt+0x11cdc0> │ │ │ │ ldr r3, [pc, #92] @ 129c2c <__cxa_atexit@plt+0x11ce0c> │ │ │ │ ldr r9, [r5, #32] │ │ │ │ @@ -291708,19 +291708,19 @@ │ │ │ │ ldr r2, [pc, #28] @ 129c28 <__cxa_atexit@plt+0x11ce08> │ │ │ │ ldr r8, [r5, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #32] │ │ │ │ b 15ad1c <__cxa_atexit@plt+0x14defc> │ │ │ │ - rsceq r1, lr, #208, 28 @ 0xd00 │ │ │ │ - movweq sp, #58436 @ 0xe444 │ │ │ │ + rsceq r0, lr, #208, 28 @ 0xd00 │ │ │ │ + movweq ip, #58452 @ 0xe454 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rsceq r2, lr, #84, 22 @ 0x15000 │ │ │ │ + rsceq r1, lr, #84, 22 @ 0x15000 │ │ │ │ andeq r2, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 129d04 <__cxa_atexit@plt+0x11cee4> │ │ │ │ @@ -291767,24 +291767,24 @@ │ │ │ │ ldr r7, [pc, #52] @ 129d2c <__cxa_atexit@plt+0x11cf0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff590 │ │ │ │ - rsceq r1, lr, #68, 28 @ 0x440 │ │ │ │ - movweq sp, #58372 @ 0xe404 │ │ │ │ - movweq sp, #59616 @ 0xe8e0 │ │ │ │ - movweq sp, #59604 @ 0xe8d4 │ │ │ │ + rsceq r0, lr, #68, 28 @ 0x440 │ │ │ │ + movweq ip, #58388 @ 0xe414 │ │ │ │ + movweq ip, #59632 @ 0xe8f0 │ │ │ │ + movweq ip, #59620 @ 0xe8e4 │ │ │ │ @ instruction: 0xfffff580 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - movweq sp, #58176 @ 0xe340 │ │ │ │ - rsceq r2, lr, #68, 20 @ 0x44000 │ │ │ │ + movweq ip, #58192 @ 0xe350 │ │ │ │ + rsceq r1, lr, #68, 20 @ 0x44000 │ │ │ │ andeq r2, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #84] @ 129d98 <__cxa_atexit@plt+0x11cf78> │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ addne r7, r3, #2 │ │ │ │ @@ -291794,81 +291794,81 @@ │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [pc, #56] @ 129da0 <__cxa_atexit@plt+0x11cf80> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #44] @ 129da4 <__cxa_atexit@plt+0x11cf84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ bl be6c │ │ │ │ ldr r7, [pc, #16] @ 129d9c <__cxa_atexit@plt+0x11cf7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rsceq r1, lr, #112, 26 @ 0x1c00 │ │ │ │ - movweq sp, #58028 @ 0xe2ac │ │ │ │ + rsceq r0, lr, #112, 26 @ 0x1c00 │ │ │ │ + movweq ip, #58044 @ 0xe2bc │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - movweq sp, #59288 @ 0xe798 │ │ │ │ - rsceq r2, lr, #184, 18 @ 0x2e0000 │ │ │ │ + movweq ip, #59304 @ 0xe7a8 │ │ │ │ + rsceq r1, lr, #184, 18 @ 0x2e0000 │ │ │ │ andeq r4, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 129de4 <__cxa_atexit@plt+0x11cfc4> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 129ddc <__cxa_atexit@plt+0x11cfbc> │ │ │ │ ldr r3, [pc, #24] @ 129de8 <__cxa_atexit@plt+0x11cfc8> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r2, lr, #116, 18 @ 0x1d0000 │ │ │ │ + rsceq r1, lr, #116, 18 @ 0x1d0000 │ │ │ │ andeq r4, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 129e0c <__cxa_atexit@plt+0x11cfec> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r2, lr, #80, 18 @ 0x140000 │ │ │ │ + rsceq r1, lr, #80, 18 @ 0x140000 │ │ │ │ andeq r4, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 129e44 <__cxa_atexit@plt+0x11d024> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 129e48 <__cxa_atexit@plt+0x11d028> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [pc, #16] @ 129e4c <__cxa_atexit@plt+0x11d02c> │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fc368 <__cxa_atexit@plt+0x3ef548> │ │ │ │ + b 3dc5c0 <__cxa_atexit@plt+0x3cf7a0> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - movweq sp, #59240 @ 0xe768 │ │ │ │ - movweq sp, #59256 @ 0xe778 │ │ │ │ - rsceq r1, lr, #104, 26 @ 0x1a00 │ │ │ │ + movweq ip, #59256 @ 0xe778 │ │ │ │ + movweq ip, #59272 @ 0xe788 │ │ │ │ + rsceq r0, lr, #104, 26 @ 0x1a00 │ │ │ │ andeq r4, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 129e7c <__cxa_atexit@plt+0x11d05c> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 129e74 <__cxa_atexit@plt+0x11d054> │ │ │ │ b 129e8c <__cxa_atexit@plt+0x11d06c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r1, lr, #56, 26 @ 0xe00 │ │ │ │ + rsceq r0, lr, #56, 26 @ 0xe00 │ │ │ │ andeq r4, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #320] @ 129fd4 <__cxa_atexit@plt+0x11d1b4> │ │ │ │ ldr r2, [pc, #320] @ 129fd8 <__cxa_atexit@plt+0x11d1b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -291944,23 +291944,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 129fdc <__cxa_atexit@plt+0x11d1bc> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rsceq r1, lr, #228, 22 @ 0x39000 │ │ │ │ - movweq sp, #57756 @ 0xe19c │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rsceq r0, lr, #228, 22 @ 0x39000 │ │ │ │ + movweq ip, #57772 @ 0xe1ac │ │ │ │ muleq r0, r8, r1 │ │ │ │ @ instruction: 0xfffff090 │ │ │ │ - movweq sp, #57864 @ 0xe208 │ │ │ │ + movweq ip, #57880 @ 0xe218 │ │ │ │ @ instruction: 0xfffff0b8 │ │ │ │ - movweq sp, #58992 @ 0xe670 │ │ │ │ - movweq sp, #57568 @ 0xe0e0 │ │ │ │ + movweq ip, #59008 @ 0xe680 │ │ │ │ + movweq ip, #57584 @ 0xe0f0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov fp, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r3, r6 │ │ │ │ bcc 12a10c <__cxa_atexit@plt+0x11d2ec> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -292029,23 +292029,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #92 @ 0x5c │ │ │ │ ldr r3, [pc, #40] @ 12a140 <__cxa_atexit@plt+0x11d320> │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffefe8 │ │ │ │ @ instruction: 0xfffff128 │ │ │ │ - movweq sp, #58684 @ 0xe53c │ │ │ │ + movweq ip, #58700 @ 0xe54c │ │ │ │ @ instruction: 0xfffff0c0 │ │ │ │ - movweq ip, #61348 @ 0xefa4 │ │ │ │ + movweq fp, #61364 @ 0xefb4 │ │ │ │ @ instruction: 0xffffefe4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r1, lr, #116, 20 @ 0x74000 │ │ │ │ + rsceq r0, lr, #116, 20 @ 0x74000 │ │ │ │ andeq r4, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 129ff4 <__cxa_atexit@plt+0x11d1d4> │ │ │ │ andeq r4, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -292112,20 +292112,20 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #36] @ 12a288 <__cxa_atexit@plt+0x11d468> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffede8 │ │ │ │ - movweq ip, #61280 @ 0xef60 │ │ │ │ + movweq fp, #61296 @ 0xef70 │ │ │ │ @ instruction: 0xffffee10 │ │ │ │ - movweq sp, #58312 @ 0xe3c8 │ │ │ │ - movweq ip, #60984 @ 0xee38 │ │ │ │ + movweq ip, #58328 @ 0xe3d8 │ │ │ │ + movweq fp, #61000 @ 0xee48 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12a30c <__cxa_atexit@plt+0x11d4ec> │ │ │ │ ldr r1, [pc, #108] @ 12a314 <__cxa_atexit@plt+0x11d4f4> │ │ │ │ @@ -292154,15 +292154,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - movweq ip, #60776 @ 0xed68 │ │ │ │ + movweq fp, #60792 @ 0xed78 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 12a35c <__cxa_atexit@plt+0x11d53c> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ @@ -292179,33 +292179,33 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsceq r1, lr, #120, 16 @ 0x780000 │ │ │ │ + rsceq r0, lr, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12a3b8 <__cxa_atexit@plt+0x11d598> │ │ │ │ ldr r8, [pc, #36] @ 12a3c0 <__cxa_atexit@plt+0x11d5a0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #32] @ 12a3c4 <__cxa_atexit@plt+0x11d5a4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r1, lr, #88, 16 @ 0x580000 │ │ │ │ - movweq ip, #60528 @ 0xec70 │ │ │ │ + rsceq r0, lr, #88, 16 @ 0x580000 │ │ │ │ + movweq fp, #60544 @ 0xec80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -292217,16 +292217,16 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq ip, #60512 @ 0xec60 │ │ │ │ - rsceq r2, lr, #252, 4 @ 0xc000000f │ │ │ │ + movweq fp, #60528 @ 0xec70 │ │ │ │ + rsceq r1, lr, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 12a464 <__cxa_atexit@plt+0x11d644> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -292240,16 +292240,16 @@ │ │ │ │ ldr r8, [pc, #20] @ 12a470 <__cxa_atexit@plt+0x11d650> │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 14cea8 <__cxa_atexit@plt+0x140088> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movweq sp, #57696 @ 0xe160 │ │ │ │ - rsceq r1, lr, #144, 14 @ 0x2400000 │ │ │ │ + movweq ip, #57712 @ 0xe170 │ │ │ │ + rsceq r0, lr, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12a4a4 <__cxa_atexit@plt+0x11d684> │ │ │ │ ldr r3, [pc, #48] @ 12a4c4 <__cxa_atexit@plt+0x11d6a4> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ @@ -292260,17 +292260,17 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ bl be6c │ │ │ │ ldr r7, [pc, #12] @ 12a4c0 <__cxa_atexit@plt+0x11d6a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movweq ip, #60292 @ 0xeb84 │ │ │ │ + movweq fp, #60308 @ 0xeb94 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r1, lr, #44, 14 @ 0xb00000 │ │ │ │ + rsceq r0, lr, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 12a550 <__cxa_atexit@plt+0x11d730> │ │ │ │ @@ -292298,21 +292298,21 @@ │ │ │ │ str sl, [r8, #12] │ │ │ │ str r2, [r8, #28] │ │ │ │ str r9, [r8, #32] │ │ │ │ str r3, [r8, #36] @ 0x24 │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - movweq ip, #60264 @ 0xeb68 │ │ │ │ - movweq sp, #57424 @ 0xe050 │ │ │ │ - movweq sp, #57416 @ 0xe048 │ │ │ │ - rsceq r2, lr, #168, 2 @ 0x2a │ │ │ │ + movweq fp, #60280 @ 0xeb78 │ │ │ │ + movweq ip, #57440 @ 0xe060 │ │ │ │ + movweq ip, #57432 @ 0xe058 │ │ │ │ + rsceq r1, lr, #168, 2 @ 0x2a │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12a5b4 <__cxa_atexit@plt+0x11d794> │ │ │ │ ldr lr, [pc, #44] @ 12a5bc <__cxa_atexit@plt+0x11d79c> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -292320,19 +292320,19 @@ │ │ │ │ ldr r2, [r7, #16] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc3b0 <__cxa_atexit@plt+0x3ef590> │ │ │ │ + b 3dc608 <__cxa_atexit@plt+0x3cf7e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r2, lr, #88, 2 │ │ │ │ + rsceq r1, lr, #88, 2 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12a610 <__cxa_atexit@plt+0x11d7f0> │ │ │ │ @@ -292343,56 +292343,56 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 3fc048 <__cxa_atexit@plt+0x3ef228> │ │ │ │ + b 3dc2a0 <__cxa_atexit@plt+0x3cf480> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 12a670 <__cxa_atexit@plt+0x11d850> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 12a654 <__cxa_atexit@plt+0x11d834> │ │ │ │ cmp r3, #2 │ │ │ │ bne 12a65c <__cxa_atexit@plt+0x11d83c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 12a674 <__cxa_atexit@plt+0x11d854> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - movweq ip, #60120 @ 0xead8 │ │ │ │ + movweq fp, #60136 @ 0xeae8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12a698 <__cxa_atexit@plt+0x11d878> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r7, [pc, #12] @ 12a6ac <__cxa_atexit@plt+0x11d88c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movweq ip, #60060 @ 0xea9c │ │ │ │ - rsceq r2, lr, #120 @ 0x78 │ │ │ │ + movweq fp, #60076 @ 0xeaac │ │ │ │ + rsceq r1, lr, #120 @ 0x78 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -292409,33 +292409,33 @@ │ │ │ │ str r1, [sl, #16] │ │ │ │ b 14fed4 <__cxa_atexit@plt+0x1430b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - rsceq r1, lr, #224, 8 @ 0xe0000000 │ │ │ │ + rsceq r0, lr, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12a750 <__cxa_atexit@plt+0x11d930> │ │ │ │ ldr r8, [pc, #36] @ 12a758 <__cxa_atexit@plt+0x11d938> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #32] @ 12a75c <__cxa_atexit@plt+0x11d93c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r1, lr, #192, 8 @ 0xc0000000 │ │ │ │ - movweq ip, #59608 @ 0xe8d8 │ │ │ │ + rsceq r0, lr, #192, 8 @ 0xc0000000 │ │ │ │ + movweq fp, #59624 @ 0xe8e8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -292447,16 +292447,16 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq ip, #59592 @ 0xe8c8 │ │ │ │ - rsceq r1, lr, #64, 30 @ 0x100 │ │ │ │ + movweq fp, #59608 @ 0xe8d8 │ │ │ │ + rsceq r0, lr, #64, 30 @ 0x100 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 12a7fc <__cxa_atexit@plt+0x11d9dc> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -292470,16 +292470,16 @@ │ │ │ │ ldr r8, [pc, #20] @ 12a808 <__cxa_atexit@plt+0x11d9e8> │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 14cea8 <__cxa_atexit@plt+0x140088> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movweq ip, #60876 @ 0xedcc │ │ │ │ - rsceq r1, lr, #248, 6 @ 0xe0000003 │ │ │ │ + movweq fp, #60892 @ 0xeddc │ │ │ │ + rsceq r0, lr, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12a83c <__cxa_atexit@plt+0x11da1c> │ │ │ │ ldr r3, [pc, #48] @ 12a85c <__cxa_atexit@plt+0x11da3c> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ @@ -292490,17 +292490,17 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ bl be6c │ │ │ │ ldr r7, [pc, #12] @ 12a858 <__cxa_atexit@plt+0x11da38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movweq ip, #59372 @ 0xe7ec │ │ │ │ + movweq fp, #59388 @ 0xe7fc │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r1, lr, #148, 6 @ 0x50000002 │ │ │ │ + rsceq r0, lr, #148, 6 @ 0x50000002 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 12a8e8 <__cxa_atexit@plt+0x11dac8> │ │ │ │ @@ -292528,21 +292528,21 @@ │ │ │ │ str sl, [r8, #12] │ │ │ │ str r2, [r8, #28] │ │ │ │ str r9, [r8, #32] │ │ │ │ str r3, [r8, #36] @ 0x24 │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - movweq ip, #59344 @ 0xe7d0 │ │ │ │ - movweq ip, #60600 @ 0xecb8 │ │ │ │ - movweq ip, #60592 @ 0xecb0 │ │ │ │ - rsceq r1, lr, #236, 26 @ 0x3b00 │ │ │ │ + movweq fp, #59360 @ 0xe7e0 │ │ │ │ + movweq fp, #60616 @ 0xecc8 │ │ │ │ + movweq fp, #60608 @ 0xecc0 │ │ │ │ + rsceq r0, lr, #236, 26 @ 0x3b00 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12a94c <__cxa_atexit@plt+0x11db2c> │ │ │ │ ldr lr, [pc, #44] @ 12a954 <__cxa_atexit@plt+0x11db34> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -292550,19 +292550,19 @@ │ │ │ │ ldr r2, [r7, #16] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc3b0 <__cxa_atexit@plt+0x3ef590> │ │ │ │ + b 3dc608 <__cxa_atexit@plt+0x3cf7e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r1, lr, #156, 26 @ 0x2700 │ │ │ │ + rsceq r0, lr, #156, 26 @ 0x2700 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12a9a8 <__cxa_atexit@plt+0x11db88> │ │ │ │ @@ -292573,56 +292573,56 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 3fc048 <__cxa_atexit@plt+0x3ef228> │ │ │ │ + b 3dc2a0 <__cxa_atexit@plt+0x3cf480> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 12aa08 <__cxa_atexit@plt+0x11dbe8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 12a9ec <__cxa_atexit@plt+0x11dbcc> │ │ │ │ cmp r3, #2 │ │ │ │ bne 12a9f4 <__cxa_atexit@plt+0x11dbd4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 12aa0c <__cxa_atexit@plt+0x11dbec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - movweq ip, #59200 @ 0xe740 │ │ │ │ + movweq fp, #59216 @ 0xe750 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12aa30 <__cxa_atexit@plt+0x11dc10> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r7, [pc, #12] @ 12aa44 <__cxa_atexit@plt+0x11dc24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movweq ip, #59140 @ 0xe704 │ │ │ │ - rsceq r1, lr, #188, 24 @ 0xbc00 │ │ │ │ + movweq fp, #59156 @ 0xe714 │ │ │ │ + rsceq r0, lr, #188, 24 @ 0xbc00 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -292675,30 +292675,30 @@ │ │ │ │ str r0, [r6, #8] │ │ │ │ str r6, [r6, #16] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r9, [r6, #20] │ │ │ │ mov r7, r8 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - movweq ip, #58760 @ 0xe588 │ │ │ │ - movweq ip, #58684 @ 0xe53c │ │ │ │ - movweq ip, #58736 @ 0xe570 │ │ │ │ + movweq fp, #58776 @ 0xe598 │ │ │ │ + movweq fp, #58700 @ 0xe54c │ │ │ │ + movweq fp, #58752 @ 0xe580 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12abdc <__cxa_atexit@plt+0x11ddbc> │ │ │ │ @@ -292714,21 +292714,21 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [pc, #36] @ 12abf0 <__cxa_atexit@plt+0x11ddd0> │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq ip, #58596 @ 0xe4e4 │ │ │ │ - movweq ip, #58512 @ 0xe490 │ │ │ │ - movweq ip, #58560 @ 0xe4c0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq fp, #58612 @ 0xe4f4 │ │ │ │ + movweq fp, #58528 @ 0xe4a0 │ │ │ │ + movweq fp, #58576 @ 0xe4d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12ac50 <__cxa_atexit@plt+0x11de30> │ │ │ │ @@ -292743,24 +292743,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq ip, #58460 @ 0xe45c │ │ │ │ - movweq ip, #58396 @ 0xe41c │ │ │ │ + movweq fp, #58476 @ 0xe46c │ │ │ │ + movweq fp, #58412 @ 0xe42c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12ad24 <__cxa_atexit@plt+0x11df04> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -292792,30 +292792,30 @@ │ │ │ │ str r5, [r6, #16] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r2, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - movweq ip, #58280 @ 0xe3a8 │ │ │ │ - movweq ip, #58280 @ 0xe3a8 │ │ │ │ + movweq fp, #58296 @ 0xe3b8 │ │ │ │ + movweq fp, #58296 @ 0xe3b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12adb8 <__cxa_atexit@plt+0x11df98> │ │ │ │ @@ -292833,20 +292833,20 @@ │ │ │ │ sub r0, r6, #7 │ │ │ │ str r0, [r5, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq ip, #58136 @ 0xe318 │ │ │ │ - movweq ip, #58104 @ 0xe2f8 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq fp, #58152 @ 0xe328 │ │ │ │ + movweq fp, #58120 @ 0xe308 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12ae30 <__cxa_atexit@plt+0x11e010> │ │ │ │ @@ -292863,40 +292863,40 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fbfe0 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + b 3dc238 <__cxa_atexit@plt+0x3cf418> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq ip, #57988 @ 0xe284 │ │ │ │ - movweq ip, #57968 @ 0xe270 │ │ │ │ + movweq fp, #58004 @ 0xe294 │ │ │ │ + movweq fp, #57984 @ 0xe280 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12ae88 <__cxa_atexit@plt+0x11e068> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 12ae90 <__cxa_atexit@plt+0x11e070> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq ip, #57760 @ 0xe1a0 │ │ │ │ + movweq fp, #57776 @ 0xe1b0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 12af28 <__cxa_atexit@plt+0x11e108> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -292925,24 +292925,24 @@ │ │ │ │ mov r5, sl │ │ │ │ str r1, [r3, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #-12] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r9, [r3, #-4] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq ip, #57676 @ 0xe14c │ │ │ │ - movweq ip, #57648 @ 0xe130 │ │ │ │ + movweq fp, #57692 @ 0xe15c │ │ │ │ + movweq fp, #57664 @ 0xe140 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -292967,21 +292967,21 @@ │ │ │ │ str ip, [r3, #-4] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #-12] │ │ │ │ add r0, r3, #12 │ │ │ │ stm r0, {r1, r8, sl, lr} │ │ │ │ mov r8, r2 │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - movweq ip, #57476 @ 0xe084 │ │ │ │ + movweq fp, #57492 @ 0xe094 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12b030 <__cxa_atexit@plt+0x11e210> │ │ │ │ @@ -292991,36 +292991,36 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r2, #1 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc148 <__cxa_atexit@plt+0x3ef328> │ │ │ │ + b 3dc3a0 <__cxa_atexit@plt+0x3cf580> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq r0, lr, #224, 26 @ 0x3800 │ │ │ │ - rsceq r0, lr, #196, 26 @ 0x3100 │ │ │ │ + rsceq pc, sp, #224, 26 @ 0x3800 │ │ │ │ + rsceq pc, sp, #196, 26 @ 0x3100 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12b078 <__cxa_atexit@plt+0x11e258> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 12b080 <__cxa_atexit@plt+0x11e260> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq fp, #61360 @ 0xefb0 │ │ │ │ + movweq sl, #61376 @ 0xefc0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 12b0fc <__cxa_atexit@plt+0x11e2dc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -293042,25 +293042,25 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-12] │ │ │ │ mov r5, sl │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - movweq fp, #61272 @ 0xef58 │ │ │ │ - movweq fp, #61252 @ 0xef44 │ │ │ │ + movweq sl, #61288 @ 0xef68 │ │ │ │ + movweq sl, #61268 @ 0xef54 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r9, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 12b194 <__cxa_atexit@plt+0x11e374> │ │ │ │ @@ -293080,24 +293080,24 @@ │ │ │ │ str r8, [r3, #16] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r9 │ │ │ │ mov r8, r1 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - movweq fp, #61108 @ 0xeeb4 │ │ │ │ + movweq sl, #61124 @ 0xeec4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -293139,26 +293139,26 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ b a5690 <__cxa_atexit@plt+0x98870> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movweq fp, #60860 @ 0xedbc │ │ │ │ + movweq sl, #60876 @ 0xedcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 12b2a4 <__cxa_atexit@plt+0x11e484> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ b 936c0 <__cxa_atexit@plt+0x868a0> │ │ │ │ - rsceq r1, lr, #132, 4 @ 0x40000008 │ │ │ │ - rsceq r1, lr, #64, 4 │ │ │ │ + rsceq r0, lr, #132, 4 @ 0x40000008 │ │ │ │ + rsceq r0, lr, #64, 4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12b308 <__cxa_atexit@plt+0x11e4e8> │ │ │ │ ldr lr, [pc, #72] @ 12b310 <__cxa_atexit@plt+0x11e4f0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -293177,31 +293177,31 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 11cbe4 <__cxa_atexit@plt+0x10fdc4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movweq fp, #60724 @ 0xed34 │ │ │ │ - rsceq r1, lr, #208, 2 @ 0x34 │ │ │ │ + movweq sl, #60740 @ 0xed44 │ │ │ │ + rsceq r0, lr, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 12b34c <__cxa_atexit@plt+0x11e52c> │ │ │ │ ldr r2, [pc, #32] @ 12b350 <__cxa_atexit@plt+0x11e530> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ mov sl, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #16] │ │ │ │ b 936c0 <__cxa_atexit@plt+0x868a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq r1, lr, #228, 2 @ 0x39 │ │ │ │ - rsceq r1, lr, #148, 2 @ 0x25 │ │ │ │ + rsceq r0, lr, #228, 2 @ 0x39 │ │ │ │ + rsceq r0, lr, #148, 2 @ 0x25 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r6, [pc, #388] @ 12b4f0 <__cxa_atexit@plt+0x11e6d0> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -293295,29 +293295,29 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ muleq r0, ip, r2 │ │ │ │ @ instruction: 0xffff222c │ │ │ │ @ instruction: 0xffff2174 │ │ │ │ @ instruction: 0xffff231c │ │ │ │ @ instruction: 0xffff2418 │ │ │ │ - movweq fp, #61200 @ 0xef10 │ │ │ │ + movweq sl, #61216 @ 0xef20 │ │ │ │ @ instruction: 0xffff1ac0 │ │ │ │ @ instruction: 0xffff1a6c │ │ │ │ - movweq fp, #60632 @ 0xecd8 │ │ │ │ - rsceq r0, lr, #244, 30 @ 0x3d0 │ │ │ │ - rsceq r1, lr, #64 @ 0x40 │ │ │ │ + movweq sl, #60648 @ 0xece8 │ │ │ │ + rsceq pc, sp, #244, 30 @ 0x3d0 │ │ │ │ + rsceq r0, lr, #64 @ 0x40 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - rsceq r1, lr, #172 @ 0xac │ │ │ │ + rsceq r0, lr, #172 @ 0xac │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov sl, r6 │ │ │ │ ldr r6, [pc, #216] @ 12b618 <__cxa_atexit@plt+0x11e7f8> │ │ │ │ ldr r8, [r2, #8]! │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -293369,22 +293369,22 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xffff1978 │ │ │ │ @ instruction: 0xffff191c │ │ │ │ - movweq fp, #60304 @ 0xeb90 │ │ │ │ - rsceq r0, lr, #192, 28 @ 0xc00 │ │ │ │ + movweq sl, #60320 @ 0xeba0 │ │ │ │ + rsceq pc, sp, #192, 28 @ 0xc00 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ - rsceq r0, lr, #88, 30 @ 0x160 │ │ │ │ + rsceq pc, sp, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 12b690 <__cxa_atexit@plt+0x11e870> │ │ │ │ @@ -293402,18 +293402,18 @@ │ │ │ │ str r9, [sl, #12] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ b a6110 <__cxa_atexit@plt+0x992f0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ - rsceq r0, lr, #168, 28 @ 0xa80 │ │ │ │ - rsceq r0, lr, #212, 28 @ 0xd40 │ │ │ │ + rsceq pc, sp, #168, 28 @ 0xa80 │ │ │ │ + rsceq pc, sp, #212, 28 @ 0xd40 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12b6e0 <__cxa_atexit@plt+0x11e8c0> │ │ │ │ ldr r3, [pc, #32] @ 12b6e8 <__cxa_atexit@plt+0x11e8c8> │ │ │ │ @@ -293423,55 +293423,55 @@ │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r2, [r7, #2] │ │ │ │ stmib r5, {r1, r2, r9} │ │ │ │ b a5790 <__cxa_atexit@plt+0x98970> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r0, lr, #144, 28 @ 0x900 │ │ │ │ + rsceq pc, sp, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 12b710 <__cxa_atexit@plt+0x11e8f0> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b a5810 <__cxa_atexit@plt+0x989f0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r0, lr, #104, 28 @ 0x680 │ │ │ │ + rsceq pc, sp, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 12b738 <__cxa_atexit@plt+0x11e918> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b a5710 <__cxa_atexit@plt+0x988f0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r0, lr, #64, 28 @ 0x400 │ │ │ │ + rsceq pc, sp, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 12b760 <__cxa_atexit@plt+0x11e940> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 9330c <__cxa_atexit@plt+0x864ec> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r0, lr, #24, 28 @ 0x180 │ │ │ │ + rsceq pc, sp, #24, 28 @ 0x180 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 12b788 <__cxa_atexit@plt+0x11e968> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbee0 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3dc138 <__cxa_atexit@plt+0x3cf318> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r0, lr, #240, 26 @ 0x3c00 │ │ │ │ + rsceq pc, sp, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ mov ip, r4 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -293523,15 +293523,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ str r2, [r3, #60] @ 0x3c │ │ │ │ b 128b94 <__cxa_atexit@plt+0x11bd74> │ │ │ │ mov r4, ip │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [ip, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff79c │ │ │ │ @ instruction: 0xfffff9b0 │ │ │ │ @ instruction: 0xfffff2c4 │ │ │ │ @ instruction: 0xfffff3f8 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -293550,63 +293550,63 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq fp, #60216 @ 0xeb38 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq sl, #60232 @ 0xeb48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12b920 <__cxa_atexit@plt+0x11eb00> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 12b928 <__cxa_atexit@plt+0x11eb08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq fp, #59144 @ 0xe708 │ │ │ │ + movweq sl, #59160 @ 0xe718 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12b960 <__cxa_atexit@plt+0x11eb40> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 12b968 <__cxa_atexit@plt+0x11eb48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq fp, #59080 @ 0xe6c8 │ │ │ │ + movweq sl, #59096 @ 0xe6d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12b9a0 <__cxa_atexit@plt+0x11eb80> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 12b9a8 <__cxa_atexit@plt+0x11eb88> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq fp, #59016 @ 0xe688 │ │ │ │ + movweq sl, #59032 @ 0xe698 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12b9f8 <__cxa_atexit@plt+0x11ebd8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -293617,20 +293617,20 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbec0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ + b 3dc118 <__cxa_atexit@plt+0x3cf2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq fp, #58948 @ 0xe644 │ │ │ │ - movweq fp, #58948 @ 0xe644 │ │ │ │ - rsceq r0, lr, #164, 12 @ 0xa400000 │ │ │ │ + movweq sl, #58964 @ 0xe654 │ │ │ │ + movweq sl, #58964 @ 0xe654 │ │ │ │ + rsceq pc, sp, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov sl, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -293649,25 +293649,25 @@ │ │ │ │ str r3, [sl, #4]! │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [sl, #16] │ │ │ │ add r8, lr, #2 │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ str r0, [r5] │ │ │ │ - b 1c09ecc <__cxa_atexit@plt+0x1bfd0ac> │ │ │ │ + b 1ef1ca0 <__cxa_atexit@plt+0x1ee4e80> │ │ │ │ mov r6, sl │ │ │ │ b 12ba88 <__cxa_atexit@plt+0x11ec68> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - rsceq r0, lr, #88, 12 @ 0x5800000 │ │ │ │ - rsceq r0, lr, #16, 12 @ 0x1000000 │ │ │ │ + rsceq pc, sp, #88, 12 @ 0x5800000 │ │ │ │ + rsceq pc, sp, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub lr, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, lr │ │ │ │ bhi 12bb34 <__cxa_atexit@plt+0x11ed14> │ │ │ │ @@ -293696,27 +293696,27 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r9, [r5, #-4] │ │ │ │ mov r5, lr │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ str ip, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r0, lr, #80, 10 @ 0x14000000 │ │ │ │ + rsceq pc, sp, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12bbb4 <__cxa_atexit@plt+0x11ed94> │ │ │ │ @@ -293731,17 +293731,17 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rsceq r0, lr, #16, 22 @ 0x4000 │ │ │ │ + rsceq pc, sp, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 12bc04 <__cxa_atexit@plt+0x11ede4> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -293758,15 +293758,15 @@ │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl be6c │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - rsceq r0, lr, #144, 20 @ 0x90000 │ │ │ │ + rsceq pc, sp, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 12bc68 <__cxa_atexit@plt+0x11ee48> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -293783,15 +293783,15 @@ │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl be6c │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - rsceq r0, lr, #16, 20 @ 0x10000 │ │ │ │ + rsceq pc, sp, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 12bccc <__cxa_atexit@plt+0x11eeac> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -293808,15 +293808,15 @@ │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl be6c │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - rsceq r0, lr, #144, 18 @ 0x240000 │ │ │ │ + rsceq pc, sp, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 12bd30 <__cxa_atexit@plt+0x11ef10> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -293833,15 +293833,15 @@ │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl be6c │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - rsceq r0, lr, #16, 18 @ 0x40000 │ │ │ │ + rsceq pc, sp, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 12bd94 <__cxa_atexit@plt+0x11ef74> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -293858,15 +293858,15 @@ │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl be6c │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - rsceq r0, lr, #144, 16 @ 0x900000 │ │ │ │ + rsceq pc, sp, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 12bdf8 <__cxa_atexit@plt+0x11efd8> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -293883,15 +293883,15 @@ │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl be6c │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - rsceq r0, lr, #16, 16 @ 0x100000 │ │ │ │ + rsceq pc, sp, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 12be5c <__cxa_atexit@plt+0x11f03c> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -293908,15 +293908,15 @@ │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl be6c │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - rsceq r0, lr, #144, 14 @ 0x2400000 │ │ │ │ + rsceq pc, sp, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 12bec0 <__cxa_atexit@plt+0x11f0a0> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -293933,15 +293933,15 @@ │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl be6c │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - rsceq r0, lr, #16, 14 @ 0x400000 │ │ │ │ + rsceq pc, sp, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 12bf24 <__cxa_atexit@plt+0x11f104> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -293958,15 +293958,15 @@ │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl be6c │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - rsceq r0, lr, #144, 12 @ 0x9000000 │ │ │ │ + rsceq pc, sp, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 12bf88 <__cxa_atexit@plt+0x11f168> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -293983,15 +293983,15 @@ │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl be6c │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - rsceq r0, lr, #32, 12 @ 0x2000000 │ │ │ │ + rsceq pc, sp, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 12bfec <__cxa_atexit@plt+0x11f1cc> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -294008,15 +294008,15 @@ │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl be6c │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - rsceq r0, lr, #192, 10 @ 0x30000000 │ │ │ │ + rsceq pc, sp, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12c064 <__cxa_atexit@plt+0x11f244> │ │ │ │ ldr lr, [pc, #60] @ 12c06c <__cxa_atexit@plt+0x11f24c> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -294028,20 +294028,20 @@ │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc3b0 <__cxa_atexit@plt+0x3ef590> │ │ │ │ + b 3dc608 <__cxa_atexit@plt+0x3cf7e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movweq sl, #61396 @ 0xefd4 │ │ │ │ - rsceq r0, lr, #92, 10 @ 0x17000000 │ │ │ │ + movweq r9, #61412 @ 0xefe4 │ │ │ │ + rsceq pc, sp, #92, 10 @ 0x17000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12c0c4 <__cxa_atexit@plt+0x11f2a4> │ │ │ │ @@ -294052,18 +294052,18 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 3fc048 <__cxa_atexit@plt+0x3ef228> │ │ │ │ + b 3dc2a0 <__cxa_atexit@plt+0x3cf480> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #168] @ 12c190 <__cxa_atexit@plt+0x11f370> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -294103,21 +294103,21 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - movweq sl, #61104 @ 0xeeb0 │ │ │ │ - rsceq pc, sp, #204, 18 @ 0x330000 │ │ │ │ - movweq sl, #61184 @ 0xef00 │ │ │ │ - movweq sl, #61216 @ 0xef20 │ │ │ │ - movweq sl, #61264 @ 0xef50 │ │ │ │ + movweq r9, #61120 @ 0xeec0 │ │ │ │ + rsceq lr, sp, #204, 18 @ 0x330000 │ │ │ │ + movweq r9, #61200 @ 0xef10 │ │ │ │ + movweq r9, #61232 @ 0xef30 │ │ │ │ + movweq r9, #61280 @ 0xef60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12c224 <__cxa_atexit@plt+0x11f404> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -294149,21 +294149,21 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq sl, #60920 @ 0xedf8 │ │ │ │ - rsceq pc, sp, #12, 18 @ 0x30000 │ │ │ │ - movweq sl, #60992 @ 0xee40 │ │ │ │ - movweq sl, #61024 @ 0xee60 │ │ │ │ - movweq sl, #61072 @ 0xee90 │ │ │ │ - rsceq r0, lr, #140, 6 @ 0x30000002 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r9, #60936 @ 0xee08 │ │ │ │ + rsceq lr, sp, #12, 18 @ 0x30000 │ │ │ │ + movweq r9, #61008 @ 0xee50 │ │ │ │ + movweq r9, #61040 @ 0xee70 │ │ │ │ + movweq r9, #61088 @ 0xeea0 │ │ │ │ + rsceq pc, sp, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12c2b0 <__cxa_atexit@plt+0x11f490> │ │ │ │ ldr lr, [pc, #60] @ 12c2b8 <__cxa_atexit@plt+0x11f498> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -294175,20 +294175,20 @@ │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc3b0 <__cxa_atexit@plt+0x3ef590> │ │ │ │ + b 3dc608 <__cxa_atexit@plt+0x3cf7e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movweq sl, #60808 @ 0xed88 │ │ │ │ - rsceq r0, lr, #40, 6 @ 0xa0000000 │ │ │ │ + movweq r9, #60824 @ 0xed98 │ │ │ │ + rsceq pc, sp, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12c30c <__cxa_atexit@plt+0x11f4ec> │ │ │ │ @@ -294198,21 +294198,21 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 3fc048 <__cxa_atexit@plt+0x3ef228> │ │ │ │ + b 3dc2a0 <__cxa_atexit@plt+0x3cf480> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r0, lr, #176, 4 │ │ │ │ + rsceq pc, sp, #176, 4 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #20 │ │ │ │ cmp r9, lr │ │ │ │ bcc 12c400 <__cxa_atexit@plt+0x11f5e0> │ │ │ │ ldr r1, [pc, #224] @ 12c424 <__cxa_atexit@plt+0x11f604> │ │ │ │ @@ -294263,25 +294263,25 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #20 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - rsceq pc, sp, #84, 14 @ 0x1500000 │ │ │ │ - movweq sl, #60584 @ 0xeca8 │ │ │ │ - movweq sl, #60632 @ 0xecd8 │ │ │ │ + rsceq lr, sp, #84, 14 @ 0x1500000 │ │ │ │ + movweq r9, #60600 @ 0xecb8 │ │ │ │ + movweq r9, #60648 @ 0xece8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12c4ac <__cxa_atexit@plt+0x11f68c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -294310,19 +294310,19 @@ │ │ │ │ bic r7, r2, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rsceq pc, sp, #132, 12 @ 0x8400000 │ │ │ │ - movweq sl, #60376 @ 0xebd8 │ │ │ │ - movweq sl, #60424 @ 0xec08 │ │ │ │ - rsceq r0, lr, #44, 2 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rsceq lr, sp, #132, 12 @ 0x8400000 │ │ │ │ + movweq r9, #60392 @ 0xebe8 │ │ │ │ + movweq r9, #60440 @ 0xec18 │ │ │ │ + rsceq pc, sp, #44, 2 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12c52c <__cxa_atexit@plt+0x11f70c> │ │ │ │ ldr lr, [pc, #60] @ 12c534 <__cxa_atexit@plt+0x11f714> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -294334,20 +294334,20 @@ │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc3b0 <__cxa_atexit@plt+0x3ef590> │ │ │ │ + b 3dc608 <__cxa_atexit@plt+0x3cf7e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movweq sl, #60172 @ 0xeb0c │ │ │ │ - rsceq r0, lr, #200 @ 0xc8 │ │ │ │ + movweq r9, #60188 @ 0xeb1c │ │ │ │ + rsceq pc, sp, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12c588 <__cxa_atexit@plt+0x11f768> │ │ │ │ @@ -294357,21 +294357,21 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 3fc048 <__cxa_atexit@plt+0x3ef228> │ │ │ │ + b 3dc2a0 <__cxa_atexit@plt+0x3cf480> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r0, lr, #76 @ 0x4c │ │ │ │ + rsceq pc, sp, #76 @ 0x4c │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #20 │ │ │ │ cmp r9, lr │ │ │ │ bcc 12c67c <__cxa_atexit@plt+0x11f85c> │ │ │ │ ldr r1, [pc, #224] @ 12c6a0 <__cxa_atexit@plt+0x11f880> │ │ │ │ @@ -294422,25 +294422,25 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #20 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - rsceq pc, sp, #232, 8 @ 0xe8000000 │ │ │ │ - movweq sl, #59948 @ 0xea2c │ │ │ │ - movweq sl, #59996 @ 0xea5c │ │ │ │ + rsceq lr, sp, #232, 8 @ 0xe8000000 │ │ │ │ + movweq r9, #59964 @ 0xea3c │ │ │ │ + movweq r9, #60012 @ 0xea6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12c728 <__cxa_atexit@plt+0x11f908> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -294469,19 +294469,19 @@ │ │ │ │ bic r7, r2, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rsceq pc, sp, #24, 8 @ 0x18000000 │ │ │ │ - movweq sl, #59740 @ 0xe95c │ │ │ │ - movweq sl, #59788 @ 0xe98c │ │ │ │ - rsceq pc, sp, #204, 28 @ 0xcc0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rsceq lr, sp, #24, 8 @ 0x18000000 │ │ │ │ + movweq r9, #59756 @ 0xe96c │ │ │ │ + movweq r9, #59804 @ 0xe99c │ │ │ │ + rsceq lr, sp, #204, 28 @ 0xcc0 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12c7a8 <__cxa_atexit@plt+0x11f988> │ │ │ │ ldr lr, [pc, #60] @ 12c7b0 <__cxa_atexit@plt+0x11f990> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -294493,20 +294493,20 @@ │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc3b0 <__cxa_atexit@plt+0x3ef590> │ │ │ │ + b 3dc608 <__cxa_atexit@plt+0x3cf7e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movweq sl, #59536 @ 0xe890 │ │ │ │ - rsceq pc, sp, #104, 28 @ 0x680 │ │ │ │ + movweq r9, #59552 @ 0xe8a0 │ │ │ │ + rsceq lr, sp, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12c804 <__cxa_atexit@plt+0x11f9e4> │ │ │ │ @@ -294516,21 +294516,21 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 3fc048 <__cxa_atexit@plt+0x3ef228> │ │ │ │ + b 3dc2a0 <__cxa_atexit@plt+0x3cf480> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ @ instruction: 0xfffff6a0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq pc, sp, #236, 26 @ 0x3b00 │ │ │ │ + rsceq lr, sp, #236, 26 @ 0x3b00 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #20 │ │ │ │ cmp r9, lr │ │ │ │ bcc 12c8f8 <__cxa_atexit@plt+0x11fad8> │ │ │ │ ldr r1, [pc, #224] @ 12c91c <__cxa_atexit@plt+0x11fafc> │ │ │ │ @@ -294581,25 +294581,25 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #20 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - rsceq pc, sp, #124, 4 @ 0xc0000007 │ │ │ │ - movweq sl, #59312 @ 0xe7b0 │ │ │ │ - movweq sl, #59360 @ 0xe7e0 │ │ │ │ + rsceq lr, sp, #124, 4 @ 0xc0000007 │ │ │ │ + movweq r9, #59328 @ 0xe7c0 │ │ │ │ + movweq r9, #59376 @ 0xe7f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12c9a4 <__cxa_atexit@plt+0x11fb84> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -294628,19 +294628,19 @@ │ │ │ │ bic r7, r2, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rsceq pc, sp, #172, 2 @ 0x2b │ │ │ │ - movweq sl, #59104 @ 0xe6e0 │ │ │ │ - movweq sl, #59152 @ 0xe710 │ │ │ │ - rsceq pc, sp, #108, 24 @ 0x6c00 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rsceq lr, sp, #172, 2 @ 0x2b │ │ │ │ + movweq r9, #59120 @ 0xe6f0 │ │ │ │ + movweq r9, #59168 @ 0xe720 │ │ │ │ + rsceq lr, sp, #108, 24 @ 0x6c00 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12ca24 <__cxa_atexit@plt+0x11fc04> │ │ │ │ ldr lr, [pc, #60] @ 12ca2c <__cxa_atexit@plt+0x11fc0c> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -294652,20 +294652,20 @@ │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc3b0 <__cxa_atexit@plt+0x3ef590> │ │ │ │ + b 3dc608 <__cxa_atexit@plt+0x3cf7e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movweq sl, #58900 @ 0xe614 │ │ │ │ - rsceq pc, sp, #8, 24 @ 0x800 │ │ │ │ + movweq r9, #58916 @ 0xe624 │ │ │ │ + rsceq lr, sp, #8, 24 @ 0x800 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12ca80 <__cxa_atexit@plt+0x11fc60> │ │ │ │ @@ -294675,21 +294675,21 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 3fc048 <__cxa_atexit@plt+0x3ef228> │ │ │ │ + b 3dc2a0 <__cxa_atexit@plt+0x3cf480> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ @ instruction: 0xfffff3c0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq pc, sp, #140, 22 @ 0x23000 │ │ │ │ + rsceq lr, sp, #140, 22 @ 0x23000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #20 │ │ │ │ cmp r9, lr │ │ │ │ bcc 12cb74 <__cxa_atexit@plt+0x11fd54> │ │ │ │ ldr r1, [pc, #224] @ 12cb98 <__cxa_atexit@plt+0x11fd78> │ │ │ │ @@ -294740,25 +294740,25 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #20 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - rsceq pc, sp, #16 │ │ │ │ - movweq sl, #58676 @ 0xe534 │ │ │ │ - movweq sl, #58724 @ 0xe564 │ │ │ │ + rsceq lr, sp, #16 │ │ │ │ + movweq r9, #58692 @ 0xe544 │ │ │ │ + movweq r9, #58740 @ 0xe574 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12cc20 <__cxa_atexit@plt+0x11fe00> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -294787,19 +294787,19 @@ │ │ │ │ bic r7, r2, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rsceq lr, sp, #64, 30 @ 0x100 │ │ │ │ - movweq sl, #58468 @ 0xe464 │ │ │ │ - movweq sl, #58516 @ 0xe494 │ │ │ │ - rsceq pc, sp, #12, 20 @ 0xc000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rsceq sp, sp, #64, 30 @ 0x100 │ │ │ │ + movweq r9, #58484 @ 0xe474 │ │ │ │ + movweq r9, #58532 @ 0xe4a4 │ │ │ │ + rsceq lr, sp, #12, 20 @ 0xc000 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12cca0 <__cxa_atexit@plt+0x11fe80> │ │ │ │ ldr lr, [pc, #60] @ 12cca8 <__cxa_atexit@plt+0x11fe88> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -294811,20 +294811,20 @@ │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc3b0 <__cxa_atexit@plt+0x3ef590> │ │ │ │ + b 3dc608 <__cxa_atexit@plt+0x3cf7e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movweq sl, #58264 @ 0xe398 │ │ │ │ - rsceq pc, sp, #168, 18 @ 0x2a0000 │ │ │ │ + movweq r9, #58280 @ 0xe3a8 │ │ │ │ + rsceq lr, sp, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12ccfc <__cxa_atexit@plt+0x11fedc> │ │ │ │ @@ -294834,21 +294834,21 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 3fc048 <__cxa_atexit@plt+0x3ef228> │ │ │ │ + b 3dc2a0 <__cxa_atexit@plt+0x3cf480> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ @ instruction: 0xfffff0e0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq pc, sp, #44, 18 @ 0xb0000 │ │ │ │ + rsceq lr, sp, #44, 18 @ 0xb0000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #20 │ │ │ │ cmp r9, lr │ │ │ │ bcc 12cdf0 <__cxa_atexit@plt+0x11ffd0> │ │ │ │ ldr r1, [pc, #224] @ 12ce14 <__cxa_atexit@plt+0x11fff4> │ │ │ │ @@ -294899,25 +294899,25 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #20 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - rsceq lr, sp, #164, 26 @ 0x2900 │ │ │ │ - movweq sl, #58040 @ 0xe2b8 │ │ │ │ - movweq sl, #58088 @ 0xe2e8 │ │ │ │ + rsceq sp, sp, #164, 26 @ 0x2900 │ │ │ │ + movweq r9, #58056 @ 0xe2c8 │ │ │ │ + movweq r9, #58104 @ 0xe2f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12ce9c <__cxa_atexit@plt+0x12007c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -294946,19 +294946,19 @@ │ │ │ │ bic r7, r2, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rsceq lr, sp, #212, 24 @ 0xd400 │ │ │ │ - movweq sl, #57832 @ 0xe1e8 │ │ │ │ - movweq sl, #57880 @ 0xe218 │ │ │ │ - rsceq pc, sp, #172, 14 @ 0x2b00000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rsceq sp, sp, #212, 24 @ 0xd400 │ │ │ │ + movweq r9, #57848 @ 0xe1f8 │ │ │ │ + movweq r9, #57896 @ 0xe228 │ │ │ │ + rsceq lr, sp, #172, 14 @ 0x2b00000 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12cf1c <__cxa_atexit@plt+0x1200fc> │ │ │ │ ldr lr, [pc, #60] @ 12cf24 <__cxa_atexit@plt+0x120104> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -294970,20 +294970,20 @@ │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc3b0 <__cxa_atexit@plt+0x3ef590> │ │ │ │ + b 3dc608 <__cxa_atexit@plt+0x3cf7e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movweq sl, #57628 @ 0xe11c │ │ │ │ - rsceq pc, sp, #72, 14 @ 0x1200000 │ │ │ │ + movweq r9, #57644 @ 0xe12c │ │ │ │ + rsceq lr, sp, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12cf78 <__cxa_atexit@plt+0x120158> │ │ │ │ @@ -294993,21 +294993,21 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 3fc048 <__cxa_atexit@plt+0x3ef228> │ │ │ │ + b 3dc2a0 <__cxa_atexit@plt+0x3cf480> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ @ instruction: 0xffffee00 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq pc, sp, #204, 12 @ 0xcc00000 │ │ │ │ + rsceq lr, sp, #204, 12 @ 0xcc00000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #20 │ │ │ │ cmp r9, lr │ │ │ │ bcc 12d06c <__cxa_atexit@plt+0x12024c> │ │ │ │ ldr r1, [pc, #224] @ 12d090 <__cxa_atexit@plt+0x120270> │ │ │ │ @@ -295058,25 +295058,25 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #20 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - rsceq lr, sp, #56, 22 @ 0xe000 │ │ │ │ - movweq sl, #57404 @ 0xe03c │ │ │ │ - movweq sl, #57452 @ 0xe06c │ │ │ │ + rsceq sp, sp, #56, 22 @ 0xe000 │ │ │ │ + movweq r9, #57420 @ 0xe04c │ │ │ │ + movweq r9, #57468 @ 0xe07c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12d118 <__cxa_atexit@plt+0x1202f8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -295105,19 +295105,19 @@ │ │ │ │ bic r7, r2, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rsceq lr, sp, #104, 20 @ 0x68000 │ │ │ │ - movweq r9, #61292 @ 0xef6c │ │ │ │ - movweq r9, #61340 @ 0xef9c │ │ │ │ - rsceq pc, sp, #76, 10 @ 0x13000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rsceq sp, sp, #104, 20 @ 0x68000 │ │ │ │ + movweq r8, #61308 @ 0xef7c │ │ │ │ + movweq r8, #61356 @ 0xefac │ │ │ │ + rsceq lr, sp, #76, 10 @ 0x13000000 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12d198 <__cxa_atexit@plt+0x120378> │ │ │ │ ldr lr, [pc, #60] @ 12d1a0 <__cxa_atexit@plt+0x120380> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -295129,20 +295129,20 @@ │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc3b0 <__cxa_atexit@plt+0x3ef590> │ │ │ │ + b 3dc608 <__cxa_atexit@plt+0x3cf7e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movweq r9, #61088 @ 0xeea0 │ │ │ │ - rsceq pc, sp, #232, 8 @ 0xe8000000 │ │ │ │ + movweq r8, #61104 @ 0xeeb0 │ │ │ │ + rsceq lr, sp, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12d1f4 <__cxa_atexit@plt+0x1203d4> │ │ │ │ @@ -295152,21 +295152,21 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 3fc048 <__cxa_atexit@plt+0x3ef228> │ │ │ │ + b 3dc2a0 <__cxa_atexit@plt+0x3cf480> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ @ instruction: 0xffffeb20 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq pc, sp, #108, 8 @ 0x6c000000 │ │ │ │ + rsceq lr, sp, #108, 8 @ 0x6c000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #20 │ │ │ │ cmp r9, lr │ │ │ │ bcc 12d2e8 <__cxa_atexit@plt+0x1204c8> │ │ │ │ ldr r1, [pc, #224] @ 12d30c <__cxa_atexit@plt+0x1204ec> │ │ │ │ @@ -295217,25 +295217,25 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #20 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - rsceq lr, sp, #204, 16 @ 0xcc0000 │ │ │ │ - movweq r9, #60864 @ 0xedc0 │ │ │ │ - movweq r9, #60912 @ 0xedf0 │ │ │ │ + rsceq sp, sp, #204, 16 @ 0xcc0000 │ │ │ │ + movweq r8, #60880 @ 0xedd0 │ │ │ │ + movweq r8, #60928 @ 0xee00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12d394 <__cxa_atexit@plt+0x120574> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -295264,19 +295264,19 @@ │ │ │ │ bic r7, r2, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rsceq lr, sp, #252, 14 @ 0x3f00000 │ │ │ │ - movweq r9, #60656 @ 0xecf0 │ │ │ │ - movweq r9, #60704 @ 0xed20 │ │ │ │ - rsceq pc, sp, #236, 4 @ 0xc000000e │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rsceq sp, sp, #252, 14 @ 0x3f00000 │ │ │ │ + movweq r8, #60672 @ 0xed00 │ │ │ │ + movweq r8, #60720 @ 0xed30 │ │ │ │ + rsceq lr, sp, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12d414 <__cxa_atexit@plt+0x1205f4> │ │ │ │ ldr lr, [pc, #60] @ 12d41c <__cxa_atexit@plt+0x1205fc> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -295288,20 +295288,20 @@ │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc3b0 <__cxa_atexit@plt+0x3ef590> │ │ │ │ + b 3dc608 <__cxa_atexit@plt+0x3cf7e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movweq r9, #60452 @ 0xec24 │ │ │ │ - rsceq pc, sp, #136, 4 @ 0x80000008 │ │ │ │ + movweq r8, #60468 @ 0xec34 │ │ │ │ + rsceq lr, sp, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12d470 <__cxa_atexit@plt+0x120650> │ │ │ │ @@ -295311,21 +295311,21 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 3fc048 <__cxa_atexit@plt+0x3ef228> │ │ │ │ + b 3dc2a0 <__cxa_atexit@plt+0x3cf480> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ @ instruction: 0xffffe840 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq pc, sp, #12, 4 @ 0xc0000000 │ │ │ │ + rsceq lr, sp, #12, 4 @ 0xc0000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #20 │ │ │ │ cmp r9, lr │ │ │ │ bcc 12d564 <__cxa_atexit@plt+0x120744> │ │ │ │ ldr r1, [pc, #224] @ 12d588 <__cxa_atexit@plt+0x120768> │ │ │ │ @@ -295376,25 +295376,25 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #20 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - rsceq lr, sp, #96, 12 @ 0x6000000 │ │ │ │ - movweq r9, #60228 @ 0xeb44 │ │ │ │ - movweq r9, #60276 @ 0xeb74 │ │ │ │ + rsceq sp, sp, #96, 12 @ 0x6000000 │ │ │ │ + movweq r8, #60244 @ 0xeb54 │ │ │ │ + movweq r8, #60292 @ 0xeb84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12d610 <__cxa_atexit@plt+0x1207f0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -295423,19 +295423,19 @@ │ │ │ │ bic r7, r2, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rsceq lr, sp, #144, 10 @ 0x24000000 │ │ │ │ - movweq r9, #60020 @ 0xea74 │ │ │ │ - movweq r9, #60068 @ 0xeaa4 │ │ │ │ - rsceq pc, sp, #140 @ 0x8c │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rsceq sp, sp, #144, 10 @ 0x24000000 │ │ │ │ + movweq r8, #60036 @ 0xea84 │ │ │ │ + movweq r8, #60084 @ 0xeab4 │ │ │ │ + rsceq lr, sp, #140 @ 0x8c │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12d690 <__cxa_atexit@plt+0x120870> │ │ │ │ ldr lr, [pc, #60] @ 12d698 <__cxa_atexit@plt+0x120878> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -295447,20 +295447,20 @@ │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc3b0 <__cxa_atexit@plt+0x3ef590> │ │ │ │ + b 3dc608 <__cxa_atexit@plt+0x3cf7e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movweq r9, #59816 @ 0xe9a8 │ │ │ │ - rsceq pc, sp, #40 @ 0x28 │ │ │ │ + movweq r8, #59832 @ 0xe9b8 │ │ │ │ + rsceq lr, sp, #40 @ 0x28 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12d6ec <__cxa_atexit@plt+0x1208cc> │ │ │ │ @@ -295470,21 +295470,21 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 3fc048 <__cxa_atexit@plt+0x3ef228> │ │ │ │ + b 3dc2a0 <__cxa_atexit@plt+0x3cf480> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ @ instruction: 0xffffe560 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq lr, sp, #172, 30 @ 0x2b0 │ │ │ │ + rsceq sp, sp, #172, 30 @ 0x2b0 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #20 │ │ │ │ cmp r9, lr │ │ │ │ bcc 12d7e0 <__cxa_atexit@plt+0x1209c0> │ │ │ │ ldr r1, [pc, #224] @ 12d804 <__cxa_atexit@plt+0x1209e4> │ │ │ │ @@ -295535,25 +295535,25 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #20 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - rsceq lr, sp, #244, 6 @ 0xd0000003 │ │ │ │ - movweq r9, #59592 @ 0xe8c8 │ │ │ │ - movweq r9, #59640 @ 0xe8f8 │ │ │ │ + rsceq sp, sp, #244, 6 @ 0xd0000003 │ │ │ │ + movweq r8, #59608 @ 0xe8d8 │ │ │ │ + movweq r8, #59656 @ 0xe908 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12d88c <__cxa_atexit@plt+0x120a6c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -295582,19 +295582,19 @@ │ │ │ │ bic r7, r2, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rsceq lr, sp, #36, 6 @ 0x90000000 │ │ │ │ - movweq r9, #59384 @ 0xe7f8 │ │ │ │ - movweq r9, #59432 @ 0xe828 │ │ │ │ - rsceq lr, sp, #44, 28 @ 0x2c0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rsceq sp, sp, #36, 6 @ 0x90000000 │ │ │ │ + movweq r8, #59400 @ 0xe808 │ │ │ │ + movweq r8, #59448 @ 0xe838 │ │ │ │ + rsceq sp, sp, #44, 28 @ 0x2c0 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12d90c <__cxa_atexit@plt+0x120aec> │ │ │ │ ldr lr, [pc, #60] @ 12d914 <__cxa_atexit@plt+0x120af4> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -295606,20 +295606,20 @@ │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc3b0 <__cxa_atexit@plt+0x3ef590> │ │ │ │ + b 3dc608 <__cxa_atexit@plt+0x3cf7e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movweq r9, #59180 @ 0xe72c │ │ │ │ - rsceq lr, sp, #200, 26 @ 0x3200 │ │ │ │ + movweq r8, #59196 @ 0xe73c │ │ │ │ + rsceq sp, sp, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12d968 <__cxa_atexit@plt+0x120b48> │ │ │ │ @@ -295629,21 +295629,21 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 3fc048 <__cxa_atexit@plt+0x3ef228> │ │ │ │ + b 3dc2a0 <__cxa_atexit@plt+0x3cf480> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ @ instruction: 0xffffe280 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq lr, sp, #76, 26 @ 0x1300 │ │ │ │ + rsceq sp, sp, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #20 │ │ │ │ cmp r9, lr │ │ │ │ bcc 12da5c <__cxa_atexit@plt+0x120c3c> │ │ │ │ ldr r1, [pc, #224] @ 12da80 <__cxa_atexit@plt+0x120c60> │ │ │ │ @@ -295694,25 +295694,25 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #20 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - rsceq lr, sp, #136, 2 @ 0x22 │ │ │ │ - movweq r9, #58956 @ 0xe64c │ │ │ │ - movweq r9, #59004 @ 0xe67c │ │ │ │ + rsceq sp, sp, #136, 2 @ 0x22 │ │ │ │ + movweq r8, #58972 @ 0xe65c │ │ │ │ + movweq r8, #59020 @ 0xe68c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12db08 <__cxa_atexit@plt+0x120ce8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -295741,19 +295741,19 @@ │ │ │ │ bic r7, r2, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rsceq lr, sp, #184 @ 0xb8 │ │ │ │ - movweq r9, #58748 @ 0xe57c │ │ │ │ - movweq r9, #58796 @ 0xe5ac │ │ │ │ - rsceq lr, sp, #120, 20 @ 0x78000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rsceq sp, sp, #184 @ 0xb8 │ │ │ │ + movweq r8, #58764 @ 0xe58c │ │ │ │ + movweq r8, #58812 @ 0xe5bc │ │ │ │ + rsceq sp, sp, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12db74 <__cxa_atexit@plt+0x120d54> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ @@ -295764,16 +295764,16 @@ │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r8, [pc, #16] @ 12db80 <__cxa_atexit@plt+0x120d60> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 14f0a0 <__cxa_atexit@plt+0x142280> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movweq r9, #59992 @ 0xea58 │ │ │ │ - rsceq lr, sp, #28, 20 @ 0x1c000 │ │ │ │ + movweq r8, #60008 @ 0xea68 │ │ │ │ + rsceq sp, sp, #28, 20 @ 0x1c000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12dbbc <__cxa_atexit@plt+0x120d9c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [pc, #52] @ 12dbdc <__cxa_atexit@plt+0x120dbc> │ │ │ │ @@ -295786,17 +295786,17 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl be6c │ │ │ │ ldr r7, [pc, #12] @ 12dbd8 <__cxa_atexit@plt+0x120db8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movweq r9, #58476 @ 0xe46c │ │ │ │ + movweq r8, #58492 @ 0xe47c │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movweq r9, #59924 @ 0xea14 │ │ │ │ + movweq r8, #59940 @ 0xea24 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12dc50 <__cxa_atexit@plt+0x120e30> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #20 │ │ │ │ @@ -295829,19 +295829,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 12dc88 <__cxa_atexit@plt+0x120e68> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movweq r9, #58328 @ 0xe3d8 │ │ │ │ - movweq r9, #58456 @ 0xe458 │ │ │ │ - movweq r9, #59436 @ 0xe82c │ │ │ │ + movweq r8, #58344 @ 0xe3e8 │ │ │ │ + movweq r8, #58472 @ 0xe468 │ │ │ │ + movweq r8, #59452 @ 0xe83c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -295863,19 +295863,19 @@ │ │ │ │ str r3, [r8, #20] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 12dd18 <__cxa_atexit@plt+0x120ef8> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r9, #58284 @ 0xe3ac │ │ │ │ - movweq r9, #59264 @ 0xe780 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r8, #58300 @ 0xe3bc │ │ │ │ + movweq r8, #59280 @ 0xe790 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - rsceq lr, sp, #148, 16 @ 0x940000 │ │ │ │ + rsceq sp, sp, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12dd64 <__cxa_atexit@plt+0x120f44> │ │ │ │ ldr r2, [pc, #48] @ 12dd6c <__cxa_atexit@plt+0x120f4c> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -295884,20 +295884,20 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ sub r2, r5, #16 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fc3b0 <__cxa_atexit@plt+0x3ef590> │ │ │ │ + b 3dc608 <__cxa_atexit@plt+0x3cf7e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - movweq r9, #58060 @ 0xe2cc │ │ │ │ - rsceq lr, sp, #60, 16 @ 0x3c0000 │ │ │ │ + movweq r8, #58076 @ 0xe2dc │ │ │ │ + rsceq sp, sp, #60, 16 @ 0x3c0000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12ddc0 <__cxa_atexit@plt+0x120fa0> │ │ │ │ @@ -295907,27 +295907,27 @@ │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ sub r8, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 3fc048 <__cxa_atexit@plt+0x3ef228> │ │ │ │ + b 3dc2a0 <__cxa_atexit@plt+0x3cf480> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsceq lr, sp, #192, 14 @ 0x3000000 │ │ │ │ + rsceq sp, sp, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -295945,15 +295945,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ sub r2, r4, #8 │ │ │ │ mov r3, r7 │ │ │ │ b 12de30 <__cxa_atexit@plt+0x121010> │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - rsceq lr, sp, #108, 14 @ 0x1b00000 │ │ │ │ + rsceq sp, sp, #108, 14 @ 0x1b00000 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov ip, fp │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 12def4 <__cxa_atexit@plt+0x1210d4> │ │ │ │ @@ -295992,25 +295992,25 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 12df04 <__cxa_atexit@plt+0x1210e4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ - movweq r9, #57728 @ 0xe180 │ │ │ │ - movweq r9, #57728 @ 0xe180 │ │ │ │ + movweq r8, #57744 @ 0xe190 │ │ │ │ + movweq r8, #57744 @ 0xe190 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - movweq r9, #57724 @ 0xe17c │ │ │ │ + movweq r8, #57740 @ 0xe18c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12df80 <__cxa_atexit@plt+0x121160> │ │ │ │ ldr r7, [pc, #52] @ 12df90 <__cxa_atexit@plt+0x121170> │ │ │ │ @@ -296019,69 +296019,69 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5, #4] │ │ │ │ add r7, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ ldr r7, [pc, #20] @ 12df9c <__cxa_atexit@plt+0x12117c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq sp, sp, #252, 20 @ 0xfc000 │ │ │ │ - rsceq sp, sp, #228, 20 @ 0xe4000 │ │ │ │ - rsceq lr, sp, #220, 16 @ 0xdc0000 │ │ │ │ - rsceq lr, sp, #176, 16 @ 0xb00000 │ │ │ │ + rsceq ip, sp, #252, 20 @ 0xfc000 │ │ │ │ + rsceq ip, sp, #228, 20 @ 0xe4000 │ │ │ │ + rsceq sp, sp, #220, 16 @ 0xdc0000 │ │ │ │ + rsceq sp, sp, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 12dffc <__cxa_atexit@plt+0x1211dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 12dfe0 <__cxa_atexit@plt+0x1211c0> │ │ │ │ cmp r3, #2 │ │ │ │ bne 12dfe8 <__cxa_atexit@plt+0x1211c8> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [pc, #44] @ 12e000 <__cxa_atexit@plt+0x1211e0> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fc3b0 <__cxa_atexit@plt+0x3ef590> │ │ │ │ + b 3dc608 <__cxa_atexit@plt+0x3cf7e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 12e004 <__cxa_atexit@plt+0x1211e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - movweq r9, #57416 @ 0xe048 │ │ │ │ - rsceq lr, sp, #72, 16 @ 0x480000 │ │ │ │ + movweq r8, #57432 @ 0xe058 │ │ │ │ + rsceq sp, sp, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12e038 <__cxa_atexit@plt+0x121218> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [pc, #36] @ 12e050 <__cxa_atexit@plt+0x121230> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fc3b0 <__cxa_atexit@plt+0x3ef590> │ │ │ │ + b 3dc608 <__cxa_atexit@plt+0x3cf7e8> │ │ │ │ ldr r7, [pc, #12] @ 12e04c <__cxa_atexit@plt+0x12122c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movweq r8, #61432 @ 0xeff8 │ │ │ │ + movweq r8, #57352 @ 0xe008 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq lr, sp, #252, 14 @ 0x3f00000 │ │ │ │ + rsceq sp, sp, #252, 14 @ 0x3f00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #124] @ 12e0e8 <__cxa_atexit@plt+0x1212c8> │ │ │ │ ldr r7, [r2, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ @@ -296101,27 +296101,27 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r0, [r6, #12] │ │ │ │ stm r1, {r0, r2, r7} │ │ │ │ str lr, [r5, #-8]! │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fc048 <__cxa_atexit@plt+0x3ef228> │ │ │ │ + b 3dc2a0 <__cxa_atexit@plt+0x3cf480> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xffffb28c │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - rsceq lr, sp, #92, 14 @ 0x1700000 │ │ │ │ + rsceq sp, sp, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12e148 <__cxa_atexit@plt+0x121328> │ │ │ │ @@ -296133,33 +296133,33 @@ │ │ │ │ add lr, pc, lr │ │ │ │ stmda r5, {r0, r2, r7} │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str lr, [r5, #-12]! │ │ │ │ sub r8, r6, #7 │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fc048 <__cxa_atexit@plt+0x3ef228> │ │ │ │ + b 3dc2a0 <__cxa_atexit@plt+0x3cf480> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffb204 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq lr, sp, #224, 10 @ 0x38000000 │ │ │ │ + rsceq sp, sp, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 12e188 <__cxa_atexit@plt+0x121368> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 12e180 <__cxa_atexit@plt+0x121360> │ │ │ │ b 12e198 <__cxa_atexit@plt+0x121378> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq lr, sp, #176, 10 @ 0x2c000000 │ │ │ │ + rsceq sp, sp, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 12e278 <__cxa_atexit@plt+0x121458> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -296218,16 +296218,16 @@ │ │ │ │ mov r6, sl │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #116 @ 0x74 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r8, #60852 @ 0xedb4 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r7, #60868 @ 0xedc4 │ │ │ │ @ instruction: 0xffffc0c8 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @ instruction: 0xffffc4b0 │ │ │ │ @ instruction: 0xffffc834 │ │ │ │ @ instruction: 0xffffd474 │ │ │ │ @ instruction: 0xffffd858 │ │ │ │ @ instruction: 0xfffff664 │ │ │ │ @@ -296243,17 +296243,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r8, #60828 @ 0xed9c │ │ │ │ - rsceq lr, sp, #88, 10 @ 0x16000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r7, #60844 @ 0xedac │ │ │ │ + rsceq sp, sp, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12e34c <__cxa_atexit@plt+0x12152c> │ │ │ │ ldr r7, [pc, #52] @ 12e35c <__cxa_atexit@plt+0x12153c> │ │ │ │ @@ -296262,23 +296262,23 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5, #4] │ │ │ │ add r7, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 3fbf78 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + b 3dc1d0 <__cxa_atexit@plt+0x3cf3b0> │ │ │ │ ldr r7, [pc, #20] @ 12e368 <__cxa_atexit@plt+0x121548> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ - rsceq sp, sp, #48, 14 @ 0xc00000 │ │ │ │ - rsceq sp, sp, #24, 14 @ 0x600000 │ │ │ │ - rsceq lr, sp, #16, 10 @ 0x4000000 │ │ │ │ + rsceq ip, sp, #48, 14 @ 0xc00000 │ │ │ │ + rsceq ip, sp, #24, 14 @ 0x600000 │ │ │ │ + rsceq sp, sp, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12e3d4 <__cxa_atexit@plt+0x1215b4> │ │ │ │ ldr r3, [pc, #112] @ 12e3fc <__cxa_atexit@plt+0x1215dc> │ │ │ │ @@ -296306,18 +296306,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq lr, sp, #164, 8 @ 0xa4000000 │ │ │ │ - movweq r9, #57768 @ 0xe1a8 │ │ │ │ + rsceq sp, sp, #164, 8 @ 0xa4000000 │ │ │ │ + movweq r8, #57784 @ 0xe1b8 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12e444 <__cxa_atexit@plt+0x121624> │ │ │ │ @@ -296327,16 +296327,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r9, #57636 @ 0xe124 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r8, #57652 @ 0xe134 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -296349,16 +296349,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 12e4a8 <__cxa_atexit@plt+0x121688> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r9, #57568 @ 0xe0e0 │ │ │ │ - rsceq lr, sp, #236, 6 @ 0xb0000003 │ │ │ │ + movweq r8, #57584 @ 0xe0f0 │ │ │ │ + rsceq sp, sp, #236, 6 @ 0xb0000003 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 12e540 <__cxa_atexit@plt+0x121720> │ │ │ │ ldr r4, [r5, #8] │ │ │ │ @@ -296395,16 +296395,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 12e560 <__cxa_atexit@plt+0x121740> │ │ │ │ ldr r1, [r0, #-8] │ │ │ │ mov r4, #44 @ 0x2c │ │ │ │ str r4, [r0, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ bx r1 │ │ │ │ - movweq r9, #57528 @ 0xe0b8 │ │ │ │ - rsceq lr, sp, #56, 6 @ 0xe0000000 │ │ │ │ + movweq r8, #57544 @ 0xe0c8 │ │ │ │ + rsceq sp, sp, #56, 6 @ 0xe0000000 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, sl, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -296444,29 +296444,29 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - movweq r8, #61428 @ 0xeff4 │ │ │ │ - rsceq lr, sp, #124, 4 @ 0xc0000007 │ │ │ │ - sbcseq r7, r0, #96 @ 0x60 │ │ │ │ + movweq r8, #57348 @ 0xe004 │ │ │ │ + rsceq sp, sp, #124, 4 @ 0xc0000007 │ │ │ │ + sbcseq r6, r0, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq r7, r0, #149 @ 0x95 │ │ │ │ + sbcseq r6, r0, #3408 @ 0xd50 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq r7, r0, #201 @ 0xc9 │ │ │ │ + sbcseq r6, r0, #9, 30 @ 0x24 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -296478,15 +296478,15 @@ │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ b 12e6ac <__cxa_atexit@plt+0x12188c> │ │ │ │ ldr r7, [pc, #8] @ 12e6a8 <__cxa_atexit@plt+0x121888> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq lr, sp, #12, 4 @ 0xc0000000 │ │ │ │ + rsceq sp, sp, #12, 4 @ 0xc0000000 │ │ │ │ ldr r3, [r5] │ │ │ │ mov fp, r7 │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 12e6fc <__cxa_atexit@plt+0x1218dc> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ @@ -296573,15 +296573,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 12e6ac <__cxa_atexit@plt+0x12188c> │ │ │ │ ldr r7, [pc, #12] @ 12e824 <__cxa_atexit@plt+0x121a04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq lr, sp, #144 @ 0x90 │ │ │ │ + rsceq sp, sp, #144 @ 0x90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12e890 <__cxa_atexit@plt+0x121a70> │ │ │ │ ldr r7, [pc, #112] @ 12e8b8 <__cxa_atexit@plt+0x121a98> │ │ │ │ @@ -296612,16 +296612,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - rsceq lr, sp, #0 │ │ │ │ - rsceq lr, sp, #28 │ │ │ │ + rsceq sp, sp, #0 │ │ │ │ + rsceq sp, sp, #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #56] @ 12e914 <__cxa_atexit@plt+0x121af4> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-12 │ │ │ │ @@ -296634,15 +296634,15 @@ │ │ │ │ b 12e6ac <__cxa_atexit@plt+0x12188c> │ │ │ │ ldr r7, [pc, #16] @ 12e918 <__cxa_atexit@plt+0x121af8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq sp, sp, #160, 30 @ 0x280 │ │ │ │ + rsceq ip, sp, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12e950 <__cxa_atexit@plt+0x121b30> │ │ │ │ @@ -296653,16 +296653,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 12e96c <__cxa_atexit@plt+0x121b4c> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ - movweq r8, #59456 @ 0xe840 │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ + movweq r7, #59472 @ 0xe850 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12e9d8 <__cxa_atexit@plt+0x121bb8> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -296685,15 +296685,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movweq r8, #58988 @ 0xe66c │ │ │ │ + movweq r7, #59004 @ 0xe67c │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 12ea0c <__cxa_atexit@plt+0x121bec> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -296714,16 +296714,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 12ea60 <__cxa_atexit@plt+0x121c40> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf48 <__cxa_atexit@plt+0x3ef128> │ │ │ │ - movweq r8, #59804 @ 0xe99c │ │ │ │ + b 3dc1a0 <__cxa_atexit@plt+0x3cf380> │ │ │ │ + movweq r7, #59820 @ 0xe9ac │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12eb2c <__cxa_atexit@plt+0x121d0c> │ │ │ │ @@ -296778,21 +296778,21 @@ │ │ │ │ ldr r6, [pc, #24] @ 12eb5c <__cxa_atexit@plt+0x121d3c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r0, r2 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - rsceq sp, sp, #132, 26 @ 0x2100 │ │ │ │ - movweq r8, #59020 @ 0xe68c │ │ │ │ - movweq r8, #58660 @ 0xe524 │ │ │ │ + rsceq ip, sp, #132, 26 @ 0x2100 │ │ │ │ + movweq r7, #59036 @ 0xe69c │ │ │ │ + movweq r7, #58676 @ 0xe534 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 12eba4 <__cxa_atexit@plt+0x121d84> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -296861,23 +296861,23 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 12ecb0 <__cxa_atexit@plt+0x121e90> │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ - movweq r8, #58756 @ 0xe584 │ │ │ │ - movweq r8, #58392 @ 0xe418 │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ + movweq r7, #58772 @ 0xe594 │ │ │ │ + movweq r7, #58408 @ 0xe428 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - movweq r8, #59104 @ 0xe6e0 │ │ │ │ - movweq r8, #58380 @ 0xe40c │ │ │ │ - movweq r8, #58356 @ 0xe3f4 │ │ │ │ - movweq r8, #58376 @ 0xe408 │ │ │ │ + movweq r7, #59120 @ 0xe6f0 │ │ │ │ + movweq r7, #58396 @ 0xe41c │ │ │ │ + movweq r7, #58372 @ 0xe404 │ │ │ │ + movweq r7, #58392 @ 0xe418 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -296929,23 +296929,23 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 12edc0 <__cxa_atexit@plt+0x121fa0> │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ - movweq r8, #58488 @ 0xe478 │ │ │ │ - movweq r8, #58124 @ 0xe30c │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ + movweq r7, #58504 @ 0xe488 │ │ │ │ + movweq r7, #58140 @ 0xe31c │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ - movweq r8, #58836 @ 0xe5d4 │ │ │ │ - movweq r8, #58112 @ 0xe300 │ │ │ │ - movweq r8, #58088 @ 0xe2e8 │ │ │ │ - movweq r8, #58104 @ 0xe2f8 │ │ │ │ + movweq r7, #58852 @ 0xe5e4 │ │ │ │ + movweq r7, #58128 @ 0xe310 │ │ │ │ + movweq r7, #58104 @ 0xe2f8 │ │ │ │ + movweq r7, #58120 @ 0xe308 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -296962,17 +296962,17 @@ │ │ │ │ mov r8, r7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 12ee44 <__cxa_atexit@plt+0x122024> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r8, #58228 @ 0xe374 │ │ │ │ - movweq r8, #57868 @ 0xe20c │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r7, #58244 @ 0xe384 │ │ │ │ + movweq r7, #57884 @ 0xe21c │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12eeb0 <__cxa_atexit@plt+0x122090> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -296995,15 +296995,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movweq r8, #57748 @ 0xe194 │ │ │ │ + movweq r7, #57764 @ 0xe1a4 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 12eee4 <__cxa_atexit@plt+0x1220c4> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -297024,16 +297024,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 12ef38 <__cxa_atexit@plt+0x122118> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf48 <__cxa_atexit@plt+0x3ef128> │ │ │ │ - movweq r8, #58564 @ 0xe4c4 │ │ │ │ + b 3dc1a0 <__cxa_atexit@plt+0x3cf380> │ │ │ │ + movweq r7, #58580 @ 0xe4d4 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -297076,16 +297076,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 12f000 <__cxa_atexit@plt+0x1221e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rsceq sp, sp, #204, 16 @ 0xcc0000 │ │ │ │ - movweq r8, #57448 @ 0xe068 │ │ │ │ + rsceq ip, sp, #204, 16 @ 0xcc0000 │ │ │ │ + movweq r7, #57464 @ 0xe078 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 12f038 <__cxa_atexit@plt+0x122218> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -297157,22 +297157,22 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r9, #20]! │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r7, #68 @ 0x44 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - movweq r7, #61308 @ 0xef7c │ │ │ │ + movweq r6, #61324 @ 0xef8c │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - movweq r7, #61304 @ 0xef78 │ │ │ │ - movweq r7, #61280 @ 0xef60 │ │ │ │ - movweq r7, #61292 @ 0xef6c │ │ │ │ - movweq r8, #57824 @ 0xe1e0 │ │ │ │ + movweq r6, #61320 @ 0xef88 │ │ │ │ + movweq r6, #61296 @ 0xef70 │ │ │ │ + movweq r6, #61308 @ 0xef7c │ │ │ │ + movweq r7, #57840 @ 0xe1f0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -297218,21 +297218,21 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r9, #20]! │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r7, #68 @ 0x44 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r7, #61052 @ 0xee7c │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r6, #61068 @ 0xee8c │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - movweq r7, #61064 @ 0xee88 │ │ │ │ - movweq r7, #61040 @ 0xee70 │ │ │ │ - movweq r7, #61048 @ 0xee78 │ │ │ │ - movweq r8, #57580 @ 0xe0ec │ │ │ │ + movweq r6, #61080 @ 0xee98 │ │ │ │ + movweq r6, #61056 @ 0xee80 │ │ │ │ + movweq r6, #61064 @ 0xee88 │ │ │ │ + movweq r7, #57596 @ 0xe0fc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12f2a4 <__cxa_atexit@plt+0x122484> │ │ │ │ ldr r3, [pc, #64] @ 12f2b4 <__cxa_atexit@plt+0x122494> │ │ │ │ @@ -297251,15 +297251,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 12f2bc <__cxa_atexit@plt+0x12249c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq sp, sp, #20, 12 @ 0x1400000 │ │ │ │ + rsceq ip, sp, #20, 12 @ 0x1400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 12f2e0 <__cxa_atexit@plt+0x1224c0> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -297279,32 +297279,32 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 12f334 <__cxa_atexit@plt+0x122514> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf48 <__cxa_atexit@plt+0x3ef128> │ │ │ │ - movweq r8, #57544 @ 0xe0c8 │ │ │ │ + b 3dc1a0 <__cxa_atexit@plt+0x3cf380> │ │ │ │ + movweq r7, #57560 @ 0xe0d8 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12f368 <__cxa_atexit@plt+0x122548> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 12f370 <__cxa_atexit@plt+0x122550> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc390 <__cxa_atexit@plt+0x3ef570> │ │ │ │ + b 3dc5e8 <__cxa_atexit@plt+0x3cf7c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r7, #60604 @ 0xecbc │ │ │ │ + movweq r6, #60620 @ 0xeccc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12f3c0 <__cxa_atexit@plt+0x1225a0> │ │ │ │ @@ -297323,15 +297323,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 12f3dc <__cxa_atexit@plt+0x1225bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq sp, sp, #248, 8 @ 0xf8000000 │ │ │ │ + rsceq ip, sp, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 12f400 <__cxa_atexit@plt+0x1225e0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -297359,33 +297359,33 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 12f478 <__cxa_atexit@plt+0x122658> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf48 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + b 3dc1a0 <__cxa_atexit@plt+0x3cf380> │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - movweq r7, #61328 @ 0xef90 │ │ │ │ + movweq r6, #61344 @ 0xefa0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12f4ac <__cxa_atexit@plt+0x12268c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 12f4b4 <__cxa_atexit@plt+0x122694> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc390 <__cxa_atexit@plt+0x3ef570> │ │ │ │ + b 3dc5e8 <__cxa_atexit@plt+0x3cf7c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r7, #60280 @ 0xeb78 │ │ │ │ + movweq r6, #60296 @ 0xeb88 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12f504 <__cxa_atexit@plt+0x1226e4> │ │ │ │ @@ -297404,15 +297404,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 12f520 <__cxa_atexit@plt+0x122700> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq sp, sp, #184, 6 @ 0xe0000002 │ │ │ │ + rsceq ip, sp, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 12f544 <__cxa_atexit@plt+0x122724> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -297440,19 +297440,19 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 12f5bc <__cxa_atexit@plt+0x12279c> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf48 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + b 3dc1a0 <__cxa_atexit@plt+0x3cf380> │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - movweq r7, #60176 @ 0xeb10 │ │ │ │ + movweq r6, #60192 @ 0xeb20 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - rsceq sp, sp, #56, 6 @ 0xe0000000 │ │ │ │ + rsceq ip, sp, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12f680 <__cxa_atexit@plt+0x122860> │ │ │ │ ldr r1, [pc, #168] @ 12f688 <__cxa_atexit@plt+0x122868> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -297483,33 +297483,33 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #80] @ 12f69c <__cxa_atexit@plt+0x12287c> │ │ │ │ ldr r9, [pc, #80] @ 12f6a0 <__cxa_atexit@plt+0x122880> │ │ │ │ mov r8, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r3, [pc, #44] @ 12f694 <__cxa_atexit@plt+0x122874> │ │ │ │ mov r9, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #32] @ 12f698 <__cxa_atexit@plt+0x122878> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - movweq r7, #59936 @ 0xea20 │ │ │ │ + movweq r6, #59952 @ 0xea30 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ - movweq r7, #60288 @ 0xeb80 │ │ │ │ + movweq r6, #60304 @ 0xeb90 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - rsceq sp, sp, #120, 4 @ 0x80000007 │ │ │ │ - rsceq sp, sp, #84, 4 @ 0x40000005 │ │ │ │ + rsceq ip, sp, #120, 4 @ 0x80000007 │ │ │ │ + rsceq ip, sp, #84, 4 @ 0x40000005 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #104] @ 12f728 <__cxa_atexit@plt+0x122908> │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r5] │ │ │ │ @@ -297525,68 +297525,68 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #64] @ 12f734 <__cxa_atexit@plt+0x122914> │ │ │ │ ldr r9, [pc, #64] @ 12f738 <__cxa_atexit@plt+0x122918> │ │ │ │ mov r8, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r3, [pc, #28] @ 12f72c <__cxa_atexit@plt+0x12290c> │ │ │ │ mov r9, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 12f730 <__cxa_atexit@plt+0x122910> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - movweq r7, #60120 @ 0xead8 │ │ │ │ + movweq r6, #60136 @ 0xeae8 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - rsceq sp, sp, #208, 2 @ 0x34 │ │ │ │ - rsceq sp, sp, #188, 2 @ 0x2f │ │ │ │ + rsceq ip, sp, #208, 2 @ 0x34 │ │ │ │ + rsceq ip, sp, #188, 2 @ 0x2f │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 12f774 <__cxa_atexit@plt+0x122954> │ │ │ │ ldr r2, [pc, #60] @ 12f79c <__cxa_atexit@plt+0x12297c> │ │ │ │ ldr r9, [pc, #60] @ 12f7a0 <__cxa_atexit@plt+0x122980> │ │ │ │ mov r8, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r2, [pc, #24] @ 12f794 <__cxa_atexit@plt+0x122974> │ │ │ │ mov r9, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ ldr r2, [pc, #12] @ 12f798 <__cxa_atexit@plt+0x122978> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - movweq r7, #60012 @ 0xea6c │ │ │ │ + movweq r6, #60028 @ 0xea7c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq sp, sp, #100, 2 │ │ │ │ - rsceq sp, sp, #68, 2 │ │ │ │ + rsceq ip, sp, #100, 2 │ │ │ │ + rsceq ip, sp, #68, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 12f7d0 <__cxa_atexit@plt+0x1229b0> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 12f7d4 <__cxa_atexit@plt+0x1229b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movweq r7, #59952 @ 0xea30 │ │ │ │ - rsceq sp, sp, #4, 2 │ │ │ │ + movweq r6, #59968 @ 0xea40 │ │ │ │ + rsceq ip, sp, #4, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 12f7f8 <__cxa_atexit@plt+0x1229d8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 85cdc <__cxa_atexit@plt+0x78ebc> │ │ │ │ @@ -297596,24 +297596,24 @@ │ │ │ │ ldr r3, [pc, #24] @ 12f824 <__cxa_atexit@plt+0x122a04> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 12f828 <__cxa_atexit@plt+0x122a08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movweq r7, #59400 @ 0xe808 │ │ │ │ + movweq r6, #59416 @ 0xe818 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ - rsceq sp, sp, #152 @ 0x98 │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ + rsceq ip, sp, #152 @ 0x98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 12f864 <__cxa_atexit@plt+0x122a44> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 85cdc <__cxa_atexit@plt+0x78ebc> │ │ │ │ @@ -297623,24 +297623,24 @@ │ │ │ │ ldr r3, [pc, #24] @ 12f890 <__cxa_atexit@plt+0x122a70> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 12f894 <__cxa_atexit@plt+0x122a74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movweq r7, #59292 @ 0xe79c │ │ │ │ + movweq r6, #59308 @ 0xe7ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ - rsceq sp, sp, #68 @ 0x44 │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ + rsceq ip, sp, #68 @ 0x44 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -297656,24 +297656,24 @@ │ │ │ │ ldr r7, [pc, #20] @ 12f910 <__cxa_atexit@plt+0x122af0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - rsceq sp, sp, #12 │ │ │ │ - rsceq sp, sp, #64 @ 0x40 │ │ │ │ + rsceq ip, sp, #12 │ │ │ │ + rsceq ip, sp, #64 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 12f984 <__cxa_atexit@plt+0x122b64> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 12f97c <__cxa_atexit@plt+0x122b5c> │ │ │ │ ldr r3, [pc, #68] @ 12f98c <__cxa_atexit@plt+0x122b6c> │ │ │ │ ldr r2, [pc, #68] @ 12f990 <__cxa_atexit@plt+0x122b70> │ │ │ │ ldr lr, [pc, #68] @ 12f994 <__cxa_atexit@plt+0x122b74> │ │ │ │ ldr r1, [pc, #68] @ 12f998 <__cxa_atexit@plt+0x122b78> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -297688,17 +297688,17 @@ │ │ │ │ mov r5, sl │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq ip, sp, #236, 30 @ 0x3b0 │ │ │ │ - rsceq ip, sp, #248, 30 @ 0x3e0 │ │ │ │ - movweq r7, #59084 @ 0xe6cc │ │ │ │ + rsceq fp, sp, #236, 30 @ 0x3b0 │ │ │ │ + rsceq fp, sp, #248, 30 @ 0x3e0 │ │ │ │ + movweq r6, #59100 @ 0xe6dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12f9d0 <__cxa_atexit@plt+0x122bb0> │ │ │ │ @@ -297706,99 +297706,99 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r7, #59388 @ 0xe7fc │ │ │ │ - rsceq ip, sp, #204, 30 @ 0x330 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r6, #59404 @ 0xe80c │ │ │ │ + rsceq fp, sp, #204, 30 @ 0x330 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #12] @ 12fa04 <__cxa_atexit@plt+0x122be4> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, sp, #188, 30 @ 0x2f0 │ │ │ │ - rsceq ip, sp, #188, 30 @ 0x2f0 │ │ │ │ + rsceq fp, sp, #188, 30 @ 0x2f0 │ │ │ │ + rsceq fp, sp, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 12fa68 <__cxa_atexit@plt+0x122c48> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 12fa60 <__cxa_atexit@plt+0x122c40> │ │ │ │ ldr r9, [pc, #52] @ 12fa70 <__cxa_atexit@plt+0x122c50> │ │ │ │ ldr r3, [pc, #52] @ 12fa74 <__cxa_atexit@plt+0x122c54> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 12fa78 <__cxa_atexit@plt+0x122c58> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq ip, sp, #100, 30 @ 0x190 │ │ │ │ - movweq r7, #58856 @ 0xe5e8 │ │ │ │ - movweq r7, #59300 @ 0xe7a4 │ │ │ │ - rsceq ip, sp, #104, 30 @ 0x1a0 │ │ │ │ + rsceq fp, sp, #100, 30 @ 0x190 │ │ │ │ + movweq r6, #58872 @ 0xe5f8 │ │ │ │ + movweq r6, #59316 @ 0xe7b4 │ │ │ │ + rsceq fp, sp, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 12fad0 <__cxa_atexit@plt+0x122cb0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 12fac8 <__cxa_atexit@plt+0x122ca8> │ │ │ │ ldr r8, [pc, #40] @ 12fad8 <__cxa_atexit@plt+0x122cb8> │ │ │ │ ldr r3, [pc, #40] @ 12fadc <__cxa_atexit@plt+0x122cbc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b 85cdc <__cxa_atexit@plt+0x78ebc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq ip, sp, #40, 30 @ 0xa0 │ │ │ │ - movweq r7, #58740 @ 0xe574 │ │ │ │ - rsceq ip, sp, #32, 30 @ 0x80 │ │ │ │ + rsceq fp, sp, #40, 30 @ 0xa0 │ │ │ │ + movweq r6, #58756 @ 0xe584 │ │ │ │ + rsceq fp, sp, #32, 30 @ 0x80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #12] @ 12fb04 <__cxa_atexit@plt+0x122ce4> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, sp, #16, 30 @ 0x40 │ │ │ │ + rsceq fp, sp, #16, 30 @ 0x40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 12fb28 <__cxa_atexit@plt+0x122d08> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, sp, #16, 30 @ 0x40 │ │ │ │ + rsceq fp, sp, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r1, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12fc00 <__cxa_atexit@plt+0x122de0> │ │ │ │ ldr r7, [r1, #8] │ │ │ │ @@ -297834,29 +297834,29 @@ │ │ │ │ str r3, [r5] │ │ │ │ beq 12fbf8 <__cxa_atexit@plt+0x122dd8> │ │ │ │ ldr r5, [pc, #80] @ 12fc1c <__cxa_atexit@plt+0x122dfc> │ │ │ │ mov r9, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r1] │ │ │ │ mov r5, r1 │ │ │ │ - b 3fc3b8 <__cxa_atexit@plt+0x3ef598> │ │ │ │ + b 3dc610 <__cxa_atexit@plt+0x3cf7f0> │ │ │ │ ldr r1, [r0] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, lr │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - movweq r7, #58524 @ 0xe49c │ │ │ │ + movweq r6, #58540 @ 0xe4ac │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #108] @ 12fc9c <__cxa_atexit@plt+0x122e7c> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -297877,15 +297877,15 @@ │ │ │ │ str r8, [r3, #4]! │ │ │ │ beq 12fc88 <__cxa_atexit@plt+0x122e68> │ │ │ │ ldr r5, [pc, #44] @ 12fca4 <__cxa_atexit@plt+0x122e84> │ │ │ │ mov r9, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc3b8 <__cxa_atexit@plt+0x3ef598> │ │ │ │ + b 3dc610 <__cxa_atexit@plt+0x3cf7f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @@ -297905,30 +297905,30 @@ │ │ │ │ str r8, [r3, #4]! │ │ │ │ beq 12fd04 <__cxa_atexit@plt+0x122ee4> │ │ │ │ ldr r5, [pc, #40] @ 12fd10 <__cxa_atexit@plt+0x122ef0> │ │ │ │ mov r9, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc3b8 <__cxa_atexit@plt+0x3ef598> │ │ │ │ + b 3dc610 <__cxa_atexit@plt+0x3cf7f0> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 12fd34 <__cxa_atexit@plt+0x122f14> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc3b8 <__cxa_atexit@plt+0x3ef598> │ │ │ │ + b 3dc610 <__cxa_atexit@plt+0x3cf7f0> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -297940,18 +297940,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 12fd88 <__cxa_atexit@plt+0x122f68> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - movweq r7, #58164 @ 0xe334 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + movweq r6, #58180 @ 0xe344 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rsceq ip, sp, #212, 24 @ 0xd400 │ │ │ │ + rsceq fp, sp, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r1, r5, #16 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 12fe64 <__cxa_atexit@plt+0x123044> │ │ │ │ ldr lr, [pc, #212] @ 12fe80 <__cxa_atexit@plt+0x123060> │ │ │ │ ldr r0, [pc, #212] @ 12fe84 <__cxa_atexit@plt+0x123064> │ │ │ │ @@ -297996,29 +297996,29 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 12fe94 <__cxa_atexit@plt+0x123074> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 12fe90 <__cxa_atexit@plt+0x123070> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - movweq r7, #57952 @ 0xe260 │ │ │ │ + movweq r6, #57968 @ 0xe270 │ │ │ │ andeq r0, r0, ip, ror #26 │ │ │ │ andeq r0, r0, r0, lsr #27 │ │ │ │ - rsceq ip, sp, #236, 22 @ 0x3b000 │ │ │ │ - rsceq ip, sp, #244, 20 @ 0xf4000 │ │ │ │ - rsceq ip, sp, #200, 22 @ 0x32000 │ │ │ │ + rsceq fp, sp, #236, 22 @ 0x3b000 │ │ │ │ + rsceq fp, sp, #244, 20 @ 0xf4000 │ │ │ │ + rsceq fp, sp, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r3, r5, #12 │ │ │ │ add r2, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -298052,24 +298052,24 @@ │ │ │ │ ldr r7, [pc, #20] @ 12ff40 <__cxa_atexit@plt+0x123120> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, ip │ │ │ │ andeq r0, r0, ip, asr #25 │ │ │ │ - rsceq ip, sp, #52, 22 @ 0xd000 │ │ │ │ - rsceq ip, sp, #52, 20 @ 0x34000 │ │ │ │ + rsceq fp, sp, #52, 22 @ 0xd000 │ │ │ │ + rsceq fp, sp, #52, 20 @ 0x34000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsceq ip, sp, #248, 20 @ 0xf8000 │ │ │ │ + rsceq fp, sp, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -298117,19 +298117,19 @@ │ │ │ │ b 130034 <__cxa_atexit@plt+0x123214> │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ - movweq r7, #58060 @ 0xe2cc │ │ │ │ + movweq r6, #58076 @ 0xe2dc │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - movweq r7, #57444 @ 0xe064 │ │ │ │ - movweq r7, #57804 @ 0xe1cc │ │ │ │ + movweq r6, #57460 @ 0xe074 │ │ │ │ + movweq r6, #57820 @ 0xe1dc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1300b0 <__cxa_atexit@plt+0x123290> │ │ │ │ @@ -298143,39 +298143,39 @@ │ │ │ │ stmib r2, {r0, r8} │ │ │ │ ldr r0, [pc, #52] @ 1300d0 <__cxa_atexit@plt+0x1232b0> │ │ │ │ sub r2, r6, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r7, #57684 @ 0xe154 │ │ │ │ - movweq r6, #61408 @ 0xefe0 │ │ │ │ + movweq r6, #57700 @ 0xe164 │ │ │ │ + movweq r5, #61424 @ 0xeff0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 130104 <__cxa_atexit@plt+0x1232e4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 13010c <__cxa_atexit@plt+0x1232ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9338c <__cxa_atexit@plt+0x8656c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r6, #61220 @ 0xef24 │ │ │ │ + movweq r5, #61236 @ 0xef34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 130190 <__cxa_atexit@plt+0x123370> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -298199,27 +298199,27 @@ │ │ │ │ str r9, [r3, #12]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r8, [r3, #-4] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - movweq r6, #61120 @ 0xeec0 │ │ │ │ - movweq r6, #61104 @ 0xeeb0 │ │ │ │ - rsceq ip, sp, #160, 16 @ 0xa00000 │ │ │ │ + movweq r5, #61136 @ 0xeed0 │ │ │ │ + movweq r5, #61120 @ 0xeec0 │ │ │ │ + rsceq fp, sp, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 130228 <__cxa_atexit@plt+0x123408> │ │ │ │ @@ -298246,19 +298246,19 @@ │ │ │ │ b 130238 <__cxa_atexit@plt+0x123418> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 130248 <__cxa_atexit@plt+0x123428> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, sp, #28, 16 @ 0x1c0000 │ │ │ │ + rsceq fp, sp, #28, 16 @ 0x1c0000 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - movweq r6, #60968 @ 0xee28 │ │ │ │ - movweq r6, #61064 @ 0xee88 │ │ │ │ - rsceq ip, sp, #8, 16 @ 0x80000 │ │ │ │ + movweq r5, #60984 @ 0xee38 │ │ │ │ + movweq r5, #61080 @ 0xee98 │ │ │ │ + rsceq fp, sp, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1302d0 <__cxa_atexit@plt+0x1234b0> │ │ │ │ @@ -298282,19 +298282,19 @@ │ │ │ │ str r1, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #20] │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ - movweq r6, #61412 @ 0xefe4 │ │ │ │ - rsceq ip, sp, #120, 14 @ 0x1e00000 │ │ │ │ + movweq r5, #61428 @ 0xeff4 │ │ │ │ + rsceq fp, sp, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 130394 <__cxa_atexit@plt+0x123574> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -298328,41 +298328,41 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 1303c0 <__cxa_atexit@plt+0x1235a0> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1303bc <__cxa_atexit@plt+0x12359c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - movweq r6, #60680 @ 0xed08 │ │ │ │ + movweq r5, #60696 @ 0xed18 │ │ │ │ andeq r0, r0, r0, lsr r8 │ │ │ │ andeq r0, r0, r0, ror #16 │ │ │ │ - rsceq ip, sp, #188, 12 @ 0xbc00000 │ │ │ │ - rsceq ip, sp, #196, 10 @ 0x31000000 │ │ │ │ + rsceq fp, sp, #188, 12 @ 0xbc00000 │ │ │ │ + rsceq fp, sp, #196, 10 @ 0x31000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ - rsceq ip, sp, #104, 12 @ 0x6800000 │ │ │ │ + rsceq fp, sp, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub ip, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi 130504 <__cxa_atexit@plt+0x1236e4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -298428,33 +298428,33 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r6, #60388 @ 0xebe4 │ │ │ │ + movweq r5, #60404 @ 0xebf4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - movweq r6, #60764 @ 0xed5c │ │ │ │ - movweq r6, #60284 @ 0xeb7c │ │ │ │ - movweq r6, #60324 @ 0xeba4 │ │ │ │ - movweq r6, #60856 @ 0xedb8 │ │ │ │ - movweq r6, #60684 @ 0xed0c │ │ │ │ - rsceq ip, sp, #88, 10 @ 0x16000000 │ │ │ │ + movweq r5, #60780 @ 0xed6c │ │ │ │ + movweq r5, #60300 @ 0xeb8c │ │ │ │ + movweq r5, #60340 @ 0xebb4 │ │ │ │ + movweq r5, #60872 @ 0xedc8 │ │ │ │ + movweq r5, #60700 @ 0xed1c │ │ │ │ + rsceq fp, sp, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ - rsceq ip, sp, #248, 8 @ 0xf8000000 │ │ │ │ + rsceq fp, sp, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1305f4 <__cxa_atexit@plt+0x1237d4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -298493,27 +298493,27 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 130628 <__cxa_atexit@plt+0x123808> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - movweq r6, #60032 @ 0xea80 │ │ │ │ - rsceq ip, sp, #68, 8 @ 0x44000000 │ │ │ │ + movweq r5, #60048 @ 0xea90 │ │ │ │ + rsceq fp, sp, #68, 8 @ 0x44000000 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ - movweq r6, #60004 @ 0xea64 │ │ │ │ - movweq r6, #60100 @ 0xeac4 │ │ │ │ + movweq r5, #60020 @ 0xea74 │ │ │ │ + movweq r5, #60116 @ 0xead4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsceq ip, sp, #12, 8 @ 0xc000000 │ │ │ │ + rsceq fp, sp, #12, 8 @ 0xc000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1306d0 <__cxa_atexit@plt+0x1238b0> │ │ │ │ @@ -298545,17 +298545,17 @@ │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - movweq r6, #59768 @ 0xe978 │ │ │ │ - rsceq ip, sp, #144, 6 @ 0x40000002 │ │ │ │ - rsceq ip, sp, #100, 6 @ 0x90000001 │ │ │ │ + movweq r5, #59784 @ 0xe988 │ │ │ │ + rsceq fp, sp, #144, 6 @ 0x40000002 │ │ │ │ + rsceq fp, sp, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 130774 <__cxa_atexit@plt+0x123954> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -298586,16 +298586,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - movweq r6, #59600 @ 0xe8d0 │ │ │ │ - rsceq ip, sp, #196, 2 @ 0x31 │ │ │ │ + movweq r5, #59616 @ 0xe8e0 │ │ │ │ + rsceq fp, sp, #196, 2 @ 0x31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1307d4 <__cxa_atexit@plt+0x1239b4> │ │ │ │ @@ -298603,17 +298603,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r6, #59896 @ 0xe9f8 │ │ │ │ - rsceq ip, sp, #112, 2 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r5, #59912 @ 0xea08 │ │ │ │ + rsceq fp, sp, #112, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 130830 <__cxa_atexit@plt+0x123a10> │ │ │ │ ldr r2, [pc, #52] @ 130838 <__cxa_atexit@plt+0x123a18> │ │ │ │ ldr r1, [pc, #52] @ 13083c <__cxa_atexit@plt+0x123a1c> │ │ │ │ @@ -298627,16 +298627,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq ip, sp, #104, 2 │ │ │ │ - movweq r6, #59388 @ 0xe7fc │ │ │ │ + rsceq fp, sp, #104, 2 │ │ │ │ + movweq r5, #59404 @ 0xe80c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 130878 <__cxa_atexit@plt+0x123a58> │ │ │ │ @@ -298644,17 +298644,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r6, #59732 @ 0xe954 │ │ │ │ - rsceq ip, sp, #204 @ 0xcc │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r5, #59748 @ 0xe964 │ │ │ │ + rsceq fp, sp, #204 @ 0xcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1308d4 <__cxa_atexit@plt+0x123ab4> │ │ │ │ ldr r2, [pc, #52] @ 1308dc <__cxa_atexit@plt+0x123abc> │ │ │ │ ldr r1, [pc, #52] @ 1308e0 <__cxa_atexit@plt+0x123ac0> │ │ │ │ @@ -298668,16 +298668,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq ip, sp, #224 @ 0xe0 │ │ │ │ - movweq r6, #59224 @ 0xe758 │ │ │ │ + rsceq fp, sp, #224 @ 0xe0 │ │ │ │ + movweq r5, #59240 @ 0xe768 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13091c <__cxa_atexit@plt+0x123afc> │ │ │ │ @@ -298685,17 +298685,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r6, #59568 @ 0xe8b0 │ │ │ │ - rsceq ip, sp, #52, 2 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r5, #59584 @ 0xe8c0 │ │ │ │ + rsceq fp, sp, #52, 2 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 130a4c <__cxa_atexit@plt+0x123c2c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -298768,22 +298768,22 @@ │ │ │ │ mov r6, #116 @ 0x74 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ - movweq r6, #59052 @ 0xe6ac │ │ │ │ - movweq r6, #59000 @ 0xe678 │ │ │ │ - movweq r6, #59040 @ 0xe6a0 │ │ │ │ + movweq r5, #59068 @ 0xe6bc │ │ │ │ + movweq r5, #59016 @ 0xe688 │ │ │ │ + movweq r5, #59056 @ 0xe6b0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - rsceq fp, sp, #60, 30 @ 0xf0 │ │ │ │ - movweq r6, #59504 @ 0xe870 │ │ │ │ + rsceq sl, sp, #60, 30 @ 0xf0 │ │ │ │ + movweq r5, #59520 @ 0xe880 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -298823,17 +298823,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 130b4c <__cxa_atexit@plt+0x123d2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - rsceq fp, sp, #40, 30 @ 0xa0 │ │ │ │ - rsceq fp, sp, #36, 28 @ 0x240 │ │ │ │ - rsceq fp, sp, #12, 30 @ 0x30 │ │ │ │ + rsceq sl, sp, #40, 30 @ 0xa0 │ │ │ │ + rsceq sl, sp, #36, 28 @ 0x240 │ │ │ │ + rsceq sl, sp, #12, 30 @ 0x30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 130b90 <__cxa_atexit@plt+0x123d70> │ │ │ │ ldr r3, [pc, #52] @ 130ba8 <__cxa_atexit@plt+0x123d88> │ │ │ │ ldr r1, [r7, #6] │ │ │ │ @@ -298845,17 +298845,17 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 9330c <__cxa_atexit@plt+0x864ec> │ │ │ │ ldr r7, [pc, #12] @ 130ba4 <__cxa_atexit@plt+0x123d84> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - rsceq fp, sp, #180, 26 @ 0x2d00 │ │ │ │ + rsceq sl, sp, #180, 26 @ 0x2d00 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq fp, sp, #180, 28 @ 0xb40 │ │ │ │ + rsceq sl, sp, #180, 28 @ 0xb40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 130c5c <__cxa_atexit@plt+0x123e3c> │ │ │ │ @@ -298893,22 +298893,22 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ mov sl, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #3 │ │ │ │ b 59b08 <__cxa_atexit@plt+0x4cce8> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rsceq fp, sp, #232, 26 @ 0x3a00 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rsceq sl, sp, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rsceq fp, sp, #252, 26 @ 0x3f00 │ │ │ │ - movweq r6, #58964 @ 0xe654 │ │ │ │ - movweq r6, #58772 @ 0xe594 │ │ │ │ + rsceq sl, sp, #252, 26 @ 0x3f00 │ │ │ │ + movweq r5, #58980 @ 0xe664 │ │ │ │ + movweq r5, #58788 @ 0xe5a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ andeq r0, r1, r1 │ │ │ │ @@ -298926,15 +298926,15 @@ │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 130d3c <__cxa_atexit@plt+0x123f1c> │ │ │ │ cmp r9, #1 │ │ │ │ bne 130cec <__cxa_atexit@plt+0x123ecc> │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r7, [pc, #108] @ 130d60 <__cxa_atexit@plt+0x123f40> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [pc, #100] @ 130d64 <__cxa_atexit@plt+0x123f44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [pc, #96] @ 130d68 <__cxa_atexit@plt+0x123f48> │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -298943,30 +298943,30 @@ │ │ │ │ str r7, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 130d5c <__cxa_atexit@plt+0x123f3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - movweq r6, #58192 @ 0xe350 │ │ │ │ - rsceq fp, sp, #84, 26 @ 0x1500 │ │ │ │ + movweq r5, #58208 @ 0xe360 │ │ │ │ + rsceq sl, sp, #84, 26 @ 0x1500 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - movweq r6, #58456 @ 0xe458 │ │ │ │ - movweq r6, #58184 @ 0xe348 │ │ │ │ + movweq r5, #58472 @ 0xe468 │ │ │ │ + movweq r5, #58200 @ 0xe358 │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -298996,19 +298996,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 130e00 <__cxa_atexit@plt+0x123fe0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq fp, sp, #172, 24 @ 0xac00 │ │ │ │ + rsceq sl, sp, #172, 24 @ 0xac00 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - movweq r6, #58276 @ 0xe3a4 │ │ │ │ - movweq r6, #57996 @ 0xe28c │ │ │ │ - rsceq fp, sp, #144, 24 @ 0x9000 │ │ │ │ + movweq r5, #58292 @ 0xe3b4 │ │ │ │ + movweq r5, #58012 @ 0xe29c │ │ │ │ + rsceq sl, sp, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 130ea4 <__cxa_atexit@plt+0x124084> │ │ │ │ @@ -299042,17 +299042,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - movweq r6, #57812 @ 0xe1d4 │ │ │ │ + movweq r5, #57828 @ 0xe1e4 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rsceq fp, sp, #224, 22 @ 0x38000 │ │ │ │ + rsceq sl, sp, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 130f04 <__cxa_atexit@plt+0x1240e4> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -299062,23 +299062,23 @@ │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 1311ac <__cxa_atexit@plt+0x12438c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq fp, sp, #152, 22 @ 0x26000 │ │ │ │ + rsceq sl, sp, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 1311ac <__cxa_atexit@plt+0x12438c> │ │ │ │ - rsceq fp, sp, #120, 22 @ 0x1e000 │ │ │ │ + rsceq sl, sp, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 130f7c <__cxa_atexit@plt+0x12415c> │ │ │ │ ldr lr, [pc, #60] @ 130f84 <__cxa_atexit@plt+0x124164> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -299090,39 +299090,39 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ ldr r5, [pc, #24] @ 130f88 <__cxa_atexit@plt+0x124168> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movweq r6, #57992 @ 0xe288 │ │ │ │ - rsceq fp, sp, #20, 22 @ 0x5000 │ │ │ │ + movweq r5, #58008 @ 0xe298 │ │ │ │ + rsceq sl, sp, #20, 22 @ 0x5000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 130fac <__cxa_atexit@plt+0x12418c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 85cdc <__cxa_atexit@plt+0x78ebc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq fp, sp, #240, 20 @ 0xf0000 │ │ │ │ + rsceq sl, sp, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 130fd4 <__cxa_atexit@plt+0x1241b4> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 12e67c <__cxa_atexit@plt+0x12185c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq fp, sp, #200, 20 @ 0xc8000 │ │ │ │ + rsceq sl, sp, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #32 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 1310f0 <__cxa_atexit@plt+0x1242d0> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ @@ -299187,30 +299187,30 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ ldr r7, [pc, #40] @ 131130 <__cxa_atexit@plt+0x124310> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - movweq r6, #57648 @ 0xe130 │ │ │ │ - movweq r6, #57376 @ 0xe020 │ │ │ │ - rsceq fp, sp, #144, 18 @ 0x240000 │ │ │ │ + movweq r5, #57664 @ 0xe140 │ │ │ │ + movweq r5, #57392 @ 0xe030 │ │ │ │ + rsceq sl, sp, #144, 18 @ 0x240000 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ - rsceq fp, sp, #104, 18 @ 0x1a0000 │ │ │ │ + rsceq sl, sp, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 13117c <__cxa_atexit@plt+0x12435c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -299220,15 +299220,15 @@ │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r9, r7 │ │ │ │ b 1311ac <__cxa_atexit@plt+0x12438c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq fp, sp, #32, 18 @ 0x80000 │ │ │ │ + rsceq sl, sp, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r9, r7 │ │ │ │ b 1311ac <__cxa_atexit@plt+0x12438c> │ │ │ │ @@ -299254,15 +299254,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #4]! │ │ │ │ add lr, r6, #12 │ │ │ │ str r1, [r6, #8] │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r2 │ │ │ │ stm lr, {r0, r8, sl} │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 131250 <__cxa_atexit@plt+0x124430> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -299270,19 +299270,19 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq fp, sp, #132, 16 @ 0x840000 │ │ │ │ + rsceq sl, sp, #132, 16 @ 0x840000 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - rsceq fp, sp, #72, 16 @ 0x480000 │ │ │ │ + rsceq sl, sp, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -299295,21 +299295,21 @@ │ │ │ │ ldr r1, [r7, #6] │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #16 │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ str r0, [r9, #20] │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r3, [pc, #20] @ 1312cc <__cxa_atexit@plt+0x1244ac> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -299323,15 +299323,15 @@ │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 131370 <__cxa_atexit@plt+0x124550> │ │ │ │ cmp r9, #1 │ │ │ │ bne 131320 <__cxa_atexit@plt+0x124500> │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r7, [pc, #108] @ 131394 <__cxa_atexit@plt+0x124574> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [pc, #100] @ 131398 <__cxa_atexit@plt+0x124578> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [pc, #96] @ 13139c <__cxa_atexit@plt+0x12457c> │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -299340,30 +299340,30 @@ │ │ │ │ str r7, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 131390 <__cxa_atexit@plt+0x124570> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - movweq r5, #60700 @ 0xed1c │ │ │ │ - rsceq fp, sp, #52, 14 @ 0xd00000 │ │ │ │ + movweq r4, #60716 @ 0xed2c │ │ │ │ + rsceq sl, sp, #52, 14 @ 0xd00000 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - movweq r5, #60964 @ 0xee24 │ │ │ │ - movweq r5, #60692 @ 0xed14 │ │ │ │ + movweq r4, #60980 @ 0xee34 │ │ │ │ + movweq r4, #60708 @ 0xed24 │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -299393,19 +299393,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 131434 <__cxa_atexit@plt+0x124614> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq fp, sp, #140, 12 @ 0x8c00000 │ │ │ │ + rsceq sl, sp, #140, 12 @ 0x8c00000 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - movweq r5, #60784 @ 0xed70 │ │ │ │ - movweq r5, #60504 @ 0xec58 │ │ │ │ - rsceq fp, sp, #92, 12 @ 0x5c00000 │ │ │ │ + movweq r4, #60800 @ 0xed80 │ │ │ │ + movweq r4, #60520 @ 0xec68 │ │ │ │ + rsceq sl, sp, #92, 12 @ 0x5c00000 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1314d8 <__cxa_atexit@plt+0x1246b8> │ │ │ │ @@ -299439,17 +299439,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - movweq r5, #60320 @ 0xeba0 │ │ │ │ + movweq r4, #60336 @ 0xebb0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rsceq fp, sp, #172, 10 @ 0x2b000000 │ │ │ │ + rsceq sl, sp, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 131538 <__cxa_atexit@plt+0x124718> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -299459,23 +299459,23 @@ │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 1311ac <__cxa_atexit@plt+0x12438c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq fp, sp, #100, 10 @ 0x19000000 │ │ │ │ + rsceq sl, sp, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 1311ac <__cxa_atexit@plt+0x12438c> │ │ │ │ - rsceq fp, sp, #68, 10 @ 0x11000000 │ │ │ │ + rsceq sl, sp, #68, 10 @ 0x11000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1315b0 <__cxa_atexit@plt+0x124790> │ │ │ │ ldr lr, [pc, #60] @ 1315b8 <__cxa_atexit@plt+0x124798> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -299487,39 +299487,39 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ ldr r5, [pc, #24] @ 1315bc <__cxa_atexit@plt+0x12479c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movweq r5, #60500 @ 0xec54 │ │ │ │ - rsceq fp, sp, #224, 8 @ 0xe0000000 │ │ │ │ + movweq r4, #60516 @ 0xec64 │ │ │ │ + rsceq sl, sp, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1315e0 <__cxa_atexit@plt+0x1247c0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 85cdc <__cxa_atexit@plt+0x78ebc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq fp, sp, #188, 8 @ 0xbc000000 │ │ │ │ + rsceq sl, sp, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 131608 <__cxa_atexit@plt+0x1247e8> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 12e67c <__cxa_atexit@plt+0x12185c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq fp, sp, #148, 8 @ 0x94000000 │ │ │ │ + rsceq sl, sp, #148, 8 @ 0x94000000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #32 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 131724 <__cxa_atexit@plt+0x124904> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ @@ -299584,30 +299584,30 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ ldr r7, [pc, #40] @ 131764 <__cxa_atexit@plt+0x124944> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - movweq r5, #60156 @ 0xeafc │ │ │ │ - movweq r5, #59884 @ 0xe9ec │ │ │ │ - rsceq fp, sp, #112, 6 @ 0xc0000001 │ │ │ │ + movweq r4, #60172 @ 0xeb0c │ │ │ │ + movweq r4, #59900 @ 0xe9fc │ │ │ │ + rsceq sl, sp, #112, 6 @ 0xc0000001 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ - rsceq fp, sp, #52, 6 @ 0xd0000000 │ │ │ │ + rsceq sl, sp, #52, 6 @ 0xd0000000 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 1317b0 <__cxa_atexit@plt+0x124990> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -299617,23 +299617,23 @@ │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r9, r7 │ │ │ │ b 1311ac <__cxa_atexit@plt+0x12438c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq fp, sp, #236, 4 @ 0xc000000e │ │ │ │ + rsceq sl, sp, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r9, r7 │ │ │ │ b 1311ac <__cxa_atexit@plt+0x12438c> │ │ │ │ - rsceq fp, sp, #200, 4 @ 0x8000000c │ │ │ │ + rsceq sl, sp, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 13189c <__cxa_atexit@plt+0x124a7c> │ │ │ │ @@ -299660,15 +299660,15 @@ │ │ │ │ ldr r1, [r7, #6] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r2, #4]! │ │ │ │ add lr, r2, #8 │ │ │ │ stm lr, {r0, r1, r3, r8} │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r7, [pc, #92] @ 1318c8 <__cxa_atexit@plt+0x124aa8> │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -299683,20 +299683,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - rsceq fp, sp, #16, 4 │ │ │ │ - movweq r5, #59316 @ 0xe7b4 │ │ │ │ + rsceq sl, sp, #16, 4 │ │ │ │ + movweq r4, #59332 @ 0xe7c4 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - rsceq fp, sp, #208, 2 @ 0x34 │ │ │ │ + rsceq sl, sp, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 131930 <__cxa_atexit@plt+0x124b10> │ │ │ │ @@ -299711,23 +299711,23 @@ │ │ │ │ ldr r1, [r7, #6] │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #12 │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ str r0, [r9, #20] │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ bic r7, r8, #3 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1319b4 <__cxa_atexit@plt+0x124b94> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -299752,17 +299752,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1319d8 <__cxa_atexit@plt+0x124bb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - movweq r5, #59040 @ 0xe6a0 │ │ │ │ + movweq r4, #59056 @ 0xe6b0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rsceq fp, sp, #248 @ 0xf8 │ │ │ │ + rsceq sl, sp, #248 @ 0xf8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 131a20 <__cxa_atexit@plt+0x124c00> │ │ │ │ ldr r7, [pc, #52] @ 131a30 <__cxa_atexit@plt+0x124c10> │ │ │ │ @@ -299777,15 +299777,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 131a34 <__cxa_atexit@plt+0x124c14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq fp, sp, #152 @ 0x98 │ │ │ │ + rsceq sl, sp, #152 @ 0x98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 131aa8 <__cxa_atexit@plt+0x124c88> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -299819,15 +299819,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - movweq r5, #58740 @ 0xe574 │ │ │ │ + movweq r4, #58756 @ 0xe584 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 131b20 <__cxa_atexit@plt+0x124d00> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ @@ -299844,15 +299844,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movweq r5, #58620 @ 0xe4fc │ │ │ │ + movweq r4, #58636 @ 0xe50c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #180] @ 131c08 <__cxa_atexit@plt+0x124de8> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -299893,19 +299893,19 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ mov r0, #28 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - movweq r5, #58536 @ 0xe4a8 │ │ │ │ - movweq r5, #58432 @ 0xe440 │ │ │ │ + movweq r4, #58552 @ 0xe4b8 │ │ │ │ + movweq r4, #58448 @ 0xe450 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 131c94 <__cxa_atexit@plt+0x124e74> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -299932,18 +299932,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ - movweq r5, #58352 @ 0xe3f0 │ │ │ │ - movweq r5, #58268 @ 0xe39c │ │ │ │ + movweq r4, #58368 @ 0xe400 │ │ │ │ + movweq r4, #58284 @ 0xe3ac │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 131d18 <__cxa_atexit@plt+0x124ef8> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -299967,15 +299967,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 131d2c <__cxa_atexit@plt+0x124f0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq sl, sp, #164, 26 @ 0x2900 │ │ │ │ + rsceq r9, sp, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r0, [r3, #4] │ │ │ │ ldr lr, [pc, #184] @ 131e08 <__cxa_atexit@plt+0x124fe8> │ │ │ │ @@ -300069,40 +300069,40 @@ │ │ │ │ b 131d38 <__cxa_atexit@plt+0x124f18> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - rsceq sl, sp, #32, 20 @ 0x20000 │ │ │ │ + rsceq r9, sp, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 131f04 <__cxa_atexit@plt+0x1250e4> │ │ │ │ ldr r3, [pc, #44] @ 131f1c <__cxa_atexit@plt+0x1250fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 131f20 <__cxa_atexit@plt+0x125100> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ ldr r7, [pc, #24] @ 131f24 <__cxa_atexit@plt+0x125104> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movweq r5, #58108 @ 0xe2fc │ │ │ │ - rsceq sl, sp, #184, 22 @ 0x2e000 │ │ │ │ - rsceq sl, sp, #180, 18 @ 0x2d0000 │ │ │ │ + movweq r4, #58124 @ 0xe30c │ │ │ │ + rsceq r9, sp, #184, 22 @ 0x2e000 │ │ │ │ + rsceq r9, sp, #180, 18 @ 0x2d0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 131f48 <__cxa_atexit@plt+0x125128> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 85cdc <__cxa_atexit@plt+0x78ebc> │ │ │ │ @@ -300127,16 +300127,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ - movweq r5, #57836 @ 0xe1ec │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ + movweq r4, #57852 @ 0xe1fc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -300153,26 +300153,26 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 13201c <__cxa_atexit@plt+0x1251fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r5, #57416 @ 0xe048 │ │ │ │ - movweq r5, #57456 @ 0xe070 │ │ │ │ - rsceq sl, sp, #200, 20 @ 0xc8000 │ │ │ │ - rsceq sl, sp, #52, 18 @ 0xd0000 │ │ │ │ + movweq r4, #57432 @ 0xe058 │ │ │ │ + movweq r4, #57472 @ 0xe080 │ │ │ │ + rsceq r9, sp, #200, 20 @ 0xc8000 │ │ │ │ + rsceq r9, sp, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 132090 <__cxa_atexit@plt+0x125270> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 132088 <__cxa_atexit@plt+0x125268> │ │ │ │ ldr r3, [pc, #68] @ 132098 <__cxa_atexit@plt+0x125278> │ │ │ │ ldr r2, [pc, #68] @ 13209c <__cxa_atexit@plt+0x12527c> │ │ │ │ ldr lr, [pc, #68] @ 1320a0 <__cxa_atexit@plt+0x125280> │ │ │ │ ldr r1, [pc, #68] @ 1320a4 <__cxa_atexit@plt+0x125284> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -300187,17 +300187,17 @@ │ │ │ │ mov r5, sl │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq sl, sp, #160, 20 @ 0xa0000 │ │ │ │ - rsceq sl, sp, #236, 16 @ 0xec0000 │ │ │ │ - movweq r4, #61376 @ 0xefc0 │ │ │ │ + rsceq r9, sp, #160, 20 @ 0xa0000 │ │ │ │ + rsceq r9, sp, #236, 16 @ 0xec0000 │ │ │ │ + movweq r3, #61392 @ 0xefd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1320dc <__cxa_atexit@plt+0x1252bc> │ │ │ │ @@ -300205,16 +300205,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r5, #57584 @ 0xe0f0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r4, #57600 @ 0xe100 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 132180 <__cxa_atexit@plt+0x125360> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -300239,31 +300239,31 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #72] @ 1321a8 <__cxa_atexit@plt+0x125388> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fc3b8 <__cxa_atexit@plt+0x3ef598> │ │ │ │ + b 3dc610 <__cxa_atexit@plt+0x3cf7f0> │ │ │ │ ldr r7, [pc, #44] @ 1321a4 <__cxa_atexit@plt+0x125384> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1321ac <__cxa_atexit@plt+0x12538c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - movweq r4, #61188 @ 0xef04 │ │ │ │ + movweq r3, #61204 @ 0xef14 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - movweq r4, #61100 @ 0xeeac │ │ │ │ + movweq r3, #61116 @ 0xeebc │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - rsceq sl, sp, #172, 18 @ 0x2b0000 │ │ │ │ + rsceq r9, sp, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 132224 <__cxa_atexit@plt+0x125404> │ │ │ │ ldr r3, [pc, #100] @ 132234 <__cxa_atexit@plt+0x125414> │ │ │ │ @@ -300279,45 +300279,45 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #60] @ 13223c <__cxa_atexit@plt+0x12541c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fc3b8 <__cxa_atexit@plt+0x3ef598> │ │ │ │ + b 3dc610 <__cxa_atexit@plt+0x3cf7f0> │ │ │ │ ldr r7, [pc, #32] @ 132238 <__cxa_atexit@plt+0x125418> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 132240 <__cxa_atexit@plt+0x125420> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - movweq r4, #60940 @ 0xee0c │ │ │ │ + movweq r3, #60956 @ 0xee1c │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rsceq sl, sp, #20, 18 @ 0x50000 │ │ │ │ + rsceq r9, sp, #20, 18 @ 0x50000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 132270 <__cxa_atexit@plt+0x125450> │ │ │ │ ldr r3, [pc, #40] @ 132288 <__cxa_atexit@plt+0x125468> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc3b8 <__cxa_atexit@plt+0x3ef598> │ │ │ │ + b 3dc610 <__cxa_atexit@plt+0x3cf7f0> │ │ │ │ ldr r7, [pc, #12] @ 132284 <__cxa_atexit@plt+0x125464> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movweq r4, #60844 @ 0xedac │ │ │ │ + movweq r3, #60860 @ 0xedbc │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -300334,17 +300334,17 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - movweq r4, #60820 @ 0xed94 │ │ │ │ + movweq r3, #60836 @ 0xeda4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 132370 <__cxa_atexit@plt+0x125550> │ │ │ │ ldr r2, [pc, #132] @ 132398 <__cxa_atexit@plt+0x125578> │ │ │ │ @@ -300367,30 +300367,30 @@ │ │ │ │ str r7, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 13239c <__cxa_atexit@plt+0x12557c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - movweq r4, #60676 @ 0xed04 │ │ │ │ - rsceq sl, sp, #184, 14 @ 0x2e00000 │ │ │ │ + movweq r3, #60692 @ 0xed14 │ │ │ │ + rsceq r9, sp, #184, 14 @ 0x2e00000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - movweq r4, #60640 @ 0xece0 │ │ │ │ - movweq r4, #60680 @ 0xed08 │ │ │ │ + movweq r3, #60656 @ 0xecf0 │ │ │ │ + movweq r3, #60696 @ 0xed18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -300414,17 +300414,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 132430 <__cxa_atexit@plt+0x125610> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - movweq r4, #60488 @ 0xec48 │ │ │ │ - movweq r4, #60520 @ 0xec68 │ │ │ │ - rsceq sl, sp, #44, 14 @ 0xb00000 │ │ │ │ + movweq r3, #60504 @ 0xec58 │ │ │ │ + movweq r3, #60536 @ 0xec78 │ │ │ │ + rsceq r9, sp, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13248c <__cxa_atexit@plt+0x12566c> │ │ │ │ @@ -300438,24 +300438,24 @@ │ │ │ │ stmib r2, {r0, r8} │ │ │ │ ldr r0, [pc, #52] @ 1324ac <__cxa_atexit@plt+0x12568c> │ │ │ │ sub r2, r6, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r4, #60792 @ 0xed78 │ │ │ │ - movweq r4, #60420 @ 0xec04 │ │ │ │ + movweq r3, #60808 @ 0xed88 │ │ │ │ + movweq r3, #60436 @ 0xec14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 132508 <__cxa_atexit@plt+0x1256e8> │ │ │ │ @@ -300469,39 +300469,39 @@ │ │ │ │ stmib r2, {r0, r8} │ │ │ │ ldr r0, [pc, #52] @ 132528 <__cxa_atexit@plt+0x125708> │ │ │ │ sub r2, r6, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r4, #60668 @ 0xecfc │ │ │ │ - movweq r4, #60296 @ 0xeb88 │ │ │ │ + movweq r3, #60684 @ 0xed0c │ │ │ │ + movweq r3, #60312 @ 0xeb98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13255c <__cxa_atexit@plt+0x12573c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 132564 <__cxa_atexit@plt+0x125744> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9338c <__cxa_atexit@plt+0x8656c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r4, #60108 @ 0xeacc │ │ │ │ + movweq r3, #60124 @ 0xeadc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1325e8 <__cxa_atexit@plt+0x1257c8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -300525,37 +300525,37 @@ │ │ │ │ str r9, [r3, #12]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r8, [r3, #-4] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - movweq r4, #60008 @ 0xea68 │ │ │ │ - movweq r4, #59992 @ 0xea58 │ │ │ │ + movweq r3, #60024 @ 0xea78 │ │ │ │ + movweq r3, #60008 @ 0xea68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [pc, #16] @ 132638 <__cxa_atexit@plt+0x125818> │ │ │ │ mov sl, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 5e208 <__cxa_atexit@plt+0x513e8> │ │ │ │ - movweq r4, #60312 @ 0xeb98 │ │ │ │ - rsceq sl, sp, #24, 6 @ 0x60000000 │ │ │ │ + movweq r3, #60328 @ 0xeba8 │ │ │ │ + rsceq r9, sp, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 132674 <__cxa_atexit@plt+0x125854> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -300563,42 +300563,42 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 132a4c <__cxa_atexit@plt+0x125c2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r4, #59828 @ 0xe9b4 │ │ │ │ + movweq r3, #59844 @ 0xe9c4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1326b0 <__cxa_atexit@plt+0x125890> │ │ │ │ ldr r3, [pc, #24] @ 1326bc <__cxa_atexit@plt+0x12589c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1326e4 <__cxa_atexit@plt+0x1258c4> │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ addne r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - movweq r4, #60360 @ 0xebc8 │ │ │ │ - rsceq sl, sp, #108, 4 @ 0xc0000006 │ │ │ │ + movweq r3, #60376 @ 0xebd8 │ │ │ │ + rsceq r9, sp, #108, 4 @ 0xc0000006 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 132758 <__cxa_atexit@plt+0x125938> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -300626,15 +300626,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - movweq r4, #59632 @ 0xe8f0 │ │ │ │ + movweq r3, #59648 @ 0xe900 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -300647,17 +300647,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, lr} │ │ │ │ sub r7, r6, #3 │ │ │ │ str r1, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - movweq r4, #59916 @ 0xea0c │ │ │ │ + movweq r3, #59932 @ 0xea1c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 5bb18 <__cxa_atexit@plt+0x4ecf8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -300676,15 +300676,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 132840 <__cxa_atexit@plt+0x125a20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r4, #59372 @ 0xe7ec │ │ │ │ + movweq r3, #59388 @ 0xe7fc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -300703,16 +300703,16 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - movweq r4, #59400 @ 0xe808 │ │ │ │ - rsceq sl, sp, #164 @ 0xa4 │ │ │ │ + movweq r3, #59416 @ 0xe818 │ │ │ │ + rsceq r9, sp, #164 @ 0xa4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub ip, r5, #24 │ │ │ │ cmp fp, ip │ │ │ │ bhi 1329c0 <__cxa_atexit@plt+0x125ba0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #76 @ 0x4c │ │ │ │ @@ -300780,38 +300780,38 @@ │ │ │ │ b 1329d0 <__cxa_atexit@plt+0x125bb0> │ │ │ │ mov r0, #76 @ 0x4c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - movweq r4, #59180 @ 0xe72c │ │ │ │ + movweq r3, #59196 @ 0xe73c │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - movweq r4, #59576 @ 0xe8b8 │ │ │ │ - movweq r4, #59200 @ 0xe740 │ │ │ │ - movweq r4, #59524 @ 0xe884 │ │ │ │ + movweq r3, #59592 @ 0xe8c8 │ │ │ │ + movweq r3, #59216 @ 0xe750 │ │ │ │ + movweq r3, #59540 @ 0xe894 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - movweq r4, #59440 @ 0xe830 │ │ │ │ + movweq r3, #59456 @ 0xe840 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsceq r9, sp, #20, 30 @ 0x50 │ │ │ │ + rsceq r8, sp, #20, 30 @ 0x50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub lr, r5, #20 │ │ │ │ cmp fp, lr │ │ │ │ bhi 132af8 <__cxa_atexit@plt+0x125cd8> │ │ │ │ ldr r3, [pc, #184] @ 132b18 <__cxa_atexit@plt+0x125cf8> │ │ │ │ @@ -300857,19 +300857,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - rsceq r9, sp, #48, 28 @ 0x300 │ │ │ │ + rsceq r8, sp, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 132b98 <__cxa_atexit@plt+0x125d78> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -300896,15 +300896,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ @@ -300920,39 +300920,39 @@ │ │ │ │ stmib r2, {r0, r8} │ │ │ │ ldr r0, [pc, #52] @ 132c34 <__cxa_atexit@plt+0x125e14> │ │ │ │ sub r2, r6, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r4, #58864 @ 0xe5f0 │ │ │ │ - movweq r4, #58492 @ 0xe47c │ │ │ │ + movweq r3, #58880 @ 0xe600 │ │ │ │ + movweq r3, #58508 @ 0xe48c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 132c68 <__cxa_atexit@plt+0x125e48> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 132c70 <__cxa_atexit@plt+0x125e50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9338c <__cxa_atexit@plt+0x8656c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r4, #58304 @ 0xe3c0 │ │ │ │ + movweq r3, #58320 @ 0xe3d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 132cf4 <__cxa_atexit@plt+0x125ed4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -300976,26 +300976,26 @@ │ │ │ │ str r9, [r3, #12]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r8, [r3, #-4] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - movweq r4, #58204 @ 0xe35c │ │ │ │ - movweq r4, #58188 @ 0xe34c │ │ │ │ + movweq r3, #58220 @ 0xe36c │ │ │ │ + movweq r3, #58204 @ 0xe35c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 132d58 <__cxa_atexit@plt+0x125f38> │ │ │ │ ldr r2, [pc, #36] @ 132d60 <__cxa_atexit@plt+0x125f40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -301004,16 +301004,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b ae6f4 <__cxa_atexit@plt+0xa18d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r4, #58076 @ 0xe2dc │ │ │ │ - movweq r4, #58696 @ 0xe548 │ │ │ │ + movweq r3, #58092 @ 0xe2ec │ │ │ │ + movweq r3, #58712 @ 0xe558 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -301055,19 +301055,19 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - movweq r4, #57940 @ 0xe254 │ │ │ │ - movweq r4, #58380 @ 0xe40c │ │ │ │ - movweq r4, #58868 @ 0xe5f4 │ │ │ │ - movweq r4, #58344 @ 0xe3e8 │ │ │ │ - rsceq r9, sp, #204, 20 @ 0xcc000 │ │ │ │ + movweq r3, #57956 @ 0xe264 │ │ │ │ + movweq r3, #58396 @ 0xe41c │ │ │ │ + movweq r3, #58884 @ 0xe604 │ │ │ │ + movweq r3, #58360 @ 0xe3f8 │ │ │ │ + rsceq r8, sp, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 132f00 <__cxa_atexit@plt+0x1260e0> │ │ │ │ ldr sl, [r2, #8] │ │ │ │ @@ -301104,15 +301104,15 @@ │ │ │ │ ldr r5, [pc, #116] @ 132f50 <__cxa_atexit@plt+0x126130> │ │ │ │ add lr, r6, #20 │ │ │ │ mov r6, r3 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stm lr, {r5, r7, r9} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 132f4c <__cxa_atexit@plt+0x12612c> │ │ │ │ @@ -301122,22 +301122,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - movweq r4, #57748 @ 0xe194 │ │ │ │ + movweq r3, #57764 @ 0xe1a4 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ @ instruction: 0xffffc70c │ │ │ │ - rsceq r9, sp, #240, 18 @ 0x3c0000 │ │ │ │ - movweq r4, #58104 @ 0xe2f8 │ │ │ │ - rsceq r9, sp, #180, 18 @ 0x2d0000 │ │ │ │ + rsceq r8, sp, #240, 18 @ 0x3c0000 │ │ │ │ + movweq r3, #58120 @ 0xe308 │ │ │ │ + rsceq r8, sp, #180, 18 @ 0x2d0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #160] @ 133008 <__cxa_atexit@plt+0x1261e8> │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr sl, [r2, #4]! │ │ │ │ @@ -301173,19 +301173,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xffffc630 │ │ │ │ - rsceq r9, sp, #44, 18 @ 0xb0000 │ │ │ │ - movweq r4, #57884 @ 0xe21c │ │ │ │ + rsceq r8, sp, #44, 18 @ 0xb0000 │ │ │ │ + movweq r3, #57900 @ 0xe22c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13304c <__cxa_atexit@plt+0x12622c> │ │ │ │ @@ -301193,16 +301193,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - movweq r4, #57760 @ 0xe1a0 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + movweq r3, #57776 @ 0xe1b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -301215,15 +301215,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1330ac <__cxa_atexit@plt+0x12628c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r3, #61312 @ 0xef80 │ │ │ │ + movweq r2, #61328 @ 0xef90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -301242,16 +301242,16 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - movweq r3, #61340 @ 0xef9c │ │ │ │ - rsceq r9, sp, #156, 20 @ 0x9c000 │ │ │ │ + movweq r2, #61356 @ 0xefac │ │ │ │ + rsceq r8, sp, #156, 20 @ 0x9c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 133164 <__cxa_atexit@plt+0x126344> │ │ │ │ ldr r3, [pc, #48] @ 13316c <__cxa_atexit@plt+0x12634c> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -301260,21 +301260,21 @@ │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r3, [pc, #32] @ 133170 <__cxa_atexit@plt+0x126350> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ ldr r3, [pc, #24] @ 133174 <__cxa_atexit@plt+0x126354> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbf50 <__cxa_atexit@plt+0x3ef130> │ │ │ │ + b 3dc1a8 <__cxa_atexit@plt+0x3cf388> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movweq r3, #61128 @ 0xeec8 │ │ │ │ - movweq r4, #58484 @ 0xe474 │ │ │ │ - rsceq r9, sp, #64, 20 @ 0x40000 │ │ │ │ + movweq r2, #61144 @ 0xeed8 │ │ │ │ + movweq r3, #58500 @ 0xe484 │ │ │ │ + rsceq r8, sp, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r5, r7, #3 │ │ │ │ cmp r5, #2 │ │ │ │ bne 1331dc <__cxa_atexit@plt+0x1263bc> │ │ │ │ mov r5, r7 │ │ │ │ @@ -301294,24 +301294,24 @@ │ │ │ │ beq 1331f8 <__cxa_atexit@plt+0x1263d8> │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 133264 <__cxa_atexit@plt+0x126444> │ │ │ │ ldr r7, [pc, #36] @ 133208 <__cxa_atexit@plt+0x1263e8> │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - movweq r4, #57736 @ 0xe188 │ │ │ │ - rsceq r9, sp, #220, 12 @ 0xdc00000 │ │ │ │ + movweq r3, #57752 @ 0xe198 │ │ │ │ + rsceq r8, sp, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #40] @ 133248 <__cxa_atexit@plt+0x126428> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -301319,15 +301319,15 @@ │ │ │ │ beq 133240 <__cxa_atexit@plt+0x126420> │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 133264 <__cxa_atexit@plt+0x126444> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r9, sp, #156, 12 @ 0x9c00000 │ │ │ │ + rsceq r8, sp, #156, 12 @ 0x9c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 133264 <__cxa_atexit@plt+0x126444> │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5] │ │ │ │ @@ -301356,30 +301356,30 @@ │ │ │ │ ldr r5, [pc, #72] @ 133314 <__cxa_atexit@plt+0x1264f4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ ldr r5, [pc, #64] @ 133318 <__cxa_atexit@plt+0x1264f8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 133310 <__cxa_atexit@plt+0x1264f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xffffe78c │ │ │ │ - rsceq r9, sp, #196, 14 @ 0x3100000 │ │ │ │ + rsceq r8, sp, #196, 14 @ 0x3100000 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - movweq r3, #61216 @ 0xef20 │ │ │ │ - rsceq r9, sp, #204, 10 @ 0x33000000 │ │ │ │ + movweq r2, #61232 @ 0xef30 │ │ │ │ + rsceq r8, sp, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #40] @ 133358 <__cxa_atexit@plt+0x126538> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -301387,22 +301387,22 @@ │ │ │ │ beq 133350 <__cxa_atexit@plt+0x126530> │ │ │ │ mov r8, fp │ │ │ │ stm r5, {r3, r7} │ │ │ │ b 133264 <__cxa_atexit@plt+0x126444> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r9, sp, #140, 10 @ 0x23000000 │ │ │ │ + rsceq r8, sp, #140, 10 @ 0x23000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ stm r5, {r3, r7} │ │ │ │ b 133264 <__cxa_atexit@plt+0x126444> │ │ │ │ - rsceq r9, sp, #100, 10 @ 0x19000000 │ │ │ │ + rsceq r8, sp, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 133398 <__cxa_atexit@plt+0x126578> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 85cdc <__cxa_atexit@plt+0x78ebc> │ │ │ │ @@ -301412,24 +301412,24 @@ │ │ │ │ ldr r3, [pc, #24] @ 1333c4 <__cxa_atexit@plt+0x1265a4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1333c8 <__cxa_atexit@plt+0x1265a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movweq r3, #60520 @ 0xec68 │ │ │ │ + movweq r2, #60536 @ 0xec78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ - rsceq r9, sp, #212, 14 @ 0x3500000 │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ + rsceq r8, sp, #212, 14 @ 0x3500000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13347c <__cxa_atexit@plt+0x12665c> │ │ │ │ ldr lr, [pc, #148] @ 13349c <__cxa_atexit@plt+0x12667c> │ │ │ │ @@ -301455,31 +301455,31 @@ │ │ │ │ str r3, [r6, #4]! │ │ │ │ ldr r3, [pc, #76] @ 1334a8 <__cxa_atexit@plt+0x126688> │ │ │ │ add lr, r6, #8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stm lr, {r0, r1, r3, r6, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - movweq r3, #60424 @ 0xec08 │ │ │ │ + movweq r2, #60440 @ 0xec18 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ - movweq r3, #60796 @ 0xed7c │ │ │ │ - rsceq r9, sp, #12, 14 @ 0x300000 │ │ │ │ + movweq r2, #60812 @ 0xed8c │ │ │ │ + rsceq r8, sp, #12, 14 @ 0x300000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 133508 <__cxa_atexit@plt+0x1266e8> │ │ │ │ @@ -301496,17 +301496,17 @@ │ │ │ │ str r7, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ stm r8, {r1, r2, lr} │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ - movweq r3, #60648 @ 0xece8 │ │ │ │ + movweq r2, #60664 @ 0xecf8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -301519,15 +301519,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 13356c <__cxa_atexit@plt+0x12674c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r3, #60096 @ 0xeac0 │ │ │ │ + movweq r2, #60112 @ 0xead0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -301546,16 +301546,16 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - movweq r3, #60124 @ 0xeadc │ │ │ │ - rsceq r9, sp, #220, 10 @ 0x37000000 │ │ │ │ + movweq r2, #60140 @ 0xeaec │ │ │ │ + rsceq r8, sp, #220, 10 @ 0x37000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1336b8 <__cxa_atexit@plt+0x126898> │ │ │ │ @@ -301611,57 +301611,57 @@ │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - movweq r3, #59888 @ 0xe9f0 │ │ │ │ - movweq r3, #60304 @ 0xeb90 │ │ │ │ + movweq r2, #59904 @ 0xea00 │ │ │ │ + movweq r2, #60320 @ 0xeba0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - movweq r3, #60276 @ 0xeb74 │ │ │ │ - movweq r3, #59916 @ 0xea0c │ │ │ │ - movweq r3, #60216 @ 0xeb38 │ │ │ │ + movweq r2, #60292 @ 0xeb84 │ │ │ │ + movweq r2, #59932 @ 0xea1c │ │ │ │ + movweq r2, #60232 @ 0xeb48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13372c <__cxa_atexit@plt+0x12690c> │ │ │ │ ldr r2, [pc, #36] @ 133734 <__cxa_atexit@plt+0x126914> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 133738 <__cxa_atexit@plt+0x126918> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbf50 <__cxa_atexit@plt+0x3ef130> │ │ │ │ + b 3dc1a8 <__cxa_atexit@plt+0x3cf388> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r3, #59656 @ 0xe908 │ │ │ │ - movweq r3, #61112 @ 0xeeb8 │ │ │ │ - rsceq r9, sp, #136, 6 @ 0x20000002 │ │ │ │ + movweq r2, #59672 @ 0xe918 │ │ │ │ + movweq r2, #61128 @ 0xeec8 │ │ │ │ + rsceq r8, sp, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 133778 <__cxa_atexit@plt+0x126958> │ │ │ │ ldr r2, [pc, #36] @ 133780 <__cxa_atexit@plt+0x126960> │ │ │ │ ldr r1, [pc, #36] @ 133784 <__cxa_atexit@plt+0x126964> │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbf50 <__cxa_atexit@plt+0x3ef130> │ │ │ │ + b 3dc1a8 <__cxa_atexit@plt+0x3cf388> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r9, sp, #108, 6 @ 0xb0000001 │ │ │ │ - movweq r3, #59568 @ 0xe8b0 │ │ │ │ + rsceq r8, sp, #108, 6 @ 0xb0000001 │ │ │ │ + movweq r2, #59584 @ 0xe8c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1337e8 <__cxa_atexit@plt+0x1269c8> │ │ │ │ ldr r2, [pc, #76] @ 1337f4 <__cxa_atexit@plt+0x1269d4> │ │ │ │ @@ -301675,31 +301675,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1337e0 <__cxa_atexit@plt+0x1269c0> │ │ │ │ ldr r3, [pc, #44] @ 1337fc <__cxa_atexit@plt+0x1269dc> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movweq r3, #59492 @ 0xe864 │ │ │ │ + movweq r2, #59508 @ 0xe874 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 133820 <__cxa_atexit@plt+0x126a00> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -301711,36 +301711,36 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 133874 <__cxa_atexit@plt+0x126a54> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ - movweq r3, #59704 @ 0xe938 │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ + movweq r2, #59720 @ 0xe948 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1338b0 <__cxa_atexit@plt+0x126a90> │ │ │ │ ldr r2, [pc, #36] @ 1338b8 <__cxa_atexit@plt+0x126a98> │ │ │ │ ldr r1, [pc, #36] @ 1338bc <__cxa_atexit@plt+0x126a9c> │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbf50 <__cxa_atexit@plt+0x3ef130> │ │ │ │ + b 3dc1a8 <__cxa_atexit@plt+0x3cf388> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r9, sp, #60, 4 @ 0xc0000003 │ │ │ │ - movweq r3, #59256 @ 0xe778 │ │ │ │ - rsceq r9, sp, #240, 2 @ 0x3c │ │ │ │ + rsceq r8, sp, #60, 4 @ 0xc0000003 │ │ │ │ + movweq r2, #59272 @ 0xe788 │ │ │ │ + rsceq r8, sp, #240, 2 @ 0x3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13390c <__cxa_atexit@plt+0x126aec> │ │ │ │ @@ -301755,15 +301755,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r9, sp, #152, 2 @ 0x26 │ │ │ │ + rsceq r8, sp, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b 1317e4 <__cxa_atexit@plt+0x1249c4> │ │ │ │ andeq r0, r1, r1 │ │ │ │ @@ -301786,29 +301786,29 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #60] @ 1339c8 <__cxa_atexit@plt+0x126ba8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fc3b8 <__cxa_atexit@plt+0x3ef598> │ │ │ │ + b 3dc610 <__cxa_atexit@plt+0x3cf7f0> │ │ │ │ ldr r7, [pc, #32] @ 1339c4 <__cxa_atexit@plt+0x126ba4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1339cc <__cxa_atexit@plt+0x126bac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe8ec │ │ │ │ - movweq r3, #59008 @ 0xe680 │ │ │ │ + movweq r2, #59024 @ 0xe690 │ │ │ │ @ instruction: 0xffffe904 │ │ │ │ - rsceq r9, sp, #136, 2 @ 0x22 │ │ │ │ - rsceq r9, sp, #224 @ 0xe0 │ │ │ │ + rsceq r8, sp, #136, 2 @ 0x22 │ │ │ │ + rsceq r8, sp, #224 @ 0xe0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 133a1c <__cxa_atexit@plt+0x126bfc> │ │ │ │ @@ -301823,15 +301823,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r9, sp, #136 @ 0x88 │ │ │ │ + rsceq r8, sp, #136 @ 0x88 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b 1317e4 <__cxa_atexit@plt+0x1249c4> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -301862,18 +301862,18 @@ │ │ │ │ ldr r7, [pc, #28] @ 133ad0 <__cxa_atexit@plt+0x126cb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe880 │ │ │ │ - movweq r3, #58792 @ 0xe5a8 │ │ │ │ - movweq r3, #58824 @ 0xe5c8 │ │ │ │ - rsceq r9, sp, #140 @ 0x8c │ │ │ │ - rsceq r8, sp, #220, 30 @ 0x370 │ │ │ │ + movweq r2, #58808 @ 0xe5b8 │ │ │ │ + movweq r2, #58840 @ 0xe5d8 │ │ │ │ + rsceq r8, sp, #140 @ 0x8c │ │ │ │ + rsceq r7, sp, #220, 30 @ 0x370 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 133b20 <__cxa_atexit@plt+0x126d00> │ │ │ │ @@ -301888,22 +301888,22 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r8, sp, #132, 30 @ 0x210 │ │ │ │ + rsceq r7, sp, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b 1317e4 <__cxa_atexit@plt+0x1249c4> │ │ │ │ - rsceq r8, sp, #100, 30 @ 0x190 │ │ │ │ + rsceq r7, sp, #100, 30 @ 0x190 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 133b98 <__cxa_atexit@plt+0x126d78> │ │ │ │ @@ -301918,22 +301918,22 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r8, sp, #12, 30 @ 0x30 │ │ │ │ + rsceq r7, sp, #12, 30 @ 0x30 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b 1317e4 <__cxa_atexit@plt+0x1249c4> │ │ │ │ - rsceq r8, sp, #212, 30 @ 0x350 │ │ │ │ + rsceq r7, sp, #212, 30 @ 0x350 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 133c80 <__cxa_atexit@plt+0x126e60> │ │ │ │ ldr lr, [pc, #164] @ 133c8c <__cxa_atexit@plt+0x126e6c> │ │ │ │ @@ -301976,18 +301976,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - movweq r3, #58376 @ 0xe408 │ │ │ │ + movweq r2, #58392 @ 0xe418 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - rsceq r8, sp, #252, 28 @ 0xfc0 │ │ │ │ + rsceq r7, sp, #252, 28 @ 0xfc0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #76] @ 133cfc <__cxa_atexit@plt+0x126edc> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r3, #3 │ │ │ │ str r2, [r5] │ │ │ │ @@ -302005,15 +302005,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq r8, sp, #148, 28 @ 0x940 │ │ │ │ + rsceq r7, sp, #148, 28 @ 0x940 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #44] @ 133d44 <__cxa_atexit@plt+0x126f24> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -302022,15 +302022,15 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 133d3c <__cxa_atexit@plt+0x126f1c> │ │ │ │ b 133d54 <__cxa_atexit@plt+0x126f34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r8, sp, #80, 28 @ 0x500 │ │ │ │ + rsceq r7, sp, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 133db0 <__cxa_atexit@plt+0x126f90> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -302063,16 +302063,16 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - movweq r3, #59420 @ 0xe81c │ │ │ │ - rsceq r8, sp, #148, 26 @ 0x2500 │ │ │ │ + movweq r2, #59436 @ 0xe82c │ │ │ │ + rsceq r7, sp, #148, 26 @ 0x2500 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 133e40 <__cxa_atexit@plt+0x127020> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #4]! │ │ │ │ @@ -302086,25 +302086,25 @@ │ │ │ │ mov r5, r7 │ │ │ │ b 131cbc <__cxa_atexit@plt+0x124e9c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r8, sp, #60, 26 @ 0xf00 │ │ │ │ + rsceq r7, sp, #60, 26 @ 0xf00 │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 133e6c <__cxa_atexit@plt+0x12704c> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 131cbc <__cxa_atexit@plt+0x124e9c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r8, sp, #20, 26 @ 0x500 │ │ │ │ + rsceq r7, sp, #20, 26 @ 0x500 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 133ed0 <__cxa_atexit@plt+0x1270b0> │ │ │ │ @@ -302125,18 +302125,18 @@ │ │ │ │ str r2, [r5], #-4 │ │ │ │ b 133efc <__cxa_atexit@plt+0x1270dc> │ │ │ │ ldr r3, [pc, #20] @ 133eec <__cxa_atexit@plt+0x1270cc> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ - movweq r3, #58072 @ 0xe2d8 │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ + movweq r2, #58088 @ 0xe2e8 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - rsceq r8, sp, #148, 24 @ 0x9400 │ │ │ │ + rsceq r7, sp, #148, 24 @ 0x9400 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #8 │ │ │ │ cmp r2, lr │ │ │ │ bcc 133fd4 <__cxa_atexit@plt+0x1271b4> │ │ │ │ mov r2, r5 │ │ │ │ @@ -302171,42 +302171,42 @@ │ │ │ │ ldr r0, [pc, #112] @ 133ff8 <__cxa_atexit@plt+0x1271d8> │ │ │ │ ldr r9, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r6, {r0, r1} │ │ │ │ sub r8, lr, #3 │ │ │ │ mov r6, lr │ │ │ │ - b 3fbf50 <__cxa_atexit@plt+0x3ef130> │ │ │ │ + b 3dc1a8 <__cxa_atexit@plt+0x3cf388> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #76] @ 134000 <__cxa_atexit@plt+0x1271e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20]! │ │ │ │ ldr r3, [pc, #68] @ 134004 <__cxa_atexit@plt+0x1271e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fc3c0 <__cxa_atexit@plt+0x3ef5a0> │ │ │ │ + b 3dc618 <__cxa_atexit@plt+0x3cf7f8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #32] @ 133ffc <__cxa_atexit@plt+0x1271dc> │ │ │ │ mov r6, lr │ │ │ │ mov r1, #8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5] │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x000004b8 │ │ │ │ - movweq r3, #57444 @ 0xe064 │ │ │ │ - rsceq r8, sp, #124, 22 @ 0x1f000 │ │ │ │ + movweq r2, #57460 @ 0xe074 │ │ │ │ + rsceq r7, sp, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r0, r5, ror #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 134054 <__cxa_atexit@plt+0x127234> │ │ │ │ ldr r2, [pc, #84] @ 13407c <__cxa_atexit@plt+0x12725c> │ │ │ │ ldr r1, [r7, #2] │ │ │ │ @@ -302223,22 +302223,22 @@ │ │ │ │ b 134094 <__cxa_atexit@plt+0x127274> │ │ │ │ ldr r3, [pc, #36] @ 134080 <__cxa_atexit@plt+0x127260> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r3, [pc, #28] @ 134084 <__cxa_atexit@plt+0x127264> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fc3c0 <__cxa_atexit@plt+0x3ef5a0> │ │ │ │ + b 3dc618 <__cxa_atexit@plt+0x3cf7f8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, lsl r4 │ │ │ │ - movweq r2, #61372 @ 0xefbc │ │ │ │ - rsceq r8, sp, #252, 20 @ 0xfc000 │ │ │ │ + movweq r1, #61388 @ 0xefcc │ │ │ │ + rsceq r7, sp, #252, 20 @ 0xfc000 │ │ │ │ andeq r0, r0, r6, asr #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #16] │ │ │ │ mov sl, r6 │ │ │ │ cmp r1, #0 │ │ │ │ beq 1340f8 <__cxa_atexit@plt+0x1272d8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -302250,52 +302250,52 @@ │ │ │ │ cmp r6, #0 │ │ │ │ stmib sp, {r3, r4, fp} │ │ │ │ lsr r3, r6, #31 │ │ │ │ lsrgt r9, r1, #31 │ │ │ │ bic r8, r3, r1, lsr #31 │ │ │ │ sub r6, r6, r9 │ │ │ │ add r0, r6, r8 │ │ │ │ - bl 3fc3c8 <__cxa_atexit@plt+0x3ef5a8> │ │ │ │ + bl 3dc620 <__cxa_atexit@plt+0x3cf800> │ │ │ │ orr r6, r8, r9 │ │ │ │ sub r6, r0, r6 │ │ │ │ cmn r6, #1 │ │ │ │ beq 13410c <__cxa_atexit@plt+0x1272ec> │ │ │ │ ldmib sp, {r2, r4, fp} │ │ │ │ cmp r6, #0 │ │ │ │ bne 134134 <__cxa_atexit@plt+0x127314> │ │ │ │ ldr r7, [pc, #320] @ 134240 <__cxa_atexit@plt+0x127420> │ │ │ │ add r5, r5, #28 │ │ │ │ mov r6, sl │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ cmp r3, #-2147483648 @ 0x80000000 │ │ │ │ bne 13418c <__cxa_atexit@plt+0x12736c> │ │ │ │ ldr r7, [pc, #276] @ 13423c <__cxa_atexit@plt+0x12741c> │ │ │ │ add r5, r5, #28 │ │ │ │ mov r6, sl │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ mov r8, #0 │ │ │ │ cmp r2, #0 │ │ │ │ lsr r3, r2, #31 │ │ │ │ lsrgt r8, r6, #31 │ │ │ │ bic r9, r3, r6, lsr #31 │ │ │ │ sub r3, r2, r8 │ │ │ │ add r0, r3, r9 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 3fc3c8 <__cxa_atexit@plt+0x3ef5a8> │ │ │ │ + bl 3dc620 <__cxa_atexit@plt+0x3cf800> │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ orr r9, r9, r8 │ │ │ │ - bl 3fc3d0 <__cxa_atexit@plt+0x3ef5b0> │ │ │ │ + bl 3dc628 <__cxa_atexit@plt+0x3cf808> │ │ │ │ cmp r1, #0 │ │ │ │ subeq r8, fp, r9 │ │ │ │ eorne r6, r9, #1 │ │ │ │ addne r8, r6, fp │ │ │ │ ldr fp, [sp, #12] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ b 1341a0 <__cxa_atexit@plt+0x127380> │ │ │ │ @@ -302312,45 +302312,45 @@ │ │ │ │ cmp r8, #1 │ │ │ │ blt 1341d4 <__cxa_atexit@plt+0x1273b4> │ │ │ │ ldr r6, [pc, #128] @ 134244 <__cxa_atexit@plt+0x127424> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #12]! │ │ │ │ mov r6, sl │ │ │ │ ldr r9, [r5, #8] │ │ │ │ - b 3fc3b8 <__cxa_atexit@plt+0x3ef598> │ │ │ │ + b 3dc610 <__cxa_atexit@plt+0x3cf7f0> │ │ │ │ ldr r3, [pc, #80] @ 13422c <__cxa_atexit@plt+0x12740c> │ │ │ │ ldr r2, [pc, #80] @ 134230 <__cxa_atexit@plt+0x127410> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20]! │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ str r2, [sl, #4]! │ │ │ │ mov r9, sl │ │ │ │ str r1, [sl, #8] │ │ │ │ str r3, [sl, #12] │ │ │ │ ldr r3, [pc, #44] @ 134234 <__cxa_atexit@plt+0x127414> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fc3d8 <__cxa_atexit@plt+0x3ef5b8> │ │ │ │ + b 3dc630 <__cxa_atexit@plt+0x3cf810> │ │ │ │ ldr r7, [pc, #32] @ 134238 <__cxa_atexit@plt+0x127418> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ @ instruction: 0xfffff864 │ │ │ │ - movweq r2, #60956 @ 0xee1c │ │ │ │ + movweq r1, #60972 @ 0xee2c │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - movweq r3, #58540 @ 0xe4ac │ │ │ │ - movweq r3, #58584 @ 0xe4d8 │ │ │ │ + movweq r2, #58556 @ 0xe4bc │ │ │ │ + movweq r2, #58600 @ 0xe4e8 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - rsceq r8, sp, #108, 16 @ 0x6c0000 │ │ │ │ + rsceq r7, sp, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, r6, asr #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -302359,42 +302359,42 @@ │ │ │ │ blt 134290 <__cxa_atexit@plt+0x127470> │ │ │ │ ldr r6, [pc, #120] @ 1342f4 <__cxa_atexit@plt+0x1274d4> │ │ │ │ mov r8, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #12]! │ │ │ │ mov r6, r3 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ - b 3fc3b8 <__cxa_atexit@plt+0x3ef598> │ │ │ │ + b 3dc610 <__cxa_atexit@plt+0x3cf7f0> │ │ │ │ ldr r2, [pc, #76] @ 1342e4 <__cxa_atexit@plt+0x1274c4> │ │ │ │ ldr r1, [pc, #76] @ 1342e8 <__cxa_atexit@plt+0x1274c8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #20]! │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r5, #-16] │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ str r1, [r3, #4]! │ │ │ │ mov r9, r3 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r2, [pc, #40] @ 1342ec <__cxa_atexit@plt+0x1274cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 3fc3d8 <__cxa_atexit@plt+0x3ef5b8> │ │ │ │ + b 3dc630 <__cxa_atexit@plt+0x3cf810> │ │ │ │ ldr r3, [pc, #28] @ 1342f0 <__cxa_atexit@plt+0x1274d0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffff7a8 │ │ │ │ - movweq r2, #60768 @ 0xed60 │ │ │ │ + movweq r1, #60784 @ 0xed70 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - rsceq r8, sp, #188, 14 @ 0x2f00000 │ │ │ │ + rsceq r7, sp, #188, 14 @ 0x2f00000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13433c <__cxa_atexit@plt+0x12751c> │ │ │ │ @@ -302402,20 +302402,20 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r9, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fbf50 <__cxa_atexit@plt+0x3ef130> │ │ │ │ + b 3dc1a8 <__cxa_atexit@plt+0x3cf388> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff7b0 │ │ │ │ - rsceq r8, sp, #104, 14 @ 0x1a00000 │ │ │ │ + rsceq r7, sp, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1343c0 <__cxa_atexit@plt+0x1275a0> │ │ │ │ @@ -302433,34 +302433,34 @@ │ │ │ │ str r2, [r9, #12] │ │ │ │ beq 1343b8 <__cxa_atexit@plt+0x127598> │ │ │ │ ldr r5, [pc, #44] @ 1343d4 <__cxa_atexit@plt+0x1275b4> │ │ │ │ mov r8, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc3d8 <__cxa_atexit@plt+0x3ef5b8> │ │ │ │ + b 3dc630 <__cxa_atexit@plt+0x3cf810> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffff5b8 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq r8, sp, #220, 12 @ 0xdc00000 │ │ │ │ + rsceq r7, sp, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1343fc <__cxa_atexit@plt+0x1275dc> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc3d8 <__cxa_atexit@plt+0x3ef5b8> │ │ │ │ + b 3dc630 <__cxa_atexit@plt+0x3cf810> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r8, sp, #180, 12 @ 0xb400000 │ │ │ │ + rsceq r7, sp, #180, 12 @ 0xb400000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 134444 <__cxa_atexit@plt+0x127624> │ │ │ │ @@ -302468,24 +302468,24 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r9, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fbf50 <__cxa_atexit@plt+0x3ef130> │ │ │ │ + b 3dc1a8 <__cxa_atexit@plt+0x3cf388> │ │ │ │ ldr r3, [pc, #20] @ 134460 <__cxa_atexit@plt+0x127640> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff5a4 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - rsceq r8, sp, #80, 12 @ 0x5000000 │ │ │ │ + rsceq r7, sp, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1344a8 <__cxa_atexit@plt+0x127688> │ │ │ │ @@ -302493,20 +302493,20 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r9, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fbf50 <__cxa_atexit@plt+0x3ef130> │ │ │ │ + b 3dc1a8 <__cxa_atexit@plt+0x3cf388> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff430 │ │ │ │ - rsceq r8, sp, #220, 12 @ 0xdc00000 │ │ │ │ + rsceq r7, sp, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -302529,16 +302529,16 @@ │ │ │ │ str r3, [r3, #32] │ │ │ │ bx ip │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff6e0 │ │ │ │ - movweq r2, #60644 @ 0xece4 │ │ │ │ - rsceq r8, sp, #112, 12 @ 0x7000000 │ │ │ │ + movweq r1, #60660 @ 0xecf4 │ │ │ │ + rsceq r7, sp, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1345ec <__cxa_atexit@plt+0x1277cc> │ │ │ │ @@ -302585,15 +302585,15 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff17c │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffff1c4 │ │ │ │ - movweq r2, #60048 @ 0xea90 │ │ │ │ + movweq r1, #60064 @ 0xeaa0 │ │ │ │ @ instruction: 0xfffff2c0 │ │ │ │ @ instruction: 0xfffff1cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 134660 <__cxa_atexit@plt+0x127840> │ │ │ │ @@ -302603,19 +302603,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r9, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - movweq r2, #59852 @ 0xe9cc │ │ │ │ + movweq r1, #59868 @ 0xe9dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1346a4 <__cxa_atexit@plt+0x127884> │ │ │ │ @@ -302623,17 +302623,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ - movweq r2, #60140 @ 0xeaec │ │ │ │ - rsceq r8, sp, #100, 8 @ 0x64000000 │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ + movweq r1, #60156 @ 0xeafc │ │ │ │ + rsceq r7, sp, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 134710 <__cxa_atexit@plt+0x1278f0> │ │ │ │ ldr r3, [pc, #68] @ 13471c <__cxa_atexit@plt+0x1278fc> │ │ │ │ @@ -302645,46 +302645,46 @@ │ │ │ │ ldr r3, [pc, #48] @ 134720 <__cxa_atexit@plt+0x127900> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 134724 <__cxa_atexit@plt+0x127904> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fc1d0 <__cxa_atexit@plt+0x3ef3b0> │ │ │ │ + b 3dc428 <__cxa_atexit@plt+0x3cf608> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - movweq r2, #59684 @ 0xe924 │ │ │ │ - rsceq r8, sp, #240, 6 @ 0xc0000003 │ │ │ │ + movweq r1, #59700 @ 0xe934 │ │ │ │ + rsceq r7, sp, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 134754 <__cxa_atexit@plt+0x127934> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 134758 <__cxa_atexit@plt+0x127938> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fc1d0 <__cxa_atexit@plt+0x3ef3b0> │ │ │ │ + b 3dc428 <__cxa_atexit@plt+0x3cf608> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movweq r2, #59608 @ 0xe8d8 │ │ │ │ - rsceq r8, sp, #188, 6 @ 0xf0000002 │ │ │ │ + movweq r1, #59624 @ 0xe8e8 │ │ │ │ + rsceq r7, sp, #188, 6 @ 0xf0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 13477c <__cxa_atexit@plt+0x12795c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ - rsceq r8, sp, #168, 6 @ 0xa0000002 │ │ │ │ - rsceq r8, sp, #152, 6 @ 0x60000002 │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ + rsceq r7, sp, #168, 6 @ 0xa0000002 │ │ │ │ + rsceq r7, sp, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1347dc <__cxa_atexit@plt+0x1279bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -302698,26 +302698,26 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - sbcseq r1, r0, #17 │ │ │ │ - movweq r2, #59476 @ 0xe854 │ │ │ │ - rsceq r8, sp, #228 @ 0xe4 │ │ │ │ + sbcseq r0, r0, #1296 @ 0x510 │ │ │ │ + movweq r1, #59492 @ 0xe864 │ │ │ │ + rsceq r7, sp, #228 @ 0xe4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 134850 <__cxa_atexit@plt+0x127a30> │ │ │ │ ldr r2, [pc, #52] @ 134858 <__cxa_atexit@plt+0x127a38> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -302727,21 +302727,21 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r5, [pc, #28] @ 134860 <__cxa_atexit@plt+0x127a40> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movweq r2, #59368 @ 0xe7e8 │ │ │ │ - movweq r2, #59828 @ 0xe9b4 │ │ │ │ - rsceq r8, sp, #120 @ 0x78 │ │ │ │ + movweq r1, #59384 @ 0xe7f8 │ │ │ │ + movweq r1, #59844 @ 0xe9c4 │ │ │ │ + rsceq r7, sp, #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 85cdc <__cxa_atexit@plt+0x78ebc> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -302751,15 +302751,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ - rsceq r8, sp, #200, 4 @ 0x8000000c │ │ │ │ + rsceq r7, sp, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 13499c <__cxa_atexit@plt+0x127b7c> │ │ │ │ @@ -302821,22 +302821,22 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - movweq r2, #59160 @ 0xe718 │ │ │ │ - movweq r2, #59576 @ 0xe8b8 │ │ │ │ + movweq r1, #59176 @ 0xe728 │ │ │ │ + movweq r1, #59592 @ 0xe8c8 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - movweq r2, #59544 @ 0xe898 │ │ │ │ - movweq r2, #59088 @ 0xe6d0 │ │ │ │ - movweq r2, #59184 @ 0xe730 │ │ │ │ - movweq r2, #59476 @ 0xe854 │ │ │ │ - rsceq r7, sp, #36, 30 @ 0x90 │ │ │ │ + movweq r1, #59560 @ 0xe8a8 │ │ │ │ + movweq r1, #59104 @ 0xe6e0 │ │ │ │ + movweq r1, #59200 @ 0xe740 │ │ │ │ + movweq r1, #59492 @ 0xe864 │ │ │ │ + rsceq r6, sp, #36, 30 @ 0x90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov sl, r8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 134a94 <__cxa_atexit@plt+0x127c74> │ │ │ │ @@ -302889,21 +302889,21 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ @ instruction: 0xffffab78 │ │ │ │ - rsceq r7, sp, #92, 28 @ 0x5c0 │ │ │ │ - movweq r2, #59236 @ 0xe764 │ │ │ │ - rsceq r7, sp, #28, 28 @ 0x1c0 │ │ │ │ + rsceq r6, sp, #92, 28 @ 0x5c0 │ │ │ │ + movweq r1, #59252 @ 0xe774 │ │ │ │ + rsceq r6, sp, #28, 28 @ 0x1c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #160] @ 134ba0 <__cxa_atexit@plt+0x127d80> │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr sl, [r2, #4]! │ │ │ │ @@ -302939,19 +302939,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xffffaa98 │ │ │ │ - rsceq r7, sp, #148, 26 @ 0x2500 │ │ │ │ - movweq r2, #59012 @ 0xe684 │ │ │ │ + rsceq r6, sp, #148, 26 @ 0x2500 │ │ │ │ + movweq r1, #59028 @ 0xe694 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 134be4 <__cxa_atexit@plt+0x127dc4> │ │ │ │ @@ -302959,17 +302959,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - movweq r2, #58888 @ 0xe608 │ │ │ │ - rsceq r7, sp, #212, 30 @ 0x350 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + movweq r1, #58904 @ 0xe618 │ │ │ │ + rsceq r6, sp, #212, 30 @ 0x350 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub sl, r5, #20 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 134c70 <__cxa_atexit@plt+0x127e50> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -302991,35 +302991,35 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r5, sl │ │ │ │ str lr, [r2, #4] │ │ │ │ str r3, [r2, #8] │ │ │ │ - b 3fbf50 <__cxa_atexit@plt+0x3ef130> │ │ │ │ + b 3dc1a8 <__cxa_atexit@plt+0x3cf388> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - movweq r2, #58340 @ 0xe3e4 │ │ │ │ + movweq r1, #58356 @ 0xe3f4 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r7, sp, #188, 24 @ 0xbc00 │ │ │ │ + rsceq r6, sp, #188, 24 @ 0xbc00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #8] @ 134cbc <__cxa_atexit@plt+0x127e9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ b 132a4c <__cxa_atexit@plt+0x125c2c> │ │ │ │ - movweq r2, #58320 @ 0xe3d0 │ │ │ │ + movweq r1, #58336 @ 0xe3e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 134cfc <__cxa_atexit@plt+0x127edc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ @@ -303029,24 +303029,24 @@ │ │ │ │ ldr r5, [pc, #24] @ 134d08 <__cxa_atexit@plt+0x127ee8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 5e208 <__cxa_atexit@plt+0x513e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r2, #58164 @ 0xe334 │ │ │ │ - movweq r2, #58580 @ 0xe4d4 │ │ │ │ + movweq r1, #58180 @ 0xe344 │ │ │ │ + movweq r1, #58596 @ 0xe4e4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsceq r7, sp, #48, 26 @ 0xc00 │ │ │ │ + rsceq r6, sp, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 134e24 <__cxa_atexit@plt+0x128004> │ │ │ │ ldr r0, [pc, #300] @ 134e78 <__cxa_atexit@plt+0x128058> │ │ │ │ @@ -303100,45 +303100,45 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r6, #20] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ stmib r6, {r1, r9} │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 134e64 <__cxa_atexit@plt+0x128044> │ │ │ │ ldr r7, [pc, #60] @ 134e7c <__cxa_atexit@plt+0x12805c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 134e80 <__cxa_atexit@plt+0x128060> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - movweq r2, #58056 @ 0xe2c8 │ │ │ │ + movweq r1, #58072 @ 0xe2d8 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq r7, sp, #236, 22 @ 0x3b000 │ │ │ │ - movweq r2, #58356 @ 0xe3f4 │ │ │ │ - movweq r2, #58352 @ 0xe3f0 │ │ │ │ - movweq r2, #58500 @ 0xe484 │ │ │ │ + rsceq r6, sp, #236, 22 @ 0x3b000 │ │ │ │ + movweq r1, #58372 @ 0xe404 │ │ │ │ + movweq r1, #58368 @ 0xe400 │ │ │ │ + movweq r1, #58516 @ 0xe494 │ │ │ │ @ instruction: 0xffffb4c8 │ │ │ │ - movweq r2, #57992 @ 0xe288 │ │ │ │ - movweq r2, #58088 @ 0xe2e8 │ │ │ │ + movweq r1, #58008 @ 0xe298 │ │ │ │ + movweq r1, #58104 @ 0xe2f8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -303161,20 +303161,20 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 134f24 <__cxa_atexit@plt+0x128104> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r2, #58308 @ 0xe3c4 │ │ │ │ - movweq r2, #58136 @ 0xe318 │ │ │ │ - movweq r2, #58132 @ 0xe314 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r1, #58324 @ 0xe3d4 │ │ │ │ + movweq r1, #58152 @ 0xe328 │ │ │ │ + movweq r1, #58148 @ 0xe324 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - rsceq r7, sp, #28, 24 @ 0x1c00 │ │ │ │ + rsceq r6, sp, #28, 24 @ 0x1c00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 134fa0 <__cxa_atexit@plt+0x128180> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -303205,16 +303205,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - movweq r2, #57508 @ 0xe0a4 │ │ │ │ - rsceq r7, sp, #88, 22 @ 0x16000 │ │ │ │ + movweq r1, #57524 @ 0xe0b4 │ │ │ │ + rsceq r6, sp, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 135000 <__cxa_atexit@plt+0x1281e0> │ │ │ │ @@ -303222,17 +303222,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r2, #57804 @ 0xe1cc │ │ │ │ - rsceq r7, sp, #68, 22 @ 0x11000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r1, #57820 @ 0xe1dc │ │ │ │ + rsceq r6, sp, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1350a4 <__cxa_atexit@plt+0x128284> │ │ │ │ @@ -303269,25 +303269,25 @@ │ │ │ │ b 1350b4 <__cxa_atexit@plt+0x128294> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - movweq r1, #61384 @ 0xefc8 │ │ │ │ - rsceq r7, sp, #196, 20 @ 0xc4000 │ │ │ │ - movweq r1, #61404 @ 0xefdc │ │ │ │ - movweq r2, #57872 @ 0xe210 │ │ │ │ + movweq r0, #61400 @ 0xefd8 │ │ │ │ + rsceq r6, sp, #196, 20 @ 0xc4000 │ │ │ │ + movweq r0, #61420 @ 0xefec │ │ │ │ + movweq r1, #57888 @ 0xe220 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ - rsceq r7, sp, #104, 20 @ 0x68000 │ │ │ │ + rsceq r6, sp, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #40 @ 0x28 │ │ │ │ cmp fp, lr │ │ │ │ bhi 1351d0 <__cxa_atexit@plt+0x1283b0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -303338,33 +303338,33 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r1, #61176 @ 0xeef8 │ │ │ │ + movweq r0, #61192 @ 0xef08 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - rsceq r7, sp, #112, 18 @ 0x1c0000 │ │ │ │ + rsceq r6, sp, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 13521c <__cxa_atexit@plt+0x1283fc> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #12] │ │ │ │ beq 135214 <__cxa_atexit@plt+0x1283f4> │ │ │ │ b 13522c <__cxa_atexit@plt+0x12840c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r7, sp, #52, 18 @ 0xd0000 │ │ │ │ + rsceq r6, sp, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r0, r7, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1352d4 <__cxa_atexit@plt+0x1284b4> │ │ │ │ @@ -303403,18 +303403,18 @@ │ │ │ │ str lr, [r5, #12] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, fp │ │ │ │ b 13530c <__cxa_atexit@plt+0x1284ec> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - movweq r1, #61424 @ 0xeff0 │ │ │ │ + movweq r1, #57344 @ 0xe000 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ andeq r0, r0, r6, asr #11 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ add r5, r5, #28 │ │ │ │ mov r9, r7 │ │ │ │ @@ -303474,30 +303474,30 @@ │ │ │ │ ldr r7, [pc, #52] @ 135418 <__cxa_atexit@plt+0x1285f8> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 135420 <__cxa_atexit@plt+0x128600> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - rsceq r7, sp, #76, 12 @ 0x4c00000 │ │ │ │ - movweq r1, #61148 @ 0xeedc │ │ │ │ - movweq r1, #60960 @ 0xee20 │ │ │ │ + rsceq r6, sp, #76, 12 @ 0x4c00000 │ │ │ │ + movweq r0, #61164 @ 0xeeec │ │ │ │ + movweq r0, #60976 @ 0xee30 │ │ │ │ @ instruction: 0xffffaf04 │ │ │ │ - movweq r1, #60612 @ 0xecc4 │ │ │ │ - movweq r1, #60708 @ 0xed24 │ │ │ │ + movweq r0, #60628 @ 0xecd4 │ │ │ │ + movweq r0, #60724 @ 0xed34 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r9, r7 │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ @@ -303522,17 +303522,17 @@ │ │ │ │ add r9, r3, #3 │ │ │ │ b 59b08 <__cxa_atexit@plt+0x4cce8> │ │ │ │ ldr r3, [pc, #24] @ 1354c4 <__cxa_atexit@plt+0x1286a4> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r1, #60936 @ 0xee08 │ │ │ │ - movweq r1, #60748 @ 0xed4c │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r0, #60952 @ 0xee18 │ │ │ │ + movweq r0, #60764 @ 0xed5c │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -303544,30 +303544,30 @@ │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 135514 <__cxa_atexit@plt+0x1286f4> │ │ │ │ ldr r3, [pc, #24] @ 135520 <__cxa_atexit@plt+0x128700> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 135548 <__cxa_atexit@plt+0x128728> │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ addne r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - movweq r1, #60772 @ 0xed64 │ │ │ │ - rsceq r7, sp, #8, 8 @ 0x8000000 │ │ │ │ + movweq r0, #60788 @ 0xed74 │ │ │ │ + rsceq r6, sp, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1355b8 <__cxa_atexit@plt+0x128798> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -303594,15 +303594,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - movweq r1, #60040 @ 0xea88 │ │ │ │ + movweq r0, #60056 @ 0xea98 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -303615,18 +303615,18 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, lr} │ │ │ │ sub r7, r6, #3 │ │ │ │ str r1, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - movweq r1, #60332 @ 0xebac │ │ │ │ - rsceq r7, sp, #28, 6 @ 0x70000000 │ │ │ │ + movweq r0, #60348 @ 0xebbc │ │ │ │ + rsceq r6, sp, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 135698 <__cxa_atexit@plt+0x128878> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -303650,23 +303650,23 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - movweq r1, #59812 @ 0xe9a4 │ │ │ │ + movweq r0, #59828 @ 0xe9b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsceq r7, sp, #136, 8 @ 0x88000000 │ │ │ │ + rsceq r6, sp, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -303741,17 +303741,17 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9a4 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - movweq r1, #60424 @ 0xec08 │ │ │ │ - movweq r1, #59900 @ 0xe9fc │ │ │ │ - rsceq r7, sp, #52, 6 @ 0xd0000000 │ │ │ │ + movweq r0, #60440 @ 0xec18 │ │ │ │ + movweq r0, #59916 @ 0xea0c │ │ │ │ + rsceq r6, sp, #52, 6 @ 0xd0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 135910 <__cxa_atexit@plt+0x128af0> │ │ │ │ stm sp, {r3, fp} │ │ │ │ @@ -303793,58 +303793,58 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r6, [sp, #8] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ add r2, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ ldr r0, [r8] │ │ │ │ ldr r6, [sp, #8] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - movweq r1, #59680 @ 0xe920 │ │ │ │ - rsceq r7, sp, #64, 4 │ │ │ │ + movweq r0, #59696 @ 0xe930 │ │ │ │ + rsceq r6, sp, #64, 4 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 135960 <__cxa_atexit@plt+0x128b40> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ 135964 <__cxa_atexit@plt+0x128b44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - movweq r1, #59556 @ 0xe8a4 │ │ │ │ - rsceq r7, sp, #252, 2 @ 0x3f │ │ │ │ + movweq r0, #59572 @ 0xe8b4 │ │ │ │ + rsceq r6, sp, #252, 2 @ 0x3f │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1359a4 <__cxa_atexit@plt+0x128b84> │ │ │ │ ldr r3, [pc, #92] @ 1359e4 <__cxa_atexit@plt+0x128bc4> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #80] @ 1359e8 <__cxa_atexit@plt+0x128bc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fc108 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + b 3dc360 <__cxa_atexit@plt+0x3cf540> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1359d4 <__cxa_atexit@plt+0x128bb4> │ │ │ │ ldr r0, [r5, #52]! @ 0x34 │ │ │ │ ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ ldr r2, [pc, #40] @ 1359ec <__cxa_atexit@plt+0x128bcc> │ │ │ │ @@ -303852,19 +303852,19 @@ │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - movweq r1, #59492 @ 0xe864 │ │ │ │ - movweq r1, #59424 @ 0xe820 │ │ │ │ - rsceq r7, sp, #116, 2 │ │ │ │ + movweq r0, #59508 @ 0xe874 │ │ │ │ + movweq r0, #59440 @ 0xe830 │ │ │ │ + rsceq r6, sp, #116, 2 │ │ │ │ andeq r0, r0, fp, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 135acc <__cxa_atexit@plt+0x128cac> │ │ │ │ @@ -303927,20 +303927,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ b 135b04 <__cxa_atexit@plt+0x128ce4> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r1, #59140 @ 0xe704 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r0, #59156 @ 0xe714 │ │ │ │ @ instruction: 0xfffff298 │ │ │ │ @ instruction: 0xfffff2a8 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - rsceq r7, sp, #64 @ 0x40 │ │ │ │ + rsceq r6, sp, #64 @ 0x40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #60 @ 0x3c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 135bb4 <__cxa_atexit@plt+0x128d94> │ │ │ │ ldr lr, [pc, #120] @ 135bbc <__cxa_atexit@plt+0x128d9c> │ │ │ │ @@ -303972,15 +303972,15 @@ │ │ │ │ b 135bcc <__cxa_atexit@plt+0x128dac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq r6, sp, #164, 30 @ 0x290 │ │ │ │ + rsceq r5, sp, #164, 30 @ 0x290 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #19] │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 135bf0 <__cxa_atexit@plt+0x128dd0> │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ @@ -304039,18 +304039,18 @@ │ │ │ │ ldr r7, [pc, #24] @ 135cd0 <__cxa_atexit@plt+0x128eb0> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ - rsceq r6, sp, #140, 28 @ 0x8c0 │ │ │ │ + rsceq r5, sp, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r0, lr, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -304098,18 +304098,18 @@ │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ ldr r3, [pc, #20] @ 135dc0 <__cxa_atexit@plt+0x128fa0> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rsceq r6, sp, #16, 28 @ 0x100 │ │ │ │ + rsceq r5, sp, #16, 28 @ 0x100 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #60 @ 0x3c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 135e68 <__cxa_atexit@plt+0x129048> │ │ │ │ ldr lr, [pc, #136] @ 135e70 <__cxa_atexit@plt+0x129050> │ │ │ │ @@ -304145,15 +304145,15 @@ │ │ │ │ b 135e80 <__cxa_atexit@plt+0x129060> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rsceq r6, sp, #100, 26 @ 0x1900 │ │ │ │ + rsceq r5, sp, #100, 26 @ 0x1900 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #116] @ 135f04 <__cxa_atexit@plt+0x1290e4> │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -304183,15 +304183,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq r6, sp, #204, 24 @ 0xcc00 │ │ │ │ + rsceq r5, sp, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 135f50 <__cxa_atexit@plt+0x129130> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ mov r2, r7 │ │ │ │ @@ -304206,15 +304206,15 @@ │ │ │ │ b 135f74 <__cxa_atexit@plt+0x129154> │ │ │ │ ldr r7, [r5, #52] @ 0x34 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r6, sp, #112, 24 @ 0x7000 │ │ │ │ + rsceq r5, sp, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1360c0 <__cxa_atexit@plt+0x1292a0> │ │ │ │ @@ -304337,33 +304337,33 @@ │ │ │ │ add r9, r6, #3 │ │ │ │ mov r6, r3 │ │ │ │ b 59b08 <__cxa_atexit@plt+0x4cce8> │ │ │ │ mov r7, #140 @ 0x8c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [sp, #24] │ │ │ │ mov r6, lr │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffcd68 │ │ │ │ @ instruction: 0xffffcf70 │ │ │ │ - movweq r1, #57576 @ 0xe0e8 │ │ │ │ - movweq r1, #57552 @ 0xe0d0 │ │ │ │ - movweq r0, #61296 @ 0xef70 │ │ │ │ + movweq r0, #57592 @ 0xe0f8 │ │ │ │ + movweq r0, #57568 @ 0xe0e0 │ │ │ │ + movweq pc, #57216 @ 0xdf80 @ │ │ │ │ @ instruction: 0xffffcf6c │ │ │ │ - movweq r1, #57488 @ 0xe090 │ │ │ │ + movweq r0, #57504 @ 0xe0a0 │ │ │ │ @ instruction: 0xffffd62c │ │ │ │ @ instruction: 0xffffec20 │ │ │ │ @ instruction: 0xffffe560 │ │ │ │ @ instruction: 0xffffe8c0 │ │ │ │ @ instruction: 0xffffe62c │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ - rsceq r6, sp, #44, 14 @ 0xb00000 │ │ │ │ + rsceq r5, sp, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 136208 <__cxa_atexit@plt+0x1293e8> │ │ │ │ ldr r2, [pc, #52] @ 136210 <__cxa_atexit@plt+0x1293f0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -304373,34 +304373,34 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r5, [pc, #28] @ 136218 <__cxa_atexit@plt+0x1293f8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movweq r0, #60976 @ 0xee30 │ │ │ │ - movweq r0, #60968 @ 0xee28 │ │ │ │ - rsceq r6, sp, #204, 12 @ 0xcc00000 │ │ │ │ + movweq pc, #56896 @ 0xde40 @ │ │ │ │ + movweq pc, #56888 @ 0xde38 @ │ │ │ │ + rsceq r5, sp, #204, 12 @ 0xcc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 136248 <__cxa_atexit@plt+0x129428> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 13624c <__cxa_atexit@plt+0x12942c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movweq r0, #61368 @ 0xefb8 │ │ │ │ - rsceq r6, sp, #140, 12 @ 0x8c00000 │ │ │ │ + movweq pc, #57288 @ 0xdfc8 @ │ │ │ │ + rsceq r5, sp, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 136270 <__cxa_atexit@plt+0x129450> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 85cdc <__cxa_atexit@plt+0x78ebc> │ │ │ │ @@ -304408,17 +304408,17 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 136294 <__cxa_atexit@plt+0x129474> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ - movweq r0, #60824 @ 0xed98 │ │ │ │ - rsceq r6, sp, #76, 12 @ 0x4c00000 │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ + movweq pc, #56744 @ 0xdda8 @ │ │ │ │ + rsceq r5, sp, #76, 12 @ 0x4c00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13634c <__cxa_atexit@plt+0x12952c> │ │ │ │ ldr r2, [pc, #176] @ 13636c <__cxa_atexit@plt+0x12954c> │ │ │ │ @@ -304462,21 +304462,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - movweq r0, #61148 @ 0xeedc │ │ │ │ - movweq r0, #60800 @ 0xed80 │ │ │ │ - movweq r0, #61124 @ 0xeec4 │ │ │ │ - rsceq r6, sp, #104, 10 @ 0x1a000000 │ │ │ │ + movweq pc, #57068 @ 0xdeec @ │ │ │ │ + movweq pc, #56720 @ 0xdd90 @ │ │ │ │ + movweq pc, #57044 @ 0xded4 @ │ │ │ │ + rsceq r5, sp, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 136404 <__cxa_atexit@plt+0x1295e4> │ │ │ │ @@ -304503,34 +304503,34 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - movweq r0, #60952 @ 0xee18 │ │ │ │ - movweq r0, #60940 @ 0xee0c │ │ │ │ - movweq r0, #60592 @ 0xecb0 │ │ │ │ + movweq pc, #56872 @ 0xde28 @ │ │ │ │ + movweq pc, #56860 @ 0xde1c @ │ │ │ │ + movweq pc, #56512 @ 0xdcc0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 136450 <__cxa_atexit@plt+0x129630> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 136458 <__cxa_atexit@plt+0x129638> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 91fd4 <__cxa_atexit@plt+0x851b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r0, #60376 @ 0xebd8 │ │ │ │ + movweq pc, #56296 @ 0xdbe8 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1364a4 <__cxa_atexit@plt+0x129684> │ │ │ │ ldr r2, [pc, #52] @ 1364ac <__cxa_atexit@plt+0x12968c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -304540,20 +304540,20 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r5, [pc, #28] @ 1364b4 <__cxa_atexit@plt+0x129694> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movweq r0, #60308 @ 0xeb94 │ │ │ │ - movweq r0, #60300 @ 0xeb8c │ │ │ │ + movweq pc, #56228 @ 0xdba4 @ │ │ │ │ + movweq pc, #56220 @ 0xdb9c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1364d4 <__cxa_atexit@plt+0x1296b4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 91fd4 <__cxa_atexit@plt+0x851b4> │ │ │ │ @@ -304561,16 +304561,16 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1364f8 <__cxa_atexit@plt+0x1296d8> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ - movweq r0, #60212 @ 0xeb34 │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ + movweq pc, #56132 @ 0xdb44 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 136590 <__cxa_atexit@plt+0x129770> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -304608,18 +304608,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - movweq r0, #60128 @ 0xeae0 │ │ │ │ + movweq pc, #56048 @ 0xdaf0 @ │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - movweq r0, #60196 @ 0xeb24 │ │ │ │ - movweq r0, #60188 @ 0xeb1c │ │ │ │ + movweq pc, #56116 @ 0xdb34 @ │ │ │ │ + movweq pc, #56108 @ 0xdb2c @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 136640 <__cxa_atexit@plt+0x129820> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -304643,26 +304643,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r0, #59940 @ 0xea24 │ │ │ │ - movweq r0, #59916 @ 0xea0c │ │ │ │ + movweq pc, #55860 @ 0xda34 @ │ │ │ │ + movweq pc, #55836 @ 0xda1c @ │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - rsceq r6, sp, #108, 10 @ 0x1b000000 │ │ │ │ + rsceq r5, sp, #108, 10 @ 0x1b000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #44 @ 0x2c │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1366f4 <__cxa_atexit@plt+0x1298d4> │ │ │ │ @@ -304693,15 +304693,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rsceq r6, sp, #212, 8 @ 0xd4000000 │ │ │ │ + rsceq r5, sp, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #112 @ 0x70 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 136828 <__cxa_atexit@plt+0x129a08> │ │ │ │ @@ -304768,21 +304768,21 @@ │ │ │ │ sub r4, r6, #91 @ 0x5b │ │ │ │ str r4, [r5, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, r2 │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ mov r3, #112 @ 0x70 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffc628 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffff64c │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - movweq r0, #60028 @ 0xea7c │ │ │ │ + movweq pc, #55948 @ 0xda8c @ │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ mov r9, r7 │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ @@ -304797,25 +304797,25 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ - rsceq r6, sp, #8, 6 @ 0x20000000 │ │ │ │ + rsceq r5, sp, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 136900 <__cxa_atexit@plt+0x129ae0> │ │ │ │ ldr r3, [pc, #32] @ 136910 <__cxa_atexit@plt+0x129af0> │ │ │ │ @@ -304825,26 +304825,26 @@ │ │ │ │ mov r8, r9 │ │ │ │ b a5690 <__cxa_atexit@plt+0x98870> │ │ │ │ ldr r7, [pc, #12] @ 136914 <__cxa_atexit@plt+0x129af4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r6, sp, #240, 4 │ │ │ │ - rsceq r6, sp, #192, 4 │ │ │ │ + rsceq r5, sp, #240, 4 │ │ │ │ + rsceq r5, sp, #192, 4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 13693c <__cxa_atexit@plt+0x129b1c> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 9330c <__cxa_atexit@plt+0x864ec> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r6, sp, #152, 4 @ 0x80000009 │ │ │ │ + rsceq r5, sp, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13698c <__cxa_atexit@plt+0x129b6c> │ │ │ │ @@ -304857,18 +304857,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ b 931ac <__cxa_atexit@plt+0x8638c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffbacc │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r6, sp, #56, 4 @ 0x80000003 │ │ │ │ + rsceq r5, sp, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 136a3c <__cxa_atexit@plt+0x129c1c> │ │ │ │ @@ -304901,31 +304901,31 @@ │ │ │ │ stm r0, {r1, r2, lr} │ │ │ │ ldr r3, [pc, #36] @ 136a58 <__cxa_atexit@plt+0x129c38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b a5710 <__cxa_atexit@plt+0x988f0> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffbb9c │ │ │ │ @ instruction: 0xffffc04c │ │ │ │ @ instruction: 0xffffbc1c │ │ │ │ - movweq r0, #59516 @ 0xe87c │ │ │ │ + movweq pc, #55436 @ 0xd88c @ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r6, sp, #124, 2 │ │ │ │ + rsceq r5, sp, #124, 2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 136a80 <__cxa_atexit@plt+0x129c60> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 9330c <__cxa_atexit@plt+0x864ec> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r6, sp, #84, 2 │ │ │ │ + rsceq r5, sp, #84, 2 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #96 @ 0x60 │ │ │ │ mov sl, r4 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -304979,21 +304979,21 @@ │ │ │ │ mov r4, sl │ │ │ │ str r0, [r3, #88] @ 0x58 │ │ │ │ str r1, [r3, #92] @ 0x5c │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r4, #96 @ 0x60 │ │ │ │ str r4, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffc1c4 │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ - movweq r0, #59240 @ 0xe768 │ │ │ │ + movweq pc, #55160 @ 0xd778 @ │ │ │ │ @ instruction: 0xffffc1f0 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - rsceq r6, sp, #92 @ 0x5c │ │ │ │ + rsceq r5, sp, #92 @ 0x5c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 136c38 <__cxa_atexit@plt+0x129e18> │ │ │ │ ldr r2, [pc, #164] @ 136c5c <__cxa_atexit@plt+0x129e3c> │ │ │ │ @@ -305038,18 +305038,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - rsceq r5, sp, #164, 30 @ 0x290 │ │ │ │ - rsceq r5, sp, #192, 30 @ 0x300 │ │ │ │ + rsceq r4, sp, #164, 30 @ 0x290 │ │ │ │ + rsceq r4, sp, #192, 30 @ 0x300 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - rsceq r5, sp, #128, 30 @ 0x200 │ │ │ │ + rsceq r4, sp, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #112] @ 136cfc <__cxa_atexit@plt+0x129edc> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ tst r9, #3 │ │ │ │ @@ -305077,17 +305077,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 136d04 <__cxa_atexit@plt+0x129ee4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - rsceq r5, sp, #4, 30 │ │ │ │ + rsceq r4, sp, #4, 30 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - rsceq r5, sp, #232, 28 @ 0xe80 │ │ │ │ + rsceq r4, sp, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #76] @ 136d74 <__cxa_atexit@plt+0x129f54> │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ ldr r8, [r3, #-4] │ │ │ │ @@ -305107,15 +305107,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 136d7c <__cxa_atexit@plt+0x129f5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ - rsceq r5, sp, #140, 28 @ 0x8c0 │ │ │ │ + rsceq r4, sp, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 136db4 <__cxa_atexit@plt+0x129f94> │ │ │ │ @@ -305126,122 +305126,122 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 136dd0 <__cxa_atexit@plt+0x129fb0> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r0, #58392 @ 0xe418 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq pc, #54312 @ 0xd428 @ │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rsceq r5, sp, #68, 28 @ 0x440 │ │ │ │ + rsceq r4, sp, #68, 28 @ 0x440 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 136e34 <__cxa_atexit@plt+0x12a014> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 136e2c <__cxa_atexit@plt+0x12a00c> │ │ │ │ ldr r9, [pc, #52] @ 136e3c <__cxa_atexit@plt+0x12a01c> │ │ │ │ ldr r3, [pc, #52] @ 136e40 <__cxa_atexit@plt+0x12a020> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 136e44 <__cxa_atexit@plt+0x12a024> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r5, sp, #0, 28 │ │ │ │ - movweq r0, #57884 @ 0xe21c │ │ │ │ - movweq r0, #58328 @ 0xe3d8 │ │ │ │ - rsceq r5, sp, #240, 26 @ 0x3c00 │ │ │ │ + rsceq r4, sp, #0, 28 │ │ │ │ + movweq pc, #53804 @ 0xd22c @ │ │ │ │ + movweq pc, #54248 @ 0xd3e8 @ │ │ │ │ + rsceq r4, sp, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 136e9c <__cxa_atexit@plt+0x12a07c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 136e94 <__cxa_atexit@plt+0x12a074> │ │ │ │ ldr r8, [pc, #40] @ 136ea4 <__cxa_atexit@plt+0x12a084> │ │ │ │ ldr r3, [pc, #40] @ 136ea8 <__cxa_atexit@plt+0x12a088> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b 85cdc <__cxa_atexit@plt+0x78ebc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r5, sp, #176, 26 @ 0x2c00 │ │ │ │ - movweq r0, #57768 @ 0xe1a8 │ │ │ │ + rsceq r4, sp, #176, 26 @ 0x2c00 │ │ │ │ + movweq pc, #53688 @ 0xd1b8 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 136ec8 <__cxa_atexit@plt+0x12a0a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ - movweq r0, #57704 @ 0xe168 │ │ │ │ - rsceq r5, sp, #124, 26 @ 0x1f00 │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ + movweq pc, #53624 @ 0xd178 @ │ │ │ │ + rsceq r4, sp, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 136f0c <__cxa_atexit@plt+0x12a0ec> │ │ │ │ ldr r3, [pc, #40] @ 136f1c <__cxa_atexit@plt+0x12a0fc> │ │ │ │ ldr r8, [pc, #40] @ 136f20 <__cxa_atexit@plt+0x12a100> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - rsceq r5, sp, #76, 26 @ 0x1300 │ │ │ │ - rsceq r5, sp, #36, 26 @ 0x900 │ │ │ │ + rsceq r4, sp, #76, 26 @ 0x1300 │ │ │ │ + rsceq r4, sp, #36, 26 @ 0x900 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 136f60 <__cxa_atexit@plt+0x12a140> │ │ │ │ ldr r3, [pc, #36] @ 136f70 <__cxa_atexit@plt+0x12a150> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - rsceq r5, sp, #40, 26 @ 0xa00 │ │ │ │ + rsceq r4, sp, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 136fd0 <__cxa_atexit@plt+0x12a1b0> │ │ │ │ ldr r2, [pc, #68] @ 136fd8 <__cxa_atexit@plt+0x12a1b8> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -305259,32 +305259,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r5, sp, #192, 24 @ 0xc000 │ │ │ │ - rsceq r5, sp, #168, 24 @ 0xa800 │ │ │ │ - rsceq r5, sp, #184, 24 @ 0xb800 │ │ │ │ + rsceq r4, sp, #192, 24 @ 0xc000 │ │ │ │ + rsceq r4, sp, #168, 24 @ 0xa800 │ │ │ │ + rsceq r4, sp, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 13701c <__cxa_atexit@plt+0x12a1fc> │ │ │ │ ldr r3, [pc, #36] @ 137020 <__cxa_atexit@plt+0x12a200> │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq r5, sp, #116, 24 @ 0x7400 │ │ │ │ - rsceq r5, sp, #92, 24 @ 0x5c00 │ │ │ │ + rsceq r4, sp, #116, 24 @ 0x7400 │ │ │ │ + rsceq r4, sp, #92, 24 @ 0x5c00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 137098 <__cxa_atexit@plt+0x12a278> │ │ │ │ @@ -305305,57 +305305,57 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r9, [r3, #12] │ │ │ │ str ip, [r3, #16]! │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ mov r9, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ mov r6, r3 │ │ │ │ b 1370a8 <__cxa_atexit@plt+0x12a288> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1370b8 <__cxa_atexit@plt+0x12a298> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r5, sp, #0, 24 │ │ │ │ + rsceq r4, sp, #0, 24 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - sbceq lr, pc, #2785280 @ 0x2a8000 │ │ │ │ - rsceq r5, sp, #192, 22 @ 0x30000 │ │ │ │ + sbceq lr, pc, #61341696 @ 0x3a80000 │ │ │ │ + rsceq r4, sp, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1370f8 <__cxa_atexit@plt+0x12a2d8> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1370fc <__cxa_atexit@plt+0x12a2dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbfa8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + b 3dc200 <__cxa_atexit@plt+0x3cf3e0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movweq r0, #57608 @ 0xe108 │ │ │ │ - rsceq r5, sp, #128, 22 @ 0x20000 │ │ │ │ + movweq pc, #53528 @ 0xd118 @ │ │ │ │ + rsceq r4, sp, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 137120 <__cxa_atexit@plt+0x12a300> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 85cdc <__cxa_atexit@plt+0x78ebc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ - rsceq r5, sp, #108, 22 @ 0x1b000 │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ + rsceq r4, sp, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #12 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 13722c <__cxa_atexit@plt+0x12a40c> │ │ │ │ @@ -305397,15 +305397,15 @@ │ │ │ │ str sl, [r3, #24] │ │ │ │ str r9, [r3, #12] │ │ │ │ str ip, [r3, #16]! │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ mov r9, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ @@ -305422,21 +305422,21 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 137268 <__cxa_atexit@plt+0x12a448> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ - rsceq r5, sp, #88, 20 @ 0x58000 │ │ │ │ - rsceq r5, sp, #140, 20 @ 0x8c000 │ │ │ │ + rsceq r4, sp, #88, 20 @ 0x58000 │ │ │ │ + rsceq r4, sp, #140, 20 @ 0x8c000 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - sbceq lr, pc, #4325376 @ 0x420000 │ │ │ │ - rsceq r5, sp, #44, 20 @ 0x2c000 │ │ │ │ + sbceq lr, pc, #136314880 @ 0x8200000 │ │ │ │ + rsceq r4, sp, #44, 20 @ 0x2c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr sl, [r3, #11] │ │ │ │ ldr r2, [pc, #184] @ 13735c <__cxa_atexit@plt+0x12a53c> │ │ │ │ @@ -305469,35 +305469,35 @@ │ │ │ │ str sl, [r6, #24] │ │ │ │ str r9, [r6, #12] │ │ │ │ str ip, [r6, #16]! │ │ │ │ mov r9, r6 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, lr │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 137344 <__cxa_atexit@plt+0x12a524> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 137360 <__cxa_atexit@plt+0x12a540> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rsceq r5, sp, #96, 18 @ 0x180000 │ │ │ │ + rsceq r4, sp, #96, 18 @ 0x180000 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ - sbceq lr, pc, #7864320 @ 0x780000 │ │ │ │ - rsceq r5, sp, #56, 18 @ 0xe0000 │ │ │ │ + sbceq lr, pc, #394264576 @ 0x17800000 │ │ │ │ + rsceq r4, sp, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ @@ -305519,29 +305519,29 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ stmib r2, {r0, r3} │ │ │ │ str sl, [r3, #24] │ │ │ │ str r9, [r3, #12] │ │ │ │ str ip, [r3, #16]! │ │ │ │ mov r8, lr │ │ │ │ mov r9, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ mov r6, r3 │ │ │ │ b 137400 <__cxa_atexit@plt+0x12a5e0> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 137414 <__cxa_atexit@plt+0x12a5f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r5, sp, #164, 16 @ 0xa40000 │ │ │ │ + rsceq r4, sp, #164, 16 @ 0xa40000 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ - sbceq lr, pc, #85983232 @ 0x5200000 │ │ │ │ + sbceq lr, pc, #-1845493760 @ 0x92000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 137498 <__cxa_atexit@plt+0x12a678> │ │ │ │ ldr r7, [pc, #96] @ 1374a8 <__cxa_atexit@plt+0x12a688> │ │ │ │ @@ -305568,15 +305568,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1374b0 <__cxa_atexit@plt+0x12a690> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rsceq r5, sp, #44, 16 @ 0x2c0000 │ │ │ │ + rsceq r4, sp, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 1374f0 <__cxa_atexit@plt+0x12a6d0> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -305627,46 +305627,46 @@ │ │ │ │ add sl, r3, #12 │ │ │ │ add r6, r3, #20 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sl, {r0, r1, lr} │ │ │ │ str r2, [r3, #4] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #28] @ 1375c4 <__cxa_atexit@plt+0x12a7a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl r4 │ │ │ │ - movweq pc, #56524 @ 0xdccc @ │ │ │ │ - movweq pc, #56060 @ 0xdafc @ │ │ │ │ - rsceq r5, sp, #64, 14 @ 0x1000000 │ │ │ │ + movweq lr, #56540 @ 0xdcdc │ │ │ │ + movweq lr, #56076 @ 0xdb0c │ │ │ │ + rsceq r4, sp, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - sbceq lr, pc, #96, 8 @ 0x60000000 │ │ │ │ + sbceq lr, pc, #160, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 137608 <__cxa_atexit@plt+0x12a7e8> │ │ │ │ ldr r8, [pc, #36] @ 137610 <__cxa_atexit@plt+0x12a7f0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #32] @ 137614 <__cxa_atexit@plt+0x12a7f4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbceq lr, pc, #-1946157053 @ 0x8c000003 │ │ │ │ - movweq pc, #55840 @ 0xda20 @ │ │ │ │ - rsceq r5, sp, #196, 12 @ 0xc400000 │ │ │ │ + sbceq lr, pc, #805306370 @ 0x30000002 │ │ │ │ + movweq lr, #55856 @ 0xda30 │ │ │ │ + rsceq r4, sp, #196, 12 @ 0xc400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 137660 <__cxa_atexit@plt+0x12a840> │ │ │ │ @@ -305675,22 +305675,22 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ ldr r3, [pc, #28] @ 137674 <__cxa_atexit@plt+0x12a854> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - movweq pc, #57228 @ 0xdf8c @ │ │ │ │ - rsceq r5, sp, #100, 12 @ 0x6400000 │ │ │ │ + movweq lr, #57244 @ 0xdf9c │ │ │ │ + rsceq r4, sp, #100, 12 @ 0x6400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1376dc <__cxa_atexit@plt+0x12a8bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -305706,26 +305706,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 137700 <__cxa_atexit@plt+0x12a8e0> │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - movweq pc, #55652 @ 0xd964 @ │ │ │ │ - sbceq lr, pc, #603979776 @ 0x24000000 │ │ │ │ - rsceq r5, sp, #216, 10 @ 0x36000000 │ │ │ │ + movweq lr, #55668 @ 0xd974 │ │ │ │ + sbceq lr, pc, #1073741842 @ 0x40000012 │ │ │ │ + rsceq r4, sp, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 137754 <__cxa_atexit@plt+0x12a934> │ │ │ │ @@ -305736,21 +305736,21 @@ │ │ │ │ ldr r9, [r7, #16] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ ldr r3, [pc, #28] @ 137768 <__cxa_atexit@plt+0x12a948> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - movweq pc, #56984 @ 0xde98 @ │ │ │ │ + movweq lr, #57000 @ 0xdea8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1377d4 <__cxa_atexit@plt+0x12a9b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -305768,27 +305768,27 @@ │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [pc, #60] @ 1377fc <__cxa_atexit@plt+0x12a9dc> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - sbceq lr, pc, #805306371 @ 0x30000003 │ │ │ │ - movweq pc, #55408 @ 0xd870 @ │ │ │ │ - movweq pc, #55908 @ 0xda64 @ │ │ │ │ - movweq pc, #55444 @ 0xd894 @ │ │ │ │ - rsceq r5, sp, #220, 8 @ 0xdc000000 │ │ │ │ + sbceq lr, pc, #115 @ 0x73 │ │ │ │ + movweq lr, #55424 @ 0xd880 │ │ │ │ + movweq lr, #55924 @ 0xda74 │ │ │ │ + movweq lr, #55460 @ 0xd8a4 │ │ │ │ + rsceq r4, sp, #220, 8 @ 0xdc000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 137848 <__cxa_atexit@plt+0x12aa28> │ │ │ │ @@ -305797,22 +305797,22 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ ldr r3, [pc, #28] @ 13785c <__cxa_atexit@plt+0x12aa3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - movweq pc, #56740 @ 0xdda4 @ │ │ │ │ - rsceq r5, sp, #124, 8 @ 0x7c000000 │ │ │ │ + movweq lr, #56756 @ 0xddb4 │ │ │ │ + rsceq r4, sp, #124, 8 @ 0x7c000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1378c4 <__cxa_atexit@plt+0x12aaa4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -305828,26 +305828,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 1378e8 <__cxa_atexit@plt+0x12aac8> │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - movweq pc, #55164 @ 0xd77c @ │ │ │ │ - sbceq lr, pc, #1073741832 @ 0x40000008 │ │ │ │ - rsceq r5, sp, #240, 6 @ 0xc0000003 │ │ │ │ + movweq lr, #55180 @ 0xd78c │ │ │ │ + sbceq sp, pc, #388 @ 0x184 │ │ │ │ + rsceq r4, sp, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 13793c <__cxa_atexit@plt+0x12ab1c> │ │ │ │ @@ -305858,22 +305858,22 @@ │ │ │ │ ldr r9, [r7, #16] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ ldr r3, [pc, #28] @ 137950 <__cxa_atexit@plt+0x12ab30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - movweq pc, #56496 @ 0xdcb0 @ │ │ │ │ - rsceq r5, sp, #136, 6 @ 0x20000002 │ │ │ │ + movweq lr, #56512 @ 0xdcc0 │ │ │ │ + rsceq r4, sp, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1379c0 <__cxa_atexit@plt+0x12aba0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -305891,28 +305891,28 @@ │ │ │ │ ldr r8, [pc, #60] @ 1379e4 <__cxa_atexit@plt+0x12abc4> │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - movweq pc, #54920 @ 0xd688 @ │ │ │ │ - sbceq lr, pc, #60 @ 0x3c │ │ │ │ + movweq lr, #54936 @ 0xd698 │ │ │ │ + sbceq sp, pc, #124, 28 @ 0x7c0 │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r5, sp, #232, 4 @ 0x8000000e │ │ │ │ + rsceq r4, sp, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -305945,30 +305945,30 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [r2, #12] │ │ │ │ str r1, [r2, #16] │ │ │ │ str r0, [r2, #4] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #36] @ 137ac4 <__cxa_atexit@plt+0x12aca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - movweq pc, #55272 @ 0xd7e8 @ │ │ │ │ - movweq pc, #54808 @ 0xd618 @ │ │ │ │ - rsceq r5, sp, #72, 4 @ 0x80000004 │ │ │ │ + movweq lr, #55288 @ 0xd7f8 │ │ │ │ + movweq lr, #54824 @ 0xd628 │ │ │ │ + rsceq r4, sp, #72, 4 @ 0x80000004 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - sbceq sp, pc, #112, 30 @ 0x1c0 │ │ │ │ - rsceq r5, sp, #20, 4 @ 0x40000001 │ │ │ │ + sbceq sp, pc, #176, 26 @ 0x2c00 │ │ │ │ + rsceq r4, sp, #20, 4 @ 0x40000001 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 137b18 <__cxa_atexit@plt+0x12acf8> │ │ │ │ @@ -305984,16 +305984,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 137b30 <__cxa_atexit@plt+0x12ad10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r5, sp, #208, 2 @ 0x34 │ │ │ │ - rsceq r5, sp, #180, 2 @ 0x2d │ │ │ │ + rsceq r4, sp, #208, 2 @ 0x34 │ │ │ │ + rsceq r4, sp, #180, 2 @ 0x2d │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #220] @ 137c24 <__cxa_atexit@plt+0x12ae04> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -306034,33 +306034,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add sl, r6, #12 │ │ │ │ str r1, [r6, #4] │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ stm sl, {r0, r2, lr} │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #48] @ 137c34 <__cxa_atexit@plt+0x12ae14> │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #32 │ │ │ │ str lr, [r5] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r1, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - movweq pc, #54912 @ 0xd680 @ │ │ │ │ - movweq pc, #54448 @ 0xd4b0 @ │ │ │ │ - rsceq r5, sp, #216 @ 0xd8 │ │ │ │ + movweq lr, #54928 @ 0xd690 │ │ │ │ + movweq lr, #54464 @ 0xd4c0 │ │ │ │ + rsceq r4, sp, #216 @ 0xd8 │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ - sbceq sp, pc, #0, 28 │ │ │ │ - rsceq r5, sp, #168 @ 0xa8 │ │ │ │ + sbceq sp, pc, #64, 24 @ 0x4000 │ │ │ │ + rsceq r4, sp, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -306091,31 +306091,31 @@ │ │ │ │ add sl, r3, #12 │ │ │ │ add r6, r3, #20 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #4] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #40] @ 137d10 <__cxa_atexit@plt+0x12aef0> │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str lr, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ - movweq pc, #54668 @ 0xd58c @ │ │ │ │ - movweq pc, #54204 @ 0xd3bc @ │ │ │ │ - rsceq r4, sp, #252, 30 @ 0x3f0 │ │ │ │ + movweq lr, #54684 @ 0xd59c │ │ │ │ + movweq lr, #54220 @ 0xd3cc │ │ │ │ + rsceq r3, sp, #252, 30 @ 0x3f0 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ - sbceq sp, pc, #32, 26 @ 0x800 │ │ │ │ - rsceq r4, sp, #200, 30 @ 0x320 │ │ │ │ + sbceq sp, pc, #96, 22 @ 0x18000 │ │ │ │ + rsceq r3, sp, #200, 30 @ 0x320 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 137dac <__cxa_atexit@plt+0x12af8c> │ │ │ │ ldr r3, [pc, #168] @ 137de8 <__cxa_atexit@plt+0x12afc8> │ │ │ │ @@ -306138,15 +306138,15 @@ │ │ │ │ str r2, [r7, #16]! │ │ │ │ str r9, [r6, #12] │ │ │ │ str r1, [r6, #8] │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 137df0 <__cxa_atexit@plt+0x12afd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -306159,19 +306159,19 @@ │ │ │ │ str r6, [r5, #-16]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - rsceq r4, sp, #24, 30 @ 0x60 │ │ │ │ - rsceq r4, sp, #72, 30 @ 0x120 │ │ │ │ + rsceq r3, sp, #24, 30 @ 0x60 │ │ │ │ + rsceq r3, sp, #72, 30 @ 0x120 │ │ │ │ @ instruction: 0xfffff99c │ │ │ │ - sbceq sp, pc, #112, 24 @ 0x7000 │ │ │ │ - rsceq r4, sp, #236, 28 @ 0xec0 │ │ │ │ + sbceq sp, pc, #176, 20 @ 0xb0000 │ │ │ │ + rsceq r3, sp, #236, 28 @ 0xec0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -306184,40 +306184,40 @@ │ │ │ │ str r6, [r9, #4]! │ │ │ │ mov r6, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r6, #16]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #40] @ 137e84 <__cxa_atexit@plt+0x12b064> │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8d8 │ │ │ │ - sbceq sp, pc, #172, 22 @ 0x2b000 │ │ │ │ - rsceq r4, sp, #124, 28 @ 0x7c0 │ │ │ │ - rsceq r4, sp, #108, 28 @ 0x6c0 │ │ │ │ + sbceq sp, pc, #236, 18 @ 0x3b0000 │ │ │ │ + rsceq r3, sp, #124, 28 @ 0x7c0 │ │ │ │ + rsceq r3, sp, #108, 28 @ 0x6c0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 137eb0 <__cxa_atexit@plt+0x12b090> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ - rsceq r4, sp, #88, 28 @ 0x580 │ │ │ │ - rsceq r4, sp, #48, 28 @ 0x300 │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ + rsceq r3, sp, #88, 28 @ 0x580 │ │ │ │ + rsceq r3, sp, #48, 28 @ 0x300 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 137f54 <__cxa_atexit@plt+0x12b134> │ │ │ │ @@ -306243,15 +306243,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ str r2, [r6, #16]! │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 137f9c <__cxa_atexit@plt+0x12b17c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -306265,20 +306265,20 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - movweq pc, #53556 @ 0xd134 @ │ │ │ │ - rsceq r4, sp, #108, 26 @ 0x1b00 │ │ │ │ - rsceq r4, sp, #180, 26 @ 0x2d00 │ │ │ │ + movweq lr, #53572 @ 0xd144 │ │ │ │ + rsceq r3, sp, #108, 26 @ 0x1b00 │ │ │ │ + rsceq r3, sp, #180, 26 @ 0x2d00 │ │ │ │ @ instruction: 0xfffff7f0 │ │ │ │ - sbceq sp, pc, #196, 20 @ 0xc4000 │ │ │ │ - rsceq r4, sp, #64, 26 @ 0x1000 │ │ │ │ + sbceq sp, pc, #4, 18 @ 0x10000 │ │ │ │ + rsceq r3, sp, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #116] @ 138034 <__cxa_atexit@plt+0x12b214> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -306294,29 +306294,29 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r9, #4]! │ │ │ │ mov r6, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r6, #16]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #44] @ 138040 <__cxa_atexit@plt+0x12b220> │ │ │ │ mov r1, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - movweq pc, #53348 @ 0xd064 @ │ │ │ │ + movweq lr, #53364 @ 0xd074 │ │ │ │ @ instruction: 0xfffff71c │ │ │ │ - sbceq sp, pc, #240, 18 @ 0x3c0000 │ │ │ │ - rsceq r4, sp, #200, 24 @ 0xc800 │ │ │ │ + sbceq sp, pc, #48, 16 @ 0x300000 │ │ │ │ + rsceq r3, sp, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1380c8 <__cxa_atexit@plt+0x12b2a8> │ │ │ │ ldr r3, [pc, #116] @ 1380d8 <__cxa_atexit@plt+0x12b2b8> │ │ │ │ @@ -306348,16 +306348,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1380e4 <__cxa_atexit@plt+0x12b2c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - movweq pc, #53624 @ 0xd178 @ │ │ │ │ - rsceq r4, sp, #96, 24 @ 0x6000 │ │ │ │ + movweq lr, #53640 @ 0xd188 │ │ │ │ + rsceq r3, sp, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #68] @ 13813c <__cxa_atexit@plt+0x12b31c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -306372,28 +306372,28 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - movweq pc, #53484 @ 0xd0ec @ │ │ │ │ + movweq lr, #53500 @ 0xd0fc │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 138174 <__cxa_atexit@plt+0x12b354> │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ cmp r2, r7 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - movweq pc, #53428 @ 0xd0b4 @ │ │ │ │ + movweq lr, #53444 @ 0xd0c4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 138204 <__cxa_atexit@plt+0x12b3e4> │ │ │ │ ldr r3, [pc, #124] @ 138214 <__cxa_atexit@plt+0x12b3f4> │ │ │ │ @@ -306427,17 +306427,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 138224 <__cxa_atexit@plt+0x12b404> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - movweq lr, #57196 @ 0xdf6c │ │ │ │ - movweq lr, #57252 @ 0xdfa4 │ │ │ │ - rsceq r4, sp, #40, 22 @ 0xa000 │ │ │ │ + movweq sp, #57212 @ 0xdf7c │ │ │ │ + movweq sp, #57268 @ 0xdfb4 │ │ │ │ + rsceq r3, sp, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #76] @ 138284 <__cxa_atexit@plt+0x12b464> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -306454,16 +306454,16 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movweq lr, #57044 @ 0xded4 │ │ │ │ - movweq lr, #57100 @ 0xdf0c │ │ │ │ + movweq sp, #57060 @ 0xdee4 │ │ │ │ + movweq sp, #57116 @ 0xdf1c │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #44] @ 1382cc <__cxa_atexit@plt+0x12b4ac> │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 1382d0 <__cxa_atexit@plt+0x12b4b0> │ │ │ │ @@ -306471,16 +306471,16 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ add r3, r3, #2 │ │ │ │ cmp r1, r7 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - movweq lr, #56976 @ 0xde90 │ │ │ │ - movweq lr, #57032 @ 0xdec8 │ │ │ │ + movweq sp, #56992 @ 0xdea0 │ │ │ │ + movweq sp, #57048 @ 0xded8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 138334 <__cxa_atexit@plt+0x12b514> │ │ │ │ ldr r3, [pc, #80] @ 138344 <__cxa_atexit@plt+0x12b524> │ │ │ │ @@ -306492,42 +306492,42 @@ │ │ │ │ ldr r8, [pc, #64] @ 13834c <__cxa_atexit@plt+0x12b52c> │ │ │ │ cmp r3, #2 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ moveq r8, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, sl │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 138350 <__cxa_atexit@plt+0x12b530> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - sbceq sp, pc, #191889408 @ 0xb700000 │ │ │ │ - sbceq sp, pc, #196083712 @ 0xbb00000 │ │ │ │ - rsceq r4, sp, #12, 20 @ 0xc000 │ │ │ │ + sbceq sp, pc, #-150994944 @ 0xf7000000 │ │ │ │ + sbceq sp, pc, #-83886080 @ 0xfb000000 │ │ │ │ + rsceq r3, sp, #12, 20 @ 0xc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 138388 <__cxa_atexit@plt+0x12b568> │ │ │ │ ldr r8, [pc, #36] @ 13838c <__cxa_atexit@plt+0x12b56c> │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ - sbceq sp, pc, #87031808 @ 0x5300000 │ │ │ │ - sbceq sp, pc, #91226112 @ 0x5700000 │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ + sbceq sp, pc, #-1828716544 @ 0x93000000 │ │ │ │ + sbceq sp, pc, #-1761607680 @ 0x97000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1383f0 <__cxa_atexit@plt+0x12b5d0> │ │ │ │ ldr r3, [pc, #80] @ 138400 <__cxa_atexit@plt+0x12b5e0> │ │ │ │ @@ -306539,53 +306539,53 @@ │ │ │ │ ldr r3, [pc, #64] @ 138408 <__cxa_atexit@plt+0x12b5e8> │ │ │ │ cmp r2, #2 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ moveq r3, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 13840c <__cxa_atexit@plt+0x12b5ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - sbceq sp, pc, #1052770304 @ 0x3ec00000 │ │ │ │ - sbceq sp, pc, #1069547520 @ 0x3fc00000 │ │ │ │ - rsceq r4, sp, #84, 18 @ 0x150000 │ │ │ │ + sbceq sp, pc, #989855744 @ 0x3b000000 │ │ │ │ + sbceq sp, pc, #1056964608 @ 0x3f000000 │ │ │ │ + rsceq r3, sp, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 138444 <__cxa_atexit@plt+0x12b624> │ │ │ │ ldr r8, [pc, #36] @ 138448 <__cxa_atexit@plt+0x12b628> │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ - sbceq sp, pc, #633339904 @ 0x25c00000 │ │ │ │ - sbceq sp, pc, #650117120 @ 0x26c00000 │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ + sbceq sp, pc, #1543503875 @ 0x5c000003 │ │ │ │ + sbceq sp, pc, #1811939331 @ 0x6c000003 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 138470 <__cxa_atexit@plt+0x12b650> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ - rsceq r4, sp, #232, 16 @ 0xe80000 │ │ │ │ - rsceq r4, sp, #0, 18 │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ + rsceq r3, sp, #232, 16 @ 0xe80000 │ │ │ │ + rsceq r3, sp, #0, 18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1384d4 <__cxa_atexit@plt+0x12b6b4> │ │ │ │ ldr r3, [pc, #76] @ 1384e4 <__cxa_atexit@plt+0x12b6c4> │ │ │ │ @@ -306606,33 +306606,33 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1384f0 <__cxa_atexit@plt+0x12b6d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rsceq r4, sp, #184, 16 @ 0xb80000 │ │ │ │ - rsceq r4, sp, #160, 16 @ 0xa00000 │ │ │ │ - rsceq r4, sp, #176, 16 @ 0xb00000 │ │ │ │ - rsceq r4, sp, #132, 16 @ 0x840000 │ │ │ │ + rsceq r3, sp, #184, 16 @ 0xb80000 │ │ │ │ + rsceq r3, sp, #160, 16 @ 0xa00000 │ │ │ │ + rsceq r3, sp, #176, 16 @ 0xb00000 │ │ │ │ + rsceq r3, sp, #132, 16 @ 0x840000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 13852c <__cxa_atexit@plt+0x12b70c> │ │ │ │ ldr r3, [pc, #36] @ 138530 <__cxa_atexit@plt+0x12b710> │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq r4, sp, #92, 16 @ 0x5c0000 │ │ │ │ - rsceq r4, sp, #68, 16 @ 0x440000 │ │ │ │ + rsceq r3, sp, #92, 16 @ 0x5c0000 │ │ │ │ + rsceq r3, sp, #68, 16 @ 0x440000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13858c <__cxa_atexit@plt+0x12b76c> │ │ │ │ ldr r2, [pc, #68] @ 138594 <__cxa_atexit@plt+0x12b774> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -306643,38 +306643,38 @@ │ │ │ │ beq 138580 <__cxa_atexit@plt+0x12b760> │ │ │ │ ldr r3, [pc, #44] @ 138598 <__cxa_atexit@plt+0x12b778> │ │ │ │ ldr r8, [pc, #44] @ 13859c <__cxa_atexit@plt+0x12b77c> │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ moveq r8, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - sbceq sp, pc, #100663296 @ 0x6000000 │ │ │ │ - sbceq sp, pc, #184549376 @ 0xb000000 │ │ │ │ + sbceq sp, pc, #1610612740 @ 0x60000004 │ │ │ │ + sbceq sp, pc, #-1342177276 @ 0xb0000004 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1385d4 <__cxa_atexit@plt+0x12b7b4> │ │ │ │ ldr r8, [pc, #36] @ 1385d8 <__cxa_atexit@plt+0x12b7b8> │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ - sbceq sp, pc, #-402653182 @ 0xe8000002 │ │ │ │ - sbceq sp, pc, #-67108862 @ 0xfc000002 │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ + sbceq sp, pc, #-2147483586 @ 0x8000003e │ │ │ │ + sbceq sp, pc, #-1073741761 @ 0xc000003f │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13863c <__cxa_atexit@plt+0x12b81c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -306690,26 +306690,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 138660 <__cxa_atexit@plt+0x12b840> │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - movweq lr, #55812 @ 0xda04 │ │ │ │ - sbceq sp, pc, #92, 6 @ 0x70000001 │ │ │ │ - rsceq r4, sp, #64, 14 @ 0x1000000 │ │ │ │ + movweq sp, #55828 @ 0xda14 │ │ │ │ + sbceq sp, pc, #156, 2 @ 0x27 │ │ │ │ + rsceq r3, sp, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1386ec <__cxa_atexit@plt+0x12b8cc> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ @@ -306741,18 +306741,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - rsceq r4, sp, #148, 12 @ 0x9400000 │ │ │ │ + rsceq r3, sp, #148, 12 @ 0x9400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 138760 <__cxa_atexit@plt+0x12b940> │ │ │ │ @@ -306766,17 +306766,17 @@ │ │ │ │ mov r8, #0 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ b 89734 <__cxa_atexit@plt+0x7c914> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - rsceq r4, sp, #52, 12 @ 0x3400000 │ │ │ │ + rsceq r3, sp, #52, 12 @ 0x3400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1387dc <__cxa_atexit@plt+0x12b9bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -306794,26 +306794,26 @@ │ │ │ │ ldr r8, [pc, #60] @ 138800 <__cxa_atexit@plt+0x12b9e0> │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - movweq lr, #55404 @ 0xd86c │ │ │ │ - sbceq sp, pc, #-1073741773 @ 0xc0000033 │ │ │ │ - rsceq r4, sp, #172, 10 @ 0x2b000000 │ │ │ │ + movweq sp, #55420 @ 0xd87c │ │ │ │ + sbceq sp, pc, #15 │ │ │ │ + rsceq r3, sp, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 13885c <__cxa_atexit@plt+0x12ba3c> │ │ │ │ @@ -306826,22 +306826,22 @@ │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ str r0, [sl, #16] │ │ │ │ ldr r3, [pc, #28] @ 138870 <__cxa_atexit@plt+0x12ba50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - movweq lr, #56724 @ 0xdd94 │ │ │ │ - rsceq r4, sp, #56, 10 @ 0xe000000 │ │ │ │ + movweq sp, #56740 @ 0xdda4 │ │ │ │ + rsceq r3, sp, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -306852,27 +306852,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ stm lr, {r0, r8, r9, sl} │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #24] @ 1388e4 <__cxa_atexit@plt+0x12bac4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - sbceq sp, pc, #249 @ 0xf9 │ │ │ │ - rsceq r4, sp, #244, 8 @ 0xf4000000 │ │ │ │ + sbceq ip, pc, #57, 30 @ 0xe4 │ │ │ │ + rsceq r3, sp, #244, 8 @ 0xf4000000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 138a00 <__cxa_atexit@plt+0x12bbe0> │ │ │ │ - rsceq r4, sp, #208, 8 @ 0xd0000000 │ │ │ │ + rsceq r3, sp, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 138998 <__cxa_atexit@plt+0x12bb78> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -306905,38 +306905,38 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #16]! │ │ │ │ add lr, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ stm lr, {r0, r8, r9, sl} │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 1389dc <__cxa_atexit@plt+0x12bbbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ ldm sp, {r5, fp} │ │ │ │ bx r0 │ │ │ │ - movweq lr, #55020 @ 0xd6ec │ │ │ │ - movweq lr, #55516 @ 0xd8dc │ │ │ │ - movweq lr, #55044 @ 0xd704 │ │ │ │ - rsceq r4, sp, #0, 8 │ │ │ │ + movweq sp, #55036 @ 0xd6fc │ │ │ │ + movweq sp, #55532 @ 0xd8ec │ │ │ │ + movweq sp, #55060 @ 0xd714 │ │ │ │ + rsceq r3, sp, #0, 8 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - sbceq sp, pc, #37 @ 0x25 │ │ │ │ + sbceq ip, pc, #1616 @ 0x650 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ - rsceq r4, sp, #204, 6 @ 0x30000003 │ │ │ │ + rsceq r3, sp, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -306975,15 +306975,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stm lr, {r0, r8, sl} │ │ │ │ str r9, [r6, #20] │ │ │ │ mov r9, r6 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #88] @ 138b10 <__cxa_atexit@plt+0x12bcf0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ @@ -306996,22 +306996,22 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, sl │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq r4, sp, #208, 4 │ │ │ │ + rsceq r3, sp, #208, 4 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - movweq lr, #55260 @ 0xd7dc │ │ │ │ - movweq lr, #54796 @ 0xd60c │ │ │ │ - rsceq r4, sp, #8, 6 @ 0x20000000 │ │ │ │ + movweq sp, #55276 @ 0xd7ec │ │ │ │ + movweq sp, #54812 @ 0xd61c │ │ │ │ + rsceq r3, sp, #8, 6 @ 0x20000000 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - sbceq ip, pc, #25, 30 @ 0x64 │ │ │ │ - rsceq r4, sp, #168, 4 @ 0x8000000a │ │ │ │ + sbceq ip, pc, #5696 @ 0x1640 │ │ │ │ + rsceq r3, sp, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 138bac <__cxa_atexit@plt+0x12bd8c> │ │ │ │ ldr r3, [pc, #124] @ 138bbc <__cxa_atexit@plt+0x12bd9c> │ │ │ │ @@ -307045,16 +307045,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 138bc4 <__cxa_atexit@plt+0x12bda4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - rsceq r4, sp, #32, 4 │ │ │ │ - rsceq r4, sp, #0, 4 │ │ │ │ + rsceq r3, sp, #32, 4 │ │ │ │ + rsceq r3, sp, #0, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #56] @ 138c18 <__cxa_atexit@plt+0x12bdf8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -307067,24 +307067,24 @@ │ │ │ │ ldr sl, [r7, #7] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 138a00 <__cxa_atexit@plt+0x12bbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r4, sp, #172, 2 @ 0x2b │ │ │ │ + rsceq r3, sp, #172, 2 @ 0x2b │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ b 138a00 <__cxa_atexit@plt+0x12bbe0> │ │ │ │ - rsceq r4, sp, #132, 2 @ 0x21 │ │ │ │ + rsceq r3, sp, #132, 2 @ 0x21 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #8 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 138ce8 <__cxa_atexit@plt+0x12bec8> │ │ │ │ ldr r7, [pc, #232] @ 138d4c <__cxa_atexit@plt+0x12bf2c> │ │ │ │ @@ -307113,15 +307113,15 @@ │ │ │ │ str r9, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r0 │ │ │ │ stm lr, {r2, r3, sl} │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #104] @ 138d58 <__cxa_atexit@plt+0x12bf38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -307144,20 +307144,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx ip │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsceq r4, sp, #144 @ 0x90 │ │ │ │ - rsceq r4, sp, #188 @ 0xbc │ │ │ │ - rsceq r4, sp, #236 @ 0xec │ │ │ │ + rsceq r3, sp, #144 @ 0x90 │ │ │ │ + rsceq r3, sp, #188 @ 0xbc │ │ │ │ + rsceq r3, sp, #236 @ 0xec │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ - sbceq ip, pc, #62720 @ 0xf500 │ │ │ │ - rsceq r4, sp, #100 @ 0x64 │ │ │ │ + sbceq ip, pc, #54272 @ 0xd400 │ │ │ │ + rsceq r3, sp, #100 @ 0x64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #11] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -307175,15 +307175,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ stm lr, {r0, r8, r9, sl} │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #64] @ 138e18 <__cxa_atexit@plt+0x12bff8> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -307193,30 +307193,30 @@ │ │ │ │ ldr r7, [pc, #20] @ 138e14 <__cxa_atexit@plt+0x12bff4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq r3, sp, #192, 30 @ 0x300 │ │ │ │ - rsceq r3, sp, #228, 30 @ 0x390 │ │ │ │ + rsceq r2, sp, #192, 30 @ 0x300 │ │ │ │ + rsceq r2, sp, #228, 30 @ 0x390 │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ - sbceq ip, pc, #246784 @ 0x3c400 │ │ │ │ - rsceq r3, sp, #176, 30 @ 0x2c0 │ │ │ │ + sbceq ip, pc, #200704 @ 0x31000 │ │ │ │ + rsceq r2, sp, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 138e4c <__cxa_atexit@plt+0x12c02c> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ - rsceq r3, sp, #156, 30 @ 0x270 │ │ │ │ - rsceq r3, sp, #116, 30 @ 0x1d0 │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ + rsceq r2, sp, #156, 30 @ 0x270 │ │ │ │ + rsceq r2, sp, #116, 30 @ 0x1d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 138f04 <__cxa_atexit@plt+0x12c0e4> │ │ │ │ ldr r7, [pc, #240] @ 138f64 <__cxa_atexit@plt+0x12c144> │ │ │ │ @@ -307248,15 +307248,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6, #8] │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #104] @ 138f74 <__cxa_atexit@plt+0x12c154> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -307278,21 +307278,21 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - movweq lr, #53656 @ 0xd198 │ │ │ │ - rsceq r3, sp, #116, 28 @ 0x740 │ │ │ │ - rsceq r3, sp, #160, 28 @ 0xa00 │ │ │ │ - rsceq r3, sp, #224, 28 @ 0xe00 │ │ │ │ + movweq sp, #53672 @ 0xd1a8 │ │ │ │ + rsceq r2, sp, #116, 28 @ 0x740 │ │ │ │ + rsceq r2, sp, #160, 28 @ 0xa00 │ │ │ │ + rsceq r2, sp, #224, 28 @ 0xe00 │ │ │ │ @ instruction: 0xfffff940 │ │ │ │ - sbceq ip, pc, #872448 @ 0xd5000 │ │ │ │ - rsceq r3, sp, #72, 28 @ 0x480 │ │ │ │ + sbceq ip, pc, #344064 @ 0x54000 │ │ │ │ + rsceq r2, sp, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #160] @ 139038 <__cxa_atexit@plt+0x12c218> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r8, [r7, #11] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ @@ -307313,15 +307313,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ stm lr, {r1, r8, r9, sl} │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r7, [pc, #64] @ 139040 <__cxa_atexit@plt+0x12c220> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -307330,19 +307330,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 13903c <__cxa_atexit@plt+0x12c21c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq lr, #53388 @ 0xd08c │ │ │ │ - rsceq r3, sp, #152, 26 @ 0x2600 │ │ │ │ - rsceq r3, sp, #188, 26 @ 0x2f00 │ │ │ │ + movweq sp, #53404 @ 0xd09c │ │ │ │ + rsceq r2, sp, #152, 26 @ 0x2600 │ │ │ │ + rsceq r2, sp, #188, 26 @ 0x2f00 │ │ │ │ @ instruction: 0xfffff830 │ │ │ │ - sbceq ip, pc, #3227648 @ 0x314000 │ │ │ │ + sbceq ip, pc, #327680 @ 0x50000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 139098 <__cxa_atexit@plt+0x12c278> │ │ │ │ ldr r3, [pc, #60] @ 1390a8 <__cxa_atexit@plt+0x12c288> │ │ │ │ @@ -307359,15 +307359,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1390ac <__cxa_atexit@plt+0x12c28c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r3, sp, #104, 26 @ 0x1a00 │ │ │ │ + rsceq r2, sp, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -307391,15 +307391,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 13912c <__cxa_atexit@plt+0x12c30c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r3, sp, #236, 24 @ 0xec00 │ │ │ │ + rsceq r2, sp, #236, 24 @ 0xec00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -307423,15 +307423,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1391ac <__cxa_atexit@plt+0x12c38c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r3, sp, #112, 24 @ 0x7000 │ │ │ │ + rsceq r2, sp, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -307455,15 +307455,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 13922c <__cxa_atexit@plt+0x12c40c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r3, sp, #244, 22 @ 0x3d000 │ │ │ │ + rsceq r2, sp, #244, 22 @ 0x3d000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -307509,15 +307509,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 139304 <__cxa_atexit@plt+0x12c4e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - rsceq r3, sp, #40, 22 @ 0xa000 │ │ │ │ + rsceq r2, sp, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #88] @ 139370 <__cxa_atexit@plt+0x12c550> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r3, #3 │ │ │ │ str r2, [r5] │ │ │ │ @@ -307587,15 +307587,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 13943c <__cxa_atexit@plt+0x12c61c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r3, sp, #236, 18 @ 0x3b0000 │ │ │ │ + rsceq r2, sp, #236, 18 @ 0x3b0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -307617,15 +307617,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1394b4 <__cxa_atexit@plt+0x12c694> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r3, sp, #120, 18 @ 0x1e0000 │ │ │ │ + rsceq r2, sp, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [pc, #204] @ 1395a0 <__cxa_atexit@plt+0x12c780> │ │ │ │ mov r2, r5 │ │ │ │ @@ -307675,21 +307675,21 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - movweq sp, #55992 @ 0xdab8 │ │ │ │ - movweq sp, #56136 @ 0xdb48 │ │ │ │ - movweq sp, #56156 @ 0xdb5c │ │ │ │ - movweq sp, #56148 @ 0xdb54 │ │ │ │ - movweq sp, #56764 @ 0xddbc │ │ │ │ + movweq ip, #56008 @ 0xdac8 │ │ │ │ + movweq ip, #56152 @ 0xdb58 │ │ │ │ + movweq ip, #56172 @ 0xdb6c │ │ │ │ + movweq ip, #56164 @ 0xdb64 │ │ │ │ + movweq ip, #56780 @ 0xddcc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 13964c <__cxa_atexit@plt+0x12c82c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ @@ -307727,50 +307727,50 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq sp, #55780 @ 0xd9e4 │ │ │ │ - movweq sp, #55916 @ 0xda6c │ │ │ │ - movweq sp, #55936 @ 0xda80 │ │ │ │ - movweq sp, #55928 @ 0xda78 │ │ │ │ - movweq sp, #56544 @ 0xdce0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq ip, #55796 @ 0xd9f4 │ │ │ │ + movweq ip, #55932 @ 0xda7c │ │ │ │ + movweq ip, #55952 @ 0xda90 │ │ │ │ + movweq ip, #55944 @ 0xda88 │ │ │ │ + movweq ip, #56560 @ 0xdcf0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1396b4 <__cxa_atexit@plt+0x12c894> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1396bc <__cxa_atexit@plt+0x12c89c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 8cda8 <__cxa_atexit@plt+0x7ff88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq sp, #55664 @ 0xd970 │ │ │ │ + movweq ip, #55680 @ 0xd980 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1396f0 <__cxa_atexit@plt+0x12c8d0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1396f8 <__cxa_atexit@plt+0x12c8d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 8cda8 <__cxa_atexit@plt+0x7ff88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq sp, #55604 @ 0xd934 │ │ │ │ + movweq ip, #55620 @ 0xd944 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 139788 <__cxa_atexit@plt+0x12c968> │ │ │ │ ldr lr, [pc, #120] @ 139794 <__cxa_atexit@plt+0x12c974> │ │ │ │ @@ -307802,15 +307802,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - movweq sp, #55516 @ 0xd8dc │ │ │ │ + movweq ip, #55532 @ 0xd8ec │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #28] @ 1397d8 <__cxa_atexit@plt+0x12c9b8> │ │ │ │ @@ -307880,21 +307880,21 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ b 1398c8 <__cxa_atexit@plt+0x12caa8> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - movweq sp, #55280 @ 0xd7f0 │ │ │ │ + movweq ip, #55296 @ 0xd800 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - movweq sp, #55340 @ 0xd82c │ │ │ │ - movweq sp, #55384 @ 0xd858 │ │ │ │ - movweq sp, #55980 @ 0xdaac │ │ │ │ + movweq ip, #55356 @ 0xd83c │ │ │ │ + movweq ip, #55400 @ 0xd868 │ │ │ │ + movweq ip, #55996 @ 0xdabc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 139950 <__cxa_atexit@plt+0x12cb30> │ │ │ │ ldr r1, [pc, #80] @ 139958 <__cxa_atexit@plt+0x12cb38> │ │ │ │ ldr r3, [pc, #80] @ 13995c <__cxa_atexit@plt+0x12cb3c> │ │ │ │ @@ -307907,33 +307907,33 @@ │ │ │ │ tst r3, #3 │ │ │ │ beq 139940 <__cxa_atexit@plt+0x12cb20> │ │ │ │ ldr r7, [pc, #48] @ 139960 <__cxa_atexit@plt+0x12cb40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r3, #3] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - movweq sp, #55048 @ 0xd708 │ │ │ │ - movweq sp, #55028 @ 0xd6f4 │ │ │ │ + movweq ip, #55064 @ 0xd718 │ │ │ │ + movweq ip, #55044 @ 0xd704 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 139984 <__cxa_atexit@plt+0x12cb64> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ - movweq sp, #54956 @ 0xd6ac │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ + movweq ip, #54972 @ 0xd6bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 139a0c <__cxa_atexit@plt+0x12cbec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -307967,18 +307967,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - movweq sp, #54864 @ 0xd650 │ │ │ │ - movweq sp, #54948 @ 0xd6a4 │ │ │ │ - movweq sp, #54832 @ 0xd630 │ │ │ │ - movweq sp, #55260 @ 0xd7dc │ │ │ │ + movweq ip, #54880 @ 0xd660 │ │ │ │ + movweq ip, #54964 @ 0xd6b4 │ │ │ │ + movweq ip, #54848 @ 0xd640 │ │ │ │ + movweq ip, #55276 @ 0xd7ec │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -308005,16 +308005,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - movweq sp, #54772 @ 0xd5f4 │ │ │ │ - rsceq r3, sp, #116, 6 @ 0xd0000001 │ │ │ │ + movweq ip, #54788 @ 0xd604 │ │ │ │ + rsceq r2, sp, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 139b70 <__cxa_atexit@plt+0x12cd50> │ │ │ │ ldr r7, [pc, #204] @ 139bb8 <__cxa_atexit@plt+0x12cd98> │ │ │ │ @@ -308065,22 +308065,22 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - movweq sp, #54600 @ 0xd548 │ │ │ │ - rsceq r3, sp, #148, 4 @ 0x40000009 │ │ │ │ - rsceq r3, sp, #176, 4 │ │ │ │ - movweq sp, #54588 @ 0xd53c │ │ │ │ + movweq ip, #54616 @ 0xd558 │ │ │ │ + rsceq r2, sp, #148, 4 @ 0x40000009 │ │ │ │ + rsceq r2, sp, #176, 4 │ │ │ │ + movweq ip, #54604 @ 0xd54c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 139c08 <__cxa_atexit@plt+0x12cde8> │ │ │ │ @@ -308088,17 +308088,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - movweq sp, #54424 @ 0xd498 │ │ │ │ - rsceq r3, sp, #16, 4 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + movweq ip, #54440 @ 0xd4a8 │ │ │ │ + rsceq r2, sp, #16, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 139c90 <__cxa_atexit@plt+0x12ce70> │ │ │ │ ldr r2, [pc, #96] @ 139c9c <__cxa_atexit@plt+0x12ce7c> │ │ │ │ @@ -308124,18 +308124,18 @@ │ │ │ │ b 5717c <__cxa_atexit@plt+0x4a35c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - movweq sp, #54224 @ 0xd3d0 │ │ │ │ + movweq ip, #54240 @ 0xd3e0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - rsceq r3, sp, #124, 2 │ │ │ │ + rsceq r2, sp, #124, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 139cec <__cxa_atexit@plt+0x12cecc> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -308145,34 +308145,34 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 5717c <__cxa_atexit@plt+0x4a35c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r3, sp, #52, 2 │ │ │ │ + rsceq r2, sp, #52, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 139d14 <__cxa_atexit@plt+0x12cef4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 5717c <__cxa_atexit@plt+0x4a35c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r3, sp, #16, 2 │ │ │ │ + rsceq r2, sp, #16, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 139d3c <__cxa_atexit@plt+0x12cf1c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fbf50 <__cxa_atexit@plt+0x3ef130> │ │ │ │ - movweq sp, #54728 @ 0xd5c8 │ │ │ │ - rsceq r3, sp, #228 @ 0xe4 │ │ │ │ + b 3dc1a8 <__cxa_atexit@plt+0x3cf388> │ │ │ │ + movweq ip, #54744 @ 0xd5d8 │ │ │ │ + rsceq r2, sp, #228 @ 0xe4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -308195,39 +308195,39 @@ │ │ │ │ ldr r7, [pc, #28] @ 139dc4 <__cxa_atexit@plt+0x12cfa4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - movweq sp, #53936 @ 0xd2b0 │ │ │ │ - movweq sp, #54648 @ 0xd578 │ │ │ │ - rsceq r3, sp, #140 @ 0x8c │ │ │ │ + movweq ip, #53952 @ 0xd2c0 │ │ │ │ + movweq ip, #54664 @ 0xd588 │ │ │ │ + rsceq r2, sp, #140 @ 0x8c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 139e00 <__cxa_atexit@plt+0x12cfe0> │ │ │ │ ldr r7, [pc, #40] @ 139e14 <__cxa_atexit@plt+0x12cff4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #32] @ 139e18 <__cxa_atexit@plt+0x12cff8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fc338 <__cxa_atexit@plt+0x3ef518> │ │ │ │ + b 3dc590 <__cxa_atexit@plt+0x3cf770> │ │ │ │ ldr r7, [pc, #20] @ 139e1c <__cxa_atexit@plt+0x12cffc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - movweq sp, #55284 @ 0xd7f4 │ │ │ │ - rsceq r3, sp, #212 @ 0xd4 │ │ │ │ + movweq ip, #55300 @ 0xd804 │ │ │ │ + rsceq r2, sp, #212 @ 0xd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 139e54 <__cxa_atexit@plt+0x12d034> │ │ │ │ @@ -308235,16 +308235,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq sp, #55212 @ 0xd7ac │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq ip, #55228 @ 0xd7bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 139eb0 <__cxa_atexit@plt+0x12d090> │ │ │ │ ldr r2, [pc, #56] @ 139eb8 <__cxa_atexit@plt+0x12d098> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -308255,42 +308255,42 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 139ec0 <__cxa_atexit@plt+0x12d0a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r3, sp, #92 @ 0x5c │ │ │ │ - movweq sp, #53640 @ 0xd188 │ │ │ │ - movweq sp, #53736 @ 0xd1e8 │ │ │ │ + rsceq r2, sp, #92 @ 0x5c │ │ │ │ + movweq ip, #53656 @ 0xd198 │ │ │ │ + movweq ip, #53752 @ 0xd1f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 139ef8 <__cxa_atexit@plt+0x12d0d8> │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 139f00 <__cxa_atexit@plt+0x12d0e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - movweq sp, #53660 @ 0xd19c │ │ │ │ + movweq ip, #53676 @ 0xd1ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - rsceq r2, sp, #220, 30 @ 0x370 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + rsceq r1, sp, #220, 30 @ 0x370 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 139f70 <__cxa_atexit@plt+0x12d150> │ │ │ │ ldr r2, [pc, #60] @ 139f78 <__cxa_atexit@plt+0x12d158> │ │ │ │ @@ -308307,25 +308307,25 @@ │ │ │ │ b 5777c <__cxa_atexit@plt+0x4a95c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r2, sp, #124, 30 @ 0x1f0 │ │ │ │ + rsceq r1, sp, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r2, #0 │ │ │ │ ldr r9, [r3, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ b 5777c <__cxa_atexit@plt+0x4a95c> │ │ │ │ - rsceq r2, sp, #84, 30 @ 0x150 │ │ │ │ + rsceq r1, sp, #84, 30 @ 0x150 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 13a01c <__cxa_atexit@plt+0x12d1fc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -308346,42 +308346,42 @@ │ │ │ │ ldr r0, [pc, #60] @ 13a040 <__cxa_atexit@plt+0x12d220> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - movweq sp, #53300 @ 0xd034 │ │ │ │ - movweq sp, #53376 @ 0xd080 │ │ │ │ + movweq ip, #53316 @ 0xd044 │ │ │ │ + movweq ip, #53392 @ 0xd090 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13a078 <__cxa_atexit@plt+0x12d258> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 13a080 <__cxa_atexit@plt+0x12d260> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq ip, #57264 @ 0xdfb0 │ │ │ │ - rsceq r2, sp, #128, 28 @ 0x800 │ │ │ │ + movweq fp, #57280 @ 0xdfc0 │ │ │ │ + rsceq r1, sp, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub ip, r5, #12 │ │ │ │ mov sl, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi 13a114 <__cxa_atexit@plt+0x12d2f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -308408,27 +308408,27 @@ │ │ │ │ str r3, [sl, #32] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r0, [sl, #12] │ │ │ │ str r2, [sl, #16] │ │ │ │ str r5, [sl, #20]! │ │ │ │ add r8, lr, #2 │ │ │ │ mov r5, ip │ │ │ │ - b 1c09ecc <__cxa_atexit@plt+0x1bfd0ac> │ │ │ │ + b 1ef1ca0 <__cxa_atexit@plt+0x1ee4e80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - movweq ip, #57168 @ 0xdf50 │ │ │ │ + movweq fp, #57184 @ 0xdf60 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - rsceq r2, sp, #220, 26 @ 0x3700 │ │ │ │ - rsceq r2, sp, #192, 26 @ 0x3000 │ │ │ │ + rsceq r1, sp, #220, 26 @ 0x3700 │ │ │ │ + rsceq r1, sp, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 13a1bc <__cxa_atexit@plt+0x12d39c> │ │ │ │ @@ -308450,41 +308450,41 @@ │ │ │ │ stm lr, {r1, r9, sl} │ │ │ │ ldr r1, [pc, #52] @ 13a1dc <__cxa_atexit@plt+0x12d3bc> │ │ │ │ mov r8, fp │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr fp, [sp] │ │ │ │ stmdb r5, {r1, r3, ip} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - movweq ip, #56948 @ 0xde74 │ │ │ │ - rsceq r2, sp, #12, 26 @ 0x300 │ │ │ │ + movweq fp, #56964 @ 0xde84 │ │ │ │ + rsceq r1, sp, #12, 26 @ 0x300 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13a214 <__cxa_atexit@plt+0x12d3f4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 13a21c <__cxa_atexit@plt+0x12d3fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 54ab8 <__cxa_atexit@plt+0x47c98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq ip, #56848 @ 0xde10 │ │ │ │ - rsceq r2, sp, #200, 24 @ 0xc800 │ │ │ │ + movweq fp, #56864 @ 0xde20 │ │ │ │ + rsceq r1, sp, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 13a284 <__cxa_atexit@plt+0x12d464> │ │ │ │ @@ -308500,15 +308500,15 @@ │ │ │ │ str r5, [r2] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fc338 <__cxa_atexit@plt+0x3ef518> │ │ │ │ + b 3dc590 <__cxa_atexit@plt+0x3cf770> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -308525,17 +308525,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq sp, #54052 @ 0xd324 │ │ │ │ - rsceq r2, sp, #0, 24 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq ip, #54068 @ 0xd334 │ │ │ │ + rsceq r1, sp, #0, 24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 13a364 <__cxa_atexit@plt+0x12d544> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -308556,26 +308556,26 @@ │ │ │ │ ldr r0, [pc, #60] @ 13a388 <__cxa_atexit@plt+0x12d568> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - movweq ip, #56556 @ 0xdcec │ │ │ │ - movweq ip, #56632 @ 0xdd38 │ │ │ │ - rsceq r2, sp, #92, 22 @ 0x17000 │ │ │ │ + movweq fp, #56572 @ 0xdcfc │ │ │ │ + movweq fp, #56648 @ 0xdd48 │ │ │ │ + rsceq r1, sp, #92, 22 @ 0x17000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 13a3f8 <__cxa_atexit@plt+0x12d5d8> │ │ │ │ @@ -308593,31 +308593,31 @@ │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ str r8, [r3, #12] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - movweq ip, #56396 @ 0xdc4c │ │ │ │ - rsceq r2, sp, #192, 20 @ 0xc0000 │ │ │ │ + movweq fp, #56412 @ 0xdc5c │ │ │ │ + rsceq r1, sp, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 582ec <__cxa_atexit@plt+0x4b4cc> │ │ │ │ - rsceq r2, sp, #172, 20 @ 0xac000 │ │ │ │ + rsceq r1, sp, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 13a4a4 <__cxa_atexit@plt+0x12d684> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -308636,26 +308636,26 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #56] @ 13a4c8 <__cxa_atexit@plt+0x12d6a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - movweq ip, #56224 @ 0xdba0 │ │ │ │ - movweq ip, #56308 @ 0xdbf4 │ │ │ │ - rsceq r2, sp, #68, 20 @ 0x44000 │ │ │ │ + movweq fp, #56240 @ 0xdbb0 │ │ │ │ + movweq fp, #56324 @ 0xdc04 │ │ │ │ + rsceq r1, sp, #68, 20 @ 0x44000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 13a544 <__cxa_atexit@plt+0x12d724> │ │ │ │ @@ -308681,15 +308681,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r2, sp, #192, 18 @ 0x300000 │ │ │ │ + rsceq r1, sp, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -308726,43 +308726,43 @@ │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #8] │ │ │ │ str r9, [r6, #-16] │ │ │ │ stmdb r6, {r0, r8, sl} │ │ │ │ sub r6, r3, #31 │ │ │ │ str r6, [r5, #8] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 13a650 <__cxa_atexit@plt+0x12d830> │ │ │ │ ldr r1, [pc, #64] @ 13a660 <__cxa_atexit@plt+0x12d840> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r1, r2} │ │ │ │ ldr r6, [pc, #56] @ 13a664 <__cxa_atexit@plt+0x12d844> │ │ │ │ sub r2, r3, #3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #20]! │ │ │ │ ldr r6, [r5, #-8] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ b 13a654 <__cxa_atexit@plt+0x12d834> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ - movweq ip, #55792 @ 0xd9f0 │ │ │ │ + movweq fp, #55808 @ 0xda00 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - movweq ip, #55940 @ 0xda84 │ │ │ │ + movweq fp, #55956 @ 0xda94 │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - rsceq r2, sp, #152, 16 @ 0x980000 │ │ │ │ + rsceq r1, sp, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 13a6cc <__cxa_atexit@plt+0x12d8ac> │ │ │ │ @@ -308774,27 +308774,27 @@ │ │ │ │ ldr r0, [pc, #64] @ 13a6f4 <__cxa_atexit@plt+0x12d8d4> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ mov r6, r3 │ │ │ │ b 13a6dc <__cxa_atexit@plt+0x12d8bc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 13a6ec <__cxa_atexit@plt+0x12d8cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r2, sp, #72, 16 @ 0x480000 │ │ │ │ + rsceq r1, sp, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff7b0 │ │ │ │ - rsceq r2, sp, #28, 16 @ 0x1c0000 │ │ │ │ + rsceq r1, sp, #28, 16 @ 0x1c0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13a764 <__cxa_atexit@plt+0x12d944> │ │ │ │ @@ -308815,15 +308815,15 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xfffff794 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ @@ -308839,40 +308839,40 @@ │ │ │ │ stmib r2, {r0, r8} │ │ │ │ ldr r0, [pc, #52] @ 13a7f0 <__cxa_atexit@plt+0x12d9d0> │ │ │ │ sub r2, r6, #2 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq ip, #55524 @ 0xd8e4 │ │ │ │ - movweq ip, #55488 @ 0xd8c0 │ │ │ │ + movweq fp, #55540 @ 0xd8f4 │ │ │ │ + movweq fp, #55504 @ 0xd8d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13a828 <__cxa_atexit@plt+0x12da08> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 13a830 <__cxa_atexit@plt+0x12da10> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq ip, #55296 @ 0xd800 │ │ │ │ + movweq fp, #55312 @ 0xd810 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13a890 <__cxa_atexit@plt+0x12da70> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -308896,15 +308896,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - movweq ip, #55212 @ 0xd7ac │ │ │ │ + movweq fp, #55228 @ 0xd7bc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13a8e0 <__cxa_atexit@plt+0x12dac0> │ │ │ │ ldr r2, [pc, #28] @ 13a8f0 <__cxa_atexit@plt+0x12dad0> │ │ │ │ @@ -308913,15 +308913,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 931ac <__cxa_atexit@plt+0x8638c> │ │ │ │ ldr r7, [pc, #12] @ 13a8f4 <__cxa_atexit@plt+0x12dad4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r2, sp, #76, 12 @ 0x4c00000 │ │ │ │ + rsceq r1, sp, #76, 12 @ 0x4c00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13a964 <__cxa_atexit@plt+0x12db44> │ │ │ │ @@ -308940,21 +308940,21 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ mov r8, r7 │ │ │ │ sub r2, r6, #23 │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - movweq ip, #55024 @ 0xd6f0 │ │ │ │ + movweq fp, #55040 @ 0xd700 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13a9d4 <__cxa_atexit@plt+0x12dbb4> │ │ │ │ @@ -308968,24 +308968,24 @@ │ │ │ │ stmib r2, {r0, r8} │ │ │ │ ldr r0, [pc, #52] @ 13a9f4 <__cxa_atexit@plt+0x12dbd4> │ │ │ │ sub r2, r6, #2 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq ip, #55008 @ 0xd6e0 │ │ │ │ - movweq ip, #54972 @ 0xd6bc │ │ │ │ + movweq fp, #55024 @ 0xd6f0 │ │ │ │ + movweq fp, #54988 @ 0xd6cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 139ad8 <__cxa_atexit@plt+0x12ccb8> │ │ │ │ @@ -309016,15 +309016,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - movweq ip, #54728 @ 0xd5c8 │ │ │ │ + movweq fp, #54744 @ 0xd5d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13aad0 <__cxa_atexit@plt+0x12dcb0> │ │ │ │ ldr r1, [pc, #36] @ 13aad8 <__cxa_atexit@plt+0x12dcb8> │ │ │ │ @@ -309062,21 +309062,21 @@ │ │ │ │ sub r2, r6, #23 │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - movweq ip, #54540 @ 0xd50c │ │ │ │ + movweq fp, #54556 @ 0xd51c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13abb8 <__cxa_atexit@plt+0x12dd98> │ │ │ │ @@ -309098,15 +309098,15 @@ │ │ │ │ b 13abc8 <__cxa_atexit@plt+0x12dda8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 13abd8 <__cxa_atexit@plt+0x12ddb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r2, sp, #104, 6 @ 0xa0000001 │ │ │ │ + rsceq r1, sp, #104, 6 @ 0xa0000001 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 13ac04 <__cxa_atexit@plt+0x12dde4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -309148,33 +309148,33 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 13acac <__cxa_atexit@plt+0x12de8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq ip, #54276 @ 0xd404 │ │ │ │ - movweq ip, #54948 @ 0xd6a4 │ │ │ │ - movweq ip, #54304 @ 0xd420 │ │ │ │ - rsceq r2, sp, #168, 4 @ 0x8000000a │ │ │ │ + movweq fp, #54292 @ 0xd414 │ │ │ │ + movweq fp, #54964 @ 0xd6b4 │ │ │ │ + movweq fp, #54320 @ 0xd430 │ │ │ │ + rsceq r1, sp, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13ace0 <__cxa_atexit@plt+0x12dec0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 13ace8 <__cxa_atexit@plt+0x12dec8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9329c <__cxa_atexit@plt+0x8647c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq ip, #54088 @ 0xd348 │ │ │ │ + movweq fp, #54104 @ 0xd358 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 13ad68 <__cxa_atexit@plt+0x12df48> │ │ │ │ ldr r2, [pc, #132] @ 13ad90 <__cxa_atexit@plt+0x12df70> │ │ │ │ @@ -309197,45 +309197,45 @@ │ │ │ │ str r7, [r6, #24] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r2, [r1, #12]! │ │ │ │ str r1, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 13ad94 <__cxa_atexit@plt+0x12df74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - movweq ip, #54028 @ 0xd30c │ │ │ │ - rsceq r2, sp, #184, 2 @ 0x2e │ │ │ │ - movweq ip, #54052 @ 0xd324 │ │ │ │ - movweq ip, #54724 @ 0xd5c4 │ │ │ │ - movweq ip, #54084 @ 0xd344 │ │ │ │ + movweq fp, #54044 @ 0xd31c │ │ │ │ + rsceq r1, sp, #184, 2 @ 0x2e │ │ │ │ + movweq fp, #54068 @ 0xd334 │ │ │ │ + movweq fp, #54740 @ 0xd5d4 │ │ │ │ + movweq fp, #54100 @ 0xd354 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13ade0 <__cxa_atexit@plt+0x12dfc0> │ │ │ │ ldr r2, [pc, #36] @ 13adf0 <__cxa_atexit@plt+0x12dfd0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -309247,15 +309247,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9322c <__cxa_atexit@plt+0x8640c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq ip, #53764 @ 0xd204 │ │ │ │ + movweq fp, #53780 @ 0xd214 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub sl, r5, #20 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 13aec4 <__cxa_atexit@plt+0x12e0a4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -309284,26 +309284,26 @@ │ │ │ │ str r0, [r2, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #20]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, sl │ │ │ │ str lr, [r2, #12] │ │ │ │ str r2, [r2, #16] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - movweq ip, #53664 @ 0xd1a0 │ │ │ │ - movweq ip, #53648 @ 0xd190 │ │ │ │ + movweq fp, #53680 @ 0xd1b0 │ │ │ │ + movweq fp, #53664 @ 0xd1a0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13af34 <__cxa_atexit@plt+0x12e114> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -309312,19 +309312,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 13af40 <__cxa_atexit@plt+0x12e120> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq ip, #53504 @ 0xd100 │ │ │ │ - movweq ip, #53604 @ 0xd164 │ │ │ │ + movweq fp, #53520 @ 0xd110 │ │ │ │ + movweq fp, #53620 @ 0xd174 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 13afa8 <__cxa_atexit@plt+0x12e188> │ │ │ │ @@ -309341,24 +309341,24 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ str r8, [r3, #12] │ │ │ │ str r9, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fbec0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ + b 3dc118 <__cxa_atexit@plt+0x3cf2f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - movweq ip, #53400 @ 0xd098 │ │ │ │ + movweq fp, #53416 @ 0xd0a8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 13b054 <__cxa_atexit@plt+0x12e234> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -309384,25 +309384,25 @@ │ │ │ │ ldr r2, [pc, #64] @ 13b07c <__cxa_atexit@plt+0x12e25c> │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - movweq ip, #53260 @ 0xd00c │ │ │ │ - movweq fp, #57336 @ 0xdff8 │ │ │ │ + movweq fp, #53276 @ 0xd01c │ │ │ │ + movweq fp, #53256 @ 0xd008 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13b0b0 <__cxa_atexit@plt+0x12e290> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -309410,15 +309410,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9329c <__cxa_atexit@plt+0x8647c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq fp, #57208 @ 0xdf78 │ │ │ │ + movweq sl, #57224 @ 0xdf88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 13b138 <__cxa_atexit@plt+0x12e318> │ │ │ │ ldr r2, [pc, #132] @ 13b160 <__cxa_atexit@plt+0x12e340> │ │ │ │ @@ -309441,45 +309441,45 @@ │ │ │ │ str r7, [r6, #24] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r2, [r1, #12]! │ │ │ │ str r1, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 13b164 <__cxa_atexit@plt+0x12e344> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - movweq fp, #57148 @ 0xdf3c │ │ │ │ - rsceq r1, sp, #232, 26 @ 0x3a00 │ │ │ │ - movweq fp, #57172 @ 0xdf54 │ │ │ │ - movweq ip, #53748 @ 0xd1f4 │ │ │ │ - movweq fp, #57204 @ 0xdf74 │ │ │ │ + movweq sl, #57164 @ 0xdf4c │ │ │ │ + rsceq r0, sp, #232, 26 @ 0x3a00 │ │ │ │ + movweq sl, #57188 @ 0xdf64 │ │ │ │ + movweq fp, #53764 @ 0xd204 │ │ │ │ + movweq sl, #57220 @ 0xdf84 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13b1b0 <__cxa_atexit@plt+0x12e390> │ │ │ │ ldr r2, [pc, #36] @ 13b1c0 <__cxa_atexit@plt+0x12e3a0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -309491,15 +309491,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9322c <__cxa_atexit@plt+0x8640c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq fp, #56884 @ 0xde34 │ │ │ │ + movweq sl, #56900 @ 0xde44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub sl, r5, #20 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 13b294 <__cxa_atexit@plt+0x12e474> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -309528,26 +309528,26 @@ │ │ │ │ str r0, [r2, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #20]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, sl │ │ │ │ str lr, [r2, #12] │ │ │ │ str r2, [r2, #16] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - movweq fp, #56784 @ 0xddd0 │ │ │ │ - movweq fp, #56768 @ 0xddc0 │ │ │ │ + movweq sl, #56800 @ 0xdde0 │ │ │ │ + movweq sl, #56784 @ 0xddd0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13b2f0 <__cxa_atexit@plt+0x12e4d0> │ │ │ │ @@ -309557,15 +309557,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 931ac <__cxa_atexit@plt+0x8638c> │ │ │ │ ldr r7, [pc, #12] @ 13b304 <__cxa_atexit@plt+0x12e4e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r1, sp, #72, 24 @ 0x4800 │ │ │ │ + rsceq r0, sp, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13b374 <__cxa_atexit@plt+0x12e554> │ │ │ │ @@ -309584,21 +309584,21 @@ │ │ │ │ mov r8, r7 │ │ │ │ str lr, [r0, #20]! │ │ │ │ str r7, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ - b 3fbec0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ + b 3dc118 <__cxa_atexit@plt+0x3cf2f8> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ - movweq fp, #56548 @ 0xdce4 │ │ │ │ + movweq sl, #56564 @ 0xdcf4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13b3e4 <__cxa_atexit@plt+0x12e5c4> │ │ │ │ @@ -309612,24 +309612,24 @@ │ │ │ │ stmib r2, {r0, r8} │ │ │ │ ldr r0, [pc, #52] @ 13b404 <__cxa_atexit@plt+0x12e5e4> │ │ │ │ sub r2, r6, #2 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq fp, #56528 @ 0xdcd0 │ │ │ │ - movweq fp, #56492 @ 0xdcac │ │ │ │ + movweq sl, #56544 @ 0xdce0 │ │ │ │ + movweq sl, #56508 @ 0xdcbc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 139ad8 <__cxa_atexit@plt+0x12ccb8> │ │ │ │ @@ -309660,15 +309660,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - movweq fp, #56248 @ 0xdbb8 │ │ │ │ + movweq sl, #56264 @ 0xdbc8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13b4f4 <__cxa_atexit@plt+0x12e6d4> │ │ │ │ ldr r2, [pc, #60] @ 13b4fc <__cxa_atexit@plt+0x12e6dc> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -309684,15 +309684,15 @@ │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 931ac <__cxa_atexit@plt+0x8638c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - movweq fp, #56132 @ 0xdb44 │ │ │ │ + movweq sl, #56148 @ 0xdb54 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13b574 <__cxa_atexit@plt+0x12e754> │ │ │ │ @@ -309712,21 +309712,21 @@ │ │ │ │ sub r2, r6, #23 │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - movweq fp, #56036 @ 0xdae4 │ │ │ │ + movweq sl, #56052 @ 0xdaf4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ mov r3, r8 │ │ │ │ @@ -309753,15 +309753,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 13b614 <__cxa_atexit@plt+0x12e7f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - rsceq r1, sp, #56, 18 @ 0xe0000 │ │ │ │ + rsceq r0, sp, #56, 18 @ 0xe0000 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -309784,15 +309784,15 @@ │ │ │ │ b 13b680 <__cxa_atexit@plt+0x12e860> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 13b690 <__cxa_atexit@plt+0x12e870> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r1, sp, #188, 16 @ 0xbc0000 │ │ │ │ + rsceq r0, sp, #188, 16 @ 0xbc0000 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 13b6bc <__cxa_atexit@plt+0x12e89c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -309803,15 +309803,15 @@ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b 5f04c <__cxa_atexit@plt+0x5222c> │ │ │ │ - rsceq r1, sp, #140, 16 @ 0x8c0000 │ │ │ │ + rsceq r0, sp, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 13b73c <__cxa_atexit@plt+0x12e91c> │ │ │ │ ldr r3, [pc, #76] @ 13b74c <__cxa_atexit@plt+0x12e92c> │ │ │ │ @@ -309832,33 +309832,33 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 13b758 <__cxa_atexit@plt+0x12e938> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rsceq r1, sp, #68, 16 @ 0x440000 │ │ │ │ - rsceq r1, sp, #44, 16 @ 0x2c0000 │ │ │ │ - rsceq r1, sp, #60, 16 @ 0x3c0000 │ │ │ │ - rsceq r1, sp, #16, 16 @ 0x100000 │ │ │ │ + rsceq r0, sp, #68, 16 @ 0x440000 │ │ │ │ + rsceq r0, sp, #44, 16 @ 0x2c0000 │ │ │ │ + rsceq r0, sp, #60, 16 @ 0x3c0000 │ │ │ │ + rsceq r0, sp, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 13b794 <__cxa_atexit@plt+0x12e974> │ │ │ │ ldr r3, [pc, #36] @ 13b798 <__cxa_atexit@plt+0x12e978> │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq r1, sp, #232, 14 @ 0x3a00000 │ │ │ │ - rsceq r1, sp, #208, 14 @ 0x3400000 │ │ │ │ + rsceq r0, sp, #232, 14 @ 0x3a00000 │ │ │ │ + rsceq r0, sp, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -309875,17 +309875,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 13b804 <__cxa_atexit@plt+0x12e9e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq fp, #55392 @ 0xd860 │ │ │ │ - movweq fp, #56500 @ 0xdcb4 │ │ │ │ - rsceq r1, sp, #168, 14 @ 0x2a00000 │ │ │ │ + movweq sl, #55408 @ 0xd870 │ │ │ │ + movweq sl, #56516 @ 0xdcc4 │ │ │ │ + rsceq r0, sp, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ sub r7, r5, #24 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -309912,15 +309912,15 @@ │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r5, [pc, #88] @ 13b8dc <__cxa_atexit@plt+0x12eabc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 3fc038 <__cxa_atexit@plt+0x3ef218> │ │ │ │ + b 3dc290 <__cxa_atexit@plt+0x3cf470> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 13b8e4 <__cxa_atexit@plt+0x12eac4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -309929,19 +309929,19 @@ │ │ │ │ ldr r7, [pc, #32] @ 13b8e0 <__cxa_atexit@plt+0x12eac0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - movweq fp, #55252 @ 0xd7d4 │ │ │ │ + movweq sl, #55268 @ 0xd7e4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - movweq fp, #55672 @ 0xd978 │ │ │ │ - rsceq r1, sp, #216, 12 @ 0xd800000 │ │ │ │ - movweq fp, #55180 @ 0xd78c │ │ │ │ + movweq sl, #55688 @ 0xd988 │ │ │ │ + rsceq r0, sp, #216, 12 @ 0xd800000 │ │ │ │ + movweq sl, #55196 @ 0xd79c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 13b958 <__cxa_atexit@plt+0x12eb38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ @@ -309956,24 +309956,24 @@ │ │ │ │ mov sl, r7 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r3, [pc, #44] @ 13b964 <__cxa_atexit@plt+0x12eb44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fc038 <__cxa_atexit@plt+0x3ef218> │ │ │ │ + b 3dc290 <__cxa_atexit@plt+0x3cf470> │ │ │ │ ldr r7, [pc, #16] @ 13b95c <__cxa_atexit@plt+0x12eb3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movweq fp, #55084 @ 0xd72c │ │ │ │ - movweq fp, #55020 @ 0xd6ec │ │ │ │ + movweq sl, #55100 @ 0xd73c │ │ │ │ + movweq sl, #55036 @ 0xd6fc │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movweq fp, #55492 @ 0xd8c4 │ │ │ │ + movweq sl, #55508 @ 0xd8d4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -310023,37 +310023,37 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r7, [pc, #84] @ 13ba98 <__cxa_atexit@plt+0x12ec78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, sl │ │ │ │ - b 3fc038 <__cxa_atexit@plt+0x3ef218> │ │ │ │ + b 3dc290 <__cxa_atexit@plt+0x3cf470> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 13ba9c <__cxa_atexit@plt+0x12ec7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - movweq fp, #54888 @ 0xd668 │ │ │ │ + movweq sl, #54904 @ 0xd678 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - movweq fp, #55224 @ 0xd7b8 │ │ │ │ - movweq fp, #54736 @ 0xd5d0 │ │ │ │ - movweq fp, #55356 @ 0xd83c │ │ │ │ - movweq fp, #55000 @ 0xd6d8 │ │ │ │ + movweq sl, #55240 @ 0xd7c8 │ │ │ │ + movweq sl, #54752 @ 0xd5e0 │ │ │ │ + movweq sl, #55372 @ 0xd84c │ │ │ │ + movweq sl, #55016 @ 0xd6e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 13baf4 <__cxa_atexit@plt+0x12ecd4> │ │ │ │ ldr r3, [pc, #68] @ 13bb0c <__cxa_atexit@plt+0x12ecec> │ │ │ │ @@ -310064,23 +310064,23 @@ │ │ │ │ mov sl, r7 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 13bb10 <__cxa_atexit@plt+0x12ecf0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fc038 <__cxa_atexit@plt+0x3ef218> │ │ │ │ + b 3dc290 <__cxa_atexit@plt+0x3cf470> │ │ │ │ ldr r7, [pc, #12] @ 13bb08 <__cxa_atexit@plt+0x12ece8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movweq fp, #54588 @ 0xd53c │ │ │ │ + movweq sl, #54604 @ 0xd54c │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - movweq fp, #55060 @ 0xd714 │ │ │ │ + movweq sl, #55076 @ 0xd724 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13bb68 <__cxa_atexit@plt+0x12ed48> │ │ │ │ ldr r2, [pc, #64] @ 13bb70 <__cxa_atexit@plt+0x12ed50> │ │ │ │ ldr r1, [pc, #64] @ 13bb74 <__cxa_atexit@plt+0x12ed54> │ │ │ │ @@ -310097,15 +310097,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - movweq fp, #54492 @ 0xd4dc │ │ │ │ + movweq sl, #54508 @ 0xd4ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 13bb9c <__cxa_atexit@plt+0x12ed7c> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -310168,22 +310168,22 @@ │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r1, sp, #136, 10 @ 0x22000000 │ │ │ │ - movweq fp, #54224 @ 0xd3d0 │ │ │ │ + rsceq r0, sp, #136, 10 @ 0x22000000 │ │ │ │ + movweq sl, #54240 @ 0xd3e0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - movweq fp, #54368 @ 0xd460 │ │ │ │ - movweq fp, #54404 @ 0xd484 │ │ │ │ - movweq fp, #55020 @ 0xd6ec │ │ │ │ + movweq sl, #54384 @ 0xd470 │ │ │ │ + movweq sl, #54420 @ 0xd494 │ │ │ │ + movweq sl, #55036 @ 0xd6fc │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -310221,19 +310221,19 @@ │ │ │ │ str r3, [r3, #52] @ 0x34 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 13bd78 <__cxa_atexit@plt+0x12ef58> │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - movweq fp, #54112 @ 0xd360 │ │ │ │ - movweq fp, #54148 @ 0xd384 │ │ │ │ - movweq fp, #54764 @ 0xd5ec │ │ │ │ + movweq sl, #54128 @ 0xd370 │ │ │ │ + movweq sl, #54164 @ 0xd394 │ │ │ │ + movweq sl, #54780 @ 0xd5fc │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 13bdf8 <__cxa_atexit@plt+0x12efd8> │ │ │ │ @@ -310264,15 +310264,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 13be10 <__cxa_atexit@plt+0x12eff0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - rsceq r1, sp, #244, 6 @ 0xd0000003 │ │ │ │ + rsceq r0, sp, #244, 6 @ 0xd0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [pc, #48] @ 13be5c <__cxa_atexit@plt+0x12f03c> │ │ │ │ mov r7, r5 │ │ │ │ str sl, [r5] │ │ │ │ @@ -310291,40 +310291,40 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 13bb9c <__cxa_atexit@plt+0x12ed7c> │ │ │ │ - rsceq r1, sp, #76, 8 @ 0x4c000000 │ │ │ │ + rsceq r0, sp, #76, 8 @ 0x4c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 13bed4 <__cxa_atexit@plt+0x12f0b4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 13becc <__cxa_atexit@plt+0x12f0ac> │ │ │ │ ldr r3, [pc, #44] @ 13bedc <__cxa_atexit@plt+0x12f0bc> │ │ │ │ ldr r2, [pc, #44] @ 13bee0 <__cxa_atexit@plt+0x12f0c0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fbf80 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + b 3dc1d8 <__cxa_atexit@plt+0x3cf3b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r1, sp, #8, 8 @ 0x8000000 │ │ │ │ - movweq fp, #53616 @ 0xd170 │ │ │ │ + rsceq r0, sp, #8, 8 @ 0x8000000 │ │ │ │ + movweq sl, #53632 @ 0xd180 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 13bf5c <__cxa_atexit@plt+0x12f13c> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -310352,15 +310352,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 13bf70 <__cxa_atexit@plt+0x12f150> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r1, sp, #136, 6 @ 0x20000002 │ │ │ │ + rsceq r0, sp, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 13bfc0 <__cxa_atexit@plt+0x12f1a0> │ │ │ │ mov r3, r7 │ │ │ │ @@ -310422,46 +310422,46 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - rsceq r1, sp, #116, 4 @ 0x40000007 │ │ │ │ + rsceq r0, sp, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13c0bc <__cxa_atexit@plt+0x12f29c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 13c0c4 <__cxa_atexit@plt+0x12f2a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 8cda8 <__cxa_atexit@plt+0x7ff88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq sl, #57192 @ 0xdf68 │ │ │ │ + movweq r9, #57208 @ 0xdf78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13c0f8 <__cxa_atexit@plt+0x12f2d8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 13c100 <__cxa_atexit@plt+0x12f2e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 8cda8 <__cxa_atexit@plt+0x7ff88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq sl, #57132 @ 0xdf2c │ │ │ │ - rsceq r1, sp, #212, 2 @ 0x35 │ │ │ │ + movweq r9, #57148 @ 0xdf3c │ │ │ │ + rsceq r0, sp, #212, 2 @ 0x35 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ mov r1, r7 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -310515,21 +310515,21 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - movweq sl, #57032 @ 0xdec8 │ │ │ │ + movweq r9, #57048 @ 0xded8 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - rsceq r1, sp, #196 @ 0xc4 │ │ │ │ + rsceq r0, sp, #196 @ 0xc4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 13c298 <__cxa_atexit@plt+0x12f478> │ │ │ │ @@ -310556,30 +310556,30 @@ │ │ │ │ b 13bb9c <__cxa_atexit@plt+0x12ed7c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rsceq r1, sp, #40 @ 0x28 │ │ │ │ + rsceq r0, sp, #40 @ 0x28 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 13c2d8 <__cxa_atexit@plt+0x12f4b8> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 13bb9c <__cxa_atexit@plt+0x12ed7c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r0, sp, #252, 30 @ 0x3f0 │ │ │ │ + rsceq pc, ip, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -310631,24 +310631,24 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 13c3f4 <__cxa_atexit@plt+0x12f5d4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #24] @ 13c3f0 <__cxa_atexit@plt+0x12f5d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - movweq sl, #56684 @ 0xdd6c │ │ │ │ + movweq r9, #56700 @ 0xdd7c │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ - rsceq r0, sp, #16, 30 @ 0x40 │ │ │ │ + rsceq pc, ip, #16, 30 @ 0x40 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 13c45c <__cxa_atexit@plt+0x12f63c> │ │ │ │ ldr r1, [pc, #80] @ 13c464 <__cxa_atexit@plt+0x12f644> │ │ │ │ @@ -310662,33 +310662,33 @@ │ │ │ │ tst r3, #3 │ │ │ │ beq 13c44c <__cxa_atexit@plt+0x12f62c> │ │ │ │ ldr r7, [pc, #48] @ 13c46c <__cxa_atexit@plt+0x12f64c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r3, #3] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - movweq sl, #56316 @ 0xdbfc │ │ │ │ - movweq sl, #56296 @ 0xdbe8 │ │ │ │ + movweq r9, #56332 @ 0xdc0c │ │ │ │ + movweq r9, #56312 @ 0xdbf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 13c490 <__cxa_atexit@plt+0x12f670> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ - movweq sl, #56224 @ 0xdba0 │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ + movweq r9, #56240 @ 0xdbb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 13c518 <__cxa_atexit@plt+0x12f6f8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -310722,19 +310722,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - movweq sl, #56132 @ 0xdb44 │ │ │ │ - movweq sl, #56216 @ 0xdb98 │ │ │ │ - movweq sl, #56100 @ 0xdb24 │ │ │ │ - movweq sl, #56528 @ 0xdcd0 │ │ │ │ - rsceq r0, sp, #140, 26 @ 0x2300 │ │ │ │ + movweq r9, #56148 @ 0xdb54 │ │ │ │ + movweq r9, #56232 @ 0xdba8 │ │ │ │ + movweq r9, #56116 @ 0xdb34 │ │ │ │ + movweq r9, #56544 @ 0xdce0 │ │ │ │ + rsceq pc, ip, #140, 26 @ 0x2300 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -310761,17 +310761,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - movweq sl, #56036 @ 0xdae4 │ │ │ │ - rsceq r0, sp, #52, 26 @ 0xd00 │ │ │ │ - rsceq r0, sp, #16, 26 @ 0x400 │ │ │ │ + movweq r9, #56052 @ 0xdaf4 │ │ │ │ + rsceq pc, ip, #52, 26 @ 0xd00 │ │ │ │ + rsceq pc, ip, #16, 26 @ 0x400 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 13c684 <__cxa_atexit@plt+0x12f864> │ │ │ │ ldr r7, [pc, #204] @ 13c6cc <__cxa_atexit@plt+0x12f8ac> │ │ │ │ @@ -310822,22 +310822,22 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - movweq sl, #55860 @ 0xda34 │ │ │ │ - rsceq r0, sp, #80, 24 @ 0x5000 │ │ │ │ - rsceq r0, sp, #112, 24 @ 0x7000 │ │ │ │ - movweq sl, #55848 @ 0xda28 │ │ │ │ + movweq r9, #55876 @ 0xda44 │ │ │ │ + rsceq pc, ip, #80, 24 @ 0x5000 │ │ │ │ + rsceq pc, ip, #112, 24 @ 0x7000 │ │ │ │ + movweq r9, #55864 @ 0xda38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13c71c <__cxa_atexit@plt+0x12f8fc> │ │ │ │ @@ -310845,16 +310845,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - movweq sl, #55684 @ 0xd984 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + movweq r9, #55700 @ 0xd994 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13c784 <__cxa_atexit@plt+0x12f964> │ │ │ │ @@ -310868,33 +310868,33 @@ │ │ │ │ stmib r2, {r0, r8} │ │ │ │ ldr r0, [pc, #52] @ 13c7a4 <__cxa_atexit@plt+0x12f984> │ │ │ │ sub r2, r6, #2 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq sl, #55600 @ 0xd930 │ │ │ │ - movweq sl, #55564 @ 0xd90c │ │ │ │ - rsceq r0, sp, #76, 22 @ 0x13000 │ │ │ │ + movweq r9, #55616 @ 0xd940 │ │ │ │ + movweq r9, #55580 @ 0xd91c │ │ │ │ + rsceq pc, ip, #76, 22 @ 0x13000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 13c5ec <__cxa_atexit@plt+0x12f7cc> │ │ │ │ - rsceq r0, sp, #48, 22 @ 0xc000 │ │ │ │ + rsceq pc, ip, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 13c828 <__cxa_atexit@plt+0x12fa08> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -310918,16 +310918,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - movweq sl, #55312 @ 0xd810 │ │ │ │ - rsceq r0, sp, #168, 20 @ 0xa8000 │ │ │ │ + movweq r9, #55328 @ 0xd820 │ │ │ │ + rsceq pc, ip, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13c88c <__cxa_atexit@plt+0x12fa6c> │ │ │ │ ldr r1, [pc, #36] @ 13c894 <__cxa_atexit@plt+0x12fa74> │ │ │ │ @@ -310938,15 +310938,15 @@ │ │ │ │ stmdb r5, {r0, r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ b 931ac <__cxa_atexit@plt+0x8638c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r0, sp, #96, 20 @ 0x60000 │ │ │ │ + rsceq pc, ip, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13c90c <__cxa_atexit@plt+0x12faec> │ │ │ │ @@ -310966,22 +310966,22 @@ │ │ │ │ sub r2, r6, #23 │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - movweq sl, #55116 @ 0xd74c │ │ │ │ - rsceq r0, sp, #208, 18 @ 0x340000 │ │ │ │ + movweq r9, #55132 @ 0xd75c │ │ │ │ + rsceq pc, ip, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13c97c <__cxa_atexit@plt+0x12fb5c> │ │ │ │ @@ -311003,15 +311003,15 @@ │ │ │ │ b 13c98c <__cxa_atexit@plt+0x12fb6c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 13c99c <__cxa_atexit@plt+0x12fb7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r0, sp, #112, 18 @ 0x1c0000 │ │ │ │ + rsceq pc, ip, #112, 18 @ 0x1c0000 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 13c9c8 <__cxa_atexit@plt+0x12fba8> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -311043,33 +311043,33 @@ │ │ │ │ stmib r2, {r0, r8} │ │ │ │ ldr r0, [pc, #52] @ 13ca60 <__cxa_atexit@plt+0x12fc40> │ │ │ │ sub r2, r6, #2 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq sl, #54900 @ 0xd674 │ │ │ │ - movweq sl, #54864 @ 0xd650 │ │ │ │ - rsceq r0, sp, #144, 16 @ 0x900000 │ │ │ │ + movweq r9, #54916 @ 0xd684 │ │ │ │ + movweq r9, #54880 @ 0xd660 │ │ │ │ + rsceq pc, ip, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 13c5ec <__cxa_atexit@plt+0x12f7cc> │ │ │ │ - rsceq r0, sp, #116, 16 @ 0x740000 │ │ │ │ + rsceq pc, ip, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 13cae4 <__cxa_atexit@plt+0x12fcc4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -311093,16 +311093,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - movweq sl, #54612 @ 0xd554 │ │ │ │ - rsceq r0, sp, #240, 14 @ 0x3c00000 │ │ │ │ + movweq r9, #54628 @ 0xd564 │ │ │ │ + rsceq pc, ip, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13cb5c <__cxa_atexit@plt+0x12fd3c> │ │ │ │ ldr r2, [pc, #60] @ 13cb64 <__cxa_atexit@plt+0x12fd44> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -311118,16 +311118,16 @@ │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 931ac <__cxa_atexit@plt+0x8638c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movweq sl, #54492 @ 0xd4dc │ │ │ │ - rsceq r0, sp, #140, 14 @ 0x2300000 │ │ │ │ + movweq r9, #54508 @ 0xd4ec │ │ │ │ + rsceq pc, ip, #140, 14 @ 0x2300000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13cbe0 <__cxa_atexit@plt+0x12fdc0> │ │ │ │ @@ -311147,22 +311147,22 @@ │ │ │ │ sub r2, r6, #23 │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - movweq sl, #54392 @ 0xd478 │ │ │ │ - rsceq r0, sp, #252, 12 @ 0xfc00000 │ │ │ │ + movweq r9, #54408 @ 0xd488 │ │ │ │ + rsceq pc, ip, #252, 12 @ 0xfc00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ mov r3, r8 │ │ │ │ @@ -311189,17 +311189,17 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 13cc84 <__cxa_atexit@plt+0x12fe64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - rsceq r0, sp, #200, 4 @ 0x8000000c │ │ │ │ + rsceq pc, ip, #200, 4 @ 0x8000000c │ │ │ │ @ instruction: 0xffffe6bc │ │ │ │ - rsceq r0, sp, #104, 12 @ 0x6800000 │ │ │ │ + rsceq pc, ip, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13cce4 <__cxa_atexit@plt+0x12fec4> │ │ │ │ @@ -311221,15 +311221,15 @@ │ │ │ │ b 13ccf4 <__cxa_atexit@plt+0x12fed4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 13cd04 <__cxa_atexit@plt+0x12fee4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r0, sp, #16, 12 @ 0x1000000 │ │ │ │ + rsceq pc, ip, #16, 12 @ 0x1000000 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 13cd30 <__cxa_atexit@plt+0x12ff10> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -311254,15 +311254,15 @@ │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ b 13cd8c <__cxa_atexit@plt+0x12ff6c> │ │ │ │ ldr r7, [pc, #8] @ 13cd88 <__cxa_atexit@plt+0x12ff68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r0, sp, #148, 10 @ 0x25000000 │ │ │ │ + rsceq pc, ip, #148, 10 @ 0x25000000 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [pc, #140] @ 13ce24 <__cxa_atexit@plt+0x130004> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -311280,15 +311280,15 @@ │ │ │ │ ldr r8, [r2, #3] │ │ │ │ ldr r3, [r2, #7] │ │ │ │ ldr r2, [pc, #72] @ 13ce2c <__cxa_atexit@plt+0x13000c> │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 13ce30 <__cxa_atexit@plt+0x130010> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -311296,15 +311296,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - movweq sl, #53808 @ 0xd230 │ │ │ │ + movweq r9, #53824 @ 0xd240 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 13ce8c <__cxa_atexit@plt+0x13006c> │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [pc, #84] @ 13cea8 <__cxa_atexit@plt+0x130088> │ │ │ │ @@ -311318,35 +311318,35 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #48] @ 13ceac <__cxa_atexit@plt+0x13008c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #28] @ 13ceb0 <__cxa_atexit@plt+0x130090> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - movweq sl, #53668 @ 0xd1a4 │ │ │ │ + movweq r9, #53684 @ 0xd1b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #16] @ 13cedc <__cxa_atexit@plt+0x1300bc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 13cf44 <__cxa_atexit@plt+0x130124> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -311371,17 +311371,17 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ b 13cd8c <__cxa_atexit@plt+0x12ff6c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq sl, #53632 @ 0xd180 │ │ │ │ - movweq sl, #53600 @ 0xd160 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r9, #53648 @ 0xd190 │ │ │ │ + movweq r9, #53616 @ 0xd170 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13cfb4 <__cxa_atexit@plt+0x130194> │ │ │ │ ldr lr, [pc, #56] @ 13cfbc <__cxa_atexit@plt+0x13019c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -311396,36 +311396,36 @@ │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 84da8 <__cxa_atexit@plt+0x77f88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movweq sl, #53380 @ 0xd084 │ │ │ │ - movweq sl, #53480 @ 0xd0e8 │ │ │ │ + movweq r9, #53396 @ 0xd094 │ │ │ │ + movweq r9, #53496 @ 0xd0f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #24] @ 13cff8 <__cxa_atexit@plt+0x1301d8> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 13cffc <__cxa_atexit@plt+0x1301dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movweq sl, #53300 @ 0xd034 │ │ │ │ + movweq r9, #53316 @ 0xd044 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13d064 <__cxa_atexit@plt+0x130244> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 13d06c <__cxa_atexit@plt+0x13024c> │ │ │ │ @@ -311436,20 +311436,20 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ 13d074 <__cxa_atexit@plt+0x130254> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r9, #57312 @ 0xdfe0 │ │ │ │ - movweq r9, #57332 @ 0xdff4 │ │ │ │ - movweq sl, #53296 @ 0xd030 │ │ │ │ + movweq r8, #57328 @ 0xdff0 │ │ │ │ + movweq r9, #53252 @ 0xd004 │ │ │ │ + movweq r9, #53312 @ 0xd040 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 13d0e4 <__cxa_atexit@plt+0x1302c4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -311468,25 +311468,25 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ ldr r0, [pc, #56] @ 13d108 <__cxa_atexit@plt+0x1302e8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r9, #57192 @ 0xdf68 │ │ │ │ - movweq r9, #57276 @ 0xdfbc │ │ │ │ - movweq r9, #57268 @ 0xdfb4 │ │ │ │ + movweq r8, #57208 @ 0xdf78 │ │ │ │ + movweq r8, #57292 @ 0xdfcc │ │ │ │ + movweq r8, #57284 @ 0xdfc4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13d14c <__cxa_atexit@plt+0x13032c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -311497,16 +311497,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 9329c <__cxa_atexit@plt+0x8647c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r9, #57064 @ 0xdee8 │ │ │ │ - movweq r9, #57164 @ 0xdf4c │ │ │ │ + movweq r8, #57080 @ 0xdef8 │ │ │ │ + movweq r8, #57180 @ 0xdf5c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub ip, r5, #28 │ │ │ │ cmp fp, ip │ │ │ │ bhi 13d1fc <__cxa_atexit@plt+0x1303dc> │ │ │ │ ldr lr, [pc, #136] @ 13d204 <__cxa_atexit@plt+0x1303e4> │ │ │ │ @@ -311597,15 +311597,15 @@ │ │ │ │ b 13cd8c <__cxa_atexit@plt+0x12ff6c> │ │ │ │ ldr r7, [pc, #16] @ 13d2e4 <__cxa_atexit@plt+0x1304c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r0, sp, #60 @ 0x3c │ │ │ │ + rsceq pc, ip, #60 @ 0x3c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 13d378 <__cxa_atexit@plt+0x130558> │ │ │ │ ldr r3, [pc, #152] @ 13d39c <__cxa_atexit@plt+0x13057c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -311633,28 +311633,28 @@ │ │ │ │ str r9, [r6, #28] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stmib r5, {r0, r6} │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbec0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ + b 3dc118 <__cxa_atexit@plt+0x3cf2f8> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - movweq r9, #56532 @ 0xdcd4 │ │ │ │ + movweq r8, #56548 @ 0xdce4 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r0, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13d41c <__cxa_atexit@plt+0x1305fc> │ │ │ │ @@ -311674,36 +311674,36 @@ │ │ │ │ str r9, [r0, #28] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r2, [r0, #24] │ │ │ │ - b 3fbec0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ + b 3dc118 <__cxa_atexit@plt+0x3cf2f8> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - movweq r9, #56368 @ 0xdc30 │ │ │ │ + movweq r8, #56384 @ 0xdc40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13d464 <__cxa_atexit@plt+0x130644> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 13d46c <__cxa_atexit@plt+0x13064c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9322c <__cxa_atexit@plt+0x8640c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r9, #56260 @ 0xdbc4 │ │ │ │ + movweq r8, #56276 @ 0xdbd4 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 13d4d4 <__cxa_atexit@plt+0x1306b4> │ │ │ │ @@ -311729,15 +311729,15 @@ │ │ │ │ b 13d4e4 <__cxa_atexit@plt+0x1306c4> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 13d4f4 <__cxa_atexit@plt+0x1306d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq pc, ip, #44, 28 @ 0x2c0 │ │ │ │ + rsceq lr, ip, #44, 28 @ 0x2c0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -311765,37 +311765,37 @@ │ │ │ │ add lr, r3, #20 │ │ │ │ str r0, [r5, #4] │ │ │ │ str r2, [r3, #44] @ 0x2c │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #16] │ │ │ │ stm lr, {r2, r3, r9} │ │ │ │ str r1, [r3, #32] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - movweq r9, #56032 @ 0xdae0 │ │ │ │ + movweq r8, #56048 @ 0xdaf0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 13d5cc <__cxa_atexit@plt+0x1307ac> │ │ │ │ str r8, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ b 13d5e0 <__cxa_atexit@plt+0x1307c0> │ │ │ │ ldr r7, [pc, #8] @ 13d5dc <__cxa_atexit@plt+0x1307bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq pc, ip, #72, 26 @ 0x1200 │ │ │ │ + rsceq lr, ip, #72, 26 @ 0x1200 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [pc, #140] @ 13d678 <__cxa_atexit@plt+0x130858> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -311813,15 +311813,15 @@ │ │ │ │ ldr r8, [r2, #3] │ │ │ │ ldr r3, [r2, #7] │ │ │ │ ldr r2, [pc, #72] @ 13d680 <__cxa_atexit@plt+0x130860> │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 13d684 <__cxa_atexit@plt+0x130864> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -311829,15 +311829,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - movweq r9, #55772 @ 0xd9dc │ │ │ │ + movweq r8, #55788 @ 0xd9ec │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 13d6e0 <__cxa_atexit@plt+0x1308c0> │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [pc, #84] @ 13d6fc <__cxa_atexit@plt+0x1308dc> │ │ │ │ @@ -311851,35 +311851,35 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #48] @ 13d700 <__cxa_atexit@plt+0x1308e0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #28] @ 13d704 <__cxa_atexit@plt+0x1308e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - movweq r9, #55632 @ 0xd950 │ │ │ │ + movweq r8, #55648 @ 0xd960 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #16] @ 13d730 <__cxa_atexit@plt+0x130910> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 13d798 <__cxa_atexit@plt+0x130978> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -311904,32 +311904,32 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ b 13d5e0 <__cxa_atexit@plt+0x1307c0> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r9, #55596 @ 0xd92c │ │ │ │ - movweq r9, #55564 @ 0xd90c │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r8, #55612 @ 0xd93c │ │ │ │ + movweq r8, #55580 @ 0xd91c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 13d7e4 <__cxa_atexit@plt+0x1309c4> │ │ │ │ str r8, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ b 13d7f8 <__cxa_atexit@plt+0x1309d8> │ │ │ │ ldr r7, [pc, #8] @ 13d7f4 <__cxa_atexit@plt+0x1309d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq pc, ip, #52, 22 @ 0xd000 │ │ │ │ + rsceq lr, ip, #52, 22 @ 0xd000 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [pc, #140] @ 13d890 <__cxa_atexit@plt+0x130a70> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -311947,15 +311947,15 @@ │ │ │ │ ldr r8, [r2, #3] │ │ │ │ ldr r3, [r2, #7] │ │ │ │ ldr r2, [pc, #72] @ 13d898 <__cxa_atexit@plt+0x130a78> │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 13d89c <__cxa_atexit@plt+0x130a7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -311963,15 +311963,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - movweq r9, #55236 @ 0xd7c4 │ │ │ │ + movweq r8, #55252 @ 0xd7d4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 13d8f8 <__cxa_atexit@plt+0x130ad8> │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [pc, #84] @ 13d914 <__cxa_atexit@plt+0x130af4> │ │ │ │ @@ -311985,35 +311985,35 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #48] @ 13d918 <__cxa_atexit@plt+0x130af8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #28] @ 13d91c <__cxa_atexit@plt+0x130afc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - movweq r9, #55096 @ 0xd738 │ │ │ │ + movweq r8, #55112 @ 0xd748 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #16] @ 13d948 <__cxa_atexit@plt+0x130b28> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 13d9b0 <__cxa_atexit@plt+0x130b90> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -312038,17 +312038,17 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ b 13d7f8 <__cxa_atexit@plt+0x1309d8> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r9, #55060 @ 0xd714 │ │ │ │ - movweq r9, #55028 @ 0xd6f4 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r8, #55076 @ 0xd724 │ │ │ │ + movweq r8, #55044 @ 0xd704 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 13da7c <__cxa_atexit@plt+0x130c5c> │ │ │ │ ldr r0, [r7, #20] │ │ │ │ @@ -312095,16 +312095,16 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - movweq r9, #54788 @ 0xd604 │ │ │ │ - rsceq pc, ip, #128, 16 @ 0x800000 │ │ │ │ + movweq r8, #54804 @ 0xd614 │ │ │ │ + rsceq lr, ip, #128, 16 @ 0x800000 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ @ instruction: 0xfffff520 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r9, r7 │ │ │ │ @@ -312134,15 +312134,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 13db48 <__cxa_atexit@plt+0x130d28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq pc, ip, #216, 14 @ 0x3600000 │ │ │ │ + rsceq lr, ip, #216, 14 @ 0x3600000 │ │ │ │ @ instruction: 0xfffff9e8 │ │ │ │ @ instruction: 0xfffff46c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13dba0 <__cxa_atexit@plt+0x130d80> │ │ │ │ @@ -312159,36 +312159,36 @@ │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 84da8 <__cxa_atexit@plt+0x77f88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movweq r9, #54424 @ 0xd498 │ │ │ │ - movweq r9, #54524 @ 0xd4fc │ │ │ │ + movweq r8, #54440 @ 0xd4a8 │ │ │ │ + movweq r8, #54540 @ 0xd50c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #24] @ 13dbe4 <__cxa_atexit@plt+0x130dc4> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 13dbe8 <__cxa_atexit@plt+0x130dc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movweq r9, #54344 @ 0xd448 │ │ │ │ + movweq r8, #54360 @ 0xd458 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13dc50 <__cxa_atexit@plt+0x130e30> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 13dc58 <__cxa_atexit@plt+0x130e38> │ │ │ │ @@ -312199,20 +312199,20 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ 13dc60 <__cxa_atexit@plt+0x130e40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r9, #54260 @ 0xd3f4 │ │ │ │ - movweq r9, #54280 @ 0xd408 │ │ │ │ - movweq r9, #54340 @ 0xd444 │ │ │ │ + movweq r8, #54276 @ 0xd404 │ │ │ │ + movweq r8, #54296 @ 0xd418 │ │ │ │ + movweq r8, #54356 @ 0xd454 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 13dcd0 <__cxa_atexit@plt+0x130eb0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -312231,25 +312231,25 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ ldr r0, [pc, #56] @ 13dcf4 <__cxa_atexit@plt+0x130ed4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r9, #54140 @ 0xd37c │ │ │ │ - movweq r9, #54224 @ 0xd3d0 │ │ │ │ - movweq r9, #54216 @ 0xd3c8 │ │ │ │ + movweq r8, #54156 @ 0xd38c │ │ │ │ + movweq r8, #54240 @ 0xd3e0 │ │ │ │ + movweq r8, #54232 @ 0xd3d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13dd38 <__cxa_atexit@plt+0x130f18> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -312260,16 +312260,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 9329c <__cxa_atexit@plt+0x8647c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r9, #54012 @ 0xd2fc │ │ │ │ - movweq r9, #54112 @ 0xd360 │ │ │ │ + movweq r8, #54028 @ 0xd30c │ │ │ │ + movweq r8, #54128 @ 0xd370 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub ip, r5, #28 │ │ │ │ cmp fp, ip │ │ │ │ bhi 13dde0 <__cxa_atexit@plt+0x130fc0> │ │ │ │ ldr lr, [pc, #128] @ 13dde8 <__cxa_atexit@plt+0x130fc8> │ │ │ │ @@ -312356,15 +312356,15 @@ │ │ │ │ str r9, [r5, #4] │ │ │ │ b 13d7f8 <__cxa_atexit@plt+0x1309d8> │ │ │ │ ldr r7, [pc, #12] @ 13dec0 <__cxa_atexit@plt+0x1310a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq pc, ip, #108, 8 @ 0x6c000000 │ │ │ │ + rsceq lr, ip, #108, 8 @ 0x6c000000 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 13df54 <__cxa_atexit@plt+0x131134> │ │ │ │ ldr r3, [pc, #152] @ 13df78 <__cxa_atexit@plt+0x131158> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -312392,28 +312392,28 @@ │ │ │ │ str r9, [r6, #28] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ stmib r5, {r0, r6} │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbec0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ + b 3dc118 <__cxa_atexit@plt+0x3cf2f8> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - movweq r9, #53496 @ 0xd0f8 │ │ │ │ + movweq r8, #53512 @ 0xd108 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r0, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13dff8 <__cxa_atexit@plt+0x1311d8> │ │ │ │ @@ -312433,36 +312433,36 @@ │ │ │ │ str r9, [r0, #28] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r2, [r0, #24] │ │ │ │ - b 3fbec0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ + b 3dc118 <__cxa_atexit@plt+0x3cf2f8> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - movweq r9, #53332 @ 0xd054 │ │ │ │ + movweq r8, #53348 @ 0xd064 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13e040 <__cxa_atexit@plt+0x131220> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 13e048 <__cxa_atexit@plt+0x131228> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9322c <__cxa_atexit@plt+0x8640c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r8, #57320 @ 0xdfe8 │ │ │ │ + movweq r7, #57336 @ 0xdff8 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 13e094 <__cxa_atexit@plt+0x131274> │ │ │ │ @@ -312479,15 +312479,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 13e0ac <__cxa_atexit@plt+0x13128c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq pc, ip, #132, 4 @ 0x40000008 │ │ │ │ + rsceq lr, ip, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ @@ -312525,25 +312525,25 @@ │ │ │ │ add lr, r5, #8 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stm lr, {r2, r8, r9} │ │ │ │ b 931ac <__cxa_atexit@plt+0x8638c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #16] @ 13e18c <__cxa_atexit@plt+0x13136c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8b4 │ │ │ │ - rsceq lr, ip, #192, 26 @ 0x3000 │ │ │ │ + rsceq sp, ip, #192, 26 @ 0x3000 │ │ │ │ @ instruction: 0xffffd1b8 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffa64 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -312572,22 +312572,22 @@ │ │ │ │ add lr, r3, #20 │ │ │ │ str r0, [r5, #4] │ │ │ │ str r2, [r3, #44] @ 0x2c │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #16] │ │ │ │ stm lr, {r2, r3, r9} │ │ │ │ str r1, [r3, #32] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - movweq r8, #56900 @ 0xde44 │ │ │ │ + movweq r7, #56916 @ 0xde54 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 13e2cc <__cxa_atexit@plt+0x1314ac> │ │ │ │ and r3, r9, #3 │ │ │ │ @@ -312620,16 +312620,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 13e2e4 <__cxa_atexit@plt+0x1314c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - movweq r8, #56704 @ 0xdd80 │ │ │ │ - rsceq pc, ip, #84 @ 0x54 │ │ │ │ + movweq r7, #56720 @ 0xdd90 │ │ │ │ + rsceq lr, ip, #84 @ 0x54 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ stm r5, {r3, r7} │ │ │ │ bne 13e338 <__cxa_atexit@plt+0x131518> │ │ │ │ @@ -312652,34 +312652,34 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffdc │ │ │ │ - movweq r8, #56548 @ 0xdce4 │ │ │ │ + movweq r7, #56564 @ 0xdcf4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13e39c <__cxa_atexit@plt+0x13157c> │ │ │ │ ldr r2, [pc, #36] @ 13e3a4 <__cxa_atexit@plt+0x131584> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 13e3a8 <__cxa_atexit@plt+0x131588> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r8, #56472 @ 0xdc98 │ │ │ │ - movweq r8, #56472 @ 0xdc98 │ │ │ │ - rsceq lr, ip, #124, 30 @ 0x1f0 │ │ │ │ + movweq r7, #56488 @ 0xdca8 │ │ │ │ + movweq r7, #56488 @ 0xdca8 │ │ │ │ + rsceq sp, ip, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13e444 <__cxa_atexit@plt+0x131624> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -312717,52 +312717,52 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - movweq r8, #56368 @ 0xdc30 │ │ │ │ + movweq r7, #56384 @ 0xdc40 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - movweq r8, #56316 @ 0xdbfc │ │ │ │ - rsceq lr, ip, #180, 28 @ 0xb40 │ │ │ │ + movweq r7, #56332 @ 0xdc0c │ │ │ │ + rsceq sp, ip, #180, 28 @ 0xb40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 13e4a4 <__cxa_atexit@plt+0x131684> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 13e4a8 <__cxa_atexit@plt+0x131688> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b 90614 <__cxa_atexit@plt+0x837f4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movweq r8, #56200 @ 0xdb88 │ │ │ │ + movweq r7, #56216 @ 0xdb98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 13e4d8 <__cxa_atexit@plt+0x1316b8> │ │ │ │ str r8, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 13e4dc <__cxa_atexit@plt+0x1316bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movweq r8, #56148 @ 0xdb54 │ │ │ │ + movweq r7, #56164 @ 0xdb64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ - rsceq lr, ip, #44, 28 @ 0x2c0 │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ + rsceq sp, ip, #44, 28 @ 0x2c0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13e590 <__cxa_atexit@plt+0x131770> │ │ │ │ ldr r7, [pc, #156] @ 13e5b8 <__cxa_atexit@plt+0x131798> │ │ │ │ @@ -312801,20 +312801,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - rsceq lr, ip, #160, 26 @ 0x2800 │ │ │ │ + rsceq sp, ip, #160, 26 @ 0x2800 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - movweq r8, #57128 @ 0xdf28 │ │ │ │ - rsceq lr, ip, #96, 26 @ 0x1800 │ │ │ │ + movweq r7, #57144 @ 0xdf38 │ │ │ │ + rsceq sp, ip, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13e628 <__cxa_atexit@plt+0x131808> │ │ │ │ @@ -312832,17 +312832,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ stm r8, {r0, r1, lr} │ │ │ │ str r3, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - movweq r8, #56948 @ 0xde74 │ │ │ │ + movweq r7, #56964 @ 0xde84 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13e6c0 <__cxa_atexit@plt+0x1318a0> │ │ │ │ ldr r7, [pc, #116] @ 13e6d0 <__cxa_atexit@plt+0x1318b0> │ │ │ │ @@ -312862,29 +312862,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ str r1, [r5] │ │ │ │ ldr r5, [pc, #60] @ 13e6dc <__cxa_atexit@plt+0x1318bc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 13e6e0 <__cxa_atexit@plt+0x1318c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - movweq r8, #55684 @ 0xd984 │ │ │ │ - rsceq lr, ip, #120, 24 @ 0x7800 │ │ │ │ + movweq r7, #55700 @ 0xd994 │ │ │ │ + rsceq sp, ip, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 13e734 <__cxa_atexit@plt+0x131914> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -312894,40 +312894,40 @@ │ │ │ │ ldr r2, [pc, #36] @ 13e738 <__cxa_atexit@plt+0x131918> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #24] @ 13e73c <__cxa_atexit@plt+0x13191c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - movweq r8, #55552 @ 0xd900 │ │ │ │ + movweq r7, #55568 @ 0xd910 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #24] @ 13e770 <__cxa_atexit@plt+0x131950> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 13e774 <__cxa_atexit@plt+0x131954> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movweq r8, #55484 @ 0xd8bc │ │ │ │ + movweq r7, #55500 @ 0xd8cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 13e82c <__cxa_atexit@plt+0x131a0c> │ │ │ │ ldr r3, [pc, #156] @ 13e848 <__cxa_atexit@plt+0x131a28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -312953,33 +312953,33 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ str r1, [r5] │ │ │ │ ldr r5, [pc, #76] @ 13e858 <__cxa_atexit@plt+0x131a38> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 13e85c <__cxa_atexit@plt+0x131a3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - movweq r8, #55404 @ 0xd86c │ │ │ │ + movweq r7, #55420 @ 0xd87c │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - movweq r8, #55320 @ 0xd818 │ │ │ │ - rsceq lr, ip, #0, 22 │ │ │ │ + movweq r7, #55336 @ 0xd828 │ │ │ │ + rsceq sp, ip, #0, 22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ mov r1, r7 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -313028,17 +313028,17 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - movweq r8, #55172 @ 0xd784 │ │ │ │ + movweq r7, #55188 @ 0xd794 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -313063,15 +313063,15 @@ │ │ │ │ b 13bb9c <__cxa_atexit@plt+0x12ed7c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -313106,17 +313106,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 13ea80 <__cxa_atexit@plt+0x131c60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - movweq r8, #54892 @ 0xd66c │ │ │ │ - movweq r8, #54800 @ 0xd610 │ │ │ │ - rsceq lr, ip, #220, 16 @ 0xdc0000 │ │ │ │ + movweq r7, #54908 @ 0xd67c │ │ │ │ + movweq r7, #54816 @ 0xd620 │ │ │ │ + rsceq sp, ip, #220, 16 @ 0xdc0000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 13eb14 <__cxa_atexit@plt+0x131cf4> │ │ │ │ ldr r3, [pc, #128] @ 13eb24 <__cxa_atexit@plt+0x131d04> │ │ │ │ @@ -313151,16 +313151,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 13eb2c <__cxa_atexit@plt+0x131d0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - rsceq lr, ip, #44, 16 @ 0x2c0000 │ │ │ │ - movweq r8, #54584 @ 0xd538 │ │ │ │ + rsceq sp, ip, #44, 16 @ 0x2c0000 │ │ │ │ + movweq r7, #54600 @ 0xd548 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 13eb74 <__cxa_atexit@plt+0x131d54> │ │ │ │ mov r3, r7 │ │ │ │ @@ -313177,15 +313177,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - movweq r8, #54460 @ 0xd4bc │ │ │ │ + movweq r7, #54476 @ 0xd4cc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [pc, #200] @ 13ec78 <__cxa_atexit@plt+0x131e58> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ mov r1, r5 │ │ │ │ @@ -313217,15 +313217,15 @@ │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r7, [pc, #96] @ 13ec88 <__cxa_atexit@plt+0x131e68> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, sl │ │ │ │ - b 3fc038 <__cxa_atexit@plt+0x3ef218> │ │ │ │ + b 3dc290 <__cxa_atexit@plt+0x3cf470> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 13ec90 <__cxa_atexit@plt+0x131e70> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -313236,19 +313236,19 @@ │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r1 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xffffcd14 │ │ │ │ - movweq r8, #54320 @ 0xd430 │ │ │ │ + movweq r7, #54336 @ 0xd440 │ │ │ │ @ instruction: 0xffffcd58 │ │ │ │ - movweq r8, #54736 @ 0xd5d0 │ │ │ │ - rsceq lr, ip, #52, 6 @ 0xd0000000 │ │ │ │ - movweq r8, #54244 @ 0xd3e4 │ │ │ │ + movweq r7, #54752 @ 0xd5e0 │ │ │ │ + rsceq sp, ip, #52, 6 @ 0xd0000000 │ │ │ │ + movweq r7, #54260 @ 0xd3f4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 13ed20 <__cxa_atexit@plt+0x131f00> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -313314,22 +313314,22 @@ │ │ │ │ ldr r6, [pc, #32] @ 13edc4 <__cxa_atexit@plt+0x131fa4> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - movweq r8, #53940 @ 0xd2b4 │ │ │ │ - movweq r8, #55208 @ 0xd7a8 │ │ │ │ - movweq r8, #54172 @ 0xd39c │ │ │ │ - movweq r8, #54180 @ 0xd3a4 │ │ │ │ + movweq r7, #53956 @ 0xd2c4 │ │ │ │ + movweq r7, #55224 @ 0xd7b8 │ │ │ │ + movweq r7, #54188 @ 0xd3ac │ │ │ │ + movweq r7, #54196 @ 0xd3b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ str r8, [r5, #-4] │ │ │ │ @@ -313356,18 +313356,18 @@ │ │ │ │ str r9, [r3, #20] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 13ee70 <__cxa_atexit@plt+0x132050> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - movweq r8, #54904 @ 0xd678 │ │ │ │ - movweq r8, #53868 @ 0xd26c │ │ │ │ - movweq r8, #53876 @ 0xd274 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + movweq r7, #54920 @ 0xd688 │ │ │ │ + movweq r7, #53884 @ 0xd27c │ │ │ │ + movweq r7, #53892 @ 0xd284 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 13eeb4 <__cxa_atexit@plt+0x132094> │ │ │ │ @@ -313385,30 +313385,30 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - movweq r8, #53628 @ 0xd17c │ │ │ │ + movweq r7, #53644 @ 0xd18c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13ef08 <__cxa_atexit@plt+0x1320e8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 13ef10 <__cxa_atexit@plt+0x1320f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 13ef20 <__cxa_atexit@plt+0x132100> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r8, #53532 @ 0xd11c │ │ │ │ + movweq r7, #53548 @ 0xd12c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 13efb4 <__cxa_atexit@plt+0x132194> │ │ │ │ ldr r3, [pc, #168] @ 13efdc <__cxa_atexit@plt+0x1321bc> │ │ │ │ @@ -313450,19 +313450,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - rsceq lr, ip, #144, 6 @ 0x40000002 │ │ │ │ + rsceq sp, ip, #144, 6 @ 0x40000002 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - movweq r8, #53472 @ 0xd0e0 │ │ │ │ + movweq r7, #53488 @ 0xd0f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 13f050 <__cxa_atexit@plt+0x132230> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -313487,17 +313487,17 @@ │ │ │ │ bic r7, r2, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - movweq r8, #53280 @ 0xd020 │ │ │ │ + movweq r7, #53296 @ 0xd030 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13f108 <__cxa_atexit@plt+0x1322e8> │ │ │ │ ldr r1, [pc, #124] @ 13f110 <__cxa_atexit@plt+0x1322f0> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -313520,27 +313520,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ str r1, [r5] │ │ │ │ ldr r5, [pc, #56] @ 13f120 <__cxa_atexit@plt+0x132300> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - movweq r7, #57200 @ 0xdf70 │ │ │ │ + movweq r6, #57216 @ 0xdf80 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - movweq r7, #57148 @ 0xdf3c │ │ │ │ + movweq r6, #57164 @ 0xdf4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 13f174 <__cxa_atexit@plt+0x132354> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -313550,34 +313550,34 @@ │ │ │ │ ldr r2, [pc, #36] @ 13f178 <__cxa_atexit@plt+0x132358> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #24] @ 13f17c <__cxa_atexit@plt+0x13235c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - movweq r7, #57024 @ 0xdec0 │ │ │ │ + movweq r6, #57040 @ 0xded0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #24] @ 13f1b0 <__cxa_atexit@plt+0x132390> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 13f1b4 <__cxa_atexit@plt+0x132394> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movweq r7, #56956 @ 0xde7c │ │ │ │ + movweq r6, #56972 @ 0xde8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b 13ef20 <__cxa_atexit@plt+0x132100> │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -313609,33 +313609,33 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ str r1, [r5] │ │ │ │ ldr r5, [pc, #76] @ 13f298 <__cxa_atexit@plt+0x132478> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 13f29c <__cxa_atexit@plt+0x13247c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - movweq r7, #56876 @ 0xde2c │ │ │ │ + movweq r6, #56892 @ 0xde3c │ │ │ │ @ instruction: 0xfffff4dc │ │ │ │ @ instruction: 0xfffff524 │ │ │ │ @ instruction: 0xfffff540 │ │ │ │ - movweq r7, #56792 @ 0xddd8 │ │ │ │ - rsceq lr, ip, #192 @ 0xc0 │ │ │ │ + movweq r6, #56808 @ 0xdde8 │ │ │ │ + rsceq sp, ip, #192 @ 0xc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13f344 <__cxa_atexit@plt+0x132524> │ │ │ │ ldr r6, [pc, #160] @ 13f360 <__cxa_atexit@plt+0x132540> │ │ │ │ @@ -313675,15 +313675,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ @@ -313709,15 +313709,15 @@ │ │ │ │ b 13bb9c <__cxa_atexit@plt+0x12ed7c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -313754,16 +313754,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 13f49c <__cxa_atexit@plt+0x13267c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - movweq r7, #56324 @ 0xdc04 │ │ │ │ - rsceq sp, ip, #196, 28 @ 0xc40 │ │ │ │ + movweq r6, #56340 @ 0xdc14 │ │ │ │ + rsceq ip, ip, #196, 28 @ 0xc40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ mov r8, r6 │ │ │ │ and r6, r3, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -313803,15 +313803,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2] │ │ │ │ str r1, [r5] │ │ │ │ ldr r5, [pc, #260] @ 13f658 <__cxa_atexit@plt+0x132838> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r6, [pc, #204] @ 13f634 <__cxa_atexit@plt+0x132814> │ │ │ │ tst r7, #3 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ beq 13f5d0 <__cxa_atexit@plt+0x1327b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #12 │ │ │ │ @@ -313847,35 +313847,35 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #68] @ 13f65c <__cxa_atexit@plt+0x13283c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #7 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ andeq r0, r0, r0, lsl #8 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ @ instruction: 0xfffff1d4 │ │ │ │ @ instruction: 0xfffff21c │ │ │ │ @ instruction: 0xfffff238 │ │ │ │ - movweq r7, #56016 @ 0xdad0 │ │ │ │ - rsceq sp, ip, #36, 26 @ 0x900 │ │ │ │ + movweq r6, #56032 @ 0xdae0 │ │ │ │ + rsceq ip, ip, #36, 26 @ 0x900 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #184] @ 13f72c <__cxa_atexit@plt+0x13290c> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -313904,15 +313904,15 @@ │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r5, [pc, #88] @ 13f73c <__cxa_atexit@plt+0x13291c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 3fc038 <__cxa_atexit@plt+0x3ef218> │ │ │ │ + b 3dc290 <__cxa_atexit@plt+0x3cf470> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 13f744 <__cxa_atexit@plt+0x132924> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -313921,19 +313921,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffc258 │ │ │ │ - movweq r7, #55668 @ 0xd974 │ │ │ │ + movweq r6, #55684 @ 0xd984 │ │ │ │ @ instruction: 0xffffc29c │ │ │ │ - movweq r7, #56088 @ 0xdb18 │ │ │ │ - rsceq sp, ip, #124, 16 @ 0x7c0000 │ │ │ │ - movweq r7, #55596 @ 0xd92c │ │ │ │ + movweq r6, #56104 @ 0xdb28 │ │ │ │ + rsceq ip, ip, #124, 16 @ 0x7c0000 │ │ │ │ + movweq r6, #55612 @ 0xd93c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 13f7e8 <__cxa_atexit@plt+0x1329c8> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ mov r2, r5 │ │ │ │ @@ -314006,23 +314006,23 @@ │ │ │ │ ldr r6, [pc, #32] @ 13f894 <__cxa_atexit@plt+0x132a74> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ - movweq r7, #55272 @ 0xd7e8 │ │ │ │ - movweq r7, #56196 @ 0xdb84 │ │ │ │ - movweq r7, #56556 @ 0xdcec │ │ │ │ - movweq r7, #55512 @ 0xd8d8 │ │ │ │ - movweq r7, #55508 @ 0xd8d4 │ │ │ │ + movweq r6, #55288 @ 0xd7f8 │ │ │ │ + movweq r6, #56212 @ 0xdb94 │ │ │ │ + movweq r6, #56572 @ 0xdcfc │ │ │ │ + movweq r6, #55528 @ 0xd8e8 │ │ │ │ + movweq r6, #55524 @ 0xd8e4 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5, #12] │ │ │ │ bne 13f8ec <__cxa_atexit@plt+0x132acc> │ │ │ │ mov r2, r7 │ │ │ │ @@ -314039,15 +314039,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - movweq r7, #55108 @ 0xd744 │ │ │ │ + movweq r6, #55124 @ 0xd754 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 13f988 <__cxa_atexit@plt+0x132b68> │ │ │ │ @@ -314072,15 +314072,15 @@ │ │ │ │ b 13bb9c <__cxa_atexit@plt+0x12ed7c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff73c │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [pc, #16] @ 13f9c4 <__cxa_atexit@plt+0x132ba4> │ │ │ │ @@ -314110,15 +314110,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movweq r7, #54824 @ 0xd628 │ │ │ │ + movweq r6, #54840 @ 0xd638 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [pc, #200] @ 13fb0c <__cxa_atexit@plt+0x132cec> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r1, r5 │ │ │ │ @@ -314150,15 +314150,15 @@ │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r7, [pc, #96] @ 13fb1c <__cxa_atexit@plt+0x132cfc> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, sl │ │ │ │ - b 3fc038 <__cxa_atexit@plt+0x3ef218> │ │ │ │ + b 3dc290 <__cxa_atexit@plt+0x3cf470> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 13fb24 <__cxa_atexit@plt+0x132d04> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -314169,19 +314169,19 @@ │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r1 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xffffbe80 │ │ │ │ - movweq r7, #54684 @ 0xd59c │ │ │ │ + movweq r6, #54700 @ 0xd5ac │ │ │ │ @ instruction: 0xffffbec4 │ │ │ │ - movweq r7, #55100 @ 0xd73c │ │ │ │ - rsceq sp, ip, #160, 8 @ 0xa0000000 │ │ │ │ - movweq r7, #54608 @ 0xd550 │ │ │ │ + movweq r6, #55116 @ 0xd74c │ │ │ │ + rsceq ip, ip, #160, 8 @ 0xa0000000 │ │ │ │ + movweq r6, #54624 @ 0xd560 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ add r3, r5, #4 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 13fbd0 <__cxa_atexit@plt+0x132db0> │ │ │ │ @@ -314254,23 +314254,23 @@ │ │ │ │ ldr r6, [pc, #32] @ 13fc74 <__cxa_atexit@plt+0x132e54> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - movweq r7, #54280 @ 0xd408 │ │ │ │ - movweq r7, #55196 @ 0xd79c │ │ │ │ - movweq r7, #55556 @ 0xd904 │ │ │ │ - movweq r7, #54512 @ 0xd4f0 │ │ │ │ - movweq r7, #54508 @ 0xd4ec │ │ │ │ + movweq r6, #54296 @ 0xd418 │ │ │ │ + movweq r6, #55212 @ 0xd7ac │ │ │ │ + movweq r6, #55572 @ 0xd914 │ │ │ │ + movweq r6, #54528 @ 0xd500 │ │ │ │ + movweq r6, #54524 @ 0xd4fc │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ str r8, [r5] │ │ │ │ @@ -314303,19 +314303,19 @@ │ │ │ │ str r0, [r3, #32] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 13fd40 <__cxa_atexit@plt+0x132f20> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - movweq r7, #54864 @ 0xd650 │ │ │ │ - movweq r7, #55224 @ 0xd7b8 │ │ │ │ - movweq r7, #54180 @ 0xd3a4 │ │ │ │ - movweq r7, #54176 @ 0xd3a0 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + movweq r6, #54880 @ 0xd660 │ │ │ │ + movweq r6, #55240 @ 0xd7c8 │ │ │ │ + movweq r6, #54196 @ 0xd3b4 │ │ │ │ + movweq r6, #54192 @ 0xd3b0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5, #12] │ │ │ │ bne 13fd84 <__cxa_atexit@plt+0x132f64> │ │ │ │ @@ -314333,15 +314333,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - movweq r7, #53932 @ 0xd2ac │ │ │ │ + movweq r6, #53948 @ 0xd2bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13fdf4 <__cxa_atexit@plt+0x132fd4> │ │ │ │ ldr r2, [pc, #56] @ 13fdfc <__cxa_atexit@plt+0x132fdc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -314352,20 +314352,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 13fe04 <__cxa_atexit@plt+0x132fe4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq sp, ip, #140, 10 @ 0x23000000 │ │ │ │ - movweq r7, #53828 @ 0xd244 │ │ │ │ - movweq r7, #53924 @ 0xd2a4 │ │ │ │ + rsceq ip, ip, #140, 10 @ 0x23000000 │ │ │ │ + movweq r6, #53844 @ 0xd254 │ │ │ │ + movweq r6, #53940 @ 0xd2b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 13fe74 <__cxa_atexit@plt+0x133054> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -314384,25 +314384,25 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ ldr r0, [pc, #56] @ 13fe98 <__cxa_atexit@plt+0x133078> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r7, #53720 @ 0xd1d8 │ │ │ │ - movweq r7, #53824 @ 0xd240 │ │ │ │ - movweq r7, #53796 @ 0xd224 │ │ │ │ + movweq r6, #53736 @ 0xd1e8 │ │ │ │ + movweq r6, #53840 @ 0xd250 │ │ │ │ + movweq r6, #53812 @ 0xd234 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13fedc <__cxa_atexit@plt+0x1330bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -314413,16 +314413,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 9329c <__cxa_atexit@plt+0x8647c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r7, #53592 @ 0xd158 │ │ │ │ - movweq r7, #53692 @ 0xd1bc │ │ │ │ + movweq r6, #53608 @ 0xd168 │ │ │ │ + movweq r6, #53708 @ 0xd1cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov sl, r8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13ff84 <__cxa_atexit@plt+0x133164> │ │ │ │ @@ -314468,16 +314468,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff554 │ │ │ │ - movweq r7, #53500 @ 0xd0fc │ │ │ │ - rsceq sp, ip, #164, 6 @ 0x90000002 │ │ │ │ + movweq r6, #53516 @ 0xd10c │ │ │ │ + rsceq ip, ip, #164, 6 @ 0x90000002 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14005c <__cxa_atexit@plt+0x13323c> │ │ │ │ ldr r3, [pc, #156] @ 140080 <__cxa_atexit@plt+0x133260> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -314506,28 +314506,28 @@ │ │ │ │ str r2, [r6, #24] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ str lr, [r0, #16]! │ │ │ │ str r9, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ - b 3fbec0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ + b 3dc118 <__cxa_atexit@plt+0x3cf2f8> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - movweq r7, #53252 @ 0xd004 │ │ │ │ + movweq r6, #53268 @ 0xd014 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 140100 <__cxa_atexit@plt+0x1332e0> │ │ │ │ @@ -314547,36 +314547,36 @@ │ │ │ │ str r9, [r5] │ │ │ │ str lr, [r0, #16]! │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r0, [r5, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbec0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ + b 3dc118 <__cxa_atexit@plt+0x3cf2f8> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - movweq r6, #57180 @ 0xdf5c │ │ │ │ + movweq r5, #57196 @ 0xdf6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 140148 <__cxa_atexit@plt+0x133328> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 140150 <__cxa_atexit@plt+0x133330> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9322c <__cxa_atexit@plt+0x8640c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r6, #57056 @ 0xdee0 │ │ │ │ + movweq r5, #57072 @ 0xdef0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1401a4 <__cxa_atexit@plt+0x133384> │ │ │ │ ldr r2, [pc, #60] @ 1401ac <__cxa_atexit@plt+0x13338c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -314592,15 +314592,15 @@ │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 931ac <__cxa_atexit@plt+0x8638c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - movweq r6, #56980 @ 0xde94 │ │ │ │ + movweq r5, #56996 @ 0xdea4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14023c <__cxa_atexit@plt+0x13341c> │ │ │ │ @@ -314626,22 +314626,22 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - movweq r6, #56876 @ 0xde2c │ │ │ │ + movweq r5, #56892 @ 0xde3c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 14029c <__cxa_atexit@plt+0x13347c> │ │ │ │ @@ -314657,15 +314657,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1402b4 <__cxa_atexit@plt+0x133494> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq sp, ip, #184 @ 0xb8 │ │ │ │ + rsceq ip, ip, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -314685,58 +314685,58 @@ │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ beq 140328 <__cxa_atexit@plt+0x133508> │ │ │ │ cmp r3, #2 │ │ │ │ bne 140330 <__cxa_atexit@plt+0x133510> │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 140358 <__cxa_atexit@plt+0x133538> │ │ │ │ ldr r3, [pc, #56] @ 140378 <__cxa_atexit@plt+0x133558> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 931ac <__cxa_atexit@plt+0x8638c> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #20] @ 140374 <__cxa_atexit@plt+0x133554> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - rsceq ip, ip, #220, 22 @ 0x37000 │ │ │ │ + rsceq fp, ip, #220, 22 @ 0x37000 │ │ │ │ @ instruction: 0xffffafcc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1403a0 <__cxa_atexit@plt+0x133580> │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1403bc <__cxa_atexit@plt+0x13359c> │ │ │ │ ldr r3, [pc, #32] @ 1403d4 <__cxa_atexit@plt+0x1335b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 931ac <__cxa_atexit@plt+0x8638c> │ │ │ │ ldr r7, [pc, #12] @ 1403d0 <__cxa_atexit@plt+0x1335b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, ip, #120, 22 @ 0x1e000 │ │ │ │ + rsceq fp, ip, #120, 22 @ 0x1e000 │ │ │ │ @ instruction: 0xffffaf58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 140408 <__cxa_atexit@plt+0x1335e8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -314744,15 +314744,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 140410 <__cxa_atexit@plt+0x1335f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 140420 <__cxa_atexit@plt+0x133600> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r6, #56348 @ 0xdc1c │ │ │ │ + movweq r5, #56364 @ 0xdc2c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1404b4 <__cxa_atexit@plt+0x133694> │ │ │ │ ldr r3, [pc, #168] @ 1404dc <__cxa_atexit@plt+0x1336bc> │ │ │ │ @@ -314794,19 +314794,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - rsceq ip, ip, #40, 30 @ 0xa0 │ │ │ │ + rsceq fp, ip, #40, 30 @ 0xa0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - movweq r6, #56288 @ 0xdbe0 │ │ │ │ + movweq r5, #56304 @ 0xdbf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 140550 <__cxa_atexit@plt+0x133730> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -314831,17 +314831,17 @@ │ │ │ │ bic r7, r2, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - movweq r6, #56096 @ 0xdb20 │ │ │ │ + movweq r5, #56112 @ 0xdb30 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -314854,16 +314854,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1405cc <__cxa_atexit@plt+0x1337ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r6, #57060 @ 0xdee4 │ │ │ │ - rsceq ip, ip, #44, 28 @ 0x2c0 │ │ │ │ + movweq r5, #57076 @ 0xdef4 │ │ │ │ + rsceq fp, ip, #44, 28 @ 0x2c0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 14065c <__cxa_atexit@plt+0x13383c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -314909,20 +314909,20 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, lr │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #12 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r3] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r6, #55836 @ 0xda1c │ │ │ │ - rsceq ip, ip, #216, 26 @ 0x3600 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r5, #55852 @ 0xda2c │ │ │ │ + rsceq fp, ip, #216, 26 @ 0x3600 │ │ │ │ muleq r0, r0, r6 │ │ │ │ - rsceq ip, ip, #124, 26 @ 0x1f00 │ │ │ │ - rsceq ip, ip, #124, 26 @ 0x1f00 │ │ │ │ + rsceq fp, ip, #124, 26 @ 0x1f00 │ │ │ │ + rsceq fp, ip, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r0, ip, asr r7 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -314942,44 +314942,44 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ str r1, [r5] │ │ │ │ ldr r5, [pc, #44] @ 14074c <__cxa_atexit@plt+0x13392c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - movweq r6, #55584 @ 0xd920 │ │ │ │ + movweq r5, #55600 @ 0xd930 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - movweq r6, #55556 @ 0xd904 │ │ │ │ + movweq r5, #55572 @ 0xd914 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #24] @ 140780 <__cxa_atexit@plt+0x133960> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 140784 <__cxa_atexit@plt+0x133964> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movweq r6, #55468 @ 0xd8ac │ │ │ │ + movweq r5, #55484 @ 0xd8bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1407ec <__cxa_atexit@plt+0x1339cc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 1407f4 <__cxa_atexit@plt+0x1339d4> │ │ │ │ @@ -314990,20 +314990,20 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ 1407fc <__cxa_atexit@plt+0x1339dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r6, #55384 @ 0xd858 │ │ │ │ - movweq r6, #55404 @ 0xd86c │ │ │ │ - movweq r6, #55464 @ 0xd8a8 │ │ │ │ + movweq r5, #55400 @ 0xd868 │ │ │ │ + movweq r5, #55420 @ 0xd87c │ │ │ │ + movweq r5, #55480 @ 0xd8b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 14086c <__cxa_atexit@plt+0x133a4c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -315022,25 +315022,25 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ ldr r0, [pc, #56] @ 140890 <__cxa_atexit@plt+0x133a70> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r6, #55264 @ 0xd7e0 │ │ │ │ - movweq r6, #55348 @ 0xd834 │ │ │ │ - movweq r6, #55340 @ 0xd82c │ │ │ │ + movweq r5, #55280 @ 0xd7f0 │ │ │ │ + movweq r5, #55364 @ 0xd844 │ │ │ │ + movweq r5, #55356 @ 0xd83c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1408d4 <__cxa_atexit@plt+0x133ab4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -315051,16 +315051,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 9329c <__cxa_atexit@plt+0x8647c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r6, #55136 @ 0xd760 │ │ │ │ - movweq r6, #55236 @ 0xd7c4 │ │ │ │ + movweq r5, #55152 @ 0xd770 │ │ │ │ + movweq r5, #55252 @ 0xd7d4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub ip, r5, #28 │ │ │ │ cmp fp, ip │ │ │ │ bhi 14097c <__cxa_atexit@plt+0x133b5c> │ │ │ │ ldr lr, [pc, #128] @ 140984 <__cxa_atexit@plt+0x133b64> │ │ │ │ @@ -315147,15 +315147,15 @@ │ │ │ │ str r9, [r5, #4] │ │ │ │ b 13d5e0 <__cxa_atexit@plt+0x1307c0> │ │ │ │ ldr r7, [pc, #12] @ 140a5c <__cxa_atexit@plt+0x133c3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq ip, ip, #204, 16 @ 0xcc0000 │ │ │ │ + rsceq fp, ip, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 140af0 <__cxa_atexit@plt+0x133cd0> │ │ │ │ ldr r3, [pc, #152] @ 140b14 <__cxa_atexit@plt+0x133cf4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -315183,28 +315183,28 @@ │ │ │ │ str r9, [r6, #28] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ stmib r5, {r0, r6} │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbec0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ + b 3dc118 <__cxa_atexit@plt+0x3cf2f8> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - movweq r6, #54620 @ 0xd55c │ │ │ │ + movweq r5, #54636 @ 0xd56c │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r0, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 140b94 <__cxa_atexit@plt+0x133d74> │ │ │ │ @@ -315224,36 +315224,36 @@ │ │ │ │ str r9, [r0, #28] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r2, [r0, #24] │ │ │ │ - b 3fbec0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ + b 3dc118 <__cxa_atexit@plt+0x3cf2f8> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - movweq r6, #54456 @ 0xd4b8 │ │ │ │ + movweq r5, #54472 @ 0xd4c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 140bdc <__cxa_atexit@plt+0x133dbc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 140be4 <__cxa_atexit@plt+0x133dc4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9322c <__cxa_atexit@plt+0x8640c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r6, #54348 @ 0xd44c │ │ │ │ + movweq r5, #54364 @ 0xd45c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 140ca8 <__cxa_atexit@plt+0x133e88> │ │ │ │ @@ -315310,26 +315310,26 @@ │ │ │ │ ldr r7, [pc, #56] @ 140d0c <__cxa_atexit@plt+0x133eec> │ │ │ │ mov r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, sl │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #20] @ 140d08 <__cxa_atexit@plt+0x133ee8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ - rsceq ip, ip, #72, 4 @ 0x80000004 │ │ │ │ + rsceq fp, ip, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rsceq ip, ip, #64, 14 @ 0x1000000 │ │ │ │ + rsceq fp, ip, #64, 14 @ 0x1000000 │ │ │ │ @ instruction: 0xffffa670 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -315349,15 +315349,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ b 931ac <__cxa_atexit@plt+0x8638c> │ │ │ │ ldr r3, [pc, #24] @ 140d90 <__cxa_atexit@plt+0x133f70> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -315386,22 +315386,22 @@ │ │ │ │ add lr, r3, #20 │ │ │ │ str r0, [r5, #4] │ │ │ │ str r2, [r3, #44] @ 0x2c │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #16] │ │ │ │ stm lr, {r2, r3, r9} │ │ │ │ str r1, [r3, #32] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - movweq r6, #53836 @ 0xd24c │ │ │ │ + movweq r5, #53852 @ 0xd25c │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -315425,22 +315425,22 @@ │ │ │ │ stm lr, {r2, r8, r9} │ │ │ │ b 931ac <__cxa_atexit@plt+0x8638c> │ │ │ │ ldr r3, [pc, #44] @ 140ed4 <__cxa_atexit@plt+0x1340b4> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #16] @ 140ed0 <__cxa_atexit@plt+0x1340b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff764 │ │ │ │ - rsceq ip, ip, #124 @ 0x7c │ │ │ │ + rsceq fp, ip, #124 @ 0x7c │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xffffa474 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -315456,31 +315456,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 140f34 <__cxa_atexit@plt+0x134114> │ │ │ │ ldr r3, [pc, #44] @ 140f50 <__cxa_atexit@plt+0x134130> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movweq r6, #53520 @ 0xd110 │ │ │ │ + movweq r5, #53536 @ 0xd120 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 140f74 <__cxa_atexit@plt+0x134154> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -315492,16 +315492,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 140fc8 <__cxa_atexit@plt+0x1341a8> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ - movweq r6, #53732 @ 0xd1e4 │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ + movweq r5, #53748 @ 0xd1f4 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 141034 <__cxa_atexit@plt+0x134214> │ │ │ │ ldr r1, [pc, #84] @ 14103c <__cxa_atexit@plt+0x13421c> │ │ │ │ @@ -315516,53 +315516,53 @@ │ │ │ │ beq 141024 <__cxa_atexit@plt+0x134204> │ │ │ │ ldr r7, [r2, #3] │ │ │ │ ldr r3, [pc, #48] @ 141044 <__cxa_atexit@plt+0x134224> │ │ │ │ cmp r7, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ addle r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - movweq r6, #53288 @ 0xd028 │ │ │ │ - movweq r6, #53752 @ 0xd1f8 │ │ │ │ + movweq r5, #53304 @ 0xd038 │ │ │ │ + movweq r5, #53768 @ 0xd208 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [pc, #20] @ 141070 <__cxa_atexit@plt+0x134250> │ │ │ │ cmp r7, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ addle r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - movweq r6, #53680 @ 0xd1b0 │ │ │ │ + movweq r5, #53696 @ 0xd1c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1410ac <__cxa_atexit@plt+0x13428c> │ │ │ │ ldr r2, [pc, #36] @ 1410b4 <__cxa_atexit@plt+0x134294> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 1410b8 <__cxa_atexit@plt+0x134298> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r5, #57224 @ 0xdf88 │ │ │ │ - movweq r5, #57224 @ 0xdf88 │ │ │ │ + movweq r4, #57240 @ 0xdf98 │ │ │ │ + movweq r4, #57240 @ 0xdf98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 14112c <__cxa_atexit@plt+0x13430c> │ │ │ │ ldr r1, [pc, #88] @ 141134 <__cxa_atexit@plt+0x134314> │ │ │ │ @@ -315586,15 +315586,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - movweq r6, #53444 @ 0xd0c4 │ │ │ │ + movweq r5, #53460 @ 0xd0d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14116c <__cxa_atexit@plt+0x13434c> │ │ │ │ ldr r3, [pc, #32] @ 141178 <__cxa_atexit@plt+0x134358> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -315602,15 +315602,15 @@ │ │ │ │ ldr sl, [r7, #2] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #12 │ │ │ │ b 5e208 <__cxa_atexit@plt+0x513e8> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - movweq r6, #53356 @ 0xd06c │ │ │ │ + movweq r5, #53372 @ 0xd07c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1411dc <__cxa_atexit@plt+0x1343bc> │ │ │ │ add r3, r7, #8 │ │ │ │ @@ -315631,15 +315631,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movweq r5, #56936 @ 0xde68 │ │ │ │ + movweq r4, #56952 @ 0xde78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 141218 <__cxa_atexit@plt+0x1343f8> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -315708,20 +315708,20 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, sl} │ │ │ │ ldr r5, [pc, #28] @ 141334 <__cxa_atexit@plt+0x134514> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc038 <__cxa_atexit@plt+0x3ef218> │ │ │ │ + b 3dc290 <__cxa_atexit@plt+0x3cf470> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movweq r5, #57060 @ 0xdee4 │ │ │ │ + movweq r4, #57076 @ 0xdef4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1413b4 <__cxa_atexit@plt+0x134594> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -315753,19 +315753,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r5, #56444 @ 0xdc7c │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r4, #56460 @ 0xdc8c │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - movweq r5, #56940 @ 0xde6c │ │ │ │ - movweq r5, #56564 @ 0xdcf4 │ │ │ │ + movweq r4, #56956 @ 0xde7c │ │ │ │ + movweq r4, #56580 @ 0xdd04 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14143c <__cxa_atexit@plt+0x13461c> │ │ │ │ ldr r3, [pc, #60] @ 141444 <__cxa_atexit@plt+0x134624> │ │ │ │ @@ -315850,20 +315850,20 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, lr │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #76 @ 0x4c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffa70 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ @ instruction: 0xfffffb38 │ │ │ │ - movweq r5, #56660 @ 0xdd54 │ │ │ │ + movweq r4, #56676 @ 0xdd64 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1415a4 <__cxa_atexit@plt+0x134784> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ @@ -315893,15 +315893,15 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ b 931ac <__cxa_atexit@plt+0x8638c> │ │ │ │ ldr r7, [pc, #12] @ 141604 <__cxa_atexit@plt+0x1347e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq fp, ip, #0, 28 │ │ │ │ + rsceq sl, ip, #0, 28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 141628 <__cxa_atexit@plt+0x134808> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -315915,15 +315915,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 14165c <__cxa_atexit@plt+0x13483c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 94108 <__cxa_atexit@plt+0x872e8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movweq r5, #56888 @ 0xde38 │ │ │ │ + movweq r4, #56904 @ 0xde48 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14169c <__cxa_atexit@plt+0x13487c> │ │ │ │ @@ -315933,15 +315933,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #6 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 141710 <__cxa_atexit@plt+0x1348f0> │ │ │ │ ldr r2, [pc, #100] @ 14172c <__cxa_atexit@plt+0x13490c> │ │ │ │ @@ -315967,18 +315967,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 141738 <__cxa_atexit@plt+0x134918> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq fp, ip, #32, 26 @ 0x800 │ │ │ │ - movweq r5, #55616 @ 0xd940 │ │ │ │ - movweq r5, #55712 @ 0xd9a0 │ │ │ │ - rsceq fp, ip, #212, 24 @ 0xd400 │ │ │ │ + rsceq sl, ip, #32, 26 @ 0x800 │ │ │ │ + movweq r4, #55632 @ 0xd950 │ │ │ │ + movweq r4, #55728 @ 0xd9b0 │ │ │ │ + rsceq sl, ip, #212, 24 @ 0xd400 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1417a4 <__cxa_atexit@plt+0x134984> │ │ │ │ ldr r2, [pc, #100] @ 1417c0 <__cxa_atexit@plt+0x1349a0> │ │ │ │ @@ -316004,18 +316004,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1417cc <__cxa_atexit@plt+0x1349ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq fp, ip, #144, 24 @ 0x9000 │ │ │ │ - movweq r5, #55468 @ 0xd8ac │ │ │ │ - movweq r5, #55564 @ 0xd90c │ │ │ │ - rsceq fp, ip, #64, 24 @ 0x4000 │ │ │ │ + rsceq sl, ip, #144, 24 @ 0x9000 │ │ │ │ + movweq r4, #55484 @ 0xd8bc │ │ │ │ + movweq r4, #55580 @ 0xd91c │ │ │ │ + rsceq sl, ip, #64, 24 @ 0x4000 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 141854 <__cxa_atexit@plt+0x134a34> │ │ │ │ ldr r1, [pc, #108] @ 14185c <__cxa_atexit@plt+0x134a3c> │ │ │ │ @@ -316044,15 +316044,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - movweq r5, #55328 @ 0xd820 │ │ │ │ + movweq r4, #55344 @ 0xd830 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 1418a4 <__cxa_atexit@plt+0x134a84> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ @@ -316089,15 +316089,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 141914 <__cxa_atexit@plt+0x134af4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 86b24 <__cxa_atexit@plt+0x79d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r5, #55064 @ 0xd718 │ │ │ │ + movweq r4, #55080 @ 0xd728 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -316116,15 +316116,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - movweq r5, #55092 @ 0xd734 │ │ │ │ + movweq r4, #55108 @ 0xd744 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -316175,18 +316175,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - movweq r5, #55288 @ 0xd7f8 │ │ │ │ - movweq r5, #55268 @ 0xd7e4 │ │ │ │ - movweq r5, #54912 @ 0xd680 │ │ │ │ - movweq r5, #55212 @ 0xd7ac │ │ │ │ + movweq r4, #55304 @ 0xd808 │ │ │ │ + movweq r4, #55284 @ 0xd7f4 │ │ │ │ + movweq r4, #54928 @ 0xd690 │ │ │ │ + movweq r4, #55228 @ 0xd7bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -316198,20 +316198,20 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 141ad8 <__cxa_atexit@plt+0x134cb8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r5, #54632 @ 0xd568 │ │ │ │ - movweq r5, #54632 @ 0xd568 │ │ │ │ - rsceq fp, ip, #76, 16 @ 0x4c0000 │ │ │ │ + movweq r4, #54648 @ 0xd578 │ │ │ │ + movweq r4, #54648 @ 0xd578 │ │ │ │ + rsceq sl, ip, #76, 16 @ 0x4c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 141b74 <__cxa_atexit@plt+0x134d54> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -316249,52 +316249,52 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - movweq r5, #54528 @ 0xd500 │ │ │ │ + movweq r4, #54544 @ 0xd510 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - movweq r5, #54476 @ 0xd4cc │ │ │ │ - rsceq fp, ip, #132, 14 @ 0x2100000 │ │ │ │ + movweq r4, #54492 @ 0xd4dc │ │ │ │ + rsceq sl, ip, #132, 14 @ 0x2100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 141bd4 <__cxa_atexit@plt+0x134db4> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 141bd8 <__cxa_atexit@plt+0x134db8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b 90614 <__cxa_atexit@plt+0x837f4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movweq r5, #54360 @ 0xd458 │ │ │ │ + movweq r4, #54376 @ 0xd468 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 141c08 <__cxa_atexit@plt+0x134de8> │ │ │ │ str r8, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 141c0c <__cxa_atexit@plt+0x134dec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movweq r5, #54308 @ 0xd424 │ │ │ │ + movweq r4, #54324 @ 0xd434 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b 140420 <__cxa_atexit@plt+0x133600> │ │ │ │ - rsceq fp, ip, #252, 12 @ 0xfc00000 │ │ │ │ + rsceq sl, ip, #252, 12 @ 0xfc00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 141c80 <__cxa_atexit@plt+0x134e60> │ │ │ │ @@ -316312,15 +316312,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq fp, ip, #152, 12 @ 0x9800000 │ │ │ │ + rsceq sl, ip, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 141d34 <__cxa_atexit@plt+0x134f14> │ │ │ │ @@ -316355,30 +316355,30 @@ │ │ │ │ mov r7, sl │ │ │ │ b 1402c0 <__cxa_atexit@plt+0x1334a0> │ │ │ │ ldr r0, [r6, #-11] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #40] @ 141d70 <__cxa_atexit@plt+0x134f50> │ │ │ │ ldr r3, [pc, #40] @ 141d74 <__cxa_atexit@plt+0x134f54> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r3, #2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - movweq r5, #55204 @ 0xd7a4 │ │ │ │ + movweq r4, #55220 @ 0xd7b4 │ │ │ │ @ instruction: 0xffffe5b0 │ │ │ │ - movweq r5, #54376 @ 0xd468 │ │ │ │ - rsceq fp, ip, #20, 12 @ 0x1400000 │ │ │ │ - movweq r5, #54308 @ 0xd424 │ │ │ │ - rsceq fp, ip, #172, 12 @ 0xac00000 │ │ │ │ + movweq r4, #54392 @ 0xd478 │ │ │ │ + rsceq sl, ip, #20, 12 @ 0x1400000 │ │ │ │ + movweq r4, #54324 @ 0xd434 │ │ │ │ + rsceq sl, ip, #172, 12 @ 0xac00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 141de0 <__cxa_atexit@plt+0x134fc0> │ │ │ │ @@ -316404,15 +316404,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - rsceq sl, ip, #16, 30 @ 0x40 │ │ │ │ + rsceq r9, ip, #16, 30 @ 0x40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 141e4c <__cxa_atexit@plt+0x13502c> │ │ │ │ @@ -316468,30 +316468,30 @@ │ │ │ │ b 1402c0 <__cxa_atexit@plt+0x1334a0> │ │ │ │ ldr r0, [r6, #-11] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #40] @ 141f34 <__cxa_atexit@plt+0x135114> │ │ │ │ ldr r3, [pc, #40] @ 141f38 <__cxa_atexit@plt+0x135118> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r3, #1 │ │ │ │ bx r0 │ │ │ │ - rsceq fp, ip, #108, 10 @ 0x1b000000 │ │ │ │ - movweq r5, #54772 @ 0xd5f4 │ │ │ │ + rsceq sl, ip, #108, 10 @ 0x1b000000 │ │ │ │ + movweq r4, #54788 @ 0xd604 │ │ │ │ @ instruction: 0xffffe3f4 │ │ │ │ - movweq r5, #53868 @ 0xd26c │ │ │ │ - rsceq fp, ip, #80, 8 @ 0x50000000 │ │ │ │ - movweq r5, #53792 @ 0xd220 │ │ │ │ - rsceq sl, ip, #140, 26 @ 0x2300 │ │ │ │ + movweq r4, #53884 @ 0xd27c │ │ │ │ + rsceq sl, ip, #80, 8 @ 0x50000000 │ │ │ │ + movweq r4, #53808 @ 0xd230 │ │ │ │ + rsceq r9, ip, #140, 26 @ 0x2300 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 141f78 <__cxa_atexit@plt+0x135158> │ │ │ │ @@ -316501,15 +316501,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ add r8, r3, #1 │ │ │ │ b 5f04c <__cxa_atexit@plt+0x5222c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq sl, ip, #104, 26 @ 0x1a00 │ │ │ │ + rsceq r9, ip, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 141fd0 <__cxa_atexit@plt+0x1351b0> │ │ │ │ @@ -316565,30 +316565,30 @@ │ │ │ │ b 1402c0 <__cxa_atexit@plt+0x1334a0> │ │ │ │ ldr r0, [r6, #-11] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #40] @ 1420b8 <__cxa_atexit@plt+0x135298> │ │ │ │ ldr r3, [pc, #40] @ 1420bc <__cxa_atexit@plt+0x13529c> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r3, #1 │ │ │ │ bx r0 │ │ │ │ - rsceq fp, ip, #228, 6 @ 0x90000003 │ │ │ │ - movweq r5, #54384 @ 0xd470 │ │ │ │ + rsceq sl, ip, #228, 6 @ 0x90000003 │ │ │ │ + movweq r4, #54400 @ 0xd480 │ │ │ │ @ instruction: 0xffffe270 │ │ │ │ - movweq r5, #53480 @ 0xd0e8 │ │ │ │ - rsceq fp, ip, #204, 4 @ 0xc000000c │ │ │ │ - movweq r5, #53404 @ 0xd09c │ │ │ │ - rsceq sl, ip, #8, 24 @ 0x800 │ │ │ │ + movweq r4, #53496 @ 0xd0f8 │ │ │ │ + rsceq sl, ip, #204, 4 @ 0xc000000c │ │ │ │ + movweq r4, #53420 @ 0xd0ac │ │ │ │ + rsceq r9, ip, #8, 24 @ 0x800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1420fc <__cxa_atexit@plt+0x1352dc> │ │ │ │ @@ -316598,15 +316598,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ add r8, r3, #1 │ │ │ │ b 5f04c <__cxa_atexit@plt+0x5222c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq sl, ip, #228, 22 @ 0x39000 │ │ │ │ + rsceq r9, ip, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 142180 <__cxa_atexit@plt+0x135360> │ │ │ │ ldr r1, [pc, #96] @ 14218c <__cxa_atexit@plt+0x13536c> │ │ │ │ @@ -316623,40 +316623,40 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne 142170 <__cxa_atexit@plt+0x135350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ - b 3fc3e0 <__cxa_atexit@plt+0x3ef5c0> │ │ │ │ + b 3dc638 <__cxa_atexit@plt+0x3cf818> │ │ │ │ ldr r7, [pc, #28] @ 142194 <__cxa_atexit@plt+0x135374> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - movweq r4, #57060 @ 0xdee4 │ │ │ │ - movweq r4, #57004 @ 0xdeac │ │ │ │ + movweq r3, #57076 @ 0xdef4 │ │ │ │ + movweq r3, #57020 @ 0xdebc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1421bc <__cxa_atexit@plt+0x13539c> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fc3e0 <__cxa_atexit@plt+0x3ef5c0> │ │ │ │ + b 3dc638 <__cxa_atexit@plt+0x3cf818> │ │ │ │ ldr r7, [pc, #12] @ 1421d0 <__cxa_atexit@plt+0x1353b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movweq r4, #56928 @ 0xde60 │ │ │ │ + movweq r3, #56944 @ 0xde70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14226c <__cxa_atexit@plt+0x13544c> │ │ │ │ ldr r1, [pc, #152] @ 14228c <__cxa_atexit@plt+0x13546c> │ │ │ │ @@ -316683,30 +316683,30 @@ │ │ │ │ add lr, r6, #8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r6, #24] │ │ │ │ stm lr, {r1, r3, r6} │ │ │ │ str r0, [r6, #20] │ │ │ │ sub r7, r2, #11 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - movweq r4, #56860 @ 0xde1c │ │ │ │ + movweq r3, #56876 @ 0xde2c │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - movweq r5, #53820 @ 0xd23c │ │ │ │ + movweq r4, #53836 @ 0xd24c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1422f4 <__cxa_atexit@plt+0x1354d4> │ │ │ │ @@ -316723,17 +316723,17 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - movweq r5, #53676 @ 0xd1ac │ │ │ │ + movweq r4, #53692 @ 0xd1bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 142388 <__cxa_atexit@plt+0x135568> │ │ │ │ ldr r1, [pc, #108] @ 142390 <__cxa_atexit@plt+0x135570> │ │ │ │ ldr r2, [pc, #108] @ 142394 <__cxa_atexit@plt+0x135574> │ │ │ │ @@ -316761,15 +316761,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - movweq r4, #56556 @ 0xdcec │ │ │ │ + movweq r3, #56572 @ 0xdcfc │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 1423d8 <__cxa_atexit@plt+0x1355b8> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ @@ -316792,31 +316792,31 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ - rsceq sl, ip, #176, 16 @ 0xb00000 │ │ │ │ + rsceq r9, ip, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 142444 <__cxa_atexit@plt+0x135624> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 14244c <__cxa_atexit@plt+0x13562c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 13714c <__cxa_atexit@plt+0x12a32c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r4, #56288 @ 0xdbe0 │ │ │ │ - rsceq sl, ip, #108, 16 @ 0x6c0000 │ │ │ │ + movweq r3, #56304 @ 0xdbf0 │ │ │ │ + rsceq r9, ip, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -316835,16 +316835,16 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - movweq r4, #56312 @ 0xdbf8 │ │ │ │ - rsceq sl, ip, #252, 14 @ 0x3f00000 │ │ │ │ + movweq r3, #56328 @ 0xdc08 │ │ │ │ + rsceq r9, ip, #252, 14 @ 0x3f00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -316895,18 +316895,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - movweq r4, #56504 @ 0xdcb8 │ │ │ │ + movweq r3, #56520 @ 0xdcc8 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - movweq r4, #56476 @ 0xdc9c │ │ │ │ - movweq r4, #56428 @ 0xdc6c │ │ │ │ + movweq r3, #56492 @ 0xdcac │ │ │ │ + movweq r3, #56444 @ 0xdc7c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1425fc <__cxa_atexit@plt+0x1357dc> │ │ │ │ ldr lr, [pc, #40] @ 142604 <__cxa_atexit@plt+0x1357e4> │ │ │ │ @@ -316914,15 +316914,15 @@ │ │ │ │ add r7, r7, #7 │ │ │ │ add lr, pc, lr │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -316930,41 +316930,41 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 14263c <__cxa_atexit@plt+0x13581c> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14265c <__cxa_atexit@plt+0x13583c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 142674 <__cxa_atexit@plt+0x135854> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 142694 <__cxa_atexit@plt+0x135874> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - rsceq sl, ip, #152, 26 @ 0x2600 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + rsceq r9, ip, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #24 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 14270c <__cxa_atexit@plt+0x1358ec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -316991,17 +316991,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff6a8 │ │ │ │ - movweq r4, #55608 @ 0xd938 │ │ │ │ + movweq r3, #55624 @ 0xd948 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq sl, ip, #228, 24 @ 0xe400 │ │ │ │ + rsceq r9, ip, #228, 24 @ 0xe400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1427a4 <__cxa_atexit@plt+0x135984> │ │ │ │ @@ -317023,20 +317023,20 @@ │ │ │ │ str sl, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff694 │ │ │ │ @ instruction: 0xfffff7e0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq sl, ip, #32, 24 @ 0x2000 │ │ │ │ - rsceq sl, ip, #88, 24 @ 0x5800 │ │ │ │ + rsceq r9, ip, #32, 24 @ 0x2000 │ │ │ │ + rsceq r9, ip, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 142834 <__cxa_atexit@plt+0x135a14> │ │ │ │ @@ -317059,20 +317059,20 @@ │ │ │ │ str sl, [r5] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff798 │ │ │ │ @ instruction: 0xfffff8d0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq sl, ip, #112, 22 @ 0x1c000 │ │ │ │ - rsceq sl, ip, #184, 22 @ 0x2e000 │ │ │ │ + rsceq r9, ip, #112, 22 @ 0x1c000 │ │ │ │ + rsceq r9, ip, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1428a8 <__cxa_atexit@plt+0x135a88> │ │ │ │ @@ -317088,18 +317088,18 @@ │ │ │ │ str r7, [r5, #12] │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq sl, ip, #24, 22 @ 0x6000 │ │ │ │ + rsceq r9, ip, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14291c <__cxa_atexit@plt+0x135afc> │ │ │ │ @@ -317117,18 +317117,18 @@ │ │ │ │ stm r7, {r0, r2, r9, lr} │ │ │ │ sub r7, r6, #3 │ │ │ │ str r8, [r3, #4] │ │ │ │ str r1, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - movweq r4, #55500 @ 0xd8cc │ │ │ │ - rsceq sl, ip, #8, 22 @ 0x2000 │ │ │ │ + movweq r3, #55516 @ 0xd8dc │ │ │ │ + rsceq r9, ip, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1429a0 <__cxa_atexit@plt+0x135b80> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -317156,15 +317156,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - movweq r4, #54952 @ 0xd6a8 │ │ │ │ + movweq r3, #54968 @ 0xd6b8 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -317173,17 +317173,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r4, #55248 @ 0xd7d0 │ │ │ │ - rsceq sl, ip, #44, 20 @ 0x2c000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r3, #55264 @ 0xd7e0 │ │ │ │ + rsceq r9, ip, #44, 20 @ 0x2c000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 142b10 <__cxa_atexit@plt+0x135cf0> │ │ │ │ @@ -317248,30 +317248,30 @@ │ │ │ │ b 142b20 <__cxa_atexit@plt+0x135d00> │ │ │ │ mov r5, #84 @ 0x54 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - movweq r4, #54732 @ 0xd5cc │ │ │ │ + movweq r3, #54748 @ 0xd5dc │ │ │ │ @ instruction: 0xffffeff8 │ │ │ │ @ instruction: 0xffffeef4 │ │ │ │ - movweq r4, #54676 @ 0xd594 │ │ │ │ - movweq r4, #54712 @ 0xd5b8 │ │ │ │ - movweq r4, #55056 @ 0xd710 │ │ │ │ - movweq r4, #54704 @ 0xd5b0 │ │ │ │ - movweq r4, #55204 @ 0xd7a4 │ │ │ │ - movweq r4, #55204 @ 0xd7a4 │ │ │ │ + movweq r3, #54692 @ 0xd5a4 │ │ │ │ + movweq r3, #54728 @ 0xd5c8 │ │ │ │ + movweq r3, #55072 @ 0xd720 │ │ │ │ + movweq r3, #54720 @ 0xd5c0 │ │ │ │ + movweq r3, #55220 @ 0xd7b4 │ │ │ │ + movweq r3, #55220 @ 0xd7b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 5bb18 <__cxa_atexit@plt+0x4ecf8> │ │ │ │ - rsceq sl, ip, #64, 2 │ │ │ │ + rsceq r9, ip, #64, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r1, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 142c44 <__cxa_atexit@plt+0x135e24> │ │ │ │ @@ -317314,15 +317314,15 @@ │ │ │ │ str r9, [r6, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ str r5, [r6, #8] │ │ │ │ str sl, [r6, #16]! │ │ │ │ mov r9, r6 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -317338,25 +317338,25 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - movweq r4, #54392 @ 0xd478 │ │ │ │ - rsceq sl, ip, #64 @ 0x40 │ │ │ │ - rsceq sl, ip, #124, 14 @ 0x1f00000 │ │ │ │ - movweq r4, #54180 @ 0xd3a4 │ │ │ │ + movweq r3, #54408 @ 0xd488 │ │ │ │ + rsceq r9, ip, #64 @ 0x40 │ │ │ │ + rsceq r9, ip, #124, 14 @ 0x1f00000 │ │ │ │ + movweq r3, #54196 @ 0xd3b4 │ │ │ │ @ instruction: 0xffff44d8 │ │ │ │ @ instruction: 0xffff4340 │ │ │ │ - rsceq sl, ip, #252, 14 @ 0x3f00000 │ │ │ │ + rsceq r9, ip, #252, 14 @ 0x3f00000 │ │ │ │ @ instruction: 0xffff4368 │ │ │ │ - sbceq r2, pc, #10, 28 @ 0xa0 │ │ │ │ - movweq r4, #54280 @ 0xd408 │ │ │ │ - rsceq r9, ip, #236, 30 @ 0x3b0 │ │ │ │ + sbceq r2, pc, #18944 @ 0x4a00 │ │ │ │ + movweq r3, #54296 @ 0xd418 │ │ │ │ + rsceq r8, ip, #236, 30 @ 0x3b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 142d4c <__cxa_atexit@plt+0x135f2c> │ │ │ │ @@ -317382,15 +317382,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r9, [r3, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ str r5, [r3, #8] │ │ │ │ str sl, [r3, #16]! │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ mov r6, r3 │ │ │ │ b 142d5c <__cxa_atexit@plt+0x135f3c> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #36] @ 142d88 <__cxa_atexit@plt+0x135f68> │ │ │ │ ldr r3, [pc, #36] @ 142d8c <__cxa_atexit@plt+0x135f6c> │ │ │ │ ldr r2, [pc, #36] @ 142d90 <__cxa_atexit@plt+0x135f70> │ │ │ │ @@ -317398,36 +317398,36 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add sl, r3, #2 │ │ │ │ add r8, r2, #1 │ │ │ │ bx r0 │ │ │ │ - rsceq r9, ip, #64, 30 @ 0x100 │ │ │ │ - rsceq sl, ip, #132, 12 @ 0x8400000 │ │ │ │ - movweq r4, #53932 @ 0xd2ac │ │ │ │ + rsceq r8, ip, #64, 30 @ 0x100 │ │ │ │ + rsceq r9, ip, #132, 12 @ 0x8400000 │ │ │ │ + movweq r3, #53948 @ 0xd2bc │ │ │ │ @ instruction: 0xffff43c8 │ │ │ │ @ instruction: 0xffff4228 │ │ │ │ - rsceq sl, ip, #224, 12 @ 0xe000000 │ │ │ │ + rsceq r9, ip, #224, 12 @ 0xe000000 │ │ │ │ @ instruction: 0xffff4254 │ │ │ │ - sbceq r2, pc, #62976 @ 0xf600 │ │ │ │ - movweq r4, #54004 @ 0xd2f4 │ │ │ │ + sbceq r2, pc, #55296 @ 0xd800 │ │ │ │ + movweq r3, #54020 @ 0xd304 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ - rsceq r9, ip, #204, 28 @ 0xcc0 │ │ │ │ + rsceq r8, ip, #204, 28 @ 0xcc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -317491,26 +317491,26 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 142ef0 <__cxa_atexit@plt+0x1360d0> │ │ │ │ mov r5, #84 @ 0x54 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - movweq r4, #53864 @ 0xd268 │ │ │ │ - movweq r4, #54180 @ 0xd3a4 │ │ │ │ - movweq r4, #54176 @ 0xd3a0 │ │ │ │ + movweq r3, #53880 @ 0xd278 │ │ │ │ + movweq r3, #54196 @ 0xd3b4 │ │ │ │ + movweq r3, #54192 @ 0xd3b0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - rsceq sl, ip, #120, 10 @ 0x1e000000 │ │ │ │ - movweq r4, #53664 @ 0xd1a0 │ │ │ │ - movweq r4, #54772 @ 0xd5f4 │ │ │ │ - movweq r4, #53752 @ 0xd1f8 │ │ │ │ + rsceq r9, ip, #120, 10 @ 0x1e000000 │ │ │ │ + movweq r3, #53680 @ 0xd1b0 │ │ │ │ + movweq r3, #54788 @ 0xd604 │ │ │ │ + movweq r3, #53768 @ 0xd208 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - movweq r4, #54036 @ 0xd314 │ │ │ │ - rsceq r9, ip, #132, 26 @ 0x2100 │ │ │ │ + movweq r3, #54052 @ 0xd324 │ │ │ │ + rsceq r8, ip, #132, 26 @ 0x2100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r1, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 143000 <__cxa_atexit@plt+0x1361e0> │ │ │ │ @@ -317553,15 +317553,15 @@ │ │ │ │ str r9, [r6, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ str r5, [r6, #8] │ │ │ │ str sl, [r6, #16]! │ │ │ │ mov r9, r6 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -317577,25 +317577,25 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - movweq r4, #53436 @ 0xd0bc │ │ │ │ - rsceq r9, ip, #132, 24 @ 0x8400 │ │ │ │ - rsceq sl, ip, #188, 6 @ 0xf0000002 │ │ │ │ - movweq r3, #57320 @ 0xdfe8 │ │ │ │ + movweq r3, #53452 @ 0xd0cc │ │ │ │ + rsceq r8, ip, #132, 24 @ 0x8400 │ │ │ │ + rsceq r9, ip, #188, 6 @ 0xf0000002 │ │ │ │ + movweq r2, #57336 @ 0xdff8 │ │ │ │ @ instruction: 0xffff411c │ │ │ │ @ instruction: 0xffff3f84 │ │ │ │ - rsceq sl, ip, #60, 8 @ 0x3c000000 │ │ │ │ + rsceq r9, ip, #60, 8 @ 0x3c000000 │ │ │ │ @ instruction: 0xffff3fac │ │ │ │ - sbceq r2, pc, #319488 @ 0x4e000 │ │ │ │ - movweq r4, #53324 @ 0xd04c │ │ │ │ - rsceq r9, ip, #48, 24 @ 0x3000 │ │ │ │ + sbceq r2, pc, #9306112 @ 0x8e0000 │ │ │ │ + movweq r3, #53340 @ 0xd05c │ │ │ │ + rsceq r8, ip, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 143108 <__cxa_atexit@plt+0x1362e8> │ │ │ │ @@ -317621,15 +317621,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r9, [r3, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ str r5, [r3, #8] │ │ │ │ str sl, [r3, #16]! │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ mov r6, r3 │ │ │ │ b 143118 <__cxa_atexit@plt+0x1362f8> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #36] @ 143144 <__cxa_atexit@plt+0x136324> │ │ │ │ ldr r3, [pc, #36] @ 143148 <__cxa_atexit@plt+0x136328> │ │ │ │ ldr r2, [pc, #36] @ 14314c <__cxa_atexit@plt+0x13632c> │ │ │ │ @@ -317637,36 +317637,36 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add sl, r3, #1 │ │ │ │ add r8, r2, #1 │ │ │ │ bx r0 │ │ │ │ - rsceq r9, ip, #132, 22 @ 0x21000 │ │ │ │ - rsceq sl, ip, #196, 4 @ 0x4000000c │ │ │ │ - movweq r3, #57072 @ 0xdef0 │ │ │ │ + rsceq r8, ip, #132, 22 @ 0x21000 │ │ │ │ + rsceq r9, ip, #196, 4 @ 0x4000000c │ │ │ │ + movweq r2, #57088 @ 0xdf00 │ │ │ │ @ instruction: 0xffff400c │ │ │ │ @ instruction: 0xffff3e6c │ │ │ │ - rsceq sl, ip, #32, 6 @ 0x80000000 │ │ │ │ + rsceq r9, ip, #32, 6 @ 0x80000000 │ │ │ │ @ instruction: 0xffff3e98 │ │ │ │ - sbceq r2, pc, #950272 @ 0xe8000 │ │ │ │ - movweq r3, #57144 @ 0xdf38 │ │ │ │ + sbceq r2, pc, #31981568 @ 0x1e80000 │ │ │ │ + movweq r2, #57160 @ 0xdf48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ - rsceq r9, ip, #16, 22 @ 0x4000 │ │ │ │ + rsceq r8, ip, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -317730,53 +317730,53 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1432ac <__cxa_atexit@plt+0x13648c> │ │ │ │ mov r5, #84 @ 0x54 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - movweq r3, #57004 @ 0xdeac │ │ │ │ - movweq r3, #57320 @ 0xdfe8 │ │ │ │ - movweq r3, #57316 @ 0xdfe4 │ │ │ │ + movweq r2, #57020 @ 0xdebc │ │ │ │ + movweq r2, #57336 @ 0xdff8 │ │ │ │ + movweq r2, #57332 @ 0xdff4 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - rsceq sl, ip, #184, 2 @ 0x2e │ │ │ │ - movweq r3, #56804 @ 0xdde4 │ │ │ │ - movweq r4, #53816 @ 0xd238 │ │ │ │ - movweq r3, #56892 @ 0xde3c │ │ │ │ + rsceq r9, ip, #184, 2 @ 0x2e │ │ │ │ + movweq r2, #56820 @ 0xddf4 │ │ │ │ + movweq r3, #53832 @ 0xd248 │ │ │ │ + movweq r2, #56908 @ 0xde4c │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - movweq r3, #57176 @ 0xdf58 │ │ │ │ + movweq r2, #57192 @ 0xdf68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14331c <__cxa_atexit@plt+0x1364fc> │ │ │ │ ldr r2, [pc, #32] @ 143324 <__cxa_atexit@plt+0x136504> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 143344 <__cxa_atexit@plt+0x136524> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - rsceq sl, ip, #168 @ 0xa8 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + rsceq r9, ip, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1433c8 <__cxa_atexit@plt+0x1365a8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -317807,17 +317807,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa54 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rsceq r9, ip, #244, 30 @ 0x3d0 │ │ │ │ - movweq r3, #56440 @ 0xdc78 │ │ │ │ - rsceq sl, ip, #4 │ │ │ │ + rsceq r8, ip, #244, 30 @ 0x3d0 │ │ │ │ + movweq r2, #56456 @ 0xdc88 │ │ │ │ + rsceq r9, ip, #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 143448 <__cxa_atexit@plt+0x136628> │ │ │ │ @@ -317832,18 +317832,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stm r5, {r1, r7} │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r9, ip, #72, 30 @ 0x120 │ │ │ │ + rsceq r8, ip, #72, 30 @ 0x120 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1434b4 <__cxa_atexit@plt+0x136694> │ │ │ │ @@ -317859,32 +317859,32 @@ │ │ │ │ str r8, [r3, #4] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - movweq r3, #56620 @ 0xdd2c │ │ │ │ + movweq r2, #56636 @ 0xdd3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 143504 <__cxa_atexit@plt+0x1366e4> │ │ │ │ ldr r2, [pc, #36] @ 14350c <__cxa_atexit@plt+0x1366ec> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -317892,27 +317892,27 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 143544 <__cxa_atexit@plt+0x136724> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 143564 <__cxa_atexit@plt+0x136744> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ - rsceq r9, ip, #216, 28 @ 0xd80 │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ + rsceq r8, ip, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 1435d0 <__cxa_atexit@plt+0x1367b0> │ │ │ │ @@ -317936,19 +317936,19 @@ │ │ │ │ b 1435e0 <__cxa_atexit@plt+0x1367c0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1435f0 <__cxa_atexit@plt+0x1367d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r9, ip, #120, 28 @ 0x780 │ │ │ │ + rsceq r8, ip, #120, 28 @ 0x780 │ │ │ │ @ instruction: 0xffffe100 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r9, ip, #24, 28 @ 0x180 │ │ │ │ - rsceq r9, ip, #76, 28 @ 0x4c0 │ │ │ │ + rsceq r8, ip, #24, 28 @ 0x180 │ │ │ │ + rsceq r8, ip, #76, 28 @ 0x4c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 143654 <__cxa_atexit@plt+0x136834> │ │ │ │ @@ -317963,29 +317963,29 @@ │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r5, #-4]! │ │ │ │ add r8, r1, #1 │ │ │ │ str r0, [r9, #8] │ │ │ │ b 5c140 <__cxa_atexit@plt+0x4f320> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe114 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r9, ip, #132, 26 @ 0x2100 │ │ │ │ - rsceq r9, ip, #224, 26 @ 0x3800 │ │ │ │ + rsceq r8, ip, #132, 26 @ 0x2100 │ │ │ │ + rsceq r8, ip, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 143690 <__cxa_atexit@plt+0x136870> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 931ac <__cxa_atexit@plt+0x8638c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r9, ip, #184, 26 @ 0x2e00 │ │ │ │ + rsceq r8, ip, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 143708 <__cxa_atexit@plt+0x1368e8> │ │ │ │ @@ -318008,15 +318008,15 @@ │ │ │ │ str lr, [r9, #28]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 5d9f8 <__cxa_atexit@plt+0x50bd8> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0xfffff34c │ │ │ │ @ instruction: 0xfffff488 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -318033,17 +318033,17 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - rsceq r9, ip, #220, 24 @ 0xdc00 │ │ │ │ + rsceq r8, ip, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1437f4 <__cxa_atexit@plt+0x1369d4> │ │ │ │ @@ -318080,19 +318080,19 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 143830 <__cxa_atexit@plt+0x136a10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - rsceq r9, ip, #60, 24 @ 0x3c00 │ │ │ │ - rsceq r9, ip, #104, 24 @ 0x6800 │ │ │ │ + rsceq r8, ip, #60, 24 @ 0x3c00 │ │ │ │ + rsceq r8, ip, #104, 24 @ 0x6800 │ │ │ │ @ instruction: 0xffffdedc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - rsceq r9, ip, #244, 22 @ 0x3d000 │ │ │ │ + rsceq r8, ip, #244, 22 @ 0x3d000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 143878 <__cxa_atexit@plt+0x136a58> │ │ │ │ @@ -318100,16 +318100,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r3, #55636 @ 0xd954 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r2, #55652 @ 0xd964 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -318122,35 +318122,35 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1438dc <__cxa_atexit@plt+0x136abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r3, #55888 @ 0xda50 │ │ │ │ - rsceq r9, ip, #164, 22 @ 0x29000 │ │ │ │ - sbceq r2, pc, #64, 2 │ │ │ │ + movweq r2, #55904 @ 0xda60 │ │ │ │ + rsceq r8, ip, #164, 22 @ 0x29000 │ │ │ │ + sbceq r1, pc, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbceq r2, pc, #-2147483619 @ 0x8000001d │ │ │ │ + sbceq r1, pc, #728 @ 0x2d8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbceq r2, pc, #1073741866 @ 0x4000002a │ │ │ │ + sbceq r1, pc, #932 @ 0x3a4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - sbceq r2, pc, #220, 2 @ 0x37 │ │ │ │ + sbceq r2, pc, #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -318161,23 +318161,23 @@ │ │ │ │ bhi 143978 <__cxa_atexit@plt+0x136b58> │ │ │ │ ldr r7, [pc, #40] @ 14398c <__cxa_atexit@plt+0x136b6c> │ │ │ │ ldr r3, [pc, #40] @ 143990 <__cxa_atexit@plt+0x136b70> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r7, r3, #1 │ │ │ │ - b 3fc338 <__cxa_atexit@plt+0x3ef518> │ │ │ │ + b 3dc590 <__cxa_atexit@plt+0x3cf770> │ │ │ │ ldr r7, [pc, #20] @ 143994 <__cxa_atexit@plt+0x136b74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r9, ip, #12, 22 @ 0x3000 │ │ │ │ - rsceq r9, ip, #0, 22 │ │ │ │ + rsceq r8, ip, #12, 22 @ 0x3000 │ │ │ │ + rsceq r8, ip, #0, 22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1439cc <__cxa_atexit@plt+0x136bac> │ │ │ │ @@ -318185,21 +318185,21 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r3, #56372 @ 0xdc34 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r2, #56388 @ 0xdc44 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 143a3c <__cxa_atexit@plt+0x136c1c> │ │ │ │ ldr r2, [pc, #56] @ 143a44 <__cxa_atexit@plt+0x136c24> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -318210,20 +318210,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 143a4c <__cxa_atexit@plt+0x136c2c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbea0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + b 3dc0f8 <__cxa_atexit@plt+0x3cf2d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r9, ip, #116, 20 @ 0x74000 │ │ │ │ - movweq r3, #54780 @ 0xd5fc │ │ │ │ - movweq r3, #54876 @ 0xd65c │ │ │ │ + rsceq r8, ip, #116, 20 @ 0x74000 │ │ │ │ + movweq r2, #54796 @ 0xd60c │ │ │ │ + movweq r2, #54892 @ 0xd66c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 143ab8 <__cxa_atexit@plt+0x136c98> │ │ │ │ @@ -318241,37 +318241,37 @@ │ │ │ │ str sl, [r5, #-12] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ mov r5, r2 │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r3, #8] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r9, [r3, #-4] │ │ │ │ - b 3fbea8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + b 3dc100 <__cxa_atexit@plt+0x3cf2e0> │ │ │ │ mov r6, r3 │ │ │ │ b 143ac8 <__cxa_atexit@plt+0x136ca8> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 143ad8 <__cxa_atexit@plt+0x136cb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r9, ip, #184, 18 @ 0x2e0000 │ │ │ │ + rsceq r8, ip, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 143b0c <__cxa_atexit@plt+0x136cec> │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ - movweq r3, #54556 @ 0xd51c │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ + movweq r2, #54572 @ 0xd52c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 143bdc <__cxa_atexit@plt+0x136dbc> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -318309,15 +318309,15 @@ │ │ │ │ str r5, [r7] │ │ │ │ ldr r5, [pc, #104] @ 143c1c <__cxa_atexit@plt+0x136dfc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r3, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r7, [pc, #68] @ 143c14 <__cxa_atexit@plt+0x136df4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 143c24 <__cxa_atexit@plt+0x136e04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -318327,22 +318327,22 @@ │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - movweq r3, #54376 @ 0xd468 │ │ │ │ + movweq r2, #54392 @ 0xd478 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - movweq r3, #54384 @ 0xd470 │ │ │ │ + movweq r2, #54400 @ 0xd480 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r9, ip, #168, 16 @ 0xa80000 │ │ │ │ - movweq r3, #54576 @ 0xd530 │ │ │ │ + rsceq r8, ip, #168, 16 @ 0xa80000 │ │ │ │ + movweq r2, #54592 @ 0xd540 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -318355,38 +318355,38 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 143c84 <__cxa_atexit@plt+0x136e64> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r3, #54316 @ 0xd42c │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r2, #54332 @ 0xd43c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 143cbc <__cxa_atexit@plt+0x136e9c> │ │ │ │ ldr r3, [pc, #48] @ 143cd4 <__cxa_atexit@plt+0x136eb4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 143cd8 <__cxa_atexit@plt+0x136eb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r7, [pc, #12] @ 143cd0 <__cxa_atexit@plt+0x136eb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movweq r3, #54132 @ 0xd374 │ │ │ │ + movweq r2, #54148 @ 0xd384 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - movweq r3, #54128 @ 0xd370 │ │ │ │ + movweq r2, #54144 @ 0xd380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 143d20 <__cxa_atexit@plt+0x136f00> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -318404,17 +318404,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r3, #54032 @ 0xd310 │ │ │ │ - movweq r3, #54136 @ 0xd378 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r2, #54048 @ 0xd320 │ │ │ │ + movweq r2, #54152 @ 0xd388 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 143dc4 <__cxa_atexit@plt+0x136fa4> │ │ │ │ ldr r3, [pc, #104] @ 143dd4 <__cxa_atexit@plt+0x136fb4> │ │ │ │ @@ -318443,15 +318443,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 143ddc <__cxa_atexit@plt+0x136fbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - rsceq r9, ip, #196, 12 @ 0xc400000 │ │ │ │ + rsceq r8, ip, #196, 12 @ 0xc400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r3, [pc, #44] @ 143e24 <__cxa_atexit@plt+0x137004> │ │ │ │ mov r7, r5 │ │ │ │ str r9, [r5] │ │ │ │ @@ -318482,15 +318482,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 143d58 <__cxa_atexit@plt+0x136f38> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r3, #53688 @ 0xd1b8 │ │ │ │ + movweq r2, #53704 @ 0xd1c8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -318509,16 +318509,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 143ee8 <__cxa_atexit@plt+0x1370c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - movweq r3, #54072 @ 0xd338 │ │ │ │ - rsceq r9, ip, #192, 10 @ 0x30000000 │ │ │ │ + movweq r2, #54088 @ 0xd348 │ │ │ │ + rsceq r8, ip, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 143f44 <__cxa_atexit@plt+0x137124> │ │ │ │ @@ -318532,39 +318532,39 @@ │ │ │ │ stmib r2, {r0, r8} │ │ │ │ ldr r0, [pc, #52] @ 143f64 <__cxa_atexit@plt+0x137144> │ │ │ │ sub r2, r6, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r3, #53952 @ 0xd2c0 │ │ │ │ - movweq r3, #53580 @ 0xd14c │ │ │ │ + movweq r2, #53968 @ 0xd2d0 │ │ │ │ + movweq r2, #53596 @ 0xd15c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 143f98 <__cxa_atexit@plt+0x137178> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 143fa0 <__cxa_atexit@plt+0x137180> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9322c <__cxa_atexit@plt+0x8640c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r3, #53392 @ 0xd090 │ │ │ │ + movweq r2, #53408 @ 0xd0a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 144024 <__cxa_atexit@plt+0x137204> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -318588,26 +318588,26 @@ │ │ │ │ str r9, [r3, #12]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r8, [r3, #-4] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - movweq r3, #53292 @ 0xd02c │ │ │ │ - movweq r3, #53276 @ 0xd01c │ │ │ │ + movweq r2, #53308 @ 0xd03c │ │ │ │ + movweq r2, #53292 @ 0xd02c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1440a8 <__cxa_atexit@plt+0x137288> │ │ │ │ @@ -318621,39 +318621,39 @@ │ │ │ │ stmib r2, {r0, r8} │ │ │ │ ldr r0, [pc, #52] @ 1440c8 <__cxa_atexit@plt+0x1372a8> │ │ │ │ sub r2, r6, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r3, #53596 @ 0xd15c │ │ │ │ - movweq r2, #57320 @ 0xdfe8 │ │ │ │ + movweq r2, #53612 @ 0xd16c │ │ │ │ + movweq r1, #57336 @ 0xdff8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1440fc <__cxa_atexit@plt+0x1372dc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 144104 <__cxa_atexit@plt+0x1372e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9322c <__cxa_atexit@plt+0x8640c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r2, #57132 @ 0xdf2c │ │ │ │ + movweq r1, #57148 @ 0xdf3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 144188 <__cxa_atexit@plt+0x137368> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -318677,26 +318677,26 @@ │ │ │ │ str r9, [r3, #12]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r8, [r3, #-4] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - movweq r2, #57032 @ 0xdec8 │ │ │ │ - movweq r2, #57016 @ 0xdeb8 │ │ │ │ + movweq r1, #57048 @ 0xded8 │ │ │ │ + movweq r1, #57032 @ 0xdec8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 14422c <__cxa_atexit@plt+0x13740c> │ │ │ │ @@ -318727,17 +318727,17 @@ │ │ │ │ b 14423c <__cxa_atexit@plt+0x13741c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - movweq r2, #56868 @ 0xde24 │ │ │ │ - rsceq r9, ip, #136, 4 @ 0x80000008 │ │ │ │ - movweq r3, #53356 @ 0xd06c │ │ │ │ + movweq r1, #56884 @ 0xde34 │ │ │ │ + rsceq r8, ip, #136, 4 @ 0x80000008 │ │ │ │ + movweq r2, #53372 @ 0xd07c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1442b0 <__cxa_atexit@plt+0x137490> │ │ │ │ @@ -318751,39 +318751,39 @@ │ │ │ │ stmib r2, {r0, r8} │ │ │ │ ldr r0, [pc, #52] @ 1442d0 <__cxa_atexit@plt+0x1374b0> │ │ │ │ sub r2, r6, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r2, #57172 @ 0xdf54 │ │ │ │ - movweq r2, #56800 @ 0xdde0 │ │ │ │ + movweq r1, #57188 @ 0xdf64 │ │ │ │ + movweq r1, #56816 @ 0xddf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 144304 <__cxa_atexit@plt+0x1374e4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 14430c <__cxa_atexit@plt+0x1374ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9329c <__cxa_atexit@plt+0x8647c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r2, #56612 @ 0xdd24 │ │ │ │ + movweq r1, #56628 @ 0xdd34 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #24 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1443ec <__cxa_atexit@plt+0x1375cc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r3, r5 │ │ │ │ @@ -318834,15 +318834,15 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - movweq r2, #56524 @ 0xdccc │ │ │ │ + movweq r1, #56540 @ 0xdcdc │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -318930,16 +318930,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 144580 <__cxa_atexit@plt+0x137760> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ - movweq r2, #57104 @ 0xdf10 │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ + movweq r1, #57120 @ 0xdf20 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1445e8 <__cxa_atexit@plt+0x1377c8> │ │ │ │ @@ -318957,24 +318957,24 @@ │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ - movweq r2, #55900 @ 0xda5c │ │ │ │ + movweq r1, #55916 @ 0xda6c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 144694 <__cxa_atexit@plt+0x137874> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -319000,24 +319000,24 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str ip, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r2, #55768 @ 0xd9d8 │ │ │ │ - movweq r2, #55740 @ 0xd9bc │ │ │ │ + movweq r1, #55784 @ 0xd9e8 │ │ │ │ + movweq r1, #55756 @ 0xd9cc │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -319044,15 +319044,15 @@ │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ bx ip │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - movweq r2, #56188 @ 0xdb7c │ │ │ │ + movweq r1, #56204 @ 0xdb8c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1447b0 <__cxa_atexit@plt+0x137990> │ │ │ │ @@ -319080,15 +319080,15 @@ │ │ │ │ b 1447c0 <__cxa_atexit@plt+0x1379a0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - movweq r2, #55444 @ 0xd894 │ │ │ │ + movweq r1, #55460 @ 0xd8a4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r0, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 144878 <__cxa_atexit@plt+0x137a58> │ │ │ │ @@ -319114,28 +319114,28 @@ │ │ │ │ str r1, [r3] │ │ │ │ beq 14486c <__cxa_atexit@plt+0x137a4c> │ │ │ │ ldr r3, [pc, #72] @ 144894 <__cxa_atexit@plt+0x137a74> │ │ │ │ ldr r2, [r2, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r0, #-12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r2 │ │ │ │ bx r1 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - movweq r2, #55296 @ 0xd800 │ │ │ │ + movweq r1, #55312 @ 0xd810 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ @@ -319149,30 +319149,30 @@ │ │ │ │ ldr r2, [pc, #40] @ 1448f8 <__cxa_atexit@plt+0x137ad8> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 144924 <__cxa_atexit@plt+0x137b04> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r9, r7 │ │ │ │ @@ -319247,21 +319247,21 @@ │ │ │ │ b 144a5c <__cxa_atexit@plt+0x137c3c> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ - movweq r2, #54872 @ 0xd658 │ │ │ │ + movweq r1, #54888 @ 0xd668 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - movweq r2, #55284 @ 0xd7f4 │ │ │ │ - movweq r2, #55244 @ 0xd7cc │ │ │ │ + movweq r1, #55300 @ 0xd804 │ │ │ │ + movweq r1, #55260 @ 0xd7dc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - movweq r2, #55204 @ 0xd7a4 │ │ │ │ + movweq r1, #55220 @ 0xd7b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -319316,15 +319316,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, r7 │ │ │ │ mov r5, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -319355,15 +319355,15 @@ │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -319420,18 +319420,18 @@ │ │ │ │ str r3, [r3, #16] │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ mov r1, #84 @ 0x54 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r2, #54272 @ 0xd400 │ │ │ │ + movweq r1, #54288 @ 0xd410 │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - movweq r2, #54516 @ 0xd4f4 │ │ │ │ + movweq r1, #54532 @ 0xd504 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 144d60 <__cxa_atexit@plt+0x137f40> │ │ │ │ ldr r3, [pc, #32] @ 144d70 <__cxa_atexit@plt+0x137f50> │ │ │ │ @@ -319441,15 +319441,15 @@ │ │ │ │ mov r8, sl │ │ │ │ b 931ac <__cxa_atexit@plt+0x8638c> │ │ │ │ ldr r7, [pc, #12] @ 144d74 <__cxa_atexit@plt+0x137f54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r8, ip, #48, 14 @ 0xc00000 │ │ │ │ + rsceq r7, ip, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 144dd8 <__cxa_atexit@plt+0x137fb8> │ │ │ │ @@ -319468,18 +319468,18 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r5, #-8]! │ │ │ │ str r7, [r3, #8] │ │ │ │ stm r2, {r0, r1, r3} │ │ │ │ b 84d28 <__cxa_atexit@plt+0x77f08> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff204 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - movweq r2, #54460 @ 0xd4bc │ │ │ │ + movweq r1, #54476 @ 0xd4cc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 144e10 <__cxa_atexit@plt+0x137ff0> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -319525,15 +319525,15 @@ │ │ │ │ str r3, [r3, #48] @ 0x30 │ │ │ │ str ip, [r3, #52] @ 0x34 │ │ │ │ str r1, [r3, #60] @ 0x3c │ │ │ │ str r8, [r3, #64] @ 0x40 │ │ │ │ bx r0 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff378 │ │ │ │ @ instruction: 0xfffff3dc │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ @ instruction: 0xfffff470 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -319563,15 +319563,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 144f5c <__cxa_atexit@plt+0x13813c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rsceq r8, ip, #80, 10 @ 0x14000000 │ │ │ │ + rsceq r7, ip, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ 144f98 <__cxa_atexit@plt+0x138178> │ │ │ │ tst r7, #3 │ │ │ │ @@ -319622,15 +319622,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ ldr r5, [pc, #132] @ 1450c4 <__cxa_atexit@plt+0x1382a4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 1450a8 <__cxa_atexit@plt+0x138288> │ │ │ │ @@ -319645,40 +319645,40 @@ │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - movweq r1, #57316 @ 0xdfe4 │ │ │ │ - movweq r1, #57268 @ 0xdfb4 │ │ │ │ - movweq r2, #54648 @ 0xd578 │ │ │ │ - movweq r2, #54800 @ 0xd610 │ │ │ │ - movweq r2, #53356 @ 0xd06c │ │ │ │ + movweq r0, #57332 @ 0xdff4 │ │ │ │ + movweq r0, #57284 @ 0xdfc4 │ │ │ │ + movweq r1, #54664 @ 0xd588 │ │ │ │ + movweq r1, #54816 @ 0xd620 │ │ │ │ + movweq r1, #53372 @ 0xd07c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14510c <__cxa_atexit@plt+0x1382ec> │ │ │ │ ldr r3, [pc, #100] @ 145158 <__cxa_atexit@plt+0x138338> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #88] @ 14515c <__cxa_atexit@plt+0x13833c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 145148 <__cxa_atexit@plt+0x138328> │ │ │ │ ldr r7, [pc, #60] @ 145160 <__cxa_atexit@plt+0x138340> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [pc, #56] @ 145164 <__cxa_atexit@plt+0x138344> │ │ │ │ @@ -319689,19 +319689,19 @@ │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - movweq r1, #57120 @ 0xdf20 │ │ │ │ - movweq r1, #57088 @ 0xdf00 │ │ │ │ - movweq r2, #54468 @ 0xd4c4 │ │ │ │ + movweq r0, #57136 @ 0xdf30 │ │ │ │ + movweq r0, #57104 @ 0xdf10 │ │ │ │ + movweq r1, #54484 @ 0xd4d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1451dc <__cxa_atexit@plt+0x1383bc> │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -319742,20 +319742,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ b 145220 <__cxa_atexit@plt+0x138400> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r1, #56884 @ 0xde34 │ │ │ │ - movweq r2, #54264 @ 0xd3f8 │ │ │ │ - movweq r2, #54352 @ 0xd450 │ │ │ │ - movweq r1, #56952 @ 0xde78 │ │ │ │ - movweq r1, #56992 @ 0xdea0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r0, #56900 @ 0xde44 │ │ │ │ + movweq r1, #54280 @ 0xd408 │ │ │ │ + movweq r1, #54368 @ 0xd460 │ │ │ │ + movweq r0, #56968 @ 0xde88 │ │ │ │ + movweq r0, #57008 @ 0xdeb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1452cc <__cxa_atexit@plt+0x1384ac> │ │ │ │ ldr r7, [pc, #148] @ 1452f4 <__cxa_atexit@plt+0x1384d4> │ │ │ │ @@ -319792,19 +319792,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - rsceq r8, ip, #204, 2 @ 0x33 │ │ │ │ - movweq r2, #54112 @ 0xd360 │ │ │ │ - movweq r1, #56764 @ 0xddbc │ │ │ │ + rsceq r7, ip, #204, 2 @ 0x33 │ │ │ │ + movweq r1, #54128 @ 0xd370 │ │ │ │ + movweq r0, #56780 @ 0xddcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 145360 <__cxa_atexit@plt+0x138540> │ │ │ │ @@ -319822,17 +319822,17 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ str r2, [r3, #20] │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r1, #56620 @ 0xdd2c │ │ │ │ - movweq r2, #53940 @ 0xd2b4 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r0, #56636 @ 0xdd3c │ │ │ │ + movweq r1, #53956 @ 0xd2c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1453c0 <__cxa_atexit@plt+0x1385a0> │ │ │ │ ldr r2, [pc, #56] @ 1453c8 <__cxa_atexit@plt+0x1385a8> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -319843,26 +319843,26 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [pc, #28] @ 1453d0 <__cxa_atexit@plt+0x1385b0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movweq r1, #56440 @ 0xdc78 │ │ │ │ - movweq r1, #56432 @ 0xdc70 │ │ │ │ + movweq r0, #56456 @ 0xdc88 │ │ │ │ + movweq r0, #56448 @ 0xdc80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 145484 <__cxa_atexit@plt+0x138664> │ │ │ │ ldr r7, [pc, #160] @ 1454ac <__cxa_atexit@plt+0x13868c> │ │ │ │ @@ -319902,20 +319902,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq r8, ip, #24 │ │ │ │ + rsceq r7, ip, #24 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - movweq r1, #56780 @ 0xddcc │ │ │ │ - movweq r1, #56380 @ 0xdc3c │ │ │ │ + movweq r0, #56796 @ 0xdddc │ │ │ │ + movweq r0, #56396 @ 0xdc4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 145524 <__cxa_atexit@plt+0x138704> │ │ │ │ @@ -319935,18 +319935,18 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - movweq r1, #56600 @ 0xdd18 │ │ │ │ - movweq r1, #56200 @ 0xdb88 │ │ │ │ + movweq r0, #56616 @ 0xdd28 │ │ │ │ + movweq r0, #56216 @ 0xdb98 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1455bc <__cxa_atexit@plt+0x13879c> │ │ │ │ ldr r1, [pc, #108] @ 1455c8 <__cxa_atexit@plt+0x1387a8> │ │ │ │ @@ -319963,34 +319963,34 @@ │ │ │ │ str r8, [r2, #-12] │ │ │ │ add r1, pc, r1 │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r2, #-16] │ │ │ │ beq 1455b4 <__cxa_atexit@plt+0x138794> │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fc3e8 <__cxa_atexit@plt+0x3ef5c8> │ │ │ │ + b 3dc640 <__cxa_atexit@plt+0x3cf820> │ │ │ │ ldr r7, [pc, #40] @ 1455d0 <__cxa_atexit@plt+0x1387b0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - movweq r1, #55992 @ 0xdab8 │ │ │ │ + movweq r0, #56008 @ 0xdac8 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - movweq r1, #55928 @ 0xda78 │ │ │ │ + movweq r0, #55944 @ 0xda88 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fc3e8 <__cxa_atexit@plt+0x3ef5c8> │ │ │ │ + b 3dc640 <__cxa_atexit@plt+0x3cf820> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 145668 <__cxa_atexit@plt+0x138848> │ │ │ │ ldr r1, [pc, #104] @ 145674 <__cxa_atexit@plt+0x138854> │ │ │ │ @@ -320006,62 +320006,62 @@ │ │ │ │ str r8, [r2, #-12] │ │ │ │ add r1, pc, r1 │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r2, #-16] │ │ │ │ beq 145660 <__cxa_atexit@plt+0x138840> │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fc3e8 <__cxa_atexit@plt+0x3ef5c8> │ │ │ │ + b 3dc640 <__cxa_atexit@plt+0x3cf820> │ │ │ │ ldr r7, [pc, #40] @ 14567c <__cxa_atexit@plt+0x13885c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - movweq r1, #55816 @ 0xda08 │ │ │ │ + movweq r0, #55832 @ 0xda18 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - movweq r1, #55756 @ 0xd9cc │ │ │ │ + movweq r0, #55772 @ 0xd9dc │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fc3e8 <__cxa_atexit@plt+0x3ef5c8> │ │ │ │ + b 3dc640 <__cxa_atexit@plt+0x3cf820> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1456cc <__cxa_atexit@plt+0x1388ac> │ │ │ │ ldr r3, [pc, #36] @ 1456dc <__cxa_atexit@plt+0x1388bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r8, sl │ │ │ │ mov r9, #0 │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ ldr r7, [pc, #12] @ 1456e0 <__cxa_atexit@plt+0x1388c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r8, ip, #8 │ │ │ │ + rsceq r7, ip, #8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 145708 <__cxa_atexit@plt+0x1388e8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -320089,15 +320089,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str lr, [r3, #4] │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -320128,15 +320128,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 145830 <__cxa_atexit@plt+0x138a10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rsceq r7, ip, #192, 28 @ 0xc00 │ │ │ │ + rsceq r6, ip, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 14586c <__cxa_atexit@plt+0x138a4c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -320178,15 +320178,15 @@ │ │ │ │ ldr r7, [pc, #92] @ 145940 <__cxa_atexit@plt+0x138b20> │ │ │ │ stmda r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ mov r9, #0 │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ @@ -320195,15 +320195,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - rsceq r7, ip, #180, 26 @ 0x2d00 │ │ │ │ + rsceq r6, ip, #180, 26 @ 0x2d00 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #124] @ 1459d4 <__cxa_atexit@plt+0x138bb4> │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r8, [r5, #12] │ │ │ │ @@ -320224,26 +320224,26 @@ │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ mov r9, #0 │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1459dc <__cxa_atexit@plt+0x138bbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - rsceq r7, ip, #16, 26 @ 0x400 │ │ │ │ + rsceq r6, ip, #16, 26 @ 0x400 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ ldr r7, [pc, #80] @ 145a50 <__cxa_atexit@plt+0x138c30> │ │ │ │ @@ -320258,23 +320258,23 @@ │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ mov r9, #0 │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ ldr r7, [pc, #20] @ 145a58 <__cxa_atexit@plt+0x138c38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - rsceq r7, ip, #148, 24 @ 0x9400 │ │ │ │ + rsceq r6, ip, #148, 24 @ 0x9400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 145aa4 <__cxa_atexit@plt+0x138c84> │ │ │ │ @@ -320290,17 +320290,17 @@ │ │ │ │ str r2, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 145ac4 <__cxa_atexit@plt+0x138ca4> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf48 <__cxa_atexit@plt+0x3ef128> │ │ │ │ - movweq r1, #54796 @ 0xd60c │ │ │ │ - movweq r1, #55120 @ 0xd750 │ │ │ │ + b 3dc1a0 <__cxa_atexit@plt+0x3cf380> │ │ │ │ + movweq r0, #54812 @ 0xd61c │ │ │ │ + movweq r0, #55136 @ 0xd760 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 145b68 <__cxa_atexit@plt+0x138d48> │ │ │ │ @@ -320311,15 +320311,15 @@ │ │ │ │ ands r7, r8, #3 │ │ │ │ str r9, [r3, #4] │ │ │ │ beq 145b10 <__cxa_atexit@plt+0x138cf0> │ │ │ │ cmp r7, #2 │ │ │ │ bne 145b20 <__cxa_atexit@plt+0x138d00> │ │ │ │ ldr r7, [r8, #2] │ │ │ │ mov r8, r9 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #84] @ 145b7c <__cxa_atexit@plt+0x138d5c> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ tst r9, #3 │ │ │ │ @@ -320329,49 +320329,49 @@ │ │ │ │ ldr r3, [pc, #64] @ 145b80 <__cxa_atexit@plt+0x138d60> │ │ │ │ ldr r1, [r9, #7] │ │ │ │ mov r8, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r2, [r9, #3] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 145b84 <__cxa_atexit@plt+0x138d64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - rsceq r7, ip, #116, 22 @ 0x1d000 │ │ │ │ + rsceq r6, ip, #116, 22 @ 0x1d000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 145bac <__cxa_atexit@plt+0x138d8c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r3, [pc, #56] @ 145bec <__cxa_atexit@plt+0x138dcc> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ beq 145be0 <__cxa_atexit@plt+0x138dc0> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r2, [r8, #7] │ │ │ │ ldr r1, [pc, #28] @ 145bf0 <__cxa_atexit@plt+0x138dd0> │ │ │ │ add r1, pc, r1 │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -320379,15 +320379,15 @@ │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #20] @ 145c20 <__cxa_atexit@plt+0x138e00> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r3, [pc, #168] @ 145ce4 <__cxa_atexit@plt+0x138ec4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -320415,15 +320415,15 @@ │ │ │ │ ldr r7, [pc, #92] @ 145cf4 <__cxa_atexit@plt+0x138ed4> │ │ │ │ stmda r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ mov r9, #0 │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ @@ -320432,15 +320432,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - rsceq r7, ip, #0, 20 │ │ │ │ + rsceq r6, ip, #0, 20 │ │ │ │ @ instruction: 0xfffffa4c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #124] @ 145d88 <__cxa_atexit@plt+0x138f68> │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r8, [r5, #12] │ │ │ │ @@ -320461,26 +320461,26 @@ │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ mov r9, #0 │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 145d90 <__cxa_atexit@plt+0x138f70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - rsceq r7, ip, #92, 18 @ 0x170000 │ │ │ │ + rsceq r6, ip, #92, 18 @ 0x170000 │ │ │ │ @ instruction: 0xfffff994 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ ldr r7, [pc, #80] @ 145e04 <__cxa_atexit@plt+0x138fe4> │ │ │ │ @@ -320495,23 +320495,23 @@ │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ mov r9, #0 │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ ldr r7, [pc, #20] @ 145e0c <__cxa_atexit@plt+0x138fec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffff90c │ │ │ │ - rsceq r7, ip, #224, 16 @ 0xe00000 │ │ │ │ + rsceq r6, ip, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 145e58 <__cxa_atexit@plt+0x139038> │ │ │ │ @@ -320527,17 +320527,17 @@ │ │ │ │ str r2, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 145e78 <__cxa_atexit@plt+0x139058> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf48 <__cxa_atexit@plt+0x3ef128> │ │ │ │ - movweq r1, #53848 @ 0xd258 │ │ │ │ - movweq r1, #54172 @ 0xd39c │ │ │ │ + b 3dc1a0 <__cxa_atexit@plt+0x3cf380> │ │ │ │ + movweq r0, #53864 @ 0xd268 │ │ │ │ + movweq r0, #54188 @ 0xd3ac │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 145eac <__cxa_atexit@plt+0x13908c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -320545,15 +320545,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 145eb4 <__cxa_atexit@plt+0x139094> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b ae6f4 <__cxa_atexit@plt+0xa18d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r1, #53624 @ 0xd178 │ │ │ │ + movweq r0, #53640 @ 0xd188 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 145f10 <__cxa_atexit@plt+0x1390f0> │ │ │ │ @@ -320567,39 +320567,39 @@ │ │ │ │ stmib r2, {r0, r8} │ │ │ │ ldr r0, [pc, #52] @ 145f30 <__cxa_atexit@plt+0x139110> │ │ │ │ sub r2, r6, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r1, #54004 @ 0xd2f4 │ │ │ │ - movweq r1, #53632 @ 0xd180 │ │ │ │ + movweq r0, #54020 @ 0xd304 │ │ │ │ + movweq r0, #53648 @ 0xd190 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 145f64 <__cxa_atexit@plt+0x139144> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 145f6c <__cxa_atexit@plt+0x13914c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9322c <__cxa_atexit@plt+0x8640c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r1, #53444 @ 0xd0c4 │ │ │ │ + movweq r0, #53460 @ 0xd0d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 145ff0 <__cxa_atexit@plt+0x1391d0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -320623,26 +320623,26 @@ │ │ │ │ str r9, [r3, #12]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r8, [r3, #-4] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - movweq r1, #53344 @ 0xd060 │ │ │ │ - movweq r1, #53328 @ 0xd050 │ │ │ │ + movweq r0, #53360 @ 0xd070 │ │ │ │ + movweq r0, #53344 @ 0xd060 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 146074 <__cxa_atexit@plt+0x139254> │ │ │ │ @@ -320656,39 +320656,39 @@ │ │ │ │ stmib r2, {r0, r8} │ │ │ │ ldr r0, [pc, #52] @ 146094 <__cxa_atexit@plt+0x139274> │ │ │ │ sub r2, r6, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r1, #53648 @ 0xd190 │ │ │ │ - movweq r1, #53276 @ 0xd01c │ │ │ │ + movweq r0, #53664 @ 0xd1a0 │ │ │ │ + movweq r0, #53292 @ 0xd02c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1460c8 <__cxa_atexit@plt+0x1392a8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1460d0 <__cxa_atexit@plt+0x1392b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9329c <__cxa_atexit@plt+0x8647c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r0, #57184 @ 0xdf60 │ │ │ │ + movweq pc, #53104 @ 0xcf70 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 146114 <__cxa_atexit@plt+0x1392f4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -320699,16 +320699,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 84da8 <__cxa_atexit@plt+0x77f88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r0, #57120 @ 0xdf20 │ │ │ │ - movweq r0, #57220 @ 0xdf84 │ │ │ │ + movweq pc, #53040 @ 0xcf30 @ │ │ │ │ + movweq pc, #53140 @ 0xcf94 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #24 │ │ │ │ mov r1, r7 │ │ │ │ cmp fp, lr │ │ │ │ bhi 1461f4 <__cxa_atexit@plt+0x1393d4> │ │ │ │ ldr r9, [pc, #208] @ 146214 <__cxa_atexit@plt+0x1393f4> │ │ │ │ @@ -320738,15 +320738,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r6, #4]! │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #76] @ 14621c <__cxa_atexit@plt+0x1393fc> │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r0, [pc, #72] @ 146220 <__cxa_atexit@plt+0x139400> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -320760,19 +320760,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - movweq r0, #57032 @ 0xdec8 │ │ │ │ + movweq pc, #52952 @ 0xced8 @ │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - movweq r0, #57000 @ 0xdea8 │ │ │ │ + movweq pc, #52920 @ 0xceb8 @ │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -320786,42 +320786,42 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r3, [pc, #44] @ 1462b0 <__cxa_atexit@plt+0x139490> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r3, [pc, #28] @ 1462b4 <__cxa_atexit@plt+0x139494> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 84da8 <__cxa_atexit@plt+0x77f88> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - movweq r0, #56812 @ 0xddec │ │ │ │ + movweq pc, #52732 @ 0xcdfc @ │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #20] @ 1462e8 <__cxa_atexit@plt+0x1394c8> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r3, [pc, #168] @ 1463ac <__cxa_atexit@plt+0x13958c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -320849,15 +320849,15 @@ │ │ │ │ ldr r7, [pc, #92] @ 1463bc <__cxa_atexit@plt+0x13959c> │ │ │ │ stmda r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ mov r9, #0 │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ @@ -320866,15 +320866,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - rsceq r7, ip, #56, 6 @ 0xe0000000 │ │ │ │ + rsceq r6, ip, #56, 6 @ 0xe0000000 │ │ │ │ @ instruction: 0xfffff384 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #124] @ 146450 <__cxa_atexit@plt+0x139630> │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r8, [r5, #12] │ │ │ │ @@ -320895,26 +320895,26 @@ │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ mov r9, #0 │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 146458 <__cxa_atexit@plt+0x139638> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - rsceq r7, ip, #148, 4 @ 0x40000009 │ │ │ │ + rsceq r6, ip, #148, 4 @ 0x40000009 │ │ │ │ @ instruction: 0xfffff2cc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ ldr r7, [pc, #80] @ 1464cc <__cxa_atexit@plt+0x1396ac> │ │ │ │ @@ -320929,23 +320929,23 @@ │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ mov r9, #0 │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ ldr r7, [pc, #20] @ 1464d4 <__cxa_atexit@plt+0x1396b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffff244 │ │ │ │ - rsceq r7, ip, #24, 4 @ 0x80000001 │ │ │ │ + rsceq r6, ip, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 146520 <__cxa_atexit@plt+0x139700> │ │ │ │ @@ -320961,17 +320961,17 @@ │ │ │ │ str r2, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 146540 <__cxa_atexit@plt+0x139720> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf48 <__cxa_atexit@plt+0x3ef128> │ │ │ │ - movweq r0, #56208 @ 0xdb90 │ │ │ │ - movweq r0, #56532 @ 0xdcd4 │ │ │ │ + b 3dc1a0 <__cxa_atexit@plt+0x3cf380> │ │ │ │ + movweq pc, #52128 @ 0xcba0 @ │ │ │ │ + movweq pc, #52452 @ 0xcce4 @ │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1465ac <__cxa_atexit@plt+0x13978c> │ │ │ │ @@ -320998,17 +320998,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r0, #55968 @ 0xdaa0 │ │ │ │ - movweq r0, #56056 @ 0xdaf8 │ │ │ │ - movweq r0, #56052 @ 0xdaf4 │ │ │ │ + movweq pc, #51888 @ 0xcab0 @ │ │ │ │ + movweq pc, #51976 @ 0xcb08 @ │ │ │ │ + movweq pc, #51972 @ 0xcb04 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -321071,20 +321071,20 @@ │ │ │ │ b 1466dc <__cxa_atexit@plt+0x1398bc> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - movweq r0, #55760 @ 0xd9d0 │ │ │ │ - movweq r0, #56168 @ 0xdb68 │ │ │ │ + movweq pc, #51680 @ 0xc9e0 @ │ │ │ │ + movweq pc, #52088 @ 0xcb78 @ │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - movweq r0, #56140 @ 0xdb4c │ │ │ │ - movweq r0, #56100 @ 0xdb24 │ │ │ │ + movweq pc, #52060 @ 0xcb5c @ │ │ │ │ + movweq pc, #52020 @ 0xcb34 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -321120,30 +321120,30 @@ │ │ │ │ str r0, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ str r7, [r6, #4] │ │ │ │ add r7, r6, #8 │ │ │ │ stm r7, {r1, r3, lr} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - movweq r0, #55504 @ 0xd8d0 │ │ │ │ - movweq r0, #56936 @ 0xde68 │ │ │ │ - movweq r0, #55492 @ 0xd8c4 │ │ │ │ + movweq pc, #51424 @ 0xc8e0 @ │ │ │ │ + movweq pc, #52856 @ 0xce78 @ │ │ │ │ + movweq pc, #51412 @ 0xc8d4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14684c <__cxa_atexit@plt+0x139a2c> │ │ │ │ @@ -321161,17 +321161,17 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ str r2, [r3, #20] │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r0, #55360 @ 0xd840 │ │ │ │ - movweq r0, #56776 @ 0xddc8 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq pc, #51280 @ 0xc850 @ │ │ │ │ + movweq pc, #52696 @ 0xcdd8 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1468bc <__cxa_atexit@plt+0x139a9c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -321186,24 +321186,24 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r8, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - movweq r0, #55168 @ 0xd780 │ │ │ │ + movweq pc, #51088 @ 0xc790 @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 146960 <__cxa_atexit@plt+0x139b40> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -321227,24 +321227,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r0, #55044 @ 0xd704 │ │ │ │ - movweq r0, #55020 @ 0xd6ec │ │ │ │ + movweq pc, #50964 @ 0xc714 @ │ │ │ │ + movweq pc, #50940 @ 0xc6fc @ │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -321269,15 +321269,15 @@ │ │ │ │ str r3, [r3, #32] │ │ │ │ bx ip │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - movweq r0, #55480 @ 0xd8b8 │ │ │ │ + movweq pc, #51400 @ 0xc8c8 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r9, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 146b00 <__cxa_atexit@plt+0x139ce0> │ │ │ │ @@ -321342,15 +321342,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff6c0 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - movweq r0, #54704 @ 0xd5b0 │ │ │ │ + movweq pc, #50624 @ 0xc5c0 @ │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -321392,15 +321392,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, fp │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r8, [sp] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -321438,15 +321438,15 @@ │ │ │ │ b 146c98 <__cxa_atexit@plt+0x139e78> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 146ca8 <__cxa_atexit@plt+0x139e88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r6, ip, #72, 20 @ 0x48000 │ │ │ │ + rsceq r5, ip, #72, 20 @ 0x48000 │ │ │ │ @ instruction: 0xfffff214 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -321479,20 +321479,20 @@ │ │ │ │ str ip, [r1, #16] │ │ │ │ str r1, [r1, #20] │ │ │ │ str lr, [r1, #24] │ │ │ │ str r7, [r1, #28] │ │ │ │ b 84d28 <__cxa_atexit@plt+0x77f08> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff294 │ │ │ │ @ instruction: 0xfffff300 │ │ │ │ @ instruction: 0xfffff398 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movweq r0, #54648 @ 0xd578 │ │ │ │ + movweq pc, #50568 @ 0xc588 @ │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 146dc8 <__cxa_atexit@plt+0x139fa8> │ │ │ │ @@ -321512,15 +321512,15 @@ │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, r7, lr} │ │ │ │ ldr r0, [sp] │ │ │ │ sub r7, r6, #30 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 146e1c <__cxa_atexit@plt+0x139ffc> │ │ │ │ @@ -321536,15 +321536,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 146e30 <__cxa_atexit@plt+0x13a010> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r6, ip, #200, 16 @ 0xc80000 │ │ │ │ + rsceq r5, ip, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r2, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 146e80 <__cxa_atexit@plt+0x13a060> │ │ │ │ @@ -321555,15 +321555,15 @@ │ │ │ │ ldr r1, [pc, #216] @ 146f40 <__cxa_atexit@plt+0x13a120> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r1, [r2, #4]! │ │ │ │ mov r8, r2 │ │ │ │ str r3, [r2, #8] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r6, [pc, #168] @ 146f30 <__cxa_atexit@plt+0x13a110> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ tst r3, #3 │ │ │ │ add r6, pc, r6 │ │ │ │ stm r5, {r6, r9} │ │ │ │ beq 146ef4 <__cxa_atexit@plt+0x13a0d4> │ │ │ │ ldr sl, [r3, #7] │ │ │ │ @@ -321599,20 +321599,20 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - movweq r0, #53792 @ 0xd220 │ │ │ │ + movweq pc, #49712 @ 0xc230 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr sl, [r3, #7] │ │ │ │ ldr r2, [pc, #112] @ 146fd0 <__cxa_atexit@plt+0x13a1b0> │ │ │ │ mov r3, r5 │ │ │ │ @@ -321713,30 +321713,30 @@ │ │ │ │ str r8, [r5] │ │ │ │ str sl, [r5, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ mov r9, #0 │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 147130 <__cxa_atexit@plt+0x13a310> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - rsceq r6, ip, #192, 10 @ 0x30000000 │ │ │ │ + rsceq r5, ip, #192, 10 @ 0x30000000 │ │ │ │ @ instruction: 0xffffe604 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #116] @ 1471c0 <__cxa_atexit@plt+0x13a3a0> │ │ │ │ ldr sl, [r5, #16] │ │ │ │ str r8, [r5, #16] │ │ │ │ @@ -321755,26 +321755,26 @@ │ │ │ │ str r8, [r5] │ │ │ │ str sl, [r5, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ mov r9, #0 │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1471c8 <__cxa_atexit@plt+0x13a3a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - rsceq r6, ip, #36, 10 @ 0x9000000 │ │ │ │ + rsceq r5, ip, #36, 10 @ 0x9000000 │ │ │ │ @ instruction: 0xffffe55c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #76] @ 147230 <__cxa_atexit@plt+0x13a410> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ @@ -321786,23 +321786,23 @@ │ │ │ │ ldr r7, [pc, #48] @ 147234 <__cxa_atexit@plt+0x13a414> │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ mov r9, #0 │ │ │ │ - b 3fbef0 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ + b 3dc148 <__cxa_atexit@plt+0x3cf328> │ │ │ │ ldr r7, [pc, #20] @ 147238 <__cxa_atexit@plt+0x13a418> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffe4e0 │ │ │ │ - rsceq r6, ip, #180, 8 @ 0xb4000000 │ │ │ │ + rsceq r5, ip, #180, 8 @ 0xb4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 147284 <__cxa_atexit@plt+0x13a464> │ │ │ │ @@ -321818,17 +321818,17 @@ │ │ │ │ str r2, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1472a4 <__cxa_atexit@plt+0x13a484> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf48 <__cxa_atexit@plt+0x3ef128> │ │ │ │ - movweq pc, #52780 @ 0xce2c @ │ │ │ │ - movweq pc, #53104 @ 0xcf70 @ │ │ │ │ + b 3dc1a0 <__cxa_atexit@plt+0x3cf380> │ │ │ │ + movweq lr, #52796 @ 0xce3c │ │ │ │ + movweq lr, #53120 @ 0xcf80 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -321843,39 +321843,39 @@ │ │ │ │ stmib r2, {r0, r8} │ │ │ │ ldr r0, [pc, #52] @ 147320 <__cxa_atexit@plt+0x13a500> │ │ │ │ sub r2, r6, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq pc, #52996 @ 0xcf04 @ │ │ │ │ - movweq pc, #52624 @ 0xcd90 @ │ │ │ │ + movweq lr, #53012 @ 0xcf14 │ │ │ │ + movweq lr, #52640 @ 0xcda0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 147354 <__cxa_atexit@plt+0x13a534> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 14735c <__cxa_atexit@plt+0x13a53c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9322c <__cxa_atexit@plt+0x8640c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq pc, #52436 @ 0xccd4 @ │ │ │ │ + movweq lr, #52452 @ 0xcce4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1473e0 <__cxa_atexit@plt+0x13a5c0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -321899,26 +321899,26 @@ │ │ │ │ str r9, [r3, #12]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r8, [r3, #-4] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - movweq pc, #52336 @ 0xcc70 @ │ │ │ │ - movweq pc, #52320 @ 0xcc60 @ │ │ │ │ + movweq lr, #52352 @ 0xcc80 │ │ │ │ + movweq lr, #52336 @ 0xcc70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 147464 <__cxa_atexit@plt+0x13a644> │ │ │ │ @@ -321932,54 +321932,54 @@ │ │ │ │ stmib r2, {r0, r8} │ │ │ │ ldr r0, [pc, #52] @ 147484 <__cxa_atexit@plt+0x13a664> │ │ │ │ sub r2, r6, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq pc, #52640 @ 0xcda0 @ │ │ │ │ - movweq pc, #52268 @ 0xcc2c @ │ │ │ │ + movweq lr, #52656 @ 0xcdb0 │ │ │ │ + movweq lr, #52284 @ 0xcc3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1474b8 <__cxa_atexit@plt+0x13a698> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1474c0 <__cxa_atexit@plt+0x13a6a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9329c <__cxa_atexit@plt+0x8647c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq pc, #52080 @ 0xcb70 @ │ │ │ │ + movweq lr, #52096 @ 0xcb80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1474f4 <__cxa_atexit@plt+0x13a6d4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1474fc <__cxa_atexit@plt+0x13a6dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b ae6f4 <__cxa_atexit@plt+0xa18d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq pc, #52016 @ 0xcb30 @ │ │ │ │ + movweq lr, #52032 @ 0xcb40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 147540 <__cxa_atexit@plt+0x13a720> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -321990,16 +321990,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 84da8 <__cxa_atexit@plt+0x77f88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq pc, #51956 @ 0xcaf4 @ │ │ │ │ - movweq pc, #52056 @ 0xcb58 @ │ │ │ │ + movweq lr, #51972 @ 0xcb04 │ │ │ │ + movweq lr, #52072 @ 0xcb68 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1475dc <__cxa_atexit@plt+0x13a7bc> │ │ │ │ ldr r2, [pc, #140] @ 1475f8 <__cxa_atexit@plt+0x13a7d8> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -322033,18 +322033,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - movweq pc, #52684 @ 0xcdcc @ │ │ │ │ + movweq lr, #52700 @ 0xcddc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14765c <__cxa_atexit@plt+0x13a83c> │ │ │ │ @@ -322061,17 +322061,17 @@ │ │ │ │ stm r8, {r2, r7, lr} │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - movweq pc, #52540 @ 0xcd3c @ │ │ │ │ + movweq lr, #52556 @ 0xcd4c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1476fc <__cxa_atexit@plt+0x13a8dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -322112,17 +322112,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 147738 <__cxa_atexit@plt+0x13a918> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - movweq pc, #51568 @ 0xc970 @ │ │ │ │ + movweq lr, #51584 @ 0xc980 │ │ │ │ @ instruction: 0xfffff75c │ │ │ │ - rsceq r5, ip, #200, 30 @ 0x320 │ │ │ │ + rsceq r4, ip, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1477a4 <__cxa_atexit@plt+0x13a984> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -322148,17 +322148,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq pc, #51368 @ 0xc8a8 @ │ │ │ │ - movweq pc, #51456 @ 0xc900 @ │ │ │ │ - movweq pc, #51452 @ 0xc8fc @ │ │ │ │ + movweq lr, #51384 @ 0xc8b8 │ │ │ │ + movweq lr, #51472 @ 0xc910 │ │ │ │ + movweq lr, #51468 @ 0xc90c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -322221,20 +322221,20 @@ │ │ │ │ b 1478d4 <__cxa_atexit@plt+0x13aab4> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - movweq pc, #51160 @ 0xc7d8 @ │ │ │ │ - movweq pc, #51568 @ 0xc970 @ │ │ │ │ + movweq lr, #51176 @ 0xc7e8 │ │ │ │ + movweq lr, #51584 @ 0xc980 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - movweq pc, #51540 @ 0xc954 @ │ │ │ │ - movweq pc, #51500 @ 0xc92c @ │ │ │ │ + movweq lr, #51556 @ 0xc964 │ │ │ │ + movweq lr, #51516 @ 0xc93c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -322270,30 +322270,30 @@ │ │ │ │ str r0, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ str r7, [r6, #4] │ │ │ │ add r7, r6, #8 │ │ │ │ stm r7, {r1, r3, lr} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - movweq pc, #50904 @ 0xc6d8 @ │ │ │ │ - movweq pc, #52336 @ 0xcc70 @ │ │ │ │ - movweq pc, #50892 @ 0xc6cc @ │ │ │ │ + movweq lr, #50920 @ 0xc6e8 │ │ │ │ + movweq lr, #52352 @ 0xcc80 │ │ │ │ + movweq lr, #50908 @ 0xc6dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 147a44 <__cxa_atexit@plt+0x13ac24> │ │ │ │ @@ -322311,17 +322311,17 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ str r2, [r3, #20] │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq pc, #50760 @ 0xc648 @ │ │ │ │ - movweq pc, #52176 @ 0xcbd0 @ │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq lr, #50776 @ 0xc658 │ │ │ │ + movweq lr, #52192 @ 0xcbe0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 147ab4 <__cxa_atexit@plt+0x13ac94> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -322336,24 +322336,24 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r8, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - movweq pc, #50568 @ 0xc588 @ │ │ │ │ + movweq lr, #50584 @ 0xc598 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 147b58 <__cxa_atexit@plt+0x13ad38> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -322377,24 +322377,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq pc, #50444 @ 0xc50c @ │ │ │ │ - movweq pc, #50420 @ 0xc4f4 @ │ │ │ │ + movweq lr, #50460 @ 0xc51c │ │ │ │ + movweq lr, #50436 @ 0xc504 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -322419,15 +322419,15 @@ │ │ │ │ str r3, [r3, #32] │ │ │ │ bx ip │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - movweq pc, #50880 @ 0xc6c0 @ │ │ │ │ + movweq lr, #50896 @ 0xc6d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r9, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 147cf8 <__cxa_atexit@plt+0x13aed8> │ │ │ │ @@ -322492,15 +322492,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa14 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - movweq pc, #50104 @ 0xc3b8 @ │ │ │ │ + movweq lr, #50120 @ 0xc3c8 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -322542,15 +322542,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, fp │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r8, [sp] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -322559,15 +322559,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 5967c <__cxa_atexit@plt+0x4c85c> │ │ │ │ - rsceq r5, ip, #188, 16 @ 0xbc0000 │ │ │ │ + rsceq r4, ip, #188, 16 @ 0xbc0000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 147e5c <__cxa_atexit@plt+0x13b03c> │ │ │ │ ldr r3, [pc, #28] @ 147e6c <__cxa_atexit@plt+0x13b04c> │ │ │ │ @@ -322576,16 +322576,16 @@ │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ b 931ac <__cxa_atexit@plt+0x8638c> │ │ │ │ ldr r7, [pc, #12] @ 147e70 <__cxa_atexit@plt+0x13b050> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r5, ip, #152, 16 @ 0x980000 │ │ │ │ - rsceq r5, ip, #120, 16 @ 0x780000 │ │ │ │ + rsceq r4, ip, #152, 16 @ 0x980000 │ │ │ │ + rsceq r4, ip, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #44 @ 0x2c │ │ │ │ cmp r2, lr │ │ │ │ bcc 147f08 <__cxa_atexit@plt+0x13b0e8> │ │ │ │ ldr sl, [pc, #128] @ 147f18 <__cxa_atexit@plt+0x13b0f8> │ │ │ │ @@ -322617,21 +322617,21 @@ │ │ │ │ str r0, [r6, #24] │ │ │ │ str sl, [r5, #-12]! │ │ │ │ mov r6, lr │ │ │ │ b 84d28 <__cxa_atexit@plt+0x77f08> │ │ │ │ mov r6, lr │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff4c4 │ │ │ │ @ instruction: 0xfffff5d4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - movweq pc, #50116 @ 0xc3c4 @ │ │ │ │ + movweq lr, #50132 @ 0xc3d4 │ │ │ │ @ instruction: 0xfffff51c │ │ │ │ - rsceq r5, ip, #192, 14 @ 0x3000000 │ │ │ │ + rsceq r4, ip, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 147f50 <__cxa_atexit@plt+0x13b130> │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -322668,15 +322668,15 @@ │ │ │ │ str sl, [r3, #32] │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ str lr, [r3, #40] @ 0x28 │ │ │ │ str r3, [r3, #48] @ 0x30 │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff530 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ @@ -322692,39 +322692,39 @@ │ │ │ │ stmib r2, {r0, r8} │ │ │ │ ldr r0, [pc, #52] @ 148064 <__cxa_atexit@plt+0x13b244> │ │ │ │ sub r2, r6, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq pc, #49600 @ 0xc1c0 @ │ │ │ │ - movweq pc, #49228 @ 0xc04c @ │ │ │ │ + movweq lr, #49616 @ 0xc1d0 │ │ │ │ + movweq lr, #49244 @ 0xc05c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 148098 <__cxa_atexit@plt+0x13b278> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1480a0 <__cxa_atexit@plt+0x13b280> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9322c <__cxa_atexit@plt+0x8640c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq lr, #53136 @ 0xcf90 │ │ │ │ + movweq sp, #53152 @ 0xcfa0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 148124 <__cxa_atexit@plt+0x13b304> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -322748,26 +322748,26 @@ │ │ │ │ str r9, [r3, #12]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r8, [r3, #-4] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - movweq lr, #53036 @ 0xcf2c │ │ │ │ - movweq lr, #53020 @ 0xcf1c │ │ │ │ + movweq sp, #53052 @ 0xcf3c │ │ │ │ + movweq sp, #53036 @ 0xcf2c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1481a8 <__cxa_atexit@plt+0x13b388> │ │ │ │ @@ -322781,39 +322781,39 @@ │ │ │ │ stmib r2, {r0, r8} │ │ │ │ ldr r0, [pc, #52] @ 1481c8 <__cxa_atexit@plt+0x13b3a8> │ │ │ │ sub r2, r6, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbeb8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + b 3dc110 <__cxa_atexit@plt+0x3cf2f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq pc, #49244 @ 0xc05c @ │ │ │ │ - movweq lr, #52968 @ 0xcee8 │ │ │ │ + movweq lr, #49260 @ 0xc06c │ │ │ │ + movweq sp, #52984 @ 0xcef8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1481fc <__cxa_atexit@plt+0x13b3dc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 148204 <__cxa_atexit@plt+0x13b3e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9329c <__cxa_atexit@plt+0x8647c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq lr, #52780 @ 0xce2c │ │ │ │ + movweq sp, #52796 @ 0xce3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -322874,20 +322874,20 @@ │ │ │ │ b 148308 <__cxa_atexit@plt+0x13b4e8> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - movweq lr, #52636 @ 0xcd9c │ │ │ │ - movweq lr, #52720 @ 0xcdf0 │ │ │ │ - movweq lr, #53044 @ 0xcf34 │ │ │ │ + movweq sp, #52652 @ 0xcdac │ │ │ │ + movweq sp, #52736 @ 0xce00 │ │ │ │ + movweq sp, #53060 @ 0xcf44 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - movweq lr, #53020 @ 0xcf1c │ │ │ │ - movweq lr, #52984 @ 0xcef8 │ │ │ │ + movweq sp, #53036 @ 0xcf2c │ │ │ │ + movweq sp, #53000 @ 0xcf08 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 148370 <__cxa_atexit@plt+0x13b550> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -322898,16 +322898,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 84da8 <__cxa_atexit@plt+0x77f88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq lr, #52420 @ 0xccc4 │ │ │ │ - movweq lr, #52520 @ 0xcd28 │ │ │ │ + movweq sp, #52436 @ 0xccd4 │ │ │ │ + movweq sp, #52536 @ 0xcd38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14840c <__cxa_atexit@plt+0x13b5ec> │ │ │ │ ldr r2, [pc, #140] @ 148428 <__cxa_atexit@plt+0x13b608> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -322941,18 +322941,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - movweq lr, #53148 @ 0xcf9c │ │ │ │ + movweq sp, #53164 @ 0xcfac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14848c <__cxa_atexit@plt+0x13b66c> │ │ │ │ @@ -322969,17 +322969,17 @@ │ │ │ │ stm r8, {r2, r7, lr} │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - movweq lr, #53004 @ 0xcf0c │ │ │ │ + movweq sp, #53020 @ 0xcf1c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14853c <__cxa_atexit@plt+0x13b71c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -323024,18 +323024,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 14857c <__cxa_atexit@plt+0x13b75c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - movweq lr, #52028 @ 0xcb3c │ │ │ │ + movweq sp, #52044 @ 0xcb4c │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xffffe91c │ │ │ │ - rsceq r5, ip, #136, 2 @ 0x22 │ │ │ │ + rsceq r4, ip, #136, 2 @ 0x22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -323078,30 +323078,30 @@ │ │ │ │ str r0, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ str r7, [r6, #4] │ │ │ │ add r7, r6, #8 │ │ │ │ stm r7, {r1, r3, lr} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - movweq lr, #51768 @ 0xca38 │ │ │ │ - movweq lr, #53200 @ 0xcfd0 │ │ │ │ - movweq lr, #51756 @ 0xca2c │ │ │ │ + movweq sp, #51784 @ 0xca48 │ │ │ │ + movweq sp, #53216 @ 0xcfe0 │ │ │ │ + movweq sp, #51772 @ 0xca3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1486e4 <__cxa_atexit@plt+0x13b8c4> │ │ │ │ @@ -323119,17 +323119,17 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ str r2, [r3, #20] │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq lr, #51624 @ 0xc9a8 │ │ │ │ - movweq lr, #53040 @ 0xcf30 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq sp, #51640 @ 0xc9b8 │ │ │ │ + movweq sp, #53056 @ 0xcf40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 148754 <__cxa_atexit@plt+0x13b934> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -323144,24 +323144,24 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r8, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - movweq lr, #51432 @ 0xc8e8 │ │ │ │ + movweq sp, #51448 @ 0xc8f8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1487f8 <__cxa_atexit@plt+0x13b9d8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -323185,24 +323185,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ - b 3fbeb0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ + b 3dc108 <__cxa_atexit@plt+0x3cf2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq lr, #51308 @ 0xc86c │ │ │ │ - movweq lr, #51284 @ 0xc854 │ │ │ │ + movweq sp, #51324 @ 0xc87c │ │ │ │ + movweq sp, #51300 @ 0xc864 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -323227,15 +323227,15 @@ │ │ │ │ str r3, [r3, #32] │ │ │ │ bx ip │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - movweq lr, #51744 @ 0xca20 │ │ │ │ + movweq sp, #51760 @ 0xca30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov sl, r9 │ │ │ │ sub r9, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -323321,15 +323321,15 @@ │ │ │ │ stmib r5, {r8, r9} │ │ │ │ b 931ac <__cxa_atexit@plt+0x8638c> │ │ │ │ ldr r7, [pc, #12] @ 148a14 <__cxa_atexit@plt+0x13bbf4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r4, ip, #252, 24 @ 0xfc00 │ │ │ │ + rsceq r3, ip, #252, 24 @ 0xfc00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #44 @ 0x2c │ │ │ │ cmp r2, lr │ │ │ │ bcc 148aa4 <__cxa_atexit@plt+0x13bc84> │ │ │ │ ldr sl, [pc, #124] @ 148ab4 <__cxa_atexit@plt+0x13bc94> │ │ │ │ @@ -323360,19 +323360,19 @@ │ │ │ │ str r0, [r6, #24] │ │ │ │ str sl, [r5, #-12]! │ │ │ │ mov r6, lr │ │ │ │ b 84d28 <__cxa_atexit@plt+0x77f08> │ │ │ │ mov r6, lr │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff668 │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movweq lr, #51240 @ 0xc828 │ │ │ │ + movweq sp, #51256 @ 0xc838 │ │ │ │ @ instruction: 0xfffff6c4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -323389,15 +323389,15 @@ │ │ │ │ add lr, r3, #16 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ stm lr, {r0, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ bcc 148bc4 <__cxa_atexit@plt+0x13bda4> │ │ │ │ ldm r5, {r7, lr} │ │ │ │ @@ -323438,15 +323438,15 @@ │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r0, asr #7 │ │ │ │ - rsceq r4, ip, #56, 22 @ 0xe000 │ │ │ │ + rsceq r3, ip, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 148c30 <__cxa_atexit@plt+0x13be10> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -323455,19 +323455,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 148c3c <__cxa_atexit@plt+0x13be1c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc3f0 <__cxa_atexit@plt+0x3ef5d0> │ │ │ │ + b 3dc648 <__cxa_atexit@plt+0x3cf828> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq lr, #50180 @ 0xc404 │ │ │ │ - movweq lr, #50280 @ 0xc468 │ │ │ │ + movweq sp, #50196 @ 0xc414 │ │ │ │ + movweq sp, #50296 @ 0xc478 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 148c80 <__cxa_atexit@plt+0x13be60> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -323475,35 +323475,35 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 148c8c <__cxa_atexit@plt+0x13be6c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc3f0 <__cxa_atexit@plt+0x3ef5d0> │ │ │ │ + b 3dc648 <__cxa_atexit@plt+0x3cf828> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq lr, #50100 @ 0xc3b4 │ │ │ │ - movweq lr, #50200 @ 0xc418 │ │ │ │ + movweq sp, #50116 @ 0xc3c4 │ │ │ │ + movweq sp, #50216 @ 0xc428 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 148cc4 <__cxa_atexit@plt+0x13bea4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 148ccc <__cxa_atexit@plt+0x13beac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq lr, #50020 @ 0xc364 │ │ │ │ + movweq sp, #50036 @ 0xc374 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 148d34 <__cxa_atexit@plt+0x13bf14> │ │ │ │ @@ -323520,22 +323520,22 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - movweq lr, #50800 @ 0xc670 │ │ │ │ - movweq lr, #49980 @ 0xc33c │ │ │ │ + movweq sp, #50816 @ 0xc680 │ │ │ │ + movweq sp, #49996 @ 0xc34c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -323547,21 +323547,21 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - sbceq ip, lr, #12992 @ 0x32c0 │ │ │ │ + sbceq ip, lr, #2816 @ 0xb00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 148e1c <__cxa_atexit@plt+0x13bffc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -323578,25 +323578,25 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ 148e40 <__cxa_atexit@plt+0x13c020> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq lr, #49708 @ 0xc22c │ │ │ │ - movweq lr, #50208 @ 0xc420 │ │ │ │ - movweq lr, #49740 @ 0xc24c │ │ │ │ + movweq sp, #49724 @ 0xc23c │ │ │ │ + movweq sp, #50224 @ 0xc430 │ │ │ │ + movweq sp, #49756 @ 0xc25c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 148ea8 <__cxa_atexit@plt+0x13c088> │ │ │ │ @@ -323613,22 +323613,22 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - movweq lr, #50428 @ 0xc4fc │ │ │ │ - movweq lr, #49608 @ 0xc1c8 │ │ │ │ + movweq sp, #50444 @ 0xc50c │ │ │ │ + movweq sp, #49624 @ 0xc1d8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 148f2c <__cxa_atexit@plt+0x13c10c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -323646,25 +323646,25 @@ │ │ │ │ ldr r8, [pc, #60] @ 148f50 <__cxa_atexit@plt+0x13c130> │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - movweq lr, #49436 @ 0xc11c │ │ │ │ - sbceq ip, lr, #15104 @ 0x3b00 │ │ │ │ + movweq sp, #49452 @ 0xc12c │ │ │ │ + sbceq ip, lr, #503808 @ 0x7b000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -323689,16 +323689,16 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - movweq lr, #49816 @ 0xc298 │ │ │ │ - movweq lr, #49336 @ 0xc0b8 │ │ │ │ + movweq sp, #49832 @ 0xc2a8 │ │ │ │ + movweq sp, #49352 @ 0xc0c8 │ │ │ │ @ instruction: 0xfffffb38 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -323743,15 +323743,15 @@ │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - rsceq r4, ip, #124, 12 @ 0x7c00000 │ │ │ │ + rsceq r3, ip, #124, 12 @ 0x7c00000 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -323781,15 +323781,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 149144 <__cxa_atexit@plt+0x13c324> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq r4, ip, #216, 10 @ 0x36000000 │ │ │ │ + rsceq r3, ip, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 14917c <__cxa_atexit@plt+0x13c35c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -323863,15 +323863,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ @ instruction: 0xfffffa64 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - rsceq r4, ip, #164, 8 @ 0xa4000000 │ │ │ │ + rsceq r3, ip, #164, 8 @ 0xa4000000 │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr lr, [r5, #12] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -323917,15 +323917,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff924 │ │ │ │ @ instruction: 0xfffff96c │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ - rsceq r4, ip, #192, 6 │ │ │ │ + rsceq r3, ip, #192, 6 │ │ │ │ @ instruction: 0xfffffa2c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1493b4 <__cxa_atexit@plt+0x13c594> │ │ │ │ @@ -323994,15 +323994,15 @@ │ │ │ │ str r1, [r5] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - rsceq r4, ip, #144, 4 │ │ │ │ + rsceq r3, ip, #144, 4 │ │ │ │ @ instruction: 0xfffff7dc │ │ │ │ @ instruction: 0xfffff928 │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ @@ -324041,36 +324041,36 @@ │ │ │ │ mov r7, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff714 │ │ │ │ @ instruction: 0xfffff864 │ │ │ │ @ instruction: 0xfffff74c │ │ │ │ - rsceq r4, ip, #224, 2 @ 0x38 │ │ │ │ + rsceq r3, ip, #224, 2 @ 0x38 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14958c <__cxa_atexit@plt+0x13c76c> │ │ │ │ ldr r2, [pc, #36] @ 1495a4 <__cxa_atexit@plt+0x13c784> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ ldr r7, [pc, #20] @ 1495a8 <__cxa_atexit@plt+0x13c788> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - rsceq r4, ip, #120, 2 │ │ │ │ + rsceq r3, ip, #120, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1495f0 <__cxa_atexit@plt+0x13c7d0> │ │ │ │ ldr r7, [pc, #52] @ 149600 <__cxa_atexit@plt+0x13c7e0> │ │ │ │ @@ -324085,15 +324085,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 149604 <__cxa_atexit@plt+0x13c7e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r4, ip, #36, 2 │ │ │ │ + rsceq r3, ip, #36, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r0, [pc, #208] @ 1496f0 <__cxa_atexit@plt+0x13c8d0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ @@ -324128,15 +324128,15 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fc3a0 <__cxa_atexit@plt+0x3ef580> │ │ │ │ + b 3dc5f8 <__cxa_atexit@plt+0x3cf7d8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #52] @ 1496fc <__cxa_atexit@plt+0x13c8dc> │ │ │ │ str r7, [r5, #-16]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ @@ -324145,17 +324145,17 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ str r1, [r5, #8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - movweq sp, #51680 @ 0xc9e0 │ │ │ │ - movweq sp, #51764 @ 0xca34 │ │ │ │ - rsceq r4, ip, #52 @ 0x34 │ │ │ │ + movweq ip, #51696 @ 0xc9f0 │ │ │ │ + movweq ip, #51780 @ 0xca44 │ │ │ │ + rsceq r3, ip, #52 @ 0x34 │ │ │ │ @ instruction: 0xfffff57c │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ @ instruction: 0xfffff5c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #168] @ 1497c8 <__cxa_atexit@plt+0x13c9a8> │ │ │ │ @@ -324186,32 +324186,32 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r1, #16]! │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ str r1, [r3, #40] @ 0x28 │ │ │ │ - b 3fc3a0 <__cxa_atexit@plt+0x3ef580> │ │ │ │ + b 3dc5f8 <__cxa_atexit@plt+0x3cf7d8> │ │ │ │ ldr r3, [pc, #56] @ 1497dc <__cxa_atexit@plt+0x13c9bc> │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r2, #-12]! │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r1, #0 │ │ │ │ stmib r2, {r1, lr} │ │ │ │ bx r0 │ │ │ │ - movweq sp, #51456 @ 0xc900 │ │ │ │ - movweq sp, #51524 @ 0xc944 │ │ │ │ + movweq ip, #51472 @ 0xc910 │ │ │ │ + movweq ip, #51540 @ 0xc954 │ │ │ │ @ instruction: 0xfffff490 │ │ │ │ @ instruction: 0xfffff5e8 │ │ │ │ @ instruction: 0xfffff4d0 │ │ │ │ - rsceq r3, ip, #88, 30 @ 0x160 │ │ │ │ + rsceq r2, ip, #88, 30 @ 0x160 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -324219,23 +324219,23 @@ │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 149820 <__cxa_atexit@plt+0x13ca00> │ │ │ │ ldr r2, [pc, #36] @ 149838 <__cxa_atexit@plt+0x13ca18> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ ldr r7, [pc, #20] @ 14983c <__cxa_atexit@plt+0x13ca1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb60 │ │ │ │ - rsceq r3, ip, #228, 28 @ 0xe40 │ │ │ │ + rsceq r2, ip, #228, 28 @ 0xe40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -324252,15 +324252,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1498a0 <__cxa_atexit@plt+0x13ca80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - rsceq r3, ip, #136, 28 @ 0x880 │ │ │ │ + rsceq r2, ip, #136, 28 @ 0x880 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 1490c0 <__cxa_atexit@plt+0x13c2a0> │ │ │ │ @@ -324299,16 +324299,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - movweq sp, #52472 @ 0xccf8 │ │ │ │ - rsceq r3, ip, #220, 26 @ 0x3700 │ │ │ │ + movweq ip, #52488 @ 0xcd08 │ │ │ │ + rsceq r2, ip, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -324321,16 +324321,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1499b8 <__cxa_atexit@plt+0x13cb98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq sp, #51980 @ 0xcb0c │ │ │ │ - rsceq r3, ip, #124, 26 @ 0x1f00 │ │ │ │ + movweq ip, #51996 @ 0xcb1c │ │ │ │ + rsceq r2, ip, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -324343,16 +324343,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 149a10 <__cxa_atexit@plt+0x13cbf0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq sp, #52248 @ 0xcc18 │ │ │ │ - rsceq r3, ip, #40, 26 @ 0xa00 │ │ │ │ + movweq ip, #52264 @ 0xcc28 │ │ │ │ + rsceq r2, ip, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -324365,29 +324365,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 149a68 <__cxa_atexit@plt+0x13cc48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq sp, #52152 @ 0xcbb8 │ │ │ │ - rsceq r3, ip, #212, 24 @ 0xd400 │ │ │ │ - sbceq ip, lr, #-1073741801 @ 0xc0000017 │ │ │ │ + movweq ip, #52168 @ 0xcbc8 │ │ │ │ + rsceq r2, ip, #212, 24 @ 0xd400 │ │ │ │ + sbceq fp, lr, #636 @ 0x27c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbceq ip, lr, #-2147483611 @ 0x80000025 │ │ │ │ + sbceq fp, lr, #856 @ 0x358 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - sbceq ip, lr, #-2147483597 @ 0x80000033 │ │ │ │ + sbceq ip, lr, #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ cmp r0, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -324479,15 +324479,15 @@ │ │ │ │ cmp r0, r3 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ add r0, r0, #1 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ - sbceq ip, lr, #184, 2 @ 0x2e │ │ │ │ + sbceq fp, lr, #248, 30 @ 0x3e0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ moveq r6, r0 │ │ │ │ beq 149c7c <__cxa_atexit@plt+0x13ce5c> │ │ │ │ mov r4, r1 │ │ │ │ @@ -324534,15 +324534,15 @@ │ │ │ │ bge 149d00 <__cxa_atexit@plt+0x13cee0> │ │ │ │ cmp r2, r1 │ │ │ │ bge 149cc0 <__cxa_atexit@plt+0x13cea0> │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 149ab4 <__cxa_atexit@plt+0x13cc94> │ │ │ │ mov r0, #2 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - sbceq ip, lr, #0 │ │ │ │ + sbceq fp, lr, #64, 28 @ 0x400 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ moveq r6, r0 │ │ │ │ beq 149d58 <__cxa_atexit@plt+0x13cf38> │ │ │ │ mov r4, r1 │ │ │ │ @@ -324566,60 +324566,60 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov r4, r3 │ │ │ │ ldr r6, [pc, #180] @ 149e30 <__cxa_atexit@plt+0x13d010> │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 3fc3f8 <__cxa_atexit@plt+0x3ef5d8> │ │ │ │ + bl 3dc650 <__cxa_atexit@plt+0x3cf830> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ str r0, [sp, #8] │ │ │ │ beq 149db4 <__cxa_atexit@plt+0x13cf94> │ │ │ │ ldr r3, [pc, #140] @ 149e34 <__cxa_atexit@plt+0x13d014> │ │ │ │ sub r4, r4, #1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r4, [r3, r4, lsl #2] │ │ │ │ ldr r3, [r2] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3] │ │ │ │ - bl 3fc400 <__cxa_atexit@plt+0x3ef5e0> │ │ │ │ + bl 3dc658 <__cxa_atexit@plt+0x3cf838> │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fc408 <__cxa_atexit@plt+0x3ef5e8> │ │ │ │ + bl 3dc660 <__cxa_atexit@plt+0x3cf840> │ │ │ │ ldr r3, [pc, #92] @ 149e38 <__cxa_atexit@plt+0x13d018> │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ - bl 3fc408 <__cxa_atexit@plt+0x3ef5e8> │ │ │ │ + bl 3dc660 <__cxa_atexit@plt+0x3cf840> │ │ │ │ add r2, sp, #12 │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 3fc410 <__cxa_atexit@plt+0x3ef5f0> │ │ │ │ + bl 3dc668 <__cxa_atexit@plt+0x3cf848> │ │ │ │ ldr r0, [pc, #52] @ 149e3c <__cxa_atexit@plt+0x13d01c> │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3fc418 <__cxa_atexit@plt+0x3ef5f8> │ │ │ │ + bl 3dc670 <__cxa_atexit@plt+0x3cf850> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 3fc420 <__cxa_atexit@plt+0x3ef600> │ │ │ │ + bl 3dc678 <__cxa_atexit@plt+0x3cf858> │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 3fc428 <__cxa_atexit@plt+0x3ef608> │ │ │ │ + bl 3dc680 <__cxa_atexit@plt+0x3cf860> │ │ │ │ str r4, [r7] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - movweq r1, #56992 @ 0xdea0 │ │ │ │ + movweq r0, #57008 @ 0xdeb0 │ │ │ │ @ instruction: 0xffffb9dc │ │ │ │ @ instruction: 0xffffb9e0 │ │ │ │ - sbceq ip, lr, #84, 20 @ 0x54000 │ │ │ │ + sbceq ip, lr, #148, 16 @ 0x940000 │ │ │ │ b be78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 149e90 <__cxa_atexit@plt+0x13d070> │ │ │ │ @@ -324637,15 +324637,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 149ea4 <__cxa_atexit@plt+0x13d084> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r3, ip, #152, 16 @ 0x980000 │ │ │ │ + rsceq r2, ip, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -324669,15 +324669,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 149f24 <__cxa_atexit@plt+0x13d104> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r3, ip, #28, 16 @ 0x1c0000 │ │ │ │ + rsceq r2, ip, #28, 16 @ 0x1c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -324689,98 +324689,98 @@ │ │ │ │ bhi 149f88 <__cxa_atexit@plt+0x13d168> │ │ │ │ ldr r3, [pc, #52] @ 149f98 <__cxa_atexit@plt+0x13d178> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 149f78 <__cxa_atexit@plt+0x13d158> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 149f9c <__cxa_atexit@plt+0x13d17c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r3, ip, #168, 14 @ 0x2a00000 │ │ │ │ + rsceq r2, ip, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 149ff8 <__cxa_atexit@plt+0x13d1d8> │ │ │ │ ldr r3, [pc, #52] @ 14a008 <__cxa_atexit@plt+0x13d1e8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 149fe8 <__cxa_atexit@plt+0x13d1c8> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 14a00c <__cxa_atexit@plt+0x13d1ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r3, ip, #60, 14 @ 0xf00000 │ │ │ │ + rsceq r2, ip, #60, 14 @ 0xf00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 14a044 <__cxa_atexit@plt+0x13d224> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - movweq sp, #49472 @ 0xc140 │ │ │ │ - rsceq r3, ip, #72, 14 @ 0x1200000 │ │ │ │ + movweq ip, #49488 @ 0xc150 │ │ │ │ + rsceq r2, ip, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 14a0ac <__cxa_atexit@plt+0x13d28c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 14a0a4 <__cxa_atexit@plt+0x13d284> │ │ │ │ ldr r3, [pc, #56] @ 14a0b4 <__cxa_atexit@plt+0x13d294> │ │ │ │ ldr r2, [pc, #56] @ 14a0b8 <__cxa_atexit@plt+0x13d298> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 14a0bc <__cxa_atexit@plt+0x13d29c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fc238 <__cxa_atexit@plt+0x3ef418> │ │ │ │ + b 3dc490 <__cxa_atexit@plt+0x3cf670> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r3, ip, #240, 12 @ 0xf000000 │ │ │ │ - movweq ip, #53156 @ 0xcfa4 │ │ │ │ - movweq ip, #53132 @ 0xcf8c │ │ │ │ - rsceq r3, ip, #232, 12 @ 0xe800000 │ │ │ │ + rsceq r2, ip, #240, 12 @ 0xf000000 │ │ │ │ + movweq fp, #53172 @ 0xcfb4 │ │ │ │ + movweq fp, #53148 @ 0xcf9c │ │ │ │ + rsceq r2, ip, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 14a124 <__cxa_atexit@plt+0x13d304> │ │ │ │ ldr r3, [pc, #80] @ 14a134 <__cxa_atexit@plt+0x13d314> │ │ │ │ @@ -324793,48 +324793,48 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 14a13c <__cxa_atexit@plt+0x13d31c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rsceq r3, ip, #148, 12 @ 0x9400000 │ │ │ │ - rsceq r3, ip, #108, 12 @ 0x6c00000 │ │ │ │ + rsceq r2, ip, #148, 12 @ 0x9400000 │ │ │ │ + rsceq r2, ip, #108, 12 @ 0x6c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ 14a168 <__cxa_atexit@plt+0x13d348> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r3, ip, #64, 12 @ 0x4000000 │ │ │ │ + rsceq r2, ip, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 14a194 <__cxa_atexit@plt+0x13d374> │ │ │ │ ldr r9, [pc, #20] @ 14a198 <__cxa_atexit@plt+0x13d378> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf68 <__cxa_atexit@plt+0x3ef148> │ │ │ │ + b 3dc1c0 <__cxa_atexit@plt+0x3cf3a0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r3, ip, #24, 12 @ 0x1800000 │ │ │ │ + rsceq r2, ip, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14a1e0 <__cxa_atexit@plt+0x13d3c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -324852,32 +324852,32 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq ip, #52816 @ 0xce50 │ │ │ │ - movweq ip, #52912 @ 0xceb0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq fp, #52832 @ 0xce60 │ │ │ │ + movweq fp, #52928 @ 0xcec0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14a23c <__cxa_atexit@plt+0x13d41c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 14a244 <__cxa_atexit@plt+0x13d424> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc1d8 <__cxa_atexit@plt+0x3ef3b8> │ │ │ │ + b 3dc430 <__cxa_atexit@plt+0x3cf610> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq ip, #52716 @ 0xcdec │ │ │ │ + movweq fp, #52732 @ 0xcdfc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14a2a0 <__cxa_atexit@plt+0x13d480> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -324891,24 +324891,24 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r1, [r8, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - movweq ip, #52632 @ 0xcd98 │ │ │ │ + movweq fp, #52648 @ 0xcda8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -324920,15 +324920,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq ip, #52580 @ 0xcd64 │ │ │ │ + movweq fp, #52596 @ 0xcd74 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -324957,64 +324957,64 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - movweq ip, #52444 @ 0xccdc │ │ │ │ - movweq sp, #49680 @ 0xc210 │ │ │ │ - rsceq r3, ip, #64, 8 @ 0x40000000 │ │ │ │ + movweq fp, #52460 @ 0xccec │ │ │ │ + movweq ip, #49696 @ 0xc220 │ │ │ │ + rsceq r2, ip, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 14a3d0 <__cxa_atexit@plt+0x13d5b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - movweq ip, #52660 @ 0xcdb4 │ │ │ │ + movweq fp, #52676 @ 0xcdc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14a404 <__cxa_atexit@plt+0x13d5e4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 14a40c <__cxa_atexit@plt+0x13d5ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc1d8 <__cxa_atexit@plt+0x3ef3b8> │ │ │ │ + b 3dc430 <__cxa_atexit@plt+0x3cf610> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq ip, #52260 @ 0xcc24 │ │ │ │ + movweq fp, #52276 @ 0xcc34 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ bcc 14a44c <__cxa_atexit@plt+0x13d62c> │ │ │ │ ldr r7, [pc, #44] @ 14a464 <__cxa_atexit@plt+0x13d644> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ str r9, [r3, #8] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r7, [pc, #20] @ 14a468 <__cxa_atexit@plt+0x13d648> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - rsceq r3, ip, #144, 6 @ 0x40000002 │ │ │ │ + rsceq r2, ip, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 14a4ac <__cxa_atexit@plt+0x13d68c> │ │ │ │ ldr r7, [pc, #48] @ 14a4bc <__cxa_atexit@plt+0x13d69c> │ │ │ │ @@ -325028,15 +325028,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 14a4c0 <__cxa_atexit@plt+0x13d6a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq r3, ip, #56, 6 @ 0xe0000000 │ │ │ │ + rsceq r2, ip, #56, 6 @ 0xe0000000 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [pc, #100] @ 14a534 <__cxa_atexit@plt+0x13d714> │ │ │ │ ldr r3, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ands r7, r3, #3 │ │ │ │ beq 14a50c <__cxa_atexit@plt+0x13d6ec> │ │ │ │ @@ -325059,15 +325059,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - movweq ip, #52248 @ 0xcc18 │ │ │ │ + movweq fp, #52264 @ 0xcc28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14a59c <__cxa_atexit@plt+0x13d77c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -325098,15 +325098,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, fp │ │ │ │ b 14a4c4 <__cxa_atexit@plt+0x13d6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - movweq ip, #52116 @ 0xcb94 │ │ │ │ + movweq fp, #52132 @ 0xcba4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ cmp r2, #36 @ 0x24 │ │ │ │ bne 14a650 <__cxa_atexit@plt+0x13d830> │ │ │ │ @@ -325163,17 +325163,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ - rsceq r3, ip, #40, 2 │ │ │ │ - movweq ip, #52020 @ 0xcb34 │ │ │ │ - movweq ip, #51912 @ 0xcac8 │ │ │ │ + rsceq r2, ip, #40, 2 │ │ │ │ + movweq fp, #52036 @ 0xcb44 │ │ │ │ + movweq fp, #51928 @ 0xcad8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14a744 <__cxa_atexit@plt+0x13d924> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -325219,17 +325219,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 14a7bc <__cxa_atexit@plt+0x13d99c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsceq r3, ip, #68 @ 0x44 │ │ │ │ - movweq ip, #51776 @ 0xca40 │ │ │ │ - movweq ip, #51692 @ 0xc9ec │ │ │ │ + rsceq r2, ip, #68 @ 0x44 │ │ │ │ + movweq fp, #51792 @ 0xca50 │ │ │ │ + movweq fp, #51708 @ 0xc9fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #60 @ 0x3c │ │ │ │ bne 14a7f0 <__cxa_atexit@plt+0x13d9d0> │ │ │ │ ldr r7, [pc, #96] @ 14a844 <__cxa_atexit@plt+0x13da24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -325252,46 +325252,46 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 14a840 <__cxa_atexit@plt+0x13da20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r2, ip, #188, 30 @ 0x2f0 │ │ │ │ - movweq ip, #51604 @ 0xc994 │ │ │ │ + rsceq r1, ip, #188, 30 @ 0x2f0 │ │ │ │ + movweq fp, #51620 @ 0xc9a4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 14a86c <__cxa_atexit@plt+0x13da4c> │ │ │ │ mov r7, fp │ │ │ │ stm r5, {r8, r9} │ │ │ │ b 14a8c0 <__cxa_atexit@plt+0x13daa0> │ │ │ │ ldr r7, [pc, #12] @ 14a880 <__cxa_atexit@plt+0x13da60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r2, ip, #120, 30 @ 0x1e0 │ │ │ │ + rsceq r1, ip, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 14a8ac <__cxa_atexit@plt+0x13da8c> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ b 14a8c0 <__cxa_atexit@plt+0x13daa0> │ │ │ │ ldr r7, [pc, #8] @ 14a8bc <__cxa_atexit@plt+0x13da9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r2, ip, #60, 30 @ 0xf0 │ │ │ │ + rsceq r1, ip, #60, 30 @ 0xf0 │ │ │ │ mov r3, r5 │ │ │ │ mov fp, r7 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ ldr r7, [r5] │ │ │ │ cmp r7, #36 @ 0x24 │ │ │ │ bne 14a930 <__cxa_atexit@plt+0x13db10> │ │ │ │ ldr r2, [pc, #216] @ 14a9b8 <__cxa_atexit@plt+0x13db98> │ │ │ │ @@ -325349,17 +325349,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ - rsceq r2, ip, #60, 28 @ 0x3c0 │ │ │ │ - movweq ip, #51180 @ 0xc7ec │ │ │ │ - movweq ip, #51144 @ 0xc7c8 │ │ │ │ + rsceq r1, ip, #60, 28 @ 0x3c0 │ │ │ │ + movweq fp, #51196 @ 0xc7fc │ │ │ │ + movweq fp, #51160 @ 0xc7d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #60 @ 0x3c │ │ │ │ bne 14a9f8 <__cxa_atexit@plt+0x13dbd8> │ │ │ │ ldr r7, [pc, #60] @ 14aa28 <__cxa_atexit@plt+0x13dc08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -325374,15 +325374,15 @@ │ │ │ │ beq 14aa1c <__cxa_atexit@plt+0x13dbfc> │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b 14a8c0 <__cxa_atexit@plt+0x13daa0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movweq ip, #51084 @ 0xc78c │ │ │ │ + movweq fp, #51100 @ 0xc79c │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b 14a8c0 <__cxa_atexit@plt+0x13daa0> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -325415,46 +325415,46 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ - rsceq r2, ip, #52, 26 @ 0xd00 │ │ │ │ - rsceq r2, ip, #80, 26 @ 0x1400 │ │ │ │ + rsceq r1, ip, #52, 26 @ 0xd00 │ │ │ │ + rsceq r1, ip, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 14ab08 <__cxa_atexit@plt+0x13dce8> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 14ab0c <__cxa_atexit@plt+0x13dcec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - movweq ip, #50764 @ 0xc64c │ │ │ │ - movweq ip, #50820 @ 0xc684 │ │ │ │ + movweq fp, #50780 @ 0xc65c │ │ │ │ + movweq fp, #50836 @ 0xc694 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14ab40 <__cxa_atexit@plt+0x13dd20> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 14ab48 <__cxa_atexit@plt+0x13dd28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 14ab58 <__cxa_atexit@plt+0x13dd38> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq ip, #50404 @ 0xc4e4 │ │ │ │ + movweq fp, #50420 @ 0xc4f4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 14abd4 <__cxa_atexit@plt+0x13ddb4> │ │ │ │ ldr r3, [pc, #144] @ 14abfc <__cxa_atexit@plt+0x13dddc> │ │ │ │ @@ -325473,15 +325473,15 @@ │ │ │ │ ldr r7, [r8, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -325490,17 +325490,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - rsceq r2, ip, #44, 24 @ 0x2c00 │ │ │ │ + rsceq r1, ip, #44, 24 @ 0x2c00 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -325514,23 +325514,23 @@ │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r8, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r8, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ bic r7, r2, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14acb0 <__cxa_atexit@plt+0x13de90> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -325538,31 +325538,31 @@ │ │ │ │ ldr r2, [pc, #20] @ 14acb8 <__cxa_atexit@plt+0x13de98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 14ad60 <__cxa_atexit@plt+0x13df40> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq ip, #50036 @ 0xc374 │ │ │ │ + movweq fp, #50052 @ 0xc384 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14acf0 <__cxa_atexit@plt+0x13ded0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 14acf8 <__cxa_atexit@plt+0x13ded8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq ip, #49976 @ 0xc338 │ │ │ │ + movweq fp, #49992 @ 0xc348 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -325571,15 +325571,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -325614,27 +325614,27 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r7, [pc, #36] @ 14ae18 <__cxa_atexit@plt+0x13dff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq r2, ip, #24, 20 @ 0x18000 │ │ │ │ + rsceq r1, ip, #24, 20 @ 0x18000 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r2, #3 │ │ │ │ @@ -325656,20 +325656,20 @@ │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ add lr, pc, lr │ │ │ │ stm r8, {r1, r2, lr} │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -325688,76 +325688,76 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 14af10 <__cxa_atexit@plt+0x13e0f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r2, ip, #12, 18 @ 0x30000 │ │ │ │ + rsceq r1, ip, #12, 18 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 14ad60 <__cxa_atexit@plt+0x13df40> │ │ │ │ - rsceq r2, ip, #16, 18 @ 0x40000 │ │ │ │ + rsceq r1, ip, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14af80 <__cxa_atexit@plt+0x13e160> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 14af78 <__cxa_atexit@plt+0x13e158> │ │ │ │ ldr r8, [pc, #40] @ 14af88 <__cxa_atexit@plt+0x13e168> │ │ │ │ ldr r3, [pc, #40] @ 14af8c <__cxa_atexit@plt+0x13e16c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fc360 <__cxa_atexit@plt+0x3ef540> │ │ │ │ + b 3dc5b8 <__cxa_atexit@plt+0x3cf798> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r2, ip, #204, 16 @ 0xcc0000 │ │ │ │ - movweq ip, #49348 @ 0xc0c4 │ │ │ │ + rsceq r1, ip, #204, 16 @ 0xcc0000 │ │ │ │ + movweq fp, #49364 @ 0xc0d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14afc4 <__cxa_atexit@plt+0x13e1a4> │ │ │ │ ldr r3, [pc, #32] @ 14afcc <__cxa_atexit@plt+0x13e1ac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 14afd0 <__cxa_atexit@plt+0x13e1b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 3fc430 <__cxa_atexit@plt+0x3ef610> │ │ │ │ + b 3dc688 <__cxa_atexit@plt+0x3cf868> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - movweq ip, #49244 @ 0xc05c │ │ │ │ + movweq fp, #49260 @ 0xc06c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 14b000 <__cxa_atexit@plt+0x13e1e0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 14b004 <__cxa_atexit@plt+0x13e1e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fc438 <__cxa_atexit@plt+0x3ef618> │ │ │ │ - rsceq r2, ip, #64, 16 @ 0x400000 │ │ │ │ - movweq ip, #49292 @ 0xc08c │ │ │ │ + b 3dc690 <__cxa_atexit@plt+0x3cf870> │ │ │ │ + rsceq r1, ip, #64, 16 @ 0x400000 │ │ │ │ + movweq fp, #49308 @ 0xc09c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14b054 <__cxa_atexit@plt+0x13e234> │ │ │ │ ldr r2, [pc, #56] @ 14b05c <__cxa_atexit@plt+0x13e23c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -325768,20 +325768,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 14b064 <__cxa_atexit@plt+0x13e244> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc438 <__cxa_atexit@plt+0x3ef618> │ │ │ │ + b 3dc690 <__cxa_atexit@plt+0x3cf870> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r2, ip, #236, 14 @ 0x3b00000 │ │ │ │ - movweq fp, #53220 @ 0xcfe4 │ │ │ │ - movweq ip, #49220 @ 0xc044 │ │ │ │ + rsceq r1, ip, #236, 14 @ 0x3b00000 │ │ │ │ + movweq sl, #53236 @ 0xcff4 │ │ │ │ + movweq fp, #49236 @ 0xc054 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14b0b4 <__cxa_atexit@plt+0x13e294> │ │ │ │ ldr r2, [pc, #56] @ 14b0bc <__cxa_atexit@plt+0x13e29c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -325792,20 +325792,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 14b0c4 <__cxa_atexit@plt+0x13e2a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc438 <__cxa_atexit@plt+0x3ef618> │ │ │ │ + b 3dc690 <__cxa_atexit@plt+0x3cf870> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r2, ip, #156, 14 @ 0x2700000 │ │ │ │ - movweq fp, #53124 @ 0xcf84 │ │ │ │ - movweq fp, #53220 @ 0xcfe4 │ │ │ │ + rsceq r1, ip, #156, 14 @ 0x2700000 │ │ │ │ + movweq sl, #53140 @ 0xcf94 │ │ │ │ + movweq sl, #53236 @ 0xcff4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14b114 <__cxa_atexit@plt+0x13e2f4> │ │ │ │ ldr r2, [pc, #56] @ 14b11c <__cxa_atexit@plt+0x13e2fc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -325816,20 +325816,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 14b124 <__cxa_atexit@plt+0x13e304> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc438 <__cxa_atexit@plt+0x3ef618> │ │ │ │ + b 3dc690 <__cxa_atexit@plt+0x3cf870> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r2, ip, #52, 14 @ 0xd00000 │ │ │ │ - movweq fp, #53028 @ 0xcf24 │ │ │ │ - movweq fp, #53124 @ 0xcf84 │ │ │ │ + rsceq r1, ip, #52, 14 @ 0xd00000 │ │ │ │ + movweq sl, #53044 @ 0xcf34 │ │ │ │ + movweq sl, #53140 @ 0xcf94 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14b174 <__cxa_atexit@plt+0x13e354> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -325840,26 +325840,26 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc440 <__cxa_atexit@plt+0x3ef620> │ │ │ │ + b 3dc698 <__cxa_atexit@plt+0x3cf878> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq fp, #52936 @ 0xcec8 │ │ │ │ - movweq fp, #52936 @ 0xcec8 │ │ │ │ + movweq sl, #52952 @ 0xced8 │ │ │ │ + movweq sl, #52952 @ 0xced8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r9, r8 │ │ │ │ - b 3fc118 <__cxa_atexit@plt+0x3ef2f8> │ │ │ │ + b 3dc370 <__cxa_atexit@plt+0x3cf550> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14b1ec <__cxa_atexit@plt+0x13e3cc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -325870,26 +325870,26 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc448 <__cxa_atexit@plt+0x3ef628> │ │ │ │ + b 3dc6a0 <__cxa_atexit@plt+0x3cf880> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq fp, #52816 @ 0xce50 │ │ │ │ - movweq fp, #52816 @ 0xce50 │ │ │ │ + movweq sl, #52832 @ 0xce60 │ │ │ │ + movweq sl, #52832 @ 0xce60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 3fc118 <__cxa_atexit@plt+0x3ef2f8> │ │ │ │ + b 3dc370 <__cxa_atexit@plt+0x3cf550> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14b264 <__cxa_atexit@plt+0x13e444> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -325900,26 +325900,26 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc440 <__cxa_atexit@plt+0x3ef620> │ │ │ │ + b 3dc698 <__cxa_atexit@plt+0x3cf878> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq fp, #52696 @ 0xcdd8 │ │ │ │ - movweq fp, #52696 @ 0xcdd8 │ │ │ │ + movweq sl, #52712 @ 0xcde8 │ │ │ │ + movweq sl, #52712 @ 0xcde8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r9, r8 │ │ │ │ - b 3fc118 <__cxa_atexit@plt+0x3ef2f8> │ │ │ │ + b 3dc370 <__cxa_atexit@plt+0x3cf550> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14b2dc <__cxa_atexit@plt+0x13e4bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -325930,26 +325930,26 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc440 <__cxa_atexit@plt+0x3ef620> │ │ │ │ + b 3dc698 <__cxa_atexit@plt+0x3cf878> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq fp, #52576 @ 0xcd60 │ │ │ │ - movweq fp, #52576 @ 0xcd60 │ │ │ │ + movweq sl, #52592 @ 0xcd70 │ │ │ │ + movweq sl, #52592 @ 0xcd70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r9, r8 │ │ │ │ - b 3fc118 <__cxa_atexit@plt+0x3ef2f8> │ │ │ │ + b 3dc370 <__cxa_atexit@plt+0x3cf550> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14b354 <__cxa_atexit@plt+0x13e534> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -325960,19 +325960,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc448 <__cxa_atexit@plt+0x3ef628> │ │ │ │ + b 3dc6a0 <__cxa_atexit@plt+0x3cf880> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq fp, #52456 @ 0xcce8 │ │ │ │ - movweq fp, #52456 @ 0xcce8 │ │ │ │ + movweq sl, #52472 @ 0xccf8 │ │ │ │ + movweq sl, #52472 @ 0xccf8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14b3b0 <__cxa_atexit@plt+0x13e590> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -325983,45 +325983,45 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc440 <__cxa_atexit@plt+0x3ef620> │ │ │ │ + b 3dc698 <__cxa_atexit@plt+0x3cf878> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq fp, #52364 @ 0xcc8c │ │ │ │ - movweq fp, #52364 @ 0xcc8c │ │ │ │ + movweq sl, #52380 @ 0xcc9c │ │ │ │ + movweq sl, #52380 @ 0xcc9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r9, r8 │ │ │ │ - b 3fc118 <__cxa_atexit@plt+0x3ef2f8> │ │ │ │ - rsceq r2, ip, #108, 8 @ 0x6c000000 │ │ │ │ + b 3dc370 <__cxa_atexit@plt+0x3cf550> │ │ │ │ + rsceq r1, ip, #108, 8 @ 0x6c000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14b40c <__cxa_atexit@plt+0x13e5ec> │ │ │ │ ldr r3, [pc, #28] @ 14b41c <__cxa_atexit@plt+0x13e5fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 3fc450 <__cxa_atexit@plt+0x3ef630> │ │ │ │ + b 3dc6a8 <__cxa_atexit@plt+0x3cf888> │ │ │ │ ldr r7, [pc, #12] @ 14b420 <__cxa_atexit@plt+0x13e600> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r2, ip, #76, 8 @ 0x4c000000 │ │ │ │ - rsceq r2, ip, #40, 8 @ 0x28000000 │ │ │ │ + rsceq r1, ip, #76, 8 @ 0x4c000000 │ │ │ │ + rsceq r1, ip, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14b470 <__cxa_atexit@plt+0x13e650> │ │ │ │ @@ -326031,67 +326031,67 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ mov r8, r7 │ │ │ │ str r7, [r3, #8] │ │ │ │ - b 3fc458 <__cxa_atexit@plt+0x3ef638> │ │ │ │ + b 3dc6b0 <__cxa_atexit@plt+0x3cf890> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffb40 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r2, ip, #200, 6 @ 0x20000003 │ │ │ │ + rsceq r1, ip, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 14b4b8 <__cxa_atexit@plt+0x13e698> │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r7 │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #12] @ 14b4bc <__cxa_atexit@plt+0x13e69c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fc460 <__cxa_atexit@plt+0x3ef640> │ │ │ │ + b 3dc6b8 <__cxa_atexit@plt+0x3cf898> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - movweq fp, #52080 @ 0xcb70 │ │ │ │ - rsceq r2, ip, #140, 6 @ 0x30000002 │ │ │ │ + movweq sl, #52096 @ 0xcb80 │ │ │ │ + rsceq r1, ip, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14b4e8 <__cxa_atexit@plt+0x13e6c8> │ │ │ │ ldr r7, [pc, #32] @ 14b500 <__cxa_atexit@plt+0x13e6e0> │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r3, [pc, #12] @ 14b4fc <__cxa_atexit@plt+0x13e6dc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc458 <__cxa_atexit@plt+0x3ef638> │ │ │ │ + b 3dc6b0 <__cxa_atexit@plt+0x3cf890> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r2, ip, #112, 6 @ 0xc0000001 │ │ │ │ + rsceq r1, ip, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 14b520 <__cxa_atexit@plt+0x13e700> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc468 <__cxa_atexit@plt+0x3ef648> │ │ │ │ + b 3dc6c0 <__cxa_atexit@plt+0x3cf8a0> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #8] @ 14b540 <__cxa_atexit@plt+0x13e720> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 3fc430 <__cxa_atexit@plt+0x3ef610> │ │ │ │ + b 3dc688 <__cxa_atexit@plt+0x3cf868> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 14b5fc <__cxa_atexit@plt+0x13e7dc> │ │ │ │ @@ -326130,34 +326130,34 @@ │ │ │ │ str r6, [r5, #4] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r1, [r6, #8] │ │ │ │ mov r6, r9 │ │ │ │ mov r8, r2 │ │ │ │ str r3, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fc250 <__cxa_atexit@plt+0x3ef430> │ │ │ │ + b 3dc4a8 <__cxa_atexit@plt+0x3cf688> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r0, [pc, #36] @ 14b638 <__cxa_atexit@plt+0x13e818> │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, lr │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r0, [r1] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - movweq fp, #51800 @ 0xca58 │ │ │ │ + movweq sl, #51816 @ 0xca68 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ stmda r5, {r7, r8} │ │ │ │ @@ -326176,24 +326176,24 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r8, sl │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fc250 <__cxa_atexit@plt+0x3ef430> │ │ │ │ + b 3dc4a8 <__cxa_atexit@plt+0x3cf688> │ │ │ │ ldr r3, [pc, #28] @ 14b6d8 <__cxa_atexit@plt+0x13e8b8> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - movweq fp, #51616 @ 0xc9a0 │ │ │ │ + movweq sl, #51632 @ 0xc9b0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ cmp r2, #2 │ │ │ │ @@ -326234,15 +326234,15 @@ │ │ │ │ str sl, [r6, #16] │ │ │ │ stmda r5, {r3, lr} │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r6, [pc, #228] @ 14b874 <__cxa_atexit@plt+0x13ea54> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r9 │ │ │ │ - b 3fc250 <__cxa_atexit@plt+0x3ef430> │ │ │ │ + b 3dc4a8 <__cxa_atexit@plt+0x3cf688> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #12 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ cmp r2, r1 │ │ │ │ bcc 14b804 <__cxa_atexit@plt+0x13e9e4> │ │ │ │ ldr lr, [pc, #168] @ 14b860 <__cxa_atexit@plt+0x13ea40> │ │ │ │ ldr r0, [pc, #168] @ 14b864 <__cxa_atexit@plt+0x13ea44> │ │ │ │ @@ -326256,48 +326256,48 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r6, [pc, #132] @ 14b868 <__cxa_atexit@plt+0x13ea48> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r1 │ │ │ │ - b 3fc250 <__cxa_atexit@plt+0x3ef430> │ │ │ │ + b 3dc4a8 <__cxa_atexit@plt+0x3cf688> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #68] @ 14b850 <__cxa_atexit@plt+0x13ea30> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ ldr r0, [pc, #44] @ 14b85c <__cxa_atexit@plt+0x13ea3c> │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, lr │ │ │ │ mov r8, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r0, [r3] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ @ instruction: 0xfffff908 │ │ │ │ - movweq fp, #51256 @ 0xc838 │ │ │ │ + movweq sl, #51272 @ 0xc848 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ - movweq fp, #51344 @ 0xc890 │ │ │ │ + movweq sl, #51360 @ 0xc8a0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r8, [r5, #-4] │ │ │ │ @@ -326315,35 +326315,35 @@ │ │ │ │ ldr r0, [r5, #24] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r2 │ │ │ │ str r3, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ str r3, [r5, #24] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 3fc250 <__cxa_atexit@plt+0x3ef430> │ │ │ │ + b 3dc4a8 <__cxa_atexit@plt+0x3cf688> │ │ │ │ ldr r3, [pc, #28] @ 14b904 <__cxa_atexit@plt+0x13eae4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe78 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + b 3dc0d0 <__cxa_atexit@plt+0x3cf2b0> │ │ │ │ @ instruction: 0xfffff820 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - movweq fp, #51052 @ 0xc76c │ │ │ │ + movweq sl, #51068 @ 0xc77c │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ cmp r2, #2 │ │ │ │ bne 14b930 <__cxa_atexit@plt+0x13eb10> │ │ │ │ add r5, r5, #32 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #28 │ │ │ │ cmp r0, r2 │ │ │ │ bcc 14b9d8 <__cxa_atexit@plt+0x13ebb8> │ │ │ │ ldr r1, [pc, #196] @ 14ba0c <__cxa_atexit@plt+0x13ebec> │ │ │ │ ldr sl, [pc, #196] @ 14ba10 <__cxa_atexit@plt+0x13ebf0> │ │ │ │ mov r8, r6 │ │ │ │ @@ -326377,34 +326377,34 @@ │ │ │ │ ldr r3, [r5, #32] │ │ │ │ ldr r0, [r5, #40] @ 0x28 │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, sl │ │ │ │ mov r8, r3 │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fc250 <__cxa_atexit@plt+0x3ef430> │ │ │ │ + b 3dc4a8 <__cxa_atexit@plt+0x3cf688> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r0, [pc, #36] @ 14ba14 <__cxa_atexit@plt+0x13ebf4> │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ mov r7, lr │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #20 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r3] │ │ │ │ - b 3fbf48 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + b 3dc1a0 <__cxa_atexit@plt+0x3cf380> │ │ │ │ @ instruction: 0xfffff7dc │ │ │ │ @ instruction: 0xfffff82c │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffff804 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - movweq fp, #50808 @ 0xc678 │ │ │ │ + movweq sl, #50824 @ 0xc688 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r9, [r5, #-8] │ │ │ │ @@ -326425,24 +326425,24 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r8, sl │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fc250 <__cxa_atexit@plt+0x3ef430> │ │ │ │ + b 3dc4a8 <__cxa_atexit@plt+0x3cf688> │ │ │ │ ldr r3, [pc, #28] @ 14babc <__cxa_atexit@plt+0x13ec9c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf48 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + b 3dc1a0 <__cxa_atexit@plt+0x3cf380> │ │ │ │ @ instruction: 0xfffff748 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - movweq fp, #50620 @ 0xc5bc │ │ │ │ + movweq sl, #50636 @ 0xc5cc │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14bb7c <__cxa_atexit@plt+0x13ed5c> │ │ │ │ @@ -326482,59 +326482,59 @@ │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r6, [pc, #136] @ 14bbf4 <__cxa_atexit@plt+0x13edd4> │ │ │ │ mov r8, r2 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r0 │ │ │ │ - b 3fc250 <__cxa_atexit@plt+0x3ef430> │ │ │ │ + b 3dc4a8 <__cxa_atexit@plt+0x3cf688> │ │ │ │ ldr r3, [pc, #96] @ 14bbe4 <__cxa_atexit@plt+0x13edc4> │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r0, r2, r3} │ │ │ │ ldr r3, [pc, #80] @ 14bbe8 <__cxa_atexit@plt+0x13edc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fc250 <__cxa_atexit@plt+0x3ef430> │ │ │ │ + b 3dc4a8 <__cxa_atexit@plt+0x3cf688> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #40] @ 14bbe0 <__cxa_atexit@plt+0x13edc0> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r6, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, ip │ │ │ │ - b 3fbf48 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + b 3dc1a0 <__cxa_atexit@plt+0x3cf380> │ │ │ │ @ instruction: 0xfffff798 │ │ │ │ @ instruction: 0xfffff7cc │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - movweq fp, #50312 @ 0xc488 │ │ │ │ + movweq sl, #50328 @ 0xc498 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xfffff658 │ │ │ │ - movweq fp, #50352 @ 0xc4b0 │ │ │ │ + movweq sl, #50368 @ 0xc4c0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ cmp r2, #2 │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ bne 14bc2c <__cxa_atexit@plt+0x13ee0c> │ │ │ │ ldr r7, [pc, #308] @ 14bd54 <__cxa_atexit@plt+0x13ef34> │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ add r0, r6, #40 @ 0x28 │ │ │ │ cmp ip, r0 │ │ │ │ bcc 14bd00 <__cxa_atexit@plt+0x13eee0> │ │ │ │ stmib sp, {r4, fp} │ │ │ │ ldr r1, [pc, #252] @ 14bd44 <__cxa_atexit@plt+0x13ef24> │ │ │ │ mov r2, r6 │ │ │ │ @@ -326579,45 +326579,45 @@ │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r6, [pc, #116] @ 14bd60 <__cxa_atexit@plt+0x13ef40> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r9 │ │ │ │ - b 3fc250 <__cxa_atexit@plt+0x3ef430> │ │ │ │ + b 3dc4a8 <__cxa_atexit@plt+0x3cf688> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r0 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r7, [pc, #56] @ 14bd50 <__cxa_atexit@plt+0x13ef30> │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r6, #20 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ ldr r9, [sp] │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fbf48 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + b 3dc1a0 <__cxa_atexit@plt+0x3cf380> │ │ │ │ @ instruction: 0xfffff5cc │ │ │ │ @ instruction: 0xfffff5f0 │ │ │ │ @ instruction: 0xfffff574 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - movweq fp, #51684 @ 0xc9e4 │ │ │ │ + movweq sl, #51700 @ 0xc9f4 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ @ instruction: 0xfffff4e0 │ │ │ │ - movweq fp, #49972 @ 0xc334 │ │ │ │ + movweq sl, #49988 @ 0xc344 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 14bdf8 <__cxa_atexit@plt+0x13efd8> │ │ │ │ ldr r3, [pc, #136] @ 14be20 <__cxa_atexit@plt+0x13f000> │ │ │ │ @@ -326637,33 +326637,33 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r6, #8] │ │ │ │ mov r2, r6 │ │ │ │ str sl, [r6, #12] │ │ │ │ mov r7, r9 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 14be24 <__cxa_atexit@plt+0x13f004> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rsceq r1, ip, #148, 20 @ 0x94000 │ │ │ │ + rsceq r0, ip, #148, 20 @ 0x94000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - sbceq sl, lr, #14483456 @ 0xdd0000 │ │ │ │ + sbceq sl, lr, #7602176 @ 0x740000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 14be78 <__cxa_atexit@plt+0x13f058> │ │ │ │ @@ -326673,25 +326673,25 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ str r1, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - sbceq sl, lr, #4259840 @ 0x410000 │ │ │ │ + sbceq sl, lr, #135266304 @ 0x8100000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 3fbe90 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + b 3dc0e8 <__cxa_atexit@plt+0x3cf2c8> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 14bf20 <__cxa_atexit@plt+0x13f100> │ │ │ │ ldr r3, [pc, #136] @ 14bf48 <__cxa_atexit@plt+0x13f128> │ │ │ │ @@ -326711,33 +326711,33 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r6, #12] │ │ │ │ mov r7, r8 │ │ │ │ str r1, [r6, #8] │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 14bf4c <__cxa_atexit@plt+0x13f12c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rsceq r1, ip, #112, 18 @ 0x1c0000 │ │ │ │ + rsceq r0, ip, #112, 18 @ 0x1c0000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - sbceq sl, lr, #47448064 @ 0x2d40000 │ │ │ │ + sbceq sl, lr, #1027604480 @ 0x3d400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 14bfa0 <__cxa_atexit@plt+0x13f180> │ │ │ │ @@ -326747,30 +326747,30 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ str r1, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - sbceq sl, lr, #6553600 @ 0x640000 │ │ │ │ + sbceq sl, lr, #373293056 @ 0x16400000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 14bfd8 <__cxa_atexit@plt+0x13f1b8> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fbe30 <__cxa_atexit@plt+0x3ef010> │ │ │ │ - rsceq r1, ip, #204, 16 @ 0xcc0000 │ │ │ │ + b 3dc088 <__cxa_atexit@plt+0x3cf268> │ │ │ │ + rsceq r0, ip, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 14c030 <__cxa_atexit@plt+0x13f210> │ │ │ │ ldr r3, [pc, #68] @ 14c040 <__cxa_atexit@plt+0x13f220> │ │ │ │ @@ -326779,34 +326779,34 @@ │ │ │ │ str r3, [r7] │ │ │ │ beq 14c020 <__cxa_atexit@plt+0x13f200> │ │ │ │ ldr r9, [r8, #3] │ │ │ │ ldr r3, [pc, #48] @ 14c044 <__cxa_atexit@plt+0x13f224> │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 14c048 <__cxa_atexit@plt+0x13f228> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - sbceq sl, lr, #152043520 @ 0x9100000 │ │ │ │ - rsceq r1, ip, #104, 16 @ 0x680000 │ │ │ │ + sbceq sl, lr, #-788529152 @ 0xd1000000 │ │ │ │ + rsceq r0, ip, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 14c068 <__cxa_atexit@plt+0x13f248> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ - sbceq sl, lr, #72351744 @ 0x4500000 │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ + sbceq sl, lr, #-2063597568 @ 0x85000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -326827,18 +326827,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 14c0e8 <__cxa_atexit@plt+0x13f2c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq r1, ip, #36, 16 @ 0x240000 │ │ │ │ - movweq fp, #50004 @ 0xc354 │ │ │ │ - movweq fp, #49996 @ 0xc34c │ │ │ │ - rsceq r1, ip, #8, 16 @ 0x80000 │ │ │ │ + rsceq r0, ip, #36, 16 @ 0x240000 │ │ │ │ + movweq sl, #50020 @ 0xc364 │ │ │ │ + movweq sl, #50012 @ 0xc35c │ │ │ │ + rsceq r0, ip, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14c12c <__cxa_atexit@plt+0x13f30c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -326846,19 +326846,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 14c138 <__cxa_atexit@plt+0x13f318> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc470 <__cxa_atexit@plt+0x3ef650> │ │ │ │ + b 3dc6c8 <__cxa_atexit@plt+0x3cf8a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq sl, #53000 @ 0xcf08 │ │ │ │ - movweq sl, #53100 @ 0xcf6c │ │ │ │ + movweq r9, #53016 @ 0xcf18 │ │ │ │ + movweq r9, #53116 @ 0xcf7c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -326889,15 +326889,15 @@ │ │ │ │ bhi 14c20c <__cxa_atexit@plt+0x13f3ec> │ │ │ │ ldr r3, [pc, #104] @ 14c22c <__cxa_atexit@plt+0x13f40c> │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 14c1d8 <__cxa_atexit@plt+0x13f3b8> │ │ │ │ ldr r7, [r9, #7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b 14c1f8 <__cxa_atexit@plt+0x13f3d8> │ │ │ │ mov r7, #28 │ │ │ │ @@ -326909,46 +326909,46 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 14c230 <__cxa_atexit@plt+0x13f410> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - movweq sl, #52896 @ 0xcea0 │ │ │ │ - movweq sl, #52924 @ 0xcebc │ │ │ │ + movweq r9, #52912 @ 0xceb0 │ │ │ │ + movweq r9, #52940 @ 0xcecc │ │ │ │ @ instruction: 0xffffde4c │ │ │ │ - rsceq r1, ip, #36, 10 @ 0x9000000 │ │ │ │ - rsceq r1, ip, #232, 12 @ 0xe800000 │ │ │ │ - rsceq r1, ip, #68, 14 @ 0x1100000 │ │ │ │ + rsceq r0, ip, #36, 10 @ 0x9000000 │ │ │ │ + rsceq r0, ip, #232, 12 @ 0xe800000 │ │ │ │ + rsceq r0, ip, #68, 14 @ 0x1100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14c290 <__cxa_atexit@plt+0x13f470> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 14c288 <__cxa_atexit@plt+0x13f468> │ │ │ │ ldr r3, [pc, #44] @ 14c298 <__cxa_atexit@plt+0x13f478> │ │ │ │ ldr r2, [pc, #44] @ 14c29c <__cxa_atexit@plt+0x13f47c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fc478 <__cxa_atexit@plt+0x3ef658> │ │ │ │ + b 3dc6d0 <__cxa_atexit@plt+0x3cf8b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r1, ip, #0, 14 │ │ │ │ - movweq sl, #52660 @ 0xcdb4 │ │ │ │ - rsceq r1, ip, #236, 12 @ 0xec00000 │ │ │ │ + rsceq r0, ip, #0, 14 │ │ │ │ + movweq r9, #52676 @ 0xcdc4 │ │ │ │ + rsceq r0, ip, #236, 12 @ 0xec00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 14c320 <__cxa_atexit@plt+0x13f500> │ │ │ │ ldr r2, [pc, #120] @ 14c33c <__cxa_atexit@plt+0x13f51c> │ │ │ │ @@ -326967,37 +326967,37 @@ │ │ │ │ bhi 14c32c <__cxa_atexit@plt+0x13f50c> │ │ │ │ ldr r3, [pc, #76] @ 14c348 <__cxa_atexit@plt+0x13f528> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 14c310 <__cxa_atexit@plt+0x13f4f0> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 14c34c <__cxa_atexit@plt+0x13f52c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r1, ip, #200, 12 @ 0xc800000 │ │ │ │ - movweq sl, #52552 @ 0xcd48 │ │ │ │ - movweq sl, #52648 @ 0xcda8 │ │ │ │ + rsceq r0, ip, #200, 12 @ 0xc800000 │ │ │ │ + movweq r9, #52568 @ 0xcd58 │ │ │ │ + movweq r9, #52664 @ 0xcdb8 │ │ │ │ @ instruction: 0xffffdca4 │ │ │ │ - rsceq r1, ip, #4, 8 @ 0x4000000 │ │ │ │ + rsceq r0, ip, #4, 8 @ 0x4000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ - rsceq r1, ip, #36, 12 @ 0x2400000 │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ + rsceq r0, ip, #36, 12 @ 0x2400000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -327017,15 +327017,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rsceq r1, ip, #224, 10 @ 0x38000000 │ │ │ │ + rsceq r0, ip, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 14c410 <__cxa_atexit@plt+0x13f5f0> │ │ │ │ @@ -327035,15 +327035,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r7 │ │ │ │ mov sl, r3 │ │ │ │ b 14c148 <__cxa_atexit@plt+0x13f328> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq r1, ip, #128, 10 @ 0x20000000 │ │ │ │ + rsceq r0, ip, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 14c484 <__cxa_atexit@plt+0x13f664> │ │ │ │ ldr r2, [pc, #112] @ 14c4b0 <__cxa_atexit@plt+0x13f690> │ │ │ │ @@ -327060,31 +327060,31 @@ │ │ │ │ str r7, [r6, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #24] @ 14c4b4 <__cxa_atexit@plt+0x13f694> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - movweq sl, #52184 @ 0xcbd8 │ │ │ │ - rsceq r1, ip, #252, 8 @ 0xfc000000 │ │ │ │ + movweq r9, #52200 @ 0xcbe8 │ │ │ │ + rsceq r0, ip, #252, 8 @ 0xfc000000 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - rsceq r1, ip, #216, 8 @ 0xd8000000 │ │ │ │ + rsceq r0, ip, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -327110,16 +327110,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - movweq fp, #49412 @ 0xc104 │ │ │ │ - rsceq r1, ip, #116, 8 @ 0x74000000 │ │ │ │ + movweq sl, #49428 @ 0xc114 │ │ │ │ + rsceq r0, ip, #116, 8 @ 0x74000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 14c64c <__cxa_atexit@plt+0x13f82c> │ │ │ │ @@ -327143,21 +327143,21 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ mov r6, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3fc378 <__cxa_atexit@plt+0x3ef558> │ │ │ │ + bl 3dc5d0 <__cxa_atexit@plt+0x3cf7b0> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl be84 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fc380 <__cxa_atexit@plt+0x3ef560> │ │ │ │ + bl 3dc5d8 <__cxa_atexit@plt+0x3cf7b8> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ @@ -327182,15 +327182,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 14c668 <__cxa_atexit@plt+0x13f848> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - rsceq r1, ip, #200, 6 @ 0x20000003 │ │ │ │ + rsceq r0, ip, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r4, #812] @ 0x32c │ │ │ │ ldr r4, [pc, #184] @ 14c73c <__cxa_atexit@plt+0x13f91c> │ │ │ │ add r6, r6, #4 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -327206,21 +327206,21 @@ │ │ │ │ sub r7, r6, r7 │ │ │ │ subs r2, r2, r7 │ │ │ │ sbc r1, r1, #0 │ │ │ │ str r2, [r3, #72] @ 0x48 │ │ │ │ str r1, [r3, #76] @ 0x4c │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #0 │ │ │ │ - bl 3fc378 <__cxa_atexit@plt+0x3ef558> │ │ │ │ + bl 3dc5d0 <__cxa_atexit@plt+0x3cf7b0> │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl be84 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fc380 <__cxa_atexit@plt+0x3ef560> │ │ │ │ + bl 3dc5d8 <__cxa_atexit@plt+0x3cf7b8> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ @@ -327251,16 +327251,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ - movweq sl, #52572 @ 0xcd5c │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ + movweq r9, #52588 @ 0xcd6c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 14c880 <__cxa_atexit@plt+0x13fa60> │ │ │ │ @@ -327284,21 +327284,21 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ mov r6, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3fc378 <__cxa_atexit@plt+0x3ef558> │ │ │ │ + bl 3dc5d0 <__cxa_atexit@plt+0x3cf7b0> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl be90 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fc380 <__cxa_atexit@plt+0x3ef560> │ │ │ │ + bl 3dc5d8 <__cxa_atexit@plt+0x3cf7b8> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ @@ -327323,15 +327323,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 14c89c <__cxa_atexit@plt+0x13fa7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - rsceq r1, ip, #152, 2 @ 0x26 │ │ │ │ + rsceq r0, ip, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r4, #812] @ 0x32c │ │ │ │ ldr r4, [pc, #184] @ 14c970 <__cxa_atexit@plt+0x13fb50> │ │ │ │ add r6, r6, #4 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -327347,21 +327347,21 @@ │ │ │ │ sub r7, r6, r7 │ │ │ │ subs r2, r2, r7 │ │ │ │ sbc r1, r1, #0 │ │ │ │ str r2, [r3, #72] @ 0x48 │ │ │ │ str r1, [r3, #76] @ 0x4c │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #0 │ │ │ │ - bl 3fc378 <__cxa_atexit@plt+0x3ef558> │ │ │ │ + bl 3dc5d0 <__cxa_atexit@plt+0x3cf7b0> │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl be90 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fc380 <__cxa_atexit@plt+0x3ef560> │ │ │ │ + bl 3dc5d8 <__cxa_atexit@plt+0x3cf7b8> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ @@ -327392,16 +327392,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ - movweq sl, #52008 @ 0xcb28 │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ + movweq r9, #52024 @ 0xcb38 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 14cab4 <__cxa_atexit@plt+0x13fc94> │ │ │ │ @@ -327425,21 +327425,21 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ mov r6, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3fc378 <__cxa_atexit@plt+0x3ef558> │ │ │ │ + bl 3dc5d0 <__cxa_atexit@plt+0x3cf7b0> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl be9c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fc380 <__cxa_atexit@plt+0x3ef560> │ │ │ │ + bl 3dc5d8 <__cxa_atexit@plt+0x3cf7b8> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ @@ -327464,15 +327464,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 14cad0 <__cxa_atexit@plt+0x13fcb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - rsceq r0, ip, #104, 30 @ 0x1a0 │ │ │ │ + rsceq pc, fp, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r4, #812] @ 0x32c │ │ │ │ ldr r4, [pc, #184] @ 14cba4 <__cxa_atexit@plt+0x13fd84> │ │ │ │ add r6, r6, #4 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -327488,21 +327488,21 @@ │ │ │ │ sub r7, r6, r7 │ │ │ │ subs r2, r2, r7 │ │ │ │ sbc r1, r1, #0 │ │ │ │ str r2, [r3, #72] @ 0x48 │ │ │ │ str r1, [r3, #76] @ 0x4c │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #0 │ │ │ │ - bl 3fc378 <__cxa_atexit@plt+0x3ef558> │ │ │ │ + bl 3dc5d0 <__cxa_atexit@plt+0x3cf7b0> │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl be9c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fc380 <__cxa_atexit@plt+0x3ef560> │ │ │ │ + bl 3dc5d8 <__cxa_atexit@plt+0x3cf7b8> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ @@ -327533,62 +327533,62 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ - movweq sl, #50608 @ 0xc5b0 │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ + movweq r9, #50624 @ 0xc5c0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 14cc1c <__cxa_atexit@plt+0x13fdfc> │ │ │ │ ldr r5, [pc, #32] @ 14cc2c <__cxa_atexit@plt+0x13fe0c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fc480 <__cxa_atexit@plt+0x3ef660> │ │ │ │ + b 3dc6d8 <__cxa_atexit@plt+0x3cf8b8> │ │ │ │ ldr r7, [pc, #12] @ 14cc30 <__cxa_atexit@plt+0x13fe10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r0, ip, #8, 28 @ 0x80 │ │ │ │ + rsceq pc, fp, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r1, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 14cc88 <__cxa_atexit@plt+0x13fe68> │ │ │ │ ldr r3, [pc, #60] @ 14cc98 <__cxa_atexit@plt+0x13fe78> │ │ │ │ ldr r2, [pc, #60] @ 14cc9c <__cxa_atexit@plt+0x13fe7c> │ │ │ │ mov r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl 3fc488 <__cxa_atexit@plt+0x3ef668> │ │ │ │ + bl 3dc6e0 <__cxa_atexit@plt+0x3cf8c0> │ │ │ │ ldr r3, [pc, #44] @ 14cca0 <__cxa_atexit@plt+0x13fe80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r7, #8] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r3, [r7, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ - b 3fbf08 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ - sbceq r9, lr, #3948544 @ 0x3c4000 │ │ │ │ - movweq sl, #51624 @ 0xc9a8 │ │ │ │ - movweq sl, #51616 @ 0xc9a0 │ │ │ │ + b 3dc160 <__cxa_atexit@plt+0x3cf340> │ │ │ │ + sbceq r9, lr, #3211264 @ 0x310000 │ │ │ │ + movweq r9, #51640 @ 0xc9b8 │ │ │ │ + movweq r9, #51632 @ 0xc9b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14cd0c <__cxa_atexit@plt+0x13feec> │ │ │ │ ldr r1, [pc, #84] @ 14cd14 <__cxa_atexit@plt+0x13fef4> │ │ │ │ ldr r2, [pc, #84] @ 14cd18 <__cxa_atexit@plt+0x13fef8> │ │ │ │ @@ -327602,95 +327602,95 @@ │ │ │ │ beq 14ccfc <__cxa_atexit@plt+0x13fedc> │ │ │ │ ldr r7, [r2, #3] │ │ │ │ ldr r3, [pc, #48] @ 14cd1c <__cxa_atexit@plt+0x13fefc> │ │ │ │ cmp r7, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ addgt r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - movweq sl, #50000 @ 0xc350 │ │ │ │ - movweq sl, #50464 @ 0xc520 │ │ │ │ + movweq r9, #50016 @ 0xc360 │ │ │ │ + movweq r9, #50480 @ 0xc530 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [pc, #20] @ 14cd48 <__cxa_atexit@plt+0x13ff28> │ │ │ │ cmp r7, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ addgt r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - movweq sl, #50392 @ 0xc4d8 │ │ │ │ + movweq r9, #50408 @ 0xc4e8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14cd80 <__cxa_atexit@plt+0x13ff60> │ │ │ │ ldr r7, [pc, #36] @ 14cd90 <__cxa_atexit@plt+0x13ff70> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ ldr r7, [pc, #28] @ 14cd94 <__cxa_atexit@plt+0x13ff74> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r7, [pc, #16] @ 14cd98 <__cxa_atexit@plt+0x13ff78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - movweq sl, #51092 @ 0xc794 │ │ │ │ - rsceq r0, ip, #0, 26 │ │ │ │ - rsceq r0, ip, #220, 24 @ 0xdc00 │ │ │ │ + movweq r9, #51108 @ 0xc7a4 │ │ │ │ + rsceq pc, fp, #0, 26 │ │ │ │ + rsceq pc, fp, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 14cdd8 <__cxa_atexit@plt+0x13ffb8> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 14cdd0 <__cxa_atexit@plt+0x13ffb0> │ │ │ │ ldr r3, [pc, #24] @ 14cddc <__cxa_atexit@plt+0x13ffbc> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r0, ip, #152, 24 @ 0x9800 │ │ │ │ + rsceq pc, fp, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 14ce00 <__cxa_atexit@plt+0x13ffe0> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r0, ip, #116, 24 @ 0x7400 │ │ │ │ + rsceq pc, fp, #116, 24 @ 0x7400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 14ce34 <__cxa_atexit@plt+0x140014> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #24] @ 14ce38 <__cxa_atexit@plt+0x140018> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add sl, r2, #2 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc368 <__cxa_atexit@plt+0x3ef548> │ │ │ │ + b 3dc5c0 <__cxa_atexit@plt+0x3cf7a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq r0, ip, #0, 24 │ │ │ │ + rsceq pc, fp, #0, 24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14ce84 <__cxa_atexit@plt+0x140064> │ │ │ │ @@ -327703,79 +327703,79 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #2 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - movweq sl, #49688 @ 0xc218 │ │ │ │ - rsceq r0, ip, #20, 24 @ 0x1400 │ │ │ │ + movweq r9, #49704 @ 0xc228 │ │ │ │ + rsceq pc, fp, #20, 24 @ 0x1400 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14ced0 <__cxa_atexit@plt+0x1400b0> │ │ │ │ ldr r7, [pc, #36] @ 14cee0 <__cxa_atexit@plt+0x1400c0> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ ldr r7, [pc, #28] @ 14cee4 <__cxa_atexit@plt+0x1400c4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r7, [pc, #16] @ 14cee8 <__cxa_atexit@plt+0x1400c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - movweq sl, #50756 @ 0xc644 │ │ │ │ - rsceq r0, ip, #236, 22 @ 0x3b000 │ │ │ │ - rsceq r0, ip, #196, 22 @ 0x31000 │ │ │ │ + movweq r9, #50772 @ 0xc654 │ │ │ │ + rsceq pc, fp, #236, 22 @ 0x3b000 │ │ │ │ + rsceq pc, fp, #196, 22 @ 0x31000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 14cf28 <__cxa_atexit@plt+0x140108> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 14cf20 <__cxa_atexit@plt+0x140100> │ │ │ │ ldr r3, [pc, #24] @ 14cf2c <__cxa_atexit@plt+0x14010c> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r0, ip, #128, 22 @ 0x20000 │ │ │ │ + rsceq pc, fp, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 14cf50 <__cxa_atexit@plt+0x140130> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r0, ip, #92, 22 @ 0x17000 │ │ │ │ + rsceq pc, fp, #92, 22 @ 0x17000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 14cf84 <__cxa_atexit@plt+0x140164> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #24] @ 14cf88 <__cxa_atexit@plt+0x140168> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add sl, r2, #2 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc368 <__cxa_atexit@plt+0x3ef548> │ │ │ │ + b 3dc5c0 <__cxa_atexit@plt+0x3cf7a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r0, ip, #180, 20 @ 0xb4000 │ │ │ │ - rsceq r0, ip, #20, 22 @ 0x5000 │ │ │ │ + rsceq pc, fp, #180, 20 @ 0xb4000 │ │ │ │ + rsceq pc, fp, #20, 22 @ 0x5000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #84] @ 14cff4 <__cxa_atexit@plt+0x1401d4> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 14cfd0 <__cxa_atexit@plt+0x1401b0> │ │ │ │ @@ -327792,20 +327792,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 14cffc <__cxa_atexit@plt+0x1401dc> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #16] @ 14d000 <__cxa_atexit@plt+0x1401e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - movweq sl, #49268 @ 0xc074 │ │ │ │ + movweq r9, #49284 @ 0xc084 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - movweq sl, #50464 @ 0xc520 │ │ │ │ - rsceq r0, ip, #156, 20 @ 0x9c000 │ │ │ │ + movweq r9, #50480 @ 0xc530 │ │ │ │ + rsceq pc, fp, #156, 20 @ 0x9c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, r7, #1 │ │ │ │ cmp r3, #2 │ │ │ │ bcs 14d034 <__cxa_atexit@plt+0x140214> │ │ │ │ ldr r7, [pc, #48] @ 14d058 <__cxa_atexit@plt+0x140238> │ │ │ │ @@ -327815,53 +327815,53 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 14d050 <__cxa_atexit@plt+0x140230> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #8] @ 14d054 <__cxa_atexit@plt+0x140234> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movweq sl, #50372 @ 0xc4c4 │ │ │ │ - movweq sl, #49168 @ 0xc010 │ │ │ │ - rsceq r0, ip, #56, 20 @ 0x38000 │ │ │ │ + movweq r9, #50388 @ 0xc4d4 │ │ │ │ + movweq r9, #49184 @ 0xc020 │ │ │ │ + rsceq pc, fp, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 14d098 <__cxa_atexit@plt+0x140278> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 14d090 <__cxa_atexit@plt+0x140270> │ │ │ │ ldr r3, [pc, #24] @ 14d09c <__cxa_atexit@plt+0x14027c> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r0, ip, #244, 18 @ 0x3d0000 │ │ │ │ + rsceq pc, fp, #244, 18 @ 0x3d0000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 14d0c0 <__cxa_atexit@plt+0x1402a0> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r0, ip, #208, 18 @ 0x340000 │ │ │ │ + rsceq pc, fp, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 14d0e8 <__cxa_atexit@plt+0x1402c8> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc490 <__cxa_atexit@plt+0x3ef670> │ │ │ │ + b 3dc6e8 <__cxa_atexit@plt+0x3cf8c8> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -327870,53 +327870,53 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r9, #53104 @ 0xcf70 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r8, #53120 @ 0xcf80 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 14d148 <__cxa_atexit@plt+0x140328> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fc498 <__cxa_atexit@plt+0x3ef678> │ │ │ │ - rsceq r0, ip, #140, 18 @ 0x230000 │ │ │ │ + b 3dc6f0 <__cxa_atexit@plt+0x3cf8d0> │ │ │ │ + rsceq pc, fp, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14d17c <__cxa_atexit@plt+0x14035c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 14d184 <__cxa_atexit@plt+0x140364> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 14d1d0 <__cxa_atexit@plt+0x1403b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r9, #52908 @ 0xceac │ │ │ │ + movweq r8, #52924 @ 0xcebc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14d1b8 <__cxa_atexit@plt+0x140398> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 14d1c0 <__cxa_atexit@plt+0x1403a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc4a0 <__cxa_atexit@plt+0x3ef680> │ │ │ │ + b 3dc6f8 <__cxa_atexit@plt+0x3cf8d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r9, #52848 @ 0xce70 │ │ │ │ + movweq r8, #52864 @ 0xce80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14d27c <__cxa_atexit@plt+0x14045c> │ │ │ │ ldr r7, [pc, #192] @ 14d2a4 <__cxa_atexit@plt+0x140484> │ │ │ │ @@ -327964,21 +327964,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsceq r0, ip, #132, 16 @ 0x840000 │ │ │ │ - rsceq r0, ip, #136, 16 @ 0x880000 │ │ │ │ + rsceq pc, fp, #132, 16 @ 0x840000 │ │ │ │ + rsceq pc, fp, #136, 16 @ 0x880000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - movweq r9, #52792 @ 0xce38 │ │ │ │ + movweq r8, #52808 @ 0xce48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14d330 <__cxa_atexit@plt+0x140510> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -328008,20 +328008,20 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - rsceq r0, ip, #192, 14 @ 0x3000000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + rsceq pc, fp, #192, 14 @ 0x3000000 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - movweq r9, #52576 @ 0xcd60 │ │ │ │ - rsceq r0, ip, #56, 14 @ 0xe00000 │ │ │ │ + movweq r8, #52592 @ 0xcd70 │ │ │ │ + rsceq pc, fp, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 14d3ec <__cxa_atexit@plt+0x1405cc> │ │ │ │ @@ -328051,15 +328051,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq r0, ip, #164, 12 @ 0xa400000 │ │ │ │ + rsceq pc, fp, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 14d474 <__cxa_atexit@plt+0x140654> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -328084,15 +328084,15 @@ │ │ │ │ beq 14d46c <__cxa_atexit@plt+0x14064c> │ │ │ │ b 14d528 <__cxa_atexit@plt+0x140708> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - rsceq r0, ip, #32, 12 @ 0x2000000 │ │ │ │ + rsceq pc, fp, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 14d4d8 <__cxa_atexit@plt+0x1406b8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -328108,30 +328108,30 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ beq 14d4d0 <__cxa_atexit@plt+0x1406b0> │ │ │ │ b 14d528 <__cxa_atexit@plt+0x140708> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rsceq r0, ip, #192, 10 @ 0x30000000 │ │ │ │ + rsceq pc, fp, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r9, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 14d518 <__cxa_atexit@plt+0x1406f8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #12] │ │ │ │ beq 14d510 <__cxa_atexit@plt+0x1406f0> │ │ │ │ b 14d528 <__cxa_atexit@plt+0x140708> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r0, ip, #132, 10 @ 0x21000000 │ │ │ │ + rsceq pc, fp, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r0, r9, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 14d594 <__cxa_atexit@plt+0x140774> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -328156,15 +328156,15 @@ │ │ │ │ beq 14d58c <__cxa_atexit@plt+0x14076c> │ │ │ │ b 14d648 <__cxa_atexit@plt+0x140828> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - rsceq r0, ip, #0, 10 │ │ │ │ + rsceq pc, fp, #0, 10 │ │ │ │ andeq r0, r0, r9, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 14d5f8 <__cxa_atexit@plt+0x1407d8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -328180,30 +328180,30 @@ │ │ │ │ str r2, [r5, #24] │ │ │ │ beq 14d5f0 <__cxa_atexit@plt+0x1407d0> │ │ │ │ b 14d648 <__cxa_atexit@plt+0x140828> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rsceq r0, ip, #160, 8 @ 0xa0000000 │ │ │ │ + rsceq pc, fp, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, r9, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 14d638 <__cxa_atexit@plt+0x140818> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #24] │ │ │ │ beq 14d630 <__cxa_atexit@plt+0x140810> │ │ │ │ b 14d648 <__cxa_atexit@plt+0x140828> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r0, ip, #100, 8 @ 0x64000000 │ │ │ │ + rsceq pc, fp, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r0, r9, ror #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 14d6b4 <__cxa_atexit@plt+0x140894> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -328228,15 +328228,15 @@ │ │ │ │ beq 14d6ac <__cxa_atexit@plt+0x14088c> │ │ │ │ b 14d768 <__cxa_atexit@plt+0x140948> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - rsceq r0, ip, #224, 6 @ 0x80000003 │ │ │ │ + rsceq pc, fp, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, r9, ror #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 14d718 <__cxa_atexit@plt+0x1408f8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -328252,30 +328252,30 @@ │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ beq 14d710 <__cxa_atexit@plt+0x1408f0> │ │ │ │ b 14d768 <__cxa_atexit@plt+0x140948> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rsceq r0, ip, #128, 6 │ │ │ │ + rsceq pc, fp, #128, 6 │ │ │ │ andeq r1, r0, r9, ror #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 14d758 <__cxa_atexit@plt+0x140938> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ beq 14d750 <__cxa_atexit@plt+0x140930> │ │ │ │ b 14d768 <__cxa_atexit@plt+0x140948> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r0, ip, #68, 6 @ 0x10000001 │ │ │ │ + rsceq pc, fp, #68, 6 @ 0x10000001 │ │ │ │ andeq r3, r0, r9, ror #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #272] @ 14d880 <__cxa_atexit@plt+0x140a60> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r4, #812] @ 0x32c │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ @@ -328301,15 +328301,15 @@ │ │ │ │ ldrd r2, [r1, #72] @ 0x48 │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r3, r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ strd r2, [r1, #72] @ 0x48 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3fc378 <__cxa_atexit@plt+0x3ef558> │ │ │ │ + bl 3dc5d0 <__cxa_atexit@plt+0x3cf7b0> │ │ │ │ stm sp, {sl, fp} │ │ │ │ str r4, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #16] │ │ │ │ @@ -328317,15 +328317,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ str r7, [sp, #20] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ bl 149e40 <__cxa_atexit@plt+0x13d020> │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fc380 <__cxa_atexit@plt+0x3ef560> │ │ │ │ + bl 3dc5d8 <__cxa_atexit@plt+0x3cf7b8> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ @@ -328341,68 +328341,68 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - rsceq r0, ip, #28, 4 @ 0xc0000001 │ │ │ │ + rsceq pc, fp, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ beq 14d8b4 <__cxa_atexit@plt+0x140a94> │ │ │ │ ldr r3, [pc, #40] @ 14d8c8 <__cxa_atexit@plt+0x140aa8> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #28] @ 14d8cc <__cxa_atexit@plt+0x140aac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r7, [pc, #20] @ 14d8d0 <__cxa_atexit@plt+0x140ab0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - movweq r9, #52320 @ 0xcc60 │ │ │ │ - movweq r9, #51048 @ 0xc768 │ │ │ │ - rsceq r0, ip, #192, 2 @ 0x30 │ │ │ │ + movweq r8, #52336 @ 0xcc70 │ │ │ │ + movweq r8, #51064 @ 0xc778 │ │ │ │ + rsceq pc, fp, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 14d910 <__cxa_atexit@plt+0x140af0> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 14d908 <__cxa_atexit@plt+0x140ae8> │ │ │ │ ldr r3, [pc, #24] @ 14d914 <__cxa_atexit@plt+0x140af4> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r0, ip, #124, 2 │ │ │ │ + rsceq pc, fp, #124, 2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 14d938 <__cxa_atexit@plt+0x140b18> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r0, ip, #88, 2 │ │ │ │ + rsceq pc, fp, #88, 2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fc490 <__cxa_atexit@plt+0x3ef670> │ │ │ │ - rsceq r0, ip, #188, 2 @ 0x2f │ │ │ │ + b 3dc6e8 <__cxa_atexit@plt+0x3cf8c8> │ │ │ │ + rsceq pc, fp, #188, 2 @ 0x2f │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14d99c <__cxa_atexit@plt+0x140b7c> │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -328414,15 +328414,15 @@ │ │ │ │ str r7, [r5, #-12]! │ │ │ │ str r9, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ b 14d1d0 <__cxa_atexit@plt+0x1403b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r0, ip, #112, 2 │ │ │ │ + rsceq pc, fp, #112, 2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14da10 <__cxa_atexit@plt+0x140bf0> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -328443,24 +328443,24 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #4] │ │ │ │ beq 14da2c <__cxa_atexit@plt+0x140c0c> │ │ │ │ b 14daa8 <__cxa_atexit@plt+0x140c88> │ │ │ │ ldr r8, [pc, #36] @ 14da3c <__cxa_atexit@plt+0x140c1c> │ │ │ │ add r5, r5, #12 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fc498 <__cxa_atexit@plt+0x3ef678> │ │ │ │ + b 3dc6f0 <__cxa_atexit@plt+0x3cf8d0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rsceq r0, ip, #180 @ 0xb4 │ │ │ │ - rsceq r0, ip, #216 @ 0xd8 │ │ │ │ + rsceq pc, fp, #180 @ 0xb4 │ │ │ │ + rsceq pc, fp, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14da7c <__cxa_atexit@plt+0x140c5c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -328470,20 +328470,20 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq 14da8c <__cxa_atexit@plt+0x140c6c> │ │ │ │ b 14daa8 <__cxa_atexit@plt+0x140c88> │ │ │ │ ldr r8, [pc, #20] @ 14da98 <__cxa_atexit@plt+0x140c78> │ │ │ │ add r5, r5, #16 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fc498 <__cxa_atexit@plt+0x3ef678> │ │ │ │ + b 3dc6f0 <__cxa_atexit@plt+0x3cf8d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r0, ip, #72 @ 0x48 │ │ │ │ - rsceq r0, ip, #124 @ 0x7c │ │ │ │ + rsceq pc, fp, #72 @ 0x48 │ │ │ │ + rsceq pc, fp, #124 @ 0x7c │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14db04 <__cxa_atexit@plt+0x140ce4> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -328504,24 +328504,24 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #4] │ │ │ │ beq 14db20 <__cxa_atexit@plt+0x140d00> │ │ │ │ b 14db9c <__cxa_atexit@plt+0x140d7c> │ │ │ │ ldr r8, [pc, #36] @ 14db30 <__cxa_atexit@plt+0x140d10> │ │ │ │ add r5, r5, #20 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fc498 <__cxa_atexit@plt+0x3ef678> │ │ │ │ + b 3dc6f0 <__cxa_atexit@plt+0x3cf8d0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rsceq pc, fp, #192, 30 @ 0x300 │ │ │ │ - rsceq pc, fp, #228, 30 @ 0x390 │ │ │ │ + rsceq lr, fp, #192, 30 @ 0x300 │ │ │ │ + rsceq lr, fp, #228, 30 @ 0x390 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14db70 <__cxa_atexit@plt+0x140d50> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -328531,20 +328531,20 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq 14db80 <__cxa_atexit@plt+0x140d60> │ │ │ │ b 14db9c <__cxa_atexit@plt+0x140d7c> │ │ │ │ ldr r8, [pc, #20] @ 14db8c <__cxa_atexit@plt+0x140d6c> │ │ │ │ add r5, r5, #24 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fc498 <__cxa_atexit@plt+0x3ef678> │ │ │ │ + b 3dc6f0 <__cxa_atexit@plt+0x3cf8d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq pc, fp, #84, 30 @ 0x150 │ │ │ │ - rsceq pc, fp, #136, 30 @ 0x220 │ │ │ │ + rsceq lr, fp, #84, 30 @ 0x150 │ │ │ │ + rsceq lr, fp, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14dbf8 <__cxa_atexit@plt+0x140dd8> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -328565,24 +328565,24 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #4] │ │ │ │ beq 14dc14 <__cxa_atexit@plt+0x140df4> │ │ │ │ b 14dc90 <__cxa_atexit@plt+0x140e70> │ │ │ │ ldr r8, [pc, #36] @ 14dc24 <__cxa_atexit@plt+0x140e04> │ │ │ │ add r5, r5, #28 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fc498 <__cxa_atexit@plt+0x3ef678> │ │ │ │ + b 3dc6f0 <__cxa_atexit@plt+0x3cf8d0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rsceq pc, fp, #204, 28 @ 0xcc0 │ │ │ │ - rsceq pc, fp, #240, 28 @ 0xf00 │ │ │ │ + rsceq lr, fp, #204, 28 @ 0xcc0 │ │ │ │ + rsceq lr, fp, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14dc64 <__cxa_atexit@plt+0x140e44> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -328592,20 +328592,20 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq 14dc74 <__cxa_atexit@plt+0x140e54> │ │ │ │ b 14dc90 <__cxa_atexit@plt+0x140e70> │ │ │ │ ldr r8, [pc, #20] @ 14dc80 <__cxa_atexit@plt+0x140e60> │ │ │ │ add r5, r5, #32 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fc498 <__cxa_atexit@plt+0x3ef678> │ │ │ │ + b 3dc6f0 <__cxa_atexit@plt+0x3cf8d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq pc, fp, #96, 28 @ 0x600 │ │ │ │ - rsceq pc, fp, #148, 28 @ 0x940 │ │ │ │ + rsceq lr, fp, #96, 28 @ 0x600 │ │ │ │ + rsceq lr, fp, #148, 28 @ 0x940 │ │ │ │ andeq r1, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14dd14 <__cxa_atexit@plt+0x140ef4> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -328632,28 +328632,28 @@ │ │ │ │ ldr r3, [pc, #64] @ 14dd3c <__cxa_atexit@plt+0x140f1c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #48] @ 14dd40 <__cxa_atexit@plt+0x140f20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r8, [pc, #28] @ 14dd38 <__cxa_atexit@plt+0x140f18> │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fc498 <__cxa_atexit@plt+0x3ef678> │ │ │ │ + b 3dc6f0 <__cxa_atexit@plt+0x3cf8d0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - rsceq pc, fp, #176, 26 @ 0x2c00 │ │ │ │ + rsceq lr, fp, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - movweq r9, #51200 @ 0xc800 │ │ │ │ - rsceq pc, fp, #212, 26 @ 0x3500 │ │ │ │ + movweq r8, #51216 @ 0xc810 │ │ │ │ + rsceq lr, fp, #212, 26 @ 0x3500 │ │ │ │ andeq r2, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14dda8 <__cxa_atexit@plt+0x140f88> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -328669,48 +328669,48 @@ │ │ │ │ ldr r3, [pc, #60] @ 14ddcc <__cxa_atexit@plt+0x140fac> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #44] @ 14ddd0 <__cxa_atexit@plt+0x140fb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r8, [pc, #24] @ 14ddc8 <__cxa_atexit@plt+0x140fa8> │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fc498 <__cxa_atexit@plt+0x3ef678> │ │ │ │ + b 3dc6f0 <__cxa_atexit@plt+0x3cf8d0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rsceq pc, fp, #28, 26 @ 0x700 │ │ │ │ + rsceq lr, fp, #28, 26 @ 0x700 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - movweq r9, #51052 @ 0xc76c │ │ │ │ - rsceq pc, fp, #68, 26 @ 0x1100 │ │ │ │ + movweq r8, #51068 @ 0xc77c │ │ │ │ + rsceq lr, fp, #68, 26 @ 0x1100 │ │ │ │ andeq r4, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14de0c <__cxa_atexit@plt+0x140fec> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [pc, #40] @ 14de20 <__cxa_atexit@plt+0x141000> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #28] @ 14de24 <__cxa_atexit@plt+0x141004> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r8, [pc, #8] @ 14de1c <__cxa_atexit@plt+0x140ffc> │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fc498 <__cxa_atexit@plt+0x3ef678> │ │ │ │ - rsceq pc, fp, #184, 24 @ 0xb800 │ │ │ │ + b 3dc6f0 <__cxa_atexit@plt+0x3cf8d0> │ │ │ │ + rsceq lr, fp, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - movweq r9, #50952 @ 0xc708 │ │ │ │ - rsceq pc, fp, #224, 24 @ 0xe000 │ │ │ │ + movweq r8, #50968 @ 0xc718 │ │ │ │ + rsceq lr, fp, #224, 24 @ 0xe000 │ │ │ │ andeq r8, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #164] @ 14dee0 <__cxa_atexit@plt+0x1410c0> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 14dec8 <__cxa_atexit@plt+0x1410a8> │ │ │ │ @@ -328741,25 +328741,25 @@ │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r8, [r6, #40] @ 0x28 │ │ │ │ sub r6, r3, #34 @ 0x22 │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ ldm sp, {r7, fp} │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @ instruction: 0xfffff4d4 │ │ │ │ - rsceq pc, fp, #28, 24 @ 0x1c00 │ │ │ │ + rsceq lr, fp, #28, 24 @ 0x1c00 │ │ │ │ andeq r8, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14df78 <__cxa_atexit@plt+0x141158> │ │ │ │ @@ -328785,57 +328785,57 @@ │ │ │ │ add r1, r3, #16 │ │ │ │ str r9, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #40] @ 0x28 │ │ │ │ sub r3, r6, #34 @ 0x22 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff420 │ │ │ │ - rsceq pc, fp, #236, 20 @ 0xec000 │ │ │ │ + rsceq lr, fp, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 14dfb4 <__cxa_atexit@plt+0x141194> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc368 <__cxa_atexit@plt+0x3ef548> │ │ │ │ + b 3dc5c0 <__cxa_atexit@plt+0x3cf7a0> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl be6c │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - rsceq pc, fp, #68, 22 @ 0x11000 │ │ │ │ + rsceq lr, fp, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14e010 <__cxa_atexit@plt+0x1411f0> │ │ │ │ ldr r2, [pc, #36] @ 14e018 <__cxa_atexit@plt+0x1411f8> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc3b0 <__cxa_atexit@plt+0x3ef590> │ │ │ │ + b 3dc608 <__cxa_atexit@plt+0x3cf7e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq pc, fp, #252, 20 @ 0xfc000 │ │ │ │ + rsceq lr, fp, #252, 20 @ 0xfc000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ 14e0a8 <__cxa_atexit@plt+0x141288> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -328855,25 +328855,25 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fc048 <__cxa_atexit@plt+0x3ef228> │ │ │ │ + b 3dc2a0 <__cxa_atexit@plt+0x3cf480> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffff8f4 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - rsceq pc, fp, #100, 20 @ 0x64000 │ │ │ │ + rsceq lr, fp, #100, 20 @ 0x64000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14e110 <__cxa_atexit@plt+0x1412f0> │ │ │ │ @@ -328887,27 +328887,27 @@ │ │ │ │ add lr, pc, lr │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fc048 <__cxa_atexit@plt+0x3ef228> │ │ │ │ + b 3dc2a0 <__cxa_atexit@plt+0x3cf480> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff870 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsceq pc, fp, #216, 18 @ 0x360000 │ │ │ │ + rsceq lr, fp, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -328921,31 +328921,31 @@ │ │ │ │ ldr r7, [pc, #20] @ 14e194 <__cxa_atexit@plt+0x141374> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - rsceq pc, fp, #168, 18 @ 0x2a0000 │ │ │ │ + rsceq lr, fp, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14e1cc <__cxa_atexit@plt+0x1413ac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 14e1d4 <__cxa_atexit@plt+0x1413b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r8, #52828 @ 0xce5c │ │ │ │ + movweq r7, #52844 @ 0xce6c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -328957,15 +328957,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r8, #52816 @ 0xce50 │ │ │ │ + movweq r7, #52832 @ 0xce60 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -328991,15 +328991,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - movweq r9, #49924 @ 0xc304 │ │ │ │ + movweq r8, #49940 @ 0xc314 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 14e300 <__cxa_atexit@plt+0x1414e0> │ │ │ │ ldr r7, [pc, #84] @ 14e324 <__cxa_atexit@plt+0x141504> │ │ │ │ @@ -329011,30 +329011,30 @@ │ │ │ │ ldr r7, [pc, #72] @ 14e330 <__cxa_atexit@plt+0x141510> │ │ │ │ str r8, [r5, #-12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ ldr r7, [pc, #60] @ 14e334 <__cxa_atexit@plt+0x141514> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r7, [pc, #36] @ 14e32c <__cxa_atexit@plt+0x14150c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 14e328 <__cxa_atexit@plt+0x141508> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rsceq pc, fp, #168, 14 @ 0x2a00000 │ │ │ │ - rsceq pc, fp, #44, 16 @ 0x2c0000 │ │ │ │ + rsceq lr, fp, #168, 14 @ 0x2a00000 │ │ │ │ + rsceq lr, fp, #44, 16 @ 0x2c0000 │ │ │ │ @ instruction: 0xffffec08 │ │ │ │ - movweq r9, #49684 @ 0xc214 │ │ │ │ - rsceq pc, fp, #240, 14 @ 0x3c00000 │ │ │ │ + movweq r8, #49700 @ 0xc224 │ │ │ │ + rsceq lr, fp, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14e3c4 <__cxa_atexit@plt+0x1415a4> │ │ │ │ ldr r3, [pc, #180] @ 14e40c <__cxa_atexit@plt+0x1415ec> │ │ │ │ mov r2, r5 │ │ │ │ @@ -329078,21 +329078,21 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ - rsceq pc, fp, #68, 14 @ 0x1100000 │ │ │ │ - movweq r8, #52332 @ 0xcc6c │ │ │ │ + rsceq lr, fp, #68, 14 @ 0x1100000 │ │ │ │ + movweq r7, #52348 @ 0xcc7c │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - movweq r8, #52436 @ 0xccd4 │ │ │ │ + movweq r7, #52452 @ 0xcce4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14e468 <__cxa_atexit@plt+0x141648> │ │ │ │ @@ -329104,43 +329104,43 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, lr} │ │ │ │ sub r7, r6, #2 │ │ │ │ str r1, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - movweq r8, #52268 @ 0xcc2c │ │ │ │ - rsceq pc, fp, #4, 14 @ 0x100000 │ │ │ │ + movweq r7, #52284 @ 0xcc3c │ │ │ │ + rsceq lr, fp, #4, 14 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14e4d4 <__cxa_atexit@plt+0x1416b4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 14e4cc <__cxa_atexit@plt+0x1416ac> │ │ │ │ ldr r3, [pc, #44] @ 14e4dc <__cxa_atexit@plt+0x1416bc> │ │ │ │ ldr r2, [pc, #44] @ 14e4e0 <__cxa_atexit@plt+0x1416c0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fc478 <__cxa_atexit@plt+0x3ef658> │ │ │ │ + b 3dc6d0 <__cxa_atexit@plt+0x3cf8b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq pc, fp, #192, 12 @ 0xc000000 │ │ │ │ - movweq r8, #52080 @ 0xcb70 │ │ │ │ + rsceq lr, fp, #192, 12 @ 0xc000000 │ │ │ │ + movweq r7, #52096 @ 0xcb80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 14e56c <__cxa_atexit@plt+0x14174c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -329162,31 +329162,31 @@ │ │ │ │ bhi 14e578 <__cxa_atexit@plt+0x141758> │ │ │ │ ldr r3, [pc, #76] @ 14e594 <__cxa_atexit@plt+0x141774> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 14e55c <__cxa_atexit@plt+0x14173c> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 14e598 <__cxa_atexit@plt+0x141778> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - movweq r8, #51980 @ 0xcb0c │ │ │ │ - movweq r8, #51980 @ 0xcb0c │ │ │ │ - movweq r8, #51976 @ 0xcb08 │ │ │ │ + movweq r7, #51996 @ 0xcb1c │ │ │ │ + movweq r7, #51996 @ 0xcb1c │ │ │ │ + movweq r7, #51992 @ 0xcb18 │ │ │ │ @ instruction: 0xffffbac8 │ │ │ │ - rsceq pc, fp, #188, 2 @ 0x2f │ │ │ │ + rsceq lr, fp, #188, 2 @ 0x2f │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 14e5f4 <__cxa_atexit@plt+0x1417d4> │ │ │ │ ldr r7, [pc, #96] @ 14e61c <__cxa_atexit@plt+0x1417fc> │ │ │ │ @@ -329200,31 +329200,31 @@ │ │ │ │ ldr r7, [pc, #76] @ 14e628 <__cxa_atexit@plt+0x141808> │ │ │ │ str r9, [r5, #-16] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r7, [pc, #64] @ 14e62c <__cxa_atexit@plt+0x14180c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r7, [pc, #40] @ 14e624 <__cxa_atexit@plt+0x141804> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 14e620 <__cxa_atexit@plt+0x141800> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rsceq pc, fp, #180, 8 @ 0xb4000000 │ │ │ │ - rsceq pc, fp, #184, 10 @ 0x2e000000 │ │ │ │ + rsceq lr, fp, #180, 8 @ 0xb4000000 │ │ │ │ + rsceq lr, fp, #184, 10 @ 0x2e000000 │ │ │ │ @ instruction: 0xffffe914 │ │ │ │ - movweq r8, #53024 @ 0xcf20 │ │ │ │ - rsceq pc, fp, #112, 10 @ 0x1c000000 │ │ │ │ + movweq r7, #53040 @ 0xcf30 │ │ │ │ + rsceq lr, fp, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14e6a0 <__cxa_atexit@plt+0x141880> │ │ │ │ ldr r3, [pc, #132] @ 14e6d4 <__cxa_atexit@plt+0x1418b4> │ │ │ │ ldr r2, [pc, #132] @ 14e6d8 <__cxa_atexit@plt+0x1418b8> │ │ │ │ @@ -329243,35 +329243,35 @@ │ │ │ │ bhi 14e6c4 <__cxa_atexit@plt+0x1418a4> │ │ │ │ ldr r3, [pc, #84] @ 14e6e0 <__cxa_atexit@plt+0x1418c0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 14e6b4 <__cxa_atexit@plt+0x141894> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r7, [pc, #64] @ 14e6e8 <__cxa_atexit@plt+0x1418c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 14e6e4 <__cxa_atexit@plt+0x1418c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rsceq pc, fp, #60, 10 @ 0xf000000 │ │ │ │ - movweq r8, #51620 @ 0xc9a4 │ │ │ │ + rsceq lr, fp, #60, 10 @ 0xf000000 │ │ │ │ + movweq r7, #51636 @ 0xc9b4 │ │ │ │ @ instruction: 0xffffb914 │ │ │ │ - rsceq pc, fp, #108 @ 0x6c │ │ │ │ - movweq r8, #51600 @ 0xc990 │ │ │ │ - rsceq pc, fp, #60, 8 @ 0x3c000000 │ │ │ │ + rsceq lr, fp, #108 @ 0x6c │ │ │ │ + movweq r7, #51616 @ 0xc9a0 │ │ │ │ + rsceq lr, fp, #60, 8 @ 0x3c000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 14e780 <__cxa_atexit@plt+0x141960> │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [pc, #184] @ 14e7c8 <__cxa_atexit@plt+0x1419a8> │ │ │ │ @@ -329317,21 +329317,21 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffff8a8 │ │ │ │ - rsceq pc, fp, #136, 6 @ 0x20000002 │ │ │ │ - movweq r8, #51376 @ 0xc8b0 │ │ │ │ + rsceq lr, fp, #136, 6 @ 0x20000002 │ │ │ │ + movweq r7, #51392 @ 0xc8c0 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - movweq r8, #51488 @ 0xc920 │ │ │ │ + movweq r7, #51504 @ 0xc930 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14e830 <__cxa_atexit@plt+0x141a10> │ │ │ │ @@ -329346,37 +329346,37 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ - movweq r8, #51308 @ 0xc86c │ │ │ │ - rsceq pc, fp, #124, 6 @ 0xf0000001 │ │ │ │ + movweq r7, #51324 @ 0xc87c │ │ │ │ + rsceq lr, fp, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14e880 <__cxa_atexit@plt+0x141a60> │ │ │ │ ldr r2, [pc, #36] @ 14e888 <__cxa_atexit@plt+0x141a68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 14e88c <__cxa_atexit@plt+0x141a6c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc020 <__cxa_atexit@plt+0x3ef200> │ │ │ │ + b 3dc278 <__cxa_atexit@plt+0x3cf458> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r8, #51124 @ 0xc7b4 │ │ │ │ - movweq r8, #51980 @ 0xcb0c │ │ │ │ - rsceq pc, fp, #48, 6 @ 0xc0000000 │ │ │ │ + movweq r7, #51140 @ 0xc7c4 │ │ │ │ + movweq r7, #51996 @ 0xcb1c │ │ │ │ + rsceq lr, fp, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 14e90c <__cxa_atexit@plt+0x141aec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -329398,27 +329398,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #64] @ 14e938 <__cxa_atexit@plt+0x141b18> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r5, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 3fbe28 <__cxa_atexit@plt+0x3ef008> │ │ │ │ + b 3dc080 <__cxa_atexit@plt+0x3cf260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - sbceq r7, lr, #4480 @ 0x1180 │ │ │ │ - movweq r8, #51008 @ 0xc740 │ │ │ │ - movweq r8, #51492 @ 0xc924 │ │ │ │ - movweq r8, #51036 @ 0xc75c │ │ │ │ + sbceq r7, lr, #137216 @ 0x21800 │ │ │ │ + movweq r7, #51024 @ 0xc750 │ │ │ │ + movweq r7, #51508 @ 0xc934 │ │ │ │ + movweq r7, #51052 @ 0xc76c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -329434,27 +329434,27 @@ │ │ │ │ sub sl, r6, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r8, [r3, #8] │ │ │ │ add r8, r1, #2 │ │ │ │ add r9, r0, #1 │ │ │ │ str r2, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ - b 3fc4a8 <__cxa_atexit@plt+0x3ef688> │ │ │ │ + b 3dc700 <__cxa_atexit@plt+0x3cf8e0> │ │ │ │ ldr r7, [pc, #32] @ 14e9c4 <__cxa_atexit@plt+0x141ba4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rsceq pc, fp, #240 @ 0xf0 │ │ │ │ - rsceq lr, fp, #68, 30 @ 0x110 │ │ │ │ - movweq r8, #52372 @ 0xcc94 │ │ │ │ - rsceq pc, fp, #40, 4 @ 0x80000002 │ │ │ │ - rsceq pc, fp, #36, 4 @ 0x40000002 │ │ │ │ + rsceq lr, fp, #240 @ 0xf0 │ │ │ │ + rsceq sp, fp, #68, 30 @ 0x110 │ │ │ │ + movweq r7, #52388 @ 0xcca4 │ │ │ │ + rsceq lr, fp, #40, 4 @ 0x80000002 │ │ │ │ + rsceq lr, fp, #36, 4 @ 0x40000002 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14ea18 <__cxa_atexit@plt+0x141bf8> │ │ │ │ ldr r3, [pc, #52] @ 14ea20 <__cxa_atexit@plt+0x141c00> │ │ │ │ @@ -329469,15 +329469,15 @@ │ │ │ │ b 14ea30 <__cxa_atexit@plt+0x141c10> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq pc, fp, #204, 2 @ 0x33 │ │ │ │ + rsceq lr, fp, #204, 2 @ 0x33 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r0, #0 │ │ │ │ mov sl, #0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str sl, [r8] │ │ │ │ @@ -329503,22 +329503,22 @@ │ │ │ │ ldrd r0, [r3, #72] @ 0x48 │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r0, r0, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3fc378 <__cxa_atexit@plt+0x3ef558> │ │ │ │ + bl 3dc5d0 <__cxa_atexit@plt+0x3cf7b0> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ bl bea8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fc380 <__cxa_atexit@plt+0x3ef560> │ │ │ │ + bl 3dc5d8 <__cxa_atexit@plt+0x3cf7b8> │ │ │ │ ldr r6, [r0, #812] @ 0x32c │ │ │ │ ldr r4, [r0, #820] @ 0x334 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ add fp, r3, #100 @ 0x64 │ │ │ │ ldr r5, [r3, #12] │ │ │ │ str sl, [r0, #828] @ 0x33c │ │ │ │ ldr r2, [r4] │ │ │ │ @@ -329538,15 +329538,15 @@ │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - rsceq pc, fp, #184 @ 0xb8 │ │ │ │ + rsceq lr, fp, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r4, #812] @ 0x32c │ │ │ │ ldr r4, [pc, #192] @ 14ec14 <__cxa_atexit@plt+0x141df4> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ @@ -329563,22 +329563,22 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r2, r2, r6 │ │ │ │ sbc r1, r1, #0 │ │ │ │ str r2, [r3, #72] @ 0x48 │ │ │ │ str r1, [r3, #76] @ 0x4c │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #0 │ │ │ │ - bl 3fc378 <__cxa_atexit@plt+0x3ef558> │ │ │ │ + bl 3dc5d0 <__cxa_atexit@plt+0x3cf7b0> │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ bl bea8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fc380 <__cxa_atexit@plt+0x3ef560> │ │ │ │ + bl 3dc5d8 <__cxa_atexit@plt+0x3cf7b8> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ @@ -329594,15 +329594,15 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ ldr r2, [r5] │ │ │ │ sub r6, r1, #4 │ │ │ │ mov r4, r0 │ │ │ │ bx r2 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - rsceq lr, fp, #216, 30 @ 0x360 │ │ │ │ + rsceq sp, fp, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #1 │ │ │ │ bne 14ec5c <__cxa_atexit@plt+0x141e3c> │ │ │ │ ldr r0, [r5, #4] │ │ │ │ @@ -329610,15 +329610,15 @@ │ │ │ │ ldr r7, [pc, #152] @ 14ecdc <__cxa_atexit@plt+0x141ebc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r7, [pc, #140] @ 14ece0 <__cxa_atexit@plt+0x141ec0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fc338 <__cxa_atexit@plt+0x3ef518> │ │ │ │ + b 3dc590 <__cxa_atexit@plt+0x3cf770> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ add r3, r6, #20 │ │ │ │ add r5, r5, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 14ecbc <__cxa_atexit@plt+0x141e9c> │ │ │ │ @@ -329634,30 +329634,30 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r6, [r6, #16] │ │ │ │ str r2, [r6, #12] │ │ │ │ add r8, r1, #2 │ │ │ │ add r9, r0, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fc4a8 <__cxa_atexit@plt+0x3ef688> │ │ │ │ + b 3dc700 <__cxa_atexit@plt+0x3cf8e0> │ │ │ │ ldr r7, [pc, #20] @ 14ecd8 <__cxa_atexit@plt+0x141eb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq lr, fp, #4, 30 │ │ │ │ + rsceq sp, fp, #4, 30 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - movweq r8, #51344 @ 0xc890 │ │ │ │ + movweq r7, #51360 @ 0xc8a0 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ - rsceq lr, fp, #212, 26 @ 0x3500 │ │ │ │ - rsceq lr, fp, #40, 24 @ 0x2800 │ │ │ │ - movweq r8, #51576 @ 0xc978 │ │ │ │ - rsceq lr, fp, #240, 28 @ 0xf00 │ │ │ │ + rsceq sp, fp, #212, 26 @ 0x3500 │ │ │ │ + rsceq sp, fp, #40, 24 @ 0x2800 │ │ │ │ + movweq r7, #51592 @ 0xc988 │ │ │ │ + rsceq sp, fp, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 14ed38 <__cxa_atexit@plt+0x141f18> │ │ │ │ ldr r2, [pc, #48] @ 14ed3c <__cxa_atexit@plt+0x141f1c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov sl, #0 │ │ │ │ @@ -329665,18 +329665,18 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r2, r2, #1 │ │ │ │ stmda r5, {r1, r2, r3, r7} │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r9, [pc, #12] @ 14ed40 <__cxa_atexit@plt+0x141f20> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fc4b0 <__cxa_atexit@plt+0x3ef690> │ │ │ │ + b 3dc708 <__cxa_atexit@plt+0x3cf8e8> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - movweq r8, #50032 @ 0xc370 │ │ │ │ - movweq r8, #51432 @ 0xc8e8 │ │ │ │ + movweq r7, #50048 @ 0xc380 │ │ │ │ + movweq r7, #51448 @ 0xc8f8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14ed98 <__cxa_atexit@plt+0x141f78> │ │ │ │ @@ -329692,18 +329692,18 @@ │ │ │ │ str r8, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe80 <__cxa_atexit@plt+0x3ef060> │ │ │ │ - movweq r8, #51380 @ 0xc8b4 │ │ │ │ - movweq r8, #51376 @ 0xc8b0 │ │ │ │ - rsceq lr, fp, #80, 28 @ 0x500 │ │ │ │ + b 3dc0d8 <__cxa_atexit@plt+0x3cf2b8> │ │ │ │ + movweq r7, #51396 @ 0xc8c4 │ │ │ │ + movweq r7, #51392 @ 0xc8c0 │ │ │ │ + rsceq sp, fp, #80, 28 @ 0x500 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -329713,15 +329713,15 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ sub sl, r6, #6 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fbfc0 <__cxa_atexit@plt+0x3ef1a0> │ │ │ │ + b 3dc218 <__cxa_atexit@plt+0x3cf3f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -329731,23 +329731,23 @@ │ │ │ │ bhi 14ee40 <__cxa_atexit@plt+0x142020> │ │ │ │ ldr r7, [pc, #36] @ 14ee50 <__cxa_atexit@plt+0x142030> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r7, [pc, #24] @ 14ee54 <__cxa_atexit@plt+0x142034> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r7, [pc, #16] @ 14ee58 <__cxa_atexit@plt+0x142038> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - movweq r8, #50900 @ 0xc6d4 │ │ │ │ - rsceq lr, fp, #220, 26 @ 0x3700 │ │ │ │ - rsceq lr, fp, #180, 26 @ 0x2d00 │ │ │ │ + movweq r7, #50916 @ 0xc6e4 │ │ │ │ + rsceq sp, fp, #220, 26 @ 0x3700 │ │ │ │ + rsceq sp, fp, #180, 26 @ 0x2d00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 14eed8 <__cxa_atexit@plt+0x1420b8> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 14eec0 <__cxa_atexit@plt+0x1420a0> │ │ │ │ @@ -329763,25 +329763,25 @@ │ │ │ │ sub r1, r3, #2 │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rsceq lr, fp, #44, 26 @ 0xb00 │ │ │ │ + rsceq sp, fp, #44, 26 @ 0xb00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14ef34 <__cxa_atexit@plt+0x142114> │ │ │ │ @@ -329792,36 +329792,36 @@ │ │ │ │ sub r1, r6, #2 │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq lr, fp, #48, 22 @ 0xc000 │ │ │ │ + rsceq sp, fp, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fc368 <__cxa_atexit@plt+0x3ef548> │ │ │ │ + b 3dc5c0 <__cxa_atexit@plt+0x3cf7a0> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 14ef80 <__cxa_atexit@plt+0x142160> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fbf58 <__cxa_atexit@plt+0x3ef138> │ │ │ │ - rsceq lr, fp, #188, 24 @ 0xbc00 │ │ │ │ - rsceq lr, fp, #204, 24 @ 0xcc00 │ │ │ │ + b 3dc1b0 <__cxa_atexit@plt+0x3cf390> │ │ │ │ + rsceq sp, fp, #188, 24 @ 0xbc00 │ │ │ │ + rsceq sp, fp, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 14efe4 <__cxa_atexit@plt+0x1421c4> │ │ │ │ ldr r3, [pc, #76] @ 14eff4 <__cxa_atexit@plt+0x1421d4> │ │ │ │ @@ -329833,122 +329833,122 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r8, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 14effc <__cxa_atexit@plt+0x1421dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq lr, fp, #124, 24 @ 0x7c00 │ │ │ │ - rsceq lr, fp, #84, 24 @ 0x5400 │ │ │ │ + rsceq sp, fp, #124, 24 @ 0x7c00 │ │ │ │ + rsceq sp, fp, #84, 24 @ 0x5400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 14f024 <__cxa_atexit@plt+0x142204> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fbf60 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3dc1b8 <__cxa_atexit@plt+0x3cf398> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq lr, fp, #44, 24 @ 0x2c00 │ │ │ │ + rsceq sp, fp, #44, 24 @ 0x2c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 14f050 <__cxa_atexit@plt+0x142230> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 14f054 <__cxa_atexit@plt+0x142234> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fbf68 <__cxa_atexit@plt+0x3ef148> │ │ │ │ + b 3dc1c0 <__cxa_atexit@plt+0x3cf3a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movweq r8, #49416 @ 0xc108 │ │ │ │ + movweq r7, #49432 @ 0xc118 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 14f080 <__cxa_atexit@plt+0x142260> │ │ │ │ ldr r7, [pc, #24] @ 14f08c <__cxa_atexit@plt+0x14226c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fbf70 <__cxa_atexit@plt+0x3ef150> │ │ │ │ - movweq r7, #53168 @ 0xcfb0 │ │ │ │ - rsceq lr, fp, #240, 18 @ 0x3c0000 │ │ │ │ + b 3dc1c8 <__cxa_atexit@plt+0x3cf3a8> │ │ │ │ + movweq r6, #53184 @ 0xcfc0 │ │ │ │ + rsceq sp, fp, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14f0c8 <__cxa_atexit@plt+0x1422a8> │ │ │ │ ldr r7, [pc, #36] @ 14f0d8 <__cxa_atexit@plt+0x1422b8> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ ldr r7, [pc, #28] @ 14f0dc <__cxa_atexit@plt+0x1422bc> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r7, [pc, #16] @ 14f0e0 <__cxa_atexit@plt+0x1422c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - movweq r8, #50252 @ 0xc44c │ │ │ │ - rsceq lr, fp, #160, 22 @ 0x28000 │ │ │ │ - rsceq lr, fp, #148, 18 @ 0x250000 │ │ │ │ + movweq r7, #50268 @ 0xc45c │ │ │ │ + rsceq sp, fp, #160, 22 @ 0x28000 │ │ │ │ + rsceq sp, fp, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 14f120 <__cxa_atexit@plt+0x142300> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 14f118 <__cxa_atexit@plt+0x1422f8> │ │ │ │ ldr r3, [pc, #24] @ 14f124 <__cxa_atexit@plt+0x142304> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq lr, fp, #80, 18 @ 0x140000 │ │ │ │ + rsceq sp, fp, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 14f148 <__cxa_atexit@plt+0x142328> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq lr, fp, #44, 18 @ 0xb0000 │ │ │ │ + rsceq sp, fp, #44, 18 @ 0xb0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 14f17c <__cxa_atexit@plt+0x14235c> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #24] @ 14f180 <__cxa_atexit@plt+0x142360> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add sl, r2, #2 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc368 <__cxa_atexit@plt+0x3ef548> │ │ │ │ + b 3dc5c0 <__cxa_atexit@plt+0x3cf7a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq lr, fp, #180, 16 @ 0xb40000 │ │ │ │ + rsceq sp, fp, #180, 16 @ 0xb40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #128] @ 14f214 <__cxa_atexit@plt+0x1423f4> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 14f1e8 <__cxa_atexit@plt+0x1423c8> │ │ │ │ @@ -329976,19 +329976,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - movweq r7, #52920 @ 0xceb8 │ │ │ │ - movweq r7, #53168 @ 0xcfb0 │ │ │ │ - movweq r7, #52800 @ 0xce40 │ │ │ │ + movweq r6, #52936 @ 0xcec8 │ │ │ │ + movweq r6, #53184 @ 0xcfc0 │ │ │ │ + movweq r6, #52816 @ 0xce50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 14f288 <__cxa_atexit@plt+0x142468> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -330009,19 +330009,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r7, #52780 @ 0xce2c │ │ │ │ - movweq r7, #53028 @ 0xcf24 │ │ │ │ - movweq r7, #52668 @ 0xcdbc │ │ │ │ - rsceq lr, fp, #28, 20 @ 0x1c000 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r6, #52796 @ 0xce3c │ │ │ │ + movweq r6, #53044 @ 0xcf34 │ │ │ │ + movweq r6, #52684 @ 0xcdcc │ │ │ │ + rsceq sp, fp, #28, 20 @ 0x1c000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14f344 <__cxa_atexit@plt+0x142524> │ │ │ │ ldr r1, [pc, #132] @ 14f34c <__cxa_atexit@plt+0x14252c> │ │ │ │ @@ -330042,31 +330042,31 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ beq 14f338 <__cxa_atexit@plt+0x142518> │ │ │ │ ldr r3, [pc, #68] @ 14f354 <__cxa_atexit@plt+0x142534> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc4b8 <__cxa_atexit@plt+0x3ef698> │ │ │ │ + b 3dc710 <__cxa_atexit@plt+0x3cf8f0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fc198 <__cxa_atexit@plt+0x3ef378> │ │ │ │ + b 3dc3f0 <__cxa_atexit@plt+0x3cf5d0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - rsceq lr, fp, #108, 18 @ 0x1b0000 │ │ │ │ + rsceq sp, fp, #108, 18 @ 0x1b0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ cmp r9, #1114112 @ 0x110000 │ │ │ │ bcs 14f3ac <__cxa_atexit@plt+0x14258c> │ │ │ │ ldr r2, [pc, #72] @ 14f3c0 <__cxa_atexit@plt+0x1425a0> │ │ │ │ mov r3, r5 │ │ │ │ @@ -330078,33 +330078,33 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 14f3b8 <__cxa_atexit@plt+0x142598> │ │ │ │ ldr r5, [pc, #40] @ 14f3c4 <__cxa_atexit@plt+0x1425a4> │ │ │ │ mov r8, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc4b8 <__cxa_atexit@plt+0x3ef698> │ │ │ │ + b 3dc710 <__cxa_atexit@plt+0x3cf8f0> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fc198 <__cxa_atexit@plt+0x3ef378> │ │ │ │ + b 3dc3f0 <__cxa_atexit@plt+0x3cf5d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq lr, fp, #236, 16 @ 0xec0000 │ │ │ │ + rsceq sp, fp, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 14f3ec <__cxa_atexit@plt+0x1425cc> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc4b8 <__cxa_atexit@plt+0x3ef698> │ │ │ │ + b 3dc710 <__cxa_atexit@plt+0x3cf8f0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq lr, fp, #180, 16 @ 0xb40000 │ │ │ │ + rsceq sp, fp, #180, 16 @ 0xb40000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 14f464 <__cxa_atexit@plt+0x142644> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -330122,23 +330122,23 @@ │ │ │ │ ldr r3, [pc, #44] @ 14f470 <__cxa_atexit@plt+0x142650> │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #28] @ 14f474 <__cxa_atexit@plt+0x142654> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc350 <__cxa_atexit@plt+0x3ef530> │ │ │ │ + b 3dc5a8 <__cxa_atexit@plt+0x3cf788> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - movweq r8, #49328 @ 0xc0b0 │ │ │ │ - movweq r8, #49316 @ 0xc0a4 │ │ │ │ - rsceq lr, fp, #44, 16 @ 0x2c0000 │ │ │ │ + movweq r7, #49344 @ 0xc0c0 │ │ │ │ + movweq r7, #49332 @ 0xc0b4 │ │ │ │ + rsceq sp, fp, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 14f4d0 <__cxa_atexit@plt+0x1426b0> │ │ │ │ ldr r2, [pc, #68] @ 14f4d4 <__cxa_atexit@plt+0x1426b4> │ │ │ │ and r1, r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -330151,19 +330151,19 @@ │ │ │ │ ldr r3, [pc, #32] @ 14f4d8 <__cxa_atexit@plt+0x1426b8> │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #16] @ 14f4dc <__cxa_atexit@plt+0x1426bc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fc350 <__cxa_atexit@plt+0x3ef530> │ │ │ │ + b 3dc5a8 <__cxa_atexit@plt+0x3cf788> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - movweq r8, #49212 @ 0xc03c │ │ │ │ - movweq r8, #49200 @ 0xc030 │ │ │ │ + movweq r7, #49228 @ 0xc04c │ │ │ │ + movweq r7, #49216 @ 0xc040 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -330192,29 +330192,29 @@ │ │ │ │ bcc 14f58c <__cxa_atexit@plt+0x14276c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [pc, #68] @ 14f5a8 <__cxa_atexit@plt+0x142788> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r6, {r3, r7} │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - movweq r7, #51944 @ 0xcae8 │ │ │ │ - movweq r7, #53084 @ 0xcf5c │ │ │ │ + movweq r6, #51960 @ 0xcaf8 │ │ │ │ + movweq r6, #53100 @ 0xcf6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14f5e4 <__cxa_atexit@plt+0x1427c4> │ │ │ │ @@ -330223,16 +330223,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r7, #52976 @ 0xcef0 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r6, #52992 @ 0xcf00 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 14f644 <__cxa_atexit@plt+0x142824> │ │ │ │ @@ -330282,22 +330282,22 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r6, sl, r6 │ │ │ │ sbc r1, fp, #0 │ │ │ │ str r6, [r2, #72] @ 0x48 │ │ │ │ str r1, [r2, #76] @ 0x4c │ │ │ │ mov r1, #0 │ │ │ │ mov sl, #0 │ │ │ │ - bl 3fc378 <__cxa_atexit@plt+0x3ef558> │ │ │ │ + bl 3dc5d0 <__cxa_atexit@plt+0x3cf7b0> │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r8 │ │ │ │ bl beb4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3fc380 <__cxa_atexit@plt+0x3ef560> │ │ │ │ + bl 3dc5d8 <__cxa_atexit@plt+0x3cf7b8> │ │ │ │ ldr r6, [r0, #812] @ 0x32c │ │ │ │ ldr r4, [r0, #820] @ 0x334 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ add fp, r3, #100 @ 0x64 │ │ │ │ ldr r5, [r3, #12] │ │ │ │ str sl, [r0, #828] @ 0x33c │ │ │ │ ldr r2, [r4] │ │ │ │ @@ -330343,22 +330343,22 @@ │ │ │ │ sub r6, r6, r5 │ │ │ │ subs r6, sl, r6 │ │ │ │ sbc r1, fp, #0 │ │ │ │ str r6, [r2, #72] @ 0x48 │ │ │ │ str r1, [r2, #76] @ 0x4c │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #0 │ │ │ │ - bl 3fc378 <__cxa_atexit@plt+0x3ef558> │ │ │ │ + bl 3dc5d0 <__cxa_atexit@plt+0x3cf7b0> │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r9 │ │ │ │ bl beb4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fc380 <__cxa_atexit@plt+0x3ef560> │ │ │ │ + bl 3dc5d8 <__cxa_atexit@plt+0x3cf7b8> │ │ │ │ ldr r4, [r0, #812] @ 0x32c │ │ │ │ ldr r3, [r0, #820] @ 0x334 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add fp, r2, #100 @ 0x64 │ │ │ │ ldr r5, [r2, #12] │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ ldr r6, [r3] │ │ │ │ @@ -330381,16 +330381,16 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 14f864 <__cxa_atexit@plt+0x142a44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movweq r7, #51248 @ 0xc830 │ │ │ │ - rsceq lr, fp, #20, 8 @ 0x14000000 │ │ │ │ + movweq r6, #51264 @ 0xc840 │ │ │ │ + rsceq sp, fp, #20, 8 @ 0x14000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14f8c4 <__cxa_atexit@plt+0x142aa4> │ │ │ │ ldr r0, [r7, #15] │ │ │ │ @@ -330404,20 +330404,20 @@ │ │ │ │ str sl, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ ldr r7, [pc, #24] @ 14f8d0 <__cxa_atexit@plt+0x142ab0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movweq r7, #51052 @ 0xc76c │ │ │ │ - rsceq lr, fp, #172, 6 @ 0xb0000002 │ │ │ │ + movweq r6, #51068 @ 0xc77c │ │ │ │ + rsceq sp, fp, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 14f918 <__cxa_atexit@plt+0x142af8> │ │ │ │ mov r3, r7 │ │ │ │ @@ -330436,30 +330436,30 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movweq r7, #51040 @ 0xc760 │ │ │ │ - rsceq lr, fp, #60, 6 @ 0xf0000000 │ │ │ │ + movweq r6, #51056 @ 0xc770 │ │ │ │ + rsceq sp, fp, #60, 6 @ 0xf0000000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14f980 <__cxa_atexit@plt+0x142b60> │ │ │ │ ldr r3, [pc, #144] @ 14f9f4 <__cxa_atexit@plt+0x142bd4> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #128] @ 14f9f8 <__cxa_atexit@plt+0x142bd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fbfb8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + b 3dc210 <__cxa_atexit@plt+0x3cf3f0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [pc, #88] @ 14f9e8 <__cxa_atexit@plt+0x142bc8> │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-8]! │ │ │ │ @@ -330480,18 +330480,18 @@ │ │ │ │ ldr r7, [pc, #20] @ 14f9f0 <__cxa_atexit@plt+0x142bd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ @ instruction: 0xffffab8c │ │ │ │ - rsceq sp, fp, #12, 28 @ 0xc0 │ │ │ │ + rsceq ip, fp, #12, 28 @ 0xc0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - movweq r7, #51136 @ 0xc7c0 │ │ │ │ - rsceq lr, fp, #132, 4 @ 0x40000008 │ │ │ │ + movweq r6, #51152 @ 0xc7d0 │ │ │ │ + rsceq sp, fp, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #116] @ 14fa88 <__cxa_atexit@plt+0x142c68> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ @@ -330520,16 +330520,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - movweq r7, #50712 @ 0xc618 │ │ │ │ - rsceq lr, fp, #236, 2 @ 0x3b │ │ │ │ + movweq r6, #50728 @ 0xc628 │ │ │ │ + rsceq sp, fp, #236, 2 @ 0x3b │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 14fad8 <__cxa_atexit@plt+0x142cb8> │ │ │ │ mov r3, r7 │ │ │ │ @@ -330548,41 +330548,41 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - movweq r7, #50592 @ 0xc5a0 │ │ │ │ - rsceq lr, fp, #124, 2 │ │ │ │ + movweq r6, #50608 @ 0xc5b0 │ │ │ │ + rsceq sp, fp, #124, 2 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14fb34 <__cxa_atexit@plt+0x142d14> │ │ │ │ ldr r7, [pc, #60] @ 14fb60 <__cxa_atexit@plt+0x142d40> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #52] @ 14fb64 <__cxa_atexit@plt+0x142d44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r3, [pc, #28] @ 14fb58 <__cxa_atexit@plt+0x142d38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 14fb5c <__cxa_atexit@plt+0x142d3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fbfb8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + b 3dc210 <__cxa_atexit@plt+0x3cf3f0> │ │ │ │ andeq r0, r0, ip, lsl #5 │ │ │ │ - movweq r7, #50672 @ 0xc5f0 │ │ │ │ + movweq r6, #50688 @ 0xc600 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movweq r7, #51680 @ 0xc9e0 │ │ │ │ - rsceq lr, fp, #24, 2 │ │ │ │ + movweq r6, #51696 @ 0xc9f0 │ │ │ │ + rsceq sp, fp, #24, 2 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #128] @ 14fbfc <__cxa_atexit@plt+0x142ddc> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 14fbe4 <__cxa_atexit@plt+0x142dc4> │ │ │ │ @@ -330604,26 +330604,26 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ str r8, [r5] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xfffff950 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ - rsceq lr, fp, #116 @ 0x74 │ │ │ │ + rsceq sp, fp, #116 @ 0x74 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14fc74 <__cxa_atexit@plt+0x142e54> │ │ │ │ @@ -330640,33 +330640,33 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ @ instruction: 0xfffff9a0 │ │ │ │ - rsceq sp, fp, #244, 30 @ 0x3d0 │ │ │ │ + rsceq ip, fp, #244, 30 @ 0x3d0 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 14fcb4 <__cxa_atexit@plt+0x142e94> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc368 <__cxa_atexit@plt+0x3ef548> │ │ │ │ + b 3dc5c0 <__cxa_atexit@plt+0x3cf7a0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq sp, fp, #200, 30 @ 0x320 │ │ │ │ + rsceq ip, fp, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #116] @ 14fd44 <__cxa_atexit@plt+0x142f24> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ @@ -330695,16 +330695,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - movweq r7, #50012 @ 0xc35c │ │ │ │ - rsceq sp, fp, #48, 30 @ 0xc0 │ │ │ │ + movweq r6, #50028 @ 0xc36c │ │ │ │ + rsceq ip, fp, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 14fd94 <__cxa_atexit@plt+0x142f74> │ │ │ │ mov r3, r7 │ │ │ │ @@ -330723,16 +330723,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ - movweq r7, #49892 @ 0xc2e4 │ │ │ │ - rsceq sp, fp, #192, 28 @ 0xc00 │ │ │ │ + movweq r6, #49908 @ 0xc2f4 │ │ │ │ + rsceq ip, fp, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #116] @ 14fe4c <__cxa_atexit@plt+0x14302c> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ @@ -330761,16 +330761,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ - movweq r7, #49748 @ 0xc254 │ │ │ │ - rsceq sp, fp, #40, 28 @ 0x280 │ │ │ │ + movweq r6, #49764 @ 0xc264 │ │ │ │ + rsceq ip, fp, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 14fe9c <__cxa_atexit@plt+0x14307c> │ │ │ │ mov r3, r7 │ │ │ │ @@ -330789,15 +330789,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ - movweq r7, #49628 @ 0xc1dc │ │ │ │ + movweq r6, #49644 @ 0xc1ec │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 14ff30 <__cxa_atexit@plt+0x143110> │ │ │ │ @@ -330815,15 +330815,15 @@ │ │ │ │ sub r8, r6, #2 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 14ff50 <__cxa_atexit@plt+0x143130> │ │ │ │ ldr r7, [pc, #80] @ 14ff74 <__cxa_atexit@plt+0x143154> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3fc480 <__cxa_atexit@plt+0x3ef660> │ │ │ │ + b 3dc6d8 <__cxa_atexit@plt+0x3cf8b8> │ │ │ │ mov r6, r3 │ │ │ │ b 14ff40 <__cxa_atexit@plt+0x143120> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #40] @ 14ff70 <__cxa_atexit@plt+0x143150> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -330831,18 +330831,18 @@ │ │ │ │ ldr r7, [pc, #20] @ 14ff6c <__cxa_atexit@plt+0x14314c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff3b0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq sp, fp, #208, 20 @ 0xd0000 │ │ │ │ - rsceq sp, fp, #144, 26 @ 0x2400 │ │ │ │ + rsceq ip, fp, #208, 20 @ 0xd0000 │ │ │ │ + rsceq ip, fp, #144, 26 @ 0x2400 │ │ │ │ @ instruction: 0xffffcd14 │ │ │ │ - rsceq sp, fp, #28, 26 @ 0x700 │ │ │ │ + rsceq ip, fp, #28, 26 @ 0x700 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #132] @ 150010 <__cxa_atexit@plt+0x1431f0> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -330865,25 +330865,25 @@ │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r6, #8] │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ sub r8, r2, #15 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fc048 <__cxa_atexit@plt+0x3ef228> │ │ │ │ + b 3dc2a0 <__cxa_atexit@plt+0x3cf480> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffff8a8 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - rsceq sp, fp, #120, 24 @ 0x7800 │ │ │ │ + rsceq ip, fp, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15007c <__cxa_atexit@plt+0x14325c> │ │ │ │ @@ -330898,54 +330898,54 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ str r8, [r5] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ stm lr, {r0, r1, r2, r7} │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fc048 <__cxa_atexit@plt+0x3ef228> │ │ │ │ + b 3dc2a0 <__cxa_atexit@plt+0x3cf480> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff820 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq sp, fp, #228, 22 @ 0x39000 │ │ │ │ + rsceq ip, fp, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r0, [r3, #3] │ │ │ │ - bl 3fc4c0 <__cxa_atexit@plt+0x3ef6a0> │ │ │ │ + bl 3dc718 <__cxa_atexit@plt+0x3cf8f8> │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fbff8 <__cxa_atexit@plt+0x3ef1d8> │ │ │ │ - sbceq r6, lr, #103809024 @ 0x6300000 │ │ │ │ + b 3dc250 <__cxa_atexit@plt+0x3cf430> │ │ │ │ + sbceq r6, lr, #-1560281088 @ 0xa3000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbceq r6, lr, #145752064 @ 0x8b00000 │ │ │ │ + sbceq r6, lr, #-889192448 @ 0xcb000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbceq r6, lr, #189792256 @ 0xb500000 │ │ │ │ + sbceq r6, lr, #-184549376 @ 0xf5000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbceq r6, lr, #227540992 @ 0xd900000 │ │ │ │ + sbceq r6, lr, #104857600 @ 0x6400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - sbceq r6, lr, #265289728 @ 0xfd00000 │ │ │ │ + sbceq r6, lr, #255852544 @ 0xf400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -330967,15 +330967,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 15018c <__cxa_atexit@plt+0x14336c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq sp, fp, #104, 22 @ 0x1a000 │ │ │ │ + rsceq ip, fp, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -330999,52 +330999,52 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 15020c <__cxa_atexit@plt+0x1433ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq sp, fp, #236, 20 @ 0xec000 │ │ │ │ + rsceq ip, fp, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 150244 <__cxa_atexit@plt+0x143424> │ │ │ │ add r8, pc, r8 │ │ │ │ b 14f0a0 <__cxa_atexit@plt+0x142280> │ │ │ │ - rsceq sp, fp, #180, 20 @ 0xb4000 │ │ │ │ - rsceq sp, fp, #180, 20 @ 0xb4000 │ │ │ │ + rsceq ip, fp, #180, 20 @ 0xb4000 │ │ │ │ + rsceq ip, fp, #180, 20 @ 0xb4000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r8, [pc, #4] @ 150264 <__cxa_atexit@plt+0x143444> │ │ │ │ add r8, pc, r8 │ │ │ │ b 14f0a0 <__cxa_atexit@plt+0x142280> │ │ │ │ - rsceq sp, fp, #148, 20 @ 0x94000 │ │ │ │ + rsceq ip, fp, #148, 20 @ 0x94000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 150280 <__cxa_atexit@plt+0x143460> │ │ │ │ add r8, pc, r8 │ │ │ │ b 14f0a0 <__cxa_atexit@plt+0x142280> │ │ │ │ - rsceq sp, fp, #164, 20 @ 0xa4000 │ │ │ │ - rsceq sp, fp, #164, 20 @ 0xa4000 │ │ │ │ + rsceq ip, fp, #164, 20 @ 0xa4000 │ │ │ │ + rsceq ip, fp, #164, 20 @ 0xa4000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r8, [pc, #4] @ 1502a0 <__cxa_atexit@plt+0x143480> │ │ │ │ add r8, pc, r8 │ │ │ │ b 14f0a0 <__cxa_atexit@plt+0x142280> │ │ │ │ - rsceq sp, fp, #132, 20 @ 0x84000 │ │ │ │ + rsceq ip, fp, #132, 20 @ 0x84000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15030c <__cxa_atexit@plt+0x1434ec> │ │ │ │ ldr r1, [pc, #84] @ 150314 <__cxa_atexit@plt+0x1434f4> │ │ │ │ ldr r2, [pc, #84] @ 150318 <__cxa_atexit@plt+0x1434f8> │ │ │ │ @@ -331058,97 +331058,97 @@ │ │ │ │ beq 1502fc <__cxa_atexit@plt+0x1434dc> │ │ │ │ ldr r7, [r2, #3] │ │ │ │ ldr r3, [pc, #48] @ 15031c <__cxa_atexit@plt+0x1434fc> │ │ │ │ cmp r7, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ addgt r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - movweq r6, #52560 @ 0xcd50 │ │ │ │ - movweq r6, #53024 @ 0xcf20 │ │ │ │ + movweq r5, #52576 @ 0xcd60 │ │ │ │ + movweq r5, #53040 @ 0xcf30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [pc, #20] @ 150348 <__cxa_atexit@plt+0x143528> │ │ │ │ cmp r7, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ addgt r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - movweq r6, #52952 @ 0xced8 │ │ │ │ + movweq r5, #52968 @ 0xcee8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 150380 <__cxa_atexit@plt+0x143560> │ │ │ │ ldr r7, [pc, #36] @ 150390 <__cxa_atexit@plt+0x143570> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #24] @ 150394 <__cxa_atexit@plt+0x143574> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r7, [pc, #16] @ 150398 <__cxa_atexit@plt+0x143578> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - movweq r7, #49556 @ 0xc194 │ │ │ │ - rsceq sp, fp, #228, 18 @ 0x390000 │ │ │ │ - rsceq sp, fp, #188, 18 @ 0x2f0000 │ │ │ │ + movweq r6, #49572 @ 0xc1a4 │ │ │ │ + rsceq ip, fp, #228, 18 @ 0x390000 │ │ │ │ + rsceq ip, fp, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 1503d8 <__cxa_atexit@plt+0x1435b8> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 1503d0 <__cxa_atexit@plt+0x1435b0> │ │ │ │ ldr r3, [pc, #24] @ 1503dc <__cxa_atexit@plt+0x1435bc> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq sp, fp, #120, 18 @ 0x1e0000 │ │ │ │ + rsceq ip, fp, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 150400 <__cxa_atexit@plt+0x1435e0> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq sp, fp, #84, 18 @ 0x150000 │ │ │ │ + rsceq ip, fp, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 150438 <__cxa_atexit@plt+0x143618> │ │ │ │ ldr r9, [pc, #32] @ 15043c <__cxa_atexit@plt+0x14361c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 150440 <__cxa_atexit@plt+0x143620> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3fc368 <__cxa_atexit@plt+0x3ef548> │ │ │ │ + b 3dc5c0 <__cxa_atexit@plt+0x3cf7a0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq sp, fp, #32, 18 @ 0x80000 │ │ │ │ - movweq r7, #49516 @ 0xc16c │ │ │ │ + rsceq ip, fp, #32, 18 @ 0x80000 │ │ │ │ + movweq r6, #49532 @ 0xc17c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15048c <__cxa_atexit@plt+0x14366c> │ │ │ │ @@ -331161,38 +331161,38 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #2 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - movweq r6, #52240 @ 0xcc10 │ │ │ │ - rsceq sp, fp, #196, 16 @ 0xc40000 │ │ │ │ + movweq r5, #52256 @ 0xcc20 │ │ │ │ + rsceq ip, fp, #196, 16 @ 0xc40000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1504d8 <__cxa_atexit@plt+0x1436b8> │ │ │ │ ldr r7, [pc, #36] @ 1504e8 <__cxa_atexit@plt+0x1436c8> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #24] @ 1504ec <__cxa_atexit@plt+0x1436cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r7, [pc, #16] @ 1504f0 <__cxa_atexit@plt+0x1436d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - movweq r7, #49212 @ 0xc03c │ │ │ │ - rsceq sp, fp, #140, 16 @ 0x8c0000 │ │ │ │ + movweq r6, #49228 @ 0xc04c │ │ │ │ + rsceq ip, fp, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15055c <__cxa_atexit@plt+0x14373c> │ │ │ │ ldr r1, [pc, #84] @ 150564 <__cxa_atexit@plt+0x143744> │ │ │ │ ldr r2, [pc, #84] @ 150568 <__cxa_atexit@plt+0x143748> │ │ │ │ @@ -331206,97 +331206,97 @@ │ │ │ │ beq 15054c <__cxa_atexit@plt+0x14372c> │ │ │ │ ldr r7, [r2, #3] │ │ │ │ ldr r3, [pc, #48] @ 15056c <__cxa_atexit@plt+0x14374c> │ │ │ │ cmp r7, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ addgt r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - movweq r6, #51968 @ 0xcb00 │ │ │ │ - movweq r6, #52432 @ 0xccd0 │ │ │ │ + movweq r5, #51984 @ 0xcb10 │ │ │ │ + movweq r5, #52448 @ 0xcce0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [pc, #20] @ 150598 <__cxa_atexit@plt+0x143778> │ │ │ │ cmp r7, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ addgt r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - movweq r6, #52360 @ 0xcc88 │ │ │ │ + movweq r5, #52376 @ 0xcc98 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1505d0 <__cxa_atexit@plt+0x1437b0> │ │ │ │ ldr r7, [pc, #36] @ 1505e0 <__cxa_atexit@plt+0x1437c0> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #24] @ 1505e4 <__cxa_atexit@plt+0x1437c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r7, [pc, #16] @ 1505e8 <__cxa_atexit@plt+0x1437c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - movweq r6, #53060 @ 0xcf44 │ │ │ │ - rsceq sp, fp, #208, 14 @ 0x3400000 │ │ │ │ - rsceq sp, fp, #168, 14 @ 0x2a00000 │ │ │ │ + movweq r5, #53076 @ 0xcf54 │ │ │ │ + rsceq ip, fp, #208, 14 @ 0x3400000 │ │ │ │ + rsceq ip, fp, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 150628 <__cxa_atexit@plt+0x143808> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 150620 <__cxa_atexit@plt+0x143800> │ │ │ │ ldr r3, [pc, #24] @ 15062c <__cxa_atexit@plt+0x14380c> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq sp, fp, #100, 14 @ 0x1900000 │ │ │ │ + rsceq ip, fp, #100, 14 @ 0x1900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 150650 <__cxa_atexit@plt+0x143830> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq sp, fp, #64, 14 @ 0x1000000 │ │ │ │ + rsceq ip, fp, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 150688 <__cxa_atexit@plt+0x143868> │ │ │ │ ldr r9, [pc, #32] @ 15068c <__cxa_atexit@plt+0x14386c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 150690 <__cxa_atexit@plt+0x143870> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3fc368 <__cxa_atexit@plt+0x3ef548> │ │ │ │ + b 3dc5c0 <__cxa_atexit@plt+0x3cf7a0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq sp, fp, #12, 14 @ 0x300000 │ │ │ │ - movweq r6, #53020 @ 0xcf1c │ │ │ │ + rsceq ip, fp, #12, 14 @ 0x300000 │ │ │ │ + movweq r5, #53036 @ 0xcf2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1506dc <__cxa_atexit@plt+0x1438bc> │ │ │ │ @@ -331309,38 +331309,38 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #2 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - movweq r6, #51648 @ 0xc9c0 │ │ │ │ - rsceq sp, fp, #176, 12 @ 0xb000000 │ │ │ │ + movweq r5, #51664 @ 0xc9d0 │ │ │ │ + rsceq ip, fp, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 150728 <__cxa_atexit@plt+0x143908> │ │ │ │ ldr r7, [pc, #36] @ 150738 <__cxa_atexit@plt+0x143918> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #24] @ 15073c <__cxa_atexit@plt+0x14391c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r7, [pc, #16] @ 150740 <__cxa_atexit@plt+0x143920> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - movweq r6, #52716 @ 0xcdec │ │ │ │ - rsceq sp, fp, #120, 12 @ 0x7800000 │ │ │ │ + movweq r5, #52732 @ 0xcdfc │ │ │ │ + rsceq ip, fp, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1507ac <__cxa_atexit@plt+0x14398c> │ │ │ │ ldr r1, [pc, #84] @ 1507b4 <__cxa_atexit@plt+0x143994> │ │ │ │ ldr r2, [pc, #84] @ 1507b8 <__cxa_atexit@plt+0x143998> │ │ │ │ @@ -331354,97 +331354,97 @@ │ │ │ │ beq 15079c <__cxa_atexit@plt+0x14397c> │ │ │ │ ldr r7, [r2, #3] │ │ │ │ ldr r3, [pc, #48] @ 1507bc <__cxa_atexit@plt+0x14399c> │ │ │ │ cmp r7, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ addgt r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - movweq r6, #51376 @ 0xc8b0 │ │ │ │ - movweq r6, #51840 @ 0xca80 │ │ │ │ + movweq r5, #51392 @ 0xc8c0 │ │ │ │ + movweq r5, #51856 @ 0xca90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [pc, #20] @ 1507e8 <__cxa_atexit@plt+0x1439c8> │ │ │ │ cmp r7, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ addgt r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - movweq r6, #51768 @ 0xca38 │ │ │ │ + movweq r5, #51784 @ 0xca48 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 150820 <__cxa_atexit@plt+0x143a00> │ │ │ │ ldr r7, [pc, #36] @ 150830 <__cxa_atexit@plt+0x143a10> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #24] @ 150834 <__cxa_atexit@plt+0x143a14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r7, [pc, #16] @ 150838 <__cxa_atexit@plt+0x143a18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - movweq r6, #52468 @ 0xccf4 │ │ │ │ - rsceq sp, fp, #188, 10 @ 0x2f000000 │ │ │ │ - rsceq sp, fp, #148, 10 @ 0x25000000 │ │ │ │ + movweq r5, #52484 @ 0xcd04 │ │ │ │ + rsceq ip, fp, #188, 10 @ 0x2f000000 │ │ │ │ + rsceq ip, fp, #148, 10 @ 0x25000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 150878 <__cxa_atexit@plt+0x143a58> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 150870 <__cxa_atexit@plt+0x143a50> │ │ │ │ ldr r3, [pc, #24] @ 15087c <__cxa_atexit@plt+0x143a5c> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq sp, fp, #80, 10 @ 0x14000000 │ │ │ │ + rsceq ip, fp, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1508a0 <__cxa_atexit@plt+0x143a80> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq sp, fp, #44, 10 @ 0xb000000 │ │ │ │ + rsceq ip, fp, #44, 10 @ 0xb000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 1508d8 <__cxa_atexit@plt+0x143ab8> │ │ │ │ ldr r9, [pc, #32] @ 1508dc <__cxa_atexit@plt+0x143abc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 1508e0 <__cxa_atexit@plt+0x143ac0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3fc368 <__cxa_atexit@plt+0x3ef548> │ │ │ │ + b 3dc5c0 <__cxa_atexit@plt+0x3cf7a0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq sp, fp, #248, 8 @ 0xf8000000 │ │ │ │ - movweq r6, #52428 @ 0xcccc │ │ │ │ + rsceq ip, fp, #248, 8 @ 0xf8000000 │ │ │ │ + movweq r5, #52444 @ 0xccdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15092c <__cxa_atexit@plt+0x143b0c> │ │ │ │ @@ -331457,39 +331457,39 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #2 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - movweq r6, #51056 @ 0xc770 │ │ │ │ - rsceq sp, fp, #156, 8 @ 0x9c000000 │ │ │ │ + movweq r5, #51072 @ 0xc780 │ │ │ │ + rsceq ip, fp, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 150978 <__cxa_atexit@plt+0x143b58> │ │ │ │ ldr r7, [pc, #36] @ 150988 <__cxa_atexit@plt+0x143b68> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #24] @ 15098c <__cxa_atexit@plt+0x143b6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fc010 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + b 3dc268 <__cxa_atexit@plt+0x3cf448> │ │ │ │ ldr r7, [pc, #16] @ 150990 <__cxa_atexit@plt+0x143b70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - movweq r6, #52124 @ 0xcb9c │ │ │ │ - rsceq sp, fp, #100, 8 @ 0x64000000 │ │ │ │ - rsceq sp, fp, #116, 8 @ 0x74000000 │ │ │ │ + movweq r5, #52140 @ 0xcbac │ │ │ │ + rsceq ip, fp, #100, 8 @ 0x64000000 │ │ │ │ + rsceq ip, fp, #116, 8 @ 0x74000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1509c4 <__cxa_atexit@plt+0x143ba4> │ │ │ │ ldr r2, [pc, #28] @ 1509d4 <__cxa_atexit@plt+0x143bb4> │ │ │ │ @@ -331498,26 +331498,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 1509d8 <__cxa_atexit@plt+0x143bb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq sp, fp, #84, 8 @ 0x54000000 │ │ │ │ - rsceq sp, fp, #48, 8 @ 0x30000000 │ │ │ │ + rsceq ip, fp, #84, 8 @ 0x54000000 │ │ │ │ + rsceq ip, fp, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #16] @ 150a00 <__cxa_atexit@plt+0x143be0> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r7 │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ - rsceq sp, fp, #8, 8 @ 0x8000000 │ │ │ │ - rsceq sp, fp, #20, 8 @ 0x14000000 │ │ │ │ + rsceq ip, fp, #8, 8 @ 0x8000000 │ │ │ │ + rsceq ip, fp, #20, 8 @ 0x14000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 150a34 <__cxa_atexit@plt+0x143c14> │ │ │ │ ldr r2, [pc, #28] @ 150a44 <__cxa_atexit@plt+0x143c24> │ │ │ │ @@ -331526,16 +331526,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 150a48 <__cxa_atexit@plt+0x143c28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rsceq sp, fp, #228, 6 @ 0x90000003 │ │ │ │ - rsceq sp, fp, #240, 6 @ 0xc0000003 │ │ │ │ + rsceq ip, fp, #228, 6 @ 0x90000003 │ │ │ │ + rsceq ip, fp, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 150a7c <__cxa_atexit@plt+0x143c5c> │ │ │ │ ldr r2, [pc, #28] @ 150a8c <__cxa_atexit@plt+0x143c6c> │ │ │ │ @@ -331544,26 +331544,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 150a90 <__cxa_atexit@plt+0x143c70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq sp, fp, #208, 6 @ 0x40000003 │ │ │ │ - rsceq sp, fp, #172, 6 @ 0xb0000002 │ │ │ │ + rsceq ip, fp, #208, 6 @ 0x40000003 │ │ │ │ + rsceq ip, fp, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #16] @ 150ab8 <__cxa_atexit@plt+0x143c98> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r7 │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ - rsceq sp, fp, #132, 6 @ 0x10000002 │ │ │ │ - rsceq sp, fp, #144, 6 @ 0x40000002 │ │ │ │ + rsceq ip, fp, #132, 6 @ 0x10000002 │ │ │ │ + rsceq ip, fp, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 150aec <__cxa_atexit@plt+0x143ccc> │ │ │ │ ldr r2, [pc, #28] @ 150afc <__cxa_atexit@plt+0x143cdc> │ │ │ │ @@ -331572,16 +331572,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 150b00 <__cxa_atexit@plt+0x143ce0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rsceq sp, fp, #96, 6 @ 0x80000001 │ │ │ │ - rsceq sp, fp, #108, 6 @ 0xb0000001 │ │ │ │ + rsceq ip, fp, #96, 6 @ 0x80000001 │ │ │ │ + rsceq ip, fp, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 150b34 <__cxa_atexit@plt+0x143d14> │ │ │ │ ldr r2, [pc, #28] @ 150b44 <__cxa_atexit@plt+0x143d24> │ │ │ │ @@ -331590,26 +331590,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 150b48 <__cxa_atexit@plt+0x143d28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq sp, fp, #76, 6 @ 0x30000001 │ │ │ │ - rsceq sp, fp, #40, 6 @ 0xa0000000 │ │ │ │ + rsceq ip, fp, #76, 6 @ 0x30000001 │ │ │ │ + rsceq ip, fp, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #16] @ 150b70 <__cxa_atexit@plt+0x143d50> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r7 │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ - rsceq sp, fp, #0, 6 │ │ │ │ - rsceq sp, fp, #12, 6 @ 0x30000000 │ │ │ │ + rsceq ip, fp, #0, 6 │ │ │ │ + rsceq ip, fp, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 150ba4 <__cxa_atexit@plt+0x143d84> │ │ │ │ ldr r2, [pc, #28] @ 150bb4 <__cxa_atexit@plt+0x143d94> │ │ │ │ @@ -331618,16 +331618,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 150bb8 <__cxa_atexit@plt+0x143d98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rsceq sp, fp, #220, 4 @ 0xc000000d │ │ │ │ - rsceq sp, fp, #232, 4 @ 0x8000000e │ │ │ │ + rsceq ip, fp, #220, 4 @ 0xc000000d │ │ │ │ + rsceq ip, fp, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 150bec <__cxa_atexit@plt+0x143dcc> │ │ │ │ ldr r2, [pc, #28] @ 150bfc <__cxa_atexit@plt+0x143ddc> │ │ │ │ @@ -331636,26 +331636,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 150c00 <__cxa_atexit@plt+0x143de0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq sp, fp, #200, 4 @ 0x8000000c │ │ │ │ - rsceq sp, fp, #164, 4 @ 0x4000000a │ │ │ │ + rsceq ip, fp, #200, 4 @ 0x8000000c │ │ │ │ + rsceq ip, fp, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #16] @ 150c28 <__cxa_atexit@plt+0x143e08> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r7 │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ - rsceq sp, fp, #124, 4 @ 0xc0000007 │ │ │ │ - rsceq sp, fp, #136, 4 @ 0x80000008 │ │ │ │ + rsceq ip, fp, #124, 4 @ 0xc0000007 │ │ │ │ + rsceq ip, fp, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 150c5c <__cxa_atexit@plt+0x143e3c> │ │ │ │ ldr r2, [pc, #28] @ 150c6c <__cxa_atexit@plt+0x143e4c> │ │ │ │ @@ -331664,16 +331664,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 150c70 <__cxa_atexit@plt+0x143e50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rsceq sp, fp, #88, 4 @ 0x80000005 │ │ │ │ - rsceq sp, fp, #104, 4 @ 0x80000006 │ │ │ │ + rsceq ip, fp, #88, 4 @ 0x80000005 │ │ │ │ + rsceq ip, fp, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 150cb4 <__cxa_atexit@plt+0x143e94> │ │ │ │ ldr r2, [pc, #40] @ 150cbc <__cxa_atexit@plt+0x143e9c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -331684,25 +331684,25 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - movweq r6, #50040 @ 0xc378 │ │ │ │ - rsceq sp, fp, #24, 4 @ 0x80000001 │ │ │ │ + movweq r5, #50056 @ 0xc388 │ │ │ │ + rsceq ip, fp, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 150ce8 <__cxa_atexit@plt+0x143ec8> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 14c4d0 <__cxa_atexit@plt+0x13f6b0> │ │ │ │ - movweq r6, #51528 @ 0xc948 │ │ │ │ + movweq r5, #51544 @ 0xc958 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -331712,26 +331712,26 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ 150d54 <__cxa_atexit@plt+0x143f34> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r7, [pc, #28] @ 150d58 <__cxa_atexit@plt+0x143f38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - rsceq sp, fp, #176, 2 @ 0x2c │ │ │ │ - movweq r6, #51452 @ 0xc8fc │ │ │ │ - rsceq sp, fp, #176, 2 @ 0x2c │ │ │ │ - rsceq sp, fp, #140, 2 @ 0x23 │ │ │ │ + rsceq ip, fp, #176, 2 @ 0x2c │ │ │ │ + movweq r5, #51468 @ 0xc90c │ │ │ │ + rsceq ip, fp, #176, 2 @ 0x2c │ │ │ │ + rsceq ip, fp, #140, 2 @ 0x23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -331741,26 +331741,26 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ 150dc8 <__cxa_atexit@plt+0x143fa8> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r7, [pc, #28] @ 150dcc <__cxa_atexit@plt+0x143fac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - rsceq sp, fp, #60, 2 │ │ │ │ - movweq r6, #51336 @ 0xc888 │ │ │ │ - rsceq sp, fp, #60, 2 │ │ │ │ - rsceq sp, fp, #12, 2 │ │ │ │ + rsceq ip, fp, #60, 2 │ │ │ │ + movweq r5, #51352 @ 0xc898 │ │ │ │ + rsceq ip, fp, #60, 2 │ │ │ │ + rsceq ip, fp, #12, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 150e10 <__cxa_atexit@plt+0x143ff0> │ │ │ │ ldr r2, [pc, #40] @ 150e18 <__cxa_atexit@plt+0x143ff8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -331771,25 +331771,25 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - movweq r6, #49692 @ 0xc21c │ │ │ │ - rsceq sp, fp, #188 @ 0xbc │ │ │ │ + movweq r5, #49708 @ 0xc22c │ │ │ │ + rsceq ip, fp, #188 @ 0xbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 150e44 <__cxa_atexit@plt+0x144024> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 14c4d0 <__cxa_atexit@plt+0x13f6b0> │ │ │ │ - movweq r6, #51180 @ 0xc7ec │ │ │ │ + movweq r5, #51196 @ 0xc7fc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -331799,26 +331799,26 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ 150eb0 <__cxa_atexit@plt+0x144090> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r7, [pc, #28] @ 150eb4 <__cxa_atexit@plt+0x144094> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - rsceq sp, fp, #148 @ 0x94 │ │ │ │ - movweq r6, #51104 @ 0xc7a0 │ │ │ │ - rsceq sp, fp, #132 @ 0x84 │ │ │ │ - rsceq sp, fp, #96 @ 0x60 │ │ │ │ + rsceq ip, fp, #148 @ 0x94 │ │ │ │ + movweq r5, #51120 @ 0xc7b0 │ │ │ │ + rsceq ip, fp, #132 @ 0x84 │ │ │ │ + rsceq ip, fp, #96 @ 0x60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -331828,26 +331828,26 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ 150f24 <__cxa_atexit@plt+0x144104> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r7, [pc, #28] @ 150f28 <__cxa_atexit@plt+0x144108> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - rsceq sp, fp, #32 │ │ │ │ - movweq r6, #50988 @ 0xc72c │ │ │ │ - rsceq sp, fp, #16 │ │ │ │ - rsceq ip, fp, #176, 30 @ 0x2c0 │ │ │ │ + rsceq ip, fp, #32 │ │ │ │ + movweq r5, #51004 @ 0xc73c │ │ │ │ + rsceq ip, fp, #16 │ │ │ │ + rsceq fp, fp, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 150f6c <__cxa_atexit@plt+0x14414c> │ │ │ │ ldr r2, [pc, #40] @ 150f74 <__cxa_atexit@plt+0x144154> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -331858,25 +331858,25 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - movweq r6, #49344 @ 0xc0c0 │ │ │ │ - rsceq ip, fp, #96, 30 @ 0x180 │ │ │ │ + movweq r5, #49360 @ 0xc0d0 │ │ │ │ + rsceq fp, fp, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 150fa0 <__cxa_atexit@plt+0x144180> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 14c4d0 <__cxa_atexit@plt+0x13f6b0> │ │ │ │ - movweq r6, #50832 @ 0xc690 │ │ │ │ + movweq r5, #50848 @ 0xc6a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -331886,26 +331886,26 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ 15100c <__cxa_atexit@plt+0x1441ec> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r7, [pc, #28] @ 151010 <__cxa_atexit@plt+0x1441f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - rsceq ip, fp, #104, 30 @ 0x1a0 │ │ │ │ - movweq r6, #50756 @ 0xc644 │ │ │ │ - rsceq ip, fp, #88, 30 @ 0x160 │ │ │ │ - rsceq ip, fp, #52, 30 @ 0xd0 │ │ │ │ + rsceq fp, fp, #104, 30 @ 0x1a0 │ │ │ │ + movweq r5, #50772 @ 0xc654 │ │ │ │ + rsceq fp, fp, #88, 30 @ 0x160 │ │ │ │ + rsceq fp, fp, #52, 30 @ 0xd0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -331915,26 +331915,26 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ 151080 <__cxa_atexit@plt+0x144260> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r7, [pc, #28] @ 151084 <__cxa_atexit@plt+0x144264> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - rsceq ip, fp, #244, 28 @ 0xf40 │ │ │ │ - movweq r6, #50640 @ 0xc5d0 │ │ │ │ - rsceq ip, fp, #228, 28 @ 0xe40 │ │ │ │ - rsceq ip, fp, #84, 28 @ 0x540 │ │ │ │ + rsceq fp, fp, #244, 28 @ 0xf40 │ │ │ │ + movweq r5, #50656 @ 0xc5e0 │ │ │ │ + rsceq fp, fp, #228, 28 @ 0xe40 │ │ │ │ + rsceq fp, fp, #84, 28 @ 0x540 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1510c8 <__cxa_atexit@plt+0x1442a8> │ │ │ │ ldr r2, [pc, #40] @ 1510d0 <__cxa_atexit@plt+0x1442b0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -331945,25 +331945,25 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - movweq r5, #53092 @ 0xcf64 │ │ │ │ - rsceq ip, fp, #4, 28 @ 0x40 │ │ │ │ + movweq r4, #53108 @ 0xcf74 │ │ │ │ + rsceq fp, fp, #4, 28 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1510fc <__cxa_atexit@plt+0x1442dc> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 14c4d0 <__cxa_atexit@plt+0x13f6b0> │ │ │ │ - movweq r6, #50484 @ 0xc534 │ │ │ │ + movweq r5, #50500 @ 0xc544 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -331973,26 +331973,26 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ 151168 <__cxa_atexit@plt+0x144348> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r7, [pc, #28] @ 15116c <__cxa_atexit@plt+0x14434c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - rsceq ip, fp, #60, 28 @ 0x3c0 │ │ │ │ - movweq r6, #50408 @ 0xc4e8 │ │ │ │ - rsceq ip, fp, #44, 28 @ 0x2c0 │ │ │ │ - rsceq ip, fp, #8, 28 @ 0x80 │ │ │ │ + rsceq fp, fp, #60, 28 @ 0x3c0 │ │ │ │ + movweq r5, #50424 @ 0xc4f8 │ │ │ │ + rsceq fp, fp, #44, 28 @ 0x2c0 │ │ │ │ + rsceq fp, fp, #8, 28 @ 0x80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -332002,26 +332002,26 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ 1511dc <__cxa_atexit@plt+0x1443bc> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r7, [pc, #28] @ 1511e0 <__cxa_atexit@plt+0x1443c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - rsceq ip, fp, #200, 26 @ 0x3200 │ │ │ │ - movweq r6, #50292 @ 0xc474 │ │ │ │ - rsceq ip, fp, #184, 26 @ 0x2e00 │ │ │ │ - rsceq ip, fp, #196, 26 @ 0x3100 │ │ │ │ + rsceq fp, fp, #200, 26 @ 0x3200 │ │ │ │ + movweq r5, #50308 @ 0xc484 │ │ │ │ + rsceq fp, fp, #184, 26 @ 0x2e00 │ │ │ │ + rsceq fp, fp, #196, 26 @ 0x3100 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 151214 <__cxa_atexit@plt+0x1443f4> │ │ │ │ ldr r2, [pc, #28] @ 151224 <__cxa_atexit@plt+0x144404> │ │ │ │ @@ -332030,26 +332030,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 151228 <__cxa_atexit@plt+0x144408> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq ip, fp, #164, 26 @ 0x2900 │ │ │ │ - rsceq ip, fp, #128, 26 @ 0x2000 │ │ │ │ + rsceq fp, fp, #164, 26 @ 0x2900 │ │ │ │ + rsceq fp, fp, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #16] @ 151250 <__cxa_atexit@plt+0x144430> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r7 │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ - rsceq ip, fp, #88, 26 @ 0x1600 │ │ │ │ - rsceq ip, fp, #100, 26 @ 0x1900 │ │ │ │ + rsceq fp, fp, #88, 26 @ 0x1600 │ │ │ │ + rsceq fp, fp, #100, 26 @ 0x1900 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 151284 <__cxa_atexit@plt+0x144464> │ │ │ │ ldr r2, [pc, #28] @ 151294 <__cxa_atexit@plt+0x144474> │ │ │ │ @@ -332058,16 +332058,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 151298 <__cxa_atexit@plt+0x144478> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rsceq ip, fp, #52, 26 @ 0xd00 │ │ │ │ - rsceq ip, fp, #64, 26 @ 0x1000 │ │ │ │ + rsceq fp, fp, #52, 26 @ 0xd00 │ │ │ │ + rsceq fp, fp, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1512cc <__cxa_atexit@plt+0x1444ac> │ │ │ │ ldr r2, [pc, #28] @ 1512dc <__cxa_atexit@plt+0x1444bc> │ │ │ │ @@ -332076,26 +332076,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 1512e0 <__cxa_atexit@plt+0x1444c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq ip, fp, #32, 26 @ 0x800 │ │ │ │ - rsceq ip, fp, #252, 24 @ 0xfc00 │ │ │ │ + rsceq fp, fp, #32, 26 @ 0x800 │ │ │ │ + rsceq fp, fp, #252, 24 @ 0xfc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #16] @ 151308 <__cxa_atexit@plt+0x1444e8> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r7 │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ - rsceq ip, fp, #212, 24 @ 0xd400 │ │ │ │ - rsceq ip, fp, #224, 24 @ 0xe000 │ │ │ │ + rsceq fp, fp, #212, 24 @ 0xd400 │ │ │ │ + rsceq fp, fp, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15133c <__cxa_atexit@plt+0x14451c> │ │ │ │ ldr r2, [pc, #28] @ 15134c <__cxa_atexit@plt+0x14452c> │ │ │ │ @@ -332104,15 +332104,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 151350 <__cxa_atexit@plt+0x144530> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rsceq ip, fp, #176, 24 @ 0xb000 │ │ │ │ + rsceq fp, fp, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1513e0 <__cxa_atexit@plt+0x1445c0> │ │ │ │ @@ -332125,41 +332125,41 @@ │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1513f0 <__cxa_atexit@plt+0x1445d0> │ │ │ │ cmp r8, #1 │ │ │ │ bne 1513a8 <__cxa_atexit@plt+0x144588> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r2, [pc, #88] @ 151408 <__cxa_atexit@plt+0x1445e8> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [pc, #76] @ 15140c <__cxa_atexit@plt+0x1445ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - movweq r5, #52372 @ 0xcc94 │ │ │ │ + movweq r4, #52388 @ 0xcca4 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - movweq r5, #52376 @ 0xcc98 │ │ │ │ + movweq r4, #52392 @ 0xcca8 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -332185,15 +332185,15 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - movweq r5, #52212 @ 0xcbf4 │ │ │ │ + movweq r4, #52228 @ 0xcc04 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1514ec <__cxa_atexit@plt+0x1446cc> │ │ │ │ ldr lr, [pc, #64] @ 1514f8 <__cxa_atexit@plt+0x1446d8> │ │ │ │ @@ -332211,15 +332211,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movweq r5, #52044 @ 0xcb4c │ │ │ │ + movweq r4, #52060 @ 0xcb5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #0 │ │ │ │ ble 151544 <__cxa_atexit@plt+0x144724> │ │ │ │ mov r7, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -332254,17 +332254,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - movweq r5, #51928 @ 0xcad8 │ │ │ │ + movweq r4, #51944 @ 0xcae8 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - movweq r5, #51940 @ 0xcae4 │ │ │ │ + movweq r4, #51956 @ 0xcaf4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 151618 <__cxa_atexit@plt+0x1447f8> │ │ │ │ @@ -332281,39 +332281,39 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 3fc4c8 <__cxa_atexit@plt+0x3ef6a8> │ │ │ │ + b 3dc720 <__cxa_atexit@plt+0x3cf900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - movweq r5, #51852 @ 0xca8c │ │ │ │ + movweq r4, #51868 @ 0xca9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15166c <__cxa_atexit@plt+0x14484c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 151674 <__cxa_atexit@plt+0x144854> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc4d0 <__cxa_atexit@plt+0x3ef6b0> │ │ │ │ + b 3dc728 <__cxa_atexit@plt+0x3cf908> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r5, #51644 @ 0xc9bc │ │ │ │ + movweq r4, #51660 @ 0xc9cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1516f4 <__cxa_atexit@plt+0x1448d4> │ │ │ │ @@ -332329,22 +332329,22 @@ │ │ │ │ beq 1516d8 <__cxa_atexit@plt+0x1448b8> │ │ │ │ ldr r2, [r8, #3] │ │ │ │ cmp r2, #0 │ │ │ │ beq 1516e8 <__cxa_atexit@plt+0x1448c8> │ │ │ │ cmp r2, #1 │ │ │ │ bne 1516f0 <__cxa_atexit@plt+0x1448d0> │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ @@ -332352,38 +332352,38 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ add r5, r5, #16 │ │ │ │ cmp r3, #0 │ │ │ │ beq 151734 <__cxa_atexit@plt+0x144914> │ │ │ │ cmp r3, #1 │ │ │ │ bne 15173c <__cxa_atexit@plt+0x14491c> │ │ │ │ ldr r7, [r7, #4] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 151778 <__cxa_atexit@plt+0x144958> │ │ │ │ ldr r7, [pc, #36] @ 151788 <__cxa_atexit@plt+0x144968> │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ ldr r8, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, r9 │ │ │ │ - b 3fbf98 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + b 3dc1f0 <__cxa_atexit@plt+0x3cf3d0> │ │ │ │ ldr r7, [pc, #12] @ 15178c <__cxa_atexit@plt+0x14496c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq ip, fp, #132, 16 @ 0x840000 │ │ │ │ + rsceq fp, fp, #132, 16 @ 0x840000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1517b0 <__cxa_atexit@plt+0x144990> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -332403,23 +332403,23 @@ │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [pc, #56] @ 151824 <__cxa_atexit@plt+0x144a04> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fbf98 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + b 3dc1f0 <__cxa_atexit@plt+0x3cf3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 151828 <__cxa_atexit@plt+0x144a08> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf98 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + b 3dc1f0 <__cxa_atexit@plt+0x3cf3d0> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -332427,21 +332427,21 @@ │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [pc, #48] @ 15187c <__cxa_atexit@plt+0x144a5c> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fbf98 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + b 3dc1f0 <__cxa_atexit@plt+0x3cf3d0> │ │ │ │ ldr r3, [pc, #16] @ 151878 <__cxa_atexit@plt+0x144a58> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf98 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + b 3dc1f0 <__cxa_atexit@plt+0x3cf3d0> │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #188] @ 15194c <__cxa_atexit@plt+0x144b2c> │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r5] │ │ │ │ @@ -332481,25 +332481,25 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 151950 <__cxa_atexit@plt+0x144b30> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ - b 3fbf98 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + b 3dc1f0 <__cxa_atexit@plt+0x3cf3d0> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - movweq r5, #51092 @ 0xc794 │ │ │ │ + movweq r4, #51108 @ 0xc7a4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1519dc <__cxa_atexit@plt+0x144bbc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -332528,23 +332528,23 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r7, [pc, #32] @ 151a04 <__cxa_atexit@plt+0x144be4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ - b 3fbf98 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + b 3dc1f0 <__cxa_atexit@plt+0x3cf3d0> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ - movweq r5, #50892 @ 0xc6cc │ │ │ │ + movweq r4, #50908 @ 0xc6dc │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 151a68 <__cxa_atexit@plt+0x144c48> │ │ │ │ str r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -332557,15 +332557,15 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 151a6c <__cxa_atexit@plt+0x144c4c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf98 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + b 3dc1f0 <__cxa_atexit@plt+0x3cf3d0> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 151a90 <__cxa_atexit@plt+0x144c70> │ │ │ │ @@ -332573,15 +332573,15 @@ │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 151aa8 <__cxa_atexit@plt+0x144c88> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbf98 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + b 3dc1f0 <__cxa_atexit@plt+0x3cf3d0> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #200] @ 151b84 <__cxa_atexit@plt+0x144d64> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -332628,20 +332628,20 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - movweq r5, #50384 @ 0xc4d0 │ │ │ │ - movweq r5, #50472 @ 0xc528 │ │ │ │ - movweq r5, #50512 @ 0xc550 │ │ │ │ - movweq r5, #50544 @ 0xc570 │ │ │ │ + movweq r4, #50400 @ 0xc4e0 │ │ │ │ + movweq r4, #50488 @ 0xc538 │ │ │ │ + movweq r4, #50528 @ 0xc560 │ │ │ │ + movweq r4, #50560 @ 0xc580 │ │ │ │ @ instruction: 0xfffff8e8 │ │ │ │ @ instruction: 0xfffffa6c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 151c3c <__cxa_atexit@plt+0x144e1c> │ │ │ │ @@ -332683,22 +332683,22 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r5, #50164 @ 0xc3f4 │ │ │ │ - movweq r5, #50244 @ 0xc444 │ │ │ │ - movweq r5, #50284 @ 0xc46c │ │ │ │ - movweq r5, #50316 @ 0xc48c │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r4, #50180 @ 0xc404 │ │ │ │ + movweq r4, #50260 @ 0xc454 │ │ │ │ + movweq r4, #50300 @ 0xc47c │ │ │ │ + movweq r4, #50332 @ 0xc49c │ │ │ │ @ instruction: 0xfffff804 │ │ │ │ @ instruction: 0xfffff988 │ │ │ │ - rsceq ip, fp, #4, 6 @ 0x10000000 │ │ │ │ + rsceq fp, fp, #4, 6 @ 0x10000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 151ce0 <__cxa_atexit@plt+0x144ec0> │ │ │ │ @@ -332715,31 +332715,31 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #64] @ 151d18 <__cxa_atexit@plt+0x144ef8> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 151d0c <__cxa_atexit@plt+0x144eec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r5, #50040 @ 0xc378 │ │ │ │ - rsceq ip, fp, #132, 4 @ 0x40000008 │ │ │ │ + movweq r4, #50056 @ 0xc388 │ │ │ │ + rsceq fp, fp, #132, 4 @ 0x40000008 │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ - rsceq ip, fp, #164, 4 @ 0x4000000a │ │ │ │ - movweq r5, #51536 @ 0xc950 │ │ │ │ - rsceq ip, fp, #152, 2 @ 0x26 │ │ │ │ + rsceq fp, fp, #164, 4 @ 0x4000000a │ │ │ │ + movweq r4, #51552 @ 0xc960 │ │ │ │ + rsceq fp, fp, #152, 2 @ 0x26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -332750,15 +332750,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 151d68 <__cxa_atexit@plt+0x144f48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffeec4 │ │ │ │ - rsceq ip, fp, #96, 2 │ │ │ │ + rsceq fp, fp, #96, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -332770,26 +332770,26 @@ │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ sub r9, r6, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [sl, #8] │ │ │ │ str r2, [sl, #12] │ │ │ │ str r8, [sl, #16] │ │ │ │ - b 3fc008 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ + b 3dc260 <__cxa_atexit@plt+0x3cf440> │ │ │ │ ldr r7, [pc, #28] @ 151de0 <__cxa_atexit@plt+0x144fc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rsceq ip, fp, #100, 4 @ 0x40000006 │ │ │ │ - rsceq ip, fp, #64, 4 │ │ │ │ - rsceq ip, fp, #28, 4 @ 0xc0000001 │ │ │ │ + rsceq fp, fp, #100, 4 @ 0x40000006 │ │ │ │ + rsceq fp, fp, #64, 4 │ │ │ │ + rsceq fp, fp, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -332801,26 +332801,26 @@ │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ sub r9, r6, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [sl, #8] │ │ │ │ str r2, [sl, #12] │ │ │ │ str r8, [sl, #16] │ │ │ │ - b 3fc008 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ + b 3dc260 <__cxa_atexit@plt+0x3cf440> │ │ │ │ ldr r7, [pc, #28] @ 151e5c <__cxa_atexit@plt+0x14503c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - rsceq ip, fp, #232, 2 @ 0x3a │ │ │ │ - rsceq ip, fp, #196, 2 @ 0x31 │ │ │ │ - rsceq ip, fp, #236 @ 0xec │ │ │ │ + rsceq fp, fp, #232, 2 @ 0x3a │ │ │ │ + rsceq fp, fp, #196, 2 @ 0x31 │ │ │ │ + rsceq fp, fp, #236 @ 0xec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 151ec8 <__cxa_atexit@plt+0x1450a8> │ │ │ │ @@ -332837,31 +332837,31 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #64] @ 151f00 <__cxa_atexit@plt+0x1450e0> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 151ef4 <__cxa_atexit@plt+0x1450d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r5, #49552 @ 0xc190 │ │ │ │ - rsceq ip, fp, #108 @ 0x6c │ │ │ │ + movweq r4, #49568 @ 0xc1a0 │ │ │ │ + rsceq fp, fp, #108 @ 0x6c │ │ │ │ @ instruction: 0xfffff088 │ │ │ │ - rsceq ip, fp, #140 @ 0x8c │ │ │ │ - movweq r5, #51048 @ 0xc768 │ │ │ │ - rsceq fp, fp, #124, 30 @ 0x1f0 │ │ │ │ + rsceq fp, fp, #140 @ 0x8c │ │ │ │ + movweq r4, #51064 @ 0xc778 │ │ │ │ + rsceq sl, fp, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -332872,15 +332872,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 151f50 <__cxa_atexit@plt+0x145130> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffec24 │ │ │ │ - rsceq fp, fp, #68, 30 @ 0x110 │ │ │ │ + rsceq sl, fp, #68, 30 @ 0x110 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -332892,26 +332892,26 @@ │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ sub r9, r6, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [sl, #8] │ │ │ │ str r2, [sl, #12] │ │ │ │ str r8, [sl, #16] │ │ │ │ - b 3fc008 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ + b 3dc260 <__cxa_atexit@plt+0x3cf440> │ │ │ │ ldr r7, [pc, #28] @ 151fc8 <__cxa_atexit@plt+0x1451a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rsceq ip, fp, #124 @ 0x7c │ │ │ │ - rsceq ip, fp, #112 @ 0x70 │ │ │ │ - rsceq ip, fp, #76 @ 0x4c │ │ │ │ + rsceq fp, fp, #124 @ 0x7c │ │ │ │ + rsceq fp, fp, #112 @ 0x70 │ │ │ │ + rsceq fp, fp, #76 @ 0x4c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -332923,26 +332923,26 @@ │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ sub r9, r6, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [sl, #8] │ │ │ │ str r2, [sl, #12] │ │ │ │ str r8, [sl, #16] │ │ │ │ - b 3fc008 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ + b 3dc260 <__cxa_atexit@plt+0x3cf440> │ │ │ │ ldr r7, [pc, #28] @ 152044 <__cxa_atexit@plt+0x145224> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - rsceq ip, fp, #0 │ │ │ │ - rsceq fp, fp, #244, 30 @ 0x3d0 │ │ │ │ - rsceq fp, fp, #212, 28 @ 0xd40 │ │ │ │ + rsceq fp, fp, #0 │ │ │ │ + rsceq sl, fp, #244, 30 @ 0x3d0 │ │ │ │ + rsceq sl, fp, #212, 28 @ 0xd40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1520b0 <__cxa_atexit@plt+0x145290> │ │ │ │ @@ -332959,31 +332959,31 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #64] @ 1520e8 <__cxa_atexit@plt+0x1452c8> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1520dc <__cxa_atexit@plt+0x1452bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r4, #53160 @ 0xcfa8 │ │ │ │ - rsceq fp, fp, #84, 28 @ 0x540 │ │ │ │ + movweq r3, #53176 @ 0xcfb8 │ │ │ │ + rsceq sl, fp, #84, 28 @ 0x540 │ │ │ │ @ instruction: 0xffffed44 │ │ │ │ - rsceq fp, fp, #116, 28 @ 0x740 │ │ │ │ - movweq r5, #50560 @ 0xc580 │ │ │ │ - rsceq fp, fp, #96, 26 @ 0x1800 │ │ │ │ + rsceq sl, fp, #116, 28 @ 0x740 │ │ │ │ + movweq r4, #50576 @ 0xc590 │ │ │ │ + rsceq sl, fp, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -332994,15 +332994,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 152138 <__cxa_atexit@plt+0x145318> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe984 │ │ │ │ - rsceq fp, fp, #40, 26 @ 0xa00 │ │ │ │ + rsceq sl, fp, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -333014,26 +333014,26 @@ │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ sub r9, r6, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [sl, #8] │ │ │ │ str r2, [sl, #12] │ │ │ │ str r8, [sl, #16] │ │ │ │ - b 3fc008 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ + b 3dc260 <__cxa_atexit@plt+0x3cf440> │ │ │ │ ldr r7, [pc, #28] @ 1521b0 <__cxa_atexit@plt+0x145390> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rsceq fp, fp, #148, 28 @ 0x940 │ │ │ │ - rsceq fp, fp, #160, 28 @ 0xa00 │ │ │ │ - rsceq fp, fp, #124, 28 @ 0x7c0 │ │ │ │ + rsceq sl, fp, #148, 28 @ 0x940 │ │ │ │ + rsceq sl, fp, #160, 28 @ 0xa00 │ │ │ │ + rsceq sl, fp, #124, 28 @ 0x7c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -333045,52 +333045,52 @@ │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ sub r9, r6, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [sl, #8] │ │ │ │ str r2, [sl, #12] │ │ │ │ str r8, [sl, #16] │ │ │ │ - b 3fc008 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ + b 3dc260 <__cxa_atexit@plt+0x3cf440> │ │ │ │ ldr r7, [pc, #28] @ 15222c <__cxa_atexit@plt+0x14540c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - rsceq fp, fp, #24, 28 @ 0x180 │ │ │ │ - rsceq fp, fp, #36, 28 @ 0x240 │ │ │ │ + rsceq sl, fp, #24, 28 @ 0x180 │ │ │ │ + rsceq sl, fp, #36, 28 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 152288 <__cxa_atexit@plt+0x145468> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 152280 <__cxa_atexit@plt+0x145460> │ │ │ │ ldr r3, [pc, #48] @ 152290 <__cxa_atexit@plt+0x145470> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 152294 <__cxa_atexit@plt+0x145474> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r4, #52684 @ 0xcdcc │ │ │ │ - movweq r4, #52660 @ 0xcdb4 │ │ │ │ - rsceq fp, fp, #84, 24 @ 0x5400 │ │ │ │ + movweq r3, #52700 @ 0xcddc │ │ │ │ + movweq r3, #52676 @ 0xcdc4 │ │ │ │ + rsceq sl, fp, #84, 24 @ 0x5400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 152300 <__cxa_atexit@plt+0x1454e0> │ │ │ │ @@ -333107,31 +333107,31 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #64] @ 152338 <__cxa_atexit@plt+0x145518> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 15232c <__cxa_atexit@plt+0x14550c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r4, #52568 @ 0xcd58 │ │ │ │ - rsceq fp, fp, #212, 22 @ 0x35000 │ │ │ │ + movweq r3, #52584 @ 0xcd68 │ │ │ │ + rsceq sl, fp, #212, 22 @ 0x35000 │ │ │ │ @ instruction: 0xffffe998 │ │ │ │ - rsceq fp, fp, #228, 22 @ 0x39000 │ │ │ │ - movweq r5, #49968 @ 0xc330 │ │ │ │ - rsceq fp, fp, #96, 26 @ 0x1800 │ │ │ │ + rsceq sl, fp, #228, 22 @ 0x39000 │ │ │ │ + movweq r4, #49984 @ 0xc340 │ │ │ │ + rsceq sl, fp, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15237c <__cxa_atexit@plt+0x14555c> │ │ │ │ ldr r2, [pc, #36] @ 152384 <__cxa_atexit@plt+0x145564> │ │ │ │ @@ -333142,16 +333142,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r5, {r1, r8} │ │ │ │ mov r8, r3 │ │ │ │ b 14cea8 <__cxa_atexit@plt+0x140088> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq fp, fp, #144, 20 @ 0x90000 │ │ │ │ - rsceq fp, fp, #4, 26 @ 0x100 │ │ │ │ + rsceq sl, fp, #144, 20 @ 0x90000 │ │ │ │ + rsceq sl, fp, #4, 26 @ 0x100 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1523bc <__cxa_atexit@plt+0x14559c> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [pc, #36] @ 1523d4 <__cxa_atexit@plt+0x1455b4> │ │ │ │ @@ -333160,17 +333160,17 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 14a478 <__cxa_atexit@plt+0x13d658> │ │ │ │ ldr r7, [pc, #12] @ 1523d0 <__cxa_atexit@plt+0x1455b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movweq r4, #52340 @ 0xcc74 │ │ │ │ + movweq r3, #52356 @ 0xcc84 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq fp, fp, #184, 24 @ 0xb800 │ │ │ │ + rsceq sl, fp, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 152404 <__cxa_atexit@plt+0x1455e4> │ │ │ │ ldr r7, [pc, #40] @ 152420 <__cxa_atexit@plt+0x145600> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -333180,39 +333180,39 @@ │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 15241c <__cxa_atexit@plt+0x1455fc> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14e14c <__cxa_atexit@plt+0x14132c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - movweq r4, #52288 @ 0xcc40 │ │ │ │ - rsceq fp, fp, #92, 24 @ 0x5c00 │ │ │ │ + movweq r3, #52304 @ 0xcc50 │ │ │ │ + rsceq sl, fp, #92, 24 @ 0x5c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 152448 <__cxa_atexit@plt+0x145628> │ │ │ │ ldr r8, [pc, #16] @ 15244c <__cxa_atexit@plt+0x14562c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq fp, fp, #40, 24 @ 0x2800 │ │ │ │ - rsceq fp, fp, #32, 24 @ 0x2000 │ │ │ │ + rsceq sl, fp, #40, 24 @ 0x2800 │ │ │ │ + rsceq sl, fp, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 152478 <__cxa_atexit@plt+0x145658> │ │ │ │ ldr r9, [pc, #20] @ 15247c <__cxa_atexit@plt+0x14565c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc088 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + b 3dc2e0 <__cxa_atexit@plt+0x3cf4c0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq fp, fp, #228, 22 @ 0x39000 │ │ │ │ - rsceq fp, fp, #140, 18 @ 0x230000 │ │ │ │ + rsceq sl, fp, #228, 22 @ 0x39000 │ │ │ │ + rsceq sl, fp, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1524ac <__cxa_atexit@plt+0x14568c> │ │ │ │ ldr r7, [pc, #36] @ 1524c4 <__cxa_atexit@plt+0x1456a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -333220,17 +333220,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #12] @ 1524c0 <__cxa_atexit@plt+0x1456a0> │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #12 │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ - rsceq fp, fp, #72, 18 @ 0x120000 │ │ │ │ - movweq r4, #52120 @ 0xcb98 │ │ │ │ - rsceq fp, fp, #228, 22 @ 0x39000 │ │ │ │ + rsceq sl, fp, #72, 18 @ 0x120000 │ │ │ │ + movweq r3, #52136 @ 0xcba8 │ │ │ │ + rsceq sl, fp, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1524f8 <__cxa_atexit@plt+0x1456d8> │ │ │ │ ldr r2, [pc, #28] @ 152508 <__cxa_atexit@plt+0x1456e8> │ │ │ │ @@ -333239,16 +333239,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 15250c <__cxa_atexit@plt+0x1456ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq fp, fp, #196, 22 @ 0x31000 │ │ │ │ - rsceq fp, fp, #160, 22 @ 0x28000 │ │ │ │ + rsceq sl, fp, #196, 22 @ 0x31000 │ │ │ │ + rsceq sl, fp, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 15256c <__cxa_atexit@plt+0x14574c> │ │ │ │ @@ -333262,22 +333262,22 @@ │ │ │ │ str r7, [sl, #16] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r9, r6, #2 │ │ │ │ mov r7, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ - b 3fc008 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ + b 3dc260 <__cxa_atexit@plt+0x3cf440> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - rsceq fp, fp, #188, 20 @ 0xbc000 │ │ │ │ - rsceq fp, fp, #56, 22 @ 0xe000 │ │ │ │ + rsceq sl, fp, #188, 20 @ 0xbc000 │ │ │ │ + rsceq sl, fp, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1525b4 <__cxa_atexit@plt+0x145794> │ │ │ │ ldr r2, [pc, #28] @ 1525c4 <__cxa_atexit@plt+0x1457a4> │ │ │ │ @@ -333286,16 +333286,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 1525c8 <__cxa_atexit@plt+0x1457a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - rsceq fp, fp, #8, 22 @ 0x2000 │ │ │ │ - rsceq fp, fp, #20, 22 @ 0x5000 │ │ │ │ + rsceq sl, fp, #8, 22 @ 0x2000 │ │ │ │ + rsceq sl, fp, #20, 22 @ 0x5000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1525fc <__cxa_atexit@plt+0x1457dc> │ │ │ │ ldr r2, [pc, #28] @ 15260c <__cxa_atexit@plt+0x1457ec> │ │ │ │ @@ -333304,26 +333304,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 152610 <__cxa_atexit@plt+0x1457f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq fp, fp, #244, 20 @ 0xf4000 │ │ │ │ - rsceq fp, fp, #208, 20 @ 0xd0000 │ │ │ │ + rsceq sl, fp, #244, 20 @ 0xf4000 │ │ │ │ + rsceq sl, fp, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #16] @ 152638 <__cxa_atexit@plt+0x145818> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r7 │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ - rsceq fp, fp, #168, 20 @ 0xa8000 │ │ │ │ - rsceq fp, fp, #180, 20 @ 0xb4000 │ │ │ │ + rsceq sl, fp, #168, 20 @ 0xa8000 │ │ │ │ + rsceq sl, fp, #180, 20 @ 0xb4000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15266c <__cxa_atexit@plt+0x14584c> │ │ │ │ ldr r2, [pc, #28] @ 15267c <__cxa_atexit@plt+0x14585c> │ │ │ │ @@ -333332,16 +333332,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 152680 <__cxa_atexit@plt+0x145860> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rsceq fp, fp, #132, 20 @ 0x84000 │ │ │ │ - rsceq fp, fp, #144, 20 @ 0x90000 │ │ │ │ + rsceq sl, fp, #132, 20 @ 0x84000 │ │ │ │ + rsceq sl, fp, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1526b4 <__cxa_atexit@plt+0x145894> │ │ │ │ ldr r2, [pc, #28] @ 1526c4 <__cxa_atexit@plt+0x1458a4> │ │ │ │ @@ -333350,26 +333350,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 1526c8 <__cxa_atexit@plt+0x1458a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq fp, fp, #112, 20 @ 0x70000 │ │ │ │ - rsceq fp, fp, #76, 20 @ 0x4c000 │ │ │ │ + rsceq sl, fp, #112, 20 @ 0x70000 │ │ │ │ + rsceq sl, fp, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #16] @ 1526f0 <__cxa_atexit@plt+0x1458d0> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r7 │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ - rsceq fp, fp, #36, 20 @ 0x24000 │ │ │ │ - rsceq fp, fp, #48, 20 @ 0x30000 │ │ │ │ + rsceq sl, fp, #36, 20 @ 0x24000 │ │ │ │ + rsceq sl, fp, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 152724 <__cxa_atexit@plt+0x145904> │ │ │ │ ldr r2, [pc, #28] @ 152734 <__cxa_atexit@plt+0x145914> │ │ │ │ @@ -333378,15 +333378,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 152738 <__cxa_atexit@plt+0x145918> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rsceq fp, fp, #0, 20 │ │ │ │ + rsceq sl, fp, #0, 20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 152780 <__cxa_atexit@plt+0x145960> │ │ │ │ ldr lr, [pc, #48] @ 152788 <__cxa_atexit@plt+0x145968> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -333399,23 +333399,23 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 149e50 <__cxa_atexit@plt+0x13d030> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movweq r4, #51372 @ 0xc8ac │ │ │ │ + movweq r3, #51388 @ 0xc8bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1527ac <__cxa_atexit@plt+0x14598c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc4d8 <__cxa_atexit@plt+0x3ef6b8> │ │ │ │ - movweq r4, #51324 @ 0xc87c │ │ │ │ + b 3dc730 <__cxa_atexit@plt+0x3cf910> │ │ │ │ + movweq r3, #51340 @ 0xc88c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1527f4 <__cxa_atexit@plt+0x1459d4> │ │ │ │ ldr lr, [pc, #48] @ 1527fc <__cxa_atexit@plt+0x1459dc> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -333428,24 +333428,24 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 149e50 <__cxa_atexit@plt+0x13d030> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movweq r4, #51256 @ 0xc838 │ │ │ │ + movweq r3, #51272 @ 0xc848 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 152820 <__cxa_atexit@plt+0x145a00> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fc4d8 <__cxa_atexit@plt+0x3ef6b8> │ │ │ │ - movweq r4, #51208 @ 0xc808 │ │ │ │ - rsceq fp, fp, #68, 18 @ 0x110000 │ │ │ │ + b 3dc730 <__cxa_atexit@plt+0x3cf910> │ │ │ │ + movweq r3, #51224 @ 0xc818 │ │ │ │ + rsceq sl, fp, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 152854 <__cxa_atexit@plt+0x145a34> │ │ │ │ ldr r3, [pc, #28] @ 152864 <__cxa_atexit@plt+0x145a44> │ │ │ │ @@ -333454,30 +333454,30 @@ │ │ │ │ stmib r5, {r8, r9} │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 152868 <__cxa_atexit@plt+0x145a48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq fp, fp, #36, 18 @ 0x90000 │ │ │ │ - rsceq fp, fp, #0, 18 │ │ │ │ + rsceq sl, fp, #36, 18 @ 0x90000 │ │ │ │ + rsceq sl, fp, #0, 18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 15289c <__cxa_atexit@plt+0x145a7c> │ │ │ │ ldr r9, [pc, #28] @ 1528a0 <__cxa_atexit@plt+0x145a80> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq fp, fp, #176, 16 @ 0xb00000 │ │ │ │ - rsceq fp, fp, #184, 16 @ 0xb80000 │ │ │ │ + rsceq sl, fp, #176, 16 @ 0xb00000 │ │ │ │ + rsceq sl, fp, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1528c4 <__cxa_atexit@plt+0x145aa4> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ @@ -333486,16 +333486,16 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq fp, fp, #0, 16 │ │ │ │ - rsceq fp, fp, #96, 16 @ 0x600000 │ │ │ │ + rsceq sl, fp, #0, 16 │ │ │ │ + rsceq sl, fp, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15292c <__cxa_atexit@plt+0x145b0c> │ │ │ │ ldr r3, [pc, #40] @ 152934 <__cxa_atexit@plt+0x145b14> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ @@ -333506,16 +333506,16 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq fp, fp, #232, 14 @ 0x3a00000 │ │ │ │ - rsceq fp, fp, #208, 8 @ 0xd0000000 │ │ │ │ + rsceq sl, fp, #232, 14 @ 0x3a00000 │ │ │ │ + rsceq sl, fp, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1529ac <__cxa_atexit@plt+0x145b8c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -333549,20 +333549,20 @@ │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ ldr r6, [pc, #20] @ 1529e8 <__cxa_atexit@plt+0x145bc8> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - rsceq fp, fp, #64, 8 @ 0x40000000 │ │ │ │ + rsceq sl, fp, #64, 8 @ 0x40000000 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - movweq r4, #50932 @ 0xc6f4 │ │ │ │ + movweq r3, #50948 @ 0xc704 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -333584,17 +333584,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 152a7c <__cxa_atexit@plt+0x145c5c> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - movweq r4, #50752 @ 0xc640 │ │ │ │ + movweq r3, #50768 @ 0xc650 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 152aec <__cxa_atexit@plt+0x145ccc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -333623,18 +333623,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 152b10 <__cxa_atexit@plt+0x145cf0> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - movweq r4, #50612 @ 0xc5b4 │ │ │ │ + movweq r3, #50628 @ 0xc5c4 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -333656,19 +333656,19 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 152b9c <__cxa_atexit@plt+0x145d7c> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ - movweq r4, #50464 @ 0xc520 │ │ │ │ + movweq r3, #50480 @ 0xc530 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - rsceq fp, fp, #216, 10 @ 0x36000000 │ │ │ │ + rsceq sl, fp, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 152bd0 <__cxa_atexit@plt+0x145db0> │ │ │ │ ldr r3, [pc, #28] @ 152be0 <__cxa_atexit@plt+0x145dc0> │ │ │ │ @@ -333677,16 +333677,16 @@ │ │ │ │ stmib r5, {r8, r9} │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 152be4 <__cxa_atexit@plt+0x145dc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ - rsceq fp, fp, #168, 10 @ 0x2a000000 │ │ │ │ - rsceq fp, fp, #180, 10 @ 0x2d000000 │ │ │ │ + rsceq sl, fp, #168, 10 @ 0x2a000000 │ │ │ │ + rsceq sl, fp, #180, 10 @ 0x2d000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 152c18 <__cxa_atexit@plt+0x145df8> │ │ │ │ ldr r2, [pc, #28] @ 152c28 <__cxa_atexit@plt+0x145e08> │ │ │ │ @@ -333695,26 +333695,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 152c2c <__cxa_atexit@plt+0x145e0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq fp, fp, #148, 10 @ 0x25000000 │ │ │ │ - rsceq fp, fp, #112, 10 @ 0x1c000000 │ │ │ │ + rsceq sl, fp, #148, 10 @ 0x25000000 │ │ │ │ + rsceq sl, fp, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #16] @ 152c54 <__cxa_atexit@plt+0x145e34> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r7 │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ - rsceq fp, fp, #72, 10 @ 0x12000000 │ │ │ │ - rsceq fp, fp, #84, 10 @ 0x15000000 │ │ │ │ + rsceq sl, fp, #72, 10 @ 0x12000000 │ │ │ │ + rsceq sl, fp, #84, 10 @ 0x15000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 152c88 <__cxa_atexit@plt+0x145e68> │ │ │ │ ldr r2, [pc, #28] @ 152c98 <__cxa_atexit@plt+0x145e78> │ │ │ │ @@ -333723,15 +333723,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 152c9c <__cxa_atexit@plt+0x145e7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rsceq fp, fp, #36, 10 @ 0x9000000 │ │ │ │ + rsceq sl, fp, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r9, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 152d4c <__cxa_atexit@plt+0x145f2c> │ │ │ │ @@ -333774,19 +333774,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r4, #49980 @ 0xc33c │ │ │ │ - movweq r4, #50016 @ 0xc360 │ │ │ │ - movweq r4, #49956 @ 0xc324 │ │ │ │ - movweq r4, #49996 @ 0xc34c │ │ │ │ - movweq r4, #50032 @ 0xc370 │ │ │ │ + movweq r3, #49996 @ 0xc34c │ │ │ │ + movweq r3, #50032 @ 0xc370 │ │ │ │ + movweq r3, #49972 @ 0xc334 │ │ │ │ + movweq r3, #50012 @ 0xc35c │ │ │ │ + movweq r3, #50048 @ 0xc380 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 152db4 <__cxa_atexit@plt+0x145f94> │ │ │ │ ldr r2, [pc, #40] @ 152dc4 <__cxa_atexit@plt+0x145fa4> │ │ │ │ @@ -333798,17 +333798,17 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 14cea8 <__cxa_atexit@plt+0x140088> │ │ │ │ ldr r7, [pc, #16] @ 152dcc <__cxa_atexit@plt+0x145fac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq fp, fp, #32, 8 @ 0x20000000 │ │ │ │ - rsceq fp, fp, #56, 8 @ 0x38000000 │ │ │ │ - rsceq fp, fp, #16, 8 @ 0x10000000 │ │ │ │ + rsceq sl, fp, #32, 8 @ 0x20000000 │ │ │ │ + rsceq sl, fp, #56, 8 @ 0x38000000 │ │ │ │ + rsceq sl, fp, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 152e04 <__cxa_atexit@plt+0x145fe4> │ │ │ │ ldr r3, [pc, #44] @ 152e1c <__cxa_atexit@plt+0x145ffc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -333818,17 +333818,17 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 152e18 <__cxa_atexit@plt+0x145ff8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movweq r4, #49708 @ 0xc22c │ │ │ │ + movweq r3, #49724 @ 0xc23c │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq fp, fp, #192, 6 │ │ │ │ + rsceq sl, fp, #192, 6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 152e5c <__cxa_atexit@plt+0x14603c> │ │ │ │ ldr r2, [pc, #40] @ 152e60 <__cxa_atexit@plt+0x146040> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -333836,17 +333836,17 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmda r5, {r1, r3, r7} │ │ │ │ ldr r3, [pc, #16] @ 152e64 <__cxa_atexit@plt+0x146044> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ b 149f50 <__cxa_atexit@plt+0x13d130> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - movweq r4, #51184 @ 0xc7f0 │ │ │ │ - movweq r4, #49612 @ 0xc1cc │ │ │ │ - rsceq fp, fp, #108, 6 @ 0xb0000001 │ │ │ │ + movweq r3, #51200 @ 0xc800 │ │ │ │ + movweq r3, #49628 @ 0xc1dc │ │ │ │ + rsceq sl, fp, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 152e98 <__cxa_atexit@plt+0x146078> │ │ │ │ ldr r3, [pc, #40] @ 152eb0 <__cxa_atexit@plt+0x146090> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -333855,15 +333855,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 14e14c <__cxa_atexit@plt+0x14132c> │ │ │ │ ldr r7, [pc, #12] @ 152eac <__cxa_atexit@plt+0x14608c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movweq r4, #49560 @ 0xc198 │ │ │ │ + movweq r3, #49576 @ 0xc1a8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -333879,18 +333879,18 @@ │ │ │ │ add r8, r3, #8 │ │ │ │ str r2, [r3, #20] │ │ │ │ stm r8, {r1, r7, lr} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - movweq r4, #49564 @ 0xc19c │ │ │ │ - rsceq fp, fp, #212, 4 @ 0x4000000d │ │ │ │ + movweq r3, #49580 @ 0xc1ac │ │ │ │ + rsceq sl, fp, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 152f54 <__cxa_atexit@plt+0x146134> │ │ │ │ ldr r2, [pc, #40] @ 152f64 <__cxa_atexit@plt+0x146144> │ │ │ │ @@ -333902,17 +333902,17 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 14cea8 <__cxa_atexit@plt+0x140088> │ │ │ │ ldr r7, [pc, #16] @ 152f6c <__cxa_atexit@plt+0x14614c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - rsceq fp, fp, #128, 4 │ │ │ │ - rsceq fp, fp, #152, 4 @ 0x80000009 │ │ │ │ - rsceq sl, fp, #108, 30 @ 0x1b0 │ │ │ │ + rsceq sl, fp, #128, 4 │ │ │ │ + rsceq sl, fp, #152, 4 @ 0x80000009 │ │ │ │ + rsceq r9, fp, #108, 30 @ 0x1b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 152fb0 <__cxa_atexit@plt+0x146190> │ │ │ │ ldr r2, [pc, #40] @ 152fb8 <__cxa_atexit@plt+0x146198> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -333923,25 +333923,25 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - movweq r4, #49276 @ 0xc07c │ │ │ │ - rsceq sl, fp, #28, 30 @ 0x70 │ │ │ │ + movweq r3, #49292 @ 0xc08c │ │ │ │ + rsceq r9, fp, #28, 30 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 152fe4 <__cxa_atexit@plt+0x1461c4> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 14c4d0 <__cxa_atexit@plt+0x13f6b0> │ │ │ │ - movweq r4, #50764 @ 0xc64c │ │ │ │ + movweq r3, #50780 @ 0xc65c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -333951,26 +333951,26 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ 153050 <__cxa_atexit@plt+0x146230> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r7, [pc, #28] @ 153054 <__cxa_atexit@plt+0x146234> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - rsceq fp, fp, #248, 2 @ 0x3e │ │ │ │ - movweq r4, #50688 @ 0xc600 │ │ │ │ - rsceq fp, fp, #232, 2 @ 0x3a │ │ │ │ - rsceq fp, fp, #196, 2 @ 0x31 │ │ │ │ + rsceq sl, fp, #248, 2 @ 0x3e │ │ │ │ + movweq r3, #50704 @ 0xc610 │ │ │ │ + rsceq sl, fp, #232, 2 @ 0x3a │ │ │ │ + rsceq sl, fp, #196, 2 @ 0x31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -333980,26 +333980,26 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ 1530c4 <__cxa_atexit@plt+0x1462a4> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r7, [pc, #28] @ 1530c8 <__cxa_atexit@plt+0x1462a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - rsceq fp, fp, #132, 2 @ 0x21 │ │ │ │ - movweq r4, #50572 @ 0xc58c │ │ │ │ - rsceq fp, fp, #116, 2 │ │ │ │ - rsceq sl, fp, #16, 28 @ 0x100 │ │ │ │ + rsceq sl, fp, #132, 2 @ 0x21 │ │ │ │ + movweq r3, #50588 @ 0xc59c │ │ │ │ + rsceq sl, fp, #116, 2 │ │ │ │ + rsceq r9, fp, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15310c <__cxa_atexit@plt+0x1462ec> │ │ │ │ ldr r2, [pc, #40] @ 153114 <__cxa_atexit@plt+0x1462f4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -334010,25 +334010,25 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - movweq r3, #53024 @ 0xcf20 │ │ │ │ - rsceq sl, fp, #192, 26 @ 0x3000 │ │ │ │ + movweq r2, #53040 @ 0xcf30 │ │ │ │ + rsceq r9, fp, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 153140 <__cxa_atexit@plt+0x146320> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 14c4d0 <__cxa_atexit@plt+0x13f6b0> │ │ │ │ - movweq r4, #50416 @ 0xc4f0 │ │ │ │ + movweq r3, #50432 @ 0xc500 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -334038,26 +334038,26 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ 1531ac <__cxa_atexit@plt+0x14638c> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r7, [pc, #28] @ 1531b0 <__cxa_atexit@plt+0x146390> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - rsceq fp, fp, #204 @ 0xcc │ │ │ │ - movweq r4, #50340 @ 0xc4a4 │ │ │ │ - rsceq fp, fp, #188 @ 0xbc │ │ │ │ - rsceq fp, fp, #152 @ 0x98 │ │ │ │ + rsceq sl, fp, #204 @ 0xcc │ │ │ │ + movweq r3, #50356 @ 0xc4b4 │ │ │ │ + rsceq sl, fp, #188 @ 0xbc │ │ │ │ + rsceq sl, fp, #152 @ 0x98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -334067,25 +334067,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ 153220 <__cxa_atexit@plt+0x146400> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fbed0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ + b 3dc128 <__cxa_atexit@plt+0x3cf308> │ │ │ │ ldr r7, [pc, #28] @ 153224 <__cxa_atexit@plt+0x146404> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - rsceq fp, fp, #88 @ 0x58 │ │ │ │ - movweq r4, #50224 @ 0xc430 │ │ │ │ - rsceq fp, fp, #72 @ 0x48 │ │ │ │ + rsceq sl, fp, #88 @ 0x58 │ │ │ │ + movweq r3, #50240 @ 0xc440 │ │ │ │ + rsceq sl, fp, #72 @ 0x48 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -334098,23 +334098,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 15327c <__cxa_atexit@plt+0x14645c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r4, #50148 @ 0xc3e4 │ │ │ │ - rsceq fp, fp, #196 @ 0xc4 │ │ │ │ - sbceq lr, lr, #120, 14 @ 0x1e00000 │ │ │ │ + movweq r3, #50164 @ 0xc3f4 │ │ │ │ + rsceq sl, fp, #196 @ 0xc4 │ │ │ │ + sbceq lr, lr, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rsceq fp, fp, #168 @ 0xa8 │ │ │ │ + rsceq sl, fp, #168 @ 0xa8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1532c8 <__cxa_atexit@plt+0x1464a8> │ │ │ │ ldr r2, [pc, #28] @ 1532d8 <__cxa_atexit@plt+0x1464b8> │ │ │ │ @@ -334123,26 +334123,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 1532dc <__cxa_atexit@plt+0x1464bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq fp, fp, #136 @ 0x88 │ │ │ │ - rsceq fp, fp, #100 @ 0x64 │ │ │ │ + rsceq sl, fp, #136 @ 0x88 │ │ │ │ + rsceq sl, fp, #100 @ 0x64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #16] @ 153304 <__cxa_atexit@plt+0x1464e4> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r7 │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ - rsceq fp, fp, #60 @ 0x3c │ │ │ │ - rsceq fp, fp, #72 @ 0x48 │ │ │ │ + rsceq sl, fp, #60 @ 0x3c │ │ │ │ + rsceq sl, fp, #72 @ 0x48 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 153338 <__cxa_atexit@plt+0x146518> │ │ │ │ ldr r2, [pc, #28] @ 153348 <__cxa_atexit@plt+0x146528> │ │ │ │ @@ -334151,16 +334151,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 15334c <__cxa_atexit@plt+0x14652c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rsceq fp, fp, #24 │ │ │ │ - rsceq fp, fp, #36 @ 0x24 │ │ │ │ + rsceq sl, fp, #24 │ │ │ │ + rsceq sl, fp, #36 @ 0x24 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 153380 <__cxa_atexit@plt+0x146560> │ │ │ │ ldr r2, [pc, #28] @ 153390 <__cxa_atexit@plt+0x146570> │ │ │ │ @@ -334169,26 +334169,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 153394 <__cxa_atexit@plt+0x146574> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq fp, fp, #4 │ │ │ │ - rsceq sl, fp, #224, 30 @ 0x380 │ │ │ │ + rsceq sl, fp, #4 │ │ │ │ + rsceq r9, fp, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #16] @ 1533bc <__cxa_atexit@plt+0x14659c> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r7 │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ - rsceq sl, fp, #184, 30 @ 0x2e0 │ │ │ │ - rsceq sl, fp, #196, 30 @ 0x310 │ │ │ │ + rsceq r9, fp, #184, 30 @ 0x2e0 │ │ │ │ + rsceq r9, fp, #196, 30 @ 0x310 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1533f0 <__cxa_atexit@plt+0x1465d0> │ │ │ │ ldr r2, [pc, #28] @ 153400 <__cxa_atexit@plt+0x1465e0> │ │ │ │ @@ -334197,33 +334197,33 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 153404 <__cxa_atexit@plt+0x1465e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rsceq sl, fp, #148, 30 @ 0x250 │ │ │ │ + rsceq r9, fp, #148, 30 @ 0x250 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 153440 <__cxa_atexit@plt+0x146620> │ │ │ │ ldr r2, [pc, #36] @ 153448 <__cxa_atexit@plt+0x146628> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 15344c <__cxa_atexit@plt+0x14662c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r3, #52212 @ 0xcbf4 │ │ │ │ - movweq r3, #52212 @ 0xcbf4 │ │ │ │ + movweq r2, #52228 @ 0xcc04 │ │ │ │ + movweq r2, #52228 @ 0xcc04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1534dc <__cxa_atexit@plt+0x1466bc> │ │ │ │ ldr r1, [pc, #152] @ 153508 <__cxa_atexit@plt+0x1466e8> │ │ │ │ @@ -334246,35 +334246,35 @@ │ │ │ │ ldr r3, [pc, #100] @ 153518 <__cxa_atexit@plt+0x1466f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r6, [r6, #16] │ │ │ │ str r3, [r6, #12] │ │ │ │ sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r7, [pc, #60] @ 153510 <__cxa_atexit@plt+0x1466f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 15350c <__cxa_atexit@plt+0x1466ec> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r3, #52136 @ 0xcba8 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r2, #52152 @ 0xcbb8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - movweq r3, #52068 @ 0xcb64 │ │ │ │ + movweq r2, #52084 @ 0xcb74 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - movweq r3, #52172 @ 0xcbcc │ │ │ │ + movweq r2, #52188 @ 0xcbdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -334292,17 +334292,17 @@ │ │ │ │ str r3, [r3, #16] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 15358c <__cxa_atexit@plt+0x14676c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - movweq r3, #52020 @ 0xcb34 │ │ │ │ + movweq r2, #52036 @ 0xcb44 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -334316,16 +334316,16 @@ │ │ │ │ b 14e2bc <__cxa_atexit@plt+0x14149c> │ │ │ │ ldr r7, [pc, #20] @ 1535e4 <__cxa_atexit@plt+0x1467c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq sl, fp, #0, 28 │ │ │ │ - rsceq sl, fp, #252, 26 @ 0x3f00 │ │ │ │ + rsceq r9, fp, #0, 28 │ │ │ │ + rsceq r9, fp, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 153620 <__cxa_atexit@plt+0x146800> │ │ │ │ @@ -334334,17 +334334,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - rsceq sl, fp, #152, 26 @ 0x2600 │ │ │ │ + rsceq r9, fp, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15366c <__cxa_atexit@plt+0x14684c> │ │ │ │ @@ -334357,34 +334357,34 @@ │ │ │ │ b 14e2bc <__cxa_atexit@plt+0x14149c> │ │ │ │ ldr r7, [pc, #20] @ 153688 <__cxa_atexit@plt+0x146868> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - rsceq sl, fp, #92, 26 @ 0x1700 │ │ │ │ - rsceq sl, fp, #88, 26 @ 0x1600 │ │ │ │ + rsceq r9, fp, #92, 26 @ 0x1700 │ │ │ │ + rsceq r9, fp, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1536c4 <__cxa_atexit@plt+0x1468a4> │ │ │ │ ldr r2, [pc, #36] @ 1536cc <__cxa_atexit@plt+0x1468ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 1536d0 <__cxa_atexit@plt+0x1468b0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r3, #51568 @ 0xc970 │ │ │ │ - movweq r3, #51568 @ 0xc970 │ │ │ │ + movweq r2, #51584 @ 0xc980 │ │ │ │ + movweq r2, #51584 @ 0xc980 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 153760 <__cxa_atexit@plt+0x146940> │ │ │ │ ldr r1, [pc, #152] @ 15378c <__cxa_atexit@plt+0x14696c> │ │ │ │ @@ -334407,35 +334407,35 @@ │ │ │ │ ldr r3, [pc, #100] @ 15379c <__cxa_atexit@plt+0x14697c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r6, [r6, #16] │ │ │ │ str r3, [r6, #12] │ │ │ │ sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r7, [pc, #60] @ 153794 <__cxa_atexit@plt+0x146974> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 153790 <__cxa_atexit@plt+0x146970> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq r3, #51492 @ 0xc924 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq r2, #51508 @ 0xc934 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - movweq r3, #51424 @ 0xc8e0 │ │ │ │ + movweq r2, #51440 @ 0xc8f0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - movweq r3, #51528 @ 0xc948 │ │ │ │ + movweq r2, #51544 @ 0xc958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -334453,17 +334453,17 @@ │ │ │ │ str r3, [r3, #16] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 153810 <__cxa_atexit@plt+0x1469f0> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - movweq r3, #51376 @ 0xc8b0 │ │ │ │ + movweq r2, #51392 @ 0xc8c0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -334477,16 +334477,16 @@ │ │ │ │ b 14e2bc <__cxa_atexit@plt+0x14149c> │ │ │ │ ldr r7, [pc, #20] @ 153868 <__cxa_atexit@plt+0x146a48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq sl, fp, #168, 22 @ 0x2a000 │ │ │ │ - rsceq sl, fp, #164, 22 @ 0x29000 │ │ │ │ + rsceq r9, fp, #168, 22 @ 0x2a000 │ │ │ │ + rsceq r9, fp, #164, 22 @ 0x29000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1538a4 <__cxa_atexit@plt+0x146a84> │ │ │ │ @@ -334495,17 +334495,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - rsceq sl, fp, #64, 22 @ 0x10000 │ │ │ │ + rsceq r9, fp, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1538f0 <__cxa_atexit@plt+0x146ad0> │ │ │ │ @@ -334518,16 +334518,16 @@ │ │ │ │ b 14e2bc <__cxa_atexit@plt+0x14149c> │ │ │ │ ldr r7, [pc, #20] @ 15390c <__cxa_atexit@plt+0x146aec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - rsceq sl, fp, #4, 22 @ 0x1000 │ │ │ │ - rsceq sl, fp, #0, 22 │ │ │ │ + rsceq r9, fp, #4, 22 @ 0x1000 │ │ │ │ + rsceq r9, fp, #0, 22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 15395c <__cxa_atexit@plt+0x146b3c> │ │ │ │ ldr r3, [pc, #60] @ 15396c <__cxa_atexit@plt+0x146b4c> │ │ │ │ @@ -334544,15 +334544,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 153970 <__cxa_atexit@plt+0x146b50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq sl, fp, #176, 20 @ 0xb0000 │ │ │ │ + rsceq r9, fp, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #31] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -334576,15 +334576,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1539f0 <__cxa_atexit@plt+0x146bd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq sl, fp, #52, 20 @ 0x34000 │ │ │ │ + rsceq r9, fp, #52, 20 @ 0x34000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #27] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -334608,15 +334608,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 153a70 <__cxa_atexit@plt+0x146c50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq sl, fp, #184, 18 @ 0x2e0000 │ │ │ │ + rsceq r9, fp, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -334640,15 +334640,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 153af0 <__cxa_atexit@plt+0x146cd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq sl, fp, #60, 18 @ 0xf0000 │ │ │ │ + rsceq r9, fp, #60, 18 @ 0xf0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -334672,15 +334672,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 153b70 <__cxa_atexit@plt+0x146d50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq sl, fp, #192, 16 @ 0xc00000 │ │ │ │ + rsceq r9, fp, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -334704,15 +334704,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 153bf0 <__cxa_atexit@plt+0x146dd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq sl, fp, #68, 16 @ 0x440000 │ │ │ │ + rsceq r9, fp, #68, 16 @ 0x440000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -334736,15 +334736,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 153c70 <__cxa_atexit@plt+0x146e50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq sl, fp, #200, 14 @ 0x3200000 │ │ │ │ + rsceq r9, fp, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -334768,23 +334768,23 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 153cf0 <__cxa_atexit@plt+0x146ed0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq sl, fp, #76, 14 @ 0x1300000 │ │ │ │ + rsceq r9, fp, #76, 14 @ 0x1300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsceq sl, fp, #48, 14 @ 0xc00000 │ │ │ │ + rsceq r9, fp, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 153d40 <__cxa_atexit@plt+0x146f20> │ │ │ │ ldr r2, [pc, #28] @ 153d50 <__cxa_atexit@plt+0x146f30> │ │ │ │ @@ -334793,26 +334793,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 153d54 <__cxa_atexit@plt+0x146f34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq sl, fp, #16, 14 @ 0x400000 │ │ │ │ - rsceq sl, fp, #236, 12 @ 0xec00000 │ │ │ │ + rsceq r9, fp, #16, 14 @ 0x400000 │ │ │ │ + rsceq r9, fp, #236, 12 @ 0xec00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #16] @ 153d7c <__cxa_atexit@plt+0x146f5c> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r7 │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ - rsceq sl, fp, #196, 12 @ 0xc400000 │ │ │ │ - rsceq sl, fp, #208, 12 @ 0xd000000 │ │ │ │ + rsceq r9, fp, #196, 12 @ 0xc400000 │ │ │ │ + rsceq r9, fp, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 153db0 <__cxa_atexit@plt+0x146f90> │ │ │ │ ldr r2, [pc, #28] @ 153dc0 <__cxa_atexit@plt+0x146fa0> │ │ │ │ @@ -334821,16 +334821,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 153dc4 <__cxa_atexit@plt+0x146fa4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rsceq sl, fp, #160, 12 @ 0xa000000 │ │ │ │ - rsceq sl, fp, #172, 12 @ 0xac00000 │ │ │ │ + rsceq r9, fp, #160, 12 @ 0xa000000 │ │ │ │ + rsceq r9, fp, #172, 12 @ 0xac00000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 153df8 <__cxa_atexit@plt+0x146fd8> │ │ │ │ ldr r2, [pc, #28] @ 153e08 <__cxa_atexit@plt+0x146fe8> │ │ │ │ @@ -334839,26 +334839,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 153e0c <__cxa_atexit@plt+0x146fec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq sl, fp, #140, 12 @ 0x8c00000 │ │ │ │ - rsceq sl, fp, #104, 12 @ 0x6800000 │ │ │ │ + rsceq r9, fp, #140, 12 @ 0x8c00000 │ │ │ │ + rsceq r9, fp, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #16] @ 153e34 <__cxa_atexit@plt+0x147014> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r7 │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ - rsceq sl, fp, #64, 12 @ 0x4000000 │ │ │ │ - rsceq sl, fp, #76, 12 @ 0x4c00000 │ │ │ │ + rsceq r9, fp, #64, 12 @ 0x4000000 │ │ │ │ + rsceq r9, fp, #76, 12 @ 0x4c00000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 153e68 <__cxa_atexit@plt+0x147048> │ │ │ │ ldr r2, [pc, #28] @ 153e78 <__cxa_atexit@plt+0x147058> │ │ │ │ @@ -334867,15 +334867,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 153e7c <__cxa_atexit@plt+0x14705c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rsceq sl, fp, #28, 12 @ 0x1c00000 │ │ │ │ + rsceq r9, fp, #28, 12 @ 0x1c00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 153ecc <__cxa_atexit@plt+0x1470ac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -334886,19 +334886,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc4d8 <__cxa_atexit@plt+0x3ef6b8> │ │ │ │ + b 3dc730 <__cxa_atexit@plt+0x3cf910> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r3, #49520 @ 0xc170 │ │ │ │ - movweq r3, #49520 @ 0xc170 │ │ │ │ + movweq r2, #49536 @ 0xc180 │ │ │ │ + movweq r2, #49536 @ 0xc180 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 153f48 <__cxa_atexit@plt+0x147128> │ │ │ │ @@ -334917,25 +334917,25 @@ │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ str r8, [r3, #16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fc4d8 <__cxa_atexit@plt+0x3ef6b8> │ │ │ │ + b 3dc730 <__cxa_atexit@plt+0x3cf910> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - movweq r3, #49404 @ 0xc0fc │ │ │ │ - rsceq sl, fp, #40, 10 @ 0xa000000 │ │ │ │ + movweq r2, #49420 @ 0xc10c │ │ │ │ + rsceq r9, fp, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 153f9c <__cxa_atexit@plt+0x14717c> │ │ │ │ ldr r3, [pc, #28] @ 153fac <__cxa_atexit@plt+0x14718c> │ │ │ │ @@ -334944,29 +334944,29 @@ │ │ │ │ stmib r5, {r8, r9} │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 153fb0 <__cxa_atexit@plt+0x147190> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq sl, fp, #8, 10 @ 0x2000000 │ │ │ │ - rsceq sl, fp, #228, 8 @ 0xe4000000 │ │ │ │ + rsceq r9, fp, #8, 10 @ 0x2000000 │ │ │ │ + rsceq r9, fp, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 153fe0 <__cxa_atexit@plt+0x1471c0> │ │ │ │ ldr r9, [pc, #24] @ 153fe4 <__cxa_atexit@plt+0x1471c4> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq sl, fp, #100, 8 @ 0x64000000 │ │ │ │ - rsceq sl, fp, #144, 8 @ 0x90000000 │ │ │ │ + rsceq r9, fp, #100, 8 @ 0x64000000 │ │ │ │ + rsceq r9, fp, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15401c <__cxa_atexit@plt+0x1471fc> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [pc, #40] @ 154034 <__cxa_atexit@plt+0x147214> │ │ │ │ @@ -334976,29 +334976,29 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 154030 <__cxa_atexit@plt+0x147210> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movweq r3, #49172 @ 0xc014 │ │ │ │ + movweq r2, #49188 @ 0xc024 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq sl, fp, #64, 8 @ 0x40000000 │ │ │ │ + rsceq r9, fp, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 154064 <__cxa_atexit@plt+0x147244> │ │ │ │ ldr r9, [pc, #24] @ 154068 <__cxa_atexit@plt+0x147248> │ │ │ │ ldr sl, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq sl, fp, #20, 8 @ 0x14000000 │ │ │ │ + rsceq r9, fp, #20, 8 @ 0x14000000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15409c <__cxa_atexit@plt+0x14727c> │ │ │ │ ldr r3, [pc, #44] @ 1540b4 <__cxa_atexit@plt+0x147294> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -335008,15 +335008,15 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ b 149e50 <__cxa_atexit@plt+0x13d030> │ │ │ │ ldr r7, [pc, #12] @ 1540b0 <__cxa_atexit@plt+0x147290> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movweq r2, #53140 @ 0xcf94 │ │ │ │ + movweq r1, #53156 @ 0xcfa4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -335034,18 +335034,18 @@ │ │ │ │ str r8, [r3, #4] │ │ │ │ stm r7, {r1, r2, lr} │ │ │ │ sub r7, r6, #2 │ │ │ │ str r0, [r3, #24] │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - movweq r2, #53144 @ 0xcf98 │ │ │ │ - rsceq sl, fp, #128, 6 │ │ │ │ + movweq r1, #53160 @ 0xcfa8 │ │ │ │ + rsceq r9, fp, #128, 6 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 154154 <__cxa_atexit@plt+0x147334> │ │ │ │ ldr r3, [pc, #28] @ 154164 <__cxa_atexit@plt+0x147344> │ │ │ │ @@ -335054,16 +335054,16 @@ │ │ │ │ stmib r5, {r8, r9} │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 154168 <__cxa_atexit@plt+0x147348> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rsceq sl, fp, #80, 6 @ 0x40000001 │ │ │ │ - rsceq sl, fp, #92, 6 @ 0x70000001 │ │ │ │ + rsceq r9, fp, #80, 6 @ 0x40000001 │ │ │ │ + rsceq r9, fp, #92, 6 @ 0x70000001 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15419c <__cxa_atexit@plt+0x14737c> │ │ │ │ ldr r2, [pc, #28] @ 1541ac <__cxa_atexit@plt+0x14738c> │ │ │ │ @@ -335072,26 +335072,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 1541b0 <__cxa_atexit@plt+0x147390> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq sl, fp, #60, 6 @ 0xf0000000 │ │ │ │ - rsceq sl, fp, #24, 6 @ 0x60000000 │ │ │ │ + rsceq r9, fp, #60, 6 @ 0xf0000000 │ │ │ │ + rsceq r9, fp, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #16] @ 1541d8 <__cxa_atexit@plt+0x1473b8> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r7 │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ - rsceq sl, fp, #240, 4 │ │ │ │ - rsceq sl, fp, #252, 4 @ 0xc000000f │ │ │ │ + rsceq r9, fp, #240, 4 │ │ │ │ + rsceq r9, fp, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15420c <__cxa_atexit@plt+0x1473ec> │ │ │ │ ldr r2, [pc, #28] @ 15421c <__cxa_atexit@plt+0x1473fc> │ │ │ │ @@ -335100,16 +335100,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 154220 <__cxa_atexit@plt+0x147400> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rsceq sl, fp, #204, 4 @ 0xc000000c │ │ │ │ - rsceq sl, fp, #216, 4 @ 0x8000000d │ │ │ │ + rsceq r9, fp, #204, 4 @ 0xc000000c │ │ │ │ + rsceq r9, fp, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 154254 <__cxa_atexit@plt+0x147434> │ │ │ │ ldr r2, [pc, #28] @ 154264 <__cxa_atexit@plt+0x147444> │ │ │ │ @@ -335118,26 +335118,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 154268 <__cxa_atexit@plt+0x147448> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq sl, fp, #184, 4 @ 0x8000000b │ │ │ │ - rsceq sl, fp, #148, 4 @ 0x40000009 │ │ │ │ + rsceq r9, fp, #184, 4 @ 0x8000000b │ │ │ │ + rsceq r9, fp, #148, 4 @ 0x40000009 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #16] @ 154290 <__cxa_atexit@plt+0x147470> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r7 │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ - rsceq sl, fp, #108, 4 @ 0xc0000006 │ │ │ │ - rsceq sl, fp, #120, 4 @ 0x80000007 │ │ │ │ + rsceq r9, fp, #108, 4 @ 0xc0000006 │ │ │ │ + rsceq r9, fp, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1542c4 <__cxa_atexit@plt+0x1474a4> │ │ │ │ ldr r2, [pc, #28] @ 1542d4 <__cxa_atexit@plt+0x1474b4> │ │ │ │ @@ -335146,15 +335146,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 1542d8 <__cxa_atexit@plt+0x1474b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rsceq sl, fp, #72, 4 @ 0x80000004 │ │ │ │ + rsceq r9, fp, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 154328 <__cxa_atexit@plt+0x147508> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -335165,19 +335165,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc4d8 <__cxa_atexit@plt+0x3ef6b8> │ │ │ │ + b 3dc730 <__cxa_atexit@plt+0x3cf910> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r2, #52500 @ 0xcd14 │ │ │ │ - movweq r2, #52500 @ 0xcd14 │ │ │ │ + movweq r1, #52516 @ 0xcd24 │ │ │ │ + movweq r1, #52516 @ 0xcd24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1543a4 <__cxa_atexit@plt+0x147584> │ │ │ │ @@ -335196,25 +335196,25 @@ │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ str r8, [r3, #16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fc4d8 <__cxa_atexit@plt+0x3ef6b8> │ │ │ │ + b 3dc730 <__cxa_atexit@plt+0x3cf910> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - movweq r2, #52384 @ 0xcca0 │ │ │ │ - rsceq sl, fp, #84, 2 │ │ │ │ + movweq r1, #52400 @ 0xccb0 │ │ │ │ + rsceq r9, fp, #84, 2 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1543f8 <__cxa_atexit@plt+0x1475d8> │ │ │ │ ldr r3, [pc, #28] @ 154408 <__cxa_atexit@plt+0x1475e8> │ │ │ │ @@ -335223,29 +335223,29 @@ │ │ │ │ stmib r5, {r8, r9} │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 15440c <__cxa_atexit@plt+0x1475ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq sl, fp, #52, 2 │ │ │ │ - rsceq sl, fp, #16, 2 │ │ │ │ + rsceq r9, fp, #52, 2 │ │ │ │ + rsceq r9, fp, #16, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 15443c <__cxa_atexit@plt+0x14761c> │ │ │ │ ldr r9, [pc, #24] @ 154440 <__cxa_atexit@plt+0x147620> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq sl, fp, #144 @ 0x90 │ │ │ │ - rsceq sl, fp, #188 @ 0xbc │ │ │ │ + rsceq r9, fp, #144 @ 0x90 │ │ │ │ + rsceq r9, fp, #188 @ 0xbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 154478 <__cxa_atexit@plt+0x147658> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [pc, #40] @ 154490 <__cxa_atexit@plt+0x147670> │ │ │ │ @@ -335255,29 +335255,29 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 15448c <__cxa_atexit@plt+0x14766c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movweq r2, #52152 @ 0xcbb8 │ │ │ │ + movweq r1, #52168 @ 0xcbc8 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq sl, fp, #108 @ 0x6c │ │ │ │ + rsceq r9, fp, #108 @ 0x6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1544c0 <__cxa_atexit@plt+0x1476a0> │ │ │ │ ldr r9, [pc, #24] @ 1544c4 <__cxa_atexit@plt+0x1476a4> │ │ │ │ ldr sl, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq sl, fp, #64 @ 0x40 │ │ │ │ + rsceq r9, fp, #64 @ 0x40 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1544f8 <__cxa_atexit@plt+0x1476d8> │ │ │ │ ldr r3, [pc, #44] @ 154510 <__cxa_atexit@plt+0x1476f0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -335287,15 +335287,15 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ b 149e50 <__cxa_atexit@plt+0x13d030> │ │ │ │ ldr r7, [pc, #12] @ 15450c <__cxa_atexit@plt+0x1476ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movweq r2, #52024 @ 0xcb38 │ │ │ │ + movweq r1, #52040 @ 0xcb48 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -335313,18 +335313,18 @@ │ │ │ │ str r8, [r3, #4] │ │ │ │ stm r7, {r1, r2, lr} │ │ │ │ sub r7, r6, #2 │ │ │ │ str r0, [r3, #24] │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - movweq r2, #52028 @ 0xcb3c │ │ │ │ - rsceq r9, fp, #172, 30 @ 0x2b0 │ │ │ │ + movweq r1, #52044 @ 0xcb4c │ │ │ │ + rsceq r8, fp, #172, 30 @ 0x2b0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1545b0 <__cxa_atexit@plt+0x147790> │ │ │ │ ldr r3, [pc, #28] @ 1545c0 <__cxa_atexit@plt+0x1477a0> │ │ │ │ @@ -335333,16 +335333,16 @@ │ │ │ │ stmib r5, {r8, r9} │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 1545c4 <__cxa_atexit@plt+0x1477a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rsceq r9, fp, #124, 30 @ 0x1f0 │ │ │ │ - rsceq r9, fp, #136, 30 @ 0x220 │ │ │ │ + rsceq r8, fp, #124, 30 @ 0x1f0 │ │ │ │ + rsceq r8, fp, #136, 30 @ 0x220 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1545f8 <__cxa_atexit@plt+0x1477d8> │ │ │ │ ldr r2, [pc, #28] @ 154608 <__cxa_atexit@plt+0x1477e8> │ │ │ │ @@ -335351,26 +335351,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 15460c <__cxa_atexit@plt+0x1477ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r9, fp, #104, 30 @ 0x1a0 │ │ │ │ - rsceq r9, fp, #68, 30 @ 0x110 │ │ │ │ + rsceq r8, fp, #104, 30 @ 0x1a0 │ │ │ │ + rsceq r8, fp, #68, 30 @ 0x110 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #16] @ 154634 <__cxa_atexit@plt+0x147814> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r7 │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ - rsceq r9, fp, #28, 30 @ 0x70 │ │ │ │ - rsceq r9, fp, #40, 30 @ 0xa0 │ │ │ │ + rsceq r8, fp, #28, 30 @ 0x70 │ │ │ │ + rsceq r8, fp, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 154668 <__cxa_atexit@plt+0x147848> │ │ │ │ ldr r2, [pc, #28] @ 154678 <__cxa_atexit@plt+0x147858> │ │ │ │ @@ -335379,16 +335379,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 15467c <__cxa_atexit@plt+0x14785c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rsceq r9, fp, #248, 28 @ 0xf80 │ │ │ │ - rsceq r9, fp, #4, 30 │ │ │ │ + rsceq r8, fp, #248, 28 @ 0xf80 │ │ │ │ + rsceq r8, fp, #4, 30 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1546b0 <__cxa_atexit@plt+0x147890> │ │ │ │ ldr r2, [pc, #28] @ 1546c0 <__cxa_atexit@plt+0x1478a0> │ │ │ │ @@ -335397,26 +335397,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 1546c4 <__cxa_atexit@plt+0x1478a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r9, fp, #228, 28 @ 0xe40 │ │ │ │ - rsceq r9, fp, #192, 28 @ 0xc00 │ │ │ │ + rsceq r8, fp, #228, 28 @ 0xe40 │ │ │ │ + rsceq r8, fp, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #16] @ 1546ec <__cxa_atexit@plt+0x1478cc> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r7 │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ - rsceq r9, fp, #152, 28 @ 0x980 │ │ │ │ - rsceq r9, fp, #164, 28 @ 0xa40 │ │ │ │ + rsceq r8, fp, #152, 28 @ 0x980 │ │ │ │ + rsceq r8, fp, #164, 28 @ 0xa40 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 154720 <__cxa_atexit@plt+0x147900> │ │ │ │ ldr r2, [pc, #28] @ 154730 <__cxa_atexit@plt+0x147910> │ │ │ │ @@ -335425,16 +335425,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 154734 <__cxa_atexit@plt+0x147914> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rsceq r9, fp, #116, 28 @ 0x740 │ │ │ │ - rsceq r9, fp, #128, 28 @ 0x800 │ │ │ │ + rsceq r8, fp, #116, 28 @ 0x740 │ │ │ │ + rsceq r8, fp, #128, 28 @ 0x800 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 154768 <__cxa_atexit@plt+0x147948> │ │ │ │ ldr r2, [pc, #28] @ 154778 <__cxa_atexit@plt+0x147958> │ │ │ │ @@ -335443,26 +335443,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 15477c <__cxa_atexit@plt+0x14795c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r9, fp, #96, 28 @ 0x600 │ │ │ │ - rsceq r9, fp, #60, 28 @ 0x3c0 │ │ │ │ + rsceq r8, fp, #96, 28 @ 0x600 │ │ │ │ + rsceq r8, fp, #60, 28 @ 0x3c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #16] @ 1547a4 <__cxa_atexit@plt+0x147984> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r7 │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ - rsceq r9, fp, #20, 28 @ 0x140 │ │ │ │ - rsceq r9, fp, #32, 28 @ 0x200 │ │ │ │ + rsceq r8, fp, #20, 28 @ 0x140 │ │ │ │ + rsceq r8, fp, #32, 28 @ 0x200 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1547d8 <__cxa_atexit@plt+0x1479b8> │ │ │ │ ldr r2, [pc, #28] @ 1547e8 <__cxa_atexit@plt+0x1479c8> │ │ │ │ @@ -335471,16 +335471,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 1547ec <__cxa_atexit@plt+0x1479cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rsceq r9, fp, #240, 26 @ 0x3c00 │ │ │ │ - rsceq r9, fp, #252, 26 @ 0x3f00 │ │ │ │ + rsceq r8, fp, #240, 26 @ 0x3c00 │ │ │ │ + rsceq r8, fp, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 154820 <__cxa_atexit@plt+0x147a00> │ │ │ │ ldr r2, [pc, #28] @ 154830 <__cxa_atexit@plt+0x147a10> │ │ │ │ @@ -335489,26 +335489,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 154834 <__cxa_atexit@plt+0x147a14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r9, fp, #220, 26 @ 0x3700 │ │ │ │ - rsceq r9, fp, #184, 26 @ 0x2e00 │ │ │ │ + rsceq r8, fp, #220, 26 @ 0x3700 │ │ │ │ + rsceq r8, fp, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #16] @ 15485c <__cxa_atexit@plt+0x147a3c> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r7 │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ - rsceq r9, fp, #144, 26 @ 0x2400 │ │ │ │ - rsceq r9, fp, #156, 26 @ 0x2700 │ │ │ │ + rsceq r8, fp, #144, 26 @ 0x2400 │ │ │ │ + rsceq r8, fp, #156, 26 @ 0x2700 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 154890 <__cxa_atexit@plt+0x147a70> │ │ │ │ ldr r2, [pc, #28] @ 1548a0 <__cxa_atexit@plt+0x147a80> │ │ │ │ @@ -335517,16 +335517,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 1548a4 <__cxa_atexit@plt+0x147a84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rsceq r9, fp, #108, 26 @ 0x1b00 │ │ │ │ - rsceq r9, fp, #120, 26 @ 0x1e00 │ │ │ │ + rsceq r8, fp, #108, 26 @ 0x1b00 │ │ │ │ + rsceq r8, fp, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1548d8 <__cxa_atexit@plt+0x147ab8> │ │ │ │ ldr r2, [pc, #28] @ 1548e8 <__cxa_atexit@plt+0x147ac8> │ │ │ │ @@ -335535,26 +335535,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 1548ec <__cxa_atexit@plt+0x147acc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r9, fp, #88, 26 @ 0x1600 │ │ │ │ - rsceq r9, fp, #52, 26 @ 0xd00 │ │ │ │ + rsceq r8, fp, #88, 26 @ 0x1600 │ │ │ │ + rsceq r8, fp, #52, 26 @ 0xd00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #16] @ 154914 <__cxa_atexit@plt+0x147af4> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r7 │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ - rsceq r9, fp, #12, 26 @ 0x300 │ │ │ │ - rsceq r9, fp, #24, 26 @ 0x600 │ │ │ │ + rsceq r8, fp, #12, 26 @ 0x300 │ │ │ │ + rsceq r8, fp, #24, 26 @ 0x600 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 154948 <__cxa_atexit@plt+0x147b28> │ │ │ │ ldr r2, [pc, #28] @ 154958 <__cxa_atexit@plt+0x147b38> │ │ │ │ @@ -335563,16 +335563,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 15495c <__cxa_atexit@plt+0x147b3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rsceq r9, fp, #232, 24 @ 0xe800 │ │ │ │ - rsceq r9, fp, #244, 24 @ 0xf400 │ │ │ │ + rsceq r8, fp, #232, 24 @ 0xe800 │ │ │ │ + rsceq r8, fp, #244, 24 @ 0xf400 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 154990 <__cxa_atexit@plt+0x147b70> │ │ │ │ ldr r2, [pc, #28] @ 1549a0 <__cxa_atexit@plt+0x147b80> │ │ │ │ @@ -335581,26 +335581,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 1549a4 <__cxa_atexit@plt+0x147b84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r9, fp, #212, 24 @ 0xd400 │ │ │ │ - rsceq r9, fp, #176, 24 @ 0xb000 │ │ │ │ + rsceq r8, fp, #212, 24 @ 0xd400 │ │ │ │ + rsceq r8, fp, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #16] @ 1549cc <__cxa_atexit@plt+0x147bac> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r7 │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ - rsceq r9, fp, #136, 24 @ 0x8800 │ │ │ │ - rsceq r9, fp, #148, 24 @ 0x9400 │ │ │ │ + rsceq r8, fp, #136, 24 @ 0x8800 │ │ │ │ + rsceq r8, fp, #148, 24 @ 0x9400 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 154a00 <__cxa_atexit@plt+0x147be0> │ │ │ │ ldr r2, [pc, #28] @ 154a10 <__cxa_atexit@plt+0x147bf0> │ │ │ │ @@ -335609,37 +335609,37 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 154a14 <__cxa_atexit@plt+0x147bf4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rsceq r9, fp, #100, 24 @ 0x6400 │ │ │ │ + rsceq r8, fp, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 154a48 <__cxa_atexit@plt+0x147c28> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 154a50 <__cxa_atexit@plt+0x147c30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc4d0 <__cxa_atexit@plt+0x3ef6b0> │ │ │ │ + b 3dc728 <__cxa_atexit@plt+0x3cf908> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r2, #50656 @ 0xc5e0 │ │ │ │ + movweq r1, #50672 @ 0xc5f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 154ac4 <__cxa_atexit@plt+0x147ca4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -335652,24 +335652,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r5, [r7, #8] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbf50 <__cxa_atexit@plt+0x3ef130> │ │ │ │ + b 3dc1a8 <__cxa_atexit@plt+0x3cf388> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - movweq r2, #50540 @ 0xc56c │ │ │ │ + movweq r1, #50556 @ 0xc57c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 154b4c <__cxa_atexit@plt+0x147d2c> │ │ │ │ @@ -335686,39 +335686,39 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fc4c8 <__cxa_atexit@plt+0x3ef6a8> │ │ │ │ + b 3dc720 <__cxa_atexit@plt+0x3cf900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - movweq r2, #50520 @ 0xc558 │ │ │ │ + movweq r1, #50536 @ 0xc568 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 154c30 <__cxa_atexit@plt+0x147e10> │ │ │ │ ldr r2, [pc, #108] @ 154c38 <__cxa_atexit@plt+0x147e18> │ │ │ │ @@ -335736,15 +335736,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 154c24 <__cxa_atexit@plt+0x147e04> │ │ │ │ mov r7, #4 │ │ │ │ cmp r2, #2 │ │ │ │ moveq r7, #8 │ │ │ │ ldr r7, [r3, r7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -335761,32 +335761,32 @@ │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 154c78 <__cxa_atexit@plt+0x147e58> │ │ │ │ mov r7, #4 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r7, #8 │ │ │ │ ldr r7, [r5, r7] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #4 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #8 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 154d40 <__cxa_atexit@plt+0x147f20> │ │ │ │ ldr r2, [pc, #108] @ 154d48 <__cxa_atexit@plt+0x147f28> │ │ │ │ @@ -335804,15 +335804,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 154d34 <__cxa_atexit@plt+0x147f14> │ │ │ │ mov r7, #4 │ │ │ │ cmp r2, #2 │ │ │ │ moveq r7, #8 │ │ │ │ ldr r7, [r3, r7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -335829,32 +335829,32 @@ │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 154d88 <__cxa_atexit@plt+0x147f68> │ │ │ │ mov r7, #4 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r7, #8 │ │ │ │ ldr r7, [r5, r7] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #4 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #8 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 154e50 <__cxa_atexit@plt+0x148030> │ │ │ │ ldr r2, [pc, #108] @ 154e58 <__cxa_atexit@plt+0x148038> │ │ │ │ @@ -335872,15 +335872,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 154e44 <__cxa_atexit@plt+0x148024> │ │ │ │ mov r7, #4 │ │ │ │ cmp r2, #2 │ │ │ │ moveq r7, #8 │ │ │ │ ldr r7, [r3, r7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -335897,32 +335897,32 @@ │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 154e98 <__cxa_atexit@plt+0x148078> │ │ │ │ mov r7, #4 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r7, #8 │ │ │ │ ldr r7, [r5, r7] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #4 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #8 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 154f60 <__cxa_atexit@plt+0x148140> │ │ │ │ ldr r2, [pc, #108] @ 154f68 <__cxa_atexit@plt+0x148148> │ │ │ │ @@ -335940,15 +335940,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 154f54 <__cxa_atexit@plt+0x148134> │ │ │ │ mov r7, #4 │ │ │ │ cmp r2, #2 │ │ │ │ moveq r7, #8 │ │ │ │ ldr r7, [r3, r7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -335965,32 +335965,32 @@ │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 154fa8 <__cxa_atexit@plt+0x148188> │ │ │ │ mov r7, #4 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r7, #8 │ │ │ │ ldr r7, [r5, r7] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #4 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #8 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 155070 <__cxa_atexit@plt+0x148250> │ │ │ │ ldr r2, [pc, #108] @ 155078 <__cxa_atexit@plt+0x148258> │ │ │ │ @@ -336008,15 +336008,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 155064 <__cxa_atexit@plt+0x148244> │ │ │ │ mov r7, #4 │ │ │ │ cmp r2, #2 │ │ │ │ moveq r7, #8 │ │ │ │ ldr r7, [r3, r7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -336033,32 +336033,32 @@ │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 1550b8 <__cxa_atexit@plt+0x148298> │ │ │ │ mov r7, #4 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r7, #8 │ │ │ │ ldr r7, [r5, r7] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #4 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #8 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 155180 <__cxa_atexit@plt+0x148360> │ │ │ │ ldr r2, [pc, #108] @ 155188 <__cxa_atexit@plt+0x148368> │ │ │ │ @@ -336076,15 +336076,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 155174 <__cxa_atexit@plt+0x148354> │ │ │ │ mov r7, #4 │ │ │ │ cmp r2, #2 │ │ │ │ moveq r7, #8 │ │ │ │ ldr r7, [r3, r7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -336101,32 +336101,32 @@ │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 1551c8 <__cxa_atexit@plt+0x1483a8> │ │ │ │ mov r7, #4 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r7, #8 │ │ │ │ ldr r7, [r5, r7] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #4 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #8 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 155290 <__cxa_atexit@plt+0x148470> │ │ │ │ ldr r2, [pc, #108] @ 155298 <__cxa_atexit@plt+0x148478> │ │ │ │ @@ -336144,15 +336144,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 155284 <__cxa_atexit@plt+0x148464> │ │ │ │ mov r7, #4 │ │ │ │ cmp r2, #2 │ │ │ │ moveq r7, #8 │ │ │ │ ldr r7, [r3, r7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -336169,49 +336169,49 @@ │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 1552d8 <__cxa_atexit@plt+0x1484b8> │ │ │ │ mov r7, #4 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r7, #8 │ │ │ │ ldr r7, [r5, r7] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #4 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #8 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 155338 <__cxa_atexit@plt+0x148518> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 155340 <__cxa_atexit@plt+0x148520> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc4d0 <__cxa_atexit@plt+0x3ef6b0> │ │ │ │ + b 3dc728 <__cxa_atexit@plt+0x3cf908> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r1, #52464 @ 0xccf0 │ │ │ │ + movweq r0, #52480 @ 0xcd00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1553b4 <__cxa_atexit@plt+0x148594> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -336224,24 +336224,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r5, [r7, #8] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fbf50 <__cxa_atexit@plt+0x3ef130> │ │ │ │ + b 3dc1a8 <__cxa_atexit@plt+0x3cf388> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - movweq r1, #52348 @ 0xcc7c │ │ │ │ + movweq r0, #52364 @ 0xcc8c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 15543c <__cxa_atexit@plt+0x14861c> │ │ │ │ @@ -336258,29 +336258,29 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fc4c8 <__cxa_atexit@plt+0x3ef6a8> │ │ │ │ + b 3dc720 <__cxa_atexit@plt+0x3cf900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - movweq r1, #52328 @ 0xcc68 │ │ │ │ + movweq r0, #52344 @ 0xcc78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1554f4 <__cxa_atexit@plt+0x1486d4> │ │ │ │ ldr r2, [pc, #104] @ 1554fc <__cxa_atexit@plt+0x1486dc> │ │ │ │ @@ -336297,15 +336297,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 1554e8 <__cxa_atexit@plt+0x1486c8> │ │ │ │ mov r7, #8 │ │ │ │ cmp r2, #2 │ │ │ │ moveq r7, #4 │ │ │ │ ldr r7, [r3, r7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -336322,27 +336322,27 @@ │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 15553c <__cxa_atexit@plt+0x14871c> │ │ │ │ mov r7, #8 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r7, #4 │ │ │ │ ldr r7, [r5, r7] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #8 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1555ec <__cxa_atexit@plt+0x1487cc> │ │ │ │ ldr r2, [pc, #104] @ 1555f4 <__cxa_atexit@plt+0x1487d4> │ │ │ │ @@ -336359,15 +336359,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 1555e0 <__cxa_atexit@plt+0x1487c0> │ │ │ │ mov r7, #8 │ │ │ │ cmp r2, #2 │ │ │ │ moveq r7, #4 │ │ │ │ ldr r7, [r3, r7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -336384,27 +336384,27 @@ │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 155634 <__cxa_atexit@plt+0x148814> │ │ │ │ mov r7, #8 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r7, #4 │ │ │ │ ldr r7, [r5, r7] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #8 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1556e8 <__cxa_atexit@plt+0x1488c8> │ │ │ │ ldr r2, [pc, #108] @ 1556f0 <__cxa_atexit@plt+0x1488d0> │ │ │ │ @@ -336422,15 +336422,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 1556dc <__cxa_atexit@plt+0x1488bc> │ │ │ │ mov r7, #4 │ │ │ │ cmp r2, #2 │ │ │ │ moveq r7, #8 │ │ │ │ ldr r7, [r3, r7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -336447,32 +336447,32 @@ │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 155730 <__cxa_atexit@plt+0x148910> │ │ │ │ mov r7, #4 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r7, #8 │ │ │ │ ldr r7, [r5, r7] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #4 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #8 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1557f8 <__cxa_atexit@plt+0x1489d8> │ │ │ │ ldr r2, [pc, #108] @ 155800 <__cxa_atexit@plt+0x1489e0> │ │ │ │ @@ -336490,15 +336490,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 1557ec <__cxa_atexit@plt+0x1489cc> │ │ │ │ mov r7, #4 │ │ │ │ cmp r2, #2 │ │ │ │ moveq r7, #8 │ │ │ │ ldr r7, [r3, r7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -336515,32 +336515,32 @@ │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 155840 <__cxa_atexit@plt+0x148a20> │ │ │ │ mov r7, #4 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r7, #8 │ │ │ │ ldr r7, [r5, r7] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #4 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #8 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 155908 <__cxa_atexit@plt+0x148ae8> │ │ │ │ ldr r2, [pc, #108] @ 155910 <__cxa_atexit@plt+0x148af0> │ │ │ │ @@ -336558,15 +336558,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 1558fc <__cxa_atexit@plt+0x148adc> │ │ │ │ mov r7, #4 │ │ │ │ cmp r2, #2 │ │ │ │ moveq r7, #8 │ │ │ │ ldr r7, [r3, r7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -336583,32 +336583,32 @@ │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 155950 <__cxa_atexit@plt+0x148b30> │ │ │ │ mov r7, #4 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r7, #8 │ │ │ │ ldr r7, [r5, r7] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #4 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #8 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 155a18 <__cxa_atexit@plt+0x148bf8> │ │ │ │ ldr r2, [pc, #108] @ 155a20 <__cxa_atexit@plt+0x148c00> │ │ │ │ @@ -336626,15 +336626,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 155a0c <__cxa_atexit@plt+0x148bec> │ │ │ │ mov r7, #4 │ │ │ │ cmp r2, #2 │ │ │ │ moveq r7, #8 │ │ │ │ ldr r7, [r3, r7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -336651,32 +336651,32 @@ │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 155a60 <__cxa_atexit@plt+0x148c40> │ │ │ │ mov r7, #4 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r7, #8 │ │ │ │ ldr r7, [r5, r7] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #4 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #8 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 155b28 <__cxa_atexit@plt+0x148d08> │ │ │ │ ldr r2, [pc, #108] @ 155b30 <__cxa_atexit@plt+0x148d10> │ │ │ │ @@ -336694,15 +336694,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 155b1c <__cxa_atexit@plt+0x148cfc> │ │ │ │ mov r7, #4 │ │ │ │ cmp r2, #2 │ │ │ │ moveq r7, #8 │ │ │ │ ldr r7, [r3, r7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -336719,32 +336719,32 @@ │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 155b70 <__cxa_atexit@plt+0x148d50> │ │ │ │ mov r7, #4 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r7, #8 │ │ │ │ ldr r7, [r5, r7] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #4 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #8 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 155c38 <__cxa_atexit@plt+0x148e18> │ │ │ │ ldr r2, [pc, #108] @ 155c40 <__cxa_atexit@plt+0x148e20> │ │ │ │ @@ -336762,15 +336762,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 155c2c <__cxa_atexit@plt+0x148e0c> │ │ │ │ mov r7, #4 │ │ │ │ cmp r2, #2 │ │ │ │ moveq r7, #8 │ │ │ │ ldr r7, [r3, r7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -336787,32 +336787,32 @@ │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 155c80 <__cxa_atexit@plt+0x148e60> │ │ │ │ mov r7, #4 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r7, #8 │ │ │ │ ldr r7, [r5, r7] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #4 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #8 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 155d48 <__cxa_atexit@plt+0x148f28> │ │ │ │ ldr r2, [pc, #108] @ 155d50 <__cxa_atexit@plt+0x148f30> │ │ │ │ @@ -336830,15 +336830,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 155d3c <__cxa_atexit@plt+0x148f1c> │ │ │ │ mov r7, #4 │ │ │ │ cmp r2, #2 │ │ │ │ moveq r7, #8 │ │ │ │ ldr r7, [r3, r7] │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -336855,27 +336855,27 @@ │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 155d90 <__cxa_atexit@plt+0x148f70> │ │ │ │ mov r7, #4 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r7, #8 │ │ │ │ ldr r7, [r5, r7] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #4 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #8 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fbed8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + b 3dc130 <__cxa_atexit@plt+0x3cf310> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 155e48 <__cxa_atexit@plt+0x149028> │ │ │ │ ldr r1, [pc, #116] @ 155e50 <__cxa_atexit@plt+0x149030> │ │ │ │ ldr r2, [pc, #116] @ 155e54 <__cxa_atexit@plt+0x149034> │ │ │ │ @@ -336894,28 +336894,28 @@ │ │ │ │ str r1, [r3] │ │ │ │ beq 155e3c <__cxa_atexit@plt+0x14901c> │ │ │ │ ldr r3, [pc, #64] @ 155e5c <__cxa_atexit@plt+0x14903c> │ │ │ │ cmp r2, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r7, r3, #129 @ 0x81 │ │ │ │ addeq r7, r3, #137 @ 0x89 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - movweq r1, #49716 @ 0xc234 │ │ │ │ + movweq r0, #49732 @ 0xc244 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - movweq r1, #49684 @ 0xc214 │ │ │ │ + movweq r0, #49700 @ 0xc224 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 155ea4 <__cxa_atexit@plt+0x149084> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -336926,27 +336926,27 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #129 @ 0x81 │ │ │ │ addeq r7, r2, #137 @ 0x89 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movweq r1, #49576 @ 0xc1a8 │ │ │ │ + movweq r0, #49592 @ 0xc1b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #28] @ 155ed8 <__cxa_atexit@plt+0x1490b8> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r2, #129 @ 0x81 │ │ │ │ addeq r3, r2, #137 @ 0x89 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - movweq r1, #49520 @ 0xc170 │ │ │ │ + movweq r0, #49536 @ 0xc180 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 155f64 <__cxa_atexit@plt+0x149144> │ │ │ │ ldr r1, [pc, #116] @ 155f6c <__cxa_atexit@plt+0x14914c> │ │ │ │ ldr r2, [pc, #116] @ 155f70 <__cxa_atexit@plt+0x149150> │ │ │ │ @@ -336965,28 +336965,28 @@ │ │ │ │ str r1, [r3] │ │ │ │ beq 155f58 <__cxa_atexit@plt+0x149138> │ │ │ │ ldr r3, [pc, #64] @ 155f78 <__cxa_atexit@plt+0x149158> │ │ │ │ cmp r2, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r7, r3, #129 @ 0x81 │ │ │ │ addeq r7, r3, #137 @ 0x89 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - movweq r1, #49432 @ 0xc118 │ │ │ │ + movweq r0, #49448 @ 0xc128 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - movweq r1, #49400 @ 0xc0f8 │ │ │ │ + movweq r0, #49416 @ 0xc108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 155fc0 <__cxa_atexit@plt+0x1491a0> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -336997,27 +336997,27 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #129 @ 0x81 │ │ │ │ addeq r7, r2, #137 @ 0x89 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movweq r1, #49292 @ 0xc08c │ │ │ │ + movweq r0, #49308 @ 0xc09c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #28] @ 155ff4 <__cxa_atexit@plt+0x1491d4> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r2, #129 @ 0x81 │ │ │ │ addeq r3, r2, #137 @ 0x89 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - movweq r1, #49236 @ 0xc054 │ │ │ │ + movweq r0, #49252 @ 0xc064 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 156080 <__cxa_atexit@plt+0x149260> │ │ │ │ ldr r1, [pc, #116] @ 156088 <__cxa_atexit@plt+0x149268> │ │ │ │ ldr r2, [pc, #116] @ 15608c <__cxa_atexit@plt+0x14926c> │ │ │ │ @@ -337036,28 +337036,28 @@ │ │ │ │ str r1, [r3] │ │ │ │ beq 156074 <__cxa_atexit@plt+0x149254> │ │ │ │ ldr r3, [pc, #64] @ 156094 <__cxa_atexit@plt+0x149274> │ │ │ │ cmp r2, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r7, r3, #129 @ 0x81 │ │ │ │ addeq r7, r3, #137 @ 0x89 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - movweq r0, #53244 @ 0xcffc │ │ │ │ + movweq r0, #49164 @ 0xc00c │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - movweq r0, #53212 @ 0xcfdc │ │ │ │ + movweq pc, #49132 @ 0xbfec @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 1560dc <__cxa_atexit@plt+0x1492bc> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -337068,27 +337068,27 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #129 @ 0x81 │ │ │ │ addeq r7, r2, #137 @ 0x89 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movweq r0, #53104 @ 0xcf70 │ │ │ │ + movweq pc, #49024 @ 0xbf80 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #28] @ 156110 <__cxa_atexit@plt+0x1492f0> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r2, #129 @ 0x81 │ │ │ │ addeq r3, r2, #137 @ 0x89 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - movweq r0, #53048 @ 0xcf38 │ │ │ │ + movweq pc, #48968 @ 0xbf48 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15619c <__cxa_atexit@plt+0x14937c> │ │ │ │ ldr r1, [pc, #116] @ 1561a4 <__cxa_atexit@plt+0x149384> │ │ │ │ ldr r2, [pc, #116] @ 1561a8 <__cxa_atexit@plt+0x149388> │ │ │ │ @@ -337107,28 +337107,28 @@ │ │ │ │ str r1, [r3] │ │ │ │ beq 156190 <__cxa_atexit@plt+0x149370> │ │ │ │ ldr r3, [pc, #64] @ 1561b0 <__cxa_atexit@plt+0x149390> │ │ │ │ cmp r2, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r7, r3, #129 @ 0x81 │ │ │ │ addeq r7, r3, #137 @ 0x89 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - movweq r0, #52960 @ 0xcee0 │ │ │ │ + movweq pc, #48880 @ 0xbef0 @ │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - movweq r0, #52928 @ 0xcec0 │ │ │ │ + movweq pc, #48848 @ 0xbed0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 1561f8 <__cxa_atexit@plt+0x1493d8> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -337139,27 +337139,27 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #129 @ 0x81 │ │ │ │ addeq r7, r2, #137 @ 0x89 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movweq r0, #52820 @ 0xce54 │ │ │ │ + movweq pc, #48740 @ 0xbe64 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #28] @ 15622c <__cxa_atexit@plt+0x14940c> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r2, #129 @ 0x81 │ │ │ │ addeq r3, r2, #137 @ 0x89 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - movweq r0, #52764 @ 0xce1c │ │ │ │ + movweq pc, #48684 @ 0xbe2c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1562b8 <__cxa_atexit@plt+0x149498> │ │ │ │ ldr r1, [pc, #116] @ 1562c0 <__cxa_atexit@plt+0x1494a0> │ │ │ │ ldr r2, [pc, #116] @ 1562c4 <__cxa_atexit@plt+0x1494a4> │ │ │ │ @@ -337178,28 +337178,28 @@ │ │ │ │ str r1, [r3] │ │ │ │ beq 1562ac <__cxa_atexit@plt+0x14948c> │ │ │ │ ldr r3, [pc, #64] @ 1562cc <__cxa_atexit@plt+0x1494ac> │ │ │ │ cmp r2, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r7, r3, #129 @ 0x81 │ │ │ │ addeq r7, r3, #137 @ 0x89 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - movweq r0, #52676 @ 0xcdc4 │ │ │ │ + movweq pc, #48596 @ 0xbdd4 @ │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - movweq r0, #52644 @ 0xcda4 │ │ │ │ + movweq pc, #48564 @ 0xbdb4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 156314 <__cxa_atexit@plt+0x1494f4> │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -337210,27 +337210,27 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #129 @ 0x81 │ │ │ │ addeq r7, r2, #137 @ 0x89 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movweq r0, #52536 @ 0xcd38 │ │ │ │ + movweq pc, #48456 @ 0xbd48 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #28] @ 156348 <__cxa_atexit@plt+0x149528> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r2, #129 @ 0x81 │ │ │ │ addeq r3, r2, #137 @ 0x89 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - movweq r0, #52480 @ 0xcd00 │ │ │ │ + movweq pc, #48400 @ 0xbd10 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1563d4 <__cxa_atexit@plt+0x1495b4> │ │ │ │ ldr r1, [pc, #116] @ 1563dc <__cxa_atexit@plt+0x1495bc> │ │ │ │ ldr r2, [pc, #116] @ 1563e0 <__cxa_atexit@plt+0x1495c0> │ │ │ │ @@ -337249,28 +337249,28 @@ │ │ │ │ str r1, [r3] │ │ │ │ beq 1563c8 <__cxa_atexit@plt+0x1495a8> │ │ │ │ ldr r3, [pc, #64] @ 1563e8 <__cxa_atexit@plt+0x1495c8> │ │ │ │ cmp r2, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r7, r3, #129 @ 0x81 │ │ │ │ addeq r7, r3, #137 @ 0x89 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - movweq r0, #52392 @ 0xcca8 │ │ │ │ + movweq pc, #48312 @ 0xbcb8 @ │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - movweq r0, #52360 @ 0xcc88 │ │ │ │ + movweq pc, #48280 @ 0xbc98 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 156430 <__cxa_atexit@plt+0x149610> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -337281,27 +337281,27 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #129 @ 0x81 │ │ │ │ addeq r7, r2, #137 @ 0x89 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movweq r0, #52252 @ 0xcc1c │ │ │ │ + movweq pc, #48172 @ 0xbc2c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #28] @ 156464 <__cxa_atexit@plt+0x149644> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r2, #129 @ 0x81 │ │ │ │ addeq r3, r2, #137 @ 0x89 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - movweq r0, #52196 @ 0xcbe4 │ │ │ │ + movweq pc, #48116 @ 0xbbf4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1564f0 <__cxa_atexit@plt+0x1496d0> │ │ │ │ ldr r1, [pc, #116] @ 1564f8 <__cxa_atexit@plt+0x1496d8> │ │ │ │ ldr r2, [pc, #116] @ 1564fc <__cxa_atexit@plt+0x1496dc> │ │ │ │ @@ -337320,28 +337320,28 @@ │ │ │ │ str r1, [r3] │ │ │ │ beq 1564e4 <__cxa_atexit@plt+0x1496c4> │ │ │ │ ldr r3, [pc, #64] @ 156504 <__cxa_atexit@plt+0x1496e4> │ │ │ │ cmp r2, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r7, r3, #129 @ 0x81 │ │ │ │ addeq r7, r3, #137 @ 0x89 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - movweq r0, #52108 @ 0xcb8c │ │ │ │ + movweq pc, #48028 @ 0xbb9c @ │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - movweq r0, #52076 @ 0xcb6c │ │ │ │ + movweq pc, #47996 @ 0xbb7c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 15654c <__cxa_atexit@plt+0x14972c> │ │ │ │ ldr r7, [r7, #27] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -337352,27 +337352,27 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #129 @ 0x81 │ │ │ │ addeq r7, r2, #137 @ 0x89 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movweq r0, #51968 @ 0xcb00 │ │ │ │ + movweq pc, #47888 @ 0xbb10 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #28] @ 156580 <__cxa_atexit@plt+0x149760> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r2, #129 @ 0x81 │ │ │ │ addeq r3, r2, #137 @ 0x89 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - movweq r0, #51912 @ 0xcac8 │ │ │ │ + movweq pc, #47832 @ 0xbad8 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15660c <__cxa_atexit@plt+0x1497ec> │ │ │ │ ldr r1, [pc, #116] @ 156614 <__cxa_atexit@plt+0x1497f4> │ │ │ │ ldr r2, [pc, #116] @ 156618 <__cxa_atexit@plt+0x1497f8> │ │ │ │ @@ -337391,28 +337391,28 @@ │ │ │ │ str r1, [r3] │ │ │ │ beq 156600 <__cxa_atexit@plt+0x1497e0> │ │ │ │ ldr r3, [pc, #64] @ 156620 <__cxa_atexit@plt+0x149800> │ │ │ │ cmp r2, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r7, r3, #129 @ 0x81 │ │ │ │ addeq r7, r3, #137 @ 0x89 │ │ │ │ - b 3fbf18 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + b 3dc170 <__cxa_atexit@plt+0x3cf350> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - movweq r0, #51824 @ 0xca70 │ │ │ │ + movweq pc, #47744 @ 0xba80 @ │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - movweq r0, #51792 @ 0xca50 │ │ │ │ + movweq pc, #47712 @ 0xba60 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 156668 <__cxa_atexit@plt+0x149848> │ │ │ │ ldr r7, [r7, #31] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -337423,27 +337423,27 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #129 @ 0x81 │ │ │ │ addeq r7, r2, #137 @ 0x89 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movweq r0, #51684 @ 0xc9e4 │ │ │ │ + movweq pc, #47604 @ 0xb9f4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #28] @ 15669c <__cxa_atexit@plt+0x14987c> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r2, #129 @ 0x81 │ │ │ │ addeq r3, r2, #137 @ 0x89 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - movweq r0, #51628 @ 0xc9ac │ │ │ │ + movweq pc, #47548 @ 0xb9bc @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub ip, r5, #12 │ │ │ │ mov r1, r8 │ │ │ │ cmp fp, ip │ │ │ │ bhi 156840 <__cxa_atexit@plt+0x149a20> │ │ │ │ @@ -337550,24 +337550,24 @@ │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, lr │ │ │ │ mov r8, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff6e8 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - movweq r0, #51516 @ 0xc93c │ │ │ │ - movweq r0, #51428 @ 0xc8e4 │ │ │ │ + movweq pc, #47436 @ 0xb94c @ │ │ │ │ + movweq pc, #47348 @ 0xb8f4 @ │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - movweq r0, #51456 @ 0xc900 │ │ │ │ + movweq pc, #47376 @ 0xb910 @ │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ @ instruction: 0xfffffa6c │ │ │ │ @ instruction: 0xfffff93c │ │ │ │ @ instruction: 0xfffff7f8 │ │ │ │ @ instruction: 0xfffff6d8 │ │ │ │ - movweq r0, #51188 @ 0xc7f4 │ │ │ │ + movweq pc, #47108 @ 0xb804 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1568c8 <__cxa_atexit@plt+0x149aa8> │ │ │ │ ldr r2, [pc, #40] @ 1568d8 <__cxa_atexit@plt+0x149ab8> │ │ │ │ @@ -337579,17 +337579,17 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 14cea8 <__cxa_atexit@plt+0x140088> │ │ │ │ ldr r7, [pc, #16] @ 1568e0 <__cxa_atexit@plt+0x149ac0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r7, fp, #196, 26 @ 0x3100 │ │ │ │ - rsceq r7, fp, #80, 28 @ 0x500 │ │ │ │ - rsceq r7, fp, #40, 28 @ 0x280 │ │ │ │ + rsceq r6, fp, #196, 26 @ 0x3100 │ │ │ │ + rsceq r6, fp, #80, 28 @ 0x500 │ │ │ │ + rsceq r6, fp, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 156918 <__cxa_atexit@plt+0x149af8> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [pc, #40] @ 156930 <__cxa_atexit@plt+0x149b10> │ │ │ │ @@ -337601,15 +337601,15 @@ │ │ │ │ ldr r3, [pc, #12] @ 15692c <__cxa_atexit@plt+0x149b0c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r7, fp, #216, 26 @ 0x3600 │ │ │ │ + rsceq r6, fp, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 156970 <__cxa_atexit@plt+0x149b50> │ │ │ │ ldr r2, [pc, #40] @ 156974 <__cxa_atexit@plt+0x149b54> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -337617,17 +337617,17 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmda r5, {r1, r3, r7} │ │ │ │ ldr r3, [pc, #16] @ 156978 <__cxa_atexit@plt+0x149b58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ b 149f50 <__cxa_atexit@plt+0x13d130> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - movweq r0, #52444 @ 0xccdc │ │ │ │ - movweq r0, #50872 @ 0xc6b8 │ │ │ │ - rsceq r7, fp, #128, 26 @ 0x2000 │ │ │ │ + movweq pc, #48364 @ 0xbcec @ │ │ │ │ + movweq pc, #46792 @ 0xb6c8 @ │ │ │ │ + rsceq r6, fp, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1569ac <__cxa_atexit@plt+0x149b8c> │ │ │ │ ldr r3, [pc, #40] @ 1569c4 <__cxa_atexit@plt+0x149ba4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -337660,41 +337660,41 @@ │ │ │ │ add r8, r3, #8 │ │ │ │ str r2, [r3, #20] │ │ │ │ stm r8, {r1, r7, lr} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ - movweq r0, #50824 @ 0xc688 │ │ │ │ - rsceq r7, fp, #192, 24 @ 0xc000 │ │ │ │ + movweq pc, #46744 @ 0xb698 @ │ │ │ │ + rsceq r6, fp, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 156a58 <__cxa_atexit@plt+0x149c38> │ │ │ │ ldr r9, [pc, #24] @ 156a5c <__cxa_atexit@plt+0x149c3c> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r7, fp, #236, 18 @ 0x3b0000 │ │ │ │ - rsceq r7, fp, #124, 24 @ 0x7c00 │ │ │ │ + rsceq r6, fp, #236, 18 @ 0x3b0000 │ │ │ │ + rsceq r6, fp, #124, 24 @ 0x7c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 156a84 <__cxa_atexit@plt+0x149c64> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 149e50 <__cxa_atexit@plt+0x13d030> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r7, fp, #84, 24 @ 0x5400 │ │ │ │ + rsceq r6, fp, #84, 24 @ 0x5400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ and r1, r3, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -337733,22 +337733,22 @@ │ │ │ │ b 156b34 <__cxa_atexit@plt+0x149d14> │ │ │ │ ldr r7, [pc, #20] @ 156b48 <__cxa_atexit@plt+0x149d28> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xffffdf14 │ │ │ │ andeq r1, r0, r4, lsr #18 │ │ │ │ @ instruction: 0xffffe840 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - rsceq r7, fp, #124, 22 @ 0x1f000 │ │ │ │ + rsceq r6, fp, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 156bac <__cxa_atexit@plt+0x149d8c> │ │ │ │ @@ -337764,32 +337764,32 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r3, [pc, #24] @ 156bcc <__cxa_atexit@plt+0x149dac> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe77c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - rsceq r7, fp, #12, 22 @ 0x3000 │ │ │ │ + rsceq r6, fp, #12, 22 @ 0x3000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 156bfc <__cxa_atexit@plt+0x149ddc> │ │ │ │ ldr r9, [pc, #24] @ 156c00 <__cxa_atexit@plt+0x149de0> │ │ │ │ ldr sl, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r7, fp, #208, 16 @ 0xd00000 │ │ │ │ - rsceq r7, fp, #200, 20 @ 0xc8000 │ │ │ │ + rsceq r6, fp, #208, 16 @ 0xd00000 │ │ │ │ + rsceq r6, fp, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 156c70 <__cxa_atexit@plt+0x149e50> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -337820,20 +337820,20 @@ │ │ │ │ b 156d38 <__cxa_atexit@plt+0x149f18> │ │ │ │ ldr r6, [pc, #20] @ 156ca4 <__cxa_atexit@plt+0x149e84> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movweq r0, #50108 @ 0xc3bc │ │ │ │ + movweq pc, #46028 @ 0xb3cc @ │ │ │ │ @ instruction: 0xfffff08c │ │ │ │ - movweq r0, #50228 @ 0xc434 │ │ │ │ - rsceq r7, fp, #24, 20 @ 0x18000 │ │ │ │ + movweq pc, #46148 @ 0xb444 @ │ │ │ │ + rsceq r6, fp, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 156d14 <__cxa_atexit@plt+0x149ef4> │ │ │ │ @@ -337854,17 +337854,17 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ b 156d38 <__cxa_atexit@plt+0x149f18> │ │ │ │ ldr r3, [pc, #24] @ 156d34 <__cxa_atexit@plt+0x149f14> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffefe4 │ │ │ │ - movweq r0, #50060 @ 0xc38c │ │ │ │ + movweq pc, #45980 @ 0xb39c @ │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ ldr r3, [r5] │ │ │ │ mov fp, r8 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 156d68 <__cxa_atexit@plt+0x149f48> │ │ │ │ ldr r3, [r3, #2] │ │ │ │ @@ -337907,22 +337907,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 156e0c <__cxa_atexit@plt+0x149fec> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffef2c │ │ │ │ - movweq r0, #49900 @ 0xc2ec │ │ │ │ + movweq pc, #45820 @ 0xb2fc @ │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - movweq r0, #49760 @ 0xc260 │ │ │ │ - rsceq r7, fp, #180, 16 @ 0xb40000 │ │ │ │ + movweq pc, #45680 @ 0xb270 @ │ │ │ │ + rsceq r6, fp, #180, 16 @ 0xb40000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 156ea0 <__cxa_atexit@plt+0x14a080> │ │ │ │ @@ -337953,34 +337953,34 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 156ec4 <__cxa_atexit@plt+0x14a0a4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffee70 │ │ │ │ - movweq r0, #49712 @ 0xc230 │ │ │ │ + movweq pc, #45632 @ 0xb240 @ │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - movweq r0, #49572 @ 0xc1a4 │ │ │ │ - rsceq r7, fp, #0, 16 │ │ │ │ + movweq pc, #45492 @ 0xb1b4 @ │ │ │ │ + rsceq r6, fp, #0, 16 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 156ef8 <__cxa_atexit@plt+0x14a0d8> │ │ │ │ ldr r9, [pc, #24] @ 156efc <__cxa_atexit@plt+0x14a0dc> │ │ │ │ ldr sl, [r5, #24] │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r7, fp, #92, 12 @ 0x5c00000 │ │ │ │ - rsceq r7, fp, #188, 14 @ 0x2f00000 │ │ │ │ + rsceq r6, fp, #92, 12 @ 0x5c00000 │ │ │ │ + rsceq r6, fp, #188, 14 @ 0x2f00000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 156f6c <__cxa_atexit@plt+0x14a14c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -338011,20 +338011,20 @@ │ │ │ │ b 157034 <__cxa_atexit@plt+0x14a214> │ │ │ │ ldr r6, [pc, #20] @ 156fa0 <__cxa_atexit@plt+0x14a180> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movweq r0, #49344 @ 0xc0c0 │ │ │ │ + movweq pc, #45264 @ 0xb0d0 @ │ │ │ │ @ instruction: 0xffffec80 │ │ │ │ - movweq r0, #49464 @ 0xc138 │ │ │ │ - rsceq r7, fp, #12, 14 @ 0x300000 │ │ │ │ + movweq pc, #45384 @ 0xb148 @ │ │ │ │ + rsceq r6, fp, #12, 14 @ 0x300000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 157010 <__cxa_atexit@plt+0x14a1f0> │ │ │ │ @@ -338045,17 +338045,17 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ b 157034 <__cxa_atexit@plt+0x14a214> │ │ │ │ ldr r3, [pc, #24] @ 157030 <__cxa_atexit@plt+0x14a210> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffebd8 │ │ │ │ - movweq r0, #49296 @ 0xc090 │ │ │ │ + movweq pc, #45216 @ 0xb0a0 @ │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ ldr r3, [r5] │ │ │ │ mov fp, r8 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 157064 <__cxa_atexit@plt+0x14a244> │ │ │ │ ldr r3, [r3, #2] │ │ │ │ @@ -338098,22 +338098,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 157108 <__cxa_atexit@plt+0x14a2e8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffeb20 │ │ │ │ - movweq pc, #49136 @ 0xbff0 @ │ │ │ │ + movweq pc, #45056 @ 0xb000 @ │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - movweq pc, #48996 @ 0xbf64 @ │ │ │ │ - rsceq r7, fp, #168, 10 @ 0x2a000000 │ │ │ │ + movweq lr, #49012 @ 0xbf74 │ │ │ │ + rsceq r6, fp, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15719c <__cxa_atexit@plt+0x14a37c> │ │ │ │ @@ -338144,34 +338144,34 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 1571c0 <__cxa_atexit@plt+0x14a3a0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffea64 │ │ │ │ - movweq pc, #48948 @ 0xbf34 @ │ │ │ │ + movweq lr, #48964 @ 0xbf44 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - movweq pc, #48808 @ 0xbea8 @ │ │ │ │ - rsceq r7, fp, #244, 8 @ 0xf4000000 │ │ │ │ + movweq lr, #48824 @ 0xbeb8 │ │ │ │ + rsceq r6, fp, #244, 8 @ 0xf4000000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1571f4 <__cxa_atexit@plt+0x14a3d4> │ │ │ │ ldr r9, [pc, #24] @ 1571f8 <__cxa_atexit@plt+0x14a3d8> │ │ │ │ ldr sl, [r5, #28] │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r7, fp, #148, 6 @ 0x50000002 │ │ │ │ - rsceq r7, fp, #176, 8 @ 0xb0000000 │ │ │ │ + rsceq r6, fp, #148, 6 @ 0x50000002 │ │ │ │ + rsceq r6, fp, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 157268 <__cxa_atexit@plt+0x14a448> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -338202,20 +338202,20 @@ │ │ │ │ b 157330 <__cxa_atexit@plt+0x14a510> │ │ │ │ ldr r6, [pc, #20] @ 15729c <__cxa_atexit@plt+0x14a47c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movweq pc, #48580 @ 0xbdc4 @ │ │ │ │ + movweq lr, #48596 @ 0xbdd4 │ │ │ │ @ instruction: 0xffffe874 │ │ │ │ - movweq pc, #48700 @ 0xbe3c @ │ │ │ │ - rsceq r7, fp, #0, 8 │ │ │ │ + movweq lr, #48716 @ 0xbe4c │ │ │ │ + rsceq r6, fp, #0, 8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15730c <__cxa_atexit@plt+0x14a4ec> │ │ │ │ @@ -338236,17 +338236,17 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ b 157330 <__cxa_atexit@plt+0x14a510> │ │ │ │ ldr r3, [pc, #24] @ 15732c <__cxa_atexit@plt+0x14a50c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe7cc │ │ │ │ - movweq pc, #48532 @ 0xbd94 @ │ │ │ │ + movweq lr, #48548 @ 0xbda4 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ ldr r3, [r5] │ │ │ │ mov fp, r8 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 157360 <__cxa_atexit@plt+0x14a540> │ │ │ │ ldr r3, [r3, #2] │ │ │ │ @@ -338289,22 +338289,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 157404 <__cxa_atexit@plt+0x14a5e4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe714 │ │ │ │ - movweq pc, #48372 @ 0xbcf4 @ │ │ │ │ + movweq lr, #48388 @ 0xbd04 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - movweq pc, #48232 @ 0xbc68 @ │ │ │ │ - rsceq r7, fp, #156, 4 @ 0xc0000009 │ │ │ │ + movweq lr, #48248 @ 0xbc78 │ │ │ │ + rsceq r6, fp, #156, 4 @ 0xc0000009 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 157498 <__cxa_atexit@plt+0x14a678> │ │ │ │ @@ -338335,34 +338335,34 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 1574bc <__cxa_atexit@plt+0x14a69c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe658 │ │ │ │ - movweq pc, #48184 @ 0xbc38 @ │ │ │ │ + movweq lr, #48200 @ 0xbc48 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - movweq pc, #48044 @ 0xbbac @ │ │ │ │ - rsceq r7, fp, #232, 2 @ 0x3a │ │ │ │ + movweq lr, #48060 @ 0xbbbc │ │ │ │ + rsceq r6, fp, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1574f0 <__cxa_atexit@plt+0x14a6d0> │ │ │ │ ldr r9, [pc, #24] @ 1574f4 <__cxa_atexit@plt+0x14a6d4> │ │ │ │ ldr sl, [r5, #32] │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r7, fp, #204 @ 0xcc │ │ │ │ - rsceq r7, fp, #164, 2 @ 0x29 │ │ │ │ + rsceq r6, fp, #204 @ 0xcc │ │ │ │ + rsceq r6, fp, #164, 2 @ 0x29 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 157564 <__cxa_atexit@plt+0x14a744> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -338393,20 +338393,20 @@ │ │ │ │ b 15762c <__cxa_atexit@plt+0x14a80c> │ │ │ │ ldr r6, [pc, #20] @ 157598 <__cxa_atexit@plt+0x14a778> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movweq pc, #47816 @ 0xbac8 @ │ │ │ │ + movweq lr, #47832 @ 0xbad8 │ │ │ │ @ instruction: 0xffffe468 │ │ │ │ - movweq pc, #47936 @ 0xbb40 @ │ │ │ │ - rsceq r7, fp, #244 @ 0xf4 │ │ │ │ + movweq lr, #47952 @ 0xbb50 │ │ │ │ + rsceq r6, fp, #244 @ 0xf4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 157608 <__cxa_atexit@plt+0x14a7e8> │ │ │ │ @@ -338427,17 +338427,17 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ b 15762c <__cxa_atexit@plt+0x14a80c> │ │ │ │ ldr r3, [pc, #24] @ 157628 <__cxa_atexit@plt+0x14a808> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe3c0 │ │ │ │ - movweq pc, #47768 @ 0xba98 @ │ │ │ │ + movweq lr, #47784 @ 0xbaa8 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ ldr r3, [r5] │ │ │ │ mov fp, r8 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 15765c <__cxa_atexit@plt+0x14a83c> │ │ │ │ ldr r3, [r3, #2] │ │ │ │ @@ -338480,22 +338480,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 157700 <__cxa_atexit@plt+0x14a8e0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe308 │ │ │ │ - movweq pc, #47608 @ 0xb9f8 @ │ │ │ │ + movweq lr, #47624 @ 0xba08 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - movweq pc, #47468 @ 0xb96c @ │ │ │ │ - rsceq r6, fp, #144, 30 @ 0x240 │ │ │ │ + movweq lr, #47484 @ 0xb97c │ │ │ │ + rsceq r5, fp, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 157794 <__cxa_atexit@plt+0x14a974> │ │ │ │ @@ -338526,34 +338526,34 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 1577b8 <__cxa_atexit@plt+0x14a998> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffe24c │ │ │ │ - movweq pc, #47420 @ 0xb93c @ │ │ │ │ + movweq lr, #47436 @ 0xb94c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - movweq pc, #47280 @ 0xb8b0 @ │ │ │ │ - rsceq r6, fp, #220, 28 @ 0xdc0 │ │ │ │ + movweq lr, #47296 @ 0xb8c0 │ │ │ │ + rsceq r5, fp, #220, 28 @ 0xdc0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1577ec <__cxa_atexit@plt+0x14a9cc> │ │ │ │ ldr r9, [pc, #24] @ 1577f0 <__cxa_atexit@plt+0x14a9d0> │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r6, fp, #4, 28 @ 0x40 │ │ │ │ - rsceq r6, fp, #152, 28 @ 0x980 │ │ │ │ + rsceq r5, fp, #4, 28 @ 0x40 │ │ │ │ + rsceq r5, fp, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 157860 <__cxa_atexit@plt+0x14aa40> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -338584,20 +338584,20 @@ │ │ │ │ b 157928 <__cxa_atexit@plt+0x14ab08> │ │ │ │ ldr r6, [pc, #20] @ 157894 <__cxa_atexit@plt+0x14aa74> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movweq pc, #47052 @ 0xb7cc @ │ │ │ │ + movweq lr, #47068 @ 0xb7dc │ │ │ │ @ instruction: 0xffffe05c │ │ │ │ - movweq pc, #47172 @ 0xb844 @ │ │ │ │ - rsceq r6, fp, #232, 26 @ 0x3a00 │ │ │ │ + movweq lr, #47188 @ 0xb854 │ │ │ │ + rsceq r5, fp, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 157904 <__cxa_atexit@plt+0x14aae4> │ │ │ │ @@ -338618,17 +338618,17 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ b 157928 <__cxa_atexit@plt+0x14ab08> │ │ │ │ ldr r3, [pc, #24] @ 157924 <__cxa_atexit@plt+0x14ab04> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffdfb4 │ │ │ │ - movweq pc, #47004 @ 0xb79c @ │ │ │ │ + movweq lr, #47020 @ 0xb7ac │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ ldr r3, [r5] │ │ │ │ mov fp, r8 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 157958 <__cxa_atexit@plt+0x14ab38> │ │ │ │ ldr r3, [r3, #2] │ │ │ │ @@ -338671,22 +338671,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 1579fc <__cxa_atexit@plt+0x14abdc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffdefc │ │ │ │ - movweq pc, #46844 @ 0xb6fc @ │ │ │ │ + movweq lr, #46860 @ 0xb70c │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - movweq pc, #46704 @ 0xb670 @ │ │ │ │ - rsceq r6, fp, #132, 24 @ 0x8400 │ │ │ │ + movweq lr, #46720 @ 0xb680 │ │ │ │ + rsceq r5, fp, #132, 24 @ 0x8400 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 157a90 <__cxa_atexit@plt+0x14ac70> │ │ │ │ @@ -338717,34 +338717,34 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 157ab4 <__cxa_atexit@plt+0x14ac94> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffde40 │ │ │ │ - movweq pc, #46656 @ 0xb640 @ │ │ │ │ + movweq lr, #46672 @ 0xb650 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - movweq pc, #46516 @ 0xb5b4 @ │ │ │ │ - rsceq r6, fp, #208, 22 @ 0x34000 │ │ │ │ + movweq lr, #46532 @ 0xb5c4 │ │ │ │ + rsceq r5, fp, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 157ae8 <__cxa_atexit@plt+0x14acc8> │ │ │ │ ldr r9, [pc, #24] @ 157aec <__cxa_atexit@plt+0x14accc> │ │ │ │ ldr sl, [r5, #40] @ 0x28 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r6, fp, #60, 22 @ 0xf000 │ │ │ │ - rsceq r6, fp, #104, 22 @ 0x1a000 │ │ │ │ + rsceq r5, fp, #60, 22 @ 0xf000 │ │ │ │ + rsceq r5, fp, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 157b5c <__cxa_atexit@plt+0x14ad3c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -338775,20 +338775,20 @@ │ │ │ │ b 157c24 <__cxa_atexit@plt+0x14ae04> │ │ │ │ ldr r6, [pc, #20] @ 157b90 <__cxa_atexit@plt+0x14ad70> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movweq pc, #46288 @ 0xb4d0 @ │ │ │ │ + movweq lr, #46304 @ 0xb4e0 │ │ │ │ @ instruction: 0xffffdc50 │ │ │ │ - movweq pc, #46408 @ 0xb548 @ │ │ │ │ - rsceq r6, fp, #184, 20 @ 0xb8000 │ │ │ │ + movweq lr, #46424 @ 0xb558 │ │ │ │ + rsceq r5, fp, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 157c00 <__cxa_atexit@plt+0x14ade0> │ │ │ │ @@ -338809,17 +338809,17 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ b 157c24 <__cxa_atexit@plt+0x14ae04> │ │ │ │ ldr r3, [pc, #24] @ 157c20 <__cxa_atexit@plt+0x14ae00> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffdba8 │ │ │ │ - movweq pc, #46240 @ 0xb4a0 @ │ │ │ │ + movweq lr, #46256 @ 0xb4b0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ ldr r3, [r5] │ │ │ │ mov fp, r8 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 157c54 <__cxa_atexit@plt+0x14ae34> │ │ │ │ ldr r2, [pc, #188] @ 157cfc <__cxa_atexit@plt+0x14aedc> │ │ │ │ @@ -338862,22 +338862,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 157cf8 <__cxa_atexit@plt+0x14aed8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffdaf0 │ │ │ │ - movweq pc, #46080 @ 0xb400 @ │ │ │ │ + movweq lr, #46096 @ 0xb410 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - movweq pc, #45940 @ 0xb374 @ │ │ │ │ - rsceq r6, fp, #84, 18 @ 0x150000 │ │ │ │ + movweq lr, #45956 @ 0xb384 │ │ │ │ + rsceq r5, fp, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 157d8c <__cxa_atexit@plt+0x14af6c> │ │ │ │ @@ -338908,33 +338908,33 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 157db0 <__cxa_atexit@plt+0x14af90> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffda34 │ │ │ │ - movweq pc, #45892 @ 0xb344 @ │ │ │ │ + movweq lr, #45908 @ 0xb354 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - movweq pc, #45752 @ 0xb2b8 @ │ │ │ │ - rsceq r6, fp, #160, 16 @ 0xa00000 │ │ │ │ + movweq lr, #45768 @ 0xb2c8 │ │ │ │ + rsceq r5, fp, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 157de4 <__cxa_atexit@plt+0x14afc4> │ │ │ │ ldr r9, [pc, #24] @ 157de8 <__cxa_atexit@plt+0x14afc8> │ │ │ │ ldr sl, [r5, #40] @ 0x28 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r6, fp, #116, 16 @ 0x740000 │ │ │ │ + rsceq r5, fp, #116, 16 @ 0x740000 │ │ │ │ andeq r4, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #4 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 157e6c <__cxa_atexit@plt+0x14b04c> │ │ │ │ @@ -338977,18 +338977,18 @@ │ │ │ │ ldr r6, [pc, #36] @ 157ec4 <__cxa_atexit@plt+0x14b0a4> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq pc, #45508 @ 0xb1c4 @ │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq lr, #45524 @ 0xb1d4 │ │ │ │ @ instruction: 0xffffd83c │ │ │ │ - movweq pc, #45636 @ 0xb244 @ │ │ │ │ + movweq lr, #45652 @ 0xb254 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r4, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -339018,17 +339018,17 @@ │ │ │ │ mov r7, fp │ │ │ │ b 158140 <__cxa_atexit@plt+0x14b320> │ │ │ │ ldr r3, [pc, #24] @ 157f64 <__cxa_atexit@plt+0x14b144> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffd768 │ │ │ │ - movweq pc, #45432 @ 0xb178 @ │ │ │ │ + movweq lr, #45448 @ 0xb188 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #116 @ 0x74 │ │ │ │ cmp r3, r2 │ │ │ │ bcc 1580c4 <__cxa_atexit@plt+0x14b2a4> │ │ │ │ @@ -339115,30 +339115,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #88] @ 158124 <__cxa_atexit@plt+0x14b304> │ │ │ │ mov r3, #116 @ 0x74 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r6, [pc, #56] @ 158120 <__cxa_atexit@plt+0x14b300> │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq pc, #45196 @ 0xb08c @ │ │ │ │ - movweq pc, #45228 @ 0xb0ac @ │ │ │ │ - movweq pc, #45180 @ 0xb07c @ │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq lr, #45212 @ 0xb09c │ │ │ │ + movweq lr, #45244 @ 0xb0bc │ │ │ │ + movweq lr, #45196 @ 0xb08c │ │ │ │ @ instruction: 0xffffd520 │ │ │ │ - movweq lr, #49036 @ 0xbf8c │ │ │ │ + movweq sp, #49052 @ 0xbf9c │ │ │ │ @ instruction: 0xffffd358 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r4, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -339242,31 +339242,31 @@ │ │ │ │ ldr r7, [pc, #96] @ 158324 <__cxa_atexit@plt+0x14b504> │ │ │ │ mov r6, #124 @ 0x7c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r6, [pc, #60] @ 158320 <__cxa_atexit@plt+0x14b500> │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r5, #20 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ add r6, pc, r6 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r5, [sp] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffd2f4 │ │ │ │ - movweq lr, #48812 @ 0xbeac │ │ │ │ - movweq lr, #48832 @ 0xbec0 │ │ │ │ + movweq sp, #48828 @ 0xbebc │ │ │ │ + movweq sp, #48848 @ 0xbed0 │ │ │ │ @ instruction: 0xffffd25c │ │ │ │ - movweq lr, #48696 @ 0xbe38 │ │ │ │ - movweq lr, #48532 @ 0xbd94 │ │ │ │ + movweq sp, #48712 @ 0xbe48 │ │ │ │ + movweq sp, #48548 @ 0xbda4 │ │ │ │ @ instruction: 0xffffd160 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r4, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -339296,19 +339296,19 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1583bc <__cxa_atexit@plt+0x14b59c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffd06c │ │ │ │ - movweq lr, #48388 @ 0xbd04 │ │ │ │ + movweq sp, #48404 @ 0xbd14 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - rsceq r6, fp, #28, 6 @ 0x70000000 │ │ │ │ + rsceq r5, fp, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 158408 <__cxa_atexit@plt+0x14b5e8> │ │ │ │ @@ -339323,32 +339323,32 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r3, [pc, #24] @ 158428 <__cxa_atexit@plt+0x14b608> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffc62c │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - rsceq r6, fp, #176, 4 │ │ │ │ + rsceq r5, fp, #176, 4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 158458 <__cxa_atexit@plt+0x14b638> │ │ │ │ ldr r9, [pc, #24] @ 15845c <__cxa_atexit@plt+0x14b63c> │ │ │ │ ldr sl, [r5, #16] │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r6, fp, #116 @ 0x74 │ │ │ │ - rsceq r6, fp, #108, 4 @ 0xc0000006 │ │ │ │ + rsceq r5, fp, #116 @ 0x74 │ │ │ │ + rsceq r5, fp, #108, 4 @ 0xc0000006 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1584cc <__cxa_atexit@plt+0x14b6ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -339379,20 +339379,20 @@ │ │ │ │ b 158594 <__cxa_atexit@plt+0x14b774> │ │ │ │ ldr r6, [pc, #20] @ 158500 <__cxa_atexit@plt+0x14b6e0> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movweq lr, #47968 @ 0xbb60 │ │ │ │ + movweq sp, #47984 @ 0xbb70 │ │ │ │ @ instruction: 0xffffcd78 │ │ │ │ - movweq lr, #48088 @ 0xbbd8 │ │ │ │ - rsceq r6, fp, #188, 2 @ 0x2f │ │ │ │ + movweq sp, #48104 @ 0xbbe8 │ │ │ │ + rsceq r5, fp, #188, 2 @ 0x2f │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 158570 <__cxa_atexit@plt+0x14b750> │ │ │ │ @@ -339413,17 +339413,17 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ b 158594 <__cxa_atexit@plt+0x14b774> │ │ │ │ ldr r3, [pc, #24] @ 158590 <__cxa_atexit@plt+0x14b770> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffccd0 │ │ │ │ - movweq lr, #47920 @ 0xbb30 │ │ │ │ + movweq sp, #47936 @ 0xbb40 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ ldr r3, [r5] │ │ │ │ mov fp, r8 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 1585c4 <__cxa_atexit@plt+0x14b7a4> │ │ │ │ ldr r3, [r3, #2] │ │ │ │ @@ -339466,22 +339466,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 158668 <__cxa_atexit@plt+0x14b848> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffcc18 │ │ │ │ - movweq lr, #47760 @ 0xba90 │ │ │ │ + movweq sp, #47776 @ 0xbaa0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - movweq lr, #47620 @ 0xba04 │ │ │ │ - rsceq r6, fp, #88 @ 0x58 │ │ │ │ + movweq sp, #47636 @ 0xba14 │ │ │ │ + rsceq r5, fp, #88 @ 0x58 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1586fc <__cxa_atexit@plt+0x14b8dc> │ │ │ │ @@ -339512,34 +339512,34 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 158720 <__cxa_atexit@plt+0x14b900> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffcb5c │ │ │ │ - movweq lr, #47572 @ 0xb9d4 │ │ │ │ + movweq sp, #47588 @ 0xb9e4 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - movweq lr, #47432 @ 0xb948 │ │ │ │ - rsceq r5, fp, #164, 30 @ 0x290 │ │ │ │ + movweq sp, #47448 @ 0xb958 │ │ │ │ + rsceq r4, fp, #164, 30 @ 0x290 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 158754 <__cxa_atexit@plt+0x14b934> │ │ │ │ ldr r9, [pc, #24] @ 158758 <__cxa_atexit@plt+0x14b938> │ │ │ │ ldr sl, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r5, fp, #0, 28 │ │ │ │ - rsceq r5, fp, #96, 30 @ 0x180 │ │ │ │ + rsceq r4, fp, #0, 28 │ │ │ │ + rsceq r4, fp, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1587c8 <__cxa_atexit@plt+0x14b9a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -339570,20 +339570,20 @@ │ │ │ │ b 158890 <__cxa_atexit@plt+0x14ba70> │ │ │ │ ldr r6, [pc, #20] @ 1587fc <__cxa_atexit@plt+0x14b9dc> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movweq lr, #47204 @ 0xb864 │ │ │ │ + movweq sp, #47220 @ 0xb874 │ │ │ │ @ instruction: 0xffffc96c │ │ │ │ - movweq lr, #47324 @ 0xb8dc │ │ │ │ - rsceq r5, fp, #176, 28 @ 0xb00 │ │ │ │ + movweq sp, #47340 @ 0xb8ec │ │ │ │ + rsceq r4, fp, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15886c <__cxa_atexit@plt+0x14ba4c> │ │ │ │ @@ -339604,17 +339604,17 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ b 158890 <__cxa_atexit@plt+0x14ba70> │ │ │ │ ldr r3, [pc, #24] @ 15888c <__cxa_atexit@plt+0x14ba6c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffc8c4 │ │ │ │ - movweq lr, #47156 @ 0xb834 │ │ │ │ + movweq sp, #47172 @ 0xb844 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ ldr r3, [r5] │ │ │ │ mov fp, r8 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 1588c0 <__cxa_atexit@plt+0x14baa0> │ │ │ │ ldr r3, [r3, #2] │ │ │ │ @@ -339657,22 +339657,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 158964 <__cxa_atexit@plt+0x14bb44> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffc80c │ │ │ │ - movweq lr, #46996 @ 0xb794 │ │ │ │ + movweq sp, #47012 @ 0xb7a4 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - movweq lr, #46856 @ 0xb708 │ │ │ │ - rsceq r5, fp, #76, 26 @ 0x1300 │ │ │ │ + movweq sp, #46872 @ 0xb718 │ │ │ │ + rsceq r4, fp, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1589f8 <__cxa_atexit@plt+0x14bbd8> │ │ │ │ @@ -339703,34 +339703,34 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 158a1c <__cxa_atexit@plt+0x14bbfc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffc750 │ │ │ │ - movweq lr, #46808 @ 0xb6d8 │ │ │ │ + movweq sp, #46824 @ 0xb6e8 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - movweq lr, #46668 @ 0xb64c │ │ │ │ - rsceq r5, fp, #152, 24 @ 0x9800 │ │ │ │ + movweq sp, #46684 @ 0xb65c │ │ │ │ + rsceq r4, fp, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 158a50 <__cxa_atexit@plt+0x14bc30> │ │ │ │ ldr r9, [pc, #24] @ 158a54 <__cxa_atexit@plt+0x14bc34> │ │ │ │ ldr sl, [r5, #24] │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r5, fp, #56, 22 @ 0xe000 │ │ │ │ - rsceq r5, fp, #84, 24 @ 0x5400 │ │ │ │ + rsceq r4, fp, #56, 22 @ 0xe000 │ │ │ │ + rsceq r4, fp, #84, 24 @ 0x5400 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 158ac4 <__cxa_atexit@plt+0x14bca4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -339761,20 +339761,20 @@ │ │ │ │ b 158b8c <__cxa_atexit@plt+0x14bd6c> │ │ │ │ ldr r6, [pc, #20] @ 158af8 <__cxa_atexit@plt+0x14bcd8> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movweq lr, #46440 @ 0xb568 │ │ │ │ + movweq sp, #46456 @ 0xb578 │ │ │ │ @ instruction: 0xffffc560 │ │ │ │ - movweq lr, #46560 @ 0xb5e0 │ │ │ │ - rsceq r5, fp, #164, 22 @ 0x29000 │ │ │ │ + movweq sp, #46576 @ 0xb5f0 │ │ │ │ + rsceq r4, fp, #164, 22 @ 0x29000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 158b68 <__cxa_atexit@plt+0x14bd48> │ │ │ │ @@ -339795,17 +339795,17 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ b 158b8c <__cxa_atexit@plt+0x14bd6c> │ │ │ │ ldr r3, [pc, #24] @ 158b88 <__cxa_atexit@plt+0x14bd68> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffc4b8 │ │ │ │ - movweq lr, #46392 @ 0xb538 │ │ │ │ + movweq sp, #46408 @ 0xb548 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ ldr r3, [r5] │ │ │ │ mov fp, r8 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 158bbc <__cxa_atexit@plt+0x14bd9c> │ │ │ │ ldr r3, [r3, #2] │ │ │ │ @@ -339848,22 +339848,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 158c60 <__cxa_atexit@plt+0x14be40> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffc400 │ │ │ │ - movweq lr, #46232 @ 0xb498 │ │ │ │ + movweq sp, #46248 @ 0xb4a8 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - movweq lr, #46092 @ 0xb40c │ │ │ │ - rsceq r5, fp, #64, 20 @ 0x40000 │ │ │ │ + movweq sp, #46108 @ 0xb41c │ │ │ │ + rsceq r4, fp, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 158cf4 <__cxa_atexit@plt+0x14bed4> │ │ │ │ @@ -339894,34 +339894,34 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 158d18 <__cxa_atexit@plt+0x14bef8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffc344 │ │ │ │ - movweq lr, #46044 @ 0xb3dc │ │ │ │ + movweq sp, #46060 @ 0xb3ec │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - movweq lr, #45904 @ 0xb350 │ │ │ │ - rsceq r5, fp, #140, 18 @ 0x230000 │ │ │ │ + movweq sp, #45920 @ 0xb360 │ │ │ │ + rsceq r4, fp, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 158d4c <__cxa_atexit@plt+0x14bf2c> │ │ │ │ ldr r9, [pc, #24] @ 158d50 <__cxa_atexit@plt+0x14bf30> │ │ │ │ ldr sl, [r5, #28] │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r5, fp, #112, 16 @ 0x700000 │ │ │ │ - rsceq r5, fp, #72, 18 @ 0x120000 │ │ │ │ + rsceq r4, fp, #112, 16 @ 0x700000 │ │ │ │ + rsceq r4, fp, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 158dc0 <__cxa_atexit@plt+0x14bfa0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -339952,20 +339952,20 @@ │ │ │ │ b 158e88 <__cxa_atexit@plt+0x14c068> │ │ │ │ ldr r6, [pc, #20] @ 158df4 <__cxa_atexit@plt+0x14bfd4> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movweq lr, #45676 @ 0xb26c │ │ │ │ + movweq sp, #45692 @ 0xb27c │ │ │ │ @ instruction: 0xffffc154 │ │ │ │ - movweq lr, #45796 @ 0xb2e4 │ │ │ │ - rsceq r5, fp, #152, 16 @ 0x980000 │ │ │ │ + movweq sp, #45812 @ 0xb2f4 │ │ │ │ + rsceq r4, fp, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 158e64 <__cxa_atexit@plt+0x14c044> │ │ │ │ @@ -339986,17 +339986,17 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ b 158e88 <__cxa_atexit@plt+0x14c068> │ │ │ │ ldr r3, [pc, #24] @ 158e84 <__cxa_atexit@plt+0x14c064> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffc0ac │ │ │ │ - movweq lr, #45628 @ 0xb23c │ │ │ │ + movweq sp, #45644 @ 0xb24c │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ ldr r3, [r5] │ │ │ │ mov fp, r8 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 158eb8 <__cxa_atexit@plt+0x14c098> │ │ │ │ ldr r3, [r3, #2] │ │ │ │ @@ -340039,22 +340039,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 158f5c <__cxa_atexit@plt+0x14c13c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffbff4 │ │ │ │ - movweq lr, #45468 @ 0xb19c │ │ │ │ + movweq sp, #45484 @ 0xb1ac │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - movweq lr, #45328 @ 0xb110 │ │ │ │ - rsceq r5, fp, #52, 14 @ 0xd00000 │ │ │ │ + movweq sp, #45344 @ 0xb120 │ │ │ │ + rsceq r4, fp, #52, 14 @ 0xd00000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 158ff0 <__cxa_atexit@plt+0x14c1d0> │ │ │ │ @@ -340085,34 +340085,34 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 159014 <__cxa_atexit@plt+0x14c1f4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffbf38 │ │ │ │ - movweq lr, #45280 @ 0xb0e0 │ │ │ │ + movweq sp, #45296 @ 0xb0f0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - movweq lr, #45140 @ 0xb054 │ │ │ │ - rsceq r5, fp, #128, 12 @ 0x8000000 │ │ │ │ + movweq sp, #45156 @ 0xb064 │ │ │ │ + rsceq r4, fp, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 159048 <__cxa_atexit@plt+0x14c228> │ │ │ │ ldr r9, [pc, #24] @ 15904c <__cxa_atexit@plt+0x14c22c> │ │ │ │ ldr sl, [r5, #32] │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r5, fp, #168, 10 @ 0x2a000000 │ │ │ │ - rsceq r5, fp, #60, 12 @ 0x3c00000 │ │ │ │ + rsceq r4, fp, #168, 10 @ 0x2a000000 │ │ │ │ + rsceq r4, fp, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1590bc <__cxa_atexit@plt+0x14c29c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -340143,20 +340143,20 @@ │ │ │ │ b 159184 <__cxa_atexit@plt+0x14c364> │ │ │ │ ldr r6, [pc, #20] @ 1590f0 <__cxa_atexit@plt+0x14c2d0> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movweq sp, #49008 @ 0xbf70 │ │ │ │ + movweq ip, #49024 @ 0xbf80 │ │ │ │ @ instruction: 0xffffbd48 │ │ │ │ - movweq sp, #49128 @ 0xbfe8 │ │ │ │ - rsceq r5, fp, #140, 10 @ 0x23000000 │ │ │ │ + movweq ip, #49144 @ 0xbff8 │ │ │ │ + rsceq r4, fp, #140, 10 @ 0x23000000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 159160 <__cxa_atexit@plt+0x14c340> │ │ │ │ @@ -340177,17 +340177,17 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ b 159184 <__cxa_atexit@plt+0x14c364> │ │ │ │ ldr r3, [pc, #24] @ 159180 <__cxa_atexit@plt+0x14c360> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffbca0 │ │ │ │ - movweq sp, #48960 @ 0xbf40 │ │ │ │ + movweq ip, #48976 @ 0xbf50 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ ldr r3, [r5] │ │ │ │ mov fp, r8 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 1591b4 <__cxa_atexit@plt+0x14c394> │ │ │ │ ldr r3, [r3, #2] │ │ │ │ @@ -340230,22 +340230,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 159258 <__cxa_atexit@plt+0x14c438> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffbbe8 │ │ │ │ - movweq sp, #48800 @ 0xbea0 │ │ │ │ + movweq ip, #48816 @ 0xbeb0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - movweq sp, #48660 @ 0xbe14 │ │ │ │ - rsceq r5, fp, #40, 8 @ 0x28000000 │ │ │ │ + movweq ip, #48676 @ 0xbe24 │ │ │ │ + rsceq r4, fp, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1592ec <__cxa_atexit@plt+0x14c4cc> │ │ │ │ @@ -340276,34 +340276,34 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 159310 <__cxa_atexit@plt+0x14c4f0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffbb2c │ │ │ │ - movweq sp, #48612 @ 0xbde4 │ │ │ │ + movweq ip, #48628 @ 0xbdf4 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - movweq sp, #48472 @ 0xbd58 │ │ │ │ - rsceq r5, fp, #116, 6 @ 0xd0000001 │ │ │ │ + movweq ip, #48488 @ 0xbd68 │ │ │ │ + rsceq r4, fp, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 159344 <__cxa_atexit@plt+0x14c524> │ │ │ │ ldr r9, [pc, #24] @ 159348 <__cxa_atexit@plt+0x14c528> │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r5, fp, #224, 4 │ │ │ │ - rsceq r5, fp, #12, 6 @ 0x30000000 │ │ │ │ + rsceq r4, fp, #224, 4 │ │ │ │ + rsceq r4, fp, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1593b8 <__cxa_atexit@plt+0x14c598> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -340334,20 +340334,20 @@ │ │ │ │ b 159480 <__cxa_atexit@plt+0x14c660> │ │ │ │ ldr r6, [pc, #20] @ 1593ec <__cxa_atexit@plt+0x14c5cc> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movweq sp, #48244 @ 0xbc74 │ │ │ │ + movweq ip, #48260 @ 0xbc84 │ │ │ │ @ instruction: 0xffffb93c │ │ │ │ - movweq sp, #48364 @ 0xbcec │ │ │ │ - rsceq r5, fp, #92, 4 @ 0xc0000005 │ │ │ │ + movweq ip, #48380 @ 0xbcfc │ │ │ │ + rsceq r4, fp, #92, 4 @ 0xc0000005 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15945c <__cxa_atexit@plt+0x14c63c> │ │ │ │ @@ -340368,17 +340368,17 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ b 159480 <__cxa_atexit@plt+0x14c660> │ │ │ │ ldr r3, [pc, #24] @ 15947c <__cxa_atexit@plt+0x14c65c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffb894 │ │ │ │ - movweq sp, #48196 @ 0xbc44 │ │ │ │ + movweq ip, #48212 @ 0xbc54 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ ldr r3, [r5] │ │ │ │ mov fp, r8 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 1594b0 <__cxa_atexit@plt+0x14c690> │ │ │ │ ldr r2, [pc, #188] @ 159558 <__cxa_atexit@plt+0x14c738> │ │ │ │ @@ -340421,22 +340421,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 159554 <__cxa_atexit@plt+0x14c734> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffb7dc │ │ │ │ - movweq sp, #48036 @ 0xbba4 │ │ │ │ + movweq ip, #48052 @ 0xbbb4 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - movweq sp, #47896 @ 0xbb18 │ │ │ │ - rsceq r5, fp, #248 @ 0xf8 │ │ │ │ + movweq ip, #47912 @ 0xbb28 │ │ │ │ + rsceq r4, fp, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1595e8 <__cxa_atexit@plt+0x14c7c8> │ │ │ │ @@ -340467,33 +340467,33 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 15960c <__cxa_atexit@plt+0x14c7ec> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffb720 │ │ │ │ - movweq sp, #47848 @ 0xbae8 │ │ │ │ + movweq ip, #47864 @ 0xbaf8 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - movweq sp, #47708 @ 0xba5c │ │ │ │ - rsceq r5, fp, #68 @ 0x44 │ │ │ │ + movweq ip, #47724 @ 0xba6c │ │ │ │ + rsceq r4, fp, #68 @ 0x44 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 159640 <__cxa_atexit@plt+0x14c820> │ │ │ │ ldr r9, [pc, #24] @ 159644 <__cxa_atexit@plt+0x14c824> │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r5, fp, #24 │ │ │ │ + rsceq r4, fp, #24 │ │ │ │ andeq r2, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #4 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 1596c8 <__cxa_atexit@plt+0x14c8a8> │ │ │ │ @@ -340536,18 +340536,18 @@ │ │ │ │ ldr r6, [pc, #36] @ 159720 <__cxa_atexit@plt+0x14c900> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq sp, #47464 @ 0xb968 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq ip, #47480 @ 0xb978 │ │ │ │ @ instruction: 0xffffb528 │ │ │ │ - movweq sp, #47592 @ 0xb9e8 │ │ │ │ + movweq ip, #47608 @ 0xb9f8 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r2, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -340577,17 +340577,17 @@ │ │ │ │ mov r7, fp │ │ │ │ b 159998 <__cxa_atexit@plt+0x14cb78> │ │ │ │ ldr r3, [pc, #24] @ 1597c0 <__cxa_atexit@plt+0x14c9a0> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffb454 │ │ │ │ - movweq sp, #47388 @ 0xb91c │ │ │ │ + movweq ip, #47404 @ 0xb92c │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #112 @ 0x70 │ │ │ │ cmp r3, r2 │ │ │ │ bcc 15991c <__cxa_atexit@plt+0x14cafc> │ │ │ │ @@ -340673,30 +340673,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #88] @ 15997c <__cxa_atexit@plt+0x14cb5c> │ │ │ │ mov r3, #112 @ 0x70 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r6, [pc, #56] @ 159978 <__cxa_atexit@plt+0x14cb58> │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ - movweq sp, #47152 @ 0xb830 │ │ │ │ - movweq sp, #47184 @ 0xb850 │ │ │ │ - movweq sp, #47136 @ 0xb820 │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ + movweq ip, #47168 @ 0xb840 │ │ │ │ + movweq ip, #47200 @ 0xb860 │ │ │ │ + movweq ip, #47152 @ 0xb830 │ │ │ │ @ instruction: 0xffffb2f4 │ │ │ │ - movweq sp, #46900 @ 0xb734 │ │ │ │ + movweq ip, #46916 @ 0xb744 │ │ │ │ @ instruction: 0xffffb210 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r2, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -340796,31 +340796,31 @@ │ │ │ │ ldr r7, [pc, #96] @ 159b6c <__cxa_atexit@plt+0x14cd4c> │ │ │ │ mov r6, #120 @ 0x78 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ ldr r6, [pc, #60] @ 159b68 <__cxa_atexit@plt+0x14cd48> │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r5, #20 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ add r6, pc, r6 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r5, [sp] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffb1ac │ │ │ │ - movweq sp, #46676 @ 0xb654 │ │ │ │ - movweq sp, #46696 @ 0xb668 │ │ │ │ - movweq sp, #46624 @ 0xb620 │ │ │ │ + movweq ip, #46692 @ 0xb664 │ │ │ │ + movweq ip, #46712 @ 0xb678 │ │ │ │ + movweq ip, #46640 @ 0xb630 │ │ │ │ @ instruction: 0xffffb100 │ │ │ │ - movweq sp, #46412 @ 0xb54c │ │ │ │ + movweq ip, #46428 @ 0xb55c │ │ │ │ @ instruction: 0xffffb028 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r2, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -340850,19 +340850,19 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 159c04 <__cxa_atexit@plt+0x14cde4> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xffffaf34 │ │ │ │ - movweq sp, #46268 @ 0xb4bc │ │ │ │ + movweq ip, #46284 @ 0xb4cc │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - rsceq r4, fp, #16, 22 @ 0x4000 │ │ │ │ + rsceq r3, fp, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 159c44 <__cxa_atexit@plt+0x14ce24> │ │ │ │ ldr r2, [pc, #40] @ 159c54 <__cxa_atexit@plt+0x14ce34> │ │ │ │ @@ -340874,16 +340874,16 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 14cea8 <__cxa_atexit@plt+0x140088> │ │ │ │ ldr r7, [pc, #16] @ 159c5c <__cxa_atexit@plt+0x14ce3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffccbc │ │ │ │ - rsceq r4, fp, #72, 20 @ 0x48000 │ │ │ │ - rsceq r4, fp, #212, 20 @ 0xd4000 │ │ │ │ + rsceq r3, fp, #72, 20 @ 0x48000 │ │ │ │ + rsceq r3, fp, #212, 20 @ 0xd4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 159c9c <__cxa_atexit@plt+0x14ce7c> │ │ │ │ ldr r2, [pc, #40] @ 159ca4 <__cxa_atexit@plt+0x14ce84> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -340894,21 +340894,21 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 149e50 <__cxa_atexit@plt+0x13d030> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movweq sp, #45968 @ 0xb390 │ │ │ │ + movweq ip, #45984 @ 0xb3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fc4d0 <__cxa_atexit@plt+0x3ef6b0> │ │ │ │ - rsceq r4, fp, #136, 20 @ 0x88000 │ │ │ │ + b 3dc728 <__cxa_atexit@plt+0x3cf908> │ │ │ │ + rsceq r3, fp, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 159cf0 <__cxa_atexit@plt+0x14ced0> │ │ │ │ ldr r2, [pc, #28] @ 159d00 <__cxa_atexit@plt+0x14cee0> │ │ │ │ @@ -340917,28 +340917,28 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 159d04 <__cxa_atexit@plt+0x14cee4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r4, fp, #104, 20 @ 0x68000 │ │ │ │ - rsceq r4, fp, #68, 20 @ 0x44000 │ │ │ │ + rsceq r3, fp, #104, 20 @ 0x68000 │ │ │ │ + rsceq r3, fp, #68, 20 @ 0x44000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 159d34 <__cxa_atexit@plt+0x14cf14> │ │ │ │ ldr r9, [pc, #24] @ 159d38 <__cxa_atexit@plt+0x14cf18> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r4, fp, #24, 20 @ 0x18000 │ │ │ │ + rsceq r3, fp, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 159d58 <__cxa_atexit@plt+0x14cf38> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ @@ -340962,18 +340962,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 159dbc <__cxa_atexit@plt+0x14cf9c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - movweq sp, #45816 @ 0xb2f8 │ │ │ │ + movweq ip, #45832 @ 0xb308 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -340991,19 +340991,19 @@ │ │ │ │ str r3, [r3, #16] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 159e38 <__cxa_atexit@plt+0x14d018> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - movweq sp, #45692 @ 0xb27c │ │ │ │ + movweq ip, #45708 @ 0xb28c │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rsceq r4, fp, #28, 18 @ 0x70000 │ │ │ │ + rsceq r3, fp, #28, 18 @ 0x70000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 159e6c <__cxa_atexit@plt+0x14d04c> │ │ │ │ ldr r2, [pc, #28] @ 159e7c <__cxa_atexit@plt+0x14d05c> │ │ │ │ @@ -341012,46 +341012,46 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 159e80 <__cxa_atexit@plt+0x14d060> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - rsceq r4, fp, #236, 16 @ 0xec0000 │ │ │ │ + rsceq r3, fp, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 159eb4 <__cxa_atexit@plt+0x14d094> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 159ebc <__cxa_atexit@plt+0x14d09c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc4d0 <__cxa_atexit@plt+0x3ef6b0> │ │ │ │ + b 3dc728 <__cxa_atexit@plt+0x3cf908> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq sp, #45428 @ 0xb174 │ │ │ │ + movweq ip, #45444 @ 0xb184 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 159ef4 <__cxa_atexit@plt+0x14d0d4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 159efc <__cxa_atexit@plt+0x14d0dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq sp, #45364 @ 0xb134 │ │ │ │ + movweq ip, #45380 @ 0xb144 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 159f78 <__cxa_atexit@plt+0x14d158> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -341073,25 +341073,25 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-12] │ │ │ │ mov r5, sl │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fc4d8 <__cxa_atexit@plt+0x3ef6b8> │ │ │ │ + b 3dc730 <__cxa_atexit@plt+0x3cf910> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - movweq sp, #45276 @ 0xb0dc │ │ │ │ - movweq sp, #45256 @ 0xb0c8 │ │ │ │ + movweq ip, #45292 @ 0xb0ec │ │ │ │ + movweq ip, #45272 @ 0xb0d8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 15a010 <__cxa_atexit@plt+0x14d1f0> │ │ │ │ @@ -341111,40 +341111,40 @@ │ │ │ │ str r8, [r3, #16] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 3fc4d8 <__cxa_atexit@plt+0x3ef6b8> │ │ │ │ + b 3dc730 <__cxa_atexit@plt+0x3cf910> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - movweq sp, #45112 @ 0xb038 │ │ │ │ + movweq ip, #45128 @ 0xb048 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15a068 <__cxa_atexit@plt+0x14d248> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 15a070 <__cxa_atexit@plt+0x14d250> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq ip, #49088 @ 0xbfc0 │ │ │ │ + movweq fp, #49104 @ 0xbfd0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 15a0ec <__cxa_atexit@plt+0x14d2cc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -341166,25 +341166,25 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-12] │ │ │ │ mov r5, sl │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fc4d8 <__cxa_atexit@plt+0x3ef6b8> │ │ │ │ + b 3dc730 <__cxa_atexit@plt+0x3cf910> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - movweq ip, #49000 @ 0xbf68 │ │ │ │ - movweq ip, #48980 @ 0xbf54 │ │ │ │ + movweq fp, #49016 @ 0xbf78 │ │ │ │ + movweq fp, #48996 @ 0xbf64 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 15a184 <__cxa_atexit@plt+0x14d364> │ │ │ │ @@ -341204,24 +341204,24 @@ │ │ │ │ str r8, [r3, #16] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 3fc4d8 <__cxa_atexit@plt+0x3ef6b8> │ │ │ │ + b 3dc730 <__cxa_atexit@plt+0x3cf910> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - movweq ip, #48836 @ 0xbec4 │ │ │ │ + movweq fp, #48852 @ 0xbed4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15a200 <__cxa_atexit@plt+0x14d3e0> │ │ │ │ ldr r2, [pc, #92] @ 15a224 <__cxa_atexit@plt+0x14d404> │ │ │ │ @@ -341246,19 +341246,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 15a228 <__cxa_atexit@plt+0x14d408> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rsceq r4, fp, #4, 10 @ 0x1000000 │ │ │ │ - rsceq r4, fp, #104, 10 @ 0x1a000000 │ │ │ │ + rsceq r3, fp, #4, 10 @ 0x1000000 │ │ │ │ + rsceq r3, fp, #104, 10 @ 0x1a000000 │ │ │ │ @ instruction: 0xffffc700 │ │ │ │ - rsceq r4, fp, #140, 8 @ 0x8c000000 │ │ │ │ - rsceq r4, fp, #20, 10 @ 0x5000000 │ │ │ │ + rsceq r3, fp, #140, 8 @ 0x8c000000 │ │ │ │ + rsceq r3, fp, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15a26c <__cxa_atexit@plt+0x14d44c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [pc, #40] @ 15a284 <__cxa_atexit@plt+0x14d464> │ │ │ │ @@ -341268,29 +341268,29 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 15a280 <__cxa_atexit@plt+0x14d460> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movweq ip, #48580 @ 0xbdc4 │ │ │ │ + movweq fp, #48596 @ 0xbdd4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r4, fp, #196, 8 @ 0xc4000000 │ │ │ │ + rsceq r3, fp, #196, 8 @ 0xc4000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 15a2b4 <__cxa_atexit@plt+0x14d494> │ │ │ │ ldr r9, [pc, #24] @ 15a2b8 <__cxa_atexit@plt+0x14d498> │ │ │ │ ldr sl, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r4, fp, #152, 8 @ 0x98000000 │ │ │ │ + rsceq r3, fp, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15a2dc <__cxa_atexit@plt+0x14d4bc> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -341354,22 +341354,22 @@ │ │ │ │ ldr r7, [pc, #24] @ 15a3dc <__cxa_atexit@plt+0x14d5bc> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ - movweq ip, #48376 @ 0xbcf8 │ │ │ │ + movweq fp, #48392 @ 0xbd08 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - movweq ip, #48468 @ 0xbd54 │ │ │ │ + movweq fp, #48484 @ 0xbd64 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -341390,17 +341390,17 @@ │ │ │ │ str r1, [r3, #24] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 15a474 <__cxa_atexit@plt+0x14d654> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - movweq ip, #48204 @ 0xbc4c │ │ │ │ + movweq fp, #48220 @ 0xbc5c │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -341427,20 +341427,20 @@ │ │ │ │ str r2, [r3, #32] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 15a50c <__cxa_atexit@plt+0x14d6ec> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ - movweq ip, #48060 @ 0xbbbc │ │ │ │ + movweq fp, #48076 @ 0xbbcc │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - rsceq r4, fp, #88, 4 @ 0x80000005 │ │ │ │ + rsceq r3, fp, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15a56c <__cxa_atexit@plt+0x14d74c> │ │ │ │ ldr r2, [pc, #92] @ 15a590 <__cxa_atexit@plt+0x14d770> │ │ │ │ @@ -341465,33 +341465,33 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 15a594 <__cxa_atexit@plt+0x14d774> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ - rsceq r4, fp, #152, 2 @ 0x26 │ │ │ │ - rsceq r4, fp, #252, 2 @ 0x3f │ │ │ │ + rsceq r3, fp, #152, 2 @ 0x26 │ │ │ │ + rsceq r3, fp, #252, 2 @ 0x3f │ │ │ │ @ instruction: 0xffffc394 │ │ │ │ - rsceq r4, fp, #32, 2 │ │ │ │ + rsceq r3, fp, #32, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15a5d4 <__cxa_atexit@plt+0x14d7b4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 15a5dc <__cxa_atexit@plt+0x14d7bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc4d0 <__cxa_atexit@plt+0x3ef6b0> │ │ │ │ + b 3dc728 <__cxa_atexit@plt+0x3cf908> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq ip, #47700 @ 0xba54 │ │ │ │ + movweq fp, #47716 @ 0xba64 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15a62c <__cxa_atexit@plt+0x14d80c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -341502,19 +341502,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc4d8 <__cxa_atexit@plt+0x3ef6b8> │ │ │ │ + b 3dc730 <__cxa_atexit@plt+0x3cf910> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq ip, #47632 @ 0xba10 │ │ │ │ - movweq ip, #47632 @ 0xba10 │ │ │ │ + movweq fp, #47648 @ 0xba20 │ │ │ │ + movweq fp, #47648 @ 0xba20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 15a6a8 <__cxa_atexit@plt+0x14d888> │ │ │ │ @@ -341533,24 +341533,24 @@ │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ str r8, [r3, #16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fc4d8 <__cxa_atexit@plt+0x3ef6b8> │ │ │ │ + b 3dc730 <__cxa_atexit@plt+0x3cf910> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - movweq ip, #47516 @ 0xb99c │ │ │ │ + movweq fp, #47532 @ 0xb9ac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15a718 <__cxa_atexit@plt+0x14d8f8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -341561,19 +341561,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fc4d8 <__cxa_atexit@plt+0x3ef6b8> │ │ │ │ + b 3dc730 <__cxa_atexit@plt+0x3cf910> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq ip, #47396 @ 0xb924 │ │ │ │ - movweq ip, #47396 @ 0xb924 │ │ │ │ + movweq fp, #47412 @ 0xb934 │ │ │ │ + movweq fp, #47412 @ 0xb934 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 15a794 <__cxa_atexit@plt+0x14d974> │ │ │ │ @@ -341592,25 +341592,25 @@ │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ str r8, [r3, #16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fc4d8 <__cxa_atexit@plt+0x3ef6b8> │ │ │ │ + b 3dc730 <__cxa_atexit@plt+0x3cf910> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - movweq ip, #47280 @ 0xb8b0 │ │ │ │ - rsceq r3, fp, #200, 30 @ 0x320 │ │ │ │ + movweq fp, #47296 @ 0xb8c0 │ │ │ │ + rsceq r2, fp, #200, 30 @ 0x320 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15a7e8 <__cxa_atexit@plt+0x14d9c8> │ │ │ │ ldr r3, [pc, #28] @ 15a7f8 <__cxa_atexit@plt+0x14d9d8> │ │ │ │ @@ -341619,29 +341619,29 @@ │ │ │ │ stmib r5, {r8, r9} │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 15a7fc <__cxa_atexit@plt+0x14d9dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r3, fp, #168, 30 @ 0x2a0 │ │ │ │ - rsceq r3, fp, #132, 30 @ 0x210 │ │ │ │ + rsceq r2, fp, #168, 30 @ 0x2a0 │ │ │ │ + rsceq r2, fp, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 15a82c <__cxa_atexit@plt+0x14da0c> │ │ │ │ ldr r9, [pc, #24] @ 15a830 <__cxa_atexit@plt+0x14da10> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r3, fp, #144, 26 @ 0x2400 │ │ │ │ - rsceq r3, fp, #24, 30 @ 0x60 │ │ │ │ + rsceq r2, fp, #144, 26 @ 0x2400 │ │ │ │ + rsceq r2, fp, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15a868 <__cxa_atexit@plt+0x14da48> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [pc, #40] @ 15a880 <__cxa_atexit@plt+0x14da60> │ │ │ │ @@ -341651,29 +341651,29 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 15a87c <__cxa_atexit@plt+0x14da5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movweq ip, #47048 @ 0xb7c8 │ │ │ │ + movweq fp, #47064 @ 0xb7d8 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r3, fp, #200, 28 @ 0xc80 │ │ │ │ + rsceq r2, fp, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 15a8b0 <__cxa_atexit@plt+0x14da90> │ │ │ │ ldr r9, [pc, #24] @ 15a8b4 <__cxa_atexit@plt+0x14da94> │ │ │ │ ldr sl, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r3, fp, #156, 28 @ 0x9c0 │ │ │ │ + rsceq r2, fp, #156, 28 @ 0x9c0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15a8d8 <__cxa_atexit@plt+0x14dab8> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -341737,22 +341737,22 @@ │ │ │ │ ldr r7, [pc, #24] @ 15a9d8 <__cxa_atexit@plt+0x14dbb8> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - movweq ip, #46844 @ 0xb6fc │ │ │ │ + movweq fp, #46860 @ 0xb70c │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - movweq ip, #46936 @ 0xb758 │ │ │ │ + movweq fp, #46952 @ 0xb768 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -341773,17 +341773,17 @@ │ │ │ │ str r1, [r3, #24] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 15aa70 <__cxa_atexit@plt+0x14dc50> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ - movweq ip, #46672 @ 0xb650 │ │ │ │ + movweq fp, #46688 @ 0xb660 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -341810,20 +341810,20 @@ │ │ │ │ str r2, [r3, #32] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 15ab08 <__cxa_atexit@plt+0x14dce8> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffb04 │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ - movweq ip, #46528 @ 0xb5c0 │ │ │ │ + movweq fp, #46544 @ 0xb5d0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - rsceq r3, fp, #132, 24 @ 0x8400 │ │ │ │ + rsceq r2, fp, #132, 24 @ 0x8400 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15ab3c <__cxa_atexit@plt+0x14dd1c> │ │ │ │ ldr r3, [pc, #28] @ 15ab4c <__cxa_atexit@plt+0x14dd2c> │ │ │ │ @@ -341832,16 +341832,16 @@ │ │ │ │ stmib r5, {r8, r9} │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 15ab50 <__cxa_atexit@plt+0x14dd30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - rsceq r3, fp, #84, 24 @ 0x5400 │ │ │ │ - rsceq r3, fp, #136, 24 @ 0x8800 │ │ │ │ + rsceq r2, fp, #84, 24 @ 0x5400 │ │ │ │ + rsceq r2, fp, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15ab84 <__cxa_atexit@plt+0x14dd64> │ │ │ │ ldr r2, [pc, #28] @ 15ab94 <__cxa_atexit@plt+0x14dd74> │ │ │ │ @@ -341850,26 +341850,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 15ab98 <__cxa_atexit@plt+0x14dd78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r3, fp, #104, 24 @ 0x6800 │ │ │ │ - rsceq r3, fp, #68, 24 @ 0x4400 │ │ │ │ + rsceq r2, fp, #104, 24 @ 0x6800 │ │ │ │ + rsceq r2, fp, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #16] @ 15abc0 <__cxa_atexit@plt+0x14dda0> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r7 │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ - rsceq r3, fp, #28, 24 @ 0x1c00 │ │ │ │ - rsceq r3, fp, #40, 24 @ 0x2800 │ │ │ │ + rsceq r2, fp, #28, 24 @ 0x1c00 │ │ │ │ + rsceq r2, fp, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15abf4 <__cxa_atexit@plt+0x14ddd4> │ │ │ │ ldr r2, [pc, #28] @ 15ac04 <__cxa_atexit@plt+0x14dde4> │ │ │ │ @@ -341878,60 +341878,60 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 15ac08 <__cxa_atexit@plt+0x14dde8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rsceq r3, fp, #248, 22 @ 0x3e000 │ │ │ │ + rsceq r2, fp, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 15ac64 <__cxa_atexit@plt+0x14de44> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 15ac5c <__cxa_atexit@plt+0x14de3c> │ │ │ │ ldr r3, [pc, #48] @ 15ac6c <__cxa_atexit@plt+0x14de4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 15ac70 <__cxa_atexit@plt+0x14de50> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq ip, #46064 @ 0xb3f0 │ │ │ │ - movweq ip, #46040 @ 0xb3d8 │ │ │ │ - rsceq r3, fp, #172, 24 @ 0xac00 │ │ │ │ + movweq fp, #46080 @ 0xb400 │ │ │ │ + movweq fp, #46056 @ 0xb3e8 │ │ │ │ + rsceq r2, fp, #172, 24 @ 0xac00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15acb0 <__cxa_atexit@plt+0x14de90> │ │ │ │ ldr r8, [pc, #36] @ 15acb8 <__cxa_atexit@plt+0x14de98> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #32] @ 15acbc <__cxa_atexit@plt+0x14de9c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r3, fp, #140, 24 @ 0x8c00 │ │ │ │ - movweq ip, #45944 @ 0xb378 │ │ │ │ + rsceq r2, fp, #140, 24 @ 0x8c00 │ │ │ │ + movweq fp, #45960 @ 0xb388 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -341943,15 +341943,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq ip, #45928 @ 0xb368 │ │ │ │ + movweq fp, #45944 @ 0xb378 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15ad48 <__cxa_atexit@plt+0x14df28> │ │ │ │ ldr r1, [pc, #40] @ 15ad58 <__cxa_atexit@plt+0x14df38> │ │ │ │ @@ -341963,17 +341963,17 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 14cea8 <__cxa_atexit@plt+0x140088> │ │ │ │ ldr r7, [pc, #16] @ 15ad60 <__cxa_atexit@plt+0x14df40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r3, fp, #0, 24 │ │ │ │ - rsceq r3, fp, #8, 24 @ 0x800 │ │ │ │ - rsceq r3, fp, #224, 22 @ 0x38000 │ │ │ │ + rsceq r2, fp, #0, 24 │ │ │ │ + rsceq r2, fp, #8, 24 @ 0x800 │ │ │ │ + rsceq r2, fp, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15ad94 <__cxa_atexit@plt+0x14df74> │ │ │ │ ldr r3, [pc, #40] @ 15adac <__cxa_atexit@plt+0x14df8c> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ @@ -341982,17 +341982,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 14e14c <__cxa_atexit@plt+0x14132c> │ │ │ │ ldr r7, [pc, #12] @ 15ada8 <__cxa_atexit@plt+0x14df88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movweq ip, #45724 @ 0xb29c │ │ │ │ + movweq fp, #45740 @ 0xb2ac │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r3, fp, #112, 22 @ 0x1c000 │ │ │ │ + rsceq r2, fp, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15ae30 <__cxa_atexit@plt+0x14e010> │ │ │ │ @@ -342018,21 +342018,21 @@ │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - movweq ip, #45704 @ 0xb288 │ │ │ │ - movweq ip, #46960 @ 0xb770 │ │ │ │ - movweq ip, #46952 @ 0xb768 │ │ │ │ - rsceq r3, fp, #0, 22 │ │ │ │ + movweq fp, #45720 @ 0xb298 │ │ │ │ + movweq fp, #46976 @ 0xb780 │ │ │ │ + movweq fp, #46968 @ 0xb778 │ │ │ │ + rsceq r2, fp, #0, 22 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15ae8c <__cxa_atexit@plt+0x14e06c> │ │ │ │ ldr r1, [pc, #40] @ 15ae9c <__cxa_atexit@plt+0x14e07c> │ │ │ │ @@ -342044,16 +342044,16 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 14cea8 <__cxa_atexit@plt+0x140088> │ │ │ │ ldr r7, [pc, #16] @ 15aea4 <__cxa_atexit@plt+0x14e084> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - rsceq r3, fp, #188, 20 @ 0xbc000 │ │ │ │ - rsceq r3, fp, #196, 20 @ 0xc4000 │ │ │ │ + rsceq r2, fp, #188, 20 @ 0xbc000 │ │ │ │ + rsceq r2, fp, #196, 20 @ 0xc4000 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 15af00 <__cxa_atexit@plt+0x14e0e0> │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -342074,16 +342074,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 15af1c <__cxa_atexit@plt+0x14e0fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq ip, #46940 @ 0xb75c │ │ │ │ - rsceq r3, fp, #104, 20 @ 0x68000 │ │ │ │ + movweq fp, #46956 @ 0xb76c │ │ │ │ + rsceq r2, fp, #104, 20 @ 0x68000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -342120,23 +342120,23 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [fp, #828] @ 0x33c │ │ │ │ mov r4, fp │ │ │ │ mov fp, r0 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r1 │ │ │ │ - movweq ip, #46780 @ 0xb6bc │ │ │ │ - rsceq r3, fp, #188, 18 @ 0x2f0000 │ │ │ │ - sbceq r6, lr, #58368 @ 0xe400 │ │ │ │ + movweq fp, #46796 @ 0xb6cc │ │ │ │ + rsceq r2, fp, #188, 18 @ 0x2f0000 │ │ │ │ + sbceq r6, lr, #1982464 @ 0x1e4000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rsceq r3, fp, #148, 18 @ 0x250000 │ │ │ │ + rsceq r2, fp, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15b020 <__cxa_atexit@plt+0x14e200> │ │ │ │ ldr r2, [pc, #28] @ 15b030 <__cxa_atexit@plt+0x14e210> │ │ │ │ @@ -342145,26 +342145,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 15b034 <__cxa_atexit@plt+0x14e214> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r3, fp, #116, 18 @ 0x1d0000 │ │ │ │ - rsceq r3, fp, #80, 18 @ 0x140000 │ │ │ │ + rsceq r2, fp, #116, 18 @ 0x1d0000 │ │ │ │ + rsceq r2, fp, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #16] @ 15b05c <__cxa_atexit@plt+0x14e23c> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r7 │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ - rsceq r3, fp, #40, 18 @ 0xa0000 │ │ │ │ - rsceq r3, fp, #52, 18 @ 0xd0000 │ │ │ │ + rsceq r2, fp, #40, 18 @ 0xa0000 │ │ │ │ + rsceq r2, fp, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15b090 <__cxa_atexit@plt+0x14e270> │ │ │ │ ldr r2, [pc, #28] @ 15b0a0 <__cxa_atexit@plt+0x14e280> │ │ │ │ @@ -342173,16 +342173,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 15b0a4 <__cxa_atexit@plt+0x14e284> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rsceq r3, fp, #4, 18 @ 0x10000 │ │ │ │ - rsceq r3, fp, #16, 18 @ 0x40000 │ │ │ │ + rsceq r2, fp, #4, 18 @ 0x10000 │ │ │ │ + rsceq r2, fp, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15b0d8 <__cxa_atexit@plt+0x14e2b8> │ │ │ │ ldr r2, [pc, #28] @ 15b0e8 <__cxa_atexit@plt+0x14e2c8> │ │ │ │ @@ -342191,26 +342191,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 15b0ec <__cxa_atexit@plt+0x14e2cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r3, fp, #240, 16 @ 0xf00000 │ │ │ │ - rsceq r3, fp, #204, 16 @ 0xcc0000 │ │ │ │ + rsceq r2, fp, #240, 16 @ 0xf00000 │ │ │ │ + rsceq r2, fp, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #16] @ 15b114 <__cxa_atexit@plt+0x14e2f4> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r7 │ │ │ │ b 14e5a8 <__cxa_atexit@plt+0x141788> │ │ │ │ - rsceq r3, fp, #164, 16 @ 0xa40000 │ │ │ │ - rsceq r3, fp, #176, 16 @ 0xb00000 │ │ │ │ + rsceq r2, fp, #164, 16 @ 0xa40000 │ │ │ │ + rsceq r2, fp, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15b148 <__cxa_atexit@plt+0x14e328> │ │ │ │ ldr r2, [pc, #28] @ 15b158 <__cxa_atexit@plt+0x14e338> │ │ │ │ @@ -342219,60 +342219,60 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 149ed0 <__cxa_atexit@plt+0x13d0b0> │ │ │ │ ldr r7, [pc, #12] @ 15b15c <__cxa_atexit@plt+0x14e33c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rsceq r3, fp, #128, 16 @ 0x800000 │ │ │ │ + rsceq r2, fp, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 15b1b8 <__cxa_atexit@plt+0x14e398> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fbe60 <__cxa_atexit@plt+0x3ef040> │ │ │ │ + bl 3dc0b8 <__cxa_atexit@plt+0x3cf298> │ │ │ │ cmp r0, #0 │ │ │ │ beq 15b1b0 <__cxa_atexit@plt+0x14e390> │ │ │ │ ldr r3, [pc, #48] @ 15b1c0 <__cxa_atexit@plt+0x14e3a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 15b1c4 <__cxa_atexit@plt+0x14e3a4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fbfa0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + b 3dc1f8 <__cxa_atexit@plt+0x3cf3d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq fp, #48796 @ 0xbe9c │ │ │ │ - movweq fp, #48772 @ 0xbe84 │ │ │ │ - rsceq r3, fp, #52, 16 @ 0x340000 │ │ │ │ + movweq sl, #48812 @ 0xbeac │ │ │ │ + movweq sl, #48788 @ 0xbe94 │ │ │ │ + rsceq r2, fp, #52, 16 @ 0x340000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15b204 <__cxa_atexit@plt+0x14e3e4> │ │ │ │ ldr r8, [pc, #36] @ 15b20c <__cxa_atexit@plt+0x14e3ec> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #32] @ 15b210 <__cxa_atexit@plt+0x14e3f0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r3, fp, #20, 16 @ 0x140000 │ │ │ │ - movweq fp, #48676 @ 0xbe24 │ │ │ │ + rsceq r2, fp, #20, 16 @ 0x140000 │ │ │ │ + movweq sl, #48692 @ 0xbe34 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15b24c <__cxa_atexit@plt+0x14e42c> │ │ │ │ ldr r2, [pc, #40] @ 15b25c <__cxa_atexit@plt+0x14e43c> │ │ │ │ @@ -342284,32 +342284,32 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 14cea8 <__cxa_atexit@plt+0x140088> │ │ │ │ ldr r7, [pc, #16] @ 15b264 <__cxa_atexit@plt+0x14e444> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r3, fp, #212, 14 @ 0x3500000 │ │ │ │ - rsceq r3, fp, #224, 14 @ 0x3800000 │ │ │ │ - rsceq r3, fp, #184, 14 @ 0x2e00000 │ │ │ │ + rsceq r2, fp, #212, 14 @ 0x3500000 │ │ │ │ + rsceq r2, fp, #224, 14 @ 0x3800000 │ │ │ │ + rsceq r2, fp, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15b298 <__cxa_atexit@plt+0x14e478> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [pc, #20] @ 15b2a0 <__cxa_atexit@plt+0x14e480> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 14a478 <__cxa_atexit@plt+0x13d658> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq r3, fp, #124, 14 @ 0x1f00000 │ │ │ │ + rsceq r2, fp, #124, 14 @ 0x1f00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15b2d0 <__cxa_atexit@plt+0x14e4b0> │ │ │ │ ldr r7, [pc, #40] @ 15b2ec <__cxa_atexit@plt+0x14e4cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -342319,16 +342319,16 @@ │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #12] @ 15b2e8 <__cxa_atexit@plt+0x14e4c8> │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14e14c <__cxa_atexit@plt+0x14132c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - movweq fp, #48500 @ 0xbd74 │ │ │ │ - rsceq r3, fp, #12, 14 @ 0x300000 │ │ │ │ + movweq sl, #48516 @ 0xbd84 │ │ │ │ + rsceq r2, fp, #12, 14 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15b33c <__cxa_atexit@plt+0x14e51c> │ │ │ │ @@ -342341,18 +342341,18 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #2 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - movweq fp, #48480 @ 0xbd60 │ │ │ │ - rsceq r3, fp, #220, 12 @ 0xdc00000 │ │ │ │ + movweq sl, #48496 @ 0xbd70 │ │ │ │ + rsceq r2, fp, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15b38c <__cxa_atexit@plt+0x14e56c> │ │ │ │ ldr r2, [pc, #40] @ 15b39c <__cxa_atexit@plt+0x14e57c> │ │ │ │ @@ -342364,35 +342364,35 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 14cea8 <__cxa_atexit@plt+0x140088> │ │ │ │ ldr r7, [pc, #16] @ 15b3a4 <__cxa_atexit@plt+0x14e584> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - rsceq r3, fp, #148, 12 @ 0x9400000 │ │ │ │ - rsceq r3, fp, #160, 12 @ 0xa000000 │ │ │ │ - rsceq r3, fp, #84, 12 @ 0x5400000 │ │ │ │ + rsceq r2, fp, #148, 12 @ 0x9400000 │ │ │ │ + rsceq r2, fp, #160, 12 @ 0xa000000 │ │ │ │ + rsceq r2, fp, #84, 12 @ 0x5400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15b3e4 <__cxa_atexit@plt+0x14e5c4> │ │ │ │ ldr r8, [pc, #36] @ 15b3ec <__cxa_atexit@plt+0x14e5cc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #32] @ 15b3f0 <__cxa_atexit@plt+0x14e5d0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r3, fp, #52, 12 @ 0x3400000 │ │ │ │ - movweq fp, #48196 @ 0xbc44 │ │ │ │ + rsceq r2, fp, #52, 12 @ 0x3400000 │ │ │ │ + movweq sl, #48212 @ 0xbc54 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15b42c <__cxa_atexit@plt+0x14e60c> │ │ │ │ ldr r2, [pc, #40] @ 15b43c <__cxa_atexit@plt+0x14e61c> │ │ │ │ @@ -342404,32 +342404,32 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 14cea8 <__cxa_atexit@plt+0x140088> │ │ │ │ ldr r7, [pc, #16] @ 15b444 <__cxa_atexit@plt+0x14e624> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r3, fp, #52, 12 @ 0x3400000 │ │ │ │ - rsceq r3, fp, #48, 12 @ 0x3000000 │ │ │ │ - rsceq r3, fp, #216, 10 @ 0x36000000 │ │ │ │ + rsceq r2, fp, #52, 12 @ 0x3400000 │ │ │ │ + rsceq r2, fp, #48, 12 @ 0x3000000 │ │ │ │ + rsceq r2, fp, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15b478 <__cxa_atexit@plt+0x14e658> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [pc, #20] @ 15b480 <__cxa_atexit@plt+0x14e660> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 14a478 <__cxa_atexit@plt+0x13d658> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq r3, fp, #156, 10 @ 0x27000000 │ │ │ │ + rsceq r2, fp, #156, 10 @ 0x27000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15b4b0 <__cxa_atexit@plt+0x14e690> │ │ │ │ ldr r7, [pc, #40] @ 15b4cc <__cxa_atexit@plt+0x14e6ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -342439,16 +342439,16 @@ │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #12] @ 15b4c8 <__cxa_atexit@plt+0x14e6a8> │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14e14c <__cxa_atexit@plt+0x14132c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - movweq fp, #48020 @ 0xbb94 │ │ │ │ - rsceq r3, fp, #44, 10 @ 0xb000000 │ │ │ │ + movweq sl, #48036 @ 0xbba4 │ │ │ │ + rsceq r2, fp, #44, 10 @ 0xb000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15b51c <__cxa_atexit@plt+0x14e6fc> │ │ │ │ @@ -342461,18 +342461,18 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #2 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - movweq fp, #48000 @ 0xbb80 │ │ │ │ - rsceq r3, fp, #44, 10 @ 0xb000000 │ │ │ │ + movweq sl, #48016 @ 0xbb90 │ │ │ │ + rsceq r2, fp, #44, 10 @ 0xb000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15b56c <__cxa_atexit@plt+0x14e74c> │ │ │ │ ldr r2, [pc, #40] @ 15b57c <__cxa_atexit@plt+0x14e75c> │ │ │ │ @@ -342484,35 +342484,35 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 14cea8 <__cxa_atexit@plt+0x140088> │ │ │ │ ldr r7, [pc, #16] @ 15b584 <__cxa_atexit@plt+0x14e764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - rsceq r3, fp, #244, 8 @ 0xf4000000 │ │ │ │ - rsceq r3, fp, #240, 8 @ 0xf0000000 │ │ │ │ - rsceq r3, fp, #116, 8 @ 0x74000000 │ │ │ │ + rsceq r2, fp, #244, 8 @ 0xf4000000 │ │ │ │ + rsceq r2, fp, #240, 8 @ 0xf0000000 │ │ │ │ + rsceq r2, fp, #116, 8 @ 0x74000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15b5c4 <__cxa_atexit@plt+0x14e7a4> │ │ │ │ ldr r8, [pc, #36] @ 15b5cc <__cxa_atexit@plt+0x14e7ac> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #32] @ 15b5d0 <__cxa_atexit@plt+0x14e7b0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r3, fp, #84, 8 @ 0x54000000 │ │ │ │ - movweq fp, #47716 @ 0xba64 │ │ │ │ + rsceq r2, fp, #84, 8 @ 0x54000000 │ │ │ │ + movweq sl, #47732 @ 0xba74 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15b60c <__cxa_atexit@plt+0x14e7ec> │ │ │ │ ldr r2, [pc, #40] @ 15b61c <__cxa_atexit@plt+0x14e7fc> │ │ │ │ @@ -342524,32 +342524,32 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 14cea8 <__cxa_atexit@plt+0x140088> │ │ │ │ ldr r7, [pc, #16] @ 15b624 <__cxa_atexit@plt+0x14e804> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r3, fp, #132, 8 @ 0x84000000 │ │ │ │ - rsceq r3, fp, #128, 8 @ 0x80000000 │ │ │ │ - rsceq r3, fp, #248, 6 @ 0xe0000003 │ │ │ │ + rsceq r2, fp, #132, 8 @ 0x84000000 │ │ │ │ + rsceq r2, fp, #128, 8 @ 0x80000000 │ │ │ │ + rsceq r2, fp, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15b658 <__cxa_atexit@plt+0x14e838> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [pc, #20] @ 15b660 <__cxa_atexit@plt+0x14e840> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 14a478 <__cxa_atexit@plt+0x13d658> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq r3, fp, #188, 6 @ 0xf0000002 │ │ │ │ + rsceq r2, fp, #188, 6 @ 0xf0000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15b690 <__cxa_atexit@plt+0x14e870> │ │ │ │ ldr r7, [pc, #40] @ 15b6ac <__cxa_atexit@plt+0x14e88c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -342559,16 +342559,16 @@ │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #12] @ 15b6a8 <__cxa_atexit@plt+0x14e888> │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14e14c <__cxa_atexit@plt+0x14132c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - movweq fp, #47540 @ 0xb9b4 │ │ │ │ - rsceq r3, fp, #76, 6 @ 0x30000001 │ │ │ │ + movweq sl, #47556 @ 0xb9c4 │ │ │ │ + rsceq r2, fp, #76, 6 @ 0x30000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15b6fc <__cxa_atexit@plt+0x14e8dc> │ │ │ │ @@ -342581,18 +342581,18 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #2 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - movweq fp, #47520 @ 0xb9a0 │ │ │ │ - rsceq r3, fp, #124, 6 @ 0xf0000001 │ │ │ │ + movweq sl, #47536 @ 0xb9b0 │ │ │ │ + rsceq r2, fp, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15b74c <__cxa_atexit@plt+0x14e92c> │ │ │ │ ldr r2, [pc, #40] @ 15b75c <__cxa_atexit@plt+0x14e93c> │ │ │ │ @@ -342604,35 +342604,35 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 14cea8 <__cxa_atexit@plt+0x140088> │ │ │ │ ldr r7, [pc, #16] @ 15b764 <__cxa_atexit@plt+0x14e944> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - rsceq r3, fp, #68, 6 @ 0x10000001 │ │ │ │ - rsceq r3, fp, #64, 6 │ │ │ │ - rsceq r3, fp, #148, 4 @ 0x40000009 │ │ │ │ + rsceq r2, fp, #68, 6 @ 0x10000001 │ │ │ │ + rsceq r2, fp, #64, 6 │ │ │ │ + rsceq r2, fp, #148, 4 @ 0x40000009 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15b7a4 <__cxa_atexit@plt+0x14e984> │ │ │ │ ldr r8, [pc, #36] @ 15b7ac <__cxa_atexit@plt+0x14e98c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #32] @ 15b7b0 <__cxa_atexit@plt+0x14e990> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r3, fp, #116, 4 @ 0x40000007 │ │ │ │ - movweq fp, #47236 @ 0xb884 │ │ │ │ + rsceq r2, fp, #116, 4 @ 0x40000007 │ │ │ │ + movweq sl, #47252 @ 0xb894 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15b7ec <__cxa_atexit@plt+0x14e9cc> │ │ │ │ ldr r2, [pc, #40] @ 15b7fc <__cxa_atexit@plt+0x14e9dc> │ │ │ │ @@ -342644,32 +342644,32 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 14cea8 <__cxa_atexit@plt+0x140088> │ │ │ │ ldr r7, [pc, #16] @ 15b804 <__cxa_atexit@plt+0x14e9e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r3, fp, #212, 4 @ 0x4000000d │ │ │ │ - rsceq r3, fp, #208, 4 │ │ │ │ - rsceq r3, fp, #24, 4 @ 0x80000001 │ │ │ │ + rsceq r2, fp, #212, 4 @ 0x4000000d │ │ │ │ + rsceq r2, fp, #208, 4 │ │ │ │ + rsceq r2, fp, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15b838 <__cxa_atexit@plt+0x14ea18> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [pc, #20] @ 15b840 <__cxa_atexit@plt+0x14ea20> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 14a478 <__cxa_atexit@plt+0x13d658> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq r3, fp, #220, 2 @ 0x37 │ │ │ │ + rsceq r2, fp, #220, 2 @ 0x37 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15b870 <__cxa_atexit@plt+0x14ea50> │ │ │ │ ldr r7, [pc, #40] @ 15b88c <__cxa_atexit@plt+0x14ea6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -342679,16 +342679,16 @@ │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #12] @ 15b888 <__cxa_atexit@plt+0x14ea68> │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14e14c <__cxa_atexit@plt+0x14132c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - movweq fp, #47060 @ 0xb7d4 │ │ │ │ - rsceq r3, fp, #108, 2 │ │ │ │ + movweq sl, #47076 @ 0xb7e4 │ │ │ │ + rsceq r2, fp, #108, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15b8dc <__cxa_atexit@plt+0x14eabc> │ │ │ │ @@ -342701,18 +342701,18 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #2 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - movweq fp, #47040 @ 0xb7c0 │ │ │ │ - rsceq r3, fp, #204, 2 @ 0x33 │ │ │ │ + movweq sl, #47056 @ 0xb7d0 │ │ │ │ + rsceq r2, fp, #204, 2 @ 0x33 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15b92c <__cxa_atexit@plt+0x14eb0c> │ │ │ │ ldr r2, [pc, #40] @ 15b93c <__cxa_atexit@plt+0x14eb1c> │ │ │ │ @@ -342724,35 +342724,35 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 14cea8 <__cxa_atexit@plt+0x140088> │ │ │ │ ldr r7, [pc, #16] @ 15b944 <__cxa_atexit@plt+0x14eb24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - rsceq r3, fp, #148, 2 @ 0x25 │ │ │ │ - rsceq r3, fp, #144, 2 @ 0x24 │ │ │ │ - rsceq r3, fp, #180 @ 0xb4 │ │ │ │ + rsceq r2, fp, #148, 2 @ 0x25 │ │ │ │ + rsceq r2, fp, #144, 2 @ 0x24 │ │ │ │ + rsceq r2, fp, #180 @ 0xb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15b984 <__cxa_atexit@plt+0x14eb64> │ │ │ │ ldr r8, [pc, #36] @ 15b98c <__cxa_atexit@plt+0x14eb6c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #32] @ 15b990 <__cxa_atexit@plt+0x14eb70> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r3, fp, #148 @ 0x94 │ │ │ │ - movweq fp, #46756 @ 0xb6a4 │ │ │ │ + rsceq r2, fp, #148 @ 0x94 │ │ │ │ + movweq sl, #46772 @ 0xb6b4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15b9cc <__cxa_atexit@plt+0x14ebac> │ │ │ │ ldr r2, [pc, #40] @ 15b9dc <__cxa_atexit@plt+0x14ebbc> │ │ │ │ @@ -342764,32 +342764,32 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 14cea8 <__cxa_atexit@plt+0x140088> │ │ │ │ ldr r7, [pc, #16] @ 15b9e4 <__cxa_atexit@plt+0x14ebc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r3, fp, #36, 2 │ │ │ │ - rsceq r3, fp, #32, 2 │ │ │ │ - rsceq r3, fp, #56 @ 0x38 │ │ │ │ + rsceq r2, fp, #36, 2 │ │ │ │ + rsceq r2, fp, #32, 2 │ │ │ │ + rsceq r2, fp, #56 @ 0x38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15ba18 <__cxa_atexit@plt+0x14ebf8> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [pc, #20] @ 15ba20 <__cxa_atexit@plt+0x14ec00> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 14a478 <__cxa_atexit@plt+0x13d658> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq r2, fp, #252, 30 @ 0x3f0 │ │ │ │ + rsceq r1, fp, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15ba50 <__cxa_atexit@plt+0x14ec30> │ │ │ │ ldr r7, [pc, #40] @ 15ba6c <__cxa_atexit@plt+0x14ec4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -342799,16 +342799,16 @@ │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #12] @ 15ba68 <__cxa_atexit@plt+0x14ec48> │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14e14c <__cxa_atexit@plt+0x14132c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - movweq fp, #46580 @ 0xb5f4 │ │ │ │ - rsceq r2, fp, #140, 30 @ 0x230 │ │ │ │ + movweq sl, #46596 @ 0xb604 │ │ │ │ + rsceq r1, fp, #140, 30 @ 0x230 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15babc <__cxa_atexit@plt+0x14ec9c> │ │ │ │ @@ -342821,18 +342821,18 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #2 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - movweq fp, #46560 @ 0xb5e0 │ │ │ │ - rsceq r3, fp, #28 │ │ │ │ + movweq sl, #46576 @ 0xb5f0 │ │ │ │ + rsceq r2, fp, #28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15bb0c <__cxa_atexit@plt+0x14ecec> │ │ │ │ ldr r2, [pc, #40] @ 15bb1c <__cxa_atexit@plt+0x14ecfc> │ │ │ │ @@ -342844,35 +342844,35 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 14cea8 <__cxa_atexit@plt+0x140088> │ │ │ │ ldr r7, [pc, #16] @ 15bb24 <__cxa_atexit@plt+0x14ed04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - rsceq r2, fp, #228, 30 @ 0x390 │ │ │ │ - rsceq r2, fp, #224, 30 @ 0x380 │ │ │ │ - rsceq r2, fp, #212, 28 @ 0xd40 │ │ │ │ + rsceq r1, fp, #228, 30 @ 0x390 │ │ │ │ + rsceq r1, fp, #224, 30 @ 0x380 │ │ │ │ + rsceq r1, fp, #212, 28 @ 0xd40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15bb64 <__cxa_atexit@plt+0x14ed44> │ │ │ │ ldr r8, [pc, #36] @ 15bb6c <__cxa_atexit@plt+0x14ed4c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #32] @ 15bb70 <__cxa_atexit@plt+0x14ed50> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r2, fp, #180, 28 @ 0xb40 │ │ │ │ - movweq fp, #46276 @ 0xb4c4 │ │ │ │ + rsceq r1, fp, #180, 28 @ 0xb40 │ │ │ │ + movweq sl, #46292 @ 0xb4d4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15bbac <__cxa_atexit@plt+0x14ed8c> │ │ │ │ ldr r2, [pc, #40] @ 15bbbc <__cxa_atexit@plt+0x14ed9c> │ │ │ │ @@ -342884,32 +342884,32 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 14cea8 <__cxa_atexit@plt+0x140088> │ │ │ │ ldr r7, [pc, #16] @ 15bbc4 <__cxa_atexit@plt+0x14eda4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r2, fp, #116, 30 @ 0x1d0 │ │ │ │ - rsceq r2, fp, #112, 30 @ 0x1c0 │ │ │ │ - rsceq r2, fp, #88, 28 @ 0x580 │ │ │ │ + rsceq r1, fp, #116, 30 @ 0x1d0 │ │ │ │ + rsceq r1, fp, #112, 30 @ 0x1c0 │ │ │ │ + rsceq r1, fp, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15bbf8 <__cxa_atexit@plt+0x14edd8> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [pc, #20] @ 15bc00 <__cxa_atexit@plt+0x14ede0> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 14a478 <__cxa_atexit@plt+0x13d658> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq r2, fp, #28, 28 @ 0x1c0 │ │ │ │ + rsceq r1, fp, #28, 28 @ 0x1c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15bc30 <__cxa_atexit@plt+0x14ee10> │ │ │ │ ldr r7, [pc, #40] @ 15bc4c <__cxa_atexit@plt+0x14ee2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -342919,16 +342919,16 @@ │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #12] @ 15bc48 <__cxa_atexit@plt+0x14ee28> │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14e14c <__cxa_atexit@plt+0x14132c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - movweq fp, #46100 @ 0xb414 │ │ │ │ - rsceq r2, fp, #172, 26 @ 0x2b00 │ │ │ │ + movweq sl, #46116 @ 0xb424 │ │ │ │ + rsceq r1, fp, #172, 26 @ 0x2b00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15bc9c <__cxa_atexit@plt+0x14ee7c> │ │ │ │ @@ -342941,18 +342941,18 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #2 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - movweq fp, #46080 @ 0xb400 │ │ │ │ - rsceq r2, fp, #108, 28 @ 0x6c0 │ │ │ │ + movweq sl, #46096 @ 0xb410 │ │ │ │ + rsceq r1, fp, #108, 28 @ 0x6c0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15bcec <__cxa_atexit@plt+0x14eecc> │ │ │ │ ldr r2, [pc, #40] @ 15bcfc <__cxa_atexit@plt+0x14eedc> │ │ │ │ @@ -342964,35 +342964,35 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 14cea8 <__cxa_atexit@plt+0x140088> │ │ │ │ ldr r7, [pc, #16] @ 15bd04 <__cxa_atexit@plt+0x14eee4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - rsceq r2, fp, #52, 28 @ 0x340 │ │ │ │ - rsceq r2, fp, #48, 28 @ 0x300 │ │ │ │ - rsceq r2, fp, #244, 24 @ 0xf400 │ │ │ │ + rsceq r1, fp, #52, 28 @ 0x340 │ │ │ │ + rsceq r1, fp, #48, 28 @ 0x300 │ │ │ │ + rsceq r1, fp, #244, 24 @ 0xf400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15bd44 <__cxa_atexit@plt+0x14ef24> │ │ │ │ ldr r8, [pc, #36] @ 15bd4c <__cxa_atexit@plt+0x14ef2c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #32] @ 15bd50 <__cxa_atexit@plt+0x14ef30> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fbe38 <__cxa_atexit@plt+0x3ef018> │ │ │ │ + b 3dc090 <__cxa_atexit@plt+0x3cf270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r2, fp, #212, 24 @ 0xd400 │ │ │ │ - movweq fp, #45796 @ 0xb2e4 │ │ │ │ + rsceq r1, fp, #212, 24 @ 0xd400 │ │ │ │ + movweq sl, #45812 @ 0xb2f4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15bd8c <__cxa_atexit@plt+0x14ef6c> │ │ │ │ ldr r2, [pc, #40] @ 15bd9c <__cxa_atexit@plt+0x14ef7c> │ │ │ │ @@ -343004,32 +343004,32 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 14cea8 <__cxa_atexit@plt+0x140088> │ │ │ │ ldr r7, [pc, #16] @ 15bda4 <__cxa_atexit@plt+0x14ef84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r2, fp, #196, 26 @ 0x3100 │ │ │ │ - rsceq r2, fp, #192, 26 @ 0x3000 │ │ │ │ - rsceq r2, fp, #120, 24 @ 0x7800 │ │ │ │ + rsceq r1, fp, #196, 26 @ 0x3100 │ │ │ │ + rsceq r1, fp, #192, 26 @ 0x3000 │ │ │ │ + rsceq r1, fp, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15bdd8 <__cxa_atexit@plt+0x14efb8> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [pc, #20] @ 15bde0 <__cxa_atexit@plt+0x14efc0> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 14a478 <__cxa_atexit@plt+0x13d658> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq r2, fp, #60, 24 @ 0x3c00 │ │ │ │ + rsceq r1, fp, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15be10 <__cxa_atexit@plt+0x14eff0> │ │ │ │ ldr r7, [pc, #40] @ 15be2c <__cxa_atexit@plt+0x14f00c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -343039,16 +343039,16 @@ │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #12] @ 15be28 <__cxa_atexit@plt+0x14f008> │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14e14c <__cxa_atexit@plt+0x14132c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - movweq fp, #45620 @ 0xb234 │ │ │ │ - rsceq r2, fp, #204, 22 @ 0x33000 │ │ │ │ + movweq sl, #45636 @ 0xb244 │ │ │ │ + rsceq r1, fp, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15be7c <__cxa_atexit@plt+0x14f05c> │ │ │ │ @@ -343061,18 +343061,18 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #2 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fbe48 <__cxa_atexit@plt+0x3ef028> │ │ │ │ + b 3dc0a0 <__cxa_atexit@plt+0x3cf280> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - movweq fp, #45600 @ 0xb220 │ │ │ │ - rsceq r2, fp, #188, 24 @ 0xbc00 │ │ │ │ + movweq sl, #45616 @ 0xb230 │ │ │ │ + rsceq r1, fp, #188, 24 @ 0xbc00 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15becc <__cxa_atexit@plt+0x14f0ac> │ │ │ │ ldr r2, [pc, #40] @ 15bedc <__cxa_atexit@plt+0x14f0bc> │ │ │ │ @@ -343084,16 +343084,16 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 14cea8 <__cxa_atexit@plt+0x140088> │ │ │ │ ldr r7, [pc, #16] @ 15bee4 <__cxa_atexit@plt+0x14f0c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - rsceq r2, fp, #132, 24 @ 0x8400 │ │ │ │ - rsceq r2, fp, #128, 24 @ 0x8000 │ │ │ │ + rsceq r1, fp, #132, 24 @ 0x8400 │ │ │ │ + rsceq r1, fp, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15bf34 <__cxa_atexit@plt+0x14f114> │ │ │ │ ldr r2, [pc, #56] @ 15bf3c <__cxa_atexit@plt+0x14f11c> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -343101,31 +343101,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq 15bf28 <__cxa_atexit@plt+0x14f108> │ │ │ │ ldr r3, [pc, #36] @ 15bf40 <__cxa_atexit@plt+0x14f120> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fc1d0 <__cxa_atexit@plt+0x3ef3b0> │ │ │ │ + b 3dc428 <__cxa_atexit@plt+0x3cf608> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movweq fp, #45320 @ 0xb108 │ │ │ │ + movweq sl, #45336 @ 0xb118 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15bf64 <__cxa_atexit@plt+0x14f144> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r9, r3, #1 │ │ │ │ - TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes